--- /srv/rebuilderd/tmp/rebuilderd6F90fB/inputs/c2hs_0.28.8-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderd6F90fB/out/c2hs_0.28.8-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-22 14:52:24.000000 debian-binary │ --rw-r--r-- 0 0 0 1160 2026-02-22 14:52:24.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3207048 2026-02-22 14:52:24.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1164 2026-02-22 14:52:24.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3206592 2026-02-22 14:52:24.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/c2hs │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,19 +4,19 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x12e3ab8 0x12e3ab8 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x12e3ac8 0x12e3ac8 R E 0x1000 │ │ │ │ LOAD 0x12e4840 0x012ed840 0x012ed840 0x132648 0x1362b4 RW 0x1000 │ │ │ │ DYNAMIC 0x12e4eec 0x012edeec 0x012edeec 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x12e3ab0 0x012ebab0 0x012ebab0 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x12e3ac0 0x012ebac0 0x012ebac0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x1169ba4 0x01171ba4 0x01171ba4 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x12e4840 0x012ed840 0x012ed840 0x007c0 0x007c0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -14,17 +14,17 @@ │ │ │ │ [ 9] .rel.dyn REL 0000abb0 002bb0 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000acb8 002cb8 000900 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b5b8 0035b8 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b5c4 0035c4 000d94 00 AX 0 0 4 │ │ │ │ [13] .text PROGBITS 0000c358 004358 1165844 00 AX 0 0 8 │ │ │ │ [14] .fini PROGBITS 01171b9c 1169b9c 000008 00 AX 0 0 4 │ │ │ │ [15] .ARM.exidx ARM_EXIDX 01171ba4 1169ba4 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 01171bb0 1169bb0 179efc 00 A 0 0 16 │ │ │ │ - [17] .eh_frame PROGBITS 012ebaac 12e3aac 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 012ebab0 12e3ab0 000008 00 A 0 0 4 │ │ │ │ + [16] .rodata PROGBITS 01171bb0 1169bb0 179f0c 00 A 0 0 16 │ │ │ │ + [17] .eh_frame PROGBITS 012ebabc 12e3abc 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 012ebac0 12e3ac0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 012ed840 12e4840 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 012ed860 12e4860 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 012ed864 12e4864 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 012ed870 12e4870 00067c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 012edeec 12e4eec 000108 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 012ee000 12e5000 12f364 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 0141d364 1414364 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -115,65 +115,65 @@ │ │ │ │ 111: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ 112: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ 113: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ 114: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ 115: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ 116: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ 117: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (8) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (10) │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (11) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (11) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (10) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (11) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ 169: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ 170: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ 171: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ 172: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ 173: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ 174: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ 175: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ @@ -228,50 +228,50 @@ │ │ │ │ 224: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (19) │ │ │ │ 225: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (19) │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (19) │ │ │ │ 227: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (19) │ │ │ │ 228: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ 229: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ 230: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (12) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ 236: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ 243: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (12) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 266: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 264: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ 267: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ 268: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ 269: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ 270: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ 271: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ 272: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -23,86 +23,86 @@ │ │ │ │ 0141f68c 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ 0141d2c0 00005002 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 0141f688 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 0141d2f0 00005102 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 0141f684 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 0141f52c 00006315 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 0141f508 00006915 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0141f9a0 00007915 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0141f998 00007a15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0141f9a0 00007715 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0141f998 00007815 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ 0141f99c 0000b315 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 0141f9a4 0000b415 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 0141d368 0000b815 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0141e080 00010a15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -0141e474 00015715 R_ARM_GLOB_DAT 0000b830 free@GLIBC_2.4 │ │ │ │ +0141e068 00010815 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +0141e3b4 00015715 R_ARM_GLOB_DAT 0000b830 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2cb8 contains 288 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 0141fa08 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ 0141fa0c 0000b516 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 0141fa10 0000b816 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 0141fa14 0000e416 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ 0141fa18 0000e516 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ 0141fa1c 0000e616 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -0141fa20 0000e716 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -0141fa24 0000e816 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -0141fa28 0000e916 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -0141fa2c 0000a316 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -0141fa30 0000ea16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +0141fa20 0000ea16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +0141fa24 0000e916 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +0141fa28 0000eb16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +0141fa2c 0000a816 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0141fa30 0000ed16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ 0141fa34 0000ec16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -0141fa38 0000eb16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0141fa3c 0000ed16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0141fa40 0000ef16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -0141fa44 0000f116 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0141fa48 00007716 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -0141fa4c 0000f716 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -0141fa50 0000f916 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -0141fa54 0000fd16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -0141fa58 0000fe16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -0141fa5c 00010016 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -0141fa60 00010216 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -0141fa64 00010416 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -0141fa68 0000ee16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0141fa6c 00007616 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -0141fa70 0000f216 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0141fa74 0000f016 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -0141fa78 0000f416 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +0141fa38 0000ef16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +0141fa3c 0000ee16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +0141fa40 0000f116 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +0141fa44 0000f016 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +0141fa48 0000a716 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +0141fa4c 0000f516 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +0141fa50 0000f716 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +0141fa54 0000fb16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +0141fa58 0000fd16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +0141fa5c 0000ff16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +0141fa60 00010016 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +0141fa64 00010216 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +0141fa68 00010416 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0141fa6c 0000a116 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +0141fa70 00010716 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +0141fa74 00010916 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +0141fa78 00010a16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ 0141fa7c 0000f316 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -0141fa80 0000f616 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0141fa84 0000f516 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -0141fa88 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -0141fa8c 0000f816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -0141fa90 0000fc16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -0141fa94 0000fb16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -0141fa98 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -0141fa9c 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -0141faa0 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -0141faa4 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -0141faa8 00010616 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -0141faac 00010716 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -0141fab0 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -0141fab4 00010916 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +0141fa80 0000f216 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +0141fa84 0000f616 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +0141fa88 0000f416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +0141fa8c 0000f916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +0141fa90 0000f816 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +0141fa94 0000fc16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +0141fa98 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +0141fa9c 0000e716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +0141faa0 0000fe16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +0141faa4 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +0141faa8 00010116 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +0141faac 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +0141fab0 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +0141fab4 0000e816 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ 0141fab8 00010b16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ 0141fabc 00010c16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ 0141fac0 00010d16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ 0141fac4 00010e16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ 0141fac8 00010f16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ 0141facc 00011016 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ 0141fad0 00015716 R_ARM_JUMP_SLOT 0000b830 free@GLIBC_2.4 │ │ │ │ -0141fad4 00007816 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +0141fad4 00007616 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ 0141fad8 00011816 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ 0141fadc 00011916 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ 0141fae0 00011716 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ 0141fae4 00012716 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ 0141fae8 00012916 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ 0141faec 00012a16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ 0141faf0 00012816 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ 0141faf4 00012b16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -0141faf8 00007a16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0141fafc 00007916 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0141faf8 00007816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0141fafc 00007716 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 0141fb00 00013216 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ 0141fb04 00013116 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ 0141fb08 00013016 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ 0141fb0c 00012f16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ 0141fb10 00012e16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ 0141fb14 00012c16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ 0141fb18 00013716 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ @@ -166,57 +166,57 @@ │ │ │ │ 0141fc00 0000ad16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 0141fc04 0000ae16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 0141fc08 0000af16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 0141fc0c 0000b016 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 0141fc10 0000b116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ 0141fc14 0000a916 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ 0141fc18 00013416 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -0141fc1c 0000a816 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -0141fc20 0000a716 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -0141fc24 0000a616 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -0141fc28 0000a516 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -0141fc2c 0000a416 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -0141fc30 0000a216 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -0141fc34 0000a116 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -0141fc38 00009f16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -0141fc3c 00009e16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -0141fc40 0000a016 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -0141fc44 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0141fc48 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -0141fc4c 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -0141fc50 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +0141fc1c 0000a616 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +0141fc20 0000a516 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +0141fc24 0000a416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +0141fc28 0000a316 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +0141fc2c 0000a216 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +0141fc30 0000a016 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +0141fc34 00009f16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +0141fc38 00009d16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +0141fc3c 00009c16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0141fc40 00009e16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +0141fc44 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +0141fc48 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +0141fc4c 00009916 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0141fc50 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ 0141fc54 0000c316 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0141fc58 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +0141fc58 00009716 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ 0141fc5c 0000ba16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0141fc60 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -0141fc64 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -0141fc68 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0141fc6c 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -0141fc70 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -0141fc74 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -0141fc78 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0141fc7c 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -0141fc80 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -0141fc84 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -0141fc88 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0141fc8c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -0141fc90 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -0141fc94 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -0141fc98 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0141fc9c 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -0141fca0 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -0141fca4 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -0141fca8 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0141fcac 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -0141fcb0 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -0141fcb4 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -0141fcb8 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -0141fcbc 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0141fcc0 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -0141fcc4 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +0141fc60 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +0141fc64 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +0141fc68 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +0141fc6c 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +0141fc70 00009216 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +0141fc74 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +0141fc78 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +0141fc7c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +0141fc80 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +0141fc84 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +0141fc88 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +0141fc8c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +0141fc90 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +0141fc94 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +0141fc98 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +0141fc9c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +0141fca0 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +0141fca4 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +0141fca8 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +0141fcac 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +0141fcb0 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +0141fcb4 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +0141fcb8 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +0141fcbc 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0141fcc0 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +0141fcc4 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ 0141fcc8 00007316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ 0141fccc 00006e16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ 0141fcd0 00006d16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ 0141fcd4 00006a16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ 0141fcd8 00006716 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ 0141fcdc 00007216 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ 0141fce0 00007116 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 12ec4a28ebac9f666eda67dac15bf884699877d5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1fb101ae31df1d2c084e31b7864a7f3be950d74d │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -26,52 +26,52 @@ │ │ │ │ 058: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 05c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 060: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 064: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 068: 4 (GLIBC_2.38) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) │ │ │ │ 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 070: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 074: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 8 (GLIBC_2.11) 9 (GLIBC_2.9) │ │ │ │ - 078: 3 (GLIBC_2.34) 3 (GLIBC_2.34) a (GLIBC_2.33) 3 (GLIBC_2.34) │ │ │ │ - 07c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 0 (*local*) │ │ │ │ + 074: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 078: 8 (GLIBC_2.33) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 07c: 3 (GLIBC_2.34) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 09c: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0a0: 2 (GLIBC_2.4) b (GLIBC_2.7) b (GLIBC_2.7) 3 (GLIBC_2.34) │ │ │ │ - 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0a8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 09c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 9 (GLIBC_2.7) │ │ │ │ + 0a0: 9 (GLIBC_2.7) a (GLIBC_2.11) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) b (GLIBC_2.9) │ │ │ │ + 0a8: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0ac: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b0: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ 0b4: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b8: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ 0bc: 0 (*local*) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0c0: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0c4: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 14 (GLIBC_2.29) 14 (GLIBC_2.29) │ │ │ │ 0c8: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 15 (GLIBC_2.27) │ │ │ │ 0cc: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0d0: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0d4: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.29) │ │ │ │ 0d8: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ 0dc: 15 (GLIBC_2.27) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 14 (GLIBC_2.29) │ │ │ │ 0e0: 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) 13 (GLIBC_2.4) │ │ │ │ - 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) c (GLIBC_2.29) │ │ │ │ + 0e8: d (GLIBC_2.15) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0ec: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0f0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0f4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0f8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 104: 2 (GLIBC_2.4) c (GLIBC_2.29) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 108: 2 (GLIBC_2.4) d (GLIBC_2.15) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ @@ -94,18 +94,18 @@ │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 13 │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.11 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.9 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.33 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.7 Flags: none Version: 11 │ │ │ │ + 0x0070: Name: GLIBC_2.33 Flags: none Version: 8 │ │ │ │ + 0x0080: Name: GLIBC_2.7 Flags: none Version: 9 │ │ │ │ + 0x0090: Name: GLIBC_2.11 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.9 Flags: none Version: 11 │ │ │ │ 0x00b0: Name: GLIBC_2.29 Flags: none Version: 12 │ │ │ │ 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ 0x00d0: Name: GLIBC_2.28 Flags: none Version: 14 │ │ │ │ 0x00e0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x00f0: Name: LIBFFI_BASE_8.0 Flags: none Version: 15 │ │ │ │ 0x0100: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 16 │ │ │ │ 0x0110: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -86,16 +86,14 @@ │ │ │ │ __ctype_b_loc │ │ │ │ __isoc23_strtol │ │ │ │ __isoc23_strtoul │ │ │ │ snprintf │ │ │ │ vfprintf │ │ │ │ __clock_gettime64 │ │ │ │ __clock_getres64 │ │ │ │ -GLIBC_2.11 │ │ │ │ -GLIBC_2.9 │ │ │ │ __utimensat64 │ │ │ │ __lstat64_time64 │ │ │ │ GLIBC_2.33 │ │ │ │ __futimens64 │ │ │ │ __utimes64 │ │ │ │ __lutimes64 │ │ │ │ __futimes64 │ │ │ │ @@ -131,49 +129,51 @@ │ │ │ │ __gmpn_lshift │ │ │ │ __gmpn_rshift │ │ │ │ epoll_ctl │ │ │ │ epoll_wait │ │ │ │ epoll_create │ │ │ │ GLIBC_2.7 │ │ │ │ eventfd_write │ │ │ │ -__fcntl_time64 │ │ │ │ +GLIBC_2.11 │ │ │ │ __xpg_strerror_r │ │ │ │ iconv_close │ │ │ │ iconv_open │ │ │ │ +GLIBC_2.9 │ │ │ │ +__fcntl_time64 │ │ │ │ tcsetattr │ │ │ │ tcgetattr │ │ │ │ sigprocmask │ │ │ │ __utime64 │ │ │ │ __stat64_time64 │ │ │ │ __fstat64_time64 │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ +posix_spawnp │ │ │ │ +GLIBC_2.15 │ │ │ │ __errno_location │ │ │ │ -sigemptyset │ │ │ │ sigaction │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ +sigemptyset │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ +posix_spawn_file_actions_destroy │ │ │ │ getpwuid_r │ │ │ │ -posix_spawnattr_destroy │ │ │ │ initgroups │ │ │ │ -posix_spawn_file_actions_destroy │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ sigaddset │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_destroy │ │ │ │ posix_spawnattr_setflags │ │ │ │ -posix_spawnp │ │ │ │ -GLIBC_2.15 │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ realpath │ │ │ │ sigdelset │ │ │ │ sigfillset │ │ │ │ sigismember │ │ │ │ sigsuspend │ │ │ │ sigpending │ │ │ │ getgrgid_r │ │ │ │ @@ -1482,25 +1482,14 @@ │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.Version │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.NumericVersion │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.Error │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.Trace │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.GenBind │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.CTrav │ │ │ │ c2hs-0.28.8-Ld7PLFi5njPEs7UqNRCjpi-c2hs:Main.CHS │ │ │ │ -'UnsafeDList │ │ │ │ -Data.DList.stimes: negative multiplier │ │ │ │ -fromList │ │ │ │ -Data.DList.tail: empty DList │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ 'FilePosition │ │ │ │ 'Position │ │ │ │ 'InternalPosition │ │ │ │ 'BuiltinPosition │ │ │ │ 'NoPosition │ │ │ │ , in file included from │ │ │ │ │ │ │ │ @@ -4513,14 +4502,25 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +'UnsafeDList │ │ │ │ +Data.DList.stimes: negative multiplier │ │ │ │ +fromList │ │ │ │ +Data.DList.tail: empty DList │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ copyFileToHandle │ │ │ │ copyPermissions │ │ │ │ @@ -4909,14 +4909,91 @@ │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ MonadTrans │ │ │ │ Control.Monad.Trans.Class │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +intercalate │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +hGetNonBlocking │ │ │ │ +errorEmptyList │ │ │ │ +hGetSome │ │ │ │ +Data.ByteString.hGetLine │ │ │ │ +moduleErrorIO │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString. │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +: illegal ByteString size │ │ │ │ + !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ +Data.ByteString.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Char8.unlines │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.intercalate │ │ │ │ +Short.cons │ │ │ │ +Short.snoc │ │ │ │ + not in range [0.. │ │ │ │ +error in array index: │ │ │ │ +indexError │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +moduleErrorIO │ │ │ │ +errorEmptySBS │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ShortByteString │ │ │ │ +Data.ByteString.Short.Internal.ShortByteString │ │ │ │ +unShortByteString │ │ │ │ +empty ShortByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Short. │ │ │ │ +libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ +ShortByteString │ │ │ │ +Data.ByteString.Short.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.append │ │ │ │ +Short.concat │ │ │ │ +Negative exponent │ │ │ │ +unsafePackLenLiteral │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of strict ByteString │ │ │ │ +'SizeOverflowException │ │ │ │ +Data.ByteString.ByteString │ │ │ │ +Data.ByteString. │ │ │ │ +: size overflow │ │ │ │ +stimes @ByteString: non-negative multiplier expected │ │ │ │ +ByteString │ │ │ │ +SizeOverflowException │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ Data.IntSet.keysSet: Nil │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ @@ -5090,91 +5167,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -intercalate │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -hGetNonBlocking │ │ │ │ -errorEmptyList │ │ │ │ -hGetSome │ │ │ │ -Data.ByteString.hGetLine │ │ │ │ -moduleErrorIO │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString. │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -: illegal ByteString size │ │ │ │ - !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ -Data.ByteString.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Char8.unlines │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.intercalate │ │ │ │ -Short.cons │ │ │ │ -Short.snoc │ │ │ │ - not in range [0.. │ │ │ │ -error in array index: │ │ │ │ -indexError │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -moduleErrorIO │ │ │ │ -errorEmptySBS │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ShortByteString │ │ │ │ -Data.ByteString.Short.Internal.ShortByteString │ │ │ │ -unShortByteString │ │ │ │ -empty ShortByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Short. │ │ │ │ -libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ -ShortByteString │ │ │ │ -Data.ByteString.Short.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.append │ │ │ │ -Short.concat │ │ │ │ -Negative exponent │ │ │ │ -unsafePackLenLiteral │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of strict ByteString │ │ │ │ -'SizeOverflowException │ │ │ │ -Data.ByteString.ByteString │ │ │ │ -Data.ByteString. │ │ │ │ -: size overflow │ │ │ │ -stimes @ByteString: non-negative multiplier expected │ │ │ │ -ByteString │ │ │ │ -SizeOverflowException │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -103,58 +103,58 @@ │ │ │ │ 0x00009da4 6f64005f 5f69736f 6332335f 73747274 od.__isoc23_strt │ │ │ │ 0x00009db4 6f756c00 73747264 75700066 666c7573 oul.strdup.fflus │ │ │ │ 0x00009dc4 6800736e 7072696e 74660073 74726e63 h.snprintf.strnc │ │ │ │ 0x00009dd4 6d700073 74726370 79007666 7072696e mp.strcpy.vfprin │ │ │ │ 0x00009de4 74660073 74726e63 70790073 7472636d tf.strncpy.strcm │ │ │ │ 0x00009df4 70005f5f 636c6f63 6b5f6765 7474696d p.__clock_gettim │ │ │ │ 0x00009e04 65363400 5f5f636c 6f636b5f 67657472 e64.__clock_getr │ │ │ │ - 0x00009e14 65733634 00657865 63767065 00474c49 es64.execvpe.GLI │ │ │ │ - 0x00009e24 42435f32 2e313100 70697065 3200474c BC_2.11.pipe2.GL │ │ │ │ - 0x00009e34 4942435f 322e3900 5f5f7574 696d656e IBC_2.9.__utimen │ │ │ │ - 0x00009e44 73617436 34005f5f 6c737461 7436345f sat64.__lstat64_ │ │ │ │ - 0x00009e54 74696d65 3634006d 6b6e6f64 00474c49 time64.mknod.GLI │ │ │ │ - 0x00009e64 42435f32 2e333300 5f5f6675 74696d65 BC_2.33.__futime │ │ │ │ - 0x00009e74 6e733634 005f5f75 74696d65 73363400 ns64.__utimes64. │ │ │ │ - 0x00009e84 5f5f6c75 74696d65 73363400 5f5f6675 __lutimes64.__fu │ │ │ │ - 0x00009e94 74696d65 73363400 5f5f676d 706e5f6d times64.__gmpn_m │ │ │ │ - 0x00009ea4 756c005f 5f676d70 6e5f6d75 6c5f3100 ul.__gmpn_mul_1. │ │ │ │ - 0x00009eb4 5f5f676d 706e5f73 75625f31 005f5f67 __gmpn_sub_1.__g │ │ │ │ - 0x00009ec4 6d706e5f 6164645f 31005f5f 676d706e mpn_add_1.__gmpn │ │ │ │ - 0x00009ed4 5f706f70 636f756e 74005f5f 676d706e _popcount.__gmpn │ │ │ │ - 0x00009ee4 5f6d6f64 5f31005f 5f676d70 6e5f7375 _mod_1.__gmpn_su │ │ │ │ - 0x00009ef4 62005f5f 676d706e 5f616464 005f5f67 b.__gmpn_add.__g │ │ │ │ - 0x00009f04 6d706e5f 64697672 656d5f31 005f5f67 mpn_divrem_1.__g │ │ │ │ - 0x00009f14 6d706e5f 636d7000 5f5f676d 706e5f78 mpn_cmp.__gmpn_x │ │ │ │ - 0x00009f24 6f725f6e 005f5f67 6d706e5f 696f725f or_n.__gmpn_ior_ │ │ │ │ - 0x00009f34 6e005f5f 676d706e 5f616e64 6e5f6e00 n.__gmpn_andn_n. │ │ │ │ - 0x00009f44 5f5f676d 706e5f61 6e645f6e 005f5f67 __gmpn_and_n.__g │ │ │ │ - 0x00009f54 6d707a5f 696e7665 7274005f 5f676d70 mpz_invert.__gmp │ │ │ │ - 0x00009f64 7a5f706f 776d5f73 6563005f 5f676d70 z_powm_sec.__gmp │ │ │ │ - 0x00009f74 7a5f706f 776d005f 5f676d70 7a5f6e65 z_powm.__gmpz_ne │ │ │ │ - 0x00009f84 78747072 696d6500 5f5f676d 707a5f70 xtprime.__gmpz_p │ │ │ │ - 0x00009f94 726f6261 625f7072 696d655f 70005f5f robab_prime_p.__ │ │ │ │ - 0x00009fa4 676d707a 5f657870 6f727400 5f5f676d gmpz_export.__gm │ │ │ │ - 0x00009fb4 707a5f73 697a6569 6e626173 65005f5f pz_sizeinbase.__ │ │ │ │ - 0x00009fc4 676d706e 5f746469 765f7172 005f5f67 gmpn_tdiv_qr.__g │ │ │ │ - 0x00009fd4 6d707a5f 67636465 7874005f 5f676d70 mpz_gcdext.__gmp │ │ │ │ - 0x00009fe4 7a5f636c 65617200 5f5f676d 707a5f67 z_clear.__gmpz_g │ │ │ │ - 0x00009ff4 6364005f 5f676d70 7a5f696e 6974005f cd.__gmpz_init._ │ │ │ │ - 0x0000a004 5f676d70 6e5f6763 645f3100 5f5f676d _gmpn_gcd_1.__gm │ │ │ │ - 0x0000a014 707a5f67 65745f64 5f326578 70005f5f pz_get_d_2exp.__ │ │ │ │ - 0x0000a024 676d707a 5f676574 5f64005f 5f676d70 gmpz_get_d.__gmp │ │ │ │ - 0x0000a034 6e5f6c73 68696674 005f5f67 6d706e5f n_lshift.__gmpn_ │ │ │ │ - 0x0000a044 72736869 66740065 706f6c6c 5f63746c rshift.epoll_ctl │ │ │ │ - 0x0000a054 0065706f 6c6c5f77 61697400 65706f6c .epoll_wait.epol │ │ │ │ - 0x0000a064 6c5f6372 65617465 00657665 6e746664 l_create.eventfd │ │ │ │ - 0x0000a074 00474c49 42435f32 2e370065 76656e74 .GLIBC_2.7.event │ │ │ │ - 0x0000a084 66645f77 72697465 005f5f66 636e746c fd_write.__fcntl │ │ │ │ - 0x0000a094 5f74696d 65363400 5f5f7870 675f7374 _time64.__xpg_st │ │ │ │ - 0x0000a0a4 72657272 6f725f72 00706f6c 6c006963 rerror_r.poll.ic │ │ │ │ - 0x0000a0b4 6f6e765f 636c6f73 65006963 6f6e7600 onv_close.iconv. │ │ │ │ - 0x0000a0c4 69636f6e 765f6f70 656e006c 696e6b00 iconv_open.link. │ │ │ │ + 0x00009e14 65733634 005f5f75 74696d65 6e736174 es64.__utimensat │ │ │ │ + 0x00009e24 3634005f 5f6c7374 61743634 5f74696d 64.__lstat64_tim │ │ │ │ + 0x00009e34 65363400 6d6b6e6f 6400474c 4942435f e64.mknod.GLIBC_ │ │ │ │ + 0x00009e44 322e3333 005f5f66 7574696d 656e7336 2.33.__futimens6 │ │ │ │ + 0x00009e54 34005f5f 7574696d 65733634 005f5f6c 4.__utimes64.__l │ │ │ │ + 0x00009e64 7574696d 65733634 005f5f66 7574696d utimes64.__futim │ │ │ │ + 0x00009e74 65733634 005f5f67 6d706e5f 6d756c00 es64.__gmpn_mul. │ │ │ │ + 0x00009e84 5f5f676d 706e5f6d 756c5f31 005f5f67 __gmpn_mul_1.__g │ │ │ │ + 0x00009e94 6d706e5f 7375625f 31005f5f 676d706e mpn_sub_1.__gmpn │ │ │ │ + 0x00009ea4 5f616464 5f31005f 5f676d70 6e5f706f _add_1.__gmpn_po │ │ │ │ + 0x00009eb4 70636f75 6e74005f 5f676d70 6e5f6d6f pcount.__gmpn_mo │ │ │ │ + 0x00009ec4 645f3100 5f5f676d 706e5f73 7562005f d_1.__gmpn_sub._ │ │ │ │ + 0x00009ed4 5f676d70 6e5f6164 64005f5f 676d706e _gmpn_add.__gmpn │ │ │ │ + 0x00009ee4 5f646976 72656d5f 31005f5f 676d706e _divrem_1.__gmpn │ │ │ │ + 0x00009ef4 5f636d70 005f5f67 6d706e5f 786f725f _cmp.__gmpn_xor_ │ │ │ │ + 0x00009f04 6e005f5f 676d706e 5f696f72 5f6e005f n.__gmpn_ior_n._ │ │ │ │ + 0x00009f14 5f676d70 6e5f616e 646e5f6e 005f5f67 _gmpn_andn_n.__g │ │ │ │ + 0x00009f24 6d706e5f 616e645f 6e005f5f 676d707a mpn_and_n.__gmpz │ │ │ │ + 0x00009f34 5f696e76 65727400 5f5f676d 707a5f70 _invert.__gmpz_p │ │ │ │ + 0x00009f44 6f776d5f 73656300 5f5f676d 707a5f70 owm_sec.__gmpz_p │ │ │ │ + 0x00009f54 6f776d00 5f5f676d 707a5f6e 65787470 owm.__gmpz_nextp │ │ │ │ + 0x00009f64 72696d65 005f5f67 6d707a5f 70726f62 rime.__gmpz_prob │ │ │ │ + 0x00009f74 61625f70 72696d65 5f70005f 5f676d70 ab_prime_p.__gmp │ │ │ │ + 0x00009f84 7a5f6578 706f7274 005f5f67 6d707a5f z_export.__gmpz_ │ │ │ │ + 0x00009f94 73697a65 696e6261 7365005f 5f676d70 sizeinbase.__gmp │ │ │ │ + 0x00009fa4 6e5f7464 69765f71 72005f5f 676d707a n_tdiv_qr.__gmpz │ │ │ │ + 0x00009fb4 5f676364 65787400 5f5f676d 707a5f63 _gcdext.__gmpz_c │ │ │ │ + 0x00009fc4 6c656172 005f5f67 6d707a5f 67636400 lear.__gmpz_gcd. │ │ │ │ + 0x00009fd4 5f5f676d 707a5f69 6e697400 5f5f676d __gmpz_init.__gm │ │ │ │ + 0x00009fe4 706e5f67 63645f31 005f5f67 6d707a5f pn_gcd_1.__gmpz_ │ │ │ │ + 0x00009ff4 6765745f 645f3265 7870005f 5f676d70 get_d_2exp.__gmp │ │ │ │ + 0x0000a004 7a5f6765 745f6400 5f5f676d 706e5f6c z_get_d.__gmpn_l │ │ │ │ + 0x0000a014 73686966 74005f5f 676d706e 5f727368 shift.__gmpn_rsh │ │ │ │ + 0x0000a024 69667400 65706f6c 6c5f6374 6c006570 ift.epoll_ctl.ep │ │ │ │ + 0x0000a034 6f6c6c5f 77616974 0065706f 6c6c5f63 oll_wait.epoll_c │ │ │ │ + 0x0000a044 72656174 65006576 656e7466 6400474c reate.eventfd.GL │ │ │ │ + 0x0000a054 4942435f 322e3700 6576656e 7466645f IBC_2.7.eventfd_ │ │ │ │ + 0x0000a064 77726974 65006578 65637670 6500474c write.execvpe.GL │ │ │ │ + 0x0000a074 4942435f 322e3131 005f5f78 70675f73 IBC_2.11.__xpg_s │ │ │ │ + 0x0000a084 74726572 726f725f 7200706f 6c6c0069 trerror_r.poll.i │ │ │ │ + 0x0000a094 636f6e76 5f636c6f 73650069 636f6e76 conv_close.iconv │ │ │ │ + 0x0000a0a4 0069636f 6e765f6f 70656e00 70697065 .iconv_open.pipe │ │ │ │ + 0x0000a0b4 3200474c 4942435f 322e3900 5f5f6663 2.GLIBC_2.9.__fc │ │ │ │ + 0x0000a0c4 6e746c5f 74696d65 3634006c 696e6b00 ntl_time64.link. │ │ │ │ 0x0000a0d4 63726561 7400756d 61736b00 74637365 creat.umask.tcse │ │ │ │ 0x0000a0e4 74617474 72007463 67657461 74747200 tattr.tcgetattr. │ │ │ │ 0x0000a0f4 73696770 726f636d 61736b00 6d6b6669 sigprocmask.mkfi │ │ │ │ 0x0000a104 666f005f 5f757469 6d653634 006c7365 fo.__utime64.lse │ │ │ │ 0x0000a114 656b3634 00697361 74747900 5f5f7374 ek64.isatty.__st │ │ │ │ 0x0000a124 61743634 5f74696d 65363400 5f5f6673 at64_time64.__fs │ │ │ │ 0x0000a134 74617436 345f7469 6d653634 0061626f tat64_time64.abo │ │ │ │ @@ -177,47 +177,47 @@ │ │ │ │ 0x0000a244 74616e68 66006163 6f736600 73696e63 tanhf.acosf.sinc │ │ │ │ 0x0000a254 6f730070 6f776600 65787000 61636f73 os.powf.exp.acos │ │ │ │ 0x0000a264 68006173 696e6866 00636569 6c006578 h.asinhf.ceil.ex │ │ │ │ 0x0000a274 706d3166 00657870 6600636f 73686600 pm1f.expf.coshf. │ │ │ │ 0x0000a284 6c6f6731 7066006c 6f670073 696e6600 log1pf.log.sinf. │ │ │ │ 0x0000a294 73696e68 0061636f 73006174 616e6866 sinh.acos.atanhf │ │ │ │ 0x0000a2a4 0062636d 70006765 74706769 64006b69 .bcmp.getpgid.ki │ │ │ │ - 0x0000a2b4 6c6c7067 00737973 636f6e66 00706970 llpg.sysconf.pip │ │ │ │ - 0x0000a2c4 6500636c 6f736500 6b696c6c 005f5f65 e.close.kill.__e │ │ │ │ - 0x0000a2d4 72726e6f 5f6c6f63 6174696f 6e007761 rrno_location.wa │ │ │ │ - 0x0000a2e4 69747069 64007772 69746500 63686469 itpid.write.chdi │ │ │ │ - 0x0000a2f4 72005f65 78697400 73657470 67696400 r._exit.setpgid. │ │ │ │ - 0x0000a304 64757032 00676574 67696400 73696765 dup2.getgid.sige │ │ │ │ - 0x0000a314 6d707479 73657400 73657473 69640065 mptyset.setsid.e │ │ │ │ - 0x0000a324 78656376 70007369 67616374 696f6e00 xecvp.sigaction. │ │ │ │ - 0x0000a334 666f726b 00706f73 69785f73 7061776e fork.posix_spawn │ │ │ │ - 0x0000a344 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ - 0x0000a354 64636c6f 73650072 65616400 706f7369 dclose.read.posi │ │ │ │ - 0x0000a364 785f7370 61776e5f 66696c65 5f616374 x_spawn_file_act │ │ │ │ - 0x0000a374 696f6e73 5f616464 6f70656e 00706f73 ions_addopen.pos │ │ │ │ - 0x0000a384 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ - 0x0000a394 74696f6e 735f696e 69740070 6f736978 tions_init.posix │ │ │ │ - 0x0000a3a4 5f737061 776e5f66 696c655f 61637469 _spawn_file_acti │ │ │ │ - 0x0000a3b4 6f6e735f 61646464 75703200 73657467 ons_adddup2.setg │ │ │ │ - 0x0000a3c4 6964006d 616c6c6f 6300706f 7369785f id.malloc.posix_ │ │ │ │ - 0x0000a3d4 73706177 6e617474 725f696e 69740067 spawnattr_init.g │ │ │ │ - 0x0000a3e4 65747077 7569645f 7200706f 7369785f etpwuid_r.posix_ │ │ │ │ - 0x0000a3f4 73706177 6e617474 725f6465 7374726f spawnattr_destro │ │ │ │ - 0x0000a404 7900696e 69746772 6f757073 00706f73 y.initgroups.pos │ │ │ │ - 0x0000a414 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ - 0x0000a424 74696f6e 735f6465 7374726f 79007365 tions_destroy.se │ │ │ │ - 0x0000a434 74756964 00706f73 69785f73 7061776e tuid.posix_spawn │ │ │ │ - 0x0000a444 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ - 0x0000a454 64636864 69725f6e 70007369 67616464 dchdir_np.sigadd │ │ │ │ - 0x0000a464 73657400 706f7369 785f7370 61776e61 set.posix_spawna │ │ │ │ - 0x0000a474 7474725f 73657473 69676465 6661756c ttr_setsigdefaul │ │ │ │ - 0x0000a484 7400706f 7369785f 73706177 6e617474 t.posix_spawnatt │ │ │ │ - 0x0000a494 725f7365 74666c61 67730070 6f736978 r_setflags.posix │ │ │ │ - 0x0000a4a4 5f737061 776e7000 474c4942 435f322e _spawnp.GLIBC_2. │ │ │ │ - 0x0000a4b4 31350065 6e766972 6f6e006d 656d636d 15.environ.memcm │ │ │ │ + 0x0000a2b4 6c6c7067 00706f73 69785f73 7061776e llpg.posix_spawn │ │ │ │ + 0x0000a2c4 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ + 0x0000a2d4 64636864 69725f6e 7000706f 7369785f dchdir_np.posix_ │ │ │ │ + 0x0000a2e4 73706177 6e700047 4c494243 5f322e31 spawnp.GLIBC_2.1 │ │ │ │ + 0x0000a2f4 35007069 70650073 7973636f 6e660063 5.pipe.sysconf.c │ │ │ │ + 0x0000a304 6c6f7365 00776169 74706964 006b696c lose.waitpid.kil │ │ │ │ + 0x0000a314 6c007772 69746500 5f5f6572 726e6f5f l.write.__errno_ │ │ │ │ + 0x0000a324 6c6f6361 74696f6e 00647570 32005f65 location.dup2._e │ │ │ │ + 0x0000a334 78697400 73696761 6374696f 6e007369 xit.sigaction.si │ │ │ │ + 0x0000a344 67656d70 74797365 7400706f 7369785f gemptyset.posix_ │ │ │ │ + 0x0000a354 73706177 6e5f6669 6c655f61 6374696f spawn_file_actio │ │ │ │ + 0x0000a364 6e735f61 64646f70 656e0066 6f726b00 ns_addopen.fork. │ │ │ │ + 0x0000a374 65786563 76700072 65616400 706f7369 execvp.read.posi │ │ │ │ + 0x0000a384 785f7370 61776e5f 66696c65 5f616374 x_spawn_file_act │ │ │ │ + 0x0000a394 696f6e73 5f616464 64757032 00706f73 ions_adddup2.pos │ │ │ │ + 0x0000a3a4 69785f73 7061776e 5f66696c 655f6163 ix_spawn_file_ac │ │ │ │ + 0x0000a3b4 74696f6e 735f6164 64636c6f 73650070 tions_addclose.p │ │ │ │ + 0x0000a3c4 6f736978 5f737061 776e6174 74725f69 osix_spawnattr_i │ │ │ │ + 0x0000a3d4 6e697400 73657467 69640070 6f736978 nit.setgid.posix │ │ │ │ + 0x0000a3e4 5f737061 776e5f66 696c655f 61637469 _spawn_file_acti │ │ │ │ + 0x0000a3f4 6f6e735f 696e6974 006d616c 6c6f6300 ons_init.malloc. │ │ │ │ + 0x0000a404 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ + 0x0000a414 5f616374 696f6e73 5f646573 74726f79 _actions_destroy │ │ │ │ + 0x0000a424 00676574 70777569 645f7200 696e6974 .getpwuid_r.init │ │ │ │ + 0x0000a434 67726f75 70730073 69676164 64736574 groups.sigaddset │ │ │ │ + 0x0000a444 00736574 75696400 706f7369 785f7370 .setuid.posix_sp │ │ │ │ + 0x0000a454 61776e61 7474725f 64657374 726f7900 awnattr_destroy. │ │ │ │ + 0x0000a464 63686469 7200706f 7369785f 73706177 chdir.posix_spaw │ │ │ │ + 0x0000a474 6e617474 725f7365 74666c61 67730070 nattr_setflags.p │ │ │ │ + 0x0000a484 6f736978 5f737061 776e6174 74725f73 osix_spawnattr_s │ │ │ │ + 0x0000a494 65747369 67646566 61756c74 00676574 etsigdefault.get │ │ │ │ + 0x0000a4a4 67696400 656e7669 726f6e00 73657470 gid.environ.setp │ │ │ │ + 0x0000a4b4 67696400 73657473 6964006d 656d636d gid.setsid.memcm │ │ │ │ 0x0000a4c4 70006d65 6d637079 00676574 65756964 p.memcpy.geteuid │ │ │ │ 0x0000a4d4 00726561 6c706174 68007374 726c656e .realpath.strlen │ │ │ │ 0x0000a4e4 0063686f 776e0066 72656500 73696764 .chown.free.sigd │ │ │ │ 0x0000a4f4 656c7365 74007369 6766696c 6c736574 elset.sigfillset │ │ │ │ 0x0000a504 00736967 69736d65 6d626572 00616c61 .sigismember.ala │ │ │ │ 0x0000a514 726d0073 69677375 7370656e 64007369 rm.sigsuspend.si │ │ │ │ 0x0000a524 6770656e 64696e67 00676574 67726769 gpending.getgrgi │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -581,18 +581,18 @@ │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b c970 <__cxa_atexit@plt+0x624> │ │ │ │ ldr r0, [pc, #20] @ cc78 <__cxa_atexit@plt+0x92c> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1128f1c <__cxa_atexit@plt+0x111cbd0> │ │ │ │ @ instruction: 0x01413298 │ │ │ │ - strdeq sp, [sp, -r8]! │ │ │ │ + @ instruction: 0x012ddb08 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x0119cb90 │ │ │ │ + tsteq r9, r0, lsl #21 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d76c <__cxa_atexit@plt+0x1420> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d770 <__cxa_atexit@plt+0x1424> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -1289,34 +1289,34 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d6e4 <__cxa_atexit@plt+0x1398> │ │ │ │ cmpeq r1, r4, ror #26 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ smlaltbeq r6, r1, r0, r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0x012dd57a │ │ │ │ + smlawbeq sp, sl, r5, sp │ │ │ │ smlalbteq ip, r0, ip, sl │ │ │ │ - @ instruction: 0x012dd54a │ │ │ │ - smlawbeq sp, r6, r5, sp │ │ │ │ + @ instruction: 0x012dd55a │ │ │ │ + @ instruction: 0x012dd596 │ │ │ │ cmpeq r0, r4, asr r9 │ │ │ │ smlaltbeq r5, r1, r8, sp │ │ │ │ smlalbbeq r5, r1, ip, sp │ │ │ │ smlaltbeq r5, r1, r8, ip │ │ │ │ @ instruction: 0x0140c794 │ │ │ │ smlalbbeq r5, r1, r0, ip │ │ │ │ cmpeq r0, r8, lsl r6 │ │ │ │ strheq ip, [r0, #-88] @ 0xffffffa8 │ │ │ │ cmpeq r0, r8, lsr r5 │ │ │ │ smlaltteq ip, r0, ip, r2 │ │ │ │ ldrdeq ip, [r0, #-40] @ 0xffffffd8 │ │ │ │ cmpeq r1, r0, ror #14 │ │ │ │ - tsteq r9, ip, lsl #4 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ + ldrsheq ip, [r9, -ip] │ │ │ │ + tsteq r9, r0, asr #2 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - @ instruction: 0x0119c1d4 │ │ │ │ + tsteq r9, r4, asr #1 │ │ │ │ cmpeq r1, ip, ror #12 │ │ │ │ cmpeq r1, r0, asr r6 │ │ │ │ cmpeq r1, r8, lsl #12 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -2514,15 +2514,15 @@ │ │ │ │ b e3b8 <__cxa_atexit@plt+0x206c> │ │ │ │ ldr r0, [pc, #212] @ eb64 <__cxa_atexit@plt+0x2818> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1128f1c <__cxa_atexit@plt+0x111cbd0> │ │ │ │ cmpeq r1, r4, lsl sp │ │ │ │ cmpeq r1, r8, asr #20 │ │ │ │ - @ instruction: 0x012dc568 │ │ │ │ + @ instruction: 0x012dc578 │ │ │ │ strdeq r2, [r1, #-192] @ 0xffffff40 │ │ │ │ smlaltteq r2, r1, r4, ip │ │ │ │ cmpeq r1, r4, asr #24 │ │ │ │ strheq r2, [r1, #-180] @ 0xffffff4c │ │ │ │ cmpeq r1, r8, ror #22 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ cmpeq r1, r8, lsr fp │ │ │ │ @@ -2563,15 +2563,15 @@ │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffda28 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - @ instruction: 0x0119ae9c │ │ │ │ + tsteq r9, ip, lsl #27 │ │ │ │ ldr r1, [pc, #3972] @ faf4 <__cxa_atexit@plt+0x37a8> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ faf8 <__cxa_atexit@plt+0x37ac> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ fafc <__cxa_atexit@plt+0x37b0> │ │ │ │ mov r5, r0 │ │ │ │ @@ -3561,31 +3561,31 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc faa4 <__cxa_atexit@plt+0x3758> │ │ │ │ b f534 <__cxa_atexit@plt+0x31e8> │ │ │ │ smlalbbeq r0, r1, r0, lr │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x012dcd6e │ │ │ │ - tsteq sl, r4, asr fp │ │ │ │ + @ instruction: 0x012dcd7e │ │ │ │ + tsteq sl, r4, asr #20 │ │ │ │ smlalbbeq r2, r1, r4, r0 │ │ │ │ qdaddeq r2, r4, r1 │ │ │ │ cmpeq r1, r8, lsr #30 │ │ │ │ strdeq r1, [r1, #-232] @ 0xffffff18 │ │ │ │ smlalbbeq r1, r1, ip, lr @ │ │ │ │ cmpeq r1, ip, asr lr │ │ │ │ cmpeq r1, r4, lsr sp │ │ │ │ cmpeq r1, r4, lsl #26 │ │ │ │ smlaltteq r1, r1, r8, fp @ │ │ │ │ strheq r1, [r1, #-184] @ 0xffffff48 │ │ │ │ cmpeq r1, r4, asr fp │ │ │ │ cmpeq r1, r4, lsr #22 │ │ │ │ strheq r1, [r1, #-172] @ 0xffffff54 │ │ │ │ smlalbbeq r1, r1, ip, sl @ │ │ │ │ - tsteq sl, r0, lsr r4 │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ cmpeq r1, r0, asr r9 │ │ │ │ cmpeq r1, r0, lsr #18 │ │ │ │ smlalbteq r1, r1, r0, r8 @ │ │ │ │ @ instruction: 0x01411890 │ │ │ │ cmpeq r1, r0, asr r7 │ │ │ │ cmpeq r1, r0, lsr #14 │ │ │ │ strdeq r1, [r1, #-88] @ 0xffffffa8 │ │ │ │ @@ -3614,16 +3614,16 @@ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ strheq r0, [r1, #-144] @ 0xffffff70 │ │ │ │ smlalbbeq r0, r1, r0, r9 │ │ │ │ strdeq r0, [r1, #-128] @ 0xffffff80 │ │ │ │ ldrdeq r0, [r1, #-142] @ 0xffffff72 │ │ │ │ - @ instruction: 0x012db5ba │ │ │ │ - tstpeq r9, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + smlawteq sp, sl, r5, fp │ │ │ │ + tstpeq r9, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ cmpeq r0, r8, lsl r4 │ │ │ │ smlaltteq r9, r0, ip, r3 │ │ │ │ hvceq 4224 @ 0x1080 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0x0140939c │ │ │ │ hvceq 2352 @ 0x930 │ │ │ │ strdeq r0, [r1, #-116] @ 0xffffff8c │ │ │ │ @@ -12137,15 +12137,15 @@ │ │ │ │ ldr r7, [pc, #68] @ 1812c <__cxa_atexit@plt+0xbde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #60] @ 18130 <__cxa_atexit@plt+0xbde4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 18134 <__cxa_atexit@plt+0xbde8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -12166,15 +12166,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 18178 <__cxa_atexit@plt+0xbe2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1817c <__cxa_atexit@plt+0xbe30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq r0, r8, lsr #4 │ │ │ │ smlalbbeq r5, r0, ip, r2 │ │ │ │ @ instruction: 0x012d6f90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 181a4 <__cxa_atexit@plt+0xbe58> │ │ │ │ @@ -12680,15 +12680,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ smlawbeq sp, r0, r9, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 189b0 <__cxa_atexit@plt+0xc664> │ │ │ │ ldr r5, [pc, #36] @ 189c0 <__cxa_atexit@plt+0xc674> │ │ │ │ @@ -12713,19 +12713,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 1dbfb8 <__cxa_atexit@plt+0x1cfc6c> │ │ │ │ + b 1d2e00 <__cxa_atexit@plt+0x1c6ab4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 1dbe6c <__cxa_atexit@plt+0x1cfb20> │ │ │ │ + b 1d2cb4 <__cxa_atexit@plt+0x1c6968> │ │ │ │ strdeq r6, [sp, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 18a2c <__cxa_atexit@plt+0xc6e0> │ │ │ │ add r9, pc, r9 │ │ │ │ b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ @@ -14416,15 +14416,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a49c <__cxa_atexit@plt+0xe150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 5dfd1c <__cxa_atexit@plt+0x5d39d0> │ │ │ │ + b 645d00 <__cxa_atexit@plt+0x6399b4> │ │ │ │ @ instruction: 0x01402f98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -15666,15 +15666,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 1b83c <__cxa_atexit@plt+0xf4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 1b840 <__cxa_atexit@plt+0xf4f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -15685,15 +15685,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b870 <__cxa_atexit@plt+0xf524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b874 <__cxa_atexit@plt+0xf528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq r0, r0, lsr #22 │ │ │ │ ldrdeq r3, [sp, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1b898 <__cxa_atexit@plt+0xf54c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -15739,15 +15739,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 1b960 <__cxa_atexit@plt+0xf614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 1b964 <__cxa_atexit@plt+0xf618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -15758,15 +15758,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b994 <__cxa_atexit@plt+0xf648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b998 <__cxa_atexit@plt+0xf64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r1, [r0, #-156] @ 0xffffff64 │ │ │ │ @ instruction: 0x012d3ab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1b9bc <__cxa_atexit@plt+0xf670> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -16740,30 +16740,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c8ec <__cxa_atexit@plt+0x105a0> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strheq r0, [r0, #-160] @ 0xffffff60 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldrdeq r2, [sp, -ip]! │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c9b4 <__cxa_atexit@plt+0x10668> │ │ │ │ @@ -16925,15 +16925,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ beq 1cbd0 <__cxa_atexit@plt+0x10884> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16946,15 +16946,15 @@ │ │ │ │ @ instruction: 0x0140089c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012d28e0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ccac <__cxa_atexit@plt+0x10960> │ │ │ │ @@ -17106,30 +17106,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1cea4 <__cxa_atexit@plt+0x10b58> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strdeq r0, [r0, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012d2624 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cf18 <__cxa_atexit@plt+0x10bcc> │ │ │ │ @@ -17651,30 +17651,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1d728 <__cxa_atexit@plt+0x113dc> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ teqpeq pc, r4, ror ip @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012d1e0c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d7f0 <__cxa_atexit@plt+0x114a4> │ │ │ │ @@ -17836,15 +17836,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ beq 1da0c <__cxa_atexit@plt+0x116c0> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -17857,15 +17857,15 @@ │ │ │ │ teqpeq pc, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012d1b10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dae8 <__cxa_atexit@plt+0x1179c> │ │ │ │ @@ -18017,30 +18017,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1dce0 <__cxa_atexit@plt+0x11994> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ teqpeq pc, ip @ @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012d1854 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dd54 <__cxa_atexit@plt+0x11a08> │ │ │ │ @@ -21112,15 +21112,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ strdeq pc, [ip, -r4]! │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 20d6c <__cxa_atexit@plt+0x14a20> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -21129,15 +21129,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ smlawteq ip, r4, r0, pc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20e10 <__cxa_atexit@plt+0x14ac4> │ │ │ │ @@ -23297,15 +23297,15 @@ │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r1, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ @@ -23345,15 +23345,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r1, r8, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ teqeq pc, r8, lsr r4 @ │ │ │ │ teqeq pc, r8, ror #6 │ │ │ │ @ instruction: 0x012cceac │ │ │ │ @@ -24021,15 +24021,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23ab0 <__cxa_atexit@plt+0x17764> │ │ │ │ ldr r3, [pc, #20] @ 23ab8 <__cxa_atexit@plt+0x1776c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 334e08 <__cxa_atexit@plt+0x328abc> │ │ │ │ + b 32bc50 <__cxa_atexit@plt+0x31f904> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x012cc608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 23b20 <__cxa_atexit@plt+0x177d4> │ │ │ │ @@ -24075,15 +24075,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23b88 <__cxa_atexit@plt+0x1783c> │ │ │ │ ldr r3, [pc, #20] @ 23b90 <__cxa_atexit@plt+0x17844> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 332a54 <__cxa_atexit@plt+0x326708> │ │ │ │ + b 32989c <__cxa_atexit@plt+0x31d550> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x012cc530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 23bf8 <__cxa_atexit@plt+0x178ac> │ │ │ │ @@ -24282,15 +24282,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23ec4 <__cxa_atexit@plt+0x17b78> │ │ │ │ ldr r3, [pc, #20] @ 23ecc <__cxa_atexit@plt+0x17b80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x012cc290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 23f34 <__cxa_atexit@plt+0x17be8> │ │ │ │ @@ -24336,15 +24336,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23f9c <__cxa_atexit@plt+0x17c50> │ │ │ │ ldr r3, [pc, #20] @ 23fa4 <__cxa_atexit@plt+0x17c58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x012cc1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 2400c <__cxa_atexit@plt+0x17cc0> │ │ │ │ @@ -24390,15 +24390,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24074 <__cxa_atexit@plt+0x17d28> │ │ │ │ ldr r3, [pc, #20] @ 2407c <__cxa_atexit@plt+0x17d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 332a54 <__cxa_atexit@plt+0x326708> │ │ │ │ + b 32989c <__cxa_atexit@plt+0x31d550> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x012cc0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 240e4 <__cxa_atexit@plt+0x17d98> │ │ │ │ @@ -24494,15 +24494,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [r5, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -24535,15 +24535,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq pc, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -25332,15 +25332,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 24f48 <__cxa_atexit@plt+0x18bfc> │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r7, [pc, #40] @ 24f5c <__cxa_atexit@plt+0x18c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -25361,26 +25361,26 @@ │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 24fa0 <__cxa_atexit@plt+0x18c54> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x012cb2ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012cb290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25000 <__cxa_atexit@plt+0x18cb4> │ │ │ │ ldr r3, [pc, #48] @ 2501c <__cxa_atexit@plt+0x18cd0> │ │ │ │ @@ -25426,42 +25426,42 @@ │ │ │ │ beq 25098 <__cxa_atexit@plt+0x18d4c> │ │ │ │ cmp r2, #0 │ │ │ │ bne 250a4 <__cxa_atexit@plt+0x18d58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #10] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x012cb1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012cb178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012cb14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 25144 <__cxa_atexit@plt+0x18df8> │ │ │ │ ldr r3, [pc, #48] @ 25160 <__cxa_atexit@plt+0x18e14> │ │ │ │ @@ -25507,42 +25507,42 @@ │ │ │ │ beq 251dc <__cxa_atexit@plt+0x18e90> │ │ │ │ cmp r2, #0 │ │ │ │ bne 251e8 <__cxa_atexit@plt+0x18e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #10] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x012cb060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012cb034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012cb010 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 252b4 <__cxa_atexit@plt+0x18f68> │ │ │ │ @@ -25733,15 +25733,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 2538c <__cxa_atexit@plt+0x19040> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r7, [pc, #20] @ 2558c <__cxa_atexit@plt+0x19240> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @@ -25840,15 +25840,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #15] │ │ │ │ stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 2573c <__cxa_atexit@plt+0x193f0> │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r7, [pc, #40] @ 2574c <__cxa_atexit@plt+0x19400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -25866,25 +25866,25 @@ │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 25784 <__cxa_atexit@plt+0x19438> │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ smlawteq ip, ip, sl, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ @ instruction: 0x012caab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 257d8 <__cxa_atexit@plt+0x1948c> │ │ │ │ ldr r7, [pc, #104] @ 25834 <__cxa_atexit@plt+0x194e8> │ │ │ │ @@ -25903,15 +25903,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #19] │ │ │ │ stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 25824 <__cxa_atexit@plt+0x194d8> │ │ │ │ ldr r9, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -25924,25 +25924,25 @@ │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 2586c <__cxa_atexit@plt+0x19520> │ │ │ │ ldr r9, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x012ca9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ + b 1c85c4 <__cxa_atexit@plt+0x1bc278> │ │ │ │ strdeq sl, [ip, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 258fc <__cxa_atexit@plt+0x195b0> │ │ │ │ @@ -29100,30 +29100,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 28a0c <__cxa_atexit@plt+0x1c6c0> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ smlawbeq ip, r4, r9, r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28ac4 <__cxa_atexit@plt+0x1c778> │ │ │ │ ldr r2, [pc, #100] @ 28acc <__cxa_atexit@plt+0x1c780> │ │ │ │ @@ -29374,30 +29374,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 28e54 <__cxa_atexit@plt+0x1cb08> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ teqeq pc, r8, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012c7560 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28f0c <__cxa_atexit@plt+0x1cbc0> │ │ │ │ ldr r2, [pc, #100] @ 28f14 <__cxa_atexit@plt+0x1cbc8> │ │ │ │ @@ -29980,15 +29980,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 297cc <__cxa_atexit@plt+0x1d480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33275,15 +33275,15 @@ │ │ │ │ @ instruction: 0x012c3fb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2cb48 <__cxa_atexit@plt+0x207fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x012c3f78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -36700,15 +36700,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300cc <__cxa_atexit@plt+0x23d80> │ │ │ │ ldr r2, [pc, #28] @ 300dc <__cxa_atexit@plt+0x23d90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4719e8 <__cxa_atexit@plt+0x46569c> │ │ │ │ + b 468830 <__cxa_atexit@plt+0x45c4e4> │ │ │ │ ldr r7, [pc, #12] @ 300e0 <__cxa_atexit@plt+0x23d94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012c1318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -36746,15 +36746,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30184 <__cxa_atexit@plt+0x23e38> │ │ │ │ ldr r2, [pc, #28] @ 30194 <__cxa_atexit@plt+0x23e48> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4719e8 <__cxa_atexit@plt+0x46569c> │ │ │ │ + b 468830 <__cxa_atexit@plt+0x45c4e4> │ │ │ │ ldr r7, [pc, #12] @ 30198 <__cxa_atexit@plt+0x23e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0x012c1260 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ @@ -37265,15 +37265,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 309ec <__cxa_atexit@plt+0x246a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 309f4 <__cxa_atexit@plt+0x246a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -37312,15 +37312,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 30a84 <__cxa_atexit@plt+0x24738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r7, [pc, #36] @ 30a88 <__cxa_atexit@plt+0x2473c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -37336,15 +37336,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 30ac0 <__cxa_atexit@plt+0x24774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ teqeq lr, r8, lsl #19 │ │ │ │ @ instruction: 0x012c09b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ @@ -37372,15 +37372,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5], #-4 │ │ │ │ ldr r3, [pc, #52] @ 30b74 <__cxa_atexit@plt+0x24828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @@ -37396,15 +37396,15 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 30bb0 <__cxa_atexit@plt+0x24864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ teqeq lr, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -37763,15 +37763,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 31184 <__cxa_atexit@plt+0x24e38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1, lr} │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r7, [pc, #24] @ 31188 <__cxa_atexit@plt+0x24e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r2, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -37936,15 +37936,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r7, [pc, #24] @ 3143c <__cxa_atexit@plt+0x250f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -38255,15 +38255,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 31948 <__cxa_atexit@plt+0x255fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -38297,15 +38297,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #52] @ 319e4 <__cxa_atexit@plt+0x25698> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmda r5, {r0, r1, r2, r9, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r3, [pc, #32] @ 319e8 <__cxa_atexit@plt+0x2569c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -38489,15 +38489,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r2, [pc, #88] @ 31d04 <__cxa_atexit@plt+0x259b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r6, #-4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldr r7, [pc, #40] @ 31cfc <__cxa_atexit@plt+0x259b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r2, r9} │ │ │ │ @@ -38689,15 +38689,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r2, [pc, #88] @ 32024 <__cxa_atexit@plt+0x25cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r6, #-4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldr r7, [pc, #40] @ 3201c <__cxa_atexit@plt+0x25cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r2, r9} │ │ │ │ @@ -38954,15 +38954,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #72] @ 32438 <__cxa_atexit@plt+0x260ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r0, r1, r2, r9, sl} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 32430 <__cxa_atexit@plt+0x260e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -38995,15 +38995,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #56] @ 324cc <__cxa_atexit@plt+0x26180> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r0, r1, r2, r9, sl} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r3, [pc, #32] @ 324d0 <__cxa_atexit@plt+0x26184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -39289,15 +39289,15 @@ │ │ │ │ ldr r1, [pc, #80] @ 32978 <__cxa_atexit@plt+0x2662c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub ip, r5, #24 │ │ │ │ stm ip, {r1, r2, sl, lr} │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 32970 <__cxa_atexit@plt+0x26624> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -39334,15 +39334,15 @@ │ │ │ │ ldr r2, [r1, #7] │ │ │ │ ldr r0, [pc, #56] @ 32a18 <__cxa_atexit@plt+0x266cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2, sl, lr} │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r7, [pc, #32] @ 32a1c <__cxa_atexit@plt+0x266d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @@ -39462,15 +39462,15 @@ │ │ │ │ ldr r1, [pc, #80] @ 32c2c <__cxa_atexit@plt+0x268e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub ip, r5, #24 │ │ │ │ stm ip, {r1, r2, sl, lr} │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 32c24 <__cxa_atexit@plt+0x268d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -39507,15 +39507,15 @@ │ │ │ │ ldr r2, [r1, #7] │ │ │ │ ldr r0, [pc, #56] @ 32ccc <__cxa_atexit@plt+0x26980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2, sl, lr} │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r7, [pc, #32] @ 32cd0 <__cxa_atexit@plt+0x26984> │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @@ -39741,15 +39741,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r1, r7, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3307c <__cxa_atexit@plt+0x26d30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -39765,15 +39765,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 330b4 <__cxa_atexit@plt+0x26d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ teqeq lr, r4 @ │ │ │ │ @ instruction: 0x012be4b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 33144 <__cxa_atexit@plt+0x26df8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -40000,15 +40000,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r2, [pc, #84] @ 3349c <__cxa_atexit@plt+0x27150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r8, [r6, #-4] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c7110 <__cxa_atexit@plt+0x1badc4> │ │ │ │ + b 1bdf58 <__cxa_atexit@plt+0x1b1c0c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldr r7, [pc, #36] @ 33494 <__cxa_atexit@plt+0x27148> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -45051,15 +45051,15 @@ │ │ │ │ bhi 38348 <__cxa_atexit@plt+0x2bffc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 38350 <__cxa_atexit@plt+0x2c004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq lr, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ @@ -47720,15 +47720,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 3ad18 <__cxa_atexit@plt+0x2e9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -47743,15 +47743,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ teqeq lr, ip, asr #12 │ │ │ │ @ instruction: 0x012b6e10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 3ad80 <__cxa_atexit@plt+0x2ea34> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -48357,15 +48357,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3b6f0 <__cxa_atexit@plt+0x2f3a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 3b6f4 <__cxa_atexit@plt+0x2f3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 1d3490 <__cxa_atexit@plt+0x1c7144> │ │ │ │ + b 1ca2d8 <__cxa_atexit@plt+0x1bdf8c> │ │ │ │ teqeq lr, ip, lsr lr │ │ │ │ teqeq lr, r0, lsr #25 │ │ │ │ @ instruction: 0x012b6504 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -49070,15 +49070,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 3c230 <__cxa_atexit@plt+0x2fee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -49093,15 +49093,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ teqeq lr, r4, lsr r1 │ │ │ │ strdeq r5, [fp, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 3c298 <__cxa_atexit@plt+0x2ff4c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -50866,15 +50866,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3de38 <__cxa_atexit@plt+0x31aec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 22bdbc <__cxa_atexit@plt+0x21fa70> │ │ │ │ + b 222c04 <__cxa_atexit@plt+0x2168b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqpeq sp, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ teqpeq sp, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012b3f40 │ │ │ │ @@ -52195,15 +52195,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3f2e8 <__cxa_atexit@plt+0x32f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 3f2ec <__cxa_atexit@plt+0x32fa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 1d3490 <__cxa_atexit@plt+0x1c7144> │ │ │ │ + b 1ca2d8 <__cxa_atexit@plt+0x1bdf8c> │ │ │ │ teqeq sp, r4, asr #4 │ │ │ │ teqeq sp, r8, lsr #1 │ │ │ │ @ instruction: 0x012b2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -52329,15 +52329,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 3f514 <__cxa_atexit@plt+0x331c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 238664 <__cxa_atexit@plt+0x22c318> │ │ │ │ + b 22f4ac <__cxa_atexit@plt+0x223160> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r4, lsr #29 │ │ │ │ teqeq sp, ip, lsr #32 │ │ │ │ @ instruction: 0x012b2a50 │ │ │ │ @@ -53956,15 +53956,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 40e7c <__cxa_atexit@plt+0x34b30> │ │ │ │ cmp r2, #2 │ │ │ │ bne 40e88 <__cxa_atexit@plt+0x34b3c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -53990,15 +53990,15 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 40ef4 <__cxa_atexit@plt+0x34ba8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 40efc <__cxa_atexit@plt+0x34bb0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40f14 <__cxa_atexit@plt+0x34bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -54008,15 +54008,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 40f3c <__cxa_atexit@plt+0x34bf0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 40f50 <__cxa_atexit@plt+0x34c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq sp, r8, asr #8 │ │ │ │ @ instruction: 0x012b1214 │ │ │ │ @@ -54091,15 +54091,15 @@ │ │ │ │ bhi 41088 <__cxa_atexit@plt+0x34d3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 41090 <__cxa_atexit@plt+0x34d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -55053,15 +55053,15 @@ │ │ │ │ bhi 41f90 <__cxa_atexit@plt+0x35c44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 41f98 <__cxa_atexit@plt+0x35c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ @@ -55568,30 +55568,30 @@ │ │ │ │ bhi 4279c <__cxa_atexit@plt+0x36450> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 427a4 <__cxa_atexit@plt+0x36458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r4, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 427d8 <__cxa_atexit@plt+0x3648c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 427e0 <__cxa_atexit@plt+0x36494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -56663,15 +56663,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 438b8 <__cxa_atexit@plt+0x3756c> │ │ │ │ ldr r3, [pc, #32] @ 438c8 <__cxa_atexit@plt+0x3757c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ teqeq sp, ip @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @@ -56694,39 +56694,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 43934 <__cxa_atexit@plt+0x375e8> │ │ │ │ ldr r3, [pc, #28] @ 43940 <__cxa_atexit@plt+0x375f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq sp, r0, ror #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x012ae938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4396c <__cxa_atexit@plt+0x37620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r8, lsr #20 │ │ │ │ @ instruction: 0x012ae910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43994 <__cxa_atexit@plt+0x37648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r0, lsl #20 │ │ │ │ @ instruction: 0x012ae8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 439c0 <__cxa_atexit@plt+0x37674> │ │ │ │ @@ -56741,39 +56741,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 439f0 <__cxa_atexit@plt+0x376a4> │ │ │ │ ldr r3, [pc, #28] @ 439fc <__cxa_atexit@plt+0x376b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq sp, r4, lsr #19 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x012ae87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43a28 <__cxa_atexit@plt+0x376dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, ip, ror #18 │ │ │ │ @ instruction: 0x012ae854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43a50 <__cxa_atexit@plt+0x37704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r4, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -57093,15 +57093,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 43f70 <__cxa_atexit@plt+0x37c24> │ │ │ │ ldr r3, [pc, #32] @ 43f80 <__cxa_atexit@plt+0x37c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ teqeq sp, r4, lsr #8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @@ -57124,39 +57124,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 43fec <__cxa_atexit@plt+0x37ca0> │ │ │ │ ldr r3, [pc, #28] @ 43ff8 <__cxa_atexit@plt+0x37cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq sp, r8, lsr #7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ smlawbeq sl, r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44024 <__cxa_atexit@plt+0x37cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r0, ror r3 │ │ │ │ @ instruction: 0x012ae258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4404c <__cxa_atexit@plt+0x37d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r8, asr #6 │ │ │ │ @ instruction: 0x012ae230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44078 <__cxa_atexit@plt+0x37d2c> │ │ │ │ @@ -57171,39 +57171,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 440a8 <__cxa_atexit@plt+0x37d5c> │ │ │ │ ldr r3, [pc, #28] @ 440b4 <__cxa_atexit@plt+0x37d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq sp, ip, ror #5 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ smlawteq sl, r4, r1, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 440e0 <__cxa_atexit@plt+0x37d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r4 @ │ │ │ │ @ instruction: 0x012ae19c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44108 <__cxa_atexit@plt+0x37dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, ip, lsl #5 │ │ │ │ @ instruction: 0x012ae17c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -59320,15 +59320,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 4623c <__cxa_atexit@plt+0x39ef0> │ │ │ │ ldr r3, [pc, #40] @ 46258 <__cxa_atexit@plt+0x39f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -59351,39 +59351,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 462b8 <__cxa_atexit@plt+0x39f6c> │ │ │ │ ldr r3, [pc, #28] @ 462c4 <__cxa_atexit@plt+0x39f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsbeq r7, [sp, -ip]! │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x012abfb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 462f0 <__cxa_atexit@plt+0x39fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, r4, lsr #1 │ │ │ │ smlawbeq sl, ip, pc, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 46318 <__cxa_atexit@plt+0x39fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq sp, ip, ror r0 │ │ │ │ @ instruction: 0x012abf64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -60500,15 +60500,15 @@ │ │ │ │ bhi 474ac <__cxa_atexit@plt+0x3b160> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 474b4 <__cxa_atexit@plt+0x3b168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, r4 @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -62596,15 +62596,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ beq 4956c <__cxa_atexit@plt+0x3d220> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62617,15 +62617,15 @@ │ │ │ │ teqeq sp, ip, asr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -62764,15 +62764,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [r5, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -62805,15 +62805,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq sp, r8, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -62891,15 +62891,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 49a40 <__cxa_atexit@plt+0x3d6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, ip │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62915,23 +62915,23 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49a68 <__cxa_atexit@plt+0x3d71c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ @ instruction: 0x012a8a64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49b34 <__cxa_atexit@plt+0x3d7e8> │ │ │ │ @@ -65766,15 +65766,15 @@ │ │ │ │ bhi 4c6f4 <__cxa_atexit@plt+0x403a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4c6fc <__cxa_atexit@plt+0x403b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sp, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -67281,15 +67281,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -67323,15 +67323,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ teqpeq ip, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -70753,15 +70753,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [r5, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -70794,15 +70794,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq ip, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -71203,15 +71203,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 51c20 <__cxa_atexit@plt+0x458d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, ip │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -71227,23 +71227,23 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 51c48 <__cxa_atexit@plt+0x458fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ smlawbeq sl, r4, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51d14 <__cxa_atexit@plt+0x459c8> │ │ │ │ @@ -73519,15 +73519,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 54028 <__cxa_atexit@plt+0x47cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 5402c <__cxa_atexit@plt+0x47ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ teqeq ip, r8, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -73556,15 +73556,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 540b8 <__cxa_atexit@plt+0x47d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 540bc <__cxa_atexit@plt+0x47d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ teqeq ip, r4, ror #5 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -73574,15 +73574,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 540f4 <__cxa_atexit@plt+0x47da8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 540f8 <__cxa_atexit@plt+0x47dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ teqeq ip, ip @ │ │ │ │ ldrdeq lr, [r9, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 5411c <__cxa_atexit@plt+0x47dd0> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -73596,15 +73596,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5414c <__cxa_atexit@plt+0x47e00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 54150 <__cxa_atexit@plt+0x47e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ teqeq ip, r4, asr #4 │ │ │ │ smlawbeq r9, r0, r7, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 54174 <__cxa_atexit@plt+0x47e28> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -73641,15 +73641,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 54210 <__cxa_atexit@plt+0x47ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 54214 <__cxa_atexit@plt+0x47ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ teqeq ip, r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -73678,15 +73678,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 542a0 <__cxa_atexit@plt+0x47f54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 542a4 <__cxa_atexit@plt+0x47f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrsheq r9, [ip, -ip]! │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -73696,15 +73696,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 542dc <__cxa_atexit@plt+0x47f90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 542e0 <__cxa_atexit@plt+0x47f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrheq r9, [ip, -r4]! │ │ │ │ strdeq lr, [r9, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 54304 <__cxa_atexit@plt+0x47fb8> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -73718,15 +73718,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 54334 <__cxa_atexit@plt+0x47fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 54338 <__cxa_atexit@plt+0x47fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ teqeq ip, ip, asr r0 │ │ │ │ @ instruction: 0x0129e598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 5435c <__cxa_atexit@plt+0x48010> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -81325,15 +81325,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 5ba24 <__cxa_atexit@plt+0x4f6d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 7225a4 <__cxa_atexit@plt+0x716258> │ │ │ │ + b 5f9d4c <__cxa_atexit@plt+0x5eda00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0129726c │ │ │ │ teqeq ip, ip, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -81431,15 +81431,15 @@ │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01297148 │ │ │ │ strdeq r7, [r9, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 75d1c8 <__cxa_atexit@plt+0x750e7c> │ │ │ │ + b 634970 <__cxa_atexit@plt+0x628624> │ │ │ │ strdeq r7, [r9, -r0]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 5bbf0 <__cxa_atexit@plt+0x4f8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -81545,15 +81545,15 @@ │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x01296f90 │ │ │ │ @ instruction: 0x01296f34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 75d1c8 <__cxa_atexit@plt+0x750e7c> │ │ │ │ + b 634970 <__cxa_atexit@plt+0x628624> │ │ │ │ @ instruction: 0x01296f34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5bdc4 <__cxa_atexit@plt+0x4fa78> │ │ │ │ @@ -81704,15 +81704,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 5c010 <__cxa_atexit@plt+0x4fcc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 34a94c <__cxa_atexit@plt+0x33e600> │ │ │ │ + b 341794 <__cxa_atexit@plt+0x335448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq ip, r8, lsr #7 │ │ │ │ teqeq ip, r8, ror #10 │ │ │ │ @ instruction: 0x01296d24 │ │ │ │ @@ -82376,15 +82376,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 5ca84 <__cxa_atexit@plt+0x50738> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 73479c <__cxa_atexit@plt+0x728450> │ │ │ │ + b 60bf44 <__cxa_atexit@plt+0x5ffbf8> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ teqeq ip, ip, asr #18 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x0129637c │ │ │ │ @@ -82415,15 +82415,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 5cb1c <__cxa_atexit@plt+0x507d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 73479c <__cxa_atexit@plt+0x728450> │ │ │ │ + b 60bf44 <__cxa_atexit@plt+0x5ffbf8> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r4, lsl sl │ │ │ │ @ instruction: 0x012962e4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -82445,15 +82445,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 5cb90 <__cxa_atexit@plt+0x50844> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 73479c <__cxa_atexit@plt+0x728450> │ │ │ │ + b 60bf44 <__cxa_atexit@plt+0x5ffbf8> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ teqeq ip, r8, lsr r8 │ │ │ │ teqeq ip, ip @ │ │ │ │ @ instruction: 0x01296270 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -82476,15 +82476,15 @@ │ │ │ │ bne 5cc0c <__cxa_atexit@plt+0x508c0> │ │ │ │ ldr r6, [pc, #140] @ 5cc84 <__cxa_atexit@plt+0x50938> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 73479c <__cxa_atexit@plt+0x728450> │ │ │ │ + b 60bf44 <__cxa_atexit@plt+0x5ffbf8> │ │ │ │ str r3, [r5, #32] │ │ │ │ add r2, r6, #24 │ │ │ │ cmp lr, r2 │ │ │ │ bcc 5cc5c <__cxa_atexit@plt+0x50910> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr lr, [pc, #96] @ 5cc88 <__cxa_atexit@plt+0x5093c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -82529,15 +82529,15 @@ │ │ │ │ @ instruction: 0x01296130 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5cce0 <__cxa_atexit@plt+0x50994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 72fd6c <__cxa_atexit@plt+0x723a20> │ │ │ │ + b 607514 <__cxa_atexit@plt+0x5fb1c8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strdeq r6, [r9, -ip]! │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ 5cd84 <__cxa_atexit@plt+0x50a38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -82673,15 +82673,15 @@ │ │ │ │ str r9, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r9, [pc, #60] @ 5cf48 <__cxa_atexit@plt+0x50bfc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, ip │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 41737c <__cxa_atexit@plt+0x40b030> │ │ │ │ + b 40e1c4 <__cxa_atexit@plt+0x401e78> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ teqeq ip, ip @ │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -87480,15 +87480,15 @@ │ │ │ │ bhi 61a3c <__cxa_atexit@plt+0x556f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 61a44 <__cxa_atexit@plt+0x556f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1b358c <__cxa_atexit@plt+0x1a7240> │ │ │ │ + b 1aa3d4 <__cxa_atexit@plt+0x19e088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq fp, r4, asr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -97648,15 +97648,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6b91c <__cxa_atexit@plt+0x5f5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128825c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -97720,15 +97720,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ba3c <__cxa_atexit@plt+0x5f6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01288154 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -97792,15 +97792,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bb5c <__cxa_atexit@plt+0x5f810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128804c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -97864,15 +97864,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bc7c <__cxa_atexit@plt+0x5f930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287f44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -97936,15 +97936,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bd9c <__cxa_atexit@plt+0x5fa50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287e3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98008,15 +98008,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bebc <__cxa_atexit@plt+0x5fb70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287d34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98080,15 +98080,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bfdc <__cxa_atexit@plt+0x5fc90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287c2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98152,15 +98152,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c0fc <__cxa_atexit@plt+0x5fdb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98224,15 +98224,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c21c <__cxa_atexit@plt+0x5fed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287a1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98296,15 +98296,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c33c <__cxa_atexit@plt+0x5fff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98368,15 +98368,15 @@ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c45c <__cxa_atexit@plt+0x60110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128780c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98440,15 +98440,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c57c <__cxa_atexit@plt+0x60230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01287704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98512,15 +98512,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c69c <__cxa_atexit@plt+0x60350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strdeq r7, [r8, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98584,15 +98584,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c7bc <__cxa_atexit@plt+0x60470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strdeq r7, [r8, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98656,15 +98656,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c8dc <__cxa_atexit@plt+0x60590> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x012873ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98728,15 +98728,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c9fc <__cxa_atexit@plt+0x606b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x012872e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98800,15 +98800,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6cb1c <__cxa_atexit@plt+0x607d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r7, [r8, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98872,15 +98872,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6cc3c <__cxa_atexit@plt+0x608f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r7, [r8, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98944,15 +98944,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6cd5c <__cxa_atexit@plt+0x60a10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ smlawteq r8, ip, pc, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99016,15 +99016,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ce7c <__cxa_atexit@plt+0x60b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ smlawteq r8, r4, lr, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99088,15 +99088,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6cf9c <__cxa_atexit@plt+0x60c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286dbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99160,15 +99160,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d0bc <__cxa_atexit@plt+0x60d70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286cb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99232,15 +99232,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d1dc <__cxa_atexit@plt+0x60e90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286bac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99304,15 +99304,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d2fc <__cxa_atexit@plt+0x60fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286aa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99376,15 +99376,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d41c <__cxa_atexit@plt+0x610d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128699c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99448,15 +99448,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d53c <__cxa_atexit@plt+0x611f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99520,15 +99520,15 @@ │ │ │ │ strdeq r7, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d65c <__cxa_atexit@plt+0x61310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ smlawbeq r8, ip, r7, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99592,15 +99592,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d77c <__cxa_atexit@plt+0x61430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ smlawbeq r8, r4, r6, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99664,15 +99664,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d89c <__cxa_atexit@plt+0x61550> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128657c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99736,15 +99736,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6d9bc <__cxa_atexit@plt+0x61670> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286474 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99808,15 +99808,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6dadc <__cxa_atexit@plt+0x61790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128636c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99880,15 +99880,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6dbfc <__cxa_atexit@plt+0x618b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01286264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -99952,15 +99952,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6dd1c <__cxa_atexit@plt+0x619d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0128615c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100024,15 +100024,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6de3c <__cxa_atexit@plt+0x61af0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ qsubeq r6, r4, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100096,15 +100096,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6df5c <__cxa_atexit@plt+0x61c10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01285f4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100168,15 +100168,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e07c <__cxa_atexit@plt+0x61d30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01285e44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100240,15 +100240,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e19c <__cxa_atexit@plt+0x61e50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01285d3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100312,15 +100312,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e2bc <__cxa_atexit@plt+0x61f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01285c4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -100384,15 +100384,15 @@ │ │ │ │ strdeq r6, [r8, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e3dc <__cxa_atexit@plt+0x62090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01285b44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -101922,15 +101922,15 @@ │ │ │ │ @ instruction: 0x01286334 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6fbe4 <__cxa_atexit@plt+0x63898> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105337,15 +105337,15 @@ │ │ │ │ bhi 73140 <__cxa_atexit@plt+0x66df4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 73148 <__cxa_atexit@plt+0x66dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4dd0 <__cxa_atexit@plt+0x1b8a84> │ │ │ │ + b 1bbc18 <__cxa_atexit@plt+0x1af8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sl, ip, lsr r2 │ │ │ │ @ instruction: 0x01283590 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -105798,15 +105798,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 73874 <__cxa_atexit@plt+0x67528> │ │ │ │ ldr r3, [pc, #44] @ 73894 <__cxa_atexit@plt+0x67548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -105815,15 +105815,15 @@ │ │ │ │ @ instruction: 0x01282660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 738b8 <__cxa_atexit@plt+0x6756c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112079,15 +112079,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r1, #10 │ │ │ │ bne 79a98 <__cxa_atexit@plt+0x6d74c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ - b 1b358c <__cxa_atexit@plt+0x1a7240> │ │ │ │ + b 1aa3d4 <__cxa_atexit@plt+0x19e088> │ │ │ │ ldr r7, [pc, #100] @ 79b04 <__cxa_atexit@plt+0x6d7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r2, #3 │ │ │ │ beq 79ae8 <__cxa_atexit@plt+0x6d79c> │ │ │ │ cmp r7, #1 │ │ │ │ bne 79af8 <__cxa_atexit@plt+0x6d7ac> │ │ │ │ @@ -113921,15 +113921,15 @@ │ │ │ │ bhi 7b760 <__cxa_atexit@plt+0x6f414> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7b768 <__cxa_atexit@plt+0x6f41c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1b358c <__cxa_atexit@plt+0x1a7240> │ │ │ │ + b 1aa3d4 <__cxa_atexit@plt+0x19e088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq sl, r0, lsr #24 │ │ │ │ @ instruction: 0x0127bd18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -118619,30 +118619,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 800c8 <__cxa_atexit@plt+0x73d7c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x012779e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ smlawteq r7, r4, r9, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -118728,15 +118728,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ @@ -118775,15 +118775,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ teqeq r9, r0, lsr #2 │ │ │ │ teqeq r9, r0, asr r0 │ │ │ │ @ instruction: 0x01277774 │ │ │ │ @@ -118991,15 +118991,15 @@ │ │ │ │ bhi 80698 <__cxa_atexit@plt+0x7434c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 806a0 <__cxa_atexit@plt+0x74354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1c60b0 <__cxa_atexit@plt+0x1b9d64> │ │ │ │ + b 1bcef8 <__cxa_atexit@plt+0x1b0bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r9, r4, ror #25 │ │ │ │ @ instruction: 0x0127744c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -119055,15 +119055,15 @@ │ │ │ │ bhi 80798 <__cxa_atexit@plt+0x7444c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 807a0 <__cxa_atexit@plt+0x74454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1c60b0 <__cxa_atexit@plt+0x1b9d64> │ │ │ │ + b 1bcef8 <__cxa_atexit@plt+0x1b0bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r9, r4, ror #23 │ │ │ │ @ instruction: 0x0127734c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -119119,15 +119119,15 @@ │ │ │ │ bhi 80898 <__cxa_atexit@plt+0x7454c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 808a0 <__cxa_atexit@plt+0x74554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1c60b0 <__cxa_atexit@plt+0x1b9d64> │ │ │ │ + b 1bcef8 <__cxa_atexit@plt+0x1b0bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r9, r4, ror #21 │ │ │ │ @ instruction: 0x0127724c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -120234,15 +120234,15 @@ │ │ │ │ str r1, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ tst r8, #3 │ │ │ │ beq 81a04 <__cxa_atexit@plt+0x756b8> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -120257,15 +120257,15 @@ │ │ │ │ teqeq r9, r0 @ │ │ │ │ smlawbeq r7, r8, r1, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01276178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81a94 <__cxa_atexit@plt+0x75748> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -120314,15 +120314,15 @@ │ │ │ │ str r1, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ tst r8, #3 │ │ │ │ beq 81b44 <__cxa_atexit@plt+0x757f8> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -120337,15 +120337,15 @@ │ │ │ │ teqeq r9, r0, asr r8 │ │ │ │ @ instruction: 0x01276048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01276044 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp fp, sl │ │ │ │ bhi 81cc4 <__cxa_atexit@plt+0x75978> │ │ │ │ @@ -121310,15 +121310,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 82ad4 <__cxa_atexit@plt+0x76788> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -121327,15 +121327,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ @ instruction: 0x01274fb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -121351,15 +121351,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 82b78 <__cxa_atexit@plt+0x7682c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -121368,15 +121368,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ @ instruction: 0x01274f08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82cbc <__cxa_atexit@plt+0x76970> │ │ │ │ @@ -121597,30 +121597,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 82f50 <__cxa_atexit@plt+0x76c04> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r0, asr #8 │ │ │ │ @ instruction: 0x01274c5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01274d04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83030 <__cxa_atexit@plt+0x76ce4> │ │ │ │ @@ -121708,15 +121708,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8310c <__cxa_atexit@plt+0x76dc0> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -121730,15 +121730,15 @@ │ │ │ │ teqeq r9, r0 @ │ │ │ │ smlawbeq r7, r4, sl, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01274b2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 83200 <__cxa_atexit@plt+0x76eb4> │ │ │ │ @@ -121849,15 +121849,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 83340 <__cxa_atexit@plt+0x76ff4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -121866,15 +121866,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ @ instruction: 0x0127490c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 83420 <__cxa_atexit@plt+0x770d4> │ │ │ │ @@ -121963,15 +121963,15 @@ │ │ │ │ sub r1, r2, #6 │ │ │ │ stmib r6, {r8, ip} │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -122002,15 +122002,15 @@ │ │ │ │ sub r1, r6, #6 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ teqeq r9, r0, lsl #28 │ │ │ │ teqeq r9, r8, ror #27 │ │ │ │ ldrdeq r4, [r7, -r8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -122552,30 +122552,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 83e3c <__cxa_atexit@plt+0x77af0> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r4, asr r5 │ │ │ │ @ instruction: 0x01273d70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01273f5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -122672,15 +122672,15 @@ │ │ │ │ str ip, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, r6, #24 │ │ │ │ stm r0, {r1, r6, lr} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ @@ -122728,15 +122728,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ teqeq r9, ip @ │ │ │ │ teqeq r9, ip, lsr #5 │ │ │ │ teqeq r9, r4 @ │ │ │ │ @@ -123086,30 +123086,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 84694 <__cxa_atexit@plt+0x78348> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, ip @ │ │ │ │ @ instruction: 0x01273518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ strdeq r3, [r7, -ip]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -123294,15 +123294,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 849d4 <__cxa_atexit@plt+0x78688> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -123316,15 +123316,15 @@ │ │ │ │ teqeq r9, r8, asr #19 │ │ │ │ @ instruction: 0x012731bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x012731a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -123536,29 +123536,29 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 84d9c <__cxa_atexit@plt+0x78a50> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01272e14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ strdeq r2, [r7, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -123606,15 +123606,15 @@ │ │ │ │ str r9, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 84eb4 <__cxa_atexit@plt+0x78b68> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -123627,15 +123627,15 @@ │ │ │ │ teqeq r9, r4, ror #9 │ │ │ │ @ instruction: 0x01272ce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawteq r7, r4, ip, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84f6c <__cxa_atexit@plt+0x78c20> │ │ │ │ @@ -123716,30 +123716,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8506c <__cxa_atexit@plt+0x78d20> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r4, lsr #6 │ │ │ │ @ instruction: 0x01272b40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01272c28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85164 <__cxa_atexit@plt+0x78e18> │ │ │ │ ldr r3, [pc, #184] @ 85180 <__cxa_atexit@plt+0x78e34> │ │ │ │ @@ -123775,15 +123775,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -123820,15 +123820,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ teqeq r9, r8 @ │ │ │ │ teqeq r9, ip, ror r1 │ │ │ │ @ instruction: 0x01272aa8 │ │ │ │ @@ -123889,15 +123889,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 85320 <__cxa_atexit@plt+0x78fd4> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -123911,15 +123911,15 @@ │ │ │ │ teqeq r9, ip, ror r0 │ │ │ │ @ instruction: 0x01272870 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01272958 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85434 <__cxa_atexit@plt+0x790e8> │ │ │ │ ldr r3, [pc, #184] @ 85450 <__cxa_atexit@plt+0x79104> │ │ │ │ @@ -123955,15 +123955,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -124000,15 +124000,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ teqeq r9, r8, asr #29 │ │ │ │ teqeq r9, ip, lsr #29 │ │ │ │ ldrdeq r2, [r7, -ip]! │ │ │ │ @@ -124099,30 +124099,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 85668 <__cxa_atexit@plt+0x7931c> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8, lsr #26 │ │ │ │ @ instruction: 0x01272544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0127262c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85760 <__cxa_atexit@plt+0x79414> │ │ │ │ ldr r3, [pc, #184] @ 8577c <__cxa_atexit@plt+0x79430> │ │ │ │ @@ -124158,15 +124158,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -124203,15 +124203,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ teqeq r9, ip @ │ │ │ │ teqeq r9, r0, lsl #23 │ │ │ │ @ instruction: 0x012724ac │ │ │ │ @@ -124272,15 +124272,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8591c <__cxa_atexit@plt+0x795d0> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -124294,15 +124294,15 @@ │ │ │ │ teqeq r9, r0, lsl #21 │ │ │ │ @ instruction: 0x01272274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0127235c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85a30 <__cxa_atexit@plt+0x796e4> │ │ │ │ ldr r3, [pc, #184] @ 85a4c <__cxa_atexit@plt+0x79700> │ │ │ │ @@ -124338,15 +124338,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -124383,15 +124383,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ teqeq r9, ip, asr #17 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @ instruction: 0x012721e0 │ │ │ │ @@ -124482,30 +124482,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 85c64 <__cxa_atexit@plt+0x79918> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, ip, lsr #14 │ │ │ │ @ instruction: 0x01271f48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01272030 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 85d5c <__cxa_atexit@plt+0x79a10> │ │ │ │ ldr r3, [pc, #184] @ 85d78 <__cxa_atexit@plt+0x79a2c> │ │ │ │ @@ -124541,15 +124541,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -124586,15 +124586,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ teqeq r9, r0, lsr #11 │ │ │ │ teqeq r9, r4, lsl #11 │ │ │ │ @ instruction: 0x01271eb0 │ │ │ │ @@ -124655,15 +124655,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 85f18 <__cxa_atexit@plt+0x79bcc> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -124677,15 +124677,15 @@ │ │ │ │ teqeq r9, r4, lsl #9 │ │ │ │ @ instruction: 0x01271c78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01271d60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8602c <__cxa_atexit@plt+0x79ce0> │ │ │ │ ldr r3, [pc, #184] @ 86048 <__cxa_atexit@plt+0x79cfc> │ │ │ │ @@ -124721,15 +124721,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -124766,15 +124766,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ teqeq r9, r0 @ │ │ │ │ teqeq r9, r4 @ │ │ │ │ @ instruction: 0x01271be4 │ │ │ │ @@ -124937,30 +124937,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 86380 <__cxa_atexit@plt+0x7a034> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r0, lsl r0 │ │ │ │ @ instruction: 0x0127182c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01271940 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -125495,15 +125495,15 @@ │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ @@ -125559,15 +125559,15 @@ │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ mov r8, #11 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r4, #52 @ 0x34 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ teqeq r9, r4 @ │ │ │ │ teqeq r9, r8, asr r6 │ │ │ │ @@ -125711,30 +125711,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 86f98 <__cxa_atexit@plt+0x7ac4c> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01270c14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01270d28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -125932,15 +125932,15 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -125980,15 +125980,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ teqeq r9, ip @ │ │ │ │ teqeq r9, r0, asr #31 │ │ │ │ @ instruction: 0x012709b8 │ │ │ │ @@ -126156,30 +126156,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8768c <__cxa_atexit@plt+0x7b340> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r4, lsl #26 │ │ │ │ @ instruction: 0x01270520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01270504 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -126301,30 +126301,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 878d0 <__cxa_atexit@plt+0x7b584> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r0, asr #21 │ │ │ │ ldrdeq r0, [r7, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawteq r7, r0, r2, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -127034,30 +127034,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 88444 <__cxa_atexit@plt+0x7c0f8> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, ip, asr #30 │ │ │ │ msreq LR_und, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq LR_und, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -128145,30 +128145,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 895a0 <__cxa_atexit@plt+0x7d254> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @ instruction: 0x0126e60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126e6b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89694 <__cxa_atexit@plt+0x7d348> │ │ │ │ @@ -128247,30 +128247,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 89738 <__cxa_atexit@plt+0x7d3ec> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8, asr ip │ │ │ │ @ instruction: 0x0126e474 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126e51c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8982c <__cxa_atexit@plt+0x7d4e0> │ │ │ │ @@ -128584,30 +128584,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 89c7c <__cxa_atexit@plt+0x7d930> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r4, lsl r7 │ │ │ │ @ instruction: 0x0126df30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldrdeq sp, [r6, -r8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89d5c <__cxa_atexit@plt+0x7da10> │ │ │ │ @@ -128722,15 +128722,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 89ea4 <__cxa_atexit@plt+0x7db58> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -128744,15 +128744,15 @@ │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x0126dcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126dd94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89f98 <__cxa_atexit@plt+0x7dc4c> │ │ │ │ @@ -128919,30 +128919,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8a1b8 <__cxa_atexit@plt+0x7de6c> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8 @ │ │ │ │ strdeq sp, [r6, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldrdeq sp, [r6, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8a254 <__cxa_atexit@plt+0x7df08> │ │ │ │ @@ -128955,30 +128955,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8a248 <__cxa_atexit@plt+0x7defc> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8, asr #2 │ │ │ │ @ instruction: 0x0126d964 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126d948 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8a39c <__cxa_atexit@plt+0x7e050> │ │ │ │ @@ -129518,15 +129518,15 @@ │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, ip │ │ │ │ mov r8, #11 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ @@ -129577,15 +129577,15 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ mov r4, r8 │ │ │ │ mov r8, #11 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ teqeq r9, r0 @ │ │ │ │ teqeq r9, ip @ │ │ │ │ @@ -129899,30 +129899,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8b108 <__cxa_atexit@plt+0x7edbc> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r8, lsl #5 │ │ │ │ @ instruction: 0x0126caa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawbeq r6, ip, fp, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8b20c <__cxa_atexit@plt+0x7eec0> │ │ │ │ @@ -129961,15 +129961,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ @@ -130008,15 +130008,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ teqeq r9, r8, ror #1 │ │ │ │ teqeq r9, ip, asr #1 │ │ │ │ strdeq ip, [r6, -ip]! @ │ │ │ │ @@ -130064,15 +130064,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ @@ -130113,15 +130113,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ teqeq r9, r8, asr #30 │ │ │ │ teqeq r9, ip, lsr #30 │ │ │ │ @ instruction: 0x0126c858 │ │ │ │ @@ -130301,30 +130301,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8b750 <__cxa_atexit@plt+0x7f404> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r0, asr #24 │ │ │ │ @ instruction: 0x0126c45c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126c544 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8b848 <__cxa_atexit@plt+0x7f4fc> │ │ │ │ ldr r3, [pc, #184] @ 8b864 <__cxa_atexit@plt+0x7f518> │ │ │ │ @@ -130360,15 +130360,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -130405,15 +130405,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ teqeq r9, r4 @ │ │ │ │ teqeq r9, r8 @ │ │ │ │ smlawteq r6, r4, r3, ip │ │ │ │ @@ -130474,15 +130474,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8ba04 <__cxa_atexit@plt+0x7f6b8> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -130496,15 +130496,15 @@ │ │ │ │ teqeq r9, r8 @ │ │ │ │ smlawbeq r6, ip, r1, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126c274 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8bb18 <__cxa_atexit@plt+0x7f7cc> │ │ │ │ ldr r3, [pc, #184] @ 8bb34 <__cxa_atexit@plt+0x7f7e8> │ │ │ │ @@ -130540,15 +130540,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -130585,15 +130585,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ teqeq r9, r4, ror #15 │ │ │ │ teqeq r9, r8, asr #15 │ │ │ │ strdeq ip, [r6, -r8]! │ │ │ │ @@ -130684,30 +130684,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8bd4c <__cxa_atexit@plt+0x7fa00> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r9, r4, asr #12 │ │ │ │ @ instruction: 0x0126be60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126bf48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8be50 <__cxa_atexit@plt+0x7fb04> │ │ │ │ @@ -130746,15 +130746,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ @@ -130793,15 +130793,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ teqeq r9, r4, lsr #9 │ │ │ │ teqeq r9, r8, lsl #9 │ │ │ │ @ instruction: 0x0126bdb8 │ │ │ │ @@ -130846,15 +130846,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -130893,15 +130893,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ teqeq r9, r8, lsl r3 │ │ │ │ teqeq r9, ip @ │ │ │ │ @ instruction: 0x0126bc24 │ │ │ │ @@ -131041,30 +131041,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8c2e0 <__cxa_atexit@plt+0x7ff94> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrheq r1, [r9, -r0]! │ │ │ │ smlawteq r6, ip, r8, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c3a8 <__cxa_atexit@plt+0x8005c> │ │ │ │ ldr r2, [pc, #116] @ 8c3b0 <__cxa_atexit@plt+0x80064> │ │ │ │ @@ -133604,30 +133604,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8eaec <__cxa_atexit@plt+0x827a0> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r8, r4, lsr #17 │ │ │ │ smlawteq r6, r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x012692ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -133741,15 +133741,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8ed10 <__cxa_atexit@plt+0x829c4> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -133763,15 +133763,15 @@ │ │ │ │ teqeq r8, ip, lsl #13 │ │ │ │ smlawbeq r6, r0, lr, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126906c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -133949,30 +133949,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8f050 <__cxa_atexit@plt+0x82d04> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r8, r0, asr #6 │ │ │ │ @ instruction: 0x01268b5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01268b40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134060,15 +134060,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8f20c <__cxa_atexit@plt+0x82ec0> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -134082,15 +134082,15 @@ │ │ │ │ teqeq r8, r0 @ │ │ │ │ smlawbeq r6, r4, r9, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01268968 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134276,15 +134276,15 @@ │ │ │ │ str r3, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 8f56c <__cxa_atexit@plt+0x83220> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ @@ -134298,15 +134298,15 @@ │ │ │ │ teqeq r8, r8, lsr #28 │ │ │ │ @ instruction: 0x01268624 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x01268810 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -134506,29 +134506,29 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8f904 <__cxa_atexit@plt+0x835b8> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x012682ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawbeq r6, ip, r2, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -134576,15 +134576,15 @@ │ │ │ │ str r9, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8fa1c <__cxa_atexit@plt+0x836d0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -134597,15 +134597,15 @@ │ │ │ │ teqeq r8, ip, ror r9 │ │ │ │ @ instruction: 0x01268178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0126815c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fad4 <__cxa_atexit@plt+0x83788> │ │ │ │ @@ -134686,30 +134686,30 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 8fbd4 <__cxa_atexit@plt+0x83888> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ teqeq r8, ip @ │ │ │ │ ldrdeq r7, [r6, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawteq r6, r4, r1, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -134823,15 +134823,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 8fdf8 <__cxa_atexit@plt+0x83aac> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -134845,15 +134845,15 @@ │ │ │ │ teqeq r8, r4, lsr #11 │ │ │ │ @ instruction: 0x01267d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawbeq r6, r4, pc, r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -136013,15 +136013,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ @@ -136060,15 +136060,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ teqeq r8, ip, lsl #6 │ │ │ │ teqeq r8, ip, lsr r2 │ │ │ │ ldrdeq r6, [r6, -r8]! │ │ │ │ @@ -137767,15 +137767,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92bf8 <__cxa_atexit@plt+0x868ac> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 92c0c <__cxa_atexit@plt+0x868c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ teqeq r8, ip, lsl #15 │ │ │ │ strdeq r5, [r6, -r8]! │ │ │ │ @@ -137805,15 +137805,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92c90 <__cxa_atexit@plt+0x86944> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1ae87c <__cxa_atexit@plt+0x1a2530> │ │ │ │ + b 1a56c4 <__cxa_atexit@plt+0x199378> │ │ │ │ ldr r7, [pc, #12] @ 92ca4 <__cxa_atexit@plt+0x86958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ teqeq r8, r4 @ │ │ │ │ @ instruction: 0x01265344 │ │ │ │ @@ -137842,15 +137842,15 @@ │ │ │ │ ands r1, r7, #3 │ │ │ │ beq 92d3c <__cxa_atexit@plt+0x869f0> │ │ │ │ cmp r2, r1 │ │ │ │ bne 92d48 <__cxa_atexit@plt+0x869fc> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #56] @ 92d64 <__cxa_atexit@plt+0x86a18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #48] @ 92d68 <__cxa_atexit@plt+0x86a1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -137879,15 +137879,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 92db8 <__cxa_atexit@plt+0x86a6c> │ │ │ │ cmp r3, r2 │ │ │ │ bne 92dc0 <__cxa_atexit@plt+0x86a74> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92dd8 <__cxa_atexit@plt+0x86a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -137899,15 +137899,15 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 92e08 <__cxa_atexit@plt+0x86abc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 92e1c <__cxa_atexit@plt+0x86ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ teqeq r8, ip, ror r5 │ │ │ │ @ instruction: 0x012651e4 │ │ │ │ @@ -138461,15 +138461,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 936f4 <__cxa_atexit@plt+0x873a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #20] @ 936ec <__cxa_atexit@plt+0x873a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @@ -138492,15 +138492,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 93760 <__cxa_atexit@plt+0x87414> │ │ │ │ cmp r2, #2 │ │ │ │ bne 9376c <__cxa_atexit@plt+0x87420> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #48] @ 93784 <__cxa_atexit@plt+0x87438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -138518,15 +138518,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 937b4 <__cxa_atexit@plt+0x87468> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 937c8 <__cxa_atexit@plt+0x8747c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ teqeq r8, r8, ror #30 │ │ │ │ smlawbeq r6, ip, r8, r4 │ │ │ │ @@ -147424,15 +147424,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9c2dc <__cxa_atexit@plt+0x8ff90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150318,15 +150318,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ bne 9f014 <__cxa_atexit@plt+0x92cc8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 9f028 <__cxa_atexit@plt+0x92cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -150335,15 +150335,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #14 │ │ │ │ bne 9f058 <__cxa_atexit@plt+0x92d0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 9f06c <__cxa_atexit@plt+0x92d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, ip, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -150352,15 +150352,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ bne 9f09c <__cxa_atexit@plt+0x92d50> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 9f0b0 <__cxa_atexit@plt+0x92d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r8, ror #5 │ │ │ │ smlawbeq r5, ip, pc, r8 @ │ │ │ │ @@ -150563,15 +150563,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 9f40c <__cxa_atexit@plt+0x930c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #20] @ 9f404 <__cxa_atexit@plt+0x930b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @@ -150594,15 +150594,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 9f478 <__cxa_atexit@plt+0x9312c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 9f484 <__cxa_atexit@plt+0x93138> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #48] @ 9f49c <__cxa_atexit@plt+0x93150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -150620,15 +150620,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f4cc <__cxa_atexit@plt+0x93180> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 9f4e0 <__cxa_atexit@plt+0x93194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ teqeq r7, r0, asr r2 │ │ │ │ @ instruction: 0x01258b24 │ │ │ │ @@ -151241,15 +151241,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 9fe80 <__cxa_atexit@plt+0x93b34> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 9fe94 <__cxa_atexit@plt+0x93b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r4, lsl #10 │ │ │ │ @ instruction: 0x012581a8 │ │ │ │ @@ -151342,15 +151342,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ teqeq r7, r0, lsr #7 │ │ │ │ @ instruction: 0x01258018 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -151366,15 +151366,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq a0074 <__cxa_atexit@plt+0x93d28> │ │ │ │ b a008c <__cxa_atexit@plt+0x93d40> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ smlawteq r5, r0, pc, r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -151486,15 +151486,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0254 <__cxa_atexit@plt+0x93f08> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ a0268 <__cxa_atexit@plt+0x93f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -151503,15 +151503,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne a0298 <__cxa_atexit@plt+0x93f4c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ a02ac <__cxa_atexit@plt+0x93f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, ip, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -151520,15 +151520,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne a02dc <__cxa_atexit@plt+0x93f90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ a02f0 <__cxa_atexit@plt+0x93fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r8, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -151537,15 +151537,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne a0320 <__cxa_atexit@plt+0x93fd4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ a0334 <__cxa_atexit@plt+0x93fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, r4, rrx │ │ │ │ @ instruction: 0x01257d08 │ │ │ │ @@ -152030,15 +152030,15 @@ │ │ │ │ ands r1, r7, #3 │ │ │ │ beq a0ae8 <__cxa_atexit@plt+0x9479c> │ │ │ │ cmp r2, r1 │ │ │ │ bne a0ad4 <__cxa_atexit@plt+0x94788> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #32] @ a0afc <__cxa_atexit@plt+0x947b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -152059,15 +152059,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq a0b48 <__cxa_atexit@plt+0x947fc> │ │ │ │ cmp r3, r2 │ │ │ │ bne a0b50 <__cxa_atexit@plt+0x94804> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a0b68 <__cxa_atexit@plt+0x9481c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -152079,15 +152079,15 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne a0b98 <__cxa_atexit@plt+0x9484c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ a0bac <__cxa_atexit@plt+0x94860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ teqeq r7, ip, ror #15 │ │ │ │ @ instruction: 0x01258f64 │ │ │ │ @@ -152168,15 +152168,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r8, #5] │ │ │ │ b a0cf0 <__cxa_atexit@plt+0x949a4> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r7, [pc, #12] @ a0d10 <__cxa_atexit@plt+0x949c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0x01258e3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152184,15 +152184,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a0d3c <__cxa_atexit@plt+0x949f0> │ │ │ │ cmp r3, #3 │ │ │ │ ldreq r8, [r7, #5] │ │ │ │ ldrne r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152700,15 +152700,15 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a154c <__cxa_atexit@plt+0x95200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -152755,15 +152755,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a1628 <__cxa_atexit@plt+0x952dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -152815,15 +152815,15 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ sub r8, r3, #6 │ │ │ │ str r8, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ a1754 <__cxa_atexit@plt+0x95408> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #32] @ a1758 <__cxa_atexit@plt+0x9540c> │ │ │ │ @@ -152862,15 +152862,15 @@ │ │ │ │ ldr r2, [pc, #80] @ a180c <__cxa_atexit@plt+0x954c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r1, r2, r6} │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r7, [pc, #32] @ a17fc <__cxa_atexit@plt+0x954b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ a1800 <__cxa_atexit@plt+0x954b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ @@ -153647,15 +153647,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ a2430 <__cxa_atexit@plt+0x960e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ teqeq r7, r0 @ │ │ │ │ teqeq r7, r8, ror pc │ │ │ │ @@ -154039,15 +154039,15 @@ │ │ │ │ ldr r0, [pc, #56] @ a2a58 <__cxa_atexit@plt+0x9670c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @@ -154089,15 +154089,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r0, [pc, #44] @ a2b18 <__cxa_atexit@plt+0x967cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ teqeq r7, r0, lsl #17 │ │ │ │ @@ -154307,15 +154307,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq a2e68 <__cxa_atexit@plt+0x96b1c> │ │ │ │ ldr r3, [pc, #44] @ a2e88 <__cxa_atexit@plt+0x96b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -154324,15 +154324,15 @@ │ │ │ │ ldrdeq r5, [r5, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a2eac <__cxa_atexit@plt+0x96b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160187,15 +160187,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq a8a58 <__cxa_atexit@plt+0x9c70c> │ │ │ │ ldr r3, [pc, #56] @ a8a74 <__cxa_atexit@plt+0x9c728> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -160214,27 +160214,27 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq a8ab4 <__cxa_atexit@plt+0x9c768> │ │ │ │ ldr r3, [pc, #24] @ a8ac0 <__cxa_atexit@plt+0x9c774> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ msreq R12_usr, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a8ae4 <__cxa_atexit@plt+0x9c798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -209792,15 +209792,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq d915c <__cxa_atexit@plt+0xcce10> │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ teqeq r4, ip, asr #4 │ │ │ │ @@ -209811,23 +209811,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d91a8 <__cxa_atexit@plt+0xcce5c> │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -209913,15 +209913,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq d9340 <__cxa_atexit@plt+0xccff4> │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ teqeq r4, r8, rrx │ │ │ │ @@ -209932,23 +209932,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d938c <__cxa_atexit@plt+0xcd040> │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -211556,15 +211556,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq dad08 <__cxa_atexit@plt+0xce9bc> │ │ │ │ ldr r3, [pc, #60] @ dad18 <__cxa_atexit@plt+0xce9cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r3, [pc, #28] @ dad10 <__cxa_atexit@plt+0xce9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq dad08 <__cxa_atexit@plt+0xce9bc> │ │ │ │ b dae94 <__cxa_atexit@plt+0xceb48> │ │ │ │ @@ -211596,15 +211596,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq dad8c <__cxa_atexit@plt+0xcea40> │ │ │ │ ldr r3, [pc, #32] @ dad9c <__cxa_atexit@plt+0xcea50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ teqeq r4, r8, lsl #12 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ msreq CPSR_c, r4, lsl #26 │ │ │ │ @@ -211624,49 +211624,49 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq dadfc <__cxa_atexit@plt+0xceab0> │ │ │ │ ldr r3, [pc, #28] @ dae08 <__cxa_atexit@plt+0xceabc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq r4, r8 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ msreq CPSR_c, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dae34 <__cxa_atexit@plt+0xceae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq r4, r0, ror #10 │ │ │ │ msreq CPSR_c, r0, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dae5c <__cxa_atexit@plt+0xceb10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq r4, r8, lsr r5 │ │ │ │ msreq CPSR_c, r8, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dae84 <__cxa_atexit@plt+0xceb38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq r4, r0, lsl r5 │ │ │ │ msreq CPSR_c, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ daefc <__cxa_atexit@plt+0xcebb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -211686,15 +211686,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq daef4 <__cxa_atexit@plt+0xceba8> │ │ │ │ ldr r3, [pc, #32] @ daf04 <__cxa_atexit@plt+0xcebb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ teqeq r4, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ msreq SP_irq, ip │ │ │ │ @@ -211714,39 +211714,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq daf64 <__cxa_atexit@plt+0xcec18> │ │ │ │ ldr r3, [pc, #28] @ daf70 <__cxa_atexit@plt+0xcec24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ teqeq r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ msreq SP_irq, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ daf9c <__cxa_atexit@plt+0xcec50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq r4, r8 @ │ │ │ │ msreq SP_irq, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dafc4 <__cxa_atexit@plt+0xcec78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ teqeq r4, r0 @ │ │ │ │ msreq R9_usr, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -214138,15 +214138,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ dd558 <__cxa_atexit@plt+0xd120c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 22bdbc <__cxa_atexit@plt+0x21fa70> │ │ │ │ + b 222c04 <__cxa_atexit@plt+0x2168b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqpeq r3, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ teqpeq r3, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ mov r2, r6 │ │ │ │ @@ -214245,15 +214245,15 @@ │ │ │ │ str r0, [r2, #4]! │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r7, [r2, #8] │ │ │ │ tst r8, #3 │ │ │ │ beq dd6f0 <__cxa_atexit@plt+0xd13a4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -214265,15 +214265,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ smlawbeq r1, r4, r3, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ @ instruction: 0x0121d368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd7a4 <__cxa_atexit@plt+0xd1458> │ │ │ │ @@ -216495,15 +216495,15 @@ │ │ │ │ ldr r1, [pc, #36] @ dfa24 <__cxa_atexit@plt+0xd36d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ teqeq r3, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -220702,15 +220702,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e3bd4 <__cxa_atexit@plt+0xd7888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224727,15 +224727,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ e7ac4 <__cxa_atexit@plt+0xdb778> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 6d9b84 <__cxa_atexit@plt+0x6cd838> │ │ │ │ + b 73fb68 <__cxa_atexit@plt+0x73381c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r3, r4 @ │ │ │ │ teqeq r3, ip @ │ │ │ │ @ instruction: 0x01213e08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -227562,15 +227562,15 @@ │ │ │ │ ldr r2, [pc, #24] @ ea704 <__cxa_atexit@plt+0xde3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 6f56e8 <__cxa_atexit@plt+0x6e939c> │ │ │ │ + b 75b6cc <__cxa_atexit@plt+0x74f380> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0121166c │ │ │ │ @@ -227578,15 +227578,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ ea744 <__cxa_atexit@plt+0xde3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 6f56e8 <__cxa_atexit@plt+0x6e939c> │ │ │ │ + b 75b6cc <__cxa_atexit@plt+0x74f380> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -227833,15 +227833,15 @@ │ │ │ │ bne eab30 <__cxa_atexit@plt+0xde7e4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 6ed00c <__cxa_atexit@plt+0x6e0cc0> │ │ │ │ + b 752ff0 <__cxa_atexit@plt+0x746ca4> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne eab60 <__cxa_atexit@plt+0xde814> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -227918,15 +227918,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 6ee74c <__cxa_atexit@plt+0x6e2400> │ │ │ │ + b 754730 <__cxa_atexit@plt+0x7483e4> │ │ │ │ @ instruction: 0x0121111c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -228808,29 +228808,29 @@ │ │ │ │ bne eba6c <__cxa_atexit@plt+0xdf720> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 6ed00c <__cxa_atexit@plt+0x6e0cc0> │ │ │ │ + b 752ff0 <__cxa_atexit@plt+0x746ca4> │ │ │ │ @ instruction: 0x01210320 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne ebaa0 <__cxa_atexit@plt+0xdf754> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 6ee74c <__cxa_atexit@plt+0x6e2400> │ │ │ │ + b 754730 <__cxa_atexit@plt+0x7483e4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ebaf8 <__cxa_atexit@plt+0xdf7ac> │ │ │ │ ldr r7, [pc, #52] @ ebb08 <__cxa_atexit@plt+0xdf7bc> │ │ │ │ @@ -229043,15 +229043,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ ldreq r3, [r5, #12] │ │ │ │ cmpeq sl, r3 │ │ │ │ beq ebe28 <__cxa_atexit@plt+0xdfadc> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r7 │ │ │ │ - b 6f56e8 <__cxa_atexit@plt+0x6e939c> │ │ │ │ + b 75b6cc <__cxa_atexit@plt+0x74f380> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrdeq pc, [r0, -r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -229182,15 +229182,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ ec054 <__cxa_atexit@plt+0xdfd08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -229201,15 +229201,15 @@ │ │ │ │ ldr r2, [pc, #24] @ ec0a0 <__cxa_atexit@plt+0xdfd54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ msreq CPSR_, r0, asr sp │ │ │ │ @@ -229551,15 +229551,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ ec618 <__cxa_atexit@plt+0xe02cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -229570,15 +229570,15 @@ │ │ │ │ ldr r2, [pc, #24] @ ec664 <__cxa_atexit@plt+0xe0318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -230102,29 +230102,29 @@ │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #40]! @ 0x28 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ @ instruction: 0x0120ef74 │ │ │ │ andeq r7, r0, sl, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne eced8 <__cxa_atexit@plt+0xe0b8c> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ @ instruction: 0x0120ef54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ecf68 <__cxa_atexit@plt+0xe0c1c> │ │ │ │ ldr lr, [pc, #100] @ ecf70 <__cxa_atexit@plt+0xe0c24> │ │ │ │ @@ -230868,15 +230868,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ @ instruction: 0x0120e37c │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne edadc <__cxa_atexit@plt+0xe1790> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -230885,15 +230885,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ @ instruction: 0x0120e36c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi edb80 <__cxa_atexit@plt+0xe1834> │ │ │ │ @@ -232247,29 +232247,29 @@ │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ strdeq ip, [r0, -r0]! │ │ │ │ andeq r3, r0, r9, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne ef05c <__cxa_atexit@plt+0xe2d10> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ef0b4 <__cxa_atexit@plt+0xe2d68> │ │ │ │ ldr r7, [pc, #52] @ ef0c4 <__cxa_atexit@plt+0xe2d78> │ │ │ │ @@ -232449,15 +232449,15 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r7, r2 │ │ │ │ ldreq r2, [r5, #12] │ │ │ │ cmpeq r3, r2 │ │ │ │ beq ef360 <__cxa_atexit@plt+0xe3014> │ │ │ │ str r3, [r5, #24]! │ │ │ │ mov sl, r7 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b ef38c <__cxa_atexit@plt+0xe3040> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ @@ -232637,29 +232637,29 @@ │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ ldrdeq ip, [r0, -r8]! │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne ef674 <__cxa_atexit@plt+0xe3328> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #28]! │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ef6cc <__cxa_atexit@plt+0xe3380> │ │ │ │ ldr r7, [pc, #52] @ ef6dc <__cxa_atexit@plt+0xe3390> │ │ │ │ @@ -232840,15 +232840,15 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r7, r2 │ │ │ │ ldreq r2, [r5, #12] │ │ │ │ cmpeq r3, r2 │ │ │ │ beq ef97c <__cxa_atexit@plt+0xe3630> │ │ │ │ str r3, [r5, #24]! │ │ │ │ mov sl, r7 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0120c558 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -232856,15 +232856,15 @@ │ │ │ │ bhi ef9bc <__cxa_atexit@plt+0xe3670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ef9c4 <__cxa_atexit@plt+0xe3678> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6f4208 <__cxa_atexit@plt+0x6e7ebc> │ │ │ │ + b 75a1ec <__cxa_atexit@plt+0x74dea0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0, asr #19 │ │ │ │ smlawteq r0, r0, r3, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -232872,15 +232872,15 @@ │ │ │ │ bhi ef9fc <__cxa_atexit@plt+0xe36b0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ efa04 <__cxa_atexit@plt+0xe36b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6f56e8 <__cxa_atexit@plt+0x6e939c> │ │ │ │ + b 75b6cc <__cxa_atexit@plt+0x74f380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -233625,15 +233625,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b 6f4208 <__cxa_atexit@plt+0x6e7ebc> │ │ │ │ + b 75a1ec <__cxa_atexit@plt+0x74dea0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0x0120b944 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -233645,15 +233645,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b 6f4208 <__cxa_atexit@plt+0x6e7ebc> │ │ │ │ + b 75a1ec <__cxa_atexit@plt+0x74dea0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strdeq fp, [r0, -r8]! │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne f0644 <__cxa_atexit@plt+0xe42f8> │ │ │ │ @@ -233700,15 +233700,15 @@ │ │ │ │ b f06dc <__cxa_atexit@plt+0xe4390> │ │ │ │ ldr r1, [pc, #20] @ f06ec <__cxa_atexit@plt+0xe43a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b 6f56e8 <__cxa_atexit@plt+0x6e939c> │ │ │ │ + b 75b6cc <__cxa_atexit@plt+0x74f380> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x0120b808 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -234139,15 +234139,15 @@ │ │ │ │ bhi f0dc8 <__cxa_atexit@plt+0xe4a7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ f0dd0 <__cxa_atexit@plt+0xe4a84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6b8348 <__cxa_atexit@plt+0x6abffc> │ │ │ │ + b 71e32c <__cxa_atexit@plt+0x711fe0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r4 @ │ │ │ │ @ instruction: 0x0120b038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -234157,15 +234157,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ f0e18 <__cxa_atexit@plt+0xe4acc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -235278,15 +235278,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f1fa0 <__cxa_atexit@plt+0xe5c54> │ │ │ │ b f2064 <__cxa_atexit@plt+0xe5d18> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 6b8348 <__cxa_atexit@plt+0x6abffc> │ │ │ │ + b 71e32c <__cxa_atexit@plt+0x711fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -235444,25 +235444,25 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne f223c <__cxa_atexit@plt+0xe5ef0> │ │ │ │ ldr r2, [pc, #60] @ f2258 <__cxa_atexit@plt+0xe5f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r7, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ f225c <__cxa_atexit@plt+0xe5f10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0x01209d14 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -235472,20 +235472,20 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne f229c <__cxa_atexit@plt+0xe5f50> │ │ │ │ ldr r2, [pc, #36] @ f22b4 <__cxa_atexit@plt+0xe5f68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #16]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r2, [pc, #12] @ f22b0 <__cxa_atexit@plt+0xe5f64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01209cac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -236120,15 +236120,15 @@ │ │ │ │ bhi f2cbc <__cxa_atexit@plt+0xe6970> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ f2cc4 <__cxa_atexit@plt+0xe6978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6b8348 <__cxa_atexit@plt+0x6abffc> │ │ │ │ + b 71e32c <__cxa_atexit@plt+0x711fe0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0, asr #13 │ │ │ │ @ instruction: 0x01209144 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -236138,15 +236138,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ f2d0c <__cxa_atexit@plt+0xe69c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, ip, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -237579,15 +237579,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 6b8348 <__cxa_atexit@plt+0x6abffc> │ │ │ │ + b 71e32c <__cxa_atexit@plt+0x711fe0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01207c2c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ @@ -237603,15 +237603,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f43e8 <__cxa_atexit@plt+0xe809c> │ │ │ │ b f4400 <__cxa_atexit@plt+0xe80b4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 6b8348 <__cxa_atexit@plt+0x6abffc> │ │ │ │ + b 71e32c <__cxa_atexit@plt+0x711fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrdeq r7, [r0, -r4]! │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #140] @ f4494 <__cxa_atexit@plt+0xe8148> │ │ │ │ @@ -237944,25 +237944,25 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne f494c <__cxa_atexit@plt+0xe8600> │ │ │ │ ldr r2, [pc, #60] @ f4968 <__cxa_atexit@plt+0xe861c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r7, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ f496c <__cxa_atexit@plt+0xe8620> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0x01207658 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -237972,20 +237972,20 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne f49ac <__cxa_atexit@plt+0xe8660> │ │ │ │ ldr r2, [pc, #36] @ f49c4 <__cxa_atexit@plt+0xe8678> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #16]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ ldr r2, [pc, #12] @ f49c0 <__cxa_atexit@plt+0xe8674> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 6ba7c0 <__cxa_atexit@plt+0x6ae474> │ │ │ │ + b 7207a4 <__cxa_atexit@plt+0x714458> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -238928,15 +238928,15 @@ │ │ │ │ bhi f589c <__cxa_atexit@plt+0xe9550> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f58a4 <__cxa_atexit@plt+0xe9558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r4, ror #21 │ │ │ │ @ instruction: 0x012067a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -239091,15 +239091,15 @@ │ │ │ │ bhi f5b28 <__cxa_atexit@plt+0xe97dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f5b30 <__cxa_atexit@plt+0xe97e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r8, asr r8 │ │ │ │ @ instruction: 0x01206514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -240306,15 +240306,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ mov sl, r7 │ │ │ │ - b 6ed00c <__cxa_atexit@plt+0x6e0cc0> │ │ │ │ + b 752ff0 <__cxa_atexit@plt+0x746ca4> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne f6e44 <__cxa_atexit@plt+0xeaaf8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -240391,15 +240391,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r7 │ │ │ │ - b 6ee74c <__cxa_atexit@plt+0x6e2400> │ │ │ │ + b 754730 <__cxa_atexit@plt+0x7483e4> │ │ │ │ @ instruction: 0x0120517c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f6ff4 <__cxa_atexit@plt+0xeaca8> │ │ │ │ @@ -241320,15 +241320,15 @@ │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #48]! @ 0x30 │ │ │ │ ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - b 6a693c <__cxa_atexit@plt+0x69a5f0> │ │ │ │ + b 70c920 <__cxa_atexit@plt+0x7005d4> │ │ │ │ @ instruction: 0x01204044 │ │ │ │ andeq lr, r0, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f7e3c <__cxa_atexit@plt+0xebaf0> │ │ │ │ ldr r7, [pc, #44] @ f7e48 <__cxa_atexit@plt+0xebafc> │ │ │ │ @@ -241536,15 +241536,15 @@ │ │ │ │ ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 6a8dac <__cxa_atexit@plt+0x69ca60> │ │ │ │ + b 70ed90 <__cxa_atexit@plt+0x702a44> │ │ │ │ @ instruction: 0x01203fb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f81f8 <__cxa_atexit@plt+0xebeac> │ │ │ │ @@ -242343,15 +242343,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f8df8 <__cxa_atexit@plt+0xecaac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -243130,15 +243130,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ f9a58 <__cxa_atexit@plt+0xed70c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 23d38c <__cxa_atexit@plt+0x231040> │ │ │ │ + b 2341d4 <__cxa_atexit@plt+0x227e88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r0, ror #18 │ │ │ │ teqeq r2, r8, ror #21 │ │ │ │ strdeq r2, [r0, -ip]! │ │ │ │ @@ -243156,15 +243156,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ f9ac0 <__cxa_atexit@plt+0xed774> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 22bdbc <__cxa_atexit@plt+0x21fa70> │ │ │ │ + b 222c04 <__cxa_atexit@plt+0x2168b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -243486,15 +243486,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f9fd4 <__cxa_atexit@plt+0xedc88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -243589,15 +243589,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fa170 <__cxa_atexit@plt+0xede24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -244735,15 +244735,15 @@ │ │ │ │ str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r3, [r3, #20] │ │ │ │ ldr r3, [pc, #80] @ fb39c <__cxa_atexit@plt+0xef050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, r6, #19 │ │ │ │ - b 32ec8c <__cxa_atexit@plt+0x322940> │ │ │ │ + b 325ad4 <__cxa_atexit@plt+0x319788> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -244825,15 +244825,15 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq fb4c0 <__cxa_atexit@plt+0xef174> │ │ │ │ ldr r3, [pc, #40] @ fb4dc <__cxa_atexit@plt+0xef190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ teqeq r2, ip @ │ │ │ │ @@ -244841,15 +244841,15 @@ │ │ │ │ smlawbeq r0, r8, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fb500 <__cxa_atexit@plt+0xef1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -244894,15 +244894,15 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq fb5d4 <__cxa_atexit@plt+0xef288> │ │ │ │ ldr r3, [pc, #40] @ fb5f0 <__cxa_atexit@plt+0xef2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ teqeq r2, r8, asr #27 │ │ │ │ @@ -244910,15 +244910,15 @@ │ │ │ │ @ instruction: 0x01200b74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fb614 <__cxa_atexit@plt+0xef2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249085,15 +249085,15 @@ │ │ │ │ bhi ff750 <__cxa_atexit@plt+0xf3404> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ff758 <__cxa_atexit@plt+0xf340c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r1, r0, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -250114,15 +250114,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 100764 <__cxa_atexit@plt+0xf4418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -250680,15 +250680,15 @@ │ │ │ │ teqeq r1, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 1a4f84 <__cxa_atexit@plt+0x198c38> │ │ │ │ + b 485240 <__cxa_atexit@plt+0x478ef4> │ │ │ │ tsteq pc, r4, ror #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10106c <__cxa_atexit@plt+0xf4d20> │ │ │ │ @@ -251278,15 +251278,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 101994 <__cxa_atexit@plt+0xf5648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -251332,15 +251332,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 101a7c <__cxa_atexit@plt+0xf5730> │ │ │ │ ldr r3, [pc, #56] @ 101a98 <__cxa_atexit@plt+0xf574c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -251359,27 +251359,27 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 101ad8 <__cxa_atexit@plt+0xf578c> │ │ │ │ ldr r3, [pc, #24] @ 101ae4 <__cxa_atexit@plt+0xf5798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ tsteq pc, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 101b08 <__cxa_atexit@plt+0xf57bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -251464,15 +251464,15 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ add sl, r3, #20 │ │ │ │ stm sl, {r0, r8, r9} │ │ │ │ str r2, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str lr, [r5, #-12]! │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 332a54 <__cxa_atexit@plt+0x326708> │ │ │ │ + b 32989c <__cxa_atexit@plt+0x31d550> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -253025,15 +253025,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1034e0 <__cxa_atexit@plt+0xf7194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -253121,15 +253121,15 @@ │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ ldr r4, [pc, #88] @ 1036a4 <__cxa_atexit@plt+0xf7358> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-12]! │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -258767,15 +258767,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #28] @ 108ea4 <__cxa_atexit@plt+0xfcb58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 470180 <__cxa_atexit@plt+0x463e34> │ │ │ │ + b 466fc8 <__cxa_atexit@plt+0x45ac7c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x011f4590 │ │ │ │ teqeq r1, ip @ │ │ │ │ @ instruction: 0x011f45fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -258792,15 +258792,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 108f00 <__cxa_atexit@plt+0xfcbb4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 108f04 <__cxa_atexit@plt+0xfcbb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 470180 <__cxa_atexit@plt+0x463e34> │ │ │ │ + b 466fc8 <__cxa_atexit@plt+0x45ac7c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ tsteq pc, r8, lsr #10 │ │ │ │ teqeq r1, r4 @ │ │ │ │ tsteq pc, r8, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 108fa4 <__cxa_atexit@plt+0xfcc58> │ │ │ │ @@ -259341,15 +259341,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 109794 <__cxa_atexit@plt+0xfd448> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r8, [pc, #12] @ 109798 <__cxa_atexit@plt+0xfd44c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 48d214 <__cxa_atexit@plt+0x480ec8> │ │ │ │ + b 48405c <__cxa_atexit@plt+0x477d10> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x011f3db8 │ │ │ │ teqeq r1, r4, lsl #2 │ │ │ │ tsteq pc, ip, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1097f4 <__cxa_atexit@plt+0xfd4a8> │ │ │ │ @@ -259364,15 +259364,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1097ec <__cxa_atexit@plt+0xfd4a0> │ │ │ │ ldr r3, [pc, #32] @ 1097fc <__cxa_atexit@plt+0xfd4b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 46beb8 <__cxa_atexit@plt+0x45fb6c> │ │ │ │ + b 462d00 <__cxa_atexit@plt+0x4569b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ tsteq pc, r8, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -259384,28 +259384,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 10983c <__cxa_atexit@plt+0xfd4f0> │ │ │ │ ldr r3, [pc, #28] @ 109848 <__cxa_atexit@plt+0xfd4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 46beb8 <__cxa_atexit@plt+0x45fb6c> │ │ │ │ + b 462d00 <__cxa_atexit@plt+0x4569b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x011f3ddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 109870 <__cxa_atexit@plt+0xfd524> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 46beb8 <__cxa_atexit@plt+0x45fb6c> │ │ │ │ + b 462d00 <__cxa_atexit@plt+0x4569b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x011f3d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 1098ec <__cxa_atexit@plt+0xfd5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -259428,15 +259428,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 1098f4 <__cxa_atexit@plt+0xfd5a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1098f8 <__cxa_atexit@plt+0xfd5ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 470180 <__cxa_atexit@plt+0x463e34> │ │ │ │ + b 466fc8 <__cxa_atexit@plt+0x45ac7c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ tsteq pc, r8, lsr #19 │ │ │ │ teqeq r1, r4, lsr #21 │ │ │ │ tsteq pc, ip, lsr sl @ │ │ │ │ tsteq pc, r8, asr #20 │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ @@ -259457,15 +259457,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 109964 <__cxa_atexit@plt+0xfd618> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 109968 <__cxa_atexit@plt+0xfd61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 470180 <__cxa_atexit@plt+0x463e34> │ │ │ │ + b 466fc8 <__cxa_atexit@plt+0x45ac7c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ tsteq pc, r4, lsr r9 @ │ │ │ │ teqeq r1, r0, lsr sl │ │ │ │ tsteq pc, r8, asr #19 │ │ │ │ @ instruction: 0x011f39d4 │ │ │ │ tsteq pc, ip, ror ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -261971,15 +261971,15 @@ │ │ │ │ tsteq pc, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c0a8 <__cxa_atexit@plt+0xffd5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262043,15 +262043,15 @@ │ │ │ │ @ instruction: 0x011f15f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c1c8 <__cxa_atexit@plt+0xffe7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r0, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262115,15 +262115,15 @@ │ │ │ │ tsteq pc, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c2e8 <__cxa_atexit@plt+0xfff9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011f14d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262187,15 +262187,15 @@ │ │ │ │ tsteq pc, r0, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c408 <__cxa_atexit@plt+0x1000bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262259,15 +262259,15 @@ │ │ │ │ tsteq pc, r4, lsr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c528 <__cxa_atexit@plt+0x1001dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011f12fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262331,15 +262331,15 @@ │ │ │ │ tsteq pc, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c648 <__cxa_atexit@plt+0x1002fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262403,15 +262403,15 @@ │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c768 <__cxa_atexit@plt+0x10041c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262475,15 +262475,15 @@ │ │ │ │ tsteq pc, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c888 <__cxa_atexit@plt+0x10053c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262547,15 +262547,15 @@ │ │ │ │ @ instruction: 0x011f0f98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10c9a8 <__cxa_atexit@plt+0x10065c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262619,15 +262619,15 @@ │ │ │ │ tsteq pc, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10cac8 <__cxa_atexit@plt+0x10077c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r4, ror lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262691,15 +262691,15 @@ │ │ │ │ tsteq pc, r0, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10cbe8 <__cxa_atexit@plt+0x10089c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262763,15 +262763,15 @@ │ │ │ │ @ instruction: 0x011f0cd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10cd08 <__cxa_atexit@plt+0x1009bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011f0c9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -263268,15 +263268,15 @@ │ │ │ │ @ instruction: 0x011f07f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10d4ec <__cxa_atexit@plt+0x1011a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r0, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -263340,15 +263340,15 @@ │ │ │ │ tsteq pc, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10d60c <__cxa_atexit@plt+0x1012c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011f06d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -263412,15 +263412,15 @@ │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10d72c <__cxa_atexit@plt+0x1013e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq pc, r8, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -263484,15 +263484,15 @@ │ │ │ │ tsteq pc, r4, lsr r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10d84c <__cxa_atexit@plt+0x101500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011f04fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -264962,15 +264962,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 253d80 <__cxa_atexit@plt+0x247a34> │ │ │ │ + b 24abc8 <__cxa_atexit@plt+0x23e87c> │ │ │ │ ldr r7, [pc, #20] @ 10ef80 <__cxa_atexit@plt+0x102c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ tstpeq lr, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ tstpeq lr, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ @@ -264990,15 +264990,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 10efd4 <__cxa_atexit@plt+0x102c88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 253d80 <__cxa_atexit@plt+0x247a34> │ │ │ │ + b 24abc8 <__cxa_atexit@plt+0x23e87c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ tstpeq lr, r4, asr #19 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x011ef9b8 │ │ │ │ tstpeq lr, ip, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ @@ -268136,15 +268136,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 112110 <__cxa_atexit@plt+0x105dc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 238664 <__cxa_atexit@plt+0x22c318> │ │ │ │ + b 22f4ac <__cxa_atexit@plt+0x223160> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r0, r8, lsr #5 │ │ │ │ teqeq r0, r0, lsr r4 │ │ │ │ tsteq lr, ip, asr #3 │ │ │ │ @@ -268162,15 +268162,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 112178 <__cxa_atexit@plt+0x105e2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 22bdbc <__cxa_atexit@plt+0x21fa70> │ │ │ │ + b 222c04 <__cxa_atexit@plt+0x2168b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ teqeq r0, r0, asr #4 │ │ │ │ teqeq r0, r8, asr #7 │ │ │ │ @ instruction: 0x011ed1bc │ │ │ │ @@ -270643,15 +270643,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 114840 <__cxa_atexit@plt+0x1084f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 114844 <__cxa_atexit@plt+0x1084f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -270662,15 +270662,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 114874 <__cxa_atexit@plt+0x108528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 114878 <__cxa_atexit@plt+0x10852c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ teqeq r0, ip, lsl fp │ │ │ │ tsteq lr, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 11489c <__cxa_atexit@plt+0x108550> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -276937,15 +276937,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 11aaa8 <__cxa_atexit@plt+0x10e75c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 253d80 <__cxa_atexit@plt+0x247a34> │ │ │ │ + b 24abc8 <__cxa_atexit@plt+0x23e87c> │ │ │ │ ldr r7, [pc, #28] @ 11aaa4 <__cxa_atexit@plt+0x10e758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffff456c │ │ │ │ @@ -277933,15 +277933,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 11ba5c <__cxa_atexit@plt+0x10f710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 253d80 <__cxa_atexit@plt+0x247a34> │ │ │ │ + b 24abc8 <__cxa_atexit@plt+0x23e87c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -279206,15 +279206,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 11ce18 <__cxa_atexit@plt+0x110acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #20] @ 11ce10 <__cxa_atexit@plt+0x110ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @@ -279237,15 +279237,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 11ce84 <__cxa_atexit@plt+0x110b38> │ │ │ │ cmp r2, #2 │ │ │ │ bne 11ce90 <__cxa_atexit@plt+0x110b44> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #48] @ 11cea8 <__cxa_atexit@plt+0x110b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -279263,15 +279263,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ced8 <__cxa_atexit@plt+0x110b8c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ ldr r7, [pc, #12] @ 11ceec <__cxa_atexit@plt+0x110ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ teqeq r0, r4, asr #16 │ │ │ │ tsteq lr, r4, lsr #20 │ │ │ │ @@ -283121,19 +283121,19 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120b20 <__cxa_atexit@plt+0x1147d4> │ │ │ │ ldr r3, [pc, #28] @ 120b34 <__cxa_atexit@plt+0x1147e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r3, [pc, #8] @ 120b30 <__cxa_atexit@plt+0x1147e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ tstpeq sp, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 120bc0 <__cxa_atexit@plt+0x114874> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -284164,15 +284164,15 @@ │ │ │ │ tsteq sp, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 121b6c <__cxa_atexit@plt+0x115820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011de394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -284236,15 +284236,15 @@ │ │ │ │ tsteq sp, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 121c8c <__cxa_atexit@plt+0x115940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -288666,29 +288666,29 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1261c4 <__cxa_atexit@plt+0x119e78> │ │ │ │ ldr r3, [pc, #24] @ 1261d0 <__cxa_atexit@plt+0x119e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ tsteq sp, ip, lsr #1 │ │ │ │ andeq r3, r0, lr, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1261fc <__cxa_atexit@plt+0x119eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq sp, r8, ror r0 │ │ │ │ andeq r3, r0, lr, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ 126288 <__cxa_atexit@plt+0x119f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -288771,15 +288771,15 @@ │ │ │ │ tsteq sp, r4, lsl #31 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 126368 <__cxa_atexit@plt+0x11a01c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq sp, r0, asr pc │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 1263ec <__cxa_atexit@plt+0x11a0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -291229,15 +291229,15 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 1289d0 <__cxa_atexit@plt+0x11c684> │ │ │ │ ldr r3, [pc, #40] @ 1289ec <__cxa_atexit@plt+0x11c6a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smlawteq pc, ip, r9, r4 @ │ │ │ │ @@ -291245,15 +291245,15 @@ │ │ │ │ tsteq sp, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 128a10 <__cxa_atexit@plt+0x11c6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -312725,15 +312725,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 13d9b0 <__cxa_atexit@plt+0x131664> │ │ │ │ ldr r3, [pc, #40] @ 13d9cc <__cxa_atexit@plt+0x131680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -312756,39 +312756,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 13da2c <__cxa_atexit@plt+0x1316e0> │ │ │ │ ldr r3, [pc, #28] @ 13da38 <__cxa_atexit@plt+0x1316ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ msreq CPSR_fsc, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x011c3890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13da64 <__cxa_atexit@plt+0x131718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq CPSR_fsc, r0, lsr r9 │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13da8c <__cxa_atexit@plt+0x131740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq CPSR_fsc, r8, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -312901,15 +312901,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 13dc70 <__cxa_atexit@plt+0x131924> │ │ │ │ ldr r3, [pc, #40] @ 13dc8c <__cxa_atexit@plt+0x131940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -312932,39 +312932,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 13dcec <__cxa_atexit@plt+0x1319a0> │ │ │ │ ldr r3, [pc, #28] @ 13dcf8 <__cxa_atexit@plt+0x1319ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ msreq SP_fiq, r8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x011c35d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13dd24 <__cxa_atexit@plt+0x1319d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq SP_fiq, r0 │ │ │ │ tsteq ip, r8, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13dd4c <__cxa_atexit@plt+0x131a00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq SP_fiq, r8 │ │ │ │ tsteq ip, r8, lsl #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -313078,15 +313078,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 13df34 <__cxa_atexit@plt+0x131be8> │ │ │ │ ldr r3, [pc, #40] @ 13df50 <__cxa_atexit@plt+0x131c04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -313109,39 +313109,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 13dfb0 <__cxa_atexit@plt+0x131c64> │ │ │ │ ldr r3, [pc, #28] @ 13dfbc <__cxa_atexit@plt+0x131c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ msreq SP_mon, r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ tsteq ip, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13dfe8 <__cxa_atexit@plt+0x131c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ msreq SP_mon, ip │ │ │ │ tsteq ip, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13e010 <__cxa_atexit@plt+0x131cc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ smlawbeq sp, r4, r3, pc @ │ │ │ │ tsteq ip, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -316047,15 +316047,15 @@ │ │ │ │ bhi 140d98 <__cxa_atexit@plt+0x134a4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 140da0 <__cxa_atexit@plt+0x134a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x012dc5e8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -316174,15 +316174,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 140fb8 <__cxa_atexit@plt+0x134c6c> │ │ │ │ ldr r3, [pc, #64] @ 140fc8 <__cxa_atexit@plt+0x134c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 140fcc <__cxa_atexit@plt+0x134c80> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -316209,15 +316209,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 141030 <__cxa_atexit@plt+0x134ce4> │ │ │ │ ldr r3, [pc, #40] @ 14103c <__cxa_atexit@plt+0x134cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r7, [pc, #24] @ 141040 <__cxa_atexit@plt+0x134cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -316226,15 +316226,15 @@ │ │ │ │ tsteq ip, r4, lsl ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 141064 <__cxa_atexit@plt+0x134d18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011c0bf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -351819,15 +351819,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 163c98 <__cxa_atexit@plt+0x15794c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 163c9c <__cxa_atexit@plt+0x157950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x012b9708 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -351856,15 +351856,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 163d28 <__cxa_atexit@plt+0x1579dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 163d2c <__cxa_atexit@plt+0x1579e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0x012b9674 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -351874,15 +351874,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 163d64 <__cxa_atexit@plt+0x157a18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 163d68 <__cxa_atexit@plt+0x157a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012b962c │ │ │ │ @ instruction: 0x0119b798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 163d8c <__cxa_atexit@plt+0x157a40> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -351896,15 +351896,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 163dbc <__cxa_atexit@plt+0x157a70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 163dc0 <__cxa_atexit@plt+0x157a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r9, [fp, -r4]! │ │ │ │ tsteq r9, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 163de4 <__cxa_atexit@plt+0x157a98> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -357488,15 +357488,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r9, #3] │ │ │ │ ldr r6, [r9, #7] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 253d80 <__cxa_atexit@plt+0x247a34> │ │ │ │ + b 24abc8 <__cxa_atexit@plt+0x23e87c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -359690,15 +359690,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b784 <__cxa_atexit@plt+0x15f438> │ │ │ │ ldr r3, [pc, #20] @ 16b78c <__cxa_atexit@plt+0x15f440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ tsteq r9, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 16b7f0 <__cxa_atexit@plt+0x15f4a4> │ │ │ │ @@ -360149,15 +360149,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16beb0 <__cxa_atexit@plt+0x15fb64> │ │ │ │ ldr r3, [pc, #20] @ 16beb8 <__cxa_atexit@plt+0x15fb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x011971d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 16bf1c <__cxa_atexit@plt+0x15fbd0> │ │ │ │ @@ -360379,15 +360379,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16c248 <__cxa_atexit@plt+0x15fefc> │ │ │ │ ldr r3, [pc, #20] @ 16c250 <__cxa_atexit@plt+0x15ff04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 32f9fc <__cxa_atexit@plt+0x3236b0> │ │ │ │ + b 326844 <__cxa_atexit@plt+0x31a4f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ tsteq r9, ip, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 16c2b4 <__cxa_atexit@plt+0x15ff68> │ │ │ │ @@ -366094,15 +366094,15 @@ │ │ │ │ bhi 171b94 <__cxa_atexit@plt+0x165848> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 171b9c <__cxa_atexit@plt+0x165850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x012ab7ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -366376,15 +366376,15 @@ │ │ │ │ bhi 171ffc <__cxa_atexit@plt+0x165cb0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 172004 <__cxa_atexit@plt+0x165cb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c4fa8 <__cxa_atexit@plt+0x1b8c5c> │ │ │ │ + b 1bbdf0 <__cxa_atexit@plt+0x1afaa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smlawbeq sl, r4, r3, fp │ │ │ │ tsteq r9, ip, ror pc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -366892,15 +366892,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17280c <__cxa_atexit@plt+0x1664c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -367304,15 +367304,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #48] @ 172e98 <__cxa_atexit@plt+0x166b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -367327,15 +367327,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ smlawteq sl, ip, r4, sl │ │ │ │ @ instruction: 0x0118e8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 172f00 <__cxa_atexit@plt+0x166bb4> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -367645,15 +367645,15 @@ │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #40] @ 1733e8 <__cxa_atexit@plt+0x16709c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smlawteq sl, r4, pc, r9 @ │ │ │ │ @@ -367665,15 +367665,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ smlawbeq sl, r4, pc, r9 @ │ │ │ │ tstpeq r8, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -369374,15 +369374,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ beq 174ed4 <__cxa_atexit@plt+0x168b88> │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, ip │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -369396,15 +369396,15 @@ │ │ │ │ strdeq r8, [sl, -ip]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 5df484 <__cxa_atexit@plt+0x5d3138> │ │ │ │ + b 645468 <__cxa_atexit@plt+0x63911c> │ │ │ │ tsteq r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 174fa8 <__cxa_atexit@plt+0x168c5c> │ │ │ │ ldr r2, [pc, #100] @ 174fb0 <__cxa_atexit@plt+0x168c64> │ │ │ │ @@ -370180,15 +370180,15 @@ │ │ │ │ bhi 175b6c <__cxa_atexit@plt+0x169820> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 175b74 <__cxa_atexit@plt+0x169828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x012a7814 │ │ │ │ tsteq r8, ip, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -370504,15 +370504,15 @@ │ │ │ │ bhi 17607c <__cxa_atexit@plt+0x169d30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 176084 <__cxa_atexit@plt+0x169d38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x012a7304 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -373446,15 +373446,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 178e80 <__cxa_atexit@plt+0x16cb34> │ │ │ │ ldr r5, [pc, #60] @ 178ea0 <__cxa_atexit@plt+0x16cb54> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 338cec <__cxa_atexit@plt+0x32c9a0> │ │ │ │ + b 32fb34 <__cxa_atexit@plt+0x3237e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 178ea4 <__cxa_atexit@plt+0x16cb58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #20] @ 178ea8 <__cxa_atexit@plt+0x16cb5c> │ │ │ │ @@ -373484,15 +373484,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 178f18 <__cxa_atexit@plt+0x16cbcc> │ │ │ │ ldr r5, [pc, #56] @ 178f34 <__cxa_atexit@plt+0x16cbe8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 338cec <__cxa_atexit@plt+0x32c9a0> │ │ │ │ + b 32fb34 <__cxa_atexit@plt+0x3237e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 178f38 <__cxa_atexit@plt+0x16cbec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #16] @ 178f3c <__cxa_atexit@plt+0x16cbf0> │ │ │ │ @@ -373508,15 +373508,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 178f6c <__cxa_atexit@plt+0x16cc20> │ │ │ │ ldr r3, [pc, #44] @ 178f8c <__cxa_atexit@plt+0x16cc40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 338cec <__cxa_atexit@plt+0x32c9a0> │ │ │ │ + b 32fb34 <__cxa_atexit@plt+0x3237e8> │ │ │ │ ldr r7, [pc, #16] @ 178f84 <__cxa_atexit@plt+0x16cc38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 178f88 <__cxa_atexit@plt+0x16cc3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ tsteq r8, r0, lsr #22 │ │ │ │ @@ -373668,15 +373668,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1791ec <__cxa_atexit@plt+0x16cea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374232,15 +374232,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179abc <__cxa_atexit@plt+0x16d770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377112,15 +377112,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 17c7f4 <__cxa_atexit@plt+0x1704a8> │ │ │ │ ldr r3, [pc, #112] @ 17c820 <__cxa_atexit@plt+0x1704d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r2, [pc, #68] @ 17c808 <__cxa_atexit@plt+0x1704bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5, #16]! │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 17c7f4 <__cxa_atexit@plt+0x1704a8> │ │ │ │ @@ -377165,15 +377165,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 17c89c <__cxa_atexit@plt+0x170550> │ │ │ │ ldr r3, [pc, #40] @ 17c8ac <__cxa_atexit@plt+0x170560> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -377189,27 +377189,27 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 17c8f0 <__cxa_atexit@plt+0x1705a4> │ │ │ │ ldr r3, [pc, #24] @ 17c8fc <__cxa_atexit@plt+0x1705b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x011867fc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17c920 <__cxa_atexit@plt+0x1705d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x011867d8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #60] @ 17c978 <__cxa_atexit@plt+0x17062c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -386993,15 +386993,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 186238 <__cxa_atexit@plt+0x179eec> │ │ │ │ ldr r3, [pc, #52] @ 186248 <__cxa_atexit@plt+0x179efc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r7, [pc, #36] @ 18624c <__cxa_atexit@plt+0x179f00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r7, fp │ │ │ │ b 186544 <__cxa_atexit@plt+0x17a1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -387020,27 +387020,27 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 18628c <__cxa_atexit@plt+0x179f40> │ │ │ │ ldr r3, [pc, #24] @ 186298 <__cxa_atexit@plt+0x179f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1862bc <__cxa_atexit@plt+0x179f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1c3f7c <__cxa_atexit@plt+0x1b7c30> │ │ │ │ + b 1badc4 <__cxa_atexit@plt+0x1aea78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ tsteq r7, ip, lsr lr │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #92] @ 186334 <__cxa_atexit@plt+0x179fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -400788,27 +400788,27 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 1939ac <__cxa_atexit@plt+0x187660> │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x012899e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 6d9d78 <__cxa_atexit@plt+0x6cda2c> │ │ │ │ + b 73fd5c <__cxa_atexit@plt+0x733a10> │ │ │ │ tsteq r6, r0, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193a2c <__cxa_atexit@plt+0x1876e0> │ │ │ │ ldr r2, [pc, #84] @ 193a50 <__cxa_atexit@plt+0x187704> │ │ │ │ @@ -416094,15 +416094,15 @@ │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ sub r3, r6, #2 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 472c70 <__cxa_atexit@plt+0x466924> │ │ │ │ + b 469ab8 <__cxa_atexit@plt+0x45d76c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x0127abb8 │ │ │ │ @ instruction: 0x0127ab20 │ │ │ │ tsteq r6, r4, lsl lr │ │ │ │ @@ -416114,28 +416114,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1a2924 <__cxa_atexit@plt+0x1965d8> │ │ │ │ ldr r3, [pc, #28] @ 1a2930 <__cxa_atexit@plt+0x1965e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 46beb8 <__cxa_atexit@plt+0x45fb6c> │ │ │ │ + b 462d00 <__cxa_atexit@plt+0x4569b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ tsteq r6, ip, asr #27 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a2958 <__cxa_atexit@plt+0x19660c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 46beb8 <__cxa_atexit@plt+0x45fb6c> │ │ │ │ + b 462d00 <__cxa_atexit@plt+0x4569b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ tsteq r6, ip, lsl #27 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 1a29cc <__cxa_atexit@plt+0x196680> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -418530,15687 +418530,14494 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 1128ba0 <__cxa_atexit@plt+0x111c854> │ │ │ │ @ instruction: 0x0127abb4 │ │ │ │ @ instruction: 0xffffdfb0 │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a4f18 <__cxa_atexit@plt+0x198bcc> │ │ │ │ - ldr r3, [pc, #40] @ 1a4f30 <__cxa_atexit@plt+0x198be4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a4f34 <__cxa_atexit@plt+0x198be8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01278464 │ │ │ │ - tstpeq r5, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a4f6c <__cxa_atexit@plt+0x198c20> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a4f74 <__cxa_atexit@plt+0x198c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01278414 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1a4fb8 <__cxa_atexit@plt+0x198c6c> │ │ │ │ - ldr r7, [pc, #48] @ 1a4fd0 <__cxa_atexit@plt+0x198c84> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a4f38 <__cxa_atexit@plt+0x198bec> │ │ │ │ + ldr r7, [pc, #52] @ 1a4f4c <__cxa_atexit@plt+0x198c00> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a4f2c <__cxa_atexit@plt+0x198be0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a4f5c <__cxa_atexit@plt+0x198c10> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1a4fd4 <__cxa_atexit@plt+0x198c88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x0115f998 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a500c <__cxa_atexit@plt+0x198cc0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a5014 <__cxa_atexit@plt+0x198cc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #16] @ 1a4f50 <__cxa_atexit@plt+0x198c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01278374 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5048 <__cxa_atexit@plt+0x198cfc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a5050 <__cxa_atexit@plt+0x198d04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a5110 <__cxa_atexit@plt+0x198dc4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tstpeq r5, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #148] @ 1a4ff8 <__cxa_atexit@plt+0x198cac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a4fe0 <__cxa_atexit@plt+0x198c94> │ │ │ │ + ldr r3, [pc, #120] @ 1a4ffc <__cxa_atexit@plt+0x198cb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a4fe0 <__cxa_atexit@plt+0x198c94> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1a4fe8 <__cxa_atexit@plt+0x198c9c> │ │ │ │ + ldr lr, [pc, #76] @ 1a5000 <__cxa_atexit@plt+0x198cb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01278334 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5088 <__cxa_atexit@plt+0x198d3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a5090 <__cxa_atexit@plt+0x198d44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0x012785bc │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 1a5084 <__cxa_atexit@plt+0x198d38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a506c <__cxa_atexit@plt+0x198d20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1a5074 <__cxa_atexit@plt+0x198d28> │ │ │ │ + ldr lr, [pc, #68] @ 1a5088 <__cxa_atexit@plt+0x198d3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r7, -r8]! @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x0127852c │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a50ec <__cxa_atexit@plt+0x198da0> │ │ │ │ - ldr r2, [pc, #64] @ 1a50fc <__cxa_atexit@plt+0x198db0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 1a5100 <__cxa_atexit@plt+0x198db4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bcc 1a50d8 <__cxa_atexit@plt+0x198d8c> │ │ │ │ + ldr lr, [pc, #52] @ 1a50e4 <__cxa_atexit@plt+0x198d98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01278294 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smlawteq r7, r0, r4, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a51c4 <__cxa_atexit@plt+0x198e78> │ │ │ │ - ldr r7, [pc, #200] @ 1a51ec <__cxa_atexit@plt+0x198ea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a51a0 <__cxa_atexit@plt+0x198e54> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a51b0 <__cxa_atexit@plt+0x198e64> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a51d4 <__cxa_atexit@plt+0x198e88> │ │ │ │ - ldr r7, [pc, #168] @ 1a51f8 <__cxa_atexit@plt+0x198eac> │ │ │ │ - ldr lr, [pc, #168] @ 1a51fc <__cxa_atexit@plt+0x198eb0> │ │ │ │ - ldr sl, [pc, #168] @ 1a5200 <__cxa_atexit@plt+0x198eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #12] @ 1a5108 <__cxa_atexit@plt+0x198dbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a51f4 <__cxa_atexit@plt+0x198ea8> │ │ │ │ + ldrdeq r8, [r7, -r0]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a512c <__cxa_atexit@plt+0x198de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a51f0 <__cxa_atexit@plt+0x198ea4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x012782ac │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a5150 <__cxa_atexit@plt+0x198e04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0115f794 │ │ │ │ - @ instruction: 0x0127839c │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5280 <__cxa_atexit@plt+0x198f34> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a5294 <__cxa_atexit@plt+0x198f48> │ │ │ │ - ldr r2, [pc, #120] @ 1a52a8 <__cxa_atexit@plt+0x198f5c> │ │ │ │ - ldr lr, [pc, #120] @ 1a52ac <__cxa_atexit@plt+0x198f60> │ │ │ │ - ldr r8, [pc, #120] @ 1a52b0 <__cxa_atexit@plt+0x198f64> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a52a4 <__cxa_atexit@plt+0x198f58> │ │ │ │ + smlawbeq r7, r8, r2, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a5174 <__cxa_atexit@plt+0x198e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r7, ip, r2, r8 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a52e4 <__cxa_atexit@plt+0x198f98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a52ec <__cxa_atexit@plt+0x198fa0> │ │ │ │ + @ instruction: 0x01278264 │ │ │ │ + tstpeq r5, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1a51dc <__cxa_atexit@plt+0x198e90> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a51d4 <__cxa_atexit@plt+0x198e88> │ │ │ │ + ldr r3, [pc, #56] @ 1a51e4 <__cxa_atexit@plt+0x198e98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1a51e8 <__cxa_atexit@plt+0x198e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a5110 <__cxa_atexit@plt+0x198dc4> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1a51ec <__cxa_atexit@plt+0x198ea0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01278098 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5320 <__cxa_atexit@plt+0x198fd4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a5328 <__cxa_atexit@plt+0x198fdc> │ │ │ │ + @ instruction: 0x0115f7f8 │ │ │ │ + ldrdeq r8, [r7, -r4]! │ │ │ │ + smlawteq r7, r0, r1, r8 │ │ │ │ + @ instruction: 0x0115f7d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1a5254 <__cxa_atexit@plt+0x198f08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a524c <__cxa_atexit@plt+0x198f00> │ │ │ │ + ldr r3, [pc, #56] @ 1a525c <__cxa_atexit@plt+0x198f10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1a5260 <__cxa_atexit@plt+0x198f14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a53d0 <__cxa_atexit@plt+0x199084> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1a5264 <__cxa_atexit@plt+0x198f18> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - qsubeq r8, ip, r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5360 <__cxa_atexit@plt+0x199014> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a5368 <__cxa_atexit@plt+0x19901c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01278020 │ │ │ │ + tstpeq r5, r4, asr #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0127815c │ │ │ │ + @ instruction: 0x01278148 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a53b0 <__cxa_atexit@plt+0x199064> │ │ │ │ - ldr r2, [pc, #44] @ 1a53c0 <__cxa_atexit@plt+0x199074> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5484 <__cxa_atexit@plt+0x199138> │ │ │ │ - ldr r7, [pc, #200] @ 1a54ac <__cxa_atexit@plt+0x199160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a5460 <__cxa_atexit@plt+0x199114> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a5470 <__cxa_atexit@plt+0x199124> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a5494 <__cxa_atexit@plt+0x199148> │ │ │ │ - ldr r7, [pc, #168] @ 1a54b8 <__cxa_atexit@plt+0x19916c> │ │ │ │ - ldr lr, [pc, #168] @ 1a54bc <__cxa_atexit@plt+0x199170> │ │ │ │ - ldr sl, [pc, #168] @ 1a54c0 <__cxa_atexit@plt+0x199174> │ │ │ │ + ldr r7, [pc, #12] @ 1a5288 <__cxa_atexit@plt+0x198f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + tstpeq r5, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115fad8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a52e4 <__cxa_atexit@plt+0x198f98> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a52dc <__cxa_atexit@plt+0x198f90> │ │ │ │ + ldr r3, [pc, #44] @ 1a52ec <__cxa_atexit@plt+0x198fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1a52f0 <__cxa_atexit@plt+0x198fa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a54b4 <__cxa_atexit@plt+0x199168> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a54b0 <__cxa_atexit@plt+0x199164> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x0115fa98 │ │ │ │ + smlawteq r7, r0, r0, r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a5338 <__cxa_atexit@plt+0x198fec> │ │ │ │ + ldr r7, [pc, #52] @ 1a534c <__cxa_atexit@plt+0x199000> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a532c <__cxa_atexit@plt+0x198fe0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a4f5c <__cxa_atexit@plt+0x198c10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0115f4d8 │ │ │ │ - ldrdeq r8, [r7, -ip]! │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5540 <__cxa_atexit@plt+0x1991f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a5554 <__cxa_atexit@plt+0x199208> │ │ │ │ - ldr r2, [pc, #120] @ 1a5568 <__cxa_atexit@plt+0x19921c> │ │ │ │ - ldr lr, [pc, #120] @ 1a556c <__cxa_atexit@plt+0x199220> │ │ │ │ - ldr r8, [pc, #120] @ 1a5570 <__cxa_atexit@plt+0x199224> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a5564 <__cxa_atexit@plt+0x199218> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0127800c │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a55ac <__cxa_atexit@plt+0x199260> │ │ │ │ - ldr r2, [pc, #36] @ 1a55b4 <__cxa_atexit@plt+0x199268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a55b8 <__cxa_atexit@plt+0x19926c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r7, [pc, #16] @ 1a5350 <__cxa_atexit@plt+0x199004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277de0 │ │ │ │ - @ instruction: 0x01277de8 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + tstpeq r5, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5620 <__cxa_atexit@plt+0x1992d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a5628 <__cxa_atexit@plt+0x1992dc> │ │ │ │ - ldr r2, [pc, #84] @ 1a5644 <__cxa_atexit@plt+0x1992f8> │ │ │ │ - ldr r1, [pc, #84] @ 1a5648 <__cxa_atexit@plt+0x1992fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #64] @ 1a564c <__cxa_atexit@plt+0x199300> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r6, r7 │ │ │ │ - b 1a5630 <__cxa_atexit@plt+0x1992e4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1a5640 <__cxa_atexit@plt+0x1992f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1a538c <__cxa_atexit@plt+0x199040> │ │ │ │ + ldr r3, [pc, #40] @ 1a53a4 <__cxa_atexit@plt+0x199058> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01277d74 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a53d0 <__cxa_atexit@plt+0x199084> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5698 <__cxa_atexit@plt+0x19934c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a56a0 <__cxa_atexit@plt+0x199354> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a56b0 <__cxa_atexit@plt+0x199364> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 1a53a8 <__cxa_atexit@plt+0x19905c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277ce4 │ │ │ │ + strdeq r8, [r7, -r8]! @ │ │ │ │ + @ instruction: 0x0115f9fc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1a540c <__cxa_atexit@plt+0x1990c0> │ │ │ │ + ldr r3, [pc, #40] @ 1a5424 <__cxa_atexit@plt+0x1990d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a5428 <__cxa_atexit@plt+0x1990dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01277f70 │ │ │ │ + tstpeq r5, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, ror r8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a5450 <__cxa_atexit@plt+0x199104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + tstpeq r5, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a574c <__cxa_atexit@plt+0x199400> │ │ │ │ - ldr r3, [pc, #176] @ 1a5774 <__cxa_atexit@plt+0x199428> │ │ │ │ + bhi 1a54a8 <__cxa_atexit@plt+0x19915c> │ │ │ │ + ldr r3, [pc, #64] @ 1a54b8 <__cxa_atexit@plt+0x19916c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1a5730 <__cxa_atexit@plt+0x1993e4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5740 <__cxa_atexit@plt+0x1993f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a575c <__cxa_atexit@plt+0x199410> │ │ │ │ - ldr r7, [pc, #140] @ 1a577c <__cxa_atexit@plt+0x199430> │ │ │ │ - ldr r2, [pc, #140] @ 1a5780 <__cxa_atexit@plt+0x199434> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a5498 <__cxa_atexit@plt+0x19914c> │ │ │ │ + ldr r7, [pc, #48] @ 1a54bc <__cxa_atexit@plt+0x199170> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #120] @ 1a5784 <__cxa_atexit@plt+0x199438> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a5778 <__cxa_atexit@plt+0x19942c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 1a54c0 <__cxa_atexit@plt+0x199174> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq r5, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x01277e5c │ │ │ │ - @ instruction: 0x01277c5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a57f8 <__cxa_atexit@plt+0x1994ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1a5808 <__cxa_atexit@plt+0x1994bc> │ │ │ │ - ldr lr, [pc, #96] @ 1a5818 <__cxa_atexit@plt+0x1994cc> │ │ │ │ - ldr r0, [pc, #96] @ 1a581c <__cxa_atexit@plt+0x1994d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #72] @ 1a5820 <__cxa_atexit@plt+0x1994d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x01277d94 │ │ │ │ - @ instruction: 0x01277b94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5858 <__cxa_atexit@plt+0x19950c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a5860 <__cxa_atexit@plt+0x199514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01277b28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5894 <__cxa_atexit@plt+0x199548> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a589c <__cxa_atexit@plt+0x199550> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a595c <__cxa_atexit@plt+0x199610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01277ae8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a58d4 <__cxa_atexit@plt+0x199588> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a58dc <__cxa_atexit@plt+0x199590> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tstpeq r5, r4, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f8f8 │ │ │ │ + tstpeq r5, r4, asr #15 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a54e4 <__cxa_atexit@plt+0x199198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277aac │ │ │ │ + @ instruction: 0x0115f7b8 │ │ │ │ + tstpeq r5, ip, ror #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a5938 <__cxa_atexit@plt+0x1995ec> │ │ │ │ - ldr r2, [pc, #64] @ 1a5948 <__cxa_atexit@plt+0x1995fc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a550c <__cxa_atexit@plt+0x1991c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 1a594c <__cxa_atexit@plt+0x199600> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01277a48 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + tstpeq r5, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f89c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5a10 <__cxa_atexit@plt+0x1996c4> │ │ │ │ - ldr r7, [pc, #200] @ 1a5a38 <__cxa_atexit@plt+0x1996ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a59ec <__cxa_atexit@plt+0x1996a0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a5a20 <__cxa_atexit@plt+0x1996d4> │ │ │ │ - ldr r7, [pc, #168] @ 1a5a44 <__cxa_atexit@plt+0x1996f8> │ │ │ │ - ldr lr, [pc, #168] @ 1a5a48 <__cxa_atexit@plt+0x1996fc> │ │ │ │ - ldr sl, [pc, #168] @ 1a5a4c <__cxa_atexit@plt+0x199700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a55ac <__cxa_atexit@plt+0x199260> │ │ │ │ + ldr r3, [pc, #136] @ 1a55bc <__cxa_atexit@plt+0x199270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a557c <__cxa_atexit@plt+0x199230> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1a558c <__cxa_atexit@plt+0x199240> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1a5598 <__cxa_atexit@plt+0x19924c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + cmp r7, #3 │ │ │ │ + ldrne r7, [pc, #100] @ 1a55d0 <__cxa_atexit@plt+0x199284> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + ldreq r7, [pc, #84] @ 1a55c8 <__cxa_atexit@plt+0x19927c> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a5a40 <__cxa_atexit@plt+0x1996f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #48] @ 1a55c4 <__cxa_atexit@plt+0x199278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a55a0 <__cxa_atexit@plt+0x199254> │ │ │ │ + ldr r7, [pc, #32] @ 1a55c0 <__cxa_atexit@plt+0x199274> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a5a3c <__cxa_atexit@plt+0x1996f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 1a55cc <__cxa_atexit@plt+0x199280> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, r8, asr pc │ │ │ │ - @ instruction: 0x01277b50 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tstpeq r5, r4, asr #13 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, asr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f6dc │ │ │ │ + @ instruction: 0x0115f7dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a5acc <__cxa_atexit@plt+0x199780> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a5ae0 <__cxa_atexit@plt+0x199794> │ │ │ │ - ldr r2, [pc, #120] @ 1a5af4 <__cxa_atexit@plt+0x1997a8> │ │ │ │ - ldr lr, [pc, #120] @ 1a5af8 <__cxa_atexit@plt+0x1997ac> │ │ │ │ - ldr r8, [pc, #120] @ 1a5afc <__cxa_atexit@plt+0x1997b0> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + beq 1a5624 <__cxa_atexit@plt+0x1992d8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1a5630 <__cxa_atexit@plt+0x1992e4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #72] @ 1a564c <__cxa_atexit@plt+0x199300> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 1a5650 <__cxa_atexit@plt+0x199304> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a5af0 <__cxa_atexit@plt+0x1997a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r7, r0, sl, r7 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5b30 <__cxa_atexit@plt+0x1997e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a5b38 <__cxa_atexit@plt+0x1997ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a595c <__cxa_atexit@plt+0x199610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 1a5648 <__cxa_atexit@plt+0x1992fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a5638 <__cxa_atexit@plt+0x1992ec> │ │ │ │ + ldr r7, [pc, #12] @ 1a5644 <__cxa_atexit@plt+0x1992f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127784c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5b6c <__cxa_atexit@plt+0x199820> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a5b74 <__cxa_atexit@plt+0x199828> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a5c1c <__cxa_atexit@plt+0x1998d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tstpeq r5, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f5f0 │ │ │ │ + tstpeq r5, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a56a8 <__cxa_atexit@plt+0x19935c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a56a0 <__cxa_atexit@plt+0x199354> │ │ │ │ + ldr r8, [pc, #40] @ 1a56b0 <__cxa_atexit@plt+0x199364> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 1a56b4 <__cxa_atexit@plt+0x199368> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277810 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5bac <__cxa_atexit@plt+0x199860> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a5bb4 <__cxa_atexit@plt+0x199868> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r7, -r4]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a5bfc <__cxa_atexit@plt+0x1998b0> │ │ │ │ - ldr r2, [pc, #44] @ 1a5c0c <__cxa_atexit@plt+0x1998c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ + rscseq r6, sp, r2, lsr sp │ │ │ │ + strdeq r7, [r7, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5cd0 <__cxa_atexit@plt+0x199984> │ │ │ │ - ldr r7, [pc, #200] @ 1a5cf8 <__cxa_atexit@plt+0x1999ac> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a56fc <__cxa_atexit@plt+0x1993b0> │ │ │ │ + ldr r7, [pc, #52] @ 1a570c <__cxa_atexit@plt+0x1993c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a5cac <__cxa_atexit@plt+0x199960> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a5cbc <__cxa_atexit@plt+0x199970> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a5ce0 <__cxa_atexit@plt+0x199994> │ │ │ │ - ldr r7, [pc, #168] @ 1a5d04 <__cxa_atexit@plt+0x1999b8> │ │ │ │ - ldr lr, [pc, #168] @ 1a5d08 <__cxa_atexit@plt+0x1999bc> │ │ │ │ - ldr sl, [pc, #168] @ 1a5d0c <__cxa_atexit@plt+0x1999c0> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a56f0 <__cxa_atexit@plt+0x1993a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a5720 <__cxa_atexit@plt+0x1993d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a5710 <__cxa_atexit@plt+0x1993c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x0115f6f0 │ │ │ │ + @ instruction: 0x0115f6d8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a579c <__cxa_atexit@plt+0x199450> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 1a57d4 <__cxa_atexit@plt+0x199488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a5788 <__cxa_atexit@plt+0x19943c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a57ac <__cxa_atexit@plt+0x199460> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1a57c0 <__cxa_atexit@plt+0x199474> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 1a57d8 <__cxa_atexit@plt+0x19948c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5794 <__cxa_atexit@plt+0x199448> │ │ │ │ + b 1a5874 <__cxa_atexit@plt+0x199528> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a5d00 <__cxa_atexit@plt+0x1999b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1a5738 <__cxa_atexit@plt+0x1993ec> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1a576c <__cxa_atexit@plt+0x199420> │ │ │ │ + ldr r7, [pc, #20] @ 1a57dc <__cxa_atexit@plt+0x199490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a5cfc <__cxa_atexit@plt+0x1999b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + smlawteq r7, r4, fp, r7 │ │ │ │ + tstpeq r5, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 1a5834 <__cxa_atexit@plt+0x1994e8> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a5848 <__cxa_atexit@plt+0x1994fc> │ │ │ │ + ldr r3, [pc, #68] @ 1a5860 <__cxa_atexit@plt+0x199514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a582c <__cxa_atexit@plt+0x1994e0> │ │ │ │ + b 1a5874 <__cxa_atexit@plt+0x199528> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 1a5814 <__cxa_atexit@plt+0x1994c8> │ │ │ │ + ldr r7, [pc, #20] @ 1a5864 <__cxa_atexit@plt+0x199518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0115ec9c │ │ │ │ - @ instruction: 0x01277890 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x01277b3c │ │ │ │ + tstpeq r5, r4, lsl #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5d8c <__cxa_atexit@plt+0x199a40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a5da0 <__cxa_atexit@plt+0x199a54> │ │ │ │ - ldr r2, [pc, #120] @ 1a5db4 <__cxa_atexit@plt+0x199a68> │ │ │ │ - ldr lr, [pc, #120] @ 1a5db8 <__cxa_atexit@plt+0x199a6c> │ │ │ │ - ldr r8, [pc, #120] @ 1a5dbc <__cxa_atexit@plt+0x199a70> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a58fc <__cxa_atexit@plt+0x1995b0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #176] @ 1a5948 <__cxa_atexit@plt+0x1995fc> │ │ │ │ add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a5db0 <__cxa_atexit@plt+0x199a64> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a5910 <__cxa_atexit@plt+0x1995c4> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1a591c <__cxa_atexit@plt+0x1995d0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a5934 <__cxa_atexit@plt+0x1995e8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a5934 <__cxa_atexit@plt+0x1995e8> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a5934 <__cxa_atexit@plt+0x1995e8> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #72] @ 1a594c <__cxa_atexit@plt+0x199600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r7, r0, r7, r7 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5df8 <__cxa_atexit@plt+0x199aac> │ │ │ │ - ldr r2, [pc, #36] @ 1a5e00 <__cxa_atexit@plt+0x199ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a5e04 <__cxa_atexit@plt+0x199ab8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277594 │ │ │ │ - @ instruction: 0x0127759c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5e6c <__cxa_atexit@plt+0x199b20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a5e74 <__cxa_atexit@plt+0x199b28> │ │ │ │ - ldr r2, [pc, #84] @ 1a5e90 <__cxa_atexit@plt+0x199b44> │ │ │ │ - ldr r1, [pc, #84] @ 1a5e94 <__cxa_atexit@plt+0x199b48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r9, [r7, #8] │ │ │ │ - ldr r7, [pc, #64] @ 1a5e98 <__cxa_atexit@plt+0x199b4c> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ 1a5950 <__cxa_atexit@plt+0x199604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #36] @ 1a5954 <__cxa_atexit@plt+0x199608> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1a5958 <__cxa_atexit@plt+0x19960c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r6, r7 │ │ │ │ - b 1a5e7c <__cxa_atexit@plt+0x199b30> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1a5e8c <__cxa_atexit@plt+0x199b40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlawbeq r7, ip, sl, r7 │ │ │ │ + tstpeq r5, r0, asr #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0115f4b4 │ │ │ │ + @ instruction: 0x01277a50 │ │ │ │ + @ instruction: 0x0115f490 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a59b4 <__cxa_atexit@plt+0x199668> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a59cc <__cxa_atexit@plt+0x199680> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a59cc <__cxa_atexit@plt+0x199680> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1a59cc <__cxa_atexit@plt+0x199680> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #36] @ 1a59e0 <__cxa_atexit@plt+0x199694> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #28] @ 1a59e4 <__cxa_atexit@plt+0x199698> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115eaf4 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01277528 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1a5ec4 <__cxa_atexit@plt+0x199b78> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 1a5ec8 <__cxa_atexit@plt+0x199b7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1a56b0 <__cxa_atexit@plt+0x199364> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawteq r7, r8, r4, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a5c1c <__cxa_atexit@plt+0x1998d0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a5f14 <__cxa_atexit@plt+0x199bc8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 1a5f1c <__cxa_atexit@plt+0x199bd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a5f2c <__cxa_atexit@plt+0x199be0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 1a59e8 <__cxa_atexit@plt+0x19969c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01277468 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + tstpeq r5, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012779b8 │ │ │ │ + @ instruction: 0x0115f3fc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a5fb0 <__cxa_atexit@plt+0x199c64> │ │ │ │ - ldr r3, [pc, #152] @ 1a5fd8 <__cxa_atexit@plt+0x199c8c> │ │ │ │ + bhi 1a5a8c <__cxa_atexit@plt+0x199740> │ │ │ │ + ldr r3, [pc, #140] @ 1a5a9c <__cxa_atexit@plt+0x199750> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1a5f94 <__cxa_atexit@plt+0x199c48> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5fa4 <__cxa_atexit@plt+0x199c58> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a5fc0 <__cxa_atexit@plt+0x199c74> │ │ │ │ - ldr r7, [pc, #116] @ 1a5fe0 <__cxa_atexit@plt+0x199c94> │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a5a70 <__cxa_atexit@plt+0x199724> │ │ │ │ + ldr r7, [pc, #116] @ 1a5aa0 <__cxa_atexit@plt+0x199754> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5a80 <__cxa_atexit@plt+0x199734> │ │ │ │ + ldr r1, [pc, #80] @ 1a5aa4 <__cxa_atexit@plt+0x199758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a5fdc <__cxa_atexit@plt+0x199c90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1a5aa8 <__cxa_atexit@plt+0x19975c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r5, r4, asr #19 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1a603c <__cxa_atexit@plt+0x199cf0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a6050 <__cxa_atexit@plt+0x199d04> │ │ │ │ - ldr r1, [pc, #68] @ 1a605c <__cxa_atexit@plt+0x199d10> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + tstpeq r5, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 1a5b10 <__cxa_atexit@plt+0x1997c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r7, [r8, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5b04 <__cxa_atexit@plt+0x1997b8> │ │ │ │ + ldr r2, [pc, #44] @ 1a5b14 <__cxa_atexit@plt+0x1997c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6098 <__cxa_atexit@plt+0x199d4c> │ │ │ │ - ldr r2, [pc, #36] @ 1a60a0 <__cxa_atexit@plt+0x199d54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a60a4 <__cxa_atexit@plt+0x199d58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r7, [r7, -r4]! │ │ │ │ - strdeq r7, [r7, -ip]! │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1a60f0 <__cxa_atexit@plt+0x199da4> │ │ │ │ - ldr r7, [pc, #56] @ 1a6108 <__cxa_atexit@plt+0x199dbc> │ │ │ │ - ldr r2, [pc, #56] @ 1a610c <__cxa_atexit@plt+0x199dc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #24] @ 1a6110 <__cxa_atexit@plt+0x199dc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - tsteq r5, r4, lsr #17 │ │ │ │ - tsteq r5, r4, lsl #17 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x0115f2d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6148 <__cxa_atexit@plt+0x199dfc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a6150 <__cxa_atexit@plt+0x199e04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01277238 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a5b44 <__cxa_atexit@plt+0x1997f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tstpeq r5, r4, lsr #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6184 <__cxa_atexit@plt+0x199e38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a618c <__cxa_atexit@plt+0x199e40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a6234 <__cxa_atexit@plt+0x199ee8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1a5b7c <__cxa_atexit@plt+0x199830> │ │ │ │ + ldr r3, [pc, #48] @ 1a5b98 <__cxa_atexit@plt+0x19984c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5b90 <__cxa_atexit@plt+0x199844> │ │ │ │ + b 1a5bac <__cxa_atexit@plt+0x199860> │ │ │ │ + ldr r7, [pc, #24] @ 1a5b9c <__cxa_atexit@plt+0x199850> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7, -r8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a61c4 <__cxa_atexit@plt+0x199e78> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a61cc <__cxa_atexit@plt+0x199e80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012771bc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01277808 │ │ │ │ + tstpeq r5, ip, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a6214 <__cxa_atexit@plt+0x199ec8> │ │ │ │ - ldr r2, [pc, #44] @ 1a6224 <__cxa_atexit@plt+0x199ed8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ 1a5c2c <__cxa_atexit@plt+0x1998e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a62e8 <__cxa_atexit@plt+0x199f9c> │ │ │ │ - ldr r7, [pc, #200] @ 1a6310 <__cxa_atexit@plt+0x199fc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a62c4 <__cxa_atexit@plt+0x199f78> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a62d4 <__cxa_atexit@plt+0x199f88> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a62f8 <__cxa_atexit@plt+0x199fac> │ │ │ │ - ldr r7, [pc, #168] @ 1a631c <__cxa_atexit@plt+0x199fd0> │ │ │ │ - ldr lr, [pc, #168] @ 1a6320 <__cxa_atexit@plt+0x199fd4> │ │ │ │ - ldr sl, [pc, #168] @ 1a6324 <__cxa_atexit@plt+0x199fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a5c04 <__cxa_atexit@plt+0x1998b8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 1a5c10 <__cxa_atexit@plt+0x1998c4> │ │ │ │ + ldr r3, [pc, #64] @ 1a5c30 <__cxa_atexit@plt+0x1998e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5c24 <__cxa_atexit@plt+0x1998d8> │ │ │ │ + b 1a5ca4 <__cxa_atexit@plt+0x199958> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a6318 <__cxa_atexit@plt+0x199fcc> │ │ │ │ + ldr r7, [pc, #28] @ 1a5c34 <__cxa_atexit@plt+0x1998e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a6314 <__cxa_atexit@plt+0x199fc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0115e694 │ │ │ │ - @ instruction: 0x01277278 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a63a4 <__cxa_atexit@plt+0x19a058> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a63b8 <__cxa_atexit@plt+0x19a06c> │ │ │ │ - ldr r2, [pc, #120] @ 1a63cc <__cxa_atexit@plt+0x19a080> │ │ │ │ - ldr lr, [pc, #120] @ 1a63d0 <__cxa_atexit@plt+0x19a084> │ │ │ │ - ldr r8, [pc, #120] @ 1a63d4 <__cxa_atexit@plt+0x19a088> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a63c8 <__cxa_atexit@plt+0x19a07c> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01277774 │ │ │ │ + @ instruction: 0x0115f1b4 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1a5c74 <__cxa_atexit@plt+0x199928> │ │ │ │ + ldr r3, [pc, #48] @ 1a5c90 <__cxa_atexit@plt+0x199944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5c88 <__cxa_atexit@plt+0x19993c> │ │ │ │ + b 1a5ca4 <__cxa_atexit@plt+0x199958> │ │ │ │ + ldr r7, [pc, #24] @ 1a5c94 <__cxa_atexit@plt+0x199948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012771a8 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1a6418 <__cxa_atexit@plt+0x19a0cc> │ │ │ │ - ldr r3, [pc, #48] @ 1a6428 <__cxa_atexit@plt+0x19a0dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ldr r5, [pc, #40] @ 1a642c <__cxa_atexit@plt+0x19a0e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a6430 <__cxa_atexit@plt+0x19a0e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r7, r0, pc, r6 @ │ │ │ │ - tsteq r5, r8, ror #10 │ │ │ │ + @ instruction: 0x01277710 │ │ │ │ + tstpeq r5, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a6234 <__cxa_atexit@plt+0x199ee8> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a647c <__cxa_atexit@plt+0x19a130> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 1a6484 <__cxa_atexit@plt+0x19a138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a6494 <__cxa_atexit@plt+0x19a148> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01276f00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1a6528 <__cxa_atexit@plt+0x19a1dc> │ │ │ │ - ldr r3, [pc, #168] @ 1a6550 <__cxa_atexit@plt+0x19a204> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a5d04 <__cxa_atexit@plt+0x1999b8> │ │ │ │ + ldr r3, [pc, #156] @ 1a5d54 <__cxa_atexit@plt+0x199a08> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1a650c <__cxa_atexit@plt+0x19a1c0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1a5d18 <__cxa_atexit@plt+0x1999cc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a651c <__cxa_atexit@plt+0x19a1d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a6538 <__cxa_atexit@plt+0x19a1ec> │ │ │ │ - ldr r7, [pc, #132] @ 1a6558 <__cxa_atexit@plt+0x19a20c> │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ + bne 1a5d20 <__cxa_atexit@plt+0x1999d4> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a5d40 <__cxa_atexit@plt+0x1999f4> │ │ │ │ + ldr r7, [pc, #108] @ 1a5d58 <__cxa_atexit@plt+0x199a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 1a655c <__cxa_atexit@plt+0x19a210> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a5d34 <__cxa_atexit@plt+0x1999e8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a5720 <__cxa_atexit@plt+0x1993d4> │ │ │ │ + ldr r7, [pc, #84] @ 1a5d60 <__cxa_atexit@plt+0x199a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ + ldr r7, [pc, #60] @ 1a5d64 <__cxa_atexit@plt+0x199a18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a6554 <__cxa_atexit@plt+0x19a208> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a5d5c <__cxa_atexit@plt+0x199a10> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r5, ip, asr r4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - smlawbeq r7, r4, lr, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + tstpeq r5, ip, lsr #1 @ p-variant is OBSOLETE │ │ │ │ + smlawbeq r7, r4, r6, r7 │ │ │ │ + strdeq r7, [r7, -ip]! │ │ │ │ + tstpeq r5, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a65cc <__cxa_atexit@plt+0x19a280> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1a65dc <__cxa_atexit@plt+0x19a290> │ │ │ │ - ldr r1, [pc, #92] @ 1a65ec <__cxa_atexit@plt+0x19a2a0> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 1a65f0 <__cxa_atexit@plt+0x19a2a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + bne 1a5db4 <__cxa_atexit@plt+0x199a68> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a5dd4 <__cxa_atexit@plt+0x199a88> │ │ │ │ + ldr r7, [pc, #76] @ 1a5de8 <__cxa_atexit@plt+0x199a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a5dc8 <__cxa_atexit@plt+0x199a7c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a5720 <__cxa_atexit@plt+0x1993d4> │ │ │ │ + ldr r7, [pc, #52] @ 1a5df0 <__cxa_atexit@plt+0x199aa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - smlawteq r7, r8, sp, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a662c <__cxa_atexit@plt+0x19a2e0> │ │ │ │ - ldr r2, [pc, #36] @ 1a6634 <__cxa_atexit@plt+0x19a2e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a6638 <__cxa_atexit@plt+0x19a2ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a5dec <__cxa_atexit@plt+0x199aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276d60 │ │ │ │ - @ instruction: 0x01276d68 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + tstpeq r5, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01277968 │ │ │ │ + tstpeq r5, r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1a6680 <__cxa_atexit@plt+0x19a334> │ │ │ │ - ldr r7, [pc, #52] @ 1a6698 <__cxa_atexit@plt+0x19a34c> │ │ │ │ - ldr r2, [pc, #52] @ 1a669c <__cxa_atexit@plt+0x19a350> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a5e24 <__cxa_atexit@plt+0x199ad8> │ │ │ │ + ldr r5, [pc, #28] @ 1a5e34 <__cxa_atexit@plt+0x199ae8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #12] @ 1a5e38 <__cxa_atexit@plt+0x199aec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #24] @ 1a66a0 <__cxa_atexit@plt+0x19a354> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ - tsteq r5, r4, lsl #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a66d8 <__cxa_atexit@plt+0x19a38c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a66e0 <__cxa_atexit@plt+0x19a394> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276ca8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r5, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a6738 <__cxa_atexit@plt+0x19a3ec> │ │ │ │ - ldr r3, [pc, #68] @ 1a6750 <__cxa_atexit@plt+0x19a404> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 1a6754 <__cxa_atexit@plt+0x19a408> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a5e70 <__cxa_atexit@plt+0x199b24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a5e74 <__cxa_atexit@plt+0x199b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a6758 <__cxa_atexit@plt+0x19a40c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + @ instruction: 0x01277540 │ │ │ │ + @ instruction: 0x0127753c │ │ │ │ + tsteq r5, r4, lsr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a5ec0 <__cxa_atexit@plt+0x199b74> │ │ │ │ + ldr r7, [pc, #52] @ 1a5ed0 <__cxa_atexit@plt+0x199b84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a5eb4 <__cxa_atexit@plt+0x199b68> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a5ee4 <__cxa_atexit@plt+0x199b98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01276c50 │ │ │ │ - tsteq r5, r0, asr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a678c <__cxa_atexit@plt+0x19a440> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 1a6794 <__cxa_atexit@plt+0x19a448> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a67e4 <__cxa_atexit@plt+0x19a498> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 1a5ed4 <__cxa_atexit@plt+0x199b88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r7, -r0]! │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r5, r0, ror pc │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a67cc <__cxa_atexit@plt+0x19a480> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a67d4 <__cxa_atexit@plt+0x19a488> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a5f60 <__cxa_atexit@plt+0x199c14> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 1a5f98 <__cxa_atexit@plt+0x199c4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a5f4c <__cxa_atexit@plt+0x199c00> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a5f70 <__cxa_atexit@plt+0x199c24> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1a5f84 <__cxa_atexit@plt+0x199c38> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 1a5f9c <__cxa_atexit@plt+0x199c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5f58 <__cxa_atexit@plt+0x199c0c> │ │ │ │ + b 1a6038 <__cxa_atexit@plt+0x199cec> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276bb4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6890 <__cxa_atexit@plt+0x19a544> │ │ │ │ - ldr r7, [pc, #192] @ 1a68b8 <__cxa_atexit@plt+0x19a56c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a6874 <__cxa_atexit@plt+0x19a528> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a6884 <__cxa_atexit@plt+0x19a538> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a68a0 <__cxa_atexit@plt+0x19a554> │ │ │ │ - ldr ip, [pc, #156] @ 1a68c0 <__cxa_atexit@plt+0x19a574> │ │ │ │ - ldr r3, [pc, #156] @ 1a68c4 <__cxa_atexit@plt+0x19a578> │ │ │ │ - ldr lr, [pc, #156] @ 1a68c8 <__cxa_atexit@plt+0x19a57c> │ │ │ │ - add ip, pc, ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1a5efc <__cxa_atexit@plt+0x199bb0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1a5f30 <__cxa_atexit@plt+0x199be4> │ │ │ │ + ldr r7, [pc, #20] @ 1a5fa0 <__cxa_atexit@plt+0x199c54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x01277404 │ │ │ │ + tsteq r5, ip, ror lr │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 1a5ff8 <__cxa_atexit@plt+0x199cac> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a600c <__cxa_atexit@plt+0x199cc0> │ │ │ │ + ldr r3, [pc, #68] @ 1a6024 <__cxa_atexit@plt+0x199cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - add r7, r6, #28 │ │ │ │ - stm r7, {r1, r8, lr} │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5ff0 <__cxa_atexit@plt+0x199ca4> │ │ │ │ + b 1a6038 <__cxa_atexit@plt+0x199cec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 1a5fd8 <__cxa_atexit@plt+0x199c8c> │ │ │ │ + ldr r7, [pc, #20] @ 1a6028 <__cxa_atexit@plt+0x199cdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, sl, #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x0127737c │ │ │ │ + @ instruction: 0x0115edf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a60d0 <__cxa_atexit@plt+0x199d84> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #192] @ 1a611c <__cxa_atexit@plt+0x199dd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a60e4 <__cxa_atexit@plt+0x199d98> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1a60f0 <__cxa_atexit@plt+0x199da4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 1a6108 <__cxa_atexit@plt+0x199dbc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r5] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a6108 <__cxa_atexit@plt+0x199dbc> │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a6108 <__cxa_atexit@plt+0x199dbc> │ │ │ │ + ldr r2, [pc, #100] @ 1a6120 <__cxa_atexit@plt+0x199dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #76] @ 1a6124 <__cxa_atexit@plt+0x199dd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a68bc <__cxa_atexit@plt+0x19a570> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ 1a6128 <__cxa_atexit@plt+0x199ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ 1a612c <__cxa_atexit@plt+0x199de0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 1a6130 <__cxa_atexit@plt+0x199de4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x012772b4 │ │ │ │ + tsteq r5, ip, ror #25 │ │ │ │ + tsteq r5, r0, ror #25 │ │ │ │ + smlawbeq r7, r0, r2, r7 │ │ │ │ + tsteq r5, ip, ror #25 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a619c <__cxa_atexit@plt+0x199e50> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #16]! │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 1a61b4 <__cxa_atexit@plt+0x199e68> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a61b4 <__cxa_atexit@plt+0x199e68> │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1a61b4 <__cxa_atexit@plt+0x199e68> │ │ │ │ + ldr r2, [pc, #64] @ 1a61c8 <__cxa_atexit@plt+0x199e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01276b38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #40] @ 1a61cc <__cxa_atexit@plt+0x199e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #32] @ 1a61d0 <__cxa_atexit@plt+0x199e84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1a61d4 <__cxa_atexit@plt+0x199e88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r5, r0, asr #24 │ │ │ │ + tsteq r5, r4, lsr ip │ │ │ │ + ldrdeq r7, [r7, -r4]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a6954 <__cxa_atexit@plt+0x19a608> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1a6964 <__cxa_atexit@plt+0x19a618> │ │ │ │ - ldr r8, [pc, #120] @ 1a6974 <__cxa_atexit@plt+0x19a628> │ │ │ │ - ldr lr, [pc, #120] @ 1a6978 <__cxa_atexit@plt+0x19a62c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r8, [pc, #100] @ 1a697c <__cxa_atexit@plt+0x19a630> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 1a620c <__cxa_atexit@plt+0x199ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a6210 <__cxa_atexit@plt+0x199ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x01276a4c │ │ │ │ + @ instruction: 0x012771a4 │ │ │ │ + @ instruction: 0x012771a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 1a622c <__cxa_atexit@plt+0x199ee0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + rscseq r6, sp, r8, asr r1 │ │ │ │ + tsteq r5, r8, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a69b4 <__cxa_atexit@plt+0x19a668> │ │ │ │ + bhi 1a62a4 <__cxa_atexit@plt+0x199f58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1a62b0 <__cxa_atexit@plt+0x199f64> │ │ │ │ + ldr r1, [pc, #92] @ 1a62c0 <__cxa_atexit@plt+0x199f74> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a69bc <__cxa_atexit@plt+0x19a670> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #80] @ 1a62c4 <__cxa_atexit@plt+0x199f78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6294 <__cxa_atexit@plt+0x199f48> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - smlawteq r7, ip, r9, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a69f0 <__cxa_atexit@plt+0x19a6a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a69f8 <__cxa_atexit@plt+0x19a6ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a6ab8 <__cxa_atexit@plt+0x19a76c> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, ip, r9, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6a30 <__cxa_atexit@plt+0x19a6e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a6a38 <__cxa_atexit@plt+0x19a6ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276950 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r5, r0, lsl #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + tsteq r5, r4, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1a63a0 <__cxa_atexit@plt+0x19a054> │ │ │ │ + ldr lr, [pc, #180] @ 1a63c0 <__cxa_atexit@plt+0x19a074> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r6, [pc, #168] @ 1a63c4 <__cxa_atexit@plt+0x19a078> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 1a637c <__cxa_atexit@plt+0x19a030> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1a638c <__cxa_atexit@plt+0x19a040> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a6a94 <__cxa_atexit@plt+0x19a748> │ │ │ │ - ldr r2, [pc, #64] @ 1a6aa4 <__cxa_atexit@plt+0x19a758> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc 1a63b0 <__cxa_atexit@plt+0x19a064> │ │ │ │ + ldr r2, [pc, #116] @ 1a63cc <__cxa_atexit@plt+0x19a080> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #112] @ 1a63d0 <__cxa_atexit@plt+0x19a084> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 1a6aa8 <__cxa_atexit@plt+0x19a75c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x012768ec │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6b6c <__cxa_atexit@plt+0x19a820> │ │ │ │ - ldr r7, [pc, #200] @ 1a6b94 <__cxa_atexit@plt+0x19a848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a6b48 <__cxa_atexit@plt+0x19a7fc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a6b58 <__cxa_atexit@plt+0x19a80c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a6b7c <__cxa_atexit@plt+0x19a830> │ │ │ │ - ldr r7, [pc, #168] @ 1a6ba0 <__cxa_atexit@plt+0x19a854> │ │ │ │ - ldr lr, [pc, #168] @ 1a6ba4 <__cxa_atexit@plt+0x19a858> │ │ │ │ - ldr sl, [pc, #168] @ 1a6ba8 <__cxa_atexit@plt+0x19a85c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a6b9c <__cxa_atexit@plt+0x19a850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a6b98 <__cxa_atexit@plt+0x19a84c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #52] @ 1a63c8 <__cxa_atexit@plt+0x19a07c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, r8, lsr #28 │ │ │ │ - strdeq r6, [r7, -r4]! │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + qsubeq r7, r4, r7 │ │ │ │ + rscseq r5, sp, ip, ror #31 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + rscseq r6, sp, r2, lsr #32 │ │ │ │ + tsteq r5, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a6c28 <__cxa_atexit@plt+0x19a8dc> │ │ │ │ + bne 1a6430 <__cxa_atexit@plt+0x19a0e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1a6c3c <__cxa_atexit@plt+0x19a8f0> │ │ │ │ - ldr r2, [pc, #120] @ 1a6c50 <__cxa_atexit@plt+0x19a904> │ │ │ │ - ldr lr, [pc, #120] @ 1a6c54 <__cxa_atexit@plt+0x19a908> │ │ │ │ - ldr r8, [pc, #120] @ 1a6c58 <__cxa_atexit@plt+0x19a90c> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + bcc 1a6440 <__cxa_atexit@plt+0x19a0f4> │ │ │ │ + ldr r2, [pc, #76] @ 1a6454 <__cxa_atexit@plt+0x19a108> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #72] @ 1a6458 <__cxa_atexit@plt+0x19a10c> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a6c4c <__cxa_atexit@plt+0x19a900> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #24] @ 1a6450 <__cxa_atexit@plt+0x19a104> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01276924 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6c8c <__cxa_atexit@plt+0x19a940> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a6c94 <__cxa_atexit@plt+0x19a948> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a6ab8 <__cxa_atexit@plt+0x19a76c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r6, [r7, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6cc8 <__cxa_atexit@plt+0x19a97c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a6cd0 <__cxa_atexit@plt+0x19a984> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a6d78 <__cxa_atexit@plt+0x19aa2c> │ │ │ │ + rscseq r5, sp, r8, asr #30 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + rscseq r5, sp, r2, ror pc │ │ │ │ + tsteq r5, ip, ror #19 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1a64a4 <__cxa_atexit@plt+0x19a158> │ │ │ │ + ldr r3, [pc, #48] @ 1a64b4 <__cxa_atexit@plt+0x19a168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012766b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0x0115e990 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a6d08 <__cxa_atexit@plt+0x19a9bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a6d10 <__cxa_atexit@plt+0x19a9c4> │ │ │ │ + bhi 1a6524 <__cxa_atexit@plt+0x19a1d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a6530 <__cxa_atexit@plt+0x19a1e4> │ │ │ │ + ldr r2, [pc, #84] @ 1a6540 <__cxa_atexit@plt+0x19a1f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 1a6544 <__cxa_atexit@plt+0x19a1f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 1a6548 <__cxa_atexit@plt+0x19a1fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276678 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a6d58 <__cxa_atexit@plt+0x19aa0c> │ │ │ │ - ldr r2, [pc, #44] @ 1a6d68 <__cxa_atexit@plt+0x19aa1c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x01276e7c │ │ │ │ + rscseq r5, sp, ip, ror #28 │ │ │ │ + @ instruction: 0x0115e8fc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a65d8 <__cxa_atexit@plt+0x19a28c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1a65e0 <__cxa_atexit@plt+0x19a294> │ │ │ │ + ldr lr, [pc, #112] @ 1a65f4 <__cxa_atexit@plt+0x19a2a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 1a65f8 <__cxa_atexit@plt+0x19a2ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 1a65fc <__cxa_atexit@plt+0x19a2b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 1a6600 <__cxa_atexit@plt+0x19a2b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b f30c0c <__cxa_atexit@plt+0xf248c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a65e8 <__cxa_atexit@plt+0x19a29c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0x01276de4 │ │ │ │ + smlawteq r7, ip, sp, r6 │ │ │ │ + @ instruction: 0x01276db4 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a6e2c <__cxa_atexit@plt+0x19aae0> │ │ │ │ - ldr r7, [pc, #200] @ 1a6e54 <__cxa_atexit@plt+0x19ab08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a6e08 <__cxa_atexit@plt+0x19aabc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a6e18 <__cxa_atexit@plt+0x19aacc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a6e3c <__cxa_atexit@plt+0x19aaf0> │ │ │ │ - ldr r7, [pc, #168] @ 1a6e60 <__cxa_atexit@plt+0x19ab14> │ │ │ │ - ldr lr, [pc, #168] @ 1a6e64 <__cxa_atexit@plt+0x19ab18> │ │ │ │ - ldr sl, [pc, #168] @ 1a6e68 <__cxa_atexit@plt+0x19ab1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ + bhi 1a66fc <__cxa_atexit@plt+0x19a3b0> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a6654 <__cxa_atexit@plt+0x19a308> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1a6660 <__cxa_atexit@plt+0x19a314> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r8, [pc, #248] @ 1a6740 <__cxa_atexit@plt+0x19a3f4> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #216] @ 1a6728 <__cxa_atexit@plt+0x19a3dc> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #200] @ 1a6724 <__cxa_atexit@plt+0x19a3d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r2, [pc, #184] @ 1a6720 <__cxa_atexit@plt+0x19a3d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a66f0 <__cxa_atexit@plt+0x19a3a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1a670c <__cxa_atexit@plt+0x19a3c0> │ │ │ │ + ldr r3, [pc, #148] @ 1a6730 <__cxa_atexit@plt+0x19a3e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [pc, #136] @ 1a6734 <__cxa_atexit@plt+0x19a3e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 1a6738 <__cxa_atexit@plt+0x19a3ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #112] @ 1a673c <__cxa_atexit@plt+0x19a3f0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r3, r9, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a6e5c <__cxa_atexit@plt+0x19ab10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a6e58 <__cxa_atexit@plt+0x19ab0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 1a672c <__cxa_atexit@plt+0x19a3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ - @ instruction: 0x01276734 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a6ee8 <__cxa_atexit@plt+0x19ab9c> │ │ │ │ + rscseq r5, sp, pc, lsr sp │ │ │ │ + rscseq r5, sp, pc, asr sp │ │ │ │ + tsteq r5, ip, asr #14 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + rscseq r5, sp, sl, asr #25 │ │ │ │ + @ instruction: 0x01276cb8 │ │ │ │ + @ instruction: 0x01276ca0 │ │ │ │ + rscseq r5, sp, sp, asr sp │ │ │ │ + tsteq r5, r4, lsl #14 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a6efc <__cxa_atexit@plt+0x19abb0> │ │ │ │ - ldr r2, [pc, #120] @ 1a6f10 <__cxa_atexit@plt+0x19abc4> │ │ │ │ - ldr lr, [pc, #120] @ 1a6f14 <__cxa_atexit@plt+0x19abc8> │ │ │ │ - ldr r8, [pc, #120] @ 1a6f18 <__cxa_atexit@plt+0x19abcc> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a67c0 <__cxa_atexit@plt+0x19a474> │ │ │ │ + ldr r2, [pc, #96] @ 1a67cc <__cxa_atexit@plt+0x19a480> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [pc, #84] @ 1a67d0 <__cxa_atexit@plt+0x19a484> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a6f0c <__cxa_atexit@plt+0x19abc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [pc, #68] @ 1a67d4 <__cxa_atexit@plt+0x19a488> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #60] @ 1a67d8 <__cxa_atexit@plt+0x19a48c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01276664 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6f68 <__cxa_atexit@plt+0x19ac1c> │ │ │ │ - ldr lr, [pc, #56] @ 1a6f70 <__cxa_atexit@plt+0x19ac24> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #48] @ 1a6f74 <__cxa_atexit@plt+0x19ac28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1a6f78 <__cxa_atexit@plt+0x19ac2c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01276428 │ │ │ │ - @ instruction: 0x01276428 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1a6fa0 <__cxa_atexit@plt+0x19ac54> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 1a67e4 <__cxa_atexit@plt+0x19a498> │ │ │ │ - strdeq r6, [r7, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6fdc <__cxa_atexit@plt+0x19ac90> │ │ │ │ - ldr r2, [pc, #36] @ 1a6fe4 <__cxa_atexit@plt+0x19ac98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a6fe8 <__cxa_atexit@plt+0x19ac9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrshteq r5, [sp], #186 @ 0xba │ │ │ │ + @ instruction: 0x01276be8 │ │ │ │ + ldrdeq r6, [r7, -r0]! │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a6830 <__cxa_atexit@plt+0x19a4e4> │ │ │ │ + ldr r3, [pc, #64] @ 1a6840 <__cxa_atexit@plt+0x19a4f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a6820 <__cxa_atexit@plt+0x19a4d4> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012763b0 │ │ │ │ - @ instruction: 0x012763b8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a7028 <__cxa_atexit@plt+0x19acdc> │ │ │ │ - ldr r2, [pc, #36] @ 1a7038 <__cxa_atexit@plt+0x19acec> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1a6d78 <__cxa_atexit@plt+0x19aa2c> │ │ │ │ + ldr r7, [pc, #12] @ 1a6844 <__cxa_atexit@plt+0x19a4f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r5, r4, lsr #12 │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + tsteq r5, r0, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a708c <__cxa_atexit@plt+0x19ad40> │ │ │ │ - ldr r3, [pc, #64] @ 1a70a4 <__cxa_atexit@plt+0x19ad58> │ │ │ │ - ldr r2, [pc, #64] @ 1a70a8 <__cxa_atexit@plt+0x19ad5c> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a68b0 <__cxa_atexit@plt+0x19a564> │ │ │ │ + ldr r3, [pc, #56] @ 1a68c0 <__cxa_atexit@plt+0x19a574> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a70ac <__cxa_atexit@plt+0x19ad60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a68a0 <__cxa_atexit@plt+0x19a554> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - tsteq r5, ip, lsl #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a7138 <__cxa_atexit@plt+0x19adec> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #148] @ 1a716c <__cxa_atexit@plt+0x19ae20> │ │ │ │ - sub r8, r3, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 1a7170 <__cxa_atexit@plt+0x19ae24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - bcc 1a7144 <__cxa_atexit@plt+0x19adf8> │ │ │ │ - ldr r7, [pc, #120] @ 1a717c <__cxa_atexit@plt+0x19ae30> │ │ │ │ - ldr r2, [pc, #120] @ 1a7180 <__cxa_atexit@plt+0x19ae34> │ │ │ │ - ldr r1, [pc, #120] @ 1a7184 <__cxa_atexit@plt+0x19ae38> │ │ │ │ + ldr r7, [pc, #12] @ 1a68c4 <__cxa_atexit@plt+0x19a578> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r1, #2 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 1a7174 <__cxa_atexit@plt+0x19ae28> │ │ │ │ - ldr r7, [pc, #40] @ 1a7178 <__cxa_atexit@plt+0x19ae2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, r6, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01276294 │ │ │ │ - @ instruction: 0x01276358 │ │ │ │ - tsteq r5, r8, lsl #16 │ │ │ │ - tsteq r5, ip, asr #16 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r5, ip, lsr #11 │ │ │ │ + tsteq r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a71cc <__cxa_atexit@plt+0x19ae80> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #40] @ 1a71dc <__cxa_atexit@plt+0x19ae90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 1a71e0 <__cxa_atexit@plt+0x19ae94> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + tsteq r5, r4, ror r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1a690c <__cxa_atexit@plt+0x19a5c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ + tsteq r5, r4, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a6964 <__cxa_atexit@plt+0x19a618> │ │ │ │ + ldr r3, [pc, #64] @ 1a6974 <__cxa_atexit@plt+0x19a628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6954 <__cxa_atexit@plt+0x19a608> │ │ │ │ + ldr r7, [pc, #48] @ 1a6978 <__cxa_atexit@plt+0x19a62c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a697c <__cxa_atexit@plt+0x19a630> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r7, -r0]! │ │ │ │ - @ instruction: 0x012761ac │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x01276a3c │ │ │ │ + tsteq r5, r8, lsl #10 │ │ │ │ + tsteq r5, r8, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1a69a4 <__cxa_atexit@plt+0x19a658> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + strdeq r6, [r7, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1a7234 <__cxa_atexit@plt+0x19aee8> │ │ │ │ - ldr r7, [pc, #64] @ 1a724c <__cxa_atexit@plt+0x19af00> │ │ │ │ - ldr r2, [pc, #64] @ 1a7250 <__cxa_atexit@plt+0x19af04> │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a69d8 <__cxa_atexit@plt+0x19a68c> │ │ │ │ + ldr r5, [pc, #32] @ 1a69e8 <__cxa_atexit@plt+0x19a69c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1a69ec <__cxa_atexit@plt+0x19a6a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a7254 <__cxa_atexit@plt+0x19af08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - tsteq r5, r8, ror #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0115e4b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a729c <__cxa_atexit@plt+0x19af50> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #40] @ 1a72ac <__cxa_atexit@plt+0x19af60> │ │ │ │ + bcc 1a6a34 <__cxa_atexit@plt+0x19a6e8> │ │ │ │ + ldr r2, [pc, #44] @ 1a6a40 <__cxa_atexit@plt+0x19a6f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 1a72b0 <__cxa_atexit@plt+0x19af64> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01276100 │ │ │ │ - ldrdeq r6, [r7, -ip]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a735c <__cxa_atexit@plt+0x19b010> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1a7364 <__cxa_atexit@plt+0x19b018> │ │ │ │ - ldr lr, [pc, #192] @ 1a73a4 <__cxa_atexit@plt+0x19b058> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r0, [pc, #188] @ 1a73a8 <__cxa_atexit@plt+0x19b05c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [pc, #156] @ 1a73ac <__cxa_atexit@plt+0x19b060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1a737c <__cxa_atexit@plt+0x19b030> │ │ │ │ - ldr r7, [pc, #144] @ 1a73b8 <__cxa_atexit@plt+0x19b06c> │ │ │ │ - ldr r2, [pc, #144] @ 1a73bc <__cxa_atexit@plt+0x19b070> │ │ │ │ - ldr r1, [pc, #144] @ 1a73c0 <__cxa_atexit@plt+0x19b074> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r1, #2 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - mov r2, r6 │ │ │ │ - b 1a736c <__cxa_atexit@plt+0x19b020> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #44] @ 1a73b0 <__cxa_atexit@plt+0x19b064> │ │ │ │ - ldr r7, [pc, #44] @ 1a73b4 <__cxa_atexit@plt+0x19b068> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, r6, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - smlawbeq r7, r0, r0, r6 │ │ │ │ - @ instruction: 0x0127612c │ │ │ │ - @ instruction: 0x0115d5d0 │ │ │ │ - tsteq r5, r4, lsl r6 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - tsteq r5, r4, lsr #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a73f8 <__cxa_atexit@plt+0x19b0ac> │ │ │ │ - ldr r3, [pc, #36] @ 1a7410 <__cxa_atexit@plt+0x19b0c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #20] @ 1a7414 <__cxa_atexit@plt+0x19b0c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - tsteq r5, r8, lsr #11 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01276b60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a7478 <__cxa_atexit@plt+0x19b12c> │ │ │ │ - ldr r3, [pc, #88] @ 1a749c <__cxa_atexit@plt+0x19b150> │ │ │ │ - ldr r2, [pc, #88] @ 1a74a0 <__cxa_atexit@plt+0x19b154> │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a6abc <__cxa_atexit@plt+0x19a770> │ │ │ │ + ldr r3, [pc, #128] @ 1a6ae4 <__cxa_atexit@plt+0x19a798> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 1a74a4 <__cxa_atexit@plt+0x19b158> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6aac <__cxa_atexit@plt+0x19a760> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a6acc <__cxa_atexit@plt+0x19a780> │ │ │ │ + ldr r7, [pc, #100] @ 1a6aec <__cxa_atexit@plt+0x19a7a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r7, [pc, #36] @ 1a74a8 <__cxa_atexit@plt+0x19b15c> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #32] @ 1a74ac <__cxa_atexit@plt+0x19b160> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1a6ae8 <__cxa_atexit@plt+0x19a79c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0x01276554 │ │ │ │ - tsteq r5, ip, lsl r5 │ │ │ │ - @ instruction: 0x01276520 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a74e4 <__cxa_atexit@plt+0x19b198> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a74ec <__cxa_atexit@plt+0x19b1a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01275e9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7520 <__cxa_atexit@plt+0x19b1d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1a7528 <__cxa_atexit@plt+0x19b1dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a75e8 <__cxa_atexit@plt+0x19b29c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01275e5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7560 <__cxa_atexit@plt+0x19b214> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a7568 <__cxa_atexit@plt+0x19b21c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01275e20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x0115e3d0 │ │ │ │ + @ instruction: 0x01276f28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a75c4 <__cxa_atexit@plt+0x19b278> │ │ │ │ - ldr r2, [pc, #64] @ 1a75d4 <__cxa_atexit@plt+0x19b288> │ │ │ │ + bcc 1a6b34 <__cxa_atexit@plt+0x19a7e8> │ │ │ │ + ldr r2, [pc, #44] @ 1a6b40 <__cxa_atexit@plt+0x19a7f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 1a75d8 <__cxa_atexit@plt+0x19b28c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01275dbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01276e9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a769c <__cxa_atexit@plt+0x19b350> │ │ │ │ - ldr r7, [pc, #200] @ 1a76c4 <__cxa_atexit@plt+0x19b378> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a6b70 <__cxa_atexit@plt+0x19a824> │ │ │ │ + ldr r7, [pc, #28] @ 1a6b80 <__cxa_atexit@plt+0x19a834> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1a7678 <__cxa_atexit@plt+0x19b32c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a7688 <__cxa_atexit@plt+0x19b33c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a76ac <__cxa_atexit@plt+0x19b360> │ │ │ │ - ldr r7, [pc, #168] @ 1a76d0 <__cxa_atexit@plt+0x19b384> │ │ │ │ - ldr lr, [pc, #168] @ 1a76d4 <__cxa_atexit@plt+0x19b388> │ │ │ │ - ldr sl, [pc, #168] @ 1a76d8 <__cxa_atexit@plt+0x19b38c> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1a6b84 <__cxa_atexit@plt+0x19a838> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1a76cc <__cxa_atexit@plt+0x19b380> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a6be0 <__cxa_atexit@plt+0x19a894> │ │ │ │ + ldr r3, [pc, #144] @ 1a6c34 <__cxa_atexit@plt+0x19a8e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1a6c28 <__cxa_atexit@plt+0x19a8dc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a6bfc <__cxa_atexit@plt+0x19a8b0> │ │ │ │ + ldr r3, [pc, #124] @ 1a6c40 <__cxa_atexit@plt+0x19a8f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6c28 <__cxa_atexit@plt+0x19a8dc> │ │ │ │ + ldr r7, [pc, #104] @ 1a6c44 <__cxa_atexit@plt+0x19a8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 1a6c1c <__cxa_atexit@plt+0x19a8d0> │ │ │ │ + ldr r3, [pc, #72] @ 1a6c30 <__cxa_atexit@plt+0x19a8e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6c28 <__cxa_atexit@plt+0x19a8dc> │ │ │ │ + b 1a6d0c <__cxa_atexit@plt+0x19a9c0> │ │ │ │ + ldr r3, [pc, #52] @ 1a6c38 <__cxa_atexit@plt+0x19a8ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6c28 <__cxa_atexit@plt+0x19a8dc> │ │ │ │ + ldr r7, [pc, #32] @ 1a6c3c <__cxa_atexit@plt+0x19a8f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a76c8 <__cxa_atexit@plt+0x19b37c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r5, r0, lsl r3 │ │ │ │ - smlawteq r7, r4, lr, r5 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x0127684c │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrdeq r6, [r7, -r8]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a7758 <__cxa_atexit@plt+0x19b40c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a776c <__cxa_atexit@plt+0x19b420> │ │ │ │ - ldr r2, [pc, #120] @ 1a7780 <__cxa_atexit@plt+0x19b434> │ │ │ │ - ldr lr, [pc, #120] @ 1a7784 <__cxa_atexit@plt+0x19b438> │ │ │ │ - ldr r8, [pc, #120] @ 1a7788 <__cxa_atexit@plt+0x19b43c> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 1a777c <__cxa_atexit@plt+0x19b430> │ │ │ │ + bne 1a6c80 <__cxa_atexit@plt+0x19a934> │ │ │ │ + ldr r3, [pc, #88] @ 1a6cbc <__cxa_atexit@plt+0x19a970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6cac <__cxa_atexit@plt+0x19a960> │ │ │ │ + ldr r7, [pc, #68] @ 1a6cc0 <__cxa_atexit@plt+0x19a974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r5, [r7, -r4]! │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1a77c8 <__cxa_atexit@plt+0x19b47c> │ │ │ │ - ldr r3, [pc, #44] @ 1a77d8 <__cxa_atexit@plt+0x19b48c> │ │ │ │ + b 1a6ca0 <__cxa_atexit@plt+0x19a954> │ │ │ │ + ldr r3, [pc, #44] @ 1a6cb4 <__cxa_atexit@plt+0x19a968> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ldr r5, [pc, #36] @ 1a77dc <__cxa_atexit@plt+0x19b490> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a77e0 <__cxa_atexit@plt+0x19b494> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6cac <__cxa_atexit@plt+0x19a960> │ │ │ │ + ldr r7, [pc, #24] @ 1a6cb8 <__cxa_atexit@plt+0x19a96c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawteq r7, ip, fp, r5 │ │ │ │ - tsteq r5, r8, ror #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1a75e8 <__cxa_atexit@plt+0x19b29c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7834 <__cxa_atexit@plt+0x19b4e8> │ │ │ │ - ldr r2, [pc, #36] @ 1a783c <__cxa_atexit@plt+0x19b4f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a7840 <__cxa_atexit@plt+0x19b4f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01275b58 │ │ │ │ - @ instruction: 0x01275b60 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlawteq r7, r8, r7, r6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x01276d38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a7894 <__cxa_atexit@plt+0x19b548> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1a789c <__cxa_atexit@plt+0x19b550> │ │ │ │ - ldr r1, [pc, #64] @ 1a78b8 <__cxa_atexit@plt+0x19b56c> │ │ │ │ - ldr r0, [pc, #64] @ 1a78bc <__cxa_atexit@plt+0x19b570> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - b c533dc <__cxa_atexit@plt+0xc47090> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a78a4 <__cxa_atexit@plt+0x19b558> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1a78b4 <__cxa_atexit@plt+0x19b568> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a6ce0 <__cxa_atexit@plt+0x19a994> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror r1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01275bbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 1a78e0 <__cxa_atexit@plt+0x19b594> │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - @ instruction: 0x01275aac │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x01276ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7924 <__cxa_atexit@plt+0x19b5d8> │ │ │ │ - ldr r3, [pc, #48] @ 1a7934 <__cxa_atexit@plt+0x19b5e8> │ │ │ │ - ldr r2, [pc, #48] @ 1a7938 <__cxa_atexit@plt+0x19b5ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #36] @ 1a793c <__cxa_atexit@plt+0x19b5f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r5, {r2, r3, r8, r9} │ │ │ │ - b ebaf9c <__cxa_atexit@plt+0xeaec50> │ │ │ │ - ldr r7, [pc, #20] @ 1a7940 <__cxa_atexit@plt+0x19b5f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a6d00 <__cxa_atexit@plt+0x19a9b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01275b30 │ │ │ │ - @ instruction: 0x0127609c │ │ │ │ - ldrsheq sp, [r5, -ip] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0x01276774 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1a7974 <__cxa_atexit@plt+0x19b628> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a6d44 <__cxa_atexit@plt+0x19a9f8> │ │ │ │ + ldr r3, [pc, #124] @ 1a6d9c <__cxa_atexit@plt+0x19aa50> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1a7978 <__cxa_atexit@plt+0x19b62c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6d80 <__cxa_atexit@plt+0x19aa34> │ │ │ │ + ldr r7, [pc, #104] @ 1a6da0 <__cxa_atexit@plt+0x19aa54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01275a1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1a79cc <__cxa_atexit@plt+0x19b680> │ │ │ │ - ldr r2, [pc, #52] @ 1a79d8 <__cxa_atexit@plt+0x19b68c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 1a79dc <__cxa_atexit@plt+0x19b690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebacfc <__cxa_atexit@plt+0xeae9b0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01275a68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 1a7a5c <__cxa_atexit@plt+0x19b710> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 1a6d94 <__cxa_atexit@plt+0x19aa48> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 1a7a48 <__cxa_atexit@plt+0x19b6fc> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 1a7a50 <__cxa_atexit@plt+0x19b704> │ │ │ │ - ldr r2, [pc, #64] @ 1a7a60 <__cxa_atexit@plt+0x19b714> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1a6d88 <__cxa_atexit@plt+0x19aa3c> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #44] @ 1a6d98 <__cxa_atexit@plt+0x19aa4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 1a7a64 <__cxa_atexit@plt+0x19b718> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebacfc <__cxa_atexit@plt+0xeae9b0> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6d80 <__cxa_atexit@plt+0x19aa34> │ │ │ │ + b 1a6e08 <__cxa_atexit@plt+0x19aabc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x012759ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1a7ab8 <__cxa_atexit@plt+0x19b76c> │ │ │ │ - ldr r2, [pc, #52] @ 1a7ac4 <__cxa_atexit@plt+0x19b778> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 1a7ac8 <__cxa_atexit@plt+0x19b77c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebacfc <__cxa_atexit@plt+0xeae9b0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x0127597c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x01276734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7b0c <__cxa_atexit@plt+0x19b7c0> │ │ │ │ - ldr r3, [pc, #48] @ 1a7b1c <__cxa_atexit@plt+0x19b7d0> │ │ │ │ - ldr r2, [pc, #48] @ 1a7b20 <__cxa_atexit@plt+0x19b7d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #36] @ 1a7b24 <__cxa_atexit@plt+0x19b7d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r5, {r2, r3, r8, r9} │ │ │ │ - b ebaf9c <__cxa_atexit@plt+0xeaec50> │ │ │ │ - ldr r7, [pc, #20] @ 1a7b28 <__cxa_atexit@plt+0x19b7dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01275948 │ │ │ │ - @ instruction: 0x01275eb8 │ │ │ │ - tsteq r5, r8, lsl pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1a7b5c <__cxa_atexit@plt+0x19b810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1a7b60 <__cxa_atexit@plt+0x19b814> │ │ │ │ + ldr r7, [pc, #12] @ 1a6dc0 <__cxa_atexit@plt+0x19aa74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01275834 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1a7bb4 <__cxa_atexit@plt+0x19b868> │ │ │ │ - ldr r2, [pc, #52] @ 1a7bc0 <__cxa_atexit@plt+0x19b874> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 1a7bc4 <__cxa_atexit@plt+0x19b878> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebaddc <__cxa_atexit@plt+0xeaea90> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - smlawbeq r7, r0, r8, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0x012766b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 1a7c44 <__cxa_atexit@plt+0x19b8f8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1a6dfc <__cxa_atexit@plt+0x19aab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 1a7c30 <__cxa_atexit@plt+0x19b8e4> │ │ │ │ - cmp r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 1a7c38 <__cxa_atexit@plt+0x19b8ec> │ │ │ │ - ldr r2, [pc, #64] @ 1a7c48 <__cxa_atexit@plt+0x19b8fc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 1a7c4c <__cxa_atexit@plt+0x19b900> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebaddc <__cxa_atexit@plt+0xeaea90> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6df4 <__cxa_atexit@plt+0x19aaa8> │ │ │ │ + b 1a6e08 <__cxa_atexit@plt+0x19aabc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x01275804 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1a7ca0 <__cxa_atexit@plt+0x19b954> │ │ │ │ - ldr r2, [pc, #52] @ 1a7cac <__cxa_atexit@plt+0x19b960> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #24] @ 1a7cb0 <__cxa_atexit@plt+0x19b964> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b ebaddc <__cxa_atexit@plt+0xeaea90> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01275794 │ │ │ │ - tsteq r5, ip, lsl #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1a7d08 <__cxa_atexit@plt+0x19b9bc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1a7d00 <__cxa_atexit@plt+0x19b9b4> │ │ │ │ - ldr r8, [pc, #40] @ 1a7d10 <__cxa_atexit@plt+0x19b9c4> │ │ │ │ - ldr r3, [pc, #40] @ 1a7d14 <__cxa_atexit@plt+0x19b9c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b cd1aac <__cxa_atexit@plt+0xcc5760> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #140] @ 1a6ea4 <__cxa_atexit@plt+0x19ab58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6e74 <__cxa_atexit@plt+0x19ab28> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7], #-8 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a6e90 <__cxa_atexit@plt+0x19ab44> │ │ │ │ + ldr r3, [pc, #76] @ 1a6ea8 <__cxa_atexit@plt+0x19ab5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6e80 <__cxa_atexit@plt+0x19ab34> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a4f5c <__cxa_atexit@plt+0x198c10> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ - @ instruction: 0x01275698 │ │ │ │ - tsteq r5, r4, lsr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1a7d58 <__cxa_atexit@plt+0x19ba0c> │ │ │ │ - ldr r7, [pc, #44] @ 1a7d68 <__cxa_atexit@plt+0x19ba1c> │ │ │ │ + ldr r7, [pc, #20] @ 1a6eac <__cxa_atexit@plt+0x19ab60> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 1a7d6c <__cxa_atexit@plt+0x19ba20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a7d70 <__cxa_atexit@plt+0x19ba24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01275638 │ │ │ │ - tsteq r5, r4, lsl #26 │ │ │ │ - @ instruction: 0x0115ccdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a7df4 <__cxa_atexit@plt+0x19baa8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #128] @ 1a7e1c <__cxa_atexit@plt+0x19bad0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1a7e04 <__cxa_atexit@plt+0x19bab8> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r2] │ │ │ │ - bne 1a7e10 <__cxa_atexit@plt+0x19bac4> │ │ │ │ - ldr lr, [pc, #92] @ 1a7e20 <__cxa_atexit@plt+0x19bad4> │ │ │ │ - ldr r1, [pc, #92] @ 1a7e24 <__cxa_atexit@plt+0x19bad8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 10d989c <__cxa_atexit@plt+0x10cd550> │ │ │ │ - ldr r7, [pc, #44] @ 1a7e28 <__cxa_atexit@plt+0x19badc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01275660 │ │ │ │ - tsteq r5, r8, asr ip │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffe0fc │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1a7e7c <__cxa_atexit@plt+0x19bb30> │ │ │ │ - ldr r2, [pc, #56] @ 1a7e88 <__cxa_atexit@plt+0x19bb3c> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1a7e8c <__cxa_atexit@plt+0x19bb40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 10d989c <__cxa_atexit@plt+0x10cd550> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012755b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1a7ee4 <__cxa_atexit@plt+0x19bb98> │ │ │ │ - ldr r2, [pc, #164] @ 1a7f5c <__cxa_atexit@plt+0x19bc10> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1a7f44 <__cxa_atexit@plt+0x19bbf8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1a7f0c <__cxa_atexit@plt+0x19bbc0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r2, [pc, #100] @ 1a7f50 <__cxa_atexit@plt+0x19bc04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1a7f44 <__cxa_atexit@plt+0x19bbf8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1a7ed8 <__cxa_atexit@plt+0x19bb8c> │ │ │ │ - ldr r2, [pc, #64] @ 1a7f54 <__cxa_atexit@plt+0x19bc08> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #28] @ 1a7f58 <__cxa_atexit@plt+0x19bc0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 10d989c <__cxa_atexit@plt+0x10cd550> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a6f0c <__cxa_atexit@plt+0x19abc0> │ │ │ │ + ldr r7, [pc, #56] @ 1a6f20 <__cxa_atexit@plt+0x19abd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r2, #4 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6f00 <__cxa_atexit@plt+0x19abb4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a4f5c <__cxa_atexit@plt+0x198c10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a6f24 <__cxa_atexit@plt+0x19abd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - strdeq r5, [r7, -r0]! │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ + @ instruction: 0xffffe070 │ │ │ │ + tsteq r5, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a6f6c <__cxa_atexit@plt+0x19ac20> │ │ │ │ + ldr r7, [pc, #52] @ 1a6f80 <__cxa_atexit@plt+0x19ac34> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - bne 1a7fb0 <__cxa_atexit@plt+0x19bc64> │ │ │ │ - ldr r2, [pc, #56] @ 1a7fbc <__cxa_atexit@plt+0x19bc70> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1a7fc0 <__cxa_atexit@plt+0x19bc74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 10d989c <__cxa_atexit@plt+0x10cd550> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - smlawbeq r7, r4, r4, r5 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bne 1a8014 <__cxa_atexit@plt+0x19bcc8> │ │ │ │ - ldr r2, [pc, #52] @ 1a8020 <__cxa_atexit@plt+0x19bcd4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #24] @ 1a8024 <__cxa_atexit@plt+0x19bcd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 10d989c <__cxa_atexit@plt+0x10cd550> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x01275420 │ │ │ │ - tsteq r5, r4, asr sl │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a6f60 <__cxa_atexit@plt+0x19ac14> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6f90 <__cxa_atexit@plt+0x19ac44> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a6f84 <__cxa_atexit@plt+0x19ac38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, r0, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1a807c <__cxa_atexit@plt+0x19bd30> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1a8074 <__cxa_atexit@plt+0x19bd28> │ │ │ │ - ldr r8, [pc, #40] @ 1a8084 <__cxa_atexit@plt+0x19bd38> │ │ │ │ - ldr r3, [pc, #40] @ 1a8088 <__cxa_atexit@plt+0x19bd3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b cd1aac <__cxa_atexit@plt+0xcc5760> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1a6fd0 <__cxa_atexit@plt+0x19ac84> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1a6fe4 <__cxa_atexit@plt+0x19ac98> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r7, #3 │ │ │ │ + ldrne r7, [pc, #272] @ 1a70d0 <__cxa_atexit@plt+0x19ad84> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + ldreq r7, [pc, #244] @ 1a70bc <__cxa_atexit@plt+0x19ad70> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #224] @ 1a70b8 <__cxa_atexit@plt+0x19ad6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl sl │ │ │ │ - @ instruction: 0x01275324 │ │ │ │ - @ instruction: 0x0115c9fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a70a8 <__cxa_atexit@plt+0x19ad5c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r7, [pc, #168] @ 1a70c0 <__cxa_atexit@plt+0x19ad74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r2, r3, #23 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r1, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #63 @ 0x3f │ │ │ │ + sub r2, r3, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, #140] @ 1a70c4 <__cxa_atexit@plt+0x19ad78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r3, #51 @ 0x33 │ │ │ │ + sub lr, r3, #43 @ 0x2b │ │ │ │ + ldr r9, [pc, #128] @ 1a70c8 <__cxa_atexit@plt+0x19ad7c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r3, #71 @ 0x47 │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + ldr r7, [pc, #92] @ 1a70cc <__cxa_atexit@plt+0x19ad80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + stmib r6, {r9, sl} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #76 @ 0x4c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + tsteq r5, r0, ror #29 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x012769a0 │ │ │ │ + @ instruction: 0x01276978 │ │ │ │ + @ instruction: 0x01276364 │ │ │ │ + @ instruction: 0x01276948 │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a80cc <__cxa_atexit@plt+0x19bd80> │ │ │ │ - ldr r7, [pc, #44] @ 1a80dc <__cxa_atexit@plt+0x19bd90> │ │ │ │ + bhi 1a7124 <__cxa_atexit@plt+0x19add8> │ │ │ │ + ldr r7, [pc, #64] @ 1a7134 <__cxa_atexit@plt+0x19ade8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 1a80e0 <__cxa_atexit@plt+0x19bd94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a80e4 <__cxa_atexit@plt+0x19bd98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a711c <__cxa_atexit@plt+0x19add0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a7138 <__cxa_atexit@plt+0x19adec> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r7, r4, r2, r5 │ │ │ │ - tsteq r5, ip, asr #19 │ │ │ │ - tsteq r5, r4, lsr #19 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0115dddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a8168 <__cxa_atexit@plt+0x19be1c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #128] @ 1a8190 <__cxa_atexit@plt+0x19be44> │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #252] @ 1a7258 <__cxa_atexit@plt+0x19af0c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1a8178 <__cxa_atexit@plt+0x19be2c> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r2] │ │ │ │ - bne 1a8184 <__cxa_atexit@plt+0x19be38> │ │ │ │ - ldr lr, [pc, #92] @ 1a8194 <__cxa_atexit@plt+0x19be48> │ │ │ │ - ldr r1, [pc, #92] @ 1a8198 <__cxa_atexit@plt+0x19be4c> │ │ │ │ + ldr lr, [pc, #248] @ 1a725c <__cxa_atexit@plt+0x19af10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 10d97bc <__cxa_atexit@plt+0x10cd470> │ │ │ │ - ldr r7, [pc, #44] @ 1a819c <__cxa_atexit@plt+0x19be50> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012752ec │ │ │ │ - tsteq r5, r0, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ + ldr r0, [pc, #244] @ 1a7260 <__cxa_atexit@plt+0x19af14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #240] @ 1a7264 <__cxa_atexit@plt+0x19af18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #236] @ 1a7268 <__cxa_atexit@plt+0x19af1c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #232] @ 1a726c <__cxa_atexit@plt+0x19af20> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r5] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a71c8 <__cxa_atexit@plt+0x19ae7c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a722c <__cxa_atexit@plt+0x19aee0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str lr, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a7240 <__cxa_atexit@plt+0x19aef4> │ │ │ │ str r7, [r5] │ │ │ │ - bne 1a81f0 <__cxa_atexit@plt+0x19bea4> │ │ │ │ - ldr r2, [pc, #56] @ 1a81fc <__cxa_atexit@plt+0x19beb0> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1a8200 <__cxa_atexit@plt+0x19beb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 10d97bc <__cxa_atexit@plt+0x10cd470> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01275244 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1a7184 <__cxa_atexit@plt+0x19ae38> │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1a8258 <__cxa_atexit@plt+0x19bf0c> │ │ │ │ - ldr r2, [pc, #164] @ 1a82d0 <__cxa_atexit@plt+0x19bf84> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + str r0, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1a82b8 <__cxa_atexit@plt+0x19bf6c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + beq 1a722c <__cxa_atexit@plt+0x19aee0> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1a8280 <__cxa_atexit@plt+0x19bf34> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r2, [pc, #100] @ 1a82c4 <__cxa_atexit@plt+0x19bf78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + bne 1a7238 <__cxa_atexit@plt+0x19aeec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r8, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1a82b8 <__cxa_atexit@plt+0x19bf6c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1a824c <__cxa_atexit@plt+0x19bf00> │ │ │ │ - ldr r2, [pc, #64] @ 1a82c8 <__cxa_atexit@plt+0x19bf7c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #28] @ 1a82cc <__cxa_atexit@plt+0x19bf80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 10d97bc <__cxa_atexit@plt+0x10cd470> │ │ │ │ + beq 1a722c <__cxa_atexit@plt+0x19aee0> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1a7238 <__cxa_atexit@plt+0x19aeec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1a7248 <__cxa_atexit@plt+0x19aefc> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str sl, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a7240 <__cxa_atexit@plt+0x19aef4> │ │ │ │ + str r7, [r5] │ │ │ │ + b 1a7184 <__cxa_atexit@plt+0x19ae38> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x0127517c │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1a8324 <__cxa_atexit@plt+0x19bfd8> │ │ │ │ - ldr r2, [pc, #56] @ 1a8330 <__cxa_atexit@plt+0x19bfe4> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1a8334 <__cxa_atexit@plt+0x19bfe8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 10d97bc <__cxa_atexit@plt+0x10cd470> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x01275110 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bne 1a8388 <__cxa_atexit@plt+0x19c03c> │ │ │ │ - ldr r2, [pc, #52] @ 1a8394 <__cxa_atexit@plt+0x19c048> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #24] @ 1a8398 <__cxa_atexit@plt+0x19c04c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 10d97bc <__cxa_atexit@plt+0x10cd470> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x012750ac │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a842c <__cxa_atexit@plt+0x19c0e0> │ │ │ │ - ands r7, r8, #3 │ │ │ │ - str r9, [r2, #-4] │ │ │ │ - beq 1a83d8 <__cxa_atexit@plt+0x19c08c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a83f0 <__cxa_atexit@plt+0x19c0a4> │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 1a83b8 <__cxa_atexit@plt+0x19c06c> │ │ │ │ - ldr r7, [pc, #124] @ 1a845c <__cxa_atexit@plt+0x19c110> │ │ │ │ - ldr r0, [r8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #36] @ 1a72a4 <__cxa_atexit@plt+0x19af58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a729c <__cxa_atexit@plt+0x19af50> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 1a8454 <__cxa_atexit@plt+0x19c108> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 1a8440 <__cxa_atexit@plt+0x19c0f4> │ │ │ │ - ldr r7, [pc, #76] @ 1a8460 <__cxa_atexit@plt+0x19c114> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a8458 <__cxa_atexit@plt+0x19c10c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r8, ror r6 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01274f94 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1a84ac <__cxa_atexit@plt+0x19c160> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1a84dc <__cxa_atexit@plt+0x19c190> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1a847c <__cxa_atexit@plt+0x19c130> │ │ │ │ - ldr r3, [pc, #96] @ 1a8500 <__cxa_atexit@plt+0x19c1b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + bne 1a72ec <__cxa_atexit@plt+0x19afa0> │ │ │ │ + ldr r3, [pc, #36] @ 1a72fc <__cxa_atexit@plt+0x19afb0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 1a84b0 <__cxa_atexit@plt+0x19c164> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1a84f0 <__cxa_atexit@plt+0x19c1a4> │ │ │ │ - ldr r7, [pc, #64] @ 1a8504 <__cxa_atexit@plt+0x19c1b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a72f4 <__cxa_atexit@plt+0x19afa8> │ │ │ │ + b 1a7308 <__cxa_atexit@plt+0x19afbc> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 1a8508 <__cxa_atexit@plt+0x19c1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a7358 <__cxa_atexit@plt+0x19b00c> │ │ │ │ + ldr r2, [pc, #88] @ 1a7374 <__cxa_atexit@plt+0x19b028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1a7360 <__cxa_atexit@plt+0x19b014> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #60] @ 1a7378 <__cxa_atexit@plt+0x19b02c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a736c <__cxa_atexit@plt+0x19b020> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01274ee8 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #36] @ 1a73bc <__cxa_atexit@plt+0x19b070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a73b4 <__cxa_atexit@plt+0x19b068> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a854c <__cxa_atexit@plt+0x19c200> │ │ │ │ - ldr r7, [pc, #48] @ 1a8560 <__cxa_atexit@plt+0x19c214> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a744c <__cxa_atexit@plt+0x19b100> │ │ │ │ + ldr r7, [pc, #144] @ 1a7470 <__cxa_atexit@plt+0x19b124> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7434 <__cxa_atexit@plt+0x19b0e8> │ │ │ │ + ldr r7, [pc, #128] @ 1a7474 <__cxa_atexit@plt+0x19b128> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a745c <__cxa_atexit@plt+0x19b110> │ │ │ │ + ldr r7, [pc, #108] @ 1a7478 <__cxa_atexit@plt+0x19b12c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a7444 <__cxa_atexit@plt+0x19b0f8> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 1a8564 <__cxa_atexit@plt+0x19c218> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1a8568 <__cxa_atexit@plt+0x19c21c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1a7480 <__cxa_atexit@plt+0x19b134> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1a747c <__cxa_atexit@plt+0x19b130> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01274e48 │ │ │ │ - tsteq r5, ip, asr r5 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + tsteq r5, r4, lsr #21 │ │ │ │ + @ instruction: 0x0115dab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 1a83a8 <__cxa_atexit@plt+0x19c05c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #88] @ 1a74f0 <__cxa_atexit@plt+0x19b1a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a85c4 <__cxa_atexit@plt+0x19c278> │ │ │ │ - ldr r7, [pc, #48] @ 1a85d8 <__cxa_atexit@plt+0x19c28c> │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a74e0 <__cxa_atexit@plt+0x19b194> │ │ │ │ + ldr r7, [pc, #68] @ 1a74f4 <__cxa_atexit@plt+0x19b1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a74d8 <__cxa_atexit@plt+0x19b18c> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 1a85dc <__cxa_atexit@plt+0x19c290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1a85e0 <__cxa_atexit@plt+0x19c294> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 1a7150 <__cxa_atexit@plt+0x19ae04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a74f8 <__cxa_atexit@plt+0x19b1ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r4, [r7, -r0]! │ │ │ │ - tsteq r5, r8, ror #9 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1a8618 <__cxa_atexit@plt+0x19c2cc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 1a861c <__cxa_atexit@plt+0x19c2d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #12] @ 1a7518 <__cxa_atexit@plt+0x19b1cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01274d90 │ │ │ │ - smlawbeq r7, ip, sp, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a8660 <__cxa_atexit@plt+0x19c314> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1a8668 <__cxa_atexit@plt+0x19c31c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #32] @ 1a866c <__cxa_atexit@plt+0x19c320> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01274d2c │ │ │ │ - strdeq r4, [r7, -r0]! │ │ │ │ + @ instruction: 0x01275fe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a86b4 <__cxa_atexit@plt+0x19c368> │ │ │ │ - ldr r3, [pc, #44] @ 1a86bc <__cxa_atexit@plt+0x19c370> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a757c <__cxa_atexit@plt+0x19b230> │ │ │ │ + ldr r3, [pc, #80] @ 1a758c <__cxa_atexit@plt+0x19b240> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ 1a86c0 <__cxa_atexit@plt+0x19c374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a7558 <__cxa_atexit@plt+0x19b20c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a7568 <__cxa_atexit@plt+0x19b21c> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + b 1a73cc <__cxa_atexit@plt+0x19b080> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1a7594 <__cxa_atexit@plt+0x19b248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a7590 <__cxa_atexit@plt+0x19b244> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01274ce0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + tsteq r5, ip, lsl #19 │ │ │ │ + smlawbeq r7, r0, pc, r5 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1a86fc <__cxa_atexit@plt+0x19c3b0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 1a8714 <__cxa_atexit@plt+0x19c3c8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1a8710 <__cxa_atexit@plt+0x19c3c4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a75b8 <__cxa_atexit@plt+0x19b26c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a73cc <__cxa_atexit@plt+0x19b080> │ │ │ │ + ldr r7, [pc, #12] @ 1a75cc <__cxa_atexit@plt+0x19b280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, r8, ip, r4 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1a8740 <__cxa_atexit@plt+0x19c3f4> │ │ │ │ - ldr r7, [pc, #124] @ 1a87b0 <__cxa_atexit@plt+0x19c464> │ │ │ │ + @ instruction: 0x01275f30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1a73cc <__cxa_atexit@plt+0x19b080> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7640 <__cxa_atexit@plt+0x19b2f4> │ │ │ │ + ldr r3, [pc, #80] @ 1a7650 <__cxa_atexit@plt+0x19b304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a761c <__cxa_atexit@plt+0x19b2d0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a762c <__cxa_atexit@plt+0x19b2e0> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + b 1a73cc <__cxa_atexit@plt+0x19b080> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1a7658 <__cxa_atexit@plt+0x19b30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 1a87a8 <__cxa_atexit@plt+0x19c45c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1a8788 <__cxa_atexit@plt+0x19c43c> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne 1a8794 <__cxa_atexit@plt+0x19c448> │ │ │ │ - ldr r3, [pc, #60] @ 1a87ac <__cxa_atexit@plt+0x19c460> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1a7654 <__cxa_atexit@plt+0x19b308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + tsteq r5, r8, asr #17 │ │ │ │ + @ instruction: 0x01275ebc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a76f8 <__cxa_atexit@plt+0x19b3ac> │ │ │ │ + ldr r3, [pc, #140] @ 1a7708 <__cxa_atexit@plt+0x19b3bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a76dc <__cxa_atexit@plt+0x19b390> │ │ │ │ + ldr r7, [pc, #116] @ 1a770c <__cxa_atexit@plt+0x19b3c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a76ec <__cxa_atexit@plt+0x19b3a0> │ │ │ │ + ldr r1, [pc, #80] @ 1a7710 <__cxa_atexit@plt+0x19b3c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a7714 <__cxa_atexit@plt+0x19b3c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, ip, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 1a7778 <__cxa_atexit@plt+0x19b42c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a776c <__cxa_atexit@plt+0x19b420> │ │ │ │ + ldr r2, [pc, #44] @ 1a777c <__cxa_atexit@plt+0x19b430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a87b4 <__cxa_atexit@plt+0x19c468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a77a8 <__cxa_atexit@plt+0x19b45c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a77dc <__cxa_atexit@plt+0x19b490> │ │ │ │ + ldr r3, [pc, #36] @ 1a77ec <__cxa_atexit@plt+0x19b4a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a77e4 <__cxa_atexit@plt+0x19b498> │ │ │ │ + b 1a77f8 <__cxa_atexit@plt+0x19b4ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a785c <__cxa_atexit@plt+0x19b510> │ │ │ │ + ldr r3, [pc, #224] @ 1a78f8 <__cxa_atexit@plt+0x19b5ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1a7888 <__cxa_atexit@plt+0x19b53c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a78b8 <__cxa_atexit@plt+0x19b56c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a78d8 <__cxa_atexit@plt+0x19b58c> │ │ │ │ + ldr r7, [pc, #180] @ 1a78fc <__cxa_atexit@plt+0x19b5b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a78cc <__cxa_atexit@plt+0x19b580> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r2, [pc, #136] @ 1a78ec <__cxa_atexit@plt+0x19b5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a7890 <__cxa_atexit@plt+0x19b544> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a78a4 <__cxa_atexit@plt+0x19b558> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 1a78f4 <__cxa_atexit@plt+0x19b5a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01274c5c │ │ │ │ - strdeq r4, [r7, -r0]! │ │ │ │ + ldr r7, [pc, #68] @ 1a78f0 <__cxa_atexit@plt+0x19b5a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 1a7904 <__cxa_atexit@plt+0x19b5b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1a7900 <__cxa_atexit@plt+0x19b5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0x01275e6c │ │ │ │ + smlawbeq r7, r4, lr, r5 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + tsteq r5, r0, asr #12 │ │ │ │ + @ instruction: 0x01275e60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1a87f0 <__cxa_atexit@plt+0x19c4a4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 1a8808 <__cxa_atexit@plt+0x19c4bc> │ │ │ │ + bne 1a794c <__cxa_atexit@plt+0x19b600> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a796c <__cxa_atexit@plt+0x19b620> │ │ │ │ + ldr r7, [pc, #72] @ 1a7980 <__cxa_atexit@plt+0x19b634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7960 <__cxa_atexit@plt+0x19b614> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r7, [pc, #52] @ 1a7988 <__cxa_atexit@plt+0x19b63c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a7984 <__cxa_atexit@plt+0x19b638> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, ip, lsr #11 │ │ │ │ + smlawteq r7, ip, sp, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a79c0 <__cxa_atexit@plt+0x19b674> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a79c4 <__cxa_atexit@plt+0x19b678> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r7, r0, sp, r5 │ │ │ │ + @ instruction: 0x01275d74 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7a0c <__cxa_atexit@plt+0x19b6c0> │ │ │ │ + ldr r7, [pc, #52] @ 1a7a1c <__cxa_atexit@plt+0x19b6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7a00 <__cxa_atexit@plt+0x19b6b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a7a20 <__cxa_atexit@plt+0x19b6d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1a7a74 <__cxa_atexit@plt+0x19b728> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr lr, [pc, #196] @ 1a7b1c <__cxa_atexit@plt+0x19b7d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a7abc <__cxa_atexit@plt+0x19b770> │ │ │ │ + b 1a7b2c <__cxa_atexit@plt+0x19b7e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a7ac4 <__cxa_atexit@plt+0x19b778> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ 1a7b10 <__cxa_atexit@plt+0x19b7c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1a8804 <__cxa_atexit@plt+0x19c4b8> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a7abc <__cxa_atexit@plt+0x19b770> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a7ad4 <__cxa_atexit@plt+0x19b788> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1a7ae8 <__cxa_atexit@plt+0x19b79c> │ │ │ │ + ldr r7, [pc, #104] @ 1a7b18 <__cxa_atexit@plt+0x19b7cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1a7a80 <__cxa_atexit@plt+0x19b734> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 1a7aa8 <__cxa_atexit@plt+0x19b75c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + bne 1a7b00 <__cxa_atexit@plt+0x19b7b4> │ │ │ │ + ldr r7, [pc, #28] @ 1a7b14 <__cxa_atexit@plt+0x19b7c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1a7b20 <__cxa_atexit@plt+0x19b7d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x01275c20 │ │ │ │ + @ instruction: 0x01275c6c │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01275c18 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a7b48 <__cxa_atexit@plt+0x19b7fc> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1a7b5c <__cxa_atexit@plt+0x19b810> │ │ │ │ + ldr r7, [pc, #92] @ 1a7bac <__cxa_atexit@plt+0x19b860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01274b94 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ + bne 1a7b98 <__cxa_atexit@plt+0x19b84c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt 1a7b48 <__cxa_atexit@plt+0x19b7fc> │ │ │ │ + bne 1a7b98 <__cxa_atexit@plt+0x19b84c> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt 1a7b48 <__cxa_atexit@plt+0x19b7fc> │ │ │ │ + bne 1a7b98 <__cxa_atexit@plt+0x19b84c> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1a7668 <__cxa_atexit@plt+0x19b31c> │ │ │ │ + ldr r7, [pc, #16] @ 1a7bb0 <__cxa_atexit@plt+0x19b864> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + smlawteq r7, ip, fp, r5 │ │ │ │ + smlawbeq r7, r0, fp, r5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1a7bec <__cxa_atexit@plt+0x19b8a0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1a7c00 <__cxa_atexit@plt+0x19b8b4> │ │ │ │ + ldr r7, [pc, #76] @ 1a7c2c <__cxa_atexit@plt+0x19b8e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 1a7bd8 <__cxa_atexit@plt+0x19b88c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 1a7c18 <__cxa_atexit@plt+0x19b8cc> │ │ │ │ + ldr r7, [pc, #24] @ 1a7c28 <__cxa_atexit@plt+0x19b8dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a7c30 <__cxa_atexit@plt+0x19b8e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01275b08 │ │ │ │ + @ instruction: 0x01275b3c │ │ │ │ + @ instruction: 0x01275b00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a885c <__cxa_atexit@plt+0x19c510> │ │ │ │ - ldr r3, [pc, #64] @ 1a8874 <__cxa_atexit@plt+0x19c528> │ │ │ │ - ldr r2, [pc, #64] @ 1a8878 <__cxa_atexit@plt+0x19c52c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a7c90 <__cxa_atexit@plt+0x19b944> │ │ │ │ + ldr r7, [pc, #96] @ 1a7cb4 <__cxa_atexit@plt+0x19b968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7ca0 <__cxa_atexit@plt+0x19b954> │ │ │ │ + ldr r7, [pc, #76] @ 1a7cb8 <__cxa_atexit@plt+0x19b96c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7c84 <__cxa_atexit@plt+0x19b938> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a887c <__cxa_atexit@plt+0x19c530> │ │ │ │ + ldr r7, [pc, #40] @ 1a7cc0 <__cxa_atexit@plt+0x19b974> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a7cbc <__cxa_atexit@plt+0x19b970> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - tsteq r5, r4, asr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + tsteq r5, r8, ror r2 │ │ │ │ + tsteq r5, ip, lsl #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a7cf8 <__cxa_atexit@plt+0x19b9ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a7cfc <__cxa_atexit@plt+0x19b9b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012756b8 │ │ │ │ + @ instruction: 0x012756b4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a88b4 <__cxa_atexit@plt+0x19c568> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a88bc <__cxa_atexit@plt+0x19c570> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1a7d5c <__cxa_atexit@plt+0x19ba10> │ │ │ │ + ldr r7, [pc, #108] @ 1a7d8c <__cxa_atexit@plt+0x19ba40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7d6c <__cxa_atexit@plt+0x19ba20> │ │ │ │ + ldr r7, [pc, #88] @ 1a7d90 <__cxa_atexit@plt+0x19ba44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a7d50 <__cxa_atexit@plt+0x19ba04> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a7d98 <__cxa_atexit@plt+0x19ba4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 1a7d7c <__cxa_atexit@plt+0x19ba30> │ │ │ │ + ldr r7, [pc, #32] @ 1a7d94 <__cxa_atexit@plt+0x19ba48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r7, ip, sl, r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + tsteq r5, ip, lsr #3 │ │ │ │ + tsteq r5, r0, asr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a88ec <__cxa_atexit@plt+0x19c5a0> │ │ │ │ - ldr r3, [pc, #28] @ 1a88fc <__cxa_atexit@plt+0x19c5b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b c5327c <__cxa_atexit@plt+0xc46f30> │ │ │ │ - ldr r7, [pc, #12] @ 1a8900 <__cxa_atexit@plt+0x19c5b4> │ │ │ │ + bhi 1a7df8 <__cxa_atexit@plt+0x19baac> │ │ │ │ + ldr r7, [pc, #96] @ 1a7e1c <__cxa_atexit@plt+0x19bad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7e08 <__cxa_atexit@plt+0x19babc> │ │ │ │ + ldr r7, [pc, #76] @ 1a7e20 <__cxa_atexit@plt+0x19bad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7dec <__cxa_atexit@plt+0x19baa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1a7e28 <__cxa_atexit@plt+0x19badc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a7e24 <__cxa_atexit@plt+0x19bad8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, ip, asr #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1a8924 <__cxa_atexit@plt+0x19c5d8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b c532fc <__cxa_atexit@plt+0xc46fb0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ + tsteq r5, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1a8958 <__cxa_atexit@plt+0x19c60c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 1a895c <__cxa_atexit@plt+0x19c610> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r2, [pc, #36] @ 1a7e60 <__cxa_atexit@plt+0x19bb14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a7e64 <__cxa_atexit@plt+0x19bb18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01274a38 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - bne 1a89d8 <__cxa_atexit@plt+0x19c68c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 1a89e4 <__cxa_atexit@plt+0x19c698> │ │ │ │ - ldr lr, [pc, #108] @ 1a8a04 <__cxa_atexit@plt+0x19c6b8> │ │ │ │ - ldr r9, [pc, #108] @ 1a8a08 <__cxa_atexit@plt+0x19c6bc> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r2, r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r6, [pc, #64] @ 1a8a0c <__cxa_atexit@plt+0x19c6c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - b c5344c <__cxa_atexit@plt+0xc47100> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1a8a00 <__cxa_atexit@plt+0x19c6b4> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0x01274a60 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 1a8a7c <__cxa_atexit@plt+0x19c730> │ │ │ │ - ldr lr, [pc, #92] @ 1a8a94 <__cxa_atexit@plt+0x19c748> │ │ │ │ - ldr r9, [pc, #92] @ 1a8a98 <__cxa_atexit@plt+0x19c74c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - stm r5, {r3, lr} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #40] @ 1a8a9c <__cxa_atexit@plt+0x19c750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b c5344c <__cxa_atexit@plt+0xc47100> │ │ │ │ - ldr r3, [pc, #28] @ 1a8aa0 <__cxa_atexit@plt+0x19c754> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x012749b8 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #176] @ 1a8b64 <__cxa_atexit@plt+0x19c818> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 1a8b34 <__cxa_atexit@plt+0x19c7e8> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bne 1a8b3c <__cxa_atexit@plt+0x19c7f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 1a8b48 <__cxa_atexit@plt+0x19c7fc> │ │ │ │ - ldr lr, [pc, #120] @ 1a8b6c <__cxa_atexit@plt+0x19c820> │ │ │ │ - ldr r9, [pc, #120] @ 1a8b70 <__cxa_atexit@plt+0x19c824> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r3, r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r6, [pc, #76] @ 1a8b74 <__cxa_atexit@plt+0x19c828> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - b c5344c <__cxa_atexit@plt+0xc47100> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01275554 │ │ │ │ + @ instruction: 0x01275548 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a7ec4 <__cxa_atexit@plt+0x19bb78> │ │ │ │ + ldr r7, [pc, #96] @ 1a7ee8 <__cxa_atexit@plt+0x19bb9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a7ed4 <__cxa_atexit@plt+0x19bb88> │ │ │ │ + ldr r7, [pc, #76] @ 1a7eec <__cxa_atexit@plt+0x19bba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7eb8 <__cxa_atexit@plt+0x19bb6c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ 1a7ef4 <__cxa_atexit@plt+0x19bba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 1a8b68 <__cxa_atexit@plt+0x19c81c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0x01274904 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1a7ef0 <__cxa_atexit@plt+0x19bba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - bne 1a8bf0 <__cxa_atexit@plt+0x19c8a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 1a8bfc <__cxa_atexit@plt+0x19c8b0> │ │ │ │ - ldr lr, [pc, #108] @ 1a8c1c <__cxa_atexit@plt+0x19c8d0> │ │ │ │ - ldr r9, [pc, #108] @ 1a8c20 <__cxa_atexit@plt+0x19c8d4> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r2, r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r6, [pc, #64] @ 1a8c24 <__cxa_atexit@plt+0x19c8d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - b c5344c <__cxa_atexit@plt+0xc47100> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1a8c18 <__cxa_atexit@plt+0x19c8cc> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0x01274848 │ │ │ │ - @ instruction: 0x0115be94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a7f80 <__cxa_atexit@plt+0x19bc34> │ │ │ │ + ldr r7, [pc, #96] @ 1a7fa4 <__cxa_atexit@plt+0x19bc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a8c68 <__cxa_atexit@plt+0x19c91c> │ │ │ │ - ldr r3, [pc, #44] @ 1a8c78 <__cxa_atexit@plt+0x19c92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ldr r5, [pc, #36] @ 1a8c7c <__cxa_atexit@plt+0x19c930> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a8c80 <__cxa_atexit@plt+0x19c934> │ │ │ │ + bhi 1a7f90 <__cxa_atexit@plt+0x19bc44> │ │ │ │ + ldr r7, [pc, #76] @ 1a7fa8 <__cxa_atexit@plt+0x19bc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a7f74 <__cxa_atexit@plt+0x19bc28> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1a7fb0 <__cxa_atexit@plt+0x19bc64> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a7fac <__cxa_atexit@plt+0x19bc60> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + tsteq r5, r8, lsl #31 │ │ │ │ + tsteq r5, ip, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0127472c │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ - tsteq r5, ip, lsr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a8cb0 <__cxa_atexit@plt+0x19c964> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ea9b0c <__cxa_atexit@plt+0xe9d7c0> │ │ │ │ - ldr r7, [pc, #8] @ 1a8cc0 <__cxa_atexit@plt+0x19c974> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x01274d00 │ │ │ │ - tsteq r5, ip, lsl #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a803c <__cxa_atexit@plt+0x19bcf0> │ │ │ │ + ldr r7, [pc, #108] @ 1a806c <__cxa_atexit@plt+0x19bd20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a8d04 <__cxa_atexit@plt+0x19c9b8> │ │ │ │ - ldr r3, [pc, #44] @ 1a8d14 <__cxa_atexit@plt+0x19c9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ldr r5, [pc, #36] @ 1a8d18 <__cxa_atexit@plt+0x19c9cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ + bhi 1a804c <__cxa_atexit@plt+0x19bd00> │ │ │ │ + ldr r7, [pc, #88] @ 1a8070 <__cxa_atexit@plt+0x19bd24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a8030 <__cxa_atexit@plt+0x19bce4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a8d1c <__cxa_atexit@plt+0x19c9d0> │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a8078 <__cxa_atexit@plt+0x19bd2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1a8074 <__cxa_atexit@plt+0x19bd28> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01274690 │ │ │ │ - @ instruction: 0x0115bdd8 │ │ │ │ - @ instruction: 0x0115bdb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b b815c4 <__cxa_atexit@plt+0xb75278> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffa10 │ │ │ │ + tsteq r5, ip, asr #29 │ │ │ │ + @ instruction: 0x0115cef4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a80b0 <__cxa_atexit@plt+0x19bd64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a80b4 <__cxa_atexit@plt+0x19bd68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01275304 │ │ │ │ + strdeq r5, [r7, -r8]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a8d78 <__cxa_atexit@plt+0x19ca2c> │ │ │ │ - ldr r3, [pc, #44] @ 1a8d88 <__cxa_atexit@plt+0x19ca3c> │ │ │ │ + bhi 1a8154 <__cxa_atexit@plt+0x19be08> │ │ │ │ + ldr r3, [pc, #140] @ 1a8164 <__cxa_atexit@plt+0x19be18> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1a8d8c <__cxa_atexit@plt+0x19ca40> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a8138 <__cxa_atexit@plt+0x19bdec> │ │ │ │ + ldr r7, [pc, #116] @ 1a8168 <__cxa_atexit@plt+0x19be1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8148 <__cxa_atexit@plt+0x19bdfc> │ │ │ │ + ldr r1, [pc, #80] @ 1a816c <__cxa_atexit@plt+0x19be20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a8d90 <__cxa_atexit@plt+0x19ca44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a8170 <__cxa_atexit@plt+0x19be24> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0127461c │ │ │ │ - tsteq r5, ip, ror #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, r0, ror #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1a8db8 <__cxa_atexit@plt+0x19ca6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 1a81d4 <__cxa_atexit@plt+0x19be88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a81c8 <__cxa_atexit@plt+0x19be7c> │ │ │ │ + ldr r2, [pc, #44] @ 1a81d8 <__cxa_atexit@plt+0x19be8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a8dfc <__cxa_atexit@plt+0x19cab0> │ │ │ │ - ldr r3, [pc, #36] @ 1a8e08 <__cxa_atexit@plt+0x19cabc> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 1a8204 <__cxa_atexit@plt+0x19beb8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 1a8e78 <__cxa_atexit@plt+0x19cb2c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1a8238 <__cxa_atexit@plt+0x19beec> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1a8254 <__cxa_atexit@plt+0x19bf08> │ │ │ │ + ldr r7, [pc, #76] @ 1a8278 <__cxa_atexit@plt+0x19bf2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 1a8274 <__cxa_atexit@plt+0x19bf28> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq 1a8e64 <__cxa_atexit@plt+0x19cb18> │ │ │ │ - cmp r3, #2 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 1a8e6c <__cxa_atexit@plt+0x19cb20> │ │ │ │ - ldr r3, [pc, #48] @ 1a8e7c <__cxa_atexit@plt+0x19cb30> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8268 <__cxa_atexit@plt+0x19bf1c> │ │ │ │ + b 1a8284 <__cxa_atexit@plt+0x19bf38> │ │ │ │ + ldr r7, [pc, #20] @ 1a8270 <__cxa_atexit@plt+0x19bf24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01275134 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01275160 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a82bc <__cxa_atexit@plt+0x19bf70> │ │ │ │ + ldr r3, [pc, #128] @ 1a8324 <__cxa_atexit@plt+0x19bfd8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a82e8 <__cxa_atexit@plt+0x19bf9c> │ │ │ │ + b 1a8330 <__cxa_atexit@plt+0x19bfe4> │ │ │ │ + ldr r2, [pc, #84] @ 1a8318 <__cxa_atexit@plt+0x19bfcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a82f0 <__cxa_atexit@plt+0x19bfa4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a8304 <__cxa_atexit@plt+0x19bfb8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #40] @ 1a8320 <__cxa_atexit@plt+0x19bfd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a831c <__cxa_atexit@plt+0x19bfd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + smlawbeq r7, r0, r0, r5 │ │ │ │ + @ instruction: 0x01275098 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - bne 1a8ec0 <__cxa_atexit@plt+0x19cb74> │ │ │ │ - ldr r3, [pc, #36] @ 1a8ecc <__cxa_atexit@plt+0x19cb80> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ + bne 1a8388 <__cxa_atexit@plt+0x19c03c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a8f08 <__cxa_atexit@plt+0x19cbbc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1a8f10 <__cxa_atexit@plt+0x19cbc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01274478 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1a83a8 <__cxa_atexit@plt+0x19c05c> │ │ │ │ + ldr r7, [pc, #132] @ 1a83dc <__cxa_atexit@plt+0x19c090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a8f50 <__cxa_atexit@plt+0x19cc04> │ │ │ │ - ldr r7, [pc, #44] @ 1a8f60 <__cxa_atexit@plt+0x19cc14> │ │ │ │ + bhi 1a83c0 <__cxa_atexit@plt+0x19c074> │ │ │ │ + ldr r7, [pc, #112] @ 1a83e0 <__cxa_atexit@plt+0x19c094> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #32] @ 1a8f64 <__cxa_atexit@plt+0x19cc18> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a839c <__cxa_atexit@plt+0x19c050> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r7, [pc, #92] @ 1a83ec <__cxa_atexit@plt+0x19c0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a8f68 <__cxa_atexit@plt+0x19cc1c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1a83e8 <__cxa_atexit@plt+0x19c09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1a83e4 <__cxa_atexit@plt+0x19c098> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01274440 │ │ │ │ - @ instruction: 0x0115bb98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xfffff6b8 │ │ │ │ + tsteq r5, r8, asr fp │ │ │ │ + tsteq r5, r8, lsl #23 │ │ │ │ + strdeq r4, [r7, -ip]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - bne 1a9014 <__cxa_atexit@plt+0x19ccc8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr fp, [pc, #180] @ 1a9050 <__cxa_atexit@plt+0x19cd04> │ │ │ │ - ldr r8, [pc, #180] @ 1a9054 <__cxa_atexit@plt+0x19cd08> │ │ │ │ - mov r1, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, r6, r1 │ │ │ │ - add ip, r3, #20 │ │ │ │ - cmp r9, ip │ │ │ │ - bcc 1a9030 <__cxa_atexit@plt+0x19cce4> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - beq 1a9020 <__cxa_atexit@plt+0x19ccd4> │ │ │ │ - add lr, r0, #20 │ │ │ │ - add sl, r0, #4 │ │ │ │ - add r1, r1, #20 │ │ │ │ - mov r0, lr │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 1a8fac <__cxa_atexit@plt+0x19cc60> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r6, r6, r1 │ │ │ │ - sub sl, r6, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, sl │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r2, [pc, #36] @ 1a8424 <__cxa_atexit@plt+0x19c0d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a8428 <__cxa_atexit@plt+0x19c0dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01274f90 │ │ │ │ + smlawbeq r7, r4, pc, r4 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a84c4 <__cxa_atexit@plt+0x19c178> │ │ │ │ + ldr r3, [pc, #136] @ 1a84d4 <__cxa_atexit@plt+0x19c188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a84a8 <__cxa_atexit@plt+0x19c15c> │ │ │ │ + ldr r7, [pc, #112] @ 1a84d8 <__cxa_atexit@plt+0x19c18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a84b8 <__cxa_atexit@plt+0x19c16c> │ │ │ │ + ldr r2, [pc, #76] @ 1a84dc <__cxa_atexit@plt+0x19c190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, ip │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 1a9058 <__cxa_atexit@plt+0x19cd0c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r3, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, ip │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r7, [pc, #20] @ 1a84e0 <__cxa_atexit@plt+0x19c194> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + tsteq r5, r4, ror sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 1a9174 <__cxa_atexit@plt+0x19ce28> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r8, [pc, #268] @ 1a9190 <__cxa_atexit@plt+0x19ce44> │ │ │ │ - ldr r9, [pc, #268] @ 1a9194 <__cxa_atexit@plt+0x19ce48> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldmib r5, {r0, ip} │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - add lr, r1, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r0, r3, ip} │ │ │ │ - add fp, r5, #4 │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 1a9140 <__cxa_atexit@plt+0x19cdf4> │ │ │ │ - cmp r0, #2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 1a8544 <__cxa_atexit@plt+0x19c1f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8538 <__cxa_atexit@plt+0x19c1ec> │ │ │ │ + ldr r2, [pc, #44] @ 1a8548 <__cxa_atexit@plt+0x19c1fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bne 1a912c <__cxa_atexit@plt+0x19cde0> │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, r6, r1 │ │ │ │ - add r2, r0, #40 @ 0x28 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 1a9154 <__cxa_atexit@plt+0x19ce08> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, r0, #4 │ │ │ │ - str ip, [r0, #40] @ 0x28 │ │ │ │ - str r9, [r0, #24]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r0, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - beq 1a9140 <__cxa_atexit@plt+0x19cdf4> │ │ │ │ - add r1, r1, #20 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 1a90d0 <__cxa_atexit@plt+0x19cd84> │ │ │ │ - add r7, r6, r1 │ │ │ │ - add r2, r7, #20 │ │ │ │ - add r1, r7, #4 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r5, fp │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 1a9198 <__cxa_atexit@plt+0x19ce4c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r3, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r6, [pc, #32] @ 1a919c <__cxa_atexit@plt+0x19ce50> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - bne 1a9248 <__cxa_atexit@plt+0x19cefc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr fp, [pc, #180] @ 1a9284 <__cxa_atexit@plt+0x19cf38> │ │ │ │ - ldr r8, [pc, #180] @ 1a9288 <__cxa_atexit@plt+0x19cf3c> │ │ │ │ - mov r1, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, r6, r1 │ │ │ │ - add ip, r3, #20 │ │ │ │ - cmp r9, ip │ │ │ │ - bcc 1a9264 <__cxa_atexit@plt+0x19cf18> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - beq 1a9254 <__cxa_atexit@plt+0x19cf08> │ │ │ │ - add lr, r0, #20 │ │ │ │ - add sl, r0, #4 │ │ │ │ - add r1, r1, #20 │ │ │ │ - mov r0, lr │ │ │ │ - cmp r2, #2 │ │ │ │ + ldr r3, [pc, #24] @ 1a8574 <__cxa_atexit@plt+0x19c228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 1a91e0 <__cxa_atexit@plt+0x19ce94> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r6, r6, r1 │ │ │ │ - sub sl, r6, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, sl │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1a85a8 <__cxa_atexit@plt+0x19c25c> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1a85c4 <__cxa_atexit@plt+0x19c278> │ │ │ │ + ldr r7, [pc, #76] @ 1a85e8 <__cxa_atexit@plt+0x19c29c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 1a85e4 <__cxa_atexit@plt+0x19c298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a85d8 <__cxa_atexit@plt+0x19c28c> │ │ │ │ + b 1a85f4 <__cxa_atexit@plt+0x19c2a8> │ │ │ │ + ldr r7, [pc, #20] @ 1a85e0 <__cxa_atexit@plt+0x19c294> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, ip │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 1a928c <__cxa_atexit@plt+0x19cf40> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r3, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, ip │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a92d0 <__cxa_atexit@plt+0x19cf84> │ │ │ │ - ldr r1, [pc, #40] @ 1a92dc <__cxa_atexit@plt+0x19cf90> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + smlawteq r7, r0, sp, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r4, [r7, -r4]! @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a8668 <__cxa_atexit@plt+0x19c31c> │ │ │ │ + ldr r1, [pc, #220] @ 1a86f0 <__cxa_atexit@plt+0x19c3a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a86a8 <__cxa_atexit@plt+0x19c35c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1a8694 <__cxa_atexit@plt+0x19c348> │ │ │ │ + ldr r2, [pc, #192] @ 1a86f4 <__cxa_atexit@plt+0x19c3a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a86d0 <__cxa_atexit@plt+0x19c384> │ │ │ │ + ldr r7, [pc, #168] @ 1a86f8 <__cxa_atexit@plt+0x19c3ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a86c4 <__cxa_atexit@plt+0x19c378> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r2, [pc, #116] @ 1a86e4 <__cxa_atexit@plt+0x19c398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a86b0 <__cxa_atexit@plt+0x19c364> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a8694 <__cxa_atexit@plt+0x19c348> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 1a86e8 <__cxa_atexit@plt+0x19c39c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a86ec <__cxa_atexit@plt+0x19c3a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1a86fc <__cxa_atexit@plt+0x19c3b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + strdeq r4, [r7, -r4]! @ │ │ │ │ + ldrdeq r4, [r7, -r4]! @ │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffff3d8 │ │ │ │ + tsteq r5, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a8758 <__cxa_atexit@plt+0x19c40c> │ │ │ │ + ldr r2, [pc, #112] @ 1a878c <__cxa_atexit@plt+0x19c440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a9334 <__cxa_atexit@plt+0x19cfe8> │ │ │ │ - ldr r7, [pc, #44] @ 1a9344 <__cxa_atexit@plt+0x19cff8> │ │ │ │ + bhi 1a8778 <__cxa_atexit@plt+0x19c42c> │ │ │ │ + ldr r7, [pc, #80] @ 1a8790 <__cxa_atexit@plt+0x19c444> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #32] @ 1a9348 <__cxa_atexit@plt+0x19cffc> │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a876c <__cxa_atexit@plt+0x19c420> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r7, [pc, #56] @ 1a8798 <__cxa_atexit@plt+0x19c44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1a934c <__cxa_atexit@plt+0x19d000> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a8794 <__cxa_atexit@plt+0x19c448> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - qsubeq r4, ip, r7 │ │ │ │ - @ instruction: 0x0115b7b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff2e8 │ │ │ │ + tsteq r5, r0, lsr #15 │ │ │ │ + @ instruction: 0x01274c30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1a937c <__cxa_atexit@plt+0x19d030> │ │ │ │ + ldr r2, [pc, #36] @ 1a87d0 <__cxa_atexit@plt+0x19c484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a87d4 <__cxa_atexit@plt+0x19c488> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 1a9380 <__cxa_atexit@plt+0x19d034> │ │ │ │ - strdeq r4, [r7, -r4]! @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a9420 <__cxa_atexit@plt+0x19d0d4> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [pc, #184] @ 1a9464 <__cxa_atexit@plt+0x19d118> │ │ │ │ - ldr r9, [pc, #184] @ 1a9468 <__cxa_atexit@plt+0x19d11c> │ │ │ │ - mov r1, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, r6, r1 │ │ │ │ - add r2, r3, #16 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 1a9440 <__cxa_atexit@plt+0x19d0f4> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - add r0, r3, #5 │ │ │ │ - stmib r3, {r9, ip} │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - beq 1a942c <__cxa_atexit@plt+0x19d0e0> │ │ │ │ - add r1, r1, #16 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01274be0 │ │ │ │ + ldrdeq r4, [r7, -ip]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a880c <__cxa_atexit@plt+0x19c4c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a8810 <__cxa_atexit@plt+0x19c4c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01274ba4 │ │ │ │ + @ instruction: 0x01274ba0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a88b4 <__cxa_atexit@plt+0x19c568> │ │ │ │ + ldr r3, [pc, #144] @ 1a88c4 <__cxa_atexit@plt+0x19c578> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a8898 <__cxa_atexit@plt+0x19c54c> │ │ │ │ + ldr r7, [pc, #120] @ 1a88c8 <__cxa_atexit@plt+0x19c57c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a88a8 <__cxa_atexit@plt+0x19c55c> │ │ │ │ + ldr r3, [pc, #76] @ 1a88cc <__cxa_atexit@plt+0x19c580> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 1a93b8 <__cxa_atexit@plt+0x19d06c> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - ldr r8, [r5], #16 │ │ │ │ - add r6, r6, r1 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5], #16 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - ldr r6, [pc, #32] @ 1a946c <__cxa_atexit@plt+0x19d120> │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + ldr r7, [pc, #20] @ 1a88d0 <__cxa_atexit@plt+0x19c584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tsteq r5, r8, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 1a94f4 <__cxa_atexit@plt+0x19d1a8> │ │ │ │ - ldr lr, [pc, #116] @ 1a950c <__cxa_atexit@plt+0x19d1c0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [pc, #108] @ 1a9510 <__cxa_atexit@plt+0x19d1c4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 1a893c <__cxa_atexit@plt+0x19c5f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - beq 1a94ec <__cxa_atexit@plt+0x19d1a0> │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 1a9380 <__cxa_atexit@plt+0x19d034> │ │ │ │ + beq 1a8930 <__cxa_atexit@plt+0x19c5e4> │ │ │ │ + ldr r3, [pc, #44] @ 1a8940 <__cxa_atexit@plt+0x19c5f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1a9514 <__cxa_atexit@plt+0x19d1c8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1a8970 <__cxa_atexit@plt+0x19c624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1a899c <__cxa_atexit@plt+0x19c650> │ │ │ │ + cmp r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 1a89c0 <__cxa_atexit@plt+0x19c674> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a89b8 <__cxa_atexit@plt+0x19c66c> │ │ │ │ + b 1a89cc <__cxa_atexit@plt+0x19c680> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a9380 <__cxa_atexit@plt+0x19d034> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a956c <__cxa_atexit@plt+0x19d220> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a9574 <__cxa_atexit@plt+0x19d228> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a8a04 <__cxa_atexit@plt+0x19c6b8> │ │ │ │ + ldr r1, [pc, #100] @ 1a8a50 <__cxa_atexit@plt+0x19c704> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8a28 <__cxa_atexit@plt+0x19c6dc> │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a8a5c <__cxa_atexit@plt+0x19c710> │ │ │ │ + ldr r2, [pc, #64] @ 1a8a4c <__cxa_atexit@plt+0x19c700> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a8a34 <__cxa_atexit@plt+0x19c6e8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a8a40 <__cxa_atexit@plt+0x19c6f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a9584 <__cxa_atexit@plt+0x19d238> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01273e14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a9618 <__cxa_atexit@plt+0x19d2cc> │ │ │ │ - ldr r6, [pc, #156] @ 1a9638 <__cxa_atexit@plt+0x19d2ec> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - beq 1a95f8 <__cxa_atexit@plt+0x19d2ac> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1a960c <__cxa_atexit@plt+0x19d2c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1a9624 <__cxa_atexit@plt+0x19d2d8> │ │ │ │ - ldr r1, [pc, #100] @ 1a963c <__cxa_atexit@plt+0x19d2f0> │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r8, r2 │ │ │ │ - str r7, [r9, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a8aac <__cxa_atexit@plt+0x19c760> │ │ │ │ + ldr r2, [pc, #104] @ 1a8ad8 <__cxa_atexit@plt+0x19c78c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a8ac4 <__cxa_atexit@plt+0x19c778> │ │ │ │ + ldr r7, [pc, #72] @ 1a8adc <__cxa_atexit@plt+0x19c790> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a8ab8 <__cxa_atexit@plt+0x19c76c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #20] @ 1a8ae0 <__cxa_atexit@plt+0x19c794> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffef94 │ │ │ │ + tsteq r5, r4, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1a9694 <__cxa_atexit@plt+0x19d348> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a96a4 <__cxa_atexit@plt+0x19d358> │ │ │ │ - ldr r3, [pc, #64] @ 1a96b0 <__cxa_atexit@plt+0x19d364> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1a9714 <__cxa_atexit@plt+0x19d3c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a971c <__cxa_atexit@plt+0x19d3d0> │ │ │ │ - ldr r2, [pc, #80] @ 1a9738 <__cxa_atexit@plt+0x19d3ec> │ │ │ │ - ldr r1, [pc, #80] @ 1a973c <__cxa_atexit@plt+0x19d3f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r5, [pc, #60] @ 1a9740 <__cxa_atexit@plt+0x19d3f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 1a8bcc <__cxa_atexit@plt+0x19c880> │ │ │ │ + ldr r3, [pc, #144] @ 1a8bdc <__cxa_atexit@plt+0x19c890> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1a8bb0 <__cxa_atexit@plt+0x19c864> │ │ │ │ + ldr r7, [pc, #120] @ 1a8be0 <__cxa_atexit@plt+0x19c894> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8bc0 <__cxa_atexit@plt+0x19c874> │ │ │ │ + ldr r3, [pc, #76] @ 1a8be4 <__cxa_atexit@plt+0x19c898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a9724 <__cxa_atexit@plt+0x19d3d8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1a9734 <__cxa_atexit@plt+0x19d3e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a8be8 <__cxa_atexit@plt+0x19c89c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr #7 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - smlawbeq r7, r0, ip, r3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tsteq r5, r4, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 1a8c54 <__cxa_atexit@plt+0x19c908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1a9584 <__cxa_atexit@plt+0x19d238> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a97a8 <__cxa_atexit@plt+0x19d45c> │ │ │ │ - ldr lr, [pc, #56] @ 1a97b0 <__cxa_atexit@plt+0x19d464> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #48] @ 1a97b4 <__cxa_atexit@plt+0x19d468> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1a97b8 <__cxa_atexit@plt+0x19d46c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8c48 <__cxa_atexit@plt+0x19c8fc> │ │ │ │ + ldr r3, [pc, #44] @ 1a8c58 <__cxa_atexit@plt+0x19c90c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01273be8 │ │ │ │ - @ instruction: 0x01273be8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a9828 <__cxa_atexit@plt+0x19d4dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1a9830 <__cxa_atexit@plt+0x19d4e4> │ │ │ │ - ldr r1, [pc, #68] @ 1a984c <__cxa_atexit@plt+0x19d500> │ │ │ │ - ldr r0, [pc, #68] @ 1a9850 <__cxa_atexit@plt+0x19d504> │ │ │ │ + ldr r3, [pc, #28] @ 1a8c88 <__cxa_atexit@plt+0x19c93c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1a8cb4 <__cxa_atexit@plt+0x19c968> │ │ │ │ + cmp r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 1a8cd8 <__cxa_atexit@plt+0x19c98c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8cd0 <__cxa_atexit@plt+0x19c984> │ │ │ │ + b 1a8ce4 <__cxa_atexit@plt+0x19c998> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a8d1c <__cxa_atexit@plt+0x19c9d0> │ │ │ │ + ldr r1, [pc, #100] @ 1a8d68 <__cxa_atexit@plt+0x19ca1c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b c533dc <__cxa_atexit@plt+0xc47090> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a9838 <__cxa_atexit@plt+0x19d4ec> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1a9848 <__cxa_atexit@plt+0x19d4fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8d40 <__cxa_atexit@plt+0x19c9f4> │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a8d74 <__cxa_atexit@plt+0x19ca28> │ │ │ │ + ldr r2, [pc, #64] @ 1a8d64 <__cxa_atexit@plt+0x19ca18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a8d4c <__cxa_atexit@plt+0x19ca00> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a8d58 <__cxa_atexit@plt+0x19ca0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a8dc4 <__cxa_atexit@plt+0x19ca78> │ │ │ │ + ldr r2, [pc, #104] @ 1a8df0 <__cxa_atexit@plt+0x19caa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a8ddc <__cxa_atexit@plt+0x19ca90> │ │ │ │ + ldr r7, [pc, #72] @ 1a8df4 <__cxa_atexit@plt+0x19caa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a8dd0 <__cxa_atexit@plt+0x19ca84> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115b2bc │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01273c2c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a8df8 <__cxa_atexit@plt+0x19caac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffec7c │ │ │ │ + tsteq r5, ip, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a80c4 <__cxa_atexit@plt+0x19bd78> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a98b8 <__cxa_atexit@plt+0x19d56c> │ │ │ │ - ldr r2, [pc, #28] @ 1a98c8 <__cxa_atexit@plt+0x19d57c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1121c5c <__cxa_atexit@plt+0x1115910> │ │ │ │ - ldr r7, [pc, #12] @ 1a98cc <__cxa_atexit@plt+0x19d580> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a8efc <__cxa_atexit@plt+0x19cbb0> │ │ │ │ + ldr r3, [pc, #140] @ 1a8f0c <__cxa_atexit@plt+0x19cbc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a8ee0 <__cxa_atexit@plt+0x19cb94> │ │ │ │ + ldr r7, [pc, #116] @ 1a8f10 <__cxa_atexit@plt+0x19cbc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8ef0 <__cxa_atexit@plt+0x19cba4> │ │ │ │ + ldr r1, [pc, #80] @ 1a8f14 <__cxa_atexit@plt+0x19cbc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0115b298 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a9910 <__cxa_atexit@plt+0x19d5c4> │ │ │ │ - ldr r2, [pc, #28] @ 1a9920 <__cxa_atexit@plt+0x19d5d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1121c5c <__cxa_atexit@plt+0x1115910> │ │ │ │ - ldr r7, [pc, #12] @ 1a9924 <__cxa_atexit@plt+0x19d5d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a8f18 <__cxa_atexit@plt+0x19cbcc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a9978 <__cxa_atexit@plt+0x19d62c> │ │ │ │ - ldr r2, [pc, #32] @ 1a9988 <__cxa_atexit@plt+0x19d63c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 1a8f7c <__cxa_atexit@plt+0x19cc30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a8f70 <__cxa_atexit@plt+0x19cc24> │ │ │ │ + ldr r2, [pc, #44] @ 1a8f80 <__cxa_atexit@plt+0x19cc34> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a9a08 <__cxa_atexit@plt+0x19d6bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1a9a14 <__cxa_atexit@plt+0x19d6c8> │ │ │ │ - ldr lr, [pc, #104] @ 1a9a24 <__cxa_atexit@plt+0x19d6d8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #100] @ 1a9a28 <__cxa_atexit@plt+0x19d6dc> │ │ │ │ - sub r1, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #72] @ 1a9a2c <__cxa_atexit@plt+0x19d6e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #209 @ 0xd1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #60] @ 1a9a30 <__cxa_atexit@plt+0x19d6e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b ebfaa8 <__cxa_atexit@plt+0xeb375c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a8fac <__cxa_atexit@plt+0x19cc60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1a8fe0 <__cxa_atexit@plt+0x19cc94> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1a8ffc <__cxa_atexit@plt+0x19ccb0> │ │ │ │ + ldr r7, [pc, #76] @ 1a9020 <__cxa_atexit@plt+0x19ccd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #52] @ 1a901c <__cxa_atexit@plt+0x19ccd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9010 <__cxa_atexit@plt+0x19ccc4> │ │ │ │ + b 1a902c <__cxa_atexit@plt+0x19cce0> │ │ │ │ + ldr r7, [pc, #20] @ 1a9018 <__cxa_atexit@plt+0x19cccc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x012739a4 │ │ │ │ - @ instruction: 0x01273990 │ │ │ │ - @ instruction: 0x01273a38 │ │ │ │ - tsteq r5, ip, lsr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r7, r8, r3, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x012743bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a9ac8 <__cxa_atexit@plt+0x19d77c> │ │ │ │ - ldr r2, [pc, #120] @ 1a9ad0 <__cxa_atexit@plt+0x19d784> │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1a90a0 <__cxa_atexit@plt+0x19cd54> │ │ │ │ + ldr r1, [pc, #220] @ 1a9128 <__cxa_atexit@plt+0x19cddc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1a90e0 <__cxa_atexit@plt+0x19cd94> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1a90cc <__cxa_atexit@plt+0x19cd80> │ │ │ │ + ldr r2, [pc, #192] @ 1a912c <__cxa_atexit@plt+0x19cde0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq 1a9aa4 <__cxa_atexit@plt+0x19d758> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1a9ab4 <__cxa_atexit@plt+0x19d768> │ │ │ │ - ldr r7, [pc, #80] @ 1a9ad4 <__cxa_atexit@plt+0x19d788> │ │ │ │ - ldr r9, [pc, #80] @ 1a9ad8 <__cxa_atexit@plt+0x19d78c> │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a9108 <__cxa_atexit@plt+0x19cdbc> │ │ │ │ + ldr r7, [pc, #168] @ 1a9130 <__cxa_atexit@plt+0x19cde4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a90fc <__cxa_atexit@plt+0x19cdb0> │ │ │ │ mov r7, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r2, [pc, #116] @ 1a911c <__cxa_atexit@plt+0x19cdd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1a90e8 <__cxa_atexit@plt+0x19cd9c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1a90cc <__cxa_atexit@plt+0x19cd80> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1a9adc <__cxa_atexit@plt+0x19d790> │ │ │ │ + ldr r7, [pc, #76] @ 1a9120 <__cxa_atexit@plt+0x19cdd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a9124 <__cxa_atexit@plt+0x19cdd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1a9134 <__cxa_atexit@plt+0x19cde8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrsbeq fp, [r5, -r4] │ │ │ │ - @ instruction: 0x01273d44 │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0x012742bc │ │ │ │ + @ instruction: 0x0127429c │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xffffe9a0 │ │ │ │ + tsteq r5, r0, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1a9b1c <__cxa_atexit@plt+0x19d7d0> │ │ │ │ - ldr r3, [pc, #44] @ 1a9b34 <__cxa_atexit@plt+0x19d7e8> │ │ │ │ - ldr r9, [pc, #44] @ 1a9b38 <__cxa_atexit@plt+0x19d7ec> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r7, [pc, #12] @ 1a9b30 <__cxa_atexit@plt+0x19d7e4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a9190 <__cxa_atexit@plt+0x19ce44> │ │ │ │ + ldr r2, [pc, #112] @ 1a91c4 <__cxa_atexit@plt+0x19ce78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a91b0 <__cxa_atexit@plt+0x19ce64> │ │ │ │ + ldr r7, [pc, #80] @ 1a91c8 <__cxa_atexit@plt+0x19ce7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a91a4 <__cxa_atexit@plt+0x19ce58> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a7a2c <__cxa_atexit@plt+0x19b6e0> │ │ │ │ + ldr r7, [pc, #56] @ 1a91d0 <__cxa_atexit@plt+0x19ce84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r7, -ip]! │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a91cc <__cxa_atexit@plt+0x19ce80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xffffe8b0 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ + strdeq r4, [r7, -r8]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a9208 <__cxa_atexit@plt+0x19cebc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a920c <__cxa_atexit@plt+0x19cec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012741a8 │ │ │ │ + @ instruction: 0x012741a4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a9244 <__cxa_atexit@plt+0x19cef8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a9248 <__cxa_atexit@plt+0x19cefc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1a9b64 <__cxa_atexit@plt+0x19d818> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0127416c │ │ │ │ + @ instruction: 0x01274168 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a9298 <__cxa_atexit@plt+0x19cf4c> │ │ │ │ + ldr r3, [pc, #60] @ 1a92a8 <__cxa_atexit@plt+0x19cf5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a9288 <__cxa_atexit@plt+0x19cf3c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1a9b78 <__cxa_atexit@plt+0x19d82c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01273c94 │ │ │ │ - tsteq r5, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a9be8 <__cxa_atexit@plt+0x19d89c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1a9bf4 <__cxa_atexit@plt+0x19d8a8> │ │ │ │ - ldr lr, [pc, #84] @ 1a9c04 <__cxa_atexit@plt+0x19d8b8> │ │ │ │ - ldr r0, [pc, #84] @ 1a9c08 <__cxa_atexit@plt+0x19d8bc> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 1a9c0c <__cxa_atexit@plt+0x19d8c0> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #12] @ 1a92ac <__cxa_atexit@plt+0x19cf60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r5, r4, lsl #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x012737b4 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a9318 <__cxa_atexit@plt+0x19cfcc> │ │ │ │ + ldr r3, [pc, #60] @ 1a9328 <__cxa_atexit@plt+0x19cfdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a9308 <__cxa_atexit@plt+0x19cfbc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1a932c <__cxa_atexit@plt+0x19cfe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r5, r8, lsl #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ - tsteq r5, ip, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a9d14 <__cxa_atexit@plt+0x19d9c8> │ │ │ │ - ldr r2, [pc, #204] @ 1a9d34 <__cxa_atexit@plt+0x19d9e8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - beq 1a9cf0 <__cxa_atexit@plt+0x19d9a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1a9d1c <__cxa_atexit@plt+0x19d9d0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #11 │ │ │ │ - bge 1a9d00 <__cxa_atexit@plt+0x19d9b4> │ │ │ │ - ldr r3, [pc, #156] @ 1a9d38 <__cxa_atexit@plt+0x19d9ec> │ │ │ │ - ldr lr, [pc, #156] @ 1a9d3c <__cxa_atexit@plt+0x19d9f0> │ │ │ │ - ldr r8, [pc, #156] @ 1a9d40 <__cxa_atexit@plt+0x19d9f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [pc, #144] @ 1a9d44 <__cxa_atexit@plt+0x19d9f8> │ │ │ │ - add lr, pc, lr │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a93a0 <__cxa_atexit@plt+0x19d054> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a9398 <__cxa_atexit@plt+0x19d04c> │ │ │ │ + ldr r8, [pc, #40] @ 1a93a8 <__cxa_atexit@plt+0x19d05c> │ │ │ │ add r8, pc, r8 │ │ │ │ - sub r3, r2, #11 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r1, r2, #19 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [pc, #36] @ 1a93ac <__cxa_atexit@plt+0x19d060> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + rscseq r3, sp, sl, asr #1 │ │ │ │ + @ instruction: 0x01274000 │ │ │ │ + @ instruction: 0x0115bbfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a9420 <__cxa_atexit@plt+0x19d0d4> │ │ │ │ + ldr r3, [pc, #92] @ 1a9430 <__cxa_atexit@plt+0x19d0e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 1a93fc <__cxa_atexit@plt+0x19d0b0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1a940c <__cxa_atexit@plt+0x19d0c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 1a9d48 <__cxa_atexit@plt+0x19d9fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1a9434 <__cxa_atexit@plt+0x19d0e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 1a9438 <__cxa_atexit@plt+0x19d0ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a943c <__cxa_atexit@plt+0x19d0f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01273910 │ │ │ │ - strdeq r3, [r7, -r8]! │ │ │ │ - tsteq r5, r8, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + tsteq r5, r4, lsr #23 │ │ │ │ + @ instruction: 0x0115bb9c │ │ │ │ + tsteq r5, r0, lsr #23 │ │ │ │ + tsteq r5, r0, ror fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a9de8 <__cxa_atexit@plt+0x19da9c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a946c <__cxa_atexit@plt+0x19d120> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r7, #11 │ │ │ │ - bge 1a9dd4 <__cxa_atexit@plt+0x19da88> │ │ │ │ - ldr r7, [pc, #124] @ 1a9df8 <__cxa_atexit@plt+0x19daac> │ │ │ │ - ldr lr, [pc, #124] @ 1a9dfc <__cxa_atexit@plt+0x19dab0> │ │ │ │ - ldr r8, [pc, #124] @ 1a9e00 <__cxa_atexit@plt+0x19dab4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a9484 <__cxa_atexit@plt+0x19d138> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r9, [pc, #112] @ 1a9e04 <__cxa_atexit@plt+0x19dab8> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r3, #11 │ │ │ │ - sub r1, r3, #19 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 1a9488 <__cxa_atexit@plt+0x19d13c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r4, asr #22 │ │ │ │ + tsteq r5, r8, lsr fp │ │ │ │ + tsteq r5, r8, lsl fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a94e0 <__cxa_atexit@plt+0x19d194> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a94d8 <__cxa_atexit@plt+0x19d18c> │ │ │ │ + ldr r8, [pc, #40] @ 1a94e8 <__cxa_atexit@plt+0x19d19c> │ │ │ │ add r8, pc, r8 │ │ │ │ - add sl, r6, #8 │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - stm sl, {r0, r2, r8} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #44] @ 1a9e08 <__cxa_atexit@plt+0x19dabc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ 1a94ec <__cxa_atexit@plt+0x19d1a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x01273830 │ │ │ │ - @ instruction: 0x01273a24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a9e40 <__cxa_atexit@plt+0x19daf4> │ │ │ │ - ldr r2, [pc, #36] @ 1a9e58 <__cxa_atexit@plt+0x19db0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #20] @ 1a9e5c <__cxa_atexit@plt+0x19db10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - tsteq r5, ip, asr sp │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + smlalseq r2, sp, r6, pc @ │ │ │ │ + smlawteq r7, r0, lr, r3 │ │ │ │ + @ instruction: 0x0115bad4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a9eb4 <__cxa_atexit@plt+0x19db68> │ │ │ │ - ldr r3, [pc, #92] @ 1a9ee4 <__cxa_atexit@plt+0x19db98> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a9580 <__cxa_atexit@plt+0x19d234> │ │ │ │ + ldr r3, [pc, #148] @ 1a95a8 <__cxa_atexit@plt+0x19d25c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a955c <__cxa_atexit@plt+0x19d210> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a956c <__cxa_atexit@plt+0x19d220> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1a9ec8 <__cxa_atexit@plt+0x19db7c> │ │ │ │ - ldr r2, [pc, #76] @ 1a9ef0 <__cxa_atexit@plt+0x19dba4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ + bcc 1a9590 <__cxa_atexit@plt+0x19d244> │ │ │ │ + ldr r7, [pc, #120] @ 1a95b8 <__cxa_atexit@plt+0x19d26c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #15] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #48] @ 1a9eec <__cxa_atexit@plt+0x19dba0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1a95b0 <__cxa_atexit@plt+0x19d264> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 1a95b4 <__cxa_atexit@plt+0x19d268> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a9ee8 <__cxa_atexit@plt+0x19db9c> │ │ │ │ + ldr r7, [pc, #36] @ 1a95ac <__cxa_atexit@plt+0x19d260> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0115acd0 │ │ │ │ - @ instruction: 0x0115acf8 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ + tsteq r5, ip, asr sl │ │ │ │ + tsteq r5, r4, asr sl │ │ │ │ + @ instruction: 0x01273e6c │ │ │ │ + tsteq r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a9604 <__cxa_atexit@plt+0x19d2b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a9f28 <__cxa_atexit@plt+0x19dbdc> │ │ │ │ - ldr r2, [pc, #28] @ 1a9f34 <__cxa_atexit@plt+0x19dbe8> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a961c <__cxa_atexit@plt+0x19d2d0> │ │ │ │ + ldr r2, [pc, #72] @ 1a9634 <__cxa_atexit@plt+0x19d2e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 1a962c <__cxa_atexit@plt+0x19d2e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 1a9630 <__cxa_atexit@plt+0x19d2e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012736b8 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a9f98 <__cxa_atexit@plt+0x19dc4c> │ │ │ │ - ldr r3, [pc, #92] @ 1a9fc8 <__cxa_atexit@plt+0x19dc7c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + tsteq r5, r4, asr #19 │ │ │ │ + @ instruction: 0x0115b9b8 │ │ │ │ + smlawteq r7, r0, sp, r3 │ │ │ │ + tsteq r5, ip, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a968c <__cxa_atexit@plt+0x19d340> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a9684 <__cxa_atexit@plt+0x19d338> │ │ │ │ + ldr r8, [pc, #40] @ 1a9694 <__cxa_atexit@plt+0x19d348> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 1a9698 <__cxa_atexit@plt+0x19d34c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrshteq r2, [sp], #212 @ 0xd4 │ │ │ │ + @ instruction: 0x01273d14 │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a972c <__cxa_atexit@plt+0x19d3e0> │ │ │ │ + ldr r3, [pc, #148] @ 1a9754 <__cxa_atexit@plt+0x19d408> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a9708 <__cxa_atexit@plt+0x19d3bc> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a9718 <__cxa_atexit@plt+0x19d3cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1a9fac <__cxa_atexit@plt+0x19dc60> │ │ │ │ - ldr r2, [pc, #76] @ 1a9fd4 <__cxa_atexit@plt+0x19dc88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ + bcc 1a973c <__cxa_atexit@plt+0x19d3f0> │ │ │ │ + ldr r7, [pc, #120] @ 1a9764 <__cxa_atexit@plt+0x19d418> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #48] @ 1a9fd0 <__cxa_atexit@plt+0x19dc84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1a975c <__cxa_atexit@plt+0x19d410> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 1a9760 <__cxa_atexit@plt+0x19d414> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1a9fcc <__cxa_atexit@plt+0x19dc80> │ │ │ │ + ldr r7, [pc, #36] @ 1a9758 <__cxa_atexit@plt+0x19d40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, r4, asr #17 │ │ │ │ + tsteq r5, r8, asr #17 │ │ │ │ + tsteq r5, r0, asr #17 │ │ │ │ + smlawteq r7, r0, ip, r3 │ │ │ │ + tsteq r5, r8, ror r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a97b0 <__cxa_atexit@plt+0x19d464> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a97c8 <__cxa_atexit@plt+0x19d47c> │ │ │ │ + ldr r2, [pc, #72] @ 1a97e0 <__cxa_atexit@plt+0x19d494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - tsteq r5, ip, ror #23 │ │ │ │ - tsteq r5, r4, lsl ip │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - tsteq r5, r4, ror #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1aa060 <__cxa_atexit@plt+0x19dd14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1aa06c <__cxa_atexit@plt+0x19dd20> │ │ │ │ - ldr r1, [pc, #112] @ 1aa07c <__cxa_atexit@plt+0x19dd30> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1aa080 <__cxa_atexit@plt+0x19dd34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #2 │ │ │ │ + ldr r7, [pc, #32] @ 1a97d8 <__cxa_atexit@plt+0x19d48c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 1a97dc <__cxa_atexit@plt+0x19d490> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #84] @ 1aa084 <__cxa_atexit@plt+0x19dd38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #72] @ 1aa088 <__cxa_atexit@plt+0x19dd3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #129 @ 0x81 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #60] @ 1aa08c <__cxa_atexit@plt+0x19dd40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b ed5a20 <__cxa_atexit@plt+0xec96d4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + tsteq r5, r0, lsr r8 │ │ │ │ + tsteq r5, r4, lsr #16 │ │ │ │ + @ instruction: 0x01273c14 │ │ │ │ + tsteq r5, r0, asr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1a9838 <__cxa_atexit@plt+0x19d4ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1a9830 <__cxa_atexit@plt+0x19d4e4> │ │ │ │ + ldr r8, [pc, #40] @ 1a9840 <__cxa_atexit@plt+0x19d4f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 1a9844 <__cxa_atexit@plt+0x19d4f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01273354 │ │ │ │ - smlawbeq r7, r4, r7, r3 │ │ │ │ - @ instruction: 0x01273334 │ │ │ │ - ldrdeq r3, [r7, -ip]! │ │ │ │ - tsteq r5, r8, lsr #22 │ │ │ │ + rscseq r2, sp, pc, asr #24 │ │ │ │ + @ instruction: 0x01273b68 │ │ │ │ + tsteq r5, ip, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1aa0d8 <__cxa_atexit@plt+0x19dd8c> │ │ │ │ - ldr r7, [pc, #52] @ 1aa0f0 <__cxa_atexit@plt+0x19dda4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 1aa0f4 <__cxa_atexit@plt+0x19dda8> │ │ │ │ - mov r8, r3 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a98d8 <__cxa_atexit@plt+0x19d58c> │ │ │ │ + ldr r3, [pc, #148] @ 1a9900 <__cxa_atexit@plt+0x19d5b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1a98b4 <__cxa_atexit@plt+0x19d568> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a98c4 <__cxa_atexit@plt+0x19d578> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a98e8 <__cxa_atexit@plt+0x19d59c> │ │ │ │ + ldr r7, [pc, #120] @ 1a9910 <__cxa_atexit@plt+0x19d5c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1aa0f8 <__cxa_atexit@plt+0x19ddac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1a9908 <__cxa_atexit@plt+0x19d5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #56] @ 1a990c <__cxa_atexit@plt+0x19d5c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01273738 │ │ │ │ - tsteq r5, ip, ror #21 │ │ │ │ - tsteq r5, r8, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa16c <__cxa_atexit@plt+0x19de20> │ │ │ │ - ldr r2, [pc, #128] @ 1aa1a0 <__cxa_atexit@plt+0x19de54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #120] @ 1aa1a4 <__cxa_atexit@plt+0x19de58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1aa178 <__cxa_atexit@plt+0x19de2c> │ │ │ │ - ldr r2, [pc, #96] @ 1aa1b0 <__cxa_atexit@plt+0x19de64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - ldr r6, [pc, #88] @ 1aa1b4 <__cxa_atexit@plt+0x19de68> │ │ │ │ - sub r8, r3, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 1a9904 <__cxa_atexit@plt+0x19d5b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ - ldr r7, [pc, #36] @ 1aa1a8 <__cxa_atexit@plt+0x19de5c> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 1aa1ac <__cxa_atexit@plt+0x19de60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add sl, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01273240 │ │ │ │ - tsteq r5, r0, lsr #20 │ │ │ │ - @ instruction: 0x01273624 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0x01273654 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + tsteq r5, r0, lsr r7 │ │ │ │ + tsteq r5, r4, lsr r7 │ │ │ │ + tsteq r5, ip, lsr #14 │ │ │ │ + @ instruction: 0x01273b14 │ │ │ │ + tsteq r5, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a995c <__cxa_atexit@plt+0x19d610> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1aa1ec <__cxa_atexit@plt+0x19dea0> │ │ │ │ - ldr r2, [pc, #28] @ 1aa1f8 <__cxa_atexit@plt+0x19deac> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1a9974 <__cxa_atexit@plt+0x19d628> │ │ │ │ + ldr r2, [pc, #72] @ 1a998c <__cxa_atexit@plt+0x19d640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 1a9984 <__cxa_atexit@plt+0x19d638> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 1a9988 <__cxa_atexit@plt+0x19d63c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r3, [r7, -r4]! │ │ │ │ - tsteq r5, r4, lsr #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x0115b69c │ │ │ │ + @ instruction: 0x0115b690 │ │ │ │ + @ instruction: 0x01273a68 │ │ │ │ + tsteq r5, ip, lsl r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1aa248 <__cxa_atexit@plt+0x19defc> │ │ │ │ - ldr r7, [pc, #56] @ 1aa260 <__cxa_atexit@plt+0x19df14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #40] @ 1aa264 <__cxa_atexit@plt+0x19df18> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1aa268 <__cxa_atexit@plt+0x19df1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a9a20 <__cxa_atexit@plt+0x19d6d4> │ │ │ │ + ldr r7, [pc, #124] @ 1a9a30 <__cxa_atexit@plt+0x19d6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - smlawteq r7, r8, r5, r3 │ │ │ │ - tsteq r5, r4, lsl #19 │ │ │ │ - tsteq r5, r4, asr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa2cc <__cxa_atexit@plt+0x19df80> │ │ │ │ - ldr r3, [pc, #92] @ 1aa2fc <__cxa_atexit@plt+0x19dfb0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1aa2e0 <__cxa_atexit@plt+0x19df94> │ │ │ │ - ldr r2, [pc, #76] @ 1aa308 <__cxa_atexit@plt+0x19dfbc> │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1a99f0 <__cxa_atexit@plt+0x19d6a4> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 1a9a00 <__cxa_atexit@plt+0x19d6b4> │ │ │ │ + ldr r2, [pc, #100] @ 1a9a34 <__cxa_atexit@plt+0x19d6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #48] @ 1aa304 <__cxa_atexit@plt+0x19dfb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9a14 <__cxa_atexit@plt+0x19d6c8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a9a3c <__cxa_atexit@plt+0x19d6f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #48] @ 1a9a40 <__cxa_atexit@plt+0x19d6f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1aa300 <__cxa_atexit@plt+0x19dfb4> │ │ │ │ + ldr r7, [pc, #16] @ 1a9a38 <__cxa_atexit@plt+0x19d6ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x0115b5f0 │ │ │ │ + @ instruction: 0x0115b5b0 │ │ │ │ + tsteq r5, r8, lsr #11 │ │ │ │ + tsteq r5, ip, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a9a88 <__cxa_atexit@plt+0x19d73c> │ │ │ │ + ldr r3, [pc, #68] @ 1a9aa8 <__cxa_atexit@plt+0x19d75c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9aa0 <__cxa_atexit@plt+0x19d754> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1a9aac <__cxa_atexit@plt+0x19d760> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 1a9ab0 <__cxa_atexit@plt+0x19d764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0x0115a8b8 │ │ │ │ - tsteq r5, r0, ror #17 │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - tsteq r5, ip, lsr #17 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r5, r8, lsr #10 │ │ │ │ + tsteq r5, ip, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0115b4dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1aa344 <__cxa_atexit@plt+0x19dff8> │ │ │ │ - ldr r2, [pc, #36] @ 1aa35c <__cxa_atexit@plt+0x19e010> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a9b60 <__cxa_atexit@plt+0x19d814> │ │ │ │ + ldr r7, [pc, #124] @ 1a9b70 <__cxa_atexit@plt+0x19d824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1a9b30 <__cxa_atexit@plt+0x19d7e4> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 1a9b40 <__cxa_atexit@plt+0x19d7f4> │ │ │ │ + ldr r2, [pc, #100] @ 1a9b74 <__cxa_atexit@plt+0x19d828> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b ed5a20 <__cxa_atexit@plt+0xec96d4> │ │ │ │ - ldr r7, [pc, #20] @ 1aa360 <__cxa_atexit@plt+0x19e014> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9b54 <__cxa_atexit@plt+0x19d808> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1a9b7c <__cxa_atexit@plt+0x19d830> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #48] @ 1a9b80 <__cxa_atexit@plt+0x19d834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x0115a890 │ │ │ │ - tsteq r5, r8, ror r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa3b8 <__cxa_atexit@plt+0x19e06c> │ │ │ │ - ldr r2, [pc, #88] @ 1aa3e0 <__cxa_atexit@plt+0x19e094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1aa3c4 <__cxa_atexit@plt+0x19e078> │ │ │ │ - ldr r2, [pc, #64] @ 1aa3e8 <__cxa_atexit@plt+0x19e09c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b ed5a20 <__cxa_atexit@plt+0xec96d4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1aa3e4 <__cxa_atexit@plt+0x19e098> │ │ │ │ + ldr r7, [pc, #16] @ 1a9b78 <__cxa_atexit@plt+0x19d82c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x0115b4b8 │ │ │ │ + tsteq r5, r0, ror r4 │ │ │ │ + tsteq r5, r8, ror #8 │ │ │ │ + tsteq r5, ip, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1a9bc8 <__cxa_atexit@plt+0x19d87c> │ │ │ │ + ldr r3, [pc, #68] @ 1a9be8 <__cxa_atexit@plt+0x19d89c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9be0 <__cxa_atexit@plt+0x19d894> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1a9bec <__cxa_atexit@plt+0x19d8a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 1a9bf0 <__cxa_atexit@plt+0x19d8a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01272fe8 │ │ │ │ - tsteq r5, ip, lsl #16 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r4, asr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r5, r8, ror #7 │ │ │ │ + @ instruction: 0x0115b3dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1aa44c <__cxa_atexit@plt+0x19e100> │ │ │ │ - ldr r3, [pc, #92] @ 1aa47c <__cxa_atexit@plt+0x19e130> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bhi 1a9c54 <__cxa_atexit@plt+0x19d908> │ │ │ │ + ldr r7, [pc, #52] @ 1a9c68 <__cxa_atexit@plt+0x19d91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a9c48 <__cxa_atexit@plt+0x19d8fc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a9c78 <__cxa_atexit@plt+0x19d92c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1a9c6c <__cxa_atexit@plt+0x19d920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, asr #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #172] @ 1a9d2c <__cxa_atexit@plt+0x19d9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1aa460 <__cxa_atexit@plt+0x19e114> │ │ │ │ - ldr r2, [pc, #76] @ 1aa488 <__cxa_atexit@plt+0x19e13c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9d14 <__cxa_atexit@plt+0x19d9c8> │ │ │ │ + ldr r3, [pc, #144] @ 1a9d30 <__cxa_atexit@plt+0x19d9e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9d14 <__cxa_atexit@plt+0x19d9c8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1a9d1c <__cxa_atexit@plt+0x19d9d0> │ │ │ │ + ldr lr, [pc, #100] @ 1a9d34 <__cxa_atexit@plt+0x19d9e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r3, #27 │ │ │ │ + ldr r8, [pc, #84] @ 1a9d38 <__cxa_atexit@plt+0x19d9ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #48] @ 1aa484 <__cxa_atexit@plt+0x19e138> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1aa480 <__cxa_atexit@plt+0x19e134> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ - tsteq r5, r0, ror #14 │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ - tsteq r5, r0, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa4f0 <__cxa_atexit@plt+0x19e1a4> │ │ │ │ - ldr r2, [pc, #100] @ 1aa518 <__cxa_atexit@plt+0x19e1cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r6, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1aa500 <__cxa_atexit@plt+0x19e1b4> │ │ │ │ - ldr r7, [pc, #76] @ 1aa520 <__cxa_atexit@plt+0x19e1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #64] @ 1aa524 <__cxa_atexit@plt+0x19e1d8> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0x012738a4 │ │ │ │ + smlawbeq r7, ip, r8, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 1a9dd8 <__cxa_atexit@plt+0x19da8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a9dc0 <__cxa_atexit@plt+0x19da74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1a9dc8 <__cxa_atexit@plt+0x19da7c> │ │ │ │ + ldr lr, [pc, #96] @ 1a9ddc <__cxa_atexit@plt+0x19da90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r3, #27 │ │ │ │ + ldr r8, [pc, #80] @ 1a9de0 <__cxa_atexit@plt+0x19da94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r8, sl} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1aa51c <__cxa_atexit@plt+0x19e1d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01272ebc │ │ │ │ - tsteq r5, r4, asr #13 │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0x01273320 │ │ │ │ - tsteq r5, r8, lsr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r3, [r7, -r8]! │ │ │ │ + @ instruction: 0x012737e0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1aa57c <__cxa_atexit@plt+0x19e230> │ │ │ │ - ldr r7, [pc, #56] @ 1aa594 <__cxa_atexit@plt+0x19e248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #40] @ 1aa598 <__cxa_atexit@plt+0x19e24c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1aa59c <__cxa_atexit@plt+0x19e250> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a9e4c <__cxa_atexit@plt+0x19db00> │ │ │ │ + ldr lr, [pc, #80] @ 1a9e58 <__cxa_atexit@plt+0x19db0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #27 │ │ │ │ + ldr r8, [pc, #64] @ 1a9e5c <__cxa_atexit@plt+0x19db10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0x01273294 │ │ │ │ - tsteq r5, r0, asr r6 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0127376c │ │ │ │ + @ instruction: 0x01273754 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1aa630 <__cxa_atexit@plt+0x19e2e4> │ │ │ │ - ldr r3, [pc, #128] @ 1aa648 <__cxa_atexit@plt+0x19e2fc> │ │ │ │ - ldr lr, [pc, #128] @ 1aa64c <__cxa_atexit@plt+0x19e300> │ │ │ │ - ldr r1, [pc, #128] @ 1aa650 <__cxa_atexit@plt+0x19e304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #124] @ 1aa654 <__cxa_atexit@plt+0x19e308> │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr sl, [pc, #120] @ 1aa658 <__cxa_atexit@plt+0x19e30c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ + bcc 1a9ed4 <__cxa_atexit@plt+0x19db88> │ │ │ │ + mov r3, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r9, [pc, #92] @ 1a9eec <__cxa_atexit@plt+0x19dba0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #88] @ 1a9ef0 <__cxa_atexit@plt+0x19dba4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr sl, [pc, #80] @ 1a9ef4 <__cxa_atexit@plt+0x19dba8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - mov r1, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str lr, [r7, #32] │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - add lr, r7, #48 @ 0x30 │ │ │ │ - sub r3, r6, #42 @ 0x2a │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str sl, [r7, #4] │ │ │ │ str r8, [r7, #8] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - str sl, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1aa65c <__cxa_atexit@plt+0x19e310> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + ldr r7, [pc, #28] @ 1a9ef8 <__cxa_atexit@plt+0x19dbac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - ldrdeq r3, [r7, -r4]! │ │ │ │ - tsteq r5, ip, lsr #11 │ │ │ │ + @ instruction: 0x012736e0 │ │ │ │ + @ instruction: 0x01273534 │ │ │ │ + ldrdeq r3, [r7, -r0]! │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 1aa680 <__cxa_atexit@plt+0x19e334> │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - @ instruction: 0x01272d0c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aa6c4 <__cxa_atexit@plt+0x19e378> │ │ │ │ - ldr r3, [pc, #48] @ 1aa6d4 <__cxa_atexit@plt+0x19e388> │ │ │ │ + bhi 1a9f6c <__cxa_atexit@plt+0x19dc20> │ │ │ │ + ldr r3, [pc, #96] @ 1a9f7c <__cxa_atexit@plt+0x19dc30> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - ldr r5, [pc, #40] @ 1aa6d8 <__cxa_atexit@plt+0x19e38c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 1a9f44 <__cxa_atexit@plt+0x19dbf8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1a9f58 <__cxa_atexit@plt+0x19dc0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1aa6dc <__cxa_atexit@plt+0x19e390> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1a9f84 <__cxa_atexit@plt+0x19dc38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1a9f80 <__cxa_atexit@plt+0x19dc34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1a9f88 <__cxa_atexit@plt+0x19dc3c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r2, [r7, -r4]! │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x0127342c │ │ │ │ + @ instruction: 0x01273444 │ │ │ │ + ldrheq fp, [r5, -ip] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1a9fc0 <__cxa_atexit@plt+0x19dc74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1a9fc4 <__cxa_atexit@plt+0x19dc78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 115735c <__cxa_atexit@plt+0x114b010> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmp r7, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r3, [r7, -r4]! │ │ │ │ + @ instruction: 0x012733e8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aa744 <__cxa_atexit@plt+0x19e3f8> │ │ │ │ - ldr r3, [pc, #48] @ 1aa754 <__cxa_atexit@plt+0x19e408> │ │ │ │ + bhi 1aa038 <__cxa_atexit@plt+0x19dcec> │ │ │ │ + ldr r3, [pc, #96] @ 1aa048 <__cxa_atexit@plt+0x19dcfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - ldr r5, [pc, #40] @ 1aa758 <__cxa_atexit@plt+0x19e40c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1aa010 <__cxa_atexit@plt+0x19dcc4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1aa024 <__cxa_atexit@plt+0x19dcd8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1aa75c <__cxa_atexit@plt+0x19e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1aa050 <__cxa_atexit@plt+0x19dd04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1aa04c <__cxa_atexit@plt+0x19dd00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1aa054 <__cxa_atexit@plt+0x19dd08> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01272c54 │ │ │ │ - @ instruction: 0x0115a4bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1aa788 <__cxa_atexit@plt+0x19e43c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 115735c <__cxa_atexit@plt+0x114b010> │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x01273360 │ │ │ │ + @ instruction: 0x01273378 │ │ │ │ + @ instruction: 0x0115aff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1aa7f4 <__cxa_atexit@plt+0x19e4a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1aa7ec <__cxa_atexit@plt+0x19e4a0> │ │ │ │ - ldr r3, [pc, #52] @ 1aa7fc <__cxa_atexit@plt+0x19e4b0> │ │ │ │ - ldr r9, [pc, #52] @ 1aa800 <__cxa_atexit@plt+0x19e4b4> │ │ │ │ - ldr r2, [pc, #52] @ 1aa804 <__cxa_atexit@plt+0x19e4b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1aa08c <__cxa_atexit@plt+0x19dd40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #32] @ 1aa090 <__cxa_atexit@plt+0x19dd44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115a4bc │ │ │ │ - tsteq r5, ip, asr #9 │ │ │ │ - @ instruction: 0x01272bac │ │ │ │ - @ instruction: 0x0115a4b4 │ │ │ │ + @ instruction: 0x01273328 │ │ │ │ + @ instruction: 0x0127331c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa84c <__cxa_atexit@plt+0x19e500> │ │ │ │ - ldr r7, [pc, #48] @ 1aa860 <__cxa_atexit@plt+0x19e514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 1aa864 <__cxa_atexit@plt+0x19e518> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1aa108 <__cxa_atexit@plt+0x19ddbc> │ │ │ │ + ldr r3, [pc, #100] @ 1aa118 <__cxa_atexit@plt+0x19ddcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aa0e8 <__cxa_atexit@plt+0x19dd9c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1aa0f8 <__cxa_atexit@plt+0x19ddac> │ │ │ │ + ldr r7, [pc, #60] @ 1aa11c <__cxa_atexit@plt+0x19ddd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1aa868 <__cxa_atexit@plt+0x19e51c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1aa124 <__cxa_atexit@plt+0x19ddd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1aa120 <__cxa_atexit@plt+0x19ddd4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01272b48 │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ - tsteq r5, r4, asr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 1aa894 <__cxa_atexit@plt+0x19e548> │ │ │ │ - add r5, r5, #4 │ │ │ │ - addne r7, pc, r7 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - tsteq r5, r8, lsr r4 │ │ │ │ - @ instruction: 0x0115a494 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x012732b0 │ │ │ │ + tsteq r5, r0, lsr pc │ │ │ │ + smlawbeq r7, ip, r2, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1aa8f8 <__cxa_atexit@plt+0x19e5ac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1aa8f0 <__cxa_atexit@plt+0x19e5a4> │ │ │ │ - ldr r3, [pc, #52] @ 1aa900 <__cxa_atexit@plt+0x19e5b4> │ │ │ │ - ldr r9, [pc, #52] @ 1aa904 <__cxa_atexit@plt+0x19e5b8> │ │ │ │ - ldr r2, [pc, #52] @ 1aa908 <__cxa_atexit@plt+0x19e5bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 1aa160 <__cxa_atexit@plt+0x19de14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 1aa164 <__cxa_atexit@plt+0x19de18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr r4 │ │ │ │ - tsteq r5, r8, asr #8 │ │ │ │ - @ instruction: 0x01272aa8 │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ + @ instruction: 0x01273250 │ │ │ │ + @ instruction: 0x01273244 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1aa950 <__cxa_atexit@plt+0x19e604> │ │ │ │ - ldr r7, [pc, #48] @ 1aa964 <__cxa_atexit@plt+0x19e618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 1aa968 <__cxa_atexit@plt+0x19e61c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1aa1dc <__cxa_atexit@plt+0x19de90> │ │ │ │ + ldr r3, [pc, #100] @ 1aa1ec <__cxa_atexit@plt+0x19dea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aa1bc <__cxa_atexit@plt+0x19de70> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1aa1cc <__cxa_atexit@plt+0x19de80> │ │ │ │ + ldr r7, [pc, #60] @ 1aa1f0 <__cxa_atexit@plt+0x19dea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1aa96c <__cxa_atexit@plt+0x19e620> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1aa1f8 <__cxa_atexit@plt+0x19deac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1aa1f4 <__cxa_atexit@plt+0x19dea8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01272a44 │ │ │ │ - @ instruction: 0x0115a3f8 │ │ │ │ - @ instruction: 0x0115a3d0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrdeq r3, [r7, -ip]! │ │ │ │ + tsteq r5, r4, ror #28 │ │ │ │ + @ instruction: 0x012731b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1aa99c <__cxa_atexit@plt+0x19e650> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 1aa234 <__cxa_atexit@plt+0x19dee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 1aa238 <__cxa_atexit@plt+0x19deec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1aa9b4 <__cxa_atexit@plt+0x19e668> │ │ │ │ - ldr r0, [pc, #16] @ 1aa9b8 <__cxa_atexit@plt+0x19e66c> │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0x0127317c │ │ │ │ + @ instruction: 0x01273170 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1aa280 <__cxa_atexit@plt+0x19df34> │ │ │ │ + ldr r7, [pc, #52] @ 1aa290 <__cxa_atexit@plt+0x19df44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aa274 <__cxa_atexit@plt+0x19df28> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa2a0 <__cxa_atexit@plt+0x19df54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115a39c │ │ │ │ - @ instruction: 0x0115a398 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1aa9f0 <__cxa_atexit@plt+0x19e6a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1aa9f8 <__cxa_atexit@plt+0x19e6ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aaa08 <__cxa_atexit@plt+0x19e6bc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 1aa294 <__cxa_atexit@plt+0x19df48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01272990 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1aaa9c <__cxa_atexit@plt+0x19e750> │ │ │ │ - ldr r6, [pc, #156] @ 1aaabc <__cxa_atexit@plt+0x19e770> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1aa330 <__cxa_atexit@plt+0x19dfe4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - beq 1aaa7c <__cxa_atexit@plt+0x19e730> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1aaa90 <__cxa_atexit@plt+0x19e744> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #148] @ 1aa358 <__cxa_atexit@plt+0x19e00c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1aa338 <__cxa_atexit@plt+0x19dfec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1aaaa8 <__cxa_atexit@plt+0x19e75c> │ │ │ │ - ldr r1, [pc, #100] @ 1aaac0 <__cxa_atexit@plt+0x19e774> │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r8, r2 │ │ │ │ - str r7, [r9, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1aa344 <__cxa_atexit@plt+0x19dff8> │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [pc, #80] @ 1aa35c <__cxa_atexit@plt+0x19e010> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r2, r7, r2 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x01273264 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1aab18 <__cxa_atexit@plt+0x19e7cc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1aab28 <__cxa_atexit@plt+0x19e7dc> │ │ │ │ - ldr r3, [pc, #64] @ 1aab34 <__cxa_atexit@plt+0x19e7e8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aa3b8 <__cxa_atexit@plt+0x19e06c> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr r8, [pc, #44] @ 1aa3c4 <__cxa_atexit@plt+0x19e078> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r2, r7, r2 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldrdeq r3, [r7, -r8]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aab98 <__cxa_atexit@plt+0x19e84c> │ │ │ │ + bhi 1aa468 <__cxa_atexit@plt+0x19e11c> │ │ │ │ + ldr r3, [pc, #168] @ 1aa490 <__cxa_atexit@plt+0x19e144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1aa44c <__cxa_atexit@plt+0x19e100> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1aa45c <__cxa_atexit@plt+0x19e110> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1aaba0 <__cxa_atexit@plt+0x19e854> │ │ │ │ - ldr r2, [pc, #80] @ 1aabbc <__cxa_atexit@plt+0x19e870> │ │ │ │ - ldr r1, [pc, #80] @ 1aabc0 <__cxa_atexit@plt+0x19e874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - ldr r5, [pc, #60] @ 1aabc4 <__cxa_atexit@plt+0x19e878> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1aa478 <__cxa_atexit@plt+0x19e12c> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #112] @ 1aa498 <__cxa_atexit@plt+0x19e14c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 1aaba8 <__cxa_atexit@plt+0x19e85c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1aabb8 <__cxa_atexit@plt+0x19e86c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1aa494 <__cxa_atexit@plt+0x19e148> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r2, [r7, -ip]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1aaa08 <__cxa_atexit@plt+0x19e6bc> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + tsteq r5, r8, ror #28 │ │ │ │ + @ instruction: 0x01273148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1aa4f8 <__cxa_atexit@plt+0x19e1ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1aa500 <__cxa_atexit@plt+0x19e1b4> │ │ │ │ + mov lr, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 1aa510 <__cxa_atexit@plt+0x19e1c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r6, r6, #8 │ │ │ │ + stm r6, {r1, r2, r7, lr} │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01273098 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aac34 <__cxa_atexit@plt+0x19e8e8> │ │ │ │ - ldr r7, [pc, #44] @ 1aac44 <__cxa_atexit@plt+0x19e8f8> │ │ │ │ + bhi 1aa558 <__cxa_atexit@plt+0x19e20c> │ │ │ │ + ldr r7, [pc, #52] @ 1aa568 <__cxa_atexit@plt+0x19e21c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 1aac48 <__cxa_atexit@plt+0x19e8fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1aac4c <__cxa_atexit@plt+0x19e900> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aa54c <__cxa_atexit@plt+0x19e200> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa578 <__cxa_atexit@plt+0x19e22c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1aa56c <__cxa_atexit@plt+0x19e220> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0127275c │ │ │ │ - tsteq r5, ip, lsr r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1aac88 <__cxa_atexit@plt+0x19e93c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 1aaca0 <__cxa_atexit@plt+0x19e954> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1aa60c <__cxa_atexit@plt+0x19e2c0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #152] @ 1aa634 <__cxa_atexit@plt+0x19e2e8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1aac9c <__cxa_atexit@plt+0x19e950> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1aa614 <__cxa_atexit@plt+0x19e2c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1aa620 <__cxa_atexit@plt+0x19e2d4> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, lr} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [pc, #84] @ 1aa638 <__cxa_atexit@plt+0x19e2ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, r0, r7 │ │ │ │ + add r2, r2, r7 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01272860 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 1aad14 <__cxa_atexit@plt+0x19e9c8> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1aacf4 <__cxa_atexit@plt+0x19e9a8> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne 1aad00 <__cxa_atexit@plt+0x19e9b4> │ │ │ │ - ldr r3, [pc, #60] @ 1aad18 <__cxa_atexit@plt+0x19e9cc> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1aad1c <__cxa_atexit@plt+0x19e9d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x012727e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlawbeq r7, ip, pc, r2 @ │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 1aad58 <__cxa_atexit@plt+0x19ea0c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 1aad70 <__cxa_atexit@plt+0x19ea24> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1aad6c <__cxa_atexit@plt+0x19ea20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aa69c <__cxa_atexit@plt+0x19e350> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #48] @ 1aa6a8 <__cxa_atexit@plt+0x19e35c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, r0, r7 │ │ │ │ + add r2, r2, r7 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r2, [r7, -r8]! │ │ │ │ + mov r7, r6 │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1aa6ec <__cxa_atexit@plt+0x19e3a0> │ │ │ │ + ldr lr, [pc, #60] @ 1aa708 <__cxa_atexit@plt+0x19e3bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01272790 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #24] @ 1aa70c <__cxa_atexit@plt+0x19e3c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r1, r2, r8} │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01272ea4 │ │ │ │ + tsteq r5, ip, ror #23 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1aadb0 <__cxa_atexit@plt+0x19ea64> │ │ │ │ - ldr r7, [pc, #44] @ 1aadc0 <__cxa_atexit@plt+0x19ea74> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1aa760 <__cxa_atexit@plt+0x19e414> │ │ │ │ + ldr r3, [pc, #60] @ 1aa780 <__cxa_atexit@plt+0x19e434> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r3, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1aa784 <__cxa_atexit@plt+0x19e438> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 1aadc4 <__cxa_atexit@plt+0x19ea78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1aadc8 <__cxa_atexit@plt+0x19ea7c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x012725e0 │ │ │ │ - tsteq r5, r0, asr #31 │ │ │ │ + @ instruction: 0x01272e2c │ │ │ │ + tsteq r5, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1aae04 <__cxa_atexit@plt+0x19eab8> │ │ │ │ - ldr r2, [pc, #36] @ 1aae0c <__cxa_atexit@plt+0x19eac0> │ │ │ │ + bhi 1aa7c0 <__cxa_atexit@plt+0x19e474> │ │ │ │ + ldr r8, [pc, #36] @ 1aa7c8 <__cxa_atexit@plt+0x19e47c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 1aa7cc <__cxa_atexit@plt+0x19e480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1aae10 <__cxa_atexit@plt+0x19eac4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r7, r8, r5, r2 │ │ │ │ - @ instruction: 0x01272590 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1aae7c <__cxa_atexit@plt+0x19eb30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1aae88 <__cxa_atexit@plt+0x19eb3c> │ │ │ │ - ldr lr, [pc, #84] @ 1aae98 <__cxa_atexit@plt+0x19eb4c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #80] @ 1aae9c <__cxa_atexit@plt+0x19eb50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 1aaea0 <__cxa_atexit@plt+0x19eb54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b f2bfd8 <__cxa_atexit@plt+0xf1fc8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01272520 │ │ │ │ - ldrdeq r2, [r7, -r8]! │ │ │ │ + tsteq r5, r8, ror #11 │ │ │ │ + smlawteq r7, r0, fp, r2 │ │ │ │ + tsteq r5, r4, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1aaf00 <__cxa_atexit@plt+0x19ebb4> │ │ │ │ - ldr r2, [pc, #48] @ 1aaf10 <__cxa_atexit@plt+0x19ebc4> │ │ │ │ - ldr r3, [pc, #48] @ 1aaf14 <__cxa_atexit@plt+0x19ebc8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rscseq r1, sp, lr, ror #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aa838 <__cxa_atexit@plt+0x19e4ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1aaf60 <__cxa_atexit@plt+0x19ec14> │ │ │ │ - ldr r1, [pc, #52] @ 1aaf70 <__cxa_atexit@plt+0x19ec24> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 1aa844 <__cxa_atexit@plt+0x19e4f8> │ │ │ │ + ldr r1, [pc, #80] @ 1aa854 <__cxa_atexit@plt+0x19e508> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1aa858 <__cxa_atexit@plt+0x19e50c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #36] @ 1aaf74 <__cxa_atexit@plt+0x19ec28> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1aa85c <__cxa_atexit@plt+0x19e510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01272428 │ │ │ │ - @ instruction: 0x01272418 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01272b64 │ │ │ │ + @ instruction: 0x01273194 │ │ │ │ + tsteq r5, r4, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1aafd8 <__cxa_atexit@plt+0x19ec8c> │ │ │ │ + bhi 1aa8cc <__cxa_atexit@plt+0x19e580> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1aafe4 <__cxa_atexit@plt+0x19ec98> │ │ │ │ - ldr r2, [pc, #76] @ 1aaff4 <__cxa_atexit@plt+0x19eca8> │ │ │ │ - ldr r1, [pc, #76] @ 1aaff8 <__cxa_atexit@plt+0x19ecac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1aaffc <__cxa_atexit@plt+0x19ecb0> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 1aa8d8 <__cxa_atexit@plt+0x19e58c> │ │ │ │ + ldr r1, [pc, #84] @ 1aa8e8 <__cxa_atexit@plt+0x19e59c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1aa8ec <__cxa_atexit@plt+0x19e5a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + ldr r7, [pc, #52] @ 1aa8f0 <__cxa_atexit@plt+0x19e5a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - smlawteq r7, r0, r3, r2 │ │ │ │ - smlalseq r1, sp, r2, r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + ldrdeq r2, [r7, -r4]! │ │ │ │ + @ instruction: 0x01273100 │ │ │ │ + tsteq r5, r0, lsl sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aa960 <__cxa_atexit@plt+0x19e614> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ab064 <__cxa_atexit@plt+0x19ed18> │ │ │ │ - ldr r2, [pc, #76] @ 1ab074 <__cxa_atexit@plt+0x19ed28> │ │ │ │ - ldr r1, [pc, #76] @ 1ab078 <__cxa_atexit@plt+0x19ed2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ 1ab07c <__cxa_atexit@plt+0x19ed30> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01272350 │ │ │ │ - @ instruction: 0x01272324 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ab0e8 <__cxa_atexit@plt+0x19ed9c> │ │ │ │ - ldr r7, [pc, #88] @ 1ab100 <__cxa_atexit@plt+0x19edb4> │ │ │ │ - mov r3, r2 │ │ │ │ - cmp r9, #10 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - ble 1ab0d0 <__cxa_atexit@plt+0x19ed84> │ │ │ │ - ldr r1, [pc, #60] @ 1ab108 <__cxa_atexit@plt+0x19edbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 1ab0d8 <__cxa_atexit@plt+0x19ed8c> │ │ │ │ - ldr r1, [pc, #44] @ 1ab104 <__cxa_atexit@plt+0x19edb8> │ │ │ │ + bcc 1aa96c <__cxa_atexit@plt+0x19e620> │ │ │ │ + ldr r1, [pc, #84] @ 1aa97c <__cxa_atexit@plt+0x19e630> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ + ldr r2, [pc, #80] @ 1aa980 <__cxa_atexit@plt+0x19e634> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + ldr r7, [pc, #52] @ 1aa984 <__cxa_atexit@plt+0x19e638> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ab10c <__cxa_atexit@plt+0x19edc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - tsteq r5, ip, lsl #25 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0x01272a40 │ │ │ │ + @ instruction: 0x0127306c │ │ │ │ + @ instruction: 0x0115a994 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ab1ac <__cxa_atexit@plt+0x19ee60> │ │ │ │ - ldr r3, [pc, #168] @ 1ab1d8 <__cxa_atexit@plt+0x19ee8c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 1ab180 <__cxa_atexit@plt+0x19ee34> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1ab1bc <__cxa_atexit@plt+0x19ee70> │ │ │ │ - ldr r7, [pc, #132] @ 1ab1dc <__cxa_atexit@plt+0x19ee90> │ │ │ │ - mov r2, r6 │ │ │ │ - cmp r9, #10 │ │ │ │ + bhi 1aa9d0 <__cxa_atexit@plt+0x19e684> │ │ │ │ + ldr r7, [pc, #52] @ 1aa9e0 <__cxa_atexit@plt+0x19e694> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - ble 1ab190 <__cxa_atexit@plt+0x19ee44> │ │ │ │ - ldr r1, [pc, #104] @ 1ab1e4 <__cxa_atexit@plt+0x19ee98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 1ab198 <__cxa_atexit@plt+0x19ee4c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #72] @ 1ab1e0 <__cxa_atexit@plt+0x19ee94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1aa9c4 <__cxa_atexit@plt+0x19e678> │ │ │ │ + mov r7, sl │ │ │ │ + b 1aa9f4 <__cxa_atexit@plt+0x19e6a8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1ab1ec <__cxa_atexit@plt+0x19eea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 1aa9e4 <__cxa_atexit@plt+0x19e698> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ab1e8 <__cxa_atexit@plt+0x19ee9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x01159bb4 │ │ │ │ - @ instruction: 0x01159bd0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x0115a9f8 │ │ │ │ + tsteq r5, r8, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - ldmib r6, {r8, sl} │ │ │ │ - add r6, r2, #24 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ab264 <__cxa_atexit@plt+0x19ef18> │ │ │ │ - ldr r7, [pc, #88] @ 1ab27c <__cxa_atexit@plt+0x19ef30> │ │ │ │ - mov r3, r2 │ │ │ │ - cmp r9, #10 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - ble 1ab24c <__cxa_atexit@plt+0x19ef00> │ │ │ │ - ldr r1, [pc, #60] @ 1ab284 <__cxa_atexit@plt+0x19ef38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 1ab254 <__cxa_atexit@plt+0x19ef08> │ │ │ │ - ldr r1, [pc, #44] @ 1ab280 <__cxa_atexit@plt+0x19ef34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ab288 <__cxa_atexit@plt+0x19ef3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ab2e4 <__cxa_atexit@plt+0x19ef98> │ │ │ │ - ldr r7, [pc, #68] @ 1ab300 <__cxa_atexit@plt+0x19efb4> │ │ │ │ - ldr r2, [pc, #68] @ 1ab304 <__cxa_atexit@plt+0x19efb8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ 1aaa58 <__cxa_atexit@plt+0x19e70c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1aaa3c <__cxa_atexit@plt+0x19e6f0> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1aaa48 <__cxa_atexit@plt+0x19e6fc> │ │ │ │ + ldr r3, [pc, #52] @ 1aaa5c <__cxa_atexit@plt+0x19e710> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1aaa50 <__cxa_atexit@plt+0x19e704> │ │ │ │ + b 1aaabc <__cxa_atexit@plt+0x19e770> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ab308 <__cxa_atexit@plt+0x19efbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0x01159a90 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ab340 <__cxa_atexit@plt+0x19eff4> │ │ │ │ - ldr r2, [pc, #36] @ 1ab358 <__cxa_atexit@plt+0x19f00c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + tsteq r5, r0, asr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1aaa98 <__cxa_atexit@plt+0x19e74c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 1aaaac <__cxa_atexit@plt+0x19e760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1aaaa4 <__cxa_atexit@plt+0x19e758> │ │ │ │ + b 1aaabc <__cxa_atexit@plt+0x19e770> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1aab5c <__cxa_atexit@plt+0x19e810> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 1aab14 <__cxa_atexit@plt+0x19e7c8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1aaafc <__cxa_atexit@plt+0x19e7b0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1aab44 <__cxa_atexit@plt+0x19e7f8> │ │ │ │ + ldr r6, [pc, #128] @ 1aab78 <__cxa_atexit@plt+0x19e82c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 1aab4c <__cxa_atexit@plt+0x19e800> │ │ │ │ + ldr r6, [pc, #112] @ 1aab74 <__cxa_atexit@plt+0x19e828> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r2, [pc, #80] @ 1aab6c <__cxa_atexit@plt+0x19e820> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1ab35c <__cxa_atexit@plt+0x19f010> │ │ │ │ + ldr r1, [pc, #76] @ 1aab70 <__cxa_atexit@plt+0x19e824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r6, [pc, #28] @ 1aab68 <__cxa_atexit@plt+0x19e81c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r6, #3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + tsteq r5, r0, lsr #15 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + tsteq r5, r4, lsr #16 │ │ │ │ + tsteq r5, r0, ror #15 │ │ │ │ + @ instruction: 0x0115a7f0 │ │ │ │ + tsteq r5, r8, asr r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1aabb0 <__cxa_atexit@plt+0x19e864> │ │ │ │ + ldr r3, [pc, #32] @ 1aabc0 <__cxa_atexit@plt+0x19e874> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1aabc4 <__cxa_atexit@plt+0x19e878> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r5, r0, lsr #16 │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1aac20 <__cxa_atexit@plt+0x19e8d4> │ │ │ │ + ldr r7, [pc, #60] @ 1aac3c <__cxa_atexit@plt+0x19e8f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #56] @ 1aac40 <__cxa_atexit@plt+0x19e8f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #28] @ 1aac44 <__cxa_atexit@plt+0x19e8f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - tsteq r5, ip, lsr sl │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + tsteq r5, r0, ror #15 │ │ │ │ + @ instruction: 0x0115a7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ab398 <__cxa_atexit@plt+0x19f04c> │ │ │ │ - ldr r2, [pc, #36] @ 1ab3a0 <__cxa_atexit@plt+0x19f054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1ab3a4 <__cxa_atexit@plt+0x19f058> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi 1aac80 <__cxa_atexit@plt+0x19e934> │ │ │ │ + ldr r2, [pc, #36] @ 1aac88 <__cxa_atexit@plt+0x19e93c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1aac8c <__cxa_atexit@plt+0x19e940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r7, -r4]! │ │ │ │ - strdeq r1, [r7, -ip]! │ │ │ │ + tsteq r5, ip, lsr #2 │ │ │ │ + @ instruction: 0x01272704 │ │ │ │ + tsteq r5, r8, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1ab410 <__cxa_atexit@plt+0x19f0c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ab41c <__cxa_atexit@plt+0x19f0d0> │ │ │ │ - ldr lr, [pc, #84] @ 1ab42c <__cxa_atexit@plt+0x19f0e0> │ │ │ │ - ldr r0, [pc, #84] @ 1ab430 <__cxa_atexit@plt+0x19f0e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [pc, #68] @ 1ab434 <__cxa_atexit@plt+0x19f0e8> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b f2bfd8 <__cxa_atexit@plt+0xf1fc8c> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aacf8 <__cxa_atexit@plt+0x19e9ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aad04 <__cxa_atexit@plt+0x19e9b8> │ │ │ │ + ldr r1, [pc, #80] @ 1aad14 <__cxa_atexit@plt+0x19e9c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1aad18 <__cxa_atexit@plt+0x19e9cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1aad1c <__cxa_atexit@plt+0x19e9d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01271fa4 │ │ │ │ - @ instruction: 0x01272038 │ │ │ │ + @ instruction: 0x012726a4 │ │ │ │ + ldrdeq r2, [r7, -r8]! │ │ │ │ + @ instruction: 0x0115a5d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ab480 <__cxa_atexit@plt+0x19f134> │ │ │ │ - ldr r1, [pc, #56] @ 1ab498 <__cxa_atexit@plt+0x19f14c> │ │ │ │ - ldr r2, [pc, #56] @ 1ab49c <__cxa_atexit@plt+0x19f150> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1ab4a0 <__cxa_atexit@plt+0x19f154> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldrshteq r0, [sp], #226 @ 0xe2 │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ab4e4 <__cxa_atexit@plt+0x19f198> │ │ │ │ - ldr r2, [pc, #36] @ 1ab4fc <__cxa_atexit@plt+0x19f1b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1ab500 <__cxa_atexit@plt+0x19f1b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1aad70 <__cxa_atexit@plt+0x19ea24> │ │ │ │ + ldr r7, [pc, #60] @ 1aad88 <__cxa_atexit@plt+0x19ea3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0x01159898 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ab554 <__cxa_atexit@plt+0x19f208> │ │ │ │ - ldr r1, [pc, #56] @ 1ab56c <__cxa_atexit@plt+0x19f220> │ │ │ │ - ldr r2, [pc, #56] @ 1ab570 <__cxa_atexit@plt+0x19f224> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1aad8c <__cxa_atexit@plt+0x19ea40> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1ab574 <__cxa_atexit@plt+0x19f228> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #24] @ 1aad90 <__cxa_atexit@plt+0x19ea44> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rscseq r0, sp, lr, lsl lr │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 1ab11c <__cxa_atexit@plt+0x19edd0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ab60c <__cxa_atexit@plt+0x19f2c0> │ │ │ │ - ldr sl, [pc, #104] @ 1ab624 <__cxa_atexit@plt+0x19f2d8> │ │ │ │ - ldr r2, [pc, #104] @ 1ab628 <__cxa_atexit@plt+0x19f2dc> │ │ │ │ - ldr r9, [pc, #104] @ 1ab62c <__cxa_atexit@plt+0x19f2e0> │ │ │ │ - ldr lr, [pc, #104] @ 1ab630 <__cxa_atexit@plt+0x19f2e4> │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1ab634 <__cxa_atexit@plt+0x19f2e8> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01271e60 │ │ │ │ - tsteq r5, r8, ror r7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x0115a694 │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ + @ instruction: 0x0115a59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ab674 <__cxa_atexit@plt+0x19f328> │ │ │ │ - ldr r3, [pc, #44] @ 1ab684 <__cxa_atexit@plt+0x19f338> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1aadec <__cxa_atexit@plt+0x19eaa0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1aade4 <__cxa_atexit@plt+0x19ea98> │ │ │ │ + ldr r3, [pc, #44] @ 1aadf4 <__cxa_atexit@plt+0x19eaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ab688 <__cxa_atexit@plt+0x19f33c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ab68c <__cxa_atexit@plt+0x19f340> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #40] @ 1aadf8 <__cxa_atexit@plt+0x19eaac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b b49324 <__cxa_atexit@plt+0xb3cfd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01271d20 │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1ab6c0 <__cxa_atexit@plt+0x19f374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1ab6c4 <__cxa_atexit@plt+0x19f378> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r1, [r7, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ab71c <__cxa_atexit@plt+0x19f3d0> │ │ │ │ - ldr r3, [pc, #44] @ 1ab72c <__cxa_atexit@plt+0x19f3e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ab730 <__cxa_atexit@plt+0x19f3e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ab734 <__cxa_atexit@plt+0x19f3e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01271c78 │ │ │ │ - tsteq r5, r4, ror r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1ab768 <__cxa_atexit@plt+0x19f41c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1ab76c <__cxa_atexit@plt+0x19f420> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01271c28 │ │ │ │ + tsteq r5, r4, asr #11 │ │ │ │ + @ instruction: 0x012725b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aae2c <__cxa_atexit@plt+0x19eae0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1aae34 <__cxa_atexit@plt+0x19eae8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01272554 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 10db5ec <__cxa_atexit@plt+0x10cf2a0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ab7c4 <__cxa_atexit@plt+0x19f478> │ │ │ │ - ldr r3, [pc, #44] @ 1ab7d4 <__cxa_atexit@plt+0x19f488> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aaee0 <__cxa_atexit@plt+0x19eb94> │ │ │ │ + ldr r3, [pc, #144] @ 1aaee8 <__cxa_atexit@plt+0x19eb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ab7d8 <__cxa_atexit@plt+0x19f48c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aaeb0 <__cxa_atexit@plt+0x19eb64> │ │ │ │ + ldr r1, [pc, #112] @ 1aaeec <__cxa_atexit@plt+0x19eba0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1aaec0 <__cxa_atexit@plt+0x19eb74> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1aaed8 <__cxa_atexit@plt+0x19eb8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ab7dc <__cxa_atexit@plt+0x19f490> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 1aaef0 <__cxa_atexit@plt+0x19eba4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r1, [r7, -r0]! │ │ │ │ - @ instruction: 0x011595d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1ab810 <__cxa_atexit@plt+0x19f4c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1ab814 <__cxa_atexit@plt+0x19f4c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlawbeq r7, r0, fp, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01272574 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1ab83c <__cxa_atexit@plt+0x19f4f0> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1aaf60 <__cxa_atexit@plt+0x19ec14> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 10db5ec <__cxa_atexit@plt+0x10cf2a0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1aaf38 <__cxa_atexit@plt+0x19ebec> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1aaf54 <__cxa_atexit@plt+0x19ec08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1aaf64 <__cxa_atexit@plt+0x19ec18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strdeq r2, [r7, -r0]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1ab874 <__cxa_atexit@plt+0x19f528> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 1ab878 <__cxa_atexit@plt+0x19f52c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1aaf98 <__cxa_atexit@plt+0x19ec4c> │ │ │ │ + ldr r3, [pc, #32] @ 1aafa4 <__cxa_atexit@plt+0x19ec58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01271b34 │ │ │ │ - @ instruction: 0x01271b30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0x012724b8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ab8c4 <__cxa_atexit@plt+0x19f578> │ │ │ │ - ldr r3, [pc, #44] @ 1ab8d4 <__cxa_atexit@plt+0x19f588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ab8d8 <__cxa_atexit@plt+0x19f58c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ab8dc <__cxa_atexit@plt+0x19f590> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ab014 <__cxa_atexit@plt+0x19ecc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab020 <__cxa_atexit@plt+0x19ecd4> │ │ │ │ + ldr r1, [pc, #84] @ 1ab030 <__cxa_atexit@plt+0x19ece4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 1ab034 <__cxa_atexit@plt+0x19ece8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 1ab038 <__cxa_atexit@plt+0x19ecec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrdeq r1, [r7, -r0]! │ │ │ │ - @ instruction: 0x011594d0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ab928 <__cxa_atexit@plt+0x19f5dc> │ │ │ │ - ldr r3, [pc, #44] @ 1ab938 <__cxa_atexit@plt+0x19f5ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ab93c <__cxa_atexit@plt+0x19f5f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ab940 <__cxa_atexit@plt+0x19f5f4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01271a6c │ │ │ │ - tsteq r5, r8, ror #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ab9a4 <__cxa_atexit@plt+0x19f658> │ │ │ │ - ldr r3, [pc, #80] @ 1ab9bc <__cxa_atexit@plt+0x19f670> │ │ │ │ - ldr r9, [pc, #80] @ 1ab9c0 <__cxa_atexit@plt+0x19f674> │ │ │ │ - ldr lr, [pc, #80] @ 1ab9c4 <__cxa_atexit@plt+0x19f678> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + @ instruction: 0x012723b0 │ │ │ │ + strdeq r2, [r7, -r0]! │ │ │ │ + @ instruction: 0x0127243c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ab074 <__cxa_atexit@plt+0x19ed28> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ab07c <__cxa_atexit@plt+0x19ed30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0127230c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ab0b4 <__cxa_atexit@plt+0x19ed68> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ab0bc <__cxa_atexit@plt+0x19ed70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r7, ip, r2, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ab140 <__cxa_atexit@plt+0x19edf4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab14c <__cxa_atexit@plt+0x19ee00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 1ab15c <__cxa_atexit@plt+0x19ee10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 1ab160 <__cxa_atexit@plt+0x19ee14> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1ab164 <__cxa_atexit@plt+0x19ee18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1ab168 <__cxa_atexit@plt+0x19ee1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ab9c8 <__cxa_atexit@plt+0x19f67c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01272044 │ │ │ │ - @ instruction: 0x011593f0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0x0127227c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0127231c │ │ │ │ + @ instruction: 0x012722ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ab9f8 <__cxa_atexit@plt+0x19f6ac> │ │ │ │ - ldr r5, [pc, #28] @ 1aba08 <__cxa_atexit@plt+0x19f6bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 1ab1a0 <__cxa_atexit@plt+0x19ee54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ab1a8 <__cxa_atexit@plt+0x19ee5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 10d965c <__cxa_atexit@plt+0x10cd310> │ │ │ │ - ldr r7, [pc, #12] @ 1aba0c <__cxa_atexit@plt+0x19f6c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1aba74 <__cxa_atexit@plt+0x19f728> │ │ │ │ - ldr r3, [pc, #80] @ 1aba8c <__cxa_atexit@plt+0x19f740> │ │ │ │ - ldr r9, [pc, #80] @ 1aba90 <__cxa_atexit@plt+0x19f744> │ │ │ │ - ldr lr, [pc, #80] @ 1aba94 <__cxa_atexit@plt+0x19f748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1aba98 <__cxa_atexit@plt+0x19f74c> │ │ │ │ + @ instruction: 0x012721e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ab22c <__cxa_atexit@plt+0x19eee0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab238 <__cxa_atexit@plt+0x19eeec> │ │ │ │ + ldr lr, [pc, #104] @ 1ab248 <__cxa_atexit@plt+0x19eefc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1ab24c <__cxa_atexit@plt+0x19ef00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1ab250 <__cxa_atexit@plt+0x19ef04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1ab254 <__cxa_atexit@plt+0x19ef08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01271f74 │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abad8 <__cxa_atexit@plt+0x19f78c> │ │ │ │ - ldr r3, [pc, #44] @ 1abae8 <__cxa_atexit@plt+0x19f79c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1abaec <__cxa_atexit@plt+0x19f7a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abaf0 <__cxa_atexit@plt+0x19f7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012718bc │ │ │ │ - tsteq r5, r8, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1abb24 <__cxa_atexit@plt+0x19f7d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1abb28 <__cxa_atexit@plt+0x19f7dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0127186c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1abb50 <__cxa_atexit@plt+0x19f804> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1abb88 <__cxa_atexit@plt+0x19f83c> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01272248 │ │ │ │ + smlawbeq r7, ip, r1, r2 │ │ │ │ + smlawteq r7, ip, r1, r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ab2d0 <__cxa_atexit@plt+0x19ef84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab2dc <__cxa_atexit@plt+0x19ef90> │ │ │ │ + ldr lr, [pc, #100] @ 1ab2ec <__cxa_atexit@plt+0x19efa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1ab2f0 <__cxa_atexit@plt+0x19efa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1ab2f4 <__cxa_atexit@plt+0x19efa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 1abb8c <__cxa_atexit@plt+0x19f840> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrdeq r2, [r7, -ip]! │ │ │ │ + @ instruction: 0x01272178 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ab3cc <__cxa_atexit@plt+0x19f080> │ │ │ │ + ldr lr, [pc, #212] @ 1ab3ec <__cxa_atexit@plt+0x19f0a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ab3bc <__cxa_atexit@plt+0x19f070> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1ab3d4 <__cxa_atexit@plt+0x19f088> │ │ │ │ + ldr lr, [pc, #152] @ 1ab3f0 <__cxa_atexit@plt+0x19f0a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1ab3f4 <__cxa_atexit@plt+0x19f0a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1ab3f8 <__cxa_atexit@plt+0x19f0ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01271820 │ │ │ │ - @ instruction: 0x0127181c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abbcc <__cxa_atexit@plt+0x19f880> │ │ │ │ - ldr r3, [pc, #44] @ 1abbdc <__cxa_atexit@plt+0x19f890> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1abbe0 <__cxa_atexit@plt+0x19f894> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abbe4 <__cxa_atexit@plt+0x19f898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smlawteq r7, r8, r7, r1 │ │ │ │ - @ instruction: 0x011591d8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1abc18 <__cxa_atexit@plt+0x19f8cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1abc1c <__cxa_atexit@plt+0x19f8d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01271778 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + smlawteq r7, r4, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1abc44 <__cxa_atexit@plt+0x19f8f8> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ab480 <__cxa_atexit@plt+0x19f134> │ │ │ │ + ldr lr, [pc, #108] @ 1ab48c <__cxa_atexit@plt+0x19f140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1ab490 <__cxa_atexit@plt+0x19f144> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1ab494 <__cxa_atexit@plt+0x19f148> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1abc7c <__cxa_atexit@plt+0x19f930> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 1abc80 <__cxa_atexit@plt+0x19f934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + strdeq r1, [r7, -ip]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ab528 <__cxa_atexit@plt+0x19f1dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab534 <__cxa_atexit@plt+0x19f1e8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 1ab544 <__cxa_atexit@plt+0x19f1f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 1ab548 <__cxa_atexit@plt+0x19f1fc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 1ab54c <__cxa_atexit@plt+0x19f200> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01271f48 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ab5cc <__cxa_atexit@plt+0x19f280> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab5d4 <__cxa_atexit@plt+0x19f288> │ │ │ │ + ldr lr, [pc, #96] @ 1ab5e8 <__cxa_atexit@plt+0x19f29c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 1ab5ec <__cxa_atexit@plt+0x19f2a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [pc, #72] @ 1ab5f0 <__cxa_atexit@plt+0x19f2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ab5dc <__cxa_atexit@plt+0x19f290> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01271730 │ │ │ │ - @ instruction: 0x01271724 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x01271de0 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abcc0 <__cxa_atexit@plt+0x19f974> │ │ │ │ - ldr r7, [pc, #44] @ 1abcd0 <__cxa_atexit@plt+0x19f984> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ab648 <__cxa_atexit@plt+0x19f2fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ab650 <__cxa_atexit@plt+0x19f304> │ │ │ │ + ldr r1, [pc, #64] @ 1ab66c <__cxa_atexit@plt+0x19f320> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1ab670 <__cxa_atexit@plt+0x19f324> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ab658 <__cxa_atexit@plt+0x19f30c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ab668 <__cxa_atexit@plt+0x19f31c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #32] @ 1abcd4 <__cxa_atexit@plt+0x19f988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abcd8 <__cxa_atexit@plt+0x19f98c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r1, [r7, -r0]! │ │ │ │ - tsteq r5, r8, ror #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1abd08 <__cxa_atexit@plt+0x19f9bc> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 1abd0c <__cxa_atexit@plt+0x19f9c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - smlawbeq r7, r4, r6, r1 │ │ │ │ + @ instruction: 0x01159d98 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + tsteq r5, r4, lsl #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1abd34 <__cxa_atexit@plt+0x19f9e8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ab6f0 <__cxa_atexit@plt+0x19f3a4> │ │ │ │ + ldr r8, [pc, #96] @ 1ab6fc <__cxa_atexit@plt+0x19f3b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1ab700 <__cxa_atexit@plt+0x19f3b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1ab704 <__cxa_atexit@plt+0x19f3b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + @ instruction: 0x01271d7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abd98 <__cxa_atexit@plt+0x19fa4c> │ │ │ │ - ldr r3, [pc, #44] @ 1abda8 <__cxa_atexit@plt+0x19fa5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - ldr r5, [pc, #36] @ 1abdac <__cxa_atexit@plt+0x19fa60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ab740 <__cxa_atexit@plt+0x19f3f4> │ │ │ │ + ldr r8, [pc, #36] @ 1ab748 <__cxa_atexit@plt+0x19f3fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 1ab74c <__cxa_atexit@plt+0x19f400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abdb0 <__cxa_atexit@plt+0x19fa64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ + @ instruction: 0x01271c40 │ │ │ │ + @ instruction: 0x01159bb4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ab7cc <__cxa_atexit@plt+0x19f480> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ab7d4 <__cxa_atexit@plt+0x19f488> │ │ │ │ + ldr r2, [pc, #96] @ 1ab7e8 <__cxa_atexit@plt+0x19f49c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 1ab7ec <__cxa_atexit@plt+0x19f4a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r2, [pc, #64] @ 1ab7f0 <__cxa_atexit@plt+0x19f4a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r9, {r2, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1ab7f4 <__cxa_atexit@plt+0x19f4a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub sl, r6, #15 │ │ │ │ + mov r7, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1ab7dc <__cxa_atexit@plt+0x19f490> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0x01271be0 │ │ │ │ strdeq r1, [r7, -ip]! │ │ │ │ - tsteq r5, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1abde4 <__cxa_atexit@plt+0x19fa98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #16] @ 1abde8 <__cxa_atexit@plt+0x19fa9c> │ │ │ │ + @ instruction: 0x01272200 │ │ │ │ + tsteq r5, ip, lsl #22 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ab880 <__cxa_atexit@plt+0x19f534> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ab888 <__cxa_atexit@plt+0x19f53c> │ │ │ │ + ldr r2, [pc, #108] @ 1ab89c <__cxa_atexit@plt+0x19f550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 1ab8a0 <__cxa_atexit@plt+0x19f554> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + ldr r2, [pc, #64] @ 1ab8a4 <__cxa_atexit@plt+0x19f558> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r9, {r2, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1ab8a8 <__cxa_atexit@plt+0x19f55c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ + sub sl, r6, #23 │ │ │ │ mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x012715ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1abe10 <__cxa_atexit@plt+0x19fac4> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1abe48 <__cxa_atexit@plt+0x19fafc> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1ab890 <__cxa_atexit@plt+0x19f544> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0x01271b38 │ │ │ │ + @ instruction: 0x01271b48 │ │ │ │ + @ instruction: 0x0127214c │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ab938 <__cxa_atexit@plt+0x19f5ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ab940 <__cxa_atexit@plt+0x19f5f4> │ │ │ │ + ldr lr, [pc, #112] @ 1ab954 <__cxa_atexit@plt+0x19f608> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 1ab958 <__cxa_atexit@plt+0x19f60c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + ldr r2, [pc, #64] @ 1ab95c <__cxa_atexit@plt+0x19f610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 1abe4c <__cxa_atexit@plt+0x19fb00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + stmdb r9, {r2, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1ab960 <__cxa_atexit@plt+0x19f614> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub sl, r6, #27 │ │ │ │ mov r7, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1ab948 <__cxa_atexit@plt+0x19f5fc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01271564 │ │ │ │ - @ instruction: 0x01271558 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + smlawbeq r7, r4, sl, r1 │ │ │ │ + @ instruction: 0x01271a90 │ │ │ │ + @ instruction: 0x01272094 │ │ │ │ + tsteq r5, r8, lsr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abe8c <__cxa_atexit@plt+0x19fb40> │ │ │ │ - ldr r7, [pc, #44] @ 1abe9c <__cxa_atexit@plt+0x19fb50> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aba18 <__cxa_atexit@plt+0x19f6cc> │ │ │ │ + ldr r7, [pc, #180] @ 1aba3c <__cxa_atexit@plt+0x19f6f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #32] @ 1abea0 <__cxa_atexit@plt+0x19fb54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 1aba00 <__cxa_atexit@plt+0x19f6b4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1aba10 <__cxa_atexit@plt+0x19f6c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aba28 <__cxa_atexit@plt+0x19f6dc> │ │ │ │ + ldr r2, [pc, #136] @ 1aba44 <__cxa_atexit@plt+0x19f6f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr r3, [sl, #15] │ │ │ │ + ldr r8, [pc, #116] @ 1aba48 <__cxa_atexit@plt+0x19f6fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + add r8, r8, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, lr │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r8, sl │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abea4 <__cxa_atexit@plt+0x19fb58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ 1aba40 <__cxa_atexit@plt+0x19f6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01271504 │ │ │ │ - tsteq r5, r4, lsr #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1abed4 <__cxa_atexit@plt+0x19fb88> │ │ │ │ - str r7, [r5] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + tsteq r5, r0, ror #19 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + tsteq r5, r4, ror r9 │ │ │ │ + tsteq r5, r4, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + and r6, r8, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 1abacc <__cxa_atexit@plt+0x19f780> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1abad8 <__cxa_atexit@plt+0x19f78c> │ │ │ │ + ldr r3, [pc, #96] @ 1abae8 <__cxa_atexit@plt+0x19f79c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 1abed8 <__cxa_atexit@plt+0x19fb8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x012714b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 1abf00 <__cxa_atexit@plt+0x19fbb4> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1112914 <__cxa_atexit@plt+0x11065c8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r0, [r8, #15] │ │ │ │ + ldr lr, [pc, #76] @ 1abaec <__cxa_atexit@plt+0x19f7a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r0, [r9, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abf70 <__cxa_atexit@plt+0x19fc24> │ │ │ │ - ldr r7, [pc, #44] @ 1abf80 <__cxa_atexit@plt+0x19fc34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #32] @ 1abf84 <__cxa_atexit@plt+0x19fc38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abf88 <__cxa_atexit@plt+0x19fc3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + tsteq r5, r8, lsr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1abb28 <__cxa_atexit@plt+0x19f7dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1abb30 <__cxa_atexit@plt+0x19f7e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01271420 │ │ │ │ - tsteq r5, r0, asr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1abfd4 <__cxa_atexit@plt+0x19fc88> │ │ │ │ - ldr r7, [pc, #44] @ 1abfe4 <__cxa_atexit@plt+0x19fc98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #32] @ 1abfe8 <__cxa_atexit@plt+0x19fc9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1abfec <__cxa_atexit@plt+0x19fca0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x01271858 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1abbac <__cxa_atexit@plt+0x19f860> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 1abbb8 <__cxa_atexit@plt+0x19f86c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 1abbbc <__cxa_atexit@plt+0x19f870> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1abba0 <__cxa_atexit@plt+0x19f854> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1abbc8 <__cxa_atexit@plt+0x19f87c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0x012713bc │ │ │ │ - @ instruction: 0x01158dd4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac034 <__cxa_atexit@plt+0x19fce8> │ │ │ │ - ldr r3, [pc, #44] @ 1ac044 <__cxa_atexit@plt+0x19fcf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ac048 <__cxa_atexit@plt+0x19fcfc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ac04c <__cxa_atexit@plt+0x19fd00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffae0 │ │ │ │ - @ instruction: 0x01271360 │ │ │ │ - tsteq r5, ip, ror #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac098 <__cxa_atexit@plt+0x19fd4c> │ │ │ │ - ldr r3, [pc, #44] @ 1ac0a8 <__cxa_atexit@plt+0x19fd5c> │ │ │ │ + @ instruction: 0x01271808 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ 1abc70 <__cxa_atexit@plt+0x19f924> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ac0ac <__cxa_atexit@plt+0x19fd60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ac0b0 <__cxa_atexit@plt+0x19fd64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1abc44 <__cxa_atexit@plt+0x19f8f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1abc60 <__cxa_atexit@plt+0x19f914> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1abc4c <__cxa_atexit@plt+0x19f900> │ │ │ │ + ldr r7, [pc, #104] @ 1abc74 <__cxa_atexit@plt+0x19f928> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 1abc78 <__cxa_atexit@plt+0x19f92c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - strdeq r1, [r7, -ip]! │ │ │ │ - tsteq r5, ip, lsl #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac0fc <__cxa_atexit@plt+0x19fdb0> │ │ │ │ - ldr r3, [pc, #44] @ 1ac10c <__cxa_atexit@plt+0x19fdc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ac110 <__cxa_atexit@plt+0x19fdc4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ac114 <__cxa_atexit@plt+0x19fdc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0x01271298 │ │ │ │ - tsteq r5, r4, lsr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac160 <__cxa_atexit@plt+0x19fe14> │ │ │ │ - ldr r3, [pc, #44] @ 1ac170 <__cxa_atexit@plt+0x19fe24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - ldr r5, [pc, #36] @ 1ac174 <__cxa_atexit@plt+0x19fe28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ac178 <__cxa_atexit@plt+0x19fe2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0x01271234 │ │ │ │ - tsteq r5, ip, asr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac1c4 <__cxa_atexit@plt+0x19fe78> │ │ │ │ - ldr r3, [pc, #44] @ 1ac1d4 <__cxa_atexit@plt+0x19fe88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ldr r5, [pc, #36] @ 1ac1d8 <__cxa_atexit@plt+0x19fe8c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ac1dc <__cxa_atexit@plt+0x19fe90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x01271830 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1abcf8 <__cxa_atexit@plt+0x19f9ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1abce4 <__cxa_atexit@plt+0x19f998> │ │ │ │ + ldr r7, [pc, #92] @ 1abd08 <__cxa_atexit@plt+0x19f9bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 1abd0c <__cxa_atexit@plt+0x19f9c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - ldrdeq r1, [r7, -r0]! │ │ │ │ - tsteq r5, r8, asr #23 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0x01271790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ac228 <__cxa_atexit@plt+0x19fedc> │ │ │ │ - ldr r2, [pc, #68] @ 1ac244 <__cxa_atexit@plt+0x19fef8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac234 <__cxa_atexit@plt+0x19fee8> │ │ │ │ - ldr r5, [pc, #48] @ 1ac24c <__cxa_atexit@plt+0x19ff00> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 1abd8c <__cxa_atexit@plt+0x19fa40> │ │ │ │ + ldr r2, [pc, #124] @ 1abda8 <__cxa_atexit@plt+0x19fa5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 1abdac <__cxa_atexit@plt+0x19fa60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1abd80 <__cxa_atexit@plt+0x19fa34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1abd94 <__cxa_atexit@plt+0x19fa48> │ │ │ │ + ldr r3, [pc, #76] @ 1abdb0 <__cxa_atexit@plt+0x19fa64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 10d965c <__cxa_atexit@plt+0x10cd310> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x01271638 │ │ │ │ + @ instruction: 0x01271648 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1abdf0 <__cxa_atexit@plt+0x19faa4> │ │ │ │ + ldr r2, [pc, #36] @ 1abdfc <__cxa_atexit@plt+0x19fab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ac248 <__cxa_atexit@plt+0x19fefc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r1, [r7, -r4]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1abec4 <__cxa_atexit@plt+0x19fb78> │ │ │ │ + ldr r2, [pc, #196] @ 1abee4 <__cxa_atexit@plt+0x19fb98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1abeb4 <__cxa_atexit@plt+0x19fb68> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1abecc <__cxa_atexit@plt+0x19fb80> │ │ │ │ + ldr r7, [pc, #148] @ 1abee8 <__cxa_atexit@plt+0x19fb9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01271170 │ │ │ │ - tsteq r5, r8, ror #22 │ │ │ │ - @ instruction: 0xfffff7f8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ac334 <__cxa_atexit@plt+0x19ffe8> │ │ │ │ - ldr r3, [pc, #212] @ 1ac34c <__cxa_atexit@plt+0x1a0000> │ │ │ │ - sub r2, r6, #90 @ 0x5a │ │ │ │ - sub lr, r6, #50 @ 0x32 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #60]! @ 0x3c │ │ │ │ - sub r3, r6, #98 @ 0x62 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - ldr ip, [pc, #184] @ 1ac350 <__cxa_atexit@plt+0x1a0004> │ │ │ │ - ldr r9, [pc, #184] @ 1ac354 <__cxa_atexit@plt+0x1a0008> │ │ │ │ - ldr r3, [pc, #184] @ 1ac358 <__cxa_atexit@plt+0x1a000c> │ │ │ │ - str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - add ip, pc, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #168] @ 1ac35c <__cxa_atexit@plt+0x1a0010> │ │ │ │ - str r8, [r7, #-12] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 1abeec <__cxa_atexit@plt+0x19fba0> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-16] │ │ │ │ - ldr r3, [pc, #152] @ 1ac360 <__cxa_atexit@plt+0x1a0014> │ │ │ │ - str r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ - str r8, [r7, #-52] @ 0xffffffcc │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r7, {r3, r8} │ │ │ │ - str ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ - str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #128] @ 1ac364 <__cxa_atexit@plt+0x1a0018> │ │ │ │ - str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ - sub r0, r6, #58 @ 0x3a │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-40] @ 0xffffffd8 │ │ │ │ - ldr r3, [pc, #112] @ 1ac368 <__cxa_atexit@plt+0x1a001c> │ │ │ │ - str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [pc, #96] @ 1ac36c <__cxa_atexit@plt+0x1a0020> │ │ │ │ - add r8, r7, #12 │ │ │ │ - sub sl, r6, #82 @ 0x52 │ │ │ │ - sub r2, r6, #74 @ 0x4a │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r1, r6, #66 @ 0x42 │ │ │ │ - stm r8, {r3, r7, lr} │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r0, r1, r2, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ + ldr sl, [pc, #120] @ 1abef0 <__cxa_atexit@plt+0x19fba4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1ac370 <__cxa_atexit@plt+0x1a0024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0x012716b0 │ │ │ │ - tsteq r5, ip, ror sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b c55520 <__cxa_atexit@plt+0xc491d4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0x01271b4c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1abf80 <__cxa_atexit@plt+0x19fc34> │ │ │ │ + ldr lr, [pc, #116] @ 1abf8c <__cxa_atexit@plt+0x19fc40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 1abf90 <__cxa_atexit@plt+0x19fc44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 1abf94 <__cxa_atexit@plt+0x19fc48> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + smlawbeq r7, r0, sl, r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - b c55520 <__cxa_atexit@plt+0xc491d4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1abff8 <__cxa_atexit@plt+0x19fcac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac000 <__cxa_atexit@plt+0x19fcb4> │ │ │ │ + ldr r5, [pc, #80] @ 1ac01c <__cxa_atexit@plt+0x19fcd0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ 1ac020 <__cxa_atexit@plt+0x19fcd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 1ac024 <__cxa_atexit@plt+0x19fcd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r5, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r7] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ac008 <__cxa_atexit@plt+0x19fcbc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ac018 <__cxa_atexit@plt+0x19fccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x011593f8 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01158cfc │ │ │ │ + tsteq r5, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ac3e4 <__cxa_atexit@plt+0x1a0098> │ │ │ │ - ldr r3, [pc, #40] @ 1ac3fc <__cxa_atexit@plt+0x1a00b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 1ac07c <__cxa_atexit@plt+0x19fd30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1ac060 <__cxa_atexit@plt+0x19fd14> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1ac06c <__cxa_atexit@plt+0x19fd20> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ac400 <__cxa_atexit@plt+0x1a00b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1ac080 <__cxa_atexit@plt+0x19fd34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01270f98 │ │ │ │ - tsteq r5, r8, ror #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r5, r8, lsl #26 │ │ │ │ + @ instruction: 0x01158cf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 1ac0ac <__cxa_atexit@plt+0x19fd60> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0x01158cd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac458 <__cxa_atexit@plt+0x1a010c> │ │ │ │ + bhi 1ac0f8 <__cxa_atexit@plt+0x19fdac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #76] @ 1ac474 <__cxa_atexit@plt+0x1a0128> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ac460 <__cxa_atexit@plt+0x1a0114> │ │ │ │ - ldr r3, [pc, #60] @ 1ac47c <__cxa_atexit@plt+0x1a0130> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ac478 <__cxa_atexit@plt+0x1a012c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ac100 <__cxa_atexit@plt+0x19fdb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01270f48 │ │ │ │ - tsteq r5, r4, ror #18 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ + smlawbeq r7, r8, r2, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac4b4 <__cxa_atexit@plt+0x1a0168> │ │ │ │ + bhi 1ac138 <__cxa_atexit@plt+0x19fdec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ac4bc <__cxa_atexit@plt+0x1a0170> │ │ │ │ + ldr r1, [pc, #24] @ 1ac140 <__cxa_atexit@plt+0x19fdf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r7, ip, lr, r0 │ │ │ │ + @ instruction: 0x01271248 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ac518 <__cxa_atexit@plt+0x1a01cc> │ │ │ │ - ldr r2, [pc, #64] @ 1ac528 <__cxa_atexit@plt+0x1a01dc> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ac1a8 <__cxa_atexit@plt+0x19fe5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ac1b4 <__cxa_atexit@plt+0x19fe68> │ │ │ │ + ldr lr, [pc, #76] @ 1ac1c4 <__cxa_atexit@plt+0x19fe78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1ac1c8 <__cxa_atexit@plt+0x19fe7c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x012712b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ac238 <__cxa_atexit@plt+0x19feec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ac244 <__cxa_atexit@plt+0x19fef8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #44] @ 1ac52c <__cxa_atexit@plt+0x1a01e0> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1ac254 <__cxa_atexit@plt+0x19ff08> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1ac258 <__cxa_atexit@plt+0x19ff0c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01271218 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ac2dc <__cxa_atexit@plt+0x19ff90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ac2e8 <__cxa_atexit@plt+0x19ff9c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 1ac2f8 <__cxa_atexit@plt+0x19ffac> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 1ac2fc <__cxa_atexit@plt+0x19ffb0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 1ac300 <__cxa_atexit@plt+0x19ffb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01271190 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + ldrsheq r9, [r5, -r0] │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1ac354 <__cxa_atexit@plt+0x1a0008> │ │ │ │ + ldr r3, [pc, #60] @ 1ac36c <__cxa_atexit@plt+0x1a0020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 1ac370 <__cxa_atexit@plt+0x1a0024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + ldr r7, [pc, #24] @ 1ac374 <__cxa_atexit@plt+0x1a0028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01270e68 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrheq r9, [r5, -ip] │ │ │ │ + tsteq r5, r4, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ac418 <__cxa_atexit@plt+0x1a00cc> │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + sub r7, r6, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ac564 <__cxa_atexit@plt+0x1a0218> │ │ │ │ - ldr r3, [pc, #36] @ 1ac574 <__cxa_atexit@plt+0x1a0228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + bhi 1ac438 <__cxa_atexit@plt+0x1a00ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac440 <__cxa_atexit@plt+0x1a00f4> │ │ │ │ + ldr r2, [pc, #180] @ 1ac480 <__cxa_atexit@plt+0x1a0134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #176] @ 1ac484 <__cxa_atexit@plt+0x1a0138> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 1ac488 <__cxa_atexit@plt+0x1a013c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #168] @ 1ac48c <__cxa_atexit@plt+0x1a0140> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #160] @ 1ac490 <__cxa_atexit@plt+0x1a0144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add r0, r2, #2 │ │ │ │ + str sl, [r8, #4] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + add r9, lr, #2 │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1ac578 <__cxa_atexit@plt+0x1a022c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + ldr r7, [pc, #92] @ 1ac47c <__cxa_atexit@plt+0x1a0130> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, r4, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ac5f8 <__cxa_atexit@plt+0x1a02ac> │ │ │ │ - ldr r3, [pc, #140] @ 1ac624 <__cxa_atexit@plt+0x1a02d8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r6, r8 │ │ │ │ + b 1ac448 <__cxa_atexit@plt+0x1a00fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 1ac470 <__cxa_atexit@plt+0x1a0124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 1ac474 <__cxa_atexit@plt+0x1a0128> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1ac60c <__cxa_atexit@plt+0x1a02c0> │ │ │ │ + ldr r2, [pc, #24] @ 1ac478 <__cxa_atexit@plt+0x1a012c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01158fd8 │ │ │ │ + tsteq r5, r4, asr #18 │ │ │ │ + @ instruction: 0x01270f24 │ │ │ │ + tsteq r5, r0 │ │ │ │ + @ instruction: 0x011589d0 │ │ │ │ + tsteq r5, r4, asr #19 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + qsubeq r1, r8, r7 │ │ │ │ + @ instruction: 0x01270f94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ac4cc <__cxa_atexit@plt+0x1a0180> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ac4d4 <__cxa_atexit@plt+0x1a0188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01270eb4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ac540 <__cxa_atexit@plt+0x1a01f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ac614 <__cxa_atexit@plt+0x1a02c8> │ │ │ │ - ldr r2, [pc, #108] @ 1ac62c <__cxa_atexit@plt+0x1a02e0> │ │ │ │ - ldr lr, [pc, #108] @ 1ac630 <__cxa_atexit@plt+0x1a02e4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac54c <__cxa_atexit@plt+0x1a0200> │ │ │ │ + ldr r2, [pc, #84] @ 1ac55c <__cxa_atexit@plt+0x1a0210> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r6, [r6, #20] │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ac628 <__cxa_atexit@plt+0x1a02dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #80] @ 1ac560 <__cxa_atexit@plt+0x1a0214> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01270f54 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01270e60 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ac68c <__cxa_atexit@plt+0x1a0340> │ │ │ │ - ldr r2, [pc, #64] @ 1ac698 <__cxa_atexit@plt+0x1a034c> │ │ │ │ - ldr lr, [pc, #64] @ 1ac69c <__cxa_atexit@plt+0x1a0350> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bcc 1ac5b8 <__cxa_atexit@plt+0x1a026c> │ │ │ │ + ldr r2, [pc, #60] @ 1ac5c8 <__cxa_atexit@plt+0x1a027c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r3, #20] │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac6ec <__cxa_atexit@plt+0x1a03a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1ac6f4 <__cxa_atexit@plt+0x1a03a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 1ac6f8 <__cxa_atexit@plt+0x1a03ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 1ac6fc <__cxa_atexit@plt+0x1a03b0> │ │ │ │ + bhi 1ac640 <__cxa_atexit@plt+0x1a02f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac648 <__cxa_atexit@plt+0x1a02fc> │ │ │ │ + ldr r1, [pc, #96] @ 1ac664 <__cxa_atexit@plt+0x1a0318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 1ac668 <__cxa_atexit@plt+0x1a031c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #88] @ 1ac66c <__cxa_atexit@plt+0x1a0320> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add r9, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b c53c0c <__cxa_atexit@plt+0xc478c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r7 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + mov r6, r7 │ │ │ │ + b 1ac650 <__cxa_atexit@plt+0x1a0304> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ac660 <__cxa_atexit@plt+0x1a0314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01270cb0 │ │ │ │ - smlawbeq r7, r8, lr, r0 │ │ │ │ - @ instruction: 0x01270d60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0x01158dd0 │ │ │ │ + @ instruction: 0x01158794 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0x01270e28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac734 <__cxa_atexit@plt+0x1a03e8> │ │ │ │ + bhi 1ac6bc <__cxa_atexit@plt+0x1a0370> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ac73c <__cxa_atexit@plt+0x1a03f0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ac6c4 <__cxa_atexit@plt+0x1a0378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1ac78c <__cxa_atexit@plt+0x1a0440> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01270c4c │ │ │ │ + smlawteq r7, r4, ip, r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac714 <__cxa_atexit@plt+0x1a03c8> │ │ │ │ + ldr r2, [pc, #52] @ 1ac724 <__cxa_atexit@plt+0x1a03d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + tsteq r5, ip, asr #25 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1ac780 <__cxa_atexit@plt+0x1a0434> │ │ │ │ + ldr r2, [pc, #68] @ 1ac798 <__cxa_atexit@plt+0x1a044c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 1ac79c <__cxa_atexit@plt+0x1a0450> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r1, r9} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + ldr r7, [pc, #24] @ 1ac7a0 <__cxa_atexit@plt+0x1a0454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r5, r8, lsr #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ac774 <__cxa_atexit@plt+0x1a0428> │ │ │ │ + bhi 1ac7dc <__cxa_atexit@plt+0x1a0490> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ac77c <__cxa_atexit@plt+0x1a0430> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ac7e4 <__cxa_atexit@plt+0x1a0498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01270c0c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 1ac864 <__cxa_atexit@plt+0x1a0518> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [pc, #216] @ 1ac884 <__cxa_atexit@plt+0x1a0538> │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - beq 1ac84c <__cxa_atexit@plt+0x1a0500> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ac85c <__cxa_atexit@plt+0x1a0510> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #32 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 1ac86c <__cxa_atexit@plt+0x1a0520> │ │ │ │ - ldr ip, [pc, #156] @ 1ac888 <__cxa_atexit@plt+0x1a053c> │ │ │ │ - ldr r3, [pc, #156] @ 1ac88c <__cxa_atexit@plt+0x1a0540> │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [pc, #120] @ 1ac890 <__cxa_atexit@plt+0x1a0544> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, ip, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #16]! │ │ │ │ - ldr r1, [pc, #104] @ 1ac894 <__cxa_atexit@plt+0x1a0548> │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r0 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01158198 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01271198 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ac928 <__cxa_atexit@plt+0x1a05dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ac934 <__cxa_atexit@plt+0x1a05e8> │ │ │ │ - ldr r9, [pc, #128] @ 1ac944 <__cxa_atexit@plt+0x1a05f8> │ │ │ │ - ldr lr, [pc, #128] @ 1ac948 <__cxa_atexit@plt+0x1a05fc> │ │ │ │ - ldr sl, [pc, #128] @ 1ac94c <__cxa_atexit@plt+0x1a0600> │ │ │ │ - ldr r1, [pc, #128] @ 1ac950 <__cxa_atexit@plt+0x1a0604> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, r9, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - strdeq r1, [r7, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + smulwbeq r7, r4, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ac998 <__cxa_atexit@plt+0x1a064c> │ │ │ │ - ldr r2, [pc, #44] @ 1ac9a0 <__cxa_atexit@plt+0x1a0654> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac830 <__cxa_atexit@plt+0x1a04e4> │ │ │ │ + ldr r2, [pc, #48] @ 1ac840 <__cxa_atexit@plt+0x1a04f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1ac9a4 <__cxa_atexit@plt+0x1a0658> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r0, [r7, -ip]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1ac78c <__cxa_atexit@plt+0x1a0440> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x01158bb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1aca24 <__cxa_atexit@plt+0x1a06d8> │ │ │ │ - ldr r3, [pc, #84] @ 1aca3c <__cxa_atexit@plt+0x1a06f0> │ │ │ │ - ldr r2, [pc, #84] @ 1aca40 <__cxa_atexit@plt+0x1a06f4> │ │ │ │ - ldr r1, [pc, #84] @ 1aca44 <__cxa_atexit@plt+0x1a06f8> │ │ │ │ + bcc 1ac88c <__cxa_atexit@plt+0x1a0540> │ │ │ │ + ldr r3, [pc, #52] @ 1ac8a8 <__cxa_atexit@plt+0x1a055c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #48] @ 1ac8ac <__cxa_atexit@plt+0x1a0560> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1aca48 <__cxa_atexit@plt+0x1a06fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + ldr r7, [pc, #28] @ 1ac8b0 <__cxa_atexit@plt+0x1a0564> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - tsteq r5, r4, lsr #7 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + tsteq r5, r8, lsl r5 │ │ │ │ + tsteq r5, r4, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1aca98 <__cxa_atexit@plt+0x1a074c> │ │ │ │ + bhi 1ac8e4 <__cxa_atexit@plt+0x1a0598> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1acaa0 <__cxa_atexit@plt+0x1a0754> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 1acaa4 <__cxa_atexit@plt+0x1a0758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 1acaa8 <__cxa_atexit@plt+0x1a075c> │ │ │ │ + ldr r2, [pc, #24] @ 1ac8ec <__cxa_atexit@plt+0x1a05a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53c0c <__cxa_atexit@plt+0xc478c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01270904 │ │ │ │ - ldrdeq r0, [r7, -ip]! │ │ │ │ - @ instruction: 0x012709b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1acae0 <__cxa_atexit@plt+0x1a0794> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1acae8 <__cxa_atexit@plt+0x1a079c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1acaf8 <__cxa_atexit@plt+0x1a07ac> │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwbeq r7, r0, r8 │ │ │ │ + @ instruction: 0x01270a9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1acbac <__cxa_atexit@plt+0x1a0860> │ │ │ │ - ldr r0, [pc, #188] @ 1acbcc <__cxa_atexit@plt+0x1a0880> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ac998 <__cxa_atexit@plt+0x1a064c> │ │ │ │ + ldr r3, [pc, #144] @ 1ac9a0 <__cxa_atexit@plt+0x1a0654> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq 1acb94 <__cxa_atexit@plt+0x1a0848> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1acba0 <__cxa_atexit@plt+0x1a0854> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 1acbb8 <__cxa_atexit@plt+0x1a086c> │ │ │ │ - ldr lr, [pc, #132] @ 1acbd0 <__cxa_atexit@plt+0x1a0884> │ │ │ │ - ldr sl, [pc, #132] @ 1acbd4 <__cxa_atexit@plt+0x1a0888> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr ip, [r8, #2] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #104] @ 1acbd8 <__cxa_atexit@plt+0x1a088c> │ │ │ │ - add r1, lr, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - mov r6, r9 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str ip, [r3, #-8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ac968 <__cxa_atexit@plt+0x1a061c> │ │ │ │ + ldr r1, [pc, #112] @ 1ac9a4 <__cxa_atexit@plt+0x1a0658> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1ac978 <__cxa_atexit@plt+0x1a062c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1ac990 <__cxa_atexit@plt+0x1a0644> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [pc, #40] @ 1ac9a8 <__cxa_atexit@plt+0x1a065c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01270abc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1aca18 <__cxa_atexit@plt+0x1a06cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1ac9f0 <__cxa_atexit@plt+0x1a06a4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1aca0c <__cxa_atexit@plt+0x1a06c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r8, lsr lr │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01270e58 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1aca1c <__cxa_atexit@plt+0x1a06d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01270a38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1acc50 <__cxa_atexit@plt+0x1a0904> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1acc5c <__cxa_atexit@plt+0x1a0910> │ │ │ │ - ldr lr, [pc, #100] @ 1acc6c <__cxa_atexit@plt+0x1a0920> │ │ │ │ - ldr r8, [pc, #100] @ 1acc70 <__cxa_atexit@plt+0x1a0924> │ │ │ │ - ldr r0, [pc, #100] @ 1acc74 <__cxa_atexit@plt+0x1a0928> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ + bne 1aca50 <__cxa_atexit@plt+0x1a0704> │ │ │ │ + ldr r3, [pc, #32] @ 1aca5c <__cxa_atexit@plt+0x1a0710> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, lr, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r8, lsl #27 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x01270db4 │ │ │ │ + @ instruction: 0x01270a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1accbc <__cxa_atexit@plt+0x1a0970> │ │ │ │ - ldr r2, [pc, #44] @ 1accc4 <__cxa_atexit@plt+0x1a0978> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1accc8 <__cxa_atexit@plt+0x1a097c> │ │ │ │ + bhi 1acacc <__cxa_atexit@plt+0x1a0780> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1acad8 <__cxa_atexit@plt+0x1a078c> │ │ │ │ + ldr r1, [pc, #84] @ 1acae8 <__cxa_atexit@plt+0x1a079c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 1acaec <__cxa_atexit@plt+0x1a07a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 1acaf0 <__cxa_atexit@plt+0x1a07a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r8, lr │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r0, [r7, -r8]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1acaf8 <__cxa_atexit@plt+0x1a07ac> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1acd48 <__cxa_atexit@plt+0x1a09fc> │ │ │ │ - ldr r3, [pc, #84] @ 1acd60 <__cxa_atexit@plt+0x1a0a14> │ │ │ │ - ldr r2, [pc, #84] @ 1acd64 <__cxa_atexit@plt+0x1a0a18> │ │ │ │ - ldr r1, [pc, #84] @ 1acd68 <__cxa_atexit@plt+0x1a0a1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r3, r6, #15 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1acd6c <__cxa_atexit@plt+0x1a0a20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + strdeq r0, [r7, -r8]! │ │ │ │ + @ instruction: 0x01270938 │ │ │ │ + smlawbeq r7, r4, r9, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1acb2c <__cxa_atexit@plt+0x1a07e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1acb34 <__cxa_atexit@plt+0x1a07e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01270854 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1acdbc <__cxa_atexit@plt+0x1a0a70> │ │ │ │ + bhi 1acb6c <__cxa_atexit@plt+0x1a0820> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1acb74 <__cxa_atexit@plt+0x1a0828> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01270814 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1acc00 <__cxa_atexit@plt+0x1a08b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1acc0c <__cxa_atexit@plt+0x1a08c0> │ │ │ │ + ldr lr, [pc, #116] @ 1acc1c <__cxa_atexit@plt+0x1a08d0> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1acdc4 <__cxa_atexit@plt+0x1a0a78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 1acdc8 <__cxa_atexit@plt+0x1a0a7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #108] @ 1acc20 <__cxa_atexit@plt+0x1a08d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 1acdcc <__cxa_atexit@plt+0x1a0a80> │ │ │ │ + ldr r2, [pc, #80] @ 1acc24 <__cxa_atexit@plt+0x1a08d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53c0c <__cxa_atexit@plt+0xc478c0> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1acc28 <__cxa_atexit@plt+0x1a08dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1acc2c <__cxa_atexit@plt+0x1a08e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwteq r7, r0, r5 │ │ │ │ - @ instruction: 0x012707b8 │ │ │ │ - @ instruction: 0x01270690 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x012707bc │ │ │ │ + @ instruction: 0x01270868 │ │ │ │ + smulwbeq r7, r8, r7 │ │ │ │ + smulwteq r7, ip, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ace04 <__cxa_atexit@plt+0x1a0ab8> │ │ │ │ + bhi 1acc64 <__cxa_atexit@plt+0x1a0918> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ace0c <__cxa_atexit@plt+0x1a0ac0> │ │ │ │ + ldr r1, [pc, #24] @ 1acc6c <__cxa_atexit@plt+0x1a0920> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1ace5c <__cxa_atexit@plt+0x1a0b10> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0127071c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1accf0 <__cxa_atexit@plt+0x1a09a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1accfc <__cxa_atexit@plt+0x1a09b0> │ │ │ │ + ldr lr, [pc, #104] @ 1acd0c <__cxa_atexit@plt+0x1a09c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1acd10 <__cxa_atexit@plt+0x1a09c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1acd14 <__cxa_atexit@plt+0x1a09c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1acd18 <__cxa_atexit@plt+0x1a09cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + smlawbeq r7, r4, r7, r0 │ │ │ │ + smlawteq r7, r8, r6, r0 │ │ │ │ + @ instruction: 0x01270708 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1acd94 <__cxa_atexit@plt+0x1a0a48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1acda0 <__cxa_atexit@plt+0x1a0a54> │ │ │ │ + ldr lr, [pc, #100] @ 1acdb0 <__cxa_atexit@plt+0x1a0a64> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1acdb4 <__cxa_atexit@plt+0x1a0a68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1acdb8 <__cxa_atexit@plt+0x1a0a6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127057c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x01270618 │ │ │ │ + @ instruction: 0x012706b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ace44 <__cxa_atexit@plt+0x1a0af8> │ │ │ │ + bhi 1acdf0 <__cxa_atexit@plt+0x1a0aa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ace4c <__cxa_atexit@plt+0x1a0b00> │ │ │ │ + ldr r1, [pc, #24] @ 1acdf8 <__cxa_atexit@plt+0x1a0aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127053c │ │ │ │ + @ instruction: 0x01270590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 1acf34 <__cxa_atexit@plt+0x1a0be8> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ace80 <__cxa_atexit@plt+0x1a0b34> │ │ │ │ + ldr lr, [pc, #108] @ 1ace88 <__cxa_atexit@plt+0x1a0b3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ - ldr r3, [pc, #216] @ 1acf54 <__cxa_atexit@plt+0x1a0c08> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r2, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - beq 1acf1c <__cxa_atexit@plt+0x1a0bd0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1acf2c <__cxa_atexit@plt+0x1a0be0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #32 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 1acf3c <__cxa_atexit@plt+0x1a0bf0> │ │ │ │ - ldr ip, [pc, #156] @ 1acf58 <__cxa_atexit@plt+0x1a0c0c> │ │ │ │ - ldr r3, [pc, #156] @ 1acf5c <__cxa_atexit@plt+0x1a0c10> │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ace68 <__cxa_atexit@plt+0x1a0b1c> │ │ │ │ + ldr r3, [pc, #64] @ 1ace8c <__cxa_atexit@plt+0x1a0b40> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [pc, #120] @ 1acf60 <__cxa_atexit@plt+0x1a0c14> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, ip, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #16]! │ │ │ │ - ldr r1, [pc, #104] @ 1acf64 <__cxa_atexit@plt+0x1a0c18> │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ace78 <__cxa_atexit@plt+0x1a0b2c> │ │ │ │ + b 1aced0 <__cxa_atexit@plt+0x1a0b84> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, r0 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - smlawteq r7, r8, sl, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1acff8 <__cxa_atexit@plt+0x1a0cac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ad004 <__cxa_atexit@plt+0x1a0cb8> │ │ │ │ - ldr r9, [pc, #128] @ 1ad014 <__cxa_atexit@plt+0x1a0cc8> │ │ │ │ - ldr lr, [pc, #128] @ 1ad018 <__cxa_atexit@plt+0x1a0ccc> │ │ │ │ - ldr r8, [pc, #128] @ 1ad01c <__cxa_atexit@plt+0x1a0cd0> │ │ │ │ - ldr sl, [pc, #128] @ 1ad020 <__cxa_atexit@plt+0x1a0cd4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1acec4 <__cxa_atexit@plt+0x1a0b78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1acebc <__cxa_atexit@plt+0x1a0b70> │ │ │ │ + b 1aced0 <__cxa_atexit@plt+0x1a0b84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1acf5c <__cxa_atexit@plt+0x1a0c10> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1acfc0 <__cxa_atexit@plt+0x1a0c74> │ │ │ │ + ldr lr, [pc, #232] @ 1acff4 <__cxa_atexit@plt+0x1a0ca8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - add r0, r9, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + ldr r0, [pc, #228] @ 1acff8 <__cxa_atexit@plt+0x1a0cac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1acffc <__cxa_atexit@plt+0x1a0cb0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1ad000 <__cxa_atexit@plt+0x1a0cb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str sl, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r6, #32 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1acfd4 <__cxa_atexit@plt+0x1a0c88> │ │ │ │ + ldr r1, [pc, #120] @ 1acfe8 <__cxa_atexit@plt+0x1a0c9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1acfec <__cxa_atexit@plt+0x1a0ca0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1acff0 <__cxa_atexit@plt+0x1a0ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x011579f8 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01270a20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad068 <__cxa_atexit@plt+0x1a0d1c> │ │ │ │ - ldr r2, [pc, #44] @ 1ad070 <__cxa_atexit@plt+0x1a0d24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1ad074 <__cxa_atexit@plt+0x1a0d28> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + smlawbeq r7, r8, r4, r0 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01270528 │ │ │ │ + @ instruction: 0x01270464 │ │ │ │ + smulwbeq r7, r4, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ad094 <__cxa_atexit@plt+0x1a0d48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad0a0 <__cxa_atexit@plt+0x1a0d54> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 1ad0b0 <__cxa_atexit@plt+0x1a0d64> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 1ad0b4 <__cxa_atexit@plt+0x1a0d68> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 1ad0b8 <__cxa_atexit@plt+0x1a0d6c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0127032c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1ace5c <__cxa_atexit@plt+0x1a0b10> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad0bc <__cxa_atexit@plt+0x1a0d70> │ │ │ │ - ldr r2, [pc, #28] @ 1ad0cc <__cxa_atexit@plt+0x1a0d80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b c539bc <__cxa_atexit@plt+0xc47670> │ │ │ │ - ldr r7, [pc, #12] @ 1ad0d0 <__cxa_atexit@plt+0x1a0d84> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r7, -ip]! │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + tsteq r5, ip, lsr r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ad138 <__cxa_atexit@plt+0x1a0dec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad140 <__cxa_atexit@plt+0x1a0df4> │ │ │ │ + ldr lr, [pc, #96] @ 1ad154 <__cxa_atexit@plt+0x1a0e08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 1ad158 <__cxa_atexit@plt+0x1a0e0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [pc, #72] @ 1ad15c <__cxa_atexit@plt+0x1a0e10> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + b 1ab974 <__cxa_atexit@plt+0x19f628> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ad148 <__cxa_atexit@plt+0x1a0dfc> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x01270274 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + @ instruction: 0x01158294 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ad1b4 <__cxa_atexit@plt+0x1a0e68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad1bc <__cxa_atexit@plt+0x1a0e70> │ │ │ │ + ldr r1, [pc, #64] @ 1ad1d8 <__cxa_atexit@plt+0x1a0e8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1ad1dc <__cxa_atexit@plt+0x1a0e90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ad1c4 <__cxa_atexit@plt+0x1a0e78> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ad1d4 <__cxa_atexit@plt+0x1a0e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r4, ror r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ad138 <__cxa_atexit@plt+0x1a0dec> │ │ │ │ - ldr r2, [pc, #76] @ 1ad144 <__cxa_atexit@plt+0x1a0df8> │ │ │ │ - ldr r8, [pc, #76] @ 1ad148 <__cxa_atexit@plt+0x1a0dfc> │ │ │ │ - ldr lr, [pc, #76] @ 1ad14c <__cxa_atexit@plt+0x1a0e00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r7, r3, #20 │ │ │ │ + bcc 1ad25c <__cxa_atexit@plt+0x1a0f10> │ │ │ │ + ldr r8, [pc, #96] @ 1ad268 <__cxa_atexit@plt+0x1a0f1c> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1ad26c <__cxa_atexit@plt+0x1a0f20> │ │ │ │ add lr, pc, lr │ │ │ │ - stm r7, {r2, r3, lr} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1ad270 <__cxa_atexit@plt+0x1a0f24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + @ instruction: 0x01270210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad19c <__cxa_atexit@plt+0x1a0e50> │ │ │ │ + bhi 1ad2a4 <__cxa_atexit@plt+0x1a0f58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1ad1a4 <__cxa_atexit@plt+0x1a0e58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 1ad1a8 <__cxa_atexit@plt+0x1a0e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 1ad1ac <__cxa_atexit@plt+0x1a0e60> │ │ │ │ + ldr r2, [pc, #24] @ 1ad2ac <__cxa_atexit@plt+0x1a0f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53c0c <__cxa_atexit@plt+0xc478c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01270200 │ │ │ │ - ldrdeq r0, [r7, -r8]! │ │ │ │ - @ instruction: 0x012702b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad1e4 <__cxa_atexit@plt+0x1a0e98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ad1ec <__cxa_atexit@plt+0x1a0ea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ad1fc <__cxa_atexit@plt+0x1a0eb0> │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0127019c │ │ │ │ + ldrdeq r0, [r7, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ad2b0 <__cxa_atexit@plt+0x1a0f64> │ │ │ │ - ldr r0, [pc, #188] @ 1ad2d0 <__cxa_atexit@plt+0x1a0f84> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ad358 <__cxa_atexit@plt+0x1a100c> │ │ │ │ + ldr r3, [pc, #144] @ 1ad360 <__cxa_atexit@plt+0x1a1014> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq 1ad298 <__cxa_atexit@plt+0x1a0f4c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1ad2a4 <__cxa_atexit@plt+0x1a0f58> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 1ad2bc <__cxa_atexit@plt+0x1a0f70> │ │ │ │ - ldr lr, [pc, #132] @ 1ad2d4 <__cxa_atexit@plt+0x1a0f88> │ │ │ │ - ldr sl, [pc, #132] @ 1ad2d8 <__cxa_atexit@plt+0x1a0f8c> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr ip, [r8, #2] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #104] @ 1ad2dc <__cxa_atexit@plt+0x1a0f90> │ │ │ │ - add r1, lr, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - mov r6, r9 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str ip, [r3, #-8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ad328 <__cxa_atexit@plt+0x1a0fdc> │ │ │ │ + ldr r1, [pc, #112] @ 1ad364 <__cxa_atexit@plt+0x1a1018> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1ad338 <__cxa_atexit@plt+0x1a0fec> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1ad350 <__cxa_atexit@plt+0x1a1004> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [pc, #40] @ 1ad368 <__cxa_atexit@plt+0x1a101c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r7, -ip]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1ad3d8 <__cxa_atexit@plt+0x1a108c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1ad3b0 <__cxa_atexit@plt+0x1a1064> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1ad3cc <__cxa_atexit@plt+0x1a1080> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r4, lsr r7 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01270754 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1ad3dc <__cxa_atexit@plt+0x1a1090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01270078 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1ad354 <__cxa_atexit@plt+0x1a1008> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ad360 <__cxa_atexit@plt+0x1a1014> │ │ │ │ - ldr lr, [pc, #100] @ 1ad370 <__cxa_atexit@plt+0x1a1024> │ │ │ │ - ldr r8, [pc, #100] @ 1ad374 <__cxa_atexit@plt+0x1a1028> │ │ │ │ - ldr r0, [pc, #100] @ 1ad378 <__cxa_atexit@plt+0x1a102c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ + bne 1ad410 <__cxa_atexit@plt+0x1a10c4> │ │ │ │ + ldr r3, [pc, #32] @ 1ad41c <__cxa_atexit@plt+0x1a10d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, lr, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - b c53cec <__cxa_atexit@plt+0xc479a0> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r4, lsl #13 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x012706b0 │ │ │ │ + @ instruction: 0x01270040 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad3c0 <__cxa_atexit@plt+0x1a1074> │ │ │ │ - ldr r2, [pc, #44] @ 1ad3c8 <__cxa_atexit@plt+0x1a107c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #32] @ 1ad3cc <__cxa_atexit@plt+0x1a1080> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq pc, [r6, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1ad1fc <__cxa_atexit@plt+0x1a0eb0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad414 <__cxa_atexit@plt+0x1a10c8> │ │ │ │ - ldr r5, [pc, #28] @ 1ad424 <__cxa_atexit@plt+0x1a10d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 1ad48c <__cxa_atexit@plt+0x1a1140> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad498 <__cxa_atexit@plt+0x1a114c> │ │ │ │ + ldr r1, [pc, #84] @ 1ad4a8 <__cxa_atexit@plt+0x1a115c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 1ad4ac <__cxa_atexit@plt+0x1a1160> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 1ad4b0 <__cxa_atexit@plt+0x1a1164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b c539bc <__cxa_atexit@plt+0xc47670> │ │ │ │ - ldr r7, [pc, #12] @ 1ad428 <__cxa_atexit@plt+0x1a10dc> │ │ │ │ + mov r8, lr │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, asr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ad48c <__cxa_atexit@plt+0x1a1140> │ │ │ │ - ldr r2, [pc, #72] @ 1ad498 <__cxa_atexit@plt+0x1a114c> │ │ │ │ - ldr lr, [pc, #72] @ 1ad49c <__cxa_atexit@plt+0x1a1150> │ │ │ │ - ldr r1, [pc, #72] @ 1ad4a0 <__cxa_atexit@plt+0x1a1154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ad4e0 <__cxa_atexit@plt+0x1a1194> │ │ │ │ - ldr r3, [pc, #44] @ 1ad4f8 <__cxa_atexit@plt+0x1a11ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r9, sl} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1ad4fc <__cxa_atexit@plt+0x1a11b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - msreq LR_usr, r0 │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + msreq LR_und, r8 │ │ │ │ + msreq LR_und, r8 │ │ │ │ + smlawteq r6, r4, pc, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad530 <__cxa_atexit@plt+0x1a11e4> │ │ │ │ + bhi 1ad4ec <__cxa_atexit@plt+0x1a11a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ad538 <__cxa_atexit@plt+0x1a11ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ad4f4 <__cxa_atexit@plt+0x1a11a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ad548 <__cxa_atexit@plt+0x1a11fc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq LR_usr, ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ad5c4 <__cxa_atexit@plt+0x1a1278> │ │ │ │ - ldr r3, [pc, #144] @ 1ad5ec <__cxa_atexit@plt+0x1a12a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1ad5a8 <__cxa_atexit@plt+0x1a125c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ad5b8 <__cxa_atexit@plt+0x1a126c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ad5d4 <__cxa_atexit@plt+0x1a1288> │ │ │ │ - ldr r2, [pc, #108] @ 1ad5f4 <__cxa_atexit@plt+0x1a12a8> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ + msreq LR_usr, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ad52c <__cxa_atexit@plt+0x1a11e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ad534 <__cxa_atexit@plt+0x1a11e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ad5f0 <__cxa_atexit@plt+0x1a12a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + msreq LR_usr, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ad5b8 <__cxa_atexit@plt+0x1a126c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad5c4 <__cxa_atexit@plt+0x1a1278> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 1ad5d4 <__cxa_atexit@plt+0x1a1288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 1ad5d8 <__cxa_atexit@plt+0x1a128c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1ad5dc <__cxa_atexit@plt+0x1a1290> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1ad5e0 <__cxa_atexit@plt+0x1a1294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r5, ip, lsr r8 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1ad64c <__cxa_atexit@plt+0x1a1300> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ad660 <__cxa_atexit@plt+0x1a1314> │ │ │ │ - ldr r1, [pc, #64] @ 1ad66c <__cxa_atexit@plt+0x1a1320> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r8, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq LR_usr, r4 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + msreq LR_usr, r4 │ │ │ │ + msreq LR_usr, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad6a0 <__cxa_atexit@plt+0x1a1354> │ │ │ │ + bhi 1ad618 <__cxa_atexit@plt+0x1a12cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ad6a8 <__cxa_atexit@plt+0x1a135c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ad620 <__cxa_atexit@plt+0x1a12d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1ad548 <__cxa_atexit@plt+0x1a11fc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r6, -ip]! │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + msreq CPSR_sx, r8, ror #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ad6ec <__cxa_atexit@plt+0x1a13a0> │ │ │ │ - ldr r7, [pc, #48] @ 1ad704 <__cxa_atexit@plt+0x1a13b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ad6a4 <__cxa_atexit@plt+0x1a1358> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad6b0 <__cxa_atexit@plt+0x1a1364> │ │ │ │ + ldr lr, [pc, #104] @ 1ad6c0 <__cxa_atexit@plt+0x1a1374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1ad6c4 <__cxa_atexit@plt+0x1a1378> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1ad6c8 <__cxa_atexit@plt+0x1a137c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1ad6cc <__cxa_atexit@plt+0x1a1380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1ad708 <__cxa_atexit@plt+0x1a13bc> │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - tsteq r5, r4, lsl r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ad548 <__cxa_atexit@plt+0x1a11fc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad74c <__cxa_atexit@plt+0x1a1400> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrdeq pc, [r6, -r0]! │ │ │ │ + msreq CPSR_sx, r4, lsl sp │ │ │ │ + msreq CPSR_sx, r4, asr sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ad748 <__cxa_atexit@plt+0x1a13fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad754 <__cxa_atexit@plt+0x1a1408> │ │ │ │ + ldr lr, [pc, #100] @ 1ad764 <__cxa_atexit@plt+0x1a1418> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1ad768 <__cxa_atexit@plt+0x1a141c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ad754 <__cxa_atexit@plt+0x1a1408> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1ad76c <__cxa_atexit@plt+0x1a1420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b bcf698 <__cxa_atexit@plt+0xbc334c> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, r0, lsr ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ad7f8 <__cxa_atexit@plt+0x1a14ac> │ │ │ │ - ldr r7, [pc, #164] @ 1ad820 <__cxa_atexit@plt+0x1a14d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 1ad7d4 <__cxa_atexit@plt+0x1a1488> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1ad7e0 <__cxa_atexit@plt+0x1a1494> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1ad80c <__cxa_atexit@plt+0x1a14c0> │ │ │ │ - ldr lr, [pc, #132] @ 1ad82c <__cxa_atexit@plt+0x1a14e0> │ │ │ │ - ldr r0, [pc, #132] @ 1ad830 <__cxa_atexit@plt+0x1a14e4> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 1ad828 <__cxa_atexit@plt+0x1a14dc> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + msreq CPSR_sx, r4, ror #24 │ │ │ │ + msreq CPSR_sx, r0, lsl #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ad844 <__cxa_atexit@plt+0x1a14f8> │ │ │ │ + ldr lr, [pc, #212] @ 1ad864 <__cxa_atexit@plt+0x1a1518> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ad834 <__cxa_atexit@plt+0x1a14e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1ad84c <__cxa_atexit@plt+0x1a1500> │ │ │ │ + ldr lr, [pc, #152] @ 1ad868 <__cxa_atexit@plt+0x1a151c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1ad86c <__cxa_atexit@plt+0x1a1520> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1ad870 <__cxa_atexit@plt+0x1a1524> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ad824 <__cxa_atexit@plt+0x1a14d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ - msreq CPSR_sx, r8, ror #26 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + msreq CPSR_sx, ip, asr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ad894 <__cxa_atexit@plt+0x1a1548> │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ad8a8 <__cxa_atexit@plt+0x1a155c> │ │ │ │ - ldr lr, [pc, #92] @ 1ad8bc <__cxa_atexit@plt+0x1a1570> │ │ │ │ - ldr r0, [pc, #92] @ 1ad8c0 <__cxa_atexit@plt+0x1a1574> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ad8f8 <__cxa_atexit@plt+0x1a15ac> │ │ │ │ + ldr lr, [pc, #108] @ 1ad904 <__cxa_atexit@plt+0x1a15b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1ad908 <__cxa_atexit@plt+0x1a15bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1ad90c <__cxa_atexit@plt+0x1a15c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + smlawbeq r6, r4, fp, pc @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ad9a0 <__cxa_atexit@plt+0x1a1654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ad9ac <__cxa_atexit@plt+0x1a1660> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 1ad9bc <__cxa_atexit@plt+0x1a1670> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 1ad9c0 <__cxa_atexit@plt+0x1a1674> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 1ad9c4 <__cxa_atexit@plt+0x1a1678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq pc, [r6, -r0]! │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ada44 <__cxa_atexit@plt+0x1a16f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ada4c <__cxa_atexit@plt+0x1a1700> │ │ │ │ + ldr lr, [pc, #96] @ 1ada60 <__cxa_atexit@plt+0x1a1714> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #28] @ 1ad8b8 <__cxa_atexit@plt+0x1a156c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #92] @ 1ada64 <__cxa_atexit@plt+0x1a1718> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [pc, #72] @ 1ada68 <__cxa_atexit@plt+0x1a171c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ada54 <__cxa_atexit@plt+0x1a1708> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + msreq CPSR_sx, r8, ror #18 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + @ instruction: 0x011579d8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1adac0 <__cxa_atexit@plt+0x1a1774> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1adac8 <__cxa_atexit@plt+0x1a177c> │ │ │ │ + ldr r1, [pc, #64] @ 1adae4 <__cxa_atexit@plt+0x1a1798> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1adae8 <__cxa_atexit@plt+0x1a179c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ + b 1adad0 <__cxa_atexit@plt+0x1a1784> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1adae0 <__cxa_atexit@plt+0x1a1794> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r0, ror r9 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + tsteq r5, ip, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1adb68 <__cxa_atexit@plt+0x1a181c> │ │ │ │ + ldr r8, [pc, #96] @ 1adb74 <__cxa_atexit@plt+0x1a1828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1adb78 <__cxa_atexit@plt+0x1a182c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1adb7c <__cxa_atexit@plt+0x1a1830> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq CPSR_sx, r8 @ │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + msreq CPSR_sx, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 1ad8e8 <__cxa_atexit@plt+0x1a159c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad91c <__cxa_atexit@plt+0x1a15d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ad924 <__cxa_atexit@plt+0x1a15d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 1adbb8 <__cxa_atexit@plt+0x1a186c> │ │ │ │ + ldr r2, [pc, #36] @ 1adbc0 <__cxa_atexit@plt+0x1a1874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1adbc4 <__cxa_atexit@plt+0x1a1878> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1ad9cc <__cxa_atexit@plt+0x1a1680> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq LR_usr, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0x011571f4 │ │ │ │ + smlawteq r6, ip, r7, pc @ │ │ │ │ + tsteq r5, r0, lsr #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ad95c <__cxa_atexit@plt+0x1a1610> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1adc34 <__cxa_atexit@plt+0x1a18e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1adc40 <__cxa_atexit@plt+0x1a18f4> │ │ │ │ + ldr r1, [pc, #84] @ 1adc50 <__cxa_atexit@plt+0x1a1904> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1adc54 <__cxa_atexit@plt+0x1a1908> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ad964 <__cxa_atexit@plt+0x1a1618> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1adc58 <__cxa_atexit@plt+0x1a190c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq LR_usr, r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + msreq LR_und, ip │ │ │ │ + msreq CPSR_sx, ip @ │ │ │ │ + @ instruction: 0x01157694 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1adcec <__cxa_atexit@plt+0x1a19a0> │ │ │ │ + ldr r6, [pc, #144] @ 1add14 <__cxa_atexit@plt+0x1a19c8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmdb r5, {r6, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1adcd8 <__cxa_atexit@plt+0x1a198c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ad9ac <__cxa_atexit@plt+0x1a1660> │ │ │ │ - ldr r2, [pc, #44] @ 1ad9bc <__cxa_atexit@plt+0x1a1670> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc 1add00 <__cxa_atexit@plt+0x1a19b4> │ │ │ │ + ldr r2, [pc, #116] @ 1add1c <__cxa_atexit@plt+0x1a19d0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #112] @ 1add20 <__cxa_atexit@plt+0x1a19d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr sl, [sl, #7] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1add18 <__cxa_atexit@plt+0x1a19cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tsteq r5, ip, asr r7 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ + @ instruction: 0x011575d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1add7c <__cxa_atexit@plt+0x1a1a30> │ │ │ │ + ldr r3, [pc, #60] @ 1add88 <__cxa_atexit@plt+0x1a1a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #56] @ 1add8c <__cxa_atexit@plt+0x1a1a40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x01157694 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1addc8 <__cxa_atexit@plt+0x1a1a7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1addd0 <__cxa_atexit@plt+0x1a1a84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ada58 <__cxa_atexit@plt+0x1a170c> │ │ │ │ - ldr r3, [pc, #160] @ 1ada80 <__cxa_atexit@plt+0x1a1734> │ │ │ │ + msreq CPSR_sx, r8 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ade4c <__cxa_atexit@plt+0x1a1b00> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 1ade58 <__cxa_atexit@plt+0x1a1b0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 1ade5c <__cxa_atexit@plt+0x1a1b10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1ade40 <__cxa_atexit@plt+0x1a1af4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ade68 <__cxa_atexit@plt+0x1a1b1c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + msreq CPSR_sx, r8, ror #10 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ 1adf10 <__cxa_atexit@plt+0x1a1bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ada40 <__cxa_atexit@plt+0x1a16f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ada50 <__cxa_atexit@plt+0x1a1704> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1adee4 <__cxa_atexit@plt+0x1a1b98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ada68 <__cxa_atexit@plt+0x1a171c> │ │ │ │ - ldr r7, [pc, #124] @ 1ada88 <__cxa_atexit@plt+0x1a173c> │ │ │ │ - ldr lr, [pc, #124] @ 1ada8c <__cxa_atexit@plt+0x1a1740> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1adf00 <__cxa_atexit@plt+0x1a1bb4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1adeec <__cxa_atexit@plt+0x1a1ba0> │ │ │ │ + ldr r7, [pc, #104] @ 1adf14 <__cxa_atexit@plt+0x1a1bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r6, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 1adf18 <__cxa_atexit@plt+0x1a1bcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #36] @ 1ada84 <__cxa_atexit@plt+0x1a1738> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011573b8 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + msreq CPSR_sx, r0 @ │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1adaf8 <__cxa_atexit@plt+0x1a17ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1adb00 <__cxa_atexit@plt+0x1a17b4> │ │ │ │ - ldr r8, [pc, #80] @ 1adb14 <__cxa_atexit@plt+0x1a17c8> │ │ │ │ - ldr lr, [pc, #80] @ 1adb18 <__cxa_atexit@plt+0x1a17cc> │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #24] │ │ │ │ - add r8, r6, #8 │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1adf98 <__cxa_atexit@plt+0x1a1c4c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1adf84 <__cxa_atexit@plt+0x1a1c38> │ │ │ │ + ldr r7, [pc, #92] @ 1adfa8 <__cxa_atexit@plt+0x1a1c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 1adfac <__cxa_atexit@plt+0x1a1c60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1adb68 <__cxa_atexit@plt+0x1a181c> │ │ │ │ - ldr r3, [pc, #60] @ 1adb78 <__cxa_atexit@plt+0x1a182c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 1adb58 <__cxa_atexit@plt+0x1a180c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ad9cc <__cxa_atexit@plt+0x1a1680> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1adb7c <__cxa_atexit@plt+0x1a1830> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, ip, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ad9cc <__cxa_atexit@plt+0x1a1680> │ │ │ │ - tsteq r5, r0, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1adbf8 <__cxa_atexit@plt+0x1a18ac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1adbf0 <__cxa_atexit@plt+0x1a18a4> │ │ │ │ - ldr r3, [pc, #52] @ 1adc00 <__cxa_atexit@plt+0x1a18b4> │ │ │ │ - ldr r9, [pc, #52] @ 1adc04 <__cxa_atexit@plt+0x1a18b8> │ │ │ │ - ldr r2, [pc, #52] @ 1adc08 <__cxa_atexit@plt+0x1a18bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, r4, lsl #5 │ │ │ │ - @ instruction: 0x01157294 │ │ │ │ - msreq LR_und, r8 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + strdeq pc, [r6, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1adc40 <__cxa_atexit@plt+0x1a18f4> │ │ │ │ - ldr r3, [pc, #32] @ 1adc48 <__cxa_atexit@plt+0x1a18fc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 1adc4c <__cxa_atexit@plt+0x1a1900> │ │ │ │ + bhi 1ae02c <__cxa_atexit@plt+0x1a1ce0> │ │ │ │ + ldr r2, [pc, #124] @ 1ae048 <__cxa_atexit@plt+0x1a1cfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 1ae04c <__cxa_atexit@plt+0x1a1d00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ae020 <__cxa_atexit@plt+0x1a1cd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1ae034 <__cxa_atexit@plt+0x1a1ce8> │ │ │ │ + ldr r3, [pc, #76] @ 1ae050 <__cxa_atexit@plt+0x1a1d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b ef77d4 <__cxa_atexit@plt+0xeeb488> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + msreq LR_und, r8 │ │ │ │ msreq LR_und, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1adc7c <__cxa_atexit@plt+0x1a1930> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 1adc80 <__cxa_atexit@plt+0x1a1934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ebaf9c <__cxa_atexit@plt+0xeaec50> │ │ │ │ - tsteq r5, r0, asr #3 │ │ │ │ - smlawteq r6, r8, r7, pc @ │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1adcdc <__cxa_atexit@plt+0x1a1990> │ │ │ │ - ldr lr, [pc, #60] @ 1adce4 <__cxa_atexit@plt+0x1a1998> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r2, [pc, #48] @ 1adce8 <__cxa_atexit@plt+0x1a199c> │ │ │ │ - add lr, pc, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae090 <__cxa_atexit@plt+0x1a1d44> │ │ │ │ + ldr r2, [pc, #36] @ 1ae09c <__cxa_atexit@plt+0x1a1d50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - msreq LR_und, r0 │ │ │ │ - @ instruction: 0x011571dc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + msreq LR_und, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 1add14 <__cxa_atexit@plt+0x1a19c8> │ │ │ │ - ldr r7, [pc, #48] @ 1add3c <__cxa_atexit@plt+0x1a19f0> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #24] @ 1add34 <__cxa_atexit@plt+0x1a19e8> │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #12] @ 1add38 <__cxa_atexit@plt+0x1a19ec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - @ instruction: 0x01157198 │ │ │ │ - msreq CPSR_sx, r0, lsr #25 │ │ │ │ - tsteq r5, r4, lsl #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1add6c <__cxa_atexit@plt+0x1a1a20> │ │ │ │ - ldr r3, [pc, #28] @ 1add7c <__cxa_atexit@plt+0x1a1a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b ef73c4 <__cxa_atexit@plt+0xeeb078> │ │ │ │ - ldr r7, [pc, #12] @ 1add80 <__cxa_atexit@plt+0x1a1a34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 1ae164 <__cxa_atexit@plt+0x1a1e18> │ │ │ │ + ldr r2, [pc, #196] @ 1ae184 <__cxa_atexit@plt+0x1a1e38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1ae154 <__cxa_atexit@plt+0x1a1e08> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1ae16c <__cxa_atexit@plt+0x1a1e20> │ │ │ │ + ldr r7, [pc, #148] @ 1ae188 <__cxa_atexit@plt+0x1a1e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 1ae18c <__cxa_atexit@plt+0x1a1e40> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 1ae190 <__cxa_atexit@plt+0x1a1e44> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r8, asr r1 │ │ │ │ - tsteq r5, r4, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1adda8 <__cxa_atexit@plt+0x1a1a5c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ef7854 <__cxa_atexit@plt+0xeeb508> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r5, ip, lsl r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + msreq CPSR_sx, ip, lsr #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ade08 <__cxa_atexit@plt+0x1a1abc> │ │ │ │ - ldr r2, [pc, #64] @ 1ade14 <__cxa_atexit@plt+0x1a1ac8> │ │ │ │ - ldr lr, [pc, #64] @ 1ade18 <__cxa_atexit@plt+0x1a1acc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 1ae220 <__cxa_atexit@plt+0x1a1ed4> │ │ │ │ + ldr lr, [pc, #116] @ 1ae22c <__cxa_atexit@plt+0x1a1ee0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 1ae230 <__cxa_atexit@plt+0x1a1ee4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 1ae234 <__cxa_atexit@plt+0x1a1ee8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1adeb0 <__cxa_atexit@plt+0x1a1b64> │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [pc, #140] @ 1aded4 <__cxa_atexit@plt+0x1a1b88> │ │ │ │ - sub r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r3} │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + msreq LR_und, r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ae298 <__cxa_atexit@plt+0x1a1f4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1adec0 <__cxa_atexit@plt+0x1a1b74> │ │ │ │ - cmp r8, #1 │ │ │ │ - blt 1adea0 <__cxa_atexit@plt+0x1a1b54> │ │ │ │ - ldr r2, [pc, #104] @ 1aded8 <__cxa_atexit@plt+0x1a1b8c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae2a0 <__cxa_atexit@plt+0x1a1f54> │ │ │ │ + ldr r5, [pc, #80] @ 1ae2bc <__cxa_atexit@plt+0x1a1f70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ 1ae2c0 <__cxa_atexit@plt+0x1a1f74> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #92] @ 1adedc <__cxa_atexit@plt+0x1a1b90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #72] @ 1ae2c4 <__cxa_atexit@plt+0x1a1f78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r5, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r7] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + b 1ae2a8 <__cxa_atexit@plt+0x1a1f5c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ae2b8 <__cxa_atexit@plt+0x1a1f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r5, ip, asr sl │ │ │ │ + tsteq r5, ip, lsr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 1ae31c <__cxa_atexit@plt+0x1a1fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1ae300 <__cxa_atexit@plt+0x1a1fb4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1ae30c <__cxa_atexit@plt+0x1a1fc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1ae320 <__cxa_atexit@plt+0x1a1fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ + tsteq r5, r0, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 1ae34c <__cxa_atexit@plt+0x1a2000> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae398 <__cxa_atexit@plt+0x1a204c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ae3a0 <__cxa_atexit@plt+0x1a2054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126efe8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae3d8 <__cxa_atexit@plt+0x1a208c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ae3e0 <__cxa_atexit@plt+0x1a2094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126efa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ae448 <__cxa_atexit@plt+0x1a20fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ae454 <__cxa_atexit@plt+0x1a2108> │ │ │ │ + ldr lr, [pc, #76] @ 1ae464 <__cxa_atexit@plt+0x1a2118> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1ae468 <__cxa_atexit@plt+0x1a211c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, r4, lsr #10 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - msreq CPSR_sx, ip, ror #9 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + msreq CPSR_sx, r4, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1adf54 <__cxa_atexit@plt+0x1a1c08> │ │ │ │ - cmp r8, #1 │ │ │ │ - blt 1adf40 <__cxa_atexit@plt+0x1a1bf4> │ │ │ │ - ldr r2, [pc, #84] @ 1adf64 <__cxa_atexit@plt+0x1a1c18> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae4d8 <__cxa_atexit@plt+0x1a218c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ae4e4 <__cxa_atexit@plt+0x1a2198> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #68] @ 1adf68 <__cxa_atexit@plt+0x1a1c1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1ae4f4 <__cxa_atexit@plt+0x1a21a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1ae4f8 <__cxa_atexit@plt+0x1a21ac> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r6, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x0126ef78 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ae57c <__cxa_atexit@plt+0x1a2230> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ae588 <__cxa_atexit@plt+0x1a223c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 1ae598 <__cxa_atexit@plt+0x1a224c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 1ae59c <__cxa_atexit@plt+0x1a2250> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 1ae5a0 <__cxa_atexit@plt+0x1a2254> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - msreq CPSR_sx, r8, asr #8 │ │ │ │ + strdeq lr, [r6, -r0]! │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1ae5f4 <__cxa_atexit@plt+0x1a22a8> │ │ │ │ + ldr r3, [pc, #60] @ 1ae60c <__cxa_atexit@plt+0x1a22c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 1ae610 <__cxa_atexit@plt+0x1a22c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + ldr r7, [pc, #24] @ 1ae614 <__cxa_atexit@plt+0x1a22c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r5, ip, ror #28 │ │ │ │ + tsteq r5, r4, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1adfb0 <__cxa_atexit@plt+0x1a1c64> │ │ │ │ - ldr r7, [pc, #52] @ 1adfc4 <__cxa_atexit@plt+0x1a1c78> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 1ae6b8 <__cxa_atexit@plt+0x1a236c> │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + sub r7, r6, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ae6d8 <__cxa_atexit@plt+0x1a238c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae6e0 <__cxa_atexit@plt+0x1a2394> │ │ │ │ + ldr r2, [pc, #180] @ 1ae720 <__cxa_atexit@plt+0x1a23d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #176] @ 1ae724 <__cxa_atexit@plt+0x1a23d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 1ae728 <__cxa_atexit@plt+0x1a23dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #168] @ 1ae72c <__cxa_atexit@plt+0x1a23e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #160] @ 1ae730 <__cxa_atexit@plt+0x1a23e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + add r0, r2, #2 │ │ │ │ + str sl, [r8, #4] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + ldr r7, [pc, #92] @ 1ae71c <__cxa_atexit@plt+0x1a23d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 1adfa4 <__cxa_atexit@plt+0x1a1c58> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1adfd4 <__cxa_atexit@plt+0x1a1c88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1adfc8 <__cxa_atexit@plt+0x1a1c7c> │ │ │ │ + mov r6, r8 │ │ │ │ + b 1ae6e8 <__cxa_atexit@plt+0x1a239c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 1ae710 <__cxa_atexit@plt+0x1a23c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 1ae714 <__cxa_atexit@plt+0x1a23c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 1ae718 <__cxa_atexit@plt+0x1a23cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r8, lsl #27 │ │ │ │ + tsteq r5, r4, lsr #13 │ │ │ │ + smlawbeq r6, r4, ip, lr │ │ │ │ + @ instruction: 0x01156db0 │ │ │ │ + tsteq r5, r0, lsr r7 │ │ │ │ + tsteq r5, r4, lsr #14 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + @ instruction: 0x0126edb8 │ │ │ │ + strdeq lr, [r6, -r4]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae76c <__cxa_atexit@plt+0x1a2420> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ae774 <__cxa_atexit@plt+0x1a2428> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, asr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1ae068 <__cxa_atexit@plt+0x1a1d1c> │ │ │ │ - ldr lr, [pc, #160] @ 1ae08c <__cxa_atexit@plt+0x1a1d40> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp r1, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - bcc 1ae078 <__cxa_atexit@plt+0x1a1d2c> │ │ │ │ - cmp r8, #1 │ │ │ │ - blt 1ae058 <__cxa_atexit@plt+0x1a1d0c> │ │ │ │ - ldr r2, [pc, #104] @ 1ae090 <__cxa_atexit@plt+0x1a1d44> │ │ │ │ - ldr r1, [pc, #104] @ 1ae094 <__cxa_atexit@plt+0x1a1d48> │ │ │ │ + @ instruction: 0x0126ec14 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae7e0 <__cxa_atexit@plt+0x1a2494> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae7ec <__cxa_atexit@plt+0x1a24a0> │ │ │ │ + ldr r2, [pc, #84] @ 1ae7fc <__cxa_atexit@plt+0x1a24b0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 1ae800 <__cxa_atexit@plt+0x1a24b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r0, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + smlawteq r6, r0, fp, lr │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae858 <__cxa_atexit@plt+0x1a250c> │ │ │ │ + ldr r2, [pc, #60] @ 1ae868 <__cxa_atexit@plt+0x1a251c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - msreq LR_und, ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0x01156bd8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ae0f0 <__cxa_atexit@plt+0x1a1da4> │ │ │ │ - ldr r7, [pc, #52] @ 1ae104 <__cxa_atexit@plt+0x1a1db8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ae0e4 <__cxa_atexit@plt+0x1a1d98> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae114 <__cxa_atexit@plt+0x1a1dc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ae108 <__cxa_atexit@plt+0x1a1dbc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae8e0 <__cxa_atexit@plt+0x1a2594> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ae8e8 <__cxa_atexit@plt+0x1a259c> │ │ │ │ + ldr r1, [pc, #96] @ 1ae904 <__cxa_atexit@plt+0x1a25b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 1ae908 <__cxa_atexit@plt+0x1a25bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #88] @ 1ae90c <__cxa_atexit@plt+0x1a25c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add r9, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + mov r6, r7 │ │ │ │ + b 1ae8f0 <__cxa_atexit@plt+0x1a25a4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ae900 <__cxa_atexit@plt+0x1a25b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01156ef8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 1ae1b0 <__cxa_atexit@plt+0x1a1e64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ae198 <__cxa_atexit@plt+0x1a1e4c> │ │ │ │ - ldr r3, [pc, #120] @ 1ae1b4 <__cxa_atexit@plt+0x1a1e68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ae198 <__cxa_atexit@plt+0x1a1e4c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1ae1a0 <__cxa_atexit@plt+0x1a1e54> │ │ │ │ - ldr lr, [pc, #76] @ 1ae1b8 <__cxa_atexit@plt+0x1a1e6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - msreq CPSR_sx, r4, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 1ae23c <__cxa_atexit@plt+0x1a1ef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ae224 <__cxa_atexit@plt+0x1a1ed8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ae22c <__cxa_atexit@plt+0x1a1ee0> │ │ │ │ - ldr lr, [pc, #68] @ 1ae240 <__cxa_atexit@plt+0x1a1ef4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + tsteq r5, r0, lsl #23 │ │ │ │ + @ instruction: 0x011564f4 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + smlawbeq r6, r8, fp, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae95c <__cxa_atexit@plt+0x1a2610> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1ae964 <__cxa_atexit@plt+0x1a2618> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - msreq LR_und, r4 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0x0126ea24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ae290 <__cxa_atexit@plt+0x1a1f44> │ │ │ │ - ldr lr, [pc, #52] @ 1ae29c <__cxa_atexit@plt+0x1a1f50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ + bcc 1ae9b4 <__cxa_atexit@plt+0x1a2668> │ │ │ │ + ldr r2, [pc, #52] @ 1ae9c4 <__cxa_atexit@plt+0x1a2678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq LR_und, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae2c0 <__cxa_atexit@plt+0x1a1f74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, r8, lsl r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + tsteq r5, ip, ror sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae2e4 <__cxa_atexit@plt+0x1a1f98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1aea20 <__cxa_atexit@plt+0x1a26d4> │ │ │ │ + ldr r2, [pc, #68] @ 1aea38 <__cxa_atexit@plt+0x1a26ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 1aea3c <__cxa_atexit@plt+0x1a26f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r1, r9} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + ldr r7, [pc, #24] @ 1aea40 <__cxa_atexit@plt+0x1a26f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r6, -r4]! │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae308 <__cxa_atexit@plt+0x1a1fbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aea7c <__cxa_atexit@plt+0x1a2730> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1aea84 <__cxa_atexit@plt+0x1a2738> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r6, -r0]! │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae32c <__cxa_atexit@plt+0x1a1fe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0x0126e904 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aead0 <__cxa_atexit@plt+0x1a2784> │ │ │ │ + ldr r2, [pc, #48] @ 1aeae0 <__cxa_atexit@plt+0x1a2794> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, ip, lsr #1 │ │ │ │ - tsteq r5, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + tsteq r5, r0, ror #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1ae394 <__cxa_atexit@plt+0x1a2048> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1ae38c <__cxa_atexit@plt+0x1a2040> │ │ │ │ - ldr r3, [pc, #56] @ 1ae39c <__cxa_atexit@plt+0x1a2050> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1aeb2c <__cxa_atexit@plt+0x1a27e0> │ │ │ │ + ldr r3, [pc, #52] @ 1aeb48 <__cxa_atexit@plt+0x1a27fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1ae3a0 <__cxa_atexit@plt+0x1a2054> │ │ │ │ + ldr r2, [pc, #48] @ 1aeb4c <__cxa_atexit@plt+0x1a2800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + ldr r7, [pc, #28] @ 1aeb50 <__cxa_atexit@plt+0x1a2804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + tsteq r5, r8, ror r2 │ │ │ │ + tsteq r5, r4, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aeb84 <__cxa_atexit@plt+0x1a2838> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1aeb8c <__cxa_atexit@plt+0x1a2840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1ae3a4 <__cxa_atexit@plt+0x1a2058> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + mov r5, r3 │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq lr, [r6, -ip]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aec38 <__cxa_atexit@plt+0x1a28ec> │ │ │ │ + ldr r3, [pc, #144] @ 1aec40 <__cxa_atexit@plt+0x1a28f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1aec08 <__cxa_atexit@plt+0x1a28bc> │ │ │ │ + ldr r1, [pc, #112] @ 1aec44 <__cxa_atexit@plt+0x1a28f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1aec18 <__cxa_atexit@plt+0x1a28cc> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1aec30 <__cxa_atexit@plt+0x1a28e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 1aec48 <__cxa_atexit@plt+0x1a28fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x0126e81c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1aecb8 <__cxa_atexit@plt+0x1a296c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1aec90 <__cxa_atexit@plt+0x1a2944> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1aecac <__cxa_atexit@plt+0x1a2960> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1aecbc <__cxa_atexit@plt+0x1a2970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x0126e798 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1aecf0 <__cxa_atexit@plt+0x1a29a4> │ │ │ │ + ldr r3, [pc, #32] @ 1aecfc <__cxa_atexit@plt+0x1a29b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0x0126e760 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aed6c <__cxa_atexit@plt+0x1a2a20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1aed78 <__cxa_atexit@plt+0x1a2a2c> │ │ │ │ + ldr r1, [pc, #84] @ 1aed88 <__cxa_atexit@plt+0x1a2a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 1aed8c <__cxa_atexit@plt+0x1a2a40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 1aed90 <__cxa_atexit@plt+0x1a2a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x0126e658 │ │ │ │ + @ instruction: 0x0126e698 │ │ │ │ + @ instruction: 0x0126e6e4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aedcc <__cxa_atexit@plt+0x1a2a80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1aedd4 <__cxa_atexit@plt+0x1a2a88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01156cd0 │ │ │ │ - msreq CPSR_sx, ip, lsl r0 │ │ │ │ - msreq CPSR_sx, r8 │ │ │ │ - tsteq r5, ip, lsr #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1ae40c <__cxa_atexit@plt+0x1a20c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1ae404 <__cxa_atexit@plt+0x1a20b8> │ │ │ │ - ldr r3, [pc, #56] @ 1ae414 <__cxa_atexit@plt+0x1a20c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1ae418 <__cxa_atexit@plt+0x1a20cc> │ │ │ │ + @ instruction: 0x0126e5b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aee0c <__cxa_atexit@plt+0x1a2ac0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1aee14 <__cxa_atexit@plt+0x1a2ac8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126e574 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1aeea0 <__cxa_atexit@plt+0x1a2b54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1aeeac <__cxa_atexit@plt+0x1a2b60> │ │ │ │ + ldr lr, [pc, #116] @ 1aeebc <__cxa_atexit@plt+0x1a2b70> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1aeec0 <__cxa_atexit@plt+0x1a2b74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1aeec4 <__cxa_atexit@plt+0x1a2b78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1ae41c <__cxa_atexit@plt+0x1a20d0> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1aeec8 <__cxa_atexit@plt+0x1a2b7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1aeecc <__cxa_atexit@plt+0x1a2b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x0126e51c │ │ │ │ + smlawteq r6, r8, r5, lr │ │ │ │ + @ instruction: 0x0126e508 │ │ │ │ + @ instruction: 0x0126e54c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1aef04 <__cxa_atexit@plt+0x1a2bb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1aef0c <__cxa_atexit@plt+0x1a2bc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01156c9c │ │ │ │ - @ instruction: 0x0126efa4 │ │ │ │ - @ instruction: 0x0126ef90 │ │ │ │ + @ instruction: 0x0126e47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae440 <__cxa_atexit@plt+0x1a20f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1aef90 <__cxa_atexit@plt+0x1a2c44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1aef9c <__cxa_atexit@plt+0x1a2c50> │ │ │ │ + ldr lr, [pc, #104] @ 1aefac <__cxa_atexit@plt+0x1a2c60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1aefb0 <__cxa_atexit@plt+0x1a2c64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1aefb4 <__cxa_atexit@plt+0x1a2c68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1aefb8 <__cxa_atexit@plt+0x1a2c6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsr #30 │ │ │ │ - @ instruction: 0x01156fb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0126e4e4 │ │ │ │ + @ instruction: 0x0126e428 │ │ │ │ + @ instruction: 0x0126e468 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1ae49c <__cxa_atexit@plt+0x1a2150> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1ae494 <__cxa_atexit@plt+0x1a2148> │ │ │ │ - ldr r3, [pc, #44] @ 1ae4a4 <__cxa_atexit@plt+0x1a2158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1ae4a8 <__cxa_atexit@plt+0x1a215c> │ │ │ │ + bhi 1af034 <__cxa_atexit@plt+0x1a2ce8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1af040 <__cxa_atexit@plt+0x1a2cf4> │ │ │ │ + ldr lr, [pc, #100] @ 1af050 <__cxa_atexit@plt+0x1a2d04> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1af054 <__cxa_atexit@plt+0x1a2d08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1af058 <__cxa_atexit@plt+0x1a2d0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror pc │ │ │ │ - @ instruction: 0x0126ef08 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ae4f0 <__cxa_atexit@plt+0x1a21a4> │ │ │ │ - ldr r7, [pc, #52] @ 1ae504 <__cxa_atexit@plt+0x1a21b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0126e378 │ │ │ │ + @ instruction: 0x0126e414 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1af090 <__cxa_atexit@plt+0x1a2d44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1af098 <__cxa_atexit@plt+0x1a2d4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq lr, [r6, -r0]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1af120 <__cxa_atexit@plt+0x1a2dd4> │ │ │ │ + ldr lr, [pc, #108] @ 1af128 <__cxa_atexit@plt+0x1a2ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ae4e4 <__cxa_atexit@plt+0x1a2198> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae114 <__cxa_atexit@plt+0x1a1dc8> │ │ │ │ + beq 1af108 <__cxa_atexit@plt+0x1a2dbc> │ │ │ │ + ldr r3, [pc, #64] @ 1af12c <__cxa_atexit@plt+0x1a2de0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1af118 <__cxa_atexit@plt+0x1a2dcc> │ │ │ │ + b 1af170 <__cxa_atexit@plt+0x1a2e24> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ae508 <__cxa_atexit@plt+0x1a21bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc40 │ │ │ │ - @ instruction: 0x01156af8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ae544 <__cxa_atexit@plt+0x1a21f8> │ │ │ │ - ldr r3, [pc, #40] @ 1ae55c <__cxa_atexit@plt+0x1a2210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1af164 <__cxa_atexit@plt+0x1a2e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1af15c <__cxa_atexit@plt+0x1a2e10> │ │ │ │ + b 1af170 <__cxa_atexit@plt+0x1a2e24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ae560 <__cxa_atexit@plt+0x1a2214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1af1fc <__cxa_atexit@plt+0x1a2eb0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1af260 <__cxa_atexit@plt+0x1a2f14> │ │ │ │ + ldr lr, [pc, #232] @ 1af294 <__cxa_atexit@plt+0x1a2f48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1af298 <__cxa_atexit@plt+0x1a2f4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1af29c <__cxa_atexit@plt+0x1a2f50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1af2a0 <__cxa_atexit@plt+0x1a2f54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1af274 <__cxa_atexit@plt+0x1a2f28> │ │ │ │ + ldr r1, [pc, #120] @ 1af288 <__cxa_atexit@plt+0x1a2f3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1af28c <__cxa_atexit@plt+0x1a2f40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1af290 <__cxa_atexit@plt+0x1a2f44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0x0126e1e8 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + smlawbeq r6, r8, r2, lr │ │ │ │ + smlawteq r6, r4, r1, lr │ │ │ │ + @ instruction: 0x0126e204 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1af334 <__cxa_atexit@plt+0x1a2fe8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1af340 <__cxa_atexit@plt+0x1a2ff4> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 1af350 <__cxa_atexit@plt+0x1a3004> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 1af354 <__cxa_atexit@plt+0x1a3008> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 1af358 <__cxa_atexit@plt+0x1a300c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sx, r0, asr #32 │ │ │ │ - @ instruction: 0x01156ed4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x0126e13c │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + tsteq r5, ip, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1af3d8 <__cxa_atexit@plt+0x1a308c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1af3e0 <__cxa_atexit@plt+0x1a3094> │ │ │ │ + ldr lr, [pc, #96] @ 1af3f4 <__cxa_atexit@plt+0x1a30a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 1af3f8 <__cxa_atexit@plt+0x1a30ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [pc, #72] @ 1af3fc <__cxa_atexit@plt+0x1a30b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + b 1adc6c <__cxa_atexit@plt+0x1a1920> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af3e8 <__cxa_atexit@plt+0x1a309c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + ldrdeq sp, [r6, -r4]! │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1af454 <__cxa_atexit@plt+0x1a3108> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1af45c <__cxa_atexit@plt+0x1a3110> │ │ │ │ + ldr r1, [pc, #64] @ 1af478 <__cxa_atexit@plt+0x1a312c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1af47c <__cxa_atexit@plt+0x1a3130> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af464 <__cxa_atexit@plt+0x1a3118> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1af474 <__cxa_atexit@plt+0x1a3128> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + tsteq r5, r8, asr #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1af4fc <__cxa_atexit@plt+0x1a31b0> │ │ │ │ + ldr r8, [pc, #96] @ 1af508 <__cxa_atexit@plt+0x1a31bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1af50c <__cxa_atexit@plt+0x1a31c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1af510 <__cxa_atexit@plt+0x1a31c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + @ instruction: 0x0126df70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ae5c4 <__cxa_atexit@plt+0x1a2278> │ │ │ │ - ldr r3, [pc, #40] @ 1ae5dc <__cxa_atexit@plt+0x1a2290> │ │ │ │ + bcc 1af54c <__cxa_atexit@plt+0x1a3200> │ │ │ │ + ldr r3, [pc, #40] @ 1af564 <__cxa_atexit@plt+0x1a3218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ae5e0 <__cxa_atexit@plt+0x1a2294> │ │ │ │ + ldr r7, [pc, #20] @ 1af568 <__cxa_atexit@plt+0x1a321c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126edb8 │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ - tsteq r5, ip, asr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae608 <__cxa_atexit@plt+0x1a22bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x0126e038 │ │ │ │ + tsteq r5, r4, asr #30 │ │ │ │ + rscseq ip, ip, r2, ror #31 │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ae660 <__cxa_atexit@plt+0x1a2314> │ │ │ │ - ldr r3, [pc, #64] @ 1ae670 <__cxa_atexit@plt+0x1a2324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ae650 <__cxa_atexit@plt+0x1a2304> │ │ │ │ - ldr r7, [pc, #48] @ 1ae674 <__cxa_atexit@plt+0x1a2328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + rscseq sp, ip, r5, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ae678 <__cxa_atexit@plt+0x1a232c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + rscseq sp, ip, sl, asr #32 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01156cdc │ │ │ │ - @ instruction: 0x01156dd0 │ │ │ │ - @ instruction: 0x01156c9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ae69c <__cxa_atexit@plt+0x1a2350> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + rscseq sp, ip, r4, lsl #1 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01156c90 │ │ │ │ - tsteq r5, r4, asr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ae6c4 <__cxa_atexit@plt+0x1a2378> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrhteq sp, [ip], #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01156bb8 │ │ │ │ - tsteq r5, r4, ror sp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ae764 <__cxa_atexit@plt+0x1a2418> │ │ │ │ - ldr r3, [pc, #136] @ 1ae774 <__cxa_atexit@plt+0x1a2428> │ │ │ │ + bhi 1af664 <__cxa_atexit@plt+0x1a3318> │ │ │ │ + ldr r3, [pc, #136] @ 1af68c <__cxa_atexit@plt+0x1a3340> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1ae734 <__cxa_atexit@plt+0x1a23e8> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ae744 <__cxa_atexit@plt+0x1a23f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ae750 <__cxa_atexit@plt+0x1a2404> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1af654 <__cxa_atexit@plt+0x1a3308> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1af674 <__cxa_atexit@plt+0x1a3328> │ │ │ │ + ldr lr, [pc, #108] @ 1af694 <__cxa_atexit@plt+0x1a3348> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r7, #3 │ │ │ │ - ldrne r7, [pc, #100] @ 1ae788 <__cxa_atexit@plt+0x1a243c> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - ldreq r7, [pc, #84] @ 1ae780 <__cxa_atexit@plt+0x1a2434> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1ae77c <__cxa_atexit@plt+0x1a2430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ae758 <__cxa_atexit@plt+0x1a240c> │ │ │ │ - ldr r7, [pc, #32] @ 1ae778 <__cxa_atexit@plt+0x1a242c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ae784 <__cxa_atexit@plt+0x1a2438> │ │ │ │ + ldr r7, [pc, #36] @ 1af690 <__cxa_atexit@plt+0x1a3344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01156b9c │ │ │ │ - tsteq r5, r0, ror #22 │ │ │ │ - tsteq r5, r8, lsr #22 │ │ │ │ - @ instruction: 0x01156cf4 │ │ │ │ - @ instruction: 0x01156bb4 │ │ │ │ - @ instruction: 0x01156cb4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ae7dc <__cxa_atexit@plt+0x1a2490> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ae7e8 <__cxa_atexit@plt+0x1a249c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 1ae804 <__cxa_atexit@plt+0x1a24b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 1ae808 <__cxa_atexit@plt+0x1a24bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - cmp r1, #3 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ae800 <__cxa_atexit@plt+0x1a24b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ae7f0 <__cxa_atexit@plt+0x1a24a4> │ │ │ │ - ldr r7, [pc, #12] @ 1ae7fc <__cxa_atexit@plt+0x1a24b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ + @ instruction: 0x0126de50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1af6dc <__cxa_atexit@plt+0x1a3390> │ │ │ │ + ldr lr, [pc, #44] @ 1af6e8 <__cxa_atexit@plt+0x1a339c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #22 │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ - @ instruction: 0x01156a98 │ │ │ │ - tsteq r5, r4, lsl fp │ │ │ │ - tsteq r5, r4, asr ip │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0126ddbc │ │ │ │ + tsteq r5, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1ae860 <__cxa_atexit@plt+0x1a2514> │ │ │ │ + bhi 1af740 <__cxa_atexit@plt+0x1a33f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1ae858 <__cxa_atexit@plt+0x1a250c> │ │ │ │ - ldr r8, [pc, #40] @ 1ae868 <__cxa_atexit@plt+0x1a251c> │ │ │ │ + beq 1af738 <__cxa_atexit@plt+0x1a33ec> │ │ │ │ + ldr r8, [pc, #40] @ 1af748 <__cxa_atexit@plt+0x1a33fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1ae86c <__cxa_atexit@plt+0x1a2520> │ │ │ │ + ldr r3, [pc, #36] @ 1af74c <__cxa_atexit@plt+0x1a3400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, r7, lsl #25 │ │ │ │ - @ instruction: 0x0126eb40 │ │ │ │ + rscseq sp, ip, r2, lsl #2 │ │ │ │ + @ instruction: 0x0126dc60 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ae8b4 <__cxa_atexit@plt+0x1a2568> │ │ │ │ - ldr r7, [pc, #52] @ 1ae8c4 <__cxa_atexit@plt+0x1a2578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + bhi 1af7f4 <__cxa_atexit@plt+0x1a34a8> │ │ │ │ + ldr r3, [pc, #148] @ 1af804 <__cxa_atexit@plt+0x1a34b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ae8a8 <__cxa_atexit@plt+0x1a255c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae8d8 <__cxa_atexit@plt+0x1a258c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ae8c8 <__cxa_atexit@plt+0x1a257c> │ │ │ │ + beq 1af7c4 <__cxa_atexit@plt+0x1a3478> │ │ │ │ + ldr r7, [pc, #124] @ 1af808 <__cxa_atexit@plt+0x1a34bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r8, asr #23 │ │ │ │ - @ instruction: 0x01156bb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1ae954 <__cxa_atexit@plt+0x1a2608> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 1ae98c <__cxa_atexit@plt+0x1a2640> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1ae940 <__cxa_atexit@plt+0x1a25f4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1ae964 <__cxa_atexit@plt+0x1a2618> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1ae978 <__cxa_atexit@plt+0x1a262c> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 1ae990 <__cxa_atexit@plt+0x1a2644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ae94c <__cxa_atexit@plt+0x1a2600> │ │ │ │ - b 1aea2c <__cxa_atexit@plt+0x1a26e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 1af7d4 <__cxa_atexit@plt+0x1a3488> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 1af7e0 <__cxa_atexit@plt+0x1a3494> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, r3 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1ae8f0 <__cxa_atexit@plt+0x1a25a4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1ae924 <__cxa_atexit@plt+0x1a25d8> │ │ │ │ - ldr r7, [pc, #20] @ 1ae994 <__cxa_atexit@plt+0x1a2648> │ │ │ │ + ldr r7, [pc, #40] @ 1af810 <__cxa_atexit@plt+0x1a34c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0126ea0c │ │ │ │ - tsteq r5, r4, ror #21 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 1ae9ec <__cxa_atexit@plt+0x1a26a0> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1aea00 <__cxa_atexit@plt+0x1a26b4> │ │ │ │ - ldr r3, [pc, #68] @ 1aea18 <__cxa_atexit@plt+0x1a26cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ae9e4 <__cxa_atexit@plt+0x1a2698> │ │ │ │ - b 1aea2c <__cxa_atexit@plt+0x1a26e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 1ae9cc <__cxa_atexit@plt+0x1a2680> │ │ │ │ - ldr r7, [pc, #20] @ 1aea1c <__cxa_atexit@plt+0x1a26d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 1af80c <__cxa_atexit@plt+0x1a34c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq r6, r4, r9, lr │ │ │ │ - tsteq r5, ip, asr sl │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + tsteq r5, r0, asr #25 │ │ │ │ + @ instruction: 0x0126dba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1aeab4 <__cxa_atexit@plt+0x1a2768> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #176] @ 1aeb00 <__cxa_atexit@plt+0x1a27b4> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #88] @ 1af884 <__cxa_atexit@plt+0x1a3538> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1aeac8 <__cxa_atexit@plt+0x1a277c> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1aead4 <__cxa_atexit@plt+0x1a2788> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1aeaec <__cxa_atexit@plt+0x1a27a0> │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1af864 <__cxa_atexit@plt+0x1a3518> │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1aeaec <__cxa_atexit@plt+0x1a27a0> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1aeaec <__cxa_atexit@plt+0x1a27a0> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + bne 1af870 <__cxa_atexit@plt+0x1a3524> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #72] @ 1aeb04 <__cxa_atexit@plt+0x1a27b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1aeb08 <__cxa_atexit@plt+0x1a27bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #36] @ 1aeb0c <__cxa_atexit@plt+0x1a27c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1aeb10 <__cxa_atexit@plt+0x1a27c4> │ │ │ │ + ldr r7, [pc, #16] @ 1af888 <__cxa_atexit@plt+0x1a353c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq lr, [r6, -r4]! │ │ │ │ - @ instruction: 0x01156998 │ │ │ │ - tsteq r5, ip, lsl #19 │ │ │ │ - @ instruction: 0x0126e898 │ │ │ │ - tsteq r5, r8, ror #18 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1aeb6c <__cxa_atexit@plt+0x1a2820> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1aeb84 <__cxa_atexit@plt+0x1a2838> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x0126db14 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1aeb84 <__cxa_atexit@plt+0x1a2838> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1aeb84 <__cxa_atexit@plt+0x1a2838> │ │ │ │ + bne 1af8b4 <__cxa_atexit@plt+0x1a3568> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #36] @ 1aeb98 <__cxa_atexit@plt+0x1a284c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #28] @ 1aeb9c <__cxa_atexit@plt+0x1a2850> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1aeba0 <__cxa_atexit@plt+0x1a2854> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + ldr r7, [pc, #12] @ 1af8c8 <__cxa_atexit@plt+0x1a357c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ - @ instruction: 0x011568f4 │ │ │ │ - @ instruction: 0x0126e800 │ │ │ │ - @ instruction: 0x011568d4 │ │ │ │ + ldrdeq sp, [r6, -r0]! │ │ │ │ + @ instruction: 0x01155bd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aec44 <__cxa_atexit@plt+0x1a28f8> │ │ │ │ - ldr r3, [pc, #140] @ 1aec54 <__cxa_atexit@plt+0x1a2908> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1aec28 <__cxa_atexit@plt+0x1a28dc> │ │ │ │ - ldr r7, [pc, #116] @ 1aec58 <__cxa_atexit@plt+0x1a290c> │ │ │ │ + bhi 1af914 <__cxa_atexit@plt+0x1a35c8> │ │ │ │ + ldr r7, [pc, #52] @ 1af924 <__cxa_atexit@plt+0x1a35d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aec38 <__cxa_atexit@plt+0x1a28ec> │ │ │ │ - ldr r1, [pc, #80] @ 1aec5c <__cxa_atexit@plt+0x1a2910> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1af908 <__cxa_atexit@plt+0x1a35bc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1af938 <__cxa_atexit@plt+0x1a35ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1aec60 <__cxa_atexit@plt+0x1a2914> │ │ │ │ + ldr r7, [pc, #12] @ 1af928 <__cxa_atexit@plt+0x1a35dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - tsteq r5, ip, asr #16 │ │ │ │ - tsteq r5, r8, lsl r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 1aecc8 <__cxa_atexit@plt+0x1a297c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aecbc <__cxa_atexit@plt+0x1a2970> │ │ │ │ - ldr r2, [pc, #44] @ 1aeccc <__cxa_atexit@plt+0x1a2980> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, ip, lsr #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1aecfc <__cxa_atexit@plt+0x1a29b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r5, ip, ror r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1aed34 <__cxa_atexit@plt+0x1a29e8> │ │ │ │ - ldr r3, [pc, #48] @ 1aed50 <__cxa_atexit@plt+0x1a2a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aed48 <__cxa_atexit@plt+0x1a29fc> │ │ │ │ - b 1aed64 <__cxa_atexit@plt+0x1a2a18> │ │ │ │ - ldr r7, [pc, #24] @ 1aed54 <__cxa_atexit@plt+0x1a2a08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0126e650 │ │ │ │ - tsteq r5, r4, lsr #14 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r5, r4, lsr #23 │ │ │ │ + tsteq r5, r8, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 1aede4 <__cxa_atexit@plt+0x1a2a98> │ │ │ │ + ldr r2, [pc, #116] @ 1af9b8 <__cxa_atexit@plt+0x1a366c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1aedbc <__cxa_atexit@plt+0x1a2a70> │ │ │ │ + beq 1af990 <__cxa_atexit@plt+0x1a3644> │ │ │ │ ldr r7, [r5] │ │ │ │ sub r3, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - bne 1aedc8 <__cxa_atexit@plt+0x1a2a7c> │ │ │ │ - ldr r3, [pc, #64] @ 1aede8 <__cxa_atexit@plt+0x1a2a9c> │ │ │ │ + bne 1af99c <__cxa_atexit@plt+0x1a3650> │ │ │ │ + ldr r3, [pc, #64] @ 1af9bc <__cxa_atexit@plt+0x1a3670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1aeddc <__cxa_atexit@plt+0x1a2a90> │ │ │ │ - b 1aee5c <__cxa_atexit@plt+0x1a2b10> │ │ │ │ + beq 1af9b0 <__cxa_atexit@plt+0x1a3664> │ │ │ │ + b 1afa30 <__cxa_atexit@plt+0x1a36e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1aedec <__cxa_atexit@plt+0x1a2aa0> │ │ │ │ + ldr r7, [pc, #28] @ 1af9c0 <__cxa_atexit@plt+0x1a3674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0126e5bc │ │ │ │ - tsteq r5, ip, lsl #13 │ │ │ │ + @ instruction: 0x0126d9e8 │ │ │ │ + tsteq r5, r0, ror #21 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 1aee2c <__cxa_atexit@plt+0x1a2ae0> │ │ │ │ - ldr r3, [pc, #48] @ 1aee48 <__cxa_atexit@plt+0x1a2afc> │ │ │ │ + bne 1afa00 <__cxa_atexit@plt+0x1a36b4> │ │ │ │ + ldr r3, [pc, #48] @ 1afa1c <__cxa_atexit@plt+0x1a36d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1aee40 <__cxa_atexit@plt+0x1a2af4> │ │ │ │ - b 1aee5c <__cxa_atexit@plt+0x1a2b10> │ │ │ │ - ldr r7, [pc, #24] @ 1aee4c <__cxa_atexit@plt+0x1a2b00> │ │ │ │ + beq 1afa14 <__cxa_atexit@plt+0x1a36c8> │ │ │ │ + b 1afa30 <__cxa_atexit@plt+0x1a36e4> │ │ │ │ + ldr r7, [pc, #24] @ 1afa20 <__cxa_atexit@plt+0x1a36d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0126e558 │ │ │ │ - tsteq r5, ip, lsr #12 │ │ │ │ + smlawbeq r6, r4, r9, sp │ │ │ │ + tsteq r5, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1aeebc <__cxa_atexit@plt+0x1a2b70> │ │ │ │ - ldr r3, [pc, #156] @ 1aef0c <__cxa_atexit@plt+0x1a2bc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1aeed0 <__cxa_atexit@plt+0x1a2b84> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1aeed8 <__cxa_atexit@plt+0x1a2b8c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1aeef8 <__cxa_atexit@plt+0x1a2bac> │ │ │ │ - ldr r7, [pc, #108] @ 1aef10 <__cxa_atexit@plt+0x1a2bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1aeeec <__cxa_atexit@plt+0x1a2ba0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae8d8 <__cxa_atexit@plt+0x1a258c> │ │ │ │ - ldr r7, [pc, #84] @ 1aef18 <__cxa_atexit@plt+0x1a2bcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1afa6c <__cxa_atexit@plt+0x1a3720> │ │ │ │ + ldr r1, [pc, #120] @ 1afac8 <__cxa_atexit@plt+0x1a377c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1afaac <__cxa_atexit@plt+0x1a3760> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1afa8c <__cxa_atexit@plt+0x1a3740> │ │ │ │ + b 1afa94 <__cxa_atexit@plt+0x1a3748> │ │ │ │ + ldr r1, [pc, #80] @ 1afac4 <__cxa_atexit@plt+0x1a3778> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1afa94 <__cxa_atexit@plt+0x1a3748> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1afab8 <__cxa_atexit@plt+0x1a376c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1aef1c <__cxa_atexit@plt+0x1a2bd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 1afacc <__cxa_atexit@plt+0x1a3780> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ 1afad0 <__cxa_atexit@plt+0x1a3784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1aef14 <__cxa_atexit@plt+0x1a2bc8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r5, r0, lsl sl │ │ │ │ + tsteq r5, r4, lsl #20 │ │ │ │ + @ instruction: 0x011559d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1afafc <__cxa_atexit@plt+0x1a37b0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1af75c <__cxa_atexit@plt+0x1a3410> │ │ │ │ + ldr r7, [pc, #16] @ 1afb14 <__cxa_atexit@plt+0x1a37c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #8] @ 1afb18 <__cxa_atexit@plt+0x1a37cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - tsteq r5, r4, lsl #11 │ │ │ │ - smlawteq r6, ip, r4, lr │ │ │ │ - @ instruction: 0x0126e844 │ │ │ │ - tsteq r5, ip, asr r5 │ │ │ │ + tsteq r5, r8, lsr #19 │ │ │ │ + @ instruction: 0x0115599c │ │ │ │ + tsteq r5, r8, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1aef6c <__cxa_atexit@plt+0x1a2c20> │ │ │ │ + bne 1afb4c <__cxa_atexit@plt+0x1a3800> │ │ │ │ + ldr r7, [pc, #32] @ 1afb5c <__cxa_atexit@plt+0x1a3810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 1afb60 <__cxa_atexit@plt+0x1a3814> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ + tsteq r5, r0, ror r9 │ │ │ │ + tsteq r5, r4, ror #18 │ │ │ │ + tsteq r5, r0, asr r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1afbc4 <__cxa_atexit@plt+0x1a3878> │ │ │ │ + ldr r7, [pc, #96] @ 1afbe8 <__cxa_atexit@plt+0x1a389c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1aef8c <__cxa_atexit@plt+0x1a2c40> │ │ │ │ - ldr r7, [pc, #76] @ 1aefa0 <__cxa_atexit@plt+0x1a2c54> │ │ │ │ + bhi 1afbd4 <__cxa_atexit@plt+0x1a3888> │ │ │ │ + ldr r7, [pc, #76] @ 1afbec <__cxa_atexit@plt+0x1a38a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1aef80 <__cxa_atexit@plt+0x1a2c34> │ │ │ │ + beq 1afbb8 <__cxa_atexit@plt+0x1a386c> │ │ │ │ mov r7, r8 │ │ │ │ - b 1ae8d8 <__cxa_atexit@plt+0x1a258c> │ │ │ │ - ldr r7, [pc, #52] @ 1aefa8 <__cxa_atexit@plt+0x1a2c5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ + b 1af938 <__cxa_atexit@plt+0x1a35ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1aefa4 <__cxa_atexit@plt+0x1a2c58> │ │ │ │ + ldr r7, [pc, #40] @ 1afbf4 <__cxa_atexit@plt+0x1a38a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - @ instruction: 0x011564f0 │ │ │ │ - @ instruction: 0x0126e7b0 │ │ │ │ - tsteq r5, r0, ror #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1aefdc <__cxa_atexit@plt+0x1a2c90> │ │ │ │ - ldr r5, [pc, #28] @ 1aefec <__cxa_atexit@plt+0x1a2ca0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #12] @ 1aeff0 <__cxa_atexit@plt+0x1a2ca4> │ │ │ │ + ldr r7, [pc, #20] @ 1afbf0 <__cxa_atexit@plt+0x1a38a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011564bc │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + tsteq r5, r4, ror #17 │ │ │ │ + @ instruction: 0x011558fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1af028 <__cxa_atexit@plt+0x1a2cdc> │ │ │ │ + ldr r2, [pc, #36] @ 1afc2c <__cxa_atexit@plt+0x1a38e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1af02c <__cxa_atexit@plt+0x1a2ce0> │ │ │ │ + ldr r3, [pc, #32] @ 1afc30 <__cxa_atexit@plt+0x1a38e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r6, r8, r3, lr │ │ │ │ - smlawbeq r6, r4, r3, lr │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ + smlawbeq r6, r4, r7, sp │ │ │ │ + smlawbeq r6, r0, r7, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1af078 <__cxa_atexit@plt+0x1a2d2c> │ │ │ │ - ldr r7, [pc, #52] @ 1af088 <__cxa_atexit@plt+0x1a2d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + bhi 1afcf0 <__cxa_atexit@plt+0x1a39a4> │ │ │ │ + ldr r3, [pc, #172] @ 1afd00 <__cxa_atexit@plt+0x1a39b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1af06c <__cxa_atexit@plt+0x1a2d20> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1af09c <__cxa_atexit@plt+0x1a2d50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1af08c <__cxa_atexit@plt+0x1a2d40> │ │ │ │ + beq 1afcc0 <__cxa_atexit@plt+0x1a3974> │ │ │ │ + ldr r7, [pc, #148] @ 1afd04 <__cxa_atexit@plt+0x1a39b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r8, asr #8 │ │ │ │ - tsteq r5, r0, lsr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1af118 <__cxa_atexit@plt+0x1a2dcc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 1af150 <__cxa_atexit@plt+0x1a2e04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1af104 <__cxa_atexit@plt+0x1a2db8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1af128 <__cxa_atexit@plt+0x1a2ddc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1af13c <__cxa_atexit@plt+0x1a2df0> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 1af154 <__cxa_atexit@plt+0x1a2e08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r7, [r1, #8]! │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r3, [r1] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1af110 <__cxa_atexit@plt+0x1a2dc4> │ │ │ │ - b 1af1f0 <__cxa_atexit@plt+0x1a2ea4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 1afcd0 <__cxa_atexit@plt+0x1a3984> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 1afcdc <__cxa_atexit@plt+0x1a3990> │ │ │ │ + ldr r5, [pc, #92] @ 1afd08 <__cxa_atexit@plt+0x1a39bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r5, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1af0b4 <__cxa_atexit@plt+0x1a2d68> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1af0e8 <__cxa_atexit@plt+0x1a2d9c> │ │ │ │ - ldr r7, [pc, #20] @ 1af158 <__cxa_atexit@plt+0x1a2e0c> │ │ │ │ + ldr r7, [pc, #44] @ 1afd10 <__cxa_atexit@plt+0x1a39c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0126e24c │ │ │ │ - tsteq r5, r4, asr r3 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 1af1b0 <__cxa_atexit@plt+0x1a2e64> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1af1c4 <__cxa_atexit@plt+0x1a2e78> │ │ │ │ - ldr r3, [pc, #68] @ 1af1dc <__cxa_atexit@plt+0x1a2e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1af1a8 <__cxa_atexit@plt+0x1a2e5c> │ │ │ │ - b 1af1f0 <__cxa_atexit@plt+0x1a2ea4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 1af190 <__cxa_atexit@plt+0x1a2e44> │ │ │ │ - ldr r7, [pc, #20] @ 1af1e0 <__cxa_atexit@plt+0x1a2e94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1afd0c <__cxa_atexit@plt+0x1a39c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlawteq r6, r4, r1, lr │ │ │ │ - tsteq r5, ip, asr #5 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + tsteq r5, r8, ror #15 │ │ │ │ + @ instruction: 0x0126d6ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1af288 <__cxa_atexit@plt+0x1a2f3c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #192] @ 1af2d4 <__cxa_atexit@plt+0x1a2f88> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 1afd8c <__cxa_atexit@plt+0x1a3a40> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1af29c <__cxa_atexit@plt+0x1a2f50> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1af2a8 <__cxa_atexit@plt+0x1a2f5c> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1af2c0 <__cxa_atexit@plt+0x1a2f74> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1af2c0 <__cxa_atexit@plt+0x1a2f74> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1af2c0 <__cxa_atexit@plt+0x1a2f74> │ │ │ │ - ldr r2, [pc, #100] @ 1af2d8 <__cxa_atexit@plt+0x1a2f8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1afd6c <__cxa_atexit@plt+0x1a3a20> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1afd78 <__cxa_atexit@plt+0x1a3a2c> │ │ │ │ + ldr r3, [pc, #52] @ 1afd90 <__cxa_atexit@plt+0x1a3a44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #76] @ 1af2dc <__cxa_atexit@plt+0x1a2f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1af2e0 <__cxa_atexit@plt+0x1a2f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #40] @ 1af2e4 <__cxa_atexit@plt+0x1a2f98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1af2e8 <__cxa_atexit@plt+0x1a2f9c> │ │ │ │ + ldr r7, [pc, #20] @ 1afd94 <__cxa_atexit@plt+0x1a3a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strdeq lr, [r6, -ip]! │ │ │ │ - tsteq r5, r4, asr #3 │ │ │ │ - @ instruction: 0x011561b8 │ │ │ │ - smlawteq r6, r8, r0, lr │ │ │ │ - tsteq r5, r4, asr #3 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1af354 <__cxa_atexit@plt+0x1a3008> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #16]! │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1af36c <__cxa_atexit@plt+0x1a3020> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1af36c <__cxa_atexit@plt+0x1a3020> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1af36c <__cxa_atexit@plt+0x1a3020> │ │ │ │ - ldr r2, [pc, #64] @ 1af380 <__cxa_atexit@plt+0x1a3034> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0126d610 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1afdc8 <__cxa_atexit@plt+0x1a3a7c> │ │ │ │ + ldr r3, [pc, #40] @ 1afde0 <__cxa_atexit@plt+0x1a3a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #40] @ 1af384 <__cxa_atexit@plt+0x1a3038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #32] @ 1af388 <__cxa_atexit@plt+0x1a303c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1af38c <__cxa_atexit@plt+0x1a3040> │ │ │ │ + str r3, [r5] │ │ │ │ + b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + ldr r7, [pc, #12] @ 1afddc <__cxa_atexit@plt+0x1a3a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r8, lsl r1 │ │ │ │ - tsteq r5, ip, lsl #2 │ │ │ │ - @ instruction: 0x0126e01c │ │ │ │ + smlawteq r6, r0, r5, sp │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1af3c4 <__cxa_atexit@plt+0x1a3078> │ │ │ │ + ldr r2, [pc, #36] @ 1afe18 <__cxa_atexit@plt+0x1a3acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1af3c8 <__cxa_atexit@plt+0x1a307c> │ │ │ │ + ldr r3, [pc, #32] @ 1afe1c <__cxa_atexit@plt+0x1a3ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126dfec │ │ │ │ - @ instruction: 0x0126dfe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1af3e4 <__cxa_atexit@plt+0x1a3098> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq sp, ip, sp, lsr #1 │ │ │ │ - ldrsheq r6, [r5, -r0] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1af45c <__cxa_atexit@plt+0x1a3110> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1af468 <__cxa_atexit@plt+0x1a311c> │ │ │ │ - ldr r1, [pc, #92] @ 1af478 <__cxa_atexit@plt+0x1a312c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 1af47c <__cxa_atexit@plt+0x1a3130> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r7, [r2, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1af44c <__cxa_atexit@plt+0x1a3100> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r5, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - tsteq r5, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 1af558 <__cxa_atexit@plt+0x1a320c> │ │ │ │ - ldr lr, [pc, #180] @ 1af578 <__cxa_atexit@plt+0x1a322c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r6, [pc, #168] @ 1af57c <__cxa_atexit@plt+0x1a3230> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 1af534 <__cxa_atexit@plt+0x1a31e8> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1af544 <__cxa_atexit@plt+0x1a31f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1af568 <__cxa_atexit@plt+0x1a321c> │ │ │ │ - ldr r2, [pc, #116] @ 1af584 <__cxa_atexit@plt+0x1a3238> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ 1af588 <__cxa_atexit@plt+0x1a323c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + @ instruction: 0x0126d598 │ │ │ │ + @ instruction: 0x0126d594 │ │ │ │ + tsteq r5, ip, lsl r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1afe84 <__cxa_atexit@plt+0x1a3b38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1afe7c <__cxa_atexit@plt+0x1a3b30> │ │ │ │ + ldr r3, [pc, #56] @ 1afe8c <__cxa_atexit@plt+0x1a3b40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1afe90 <__cxa_atexit@plt+0x1a3b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1afe94 <__cxa_atexit@plt+0x1a3b48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #52] @ 1af580 <__cxa_atexit@plt+0x1a3234> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0126de9c │ │ │ │ - rscseq ip, ip, r1, asr #30 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rscseq ip, ip, r7, ror pc │ │ │ │ - tsteq r5, ip, asr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1af5e8 <__cxa_atexit@plt+0x1a329c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1af5f8 <__cxa_atexit@plt+0x1a32ac> │ │ │ │ - ldr r2, [pc, #76] @ 1af60c <__cxa_atexit@plt+0x1a32c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #72] @ 1af610 <__cxa_atexit@plt+0x1a32c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #24] @ 1af608 <__cxa_atexit@plt+0x1a32bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlalseq ip, ip, sp, lr @ │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - rscseq ip, ip, r7, asr #29 │ │ │ │ - tsteq r5, r4, asr #29 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1af65c <__cxa_atexit@plt+0x1a3310> │ │ │ │ - ldr r3, [pc, #48] @ 1af66c <__cxa_atexit@plt+0x1a3320> │ │ │ │ + tsteq r5, r8, asr #13 │ │ │ │ + @ instruction: 0x0126d52c │ │ │ │ + @ instruction: 0x0126d518 │ │ │ │ + tsteq r5, r4, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1afefc <__cxa_atexit@plt+0x1a3bb0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1afef4 <__cxa_atexit@plt+0x1a3ba8> │ │ │ │ + ldr r3, [pc, #56] @ 1aff04 <__cxa_atexit@plt+0x1a3bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - tsteq r5, r8, ror #28 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1af6dc <__cxa_atexit@plt+0x1a3390> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1af6e8 <__cxa_atexit@plt+0x1a339c> │ │ │ │ - ldr r2, [pc, #84] @ 1af6f8 <__cxa_atexit@plt+0x1a33ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1af6fc <__cxa_atexit@plt+0x1a33b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1af700 <__cxa_atexit@plt+0x1a33b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #52] @ 1aff08 <__cxa_atexit@plt+0x1a3bbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1aff0c <__cxa_atexit@plt+0x1a3bc0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - smlawteq r6, r4, ip, sp │ │ │ │ - rscseq ip, ip, r1, asr #27 │ │ │ │ - @ instruction: 0x01155dd4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1af790 <__cxa_atexit@plt+0x1a3444> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1af798 <__cxa_atexit@plt+0x1a344c> │ │ │ │ - ldr lr, [pc, #112] @ 1af7ac <__cxa_atexit@plt+0x1a3460> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 1af7b0 <__cxa_atexit@plt+0x1a3464> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 1af7b4 <__cxa_atexit@plt+0x1a3468> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 1af7b8 <__cxa_atexit@plt+0x1a346c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b f30c0c <__cxa_atexit@plt+0xf248c0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af7a0 <__cxa_atexit@plt+0x1a3454> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0126dc2c │ │ │ │ - @ instruction: 0x0126dc14 │ │ │ │ - strdeq sp, [r6, -ip]! │ │ │ │ + @ instruction: 0x0115569c │ │ │ │ + @ instruction: 0x0126d4b4 │ │ │ │ + @ instruction: 0x0126d4a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1af8b4 <__cxa_atexit@plt+0x1a3568> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1af80c <__cxa_atexit@plt+0x1a34c0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1af818 <__cxa_atexit@plt+0x1a34cc> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - ldrne r8, [pc, #248] @ 1af8f8 <__cxa_atexit@plt+0x1a35ac> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #216] @ 1af8e0 <__cxa_atexit@plt+0x1a3594> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #200] @ 1af8dc <__cxa_atexit@plt+0x1a3590> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r2, [pc, #184] @ 1af8d8 <__cxa_atexit@plt+0x1a358c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1af8a8 <__cxa_atexit@plt+0x1a355c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1af8c4 <__cxa_atexit@plt+0x1a3578> │ │ │ │ - ldr r3, [pc, #148] @ 1af8e8 <__cxa_atexit@plt+0x1a359c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [pc, #136] @ 1af8ec <__cxa_atexit@plt+0x1a35a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #120] @ 1af8f0 <__cxa_atexit@plt+0x1a35a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #112] @ 1af8f4 <__cxa_atexit@plt+0x1a35a8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r6, #8 │ │ │ │ - stm ip, {r3, r9, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r9, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1af8e4 <__cxa_atexit@plt+0x1a3598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - smlalseq ip, ip, r4, ip @ │ │ │ │ - ldrhteq ip, [ip], #196 @ 0xc4 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - rscseq ip, ip, pc, lsl ip │ │ │ │ - @ instruction: 0x0126db00 │ │ │ │ - @ instruction: 0x0126dae8 │ │ │ │ - ldrhteq ip, [ip], #194 @ 0xc2 │ │ │ │ - @ instruction: 0x01155bdc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1af978 <__cxa_atexit@plt+0x1a362c> │ │ │ │ - ldr r2, [pc, #96] @ 1af984 <__cxa_atexit@plt+0x1a3638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [pc, #84] @ 1af988 <__cxa_atexit@plt+0x1a363c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #68] @ 1af98c <__cxa_atexit@plt+0x1a3640> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #60] @ 1af990 <__cxa_atexit@plt+0x1a3644> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - rscseq ip, ip, pc, asr #22 │ │ │ │ - @ instruction: 0x0126da30 │ │ │ │ - @ instruction: 0x0126da18 │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1af9e8 <__cxa_atexit@plt+0x1a369c> │ │ │ │ - ldr r3, [pc, #64] @ 1af9f8 <__cxa_atexit@plt+0x1a36ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1af9d8 <__cxa_atexit@plt+0x1a368c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1af9fc <__cxa_atexit@plt+0x1a36b0> │ │ │ │ + bhi 1aff54 <__cxa_atexit@plt+0x1a3c08> │ │ │ │ + ldr r7, [pc, #52] @ 1aff64 <__cxa_atexit@plt+0x1a3c18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01155afc │ │ │ │ - @ instruction: 0x01155ad8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - @ instruction: 0x01155ab8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1afa68 <__cxa_atexit@plt+0x1a371c> │ │ │ │ - ldr r3, [pc, #56] @ 1afa78 <__cxa_atexit@plt+0x1a372c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1afa58 <__cxa_atexit@plt+0x1a370c> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ + beq 1aff48 <__cxa_atexit@plt+0x1a3bfc> │ │ │ │ mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ + b 1aff74 <__cxa_atexit@plt+0x1a3c28> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1afa7c <__cxa_atexit@plt+0x1a3730> │ │ │ │ + ldr r7, [pc, #12] @ 1aff68 <__cxa_atexit@plt+0x1a3c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, r4, lsl #21 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - tsteq r5, ip, asr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1afac4 <__cxa_atexit@plt+0x1a3778> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ - tsteq r5, ip, lsl #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1afb1c <__cxa_atexit@plt+0x1a37d0> │ │ │ │ - ldr r3, [pc, #64] @ 1afb2c <__cxa_atexit@plt+0x1a37e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1afb0c <__cxa_atexit@plt+0x1a37c0> │ │ │ │ - ldr r7, [pc, #48] @ 1afb30 <__cxa_atexit@plt+0x1a37e4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #112] @ 1afff4 <__cxa_atexit@plt+0x1a3ca8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1affc0 <__cxa_atexit@plt+0x1a3c74> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1affcc <__cxa_atexit@plt+0x1a3c80> │ │ │ │ + ldr r7, [pc, #68] @ 1afff8 <__cxa_atexit@plt+0x1a3cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1afb34 <__cxa_atexit@plt+0x1a37e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlawbeq r6, r4, r8, sp │ │ │ │ - tsteq r5, r0, ror #19 │ │ │ │ - tsteq r5, r0, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1afb5c <__cxa_atexit@plt+0x1a3810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - @ instruction: 0x0126d838 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1afb90 <__cxa_atexit@plt+0x1a3844> │ │ │ │ - ldr r5, [pc, #32] @ 1afba0 <__cxa_atexit@plt+0x1a3854> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1afba4 <__cxa_atexit@plt+0x1a3858> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bne 1affe0 <__cxa_atexit@plt+0x1a3c94> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1afffc <__cxa_atexit@plt+0x1a3cb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x0126d768 │ │ │ │ + @ instruction: 0x0126d738 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1afbec <__cxa_atexit@plt+0x1a38a0> │ │ │ │ - ldr r2, [pc, #44] @ 1afbf8 <__cxa_atexit@plt+0x1a38ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126d9a8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1afc74 <__cxa_atexit@plt+0x1a3928> │ │ │ │ - ldr r3, [pc, #128] @ 1afc9c <__cxa_atexit@plt+0x1a3950> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1afc64 <__cxa_atexit@plt+0x1a3918> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1afc84 <__cxa_atexit@plt+0x1a3938> │ │ │ │ - ldr r7, [pc, #100] @ 1afca4 <__cxa_atexit@plt+0x1a3958> │ │ │ │ + bge 1b002c <__cxa_atexit@plt+0x1a3ce0> │ │ │ │ + ldr r7, [pc, #52] @ 1b0054 <__cxa_atexit@plt+0x1a3d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1afca0 <__cxa_atexit@plt+0x1a3954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - tsteq r5, r8, lsr #17 │ │ │ │ - @ instruction: 0x0126dd94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1afcec <__cxa_atexit@plt+0x1a39a0> │ │ │ │ - ldr r2, [pc, #44] @ 1afcf8 <__cxa_atexit@plt+0x1a39ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bne 1b0040 <__cxa_atexit@plt+0x1a3cf4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #16] @ 1b0058 <__cxa_atexit@plt+0x1a3d0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126dd08 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + strdeq sp, [r6, -ip]! │ │ │ │ + ldrdeq sp, [r6, -r8]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1afd28 <__cxa_atexit@plt+0x1a39dc> │ │ │ │ - ldr r7, [pc, #28] @ 1afd38 <__cxa_atexit@plt+0x1a39ec> │ │ │ │ + bhi 1b00a0 <__cxa_atexit@plt+0x1a3d54> │ │ │ │ + ldr r7, [pc, #52] @ 1b00b0 <__cxa_atexit@plt+0x1a3d64> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b0094 <__cxa_atexit@plt+0x1a3d48> │ │ │ │ mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1afd3c <__cxa_atexit@plt+0x1a39f0> │ │ │ │ + b 1b00c0 <__cxa_atexit@plt+0x1a3d74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1b00b4 <__cxa_atexit@plt+0x1a3d68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsl #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x011554fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1afd98 <__cxa_atexit@plt+0x1a3a4c> │ │ │ │ - ldr r3, [pc, #144] @ 1afdec <__cxa_atexit@plt+0x1a3aa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1afde0 <__cxa_atexit@plt+0x1a3a94> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1afdb4 <__cxa_atexit@plt+0x1a3a68> │ │ │ │ - ldr r3, [pc, #124] @ 1afdf8 <__cxa_atexit@plt+0x1a3aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1afde0 <__cxa_atexit@plt+0x1a3a94> │ │ │ │ - ldr r7, [pc, #104] @ 1afdfc <__cxa_atexit@plt+0x1a3ab0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1afdd4 <__cxa_atexit@plt+0x1a3a88> │ │ │ │ - ldr r3, [pc, #72] @ 1afde8 <__cxa_atexit@plt+0x1a3a9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1afde0 <__cxa_atexit@plt+0x1a3a94> │ │ │ │ - b 1afec4 <__cxa_atexit@plt+0x1a3b78> │ │ │ │ - ldr r3, [pc, #52] @ 1afdf0 <__cxa_atexit@plt+0x1a3aa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 1b0148 <__cxa_atexit@plt+0x1a3dfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1afde0 <__cxa_atexit@plt+0x1a3a94> │ │ │ │ - ldr r7, [pc, #32] @ 1afdf4 <__cxa_atexit@plt+0x1a3aa8> │ │ │ │ + beq 1b010c <__cxa_atexit@plt+0x1a3dc0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b0118 <__cxa_atexit@plt+0x1a3dcc> │ │ │ │ + ldr r7, [pc, #80] @ 1b0150 <__cxa_atexit@plt+0x1a3e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0126d694 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x0126dc44 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1afe38 <__cxa_atexit@plt+0x1a3aec> │ │ │ │ - ldr r3, [pc, #88] @ 1afe74 <__cxa_atexit@plt+0x1a3b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1afe64 <__cxa_atexit@plt+0x1a3b18> │ │ │ │ - ldr r7, [pc, #68] @ 1afe78 <__cxa_atexit@plt+0x1a3b2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1afe58 <__cxa_atexit@plt+0x1a3b0c> │ │ │ │ - ldr r3, [pc, #44] @ 1afe6c <__cxa_atexit@plt+0x1a3b20> │ │ │ │ + bne 1b0134 <__cxa_atexit@plt+0x1a3de8> │ │ │ │ + ldr r3, [pc, #40] @ 1b014c <__cxa_atexit@plt+0x1a3e00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1afe64 <__cxa_atexit@plt+0x1a3b18> │ │ │ │ - ldr r7, [pc, #24] @ 1afe70 <__cxa_atexit@plt+0x1a3b24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0126d610 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0126dba4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1afe98 <__cxa_atexit@plt+0x1a3b4c> │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #24] @ 1b0154 <__cxa_atexit@plt+0x1a3e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126db4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0126d290 │ │ │ │ + @ instruction: 0x0126d250 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1afeb8 <__cxa_atexit@plt+0x1a3b6c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b0184 <__cxa_atexit@plt+0x1a3e38> │ │ │ │ + ldr r7, [pc, #64] @ 1b01b8 <__cxa_atexit@plt+0x1a3e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126d5bc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1afefc <__cxa_atexit@plt+0x1a3bb0> │ │ │ │ - ldr r3, [pc, #124] @ 1aff54 <__cxa_atexit@plt+0x1a3c08> │ │ │ │ + bne 1b01a0 <__cxa_atexit@plt+0x1a3e54> │ │ │ │ + ldr r3, [pc, #36] @ 1b01b4 <__cxa_atexit@plt+0x1a3e68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aff38 <__cxa_atexit@plt+0x1a3bec> │ │ │ │ - ldr r7, [pc, #104] @ 1aff58 <__cxa_atexit@plt+0x1a3c0c> │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1b01bc <__cxa_atexit@plt+0x1a3e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 1aff4c <__cxa_atexit@plt+0x1a3c00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1aff40 <__cxa_atexit@plt+0x1a3bf4> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #44] @ 1aff50 <__cxa_atexit@plt+0x1a3c04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aff38 <__cxa_atexit@plt+0x1a3bec> │ │ │ │ - b 1affc0 <__cxa_atexit@plt+0x1a3c74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0126d57c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x0126d218 │ │ │ │ + @ instruction: 0x0126d1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1aff78 <__cxa_atexit@plt+0x1a3c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r2, [pc, #36] @ 1b01f4 <__cxa_atexit@plt+0x1a3ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1b01f8 <__cxa_atexit@plt+0x1a3eac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126d500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1affb4 <__cxa_atexit@plt+0x1a3c68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1affac <__cxa_atexit@plt+0x1a3c60> │ │ │ │ - b 1affc0 <__cxa_atexit@plt+0x1a3c74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 1b005c <__cxa_atexit@plt+0x1a3d10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b002c <__cxa_atexit@plt+0x1a3ce0> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7], #-8 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b0048 <__cxa_atexit@plt+0x1a3cfc> │ │ │ │ - ldr r3, [pc, #76] @ 1b0060 <__cxa_atexit@plt+0x1a3d14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b0038 <__cxa_atexit@plt+0x1a3cec> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae114 <__cxa_atexit@plt+0x1a1dc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b0064 <__cxa_atexit@plt+0x1a3d18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffe0fc │ │ │ │ - tsteq r5, r0, lsr #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r5, r3, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b00c4 <__cxa_atexit@plt+0x1a3d78> │ │ │ │ - ldr r7, [pc, #56] @ 1b00d8 <__cxa_atexit@plt+0x1a3d8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r2, #4 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b00b8 <__cxa_atexit@plt+0x1a3d6c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ae114 <__cxa_atexit@plt+0x1a1dc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b00dc <__cxa_atexit@plt+0x1a3d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe070 │ │ │ │ - tsteq r5, r4, lsr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0126d1bc │ │ │ │ + @ instruction: 0x0126d1b8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b0124 <__cxa_atexit@plt+0x1a3dd8> │ │ │ │ - ldr r7, [pc, #52] @ 1b0138 <__cxa_atexit@plt+0x1a3dec> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b0240 <__cxa_atexit@plt+0x1a3ef4> │ │ │ │ + ldr r7, [pc, #52] @ 1b0250 <__cxa_atexit@plt+0x1a3f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b0118 <__cxa_atexit@plt+0x1a3dcc> │ │ │ │ + beq 1b0234 <__cxa_atexit@plt+0x1a3ee8> │ │ │ │ mov r7, r8 │ │ │ │ - b 1b0148 <__cxa_atexit@plt+0x1a3dfc> │ │ │ │ + b 1b0260 <__cxa_atexit@plt+0x1a3f14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b013c <__cxa_atexit@plt+0x1a3df0> │ │ │ │ + ldr r7, [pc, #12] @ 1b0254 <__cxa_atexit@plt+0x1a3f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r8, asr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1b0188 <__cxa_atexit@plt+0x1a3e3c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1b019c <__cxa_atexit@plt+0x1a3e50> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #3 │ │ │ │ - ldrne r7, [pc, #272] @ 1b0288 <__cxa_atexit@plt+0x1a3f3c> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - ldreq r7, [pc, #244] @ 1b0274 <__cxa_atexit@plt+0x1a3f28> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 1b0270 <__cxa_atexit@plt+0x1a3f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b0260 <__cxa_atexit@plt+0x1a3f14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - sub r1, r3, #11 │ │ │ │ - ldr r7, [pc, #168] @ 1b0278 <__cxa_atexit@plt+0x1a3f2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - sub r7, r3, #63 @ 0x3f │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #140] @ 1b027c <__cxa_atexit@plt+0x1a3f30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #51 @ 0x33 │ │ │ │ - sub lr, r3, #43 @ 0x2b │ │ │ │ - ldr r9, [pc, #128] @ 1b0280 <__cxa_atexit@plt+0x1a3f34> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r3, #71 @ 0x47 │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #92] @ 1b0284 <__cxa_atexit@plt+0x1a3f38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - stmib r6, {r9, sl} │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x011553b8 │ │ │ │ - @ instruction: 0x011553f8 │ │ │ │ - @ instruction: 0x0126d80c │ │ │ │ - @ instruction: 0x0126d7e4 │ │ │ │ - @ instruction: 0x0126d1ac │ │ │ │ - @ instruction: 0x0126d7b4 │ │ │ │ - tsteq r5, r8, ror #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b02dc <__cxa_atexit@plt+0x1a3f90> │ │ │ │ - ldr r7, [pc, #64] @ 1b02ec <__cxa_atexit@plt+0x1a3fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b02d4 <__cxa_atexit@plt+0x1a3f88> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b02f0 <__cxa_atexit@plt+0x1a3fa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011552b4 │ │ │ │ + tsteq r5, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r1, [pc, #252] @ 1b0410 <__cxa_atexit@plt+0x1a40c4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 1b02e8 <__cxa_atexit@plt+0x1a3f9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #248] @ 1b0414 <__cxa_atexit@plt+0x1a40c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #244] @ 1b0418 <__cxa_atexit@plt+0x1a40cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #240] @ 1b041c <__cxa_atexit@plt+0x1a40d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #236] @ 1b0420 <__cxa_atexit@plt+0x1a40d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #232] @ 1b0424 <__cxa_atexit@plt+0x1a40d8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b0380 <__cxa_atexit@plt+0x1a4034> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b03e4 <__cxa_atexit@plt+0x1a4098> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str lr, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b03f8 <__cxa_atexit@plt+0x1a40ac> │ │ │ │ - str r7, [r5] │ │ │ │ - b 1b033c <__cxa_atexit@plt+0x1a3ff0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r0, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b03e4 <__cxa_atexit@plt+0x1a4098> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1b03f0 <__cxa_atexit@plt+0x1a40a4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r8, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b03e4 <__cxa_atexit@plt+0x1a4098> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1b03f0 <__cxa_atexit@plt+0x1a40a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1b0400 <__cxa_atexit@plt+0x1a40b4> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b03f8 <__cxa_atexit@plt+0x1a40ac> │ │ │ │ - str r7, [r5] │ │ │ │ - b 1b033c <__cxa_atexit@plt+0x1a3ff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 1b02ac <__cxa_atexit@plt+0x1a3f60> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b02b8 <__cxa_atexit@plt+0x1a3f6c> │ │ │ │ + ldr r7, [pc, #80] @ 1b02f0 <__cxa_atexit@plt+0x1a3fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1b045c <__cxa_atexit@plt+0x1a4110> │ │ │ │ + bne 1b02d4 <__cxa_atexit@plt+0x1a3f88> │ │ │ │ + ldr r3, [pc, #40] @ 1b02ec <__cxa_atexit@plt+0x1a3fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b0454 <__cxa_atexit@plt+0x1a4108> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #24] @ 1b02f4 <__cxa_atexit@plt+0x1a3fa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0126d0ec │ │ │ │ + strheq sp, [r6, -r4]! │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b04a4 <__cxa_atexit@plt+0x1a4158> │ │ │ │ - ldr r3, [pc, #36] @ 1b04b4 <__cxa_atexit@plt+0x1a4168> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b0324 <__cxa_atexit@plt+0x1a3fd8> │ │ │ │ + ldr r7, [pc, #64] @ 1b0358 <__cxa_atexit@plt+0x1a400c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bne 1b0340 <__cxa_atexit@plt+0x1a3ff4> │ │ │ │ + ldr r3, [pc, #36] @ 1b0354 <__cxa_atexit@plt+0x1a4008> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b04ac <__cxa_atexit@plt+0x1a4160> │ │ │ │ - b 1b04c0 <__cxa_atexit@plt+0x1a4174> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1b035c <__cxa_atexit@plt+0x1a4010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x0126d074 │ │ │ │ + @ instruction: 0x0126d048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b0510 <__cxa_atexit@plt+0x1a41c4> │ │ │ │ - ldr r2, [pc, #88] @ 1b052c <__cxa_atexit@plt+0x1a41e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1b0518 <__cxa_atexit@plt+0x1a41cc> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #60] @ 1b0530 <__cxa_atexit@plt+0x1a41e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b0524 <__cxa_atexit@plt+0x1a41d8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ + ldr r2, [pc, #36] @ 1b0394 <__cxa_atexit@plt+0x1a4048> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1b0398 <__cxa_atexit@plt+0x1a404c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 1b0574 <__cxa_atexit@plt+0x1a4228> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b056c <__cxa_atexit@plt+0x1a4220> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0126d020 │ │ │ │ + @ instruction: 0x0126d014 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b0604 <__cxa_atexit@plt+0x1a42b8> │ │ │ │ - ldr r7, [pc, #144] @ 1b0628 <__cxa_atexit@plt+0x1a42dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b05ec <__cxa_atexit@plt+0x1a42a0> │ │ │ │ - ldr r7, [pc, #128] @ 1b062c <__cxa_atexit@plt+0x1a42e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b0614 <__cxa_atexit@plt+0x1a42c8> │ │ │ │ - ldr r7, [pc, #108] @ 1b0630 <__cxa_atexit@plt+0x1a42e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b05fc <__cxa_atexit@plt+0x1a42b0> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1b0638 <__cxa_atexit@plt+0x1a42ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1b0634 <__cxa_atexit@plt+0x1a42e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ - @ instruction: 0x01154f90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #88] @ 1b06a8 <__cxa_atexit@plt+0x1a435c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b0698 <__cxa_atexit@plt+0x1a434c> │ │ │ │ - ldr r7, [pc, #68] @ 1b06ac <__cxa_atexit@plt+0x1a4360> │ │ │ │ + bhi 1b03e0 <__cxa_atexit@plt+0x1a4094> │ │ │ │ + ldr r7, [pc, #64] @ 1b03fc <__cxa_atexit@plt+0x1a40b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b0690 <__cxa_atexit@plt+0x1a4344> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 1b0308 <__cxa_atexit@plt+0x1a3fbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b03d4 <__cxa_atexit@plt+0x1a4088> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b00c0 <__cxa_atexit@plt+0x1a3d74> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b06b0 <__cxa_atexit@plt+0x1a4364> │ │ │ │ + ldr r7, [pc, #24] @ 1b0400 <__cxa_atexit@plt+0x1a40b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0x01154ef8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b06d0 <__cxa_atexit@plt+0x1a4384> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126ce2c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0x011551bc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b0734 <__cxa_atexit@plt+0x1a43e8> │ │ │ │ - ldr r3, [pc, #80] @ 1b0744 <__cxa_atexit@plt+0x1a43f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b0710 <__cxa_atexit@plt+0x1a43c4> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b0720 <__cxa_atexit@plt+0x1a43d4> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 1b0584 <__cxa_atexit@plt+0x1a4238> │ │ │ │ + bhi 1b0448 <__cxa_atexit@plt+0x1a40fc> │ │ │ │ + ldr r7, [pc, #52] @ 1b0458 <__cxa_atexit@plt+0x1a410c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b043c <__cxa_atexit@plt+0x1a40f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b0468 <__cxa_atexit@plt+0x1a411c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b074c <__cxa_atexit@plt+0x1a4400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b0748 <__cxa_atexit@plt+0x1a43fc> │ │ │ │ + ldr r7, [pc, #12] @ 1b045c <__cxa_atexit@plt+0x1a4110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, r4, ror #28 │ │ │ │ - smlawteq r6, r8, sp, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, r0, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b0770 <__cxa_atexit@plt+0x1a4424> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1b0584 <__cxa_atexit@plt+0x1a4238> │ │ │ │ - ldr r7, [pc, #12] @ 1b0784 <__cxa_atexit@plt+0x1a4438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #124] @ 1b04f0 <__cxa_atexit@plt+0x1a41a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b04b8 <__cxa_atexit@plt+0x1a416c> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #-4]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bge 1b04c4 <__cxa_atexit@plt+0x1a4178> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126cd78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1b0584 <__cxa_atexit@plt+0x1a4238> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b07f8 <__cxa_atexit@plt+0x1a44ac> │ │ │ │ - ldr r3, [pc, #80] @ 1b0808 <__cxa_atexit@plt+0x1a44bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b07d4 <__cxa_atexit@plt+0x1a4488> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b07e4 <__cxa_atexit@plt+0x1a4498> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 1b0584 <__cxa_atexit@plt+0x1a4238> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b0810 <__cxa_atexit@plt+0x1a44c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bne 1b04e4 <__cxa_atexit@plt+0x1a4198> │ │ │ │ + ldr r2, [pc, #36] @ 1b04f4 <__cxa_atexit@plt+0x1a41a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b080c <__cxa_atexit@plt+0x1a44c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bge 1b0520 <__cxa_atexit@plt+0x1a41d4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + bne 1b0540 <__cxa_atexit@plt+0x1a41f4> │ │ │ │ + ldr r2, [pc, #32] @ 1b054c <__cxa_atexit@plt+0x1a4200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r7, [r5, #8] │ │ │ │ + ldrne r7, [r5, #4] │ │ │ │ + strne r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - tsteq r5, r0, lsr #27 │ │ │ │ - @ instruction: 0x0126cd04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b08b0 <__cxa_atexit@plt+0x1a4564> │ │ │ │ - ldr r3, [pc, #140] @ 1b08c0 <__cxa_atexit@plt+0x1a4574> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b0894 <__cxa_atexit@plt+0x1a4548> │ │ │ │ - ldr r7, [pc, #116] @ 1b08c4 <__cxa_atexit@plt+0x1a4578> │ │ │ │ + bhi 1b05b8 <__cxa_atexit@plt+0x1a426c> │ │ │ │ + ldr r7, [pc, #52] @ 1b05c8 <__cxa_atexit@plt+0x1a427c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b08a4 <__cxa_atexit@plt+0x1a4558> │ │ │ │ - ldr r1, [pc, #80] @ 1b08c8 <__cxa_atexit@plt+0x1a457c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b05ac <__cxa_atexit@plt+0x1a4260> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b05d8 <__cxa_atexit@plt+0x1a428c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b08cc <__cxa_atexit@plt+0x1a4580> │ │ │ │ + ldr r7, [pc, #12] @ 1b05cc <__cxa_atexit@plt+0x1a4280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01154cf4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01154ff4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 1b0930 <__cxa_atexit@plt+0x1a45e4> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 1b0660 <__cxa_atexit@plt+0x1a4314> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b0924 <__cxa_atexit@plt+0x1a45d8> │ │ │ │ - ldr r2, [pc, #44] @ 1b0934 <__cxa_atexit@plt+0x1a45e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + beq 1b0624 <__cxa_atexit@plt+0x1a42d8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b0630 <__cxa_atexit@plt+0x1a42e4> │ │ │ │ + ldr r7, [pc, #80] @ 1b0668 <__cxa_atexit@plt+0x1a431c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1b0960 <__cxa_atexit@plt+0x1a4614> │ │ │ │ + bne 1b064c <__cxa_atexit@plt+0x1a4300> │ │ │ │ + ldr r3, [pc, #40] @ 1b0664 <__cxa_atexit@plt+0x1a4318> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b0994 <__cxa_atexit@plt+0x1a4648> │ │ │ │ - ldr r3, [pc, #36] @ 1b09a4 <__cxa_atexit@plt+0x1a4658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b099c <__cxa_atexit@plt+0x1a4650> │ │ │ │ - b 1b09b0 <__cxa_atexit@plt+0x1a4664> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1b0a14 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ - ldr r3, [pc, #224] @ 1b0ab0 <__cxa_atexit@plt+0x1a4764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1b0a40 <__cxa_atexit@plt+0x1a46f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b0a70 <__cxa_atexit@plt+0x1a4724> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b0a90 <__cxa_atexit@plt+0x1a4744> │ │ │ │ - ldr r7, [pc, #180] @ 1b0ab4 <__cxa_atexit@plt+0x1a4768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b0a84 <__cxa_atexit@plt+0x1a4738> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r2, [pc, #136] @ 1b0aa4 <__cxa_atexit@plt+0x1a4758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b0a48 <__cxa_atexit@plt+0x1a46fc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b0a5c <__cxa_atexit@plt+0x1a4710> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 1b0aac <__cxa_atexit@plt+0x1a4760> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1b0aa8 <__cxa_atexit@plt+0x1a475c> │ │ │ │ + ldr r7, [pc, #24] @ 1b066c <__cxa_atexit@plt+0x1a4320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1b0abc <__cxa_atexit@plt+0x1a4770> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b0ab8 <__cxa_atexit@plt+0x1a476c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x0126ccb4 │ │ │ │ - smlawteq r6, ip, ip, ip │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - tsteq r5, r8, lsl fp │ │ │ │ - @ instruction: 0x0126cca8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0126cd74 │ │ │ │ + @ instruction: 0x0126cd3c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b0b04 <__cxa_atexit@plt+0x1a47b8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b0b24 <__cxa_atexit@plt+0x1a47d8> │ │ │ │ - ldr r7, [pc, #72] @ 1b0b38 <__cxa_atexit@plt+0x1a47ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b0b18 <__cxa_atexit@plt+0x1a47cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r7, [pc, #52] @ 1b0b40 <__cxa_atexit@plt+0x1a47f4> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b069c <__cxa_atexit@plt+0x1a4350> │ │ │ │ + ldr r7, [pc, #64] @ 1b06d0 <__cxa_atexit@plt+0x1a4384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b0b3c <__cxa_atexit@plt+0x1a47f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bne 1b06b8 <__cxa_atexit@plt+0x1a436c> │ │ │ │ + ldr r3, [pc, #36] @ 1b06cc <__cxa_atexit@plt+0x1a4380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1b06d4 <__cxa_atexit@plt+0x1a4388> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r4, lsl #21 │ │ │ │ - @ instruction: 0x0126cc14 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strdeq ip, [r6, -ip]! @ │ │ │ │ + ldrdeq ip, [r6, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b0b78 <__cxa_atexit@plt+0x1a482c> │ │ │ │ + ldr r2, [pc, #36] @ 1b070c <__cxa_atexit@plt+0x1a43c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b0b7c <__cxa_atexit@plt+0x1a4830> │ │ │ │ + ldr r3, [pc, #32] @ 1b0710 <__cxa_atexit@plt+0x1a43c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, r8, fp, ip │ │ │ │ - @ instruction: 0x0126cbbc │ │ │ │ + @ instruction: 0x0126cca8 │ │ │ │ + @ instruction: 0x0126cc9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b0bc4 <__cxa_atexit@plt+0x1a4878> │ │ │ │ - ldr r7, [pc, #52] @ 1b0bd4 <__cxa_atexit@plt+0x1a4888> │ │ │ │ + bhi 1b0758 <__cxa_atexit@plt+0x1a440c> │ │ │ │ + ldr r7, [pc, #52] @ 1b0768 <__cxa_atexit@plt+0x1a441c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b0bb8 <__cxa_atexit@plt+0x1a486c> │ │ │ │ + beq 1b074c <__cxa_atexit@plt+0x1a4400> │ │ │ │ mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ + b 1b0778 <__cxa_atexit@plt+0x1a442c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b0bd8 <__cxa_atexit@plt+0x1a488c> │ │ │ │ + ldr r7, [pc, #12] @ 1b076c <__cxa_atexit@plt+0x1a4420> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r4, ror #19 │ │ │ │ + tsteq r5, r8, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ + ldr r2, [pc, #124] @ 1b0800 <__cxa_atexit@plt+0x1a44b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1b0c2c <__cxa_atexit@plt+0x1a48e0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #196] @ 1b0cd4 <__cxa_atexit@plt+0x1a4988> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b0c74 <__cxa_atexit@plt+0x1a4928> │ │ │ │ - b 1b0ce4 <__cxa_atexit@plt+0x1a4998> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1b0c7c <__cxa_atexit@plt+0x1a4930> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 1b0cc8 <__cxa_atexit@plt+0x1a497c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b0c74 <__cxa_atexit@plt+0x1a4928> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1b0c8c <__cxa_atexit@plt+0x1a4940> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1b0ca0 <__cxa_atexit@plt+0x1a4954> │ │ │ │ - ldr r7, [pc, #104] @ 1b0cd0 <__cxa_atexit@plt+0x1a4984> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 1b07c8 <__cxa_atexit@plt+0x1a447c> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #-4]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bge 1b07d4 <__cxa_atexit@plt+0x1a4488> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1b0c38 <__cxa_atexit@plt+0x1a48ec> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 1b0c60 <__cxa_atexit@plt+0x1a4914> │ │ │ │ + bne 1b07f4 <__cxa_atexit@plt+0x1a44a8> │ │ │ │ + ldr r2, [pc, #36] @ 1b0804 <__cxa_atexit@plt+0x1a44b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bne 1b0cb8 <__cxa_atexit@plt+0x1a496c> │ │ │ │ - ldr r7, [pc, #28] @ 1b0ccc <__cxa_atexit@plt+0x1a4980> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1b0cd8 <__cxa_atexit@plt+0x1a498c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x0126ca68 │ │ │ │ - @ instruction: 0x0126cab4 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0126ca60 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b0d00 <__cxa_atexit@plt+0x1a49b4> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b0d14 <__cxa_atexit@plt+0x1a49c8> │ │ │ │ - ldr r7, [pc, #92] @ 1b0d64 <__cxa_atexit@plt+0x1a4a18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bge 1b0830 <__cxa_atexit@plt+0x1a44e4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - bne 1b0d50 <__cxa_atexit@plt+0x1a4a04> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt 1b0d00 <__cxa_atexit@plt+0x1a49b4> │ │ │ │ - bne 1b0d50 <__cxa_atexit@plt+0x1a4a04> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt 1b0d00 <__cxa_atexit@plt+0x1a49b4> │ │ │ │ - bne 1b0d50 <__cxa_atexit@plt+0x1a4a04> │ │ │ │ + bne 1b0850 <__cxa_atexit@plt+0x1a4504> │ │ │ │ + ldr r2, [pc, #32] @ 1b085c <__cxa_atexit@plt+0x1a4510> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1b0820 <__cxa_atexit@plt+0x1a44d4> │ │ │ │ - ldr r7, [pc, #16] @ 1b0d68 <__cxa_atexit@plt+0x1a4a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126ca14 │ │ │ │ - smlawteq r6, r8, r9, ip │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1b0da4 <__cxa_atexit@plt+0x1a4a58> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1b0db8 <__cxa_atexit@plt+0x1a4a6c> │ │ │ │ - ldr r7, [pc, #76] @ 1b0de4 <__cxa_atexit@plt+0x1a4a98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 1b0d90 <__cxa_atexit@plt+0x1a4a44> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 1b0dd0 <__cxa_atexit@plt+0x1a4a84> │ │ │ │ - ldr r7, [pc, #24] @ 1b0de0 <__cxa_atexit@plt+0x1a4a94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b0de8 <__cxa_atexit@plt+0x1a4a9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126c950 │ │ │ │ - smlawbeq r6, r4, r9, ip │ │ │ │ - @ instruction: 0x0126c948 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b0e48 <__cxa_atexit@plt+0x1a4afc> │ │ │ │ - ldr r7, [pc, #96] @ 1b0e6c <__cxa_atexit@plt+0x1a4b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b0e58 <__cxa_atexit@plt+0x1a4b0c> │ │ │ │ - ldr r7, [pc, #76] @ 1b0e70 <__cxa_atexit@plt+0x1a4b24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b0e3c <__cxa_atexit@plt+0x1a4af0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b0e78 <__cxa_atexit@plt+0x1a4b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b0e74 <__cxa_atexit@plt+0x1a4b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - tsteq r5, r0, asr r7 │ │ │ │ - tsteq r5, r4, ror #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b0eb0 <__cxa_atexit@plt+0x1a4b64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b0eb4 <__cxa_atexit@plt+0x1a4b68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126c500 │ │ │ │ - strdeq ip, [r6, -ip]! @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b0f14 <__cxa_atexit@plt+0x1a4bc8> │ │ │ │ - ldr r7, [pc, #108] @ 1b0f44 <__cxa_atexit@plt+0x1a4bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b0f24 <__cxa_atexit@plt+0x1a4bd8> │ │ │ │ - ldr r7, [pc, #88] @ 1b0f48 <__cxa_atexit@plt+0x1a4bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b0f08 <__cxa_atexit@plt+0x1a4bbc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b0f50 <__cxa_atexit@plt+0x1a4c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 1b0f34 <__cxa_atexit@plt+0x1a4be8> │ │ │ │ - ldr r7, [pc, #32] @ 1b0f4c <__cxa_atexit@plt+0x1a4c00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + streq r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - tsteq r5, r4, lsl #13 │ │ │ │ - @ instruction: 0x01154698 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b0fb0 <__cxa_atexit@plt+0x1a4c64> │ │ │ │ - ldr r7, [pc, #96] @ 1b0fd4 <__cxa_atexit@plt+0x1a4c88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b0fc0 <__cxa_atexit@plt+0x1a4c74> │ │ │ │ - ldr r7, [pc, #76] @ 1b0fd8 <__cxa_atexit@plt+0x1a4c8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 1b08d0 <__cxa_atexit@plt+0x1a4584> │ │ │ │ + ldr r3, [pc, #60] @ 1b08e0 <__cxa_atexit@plt+0x1a4594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b0fa4 <__cxa_atexit@plt+0x1a4c58> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ + beq 1b08c0 <__cxa_atexit@plt+0x1a4574> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b0fe0 <__cxa_atexit@plt+0x1a4c94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b0fdc <__cxa_atexit@plt+0x1a4c90> │ │ │ │ + ldr r7, [pc, #12] @ 1b08e4 <__cxa_atexit@plt+0x1a4598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - tsteq r5, r8, ror #11 │ │ │ │ - tsteq r5, r4, lsl #12 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r5, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b1018 <__cxa_atexit@plt+0x1a4ccc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b101c <__cxa_atexit@plt+0x1a4cd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126c39c │ │ │ │ - @ instruction: 0x0126c390 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b107c <__cxa_atexit@plt+0x1a4d30> │ │ │ │ - ldr r7, [pc, #96] @ 1b10a0 <__cxa_atexit@plt+0x1a4d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #32 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b108c <__cxa_atexit@plt+0x1a4d40> │ │ │ │ - ldr r7, [pc, #76] @ 1b10a4 <__cxa_atexit@plt+0x1a4d58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 1b0950 <__cxa_atexit@plt+0x1a4604> │ │ │ │ + ldr r3, [pc, #60] @ 1b0960 <__cxa_atexit@plt+0x1a4614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b1070 <__cxa_atexit@plt+0x1a4d24> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ + beq 1b0940 <__cxa_atexit@plt+0x1a45f4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b10ac <__cxa_atexit@plt+0x1a4d60> │ │ │ │ + ldr r7, [pc, #12] @ 1b0964 <__cxa_atexit@plt+0x1a4618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b10a8 <__cxa_atexit@plt+0x1a4d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - tsteq r5, ip, lsl r5 │ │ │ │ - tsteq r5, ip, lsr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r5, ip, lsl #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b1138 <__cxa_atexit@plt+0x1a4dec> │ │ │ │ - ldr r7, [pc, #96] @ 1b115c <__cxa_atexit@plt+0x1a4e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #32 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1148 <__cxa_atexit@plt+0x1a4dfc> │ │ │ │ - ldr r7, [pc, #76] @ 1b1160 <__cxa_atexit@plt+0x1a4e14> │ │ │ │ + bhi 1b0994 <__cxa_atexit@plt+0x1a4648> │ │ │ │ + ldr r7, [pc, #28] @ 1b09a4 <__cxa_atexit@plt+0x1a4658> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b112c <__cxa_atexit@plt+0x1a4de0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b1168 <__cxa_atexit@plt+0x1a4e1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1164 <__cxa_atexit@plt+0x1a4e18> │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1b09a8 <__cxa_atexit@plt+0x1a465c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - tsteq r5, r0, ror #8 │ │ │ │ - tsteq r5, r4, lsl #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #48] @ 1b09f4 <__cxa_atexit@plt+0x1a46a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 1b09e8 <__cxa_atexit@plt+0x1a469c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + b 1af5f0 <__cxa_atexit@plt+0x1a32a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1af5f0 <__cxa_atexit@plt+0x1a32a4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b11f4 <__cxa_atexit@plt+0x1a4ea8> │ │ │ │ - ldr r7, [pc, #108] @ 1b1224 <__cxa_atexit@plt+0x1a4ed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b1204 <__cxa_atexit@plt+0x1a4eb8> │ │ │ │ - ldr r7, [pc, #88] @ 1b1228 <__cxa_atexit@plt+0x1a4edc> │ │ │ │ + bhi 1b0ab4 <__cxa_atexit@plt+0x1a4768> │ │ │ │ + ldr r7, [pc, #168] @ 1b0adc <__cxa_atexit@plt+0x1a4790> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b11e8 <__cxa_atexit@plt+0x1a4e9c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b0aa4 <__cxa_atexit@plt+0x1a4758> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1b0ac4 <__cxa_atexit@plt+0x1a4778> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + sub r0, r2, #19 │ │ │ │ + ldr lr, [pc, #124] @ 1b0ae4 <__cxa_atexit@plt+0x1a4798> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r7, r2, #27 │ │ │ │ + ldr r8, [pc, #116] @ 1b0ae8 <__cxa_atexit@plt+0x1a479c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b1230 <__cxa_atexit@plt+0x1a4ee4> │ │ │ │ + ldr r7, [pc, #36] @ 1b0ae0 <__cxa_atexit@plt+0x1a4794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b122c <__cxa_atexit@plt+0x1a4ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffa10 │ │ │ │ - tsteq r5, r4, lsr #7 │ │ │ │ - tsteq r5, ip, asr #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + tsteq r5, r4, lsr fp │ │ │ │ + @ instruction: 0x0126cf48 │ │ │ │ + @ instruction: 0x0126c938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b1268 <__cxa_atexit@plt+0x1a4f1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b126c <__cxa_atexit@plt+0x1a4f20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126c14c │ │ │ │ - @ instruction: 0x0126c140 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b0b4c <__cxa_atexit@plt+0x1a4800> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr lr, [pc, #52] @ 1b0b58 <__cxa_atexit@plt+0x1a480c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r1, [pc, #44] @ 1b0b5c <__cxa_atexit@plt+0x1a4810> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7, lr} │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r9, lr} │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smlawbeq r6, ip, lr, ip │ │ │ │ + @ instruction: 0x0126c87c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b130c <__cxa_atexit@plt+0x1a4fc0> │ │ │ │ - ldr r3, [pc, #140] @ 1b131c <__cxa_atexit@plt+0x1a4fd0> │ │ │ │ + bhi 1b0bd4 <__cxa_atexit@plt+0x1a4888> │ │ │ │ + ldr r3, [pc, #100] @ 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b12f0 <__cxa_atexit@plt+0x1a4fa4> │ │ │ │ - ldr r7, [pc, #116] @ 1b1320 <__cxa_atexit@plt+0x1a4fd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ + beq 1b0bbc <__cxa_atexit@plt+0x1a4870> │ │ │ │ + ldr r3, [pc, #80] @ 1b0be8 <__cxa_atexit@plt+0x1a489c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b1300 <__cxa_atexit@plt+0x1a4fb4> │ │ │ │ - ldr r1, [pc, #80] @ 1b1324 <__cxa_atexit@plt+0x1a4fd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + beq 1b0bcc <__cxa_atexit@plt+0x1a4880> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 1b0c48 <__cxa_atexit@plt+0x1a48fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1328 <__cxa_atexit@plt+0x1a4fdc> │ │ │ │ + ldr r7, [pc, #16] @ 1b0bec <__cxa_atexit@plt+0x1a48a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011542b8 │ │ │ │ + tsteq r5, r8, lsr #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #36] @ 1b0c30 <__cxa_atexit@plt+0x1a48e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b0c28 <__cxa_atexit@plt+0x1a48dc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 1b0c48 <__cxa_atexit@plt+0x1a48fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 1b138c <__cxa_atexit@plt+0x1a5040> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 1b0c48 <__cxa_atexit@plt+0x1a48fc> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #108] @ 1b0cc0 <__cxa_atexit@plt+0x1a4974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 1b0cc4 <__cxa_atexit@plt+0x1a4978> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b0ca0 <__cxa_atexit@plt+0x1a4954> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b1380 <__cxa_atexit@plt+0x1a5034> │ │ │ │ - ldr r2, [pc, #44] @ 1b1390 <__cxa_atexit@plt+0x1a5044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + beq 1b0cac <__cxa_atexit@plt+0x1a4960> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b0cb8 <__cxa_atexit@plt+0x1a496c> │ │ │ │ + str r7, [r5] │ │ │ │ + b 1b0c5c <__cxa_atexit@plt+0x1a4910> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1cb294 <__cxa_atexit@plt+0x1bef48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1b13bc <__cxa_atexit@plt+0x1a5070> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1b13f0 <__cxa_atexit@plt+0x1a50a4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1b140c <__cxa_atexit@plt+0x1a50c0> │ │ │ │ - ldr r7, [pc, #76] @ 1b1430 <__cxa_atexit@plt+0x1a50e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 1b142c <__cxa_atexit@plt+0x1a50e0> │ │ │ │ + ldr r3, [pc, #36] @ 1b0cfc <__cxa_atexit@plt+0x1a49b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b1420 <__cxa_atexit@plt+0x1a50d4> │ │ │ │ - b 1b143c <__cxa_atexit@plt+0x1a50f0> │ │ │ │ - ldr r7, [pc, #20] @ 1b1428 <__cxa_atexit@plt+0x1a50dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 1b0cf4 <__cxa_atexit@plt+0x1a49a8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 1b0c48 <__cxa_atexit@plt+0x1a48fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126bf7c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0126bfa8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1b1474 <__cxa_atexit@plt+0x1a5128> │ │ │ │ - ldr r3, [pc, #128] @ 1b14dc <__cxa_atexit@plt+0x1a5190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b14a0 <__cxa_atexit@plt+0x1a5154> │ │ │ │ - b 1b14e8 <__cxa_atexit@plt+0x1a519c> │ │ │ │ - ldr r2, [pc, #84] @ 1b14d0 <__cxa_atexit@plt+0x1a5184> │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 1b0c48 <__cxa_atexit@plt+0x1a48fc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1b0b6c <__cxa_atexit@plt+0x1a4820> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1af5f0 <__cxa_atexit@plt+0x1a32a4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b0d6c <__cxa_atexit@plt+0x1a4a20> │ │ │ │ + ldr r2, [pc, #36] @ 1b0d74 <__cxa_atexit@plt+0x1a4a28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b14a8 <__cxa_atexit@plt+0x1a515c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b14bc <__cxa_atexit@plt+0x1a5170> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 1b0d78 <__cxa_atexit@plt+0x1a4a2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b14d8 <__cxa_atexit@plt+0x1a518c> │ │ │ │ + @ instruction: 0x011548bc │ │ │ │ + @ instruction: 0x0126c618 │ │ │ │ + tsteq r5, ip, lsl #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b0de4 <__cxa_atexit@plt+0x1a4a98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b0df0 <__cxa_atexit@plt+0x1a4aa4> │ │ │ │ + ldr r1, [pc, #80] @ 1b0e00 <__cxa_atexit@plt+0x1a4ab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1b0e04 <__cxa_atexit@plt+0x1a4ab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1b0e08 <__cxa_atexit@plt+0x1a4abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b14d4 <__cxa_atexit@plt+0x1a5188> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - smlawteq r6, r8, lr, fp │ │ │ │ - @ instruction: 0x0126bee0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b1540 <__cxa_atexit@plt+0x1a51f4> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b1560 <__cxa_atexit@plt+0x1a5214> │ │ │ │ - ldr r7, [pc, #132] @ 1b1594 <__cxa_atexit@plt+0x1a5248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b1578 <__cxa_atexit@plt+0x1a522c> │ │ │ │ - ldr r7, [pc, #112] @ 1b1598 <__cxa_atexit@plt+0x1a524c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b1554 <__cxa_atexit@plt+0x1a5208> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r7, [pc, #92] @ 1b15a4 <__cxa_atexit@plt+0x1a5258> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x0126c5b8 │ │ │ │ + @ instruction: 0x0126cbec │ │ │ │ + tsteq r5, r8, lsl #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b0e78 <__cxa_atexit@plt+0x1a4b2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b0e84 <__cxa_atexit@plt+0x1a4b38> │ │ │ │ + ldr r1, [pc, #84] @ 1b0e94 <__cxa_atexit@plt+0x1a4b48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1b0e98 <__cxa_atexit@plt+0x1a4b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + ldr r7, [pc, #52] @ 1b0e9c <__cxa_atexit@plt+0x1a4b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1b15a0 <__cxa_atexit@plt+0x1a5254> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x0126c528 │ │ │ │ + @ instruction: 0x0126cb54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b0ef0 <__cxa_atexit@plt+0x1a4ba4> │ │ │ │ + ldr r7, [pc, #64] @ 1b0f08 <__cxa_atexit@plt+0x1a4bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b159c <__cxa_atexit@plt+0x1a5250> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #48] @ 1b0f0c <__cxa_atexit@plt+0x1a4bc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #24] @ 1b0f10 <__cxa_atexit@plt+0x1a4bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0xfffff6b8 │ │ │ │ - tsteq r5, r0, lsr r0 │ │ │ │ - tsteq r5, r0, rrx │ │ │ │ - @ instruction: 0x0126be44 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b15dc <__cxa_atexit@plt+0x1a5290> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b15e0 <__cxa_atexit@plt+0x1a5294> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x0126caec │ │ │ │ + tsteq r5, r4, lsr r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b0f6c <__cxa_atexit@plt+0x1a4c20> │ │ │ │ + ldr r3, [pc, #88] @ 1b0f94 <__cxa_atexit@plt+0x1a4c48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + ldr r3, [pc, #56] @ 1b0f98 <__cxa_atexit@plt+0x1a4c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r3, [pc, #40] @ 1b0f9c <__cxa_atexit@plt+0x1a4c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r7, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r6, -r8]! │ │ │ │ - smlawteq r6, ip, sp, fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0x0126ca68 │ │ │ │ + tsteq r5, r8, asr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b0fd8 <__cxa_atexit@plt+0x1a4c8c> │ │ │ │ + ldr r2, [pc, #36] @ 1b0fe0 <__cxa_atexit@plt+0x1a4c94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1b0fe4 <__cxa_atexit@plt+0x1a4c98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r0, asr r6 │ │ │ │ + @ instruction: 0x0126c3ac │ │ │ │ + tsteq r5, r0, lsr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b1054 <__cxa_atexit@plt+0x1a4d08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b1060 <__cxa_atexit@plt+0x1a4d14> │ │ │ │ + ldr r1, [pc, #84] @ 1b1070 <__cxa_atexit@plt+0x1a4d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1b1074 <__cxa_atexit@plt+0x1a4d28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1b1078 <__cxa_atexit@plt+0x1a4d2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x0126c34c │ │ │ │ + @ instruction: 0x0126c97c │ │ │ │ + @ instruction: 0x01154598 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b1104 <__cxa_atexit@plt+0x1a4db8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b110c <__cxa_atexit@plt+0x1a4dc0> │ │ │ │ + ldr r2, [pc, #108] @ 1b1120 <__cxa_atexit@plt+0x1a4dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 1b1124 <__cxa_atexit@plt+0x1a4dd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + ldr r2, [pc, #64] @ 1b1128 <__cxa_atexit@plt+0x1a4ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r9, {r2, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1b112c <__cxa_atexit@plt+0x1a4de0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub sl, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1b1114 <__cxa_atexit@plt+0x1a4dc8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0x0126c2b4 │ │ │ │ + smlawteq r6, r4, r2, ip │ │ │ │ + smlawteq r6, r8, r8, ip │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + tsteq r5, r8, ror #9 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b119c <__cxa_atexit@plt+0x1a4e50> │ │ │ │ + ldr r7, [pc, #88] @ 1b11bc <__cxa_atexit@plt+0x1a4e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldm r5!, {r1, r2} │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r7, [pc, #60] @ 1b11c0 <__cxa_atexit@plt+0x1a4e74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r7, [pc, #32] @ 1b11c4 <__cxa_atexit@plt+0x1a4e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0x0126c844 │ │ │ │ + @ instruction: 0x01154498 │ │ │ │ + tsteq r5, r8, ror #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b167c <__cxa_atexit@plt+0x1a5330> │ │ │ │ - ldr r3, [pc, #136] @ 1b168c <__cxa_atexit@plt+0x1a5340> │ │ │ │ + bhi 1b123c <__cxa_atexit@plt+0x1a4ef0> │ │ │ │ + ldr r3, [pc, #96] @ 1b124c <__cxa_atexit@plt+0x1a4f00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b1660 <__cxa_atexit@plt+0x1a5314> │ │ │ │ - ldr r7, [pc, #112] @ 1b1690 <__cxa_atexit@plt+0x1a5344> │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1b122c <__cxa_atexit@plt+0x1a4ee0> │ │ │ │ + ldr r7, [pc, #72] @ 1b1250 <__cxa_atexit@plt+0x1a4f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1670 <__cxa_atexit@plt+0x1a5324> │ │ │ │ - ldr r2, [pc, #76] @ 1b1694 <__cxa_atexit@plt+0x1a5348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r2, [sl, #7] │ │ │ │ + ldr r1, [sl, #11] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1698 <__cxa_atexit@plt+0x1a534c> │ │ │ │ + ldr r7, [pc, #16] @ 1b1254 <__cxa_atexit@plt+0x1a4f08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r5, ip, asr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ + @ instruction: 0x011543dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 1b16fc <__cxa_atexit@plt+0x1a53b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #20] @ 1b128c <__cxa_atexit@plt+0x1a4f40> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b16f0 <__cxa_atexit@plt+0x1a53a4> │ │ │ │ - ldr r2, [pc, #44] @ 1b1700 <__cxa_atexit@plt+0x1a53b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r5, r4, lsr #7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1b12fc <__cxa_atexit@plt+0x1a4fb0> │ │ │ │ + ldr r0, [pc, #80] @ 1b1320 <__cxa_atexit@plt+0x1a4fd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + ldr r3, [pc, #56] @ 1b1324 <__cxa_atexit@plt+0x1a4fd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r3, [pc, #36] @ 1b1328 <__cxa_atexit@plt+0x1a4fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r7, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + ldrdeq ip, [r6, -ip]! @ │ │ │ │ + tsteq r5, r8, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b135c <__cxa_atexit@plt+0x1a5010> │ │ │ │ + ldr r5, [pc, #32] @ 1b136c <__cxa_atexit@plt+0x1a5020> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1b1370 <__cxa_atexit@plt+0x1a5024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + tsteq r5, r8, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1b172c <__cxa_atexit@plt+0x1a53e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b13b8 <__cxa_atexit@plt+0x1a506c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b13dc <__cxa_atexit@plt+0x1a5090> │ │ │ │ + ldr r2, [pc, #68] @ 1b13e8 <__cxa_atexit@plt+0x1a509c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b13dc <__cxa_atexit@plt+0x1a5090> │ │ │ │ + ldr r2, [pc, #36] @ 1b13ec <__cxa_atexit@plt+0x1a50a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0126c628 │ │ │ │ + @ instruction: 0x0126c608 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b1494 <__cxa_atexit@plt+0x1a5148> │ │ │ │ + ldr r7, [pc, #172] @ 1b14bc <__cxa_atexit@plt+0x1a5170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r1, r8, #3 │ │ │ │ + beq 1b1458 <__cxa_atexit@plt+0x1a510c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b1468 <__cxa_atexit@plt+0x1a511c> │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1b14a4 <__cxa_atexit@plt+0x1a5158> │ │ │ │ + ldr r7, [pc, #132] @ 1b14c0 <__cxa_atexit@plt+0x1a5174> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1b14a4 <__cxa_atexit@plt+0x1a5158> │ │ │ │ + ldr r7, [pc, #80] @ 1b14c8 <__cxa_atexit@plt+0x1a517c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1b14c4 <__cxa_atexit@plt+0x1a5178> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x0126c598 │ │ │ │ + @ instruction: 0x011541b4 │ │ │ │ + @ instruction: 0x0126c540 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b1510 <__cxa_atexit@plt+0x1a51c4> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b1534 <__cxa_atexit@plt+0x1a51e8> │ │ │ │ + ldr r2, [pc, #68] @ 1b1540 <__cxa_atexit@plt+0x1a51f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b1534 <__cxa_atexit@plt+0x1a51e8> │ │ │ │ + ldr r2, [pc, #36] @ 1b1544 <__cxa_atexit@plt+0x1a51f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq ip, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126c498 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b15cc <__cxa_atexit@plt+0x1a5280> │ │ │ │ + ldr r7, [pc, #116] @ 1b15dc <__cxa_atexit@plt+0x1a5290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1b1584 <__cxa_atexit@plt+0x1a5238> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1b1760 <__cxa_atexit@plt+0x1a5414> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1b177c <__cxa_atexit@plt+0x1a5430> │ │ │ │ - ldr r7, [pc, #76] @ 1b17a0 <__cxa_atexit@plt+0x1a5454> │ │ │ │ + bne 1b1594 <__cxa_atexit@plt+0x1a5248> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + b 1b0b6c <__cxa_atexit@plt+0x1a4820> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #68] @ 1b15e0 <__cxa_atexit@plt+0x1a5294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b15c0 <__cxa_atexit@plt+0x1a5274> │ │ │ │ + ldr r7, [pc, #48] @ 1b15e4 <__cxa_atexit@plt+0x1a5298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1b15e8 <__cxa_atexit@plt+0x1a529c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 1b179c <__cxa_atexit@plt+0x1a5450> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x0126bf3c │ │ │ │ + @ instruction: 0x01154090 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b160c <__cxa_atexit@plt+0x1a52c0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1b0b6c <__cxa_atexit@plt+0x1a4820> │ │ │ │ + ldr r3, [pc, #44] @ 1b1640 <__cxa_atexit@plt+0x1a52f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b1790 <__cxa_atexit@plt+0x1a5444> │ │ │ │ - b 1b17ac <__cxa_atexit@plt+0x1a5460> │ │ │ │ - ldr r7, [pc, #20] @ 1b1798 <__cxa_atexit@plt+0x1a544c> │ │ │ │ + beq 1b1638 <__cxa_atexit@plt+0x1a52ec> │ │ │ │ + ldr r7, [pc, #24] @ 1b1644 <__cxa_atexit@plt+0x1a52f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126bc08 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + smlawteq r6, r4, lr, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1b1664 <__cxa_atexit@plt+0x1a5318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126be98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1b1554 <__cxa_atexit@plt+0x1a5208> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b16bc <__cxa_atexit@plt+0x1a5370> │ │ │ │ + ldr r7, [pc, #52] @ 1b16d0 <__cxa_atexit@plt+0x1a5384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b16b0 <__cxa_atexit@plt+0x1a5364> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b16e0 <__cxa_atexit@plt+0x1a5394> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1b16d4 <__cxa_atexit@plt+0x1a5388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0126bc3c │ │ │ │ + tsteq r5, r8, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1b1820 <__cxa_atexit@plt+0x1a54d4> │ │ │ │ - ldr r1, [pc, #220] @ 1b18a8 <__cxa_atexit@plt+0x1a555c> │ │ │ │ + bne 1b1744 <__cxa_atexit@plt+0x1a53f8> │ │ │ │ + ldr r1, [pc, #200] @ 1b17c8 <__cxa_atexit@plt+0x1a547c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b1860 <__cxa_atexit@plt+0x1a5514> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b1778 <__cxa_atexit@plt+0x1a542c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1b184c <__cxa_atexit@plt+0x1a5500> │ │ │ │ - ldr r2, [pc, #192] @ 1b18ac <__cxa_atexit@plt+0x1a5560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bne 1b1780 <__cxa_atexit@plt+0x1a5434> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1888 <__cxa_atexit@plt+0x1a553c> │ │ │ │ - ldr r7, [pc, #168] @ 1b18b0 <__cxa_atexit@plt+0x1a5564> │ │ │ │ + bhi 1b17ac <__cxa_atexit@plt+0x1a5460> │ │ │ │ + ldr r7, [pc, #156] @ 1b17cc <__cxa_atexit@plt+0x1a5480> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b187c <__cxa_atexit@plt+0x1a5530> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r2, [pc, #116] @ 1b189c <__cxa_atexit@plt+0x1a5550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b1868 <__cxa_atexit@plt+0x1a551c> │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b17a0 <__cxa_atexit@plt+0x1a5454> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b05d8 <__cxa_atexit@plt+0x1a428c> │ │ │ │ + ldr r1, [pc, #116] @ 1b17c0 <__cxa_atexit@plt+0x1a5474> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1b184c <__cxa_atexit@plt+0x1a5500> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 1b18a0 <__cxa_atexit@plt+0x1a5554> │ │ │ │ + beq 1b1778 <__cxa_atexit@plt+0x1a542c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b1794 <__cxa_atexit@plt+0x1a5448> │ │ │ │ + ldr r7, [pc, #88] @ 1b17c4 <__cxa_atexit@plt+0x1a5478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b18a4 <__cxa_atexit@plt+0x1a5558> │ │ │ │ + ldr r7, [pc, #76] @ 1b17d4 <__cxa_atexit@plt+0x1a5488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b18b4 <__cxa_atexit@plt+0x1a5568> │ │ │ │ + ldr r7, [pc, #28] @ 1b17d0 <__cxa_atexit@plt+0x1a5484> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x0126bb3c │ │ │ │ - @ instruction: 0x0126bb1c │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - tsteq r5, r0, lsr #26 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x0126bc24 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffeea4 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ + @ instruction: 0x0126bc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b1910 <__cxa_atexit@plt+0x1a55c4> │ │ │ │ - ldr r2, [pc, #112] @ 1b1944 <__cxa_atexit@plt+0x1a55f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ + bne 1b181c <__cxa_atexit@plt+0x1a54d0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1930 <__cxa_atexit@plt+0x1a55e4> │ │ │ │ - ldr r7, [pc, #80] @ 1b1948 <__cxa_atexit@plt+0x1a55fc> │ │ │ │ + bhi 1b183c <__cxa_atexit@plt+0x1a54f0> │ │ │ │ + ldr r7, [pc, #72] @ 1b1850 <__cxa_atexit@plt+0x1a5504> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b1924 <__cxa_atexit@plt+0x1a55d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r7, [pc, #56] @ 1b1950 <__cxa_atexit@plt+0x1a5604> │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b1830 <__cxa_atexit@plt+0x1a54e4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b05d8 <__cxa_atexit@plt+0x1a428c> │ │ │ │ + ldr r7, [pc, #52] @ 1b1858 <__cxa_atexit@plt+0x1a550c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b194c <__cxa_atexit@plt+0x1a5600> │ │ │ │ + ldr r7, [pc, #16] @ 1b1854 <__cxa_atexit@plt+0x1a5508> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff2e8 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - @ instruction: 0x0126ba78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b1988 <__cxa_atexit@plt+0x1a563c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b198c <__cxa_atexit@plt+0x1a5640> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126ba28 │ │ │ │ - @ instruction: 0x0126ba24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffedcc │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ + @ instruction: 0x0126bb68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b19c4 <__cxa_atexit@plt+0x1a5678> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b19c8 <__cxa_atexit@plt+0x1a567c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b1884 <__cxa_atexit@plt+0x1a5538> │ │ │ │ + ldr r7, [pc, #28] @ 1b1894 <__cxa_atexit@plt+0x1a5548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126b9ec │ │ │ │ - @ instruction: 0x0126b9e8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ + @ instruction: 0x0126bb18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b1a6c <__cxa_atexit@plt+0x1a5720> │ │ │ │ - ldr r3, [pc, #144] @ 1b1a7c <__cxa_atexit@plt+0x1a5730> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b1a50 <__cxa_atexit@plt+0x1a5704> │ │ │ │ - ldr r7, [pc, #120] @ 1b1a80 <__cxa_atexit@plt+0x1a5734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1a60 <__cxa_atexit@plt+0x1a5714> │ │ │ │ - ldr r3, [pc, #76] @ 1b1a84 <__cxa_atexit@plt+0x1a5738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b18dc <__cxa_atexit@plt+0x1a5590> │ │ │ │ + ldr r7, [pc, #52] @ 1b18f0 <__cxa_atexit@plt+0x1a55a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b18d0 <__cxa_atexit@plt+0x1a5584> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b1900 <__cxa_atexit@plt+0x1a55b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1a88 <__cxa_atexit@plt+0x1a573c> │ │ │ │ + ldr r7, [pc, #16] @ 1b18f4 <__cxa_atexit@plt+0x1a55a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, r0, ror #22 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 1b1af4 <__cxa_atexit@plt+0x1a57a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1ae8 <__cxa_atexit@plt+0x1a579c> │ │ │ │ - ldr r3, [pc, #44] @ 1b1af8 <__cxa_atexit@plt+0x1a57ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1b1b28 <__cxa_atexit@plt+0x1a57dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1b1b54 <__cxa_atexit@plt+0x1a5808> │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldreq r7, [r5, #-8] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1b1b78 <__cxa_atexit@plt+0x1a582c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1b70 <__cxa_atexit@plt+0x1a5824> │ │ │ │ - b 1b1b84 <__cxa_atexit@plt+0x1a5838> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1b1bbc <__cxa_atexit@plt+0x1a5870> │ │ │ │ - ldr r1, [pc, #100] @ 1b1c08 <__cxa_atexit@plt+0x1a58bc> │ │ │ │ + bne 1b1964 <__cxa_atexit@plt+0x1a5618> │ │ │ │ + ldr r1, [pc, #200] @ 1b19e8 <__cxa_atexit@plt+0x1a569c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1be0 <__cxa_atexit@plt+0x1a5894> │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b1c14 <__cxa_atexit@plt+0x1a58c8> │ │ │ │ - ldr r2, [pc, #64] @ 1b1c04 <__cxa_atexit@plt+0x1a58b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b1998 <__cxa_atexit@plt+0x1a564c> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1b1bec <__cxa_atexit@plt+0x1a58a0> │ │ │ │ + bne 1b19a0 <__cxa_atexit@plt+0x1a5654> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b19cc <__cxa_atexit@plt+0x1a5680> │ │ │ │ + ldr r7, [pc, #156] @ 1b19ec <__cxa_atexit@plt+0x1a56a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b19c0 <__cxa_atexit@plt+0x1a5674> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aff74 <__cxa_atexit@plt+0x1a3c28> │ │ │ │ + ldr r1, [pc, #116] @ 1b19e0 <__cxa_atexit@plt+0x1a5694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r1, r8} │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1b1bf8 <__cxa_atexit@plt+0x1a58ac> │ │ │ │ + beq 1b1998 <__cxa_atexit@plt+0x1a564c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b19b4 <__cxa_atexit@plt+0x1a5668> │ │ │ │ + ldr r7, [pc, #88] @ 1b19e4 <__cxa_atexit@plt+0x1a5698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #76] @ 1b19f4 <__cxa_atexit@plt+0x1a56a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #28] @ 1b19f0 <__cxa_atexit@plt+0x1a56a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x0126bd90 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffe620 │ │ │ │ + tsteq r5, ip, asr #23 │ │ │ │ + @ instruction: 0x0126bd78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b1c64 <__cxa_atexit@plt+0x1a5918> │ │ │ │ - ldr r2, [pc, #104] @ 1b1c90 <__cxa_atexit@plt+0x1a5944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ + bne 1b1a3c <__cxa_atexit@plt+0x1a56f0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1c7c <__cxa_atexit@plt+0x1a5930> │ │ │ │ - ldr r7, [pc, #72] @ 1b1c94 <__cxa_atexit@plt+0x1a5948> │ │ │ │ + bhi 1b1a5c <__cxa_atexit@plt+0x1a5710> │ │ │ │ + ldr r7, [pc, #72] @ 1b1a70 <__cxa_atexit@plt+0x1a5724> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + stm r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b1c70 <__cxa_atexit@plt+0x1a5924> │ │ │ │ + beq 1b1a50 <__cxa_atexit@plt+0x1a5704> │ │ │ │ mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + b 1aff74 <__cxa_atexit@plt+0x1a3c28> │ │ │ │ + ldr r7, [pc, #52] @ 1b1a78 <__cxa_atexit@plt+0x1a572c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1c98 <__cxa_atexit@plt+0x1a594c> │ │ │ │ + ldr r7, [pc, #16] @ 1b1a74 <__cxa_atexit@plt+0x1a5728> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffef94 │ │ │ │ - tsteq r5, ip, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffe548 │ │ │ │ + tsteq r5, ip, lsr fp │ │ │ │ + ldrdeq fp, [r6, -ip]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b1aa4 <__cxa_atexit@plt+0x1a5758> │ │ │ │ + ldr r7, [pc, #28] @ 1b1ab4 <__cxa_atexit@plt+0x1a5768> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ + smlawbeq r6, r4, ip, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1d84 <__cxa_atexit@plt+0x1a5a38> │ │ │ │ - ldr r3, [pc, #144] @ 1b1d94 <__cxa_atexit@plt+0x1a5a48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b1d68 <__cxa_atexit@plt+0x1a5a1c> │ │ │ │ - ldr r7, [pc, #120] @ 1b1d98 <__cxa_atexit@plt+0x1a5a4c> │ │ │ │ + bhi 1b1afc <__cxa_atexit@plt+0x1a57b0> │ │ │ │ + ldr r7, [pc, #52] @ 1b1b0c <__cxa_atexit@plt+0x1a57c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1d78 <__cxa_atexit@plt+0x1a5a2c> │ │ │ │ - ldr r3, [pc, #76] @ 1b1d9c <__cxa_atexit@plt+0x1a5a50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b1af0 <__cxa_atexit@plt+0x1a57a4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b1b1c <__cxa_atexit@plt+0x1a57d0> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1da0 <__cxa_atexit@plt+0x1a5a54> │ │ │ │ + ldr r7, [pc, #12] @ 1b1b10 <__cxa_atexit@plt+0x1a57c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - tsteq r5, ip, asr #16 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 1b1e0c <__cxa_atexit@plt+0x1a5ac0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1e00 <__cxa_atexit@plt+0x1a5ab4> │ │ │ │ - ldr r3, [pc, #44] @ 1b1e10 <__cxa_atexit@plt+0x1a5ac4> │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b1b70 <__cxa_atexit@plt+0x1a5824> │ │ │ │ + ldr r1, [pc, #112] @ 1b1bac <__cxa_atexit@plt+0x1a5860> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b1b8c <__cxa_atexit@plt+0x1a5840> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b1b94 <__cxa_atexit@plt+0x1a5848> │ │ │ │ + ldr r3, [pc, #84] @ 1b1bb0 <__cxa_atexit@plt+0x1a5864> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b1b8c <__cxa_atexit@plt+0x1a5840> │ │ │ │ + b 1b1c14 <__cxa_atexit@plt+0x1a58c8> │ │ │ │ + ldr r1, [pc, #48] @ 1b1ba8 <__cxa_atexit@plt+0x1a585c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b1b8c <__cxa_atexit@plt+0x1a5840> │ │ │ │ + b 1b1d58 <__cxa_atexit@plt+0x1a5a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1b1e40 <__cxa_atexit@plt+0x1a5af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1b1e6c <__cxa_atexit@plt+0x1a5b20> │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldreq r7, [r5, #-4] │ │ │ │ - ldrne r7, [r5, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 1b1bb4 <__cxa_atexit@plt+0x1a5868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1b1e90 <__cxa_atexit@plt+0x1a5b44> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strdeq fp, [r6, -r4]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b1be8 <__cxa_atexit@plt+0x1a589c> │ │ │ │ + ldr r3, [pc, #48] @ 1b1c04 <__cxa_atexit@plt+0x1a58b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b1e88 <__cxa_atexit@plt+0x1a5b3c> │ │ │ │ - b 1b1e9c <__cxa_atexit@plt+0x1a5b50> │ │ │ │ + beq 1b1bfc <__cxa_atexit@plt+0x1a58b0> │ │ │ │ + b 1b1c14 <__cxa_atexit@plt+0x1a58c8> │ │ │ │ + ldr r7, [pc, #24] @ 1b1c08 <__cxa_atexit@plt+0x1a58bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x0126b7a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1b1ed4 <__cxa_atexit@plt+0x1a5b88> │ │ │ │ - ldr r1, [pc, #100] @ 1b1f20 <__cxa_atexit@plt+0x1a5bd4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 1b1c9c <__cxa_atexit@plt+0x1a5950> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b1ef8 <__cxa_atexit@plt+0x1a5bac> │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b1f2c <__cxa_atexit@plt+0x1a5be0> │ │ │ │ - ldr r2, [pc, #64] @ 1b1f1c <__cxa_atexit@plt+0x1a5bd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b1f04 <__cxa_atexit@plt+0x1a5bb8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b1f10 <__cxa_atexit@plt+0x1a5bc4> │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b1c60 <__cxa_atexit@plt+0x1a5914> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b1c6c <__cxa_atexit@plt+0x1a5920> │ │ │ │ + ldr r7, [pc, #80] @ 1b1ca4 <__cxa_atexit@plt+0x1a5958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bne 1b1c88 <__cxa_atexit@plt+0x1a593c> │ │ │ │ + ldr r3, [pc, #40] @ 1b1ca0 <__cxa_atexit@plt+0x1a5954> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #24] @ 1b1ca8 <__cxa_atexit@plt+0x1a595c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0126b73c │ │ │ │ + strdeq fp, [r6, -ip]! │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b1cd8 <__cxa_atexit@plt+0x1a598c> │ │ │ │ + ldr r7, [pc, #64] @ 1b1d0c <__cxa_atexit@plt+0x1a59c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bne 1b1cf4 <__cxa_atexit@plt+0x1a59a8> │ │ │ │ + ldr r3, [pc, #36] @ 1b1d08 <__cxa_atexit@plt+0x1a59bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1b1d10 <__cxa_atexit@plt+0x1a59c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smlawteq r6, r4, r6, fp │ │ │ │ + @ instruction: 0x0126b690 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1b1d48 <__cxa_atexit@plt+0x1a59fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1b1d4c <__cxa_atexit@plt+0x1a5a00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126b668 │ │ │ │ + @ instruction: 0x0126b664 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b1f7c <__cxa_atexit@plt+0x1a5c30> │ │ │ │ - ldr r2, [pc, #104] @ 1b1fa8 <__cxa_atexit@plt+0x1a5c5c> │ │ │ │ + bne 1b1d78 <__cxa_atexit@plt+0x1a5a2c> │ │ │ │ + ldr r7, [pc, #144] @ 1b1dfc <__cxa_atexit@plt+0x1a5ab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #112] @ 1b1df0 <__cxa_atexit@plt+0x1a5aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1b1dcc <__cxa_atexit@plt+0x1a5a80> │ │ │ │ + ldr r2, [pc, #88] @ 1b1df4 <__cxa_atexit@plt+0x1a5aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b1dd8 <__cxa_atexit@plt+0x1a5a8c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1b1de0 <__cxa_atexit@plt+0x1a5a94> │ │ │ │ + ldr r7, [pc, #52] @ 1b1df8 <__cxa_atexit@plt+0x1a5aac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1b1e00 <__cxa_atexit@plt+0x1a5ab4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + smlawteq r6, r8, r5, fp │ │ │ │ + @ instruction: 0x0126b620 │ │ │ │ + @ instruction: 0x0126b5a8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ 1b1e60 <__cxa_atexit@plt+0x1a5b14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b1e48 <__cxa_atexit@plt+0x1a5afc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1b1e50 <__cxa_atexit@plt+0x1a5b04> │ │ │ │ + ldr r7, [pc, #36] @ 1b1e64 <__cxa_atexit@plt+0x1a5b18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1b1e68 <__cxa_atexit@plt+0x1a5b1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x0126b54c │ │ │ │ + @ instruction: 0x0126b538 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1b1ea0 <__cxa_atexit@plt+0x1a5b54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 1b1ea4 <__cxa_atexit@plt+0x1a5b58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126b510 │ │ │ │ + @ instruction: 0x0126b500 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b1f04 <__cxa_atexit@plt+0x1a5bb8> │ │ │ │ + ldr r7, [pc, #96] @ 1b1f28 <__cxa_atexit@plt+0x1a5bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b1f94 <__cxa_atexit@plt+0x1a5c48> │ │ │ │ - ldr r7, [pc, #72] @ 1b1fac <__cxa_atexit@plt+0x1a5c60> │ │ │ │ + bhi 1b1f14 <__cxa_atexit@plt+0x1a5bc8> │ │ │ │ + ldr r7, [pc, #76] @ 1b1f2c <__cxa_atexit@plt+0x1a5be0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b1f88 <__cxa_atexit@plt+0x1a5c3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b1ef8 <__cxa_atexit@plt+0x1a5bac> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b1b1c <__cxa_atexit@plt+0x1a57d0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #40] @ 1b1f34 <__cxa_atexit@plt+0x1a5be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b1fb0 <__cxa_atexit@plt+0x1a5c64> │ │ │ │ + ldr r7, [pc, #20] @ 1b1f30 <__cxa_atexit@plt+0x1a5be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffec7c │ │ │ │ - tsteq r5, r4, lsl r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ + tsteq r5, ip, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ + moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b127c <__cxa_atexit@plt+0x1a4f30> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b20b4 <__cxa_atexit@plt+0x1a5d68> │ │ │ │ - ldr r3, [pc, #140] @ 1b20c4 <__cxa_atexit@plt+0x1a5d78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b2098 <__cxa_atexit@plt+0x1a5d4c> │ │ │ │ - ldr r7, [pc, #116] @ 1b20c8 <__cxa_atexit@plt+0x1a5d7c> │ │ │ │ + bhi 1b1fa8 <__cxa_atexit@plt+0x1a5c5c> │ │ │ │ + ldr r7, [pc, #52] @ 1b1fb8 <__cxa_atexit@plt+0x1a5c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b20a8 <__cxa_atexit@plt+0x1a5d5c> │ │ │ │ - ldr r1, [pc, #80] @ 1b20cc <__cxa_atexit@plt+0x1a5d80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b1f9c <__cxa_atexit@plt+0x1a5c50> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b1fc8 <__cxa_atexit@plt+0x1a5c7c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b20d0 <__cxa_atexit@plt+0x1a5d84> │ │ │ │ + ldr r7, [pc, #12] @ 1b1fbc <__cxa_atexit@plt+0x1a5c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r4, lsr #10 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r5, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 1b2134 <__cxa_atexit@plt+0x1a5de8> │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b201c <__cxa_atexit@plt+0x1a5cd0> │ │ │ │ + ldr r1, [pc, #112] @ 1b2058 <__cxa_atexit@plt+0x1a5d0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b2038 <__cxa_atexit@plt+0x1a5cec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b2040 <__cxa_atexit@plt+0x1a5cf4> │ │ │ │ + ldr r3, [pc, #84] @ 1b205c <__cxa_atexit@plt+0x1a5d10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b2128 <__cxa_atexit@plt+0x1a5ddc> │ │ │ │ - ldr r2, [pc, #44] @ 1b2138 <__cxa_atexit@plt+0x1a5dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + beq 1b2038 <__cxa_atexit@plt+0x1a5cec> │ │ │ │ + b 1b20c0 <__cxa_atexit@plt+0x1a5d74> │ │ │ │ + ldr r1, [pc, #48] @ 1b2054 <__cxa_atexit@plt+0x1a5d08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b2038 <__cxa_atexit@plt+0x1a5cec> │ │ │ │ + b 1b2204 <__cxa_atexit@plt+0x1a5eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1b2164 <__cxa_atexit@plt+0x1a5e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1b2198 <__cxa_atexit@plt+0x1a5e4c> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1b21b4 <__cxa_atexit@plt+0x1a5e68> │ │ │ │ - ldr r7, [pc, #76] @ 1b21d8 <__cxa_atexit@plt+0x1a5e8c> │ │ │ │ + ldr r7, [pc, #24] @ 1b2060 <__cxa_atexit@plt+0x1a5d14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 1b21d4 <__cxa_atexit@plt+0x1a5e88> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0126b348 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b2094 <__cxa_atexit@plt+0x1a5d48> │ │ │ │ + ldr r3, [pc, #48] @ 1b20b0 <__cxa_atexit@plt+0x1a5d64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b21c8 <__cxa_atexit@plt+0x1a5e7c> │ │ │ │ - b 1b21e4 <__cxa_atexit@plt+0x1a5e98> │ │ │ │ - ldr r7, [pc, #20] @ 1b21d0 <__cxa_atexit@plt+0x1a5e84> │ │ │ │ + beq 1b20a8 <__cxa_atexit@plt+0x1a5d5c> │ │ │ │ + b 1b20c0 <__cxa_atexit@plt+0x1a5d74> │ │ │ │ + ldr r7, [pc, #24] @ 1b20b4 <__cxa_atexit@plt+0x1a5d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r6, -r0]! │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0126b204 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq fp, [r6, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1b2258 <__cxa_atexit@plt+0x1a5f0c> │ │ │ │ - ldr r1, [pc, #220] @ 1b22e0 <__cxa_atexit@plt+0x1a5f94> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #120] @ 1b2148 <__cxa_atexit@plt+0x1a5dfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b2298 <__cxa_atexit@plt+0x1a5f4c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1b2284 <__cxa_atexit@plt+0x1a5f38> │ │ │ │ - ldr r2, [pc, #192] @ 1b22e4 <__cxa_atexit@plt+0x1a5f98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b22c0 <__cxa_atexit@plt+0x1a5f74> │ │ │ │ - ldr r7, [pc, #168] @ 1b22e8 <__cxa_atexit@plt+0x1a5f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b22b4 <__cxa_atexit@plt+0x1a5f68> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r2, [pc, #116] @ 1b22d4 <__cxa_atexit@plt+0x1a5f88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b22a0 <__cxa_atexit@plt+0x1a5f54> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b2284 <__cxa_atexit@plt+0x1a5f38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 1b22d8 <__cxa_atexit@plt+0x1a5f8c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b210c <__cxa_atexit@plt+0x1a5dc0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b2118 <__cxa_atexit@plt+0x1a5dcc> │ │ │ │ + ldr r7, [pc, #80] @ 1b2150 <__cxa_atexit@plt+0x1a5e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b22dc <__cxa_atexit@plt+0x1a5f90> │ │ │ │ + bne 1b2134 <__cxa_atexit@plt+0x1a5de8> │ │ │ │ + ldr r3, [pc, #40] @ 1b214c <__cxa_atexit@plt+0x1a5e00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #24] @ 1b2154 <__cxa_atexit@plt+0x1a5e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b22ec <__cxa_atexit@plt+0x1a5fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x0126b104 │ │ │ │ - @ instruction: 0x0126b0e4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xffffe9a0 │ │ │ │ - tsteq r5, r8, ror #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0126b290 │ │ │ │ + @ instruction: 0x0126b250 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b2348 <__cxa_atexit@plt+0x1a5ffc> │ │ │ │ - ldr r2, [pc, #112] @ 1b237c <__cxa_atexit@plt+0x1a6030> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b2368 <__cxa_atexit@plt+0x1a601c> │ │ │ │ - ldr r7, [pc, #80] @ 1b2380 <__cxa_atexit@plt+0x1a6034> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b235c <__cxa_atexit@plt+0x1a6010> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0be4 <__cxa_atexit@plt+0x1a4898> │ │ │ │ - ldr r7, [pc, #56] @ 1b2388 <__cxa_atexit@plt+0x1a603c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1b2184 <__cxa_atexit@plt+0x1a5e38> │ │ │ │ + ldr r7, [pc, #64] @ 1b21b8 <__cxa_atexit@plt+0x1a5e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b2384 <__cxa_atexit@plt+0x1a6038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bne 1b21a0 <__cxa_atexit@plt+0x1a5e54> │ │ │ │ + ldr r3, [pc, #36] @ 1b21b4 <__cxa_atexit@plt+0x1a5e68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ + ldr r7, [pc, #20] @ 1b21bc <__cxa_atexit@plt+0x1a5e70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffe8b0 │ │ │ │ - tsteq r5, r0, asr #4 │ │ │ │ - @ instruction: 0x0126b040 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x0126b218 │ │ │ │ + @ instruction: 0x0126b1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b23c0 <__cxa_atexit@plt+0x1a6074> │ │ │ │ + ldr r2, [pc, #36] @ 1b21f4 <__cxa_atexit@plt+0x1a5ea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b23c4 <__cxa_atexit@plt+0x1a6078> │ │ │ │ + ldr r3, [pc, #32] @ 1b21f8 <__cxa_atexit@plt+0x1a5eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r6, -r0]! │ │ │ │ - @ instruction: 0x0126afec │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x0126b1bc │ │ │ │ + @ instruction: 0x0126b1b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b23fc <__cxa_atexit@plt+0x1a60b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b2400 <__cxa_atexit@plt+0x1a60b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b2224 <__cxa_atexit@plt+0x1a5ed8> │ │ │ │ + ldr r7, [pc, #144] @ 1b22a8 <__cxa_atexit@plt+0x1a5f5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #112] @ 1b229c <__cxa_atexit@plt+0x1a5f50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1b2278 <__cxa_atexit@plt+0x1a5f2c> │ │ │ │ + ldr r2, [pc, #88] @ 1b22a0 <__cxa_atexit@plt+0x1a5f54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b2284 <__cxa_atexit@plt+0x1a5f38> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1b228c <__cxa_atexit@plt+0x1a5f40> │ │ │ │ + ldr r7, [pc, #52] @ 1b22a4 <__cxa_atexit@plt+0x1a5f58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126afb4 │ │ │ │ - @ instruction: 0x0126afb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b2450 <__cxa_atexit@plt+0x1a6104> │ │ │ │ - ldr r3, [pc, #60] @ 1b2460 <__cxa_atexit@plt+0x1a6114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b2440 <__cxa_atexit@plt+0x1a60f4> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b2464 <__cxa_atexit@plt+0x1a6118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 1b22ac <__cxa_atexit@plt+0x1a5f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x011531dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0126b11c │ │ │ │ + @ instruction: 0x0126b174 │ │ │ │ + strdeq fp, [r6, -ip]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #76] @ 1b230c <__cxa_atexit@plt+0x1a5fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b22f4 <__cxa_atexit@plt+0x1a5fa8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1b22fc <__cxa_atexit@plt+0x1a5fb0> │ │ │ │ + ldr r7, [pc, #36] @ 1b2310 <__cxa_atexit@plt+0x1a5fc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #16] @ 1b2314 <__cxa_atexit@plt+0x1a5fc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x0126b0a0 │ │ │ │ + smlawbeq r6, ip, r0, fp │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1b234c <__cxa_atexit@plt+0x1a6000> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 1b2350 <__cxa_atexit@plt+0x1a6004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126b064 │ │ │ │ + qsubeq fp, r4, r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b2398 <__cxa_atexit@plt+0x1a604c> │ │ │ │ + ldr r7, [pc, #64] @ 1b23b8 <__cxa_atexit@plt+0x1a606c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b238c <__cxa_atexit@plt+0x1a6040> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b16e0 <__cxa_atexit@plt+0x1a5394> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1b23bc <__cxa_atexit@plt+0x1a6070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff364 │ │ │ │ + tsteq r5, ip, asr #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b241c <__cxa_atexit@plt+0x1a60d0> │ │ │ │ + ldr r7, [pc, #96] @ 1b2440 <__cxa_atexit@plt+0x1a60f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b24d0 <__cxa_atexit@plt+0x1a6184> │ │ │ │ - ldr r3, [pc, #60] @ 1b24e0 <__cxa_atexit@plt+0x1a6194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b24c0 <__cxa_atexit@plt+0x1a6174> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1b242c <__cxa_atexit@plt+0x1a60e0> │ │ │ │ + ldr r7, [pc, #76] @ 1b2444 <__cxa_atexit@plt+0x1a60f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b2410 <__cxa_atexit@plt+0x1a60c4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1b1b1c <__cxa_atexit@plt+0x1a57d0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #40] @ 1b244c <__cxa_atexit@plt+0x1a6100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b24e4 <__cxa_atexit@plt+0x1a6198> │ │ │ │ + ldr r7, [pc, #20] @ 1b2448 <__cxa_atexit@plt+0x1a60fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, r0, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ + tsteq r5, r0, ror #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b2558 <__cxa_atexit@plt+0x1a620c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b2550 <__cxa_atexit@plt+0x1a6204> │ │ │ │ - ldr r8, [pc, #40] @ 1b2560 <__cxa_atexit@plt+0x1a6214> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b2564 <__cxa_atexit@plt+0x1a6218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, pc, lsl r0 │ │ │ │ - @ instruction: 0x0126ae48 │ │ │ │ - ldrsbeq r3, [r5, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b25d8 <__cxa_atexit@plt+0x1a628c> │ │ │ │ - ldr r3, [pc, #92] @ 1b25e8 <__cxa_atexit@plt+0x1a629c> │ │ │ │ + bhi 1b24ec <__cxa_atexit@plt+0x1a61a0> │ │ │ │ + ldr r3, [pc, #96] @ 1b24fc <__cxa_atexit@plt+0x1a61b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 1b25b4 <__cxa_atexit@plt+0x1a6268> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1b24c4 <__cxa_atexit@plt+0x1a6178> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1b25c4 <__cxa_atexit@plt+0x1a6278> │ │ │ │ + bne 1b24d8 <__cxa_atexit@plt+0x1a618c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 1b2504 <__cxa_atexit@plt+0x1a61b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b25ec <__cxa_atexit@plt+0x1a62a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 1b25f0 <__cxa_atexit@plt+0x1a62a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #32] @ 1b2500 <__cxa_atexit@plt+0x1a61b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b25f4 <__cxa_atexit@plt+0x1a62a8> │ │ │ │ + ldr r7, [pc, #20] @ 1b2508 <__cxa_atexit@plt+0x1a61bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r5, ip, ror r0 │ │ │ │ - tsteq r5, r4, ror r0 │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ - tsteq r5, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2624 <__cxa_atexit@plt+0x1a62d8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b263c <__cxa_atexit@plt+0x1a62f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 1b2640 <__cxa_atexit@plt+0x1a62f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ - tsteq r5, r0, lsl r0 │ │ │ │ - @ instruction: 0x01152ff0 │ │ │ │ + @ instruction: 0x0126aeb0 │ │ │ │ + smlawteq r6, r0, lr, sl │ │ │ │ + @ instruction: 0x011531bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b2698 <__cxa_atexit@plt+0x1a634c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b2690 <__cxa_atexit@plt+0x1a6344> │ │ │ │ - ldr r8, [pc, #40] @ 1b26a0 <__cxa_atexit@plt+0x1a6354> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b26a4 <__cxa_atexit@plt+0x1a6358> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1b2540 <__cxa_atexit@plt+0x1a61f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1b2544 <__cxa_atexit@plt+0x1a61f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, fp, ror #29 │ │ │ │ - @ instruction: 0x0126ad08 │ │ │ │ - tsteq r5, ip, lsr #31 │ │ │ │ + @ instruction: 0x0126ae70 │ │ │ │ + @ instruction: 0x0126ae6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b2738 <__cxa_atexit@plt+0x1a63ec> │ │ │ │ - ldr r3, [pc, #148] @ 1b2760 <__cxa_atexit@plt+0x1a6414> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b25a8 <__cxa_atexit@plt+0x1a625c> │ │ │ │ + ldr r7, [pc, #80] @ 1b25bc <__cxa_atexit@plt+0x1a6270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b2594 <__cxa_atexit@plt+0x1a6248> │ │ │ │ + ldr r3, [pc, #64] @ 1b25c0 <__cxa_atexit@plt+0x1a6274> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b2714 <__cxa_atexit@plt+0x1a63c8> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2724 <__cxa_atexit@plt+0x1a63d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b2748 <__cxa_atexit@plt+0x1a63fc> │ │ │ │ - ldr r7, [pc, #120] @ 1b2770 <__cxa_atexit@plt+0x1a6424> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b25a0 <__cxa_atexit@plt+0x1a6254> │ │ │ │ + b 1b2600 <__cxa_atexit@plt+0x1a62b4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1b2768 <__cxa_atexit@plt+0x1a641c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 1b276c <__cxa_atexit@plt+0x1a6420> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b2764 <__cxa_atexit@plt+0x1a6418> │ │ │ │ + ldr r7, [pc, #20] @ 1b25c4 <__cxa_atexit@plt+0x1a6278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ - tsteq r5, r4, lsr pc │ │ │ │ - tsteq r5, ip, lsr #30 │ │ │ │ - @ instruction: 0x0126acb4 │ │ │ │ - tsteq r5, r4, ror #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b27bc <__cxa_atexit@plt+0x1a6470> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b27d4 <__cxa_atexit@plt+0x1a6488> │ │ │ │ - ldr r2, [pc, #72] @ 1b27ec <__cxa_atexit@plt+0x1a64a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b27e4 <__cxa_atexit@plt+0x1a6498> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ 1b27e8 <__cxa_atexit@plt+0x1a649c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01152e9c │ │ │ │ - @ instruction: 0x01152e90 │ │ │ │ - @ instruction: 0x0126ac08 │ │ │ │ - tsteq r5, r4, asr #28 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r5, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b2844 <__cxa_atexit@plt+0x1a64f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b283c <__cxa_atexit@plt+0x1a64f0> │ │ │ │ - ldr r8, [pc, #40] @ 1b284c <__cxa_atexit@plt+0x1a6500> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b2850 <__cxa_atexit@plt+0x1a6504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1b25f4 <__cxa_atexit@plt+0x1a62a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b25ec <__cxa_atexit@plt+0x1a62a0> │ │ │ │ + b 1b2600 <__cxa_atexit@plt+0x1a62b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rscseq r9, ip, r9, asr #26 │ │ │ │ - @ instruction: 0x0126ab5c │ │ │ │ - tsteq r5, r8, lsl lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b28e4 <__cxa_atexit@plt+0x1a6598> │ │ │ │ - ldr r3, [pc, #148] @ 1b290c <__cxa_atexit@plt+0x1a65c0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b261c <__cxa_atexit@plt+0x1a62d0> │ │ │ │ + ldr r3, [pc, #104] @ 1b267c <__cxa_atexit@plt+0x1a6330> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b28c0 <__cxa_atexit@plt+0x1a6574> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b28d0 <__cxa_atexit@plt+0x1a6584> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b28f4 <__cxa_atexit@plt+0x1a65a8> │ │ │ │ - ldr r7, [pc, #120] @ 1b291c <__cxa_atexit@plt+0x1a65d0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1b2628 <__cxa_atexit@plt+0x1a62dc> │ │ │ │ + ldr r3, [pc, #80] @ 1b2674 <__cxa_atexit@plt+0x1a6328> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b265c <__cxa_atexit@plt+0x1a6310> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1b2664 <__cxa_atexit@plt+0x1a6318> │ │ │ │ + ldr r7, [pc, #36] @ 1b2678 <__cxa_atexit@plt+0x1a632c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1b2914 <__cxa_atexit@plt+0x1a65c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 1b2918 <__cxa_atexit@plt+0x1a65cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b2910 <__cxa_atexit@plt+0x1a65c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1b2680 <__cxa_atexit@plt+0x1a6334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01152d9c │ │ │ │ - tsteq r5, r0, lsr #27 │ │ │ │ - @ instruction: 0x01152d98 │ │ │ │ - @ instruction: 0x0126ab08 │ │ │ │ - tsteq r5, r0, asr sp │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x0126ad3c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x0126ad20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2968 <__cxa_atexit@plt+0x1a661c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b2980 <__cxa_atexit@plt+0x1a6634> │ │ │ │ - ldr r2, [pc, #72] @ 1b2998 <__cxa_atexit@plt+0x1a664c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 1b26bc <__cxa_atexit@plt+0x1a6370> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 1b26c0 <__cxa_atexit@plt+0x1a6374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b2990 <__cxa_atexit@plt+0x1a6644> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ 1b2994 <__cxa_atexit@plt+0x1a6648> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ - @ instruction: 0x01152cfc │ │ │ │ - @ instruction: 0x0126aa5c │ │ │ │ - @ instruction: 0x01152c98 │ │ │ │ + strdeq sl, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126ace8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b29f0 <__cxa_atexit@plt+0x1a66a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b29e8 <__cxa_atexit@plt+0x1a669c> │ │ │ │ - ldr r8, [pc, #40] @ 1b29f8 <__cxa_atexit@plt+0x1a66ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b29fc <__cxa_atexit@plt+0x1a66b0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 1b26fc <__cxa_atexit@plt+0x1a63b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b acc128 <__cxa_atexit@plt+0xabfddc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #28] @ 1b2700 <__cxa_atexit@plt+0x1a63b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r4, lsr #23 │ │ │ │ - @ instruction: 0x0126a9b0 │ │ │ │ - tsteq r5, r4, lsl #25 │ │ │ │ + @ instruction: 0x0126acb4 │ │ │ │ + @ instruction: 0x0126aca8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b2a90 <__cxa_atexit@plt+0x1a6744> │ │ │ │ - ldr r3, [pc, #148] @ 1b2ab8 <__cxa_atexit@plt+0x1a676c> │ │ │ │ + bhi 1b2750 <__cxa_atexit@plt+0x1a6404> │ │ │ │ + ldr r3, [pc, #60] @ 1b2760 <__cxa_atexit@plt+0x1a6414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b2a6c <__cxa_atexit@plt+0x1a6720> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2a7c <__cxa_atexit@plt+0x1a6730> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b2aa0 <__cxa_atexit@plt+0x1a6754> │ │ │ │ - ldr r7, [pc, #120] @ 1b2ac8 <__cxa_atexit@plt+0x1a677c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1b2ac0 <__cxa_atexit@plt+0x1a6774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 1b2ac4 <__cxa_atexit@plt+0x1a6778> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b2abc <__cxa_atexit@plt+0x1a6770> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r8, lsl #24 │ │ │ │ - tsteq r5, ip, lsl #24 │ │ │ │ - tsteq r5, r4, lsl #24 │ │ │ │ - @ instruction: 0x0126a95c │ │ │ │ - @ instruction: 0x01152bbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2b14 <__cxa_atexit@plt+0x1a67c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b2b2c <__cxa_atexit@plt+0x1a67e0> │ │ │ │ - ldr r2, [pc, #72] @ 1b2b44 <__cxa_atexit@plt+0x1a67f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b2b3c <__cxa_atexit@plt+0x1a67f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ 1b2b40 <__cxa_atexit@plt+0x1a67f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r4, ror fp │ │ │ │ - tsteq r5, r8, ror #22 │ │ │ │ - @ instruction: 0x0126a8b0 │ │ │ │ - @ instruction: 0x01152af4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b2bd8 <__cxa_atexit@plt+0x1a688c> │ │ │ │ - ldr r7, [pc, #124] @ 1b2be8 <__cxa_atexit@plt+0x1a689c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 1b2ba8 <__cxa_atexit@plt+0x1a685c> │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 1b2bb8 <__cxa_atexit@plt+0x1a686c> │ │ │ │ - ldr r2, [pc, #100] @ 1b2bec <__cxa_atexit@plt+0x1a68a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b2740 <__cxa_atexit@plt+0x1a63f4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b2bcc <__cxa_atexit@plt+0x1a6880> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b2bf4 <__cxa_atexit@plt+0x1a68a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #48] @ 1b2bf8 <__cxa_atexit@plt+0x1a68ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b2bf0 <__cxa_atexit@plt+0x1a68a4> │ │ │ │ + ldr r7, [pc, #12] @ 1b2764 <__cxa_atexit@plt+0x1a6418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r5, r8, asr #21 │ │ │ │ - tsteq r5, r8, lsl #21 │ │ │ │ - tsteq r5, r0, lsl #21 │ │ │ │ - tsteq r5, r4, asr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2c40 <__cxa_atexit@plt+0x1a68f4> │ │ │ │ - ldr r3, [pc, #68] @ 1b2c60 <__cxa_atexit@plt+0x1a6914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b2c58 <__cxa_atexit@plt+0x1a690c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b2c64 <__cxa_atexit@plt+0x1a6918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ 1b2c68 <__cxa_atexit@plt+0x1a691c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ - @ instruction: 0x011529f4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r5, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011529b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b2d18 <__cxa_atexit@plt+0x1a69cc> │ │ │ │ - ldr r7, [pc, #124] @ 1b2d28 <__cxa_atexit@plt+0x1a69dc> │ │ │ │ + bhi 1b2810 <__cxa_atexit@plt+0x1a64c4> │ │ │ │ + ldr r7, [pc, #124] @ 1b2820 <__cxa_atexit@plt+0x1a64d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 1b2ce8 <__cxa_atexit@plt+0x1a699c> │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 1b2cf8 <__cxa_atexit@plt+0x1a69ac> │ │ │ │ - ldr r2, [pc, #100] @ 1b2d2c <__cxa_atexit@plt+0x1a69e0> │ │ │ │ + beq 1b27e0 <__cxa_atexit@plt+0x1a6494> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1b27f0 <__cxa_atexit@plt+0x1a64a4> │ │ │ │ + ldr r2, [pc, #100] @ 1b2824 <__cxa_atexit@plt+0x1a64d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b2d0c <__cxa_atexit@plt+0x1a69c0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq 1b2804 <__cxa_atexit@plt+0x1a64b8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1b2d34 <__cxa_atexit@plt+0x1a69e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #48] @ 1b2d38 <__cxa_atexit@plt+0x1a69ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #52] @ 1b282c <__cxa_atexit@plt+0x1a64e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b2d30 <__cxa_atexit@plt+0x1a69e4> │ │ │ │ + ldr r7, [pc, #16] @ 1b2828 <__cxa_atexit@plt+0x1a64dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01152990 │ │ │ │ - tsteq r5, r8, asr #18 │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ - tsteq r5, r4, lsl #18 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + tsteq r5, r4, lsr #29 │ │ │ │ + smlawbeq r6, ip, fp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b2d80 <__cxa_atexit@plt+0x1a6a34> │ │ │ │ - ldr r3, [pc, #68] @ 1b2da0 <__cxa_atexit@plt+0x1a6a54> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b2870 <__cxa_atexit@plt+0x1a6524> │ │ │ │ + ldr r3, [pc, #64] @ 1b288c <__cxa_atexit@plt+0x1a6540> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b2d98 <__cxa_atexit@plt+0x1a6a4c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq 1b2884 <__cxa_atexit@plt+0x1a6538> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b2da4 <__cxa_atexit@plt+0x1a6a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ 1b2da8 <__cxa_atexit@plt+0x1a6a5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #24] @ 1b2890 <__cxa_atexit@plt+0x1a6544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r0, asr #17 │ │ │ │ - @ instruction: 0x011528b4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0126ab0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b2e0c <__cxa_atexit@plt+0x1a6ac0> │ │ │ │ - ldr r7, [pc, #52] @ 1b2e20 <__cxa_atexit@plt+0x1a6ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b2e00 <__cxa_atexit@plt+0x1a6ab4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b2e30 <__cxa_atexit@plt+0x1a6ae4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b2e24 <__cxa_atexit@plt+0x1a6ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r4, lsr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 1b2ee4 <__cxa_atexit@plt+0x1a6b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b2ecc <__cxa_atexit@plt+0x1a6b80> │ │ │ │ - ldr r3, [pc, #144] @ 1b2ee8 <__cxa_atexit@plt+0x1a6b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b2ecc <__cxa_atexit@plt+0x1a6b80> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1b2ed4 <__cxa_atexit@plt+0x1a6b88> │ │ │ │ - ldr lr, [pc, #100] @ 1b2eec <__cxa_atexit@plt+0x1a6ba0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub sl, r3, #27 │ │ │ │ - ldr r8, [pc, #84] @ 1b2ef0 <__cxa_atexit@plt+0x1a6ba4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x0126a6ec │ │ │ │ - ldrdeq sl, [r6, -r4]! │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 1b2f90 <__cxa_atexit@plt+0x1a6c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b2f78 <__cxa_atexit@plt+0x1a6c2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b2f80 <__cxa_atexit@plt+0x1a6c34> │ │ │ │ - ldr lr, [pc, #96] @ 1b2f94 <__cxa_atexit@plt+0x1a6c48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub sl, r3, #27 │ │ │ │ - ldr r8, [pc, #80] @ 1b2f98 <__cxa_atexit@plt+0x1a6c4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0126a640 │ │ │ │ - @ instruction: 0x0126a628 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3004 <__cxa_atexit@plt+0x1a6cb8> │ │ │ │ - ldr lr, [pc, #80] @ 1b3010 <__cxa_atexit@plt+0x1a6cc4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub sl, r6, #27 │ │ │ │ - ldr r8, [pc, #64] @ 1b3014 <__cxa_atexit@plt+0x1a6cc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126a5b4 │ │ │ │ - @ instruction: 0x0126a59c │ │ │ │ + tsteq r5, r4, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b308c <__cxa_atexit@plt+0x1a6d40> │ │ │ │ - mov r3, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r9, [pc, #92] @ 1b30a4 <__cxa_atexit@plt+0x1a6d58> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #88] @ 1b30a8 <__cxa_atexit@plt+0x1a6d5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr sl, [pc, #80] @ 1b30ac <__cxa_atexit@plt+0x1a6d60> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b30b0 <__cxa_atexit@plt+0x1a6d64> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b28d4 <__cxa_atexit@plt+0x1a6588> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126a528 │ │ │ │ - @ instruction: 0x0126a37c │ │ │ │ - @ instruction: 0x0126a518 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b3124 <__cxa_atexit@plt+0x1a6dd8> │ │ │ │ - ldr r3, [pc, #96] @ 1b3134 <__cxa_atexit@plt+0x1a6de8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 1b30fc <__cxa_atexit@plt+0x1a6db0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1b3110 <__cxa_atexit@plt+0x1a6dc4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1b313c <__cxa_atexit@plt+0x1a6df0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b3138 <__cxa_atexit@plt+0x1a6dec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b3140 <__cxa_atexit@plt+0x1a6df4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0126a274 │ │ │ │ - smlawbeq r6, ip, r2, sl │ │ │ │ - @ instruction: 0x01152594 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b3178 <__cxa_atexit@plt+0x1a6e2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b317c <__cxa_atexit@plt+0x1a6e30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126a23c │ │ │ │ - @ instruction: 0x0126a230 │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ + tsteq r5, ip, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b31f0 <__cxa_atexit@plt+0x1a6ea4> │ │ │ │ - ldr r3, [pc, #96] @ 1b3200 <__cxa_atexit@plt+0x1a6eb4> │ │ │ │ + bhi 1b2944 <__cxa_atexit@plt+0x1a65f8> │ │ │ │ + ldr r3, [pc, #88] @ 1b2954 <__cxa_atexit@plt+0x1a6608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1b31c8 <__cxa_atexit@plt+0x1a6e7c> │ │ │ │ + beq 1b2924 <__cxa_atexit@plt+0x1a65d8> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1b31dc <__cxa_atexit@plt+0x1a6e90> │ │ │ │ + bne 1b2930 <__cxa_atexit@plt+0x1a65e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1b3208 <__cxa_atexit@plt+0x1a6ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1b3204 <__cxa_atexit@plt+0x1a6eb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #48] @ 1b295c <__cxa_atexit@plt+0x1a6610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1b2938 <__cxa_atexit@plt+0x1a65ec> │ │ │ │ + ldr r7, [pc, #32] @ 1b2958 <__cxa_atexit@plt+0x1a660c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b320c <__cxa_atexit@plt+0x1a6ec0> │ │ │ │ + ldr r7, [pc, #20] @ 1b2960 <__cxa_atexit@plt+0x1a6614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0126a1a8 │ │ │ │ - smlawteq r6, r0, r1, sl │ │ │ │ - @ instruction: 0x011524d0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + tsteq r5, r4, lsr lr │ │ │ │ + @ instruction: 0x01152df8 │ │ │ │ + tsteq r5, r4, asr lr │ │ │ │ + tsteq r5, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b3244 <__cxa_atexit@plt+0x1a6ef8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b3248 <__cxa_atexit@plt+0x1a6efc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1b299c <__cxa_atexit@plt+0x1a6650> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 1b29a0 <__cxa_atexit@plt+0x1a6654> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126a170 │ │ │ │ - @ instruction: 0x0126a164 │ │ │ │ + tsteq r5, ip, lsr #27 │ │ │ │ + tsteq r5, ip, ror #27 │ │ │ │ + tsteq r5, ip, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b32c0 <__cxa_atexit@plt+0x1a6f74> │ │ │ │ - ldr r3, [pc, #100] @ 1b32d0 <__cxa_atexit@plt+0x1a6f84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b32a0 <__cxa_atexit@plt+0x1a6f54> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1b32b0 <__cxa_atexit@plt+0x1a6f64> │ │ │ │ - ldr r7, [pc, #60] @ 1b32d4 <__cxa_atexit@plt+0x1a6f88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b32dc <__cxa_atexit@plt+0x1a6f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b32d8 <__cxa_atexit@plt+0x1a6f8c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b29c8 <__cxa_atexit@plt+0x1a667c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq sl, [r6, -r8]! │ │ │ │ - tsteq r5, r8, lsl #8 │ │ │ │ - ldrdeq sl, [r6, -r4]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 1b3318 <__cxa_atexit@plt+0x1a6fcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1b331c <__cxa_atexit@plt+0x1a6fd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126a098 │ │ │ │ - smlawbeq r6, ip, r0, sl │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ + tsteq r5, r8, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b3394 <__cxa_atexit@plt+0x1a7048> │ │ │ │ - ldr r3, [pc, #100] @ 1b33a4 <__cxa_atexit@plt+0x1a7058> │ │ │ │ + bhi 1b2a20 <__cxa_atexit@plt+0x1a66d4> │ │ │ │ + ldr r3, [pc, #64] @ 1b2a30 <__cxa_atexit@plt+0x1a66e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b3374 <__cxa_atexit@plt+0x1a7028> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ + beq 1b2a10 <__cxa_atexit@plt+0x1a66c4> │ │ │ │ + ldr r7, [pc, #48] @ 1b2a34 <__cxa_atexit@plt+0x1a66e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1b3384 <__cxa_atexit@plt+0x1a7038> │ │ │ │ - ldr r7, [pc, #60] @ 1b33a8 <__cxa_atexit@plt+0x1a705c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b33b0 <__cxa_atexit@plt+0x1a7064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b33ac <__cxa_atexit@plt+0x1a7060> │ │ │ │ + ldr r7, [pc, #16] @ 1b2a38 <__cxa_atexit@plt+0x1a66ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x0126a024 │ │ │ │ - tsteq r5, ip, lsr r3 │ │ │ │ - @ instruction: 0x0126a000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x01152ddc │ │ │ │ + @ instruction: 0x01152df8 │ │ │ │ + @ instruction: 0x01152d9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 1b33ec <__cxa_atexit@plt+0x1a70a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1b33f0 <__cxa_atexit@plt+0x1a70a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1b2a5c <__cxa_atexit@plt+0x1a6710> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, r4, pc, r9 @ │ │ │ │ - @ instruction: 0x01269fb8 │ │ │ │ + @ instruction: 0x01152d90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b3438 <__cxa_atexit@plt+0x1a70ec> │ │ │ │ - ldr r7, [pc, #52] @ 1b3448 <__cxa_atexit@plt+0x1a70fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b342c <__cxa_atexit@plt+0x1a70e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b3458 <__cxa_atexit@plt+0x1a710c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b344c <__cxa_atexit@plt+0x1a7100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r4, lsr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b34e8 <__cxa_atexit@plt+0x1a719c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #148] @ 1b3510 <__cxa_atexit@plt+0x1a71c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b34f0 <__cxa_atexit@plt+0x1a71a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b34fc <__cxa_atexit@plt+0x1a71b0> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldm r5, {r0, r2} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #80] @ 1b3514 <__cxa_atexit@plt+0x1a71c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0126a0ac │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3570 <__cxa_atexit@plt+0x1a7224> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r8, [pc, #44] @ 1b357c <__cxa_atexit@plt+0x1a7230> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r2, r7, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126a020 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b3620 <__cxa_atexit@plt+0x1a72d4> │ │ │ │ - ldr r3, [pc, #168] @ 1b3648 <__cxa_atexit@plt+0x1a72fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1b3604 <__cxa_atexit@plt+0x1a72b8> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b3614 <__cxa_atexit@plt+0x1a72c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b3630 <__cxa_atexit@plt+0x1a72e4> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #112] @ 1b3650 <__cxa_atexit@plt+0x1a7304> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r7, [pc, #12] @ 1b2a80 <__cxa_atexit@plt+0x1a6734> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b364c <__cxa_atexit@plt+0x1a7300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - tsteq r5, r0, asr #6 │ │ │ │ - @ instruction: 0x01269f90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b36b0 <__cxa_atexit@plt+0x1a7364> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b36b8 <__cxa_atexit@plt+0x1a736c> │ │ │ │ - mov lr, #1 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 1b36c8 <__cxa_atexit@plt+0x1a737c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r6, r6, #8 │ │ │ │ - stm r6, {r1, r2, r7, lr} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01269ee0 │ │ │ │ + @ instruction: 0x0126a958 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b3710 <__cxa_atexit@plt+0x1a73c4> │ │ │ │ - ldr r7, [pc, #52] @ 1b3720 <__cxa_atexit@plt+0x1a73d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b3704 <__cxa_atexit@plt+0x1a73b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b3730 <__cxa_atexit@plt+0x1a73e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b3724 <__cxa_atexit@plt+0x1a73d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, r4, asr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b37c4 <__cxa_atexit@plt+0x1a7478> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #152] @ 1b37ec <__cxa_atexit@plt+0x1a74a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b37cc <__cxa_atexit@plt+0x1a7480> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b37d8 <__cxa_atexit@plt+0x1a748c> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, lr} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #84] @ 1b37f0 <__cxa_atexit@plt+0x1a74a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, r0, r7 │ │ │ │ - add r2, r2, r7 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r9, [r6, -r4]! │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3854 <__cxa_atexit@plt+0x1a7508> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #48] @ 1b3860 <__cxa_atexit@plt+0x1a7514> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, r0, r7 │ │ │ │ - add r2, r2, r7 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01269d40 │ │ │ │ - mov r7, r6 │ │ │ │ - ldm r5, {r1, r2, r8} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1b38a4 <__cxa_atexit@plt+0x1a7558> │ │ │ │ - ldr lr, [pc, #60] @ 1b38c0 <__cxa_atexit@plt+0x1a7574> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1b38c4 <__cxa_atexit@plt+0x1a7578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r1, r2, r8} │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 1b2aa4 <__cxa_atexit@plt+0x1a6758> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01269cec │ │ │ │ - tsteq r5, r4, asr #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + @ instruction: 0x0126a934 │ │ │ │ + tsteq r5, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b3918 <__cxa_atexit@plt+0x1a75cc> │ │ │ │ - ldr r3, [pc, #60] @ 1b3938 <__cxa_atexit@plt+0x1a75ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r3, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b393c <__cxa_atexit@plt+0x1a75f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01269c74 │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b3978 <__cxa_atexit@plt+0x1a762c> │ │ │ │ - ldr r8, [pc, #36] @ 1b3980 <__cxa_atexit@plt+0x1a7634> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 1b3984 <__cxa_atexit@plt+0x1a7638> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b2b00 <__cxa_atexit@plt+0x1a67b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1b2af8 <__cxa_atexit@plt+0x1a67ac> │ │ │ │ + ldr r3, [pc, #44] @ 1b2b08 <__cxa_atexit@plt+0x1a67bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1b2b0c <__cxa_atexit@plt+0x1a67c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #21 │ │ │ │ - @ instruction: 0x01269a08 │ │ │ │ - tsteq r5, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b39f0 <__cxa_atexit@plt+0x1a76a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b39fc <__cxa_atexit@plt+0x1a76b0> │ │ │ │ - ldr r1, [pc, #80] @ 1b3a0c <__cxa_atexit@plt+0x1a76c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1b3a10 <__cxa_atexit@plt+0x1a76c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1b3a14 <__cxa_atexit@plt+0x1a76c8> │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ + @ instruction: 0x0126a8a4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 1b2b30 <__cxa_atexit@plt+0x1a67e4> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1b2bcc <__cxa_atexit@plt+0x1a6880> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 1b2ba0 <__cxa_atexit@plt+0x1a6854> │ │ │ │ + cmp r8, #1 │ │ │ │ + beq 1b2b70 <__cxa_atexit@plt+0x1a6824> │ │ │ │ + cmp r8, #2 │ │ │ │ + bne 1b2bbc <__cxa_atexit@plt+0x1a6870> │ │ │ │ + ldr r7, [pc, #160] @ 1b2c00 <__cxa_atexit@plt+0x1a68b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012699ac │ │ │ │ - @ instruction: 0x0126a000 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b3a84 <__cxa_atexit@plt+0x1a7738> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3a90 <__cxa_atexit@plt+0x1a7744> │ │ │ │ - ldr r1, [pc, #84] @ 1b3aa0 <__cxa_atexit@plt+0x1a7754> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1b3aa4 <__cxa_atexit@plt+0x1a7758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #52] @ 1b3aa8 <__cxa_atexit@plt+0x1a775c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b2b94 <__cxa_atexit@plt+0x1a6848> │ │ │ │ + ldr r7, [r5], #8 │ │ │ │ + ldr r3, [pc, #124] @ 1b2bf8 <__cxa_atexit@plt+0x1a68ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r7, [pc, #116] @ 1b2bfc <__cxa_atexit@plt+0x1a68b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + sub r3, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0126991c │ │ │ │ - @ instruction: 0x01269f6c │ │ │ │ - tsteq r5, r8, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b3b18 <__cxa_atexit@plt+0x1a77cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3b24 <__cxa_atexit@plt+0x1a77d8> │ │ │ │ - ldr r1, [pc, #84] @ 1b3b34 <__cxa_atexit@plt+0x1a77e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1b3b38 <__cxa_atexit@plt+0x1a77ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #52] @ 1b3b3c <__cxa_atexit@plt+0x1a77f0> │ │ │ │ + ldr r7, [pc, #76] @ 1b2bf4 <__cxa_atexit@plt+0x1a68a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, sl │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1b2bf0 <__cxa_atexit@plt+0x1a68a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #48] @ 1b2c04 <__cxa_atexit@plt+0x1a68b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - smlawbeq r6, r8, r8, r9 │ │ │ │ - ldrdeq r9, [r6, -r8]! │ │ │ │ - tsteq r5, ip, ror #28 │ │ │ │ + @ instruction: 0x01152ddc │ │ │ │ + @ instruction: 0x0126ae18 │ │ │ │ + @ instruction: 0x0126a830 │ │ │ │ + @ instruction: 0x0126ae34 │ │ │ │ + @ instruction: 0x0126ae68 │ │ │ │ + @ instruction: 0x01152ddc │ │ │ │ + @ instruction: 0x01152d9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1b3b88 <__cxa_atexit@plt+0x1a783c> │ │ │ │ - ldr r7, [pc, #52] @ 1b3b98 <__cxa_atexit@plt+0x1a784c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1b3b7c <__cxa_atexit@plt+0x1a7830> │ │ │ │ - mov r7, sl │ │ │ │ - b 1b3bac <__cxa_atexit@plt+0x1a7860> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b3b9c <__cxa_atexit@plt+0x1a7850> │ │ │ │ + bhi 1b2ca4 <__cxa_atexit@plt+0x1a6958> │ │ │ │ + ldr r7, [pc, #136] @ 1b2cb4 <__cxa_atexit@plt+0x1a6968> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01151ed0 │ │ │ │ - tsteq r5, r0, lsl lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 1b3c10 <__cxa_atexit@plt+0x1a78c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b3bf4 <__cxa_atexit@plt+0x1a78a8> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1b3c00 <__cxa_atexit@plt+0x1a78b4> │ │ │ │ - ldr r3, [pc, #52] @ 1b3c14 <__cxa_atexit@plt+0x1a78c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b2c88 <__cxa_atexit@plt+0x1a693c> │ │ │ │ + ldr r2, [pc, #112] @ 1b2cb8 <__cxa_atexit@plt+0x1a696c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b3c08 <__cxa_atexit@plt+0x1a78bc> │ │ │ │ - b 1b3c74 <__cxa_atexit@plt+0x1a7928> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 1b2c98 <__cxa_atexit@plt+0x1a694c> │ │ │ │ + ldr r3, [pc, #84] @ 1b2cbc <__cxa_atexit@plt+0x1a6970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5], #12 │ │ │ │ - b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01151d98 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1b2cc0 <__cxa_atexit@plt+0x1a6974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + tsteq r5, ip, lsl sp │ │ │ │ + tsteq r5, r4, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1b3c50 <__cxa_atexit@plt+0x1a7904> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #40] @ 1b3c64 <__cxa_atexit@plt+0x1a7918> │ │ │ │ + ldr r3, [pc, #72] @ 1b2d20 <__cxa_atexit@plt+0x1a69d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b3c5c <__cxa_atexit@plt+0x1a7910> │ │ │ │ - b 1b3c74 <__cxa_atexit@plt+0x1a7928> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ + beq 1b2d18 <__cxa_atexit@plt+0x1a69cc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #32] @ 1b2d24 <__cxa_atexit@plt+0x1a69d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + tsteq r5, r0, lsl #25 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b3d14 <__cxa_atexit@plt+0x1a79c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 1b3ccc <__cxa_atexit@plt+0x1a7980> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1b3cb4 <__cxa_atexit@plt+0x1a7968> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1b3cfc <__cxa_atexit@plt+0x1a79b0> │ │ │ │ - ldr r6, [pc, #128] @ 1b3d30 <__cxa_atexit@plt+0x1a79e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 1b3d04 <__cxa_atexit@plt+0x1a79b8> │ │ │ │ - ldr r6, [pc, #112] @ 1b3d2c <__cxa_atexit@plt+0x1a79e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r6, #2 │ │ │ │ - mov r6, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #80] @ 1b3d24 <__cxa_atexit@plt+0x1a79d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 1b3d28 <__cxa_atexit@plt+0x1a79dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r6, [pc, #28] @ 1b3d20 <__cxa_atexit@plt+0x1a79d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r6, #3 │ │ │ │ - mov r6, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x01151cfc │ │ │ │ - @ instruction: 0x01151cb8 │ │ │ │ - tsteq r5, r8, asr #25 │ │ │ │ - tsteq r5, r0, lsr sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b3d68 <__cxa_atexit@plt+0x1a7a1c> │ │ │ │ - ldr r3, [pc, #32] @ 1b3d78 <__cxa_atexit@plt+0x1a7a2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #20] @ 1b2d5c <__cxa_atexit@plt+0x1a6a10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1b3d7c <__cxa_atexit@plt+0x1a7a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01151cf8 │ │ │ │ - tsteq r5, r8, ror #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r5, r8, asr #24 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1b3dd8 <__cxa_atexit@plt+0x1a7a8c> │ │ │ │ - ldr r7, [pc, #60] @ 1b3df4 <__cxa_atexit@plt+0x1a7aa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #56] @ 1b3df8 <__cxa_atexit@plt+0x1a7aac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #28] @ 1b3dfc <__cxa_atexit@plt+0x1a7ab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01151cb8 │ │ │ │ - @ instruction: 0x01151c90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b3e38 <__cxa_atexit@plt+0x1a7aec> │ │ │ │ - ldr r2, [pc, #36] @ 1b3e40 <__cxa_atexit@plt+0x1a7af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1b3e44 <__cxa_atexit@plt+0x1a7af8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, r4, lsl #12 │ │ │ │ - @ instruction: 0x0126954c │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b3eb0 <__cxa_atexit@plt+0x1a7b64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b3ebc <__cxa_atexit@plt+0x1a7b70> │ │ │ │ - ldr r1, [pc, #80] @ 1b3ecc <__cxa_atexit@plt+0x1a7b80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1b3ed0 <__cxa_atexit@plt+0x1a7b84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1b3ed4 <__cxa_atexit@plt+0x1a7b88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012694ec │ │ │ │ - @ instruction: 0x01269b44 │ │ │ │ - tsteq r5, r8, lsr #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1b3f28 <__cxa_atexit@plt+0x1a7bdc> │ │ │ │ - ldr r7, [pc, #60] @ 1b3f40 <__cxa_atexit@plt+0x1a7bf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ 1b3f44 <__cxa_atexit@plt+0x1a7bf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #24] @ 1b3f48 <__cxa_atexit@plt+0x1a7bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ - tsteq r5, r4, ror sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b3fa4 <__cxa_atexit@plt+0x1a7c58> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b3f9c <__cxa_atexit@plt+0x1a7c50> │ │ │ │ - ldr r3, [pc, #44] @ 1b3fac <__cxa_atexit@plt+0x1a7c60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1b3fb0 <__cxa_atexit@plt+0x1a7c64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b b49324 <__cxa_atexit@plt+0xb3cfd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01151a9c │ │ │ │ - @ instruction: 0x01269400 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 1b2b30 <__cxa_atexit@plt+0x1a67e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b3fe4 <__cxa_atexit@plt+0x1a7c98> │ │ │ │ + bhi 1b2db8 <__cxa_atexit@plt+0x1a6a6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1b3fec <__cxa_atexit@plt+0x1a7ca0> │ │ │ │ + ldr r2, [pc, #24] @ 1b2dc0 <__cxa_atexit@plt+0x1a6a74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126939c │ │ │ │ + smlawteq r6, r8, r5, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b4098 <__cxa_atexit@plt+0x1a7d4c> │ │ │ │ - ldr r3, [pc, #144] @ 1b40a0 <__cxa_atexit@plt+0x1a7d54> │ │ │ │ + bhi 1b2e6c <__cxa_atexit@plt+0x1a6b20> │ │ │ │ + ldr r3, [pc, #144] @ 1b2e74 <__cxa_atexit@plt+0x1a6b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b4068 <__cxa_atexit@plt+0x1a7d1c> │ │ │ │ - ldr r1, [pc, #112] @ 1b40a4 <__cxa_atexit@plt+0x1a7d58> │ │ │ │ + beq 1b2e3c <__cxa_atexit@plt+0x1a6af0> │ │ │ │ + ldr r1, [pc, #112] @ 1b2e78 <__cxa_atexit@plt+0x1a6b2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1b4078 <__cxa_atexit@plt+0x1a7d2c> │ │ │ │ + beq 1b2e4c <__cxa_atexit@plt+0x1a6b00> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1b4090 <__cxa_atexit@plt+0x1a7d44> │ │ │ │ + bne 1b2e64 <__cxa_atexit@plt+0x1a6b18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1b40a8 <__cxa_atexit@plt+0x1a7d5c> │ │ │ │ + ldr r3, [pc, #40] @ 1b2e7c <__cxa_atexit@plt+0x1a6b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x012693bc │ │ │ │ + @ instruction: 0x0126a5e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1b4118 <__cxa_atexit@plt+0x1a7dcc> │ │ │ │ + ldr r2, [pc, #84] @ 1b2eec <__cxa_atexit@plt+0x1a6ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1b40f0 <__cxa_atexit@plt+0x1a7da4> │ │ │ │ + beq 1b2ec4 <__cxa_atexit@plt+0x1a6b78> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1b410c <__cxa_atexit@plt+0x1a7dc0> │ │ │ │ + bne 1b2ee0 <__cxa_atexit@plt+0x1a6b94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1b411c <__cxa_atexit@plt+0x1a7dd0> │ │ │ │ + ldr r3, [pc, #24] @ 1b2ef0 <__cxa_atexit@plt+0x1a6ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01269338 │ │ │ │ + @ instruction: 0x0126a564 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b4150 <__cxa_atexit@plt+0x1a7e04> │ │ │ │ - ldr r3, [pc, #32] @ 1b415c <__cxa_atexit@plt+0x1a7e10> │ │ │ │ + bne 1b2f24 <__cxa_atexit@plt+0x1a6bd8> │ │ │ │ + ldr r3, [pc, #32] @ 1b2f30 <__cxa_atexit@plt+0x1a6be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x01269300 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b41cc <__cxa_atexit@plt+0x1a7e80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b41d8 <__cxa_atexit@plt+0x1a7e8c> │ │ │ │ - ldr r1, [pc, #84] @ 1b41e8 <__cxa_atexit@plt+0x1a7e9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 1b41ec <__cxa_atexit@plt+0x1a7ea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 1b41f0 <__cxa_atexit@plt+0x1a7ea4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strdeq r9, [r6, -r8]! │ │ │ │ - @ instruction: 0x01269238 │ │ │ │ - smlawbeq r6, r4, r2, r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x0126a52c │ │ │ │ + tsteq r5, r0, asr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b422c <__cxa_atexit@plt+0x1a7ee0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b4234 <__cxa_atexit@plt+0x1a7ee8> │ │ │ │ + bhi 1b2f78 <__cxa_atexit@plt+0x1a6c2c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b2f80 <__cxa_atexit@plt+0x1a6c34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b2f84 <__cxa_atexit@plt+0x1a6c38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01269154 │ │ │ │ + @ instruction: 0x0126a414 │ │ │ │ + @ instruction: 0x0126aa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b426c <__cxa_atexit@plt+0x1a7f20> │ │ │ │ + bhi 1b2fbc <__cxa_atexit@plt+0x1a6c70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b4274 <__cxa_atexit@plt+0x1a7f28> │ │ │ │ + ldr r1, [pc, #24] @ 1b2fc4 <__cxa_atexit@plt+0x1a6c78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01269114 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawteq r6, r4, r3, sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b42f8 <__cxa_atexit@plt+0x1a7fac> │ │ │ │ + bhi 1b3050 <__cxa_atexit@plt+0x1a6d04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b4304 <__cxa_atexit@plt+0x1a7fb8> │ │ │ │ + bcc 1b305c <__cxa_atexit@plt+0x1a6d10> │ │ │ │ + ldr lr, [pc, #116] @ 1b306c <__cxa_atexit@plt+0x1a6d20> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1b4314 <__cxa_atexit@plt+0x1a7fc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldr r0, [pc, #108] @ 1b3070 <__cxa_atexit@plt+0x1a6d24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1b4318 <__cxa_atexit@plt+0x1a7fcc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1b431c <__cxa_atexit@plt+0x1a7fd0> │ │ │ │ + ldr r2, [pc, #80] @ 1b3074 <__cxa_atexit@plt+0x1a6d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1b4320 <__cxa_atexit@plt+0x1a7fd4> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1b3078 <__cxa_atexit@plt+0x1a6d2c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1b307c <__cxa_atexit@plt+0x1a6d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, r4, r0, r9 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01269164 │ │ │ │ - strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x0126a36c │ │ │ │ + @ instruction: 0x0126a418 │ │ │ │ + @ instruction: 0x0126a358 │ │ │ │ + @ instruction: 0x0126a39c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b4358 <__cxa_atexit@plt+0x1a800c> │ │ │ │ + bhi 1b30b4 <__cxa_atexit@plt+0x1a6d68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b4360 <__cxa_atexit@plt+0x1a8014> │ │ │ │ + ldr r1, [pc, #24] @ 1b30bc <__cxa_atexit@plt+0x1a6d70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01269028 │ │ │ │ + smlawteq r6, ip, r2, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b43e4 <__cxa_atexit@plt+0x1a8098> │ │ │ │ + bhi 1b3140 <__cxa_atexit@plt+0x1a6df4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b43f0 <__cxa_atexit@plt+0x1a80a4> │ │ │ │ - ldr lr, [pc, #104] @ 1b4400 <__cxa_atexit@plt+0x1a80b4> │ │ │ │ + bcc 1b314c <__cxa_atexit@plt+0x1a6e00> │ │ │ │ + ldr lr, [pc, #104] @ 1b315c <__cxa_atexit@plt+0x1a6e10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1b4404 <__cxa_atexit@plt+0x1a80b8> │ │ │ │ + ldr r0, [pc, #88] @ 1b3160 <__cxa_atexit@plt+0x1a6e14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1b4408 <__cxa_atexit@plt+0x1a80bc> │ │ │ │ + ldr r5, [pc, #76] @ 1b3164 <__cxa_atexit@plt+0x1a6e18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1b440c <__cxa_atexit@plt+0x1a80c0> │ │ │ │ + ldr r1, [pc, #68] @ 1b3168 <__cxa_atexit@plt+0x1a6e1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -434219,39 +433026,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01269090 │ │ │ │ - ldrdeq r8, [r6, -r4]! │ │ │ │ - @ instruction: 0x01269014 │ │ │ │ + @ instruction: 0x0126a334 │ │ │ │ + @ instruction: 0x0126a278 │ │ │ │ + @ instruction: 0x0126a2b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b4488 <__cxa_atexit@plt+0x1a813c> │ │ │ │ + bhi 1b31e4 <__cxa_atexit@plt+0x1a6e98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b4494 <__cxa_atexit@plt+0x1a8148> │ │ │ │ - ldr lr, [pc, #100] @ 1b44a4 <__cxa_atexit@plt+0x1a8158> │ │ │ │ + bcc 1b31f0 <__cxa_atexit@plt+0x1a6ea4> │ │ │ │ + ldr lr, [pc, #100] @ 1b3200 <__cxa_atexit@plt+0x1a6eb4> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1b44a8 <__cxa_atexit@plt+0x1a815c> │ │ │ │ + ldr r0, [pc, #92] @ 1b3204 <__cxa_atexit@plt+0x1a6eb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1b44ac <__cxa_atexit@plt+0x1a8160> │ │ │ │ + ldr r2, [pc, #64] @ 1b3208 <__cxa_atexit@plt+0x1a6ebc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -434260,1670 +433067,2123 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01268f24 │ │ │ │ - smlawteq r6, r0, pc, r8 @ │ │ │ │ + smlawteq r6, r8, r1, sl │ │ │ │ + @ instruction: 0x0126a264 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b3240 <__cxa_atexit@plt+0x1a6ef4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b3248 <__cxa_atexit@plt+0x1a6efc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126a140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b4584 <__cxa_atexit@plt+0x1a8238> │ │ │ │ - ldr lr, [pc, #212] @ 1b45a4 <__cxa_atexit@plt+0x1a8258> │ │ │ │ + bhi 1b32d0 <__cxa_atexit@plt+0x1a6f84> │ │ │ │ + ldr lr, [pc, #108] @ 1b32d8 <__cxa_atexit@plt+0x1a6f8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b4574 <__cxa_atexit@plt+0x1a8228> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1b458c <__cxa_atexit@plt+0x1a8240> │ │ │ │ - ldr lr, [pc, #152] @ 1b45a8 <__cxa_atexit@plt+0x1a825c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1b45ac <__cxa_atexit@plt+0x1a8260> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1b45b0 <__cxa_atexit@plt+0x1a8264> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ + beq 1b32b8 <__cxa_atexit@plt+0x1a6f6c> │ │ │ │ + ldr r3, [pc, #64] @ 1b32dc <__cxa_atexit@plt+0x1a6f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b32c8 <__cxa_atexit@plt+0x1a6f7c> │ │ │ │ + b 1b3320 <__cxa_atexit@plt+0x1a6fd4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x01268f0c │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b4638 <__cxa_atexit@plt+0x1a82ec> │ │ │ │ - ldr lr, [pc, #108] @ 1b4644 <__cxa_atexit@plt+0x1a82f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1b4648 <__cxa_atexit@plt+0x1a82fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1b464c <__cxa_atexit@plt+0x1a8300> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x01268e44 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1b46e0 <__cxa_atexit@plt+0x1a8394> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b46ec <__cxa_atexit@plt+0x1a83a0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ 1b46fc <__cxa_atexit@plt+0x1a83b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ 1b4700 <__cxa_atexit@plt+0x1a83b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ 1b4704 <__cxa_atexit@plt+0x1a83b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1b3314 <__cxa_atexit@plt+0x1a6fc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b330c <__cxa_atexit@plt+0x1a6fc0> │ │ │ │ + b 1b3320 <__cxa_atexit@plt+0x1a6fd4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01268d90 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r5, r0, lsl #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b4784 <__cxa_atexit@plt+0x1a8438> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b478c <__cxa_atexit@plt+0x1a8440> │ │ │ │ - ldr lr, [pc, #96] @ 1b47a0 <__cxa_atexit@plt+0x1a8454> │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b33ac <__cxa_atexit@plt+0x1a7060> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b3410 <__cxa_atexit@plt+0x1a70c4> │ │ │ │ + ldr lr, [pc, #232] @ 1b3444 <__cxa_atexit@plt+0x1a70f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 1b47a4 <__cxa_atexit@plt+0x1a8458> │ │ │ │ + ldr r0, [pc, #228] @ 1b3448 <__cxa_atexit@plt+0x1a70fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ 1b47a8 <__cxa_atexit@plt+0x1a845c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1b4794 <__cxa_atexit@plt+0x1a8448> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1b344c <__cxa_atexit@plt+0x1a7100> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1b3450 <__cxa_atexit@plt+0x1a7104> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01268c28 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0x011512d8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b4800 <__cxa_atexit@plt+0x1a84b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b4808 <__cxa_atexit@plt+0x1a84bc> │ │ │ │ - ldr r1, [pc, #64] @ 1b4824 <__cxa_atexit@plt+0x1a84d8> │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1b3424 <__cxa_atexit@plt+0x1a70d8> │ │ │ │ + ldr r1, [pc, #120] @ 1b3438 <__cxa_atexit@plt+0x1a70ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1b4828 <__cxa_atexit@plt+0x1a84dc> │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1b343c <__cxa_atexit@plt+0x1a70f0> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1b3440 <__cxa_atexit@plt+0x1a70f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1b4810 <__cxa_atexit@plt+0x1a84c4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b4820 <__cxa_atexit@plt+0x1a84d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - tsteq r5, ip, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b48a8 <__cxa_atexit@plt+0x1a855c> │ │ │ │ - ldr r8, [pc, #96] @ 1b48b4 <__cxa_atexit@plt+0x1a8568> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1b48b8 <__cxa_atexit@plt+0x1a856c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1b48bc <__cxa_atexit@plt+0x1a8570> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - smlawteq r6, r4, fp, r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0x0126a038 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + ldrdeq sl, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126a014 │ │ │ │ + qsubeq sl, r4, r6 │ │ │ │ + tsteq r5, r4, lsl #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b48f8 <__cxa_atexit@plt+0x1a85ac> │ │ │ │ - ldr r8, [pc, #36] @ 1b4900 <__cxa_atexit@plt+0x1a85b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 1b4904 <__cxa_atexit@plt+0x1a85b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ - smlawbeq r6, r8, sl, r8 │ │ │ │ - tsteq r5, ip, lsl #1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b4984 <__cxa_atexit@plt+0x1a8638> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b498c <__cxa_atexit@plt+0x1a8640> │ │ │ │ - ldr r2, [pc, #96] @ 1b49a0 <__cxa_atexit@plt+0x1a8654> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 1b49a4 <__cxa_atexit@plt+0x1a8658> │ │ │ │ + bhi 1b3498 <__cxa_atexit@plt+0x1a714c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b34a0 <__cxa_atexit@plt+0x1a7154> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - ldr r2, [pc, #64] @ 1b49a8 <__cxa_atexit@plt+0x1a865c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r2, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1b49ac <__cxa_atexit@plt+0x1a8660> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b34a4 <__cxa_atexit@plt+0x1a7158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1b4994 <__cxa_atexit@plt+0x1a8648> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01268a28 │ │ │ │ - @ instruction: 0x01268a44 │ │ │ │ - @ instruction: 0x0126906c │ │ │ │ - tsteq r5, r4, ror #31 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b4a38 <__cxa_atexit@plt+0x1a86ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b4a40 <__cxa_atexit@plt+0x1a86f4> │ │ │ │ - ldr r2, [pc, #108] @ 1b4a54 <__cxa_atexit@plt+0x1a8708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 1b4a58 <__cxa_atexit@plt+0x1a870c> │ │ │ │ + strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126a534 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b34dc <__cxa_atexit@plt+0x1a7190> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b34e4 <__cxa_atexit@plt+0x1a7198> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r2, [pc, #64] @ 1b4a5c <__cxa_atexit@plt+0x1a8710> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r2, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1b4a60 <__cxa_atexit@plt+0x1a8714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1b4a48 <__cxa_atexit@plt+0x1a86fc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - smlawbeq r6, r0, r9, r8 │ │ │ │ - @ instruction: 0x01268990 │ │ │ │ - @ instruction: 0x01268fb8 │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b4af0 <__cxa_atexit@plt+0x1a87a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b4af8 <__cxa_atexit@plt+0x1a87ac> │ │ │ │ - ldr lr, [pc, #112] @ 1b4b0c <__cxa_atexit@plt+0x1a87c0> │ │ │ │ + @ instruction: 0x01269ea4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b3570 <__cxa_atexit@plt+0x1a7224> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b357c <__cxa_atexit@plt+0x1a7230> │ │ │ │ + ldr lr, [pc, #116] @ 1b358c <__cxa_atexit@plt+0x1a7240> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #108] @ 1b4b10 <__cxa_atexit@plt+0x1a87c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - ldr r2, [pc, #64] @ 1b4b14 <__cxa_atexit@plt+0x1a87c8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1b3590 <__cxa_atexit@plt+0x1a7244> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1b3594 <__cxa_atexit@plt+0x1a7248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r2, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1b4b18 <__cxa_atexit@plt+0x1a87cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub sl, r6, #27 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1b4b00 <__cxa_atexit@plt+0x1a87b4> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1b3598 <__cxa_atexit@plt+0x1a724c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1b359c <__cxa_atexit@plt+0x1a7250> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - smlawteq r6, ip, r8, r8 │ │ │ │ - ldrdeq r8, [r6, -r8]! @ │ │ │ │ - @ instruction: 0x01268f00 │ │ │ │ - tsteq r5, r0, lsl #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b4bd0 <__cxa_atexit@plt+0x1a8884> │ │ │ │ - ldr r7, [pc, #180] @ 1b4bf4 <__cxa_atexit@plt+0x1a88a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ands r2, sl, #3 │ │ │ │ - beq 1b4bb8 <__cxa_atexit@plt+0x1a886c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1b4bc8 <__cxa_atexit@plt+0x1a887c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b4be0 <__cxa_atexit@plt+0x1a8894> │ │ │ │ - ldr r2, [pc, #136] @ 1b4bfc <__cxa_atexit@plt+0x1a88b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - ldr r3, [sl, #15] │ │ │ │ - ldr r8, [pc, #116] @ 1b4c00 <__cxa_atexit@plt+0x1a88b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r3, [r9, #24] │ │ │ │ - add r8, r8, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, lr │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r8, sl │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #32] @ 1b4bf8 <__cxa_atexit@plt+0x1a88ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01150eb8 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - tsteq r5, ip, asr #28 │ │ │ │ - @ instruction: 0x01150d9c │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x01269e4c │ │ │ │ + strdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0x01269e38 │ │ │ │ + @ instruction: 0x01269e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r6, r8, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne 1b4c84 <__cxa_atexit@plt+0x1a8938> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b4c90 <__cxa_atexit@plt+0x1a8944> │ │ │ │ - ldr r3, [pc, #96] @ 1b4ca0 <__cxa_atexit@plt+0x1a8954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr lr, [pc, #76] @ 1b4ca4 <__cxa_atexit@plt+0x1a8958> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - tsteq r5, r0, lsl #27 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b4ce0 <__cxa_atexit@plt+0x1a8994> │ │ │ │ + bhi 1b35d4 <__cxa_atexit@plt+0x1a7288> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b4ce8 <__cxa_atexit@plt+0x1a899c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b35dc <__cxa_atexit@plt+0x1a7290> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012686a0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + @ instruction: 0x01269dac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b3660 <__cxa_atexit@plt+0x1a7314> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b366c <__cxa_atexit@plt+0x1a7320> │ │ │ │ + ldr lr, [pc, #104] @ 1b367c <__cxa_atexit@plt+0x1a7330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1b3680 <__cxa_atexit@plt+0x1a7334> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1b3684 <__cxa_atexit@plt+0x1a7338> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1b3688 <__cxa_atexit@plt+0x1a733c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01269e14 │ │ │ │ + @ instruction: 0x01269d58 │ │ │ │ + @ instruction: 0x01269d98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b4d64 <__cxa_atexit@plt+0x1a8a18> │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #80] @ 1b4d70 <__cxa_atexit@plt+0x1a8a24> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b3704 <__cxa_atexit@plt+0x1a73b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b3710 <__cxa_atexit@plt+0x1a73c4> │ │ │ │ + ldr lr, [pc, #100] @ 1b3720 <__cxa_atexit@plt+0x1a73d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1b3724 <__cxa_atexit@plt+0x1a73d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1b3728 <__cxa_atexit@plt+0x1a73dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ 1b4d74 <__cxa_atexit@plt+0x1a8a28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r1, r3, #32 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1b4d58 <__cxa_atexit@plt+0x1a8a0c> │ │ │ │ - mov r7, r2 │ │ │ │ - b 1b4d80 <__cxa_atexit@plt+0x1a8a34> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x01269ca8 │ │ │ │ + @ instruction: 0x01269d44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b3760 <__cxa_atexit@plt+0x1a7414> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b3768 <__cxa_atexit@plt+0x1a741c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01268650 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 1b4e28 <__cxa_atexit@plt+0x1a8adc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0x01269c20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b37f0 <__cxa_atexit@plt+0x1a74a4> │ │ │ │ + ldr lr, [pc, #108] @ 1b37f8 <__cxa_atexit@plt+0x1a74ac> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b37d8 <__cxa_atexit@plt+0x1a748c> │ │ │ │ + ldr r3, [pc, #64] @ 1b37fc <__cxa_atexit@plt+0x1a74b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b4dfc <__cxa_atexit@plt+0x1a8ab0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b4e18 <__cxa_atexit@plt+0x1a8acc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1b4e04 <__cxa_atexit@plt+0x1a8ab8> │ │ │ │ - ldr r7, [pc, #104] @ 1b4e2c <__cxa_atexit@plt+0x1a8ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #80] @ 1b4e30 <__cxa_atexit@plt+0x1a8ae4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + beq 1b37e8 <__cxa_atexit@plt+0x1a749c> │ │ │ │ + b 1b3840 <__cxa_atexit@plt+0x1a74f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1b3834 <__cxa_atexit@plt+0x1a74e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b382c <__cxa_atexit@plt+0x1a74e0> │ │ │ │ + b 1b3840 <__cxa_atexit@plt+0x1a74f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x01268678 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b38cc <__cxa_atexit@plt+0x1a7580> │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b4eb0 <__cxa_atexit@plt+0x1a8b64> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1b4e9c <__cxa_atexit@plt+0x1a8b50> │ │ │ │ - ldr r7, [pc, #92] @ 1b4ec0 <__cxa_atexit@plt+0x1a8b74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #68] @ 1b4ec4 <__cxa_atexit@plt+0x1a8b78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b3930 <__cxa_atexit@plt+0x1a75e4> │ │ │ │ + ldr lr, [pc, #232] @ 1b3964 <__cxa_atexit@plt+0x1a7618> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1b3968 <__cxa_atexit@plt+0x1a761c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1b396c <__cxa_atexit@plt+0x1a7620> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1b3970 <__cxa_atexit@plt+0x1a7624> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bx r0 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1b3944 <__cxa_atexit@plt+0x1a75f8> │ │ │ │ + ldr r1, [pc, #120] @ 1b3958 <__cxa_atexit@plt+0x1a760c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1b395c <__cxa_atexit@plt+0x1a7610> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1b3960 <__cxa_atexit@plt+0x1a7614> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - ldrdeq r8, [r6, -r8]! @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b4f44 <__cxa_atexit@plt+0x1a8bf8> │ │ │ │ - ldr r2, [pc, #124] @ 1b4f60 <__cxa_atexit@plt+0x1a8c14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 1b4f64 <__cxa_atexit@plt+0x1a8c18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b4f38 <__cxa_atexit@plt+0x1a8bec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1b4f4c <__cxa_atexit@plt+0x1a8c00> │ │ │ │ - ldr r3, [pc, #76] @ 1b4f68 <__cxa_atexit@plt+0x1a8c1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawbeq r6, r0, r4, r8 │ │ │ │ - @ instruction: 0x01268490 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b4fa8 <__cxa_atexit@plt+0x1a8c5c> │ │ │ │ - ldr r2, [pc, #36] @ 1b4fb4 <__cxa_atexit@plt+0x1a8c68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126841c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0x01269b18 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01269bb8 │ │ │ │ + strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x01269b34 │ │ │ │ + @ instruction: 0x01151c94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b507c <__cxa_atexit@plt+0x1a8d30> │ │ │ │ - ldr r2, [pc, #196] @ 1b509c <__cxa_atexit@plt+0x1a8d50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b506c <__cxa_atexit@plt+0x1a8d20> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1b5084 <__cxa_atexit@plt+0x1a8d38> │ │ │ │ - ldr r7, [pc, #148] @ 1b50a0 <__cxa_atexit@plt+0x1a8d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmda r5, {r0, r1, r7, ip} │ │ │ │ - ldr r9, [pc, #124] @ 1b50a4 <__cxa_atexit@plt+0x1a8d58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ 1b50a8 <__cxa_atexit@plt+0x1a8d5c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bhi 1b39b8 <__cxa_atexit@plt+0x1a766c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b39c0 <__cxa_atexit@plt+0x1a7674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b39c4 <__cxa_atexit@plt+0x1a7678> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x012689b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b5138 <__cxa_atexit@plt+0x1a8dec> │ │ │ │ - ldr lr, [pc, #116] @ 1b5144 <__cxa_atexit@plt+0x1a8df8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 1b5148 <__cxa_atexit@plt+0x1a8dfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 1b514c <__cxa_atexit@plt+0x1a8e00> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x012688ec │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldrdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x0126a018 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b51b0 <__cxa_atexit@plt+0x1a8e64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b51b8 <__cxa_atexit@plt+0x1a8e6c> │ │ │ │ - ldr r5, [pc, #80] @ 1b51d4 <__cxa_atexit@plt+0x1a8e88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ 1b51d8 <__cxa_atexit@plt+0x1a8e8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1b51dc <__cxa_atexit@plt+0x1a8e90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r9} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r7] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1b51c0 <__cxa_atexit@plt+0x1a8e74> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b51d0 <__cxa_atexit@plt+0x1a8e84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x011508d0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x011501d4 │ │ │ │ - tsteq r5, r4, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 1b5234 <__cxa_atexit@plt+0x1a8ee8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1b5218 <__cxa_atexit@plt+0x1a8ecc> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1b5224 <__cxa_atexit@plt+0x1a8ed8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1b5238 <__cxa_atexit@plt+0x1a8eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, r0, ror #3 │ │ │ │ - tsteq r5, r8, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 1b5264 <__cxa_atexit@plt+0x1a8f18> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x011501b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b52b0 <__cxa_atexit@plt+0x1a8f64> │ │ │ │ + bhi 1b39fc <__cxa_atexit@plt+0x1a76b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b52b8 <__cxa_atexit@plt+0x1a8f6c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b3a04 <__cxa_atexit@plt+0x1a76b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r6, -r0]! │ │ │ │ + smlawbeq r6, r4, r9, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b3a90 <__cxa_atexit@plt+0x1a7744> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b3a9c <__cxa_atexit@plt+0x1a7750> │ │ │ │ + ldr lr, [pc, #116] @ 1b3aac <__cxa_atexit@plt+0x1a7760> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1b3ab0 <__cxa_atexit@plt+0x1a7764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1b3ab4 <__cxa_atexit@plt+0x1a7768> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1b3ab8 <__cxa_atexit@plt+0x1a776c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1b3abc <__cxa_atexit@plt+0x1a7770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x0126992c │ │ │ │ + ldrdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0x01269918 │ │ │ │ + @ instruction: 0x0126995c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b52f0 <__cxa_atexit@plt+0x1a8fa4> │ │ │ │ + bhi 1b3af4 <__cxa_atexit@plt+0x1a77a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b52f8 <__cxa_atexit@plt+0x1a8fac> │ │ │ │ + ldr r1, [pc, #24] @ 1b3afc <__cxa_atexit@plt+0x1a77b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01268090 │ │ │ │ + smlawbeq r6, ip, r8, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b5360 <__cxa_atexit@plt+0x1a9014> │ │ │ │ + bhi 1b3b80 <__cxa_atexit@plt+0x1a7834> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b536c <__cxa_atexit@plt+0x1a9020> │ │ │ │ - ldr lr, [pc, #76] @ 1b537c <__cxa_atexit@plt+0x1a9030> │ │ │ │ + bcc 1b3b8c <__cxa_atexit@plt+0x1a7840> │ │ │ │ + ldr lr, [pc, #104] @ 1b3b9c <__cxa_atexit@plt+0x1a7850> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1b5380 <__cxa_atexit@plt+0x1a9034> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1b3ba0 <__cxa_atexit@plt+0x1a7854> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r5, [pc, #76] @ 1b3ba4 <__cxa_atexit@plt+0x1a7858> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1b3ba8 <__cxa_atexit@plt+0x1a785c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r8, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq r8, [r6, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b53f0 <__cxa_atexit@plt+0x1a90a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b53fc <__cxa_atexit@plt+0x1a90b0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1b540c <__cxa_atexit@plt+0x1a90c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1b5410 <__cxa_atexit@plt+0x1a90c4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01268060 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + strdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x01269838 │ │ │ │ + @ instruction: 0x01269878 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b5494 <__cxa_atexit@plt+0x1a9148> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b3c24 <__cxa_atexit@plt+0x1a78d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b54a0 <__cxa_atexit@plt+0x1a9154> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #92] @ 1b54b0 <__cxa_atexit@plt+0x1a9164> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #80] @ 1b54b4 <__cxa_atexit@plt+0x1a9168> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ + bcc 1b3c30 <__cxa_atexit@plt+0x1a78e4> │ │ │ │ + ldr lr, [pc, #100] @ 1b3c40 <__cxa_atexit@plt+0x1a78f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1b3c44 <__cxa_atexit@plt+0x1a78f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1b3c48 <__cxa_atexit@plt+0x1a78fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ 1b54b8 <__cxa_atexit@plt+0x1a916c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r6, -r8]! │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - tsteq r5, r8, asr #11 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b550c <__cxa_atexit@plt+0x1a91c0> │ │ │ │ - ldr r3, [pc, #60] @ 1b5524 <__cxa_atexit@plt+0x1a91d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 1b5528 <__cxa_atexit@plt+0x1a91dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - ldr r7, [pc, #24] @ 1b552c <__cxa_atexit@plt+0x1a91e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01150594 │ │ │ │ - tsteq r5, ip, ror r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b55d0 <__cxa_atexit@plt+0x1a9284> │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r7, r6, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b55f0 <__cxa_atexit@plt+0x1a92a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b55f8 <__cxa_atexit@plt+0x1a92ac> │ │ │ │ - ldr r2, [pc, #180] @ 1b5638 <__cxa_atexit@plt+0x1a92ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 1b563c <__cxa_atexit@plt+0x1a92f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #172] @ 1b5640 <__cxa_atexit@plt+0x1a92f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #168] @ 1b5644 <__cxa_atexit@plt+0x1a92f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #160] @ 1b5648 <__cxa_atexit@plt+0x1a92fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - add r0, r2, #2 │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - ldr r7, [pc, #92] @ 1b5634 <__cxa_atexit@plt+0x1a92e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1b5600 <__cxa_atexit@plt+0x1a92b4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 1b5628 <__cxa_atexit@plt+0x1a92dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 1b562c <__cxa_atexit@plt+0x1a92e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 1b5630 <__cxa_atexit@plt+0x1a92e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x011504b0 │ │ │ │ - tstpeq r4, ip, lsl lr @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01267d6c │ │ │ │ - @ instruction: 0x011504d8 │ │ │ │ - tstpeq r4, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0114fe9c │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x01267ea0 │ │ │ │ - ldrdeq r7, [r6, -ip]! │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + smlawbeq r6, r8, r7, r9 │ │ │ │ + @ instruction: 0x01269824 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5684 <__cxa_atexit@plt+0x1a9338> │ │ │ │ + bhi 1b3c80 <__cxa_atexit@plt+0x1a7934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b568c <__cxa_atexit@plt+0x1a9340> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b3c88 <__cxa_atexit@plt+0x1a793c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r6, -ip]! │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0x01269700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b56f8 <__cxa_atexit@plt+0x1a93ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b5704 <__cxa_atexit@plt+0x1a93b8> │ │ │ │ - ldr r2, [pc, #84] @ 1b5714 <__cxa_atexit@plt+0x1a93c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1b5718 <__cxa_atexit@plt+0x1a93cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + bhi 1b3d10 <__cxa_atexit@plt+0x1a79c4> │ │ │ │ + ldr lr, [pc, #108] @ 1b3d18 <__cxa_atexit@plt+0x1a79cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b3cf8 <__cxa_atexit@plt+0x1a79ac> │ │ │ │ + ldr r3, [pc, #64] @ 1b3d1c <__cxa_atexit@plt+0x1a79d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b3d08 <__cxa_atexit@plt+0x1a79bc> │ │ │ │ + b 1b3d60 <__cxa_atexit@plt+0x1a7a14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1b3d54 <__cxa_atexit@plt+0x1a7a08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b3d4c <__cxa_atexit@plt+0x1a7a00> │ │ │ │ + b 1b3d60 <__cxa_atexit@plt+0x1a7a14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b3dec <__cxa_atexit@plt+0x1a7aa0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b3e50 <__cxa_atexit@plt+0x1a7b04> │ │ │ │ + ldr lr, [pc, #232] @ 1b3e84 <__cxa_atexit@plt+0x1a7b38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1b3e88 <__cxa_atexit@plt+0x1a7b3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1b3e8c <__cxa_atexit@plt+0x1a7b40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1b3e90 <__cxa_atexit@plt+0x1a7b44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1b3e64 <__cxa_atexit@plt+0x1a7b18> │ │ │ │ + ldr r1, [pc, #120] @ 1b3e78 <__cxa_atexit@plt+0x1a7b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1b3e7c <__cxa_atexit@plt+0x1a7b30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1b3e80 <__cxa_atexit@plt+0x1a7b34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + strdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01269698 │ │ │ │ + ldrdeq r9, [r6, -r4]! │ │ │ │ + @ instruction: 0x01269614 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b3ee0 <__cxa_atexit@plt+0x1a7b94> │ │ │ │ + ldr r2, [pc, #56] @ 1b3ee8 <__cxa_atexit@plt+0x1a7b9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b3eec <__cxa_atexit@plt+0x1a7ba0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b3ef0 <__cxa_atexit@plt+0x1a7ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ + @ instruction: 0x012694b4 │ │ │ │ + @ instruction: 0x01269574 │ │ │ │ + tsteq r5, r4, lsl r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b3fa4 <__cxa_atexit@plt+0x1a7c58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b3fb0 <__cxa_atexit@plt+0x1a7c64> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 1b3fc0 <__cxa_atexit@plt+0x1a7c74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 1b3fc4 <__cxa_atexit@plt+0x1a7c78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ 1b3fc8 <__cxa_atexit@plt+0x1a7c7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #96] @ 1b3fcc <__cxa_atexit@plt+0x1a7c80> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #92] @ 1b3fd0 <__cxa_atexit@plt+0x1a7c84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01267ca8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + @ instruction: 0x01269444 │ │ │ │ + ldrdeq r9, [r6, -ip]! │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + tsteq r5, r0, lsl sl │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b40ac <__cxa_atexit@plt+0x1a7d60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #68 @ 0x44 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 1b40b4 <__cxa_atexit@plt+0x1a7d68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #192] @ 1b40c8 <__cxa_atexit@plt+0x1a7d7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + sub r0, ip, #39 @ 0x27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #152] @ 1b40cc <__cxa_atexit@plt+0x1a7d80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #144] @ 1b40d0 <__cxa_atexit@plt+0x1a7d84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + sub r0, ip, #63 @ 0x3f │ │ │ │ + ldr sl, [pc, #116] @ 1b40d4 <__cxa_atexit@plt+0x1a7d88> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b5770 <__cxa_atexit@plt+0x1a9424> │ │ │ │ - ldr r2, [pc, #60] @ 1b5780 <__cxa_atexit@plt+0x1a9434> │ │ │ │ + ldr r1, [pc, #100] @ 1b40d8 <__cxa_atexit@plt+0x1a7d8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #80] @ 1b40dc <__cxa_atexit@plt+0x1a7d90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, ip │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov ip, r6 │ │ │ │ + b 1b40bc <__cxa_atexit@plt+0x1a7d70> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - tsteq r5, r0, lsl #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0x01269368 │ │ │ │ + strdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + @ instruction: 0x0126934c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + tsteq r5, r0, lsr #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1b41d8 <__cxa_atexit@plt+0x1a7e8c> │ │ │ │ + ldr lr, [pc, #244] @ 1b41f8 <__cxa_atexit@plt+0x1a7eac> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr r9, [pc, #232] @ 1b41fc <__cxa_atexit@plt+0x1a7eb0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b41cc <__cxa_atexit@plt+0x1a7e80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 1b41e4 <__cxa_atexit@plt+0x1a7e98> │ │ │ │ + ldr r8, [pc, #180] @ 1b4200 <__cxa_atexit@plt+0x1a7eb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #176] @ 1b4204 <__cxa_atexit@plt+0x1a7eb8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r1, lr, #43 @ 0x2b │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r9, [pc, #136] @ 1b4208 <__cxa_atexit@plt+0x1a7ebc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #36]! @ 0x24 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r1, [pc, #92] @ 1b420c <__cxa_atexit@plt+0x1a7ec0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + mov r6, lr │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, lr │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x0126925c │ │ │ │ + @ instruction: 0xffffedf0 │ │ │ │ + ldrdeq r9, [r6, -r8]! │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffff0a4 │ │ │ │ + @ instruction: 0x011517f0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 1b42b4 <__cxa_atexit@plt+0x1a7f68> │ │ │ │ + ldr r8, [pc, #144] @ 1b42c4 <__cxa_atexit@plt+0x1a7f78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #140] @ 1b42c8 <__cxa_atexit@plt+0x1a7f7c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r9, lr, #43 @ 0x2b │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #100] @ 1b42cc <__cxa_atexit@plt+0x1a7f80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [pc, #56] @ 1b42d0 <__cxa_atexit@plt+0x1a7f84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + mov r6, lr │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xffffed08 │ │ │ │ + strdeq r9, [r6, -r0]! │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xffffefbc │ │ │ │ + tsteq r5, r8, lsr #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b57f8 <__cxa_atexit@plt+0x1a94ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b5800 <__cxa_atexit@plt+0x1a94b4> │ │ │ │ - ldr r1, [pc, #96] @ 1b581c <__cxa_atexit@plt+0x1a94d0> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b4328 <__cxa_atexit@plt+0x1a7fdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b4330 <__cxa_atexit@plt+0x1a7fe4> │ │ │ │ + ldr r1, [pc, #64] @ 1b434c <__cxa_atexit@plt+0x1a8000> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 1b5820 <__cxa_atexit@plt+0x1a94d4> │ │ │ │ + ldr r0, [pc, #60] @ 1b4350 <__cxa_atexit@plt+0x1a8004> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #88] @ 1b5824 <__cxa_atexit@plt+0x1a94d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1b4338 <__cxa_atexit@plt+0x1a7fec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1b4348 <__cxa_atexit@plt+0x1a7ffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x011516d8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffea78 │ │ │ │ + tsteq r5, ip, lsr #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b43d0 <__cxa_atexit@plt+0x1a8084> │ │ │ │ + ldr r8, [pc, #96] @ 1b43dc <__cxa_atexit@plt+0x1a8090> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1b43e0 <__cxa_atexit@plt+0x1a8094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1b43e4 <__cxa_atexit@plt+0x1a8098> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b 1b5808 <__cxa_atexit@plt+0x1a94bc> │ │ │ │ - mov r7, #12 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffea48 │ │ │ │ + @ instruction: 0x0126909c │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b4484 <__cxa_atexit@plt+0x1a8138> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc 1b448c <__cxa_atexit@plt+0x1a8140> │ │ │ │ + ldr r3, [pc, #156] @ 1b44b4 <__cxa_atexit@plt+0x1a8168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #152] @ 1b44b8 <__cxa_atexit@plt+0x1a816c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + sub r0, ip, #31 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, #104] @ 1b44bc <__cxa_atexit@plt+0x1a8170> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r5, [pc, #84] @ 1b44c0 <__cxa_atexit@plt+0x1a8174> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov ip, r6 │ │ │ │ + b 1b4494 <__cxa_atexit@plt+0x1a8148> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b5818 <__cxa_atexit@plt+0x1a94cc> │ │ │ │ + ldr r7, [pc, #20] @ 1b44b0 <__cxa_atexit@plt+0x1a8164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r1, sl} │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr #5 │ │ │ │ - tstpeq r4, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01267c70 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + tsteq r5, r4, lsl #11 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0126900c │ │ │ │ + andeq r0, r0, r8, ror #13 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + tsteq r5, r0, lsr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5874 <__cxa_atexit@plt+0x1a9528> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b587c <__cxa_atexit@plt+0x1a9530> │ │ │ │ + bhi 1b4508 <__cxa_atexit@plt+0x1a81bc> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b4510 <__cxa_atexit@plt+0x1a81c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b4514 <__cxa_atexit@plt+0x1a81c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267b0c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + smlawbeq r6, r4, lr, r8 │ │ │ │ + ldrdeq r9, [r6, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b454c <__cxa_atexit@plt+0x1a8200> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b4554 <__cxa_atexit@plt+0x1a8208> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01268e34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b58cc <__cxa_atexit@plt+0x1a9580> │ │ │ │ - ldr r2, [pc, #52] @ 1b58dc <__cxa_atexit@plt+0x1a9590> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b45bc <__cxa_atexit@plt+0x1a8270> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b45c8 <__cxa_atexit@plt+0x1a827c> │ │ │ │ + ldr lr, [pc, #76] @ 1b45d8 <__cxa_atexit@plt+0x1a828c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1b45dc <__cxa_atexit@plt+0x1a8290> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r3, #20 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, r4, lsr #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b5938 <__cxa_atexit@plt+0x1a95ec> │ │ │ │ - ldr r2, [pc, #68] @ 1b5950 <__cxa_atexit@plt+0x1a9604> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 1b5954 <__cxa_atexit@plt+0x1a9608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - stmib r7, {r1, r9} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - ldr r7, [pc, #24] @ 1b5958 <__cxa_atexit@plt+0x1a960c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01268ea0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b464c <__cxa_atexit@plt+0x1a8300> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b4658 <__cxa_atexit@plt+0x1a830c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1b4668 <__cxa_atexit@plt+0x1a831c> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1b466c <__cxa_atexit@plt+0x1a8320> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - tsteq r5, r0, lsl #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01268e04 │ │ │ │ + tsteq r5, r8, ror #6 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b46d8 <__cxa_atexit@plt+0x1a838c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b46e4 <__cxa_atexit@plt+0x1a8398> │ │ │ │ + ldr r1, [pc, #80] @ 1b46f4 <__cxa_atexit@plt+0x1a83a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1b46f8 <__cxa_atexit@plt+0x1a83ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1b46fc <__cxa_atexit@plt+0x1a83b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r6, ip, ip, r8 │ │ │ │ + strdeq r8, [r6, -r4]! │ │ │ │ + strdeq r9, [r6, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5994 <__cxa_atexit@plt+0x1a9648> │ │ │ │ + bhi 1b4734 <__cxa_atexit@plt+0x1a83e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b599c <__cxa_atexit@plt+0x1a9650> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b473c <__cxa_atexit@plt+0x1a83f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012679ec │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0x01268c4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b59e8 <__cxa_atexit@plt+0x1a969c> │ │ │ │ - ldr r2, [pc, #48] @ 1b59f8 <__cxa_atexit@plt+0x1a96ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b47a4 <__cxa_atexit@plt+0x1a8458> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b47b0 <__cxa_atexit@plt+0x1a8464> │ │ │ │ + ldr lr, [pc, #76] @ 1b47c0 <__cxa_atexit@plt+0x1a8474> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1b47c4 <__cxa_atexit@plt+0x1a8478> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01268cb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b4834 <__cxa_atexit@plt+0x1a84e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b4840 <__cxa_atexit@plt+0x1a84f4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1b4850 <__cxa_atexit@plt+0x1a8504> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1b4854 <__cxa_atexit@plt+0x1a8508> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01268c1c │ │ │ │ + @ instruction: 0x01150db0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b489c <__cxa_atexit@plt+0x1a8550> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b48a4 <__cxa_atexit@plt+0x1a8558> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b48a8 <__cxa_atexit@plt+0x1a855c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r8, [r6, -r0]! │ │ │ │ + @ instruction: 0x01269134 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b48e0 <__cxa_atexit@plt+0x1a8594> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b48e8 <__cxa_atexit@plt+0x1a859c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01268aa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b4950 <__cxa_atexit@plt+0x1a8604> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b495c <__cxa_atexit@plt+0x1a8610> │ │ │ │ + ldr lr, [pc, #76] @ 1b496c <__cxa_atexit@plt+0x1a8620> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1b4970 <__cxa_atexit@plt+0x1a8624> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - tsteq r5, r8, lsl #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01268b0c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b49e0 <__cxa_atexit@plt+0x1a8694> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b49ec <__cxa_atexit@plt+0x1a86a0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1b49fc <__cxa_atexit@plt+0x1a86b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1b4a00 <__cxa_atexit@plt+0x1a86b4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01268a70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b4a50 <__cxa_atexit@plt+0x1a8704> │ │ │ │ + ldr r2, [pc, #56] @ 1b4a58 <__cxa_atexit@plt+0x1a870c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b4a5c <__cxa_atexit@plt+0x1a8710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b4a60 <__cxa_atexit@plt+0x1a8714> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r5, ip, ror #23 │ │ │ │ + @ instruction: 0x01268944 │ │ │ │ + @ instruction: 0x01268a04 │ │ │ │ + tsteq r5, r4, lsr #23 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b4b04 <__cxa_atexit@plt+0x1a87b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r1, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1b5a44 <__cxa_atexit@plt+0x1a96f8> │ │ │ │ - ldr r3, [pc, #52] @ 1b5a60 <__cxa_atexit@plt+0x1a9714> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1b5a64 <__cxa_atexit@plt+0x1a9718> │ │ │ │ + bcc 1b4b10 <__cxa_atexit@plt+0x1a87c4> │ │ │ │ + ldr lr, [pc, #136] @ 1b4b20 <__cxa_atexit@plt+0x1a87d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #128] @ 1b4b24 <__cxa_atexit@plt+0x1a87d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #100] @ 1b4b28 <__cxa_atexit@plt+0x1a87dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 1b4b30 <__cxa_atexit@plt+0x1a87e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - ldr r7, [pc, #28] @ 1b5a68 <__cxa_atexit@plt+0x1a971c> │ │ │ │ + str r8, [r1, #36] @ 0x24 │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + add r2, r1, #8 │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r1, [r1, #24] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + smlawteq r6, ip, r8, r8 │ │ │ │ + @ instruction: 0x01268968 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x01150eb0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b4be4 <__cxa_atexit@plt+0x1a8898> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b4bf0 <__cxa_atexit@plt+0x1a88a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 1b4c00 <__cxa_atexit@plt+0x1a88b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 1b4c04 <__cxa_atexit@plt+0x1a88b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ 1b4c08 <__cxa_atexit@plt+0x1a88bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r8, [r0, #36] @ 0x24 │ │ │ │ + str r3, [r0, #40] @ 0x28 │ │ │ │ + str r1, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #88] @ 1b4c0c <__cxa_atexit@plt+0x1a88c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #84] @ 1b4c10 <__cxa_atexit@plt+0x1a88c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01268804 │ │ │ │ + @ instruction: 0x0126889c │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + tsteq r5, r0, ror #27 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b4cbc <__cxa_atexit@plt+0x1a8970> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 1b4cc4 <__cxa_atexit@plt+0x1a8978> │ │ │ │ + ldr r3, [pc, #156] @ 1b4cec <__cxa_atexit@plt+0x1a89a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #152] @ 1b4cf0 <__cxa_atexit@plt+0x1a89a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, ip, #31 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [pc, #104] @ 1b4cf4 <__cxa_atexit@plt+0x1a89a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #28]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r5, [pc, #84] @ 1b4cf8 <__cxa_atexit@plt+0x1a89ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov ip, r6 │ │ │ │ + b 1b4ccc <__cxa_atexit@plt+0x1a8980> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1b4ce8 <__cxa_atexit@plt+0x1a899c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0114f9f0 │ │ │ │ - tsteq r5, ip, ror r0 │ │ │ │ + tsteq r5, ip, asr #26 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + ldrdeq r8, [r6, -r4]! │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + tsteq r5, r8, lsl sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b4d44 <__cxa_atexit@plt+0x1a89f8> │ │ │ │ + ldr r7, [pc, #52] @ 1b4d54 <__cxa_atexit@plt+0x1a8a08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1b4d38 <__cxa_atexit@plt+0x1a89ec> │ │ │ │ + mov r7, sl │ │ │ │ + b 1b4d68 <__cxa_atexit@plt+0x1a8a1c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1b4d58 <__cxa_atexit@plt+0x1a8a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01150cdc │ │ │ │ + @ instruction: 0x01150cbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #232] @ 1b4e64 <__cxa_atexit@plt+0x1a8b18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b4e24 <__cxa_atexit@plt+0x1a8ad8> │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + ldm r5, {r0, r8, r9} │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b4e30 <__cxa_atexit@plt+0x1a8ae4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b4e38 <__cxa_atexit@plt+0x1a8aec> │ │ │ │ + ldr sl, [pc, #168] @ 1b4e6c <__cxa_atexit@plt+0x1a8b20> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #164] @ 1b4e70 <__cxa_atexit@plt+0x1a8b24> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #160] @ 1b4e74 <__cxa_atexit@plt+0x1a8b28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #156] @ 1b4e78 <__cxa_atexit@plt+0x1a8b2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r3, #31 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + stm r1, {r7, r8, r9} │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + mov r0, r6 │ │ │ │ + str ip, [r0, #28]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 1b4e40 <__cxa_atexit@plt+0x1a8af4> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #32] @ 1b4e68 <__cxa_atexit@plt+0x1a8b1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + str r8, [r5] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x01150bd8 │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffff6f8 │ │ │ │ + @ instruction: 0x01268650 │ │ │ │ + @ instruction: 0x01150b9c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr lr, [r2, #4] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b4f2c <__cxa_atexit@plt+0x1a8be0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #52 @ 0x34 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 1b4f34 <__cxa_atexit@plt+0x1a8be8> │ │ │ │ + ldr ip, [pc, #156] @ 1b4f5c <__cxa_atexit@plt+0x1a8c10> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #152] @ 1b4f60 <__cxa_atexit@plt+0x1a8c14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + sub r9, sl, #31 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, #108] @ 1b4f64 <__cxa_atexit@plt+0x1a8c18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r5, [pc, #88] @ 1b4f68 <__cxa_atexit@plt+0x1a8c1c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov sl, r6 │ │ │ │ + b 1b4f3c <__cxa_atexit@plt+0x1a8bf0> │ │ │ │ + mov r0, #52 @ 0x34 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 1b4f58 <__cxa_atexit@plt+0x1a8c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r7, r8, lr} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01150adc │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + @ instruction: 0x01268564 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5a9c <__cxa_atexit@plt+0x1a9750> │ │ │ │ + bhi 1b4f9c <__cxa_atexit@plt+0x1a8c50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1b5aa4 <__cxa_atexit@plt+0x1a9758> │ │ │ │ + ldr r2, [pc, #24] @ 1b4fa4 <__cxa_atexit@plt+0x1a8c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012678e4 │ │ │ │ + @ instruction: 0x012683e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5b50 <__cxa_atexit@plt+0x1a9804> │ │ │ │ - ldr r3, [pc, #144] @ 1b5b58 <__cxa_atexit@plt+0x1a980c> │ │ │ │ + bhi 1b5050 <__cxa_atexit@plt+0x1a8d04> │ │ │ │ + ldr r3, [pc, #144] @ 1b5058 <__cxa_atexit@plt+0x1a8d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b5b20 <__cxa_atexit@plt+0x1a97d4> │ │ │ │ - ldr r1, [pc, #112] @ 1b5b5c <__cxa_atexit@plt+0x1a9810> │ │ │ │ + beq 1b5020 <__cxa_atexit@plt+0x1a8cd4> │ │ │ │ + ldr r1, [pc, #112] @ 1b505c <__cxa_atexit@plt+0x1a8d10> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1b5b30 <__cxa_atexit@plt+0x1a97e4> │ │ │ │ + beq 1b5030 <__cxa_atexit@plt+0x1a8ce4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1b5b48 <__cxa_atexit@plt+0x1a97fc> │ │ │ │ + bne 1b5048 <__cxa_atexit@plt+0x1a8cfc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1b5b60 <__cxa_atexit@plt+0x1a9814> │ │ │ │ + ldr r3, [pc, #40] @ 1b5060 <__cxa_atexit@plt+0x1a8d14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01267904 │ │ │ │ + @ instruction: 0x01268404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1b5bd0 <__cxa_atexit@plt+0x1a9884> │ │ │ │ + ldr r2, [pc, #84] @ 1b50d0 <__cxa_atexit@plt+0x1a8d84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1b5ba8 <__cxa_atexit@plt+0x1a985c> │ │ │ │ + beq 1b50a8 <__cxa_atexit@plt+0x1a8d5c> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1b5bc4 <__cxa_atexit@plt+0x1a9878> │ │ │ │ + bne 1b50c4 <__cxa_atexit@plt+0x1a8d78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1b5bd4 <__cxa_atexit@plt+0x1a9888> │ │ │ │ + ldr r3, [pc, #24] @ 1b50d4 <__cxa_atexit@plt+0x1a8d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlawbeq r6, r0, r8, r7 │ │ │ │ + smlawbeq r6, r0, r3, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b5c08 <__cxa_atexit@plt+0x1a98bc> │ │ │ │ - ldr r3, [pc, #32] @ 1b5c14 <__cxa_atexit@plt+0x1a98c8> │ │ │ │ + bne 1b5108 <__cxa_atexit@plt+0x1a8dbc> │ │ │ │ + ldr r3, [pc, #32] @ 1b5114 <__cxa_atexit@plt+0x1a8dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x01267848 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b5c84 <__cxa_atexit@plt+0x1a9938> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b5c90 <__cxa_atexit@plt+0x1a9944> │ │ │ │ - ldr r1, [pc, #84] @ 1b5ca0 <__cxa_atexit@plt+0x1a9954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 1b5ca4 <__cxa_atexit@plt+0x1a9958> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 1b5ca8 <__cxa_atexit@plt+0x1a995c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01267740 │ │ │ │ - smlawbeq r6, r0, r7, r7 │ │ │ │ - smlawteq r6, ip, r7, r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x01268348 │ │ │ │ + @ instruction: 0x011508dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5ce4 <__cxa_atexit@plt+0x1a9998> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b5cec <__cxa_atexit@plt+0x1a99a0> │ │ │ │ + bhi 1b515c <__cxa_atexit@plt+0x1a8e10> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b5164 <__cxa_atexit@plt+0x1a8e18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b5168 <__cxa_atexit@plt+0x1a8e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126769c │ │ │ │ + @ instruction: 0x01268230 │ │ │ │ + @ instruction: 0x0126887c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5d24 <__cxa_atexit@plt+0x1a99d8> │ │ │ │ + bhi 1b51a0 <__cxa_atexit@plt+0x1a8e54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b5d2c <__cxa_atexit@plt+0x1a99e0> │ │ │ │ + ldr r1, [pc, #24] @ 1b51a8 <__cxa_atexit@plt+0x1a8e5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126765c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x012681e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b5db8 <__cxa_atexit@plt+0x1a9a6c> │ │ │ │ + bhi 1b522c <__cxa_atexit@plt+0x1a8ee0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b5dc4 <__cxa_atexit@plt+0x1a9a78> │ │ │ │ - ldr lr, [pc, #116] @ 1b5dd4 <__cxa_atexit@plt+0x1a9a88> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 1b5238 <__cxa_atexit@plt+0x1a8eec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1b5dd8 <__cxa_atexit@plt+0x1a9a8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 1b5248 <__cxa_atexit@plt+0x1a8efc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1b5ddc <__cxa_atexit@plt+0x1a9a90> │ │ │ │ + ldr sl, [pc, #72] @ 1b524c <__cxa_atexit@plt+0x1a8f00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1b5250 <__cxa_atexit@plt+0x1a8f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1b5de0 <__cxa_atexit@plt+0x1a9a94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1b5de4 <__cxa_atexit@plt+0x1a9a98> │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1b5254 <__cxa_atexit@plt+0x1a8f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01267604 │ │ │ │ - @ instruction: 0x012676b0 │ │ │ │ - strdeq r7, [r6, -r0]! │ │ │ │ - @ instruction: 0x01267634 │ │ │ │ + @ instruction: 0x01268190 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x01268230 │ │ │ │ + smlawteq r6, r0, r1, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5e1c <__cxa_atexit@plt+0x1a9ad0> │ │ │ │ + bhi 1b528c <__cxa_atexit@plt+0x1a8f40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b5e24 <__cxa_atexit@plt+0x1a9ad8> │ │ │ │ + ldr r1, [pc, #24] @ 1b5294 <__cxa_atexit@plt+0x1a8f48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267564 │ │ │ │ + strdeq r8, [r6, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b5ea8 <__cxa_atexit@plt+0x1a9b5c> │ │ │ │ + bhi 1b5318 <__cxa_atexit@plt+0x1a8fcc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b5eb4 <__cxa_atexit@plt+0x1a9b68> │ │ │ │ - ldr lr, [pc, #104] @ 1b5ec4 <__cxa_atexit@plt+0x1a9b78> │ │ │ │ + bcc 1b5324 <__cxa_atexit@plt+0x1a8fd8> │ │ │ │ + ldr lr, [pc, #104] @ 1b5334 <__cxa_atexit@plt+0x1a8fe8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1b5ec8 <__cxa_atexit@plt+0x1a9b7c> │ │ │ │ + ldr r0, [pc, #88] @ 1b5338 <__cxa_atexit@plt+0x1a8fec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1b5ecc <__cxa_atexit@plt+0x1a9b80> │ │ │ │ + ldr r5, [pc, #76] @ 1b533c <__cxa_atexit@plt+0x1a8ff0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1b5ed0 <__cxa_atexit@plt+0x1a9b84> │ │ │ │ + ldr r1, [pc, #68] @ 1b5340 <__cxa_atexit@plt+0x1a8ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -435932,39 +435192,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlawteq r6, ip, r5, r7 │ │ │ │ - @ instruction: 0x01267510 │ │ │ │ - @ instruction: 0x01267550 │ │ │ │ + @ instruction: 0x0126815c │ │ │ │ + @ instruction: 0x012680a0 │ │ │ │ + @ instruction: 0x012680e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b5f4c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ + bhi 1b53bc <__cxa_atexit@plt+0x1a9070> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b5f58 <__cxa_atexit@plt+0x1a9c0c> │ │ │ │ - ldr lr, [pc, #100] @ 1b5f68 <__cxa_atexit@plt+0x1a9c1c> │ │ │ │ + bcc 1b53c8 <__cxa_atexit@plt+0x1a907c> │ │ │ │ + ldr lr, [pc, #100] @ 1b53d8 <__cxa_atexit@plt+0x1a908c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1b5f6c <__cxa_atexit@plt+0x1a9c20> │ │ │ │ + ldr r0, [pc, #92] @ 1b53dc <__cxa_atexit@plt+0x1a9090> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1b5f70 <__cxa_atexit@plt+0x1a9c24> │ │ │ │ + ldr r2, [pc, #64] @ 1b53e0 <__cxa_atexit@plt+0x1a9094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -435973,578 +435233,523 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01267460 │ │ │ │ - strdeq r7, [r6, -ip]! │ │ │ │ + strdeq r7, [r6, -r0]! │ │ │ │ + smlawbeq r6, ip, r0, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b54b8 <__cxa_atexit@plt+0x1a916c> │ │ │ │ + ldr lr, [pc, #212] @ 1b54d8 <__cxa_atexit@plt+0x1a918c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b54a8 <__cxa_atexit@plt+0x1a915c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1b54c0 <__cxa_atexit@plt+0x1a9174> │ │ │ │ + ldr lr, [pc, #152] @ 1b54dc <__cxa_atexit@plt+0x1a9190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1b54e0 <__cxa_atexit@plt+0x1a9194> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1b54e4 <__cxa_atexit@plt+0x1a9198> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + ldrdeq r7, [r6, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b556c <__cxa_atexit@plt+0x1a9220> │ │ │ │ + ldr lr, [pc, #108] @ 1b5578 <__cxa_atexit@plt+0x1a922c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1b557c <__cxa_atexit@plt+0x1a9230> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1b5580 <__cxa_atexit@plt+0x1a9234> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0x01267f10 │ │ │ │ + tsteq r5, r4, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b55c8 <__cxa_atexit@plt+0x1a927c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b55d0 <__cxa_atexit@plt+0x1a9284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b55d4 <__cxa_atexit@plt+0x1a9288> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r6, r4, sp, r7 │ │ │ │ + @ instruction: 0x01268404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b5fa8 <__cxa_atexit@plt+0x1a9c5c> │ │ │ │ + bhi 1b560c <__cxa_atexit@plt+0x1a92c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b5fb0 <__cxa_atexit@plt+0x1a9c64> │ │ │ │ + ldr r1, [pc, #24] @ 1b5614 <__cxa_atexit@plt+0x1a92c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r6, -r8]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01267d74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b6038 <__cxa_atexit@plt+0x1a9cec> │ │ │ │ - ldr lr, [pc, #108] @ 1b6040 <__cxa_atexit@plt+0x1a9cf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b6020 <__cxa_atexit@plt+0x1a9cd4> │ │ │ │ - ldr r3, [pc, #64] @ 1b6044 <__cxa_atexit@plt+0x1a9cf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b6030 <__cxa_atexit@plt+0x1a9ce4> │ │ │ │ - b 1b6088 <__cxa_atexit@plt+0x1a9d3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b5698 <__cxa_atexit@plt+0x1a934c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b56a4 <__cxa_atexit@plt+0x1a9358> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 1b56b4 <__cxa_atexit@plt+0x1a9368> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 1b56b8 <__cxa_atexit@plt+0x1a936c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1b56bc <__cxa_atexit@plt+0x1a9370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1b56c0 <__cxa_atexit@plt+0x1a9374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1b607c <__cxa_atexit@plt+0x1a9d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b6074 <__cxa_atexit@plt+0x1a9d28> │ │ │ │ - b 1b6088 <__cxa_atexit@plt+0x1a9d3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01267d24 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + smlawteq r6, r4, sp, r7 │ │ │ │ + @ instruction: 0x01267d54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b56f8 <__cxa_atexit@plt+0x1a93ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b5700 <__cxa_atexit@plt+0x1a93b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ + smlawbeq r6, r8, ip, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b5784 <__cxa_atexit@plt+0x1a9438> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1b6114 <__cxa_atexit@plt+0x1a9dc8> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b6178 <__cxa_atexit@plt+0x1a9e2c> │ │ │ │ - ldr lr, [pc, #232] @ 1b61ac <__cxa_atexit@plt+0x1a9e60> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b5790 <__cxa_atexit@plt+0x1a9444> │ │ │ │ + ldr lr, [pc, #104] @ 1b57a0 <__cxa_atexit@plt+0x1a9454> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1b61b0 <__cxa_atexit@plt+0x1a9e64> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1b57a4 <__cxa_atexit@plt+0x1a9458> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1b61b4 <__cxa_atexit@plt+0x1a9e68> │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1b57a8 <__cxa_atexit@plt+0x1a945c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1b61b8 <__cxa_atexit@plt+0x1a9e6c> │ │ │ │ + ldr r1, [pc, #68] @ 1b57ac <__cxa_atexit@plt+0x1a9460> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ + mov r8, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1b618c <__cxa_atexit@plt+0x1a9e40> │ │ │ │ - ldr r1, [pc, #120] @ 1b61a0 <__cxa_atexit@plt+0x1a9e54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1b61a4 <__cxa_atexit@plt+0x1a9e58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1b61a8 <__cxa_atexit@plt+0x1a9e5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - ldrdeq r7, [r6, -r0]! │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01267370 │ │ │ │ - @ instruction: 0x012672ac │ │ │ │ - @ instruction: 0x012672ec │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1b624c <__cxa_atexit@plt+0x1a9f00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b6258 <__cxa_atexit@plt+0x1a9f0c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ 1b6268 <__cxa_atexit@plt+0x1a9f1c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ 1b626c <__cxa_atexit@plt+0x1a9f20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ 1b6270 <__cxa_atexit@plt+0x1a9f24> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01267224 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - tstpeq r4, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strdeq r7, [r6, -r0]! │ │ │ │ + @ instruction: 0x01267c34 │ │ │ │ + @ instruction: 0x01267c74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b62f0 <__cxa_atexit@plt+0x1a9fa4> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b5828 <__cxa_atexit@plt+0x1a94dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b62f8 <__cxa_atexit@plt+0x1a9fac> │ │ │ │ - ldr lr, [pc, #96] @ 1b630c <__cxa_atexit@plt+0x1a9fc0> │ │ │ │ + bcc 1b5834 <__cxa_atexit@plt+0x1a94e8> │ │ │ │ + ldr lr, [pc, #100] @ 1b5844 <__cxa_atexit@plt+0x1a94f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 1b6310 <__cxa_atexit@plt+0x1a9fc4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1b5848 <__cxa_atexit@plt+0x1a94fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ 1b6314 <__cxa_atexit@plt+0x1a9fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b 1b4b2c <__cxa_atexit@plt+0x1a87e0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1b6300 <__cxa_atexit@plt+0x1a9fb4> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - strheq r7, [r6, -ip]! │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - tstpeq r4, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b636c <__cxa_atexit@plt+0x1aa020> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b6374 <__cxa_atexit@plt+0x1aa028> │ │ │ │ - ldr r1, [pc, #64] @ 1b6390 <__cxa_atexit@plt+0x1aa044> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1b6394 <__cxa_atexit@plt+0x1aa048> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1b584c <__cxa_atexit@plt+0x1a9500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1b637c <__cxa_atexit@plt+0x1aa030> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b638c <__cxa_atexit@plt+0x1aa040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, ip, asr #14 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - @ instruction: 0x0114f6f0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b6414 <__cxa_atexit@plt+0x1aa0c8> │ │ │ │ - ldr r8, [pc, #96] @ 1b6420 <__cxa_atexit@plt+0x1aa0d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1b6424 <__cxa_atexit@plt+0x1aa0d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1b6428 <__cxa_atexit@plt+0x1aa0dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - qsubeq r7, r8, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b645c <__cxa_atexit@plt+0x1aa110> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1b6464 <__cxa_atexit@plt+0x1aa118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266f24 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + smlawbeq r6, r4, fp, r7 │ │ │ │ + @ instruction: 0x01267c20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b6510 <__cxa_atexit@plt+0x1aa1c4> │ │ │ │ - ldr r3, [pc, #144] @ 1b6518 <__cxa_atexit@plt+0x1aa1cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ + bhi 1b5924 <__cxa_atexit@plt+0x1a95d8> │ │ │ │ + ldr lr, [pc, #212] @ 1b5944 <__cxa_atexit@plt+0x1a95f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b64e0 <__cxa_atexit@plt+0x1aa194> │ │ │ │ - ldr r1, [pc, #112] @ 1b651c <__cxa_atexit@plt+0x1aa1d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 1b5914 <__cxa_atexit@plt+0x1a95c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1b592c <__cxa_atexit@plt+0x1a95e0> │ │ │ │ + ldr lr, [pc, #152] @ 1b5948 <__cxa_atexit@plt+0x1a95fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1b594c <__cxa_atexit@plt+0x1a9600> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1b5950 <__cxa_atexit@plt+0x1a9604> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1b64f0 <__cxa_atexit@plt+0x1aa1a4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1b6508 <__cxa_atexit@plt+0x1aa1bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1b6520 <__cxa_atexit@plt+0x1aa1d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01266f44 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1b6590 <__cxa_atexit@plt+0x1aa244> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b6568 <__cxa_atexit@plt+0x1aa21c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b6584 <__cxa_atexit@plt+0x1aa238> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1b6594 <__cxa_atexit@plt+0x1aa248> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - smlawteq r6, r0, lr, r6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x01267b6c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b65c8 <__cxa_atexit@plt+0x1aa27c> │ │ │ │ - ldr r3, [pc, #32] @ 1b65d4 <__cxa_atexit@plt+0x1aa288> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b59d8 <__cxa_atexit@plt+0x1a968c> │ │ │ │ + ldr lr, [pc, #108] @ 1b59e4 <__cxa_atexit@plt+0x1a9698> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1b59e8 <__cxa_atexit@plt+0x1a969c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1b59ec <__cxa_atexit@plt+0x1a96a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - smlawbeq r6, r8, lr, r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b6644 <__cxa_atexit@plt+0x1aa2f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b6650 <__cxa_atexit@plt+0x1aa304> │ │ │ │ - ldr r1, [pc, #84] @ 1b6660 <__cxa_atexit@plt+0x1aa314> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 1b6664 <__cxa_atexit@plt+0x1aa318> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 1b6668 <__cxa_atexit@plt+0x1aa31c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r6, r0, sp, r6 │ │ │ │ - smlawteq r6, r0, sp, r6 │ │ │ │ - @ instruction: 0x01266e0c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0x01267aa4 │ │ │ │ + tstpeq r4, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b66a4 <__cxa_atexit@plt+0x1aa358> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b66ac <__cxa_atexit@plt+0x1aa360> │ │ │ │ + bhi 1b5a34 <__cxa_atexit@plt+0x1a96e8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b5a3c <__cxa_atexit@plt+0x1a96f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b5a40 <__cxa_atexit@plt+0x1a96f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r6, -ip]! │ │ │ │ + @ instruction: 0x01267958 │ │ │ │ + @ instruction: 0x01267f9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b66e4 <__cxa_atexit@plt+0x1aa398> │ │ │ │ + bhi 1b5a78 <__cxa_atexit@plt+0x1a972c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b66ec <__cxa_atexit@plt+0x1aa3a0> │ │ │ │ + ldr r1, [pc, #24] @ 1b5a80 <__cxa_atexit@plt+0x1a9734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266c9c │ │ │ │ + @ instruction: 0x01267908 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b6770 <__cxa_atexit@plt+0x1aa424> │ │ │ │ + bhi 1b5b04 <__cxa_atexit@plt+0x1a97b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b677c <__cxa_atexit@plt+0x1aa430> │ │ │ │ + bcc 1b5b10 <__cxa_atexit@plt+0x1a97c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1b678c <__cxa_atexit@plt+0x1aa440> │ │ │ │ + ldr r1, [pc, #104] @ 1b5b20 <__cxa_atexit@plt+0x1a97d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1b6790 <__cxa_atexit@plt+0x1aa444> │ │ │ │ + ldr sl, [pc, #72] @ 1b5b24 <__cxa_atexit@plt+0x1a97d8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1b6794 <__cxa_atexit@plt+0x1aa448> │ │ │ │ + ldr r2, [pc, #68] @ 1b5b28 <__cxa_atexit@plt+0x1a97dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1b6798 <__cxa_atexit@plt+0x1aa44c> │ │ │ │ + ldr r2, [pc, #56] @ 1b5b2c <__cxa_atexit@plt+0x1a97e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266c4c │ │ │ │ + @ instruction: 0x012678b8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01266cec │ │ │ │ - @ instruction: 0x01266c7c │ │ │ │ + @ instruction: 0x01267958 │ │ │ │ + @ instruction: 0x012678e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b67d0 <__cxa_atexit@plt+0x1aa484> │ │ │ │ + bhi 1b5b64 <__cxa_atexit@plt+0x1a9818> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b67d8 <__cxa_atexit@plt+0x1aa48c> │ │ │ │ + ldr r1, [pc, #24] @ 1b5b6c <__cxa_atexit@plt+0x1a9820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266bb0 │ │ │ │ + @ instruction: 0x0126781c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b685c <__cxa_atexit@plt+0x1aa510> │ │ │ │ + bhi 1b5bf0 <__cxa_atexit@plt+0x1a98a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b6868 <__cxa_atexit@plt+0x1aa51c> │ │ │ │ - ldr lr, [pc, #104] @ 1b6878 <__cxa_atexit@plt+0x1aa52c> │ │ │ │ + bcc 1b5bfc <__cxa_atexit@plt+0x1a98b0> │ │ │ │ + ldr lr, [pc, #104] @ 1b5c0c <__cxa_atexit@plt+0x1a98c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1b687c <__cxa_atexit@plt+0x1aa530> │ │ │ │ + ldr r0, [pc, #88] @ 1b5c10 <__cxa_atexit@plt+0x1a98c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1b6880 <__cxa_atexit@plt+0x1aa534> │ │ │ │ + ldr r5, [pc, #76] @ 1b5c14 <__cxa_atexit@plt+0x1a98c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1b6884 <__cxa_atexit@plt+0x1aa538> │ │ │ │ + ldr r1, [pc, #68] @ 1b5c18 <__cxa_atexit@plt+0x1a98cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -436553,39 +435758,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01266c18 │ │ │ │ - @ instruction: 0x01266b5c │ │ │ │ - @ instruction: 0x01266b9c │ │ │ │ + smlawbeq r6, r4, r8, r7 │ │ │ │ + smlawteq r6, r8, r7, r7 │ │ │ │ + @ instruction: 0x01267808 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b6900 <__cxa_atexit@plt+0x1aa5b4> │ │ │ │ + bhi 1b5c94 <__cxa_atexit@plt+0x1a9948> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b690c <__cxa_atexit@plt+0x1aa5c0> │ │ │ │ - ldr lr, [pc, #100] @ 1b691c <__cxa_atexit@plt+0x1aa5d0> │ │ │ │ + bcc 1b5ca0 <__cxa_atexit@plt+0x1a9954> │ │ │ │ + ldr lr, [pc, #100] @ 1b5cb0 <__cxa_atexit@plt+0x1a9964> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1b6920 <__cxa_atexit@plt+0x1aa5d4> │ │ │ │ + ldr r0, [pc, #92] @ 1b5cb4 <__cxa_atexit@plt+0x1a9968> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1b6924 <__cxa_atexit@plt+0x1aa5d8> │ │ │ │ + ldr r2, [pc, #64] @ 1b5cb8 <__cxa_atexit@plt+0x1a996c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -436594,43 +435799,43 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01266aac │ │ │ │ - @ instruction: 0x01266b48 │ │ │ │ + @ instruction: 0x01267718 │ │ │ │ + @ instruction: 0x012677b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b69fc <__cxa_atexit@plt+0x1aa6b0> │ │ │ │ - ldr lr, [pc, #212] @ 1b6a1c <__cxa_atexit@plt+0x1aa6d0> │ │ │ │ + bhi 1b5d90 <__cxa_atexit@plt+0x1a9a44> │ │ │ │ + ldr lr, [pc, #212] @ 1b5db0 <__cxa_atexit@plt+0x1a9a64> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b69ec <__cxa_atexit@plt+0x1aa6a0> │ │ │ │ + beq 1b5d80 <__cxa_atexit@plt+0x1a9a34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ cmp r2, sl │ │ │ │ - bcc 1b6a04 <__cxa_atexit@plt+0x1aa6b8> │ │ │ │ - ldr lr, [pc, #152] @ 1b6a20 <__cxa_atexit@plt+0x1aa6d4> │ │ │ │ + bcc 1b5d98 <__cxa_atexit@plt+0x1a9a4c> │ │ │ │ + ldr lr, [pc, #152] @ 1b5db4 <__cxa_atexit@plt+0x1a9a68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1b6a24 <__cxa_atexit@plt+0x1aa6d8> │ │ │ │ + ldr r9, [pc, #148] @ 1b5db8 <__cxa_atexit@plt+0x1a9a6c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1b6a28 <__cxa_atexit@plt+0x1aa6dc> │ │ │ │ + ldr r3, [pc, #144] @ 1b5dbc <__cxa_atexit@plt+0x1a9a70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr ip, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -436660,27 +435865,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x01266a94 │ │ │ │ + @ instruction: 0x01267700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b6ab0 <__cxa_atexit@plt+0x1aa764> │ │ │ │ - ldr lr, [pc, #108] @ 1b6abc <__cxa_atexit@plt+0x1aa770> │ │ │ │ + bcc 1b5e44 <__cxa_atexit@plt+0x1a9af8> │ │ │ │ + ldr lr, [pc, #108] @ 1b5e50 <__cxa_atexit@plt+0x1a9b04> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1b6ac0 <__cxa_atexit@plt+0x1aa774> │ │ │ │ + ldr r8, [pc, #104] @ 1b5e54 <__cxa_atexit@plt+0x1a9b08> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1b6ac4 <__cxa_atexit@plt+0x1aa778> │ │ │ │ + ldr r9, [pc, #100] @ 1b5e58 <__cxa_atexit@plt+0x1a9b0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -436699,148 +435904,333 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - smlawteq r6, ip, r9, r6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1b6b58 <__cxa_atexit@plt+0x1aa80c> │ │ │ │ + @ instruction: 0x01267638 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b5ea8 <__cxa_atexit@plt+0x1a9b5c> │ │ │ │ + ldr r2, [pc, #56] @ 1b5eb0 <__cxa_atexit@plt+0x1a9b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b5eb4 <__cxa_atexit@plt+0x1a9b68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b5eb8 <__cxa_atexit@plt+0x1a9b6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tstpeq r4, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012674ec │ │ │ │ + @ instruction: 0x012675ac │ │ │ │ + tstpeq r4, ip, asr #14 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b5f6c <__cxa_atexit@plt+0x1a9c20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b6b64 <__cxa_atexit@plt+0x1aa818> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ 1b6b74 <__cxa_atexit@plt+0x1aa828> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ 1b6b78 <__cxa_atexit@plt+0x1aa82c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ 1b6b7c <__cxa_atexit@plt+0x1aa830> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ + bcc 1b5f78 <__cxa_atexit@plt+0x1a9c2c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 1b5f88 <__cxa_atexit@plt+0x1a9c3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 1b5f8c <__cxa_atexit@plt+0x1a9c40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ 1b5f90 <__cxa_atexit@plt+0x1a9c44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #96] @ 1b5f94 <__cxa_atexit@plt+0x1a9c48> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #92] @ 1b5f98 <__cxa_atexit@plt+0x1a9c4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + mov r5, r9 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266918 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - tsteq r4, r8, asr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0126747c │ │ │ │ + @ instruction: 0x01267514 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + tstpeq r4, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b6bfc <__cxa_atexit@plt+0x1aa8b0> │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b6074 <__cxa_atexit@plt+0x1a9d28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b6c04 <__cxa_atexit@plt+0x1aa8b8> │ │ │ │ - ldr lr, [pc, #96] @ 1b6c18 <__cxa_atexit@plt+0x1aa8cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 1b6c1c <__cxa_atexit@plt+0x1aa8d0> │ │ │ │ + add ip, r6, #68 @ 0x44 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 1b607c <__cxa_atexit@plt+0x1a9d30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #192] @ 1b6090 <__cxa_atexit@plt+0x1a9d44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + sub r0, ip, #39 @ 0x27 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #152] @ 1b6094 <__cxa_atexit@plt+0x1a9d48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ 1b6c20 <__cxa_atexit@plt+0x1aa8d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1b6c0c <__cxa_atexit@plt+0x1aa8c0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #144] @ 1b6098 <__cxa_atexit@plt+0x1a9d4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + sub r0, ip, #63 @ 0x3f │ │ │ │ + ldr sl, [pc, #116] @ 1b609c <__cxa_atexit@plt+0x1a9d50> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [pc, #100] @ 1b60a0 <__cxa_atexit@plt+0x1a9d54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #80] @ 1b60a4 <__cxa_atexit@plt+0x1a9d58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, ip │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov ip, r6 │ │ │ │ + b 1b6084 <__cxa_atexit@plt+0x1a9d38> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x012667b0 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0x0114eeb0 │ │ │ │ + @ instruction: 0x012673a0 │ │ │ │ + @ instruction: 0x01267430 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + smlawbeq r6, r4, r3, r7 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + tstpeq r4, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1b61a0 <__cxa_atexit@plt+0x1a9e54> │ │ │ │ + ldr lr, [pc, #244] @ 1b61c0 <__cxa_atexit@plt+0x1a9e74> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr r9, [pc, #232] @ 1b61c4 <__cxa_atexit@plt+0x1a9e78> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b6194 <__cxa_atexit@plt+0x1a9e48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 1b61ac <__cxa_atexit@plt+0x1a9e60> │ │ │ │ + ldr r8, [pc, #180] @ 1b61c8 <__cxa_atexit@plt+0x1a9e7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #176] @ 1b61cc <__cxa_atexit@plt+0x1a9e80> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r1, lr, #43 @ 0x2b │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r9, [pc, #136] @ 1b61d0 <__cxa_atexit@plt+0x1a9e84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #36]! @ 0x24 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r1, [pc, #92] @ 1b61d4 <__cxa_atexit@plt+0x1a9e88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + mov r6, lr │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, lr │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x01267294 │ │ │ │ + @ instruction: 0xfffff00c │ │ │ │ + @ instruction: 0x01267310 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + tstpeq r4, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 1b627c <__cxa_atexit@plt+0x1a9f30> │ │ │ │ + ldr r8, [pc, #144] @ 1b628c <__cxa_atexit@plt+0x1a9f40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #140] @ 1b6290 <__cxa_atexit@plt+0x1a9f44> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r9, lr, #43 @ 0x2b │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ldr r9, [pc, #100] @ 1b6294 <__cxa_atexit@plt+0x1a9f48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [pc, #56] @ 1b6298 <__cxa_atexit@plt+0x1a9f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + mov r6, lr │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xffffef24 │ │ │ │ + @ instruction: 0x01267228 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffff18c │ │ │ │ + tstpeq r4, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b6c78 <__cxa_atexit@plt+0x1aa92c> │ │ │ │ + bhi 1b62f0 <__cxa_atexit@plt+0x1a9fa4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b6c80 <__cxa_atexit@plt+0x1aa934> │ │ │ │ - ldr r1, [pc, #64] @ 1b6c9c <__cxa_atexit@plt+0x1aa950> │ │ │ │ + bcc 1b62f8 <__cxa_atexit@plt+0x1a9fac> │ │ │ │ + ldr r1, [pc, #64] @ 1b6314 <__cxa_atexit@plt+0x1a9fc8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1b6ca0 <__cxa_atexit@plt+0x1aa954> │ │ │ │ + ldr r0, [pc, #60] @ 1b6318 <__cxa_atexit@plt+0x1a9fcc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1b6c88 <__cxa_atexit@plt+0x1aa93c> │ │ │ │ + b 1b6300 <__cxa_atexit@plt+0x1a9fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b6c98 <__cxa_atexit@plt+0x1aa94c> │ │ │ │ + ldr r7, [pc, #8] @ 1b6310 <__cxa_atexit@plt+0x1a9fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #28 │ │ │ │ + tstpeq r4, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ + @ instruction: 0xffffec94 │ │ │ │ + tstpeq r4, r4, ror #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b6d20 <__cxa_atexit@plt+0x1aa9d4> │ │ │ │ - ldr r8, [pc, #96] @ 1b6d2c <__cxa_atexit@plt+0x1aa9e0> │ │ │ │ + bcc 1b6398 <__cxa_atexit@plt+0x1aa04c> │ │ │ │ + ldr r8, [pc, #96] @ 1b63a4 <__cxa_atexit@plt+0x1aa058> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1b6d30 <__cxa_atexit@plt+0x1aa9e4> │ │ │ │ + ldr lr, [pc, #92] @ 1b63a8 <__cxa_atexit@plt+0x1aa05c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1b6d34 <__cxa_atexit@plt+0x1aa9e8> │ │ │ │ + ldr r9, [pc, #84] @ 1b63ac <__cxa_atexit@plt+0x1aa060> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -436853,1293 +436243,2005 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - @ instruction: 0x0126674c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffec64 │ │ │ │ + ldrdeq r7, [r6, -r4]! │ │ │ │ + mov r9, r6 │ │ │ │ + ldm r5, {r7, sl} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b6414 <__cxa_atexit@plt+0x1aa0c8> │ │ │ │ + ldr r8, [pc, #100] @ 1b6438 <__cxa_atexit@plt+0x1aa0ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #96] @ 1b643c <__cxa_atexit@plt+0x1aa0f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str sl, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r8, r9, #16 │ │ │ │ + stm r8, {r1, r2, r3} │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str r2, [r9, #40] @ 0x28 │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #28]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #36] @ 1b6440 <__cxa_atexit@plt+0x1aa0f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r7, sl} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + tstpeq r4, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0114f5b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b6d70 <__cxa_atexit@plt+0x1aaa24> │ │ │ │ - ldr r2, [pc, #36] @ 1b6d78 <__cxa_atexit@plt+0x1aaa2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1b6d7c <__cxa_atexit@plt+0x1aaa30> │ │ │ │ + bhi 1b6488 <__cxa_atexit@plt+0x1aa13c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b6490 <__cxa_atexit@plt+0x1aa144> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ + ldr r7, [pc, #28] @ 1b6494 <__cxa_atexit@plt+0x1aa148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr #13 │ │ │ │ - @ instruction: 0x01266614 │ │ │ │ - @ instruction: 0x0114ebf8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x01266f04 │ │ │ │ + @ instruction: 0x01267550 │ │ │ │ + tstpeq r4, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b6dec <__cxa_atexit@plt+0x1aaaa0> │ │ │ │ + bhi 1b64fc <__cxa_atexit@plt+0x1aa1b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b6df8 <__cxa_atexit@plt+0x1aaaac> │ │ │ │ - ldr r1, [pc, #84] @ 1b6e08 <__cxa_atexit@plt+0x1aaabc> │ │ │ │ + bcc 1b6508 <__cxa_atexit@plt+0x1aa1bc> │ │ │ │ + ldr r1, [pc, #76] @ 1b6518 <__cxa_atexit@plt+0x1aa1cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1b6e0c <__cxa_atexit@plt+0x1aaac0> │ │ │ │ + ldr r2, [pc, #72] @ 1b651c <__cxa_atexit@plt+0x1aa1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0x01266e9c │ │ │ │ + @ instruction: 0x0114f4b8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b6588 <__cxa_atexit@plt+0x1aa23c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b6594 <__cxa_atexit@plt+0x1aa248> │ │ │ │ + ldr r1, [pc, #80] @ 1b65a4 <__cxa_atexit@plt+0x1aa258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1b65a8 <__cxa_atexit@plt+0x1aa25c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1b65ac <__cxa_atexit@plt+0x1aa260> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01266e1c │ │ │ │ + @ instruction: 0x01266e44 │ │ │ │ + @ instruction: 0x01267448 │ │ │ │ + tstpeq r4, r0, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b6638 <__cxa_atexit@plt+0x1aa2ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b6640 <__cxa_atexit@plt+0x1aa2f4> │ │ │ │ + ldr lr, [pc, #108] @ 1b6654 <__cxa_atexit@plt+0x1aa308> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 1b6658 <__cxa_atexit@plt+0x1aa30c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr sl, [pc, #80] @ 1b665c <__cxa_atexit@plt+0x1aa310> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #32] │ │ │ │ + str r7, [r9, #36] @ 0x24 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1b6648 <__cxa_atexit@plt+0x1aa2fc> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + smlawbeq r6, r0, sp, r6 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r4, r8, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b66a4 <__cxa_atexit@plt+0x1aa358> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1b6e10 <__cxa_atexit@plt+0x1aaac4> │ │ │ │ + ldr r1, [pc, #36] @ 1b66ac <__cxa_atexit@plt+0x1aa360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b66b0 <__cxa_atexit@plt+0x1aa364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0x01266ce8 │ │ │ │ + @ instruction: 0x0126732c │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b6734 <__cxa_atexit@plt+0x1aa3e8> │ │ │ │ + ldr r7, [pc, #108] @ 1b6754 <__cxa_atexit@plt+0x1aa408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #104] @ 1b6758 <__cxa_atexit@plt+0x1aa40c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #32] @ 1b675c <__cxa_atexit@plt+0x1aa410> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012665b4 │ │ │ │ - @ instruction: 0x01266c08 │ │ │ │ - tsteq r4, ip, ror #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + tstpeq r4, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0114f2dc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b6ea4 <__cxa_atexit@plt+0x1aab58> │ │ │ │ - ldr r6, [pc, #144] @ 1b6ecc <__cxa_atexit@plt+0x1aab80> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1b6e90 <__cxa_atexit@plt+0x1aab44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b6eb8 <__cxa_atexit@plt+0x1aab6c> │ │ │ │ - ldr r2, [pc, #116] @ 1b6ed4 <__cxa_atexit@plt+0x1aab88> │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 1b6824 <__cxa_atexit@plt+0x1aa4d8> │ │ │ │ + ldr r2, [pc, #216] @ 1b6860 <__cxa_atexit@plt+0x1aa514> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ 1b6ed8 <__cxa_atexit@plt+0x1aab8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b6814 <__cxa_atexit@plt+0x1aa4c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r9, r6 │ │ │ │ + bcc 1b6838 <__cxa_atexit@plt+0x1aa4ec> │ │ │ │ + ldr r9, [pc, #148] @ 1b686c <__cxa_atexit@plt+0x1aa520> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #144] @ 1b6870 <__cxa_atexit@plt+0x1aa524> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r8, #28]! │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b6ed0 <__cxa_atexit@plt+0x1aab84> │ │ │ │ + ldr r7, [pc, #60] @ 1b6868 <__cxa_atexit@plt+0x1aa51c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r4, r4, lsr ip │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - tsteq r4, r0, lsl ip │ │ │ │ - tsteq r4, r8, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #36] @ 1b6864 <__cxa_atexit@plt+0x1aa518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + tstpeq r4, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + tstpeq r4, ip, asr #3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b6f34 <__cxa_atexit@plt+0x1aabe8> │ │ │ │ - ldr r3, [pc, #60] @ 1b6f40 <__cxa_atexit@plt+0x1aabf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ 1b6f44 <__cxa_atexit@plt+0x1aabf8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b6900 <__cxa_atexit@plt+0x1aa5b4> │ │ │ │ + ldr r8, [pc, #104] @ 1b6928 <__cxa_atexit@plt+0x1aa5dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr sl, [pc, #100] @ 1b692c <__cxa_atexit@plt+0x1aa5e0> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r3, [r9, #36] @ 0x24 │ │ │ │ + str r2, [r9, #40] @ 0x28 │ │ │ │ + str lr, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - tsteq r4, ip, ror #22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #28]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #40] @ 1b6930 <__cxa_atexit@plt+0x1aa5e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + tstpeq r4, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ + mov lr, fp │ │ │ │ + mov r7, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldm r5, {r3, r4, sl} │ │ │ │ + ldr r0, [fp, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1b69ec <__cxa_atexit@plt+0x1aa6a0> │ │ │ │ + ldr r0, [pc, #180] @ 1b6a10 <__cxa_atexit@plt+0x1aa6c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + ldr r8, [pc, #168] @ 1b6a14 <__cxa_atexit@plt+0x1aa6c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #164] @ 1b6a18 <__cxa_atexit@plt+0x1aa6cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add ip, r1, #1 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str lr, [sp] │ │ │ │ + sub lr, r6, #62 @ 0x3e │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r2, [pc, #140] @ 1b6a1c <__cxa_atexit@plt+0x1aa6d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #56]! @ 0x38 │ │ │ │ + str r4, [r7, #64] @ 0x40 │ │ │ │ + add r2, r7, #68 @ 0x44 │ │ │ │ + stm r2, {r3, r8, r9} │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [pc, #112] @ 1b6a20 <__cxa_atexit@plt+0x1aa6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #28]! │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ + str lr, [r7, #52] @ 0x34 │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1b6a24 <__cxa_atexit@plt+0x1aa6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r3, r4, sl} │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + ldr r0, [fp, #-8] │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01266a00 │ │ │ │ + @ instruction: 0x01266a10 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + tstpeq r4, ip, rrx @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, ip, asr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b6f80 <__cxa_atexit@plt+0x1aac34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b6f88 <__cxa_atexit@plt+0x1aac3c> │ │ │ │ + bhi 1b6a6c <__cxa_atexit@plt+0x1aa720> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b6a74 <__cxa_atexit@plt+0x1aa728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b6a78 <__cxa_atexit@plt+0x1aa72c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01266400 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b7004 <__cxa_atexit@plt+0x1aacb8> │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #80] @ 1b7010 <__cxa_atexit@plt+0x1aacc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ 1b7014 <__cxa_atexit@plt+0x1aacc8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r1, r3, #32 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1b6ff8 <__cxa_atexit@plt+0x1aacac> │ │ │ │ - mov r7, r2 │ │ │ │ - b 1b7020 <__cxa_atexit@plt+0x1aacd4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0x01266920 │ │ │ │ + @ instruction: 0x01266f6c │ │ │ │ + tsteq r4, ip, asr pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b6ae4 <__cxa_atexit@plt+0x1aa798> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b6af0 <__cxa_atexit@plt+0x1aa7a4> │ │ │ │ + ldr r1, [pc, #80] @ 1b6b00 <__cxa_atexit@plt+0x1aa7b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1b6b04 <__cxa_atexit@plt+0x1aa7b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1b6b08 <__cxa_atexit@plt+0x1aa7bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r6, r0, r8, r6 │ │ │ │ + @ instruction: 0x012668e8 │ │ │ │ + @ instruction: 0x01266eec │ │ │ │ + @ instruction: 0x0114eafc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b6b50 <__cxa_atexit@plt+0x1aa804> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b6b58 <__cxa_atexit@plt+0x1aa80c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b6b5c <__cxa_atexit@plt+0x1aa810> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012663b0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 1b70c8 <__cxa_atexit@plt+0x1aad7c> │ │ │ │ + @ instruction: 0x0126683c │ │ │ │ + smlawbeq r6, r0, lr, r6 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov lr, fp │ │ │ │ + mov r7, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b6c30 <__cxa_atexit@plt+0x1aa8e4> │ │ │ │ + ldr r3, [pc, #188] @ 1b6c58 <__cxa_atexit@plt+0x1aa90c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b709c <__cxa_atexit@plt+0x1aad50> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + ldr r4, [pc, #176] @ 1b6c5c <__cxa_atexit@plt+0x1aa910> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r1, [pc, #172] @ 1b6c60 <__cxa_atexit@plt+0x1aa914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add ip, r1, #1 │ │ │ │ + ldr r2, [r5] │ │ │ │ + sub r0, r6, #62 @ 0x3e │ │ │ │ + str lr, [sp] │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r1, [pc, #148] @ 1b6c64 <__cxa_atexit@plt+0x1aa918> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #56]! @ 0x38 │ │ │ │ + str r9, [r7, #64] @ 0x40 │ │ │ │ + str r8, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ + str lr, [r7, #76] @ 0x4c │ │ │ │ + str r3, [r7, #80] @ 0x50 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #116] @ 1b6c68 <__cxa_atexit@plt+0x1aa91c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #28]! │ │ │ │ + str r8, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r4, r7, ip} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1b6c6c <__cxa_atexit@plt+0x1aa920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [fp, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + smlawteq r6, r0, r7, r6 │ │ │ │ + ldrdeq r6, [r6, -r0]! │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ + tsteq r4, r4, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b6d78 <__cxa_atexit@plt+0x1aaa2c> │ │ │ │ + ldr r3, [pc, #280] @ 1b6dac <__cxa_atexit@plt+0x1aaa60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b6d68 <__cxa_atexit@plt+0x1aaa1c> │ │ │ │ + add lr, r9, #3 │ │ │ │ + ldm lr, {r8, ip, lr} │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1b70b8 <__cxa_atexit@plt+0x1aad6c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1b70a4 <__cxa_atexit@plt+0x1aad58> │ │ │ │ - ldr r7, [pc, #104] @ 1b70cc <__cxa_atexit@plt+0x1aad80> │ │ │ │ + bcc 1b6d88 <__cxa_atexit@plt+0x1aaa3c> │ │ │ │ + ldr r1, [pc, #240] @ 1b6db8 <__cxa_atexit@plt+0x1aaa6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r0, r3, #34 @ 0x22 │ │ │ │ + sub sl, r3, #62 @ 0x3e │ │ │ │ + ldr r1, [pc, #224] @ 1b6dbc <__cxa_atexit@plt+0x1aaa70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str fp, [sp] │ │ │ │ + add fp, r1, #1 │ │ │ │ + ldr r9, [pc, #212] @ 1b6dc0 <__cxa_atexit@plt+0x1aaa74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r1, [pc, #192] @ 1b6dc4 <__cxa_atexit@plt+0x1aaa78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r9, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r7, [pc, #160] @ 1b6dc8 <__cxa_atexit@plt+0x1aaa7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #80] @ 1b70d0 <__cxa_atexit@plt+0x1aad84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r0, #28]! │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #52] @ 1b6db4 <__cxa_atexit@plt+0x1aaa68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + ldr r7, [pc, #32] @ 1b6db0 <__cxa_atexit@plt+0x1aaa64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r8, lr} │ │ │ │ mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - ldrdeq r6, [r6, -r8]! │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b7150 <__cxa_atexit@plt+0x1aae04> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1b713c <__cxa_atexit@plt+0x1aadf0> │ │ │ │ - ldr r7, [pc, #92] @ 1b7160 <__cxa_atexit@plt+0x1aae14> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0x0114ecd0 │ │ │ │ + @ instruction: 0x0114ecf4 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0x012666a8 │ │ │ │ + smlawbeq r6, r0, r6, r6 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + tsteq r4, ip, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r1, r8, lr} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b6e98 <__cxa_atexit@plt+0x1aab4c> │ │ │ │ + ldr r7, [pc, #180] @ 1b6eb8 <__cxa_atexit@plt+0x1aab6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #68] @ 1b7164 <__cxa_atexit@plt+0x1aae18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #34 @ 0x22 │ │ │ │ + ldr ip, [pc, #160] @ 1b6ebc <__cxa_atexit@plt+0x1aab70> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub sl, r6, #62 @ 0x3e │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #148] @ 1b6ec0 <__cxa_atexit@plt+0x1aab74> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r0, [pc, #136] @ 1b6ec4 <__cxa_atexit@plt+0x1aab78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #56]! @ 0x38 │ │ │ │ + add r0, r3, #64 @ 0x40 │ │ │ │ + stm r0, {r1, r2, ip} │ │ │ │ + str r9, [r3, #76] @ 0x4c │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r0, [pc, #108] @ 1b6ec8 <__cxa_atexit@plt+0x1aab7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #28]! │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 1b6ecc <__cxa_atexit@plt+0x1aab80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0x01266550 │ │ │ │ + @ instruction: 0x01266558 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + tsteq r4, r0, asr #23 │ │ │ │ + mov r9, r6 │ │ │ │ + ldm r5, {r7, sl} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b6f34 <__cxa_atexit@plt+0x1aabe8> │ │ │ │ + ldr r8, [pc, #100] @ 1b6f58 <__cxa_atexit@plt+0x1aac0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #96] @ 1b6f5c <__cxa_atexit@plt+0x1aac10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str sl, [r9, #24] │ │ │ │ + str r7, [r9, #28] │ │ │ │ + add r1, r9, #32 │ │ │ │ + stm r1, {r0, r2, r3} │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ add r5, r5, #24 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #36] @ 1b6f60 <__cxa_atexit@plt+0x1aac14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r7, sl} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x01266338 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + tsteq r4, r0, asr #22 │ │ │ │ + @ instruction: 0x0114ea90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b71e4 <__cxa_atexit@plt+0x1aae98> │ │ │ │ - ldr r2, [pc, #124] @ 1b7200 <__cxa_atexit@plt+0x1aaeb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 1b7204 <__cxa_atexit@plt+0x1aaeb8> │ │ │ │ + bhi 1b6fa8 <__cxa_atexit@plt+0x1aac5c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b6fb0 <__cxa_atexit@plt+0x1aac64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b71d8 <__cxa_atexit@plt+0x1aae8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1b71ec <__cxa_atexit@plt+0x1aaea0> │ │ │ │ - ldr r3, [pc, #76] @ 1b7208 <__cxa_atexit@plt+0x1aaebc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b6fb4 <__cxa_atexit@plt+0x1aac68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x012663e4 │ │ │ │ + @ instruction: 0x01266a30 │ │ │ │ + tsteq r4, r0, lsr #20 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b7020 <__cxa_atexit@plt+0x1aacd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b702c <__cxa_atexit@plt+0x1aace0> │ │ │ │ + ldr r1, [pc, #80] @ 1b703c <__cxa_atexit@plt+0x1aacf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1b7040 <__cxa_atexit@plt+0x1aacf4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1b7044 <__cxa_atexit@plt+0x1aacf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x012661e0 │ │ │ │ - strdeq r6, [r6, -r0]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7248 <__cxa_atexit@plt+0x1aaefc> │ │ │ │ - ldr r2, [pc, #36] @ 1b7254 <__cxa_atexit@plt+0x1aaf08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0126617c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r6, r4, r3, r6 │ │ │ │ + @ instruction: 0x012663ac │ │ │ │ + @ instruction: 0x012669b0 │ │ │ │ + tsteq r4, r0, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b731c <__cxa_atexit@plt+0x1aafd0> │ │ │ │ - ldr r2, [pc, #196] @ 1b733c <__cxa_atexit@plt+0x1aaff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b730c <__cxa_atexit@plt+0x1aafc0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1b7324 <__cxa_atexit@plt+0x1aafd8> │ │ │ │ - ldr r7, [pc, #148] @ 1b7340 <__cxa_atexit@plt+0x1aaff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmda r5, {r0, r1, r7, ip} │ │ │ │ - ldr r9, [pc, #124] @ 1b7344 <__cxa_atexit@plt+0x1aaff8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ 1b7348 <__cxa_atexit@plt+0x1aaffc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 1b708c <__cxa_atexit@plt+0x1aad40> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b7094 <__cxa_atexit@plt+0x1aad48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b7098 <__cxa_atexit@plt+0x1aad4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x01266718 │ │ │ │ + @ instruction: 0x01266300 │ │ │ │ + @ instruction: 0x01266944 │ │ │ │ + tsteq r4, ip, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b7100 <__cxa_atexit@plt+0x1aadb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b710c <__cxa_atexit@plt+0x1aadc0> │ │ │ │ + ldr r1, [pc, #76] @ 1b711c <__cxa_atexit@plt+0x1aadd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 1b7120 <__cxa_atexit@plt+0x1aadd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0x01266298 │ │ │ │ + tsteq r4, r0, asr #17 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b71ac <__cxa_atexit@plt+0x1aae60> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b73d8 <__cxa_atexit@plt+0x1ab08c> │ │ │ │ - ldr lr, [pc, #116] @ 1b73e4 <__cxa_atexit@plt+0x1ab098> │ │ │ │ + bcc 1b71b4 <__cxa_atexit@plt+0x1aae68> │ │ │ │ + ldr lr, [pc, #108] @ 1b71c8 <__cxa_atexit@plt+0x1aae7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 1b73e8 <__cxa_atexit@plt+0x1ab09c> │ │ │ │ + ldr r1, [pc, #104] @ 1b71cc <__cxa_atexit@plt+0x1aae80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr sl, [pc, #80] @ 1b71d0 <__cxa_atexit@plt+0x1aae84> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r3, [r9, #28] │ │ │ │ + str r0, [r9, #32] │ │ │ │ + str r2, [r9, #36] @ 0x24 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1b71bc <__cxa_atexit@plt+0x1aae70> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0x0126620c │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b7254 <__cxa_atexit@plt+0x1aaf08> │ │ │ │ + ldr r7, [pc, #108] @ 1b7274 <__cxa_atexit@plt+0x1aaf28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #104] @ 1b7278 <__cxa_atexit@plt+0x1aaf2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 1b73ec <__cxa_atexit@plt+0x1ab0a0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #32] @ 1b727c <__cxa_atexit@plt+0x1aaf30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x0126664c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ + @ instruction: 0x0114e7f0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b7450 <__cxa_atexit@plt+0x1ab104> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7458 <__cxa_atexit@plt+0x1ab10c> │ │ │ │ - ldr r5, [pc, #80] @ 1b7474 <__cxa_atexit@plt+0x1ab128> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ 1b7478 <__cxa_atexit@plt+0x1ab12c> │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 1b7340 <__cxa_atexit@plt+0x1aaff4> │ │ │ │ + ldr r2, [pc, #212] @ 1b737c <__cxa_atexit@plt+0x1ab030> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1b747c <__cxa_atexit@plt+0x1ab130> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r9} │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b7330 <__cxa_atexit@plt+0x1aafe4> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r9, r6 │ │ │ │ + bcc 1b7354 <__cxa_atexit@plt+0x1ab008> │ │ │ │ + ldr r9, [pc, #148] @ 1b7388 <__cxa_atexit@plt+0x1ab03c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #144] @ 1b738c <__cxa_atexit@plt+0x1ab040> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r7] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r8, #16]! │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1b7460 <__cxa_atexit@plt+0x1ab114> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b7470 <__cxa_atexit@plt+0x1ab124> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1b7384 <__cxa_atexit@plt+0x1ab038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #13 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r4, lsr pc │ │ │ │ - tsteq r4, r4, lsl #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 1b74d4 <__cxa_atexit@plt+0x1ab188> │ │ │ │ + ldr r3, [pc, #36] @ 1b7380 <__cxa_atexit@plt+0x1ab034> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1b74b8 <__cxa_atexit@plt+0x1ab16c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1b74c4 <__cxa_atexit@plt+0x1ab178> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1b74d8 <__cxa_atexit@plt+0x1ab18c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r4, r0, asr #30 │ │ │ │ - tsteq r4, r8, lsr #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 1b7504 <__cxa_atexit@plt+0x1ab1b8> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - tsteq r4, r0, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r4, r0, lsr #14 │ │ │ │ + tsteq r4, ip, lsr r7 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + tsteq r4, r4, ror #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b741c <__cxa_atexit@plt+0x1ab0d0> │ │ │ │ + ldr r8, [pc, #104] @ 1b7444 <__cxa_atexit@plt+0x1ab0f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #100] @ 1b7448 <__cxa_atexit@plt+0x1ab0fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str r7, [r9, #28] │ │ │ │ + str r3, [r9, #32] │ │ │ │ + str r2, [r9, #36] @ 0x24 │ │ │ │ + str r1, [r9, #40] @ 0x28 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #16]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #40] @ 1b744c <__cxa_atexit@plt+0x1ab100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + tsteq r4, r8, asr r6 │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7550 <__cxa_atexit@plt+0x1ab204> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b7558 <__cxa_atexit@plt+0x1ab20c> │ │ │ │ + bhi 1b7494 <__cxa_atexit@plt+0x1ab148> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b749c <__cxa_atexit@plt+0x1ab150> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b74a0 <__cxa_atexit@plt+0x1ab154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01265e30 │ │ │ │ + strdeq r5, [r6, -r8]! │ │ │ │ + @ instruction: 0x01266544 │ │ │ │ + tsteq r4, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7590 <__cxa_atexit@plt+0x1ab244> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1b74e8 <__cxa_atexit@plt+0x1ab19c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b7598 <__cxa_atexit@plt+0x1ab24c> │ │ │ │ + ldr r1, [pc, #36] @ 1b74f0 <__cxa_atexit@plt+0x1ab1a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b74f4 <__cxa_atexit@plt+0x1ab1a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r6, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b7600 <__cxa_atexit@plt+0x1ab2b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b760c <__cxa_atexit@plt+0x1ab2c0> │ │ │ │ - ldr lr, [pc, #76] @ 1b761c <__cxa_atexit@plt+0x1ab2d0> │ │ │ │ + @ instruction: 0x01265ea4 │ │ │ │ + @ instruction: 0x012664e8 │ │ │ │ + @ instruction: 0x0114e598 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b7598 <__cxa_atexit@plt+0x1ab24c> │ │ │ │ + ldr r7, [pc, #164] @ 1b75c0 <__cxa_atexit@plt+0x1ab274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1b7588 <__cxa_atexit@plt+0x1ab23c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1b75a8 <__cxa_atexit@plt+0x1ab25c> │ │ │ │ + ldr lr, [pc, #128] @ 1b75c8 <__cxa_atexit@plt+0x1ab27c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1b7620 <__cxa_atexit@plt+0x1ab2d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [pc, #112] @ 1b75cc <__cxa_atexit@plt+0x1ab280> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + ldr r7, [pc, #92] @ 1b75d0 <__cxa_atexit@plt+0x1ab284> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r9, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 1b75c4 <__cxa_atexit@plt+0x1ab278> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01265e5c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b7690 <__cxa_atexit@plt+0x1ab344> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b769c <__cxa_atexit@plt+0x1ab350> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1b76ac <__cxa_atexit@plt+0x1ab360> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1b76b0 <__cxa_atexit@plt+0x1ab364> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r4, ip, lsl #10 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x01265e50 │ │ │ │ + @ instruction: 0x01266448 │ │ │ │ + tsteq r4, r0, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b763c <__cxa_atexit@plt+0x1ab2f0> │ │ │ │ + ldr lr, [pc, #76] @ 1b7648 <__cxa_atexit@plt+0x1ab2fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ 1b764c <__cxa_atexit@plt+0x1ab300> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #32] @ 1b7650 <__cxa_atexit@plt+0x1ab304> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - smlawteq r6, r0, sp, r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01265da8 │ │ │ │ + smlawbeq r6, ip, r3, r6 │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b7734 <__cxa_atexit@plt+0x1ab3e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b7740 <__cxa_atexit@plt+0x1ab3f4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #92] @ 1b7750 <__cxa_atexit@plt+0x1ab404> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #80] @ 1b7754 <__cxa_atexit@plt+0x1ab408> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ 1b7758 <__cxa_atexit@plt+0x1ab40c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b76d4 <__cxa_atexit@plt+0x1ab388> │ │ │ │ + ldr r2, [pc, #100] @ 1b76e0 <__cxa_atexit@plt+0x1ab394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 1b76e4 <__cxa_atexit@plt+0x1ab398> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #68] @ 1b76e8 <__cxa_atexit@plt+0x1ab39c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01265d38 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + ldrdeq r5, [r6, -r4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1b77ac <__cxa_atexit@plt+0x1ab460> │ │ │ │ - ldr r3, [pc, #60] @ 1b77c4 <__cxa_atexit@plt+0x1ab478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 1b77c8 <__cxa_atexit@plt+0x1ab47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - ldr r7, [pc, #24] @ 1b77cc <__cxa_atexit@plt+0x1ab480> │ │ │ │ + bcc 1b7724 <__cxa_atexit@plt+0x1ab3d8> │ │ │ │ + ldr r3, [pc, #40] @ 1b773c <__cxa_atexit@plt+0x1ab3f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1b7740 <__cxa_atexit@plt+0x1ab3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - tsteq r4, r4, asr #6 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x012662bc │ │ │ │ + tsteq r4, ip, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b7870 <__cxa_atexit@plt+0x1ab524> │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r7, r6, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b7890 <__cxa_atexit@plt+0x1ab544> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7898 <__cxa_atexit@plt+0x1ab54c> │ │ │ │ - ldr r2, [pc, #180] @ 1b78d8 <__cxa_atexit@plt+0x1ab58c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 1b78dc <__cxa_atexit@plt+0x1ab590> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #172] @ 1b78e0 <__cxa_atexit@plt+0x1ab594> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #168] @ 1b78e4 <__cxa_atexit@plt+0x1ab598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #160] @ 1b78e8 <__cxa_atexit@plt+0x1ab59c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - add r0, r2, #2 │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - ldr r7, [pc, #92] @ 1b78d4 <__cxa_atexit@plt+0x1ab588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b777c <__cxa_atexit@plt+0x1ab430> │ │ │ │ + ldr r3, [pc, #40] @ 1b7794 <__cxa_atexit@plt+0x1ab448> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1b78a0 <__cxa_atexit@plt+0x1ab554> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 1b78c8 <__cxa_atexit@plt+0x1ab57c> │ │ │ │ + ldr r7, [pc, #20] @ 1b7798 <__cxa_atexit@plt+0x1ab44c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 1b78cc <__cxa_atexit@plt+0x1ab580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 1b78d0 <__cxa_atexit@plt+0x1ab584> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ - smlawteq r6, ip, sl, r5 │ │ │ │ - tsteq r4, r8, lsl #5 │ │ │ │ - tsteq r4, r8, lsl #24 │ │ │ │ - @ instruction: 0x0114dbfc │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x01265c00 │ │ │ │ - @ instruction: 0x01265b3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x01266260 │ │ │ │ + tsteq r4, r8, ror r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7924 <__cxa_atexit@plt+0x1ab5d8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b792c <__cxa_atexit@plt+0x1ab5e0> │ │ │ │ + bhi 1b77d4 <__cxa_atexit@plt+0x1ab488> │ │ │ │ + ldr r2, [pc, #36] @ 1b77dc <__cxa_atexit@plt+0x1ab490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1b77e0 <__cxa_atexit@plt+0x1ab494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01265a5c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ + tsteq r4, r0, asr #6 │ │ │ │ + @ instruction: 0x01265bb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7998 <__cxa_atexit@plt+0x1ab64c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b79a4 <__cxa_atexit@plt+0x1ab658> │ │ │ │ - ldr r2, [pc, #84] @ 1b79b4 <__cxa_atexit@plt+0x1ab668> │ │ │ │ + bhi 1b781c <__cxa_atexit@plt+0x1ab4d0> │ │ │ │ + ldr r2, [pc, #36] @ 1b7824 <__cxa_atexit@plt+0x1ab4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1b79b8 <__cxa_atexit@plt+0x1ab66c> │ │ │ │ + ldr r1, [pc, #32] @ 1b7828 <__cxa_atexit@plt+0x1ab4dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01265a08 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7a10 <__cxa_atexit@plt+0x1ab6c4> │ │ │ │ - ldr r2, [pc, #60] @ 1b7a20 <__cxa_atexit@plt+0x1ab6d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrheq lr, [r4, -r0] │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0x0114e2fc │ │ │ │ + @ instruction: 0x01265b68 │ │ │ │ + tsteq r4, r8, asr #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7a98 <__cxa_atexit@plt+0x1ab74c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7aa0 <__cxa_atexit@plt+0x1ab754> │ │ │ │ - ldr r1, [pc, #96] @ 1b7abc <__cxa_atexit@plt+0x1ab770> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 1b7ac0 <__cxa_atexit@plt+0x1ab774> │ │ │ │ + bhi 1b78e8 <__cxa_atexit@plt+0x1ab59c> │ │ │ │ + ldr r7, [pc, #188] @ 1b7910 <__cxa_atexit@plt+0x1ab5c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r0, sl, #3 │ │ │ │ + beq 1b78a4 <__cxa_atexit@plt+0x1ab558> │ │ │ │ + ldmdb r5, {r7, lr} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b78b8 <__cxa_atexit@plt+0x1ab56c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b78fc <__cxa_atexit@plt+0x1ab5b0> │ │ │ │ + ldr r0, [pc, #144] @ 1b7914 <__cxa_atexit@plt+0x1ab5c8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #88] @ 1b7ac4 <__cxa_atexit@plt+0x1ab778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add r9, r1, #2 │ │ │ │ + ldr r1, [pc, #140] @ 1b7918 <__cxa_atexit@plt+0x1ab5cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [sl, #2] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r2, #8] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 1b7aa8 <__cxa_atexit@plt+0x1ab75c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b7ab8 <__cxa_atexit@plt+0x1ab76c> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b78fc <__cxa_atexit@plt+0x1ab5b0> │ │ │ │ + ldr r0, [pc, #88] @ 1b7920 <__cxa_atexit@plt+0x1ab5d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r2, #8] │ │ │ │ + ldr r3, [pc, #72] @ 1b7924 <__cxa_atexit@plt+0x1ab5d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r7, [pc, #44] @ 1b791c <__cxa_atexit@plt+0x1ab5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr r0 │ │ │ │ - tsteq r4, ip, asr #19 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrdeq r5, [r6, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + tsteq r4, r8, lsr #4 │ │ │ │ + tsteq r4, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + strdeq r6, [r6, -ip]! │ │ │ │ + @ instruction: 0x0114e1d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b7988 <__cxa_atexit@plt+0x1ab63c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b79b8 <__cxa_atexit@plt+0x1ab66c> │ │ │ │ + ldr r1, [pc, #96] @ 1b79c8 <__cxa_atexit@plt+0x1ab67c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 1b79cc <__cxa_atexit@plt+0x1ab680> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r0, #1 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b79b8 <__cxa_atexit@plt+0x1ab66c> │ │ │ │ + ldr r1, [pc, #56] @ 1b79d0 <__cxa_atexit@plt+0x1ab684> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r3, [pc, #40] @ 1b79d4 <__cxa_atexit@plt+0x1ab688> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + tsteq r4, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0x0126602c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7b14 <__cxa_atexit@plt+0x1ab7c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b7b1c <__cxa_atexit@plt+0x1ab7d0> │ │ │ │ + bhi 1b7a10 <__cxa_atexit@plt+0x1ab6c4> │ │ │ │ + ldr r2, [pc, #36] @ 1b7a18 <__cxa_atexit@plt+0x1ab6cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1b7a1c <__cxa_atexit@plt+0x1ab6d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126586c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7b6c <__cxa_atexit@plt+0x1ab820> │ │ │ │ - ldr r2, [pc, #52] @ 1b7b7c <__cxa_atexit@plt+0x1ab830> │ │ │ │ + tsteq r4, r8, lsl #2 │ │ │ │ + @ instruction: 0x01265974 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b7a58 <__cxa_atexit@plt+0x1ab70c> │ │ │ │ + ldr r2, [pc, #36] @ 1b7a60 <__cxa_atexit@plt+0x1ab714> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #32] @ 1b7a64 <__cxa_atexit@plt+0x1ab718> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, r4, asr pc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldrheq lr, [r4, -ip] │ │ │ │ + @ instruction: 0x0126592c │ │ │ │ + tsteq r4, r4, lsr #1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b7bd8 <__cxa_atexit@plt+0x1ab88c> │ │ │ │ - ldr r2, [pc, #68] @ 1b7bf0 <__cxa_atexit@plt+0x1ab8a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 1b7bf4 <__cxa_atexit@plt+0x1ab8a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - stmib r7, {r1, r9} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - ldr r7, [pc, #24] @ 1b7bf8 <__cxa_atexit@plt+0x1ab8ac> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1b7ad8 <__cxa_atexit@plt+0x1ab78c> │ │ │ │ + ldr r3, [pc, #92] @ 1b7ae8 <__cxa_atexit@plt+0x1ab79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1b7ac0 <__cxa_atexit@plt+0x1ab774> │ │ │ │ + ldr r3, [pc, #68] @ 1b7aec <__cxa_atexit@plt+0x1ab7a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b7ad0 <__cxa_atexit@plt+0x1ab784> │ │ │ │ + b 1b7b38 <__cxa_atexit@plt+0x1ab7ec> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1b7af0 <__cxa_atexit@plt+0x1ab7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - tsteq r4, r0, lsr pc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r4, r8, asr #32 │ │ │ │ + tsteq r4, ip, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1b7b28 <__cxa_atexit@plt+0x1ab7dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b7b20 <__cxa_atexit@plt+0x1ab7d4> │ │ │ │ + b 1b7b38 <__cxa_atexit@plt+0x1ab7ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + tsteq r4, r4, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b7c34 <__cxa_atexit@plt+0x1ab8e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b7c3c <__cxa_atexit@plt+0x1ab8f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1b7bac <__cxa_atexit@plt+0x1ab860> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r3, [pc, #180] @ 1b7c04 <__cxa_atexit@plt+0x1ab8b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1b7bb8 <__cxa_atexit@plt+0x1ab86c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b7bf0 <__cxa_atexit@plt+0x1ab8a4> │ │ │ │ + add r1, r5, #16 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 1b7bc4 <__cxa_atexit@plt+0x1ab878> │ │ │ │ + ldr r7, [pc, #124] @ 1b7c10 <__cxa_atexit@plt+0x1ab8c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + str r7, [r9] │ │ │ │ + ldr r7, [pc, #112] @ 1b7c14 <__cxa_atexit@plt+0x1ab8c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + b 1b7be0 <__cxa_atexit@plt+0x1ab894> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1b7c08 <__cxa_atexit@plt+0x1ab8bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #56] @ 1b7c0c <__cxa_atexit@plt+0x1ab8c0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r5, [r3] │ │ │ │ + str r7, [r9] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126574c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b7c88 <__cxa_atexit@plt+0x1ab93c> │ │ │ │ - ldr r2, [pc, #48] @ 1b7c98 <__cxa_atexit@plt+0x1ab94c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + tsteq r4, r0, ror #29 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0x01265e34 │ │ │ │ + tsteq r4, r0, ror #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1b7c9c <__cxa_atexit@plt+0x1ab950> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + add r9, r1, #4 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1b7c7c <__cxa_atexit@plt+0x1ab930> │ │ │ │ + ldr r3, [pc, #76] @ 1b7cb0 <__cxa_atexit@plt+0x1ab964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r3, [pc, #64] @ 1b7cb4 <__cxa_atexit@plt+0x1ab968> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #52] @ 1b7cb8 <__cxa_atexit@plt+0x1ab96c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #48] @ 1b7cbc <__cxa_atexit@plt+0x1ab970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0x01265d64 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b7ce0 <__cxa_atexit@plt+0x1ab994> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - tsteq r4, r8, lsr lr │ │ │ │ + strdeq r5, [r6, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b7d04 <__cxa_atexit@plt+0x1ab9b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r5, [r6, -r4]! │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1b7d38 <__cxa_atexit@plt+0x1ab9ec> │ │ │ │ + cmp r8, #0 │ │ │ │ + bne 1b7d40 <__cxa_atexit@plt+0x1ab9f4> │ │ │ │ + ldr r7, [pc, #60] @ 1b7d6c <__cxa_atexit@plt+0x1aba20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [sl, #2] │ │ │ │ + b 1b7d58 <__cxa_atexit@plt+0x1aba0c> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 1b7d4c <__cxa_atexit@plt+0x1aba00> │ │ │ │ + ldr r7, [pc, #40] @ 1b7d70 <__cxa_atexit@plt+0x1aba24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #20] @ 1b7d68 <__cxa_atexit@plt+0x1aba1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + smlawbeq r6, r4, ip, r5 │ │ │ │ + tsteq r4, r4, lsl #27 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ + tsteq r4, r8, asr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b7ce4 <__cxa_atexit@plt+0x1ab998> │ │ │ │ - ldr r3, [pc, #52] @ 1b7d00 <__cxa_atexit@plt+0x1ab9b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1b7d04 <__cxa_atexit@plt+0x1ab9b8> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b7dd4 <__cxa_atexit@plt+0x1aba88> │ │ │ │ + ldr r7, [pc, #76] @ 1b7de4 <__cxa_atexit@plt+0x1aba98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1b7dc4 <__cxa_atexit@plt+0x1aba78> │ │ │ │ + ldr r2, [pc, #60] @ 1b7de8 <__cxa_atexit@plt+0x1aba9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - ldr r7, [pc, #28] @ 1b7d08 <__cxa_atexit@plt+0x1ab9bc> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1b7dec <__cxa_atexit@plt+0x1abaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ - tsteq r4, ip, lsr #28 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ + @ instruction: 0x0114ddd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1b7e18 <__cxa_atexit@plt+0x1abacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r4, r4, lsr #27 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #116] @ 1b7ea4 <__cxa_atexit@plt+0x1abb58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ands r1, r3, #3 │ │ │ │ + beq 1b7e70 <__cxa_atexit@plt+0x1abb24> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b7e7c <__cxa_atexit@plt+0x1abb30> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1b7e84 <__cxa_atexit@plt+0x1abb38> │ │ │ │ + ldr r2, [pc, #72] @ 1b7eac <__cxa_atexit@plt+0x1abb60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b7e90 <__cxa_atexit@plt+0x1abb44> │ │ │ │ + ldr r7, [pc, #36] @ 1b7eb0 <__cxa_atexit@plt+0x1abb64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r2, [pc, #16] @ 1b7ea8 <__cxa_atexit@plt+0x1abb5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x01265b40 │ │ │ │ + tsteq r4, r0, asr ip │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ + tsteq r4, ip, lsl #26 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1b7ef4 <__cxa_atexit@plt+0x1abba8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1b7efc <__cxa_atexit@plt+0x1abbb0> │ │ │ │ + ldr r2, [pc, #56] @ 1b7f20 <__cxa_atexit@plt+0x1abbd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1b7f08 <__cxa_atexit@plt+0x1abbbc> │ │ │ │ + ldr r7, [pc, #32] @ 1b7f24 <__cxa_atexit@plt+0x1abbd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r2, [pc, #12] @ 1b7f1c <__cxa_atexit@plt+0x1abbd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + smlawteq r6, r8, sl, r5 │ │ │ │ + tsteq r4, ip, asr #23 │ │ │ │ + @ instruction: 0x0114da9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7d3c <__cxa_atexit@plt+0x1ab9f0> │ │ │ │ + bhi 1b7f58 <__cxa_atexit@plt+0x1abc0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1b7d44 <__cxa_atexit@plt+0x1ab9f8> │ │ │ │ + ldr r2, [pc, #24] @ 1b7f60 <__cxa_atexit@plt+0x1abc14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01265644 │ │ │ │ + @ instruction: 0x01265428 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7df0 <__cxa_atexit@plt+0x1abaa4> │ │ │ │ - ldr r3, [pc, #144] @ 1b7df8 <__cxa_atexit@plt+0x1abaac> │ │ │ │ + bhi 1b800c <__cxa_atexit@plt+0x1abcc0> │ │ │ │ + ldr r3, [pc, #144] @ 1b8014 <__cxa_atexit@plt+0x1abcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b7dc0 <__cxa_atexit@plt+0x1aba74> │ │ │ │ - ldr r1, [pc, #112] @ 1b7dfc <__cxa_atexit@plt+0x1abab0> │ │ │ │ + beq 1b7fdc <__cxa_atexit@plt+0x1abc90> │ │ │ │ + ldr r1, [pc, #112] @ 1b8018 <__cxa_atexit@plt+0x1abccc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1b7dd0 <__cxa_atexit@plt+0x1aba84> │ │ │ │ + beq 1b7fec <__cxa_atexit@plt+0x1abca0> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1b7de8 <__cxa_atexit@plt+0x1aba9c> │ │ │ │ + bne 1b8004 <__cxa_atexit@plt+0x1abcb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1b7e00 <__cxa_atexit@plt+0x1abab4> │ │ │ │ + ldr r3, [pc, #40] @ 1b801c <__cxa_atexit@plt+0x1abcd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01265664 │ │ │ │ + @ instruction: 0x01265448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1b7e70 <__cxa_atexit@plt+0x1abb24> │ │ │ │ + ldr r2, [pc, #84] @ 1b808c <__cxa_atexit@plt+0x1abd40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1b7e48 <__cxa_atexit@plt+0x1abafc> │ │ │ │ + beq 1b8064 <__cxa_atexit@plt+0x1abd18> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1b7e64 <__cxa_atexit@plt+0x1abb18> │ │ │ │ + bne 1b8080 <__cxa_atexit@plt+0x1abd34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1b7e74 <__cxa_atexit@plt+0x1abb28> │ │ │ │ + ldr r3, [pc, #24] @ 1b8090 <__cxa_atexit@plt+0x1abd44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012655e0 │ │ │ │ + smlawteq r6, r4, r3, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1b7ea8 <__cxa_atexit@plt+0x1abb5c> │ │ │ │ - ldr r3, [pc, #32] @ 1b7eb4 <__cxa_atexit@plt+0x1abb68> │ │ │ │ + bne 1b80c4 <__cxa_atexit@plt+0x1abd78> │ │ │ │ + ldr r3, [pc, #32] @ 1b80d0 <__cxa_atexit@plt+0x1abd84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x012655a8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b7f24 <__cxa_atexit@plt+0x1abbd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b7f30 <__cxa_atexit@plt+0x1abbe4> │ │ │ │ - ldr r1, [pc, #84] @ 1b7f40 <__cxa_atexit@plt+0x1abbf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ 1b7f44 <__cxa_atexit@plt+0x1abbf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 1b7f48 <__cxa_atexit@plt+0x1abbfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012654a0 │ │ │ │ - @ instruction: 0x012654e0 │ │ │ │ - @ instruction: 0x0126552c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + smlawbeq r6, ip, r3, r5 │ │ │ │ + tsteq r4, r8, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7f84 <__cxa_atexit@plt+0x1abc38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 1b7f8c <__cxa_atexit@plt+0x1abc40> │ │ │ │ + bhi 1b8118 <__cxa_atexit@plt+0x1abdcc> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b8120 <__cxa_atexit@plt+0x1abdd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1b8124 <__cxa_atexit@plt+0x1abdd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r6, -ip]! │ │ │ │ + @ instruction: 0x01265274 │ │ │ │ + ldrdeq r5, [r6, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b7fc4 <__cxa_atexit@plt+0x1abc78> │ │ │ │ + bhi 1b815c <__cxa_atexit@plt+0x1abe10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b7fcc <__cxa_atexit@plt+0x1abc80> │ │ │ │ + ldr r1, [pc, #24] @ 1b8164 <__cxa_atexit@plt+0x1abe18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012653bc │ │ │ │ + @ instruction: 0x01265224 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b8058 <__cxa_atexit@plt+0x1abd0c> │ │ │ │ + bhi 1b81f0 <__cxa_atexit@plt+0x1abea4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b8064 <__cxa_atexit@plt+0x1abd18> │ │ │ │ - ldr lr, [pc, #116] @ 1b8074 <__cxa_atexit@plt+0x1abd28> │ │ │ │ + bcc 1b81fc <__cxa_atexit@plt+0x1abeb0> │ │ │ │ + ldr lr, [pc, #116] @ 1b820c <__cxa_atexit@plt+0x1abec0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1b8078 <__cxa_atexit@plt+0x1abd2c> │ │ │ │ + ldr r0, [pc, #108] @ 1b8210 <__cxa_atexit@plt+0x1abec4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1b807c <__cxa_atexit@plt+0x1abd30> │ │ │ │ + ldr r2, [pc, #80] @ 1b8214 <__cxa_atexit@plt+0x1abec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1b8080 <__cxa_atexit@plt+0x1abd34> │ │ │ │ + ldr r5, [pc, #68] @ 1b8218 <__cxa_atexit@plt+0x1abecc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1b8084 <__cxa_atexit@plt+0x1abd38> │ │ │ │ + ldr r2, [pc, #60] @ 1b821c <__cxa_atexit@plt+0x1abed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01265364 │ │ │ │ - @ instruction: 0x01265410 │ │ │ │ - @ instruction: 0x01265350 │ │ │ │ - @ instruction: 0x01265394 │ │ │ │ + smlawteq r6, ip, r1, r5 │ │ │ │ + @ instruction: 0x01265278 │ │ │ │ + @ instruction: 0x012651b8 │ │ │ │ + strdeq r5, [r6, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b80bc <__cxa_atexit@plt+0x1abd70> │ │ │ │ + bhi 1b8254 <__cxa_atexit@plt+0x1abf08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b80c4 <__cxa_atexit@plt+0x1abd78> │ │ │ │ + ldr r1, [pc, #24] @ 1b825c <__cxa_atexit@plt+0x1abf10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, r4, r2, r5 │ │ │ │ + @ instruction: 0x0126512c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1b8148 <__cxa_atexit@plt+0x1abdfc> │ │ │ │ + bhi 1b82e0 <__cxa_atexit@plt+0x1abf94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b8154 <__cxa_atexit@plt+0x1abe08> │ │ │ │ - ldr lr, [pc, #104] @ 1b8164 <__cxa_atexit@plt+0x1abe18> │ │ │ │ + bcc 1b82ec <__cxa_atexit@plt+0x1abfa0> │ │ │ │ + ldr lr, [pc, #104] @ 1b82fc <__cxa_atexit@plt+0x1abfb0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1b8168 <__cxa_atexit@plt+0x1abe1c> │ │ │ │ + ldr r0, [pc, #88] @ 1b8300 <__cxa_atexit@plt+0x1abfb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1b816c <__cxa_atexit@plt+0x1abe20> │ │ │ │ + ldr r5, [pc, #76] @ 1b8304 <__cxa_atexit@plt+0x1abfb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1b8170 <__cxa_atexit@plt+0x1abe24> │ │ │ │ + ldr r1, [pc, #68] @ 1b8308 <__cxa_atexit@plt+0x1abfbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -438148,39 +438250,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0126532c │ │ │ │ - @ instruction: 0x01265270 │ │ │ │ - @ instruction: 0x012652b0 │ │ │ │ + @ instruction: 0x01265194 │ │ │ │ + ldrdeq r5, [r6, -r8]! │ │ │ │ + @ instruction: 0x01265118 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b81ec <__cxa_atexit@plt+0x1abea0> │ │ │ │ + bhi 1b8384 <__cxa_atexit@plt+0x1ac038> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b81f8 <__cxa_atexit@plt+0x1abeac> │ │ │ │ - ldr lr, [pc, #100] @ 1b8208 <__cxa_atexit@plt+0x1abebc> │ │ │ │ + bcc 1b8390 <__cxa_atexit@plt+0x1ac044> │ │ │ │ + ldr lr, [pc, #100] @ 1b83a0 <__cxa_atexit@plt+0x1ac054> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1b820c <__cxa_atexit@plt+0x1abec0> │ │ │ │ + ldr r0, [pc, #92] @ 1b83a4 <__cxa_atexit@plt+0x1ac058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1b8210 <__cxa_atexit@plt+0x1abec4> │ │ │ │ + ldr r2, [pc, #64] @ 1b83a8 <__cxa_atexit@plt+0x1ac05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -438189,137 +438291,137 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - smlawteq r6, r0, r1, r5 │ │ │ │ - @ instruction: 0x0126525c │ │ │ │ + @ instruction: 0x01265028 │ │ │ │ + smlawteq r6, r4, r0, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b8248 <__cxa_atexit@plt+0x1abefc> │ │ │ │ + bhi 1b83e0 <__cxa_atexit@plt+0x1ac094> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b8250 <__cxa_atexit@plt+0x1abf04> │ │ │ │ + ldr r1, [pc, #24] @ 1b83e8 <__cxa_atexit@plt+0x1ac09c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01265138 │ │ │ │ + @ instruction: 0x01264fa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b82d8 <__cxa_atexit@plt+0x1abf8c> │ │ │ │ - ldr lr, [pc, #108] @ 1b82e0 <__cxa_atexit@plt+0x1abf94> │ │ │ │ + bhi 1b8470 <__cxa_atexit@plt+0x1ac124> │ │ │ │ + ldr lr, [pc, #108] @ 1b8478 <__cxa_atexit@plt+0x1ac12c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b82c0 <__cxa_atexit@plt+0x1abf74> │ │ │ │ - ldr r3, [pc, #64] @ 1b82e4 <__cxa_atexit@plt+0x1abf98> │ │ │ │ + beq 1b8458 <__cxa_atexit@plt+0x1ac10c> │ │ │ │ + ldr r3, [pc, #64] @ 1b847c <__cxa_atexit@plt+0x1ac130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b82d0 <__cxa_atexit@plt+0x1abf84> │ │ │ │ - b 1b8328 <__cxa_atexit@plt+0x1abfdc> │ │ │ │ + beq 1b8468 <__cxa_atexit@plt+0x1ac11c> │ │ │ │ + b 1b84c0 <__cxa_atexit@plt+0x1ac174> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1b831c <__cxa_atexit@plt+0x1abfd0> │ │ │ │ + ldr r2, [pc, #28] @ 1b84b4 <__cxa_atexit@plt+0x1ac168> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b8314 <__cxa_atexit@plt+0x1abfc8> │ │ │ │ - b 1b8328 <__cxa_atexit@plt+0x1abfdc> │ │ │ │ + beq 1b84ac <__cxa_atexit@plt+0x1ac160> │ │ │ │ + b 1b84c0 <__cxa_atexit@plt+0x1ac174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1b83b4 <__cxa_atexit@plt+0x1ac068> │ │ │ │ + bne 1b854c <__cxa_atexit@plt+0x1ac200> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1b8418 <__cxa_atexit@plt+0x1ac0cc> │ │ │ │ - ldr lr, [pc, #232] @ 1b844c <__cxa_atexit@plt+0x1ac100> │ │ │ │ + bcc 1b85b0 <__cxa_atexit@plt+0x1ac264> │ │ │ │ + ldr lr, [pc, #232] @ 1b85e4 <__cxa_atexit@plt+0x1ac298> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1b8450 <__cxa_atexit@plt+0x1ac104> │ │ │ │ + ldr r0, [pc, #228] @ 1b85e8 <__cxa_atexit@plt+0x1ac29c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1b8454 <__cxa_atexit@plt+0x1ac108> │ │ │ │ + ldr r5, [pc, #208] @ 1b85ec <__cxa_atexit@plt+0x1ac2a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1b8458 <__cxa_atexit@plt+0x1ac10c> │ │ │ │ + ldr r1, [pc, #200] @ 1b85f0 <__cxa_atexit@plt+0x1ac2a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1b842c <__cxa_atexit@plt+0x1ac0e0> │ │ │ │ - ldr r1, [pc, #120] @ 1b8440 <__cxa_atexit@plt+0x1ac0f4> │ │ │ │ + bcc 1b85c4 <__cxa_atexit@plt+0x1ac278> │ │ │ │ + ldr r1, [pc, #120] @ 1b85d8 <__cxa_atexit@plt+0x1ac28c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1b8444 <__cxa_atexit@plt+0x1ac0f8> │ │ │ │ + ldr r0, [pc, #84] @ 1b85dc <__cxa_atexit@plt+0x1ac290> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1b8448 <__cxa_atexit@plt+0x1ac0fc> │ │ │ │ + ldr r0, [pc, #76] @ 1b85e0 <__cxa_atexit@plt+0x1ac294> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ @@ -438332,4018 +438434,1146 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01265030 │ │ │ │ + @ instruction: 0x01264e98 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq r5, [r6, -r0]! │ │ │ │ - @ instruction: 0x0126500c │ │ │ │ - @ instruction: 0x0126504c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x01264f38 │ │ │ │ + @ instruction: 0x01264e74 │ │ │ │ + @ instruction: 0x01264eb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b8640 <__cxa_atexit@plt+0x1ac2f4> │ │ │ │ + ldr r2, [pc, #56] @ 1b8648 <__cxa_atexit@plt+0x1ac2fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b864c <__cxa_atexit@plt+0x1ac300> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b8650 <__cxa_atexit@plt+0x1ac304> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0114d5d4 │ │ │ │ + @ instruction: 0x01264d54 │ │ │ │ + @ instruction: 0x01264e14 │ │ │ │ + tsteq r4, r8, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b8698 <__cxa_atexit@plt+0x1ac34c> │ │ │ │ + ldr r1, [pc, #44] @ 1b86a0 <__cxa_atexit@plt+0x1ac354> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 1b86a4 <__cxa_atexit@plt+0x1ac358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, asr #8 │ │ │ │ + @ instruction: 0x01264cec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b86dc <__cxa_atexit@plt+0x1ac390> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b86e4 <__cxa_atexit@plt+0x1ac398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01264ca4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1b84ec <__cxa_atexit@plt+0x1ac1a0> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b8770 <__cxa_atexit@plt+0x1ac424> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b84f8 <__cxa_atexit@plt+0x1ac1ac> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ 1b8508 <__cxa_atexit@plt+0x1ac1bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ 1b850c <__cxa_atexit@plt+0x1ac1c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ 1b8510 <__cxa_atexit@plt+0x1ac1c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + bcc 1b877c <__cxa_atexit@plt+0x1ac430> │ │ │ │ + ldr lr, [pc, #116] @ 1b878c <__cxa_atexit@plt+0x1ac440> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1b8790 <__cxa_atexit@plt+0x1ac444> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1b8794 <__cxa_atexit@plt+0x1ac448> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1b8798 <__cxa_atexit@plt+0x1ac44c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1b879c <__cxa_atexit@plt+0x1ac450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r6, r4, pc, r4 @ │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - tsteq r4, r4, asr #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x01264c4c │ │ │ │ + strdeq r4, [r6, -r8]! │ │ │ │ + @ instruction: 0x01264c38 │ │ │ │ + @ instruction: 0x01264c7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b87d4 <__cxa_atexit@plt+0x1ac488> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b87dc <__cxa_atexit@plt+0x1ac490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01264bac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1b8590 <__cxa_atexit@plt+0x1ac244> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b8860 <__cxa_atexit@plt+0x1ac514> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1b8598 <__cxa_atexit@plt+0x1ac24c> │ │ │ │ - ldr lr, [pc, #96] @ 1b85ac <__cxa_atexit@plt+0x1ac260> │ │ │ │ + bcc 1b886c <__cxa_atexit@plt+0x1ac520> │ │ │ │ + ldr lr, [pc, #104] @ 1b887c <__cxa_atexit@plt+0x1ac530> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 1b85b0 <__cxa_atexit@plt+0x1ac264> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1b8880 <__cxa_atexit@plt+0x1ac534> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ 1b85b4 <__cxa_atexit@plt+0x1ac268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b 1b6e24 <__cxa_atexit@plt+0x1aaad8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1b85a0 <__cxa_atexit@plt+0x1ac254> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01264e1c │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b860c <__cxa_atexit@plt+0x1ac2c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b8614 <__cxa_atexit@plt+0x1ac2c8> │ │ │ │ - ldr r1, [pc, #64] @ 1b8630 <__cxa_atexit@plt+0x1ac2e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1b8634 <__cxa_atexit@plt+0x1ac2e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1b8884 <__cxa_atexit@plt+0x1ac538> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1b8888 <__cxa_atexit@plt+0x1ac53c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1b861c <__cxa_atexit@plt+0x1ac2d0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1b862c <__cxa_atexit@plt+0x1ac2e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0114d4fc │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - tsteq r4, r0, lsr #9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b86b4 <__cxa_atexit@plt+0x1ac368> │ │ │ │ - ldr r8, [pc, #96] @ 1b86c0 <__cxa_atexit@plt+0x1ac374> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1b86c4 <__cxa_atexit@plt+0x1ac378> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1b86c8 <__cxa_atexit@plt+0x1ac37c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - @ instruction: 0x01264db8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b8704 <__cxa_atexit@plt+0x1ac3b8> │ │ │ │ - ldr r3, [pc, #40] @ 1b871c <__cxa_atexit@plt+0x1ac3d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b8720 <__cxa_atexit@plt+0x1ac3d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r6, r0, lr, r4 │ │ │ │ - tsteq r4, ip, lsl r4 │ │ │ │ - rscseq r3, ip, r7, lsr pc │ │ │ │ - andeq r0, r3, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rscseq r3, ip, sl, ror #30 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - smlalseq r3, ip, pc, pc @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrsbteq r3, [ip], #249 @ 0xf9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rscseq r4, ip, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b881c <__cxa_atexit@plt+0x1ac4d0> │ │ │ │ - ldr r3, [pc, #136] @ 1b8844 <__cxa_atexit@plt+0x1ac4f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b880c <__cxa_atexit@plt+0x1ac4c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1b882c <__cxa_atexit@plt+0x1ac4e0> │ │ │ │ - ldr lr, [pc, #108] @ 1b884c <__cxa_atexit@plt+0x1ac500> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b8848 <__cxa_atexit@plt+0x1ac4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r4, r8, lsl #6 │ │ │ │ - @ instruction: 0x01264c98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01264c14 │ │ │ │ + @ instruction: 0x01264b58 │ │ │ │ + @ instruction: 0x01264b98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b8894 <__cxa_atexit@plt+0x1ac548> │ │ │ │ - ldr lr, [pc, #44] @ 1b88a0 <__cxa_atexit@plt+0x1ac554> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01264c04 │ │ │ │ - tsteq r4, r4, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1b88f8 <__cxa_atexit@plt+0x1ac5ac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b88f0 <__cxa_atexit@plt+0x1ac5a4> │ │ │ │ - ldr r8, [pc, #40] @ 1b8900 <__cxa_atexit@plt+0x1ac5b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b8904 <__cxa_atexit@plt+0x1ac5b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + bhi 1b8904 <__cxa_atexit@plt+0x1ac5b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b8910 <__cxa_atexit@plt+0x1ac5c4> │ │ │ │ + ldr lr, [pc, #100] @ 1b8920 <__cxa_atexit@plt+0x1ac5d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1b8924 <__cxa_atexit@plt+0x1ac5d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1b8928 <__cxa_atexit@plt+0x1ac5dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r7, asr r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01264aa8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b89ac <__cxa_atexit@plt+0x1ac660> │ │ │ │ - ldr r3, [pc, #148] @ 1b89bc <__cxa_atexit@plt+0x1ac670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b897c <__cxa_atexit@plt+0x1ac630> │ │ │ │ - ldr r7, [pc, #124] @ 1b89c0 <__cxa_atexit@plt+0x1ac674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b898c <__cxa_atexit@plt+0x1ac640> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 1b8998 <__cxa_atexit@plt+0x1ac64c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, r3 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b89c8 <__cxa_atexit@plt+0x1ac67c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b89c4 <__cxa_atexit@plt+0x1ac678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x0114d198 │ │ │ │ - @ instruction: 0x012649ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #88] @ 1b8a3c <__cxa_atexit@plt+0x1ac6f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b8a1c <__cxa_atexit@plt+0x1ac6d0> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1b8a28 <__cxa_atexit@plt+0x1ac6dc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b8a40 <__cxa_atexit@plt+0x1ac6f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0126495c │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1b8a6c <__cxa_atexit@plt+0x1ac720> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r7, [pc, #12] @ 1b8a80 <__cxa_atexit@plt+0x1ac734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01264918 │ │ │ │ - tsteq r4, ip, lsr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b8acc <__cxa_atexit@plt+0x1ac780> │ │ │ │ - ldr r7, [pc, #52] @ 1b8adc <__cxa_atexit@plt+0x1ac790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b8ac0 <__cxa_atexit@plt+0x1ac774> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b8af0 <__cxa_atexit@plt+0x1ac7a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b8ae0 <__cxa_atexit@plt+0x1ac794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, ip, ror r0 │ │ │ │ - tsteq r4, r0, asr r0 │ │ │ │ + @ instruction: 0x01264b44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 1b8b70 <__cxa_atexit@plt+0x1ac824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1b8b48 <__cxa_atexit@plt+0x1ac7fc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 1b8b54 <__cxa_atexit@plt+0x1ac808> │ │ │ │ - ldr r3, [pc, #64] @ 1b8b74 <__cxa_atexit@plt+0x1ac828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b8b68 <__cxa_atexit@plt+0x1ac81c> │ │ │ │ - b 1b8be8 <__cxa_atexit@plt+0x1ac89c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1b8b78 <__cxa_atexit@plt+0x1ac82c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01264830 │ │ │ │ - @ instruction: 0x0114cfb8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1b8bb8 <__cxa_atexit@plt+0x1ac86c> │ │ │ │ - ldr r3, [pc, #48] @ 1b8bd4 <__cxa_atexit@plt+0x1ac888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b8bcc <__cxa_atexit@plt+0x1ac880> │ │ │ │ - b 1b8be8 <__cxa_atexit@plt+0x1ac89c> │ │ │ │ - ldr r7, [pc, #24] @ 1b8bd8 <__cxa_atexit@plt+0x1ac88c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r6, ip, r7, r4 │ │ │ │ - tsteq r4, r8, asr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1b8c24 <__cxa_atexit@plt+0x1ac8d8> │ │ │ │ - ldr r1, [pc, #120] @ 1b8c80 <__cxa_atexit@plt+0x1ac934> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b8c64 <__cxa_atexit@plt+0x1ac918> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1b8c44 <__cxa_atexit@plt+0x1ac8f8> │ │ │ │ - b 1b8c4c <__cxa_atexit@plt+0x1ac900> │ │ │ │ - ldr r1, [pc, #80] @ 1b8c7c <__cxa_atexit@plt+0x1ac930> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1b8c4c <__cxa_atexit@plt+0x1ac900> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1b8c70 <__cxa_atexit@plt+0x1ac924> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1b8c84 <__cxa_atexit@plt+0x1ac938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #40] @ 1b8c88 <__cxa_atexit@plt+0x1ac93c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ - @ instruction: 0x0114cedc │ │ │ │ - tsteq r4, r8, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b8cb4 <__cxa_atexit@plt+0x1ac968> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b8914 <__cxa_atexit@plt+0x1ac5c8> │ │ │ │ - ldr r7, [pc, #16] @ 1b8ccc <__cxa_atexit@plt+0x1ac980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 1b8cd0 <__cxa_atexit@plt+0x1ac984> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r0, lsl #29 │ │ │ │ - tsteq r4, r4, ror lr │ │ │ │ - tsteq r4, r0, ror #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1b8d04 <__cxa_atexit@plt+0x1ac9b8> │ │ │ │ - ldr r7, [pc, #32] @ 1b8d14 <__cxa_atexit@plt+0x1ac9c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 1b8d18 <__cxa_atexit@plt+0x1ac9cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ - tsteq r4, r8, asr #28 │ │ │ │ - tsteq r4, ip, lsr lr │ │ │ │ - tsteq r4, r8, lsr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b8d7c <__cxa_atexit@plt+0x1aca30> │ │ │ │ - ldr r7, [pc, #96] @ 1b8da0 <__cxa_atexit@plt+0x1aca54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b8d8c <__cxa_atexit@plt+0x1aca40> │ │ │ │ - ldr r7, [pc, #76] @ 1b8da4 <__cxa_atexit@plt+0x1aca58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b8d70 <__cxa_atexit@plt+0x1aca24> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b8af0 <__cxa_atexit@plt+0x1ac7a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1b8dac <__cxa_atexit@plt+0x1aca60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b8da8 <__cxa_atexit@plt+0x1aca5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 1b8960 <__cxa_atexit@plt+0x1ac614> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b8968 <__cxa_atexit@plt+0x1ac61c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0x0114cdbc │ │ │ │ - @ instruction: 0x0114cdd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b8de4 <__cxa_atexit@plt+0x1aca98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b8de8 <__cxa_atexit@plt+0x1aca9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - smlawteq r6, ip, r5, r4 │ │ │ │ - smlawteq r6, r8, r5, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b8ea8 <__cxa_atexit@plt+0x1acb5c> │ │ │ │ - ldr r3, [pc, #172] @ 1b8eb8 <__cxa_atexit@plt+0x1acb6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0x01264a20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b89f0 <__cxa_atexit@plt+0x1ac6a4> │ │ │ │ + ldr lr, [pc, #108] @ 1b89f8 <__cxa_atexit@plt+0x1ac6ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1b8e78 <__cxa_atexit@plt+0x1acb2c> │ │ │ │ - ldr r7, [pc, #148] @ 1b8ebc <__cxa_atexit@plt+0x1acb70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str r3, [r1] │ │ │ │ + beq 1b89d8 <__cxa_atexit@plt+0x1ac68c> │ │ │ │ + ldr r3, [pc, #64] @ 1b89fc <__cxa_atexit@plt+0x1ac6b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b8e88 <__cxa_atexit@plt+0x1acb3c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 1b8e94 <__cxa_atexit@plt+0x1acb48> │ │ │ │ - ldr r5, [pc, #92] @ 1b8ec0 <__cxa_atexit@plt+0x1acb74> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ + beq 1b89e8 <__cxa_atexit@plt+0x1ac69c> │ │ │ │ + b 1b8a40 <__cxa_atexit@plt+0x1ac6f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1b8ec8 <__cxa_atexit@plt+0x1acb7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b8ec4 <__cxa_atexit@plt+0x1acb78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r4, r0, asr #25 │ │ │ │ - strdeq r4, [r6, -r4]! @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #96] @ 1b8f44 <__cxa_atexit@plt+0x1acbf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b8f24 <__cxa_atexit@plt+0x1acbd8> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1b8f30 <__cxa_atexit@plt+0x1acbe4> │ │ │ │ - ldr r3, [pc, #52] @ 1b8f48 <__cxa_atexit@plt+0x1acbfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1b8f4c <__cxa_atexit@plt+0x1acc00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01264458 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1b8f80 <__cxa_atexit@plt+0x1acc34> │ │ │ │ - ldr r3, [pc, #40] @ 1b8f98 <__cxa_atexit@plt+0x1acc4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b c59c50 <__cxa_atexit@plt+0xc4d904> │ │ │ │ - ldr r7, [pc, #12] @ 1b8f94 <__cxa_atexit@plt+0x1acc48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01264408 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b8fd0 <__cxa_atexit@plt+0x1acc84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b8fd4 <__cxa_atexit@plt+0x1acc88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012643e0 │ │ │ │ - ldrdeq r4, [r6, -ip]! │ │ │ │ - @ instruction: 0x0114cbf4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b903c <__cxa_atexit@plt+0x1accf0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b9034 <__cxa_atexit@plt+0x1acce8> │ │ │ │ - ldr r3, [pc, #56] @ 1b9044 <__cxa_atexit@plt+0x1accf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1b9048 <__cxa_atexit@plt+0x1accfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1b904c <__cxa_atexit@plt+0x1acd00> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r0, lsr #23 │ │ │ │ - @ instruction: 0x01264374 │ │ │ │ - @ instruction: 0x01264360 │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b90b4 <__cxa_atexit@plt+0x1acd68> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b90ac <__cxa_atexit@plt+0x1acd60> │ │ │ │ - ldr r3, [pc, #56] @ 1b90bc <__cxa_atexit@plt+0x1acd70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1b90c0 <__cxa_atexit@plt+0x1acd74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1b90c4 <__cxa_atexit@plt+0x1acd78> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror fp │ │ │ │ - strdeq r4, [r6, -ip]! │ │ │ │ - @ instruction: 0x012642e8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b910c <__cxa_atexit@plt+0x1acdc0> │ │ │ │ - ldr r7, [pc, #52] @ 1b911c <__cxa_atexit@plt+0x1acdd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9100 <__cxa_atexit@plt+0x1acdb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b912c <__cxa_atexit@plt+0x1acde0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9120 <__cxa_atexit@plt+0x1acdd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, ip, lsl fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #112] @ 1b91ac <__cxa_atexit@plt+0x1ace60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9178 <__cxa_atexit@plt+0x1ace2c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b9184 <__cxa_atexit@plt+0x1ace38> │ │ │ │ - ldr r7, [pc, #68] @ 1b91b0 <__cxa_atexit@plt+0x1ace64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b9198 <__cxa_atexit@plt+0x1ace4c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1b91b4 <__cxa_atexit@plt+0x1ace68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x012645b0 │ │ │ │ - smlawbeq r6, r0, r5, r4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b91e4 <__cxa_atexit@plt+0x1ace98> │ │ │ │ - ldr r7, [pc, #52] @ 1b920c <__cxa_atexit@plt+0x1acec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1b91f8 <__cxa_atexit@plt+0x1aceac> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #16] @ 1b9210 <__cxa_atexit@plt+0x1acec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01264544 │ │ │ │ - @ instruction: 0x01264520 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9258 <__cxa_atexit@plt+0x1acf0c> │ │ │ │ - ldr r7, [pc, #52] @ 1b9268 <__cxa_atexit@plt+0x1acf1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b924c <__cxa_atexit@plt+0x1acf00> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b9278 <__cxa_atexit@plt+0x1acf2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b926c <__cxa_atexit@plt+0x1acf20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0114c9d4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 1b9300 <__cxa_atexit@plt+0x1acfb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b92c4 <__cxa_atexit@plt+0x1acf78> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b92d0 <__cxa_atexit@plt+0x1acf84> │ │ │ │ - ldr r7, [pc, #80] @ 1b9308 <__cxa_atexit@plt+0x1acfbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b92ec <__cxa_atexit@plt+0x1acfa0> │ │ │ │ - ldr r3, [pc, #40] @ 1b9304 <__cxa_atexit@plt+0x1acfb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #24] @ 1b930c <__cxa_atexit@plt+0x1acfc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r4, [r6, -r8]! │ │ │ │ - @ instruction: 0x01264098 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b933c <__cxa_atexit@plt+0x1acff0> │ │ │ │ - ldr r7, [pc, #64] @ 1b9370 <__cxa_atexit@plt+0x1ad024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1b9358 <__cxa_atexit@plt+0x1ad00c> │ │ │ │ - ldr r3, [pc, #36] @ 1b936c <__cxa_atexit@plt+0x1ad020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1b9374 <__cxa_atexit@plt+0x1ad028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01264060 │ │ │ │ - @ instruction: 0x0126402c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b93ac <__cxa_atexit@plt+0x1ad060> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b93b0 <__cxa_atexit@plt+0x1ad064> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01264004 │ │ │ │ - @ instruction: 0x01264000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b93f8 <__cxa_atexit@plt+0x1ad0ac> │ │ │ │ - ldr r7, [pc, #52] @ 1b9408 <__cxa_atexit@plt+0x1ad0bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b93ec <__cxa_atexit@plt+0x1ad0a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b9418 <__cxa_atexit@plt+0x1ad0cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b940c <__cxa_atexit@plt+0x1ad0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 1b94a0 <__cxa_atexit@plt+0x1ad154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9464 <__cxa_atexit@plt+0x1ad118> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b9470 <__cxa_atexit@plt+0x1ad124> │ │ │ │ - ldr r7, [pc, #80] @ 1b94a8 <__cxa_atexit@plt+0x1ad15c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b948c <__cxa_atexit@plt+0x1ad140> │ │ │ │ - ldr r3, [pc, #40] @ 1b94a4 <__cxa_atexit@plt+0x1ad158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #24] @ 1b94ac <__cxa_atexit@plt+0x1ad160> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01263f34 │ │ │ │ - strdeq r3, [r6, -ip]! │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b94dc <__cxa_atexit@plt+0x1ad190> │ │ │ │ - ldr r7, [pc, #64] @ 1b9510 <__cxa_atexit@plt+0x1ad1c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1b94f8 <__cxa_atexit@plt+0x1ad1ac> │ │ │ │ - ldr r3, [pc, #36] @ 1b950c <__cxa_atexit@plt+0x1ad1c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1b9514 <__cxa_atexit@plt+0x1ad1c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01263ebc │ │ │ │ - @ instruction: 0x01263e90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b954c <__cxa_atexit@plt+0x1ad200> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b9550 <__cxa_atexit@plt+0x1ad204> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01263e68 │ │ │ │ - @ instruction: 0x01263e5c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9598 <__cxa_atexit@plt+0x1ad24c> │ │ │ │ - ldr r7, [pc, #64] @ 1b95b4 <__cxa_atexit@plt+0x1ad268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b958c <__cxa_atexit@plt+0x1ad240> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b9278 <__cxa_atexit@plt+0x1acf2c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1b95b8 <__cxa_atexit@plt+0x1ad26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0x0114c694 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9600 <__cxa_atexit@plt+0x1ad2b4> │ │ │ │ - ldr r7, [pc, #52] @ 1b9610 <__cxa_atexit@plt+0x1ad2c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b95f4 <__cxa_atexit@plt+0x1ad2a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b9620 <__cxa_atexit@plt+0x1ad2d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9614 <__cxa_atexit@plt+0x1ad2c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, lsr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 1b96a8 <__cxa_atexit@plt+0x1ad35c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1b8a34 <__cxa_atexit@plt+0x1ac6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b9670 <__cxa_atexit@plt+0x1ad324> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #-4]! │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 1b967c <__cxa_atexit@plt+0x1ad330> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + beq 1b8a2c <__cxa_atexit@plt+0x1ac6e0> │ │ │ │ + b 1b8a40 <__cxa_atexit@plt+0x1ac6f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b969c <__cxa_atexit@plt+0x1ad350> │ │ │ │ - ldr r2, [pc, #36] @ 1b96ac <__cxa_atexit@plt+0x1ad360> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b8acc <__cxa_atexit@plt+0x1ac780> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1b8b30 <__cxa_atexit@plt+0x1ac7e4> │ │ │ │ + ldr lr, [pc, #232] @ 1b8b64 <__cxa_atexit@plt+0x1ac818> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1b8b68 <__cxa_atexit@plt+0x1ac81c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1b8b6c <__cxa_atexit@plt+0x1ac820> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1b8b70 <__cxa_atexit@plt+0x1ac824> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bge 1b96d8 <__cxa_atexit@plt+0x1ad38c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne 1b96f8 <__cxa_atexit@plt+0x1ad3ac> │ │ │ │ - ldr r2, [pc, #32] @ 1b9704 <__cxa_atexit@plt+0x1ad3b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldreq r7, [r5, #8] │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - strne r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9770 <__cxa_atexit@plt+0x1ad424> │ │ │ │ - ldr r7, [pc, #52] @ 1b9780 <__cxa_atexit@plt+0x1ad434> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b9764 <__cxa_atexit@plt+0x1ad418> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b9790 <__cxa_atexit@plt+0x1ad444> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9784 <__cxa_atexit@plt+0x1ad438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, ip, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 1b9818 <__cxa_atexit@plt+0x1ad4cc> │ │ │ │ + bcc 1b8b44 <__cxa_atexit@plt+0x1ac7f8> │ │ │ │ + ldr r1, [pc, #120] @ 1b8b58 <__cxa_atexit@plt+0x1ac80c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b97dc <__cxa_atexit@plt+0x1ad490> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b97e8 <__cxa_atexit@plt+0x1ad49c> │ │ │ │ - ldr r7, [pc, #80] @ 1b9820 <__cxa_atexit@plt+0x1ad4d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1b8b5c <__cxa_atexit@plt+0x1ac810> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1b8b60 <__cxa_atexit@plt+0x1ac814> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b9804 <__cxa_atexit@plt+0x1ad4b8> │ │ │ │ - ldr r3, [pc, #40] @ 1b981c <__cxa_atexit@plt+0x1ad4d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #24] @ 1b9824 <__cxa_atexit@plt+0x1ad4d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01263bbc │ │ │ │ - smlawbeq r6, r4, fp, r3 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1b9854 <__cxa_atexit@plt+0x1ad508> │ │ │ │ - ldr r7, [pc, #64] @ 1b9888 <__cxa_atexit@plt+0x1ad53c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1b9870 <__cxa_atexit@plt+0x1ad524> │ │ │ │ - ldr r3, [pc, #36] @ 1b9884 <__cxa_atexit@plt+0x1ad538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1b988c <__cxa_atexit@plt+0x1ad540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01263b44 │ │ │ │ - @ instruction: 0x01263b18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1b98c4 <__cxa_atexit@plt+0x1ad578> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1b98c8 <__cxa_atexit@plt+0x1ad57c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r3, [r6, -r0]! │ │ │ │ - @ instruction: 0x01263ae4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9910 <__cxa_atexit@plt+0x1ad5c4> │ │ │ │ - ldr r7, [pc, #52] @ 1b9920 <__cxa_atexit@plt+0x1ad5d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9904 <__cxa_atexit@plt+0x1ad5b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b9930 <__cxa_atexit@plt+0x1ad5e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9924 <__cxa_atexit@plt+0x1ad5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r0, lsr r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0x01264918 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x012649b8 │ │ │ │ + strdeq r4, [r6, -r4]! @ │ │ │ │ + @ instruction: 0x01264934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 1b99b8 <__cxa_atexit@plt+0x1ad66c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9980 <__cxa_atexit@plt+0x1ad634> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #-4]! │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 1b998c <__cxa_atexit@plt+0x1ad640> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1b99ac <__cxa_atexit@plt+0x1ad660> │ │ │ │ - ldr r2, [pc, #36] @ 1b99bc <__cxa_atexit@plt+0x1ad670> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b8bc0 <__cxa_atexit@plt+0x1ac874> │ │ │ │ + ldr r2, [pc, #56] @ 1b8bc8 <__cxa_atexit@plt+0x1ac87c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 1b99e8 <__cxa_atexit@plt+0x1ad69c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne 1b9a08 <__cxa_atexit@plt+0x1ad6bc> │ │ │ │ - ldr r2, [pc, #32] @ 1b9a14 <__cxa_atexit@plt+0x1ad6c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ + ldr r1, [pc, #48] @ 1b8bcc <__cxa_atexit@plt+0x1ac880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b8bd0 <__cxa_atexit@plt+0x1ac884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r7, [r5, #8] │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - streq r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9a88 <__cxa_atexit@plt+0x1ad73c> │ │ │ │ - ldr r3, [pc, #60] @ 1b9a98 <__cxa_atexit@plt+0x1ad74c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9a78 <__cxa_atexit@plt+0x1ad72c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9a9c <__cxa_atexit@plt+0x1ad750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r4, r4, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9b08 <__cxa_atexit@plt+0x1ad7bc> │ │ │ │ - ldr r3, [pc, #60] @ 1b9b18 <__cxa_atexit@plt+0x1ad7cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9af8 <__cxa_atexit@plt+0x1ad7ac> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1b9b1c <__cxa_atexit@plt+0x1ad7d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r4, r4, ror #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9b4c <__cxa_atexit@plt+0x1ad800> │ │ │ │ - ldr r7, [pc, #28] @ 1b9b5c <__cxa_atexit@plt+0x1ad810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1b9b60 <__cxa_atexit@plt+0x1ad814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #48] @ 1b9bac <__cxa_atexit@plt+0x1ad860> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + tsteq r4, r4, rrx │ │ │ │ + ldrdeq r4, [r6, -r4]! @ │ │ │ │ + @ instruction: 0x01264894 │ │ │ │ + tsteq r4, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9ba0 <__cxa_atexit@plt+0x1ad854> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5], #4 │ │ │ │ - b 1b87a8 <__cxa_atexit@plt+0x1ac45c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b8c40 <__cxa_atexit@plt+0x1ac8f4> │ │ │ │ + ldr lr, [pc, #84] @ 1b8c4c <__cxa_atexit@plt+0x1ac900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #64] @ 1b8c50 <__cxa_atexit@plt+0x1ac904> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1b8c34 <__cxa_atexit@plt+0x1ac8e8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1b8c60 <__cxa_atexit@plt+0x1ac914> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b87a8 <__cxa_atexit@plt+0x1ac45c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b9c6c <__cxa_atexit@plt+0x1ad920> │ │ │ │ - ldr r7, [pc, #168] @ 1b9c94 <__cxa_atexit@plt+0x1ad948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9c5c <__cxa_atexit@plt+0x1ad910> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1b9c7c <__cxa_atexit@plt+0x1ad930> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - sub r0, r2, #19 │ │ │ │ - ldr lr, [pc, #124] @ 1b9c9c <__cxa_atexit@plt+0x1ad950> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - ldr r8, [pc, #116] @ 1b9ca0 <__cxa_atexit@plt+0x1ad954> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b9c98 <__cxa_atexit@plt+0x1ad94c> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x01264760 │ │ │ │ + @ instruction: 0x0114cfb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b8cc4 <__cxa_atexit@plt+0x1ac978> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b8d30 <__cxa_atexit@plt+0x1ac9e4> │ │ │ │ + ldr sl, [pc, #184] @ 1b8d50 <__cxa_atexit@plt+0x1aca04> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #180] @ 1b8d54 <__cxa_atexit@plt+0x1aca08> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #176] @ 1b8d58 <__cxa_atexit@plt+0x1aca0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #172] @ 1b8d5c <__cxa_atexit@plt+0x1aca10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 1b8cfc <__cxa_atexit@plt+0x1ac9b0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b8d30 <__cxa_atexit@plt+0x1ac9e4> │ │ │ │ + ldr sl, [pc, #108] @ 1b8d40 <__cxa_atexit@plt+0x1ac9f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #104] @ 1b8d44 <__cxa_atexit@plt+0x1ac9f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #100] @ 1b8d48 <__cxa_atexit@plt+0x1ac9fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #96] @ 1b8d4c <__cxa_atexit@plt+0x1aca00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffff3f8 │ │ │ │ + @ instruction: 0x01264740 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + @ instruction: 0x0126477c │ │ │ │ + tsteq r4, r4, lsr #29 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b8db4 <__cxa_atexit@plt+0x1aca68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b8dbc <__cxa_atexit@plt+0x1aca70> │ │ │ │ + ldr r1, [pc, #64] @ 1b8dd8 <__cxa_atexit@plt+0x1aca8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1b8ddc <__cxa_atexit@plt+0x1aca90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1b8dc4 <__cxa_atexit@plt+0x1aca78> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1b8dd4 <__cxa_atexit@plt+0x1aca88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r4, ip │ │ │ │ - @ instruction: 0x01263db4 │ │ │ │ - smlawbeq r6, r0, r7, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tsteq r4, r4, asr lr │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff18c │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b9d04 <__cxa_atexit@plt+0x1ad9b8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #52] @ 1b9d10 <__cxa_atexit@plt+0x1ad9c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, #44] @ 1b9d14 <__cxa_atexit@plt+0x1ad9c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, lr} │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r2, r9, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 1b8e5c <__cxa_atexit@plt+0x1acb10> │ │ │ │ + ldr r8, [pc, #96] @ 1b8e68 <__cxa_atexit@plt+0x1acb1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1b8e6c <__cxa_atexit@plt+0x1acb20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1b8e70 <__cxa_atexit@plt+0x1acb24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r3, [r6, -r8]! │ │ │ │ - smlawteq r6, r4, r6, r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b9d8c <__cxa_atexit@plt+0x1ada40> │ │ │ │ - ldr r3, [pc, #100] @ 1b9d9c <__cxa_atexit@plt+0x1ada50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b9d74 <__cxa_atexit@plt+0x1ada28> │ │ │ │ - ldr r3, [pc, #80] @ 1b9da0 <__cxa_atexit@plt+0x1ada54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9d84 <__cxa_atexit@plt+0x1ada38> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 1b9e00 <__cxa_atexit@plt+0x1adab4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b9da4 <__cxa_atexit@plt+0x1ada58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r4, r0, lsl #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 1b9de8 <__cxa_atexit@plt+0x1ada9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9de0 <__cxa_atexit@plt+0x1ada94> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 1b9e00 <__cxa_atexit@plt+0x1adab4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 1b9e00 <__cxa_atexit@plt+0x1adab4> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, #108] @ 1b9e78 <__cxa_atexit@plt+0x1adb2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 1b9e7c <__cxa_atexit@plt+0x1adb30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1b9e58 <__cxa_atexit@plt+0x1adb0c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9e64 <__cxa_atexit@plt+0x1adb18> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9e70 <__cxa_atexit@plt+0x1adb24> │ │ │ │ - str r7, [r5] │ │ │ │ - b 1b9e14 <__cxa_atexit@plt+0x1adac8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1d444c <__cxa_atexit@plt+0x1c8100> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffff15c │ │ │ │ + @ instruction: 0x01264610 │ │ │ │ + tsteq r4, r8, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1b9eb4 <__cxa_atexit@plt+0x1adb68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b9eac <__cxa_atexit@plt+0x1adb60> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 1b9e00 <__cxa_atexit@plt+0x1adab4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 1b9e00 <__cxa_atexit@plt+0x1adab4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1b9d24 <__cxa_atexit@plt+0x1ad9d8> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1b87a8 <__cxa_atexit@plt+0x1ac45c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1b9f24 <__cxa_atexit@plt+0x1adbd8> │ │ │ │ - ldr r2, [pc, #36] @ 1b9f2c <__cxa_atexit@plt+0x1adbe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1b9f30 <__cxa_atexit@plt+0x1adbe4> │ │ │ │ + bhi 1b8eb8 <__cxa_atexit@plt+0x1acb6c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1b8ec0 <__cxa_atexit@plt+0x1acb74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0114bd94 │ │ │ │ - @ instruction: 0x01263460 │ │ │ │ - tsteq r4, r4, ror #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b9f9c <__cxa_atexit@plt+0x1adc50> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b9fa8 <__cxa_atexit@plt+0x1adc5c> │ │ │ │ - ldr r1, [pc, #80] @ 1b9fb8 <__cxa_atexit@plt+0x1adc6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1b9fbc <__cxa_atexit@plt+0x1adc70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1b9fc0 <__cxa_atexit@plt+0x1adc74> │ │ │ │ + ldr r7, [pc, #28] @ 1b8ec4 <__cxa_atexit@plt+0x1acb78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01263400 │ │ │ │ - @ instruction: 0x01263a58 │ │ │ │ - tsteq r4, r0, ror #25 │ │ │ │ + ldrdeq r4, [r6, -r4]! @ │ │ │ │ + @ instruction: 0x01264b30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ba030 <__cxa_atexit@plt+0x1adce4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba03c <__cxa_atexit@plt+0x1adcf0> │ │ │ │ - ldr r1, [pc, #84] @ 1ba04c <__cxa_atexit@plt+0x1add00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1ba050 <__cxa_atexit@plt+0x1add04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #52] @ 1ba054 <__cxa_atexit@plt+0x1add08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi 1b8efc <__cxa_atexit@plt+0x1acbb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b8f04 <__cxa_atexit@plt+0x1acbb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01263370 │ │ │ │ - smlawteq r6, r0, r9, r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + smlawbeq r6, r4, r4, r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ba0a8 <__cxa_atexit@plt+0x1add5c> │ │ │ │ - ldr r7, [pc, #64] @ 1ba0c0 <__cxa_atexit@plt+0x1add74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b8f6c <__cxa_atexit@plt+0x1acc20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b8f78 <__cxa_atexit@plt+0x1acc2c> │ │ │ │ + ldr lr, [pc, #76] @ 1b8f88 <__cxa_atexit@plt+0x1acc3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1b8f8c <__cxa_atexit@plt+0x1acc40> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #48] @ 1ba0c4 <__cxa_atexit@plt+0x1add78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #24] @ 1ba0c8 <__cxa_atexit@plt+0x1add7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01263958 │ │ │ │ - tsteq r4, ip, lsl #24 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ba124 <__cxa_atexit@plt+0x1addd8> │ │ │ │ - ldr r3, [pc, #88] @ 1ba14c <__cxa_atexit@plt+0x1ade00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - ldr r3, [pc, #56] @ 1ba150 <__cxa_atexit@plt+0x1ade04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r3, [pc, #40] @ 1ba154 <__cxa_atexit@plt+0x1ade08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r7, #24 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strdeq r4, [r6, -r0]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b8ffc <__cxa_atexit@plt+0x1accb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b9008 <__cxa_atexit@plt+0x1accbc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1b9018 <__cxa_atexit@plt+0x1acccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1b901c <__cxa_atexit@plt+0x1accd0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - ldrdeq r3, [r6, -r4]! │ │ │ │ - tsteq r4, r0, lsr #23 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01264454 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ba190 <__cxa_atexit@plt+0x1ade44> │ │ │ │ - ldr r2, [pc, #36] @ 1ba198 <__cxa_atexit@plt+0x1ade4c> │ │ │ │ + bhi 1b906c <__cxa_atexit@plt+0x1acd20> │ │ │ │ + ldr r2, [pc, #56] @ 1b9074 <__cxa_atexit@plt+0x1acd28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1ba19c <__cxa_atexit@plt+0x1ade50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b9078 <__cxa_atexit@plt+0x1acd2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b907c <__cxa_atexit@plt+0x1acd30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #22 │ │ │ │ - strdeq r3, [r6, -r4]! │ │ │ │ - @ instruction: 0x0114baf8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x0114cabc │ │ │ │ + @ instruction: 0x01264328 │ │ │ │ + @ instruction: 0x012643e8 │ │ │ │ + tsteq r4, ip, lsr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ba20c <__cxa_atexit@plt+0x1adec0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba218 <__cxa_atexit@plt+0x1adecc> │ │ │ │ - ldr r1, [pc, #84] @ 1ba228 <__cxa_atexit@plt+0x1adedc> │ │ │ │ + bhi 1b90c4 <__cxa_atexit@plt+0x1acd78> │ │ │ │ + ldr r1, [pc, #44] @ 1b90cc <__cxa_atexit@plt+0x1acd80> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1ba22c <__cxa_atexit@plt+0x1adee0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1ba230 <__cxa_atexit@plt+0x1adee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r0, [pc, #32] @ 1b90d0 <__cxa_atexit@plt+0x1acd84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01263194 │ │ │ │ - @ instruction: 0x012637e8 │ │ │ │ - tsteq r4, r0, ror sl │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ba2bc <__cxa_atexit@plt+0x1adf70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba2c4 <__cxa_atexit@plt+0x1adf78> │ │ │ │ - ldr r2, [pc, #108] @ 1ba2d8 <__cxa_atexit@plt+0x1adf8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 1ba2dc <__cxa_atexit@plt+0x1adf90> │ │ │ │ + tsteq r4, r4, lsl sl │ │ │ │ + smlawteq r6, r0, r2, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b9108 <__cxa_atexit@plt+0x1acdbc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b9110 <__cxa_atexit@plt+0x1acdc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r2, [pc, #64] @ 1ba2e0 <__cxa_atexit@plt+0x1adf94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r2, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1ba2e4 <__cxa_atexit@plt+0x1adf98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1ba2cc <__cxa_atexit@plt+0x1adf80> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - strdeq r3, [r6, -ip]! │ │ │ │ - @ instruction: 0x0126310c │ │ │ │ - @ instruction: 0x01263734 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - tsteq r4, r0, asr #19 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0x01264278 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1ba354 <__cxa_atexit@plt+0x1ae008> │ │ │ │ - ldr r7, [pc, #88] @ 1ba374 <__cxa_atexit@plt+0x1ae028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm r5!, {r1, r2} │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - ldr r7, [pc, #60] @ 1ba378 <__cxa_atexit@plt+0x1ae02c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b9178 <__cxa_atexit@plt+0x1ace2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b9184 <__cxa_atexit@plt+0x1ace38> │ │ │ │ + ldr lr, [pc, #76] @ 1b9194 <__cxa_atexit@plt+0x1ace48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1b9198 <__cxa_atexit@plt+0x1ace4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r7, [pc, #32] @ 1ba37c <__cxa_atexit@plt+0x1ae030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x012636b0 │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ - tsteq r4, r0, asr #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ba3f4 <__cxa_atexit@plt+0x1ae0a8> │ │ │ │ - ldr r3, [pc, #96] @ 1ba404 <__cxa_atexit@plt+0x1ae0b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1ba3e4 <__cxa_atexit@plt+0x1ae098> │ │ │ │ - ldr r7, [pc, #72] @ 1ba408 <__cxa_atexit@plt+0x1ae0bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r2, [sl, #7] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ba40c <__cxa_atexit@plt+0x1ae0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0114b8d8 │ │ │ │ - @ instruction: 0x0114b8b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 1ba444 <__cxa_atexit@plt+0x1ae0f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, ip, ror r8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1ba4b4 <__cxa_atexit@plt+0x1ae168> │ │ │ │ - ldr r0, [pc, #80] @ 1ba4d8 <__cxa_atexit@plt+0x1ae18c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - ldr r3, [pc, #56] @ 1ba4dc <__cxa_atexit@plt+0x1ae190> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r3, [pc, #36] @ 1ba4e0 <__cxa_atexit@plt+0x1ae194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, #24 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01263548 │ │ │ │ - tsteq r4, r0, lsl r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ba514 <__cxa_atexit@plt+0x1ae1c8> │ │ │ │ - ldr r5, [pc, #32] @ 1ba524 <__cxa_atexit@plt+0x1ae1d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1ba528 <__cxa_atexit@plt+0x1ae1dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r0, asr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1ba570 <__cxa_atexit@plt+0x1ae224> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba594 <__cxa_atexit@plt+0x1ae248> │ │ │ │ - ldr r2, [pc, #68] @ 1ba5a0 <__cxa_atexit@plt+0x1ae254> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba594 <__cxa_atexit@plt+0x1ae248> │ │ │ │ - ldr r2, [pc, #36] @ 1ba5a4 <__cxa_atexit@plt+0x1ae258> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01263494 │ │ │ │ - @ instruction: 0x01263474 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x012642e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ba64c <__cxa_atexit@plt+0x1ae300> │ │ │ │ - ldr r7, [pc, #172] @ 1ba674 <__cxa_atexit@plt+0x1ae328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 1ba610 <__cxa_atexit@plt+0x1ae2c4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1ba620 <__cxa_atexit@plt+0x1ae2d4> │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ba65c <__cxa_atexit@plt+0x1ae310> │ │ │ │ - ldr r7, [pc, #132] @ 1ba678 <__cxa_atexit@plt+0x1ae32c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 1b9208 <__cxa_atexit@plt+0x1acebc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b9214 <__cxa_atexit@plt+0x1acec8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1b9224 <__cxa_atexit@plt+0x1aced8> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1b9228 <__cxa_atexit@plt+0x1acedc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ba65c <__cxa_atexit@plt+0x1ae310> │ │ │ │ - ldr r7, [pc, #80] @ 1ba680 <__cxa_atexit@plt+0x1ae334> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ba67c <__cxa_atexit@plt+0x1ae330> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01263404 │ │ │ │ - tsteq r4, ip, lsl #13 │ │ │ │ - @ instruction: 0x012633ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1ba6c8 <__cxa_atexit@plt+0x1ae37c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba6ec <__cxa_atexit@plt+0x1ae3a0> │ │ │ │ - ldr r2, [pc, #68] @ 1ba6f8 <__cxa_atexit@plt+0x1ae3ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba6ec <__cxa_atexit@plt+0x1ae3a0> │ │ │ │ - ldr r2, [pc, #36] @ 1ba6fc <__cxa_atexit@plt+0x1ae3b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01263344 │ │ │ │ - @ instruction: 0x01263304 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ba784 <__cxa_atexit@plt+0x1ae438> │ │ │ │ - ldr r7, [pc, #116] @ 1ba794 <__cxa_atexit@plt+0x1ae448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 1ba73c <__cxa_atexit@plt+0x1ae3f0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1ba74c <__cxa_atexit@plt+0x1ae400> │ │ │ │ - ldr r8, [r8, #2] │ │ │ │ - b 1b9d24 <__cxa_atexit@plt+0x1ad9d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 1ba798 <__cxa_atexit@plt+0x1ae44c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ba778 <__cxa_atexit@plt+0x1ae42c> │ │ │ │ - ldr r7, [pc, #48] @ 1ba79c <__cxa_atexit@plt+0x1ae450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ba7a0 <__cxa_atexit@plt+0x1ae454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - smlawbeq r6, r4, sp, r2 │ │ │ │ - tsteq r4, r8, ror #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ba7c4 <__cxa_atexit@plt+0x1ae478> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1b9d24 <__cxa_atexit@plt+0x1ad9d8> │ │ │ │ - ldr r3, [pc, #44] @ 1ba7f8 <__cxa_atexit@plt+0x1ae4ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ba7f0 <__cxa_atexit@plt+0x1ae4a4> │ │ │ │ - ldr r7, [pc, #24] @ 1ba7fc <__cxa_atexit@plt+0x1ae4b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01262d0c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ba81c <__cxa_atexit@plt+0x1ae4d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01262ce0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ba70c <__cxa_atexit@plt+0x1ae3c0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ba874 <__cxa_atexit@plt+0x1ae528> │ │ │ │ - ldr r7, [pc, #52] @ 1ba888 <__cxa_atexit@plt+0x1ae53c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ba868 <__cxa_atexit@plt+0x1ae51c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba898 <__cxa_atexit@plt+0x1ae54c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ba88c <__cxa_atexit@plt+0x1ae540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r0, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1ba8fc <__cxa_atexit@plt+0x1ae5b0> │ │ │ │ - ldr r1, [pc, #200] @ 1ba980 <__cxa_atexit@plt+0x1ae634> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1ba930 <__cxa_atexit@plt+0x1ae5e4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ba938 <__cxa_atexit@plt+0x1ae5ec> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ba964 <__cxa_atexit@plt+0x1ae618> │ │ │ │ - ldr r7, [pc, #156] @ 1ba984 <__cxa_atexit@plt+0x1ae638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ba958 <__cxa_atexit@plt+0x1ae60c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b9790 <__cxa_atexit@plt+0x1ad444> │ │ │ │ - ldr r1, [pc, #116] @ 1ba978 <__cxa_atexit@plt+0x1ae62c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1ba930 <__cxa_atexit@plt+0x1ae5e4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ba94c <__cxa_atexit@plt+0x1ae600> │ │ │ │ - ldr r7, [pc, #88] @ 1ba97c <__cxa_atexit@plt+0x1ae630> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 1ba98c <__cxa_atexit@plt+0x1ae640> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ba988 <__cxa_atexit@plt+0x1ae63c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01262a6c │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - @ instruction: 0x0114b2d8 │ │ │ │ - @ instruction: 0x01262a4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ba9d4 <__cxa_atexit@plt+0x1ae688> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ba9f4 <__cxa_atexit@plt+0x1ae6a8> │ │ │ │ - ldr r7, [pc, #72] @ 1baa08 <__cxa_atexit@plt+0x1ae6bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ba9e8 <__cxa_atexit@plt+0x1ae69c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1b9790 <__cxa_atexit@plt+0x1ad444> │ │ │ │ - ldr r7, [pc, #52] @ 1baa10 <__cxa_atexit@plt+0x1ae6c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1baa0c <__cxa_atexit@plt+0x1ae6c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffedcc │ │ │ │ - tsteq r4, r8, asr #4 │ │ │ │ - @ instruction: 0x012629b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1baa3c <__cxa_atexit@plt+0x1ae6f0> │ │ │ │ - ldr r7, [pc, #28] @ 1baa4c <__cxa_atexit@plt+0x1ae700> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ - @ instruction: 0x01262960 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1baa94 <__cxa_atexit@plt+0x1ae748> │ │ │ │ - ldr r7, [pc, #52] @ 1baaa8 <__cxa_atexit@plt+0x1ae75c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1baa88 <__cxa_atexit@plt+0x1ae73c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1baab8 <__cxa_atexit@plt+0x1ae76c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1baaac <__cxa_atexit@plt+0x1ae760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r4, ror #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1bab1c <__cxa_atexit@plt+0x1ae7d0> │ │ │ │ - ldr r1, [pc, #200] @ 1baba0 <__cxa_atexit@plt+0x1ae854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bab50 <__cxa_atexit@plt+0x1ae804> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bab58 <__cxa_atexit@plt+0x1ae80c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bab84 <__cxa_atexit@plt+0x1ae838> │ │ │ │ - ldr r7, [pc, #156] @ 1baba4 <__cxa_atexit@plt+0x1ae858> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bab78 <__cxa_atexit@plt+0x1ae82c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b912c <__cxa_atexit@plt+0x1acde0> │ │ │ │ - ldr r1, [pc, #116] @ 1bab98 <__cxa_atexit@plt+0x1ae84c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bab50 <__cxa_atexit@plt+0x1ae804> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bab6c <__cxa_atexit@plt+0x1ae820> │ │ │ │ - ldr r7, [pc, #88] @ 1bab9c <__cxa_atexit@plt+0x1ae850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 1babac <__cxa_atexit@plt+0x1ae860> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1baba8 <__cxa_atexit@plt+0x1ae85c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrdeq r2, [r6, -r8]! │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffe620 │ │ │ │ - tsteq r4, r4, lsr #1 │ │ │ │ - smlawteq r6, r0, fp, r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1babf4 <__cxa_atexit@plt+0x1ae8a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bac14 <__cxa_atexit@plt+0x1ae8c8> │ │ │ │ - ldr r7, [pc, #72] @ 1bac28 <__cxa_atexit@plt+0x1ae8dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bac08 <__cxa_atexit@plt+0x1ae8bc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b912c <__cxa_atexit@plt+0x1acde0> │ │ │ │ - ldr r7, [pc, #52] @ 1bac30 <__cxa_atexit@plt+0x1ae8e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1bac2c <__cxa_atexit@plt+0x1ae8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe548 │ │ │ │ - tsteq r4, r4, lsl r0 │ │ │ │ - @ instruction: 0x01262b24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bac5c <__cxa_atexit@plt+0x1ae910> │ │ │ │ - ldr r7, [pc, #28] @ 1bac6c <__cxa_atexit@plt+0x1ae920> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ - smlawteq r6, ip, sl, r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bacb4 <__cxa_atexit@plt+0x1ae968> │ │ │ │ - ldr r7, [pc, #52] @ 1bacc4 <__cxa_atexit@plt+0x1ae978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1baca8 <__cxa_atexit@plt+0x1ae95c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1bacd4 <__cxa_atexit@plt+0x1ae988> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1bacc8 <__cxa_atexit@plt+0x1ae97c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1bad28 <__cxa_atexit@plt+0x1ae9dc> │ │ │ │ - ldr r1, [pc, #112] @ 1bad64 <__cxa_atexit@plt+0x1aea18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bad44 <__cxa_atexit@plt+0x1ae9f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bad4c <__cxa_atexit@plt+0x1aea00> │ │ │ │ - ldr r3, [pc, #84] @ 1bad68 <__cxa_atexit@plt+0x1aea1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bad44 <__cxa_atexit@plt+0x1ae9f8> │ │ │ │ - b 1badcc <__cxa_atexit@plt+0x1aea80> │ │ │ │ - ldr r1, [pc, #48] @ 1bad60 <__cxa_atexit@plt+0x1aea14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bad44 <__cxa_atexit@plt+0x1ae9f8> │ │ │ │ - b 1baf10 <__cxa_atexit@plt+0x1aebc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1bad6c <__cxa_atexit@plt+0x1aea20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0126263c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bada0 <__cxa_atexit@plt+0x1aea54> │ │ │ │ - ldr r3, [pc, #48] @ 1badbc <__cxa_atexit@plt+0x1aea70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1badb4 <__cxa_atexit@plt+0x1aea68> │ │ │ │ - b 1badcc <__cxa_atexit@plt+0x1aea80> │ │ │ │ - ldr r7, [pc, #24] @ 1badc0 <__cxa_atexit@plt+0x1aea74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x012625e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 1bae54 <__cxa_atexit@plt+0x1aeb08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bae18 <__cxa_atexit@plt+0x1aeacc> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1bae24 <__cxa_atexit@plt+0x1aead8> │ │ │ │ - ldr r7, [pc, #80] @ 1bae5c <__cxa_atexit@plt+0x1aeb10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1bae40 <__cxa_atexit@plt+0x1aeaf4> │ │ │ │ - ldr r3, [pc, #40] @ 1bae58 <__cxa_atexit@plt+0x1aeb0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #24] @ 1bae60 <__cxa_atexit@plt+0x1aeb14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - smlawbeq r6, r4, r5, r2 │ │ │ │ - @ instruction: 0x01262544 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1bae90 <__cxa_atexit@plt+0x1aeb44> │ │ │ │ - ldr r7, [pc, #64] @ 1baec4 <__cxa_atexit@plt+0x1aeb78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1baeac <__cxa_atexit@plt+0x1aeb60> │ │ │ │ - ldr r3, [pc, #36] @ 1baec0 <__cxa_atexit@plt+0x1aeb74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1baec8 <__cxa_atexit@plt+0x1aeb7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0126250c │ │ │ │ - ldrdeq r2, [r6, -r8]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1baf00 <__cxa_atexit@plt+0x1aebb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1baf04 <__cxa_atexit@plt+0x1aebb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012624b0 │ │ │ │ - @ instruction: 0x012624ac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1baf30 <__cxa_atexit@plt+0x1aebe4> │ │ │ │ - ldr r7, [pc, #144] @ 1bafb4 <__cxa_atexit@plt+0x1aec68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #112] @ 1bafa8 <__cxa_atexit@plt+0x1aec5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1baf84 <__cxa_atexit@plt+0x1aec38> │ │ │ │ - ldr r2, [pc, #88] @ 1bafac <__cxa_atexit@plt+0x1aec60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1baf90 <__cxa_atexit@plt+0x1aec44> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1baf98 <__cxa_atexit@plt+0x1aec4c> │ │ │ │ - ldr r7, [pc, #52] @ 1bafb0 <__cxa_atexit@plt+0x1aec64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1bafb8 <__cxa_atexit@plt+0x1aec6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01262410 │ │ │ │ - @ instruction: 0x01262468 │ │ │ │ - strdeq r2, [r6, -r0]! │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01264248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 1bb018 <__cxa_atexit@plt+0x1aeccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb000 <__cxa_atexit@plt+0x1aecb4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1bb008 <__cxa_atexit@plt+0x1aecbc> │ │ │ │ - ldr r7, [pc, #36] @ 1bb01c <__cxa_atexit@plt+0x1aecd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1bb020 <__cxa_atexit@plt+0x1aecd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01262394 │ │ │ │ - smlawbeq r6, r0, r3, r2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1bb058 <__cxa_atexit@plt+0x1aed0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 1bb05c <__cxa_atexit@plt+0x1aed10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01262358 │ │ │ │ - @ instruction: 0x01262348 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bb0bc <__cxa_atexit@plt+0x1aed70> │ │ │ │ - ldr r7, [pc, #96] @ 1bb0e0 <__cxa_atexit@plt+0x1aed94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bb0cc <__cxa_atexit@plt+0x1aed80> │ │ │ │ - ldr r7, [pc, #76] @ 1bb0e4 <__cxa_atexit@plt+0x1aed98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1bb0b0 <__cxa_atexit@plt+0x1aed64> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1bacd4 <__cxa_atexit@plt+0x1ae988> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1bb0ec <__cxa_atexit@plt+0x1aeda0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bb0e8 <__cxa_atexit@plt+0x1aed9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ - tsteq r4, r4, asr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bb160 <__cxa_atexit@plt+0x1aee14> │ │ │ │ - ldr r7, [pc, #52] @ 1bb170 <__cxa_atexit@plt+0x1aee24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bb154 <__cxa_atexit@plt+0x1aee08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1bb180 <__cxa_atexit@plt+0x1aee34> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1bb174 <__cxa_atexit@plt+0x1aee28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r4, lsr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1bb1d4 <__cxa_atexit@plt+0x1aee88> │ │ │ │ - ldr r1, [pc, #112] @ 1bb210 <__cxa_atexit@plt+0x1aeec4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bb1f0 <__cxa_atexit@plt+0x1aeea4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bb1f8 <__cxa_atexit@plt+0x1aeeac> │ │ │ │ - ldr r3, [pc, #84] @ 1bb214 <__cxa_atexit@plt+0x1aeec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb1f0 <__cxa_atexit@plt+0x1aeea4> │ │ │ │ - b 1bb278 <__cxa_atexit@plt+0x1aef2c> │ │ │ │ - ldr r1, [pc, #48] @ 1bb20c <__cxa_atexit@plt+0x1aeec0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1bb1f0 <__cxa_atexit@plt+0x1aeea4> │ │ │ │ - b 1bb3bc <__cxa_atexit@plt+0x1af070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1bb218 <__cxa_atexit@plt+0x1aeecc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01262190 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bb24c <__cxa_atexit@plt+0x1aef00> │ │ │ │ - ldr r3, [pc, #48] @ 1bb268 <__cxa_atexit@plt+0x1aef1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb260 <__cxa_atexit@plt+0x1aef14> │ │ │ │ - b 1bb278 <__cxa_atexit@plt+0x1aef2c> │ │ │ │ - ldr r7, [pc, #24] @ 1bb26c <__cxa_atexit@plt+0x1aef20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0126213c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 1bb300 <__cxa_atexit@plt+0x1aefb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb2c4 <__cxa_atexit@plt+0x1aef78> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1bb2d0 <__cxa_atexit@plt+0x1aef84> │ │ │ │ - ldr r7, [pc, #80] @ 1bb308 <__cxa_atexit@plt+0x1aefbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 1bb2ec <__cxa_atexit@plt+0x1aefa0> │ │ │ │ - ldr r3, [pc, #40] @ 1bb304 <__cxa_atexit@plt+0x1aefb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #24] @ 1bb30c <__cxa_atexit@plt+0x1aefc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r2, [r6, -r8]! │ │ │ │ - @ instruction: 0x01262098 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1bb33c <__cxa_atexit@plt+0x1aeff0> │ │ │ │ - ldr r7, [pc, #64] @ 1bb370 <__cxa_atexit@plt+0x1af024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bne 1bb358 <__cxa_atexit@plt+0x1af00c> │ │ │ │ - ldr r3, [pc, #36] @ 1bb36c <__cxa_atexit@plt+0x1af020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1111350 <__cxa_atexit@plt+0x1105004> │ │ │ │ - ldr r7, [pc, #20] @ 1bb374 <__cxa_atexit@plt+0x1af028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01262060 │ │ │ │ - @ instruction: 0x0126202c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1bb3ac <__cxa_atexit@plt+0x1af060> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1bb3b0 <__cxa_atexit@plt+0x1af064> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01262004 │ │ │ │ - @ instruction: 0x01262000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bb3dc <__cxa_atexit@plt+0x1af090> │ │ │ │ - ldr r7, [pc, #144] @ 1bb460 <__cxa_atexit@plt+0x1af114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #112] @ 1bb454 <__cxa_atexit@plt+0x1af108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1bb430 <__cxa_atexit@plt+0x1af0e4> │ │ │ │ - ldr r2, [pc, #88] @ 1bb458 <__cxa_atexit@plt+0x1af10c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb43c <__cxa_atexit@plt+0x1af0f0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1bb444 <__cxa_atexit@plt+0x1af0f8> │ │ │ │ - ldr r7, [pc, #52] @ 1bb45c <__cxa_atexit@plt+0x1af110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1bb464 <__cxa_atexit@plt+0x1af118> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01261f64 │ │ │ │ - @ instruction: 0x01261fbc │ │ │ │ - @ instruction: 0x01261f44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 1bb4c4 <__cxa_atexit@plt+0x1af178> │ │ │ │ + bhi 1b9278 <__cxa_atexit@plt+0x1acf2c> │ │ │ │ + ldr r2, [pc, #56] @ 1b9280 <__cxa_atexit@plt+0x1acf34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb4ac <__cxa_atexit@plt+0x1af160> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1bb4b4 <__cxa_atexit@plt+0x1af168> │ │ │ │ - ldr r7, [pc, #36] @ 1bb4c8 <__cxa_atexit@plt+0x1af17c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1bb4cc <__cxa_atexit@plt+0x1af180> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01261ee8 │ │ │ │ - ldrdeq r1, [r6, -r4]! │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1bb504 <__cxa_atexit@plt+0x1af1b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 1bb508 <__cxa_atexit@plt+0x1af1bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01261eac │ │ │ │ - @ instruction: 0x01261e9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1bb550 <__cxa_atexit@plt+0x1af204> │ │ │ │ - ldr r7, [pc, #64] @ 1bb570 <__cxa_atexit@plt+0x1af224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1bb544 <__cxa_atexit@plt+0x1af1f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba898 <__cxa_atexit@plt+0x1ae54c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1bb574 <__cxa_atexit@plt+0x1af228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff364 │ │ │ │ - tsteq r4, r4, lsr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bb5d4 <__cxa_atexit@plt+0x1af288> │ │ │ │ - ldr r7, [pc, #96] @ 1bb5f8 <__cxa_atexit@plt+0x1af2ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bb5e4 <__cxa_atexit@plt+0x1af298> │ │ │ │ - ldr r7, [pc, #76] @ 1bb5fc <__cxa_atexit@plt+0x1af2b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1bb5c8 <__cxa_atexit@plt+0x1af27c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1bacd4 <__cxa_atexit@plt+0x1ae988> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1bb604 <__cxa_atexit@plt+0x1af2b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bb600 <__cxa_atexit@plt+0x1af2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b9284 <__cxa_atexit@plt+0x1acf38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b9288 <__cxa_atexit@plt+0x1acf3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff720 │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ - tsteq r4, r8, lsr r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bb6a4 <__cxa_atexit@plt+0x1af358> │ │ │ │ - ldr r3, [pc, #96] @ 1bb6b4 <__cxa_atexit@plt+0x1af368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1bb67c <__cxa_atexit@plt+0x1af330> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1bb690 <__cxa_atexit@plt+0x1af344> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1bb6bc <__cxa_atexit@plt+0x1af370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1bb6b8 <__cxa_atexit@plt+0x1af36c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bb6c0 <__cxa_atexit@plt+0x1af374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r1, [r6, -r8]! │ │ │ │ - @ instruction: 0x01261d08 │ │ │ │ - @ instruction: 0x0114a694 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1bb6f8 <__cxa_atexit@plt+0x1af3ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1bb6fc <__cxa_atexit@plt+0x1af3b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01261cb8 │ │ │ │ - @ instruction: 0x01261cb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0114c8b4 │ │ │ │ + @ instruction: 0x0126411c │ │ │ │ + ldrdeq r4, [r6, -ip]! │ │ │ │ + tsteq r4, r8, ror r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1bb760 <__cxa_atexit@plt+0x1af414> │ │ │ │ - ldr r7, [pc, #80] @ 1bb774 <__cxa_atexit@plt+0x1af428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bb74c <__cxa_atexit@plt+0x1af400> │ │ │ │ - ldr r3, [pc, #64] @ 1bb778 <__cxa_atexit@plt+0x1af42c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb758 <__cxa_atexit@plt+0x1af40c> │ │ │ │ - b 1bb7b8 <__cxa_atexit@plt+0x1af46c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bb77c <__cxa_atexit@plt+0x1af430> │ │ │ │ + bhi 1b92d4 <__cxa_atexit@plt+0x1acf88> │ │ │ │ + ldr r7, [pc, #52] @ 1b92e8 <__cxa_atexit@plt+0x1acf9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0114a5dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1bb7ac <__cxa_atexit@plt+0x1af460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb7a4 <__cxa_atexit@plt+0x1af458> │ │ │ │ - b 1bb7b8 <__cxa_atexit@plt+0x1af46c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bb7d4 <__cxa_atexit@plt+0x1af488> │ │ │ │ - ldr r3, [pc, #104] @ 1bb834 <__cxa_atexit@plt+0x1af4e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 1bb7e0 <__cxa_atexit@plt+0x1af494> │ │ │ │ - ldr r3, [pc, #80] @ 1bb82c <__cxa_atexit@plt+0x1af4e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb814 <__cxa_atexit@plt+0x1af4c8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1bb81c <__cxa_atexit@plt+0x1af4d0> │ │ │ │ - ldr r7, [pc, #36] @ 1bb830 <__cxa_atexit@plt+0x1af4e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bb838 <__cxa_atexit@plt+0x1af4ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - smlawbeq r6, r4, fp, r1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01261b68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 1bb874 <__cxa_atexit@plt+0x1af528> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1bb878 <__cxa_atexit@plt+0x1af52c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01261b3c │ │ │ │ - @ instruction: 0x01261b30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 1bb8b4 <__cxa_atexit@plt+0x1af568> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1bb8b8 <__cxa_atexit@plt+0x1af56c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - strdeq r1, [r6, -ip]! │ │ │ │ - strdeq r1, [r6, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bb908 <__cxa_atexit@plt+0x1af5bc> │ │ │ │ - ldr r3, [pc, #60] @ 1bb918 <__cxa_atexit@plt+0x1af5cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bb8f8 <__cxa_atexit@plt+0x1af5ac> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1b92c8 <__cxa_atexit@plt+0x1acf7c> │ │ │ │ + mov r7, sl │ │ │ │ + b 1b92fc <__cxa_atexit@plt+0x1acfb0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1bb91c <__cxa_atexit@plt+0x1af5d0> │ │ │ │ + ldr r7, [pc, #16] @ 1b92ec <__cxa_atexit@plt+0x1acfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r4, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bb9c8 <__cxa_atexit@plt+0x1af67c> │ │ │ │ - ldr r7, [pc, #124] @ 1bb9d8 <__cxa_atexit@plt+0x1af68c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 1bb998 <__cxa_atexit@plt+0x1af64c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1bb9a8 <__cxa_atexit@plt+0x1af65c> │ │ │ │ - ldr r2, [pc, #100] @ 1bb9dc <__cxa_atexit@plt+0x1af690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bb9bc <__cxa_atexit@plt+0x1af670> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1bb9e4 <__cxa_atexit@plt+0x1af698> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1bb9e0 <__cxa_atexit@plt+0x1af694> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, ip, ror r3 │ │ │ │ - ldrdeq r1, [r6, -r4]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bba28 <__cxa_atexit@plt+0x1af6dc> │ │ │ │ - ldr r3, [pc, #64] @ 1bba44 <__cxa_atexit@plt+0x1af6f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bba3c <__cxa_atexit@plt+0x1af6f0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1bba48 <__cxa_atexit@plt+0x1af6fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01261954 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, ip, asr r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1bba8c <__cxa_atexit@plt+0x1af740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r0, asr r3 │ │ │ │ - tsteq r4, r4, lsl #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bbafc <__cxa_atexit@plt+0x1af7b0> │ │ │ │ - ldr r3, [pc, #88] @ 1bbb0c <__cxa_atexit@plt+0x1af7c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1bbadc <__cxa_atexit@plt+0x1af790> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1bbae8 <__cxa_atexit@plt+0x1af79c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1bbb14 <__cxa_atexit@plt+0x1af7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1bbaf0 <__cxa_atexit@plt+0x1af7a4> │ │ │ │ - ldr r7, [pc, #32] @ 1bbb10 <__cxa_atexit@plt+0x1af7c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bbb18 <__cxa_atexit@plt+0x1af7cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, ip, lsl #6 │ │ │ │ - @ instruction: 0x0114a2d0 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ - @ instruction: 0x0114a2fc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r4, ip, asr #18 │ │ │ │ + tsteq r4, r8, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1bbb54 <__cxa_atexit@plt+0x1af808> │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1b9374 <__cxa_atexit@plt+0x1ad028> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b93d8 <__cxa_atexit@plt+0x1ad08c> │ │ │ │ + ldr r9, [pc, #204] @ 1b93f4 <__cxa_atexit@plt+0x1ad0a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #200] @ 1b93f8 <__cxa_atexit@plt+0x1ad0ac> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #196] @ 1b93fc <__cxa_atexit@plt+0x1ad0b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 1bbb58 <__cxa_atexit@plt+0x1af80c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r4, lsl #5 │ │ │ │ - tsteq r4, r4, asr #5 │ │ │ │ - tsteq r4, r4, lsr #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1bbb80 <__cxa_atexit@plt+0x1af834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, lsl r3 │ │ │ │ - tsteq r4, r0, ror #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bbbd8 <__cxa_atexit@plt+0x1af88c> │ │ │ │ - ldr r3, [pc, #64] @ 1bbbe8 <__cxa_atexit@plt+0x1af89c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bbbc8 <__cxa_atexit@plt+0x1af87c> │ │ │ │ - ldr r7, [pc, #48] @ 1bbbec <__cxa_atexit@plt+0x1af8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1bbbf0 <__cxa_atexit@plt+0x1af8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0114a2b4 │ │ │ │ - @ instruction: 0x0114a2d0 │ │ │ │ - tsteq r4, r4, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1bbc14 <__cxa_atexit@plt+0x1af8c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, ror #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1bbc38 <__cxa_atexit@plt+0x1af8ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012617a0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1bbc5c <__cxa_atexit@plt+0x1af910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0126177c │ │ │ │ - @ instruction: 0x0114a3b8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bbcb8 <__cxa_atexit@plt+0x1af96c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1bbcb0 <__cxa_atexit@plt+0x1af964> │ │ │ │ - ldr r3, [pc, #44] @ 1bbcc0 <__cxa_atexit@plt+0x1af974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1bbcc4 <__cxa_atexit@plt+0x1af978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ - @ instruction: 0x012616ec │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 1bbce8 <__cxa_atexit@plt+0x1af99c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1bbd84 <__cxa_atexit@plt+0x1afa38> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 1bbd58 <__cxa_atexit@plt+0x1afa0c> │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 1bbd28 <__cxa_atexit@plt+0x1af9dc> │ │ │ │ - cmp r8, #2 │ │ │ │ - bne 1bbd74 <__cxa_atexit@plt+0x1afa28> │ │ │ │ - ldr r7, [pc, #160] @ 1bbdb8 <__cxa_atexit@plt+0x1afa6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1bbd4c <__cxa_atexit@plt+0x1afa00> │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - ldr r3, [pc, #124] @ 1bbdb0 <__cxa_atexit@plt+0x1afa64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r7, [pc, #116] @ 1bbdb4 <__cxa_atexit@plt+0x1afa68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r3, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #76] @ 1bbdac <__cxa_atexit@plt+0x1afa60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #44] @ 1bbda8 <__cxa_atexit@plt+0x1afa5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #48] @ 1bbdbc <__cxa_atexit@plt+0x1afa70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0114a2b4 │ │ │ │ - smlawbeq r6, r4, ip, r1 │ │ │ │ - @ instruction: 0x01261678 │ │ │ │ - @ instruction: 0x01261ca0 │ │ │ │ - ldrdeq r1, [r6, -r4]! │ │ │ │ - @ instruction: 0x0114a2b4 │ │ │ │ - tsteq r4, r4, ror r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bbe5c <__cxa_atexit@plt+0x1afb10> │ │ │ │ - ldr r7, [pc, #136] @ 1bbe6c <__cxa_atexit@plt+0x1afb20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bbe40 <__cxa_atexit@plt+0x1afaf4> │ │ │ │ - ldr r2, [pc, #112] @ 1bbe70 <__cxa_atexit@plt+0x1afb24> │ │ │ │ + ldr ip, [pc, #192] @ 1b9400 <__cxa_atexit@plt+0x1ad0b4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + mov r2, r3 │ │ │ │ + str sl, [r2, #28]! │ │ │ │ + str ip, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 1b93cc <__cxa_atexit@plt+0x1ad080> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b93d8 <__cxa_atexit@plt+0x1ad08c> │ │ │ │ + ldr r9, [pc, #96] @ 1b93e4 <__cxa_atexit@plt+0x1ad098> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #92] @ 1b93e8 <__cxa_atexit@plt+0x1ad09c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #88] @ 1b93ec <__cxa_atexit@plt+0x1ad0a0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #28]! │ │ │ │ + str sl, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r2, [pc, #40] @ 1b93f0 <__cxa_atexit@plt+0x1ad0a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bbe50 <__cxa_atexit@plt+0x1afb04> │ │ │ │ - ldr r3, [pc, #84] @ 1bbe74 <__cxa_atexit@plt+0x1afb28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1bbe78 <__cxa_atexit@plt+0x1afb2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x0114a1f4 │ │ │ │ - @ instruction: 0x0114a1bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1bbed8 <__cxa_atexit@plt+0x1afb8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bbed0 <__cxa_atexit@plt+0x1afb84> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 1bbedc <__cxa_atexit@plt+0x1afb90> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r8, asr r1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 1bbf14 <__cxa_atexit@plt+0x1afbc8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 1bbce8 <__cxa_atexit@plt+0x1af99c> │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0x01264098 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + @ instruction: 0x012640ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bbf70 <__cxa_atexit@plt+0x1afc24> │ │ │ │ + bhi 1b9434 <__cxa_atexit@plt+0x1ad0e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1bbf78 <__cxa_atexit@plt+0x1afc2c> │ │ │ │ + ldr r2, [pc, #24] @ 1b943c <__cxa_atexit@plt+0x1ad0f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01261410 │ │ │ │ + @ instruction: 0x01263f4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc024 <__cxa_atexit@plt+0x1afcd8> │ │ │ │ - ldr r3, [pc, #144] @ 1bc02c <__cxa_atexit@plt+0x1afce0> │ │ │ │ + bhi 1b94e8 <__cxa_atexit@plt+0x1ad19c> │ │ │ │ + ldr r3, [pc, #144] @ 1b94f0 <__cxa_atexit@plt+0x1ad1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1bbff4 <__cxa_atexit@plt+0x1afca8> │ │ │ │ - ldr r1, [pc, #112] @ 1bc030 <__cxa_atexit@plt+0x1afce4> │ │ │ │ + beq 1b94b8 <__cxa_atexit@plt+0x1ad16c> │ │ │ │ + ldr r1, [pc, #112] @ 1b94f4 <__cxa_atexit@plt+0x1ad1a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1bc004 <__cxa_atexit@plt+0x1afcb8> │ │ │ │ + beq 1b94c8 <__cxa_atexit@plt+0x1ad17c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1bc01c <__cxa_atexit@plt+0x1afcd0> │ │ │ │ + bne 1b94e0 <__cxa_atexit@plt+0x1ad194> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1bc034 <__cxa_atexit@plt+0x1afce8> │ │ │ │ + ldr r3, [pc, #40] @ 1b94f8 <__cxa_atexit@plt+0x1ad1ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01261430 │ │ │ │ + @ instruction: 0x01263f6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1bc0a4 <__cxa_atexit@plt+0x1afd58> │ │ │ │ + ldr r2, [pc, #84] @ 1b9568 <__cxa_atexit@plt+0x1ad21c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1bc07c <__cxa_atexit@plt+0x1afd30> │ │ │ │ + beq 1b9540 <__cxa_atexit@plt+0x1ad1f4> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1bc098 <__cxa_atexit@plt+0x1afd4c> │ │ │ │ + bne 1b955c <__cxa_atexit@plt+0x1ad210> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1bc0a8 <__cxa_atexit@plt+0x1afd5c> │ │ │ │ + ldr r3, [pc, #24] @ 1b956c <__cxa_atexit@plt+0x1ad220> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x012613ac │ │ │ │ + @ instruction: 0x01263ee8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1bc0dc <__cxa_atexit@plt+0x1afd90> │ │ │ │ - ldr r3, [pc, #32] @ 1bc0e8 <__cxa_atexit@plt+0x1afd9c> │ │ │ │ + bne 1b95a0 <__cxa_atexit@plt+0x1ad254> │ │ │ │ + ldr r3, [pc, #32] @ 1b95ac <__cxa_atexit@plt+0x1ad260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x01261374 │ │ │ │ - @ instruction: 0x01149f98 │ │ │ │ + @ instruction: 0x01263eb0 │ │ │ │ + tsteq r4, ip, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc130 <__cxa_atexit@plt+0x1afde4> │ │ │ │ + bhi 1b95f4 <__cxa_atexit@plt+0x1ad2a8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bc138 <__cxa_atexit@plt+0x1afdec> │ │ │ │ + ldr r1, [pc, #36] @ 1b95fc <__cxa_atexit@plt+0x1ad2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bc13c <__cxa_atexit@plt+0x1afdf0> │ │ │ │ + ldr r7, [pc, #28] @ 1b9600 <__cxa_atexit@plt+0x1ad2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126125c │ │ │ │ - smlawteq r6, ip, r8, r1 │ │ │ │ + @ instruction: 0x01263d98 │ │ │ │ + strdeq r4, [r6, -r4]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc174 <__cxa_atexit@plt+0x1afe28> │ │ │ │ + bhi 1b9638 <__cxa_atexit@plt+0x1ad2ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc17c <__cxa_atexit@plt+0x1afe30> │ │ │ │ + ldr r1, [pc, #24] @ 1b9640 <__cxa_atexit@plt+0x1ad2f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126120c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x01263d48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1bc208 <__cxa_atexit@plt+0x1afebc> │ │ │ │ + bhi 1b96c4 <__cxa_atexit@plt+0x1ad378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc214 <__cxa_atexit@plt+0x1afec8> │ │ │ │ - ldr lr, [pc, #116] @ 1bc224 <__cxa_atexit@plt+0x1afed8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 1b96d0 <__cxa_atexit@plt+0x1ad384> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1bc228 <__cxa_atexit@plt+0x1afedc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 1b96e0 <__cxa_atexit@plt+0x1ad394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1bc22c <__cxa_atexit@plt+0x1afee0> │ │ │ │ + ldr sl, [pc, #72] @ 1b96e4 <__cxa_atexit@plt+0x1ad398> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1b96e8 <__cxa_atexit@plt+0x1ad39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1bc230 <__cxa_atexit@plt+0x1afee4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1bc234 <__cxa_atexit@plt+0x1afee8> │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1b96ec <__cxa_atexit@plt+0x1ad3a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x012611b4 │ │ │ │ - @ instruction: 0x01261260 │ │ │ │ - @ instruction: 0x012611a0 │ │ │ │ - @ instruction: 0x012611e4 │ │ │ │ + strdeq r3, [r6, -r8]! │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x01263d98 │ │ │ │ + @ instruction: 0x01263d28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc26c <__cxa_atexit@plt+0x1aff20> │ │ │ │ + bhi 1b9724 <__cxa_atexit@plt+0x1ad3d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc274 <__cxa_atexit@plt+0x1aff28> │ │ │ │ + ldr r1, [pc, #24] @ 1b972c <__cxa_atexit@plt+0x1ad3e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01261114 │ │ │ │ + @ instruction: 0x01263c5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1bc2f8 <__cxa_atexit@plt+0x1affac> │ │ │ │ + bhi 1b97b0 <__cxa_atexit@plt+0x1ad464> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc304 <__cxa_atexit@plt+0x1affb8> │ │ │ │ - ldr lr, [pc, #104] @ 1bc314 <__cxa_atexit@plt+0x1affc8> │ │ │ │ + bcc 1b97bc <__cxa_atexit@plt+0x1ad470> │ │ │ │ + ldr lr, [pc, #104] @ 1b97cc <__cxa_atexit@plt+0x1ad480> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1bc318 <__cxa_atexit@plt+0x1affcc> │ │ │ │ + ldr r0, [pc, #88] @ 1b97d0 <__cxa_atexit@plt+0x1ad484> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1bc31c <__cxa_atexit@plt+0x1affd0> │ │ │ │ + ldr r5, [pc, #76] @ 1b97d4 <__cxa_atexit@plt+0x1ad488> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1bc320 <__cxa_atexit@plt+0x1affd4> │ │ │ │ + ldr r1, [pc, #68] @ 1b97d8 <__cxa_atexit@plt+0x1ad48c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -442352,39 +439582,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0126117c │ │ │ │ - smlawteq r6, r0, r0, r1 │ │ │ │ - @ instruction: 0x01261100 │ │ │ │ + smlawteq r6, r4, ip, r3 │ │ │ │ + @ instruction: 0x01263c08 │ │ │ │ + @ instruction: 0x01263c48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1bc39c <__cxa_atexit@plt+0x1b0050> │ │ │ │ + bhi 1b9854 <__cxa_atexit@plt+0x1ad508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc3a8 <__cxa_atexit@plt+0x1b005c> │ │ │ │ - ldr lr, [pc, #100] @ 1bc3b8 <__cxa_atexit@plt+0x1b006c> │ │ │ │ + bcc 1b9860 <__cxa_atexit@plt+0x1ad514> │ │ │ │ + ldr lr, [pc, #100] @ 1b9870 <__cxa_atexit@plt+0x1ad524> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1bc3bc <__cxa_atexit@plt+0x1b0070> │ │ │ │ + ldr r0, [pc, #92] @ 1b9874 <__cxa_atexit@plt+0x1ad528> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1bc3c0 <__cxa_atexit@plt+0x1b0074> │ │ │ │ + ldr r2, [pc, #64] @ 1b9878 <__cxa_atexit@plt+0x1ad52c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -442393,285 +439623,264 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01261010 │ │ │ │ - @ instruction: 0x012610ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bc3f8 <__cxa_atexit@plt+0x1b00ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc400 <__cxa_atexit@plt+0x1b00b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r6, r8, pc, r0 @ │ │ │ │ + @ instruction: 0x01263b58 │ │ │ │ + strdeq r3, [r6, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc488 <__cxa_atexit@plt+0x1b013c> │ │ │ │ - ldr lr, [pc, #108] @ 1bc490 <__cxa_atexit@plt+0x1b0144> │ │ │ │ + bhi 1b9950 <__cxa_atexit@plt+0x1ad604> │ │ │ │ + ldr lr, [pc, #212] @ 1b9970 <__cxa_atexit@plt+0x1ad624> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1bc470 <__cxa_atexit@plt+0x1b0124> │ │ │ │ - ldr r3, [pc, #64] @ 1bc494 <__cxa_atexit@plt+0x1b0148> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 1b9940 <__cxa_atexit@plt+0x1ad5f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1b9958 <__cxa_atexit@plt+0x1ad60c> │ │ │ │ + ldr lr, [pc, #152] @ 1b9974 <__cxa_atexit@plt+0x1ad628> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1b9978 <__cxa_atexit@plt+0x1ad62c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1b997c <__cxa_atexit@plt+0x1ad630> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bc480 <__cxa_atexit@plt+0x1b0134> │ │ │ │ - b 1bc4d8 <__cxa_atexit@plt+0x1b018c> │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x01263b40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1bc4cc <__cxa_atexit@plt+0x1b0180> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bc4c4 <__cxa_atexit@plt+0x1b0178> │ │ │ │ - b 1bc4d8 <__cxa_atexit@plt+0x1b018c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1bc564 <__cxa_atexit@plt+0x1b0218> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1bc5c8 <__cxa_atexit@plt+0x1b027c> │ │ │ │ - ldr lr, [pc, #232] @ 1bc5fc <__cxa_atexit@plt+0x1b02b0> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b9a04 <__cxa_atexit@plt+0x1ad6b8> │ │ │ │ + ldr lr, [pc, #108] @ 1b9a10 <__cxa_atexit@plt+0x1ad6c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1bc600 <__cxa_atexit@plt+0x1b02b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1bc604 <__cxa_atexit@plt+0x1b02b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1bc608 <__cxa_atexit@plt+0x1b02bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1bc5dc <__cxa_atexit@plt+0x1b0290> │ │ │ │ - ldr r1, [pc, #120] @ 1bc5f0 <__cxa_atexit@plt+0x1b02a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1bc5f4 <__cxa_atexit@plt+0x1b02a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1bc5f8 <__cxa_atexit@plt+0x1b02ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ + ldr r8, [pc, #104] @ 1b9a14 <__cxa_atexit@plt+0x1ad6c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1b9a18 <__cxa_atexit@plt+0x1ad6cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - smlawbeq r6, r0, lr, r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01260f20 │ │ │ │ - @ instruction: 0x01260e5c │ │ │ │ - @ instruction: 0x01260e9c │ │ │ │ - tsteq r4, ip, asr sl │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0x01263a78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b9a68 <__cxa_atexit@plt+0x1ad71c> │ │ │ │ + ldr r2, [pc, #56] @ 1b9a70 <__cxa_atexit@plt+0x1ad724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b9a74 <__cxa_atexit@plt+0x1ad728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b9a78 <__cxa_atexit@plt+0x1ad72c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, ip, lsr #3 │ │ │ │ + @ instruction: 0x0126392c │ │ │ │ + @ instruction: 0x012639ec │ │ │ │ + tsteq r4, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc650 <__cxa_atexit@plt+0x1b0304> │ │ │ │ + bhi 1b9ac0 <__cxa_atexit@plt+0x1ad774> │ │ │ │ + ldr r1, [pc, #44] @ 1b9ac8 <__cxa_atexit@plt+0x1ad77c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bc658 <__cxa_atexit@plt+0x1b030c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bc65c <__cxa_atexit@plt+0x1b0310> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r0, [pc, #32] @ 1b9acc <__cxa_atexit@plt+0x1ad780> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01260d3c │ │ │ │ - @ instruction: 0x012613a0 │ │ │ │ + tsteq r4, r8, lsl r0 │ │ │ │ + smlawteq r6, r4, r8, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc694 <__cxa_atexit@plt+0x1b0348> │ │ │ │ + bhi 1b9b04 <__cxa_atexit@plt+0x1ad7b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc69c <__cxa_atexit@plt+0x1b0350> │ │ │ │ + ldr r1, [pc, #24] @ 1b9b0c <__cxa_atexit@plt+0x1ad7c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwteq r6, ip, ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x0126387c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1bc728 <__cxa_atexit@plt+0x1b03dc> │ │ │ │ + bhi 1b9b90 <__cxa_atexit@plt+0x1ad844> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc734 <__cxa_atexit@plt+0x1b03e8> │ │ │ │ - ldr lr, [pc, #116] @ 1bc744 <__cxa_atexit@plt+0x1b03f8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 1b9b9c <__cxa_atexit@plt+0x1ad850> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1bc748 <__cxa_atexit@plt+0x1b03fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 1b9bac <__cxa_atexit@plt+0x1ad860> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1bc74c <__cxa_atexit@plt+0x1b0400> │ │ │ │ + ldr sl, [pc, #72] @ 1b9bb0 <__cxa_atexit@plt+0x1ad864> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1b9bb4 <__cxa_atexit@plt+0x1ad868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1bc750 <__cxa_atexit@plt+0x1b0404> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1bc754 <__cxa_atexit@plt+0x1b0408> │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1b9bb8 <__cxa_atexit@plt+0x1ad86c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01260c94 │ │ │ │ - @ instruction: 0x01260d40 │ │ │ │ - smlawbeq r6, r0, ip, r0 │ │ │ │ - smlawteq r6, r4, ip, r0 │ │ │ │ + @ instruction: 0x0126382c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + smlawteq r6, ip, r8, r3 │ │ │ │ + @ instruction: 0x0126385c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc78c <__cxa_atexit@plt+0x1b0440> │ │ │ │ + bhi 1b9bf0 <__cxa_atexit@plt+0x1ad8a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc794 <__cxa_atexit@plt+0x1b0448> │ │ │ │ + ldr r1, [pc, #24] @ 1b9bf8 <__cxa_atexit@plt+0x1ad8ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r6, -r4]! │ │ │ │ + @ instruction: 0x01263790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1bc818 <__cxa_atexit@plt+0x1b04cc> │ │ │ │ + bhi 1b9c7c <__cxa_atexit@plt+0x1ad930> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc824 <__cxa_atexit@plt+0x1b04d8> │ │ │ │ - ldr lr, [pc, #104] @ 1bc834 <__cxa_atexit@plt+0x1b04e8> │ │ │ │ + bcc 1b9c88 <__cxa_atexit@plt+0x1ad93c> │ │ │ │ + ldr lr, [pc, #104] @ 1b9c98 <__cxa_atexit@plt+0x1ad94c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1bc838 <__cxa_atexit@plt+0x1b04ec> │ │ │ │ + ldr r0, [pc, #88] @ 1b9c9c <__cxa_atexit@plt+0x1ad950> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1bc83c <__cxa_atexit@plt+0x1b04f0> │ │ │ │ + ldr r5, [pc, #76] @ 1b9ca0 <__cxa_atexit@plt+0x1ad954> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1bc840 <__cxa_atexit@plt+0x1b04f4> │ │ │ │ + ldr r1, [pc, #68] @ 1b9ca4 <__cxa_atexit@plt+0x1ad958> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -442680,39 +439889,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01260c5c │ │ │ │ - smulwbeq r6, r0, fp │ │ │ │ - smulwteq r6, r0, fp │ │ │ │ + strdeq r3, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126373c │ │ │ │ + @ instruction: 0x0126377c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1bc8bc <__cxa_atexit@plt+0x1b0570> │ │ │ │ + bhi 1b9d20 <__cxa_atexit@plt+0x1ad9d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bc8c8 <__cxa_atexit@plt+0x1b057c> │ │ │ │ - ldr lr, [pc, #100] @ 1bc8d8 <__cxa_atexit@plt+0x1b058c> │ │ │ │ + bcc 1b9d2c <__cxa_atexit@plt+0x1ad9e0> │ │ │ │ + ldr lr, [pc, #100] @ 1b9d3c <__cxa_atexit@plt+0x1ad9f0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1bc8dc <__cxa_atexit@plt+0x1b0590> │ │ │ │ + ldr r0, [pc, #92] @ 1b9d40 <__cxa_atexit@plt+0x1ad9f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1bc8e0 <__cxa_atexit@plt+0x1b0594> │ │ │ │ + ldr r2, [pc, #64] @ 1b9d44 <__cxa_atexit@plt+0x1ad9f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -442721,18887 +439930,20833 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strdeq r0, [r6, -r0]! @ │ │ │ │ - smlawbeq r6, ip, fp, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bc918 <__cxa_atexit@plt+0x1b05cc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bc920 <__cxa_atexit@plt+0x1b05d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01260a68 │ │ │ │ + smlawbeq r6, ip, r6, r3 │ │ │ │ + @ instruction: 0x01263728 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bc9a8 <__cxa_atexit@plt+0x1b065c> │ │ │ │ - ldr lr, [pc, #108] @ 1bc9b0 <__cxa_atexit@plt+0x1b0664> │ │ │ │ + bhi 1b9e1c <__cxa_atexit@plt+0x1adad0> │ │ │ │ + ldr lr, [pc, #212] @ 1b9e3c <__cxa_atexit@plt+0x1adaf0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1bc990 <__cxa_atexit@plt+0x1b0644> │ │ │ │ - ldr r3, [pc, #64] @ 1bc9b4 <__cxa_atexit@plt+0x1b0668> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 1b9e0c <__cxa_atexit@plt+0x1adac0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1b9e24 <__cxa_atexit@plt+0x1adad8> │ │ │ │ + ldr lr, [pc, #152] @ 1b9e40 <__cxa_atexit@plt+0x1adaf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1b9e44 <__cxa_atexit@plt+0x1adaf8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1b9e48 <__cxa_atexit@plt+0x1adafc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bc9a0 <__cxa_atexit@plt+0x1b0654> │ │ │ │ - b 1bc9f8 <__cxa_atexit@plt+0x1b06ac> │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x01263674 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1bc9ec <__cxa_atexit@plt+0x1b06a0> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1b9ed0 <__cxa_atexit@plt+0x1adb84> │ │ │ │ + ldr lr, [pc, #108] @ 1b9edc <__cxa_atexit@plt+0x1adb90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1b9ee0 <__cxa_atexit@plt+0x1adb94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1b9ee4 <__cxa_atexit@plt+0x1adb98> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0x012635ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b9f34 <__cxa_atexit@plt+0x1adbe8> │ │ │ │ + ldr r2, [pc, #56] @ 1b9f3c <__cxa_atexit@plt+0x1adbf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bc9e4 <__cxa_atexit@plt+0x1b0698> │ │ │ │ - b 1bc9f8 <__cxa_atexit@plt+0x1b06ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1b9f40 <__cxa_atexit@plt+0x1adbf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1b9f44 <__cxa_atexit@plt+0x1adbf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ + @ instruction: 0x0114bcf0 │ │ │ │ + @ instruction: 0x01263460 │ │ │ │ + @ instruction: 0x01263520 │ │ │ │ + tsteq r4, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b9fb4 <__cxa_atexit@plt+0x1adc68> │ │ │ │ + ldr lr, [pc, #84] @ 1b9fc0 <__cxa_atexit@plt+0x1adc74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #64] @ 1b9fc4 <__cxa_atexit@plt+0x1adc78> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1b9fa8 <__cxa_atexit@plt+0x1adc5c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1b9fd4 <__cxa_atexit@plt+0x1adc88> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x012633ec │ │ │ │ + tsteq r4, r0, asr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1bca84 <__cxa_atexit@plt+0x1b0738> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1bcae8 <__cxa_atexit@plt+0x1b079c> │ │ │ │ - ldr lr, [pc, #232] @ 1bcb1c <__cxa_atexit@plt+0x1b07d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1bcb20 <__cxa_atexit@plt+0x1b07d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1bcb24 <__cxa_atexit@plt+0x1b07d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1bcb28 <__cxa_atexit@plt+0x1b07dc> │ │ │ │ + bne 1ba038 <__cxa_atexit@plt+0x1adcec> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba0a4 <__cxa_atexit@plt+0x1add58> │ │ │ │ + ldr sl, [pc, #184] @ 1ba0c4 <__cxa_atexit@plt+0x1add78> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #180] @ 1ba0c8 <__cxa_atexit@plt+0x1add7c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #176] @ 1ba0cc <__cxa_atexit@plt+0x1add80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #172] @ 1ba0d0 <__cxa_atexit@plt+0x1add84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 1ba070 <__cxa_atexit@plt+0x1add24> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba0a4 <__cxa_atexit@plt+0x1add58> │ │ │ │ + ldr sl, [pc, #108] @ 1ba0b4 <__cxa_atexit@plt+0x1add68> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #104] @ 1ba0b8 <__cxa_atexit@plt+0x1add6c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #100] @ 1ba0bc <__cxa_atexit@plt+0x1add70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #96] @ 1ba0c0 <__cxa_atexit@plt+0x1add74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1bcafc <__cxa_atexit@plt+0x1b07b0> │ │ │ │ - ldr r1, [pc, #120] @ 1bcb10 <__cxa_atexit@plt+0x1b07c4> │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + @ instruction: 0xfffff560 │ │ │ │ + smlawteq r6, ip, r3, r3 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0x01263408 │ │ │ │ + tsteq r4, r0, lsr fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ba128 <__cxa_atexit@plt+0x1adddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba130 <__cxa_atexit@plt+0x1adde4> │ │ │ │ + ldr r1, [pc, #64] @ 1ba14c <__cxa_atexit@plt+0x1ade00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1bcb14 <__cxa_atexit@plt+0x1b07c8> │ │ │ │ + ldr r0, [pc, #60] @ 1ba150 <__cxa_atexit@plt+0x1ade04> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1bcb18 <__cxa_atexit@plt+0x1b07cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + b 1ba138 <__cxa_atexit@plt+0x1addec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1ba148 <__cxa_atexit@plt+0x1addfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0114baf0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff2f4 │ │ │ │ + @ instruction: 0x0114bab4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ba1d0 <__cxa_atexit@plt+0x1ade84> │ │ │ │ + ldr r8, [pc, #96] @ 1ba1dc <__cxa_atexit@plt+0x1ade90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1ba1e0 <__cxa_atexit@plt+0x1ade94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1ba1e4 <__cxa_atexit@plt+0x1ade98> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01260960 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01260a00 │ │ │ │ - @ instruction: 0x0126093c │ │ │ │ - @ instruction: 0x0126097c │ │ │ │ - tsteq r4, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffff2c4 │ │ │ │ + @ instruction: 0x0126329c │ │ │ │ + tsteq r4, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bcb70 <__cxa_atexit@plt+0x1b0824> │ │ │ │ + bhi 1ba22c <__cxa_atexit@plt+0x1adee0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bcb78 <__cxa_atexit@plt+0x1b082c> │ │ │ │ + ldr r1, [pc, #36] @ 1ba234 <__cxa_atexit@plt+0x1adee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bcb7c <__cxa_atexit@plt+0x1b0830> │ │ │ │ + ldr r7, [pc, #28] @ 1ba238 <__cxa_atexit@plt+0x1adeec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0126081c │ │ │ │ - smlawbeq r6, r4, lr, r0 │ │ │ │ + @ instruction: 0x01263160 │ │ │ │ + @ instruction: 0x012637bc │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bcbb4 <__cxa_atexit@plt+0x1b0868> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1ba280 <__cxa_atexit@plt+0x1adf34> │ │ │ │ + ldr r1, [pc, #44] @ 1ba288 <__cxa_atexit@plt+0x1adf3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bcbbc <__cxa_atexit@plt+0x1b0870> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [pc, #32] @ 1ba28c <__cxa_atexit@plt+0x1adf40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r6, ip, r7, r0 │ │ │ │ + tsteq r4, r8, asr r8 │ │ │ │ + @ instruction: 0x01263104 │ │ │ │ + tsteq r4, r4, ror r9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ba340 <__cxa_atexit@plt+0x1adff4> │ │ │ │ + ldr r6, [pc, #172] @ 1ba364 <__cxa_atexit@plt+0x1ae018> │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1ba300 <__cxa_atexit@plt+0x1adfb4> │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldmda r5, {r8, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #16 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1ba310 <__cxa_atexit@plt+0x1adfc4> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ba354 <__cxa_atexit@plt+0x1ae008> │ │ │ │ + ldr r0, [pc, #116] @ 1ba36c <__cxa_atexit@plt+0x1ae020> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b 1ba324 <__cxa_atexit@plt+0x1adfd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ba354 <__cxa_atexit@plt+0x1ae008> │ │ │ │ + ldr r0, [pc, #72] @ 1ba368 <__cxa_atexit@plt+0x1ae01c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #40] @ 1ba370 <__cxa_atexit@plt+0x1ae024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x0114b8f0 │ │ │ │ + @ instruction: 0x0114b894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bcc48 <__cxa_atexit@plt+0x1b08fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ba3c0 <__cxa_atexit@plt+0x1ae074> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bcc54 <__cxa_atexit@plt+0x1b0908> │ │ │ │ - ldr lr, [pc, #116] @ 1bcc64 <__cxa_atexit@plt+0x1b0918> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1bcc68 <__cxa_atexit@plt+0x1b091c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1bcc6c <__cxa_atexit@plt+0x1b0920> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1bcc70 <__cxa_atexit@plt+0x1b0924> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1bcc74 <__cxa_atexit@plt+0x1b0928> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01260774 │ │ │ │ - @ instruction: 0x01260820 │ │ │ │ - @ instruction: 0x01260760 │ │ │ │ - smulwbeq r6, r4, r7 │ │ │ │ + bcc 1ba3e8 <__cxa_atexit@plt+0x1ae09c> │ │ │ │ + ldr r1, [pc, #68] @ 1ba3fc <__cxa_atexit@plt+0x1ae0b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + b 1ba3d4 <__cxa_atexit@plt+0x1ae088> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba3e8 <__cxa_atexit@plt+0x1ae09c> │ │ │ │ + ldr r1, [pc, #40] @ 1ba3f8 <__cxa_atexit@plt+0x1ae0ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0x0114b7fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bccac <__cxa_atexit@plt+0x1b0960> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1ba444 <__cxa_atexit@plt+0x1ae0f8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bccb4 <__cxa_atexit@plt+0x1b0968> │ │ │ │ + ldr r1, [pc, #36] @ 1ba44c <__cxa_atexit@plt+0x1ae100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1ba450 <__cxa_atexit@plt+0x1ae104> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r6, -r4]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01262f48 │ │ │ │ + @ instruction: 0x012635a4 │ │ │ │ + tsteq r4, r8, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bcd38 <__cxa_atexit@plt+0x1b09ec> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ba498 <__cxa_atexit@plt+0x1ae14c> │ │ │ │ + ldr r1, [pc, #44] @ 1ba4a0 <__cxa_atexit@plt+0x1ae154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 1ba4a4 <__cxa_atexit@plt+0x1ae158> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, asr #12 │ │ │ │ + @ instruction: 0x01262eec │ │ │ │ + tsteq r4, ip, asr r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ba574 <__cxa_atexit@plt+0x1ae228> │ │ │ │ + ldr r7, [pc, #208] @ 1ba59c <__cxa_atexit@plt+0x1ae250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 1ba514 <__cxa_atexit@plt+0x1ae1c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bcd44 <__cxa_atexit@plt+0x1b09f8> │ │ │ │ - ldr lr, [pc, #104] @ 1bcd54 <__cxa_atexit@plt+0x1b0a08> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ba524 <__cxa_atexit@plt+0x1ae1d8> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1ba584 <__cxa_atexit@plt+0x1ae238> │ │ │ │ + ldr lr, [pc, #176] @ 1ba5ac <__cxa_atexit@plt+0x1ae260> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1bcd58 <__cxa_atexit@plt+0x1b0a0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1bcd5c <__cxa_atexit@plt+0x1b0a10> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1bcd60 <__cxa_atexit@plt+0x1b0a14> │ │ │ │ + ldr r1, [pc, #172] @ 1ba5b0 <__cxa_atexit@plt+0x1ae264> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + b 1ba548 <__cxa_atexit@plt+0x1ae1fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1ba584 <__cxa_atexit@plt+0x1ae238> │ │ │ │ + ldr lr, [pc, #108] @ 1ba5a0 <__cxa_atexit@plt+0x1ae254> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 1ba5a4 <__cxa_atexit@plt+0x1ae258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 1ba5a8 <__cxa_atexit@plt+0x1ae25c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1ba5b4 <__cxa_atexit@plt+0x1ae268> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0126073c │ │ │ │ - smlawbeq r6, r0, r6, r0 │ │ │ │ - smlawteq r6, r0, r6, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x01262e48 │ │ │ │ + @ instruction: 0x01262e18 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + smlawbeq r6, r0, lr, r2 │ │ │ │ + tsteq r4, r4, asr #13 │ │ │ │ + tsteq r4, r0, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bcddc <__cxa_atexit@plt+0x1b0a90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ba608 <__cxa_atexit@plt+0x1ae2bc> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bcde8 <__cxa_atexit@plt+0x1b0a9c> │ │ │ │ - ldr lr, [pc, #100] @ 1bcdf8 <__cxa_atexit@plt+0x1b0aac> │ │ │ │ + bcc 1ba654 <__cxa_atexit@plt+0x1ae308> │ │ │ │ + ldr lr, [pc, #124] @ 1ba66c <__cxa_atexit@plt+0x1ae320> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1bcdfc <__cxa_atexit@plt+0x1b0ab0> │ │ │ │ + ldr r0, [pc, #120] @ 1ba670 <__cxa_atexit@plt+0x1ae324> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1bce00 <__cxa_atexit@plt+0x1b0ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1ba62c <__cxa_atexit@plt+0x1ae2e0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba654 <__cxa_atexit@plt+0x1ae308> │ │ │ │ + ldr lr, [pc, #72] @ 1ba660 <__cxa_atexit@plt+0x1ae314> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #68] @ 1ba664 <__cxa_atexit@plt+0x1ae318> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 1ba668 <__cxa_atexit@plt+0x1ae31c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrdeq r0, [r6, -r0]! @ │ │ │ │ - @ instruction: 0x0126066c │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x01262d64 │ │ │ │ + @ instruction: 0x01262d34 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlawbeq r6, ip, sp, r2 │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bce38 <__cxa_atexit@plt+0x1b0aec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1ba6b8 <__cxa_atexit@plt+0x1ae36c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bce40 <__cxa_atexit@plt+0x1b0af4> │ │ │ │ + ldr r1, [pc, #36] @ 1ba6c0 <__cxa_atexit@plt+0x1ae374> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1ba6c4 <__cxa_atexit@plt+0x1ae378> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01260548 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + ldrdeq r2, [r6, -r4]! │ │ │ │ + @ instruction: 0x01263330 │ │ │ │ + tsteq r4, r4, ror #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bcec8 <__cxa_atexit@plt+0x1b0b7c> │ │ │ │ - ldr lr, [pc, #108] @ 1bced0 <__cxa_atexit@plt+0x1b0b84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bceb0 <__cxa_atexit@plt+0x1b0b64> │ │ │ │ - ldr r3, [pc, #64] @ 1bced4 <__cxa_atexit@plt+0x1b0b88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bcec0 <__cxa_atexit@plt+0x1b0b74> │ │ │ │ - b 1bcf18 <__cxa_atexit@plt+0x1b0bcc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1bcf0c <__cxa_atexit@plt+0x1b0bc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bcf04 <__cxa_atexit@plt+0x1b0bb8> │ │ │ │ - b 1bcf18 <__cxa_atexit@plt+0x1b0bcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1bcfa4 <__cxa_atexit@plt+0x1b0c58> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1bd008 <__cxa_atexit@plt+0x1b0cbc> │ │ │ │ - ldr lr, [pc, #232] @ 1bd03c <__cxa_atexit@plt+0x1b0cf0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1bd040 <__cxa_atexit@plt+0x1b0cf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1bd044 <__cxa_atexit@plt+0x1b0cf8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1bd048 <__cxa_atexit@plt+0x1b0cfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1bd01c <__cxa_atexit@plt+0x1b0cd0> │ │ │ │ - ldr r1, [pc, #120] @ 1bd030 <__cxa_atexit@plt+0x1b0ce4> │ │ │ │ + bhi 1ba70c <__cxa_atexit@plt+0x1ae3c0> │ │ │ │ + ldr r1, [pc, #44] @ 1ba714 <__cxa_atexit@plt+0x1ae3c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1bd034 <__cxa_atexit@plt+0x1b0ce8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1bd038 <__cxa_atexit@plt+0x1b0cec> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 1ba718 <__cxa_atexit@plt+0x1ae3cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01260440 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - smulwteq r6, r0, r4 │ │ │ │ - @ instruction: 0x0126041c │ │ │ │ - @ instruction: 0x0126045c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bd098 <__cxa_atexit@plt+0x1b0d4c> │ │ │ │ - ldr r2, [pc, #56] @ 1bd0a0 <__cxa_atexit@plt+0x1b0d54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1bd0a4 <__cxa_atexit@plt+0x1b0d58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1bd0a8 <__cxa_atexit@plt+0x1b0d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01148ff8 │ │ │ │ - strdeq r0, [r6, -ip]! │ │ │ │ - @ instruction: 0x012603bc │ │ │ │ - tsteq r4, ip, ror #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bd15c <__cxa_atexit@plt+0x1b0e10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd168 <__cxa_atexit@plt+0x1b0e1c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1bd178 <__cxa_atexit@plt+0x1b0e2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 1bd17c <__cxa_atexit@plt+0x1b0e30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 1bd180 <__cxa_atexit@plt+0x1b0e34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 1bd184 <__cxa_atexit@plt+0x1b0e38> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 1bd188 <__cxa_atexit@plt+0x1b0e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r6, ip, r2, r0 │ │ │ │ - @ instruction: 0x01260324 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + tsteq r4, ip, asr #7 │ │ │ │ + @ instruction: 0x01262c78 │ │ │ │ + tsteq r4, r8, ror #9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bd264 <__cxa_atexit@plt+0x1b0f18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc 1bd26c <__cxa_atexit@plt+0x1b0f20> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #192] @ 1bd280 <__cxa_atexit@plt+0x1b0f34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - sub r0, ip, #39 @ 0x27 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #152] @ 1bd284 <__cxa_atexit@plt+0x1b0f38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #144] @ 1bd288 <__cxa_atexit@plt+0x1b0f3c> │ │ │ │ + bhi 1ba7c8 <__cxa_atexit@plt+0x1ae47c> │ │ │ │ + ldr r6, [pc, #168] @ 1ba7ec <__cxa_atexit@plt+0x1ae4a0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1ba788 <__cxa_atexit@plt+0x1ae43c> │ │ │ │ + ldmda r5, {r8, r9, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #16 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1ba798 <__cxa_atexit@plt+0x1ae44c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ba7dc <__cxa_atexit@plt+0x1ae490> │ │ │ │ + ldr r0, [pc, #116] @ 1ba7f4 <__cxa_atexit@plt+0x1ae4a8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - sub r0, ip, #63 @ 0x3f │ │ │ │ - ldr sl, [pc, #116] @ 1bd28c <__cxa_atexit@plt+0x1b0f40> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r9, [r6, #-4] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #100] @ 1bd290 <__cxa_atexit@plt+0x1b0f44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #80] @ 1bd294 <__cxa_atexit@plt+0x1b0f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, ip │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov ip, r6 │ │ │ │ - b 1bd274 <__cxa_atexit@plt+0x1b0f28> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012601b0 │ │ │ │ - @ instruction: 0x01260240 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - @ instruction: 0x01260194 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - @ instruction: 0x01148df8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1bd390 <__cxa_atexit@plt+0x1b1044> │ │ │ │ - ldr lr, [pc, #244] @ 1bd3b0 <__cxa_atexit@plt+0x1b1064> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #232] @ 1bd3b4 <__cxa_atexit@plt+0x1b1068> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bd384 <__cxa_atexit@plt+0x1b1038> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 1bd39c <__cxa_atexit@plt+0x1b1050> │ │ │ │ - ldr r8, [pc, #180] @ 1bd3b8 <__cxa_atexit@plt+0x1b106c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #176] @ 1bd3bc <__cxa_atexit@plt+0x1b1070> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, lr, #43 @ 0x2b │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #136] @ 1bd3c0 <__cxa_atexit@plt+0x1b1074> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #36]! @ 0x24 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r1, [pc, #92] @ 1bd3c4 <__cxa_atexit@plt+0x1b1078> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b 1ba7ac <__cxa_atexit@plt+0x1ae460> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ba7dc <__cxa_atexit@plt+0x1ae490> │ │ │ │ + ldr r0, [pc, #72] @ 1ba7f0 <__cxa_atexit@plt+0x1ae4a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r9, [r1, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, lr │ │ │ │ + mov r9, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #40] @ 1ba7f8 <__cxa_atexit@plt+0x1ae4ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - smulwbeq r6, r4, r0 │ │ │ │ - @ instruction: 0xffffedf0 │ │ │ │ - @ instruction: 0x01260120 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffff0a4 │ │ │ │ - tsteq r4, r8, asr #25 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + tsteq r4, r8, ror r4 │ │ │ │ + tsteq r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 1bd46c <__cxa_atexit@plt+0x1b1120> │ │ │ │ - ldr r8, [pc, #144] @ 1bd47c <__cxa_atexit@plt+0x1b1130> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #140] @ 1bd480 <__cxa_atexit@plt+0x1b1134> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r9, lr, #43 @ 0x2b │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r9, [pc, #100] @ 1bd484 <__cxa_atexit@plt+0x1b1138> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 1bd488 <__cxa_atexit@plt+0x1b113c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xffffed08 │ │ │ │ - @ instruction: 0x01260038 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xffffefbc │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bd4e0 <__cxa_atexit@plt+0x1b1194> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ba848 <__cxa_atexit@plt+0x1ae4fc> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bd4e8 <__cxa_atexit@plt+0x1b119c> │ │ │ │ - ldr r1, [pc, #64] @ 1bd504 <__cxa_atexit@plt+0x1b11b8> │ │ │ │ + bcc 1ba870 <__cxa_atexit@plt+0x1ae524> │ │ │ │ + ldr r1, [pc, #68] @ 1ba884 <__cxa_atexit@plt+0x1ae538> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1bd508 <__cxa_atexit@plt+0x1b11bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bd4f0 <__cxa_atexit@plt+0x1b11a4> │ │ │ │ - mov r7, #12 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + b 1ba85c <__cxa_atexit@plt+0x1ae510> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ba870 <__cxa_atexit@plt+0x1ae524> │ │ │ │ + ldr r1, [pc, #40] @ 1ba880 <__cxa_atexit@plt+0x1ae534> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1bd500 <__cxa_atexit@plt+0x1b11b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01148bb0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffea78 │ │ │ │ - tsteq r4, r4, lsl #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bd588 <__cxa_atexit@plt+0x1b123c> │ │ │ │ - ldr r8, [pc, #96] @ 1bd594 <__cxa_atexit@plt+0x1b1248> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1bd598 <__cxa_atexit@plt+0x1b124c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1bd59c <__cxa_atexit@plt+0x1b1250> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xffffea48 │ │ │ │ - msreq SP_usr, r4 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bd63c <__cxa_atexit@plt+0x1b12f0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #52 @ 0x34 │ │ │ │ - cmp r0, ip │ │ │ │ - bcc 1bd644 <__cxa_atexit@plt+0x1b12f8> │ │ │ │ - ldr r3, [pc, #156] @ 1bd66c <__cxa_atexit@plt+0x1b1320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #152] @ 1bd670 <__cxa_atexit@plt+0x1b1324> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - sub r0, ip, #31 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #104] @ 1bd674 <__cxa_atexit@plt+0x1b1328> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #28]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r5, [pc, #84] @ 1bd678 <__cxa_atexit@plt+0x1b132c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov ip, r6 │ │ │ │ - b 1bd64c <__cxa_atexit@plt+0x1b1300> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 1bd668 <__cxa_atexit@plt+0x1b131c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, ip, asr sl │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - msreq SP_usr, r4 │ │ │ │ - andeq r0, r0, r8, ror #13 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - tsteq r4, r8, lsl #20 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + tsteq r4, r4, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bd6c0 <__cxa_atexit@plt+0x1b1374> │ │ │ │ + bhi 1ba8cc <__cxa_atexit@plt+0x1ae580> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bd6c8 <__cxa_atexit@plt+0x1b137c> │ │ │ │ + ldr r1, [pc, #36] @ 1ba8d4 <__cxa_atexit@plt+0x1ae588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bd6cc <__cxa_atexit@plt+0x1b1380> │ │ │ │ + ldr r7, [pc, #28] @ 1ba8d8 <__cxa_atexit@plt+0x1ae58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, ip, ip, pc @ │ │ │ │ - @ instruction: 0x0126033c │ │ │ │ + smlawteq r6, r0, sl, r2 │ │ │ │ + @ instruction: 0x0126311c │ │ │ │ + @ instruction: 0x0114b1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bd704 <__cxa_atexit@plt+0x1b13b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1ba920 <__cxa_atexit@plt+0x1ae5d4> │ │ │ │ + ldr r1, [pc, #44] @ 1ba928 <__cxa_atexit@plt+0x1ae5dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bd70c <__cxa_atexit@plt+0x1b13c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [pc, #32] @ 1ba92c <__cxa_atexit@plt+0x1ae5e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sc, ip, ror ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bd774 <__cxa_atexit@plt+0x1b1428> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd780 <__cxa_atexit@plt+0x1b1434> │ │ │ │ - ldr lr, [pc, #76] @ 1bd790 <__cxa_atexit@plt+0x1b1444> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1bd794 <__cxa_atexit@plt+0x1b1448> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - msreq CPSR_sc, r8, ror #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x0114b1b8 │ │ │ │ + @ instruction: 0x01262a64 │ │ │ │ + @ instruction: 0x0114b2d4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bd804 <__cxa_atexit@plt+0x1b14b8> │ │ │ │ + bhi 1ba9fc <__cxa_atexit@plt+0x1ae6b0> │ │ │ │ + ldr r7, [pc, #208] @ 1baa24 <__cxa_atexit@plt+0x1ae6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 1ba9b0 <__cxa_atexit@plt+0x1ae664> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd810 <__cxa_atexit@plt+0x1b14c4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1bd820 <__cxa_atexit@plt+0x1b14d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1bd824 <__cxa_atexit@plt+0x1b14d8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ba9c0 <__cxa_atexit@plt+0x1ae674> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1baa0c <__cxa_atexit@plt+0x1ae6c0> │ │ │ │ + ldr r3, [pc, #164] @ 1baa28 <__cxa_atexit@plt+0x1ae6dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #160] @ 1baa2c <__cxa_atexit@plt+0x1ae6e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r3, r6, #8 │ │ │ │ + stm r3, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1baa0c <__cxa_atexit@plt+0x1ae6c0> │ │ │ │ + ldr r3, [pc, #100] @ 1baa34 <__cxa_atexit@plt+0x1ae6e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #96] @ 1baa38 <__cxa_atexit@plt+0x1ae6ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r3, r6, #8 │ │ │ │ + stm r3, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 1baa30 <__cxa_atexit@plt+0x1ae6e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - msreq CPSR_sc, ip, asr #24 │ │ │ │ - tsteq r4, r0, asr #16 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bd890 <__cxa_atexit@plt+0x1b1544> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd89c <__cxa_atexit@plt+0x1b1550> │ │ │ │ - ldr r1, [pc, #80] @ 1bd8ac <__cxa_atexit@plt+0x1b1560> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1bd8b0 <__cxa_atexit@plt+0x1b1564> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1bd8b4 <__cxa_atexit@plt+0x1b1568> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0x01263040 │ │ │ │ + tsteq r4, ip, asr #4 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + strdeq r2, [r6, -r8]! │ │ │ │ + tsteq r4, ip, asr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1baaa0 <__cxa_atexit@plt+0x1ae754> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1baadc <__cxa_atexit@plt+0x1ae790> │ │ │ │ + ldr r1, [pc, #116] @ 1baae8 <__cxa_atexit@plt+0x1ae79c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ 1baaec <__cxa_atexit@plt+0x1ae7a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1baadc <__cxa_atexit@plt+0x1ae790> │ │ │ │ + ldr r1, [pc, #64] @ 1baaf0 <__cxa_atexit@plt+0x1ae7a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ 1baaf4 <__cxa_atexit@plt+0x1ae7a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0x01262f50 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0x01262f18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1bab54 <__cxa_atexit@plt+0x1ae808> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bab4c <__cxa_atexit@plt+0x1ae800> │ │ │ │ + ldr r3, [pc, #52] @ 1bab5c <__cxa_atexit@plt+0x1ae810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1bab60 <__cxa_atexit@plt+0x1ae814> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, #28 │ │ │ │ + b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - msreq SP_abt, r4 │ │ │ │ - msreq SP_abt, ip │ │ │ │ - @ instruction: 0x01260164 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bd8ec <__cxa_atexit@plt+0x1b15a0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bd8f4 <__cxa_atexit@plt+0x1b15a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_usr, r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01262858 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bd95c <__cxa_atexit@plt+0x1b1610> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd968 <__cxa_atexit@plt+0x1b161c> │ │ │ │ - ldr lr, [pc, #76] @ 1bd978 <__cxa_atexit@plt+0x1b162c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1bd97c <__cxa_atexit@plt+0x1b1630> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bab98 <__cxa_atexit@plt+0x1ae84c> │ │ │ │ + ldr r2, [pc, #28] @ 1baba4 <__cxa_atexit@plt+0x1ae858> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - msreq SP_abt, r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bd9ec <__cxa_atexit@plt+0x1b16a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bd9f8 <__cxa_atexit@plt+0x1b16ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1bda08 <__cxa_atexit@plt+0x1b16bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1bda0c <__cxa_atexit@plt+0x1b16c0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01262824 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1bac04 <__cxa_atexit@plt+0x1ae8b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1babfc <__cxa_atexit@plt+0x1ae8b0> │ │ │ │ + ldr r3, [pc, #52] @ 1bac0c <__cxa_atexit@plt+0x1ae8c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1bac10 <__cxa_atexit@plt+0x1ae8c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, #21 │ │ │ │ + b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x012627a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bac48 <__cxa_atexit@plt+0x1ae8fc> │ │ │ │ + ldr r2, [pc, #28] @ 1bac54 <__cxa_atexit@plt+0x1ae908> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01262774 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1bacb4 <__cxa_atexit@plt+0x1ae968> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bacac <__cxa_atexit@plt+0x1ae960> │ │ │ │ + ldr r3, [pc, #52] @ 1bacbc <__cxa_atexit@plt+0x1ae970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1bacc0 <__cxa_atexit@plt+0x1ae974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, #14 │ │ │ │ + b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - msreq SP_usr, r4 │ │ │ │ - tsteq r4, r8, lsl #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bda54 <__cxa_atexit@plt+0x1b1708> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bda5c <__cxa_atexit@plt+0x1b1710> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bda60 <__cxa_atexit@plt+0x1b1714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sc, r8, lsr r9 │ │ │ │ - msreq SP_abt, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bda98 <__cxa_atexit@plt+0x1b174c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bdaa0 <__cxa_atexit@plt+0x1b1754> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r2, [r6, -r8]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bacf8 <__cxa_atexit@plt+0x1ae9ac> │ │ │ │ + ldr r2, [pc, #28] @ 1bad04 <__cxa_atexit@plt+0x1ae9b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + smlawteq r6, r4, r6, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1bad64 <__cxa_atexit@plt+0x1aea18> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bad5c <__cxa_atexit@plt+0x1aea10> │ │ │ │ + ldr r3, [pc, #52] @ 1bad6c <__cxa_atexit@plt+0x1aea20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1bad70 <__cxa_atexit@plt+0x1aea24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, #7 │ │ │ │ + b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sc, r8, ror #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01262648 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bdb08 <__cxa_atexit@plt+0x1b17bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bdb14 <__cxa_atexit@plt+0x1b17c8> │ │ │ │ - ldr lr, [pc, #76] @ 1bdb24 <__cxa_atexit@plt+0x1b17d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1bdb28 <__cxa_atexit@plt+0x1b17dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bada8 <__cxa_atexit@plt+0x1aea5c> │ │ │ │ + ldr r2, [pc, #28] @ 1badb4 <__cxa_atexit@plt+0x1aea68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - msreq CPSR_sc, r4, asr r9 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01262614 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bdb98 <__cxa_atexit@plt+0x1b184c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bdba4 <__cxa_atexit@plt+0x1b1858> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1bdbb4 <__cxa_atexit@plt+0x1b1868> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1bdbb8 <__cxa_atexit@plt+0x1b186c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bae14 <__cxa_atexit@plt+0x1aeac8> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1bae00 <__cxa_atexit@plt+0x1aeab4> │ │ │ │ + ldr r3, [pc, #64] @ 1bae24 <__cxa_atexit@plt+0x1aead8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bae0c <__cxa_atexit@plt+0x1aeac0> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1bae28 <__cxa_atexit@plt+0x1aeadc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - msreq CPSR_sc, r8 @ │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x0114aed0 │ │ │ │ + @ instruction: 0x0114aeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bdc08 <__cxa_atexit@plt+0x1b18bc> │ │ │ │ - ldr r2, [pc, #56] @ 1bdc10 <__cxa_atexit@plt+0x1b18c4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bae68 <__cxa_atexit@plt+0x1aeb1c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #76] @ 1baea0 <__cxa_atexit@plt+0x1aeb54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1bdc14 <__cxa_atexit@plt+0x1b18c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1bdc18 <__cxa_atexit@plt+0x1b18cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bae94 <__cxa_atexit@plt+0x1aeb48> │ │ │ │ + b 1baeb0 <__cxa_atexit@plt+0x1aeb64> │ │ │ │ + ldr r2, [pc, #44] @ 1bae9c <__cxa_atexit@plt+0x1aeb50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + moveq r5, r3 │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr #1 │ │ │ │ - smlawbeq r5, ip, r7, pc @ │ │ │ │ - msreq CPSR_sc, ip, asr #16 │ │ │ │ - tsteq r4, ip, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bdcbc <__cxa_atexit@plt+0x1b1970> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1bdcc8 <__cxa_atexit@plt+0x1b197c> │ │ │ │ - ldr lr, [pc, #136] @ 1bdcd8 <__cxa_atexit@plt+0x1b198c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ 1bdcdc <__cxa_atexit@plt+0x1b1990> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #100] @ 1bdce0 <__cxa_atexit@plt+0x1b1994> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 1bdce4 <__cxa_atexit@plt+0x1b1998> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 1bdce8 <__cxa_atexit@plt+0x1b199c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + tsteq r4, r0, asr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1baee0 <__cxa_atexit@plt+0x1aeb94> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #124] @ 1baf48 <__cxa_atexit@plt+0x1aebfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r2, r1, #8 │ │ │ │ - stm r2, {r0, sl, lr} │ │ │ │ - str r8, [r1, #20] │ │ │ │ - str r1, [r1, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1baf24 <__cxa_atexit@plt+0x1aebd8> │ │ │ │ + b 1baf58 <__cxa_atexit@plt+0x1aec0c> │ │ │ │ + ldr r2, [pc, #80] @ 1baf38 <__cxa_atexit@plt+0x1aebec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1baf2c <__cxa_atexit@plt+0x1aebe0> │ │ │ │ + ldr r3, [pc, #56] @ 1baf3c <__cxa_atexit@plt+0x1aebf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #48] @ 1baf40 <__cxa_atexit@plt+0x1aebf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r0, [pc, #36] @ 1baf44 <__cxa_atexit@plt+0x1aebf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - msreq SP_abt, r4 │ │ │ │ - msreq SP_abt, r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - tsteq r4, r8, lsl #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bdd9c <__cxa_atexit@plt+0x1b1a50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bdda8 <__cxa_atexit@plt+0x1b1a5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1bddb8 <__cxa_atexit@plt+0x1b1a6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 1bddbc <__cxa_atexit@plt+0x1b1a70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 1bddc0 <__cxa_atexit@plt+0x1b1a74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000008bc │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x0114adbc │ │ │ │ + tsteq r4, ip, lsr #27 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0114ad98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bafb8 <__cxa_atexit@plt+0x1aec6c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #160] @ 1bb018 <__cxa_atexit@plt+0x1aeccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #36] @ 0x24 │ │ │ │ - str r3, [r0, #40] @ 0x28 │ │ │ │ - str r1, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #88] @ 1bddc4 <__cxa_atexit@plt+0x1b1a78> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #84] @ 1bddc8 <__cxa_atexit@plt+0x1b1a7c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1baffc <__cxa_atexit@plt+0x1aecb0> │ │ │ │ + ldr r2, [pc, #136] @ 1bb01c <__cxa_atexit@plt+0x1aecd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #132] @ 1bb020 <__cxa_atexit@plt+0x1aecd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #116] @ 1bb024 <__cxa_atexit@plt+0x1aecd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #72] @ 1bb008 <__cxa_atexit@plt+0x1aecbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1baffc <__cxa_atexit@plt+0x1aecb0> │ │ │ │ + ldr r3, [pc, #48] @ 1bb00c <__cxa_atexit@plt+0x1aecc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #40] @ 1bb010 <__cxa_atexit@plt+0x1aecc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r0, [pc, #28] @ 1bb014 <__cxa_atexit@plt+0x1aecc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - msreq SP_usr, ip │ │ │ │ - msreq SP_usr, r4 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0xfffff7bc │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - @ instruction: 0x011482b8 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bde74 <__cxa_atexit@plt+0x1b1b28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #52 @ 0x34 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc 1bde7c <__cxa_atexit@plt+0x1b1b30> │ │ │ │ - ldr r3, [pc, #156] @ 1bdea4 <__cxa_atexit@plt+0x1b1b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r6 │ │ │ │ + muleq r0, ip, r6 │ │ │ │ + @ instruction: 0x0114acd4 │ │ │ │ + tsteq r4, r4, asr #25 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ + @ instruction: 0x0114acfc │ │ │ │ + @ instruction: 0x0114acbc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb05c <__cxa_atexit@plt+0x1aed10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #152] @ 1bdea8 <__cxa_atexit@plt+0x1b1b5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r1, ip, #31 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #104] @ 1bdeac <__cxa_atexit@plt+0x1b1b60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb060 <__cxa_atexit@plt+0x1aed14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb064 <__cxa_atexit@plt+0x1aed18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r4, ror #24 │ │ │ │ + tsteq r4, r4, asr ip │ │ │ │ + tsteq r4, ip, ror ip │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 1bb0c4 <__cxa_atexit@plt+0x1aed78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r5, [pc, #84] @ 1bdeb0 <__cxa_atexit@plt+0x1b1b64> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov ip, r6 │ │ │ │ - b 1bde84 <__cxa_atexit@plt+0x1b1b38> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 1bdea0 <__cxa_atexit@plt+0x1b1b54> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb0bc <__cxa_atexit@plt+0x1aed70> │ │ │ │ + ldr r3, [pc, #44] @ 1bb0c8 <__cxa_atexit@plt+0x1aed7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #36] @ 1bb0cc <__cxa_atexit@plt+0x1aed80> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, ip │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #24] @ 1bb0d0 <__cxa_atexit@plt+0x1aed84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsr #4 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - msreq SP_usr, ip │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - @ instruction: 0x011481f0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bdefc <__cxa_atexit@plt+0x1b1bb0> │ │ │ │ - ldr r7, [pc, #52] @ 1bdf0c <__cxa_atexit@plt+0x1b1bc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + tsteq r4, r4, lsl ip │ │ │ │ + tsteq r4, r4, lsl #24 │ │ │ │ + tsteq r4, r0, lsl ip │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb108 <__cxa_atexit@plt+0x1aedbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb10c <__cxa_atexit@plt+0x1aedc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1bdef0 <__cxa_atexit@plt+0x1b1ba4> │ │ │ │ - mov r7, sl │ │ │ │ - b 1bdf20 <__cxa_atexit@plt+0x1b1bd4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb110 <__cxa_atexit@plt+0x1aedc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1bdf10 <__cxa_atexit@plt+0x1b1bc4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r8, asr #23 │ │ │ │ + @ instruction: 0x0114abb8 │ │ │ │ + @ instruction: 0x0114abd0 │ │ │ │ + andeq r0, r0, r6, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 1bb170 <__cxa_atexit@plt+0x1aee24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb168 <__cxa_atexit@plt+0x1aee1c> │ │ │ │ + ldr r3, [pc, #44] @ 1bb174 <__cxa_atexit@plt+0x1aee28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #36] @ 1bb178 <__cxa_atexit@plt+0x1aee2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #24] @ 1bb17c <__cxa_atexit@plt+0x1aee30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011481b4 │ │ │ │ - @ instruction: 0x01148194 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + tsteq r4, r8, ror fp │ │ │ │ + tsteq r4, r8, ror #22 │ │ │ │ + tsteq r4, r4, ror #22 │ │ │ │ + andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #232] @ 1be01c <__cxa_atexit@plt+0x1b1cd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-8]! │ │ │ │ + ldr r3, [pc, #32] @ 1bb1b4 <__cxa_atexit@plt+0x1aee68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb1b8 <__cxa_atexit@plt+0x1aee6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb1bc <__cxa_atexit@plt+0x1aee70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, ip, lsr #22 │ │ │ │ + tsteq r4, ip, lsl fp │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ + andeq r0, r0, r7, ror #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 1bb21c <__cxa_atexit@plt+0x1aeed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1bdfdc <__cxa_atexit@plt+0x1b1c90> │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldm r5, {r0, r8, r9} │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1bdfe8 <__cxa_atexit@plt+0x1b1c9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1bdff0 <__cxa_atexit@plt+0x1b1ca4> │ │ │ │ - ldr sl, [pc, #168] @ 1be024 <__cxa_atexit@plt+0x1b1cd8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #164] @ 1be028 <__cxa_atexit@plt+0x1b1cdc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #160] @ 1be02c <__cxa_atexit@plt+0x1b1ce0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 1be030 <__cxa_atexit@plt+0x1b1ce4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + beq 1bb214 <__cxa_atexit@plt+0x1aeec8> │ │ │ │ + ldr r3, [pc, #44] @ 1bb220 <__cxa_atexit@plt+0x1aeed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #36] @ 1bb224 <__cxa_atexit@plt+0x1aeed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ - sub r2, r3, #31 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #36 @ 0x24 │ │ │ │ - stm r1, {r7, r8, r9} │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [r0, #28]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #24] @ 1bb228 <__cxa_atexit@plt+0x1aeedc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x0114aa9c │ │ │ │ + tsteq r4, ip, lsl #21 │ │ │ │ + @ instruction: 0x0114aab8 │ │ │ │ + andeq r0, r0, r7, ror #29 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb260 <__cxa_atexit@plt+0x1aef14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb264 <__cxa_atexit@plt+0x1aef18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb268 <__cxa_atexit@plt+0x1aef1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r0, asr sl │ │ │ │ + tsteq r4, r0, asr #20 │ │ │ │ + tsteq r4, r8, ror sl │ │ │ │ + andeq r1, r0, r8, ror #27 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [r8, #20]! │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 1bb2a4 <__cxa_atexit@plt+0x1aef58> │ │ │ │ + cmp r9, #0 │ │ │ │ + bne 1bb2bc <__cxa_atexit@plt+0x1aef70> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #232] @ 1bb388 <__cxa_atexit@plt+0x1af03c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r3, [pc, #216] @ 1bb384 <__cxa_atexit@plt+0x1af038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #32]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb330 <__cxa_atexit@plt+0x1aefe4> │ │ │ │ + b 1bb398 <__cxa_atexit@plt+0x1af04c> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r3, [sl, #28]! │ │ │ │ + ldr fp, [sl, #-24] @ 0xffffffe8 │ │ │ │ + ldr lr, [sl, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [sl, #-16] │ │ │ │ + ldr r1, [sl, #-12] │ │ │ │ + ldr r2, [sl, #-4] │ │ │ │ + mul r1, r2, r1 │ │ │ │ + mla r0, r3, r0, r1 │ │ │ │ + ldr r1, [sl, #4] │ │ │ │ + add r0, r0, fp │ │ │ │ + mla fp, r1, lr, r0 │ │ │ │ + mov r0, fp │ │ │ │ + mov r1, r9 │ │ │ │ + blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1bb338 <__cxa_atexit@plt+0x1aefec> │ │ │ │ + ldr r3, [pc, #112] @ 1bb37c <__cxa_atexit@plt+0x1af030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str fp, [r5, #28] │ │ │ │ + str r9, [r5, #32] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb35c <__cxa_atexit@plt+0x1af010> │ │ │ │ + mov r5, r8 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1bb510 <__cxa_atexit@plt+0x1af1c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #64] @ 1bb380 <__cxa_atexit@plt+0x1af034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r9, [r5, #32] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb36c <__cxa_atexit@plt+0x1af020> │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1bb434 <__cxa_atexit@plt+0x1af0e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x01262634 │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r7, [pc, #100] @ 1bb408 <__cxa_atexit@plt+0x1af0bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bb3f8 <__cxa_atexit@plt+0x1af0ac> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1bb3e4 <__cxa_atexit@plt+0x1af098> │ │ │ │ + ldr r3, [pc, #68] @ 1bb40c <__cxa_atexit@plt+0x1af0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb3f0 <__cxa_atexit@plt+0x1af0a4> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, #0 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 1bdff8 <__cxa_atexit@plt+0x1b1cac> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr lr, [pc, #32] @ 1be020 <__cxa_atexit@plt+0x1b1cd4> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r7, [pc, #16] @ 1bb410 <__cxa_atexit@plt+0x1af0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - str r8, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrheq r8, [r4, -r0] │ │ │ │ - @ instruction: 0xfffff824 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - msreq CPSR_sc, r8 @ │ │ │ │ - tsteq r4, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0114a8bc │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1be0e4 <__cxa_atexit@plt+0x1b1d98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #52 @ 0x34 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 1be0ec <__cxa_atexit@plt+0x1b1da0> │ │ │ │ - ldr ip, [pc, #156] @ 1be114 <__cxa_atexit@plt+0x1b1dc8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #152] @ 1be118 <__cxa_atexit@plt+0x1b1dcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - sub r9, sl, #31 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #108] @ 1be11c <__cxa_atexit@plt+0x1b1dd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #28]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r5, [pc, #88] @ 1be120 <__cxa_atexit@plt+0x1b1dd4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov sl, r6 │ │ │ │ - b 1be0f4 <__cxa_atexit@plt+0x1b1da8> │ │ │ │ - mov r0, #52 @ 0x34 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #20] @ 1be110 <__cxa_atexit@plt+0x1b1dc4> │ │ │ │ + ldr r7, [pc, #100] @ 1bb4a4 <__cxa_atexit@plt+0x1af158> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bb494 <__cxa_atexit@plt+0x1af148> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1bb480 <__cxa_atexit@plt+0x1af134> │ │ │ │ + ldr r3, [pc, #68] @ 1bb4a8 <__cxa_atexit@plt+0x1af15c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb48c <__cxa_atexit@plt+0x1af140> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, #0 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bb4ac <__cxa_atexit@plt+0x1af160> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r7, r8, lr} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01147fb4 │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - msreq SP_abt, ip │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffff6d8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1bb4f8 <__cxa_atexit@plt+0x1af1ac> │ │ │ │ + lsr r3, r8, #31 │ │ │ │ + bic r2, r3, r7, lsr #31 │ │ │ │ + cmp r8, #0 │ │ │ │ + orrgt r2, r3, r7, lsr #31 │ │ │ │ + rsb r3, r2, #0 │ │ │ │ + and r7, r7, r3 │ │ │ │ + add r7, r7, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, ror #15 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #136] @ 1bb5a4 <__cxa_atexit@plt+0x1af258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1be154 <__cxa_atexit@plt+0x1b1e08> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1be15c <__cxa_atexit@plt+0x1b1e10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 1bb594 <__cxa_atexit@plt+0x1af248> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1bb55c <__cxa_atexit@plt+0x1af210> │ │ │ │ + ldr r3, [pc, #104] @ 1bb5a8 <__cxa_atexit@plt+0x1af25c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb58c <__cxa_atexit@plt+0x1af240> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + lsr r1, r3, #31 │ │ │ │ + bic r0, r1, r2, lsr #31 │ │ │ │ + cmp r3, #0 │ │ │ │ + orrgt r0, r1, r2, lsr #31 │ │ │ │ + rsb r3, r0, #0 │ │ │ │ + and r3, r2, r3 │ │ │ │ + add r7, r3, r7 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - msreq SP_usr, ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #16] @ 1bb5ac <__cxa_atexit@plt+0x1af260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + lsr r2, r3, #31 │ │ │ │ + bic sl, r2, r7, lsr #31 │ │ │ │ + cmp r3, #0 │ │ │ │ + orrgt sl, r2, r7, lsr #31 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ + rsb r3, sl, #0 │ │ │ │ + and r3, r7, r3 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1bb624 <__cxa_atexit@plt+0x1af2d8> │ │ │ │ + mvn r2, r7, lsr #31 │ │ │ │ + lsr r0, r7, #31 │ │ │ │ + and r2, r2, r8, lsr #31 │ │ │ │ + cmp r8, #0 │ │ │ │ + orrgt r2, r2, r0 │ │ │ │ + rsb r2, r2, #0 │ │ │ │ + and r7, r7, r2 │ │ │ │ + add r2, r1, r9 │ │ │ │ + add r7, r2, r7 │ │ │ │ + add r7, r7, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + add r7, r3, r9 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r4, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be208 <__cxa_atexit@plt+0x1b1ebc> │ │ │ │ - ldr r3, [pc, #144] @ 1be210 <__cxa_atexit@plt+0x1b1ec4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb664 <__cxa_atexit@plt+0x1af318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1be1d8 <__cxa_atexit@plt+0x1b1e8c> │ │ │ │ - ldr r1, [pc, #112] @ 1be214 <__cxa_atexit@plt+0x1b1ec8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1be1e8 <__cxa_atexit@plt+0x1b1e9c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1be200 <__cxa_atexit@plt+0x1b1eb4> │ │ │ │ + ldr r7, [pc, #24] @ 1bb668 <__cxa_atexit@plt+0x1af31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb66c <__cxa_atexit@plt+0x1af320> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, ip, ror #12 │ │ │ │ + tsteq r4, ip, asr r6 │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 1bb6cc <__cxa_atexit@plt+0x1af380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb6c4 <__cxa_atexit@plt+0x1af378> │ │ │ │ + ldr r3, [pc, #44] @ 1bb6d0 <__cxa_atexit@plt+0x1af384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #36] @ 1bb6d4 <__cxa_atexit@plt+0x1af388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #24] @ 1bb6d8 <__cxa_atexit@plt+0x1af38c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r4, ip, lsl r6 │ │ │ │ + tsteq r4, ip, lsl #12 │ │ │ │ + tsteq r4, r8, ror #11 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb710 <__cxa_atexit@plt+0x1af3c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb714 <__cxa_atexit@plt+0x1af3c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb718 <__cxa_atexit@plt+0x1af3cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x0114a5d0 │ │ │ │ + tsteq r4, r0, asr #11 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ 1bb76c <__cxa_atexit@plt+0x1af420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb764 <__cxa_atexit@plt+0x1af418> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mla r7, r0, r1, r7 │ │ │ │ + mla r7, r2, r3, r7 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mla r7, r1, r2, r7 │ │ │ │ + mla r7, r0, r3, r7 │ │ │ │ + bx ip │ │ │ │ + tsteq r4, r8, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bb7d0 <__cxa_atexit@plt+0x1af484> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 1bb7d4 <__cxa_atexit@plt+0x1af488> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 1bb7d8 <__cxa_atexit@plt+0x1af48c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ + tsteq r4, r0, lsl #10 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #52] @ 1bb820 <__cxa_atexit@plt+0x1af4d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb818 <__cxa_atexit@plt+0x1af4cc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mla r7, r2, r3, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mla r7, r2, r3, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r8, lsl #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bb8a0 <__cxa_atexit@plt+0x1af554> │ │ │ │ + ldr r7, [pc, #52] @ 1bb8b4 <__cxa_atexit@plt+0x1af568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bb894 <__cxa_atexit@plt+0x1af548> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bb8c8 <__cxa_atexit@plt+0x1af57c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1be218 <__cxa_atexit@plt+0x1b1ecc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #16] @ 1bb8b8 <__cxa_atexit@plt+0x1af56c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r4, ip, asr r4 │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #160] @ 1bb974 <__cxa_atexit@plt+0x1af628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bb94c <__cxa_atexit@plt+0x1af600> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bb914 <__cxa_atexit@plt+0x1af5c8> │ │ │ │ + ldr r3, [pc, #128] @ 1bb978 <__cxa_atexit@plt+0x1af62c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bb944 <__cxa_atexit@plt+0x1af5f8> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bb95c <__cxa_atexit@plt+0x1af610> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r2, [pc, #80] @ 1bb980 <__cxa_atexit@plt+0x1af634> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1bb97c <__cxa_atexit@plt+0x1af630> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - msreq SP_usr, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0x0114a398 │ │ │ │ + @ instruction: 0x01261a7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1be288 <__cxa_atexit@plt+0x1b1f3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bb9b8 <__cxa_atexit@plt+0x1af66c> │ │ │ │ + ldr r2, [pc, #40] @ 1bb9d0 <__cxa_atexit@plt+0x1af684> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 1bb9d4 <__cxa_atexit@plt+0x1af688> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01261a04 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1be260 <__cxa_atexit@plt+0x1b1f14> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1be27c <__cxa_atexit@plt+0x1b1f30> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bba38 <__cxa_atexit@plt+0x1af6ec> │ │ │ │ + ldr r2, [pc, #76] @ 1bba44 <__cxa_atexit@plt+0x1af6f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 1bba48 <__cxa_atexit@plt+0x1af6fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bba30 <__cxa_atexit@plt+0x1af6e4> │ │ │ │ + ldr r3, [pc, #44] @ 1bba4c <__cxa_atexit@plt+0x1af700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1be28c <__cxa_atexit@plt+0x1b1f40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - smlawteq r5, r8, r1, pc @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1be2c0 <__cxa_atexit@plt+0x1b1f74> │ │ │ │ - ldr r3, [pc, #32] @ 1be2cc <__cxa_atexit@plt+0x1b1f80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - msreq CPSR_sc, r0 @ │ │ │ │ - @ instruction: 0x01147db4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be314 <__cxa_atexit@plt+0x1b1fc8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1be31c <__cxa_atexit@plt+0x1b1fd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1be320 <__cxa_atexit@plt+0x1b1fd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - msreq CPSR_sc, r8, ror r0 │ │ │ │ - msreq SP_usr, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be358 <__cxa_atexit@plt+0x1b200c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1be360 <__cxa_atexit@plt+0x1b2014> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_sc, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x0126196c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1bba70 <__cxa_atexit@plt+0x1af724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1be3e4 <__cxa_atexit@plt+0x1b2098> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be3f0 <__cxa_atexit@plt+0x1b20a4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1be400 <__cxa_atexit@plt+0x1b20b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1be404 <__cxa_atexit@plt+0x1b20b8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1be408 <__cxa_atexit@plt+0x1b20bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1be40c <__cxa_atexit@plt+0x1b20c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bbaa8 <__cxa_atexit@plt+0x1af75c> │ │ │ │ + ldr r2, [pc, #40] @ 1bbac0 <__cxa_atexit@plt+0x1af774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r5, -r8]! │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - msreq CPSR_sc, r8, ror r0 │ │ │ │ - msreq CPSR_sc, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 1bbac4 <__cxa_atexit@plt+0x1af778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01261914 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1be444 <__cxa_atexit@plt+0x1b20f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1be44c <__cxa_atexit@plt+0x1b2100> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1bbb6c <__cxa_atexit@plt+0x1af820> │ │ │ │ + ldr lr, [pc, #164] @ 1bbb8c <__cxa_atexit@plt+0x1af840> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #152] @ 1bbb90 <__cxa_atexit@plt+0x1af844> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bbb60 <__cxa_atexit@plt+0x1af814> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1bbb78 <__cxa_atexit@plt+0x1af82c> │ │ │ │ + ldr r3, [pc, #108] @ 1bbb94 <__cxa_atexit@plt+0x1af848> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr lr, [pc, #92] @ 1bbb98 <__cxa_atexit@plt+0x1af84c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + sub r7, r2, #14 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ef3c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x01261878 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strdeq r1, [r6, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1be4d0 <__cxa_atexit@plt+0x1b2184> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be4dc <__cxa_atexit@plt+0x1b2190> │ │ │ │ - ldr lr, [pc, #104] @ 1be4ec <__cxa_atexit@plt+0x1b21a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1be4f0 <__cxa_atexit@plt+0x1b21a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1be4f4 <__cxa_atexit@plt+0x1b21a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1be4f8 <__cxa_atexit@plt+0x1b21ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bbbf4 <__cxa_atexit@plt+0x1af8a8> │ │ │ │ + ldr r2, [pc, #64] @ 1bbc00 <__cxa_atexit@plt+0x1af8b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 1bbc04 <__cxa_atexit@plt+0x1af8b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0x01261a58 │ │ │ │ + ldrsbeq sl, [r4, -r8] │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bbc50 <__cxa_atexit@plt+0x1af904> │ │ │ │ + ldr r7, [pc, #52] @ 1bbc64 <__cxa_atexit@plt+0x1af918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1bbc44 <__cxa_atexit@plt+0x1af8f8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1bbc78 <__cxa_atexit@plt+0x1af92c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bbc68 <__cxa_atexit@plt+0x1af91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125efa4 │ │ │ │ - @ instruction: 0x0125eee8 │ │ │ │ - @ instruction: 0x0125ef28 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrheq sl, [r4, -r4] │ │ │ │ + tsteq r4, r8, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1be574 <__cxa_atexit@plt+0x1b2228> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be580 <__cxa_atexit@plt+0x1b2234> │ │ │ │ - ldr lr, [pc, #100] @ 1be590 <__cxa_atexit@plt+0x1b2244> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1be594 <__cxa_atexit@plt+0x1b2248> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1be598 <__cxa_atexit@plt+0x1b224c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #196] @ 1bbd48 <__cxa_atexit@plt+0x1af9fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bbd20 <__cxa_atexit@plt+0x1af9d4> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bbcc4 <__cxa_atexit@plt+0x1af978> │ │ │ │ + ldr r3, [pc, #164] @ 1bbd4c <__cxa_atexit@plt+0x1afa00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bbd18 <__cxa_atexit@plt+0x1af9cc> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bbd30 <__cxa_atexit@plt+0x1af9e4> │ │ │ │ + ldr r7, [pc, #120] @ 1bbd54 <__cxa_atexit@plt+0x1afa08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 1bbd58 <__cxa_atexit@plt+0x1afa0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, r8} │ │ │ │ + add r2, r6, #24 │ │ │ │ + stm r2, {r1, r6, lr} │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0125ee38 │ │ │ │ - ldrdeq lr, [r5, -r4]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be670 <__cxa_atexit@plt+0x1b2324> │ │ │ │ - ldr lr, [pc, #212] @ 1be690 <__cxa_atexit@plt+0x1b2344> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1be660 <__cxa_atexit@plt+0x1b2314> │ │ │ │ + ldr r7, [pc, #40] @ 1bbd50 <__cxa_atexit@plt+0x1afa04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff18c │ │ │ │ + tsteq r4, r4, asr #31 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + smlawbeq r6, r0, r7, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1be678 <__cxa_atexit@plt+0x1b232c> │ │ │ │ - ldr lr, [pc, #152] @ 1be694 <__cxa_atexit@plt+0x1b2348> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1be698 <__cxa_atexit@plt+0x1b234c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1be69c <__cxa_atexit@plt+0x1b2350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bbdbc <__cxa_atexit@plt+0x1afa70> │ │ │ │ + ldr r2, [pc, #84] @ 1bbdd4 <__cxa_atexit@plt+0x1afa88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #60] @ 1bbdd8 <__cxa_atexit@plt+0x1afa8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 1bbddc <__cxa_atexit@plt+0x1afa90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + ldrdeq r1, [r6, -ip]! │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + tsteq r4, r0, lsl #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bbe28 <__cxa_atexit@plt+0x1afadc> │ │ │ │ + ldr r7, [pc, #52] @ 1bbe3c <__cxa_atexit@plt+0x1afaf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bbe1c <__cxa_atexit@plt+0x1afad0> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + b 1bbe50 <__cxa_atexit@plt+0x1afb04> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bbe40 <__cxa_atexit@plt+0x1afaf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0125ee20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01149ef8 │ │ │ │ + tsteq r4, r0, lsr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #184] @ 1bbf14 <__cxa_atexit@plt+0x1afbc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bbeec <__cxa_atexit@plt+0x1afba0> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bbe9c <__cxa_atexit@plt+0x1afb50> │ │ │ │ + ldr r3, [pc, #152] @ 1bbf18 <__cxa_atexit@plt+0x1afbcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bbee4 <__cxa_atexit@plt+0x1afb98> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bbefc <__cxa_atexit@plt+0x1afbb0> │ │ │ │ + ldr r7, [pc, #108] @ 1bbf20 <__cxa_atexit@plt+0x1afbd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 1bbf24 <__cxa_atexit@plt+0x1afbd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1bbf1c <__cxa_atexit@plt+0x1afbd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffefb4 │ │ │ │ + @ instruction: 0x01149df8 │ │ │ │ + tsteq r4, r0, ror #28 │ │ │ │ + @ instruction: 0x012615bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1be724 <__cxa_atexit@plt+0x1b23d8> │ │ │ │ - ldr lr, [pc, #108] @ 1be730 <__cxa_atexit@plt+0x1b23e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1be734 <__cxa_atexit@plt+0x1b23e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1be738 <__cxa_atexit@plt+0x1b23ec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x0125ed58 │ │ │ │ - tsteq r4, ip, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be780 <__cxa_atexit@plt+0x1b2434> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1be788 <__cxa_atexit@plt+0x1b243c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1be78c <__cxa_atexit@plt+0x1b2440> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 1bbf74 <__cxa_atexit@plt+0x1afc28> │ │ │ │ + ldr r2, [pc, #64] @ 1bbf8c <__cxa_atexit@plt+0x1afc40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #60] @ 1bbf90 <__cxa_atexit@plt+0x1afc44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ec0c │ │ │ │ - msreq SP_usr, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be7c4 <__cxa_atexit@plt+0x1b2478> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1be7cc <__cxa_atexit@plt+0x1b2480> │ │ │ │ + ldr r3, [pc, #24] @ 1bbf94 <__cxa_atexit@plt+0x1afc48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + tsteq r4, r8, asr #27 │ │ │ │ + @ instruction: 0x01261524 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bbff8 <__cxa_atexit@plt+0x1afcac> │ │ │ │ + ldr r2, [pc, #76] @ 1bc004 <__cxa_atexit@plt+0x1afcb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 1bc008 <__cxa_atexit@plt+0x1afcbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bbff0 <__cxa_atexit@plt+0x1afca4> │ │ │ │ + ldr r3, [pc, #44] @ 1bc00c <__cxa_atexit@plt+0x1afcc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ebbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x012613ac │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1bc030 <__cxa_atexit@plt+0x1afce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1be850 <__cxa_atexit@plt+0x1b2504> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be85c <__cxa_atexit@plt+0x1b2510> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1be86c <__cxa_atexit@plt+0x1b2520> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1be870 <__cxa_atexit@plt+0x1b2524> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1be874 <__cxa_atexit@plt+0x1b2528> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1be878 <__cxa_atexit@plt+0x1b252c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bc068 <__cxa_atexit@plt+0x1afd1c> │ │ │ │ + ldr r2, [pc, #40] @ 1bc080 <__cxa_atexit@plt+0x1afd34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #20] @ 1bc084 <__cxa_atexit@plt+0x1afd38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0x01261354 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bc0d0 <__cxa_atexit@plt+0x1afd84> │ │ │ │ + ldr r7, [pc, #52] @ 1bc0e4 <__cxa_atexit@plt+0x1afd98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1bc0c4 <__cxa_atexit@plt+0x1afd78> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1bc0f8 <__cxa_atexit@plt+0x1afdac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125eb6c │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0125ec0c │ │ │ │ - @ instruction: 0x0125eb9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1be8b0 <__cxa_atexit@plt+0x1b2564> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1be8b8 <__cxa_atexit@plt+0x1b256c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #16] @ 1bc0e8 <__cxa_atexit@plt+0x1afd9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r5, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ + @ instruction: 0x01149bf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1be93c <__cxa_atexit@plt+0x1b25f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be948 <__cxa_atexit@plt+0x1b25fc> │ │ │ │ - ldr lr, [pc, #104] @ 1be958 <__cxa_atexit@plt+0x1b260c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1be95c <__cxa_atexit@plt+0x1b2610> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1be960 <__cxa_atexit@plt+0x1b2614> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1be964 <__cxa_atexit@plt+0x1b2618> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #220] @ 1bc1e0 <__cxa_atexit@plt+0x1afe94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bc1b8 <__cxa_atexit@plt+0x1afe6c> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bc144 <__cxa_atexit@plt+0x1afdf8> │ │ │ │ + ldr r3, [pc, #188] @ 1bc1e4 <__cxa_atexit@plt+0x1afe98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bc1b0 <__cxa_atexit@plt+0x1afe64> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bc1c8 <__cxa_atexit@plt+0x1afe7c> │ │ │ │ + ldr r7, [pc, #144] @ 1bc1ec <__cxa_atexit@plt+0x1afea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #132] @ 1bc1f0 <__cxa_atexit@plt+0x1afea4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #27 │ │ │ │ + ldr r8, [pc, #108] @ 1bc1f4 <__cxa_atexit@plt+0x1afea8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r6, r8} │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1bc1e8 <__cxa_atexit@plt+0x1afe9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125eb38 │ │ │ │ - @ instruction: 0x0125ea7c │ │ │ │ - @ instruction: 0x0125eabc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1be9e0 <__cxa_atexit@plt+0x1b2694> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1be9ec <__cxa_atexit@plt+0x1b26a0> │ │ │ │ - ldr lr, [pc, #100] @ 1be9fc <__cxa_atexit@plt+0x1b26b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1bea00 <__cxa_atexit@plt+0x1b26b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1bea04 <__cxa_atexit@plt+0x1b26b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, #0 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffed0c │ │ │ │ + tsteq r4, ip, lsr #22 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0x01261310 │ │ │ │ + strdeq r1, [r6, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bc264 <__cxa_atexit@plt+0x1aff18> │ │ │ │ + ldr r2, [pc, #96] @ 1bc27c <__cxa_atexit@plt+0x1aff30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 1bc280 <__cxa_atexit@plt+0x1aff34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #27 │ │ │ │ + ldr r8, [pc, #68] @ 1bc284 <__cxa_atexit@plt+0x1aff38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - smlawteq r5, ip, r9, lr │ │ │ │ - @ instruction: 0x0125ea68 │ │ │ │ + ldr r3, [pc, #28] @ 1bc288 <__cxa_atexit@plt+0x1aff3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0x01261250 │ │ │ │ + @ instruction: 0x01261238 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + tsteq r4, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1beadc <__cxa_atexit@plt+0x1b2790> │ │ │ │ - ldr lr, [pc, #212] @ 1beafc <__cxa_atexit@plt+0x1b27b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bc2d4 <__cxa_atexit@plt+0x1aff88> │ │ │ │ + ldr r7, [pc, #52] @ 1bc2e8 <__cxa_atexit@plt+0x1aff9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1beacc <__cxa_atexit@plt+0x1b2780> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1beae4 <__cxa_atexit@plt+0x1b2798> │ │ │ │ - ldr lr, [pc, #152] @ 1beb00 <__cxa_atexit@plt+0x1b27b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1beb04 <__cxa_atexit@plt+0x1b27b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1beb08 <__cxa_atexit@plt+0x1b27bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ + beq 1bc2c8 <__cxa_atexit@plt+0x1aff7c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + b 1bc2fc <__cxa_atexit@plt+0x1affb0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bc2ec <__cxa_atexit@plt+0x1affa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0125e9b4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r4, r0, ror sl │ │ │ │ + @ instruction: 0x011499f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #184] @ 1bc3c0 <__cxa_atexit@plt+0x1b0074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bc398 <__cxa_atexit@plt+0x1b004c> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bc348 <__cxa_atexit@plt+0x1afffc> │ │ │ │ + ldr r3, [pc, #152] @ 1bc3c4 <__cxa_atexit@plt+0x1b0078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bc390 <__cxa_atexit@plt+0x1b0044> │ │ │ │ + b 1bae38 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bc3a8 <__cxa_atexit@plt+0x1b005c> │ │ │ │ + ldr r7, [pc, #108] @ 1bc3cc <__cxa_atexit@plt+0x1b0080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 1bc3d0 <__cxa_atexit@plt+0x1b0084> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1bc3c8 <__cxa_atexit@plt+0x1b007c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffeb08 │ │ │ │ + tsteq r4, ip, asr #18 │ │ │ │ + @ instruction: 0x011499d8 │ │ │ │ + @ instruction: 0x01261110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1beb90 <__cxa_atexit@plt+0x1b2844> │ │ │ │ - ldr lr, [pc, #108] @ 1beb9c <__cxa_atexit@plt+0x1b2850> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1beba0 <__cxa_atexit@plt+0x1b2854> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1beba4 <__cxa_atexit@plt+0x1b2858> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x0125e8ec │ │ │ │ - ldrsheq r7, [r4, -r0] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bcc 1bc420 <__cxa_atexit@plt+0x1b00d4> │ │ │ │ + ldr r2, [pc, #64] @ 1bc438 <__cxa_atexit@plt+0x1b00ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #60] @ 1bc43c <__cxa_atexit@plt+0x1b00f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 1bc440 <__cxa_atexit@plt+0x1b00f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + tsteq r4, r0, asr #18 │ │ │ │ + @ instruction: 0x01261078 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bebec <__cxa_atexit@plt+0x1b28a0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bebf4 <__cxa_atexit@plt+0x1b28a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bebf8 <__cxa_atexit@plt+0x1b28ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi 1bc4c8 <__cxa_atexit@plt+0x1b017c> │ │ │ │ + ldr r7, [pc, #116] @ 1bc4d8 <__cxa_atexit@plt+0x1b018c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bc4a0 <__cxa_atexit@plt+0x1b0154> │ │ │ │ + ldr r2, [pc, #100] @ 1bc4dc <__cxa_atexit@plt+0x1b0190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1bc4b0 <__cxa_atexit@plt+0x1b0164> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1bc4b8 <__cxa_atexit@plt+0x1b016c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125e7a0 │ │ │ │ - @ instruction: 0x0125ee08 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bec30 <__cxa_atexit@plt+0x1b28e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bec38 <__cxa_atexit@plt+0x1b28ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1bc4bc <__cxa_atexit@plt+0x1b0170> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bc4e0 <__cxa_atexit@plt+0x1b0194> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + tsteq r4, r4, lsl #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 1bc534 <__cxa_atexit@plt+0x1b01e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1bc518 <__cxa_atexit@plt+0x1b01cc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1bc520 <__cxa_atexit@plt+0x1b01d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1bc524 <__cxa_atexit@plt+0x1b01d8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1bc450 <__cxa_atexit@plt+0x1b0104> │ │ │ │ + tsteq r4, r4, ror #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1bc59c <__cxa_atexit@plt+0x1b0250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #16] @ 1bc5a0 <__cxa_atexit@plt+0x1b0254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 1ca2d8 <__cxa_atexit@plt+0x1bdf8c> │ │ │ │ + @ instruction: 0x01260f90 │ │ │ │ + strdeq r0, [r6, -r4]! │ │ │ │ + @ instruction: 0x011497b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bc5e4 <__cxa_atexit@plt+0x1b0298> │ │ │ │ + ldr r3, [pc, #40] @ 1bc5f4 <__cxa_atexit@plt+0x1b02a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1bc5f8 <__cxa_atexit@plt+0x1b02ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125e750 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + rscseq r0, ip, sp, lsr #2 │ │ │ │ + tsteq r4, r4, asr r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1becbc <__cxa_atexit@plt+0x1b2970> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1becc8 <__cxa_atexit@plt+0x1b297c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1becd8 <__cxa_atexit@plt+0x1b298c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1becdc <__cxa_atexit@plt+0x1b2990> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1bece0 <__cxa_atexit@plt+0x1b2994> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1bece4 <__cxa_atexit@plt+0x1b2998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bc638 <__cxa_atexit@plt+0x1b02ec> │ │ │ │ + ldr r2, [pc, #40] @ 1bc650 <__cxa_atexit@plt+0x1b0304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r9, r3 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r7, [pc, #20] @ 1bc654 <__cxa_atexit@plt+0x1b0308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + tsteq r4, r8, lsr #14 │ │ │ │ + tsteq r4, r4, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bc704 <__cxa_atexit@plt+0x1b03b8> │ │ │ │ + ldr r3, [pc, #184] @ 1bc734 <__cxa_atexit@plt+0x1b03e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bc6e4 <__cxa_atexit@plt+0x1b0398> │ │ │ │ + ldr r2, [pc, #164] @ 1bc738 <__cxa_atexit@plt+0x1b03ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1bc6f4 <__cxa_atexit@plt+0x1b03a8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1bc714 <__cxa_atexit@plt+0x1b03c8> │ │ │ │ + ldr r7, [pc, #124] @ 1bc744 <__cxa_atexit@plt+0x1b03f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1bc740 <__cxa_atexit@plt+0x1b03f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1bc73c <__cxa_atexit@plt+0x1b03f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + tsteq r4, ip, asr #12 │ │ │ │ + tsteq r4, r4, ror #12 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + tsteq r4, r8, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #116] @ 1bc7d8 <__cxa_atexit@plt+0x1b048c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bc7ac <__cxa_atexit@plt+0x1b0460> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1bc7bc <__cxa_atexit@plt+0x1b0470> │ │ │ │ + ldr r7, [pc, #76] @ 1bc7e0 <__cxa_atexit@plt+0x1b0494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r7, [pc, #24] @ 1bc7dc <__cxa_atexit@plt+0x1b0490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + tsteq r4, ip, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1bc830 <__cxa_atexit@plt+0x1b04e4> │ │ │ │ + ldr r7, [pc, #44] @ 1bc848 <__cxa_atexit@plt+0x1b04fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r7, [pc, #20] @ 1bc84c <__cxa_atexit@plt+0x1b0500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125e700 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0125e7a0 │ │ │ │ - @ instruction: 0x0125e730 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + tsteq r4, r0, lsr r5 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + @ instruction: 0x011494fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bed1c <__cxa_atexit@plt+0x1b29d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bed24 <__cxa_atexit@plt+0x1b29d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1bc898 <__cxa_atexit@plt+0x1b054c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 1bc8a0 <__cxa_atexit@plt+0x1b0554> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 1bc8a4 <__cxa_atexit@plt+0x1b0558> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1ca2d8 <__cxa_atexit@plt+0x1bdf8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125e664 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + strdeq r0, [r6, -r0]! @ │ │ │ │ + smulwteq r6, r8, sl │ │ │ │ + tsteq r4, ip, lsr #9 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1beda8 <__cxa_atexit@plt+0x1b2a5c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bc930 <__cxa_atexit@plt+0x1b05e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bedb4 <__cxa_atexit@plt+0x1b2a68> │ │ │ │ - ldr lr, [pc, #104] @ 1bedc4 <__cxa_atexit@plt+0x1b2a78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1bedc8 <__cxa_atexit@plt+0x1b2a7c> │ │ │ │ + bcc 1bc938 <__cxa_atexit@plt+0x1b05ec> │ │ │ │ + ldr r1, [pc, #108] @ 1bc94c <__cxa_atexit@plt+0x1b0600> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 1bc950 <__cxa_atexit@plt+0x1b0604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1bedcc <__cxa_atexit@plt+0x1b2a80> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1bedd0 <__cxa_atexit@plt+0x1b2a84> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 1bc954 <__cxa_atexit@plt+0x1b0608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 1bc958 <__cxa_atexit@plt+0x1b060c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1bc940 <__cxa_atexit@plt+0x1b05f4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - smlawteq r5, ip, r6, lr │ │ │ │ - @ instruction: 0x0125e610 │ │ │ │ - @ instruction: 0x0125e650 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + smlawbeq r6, r8, sl, r0 │ │ │ │ + @ instruction: 0x01260a78 │ │ │ │ + @ instruction: 0x01260a5c │ │ │ │ + tsteq r4, ip, lsl r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bee4c <__cxa_atexit@plt+0x1b2b00> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bca00 <__cxa_atexit@plt+0x1b06b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1bee58 <__cxa_atexit@plt+0x1b2b0c> │ │ │ │ - ldr lr, [pc, #100] @ 1bee68 <__cxa_atexit@plt+0x1b2b1c> │ │ │ │ + bcc 1bca08 <__cxa_atexit@plt+0x1b06bc> │ │ │ │ + ldr lr, [pc, #136] @ 1bca1c <__cxa_atexit@plt+0x1b06d0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1bee6c <__cxa_atexit@plt+0x1b2b20> │ │ │ │ + ldr r0, [pc, #132] @ 1bca20 <__cxa_atexit@plt+0x1b06d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1bee70 <__cxa_atexit@plt+0x1b2b24> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #96] @ 1bca24 <__cxa_atexit@plt+0x1b06d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #88] @ 1bca28 <__cxa_atexit@plt+0x1b06dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #80] @ 1bca2c <__cxa_atexit@plt+0x1b06e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r2, r3, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b f30c0c <__cxa_atexit@plt+0xf248c0> │ │ │ │ mov r6, r3 │ │ │ │ + b 1bca10 <__cxa_atexit@plt+0x1b06c4> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0125e560 │ │ │ │ - strdeq lr, [r5, -ip]! │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + ldrdeq r0, [r6, -r4]! │ │ │ │ + @ instruction: 0x012609b4 │ │ │ │ + smulwbeq r6, ip, r9 │ │ │ │ + @ instruction: 0x01260990 │ │ │ │ + tsteq r4, r4, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bef48 <__cxa_atexit@plt+0x1b2bfc> │ │ │ │ - ldr lr, [pc, #212] @ 1bef68 <__cxa_atexit@plt+0x1b2c1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bef38 <__cxa_atexit@plt+0x1b2bec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1bef50 <__cxa_atexit@plt+0x1b2c04> │ │ │ │ - ldr lr, [pc, #152] @ 1bef6c <__cxa_atexit@plt+0x1b2c20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1bef70 <__cxa_atexit@plt+0x1b2c24> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1bef74 <__cxa_atexit@plt+0x1b2c28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0125e548 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1beffc <__cxa_atexit@plt+0x1b2cb0> │ │ │ │ - ldr lr, [pc, #108] @ 1bf008 <__cxa_atexit@plt+0x1b2cbc> │ │ │ │ + bcc 1bcaac <__cxa_atexit@plt+0x1b0760> │ │ │ │ + ldr r9, [pc, #96] @ 1bcabc <__cxa_atexit@plt+0x1b0770> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr lr, [pc, #84] @ 1bcac0 <__cxa_atexit@plt+0x1b0774> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1bf00c <__cxa_atexit@plt+0x1b2cc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1bf010 <__cxa_atexit@plt+0x1b2cc4> │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 1bcac4 <__cxa_atexit@plt+0x1b0778> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1bcac8 <__cxa_atexit@plt+0x1b077c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - smlawbeq r5, r0, r4, lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bf060 <__cxa_atexit@plt+0x1b2d14> │ │ │ │ - ldr r2, [pc, #56] @ 1bf068 <__cxa_atexit@plt+0x1b2d1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1bf06c <__cxa_atexit@plt+0x1b2d20> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + rscseq pc, fp, lr, lsl #25 │ │ │ │ + @ instruction: 0x01260900 │ │ │ │ + smulwteq r6, r8, r8 │ │ │ │ + tsteq r4, ip, lsr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bcb90 <__cxa_atexit@plt+0x1b0844> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1bcb98 <__cxa_atexit@plt+0x1b084c> │ │ │ │ + ldr r1, [pc, #196] @ 1bcbc8 <__cxa_atexit@plt+0x1b087c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1bf070 <__cxa_atexit@plt+0x1b2d24> │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #188] @ 1bcbcc <__cxa_atexit@plt+0x1b0880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #172] @ 1bcbd0 <__cxa_atexit@plt+0x1b0884> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r8, r2, #6 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1bcbb4 <__cxa_atexit@plt+0x1b0868> │ │ │ │ + ldr r9, [pc, #140] @ 1bcbd4 <__cxa_atexit@plt+0x1b0888> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r1, r2, ip} │ │ │ │ + ldr sl, [pc, #128] @ 1bcbd8 <__cxa_atexit@plt+0x1b088c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + ldr r0, [pc, #120] @ 1bcbdc <__cxa_atexit@plt+0x1b0890> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r2, ip, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r2, r6 │ │ │ │ + b 1bcba0 <__cxa_atexit@plt+0x1b0854> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr r0 │ │ │ │ - @ instruction: 0x0125e334 │ │ │ │ - strdeq lr, [r5, -r4]! │ │ │ │ - tsteq r4, r4, lsr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1bf124 <__cxa_atexit@plt+0x1b2dd8> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126086c │ │ │ │ + @ instruction: 0x01260858 │ │ │ │ + @ instruction: 0x01260848 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + rscseq pc, fp, r2, lsr #23 │ │ │ │ + @ instruction: 0x01260814 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ + tsteq r4, ip, lsl #3 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bf130 <__cxa_atexit@plt+0x1b2de4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1bf140 <__cxa_atexit@plt+0x1b2df4> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bcce4 <__cxa_atexit@plt+0x1b0998> │ │ │ │ + ldr r7, [pc, #264] @ 1bcd1c <__cxa_atexit@plt+0x1b09d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldm r5, {r0, r8} │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + sub r7, r3, #39 @ 0x27 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 1bcc74 <__cxa_atexit@plt+0x1b0928> │ │ │ │ + ldr r2, [pc, #232] @ 1bcd20 <__cxa_atexit@plt+0x1b09d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #228] @ 1bcd24 <__cxa_atexit@plt+0x1b09d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 1bf144 <__cxa_atexit@plt+0x1b2df8> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + ldr r2, [pc, #212] @ 1bcd28 <__cxa_atexit@plt+0x1b09dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 1bf148 <__cxa_atexit@plt+0x1b2dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 1bf14c <__cxa_atexit@plt+0x1b2e00> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 1bf150 <__cxa_atexit@plt+0x1b2e04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r4, r2, lr │ │ │ │ - @ instruction: 0x0125e35c │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - tsteq r4, r0, lsr #30 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bf22c <__cxa_atexit@plt+0x1b2ee0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc 1bf234 <__cxa_atexit@plt+0x1b2ee8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #192] @ 1bf248 <__cxa_atexit@plt+0x1b2efc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bcd08 <__cxa_atexit@plt+0x1b09bc> │ │ │ │ + ldr r1, [pc, #164] @ 1bcd30 <__cxa_atexit@plt+0x1b09e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #160] @ 1bcd34 <__cxa_atexit@plt+0x1b09e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + ldr r1, [pc, #152] @ 1bcd38 <__cxa_atexit@plt+0x1b09ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - sub r0, ip, #39 @ 0x27 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #152] @ 1bf24c <__cxa_atexit@plt+0x1b2f00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #144] @ 1bf250 <__cxa_atexit@plt+0x1b2f04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - sub r0, ip, #63 @ 0x3f │ │ │ │ - ldr sl, [pc, #116] @ 1bf254 <__cxa_atexit@plt+0x1b2f08> │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr r0, [r6, #-12] │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + ldr r1, [r6, #-4] │ │ │ │ + ldr sl, [pc, #132] @ 1bcd3c <__cxa_atexit@plt+0x1b09f0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r9, [r6, #-4] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #100] @ 1bf258 <__cxa_atexit@plt+0x1b2f0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #80] @ 1bf25c <__cxa_atexit@plt+0x1b2f10> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, ip │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov ip, r6 │ │ │ │ - b 1bf23c <__cxa_atexit@plt+0x1b2ef0> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #64] @ 1bcd2c <__cxa_atexit@plt+0x1b09e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, ip │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125e1e8 │ │ │ │ - @ instruction: 0x0125e278 │ │ │ │ - @ instruction: 0xfffff584 │ │ │ │ - smlawteq r5, ip, r1, lr │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1bf358 <__cxa_atexit@plt+0x1b300c> │ │ │ │ - ldr lr, [pc, #244] @ 1bf378 <__cxa_atexit@plt+0x1b302c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #232] @ 1bf37c <__cxa_atexit@plt+0x1b3030> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0x01260740 │ │ │ │ + @ instruction: 0x01260718 │ │ │ │ + tsteq r4, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + rscseq pc, fp, r6, ror #20 │ │ │ │ + ldrdeq r0, [r6, -r8]! │ │ │ │ + @ instruction: 0x012606b4 │ │ │ │ + tsteq r4, r4, asr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bcdbc <__cxa_atexit@plt+0x1b0a70> │ │ │ │ + ldr r7, [pc, #104] @ 1bcdcc <__cxa_atexit@plt+0x1b0a80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bcda0 <__cxa_atexit@plt+0x1b0a54> │ │ │ │ + ldr r2, [pc, #88] @ 1bcdd0 <__cxa_atexit@plt+0x1b0a84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8]! │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1bf34c <__cxa_atexit@plt+0x1b3000> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 1bf364 <__cxa_atexit@plt+0x1b3018> │ │ │ │ - ldr r8, [pc, #180] @ 1bf380 <__cxa_atexit@plt+0x1b3034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #176] @ 1bf384 <__cxa_atexit@plt+0x1b3038> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + beq 1bcdb0 <__cxa_atexit@plt+0x1b0a64> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, lr, #43 @ 0x2b │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #136] @ 1bf388 <__cxa_atexit@plt+0x1b303c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #36]! @ 0x24 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r1, [pc, #92] @ 1bf38c <__cxa_atexit@plt+0x1b3040> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 1bcdd4 <__cxa_atexit@plt+0x1b0a88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrdeq lr, [r5, -ip]! │ │ │ │ - @ instruction: 0xfffff00c │ │ │ │ - @ instruction: 0x0125e158 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - tsteq r4, r0, lsl #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01148fd4 │ │ │ │ + @ instruction: 0x01148fb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 1bf434 <__cxa_atexit@plt+0x1b30e8> │ │ │ │ - ldr r8, [pc, #144] @ 1bf444 <__cxa_atexit@plt+0x1b30f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #140] @ 1bf448 <__cxa_atexit@plt+0x1b30fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #60] @ 1bce28 <__cxa_atexit@plt+0x1b0adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bce20 <__cxa_atexit@plt+0x1b0ad4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r9, lr, #43 @ 0x2b │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r9, [pc, #100] @ 1bf44c <__cxa_atexit@plt+0x1b3100> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 1bf450 <__cxa_atexit@plt+0x1b3104> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xffffef24 │ │ │ │ - @ instruction: 0x0125e070 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - tsteq r4, r8, lsr ip │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r4, ip, asr pc │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + tsteq r4, r4, lsr pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1bf4a8 <__cxa_atexit@plt+0x1b315c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bf4b0 <__cxa_atexit@plt+0x1b3164> │ │ │ │ - ldr r1, [pc, #64] @ 1bf4cc <__cxa_atexit@plt+0x1b3180> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1bf4d0 <__cxa_atexit@plt+0x1b3184> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bf4b8 <__cxa_atexit@plt+0x1b316c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1bf4c8 <__cxa_atexit@plt+0x1b317c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bcea8 <__cxa_atexit@plt+0x1b0b5c> │ │ │ │ + ldr r7, [pc, #68] @ 1bcebc <__cxa_atexit@plt+0x1b0b70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bce9c <__cxa_atexit@plt+0x1b0b50> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bcec0 <__cxa_atexit@plt+0x1b0b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffec94 │ │ │ │ - @ instruction: 0x01146bbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x01148ef0 │ │ │ │ + tsteq r4, r4, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bf550 <__cxa_atexit@plt+0x1b3204> │ │ │ │ - ldr r8, [pc, #96] @ 1bf55c <__cxa_atexit@plt+0x1b3210> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1bf560 <__cxa_atexit@plt+0x1b3214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1bf564 <__cxa_atexit@plt+0x1b3218> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xffffec64 │ │ │ │ - @ instruction: 0x0125df1c │ │ │ │ - mov r9, r6 │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1bf5cc <__cxa_atexit@plt+0x1b3280> │ │ │ │ - ldr r8, [pc, #100] @ 1bf5f0 <__cxa_atexit@plt+0x1b32a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #96] @ 1bf5f4 <__cxa_atexit@plt+0x1b32a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - str sl, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - add r8, r9, #16 │ │ │ │ - stm r8, {r1, r2, r3} │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str r2, [r9, #40] @ 0x28 │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #28]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #36] @ 1bf5f8 <__cxa_atexit@plt+0x1b32ac> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + tsteq r4, ip, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1bcf10 <__cxa_atexit@plt+0x1b0bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + @ instruction: 0x01148e98 │ │ │ │ + tsteq r4, r0, ror lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bcf80 <__cxa_atexit@plt+0x1b0c34> │ │ │ │ + ldr r3, [pc, #88] @ 1bcf90 <__cxa_atexit@plt+0x1b0c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bcf70 <__cxa_atexit@plt+0x1b0c24> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #52] @ 1bcf94 <__cxa_atexit@plt+0x1b0c48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bcf98 <__cxa_atexit@plt+0x1b0c4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - tsteq r4, r4, lsl #22 │ │ │ │ - tsteq r4, r8, lsl #21 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x01260424 │ │ │ │ + tsteq r4, r0, lsr lr │ │ │ │ + tsteq r4, ip, ror #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bcfd0 <__cxa_atexit@plt+0x1b0c84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ + ldrdeq r0, [r6, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bf640 <__cxa_atexit@plt+0x1b32f4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bf648 <__cxa_atexit@plt+0x1b32fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bf64c <__cxa_atexit@plt+0x1b3300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + mov r8, #11 │ │ │ │ + b 1c5174 <__cxa_atexit@plt+0x1b8e28> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bd038 <__cxa_atexit@plt+0x1b0cec> │ │ │ │ + ldr r2, [pc, #56] @ 1bd048 <__cxa_atexit@plt+0x1b0cfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #40] @ 1bd04c <__cxa_atexit@plt+0x1b0d00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1c5174 <__cxa_atexit@plt+0x1b8e28> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125dd4c │ │ │ │ - @ instruction: 0x0125e3bc │ │ │ │ - tsteq r4, r4, lsr sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ + @ instruction: 0x01260358 │ │ │ │ + @ instruction: 0x01260348 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bf6b4 <__cxa_atexit@plt+0x1b3368> │ │ │ │ + bhi 1bd0b0 <__cxa_atexit@plt+0x1b0d64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1bf6c0 <__cxa_atexit@plt+0x1b3374> │ │ │ │ - ldr r1, [pc, #76] @ 1bf6d0 <__cxa_atexit@plt+0x1b3384> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 1bf6d4 <__cxa_atexit@plt+0x1b3388> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ + bcc 1bd0bc <__cxa_atexit@plt+0x1b0d70> │ │ │ │ + ldr r2, [pc, #76] @ 1bd0cc <__cxa_atexit@plt+0x1b0d80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 1bd0d0 <__cxa_atexit@plt+0x1b0d84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 1bd0d4 <__cxa_atexit@plt+0x1b0d88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0125dce4 │ │ │ │ - @ instruction: 0x01146990 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + smulwteq r6, r8, r2 │ │ │ │ + rscseq pc, fp, r0, asr r6 @ │ │ │ │ + @ instruction: 0x01148cb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bf740 <__cxa_atexit@plt+0x1b33f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bf74c <__cxa_atexit@plt+0x1b3400> │ │ │ │ - ldr r1, [pc, #80] @ 1bf75c <__cxa_atexit@plt+0x1b3410> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1bd19c <__cxa_atexit@plt+0x1b0e50> │ │ │ │ + ldr r2, [pc, #216] @ 1bd1d0 <__cxa_atexit@plt+0x1b0e84> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1bf760 <__cxa_atexit@plt+0x1b3414> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1bf764 <__cxa_atexit@plt+0x1b3418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bd190 <__cxa_atexit@plt+0x1b0e44> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r3] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1bd1a4 <__cxa_atexit@plt+0x1b0e58> │ │ │ │ + ldr r9, [pc, #160] @ 1bd1d8 <__cxa_atexit@plt+0x1b0e8c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #156] @ 1bd1dc <__cxa_atexit@plt+0x1b0e90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + str r8, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + ldr r2, [pc, #124] @ 1bd1e0 <__cxa_atexit@plt+0x1b0e94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #116] @ 1bd1e4 <__cxa_atexit@plt+0x1b0e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125dc64 │ │ │ │ - smlawbeq r5, ip, ip, sp │ │ │ │ - @ instruction: 0x0125e2b4 │ │ │ │ - tsteq r4, r8, asr r9 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r7, [pc, #40] @ 1bd1d4 <__cxa_atexit@plt+0x1b0e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #11 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tsteq r4, r4, ror #23 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0x0126021c │ │ │ │ + strdeq r0, [r6, -ip]! │ │ │ │ + tsteq r4, r0, lsr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1bd274 <__cxa_atexit@plt+0x1b0f28> │ │ │ │ + ldr r7, [pc, #124] @ 1bd29c <__cxa_atexit@plt+0x1b0f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #120] @ 1bd2a0 <__cxa_atexit@plt+0x1b0f54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ 1bd2a4 <__cxa_atexit@plt+0x1b0f58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #80] @ 1bd2a8 <__cxa_atexit@plt+0x1b0f5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1bd2ac <__cxa_atexit@plt+0x1b0f60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #11 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + @ instruction: 0x01260134 │ │ │ │ + @ instruction: 0x01260114 │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ + @ instruction: 0x01148ad8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1bf7f0 <__cxa_atexit@plt+0x1b34a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bf7f8 <__cxa_atexit@plt+0x1b34ac> │ │ │ │ - ldr lr, [pc, #108] @ 1bf80c <__cxa_atexit@plt+0x1b34c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 1bf810 <__cxa_atexit@plt+0x1b34c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + bhi 1bd2f8 <__cxa_atexit@plt+0x1b0fac> │ │ │ │ + ldr r2, [pc, #48] @ 1bd304 <__cxa_atexit@plt+0x1b0fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr sl, [pc, #80] @ 1bf814 <__cxa_atexit@plt+0x1b34c8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r2, [r9, #32] │ │ │ │ - str r7, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1bf800 <__cxa_atexit@plt+0x1b34b4> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bd2f0 <__cxa_atexit@plt+0x1b0fa4> │ │ │ │ + b 1bd314 <__cxa_atexit@plt+0x1b0fc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - smlawteq r5, r8, fp, sp │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - tsteq r4, r0, lsl #9 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bd3c0 <__cxa_atexit@plt+0x1b1074> │ │ │ │ + ldr r2, [pc, #208] @ 1bd3fc <__cxa_atexit@plt+0x1b10b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr lr, [pc, #184] @ 1bd400 <__cxa_atexit@plt+0x1b10b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bd3d0 <__cxa_atexit@plt+0x1b1084> │ │ │ │ + ldr ip, [pc, #148] @ 1bd408 <__cxa_atexit@plt+0x1b10bc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #144] @ 1bd40c <__cxa_atexit@plt+0x1b10c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ 1bd410 <__cxa_atexit@plt+0x1b10c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + str r2, [r6, #32]! │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + str ip, [r6, #-16] │ │ │ │ + str sl, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldr r7, [pc, #44] @ 1bd404 <__cxa_atexit@plt+0x1b10b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #11 │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0126003c │ │ │ │ + @ instruction: 0x01260024 │ │ │ │ + @ instruction: 0x011489b8 │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + strdeq pc, [r5, -ip]! │ │ │ │ + tsteq r4, r4, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bf85c <__cxa_atexit@plt+0x1b3510> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bf864 <__cxa_atexit@plt+0x1b3518> │ │ │ │ + bhi 1bd478 <__cxa_atexit@plt+0x1b112c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bd484 <__cxa_atexit@plt+0x1b1138> │ │ │ │ + ldr r2, [pc, #76] @ 1bd494 <__cxa_atexit@plt+0x1b1148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 1bd498 <__cxa_atexit@plt+0x1b114c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bf868 <__cxa_atexit@plt+0x1b351c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 1bd49c <__cxa_atexit@plt+0x1b1150> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125db30 │ │ │ │ - @ instruction: 0x0125e198 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1bf8ec <__cxa_atexit@plt+0x1b35a0> │ │ │ │ - ldr r7, [pc, #108] @ 1bf90c <__cxa_atexit@plt+0x1b35c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #104] @ 1bf910 <__cxa_atexit@plt+0x1b35c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #28]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #32] @ 1bf914 <__cxa_atexit@plt+0x1b35c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - tsteq r4, r4, ror #15 │ │ │ │ - @ instruction: 0x011467b4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + msreq SP_abt, r0 │ │ │ │ + rscseq pc, fp, lr, ror r2 @ │ │ │ │ + tsteq r4, r4, ror #17 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 1bf9dc <__cxa_atexit@plt+0x1b3690> │ │ │ │ - ldr r2, [pc, #216] @ 1bfa18 <__cxa_atexit@plt+0x1b36cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bf9cc <__cxa_atexit@plt+0x1b3680> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r9, r6 │ │ │ │ - bcc 1bf9f0 <__cxa_atexit@plt+0x1b36a4> │ │ │ │ - ldr r9, [pc, #148] @ 1bfa24 <__cxa_atexit@plt+0x1b36d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #144] @ 1bfa28 <__cxa_atexit@plt+0x1b36dc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r8, #28]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bd5b0 <__cxa_atexit@plt+0x1b1264> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r3, r6, #28 │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1bd508 <__cxa_atexit@plt+0x1b11bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bd5c0 <__cxa_atexit@plt+0x1b1274> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 1bd570 <__cxa_atexit@plt+0x1b1224> │ │ │ │ + ldr lr, [pc, #264] @ 1bd60c <__cxa_atexit@plt+0x1b12c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 1bd534 <__cxa_atexit@plt+0x1b11e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bd5cc <__cxa_atexit@plt+0x1b1280> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 1bd588 <__cxa_atexit@plt+0x1b123c> │ │ │ │ + ldr lr, [pc, #192] @ 1bd5f4 <__cxa_atexit@plt+0x1b12a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ 1bd5f8 <__cxa_atexit@plt+0x1b12ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #180] @ 1bd5fc <__cxa_atexit@plt+0x1b12b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1bfa20 <__cxa_atexit@plt+0x1b36d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #136] @ 1bd604 <__cxa_atexit@plt+0x1b12b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #132] @ 1bd608 <__cxa_atexit@plt+0x1b12bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1bd59c <__cxa_atexit@plt+0x1b1250> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #88] @ 1bd5ec <__cxa_atexit@plt+0x1b12a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #84] @ 1bd5f0 <__cxa_atexit@plt+0x1b12a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 1bfa1c <__cxa_atexit@plt+0x1b36d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #92] @ 1bd614 <__cxa_atexit@plt+0x1b12c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r0, ror #13 │ │ │ │ - tsteq r4, r4, lsl #14 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - tsteq r4, r4, lsr #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #72] @ 1bd610 <__cxa_atexit@plt+0x1b12c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1bd5d4 <__cxa_atexit@plt+0x1b1288> │ │ │ │ + ldr r7, [pc, #44] @ 1bd600 <__cxa_atexit@plt+0x1b12b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + rscseq pc, fp, r0, asr r1 @ │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + msreq SP_usr, r4 │ │ │ │ + msreq SP_usr, r4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + rscseq pc, fp, lr, asr r1 @ │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + tsteq r4, ip, lsl r8 │ │ │ │ + tsteq r4, r0, ror r7 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bfab8 <__cxa_atexit@plt+0x1b376c> │ │ │ │ - ldr r8, [pc, #104] @ 1bfae0 <__cxa_atexit@plt+0x1b3794> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bd6b4 <__cxa_atexit@plt+0x1b1368> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 1bd68c <__cxa_atexit@plt+0x1b1340> │ │ │ │ + ldr lr, [pc, #116] @ 1bd6cc <__cxa_atexit@plt+0x1b1380> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 1bd6d0 <__cxa_atexit@plt+0x1b1384> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 1bd6d4 <__cxa_atexit@plt+0x1b1388> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ 1bd6dc <__cxa_atexit@plt+0x1b1390> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ 1bd6e0 <__cxa_atexit@plt+0x1b1394> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #100] @ 1bfae4 <__cxa_atexit@plt+0x1b3798> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r2, [r9, #40] @ 0x28 │ │ │ │ - str lr, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #28]! │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #40] @ 1bfae8 <__cxa_atexit@plt+0x1b379c> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r3, [pc, #28] @ 1bd6d8 <__cxa_atexit@plt+0x1b138c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - tsteq r4, r8, lsl r6 │ │ │ │ - mov lr, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldm r5, {r3, r4, sl} │ │ │ │ - ldr r0, [fp, #804] @ 0x324 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1bfba4 <__cxa_atexit@plt+0x1b3858> │ │ │ │ - ldr r0, [pc, #180] @ 1bfbc8 <__cxa_atexit@plt+0x1b387c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - sub r0, r6, #34 @ 0x22 │ │ │ │ - ldr r8, [pc, #168] @ 1bfbcc <__cxa_atexit@plt+0x1b3880> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #164] @ 1bfbd0 <__cxa_atexit@plt+0x1b3884> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, r1, #1 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str lr, [sp] │ │ │ │ - sub lr, r6, #62 @ 0x3e │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #140] @ 1bfbd4 <__cxa_atexit@plt+0x1b3888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #56]! @ 0x38 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ - add r2, r7, #68 @ 0x44 │ │ │ │ - stm r2, {r3, r8, r9} │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r2, [pc, #112] @ 1bfbd8 <__cxa_atexit@plt+0x1b388c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #28]! │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str sl, [r7, #40] @ 0x28 │ │ │ │ - str r8, [r7, #44] @ 0x2c │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ - str lr, [r7, #52] @ 0x34 │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r3, r8} │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str ip, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1bfbdc <__cxa_atexit@plt+0x1b3890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r3, r4, sl} │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0125d848 │ │ │ │ - @ instruction: 0x0125d858 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r4, asr #10 │ │ │ │ - tsteq r4, r4, lsr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bfc24 <__cxa_atexit@plt+0x1b38d8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bfc2c <__cxa_atexit@plt+0x1b38e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bfc30 <__cxa_atexit@plt+0x1b38e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125d768 │ │ │ │ - ldrdeq sp, [r5, -r8]! │ │ │ │ - tsteq r4, r4, lsr r4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bfc9c <__cxa_atexit@plt+0x1b3950> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bfca8 <__cxa_atexit@plt+0x1b395c> │ │ │ │ - ldr r1, [pc, #80] @ 1bfcb8 <__cxa_atexit@plt+0x1b396c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1bfcbc <__cxa_atexit@plt+0x1b3970> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1bfcc0 <__cxa_atexit@plt+0x1b3974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125d708 │ │ │ │ - @ instruction: 0x0125d730 │ │ │ │ - @ instruction: 0x0125dd58 │ │ │ │ - @ instruction: 0x01145fd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bfd08 <__cxa_atexit@plt+0x1b39bc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1bfd10 <__cxa_atexit@plt+0x1b39c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1bfd14 <__cxa_atexit@plt+0x1b39c8> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + msreq CPSR_sc, r0, lsr #26 │ │ │ │ + msreq CPSR_sc, r0, lsl #26 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + rscseq pc, fp, r2, asr #32 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bd77c <__cxa_atexit@plt+0x1b1430> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 1bd754 <__cxa_atexit@plt+0x1b1408> │ │ │ │ + ldr lr, [pc, #116] @ 1bd794 <__cxa_atexit@plt+0x1b1448> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 1bd798 <__cxa_atexit@plt+0x1b144c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 1bd79c <__cxa_atexit@plt+0x1b1450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r5, r4, r6, sp │ │ │ │ - @ instruction: 0x0125dcec │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1bfde8 <__cxa_atexit@plt+0x1b3a9c> │ │ │ │ - ldr r3, [pc, #188] @ 1bfe10 <__cxa_atexit@plt+0x1b3ac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #34 @ 0x22 │ │ │ │ - ldr r4, [pc, #176] @ 1bfe14 <__cxa_atexit@plt+0x1b3ac8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r1, [pc, #172] @ 1bfe18 <__cxa_atexit@plt+0x1b3acc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, r1, #1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r0, r6, #62 @ 0x3e │ │ │ │ - str lr, [sp] │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r1, [pc, #148] @ 1bfe1c <__cxa_atexit@plt+0x1b3ad0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [lr, #56]! @ 0x38 │ │ │ │ - str r9, [r7, #64] @ 0x40 │ │ │ │ - str r8, [r7, #68] @ 0x44 │ │ │ │ - str r4, [r7, #72] @ 0x48 │ │ │ │ - str lr, [r7, #76] @ 0x4c │ │ │ │ - str r3, [r7, #80] @ 0x50 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #116] @ 1bfe20 <__cxa_atexit@plt+0x1b3ad4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - str sl, [r7, #40] @ 0x28 │ │ │ │ - str r4, [r7, #44] @ 0x2c │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r4, r7, ip} │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1bfe24 <__cxa_atexit@plt+0x1b3ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x0125d608 │ │ │ │ - @ instruction: 0x0125d618 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - tsteq r4, r0, lsl #6 │ │ │ │ - @ instruction: 0x011462bc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ 1bd7a4 <__cxa_atexit@plt+0x1b1458> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ 1bd7a8 <__cxa_atexit@plt+0x1b145c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r3, [pc, #28] @ 1bd7a0 <__cxa_atexit@plt+0x1b1454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + msreq CPSR_sc, r8, asr ip │ │ │ │ + msreq CPSR_sc, r8, lsr ip │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + rscseq lr, fp, r4, lsl #31 │ │ │ │ + tsteq r4, ip, lsl r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1bff30 <__cxa_atexit@plt+0x1b3be4> │ │ │ │ - ldr r3, [pc, #280] @ 1bff64 <__cxa_atexit@plt+0x1b3c18> │ │ │ │ + bhi 1bd828 <__cxa_atexit@plt+0x1b14dc> │ │ │ │ + ldr r3, [pc, #104] @ 1bd838 <__cxa_atexit@plt+0x1b14ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bd808 <__cxa_atexit@plt+0x1b14bc> │ │ │ │ + ldr r3, [pc, #88] @ 1bd83c <__cxa_atexit@plt+0x1b14f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1bff20 <__cxa_atexit@plt+0x1b3bd4> │ │ │ │ - add lr, r9, #3 │ │ │ │ - ldm lr, {r8, ip, lr} │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1bff40 <__cxa_atexit@plt+0x1b3bf4> │ │ │ │ - ldr r1, [pc, #240] @ 1bff70 <__cxa_atexit@plt+0x1b3c24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r0, r3, #34 @ 0x22 │ │ │ │ - sub sl, r3, #62 @ 0x3e │ │ │ │ - ldr r1, [pc, #224] @ 1bff74 <__cxa_atexit@plt+0x1b3c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str fp, [sp] │ │ │ │ - add fp, r1, #1 │ │ │ │ - ldr r9, [pc, #212] @ 1bff78 <__cxa_atexit@plt+0x1b3c2c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r7, [sp, #4] │ │ │ │ + beq 1bd818 <__cxa_atexit@plt+0x1b14cc> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1bd4b0 <__cxa_atexit@plt+0x1b1164> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r1, [pc, #192] @ 1bff7c <__cxa_atexit@plt+0x1b3c30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #56]! @ 0x38 │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r7, [pc, #160] @ 1bff80 <__cxa_atexit@plt+0x1b3c34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #28]! │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str fp, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1bff6c <__cxa_atexit@plt+0x1b3c20> │ │ │ │ + ldr r7, [pc, #16] @ 1bd840 <__cxa_atexit@plt+0x1b14f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1bff68 <__cxa_atexit@plt+0x1b3c1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + tsteq r4, ip, lsr #11 │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 1bd884 <__cxa_atexit@plt+0x1b1538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bd87c <__cxa_atexit@plt+0x1b1530> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1bd4b0 <__cxa_atexit@plt+0x1b1164> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r4, r8, lsr #3 │ │ │ │ - tsteq r4, ip, asr #3 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - strdeq sp, [r5, -r0]! │ │ │ │ - smlawteq r5, r8, r4, sp │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - tsteq r4, r4, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + tsteq r4, r4, asr #10 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1c0050 <__cxa_atexit@plt+0x1b3d04> │ │ │ │ - ldr r7, [pc, #180] @ 1c0070 <__cxa_atexit@plt+0x1b3d24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #160] @ 1c0074 <__cxa_atexit@plt+0x1b3d28> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub sl, r6, #62 @ 0x3e │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #148] @ 1c0078 <__cxa_atexit@plt+0x1b3d2c> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r0, [pc, #136] @ 1c007c <__cxa_atexit@plt+0x1b3d30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #56]! @ 0x38 │ │ │ │ - add r0, r3, #64 @ 0x40 │ │ │ │ - stm r0, {r1, r2, ip} │ │ │ │ - str r9, [r3, #76] @ 0x4c │ │ │ │ - str r7, [r3, #80] @ 0x50 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, #108] @ 1c0080 <__cxa_atexit@plt+0x1b3d34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #28]! │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1bd4b0 <__cxa_atexit@plt+0x1b1164> │ │ │ │ + tsteq r4, r4, lsr #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bd8f8 <__cxa_atexit@plt+0x1b15ac> │ │ │ │ + ldr r3, [pc, #64] @ 1bd908 <__cxa_atexit@plt+0x1b15bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bd8e8 <__cxa_atexit@plt+0x1b159c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1bd4b0 <__cxa_atexit@plt+0x1b1164> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1c0084 <__cxa_atexit@plt+0x1b3d38> │ │ │ │ + ldr r7, [pc, #12] @ 1bd90c <__cxa_atexit@plt+0x1b15c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x0125d398 │ │ │ │ - @ instruction: 0x0125d3a0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0x01146098 │ │ │ │ - mov r9, r6 │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c00ec <__cxa_atexit@plt+0x1b3da0> │ │ │ │ - ldr r8, [pc, #100] @ 1c0110 <__cxa_atexit@plt+0x1b3dc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #96] @ 1c0114 <__cxa_atexit@plt+0x1b3dc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - str r7, [r9, #28] │ │ │ │ - add r1, r9, #32 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #36] @ 1c0118 <__cxa_atexit@plt+0x1b3dcc> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r4, r4, ror #9 │ │ │ │ + @ instruction: 0x011484bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1bd4b0 <__cxa_atexit@plt+0x1b1164> │ │ │ │ + tsteq r4, r8, lsr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1bd958 <__cxa_atexit@plt+0x1b160c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq r4, r8, lsl r0 │ │ │ │ - tsteq r4, r8, ror #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0160 <__cxa_atexit@plt+0x1b3e14> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c0168 <__cxa_atexit@plt+0x1b3e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c016c <__cxa_atexit@plt+0x1b3e20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125d22c │ │ │ │ - @ instruction: 0x0125d89c │ │ │ │ - @ instruction: 0x01145ef8 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c01d8 <__cxa_atexit@plt+0x1b3e8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c01e4 <__cxa_atexit@plt+0x1b3e98> │ │ │ │ - ldr r1, [pc, #80] @ 1c01f4 <__cxa_atexit@plt+0x1b3ea8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1c01f8 <__cxa_atexit@plt+0x1b3eac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1c01fc <__cxa_atexit@plt+0x1b3eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r5, ip, r1, sp │ │ │ │ - strdeq sp, [r5, -r4]! │ │ │ │ - @ instruction: 0x0125d81c │ │ │ │ - @ instruction: 0x01145a98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0244 <__cxa_atexit@plt+0x1b3ef8> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + @ instruction: 0x01148494 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1bd97c <__cxa_atexit@plt+0x1b1630> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c024c <__cxa_atexit@plt+0x1b3f00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c0250 <__cxa_atexit@plt+0x1b3f04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125d148 │ │ │ │ - @ instruction: 0x0125d7b0 │ │ │ │ - tsteq r4, r4, asr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1c5174 <__cxa_atexit@plt+0x1b8e28> │ │ │ │ + msreq SP_usr, r8 │ │ │ │ + tsteq r4, r8, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c02b8 <__cxa_atexit@plt+0x1b3f6c> │ │ │ │ + bhi 1bda50 <__cxa_atexit@plt+0x1b1704> │ │ │ │ + ldr r2, [pc, #228] @ 1bda84 <__cxa_atexit@plt+0x1b1738> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bda44 <__cxa_atexit@plt+0x1b16f8> │ │ │ │ + ldr r3, [pc, #204] @ 1bda88 <__cxa_atexit@plt+0x1b173c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c02c4 <__cxa_atexit@plt+0x1b3f78> │ │ │ │ - ldr r1, [pc, #76] @ 1c02d4 <__cxa_atexit@plt+0x1b3f88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 1c02d8 <__cxa_atexit@plt+0x1b3f8c> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bda58 <__cxa_atexit@plt+0x1b170c> │ │ │ │ + ldr r9, [pc, #164] @ 1bda90 <__cxa_atexit@plt+0x1b1744> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #160] @ 1bda94 <__cxa_atexit@plt+0x1b1748> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #156] @ 1bda98 <__cxa_atexit@plt+0x1b174c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str sl, [r6, #20]! │ │ │ │ + ldr sl, [pc, #140] @ 1bda9c <__cxa_atexit@plt+0x1b1750> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0125d0e0 │ │ │ │ - @ instruction: 0x01145d98 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c0364 <__cxa_atexit@plt+0x1b4018> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c036c <__cxa_atexit@plt+0x1b4020> │ │ │ │ - ldr lr, [pc, #108] @ 1c0380 <__cxa_atexit@plt+0x1b4034> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 1c0384 <__cxa_atexit@plt+0x1b4038> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr sl, [pc, #80] @ 1c0388 <__cxa_atexit@plt+0x1b403c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r1, [r9, #24] │ │ │ │ - str r3, [r9, #28] │ │ │ │ - str r0, [r9, #32] │ │ │ │ - str r2, [r9, #36] @ 0x24 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1c0374 <__cxa_atexit@plt+0x1b4028> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - qsubeq sp, r4, r5 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - @ instruction: 0x01145cf8 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1c040c <__cxa_atexit@plt+0x1b40c0> │ │ │ │ - ldr r7, [pc, #108] @ 1c042c <__cxa_atexit@plt+0x1b40e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #104] @ 1c0430 <__cxa_atexit@plt+0x1b40e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #32] @ 1c0434 <__cxa_atexit@plt+0x1b40e8> │ │ │ │ + ldr r7, [pc, #44] @ 1bda8c <__cxa_atexit@plt+0x1b1740> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r0, #44 @ 0x2c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #11 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x01145cf8 │ │ │ │ - tsteq r4, r8, asr #25 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + smlawteq r5, r8, r9, pc @ │ │ │ │ + tsteq r4, r0, lsr r3 │ │ │ │ + @ instruction: 0xfffff050 │ │ │ │ + @ instruction: 0xfffff0e0 │ │ │ │ + smlawbeq r5, r4, r9, pc @ │ │ │ │ + msreq CPSR_sc, ip, asr r9 │ │ │ │ + tsteq r4, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 1c04f8 <__cxa_atexit@plt+0x1b41ac> │ │ │ │ - ldr r2, [pc, #212] @ 1c0534 <__cxa_atexit@plt+0x1b41e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c04e8 <__cxa_atexit@plt+0x1b419c> │ │ │ │ - add r2, r7, #3 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r6, [pc, #180] @ 1bdb6c <__cxa_atexit@plt+0x1b1820> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r0, r6, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r9, r6 │ │ │ │ - bcc 1c050c <__cxa_atexit@plt+0x1b41c0> │ │ │ │ - ldr r9, [pc, #148] @ 1c0540 <__cxa_atexit@plt+0x1b41f4> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bdb44 <__cxa_atexit@plt+0x1b17f8> │ │ │ │ + ldr r7, [pc, #136] @ 1bdb70 <__cxa_atexit@plt+0x1b1824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #132] @ 1bdb74 <__cxa_atexit@plt+0x1b1828> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #144] @ 1c0544 <__cxa_atexit@plt+0x1b41f8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r8, #16]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + ldr r7, [pc, #96] @ 1bdb78 <__cxa_atexit@plt+0x1b182c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #88] @ 1bdb7c <__cxa_atexit@plt+0x1b1830> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r5, lr} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1c053c <__cxa_atexit@plt+0x1b41f0> │ │ │ │ + ldr r7, [pc, #52] @ 1bdb80 <__cxa_atexit@plt+0x1b1834> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 1c0538 <__cxa_atexit@plt+0x1b41ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r0, #11 │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01145bf8 │ │ │ │ - tsteq r4, r4, lsl ip │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01145bbc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c05d4 <__cxa_atexit@plt+0x1b4288> │ │ │ │ - ldr r8, [pc, #104] @ 1c05fc <__cxa_atexit@plt+0x1b42b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #100] @ 1c0600 <__cxa_atexit@plt+0x1b42b4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str lr, [r9, #24] │ │ │ │ - str r7, [r9, #28] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - str r2, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #16]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #40] @ 1c0604 <__cxa_atexit@plt+0x1b42b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - tsteq r4, r0, lsr fp │ │ │ │ - tsteq r4, ip, ror sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c064c <__cxa_atexit@plt+0x1b4300> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c0654 <__cxa_atexit@plt+0x1b4308> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c0658 <__cxa_atexit@plt+0x1b430c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125cd40 │ │ │ │ - @ instruction: 0x0125d3b0 │ │ │ │ - tsteq r4, ip, lsr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c06a0 <__cxa_atexit@plt+0x1b4354> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c06a8 <__cxa_atexit@plt+0x1b435c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c06ac <__cxa_atexit@plt+0x1b4360> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ccec │ │ │ │ - @ instruction: 0x0125d354 │ │ │ │ - tsteq r4, r0, ror sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ + smlawteq r5, ip, r8, pc @ │ │ │ │ + @ instruction: 0xffffefec │ │ │ │ + @ instruction: 0xffffef4c │ │ │ │ + msreq CPSR_sc, r8, ror #16 │ │ │ │ + msreq CPSR_sc, r8, asr #16 │ │ │ │ + tsteq r4, r4, asr #4 │ │ │ │ + tsteq r4, r0, lsl #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c0750 <__cxa_atexit@plt+0x1b4404> │ │ │ │ - ldr r7, [pc, #164] @ 1c0778 <__cxa_atexit@plt+0x1b442c> │ │ │ │ + bhi 1bdc2c <__cxa_atexit@plt+0x1b18e0> │ │ │ │ + ldr r6, [pc, #168] @ 1bdc54 <__cxa_atexit@plt+0x1b1908> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1bdbe8 <__cxa_atexit@plt+0x1b189c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1bdbfc <__cxa_atexit@plt+0x1b18b0> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bdc40 <__cxa_atexit@plt+0x1b18f4> │ │ │ │ + ldr r7, [pc, #136] @ 1bdc60 <__cxa_atexit@plt+0x1b1914> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c0740 <__cxa_atexit@plt+0x1b43f4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1c0760 <__cxa_atexit@plt+0x1b4414> │ │ │ │ - ldr lr, [pc, #128] @ 1c0780 <__cxa_atexit@plt+0x1b4434> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [pc, #112] @ 1c0784 <__cxa_atexit@plt+0x1b4438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - ldr r7, [pc, #92] @ 1c0788 <__cxa_atexit@plt+0x1b443c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r9, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [pc, #132] @ 1bdc64 <__cxa_atexit@plt+0x1b1918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + b 1bdc18 <__cxa_atexit@plt+0x1b18cc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1c077c <__cxa_atexit@plt+0x1b4430> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bdc40 <__cxa_atexit@plt+0x1b18f4> │ │ │ │ + ldr r7, [pc, #76] @ 1bdc58 <__cxa_atexit@plt+0x1b190c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #72] @ 1bdc5c <__cxa_atexit@plt+0x1b1910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #52] @ 1bdc68 <__cxa_atexit@plt+0x1b191c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r4, r4, ror #19 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x0125cc98 │ │ │ │ - @ instruction: 0x0125d2b4 │ │ │ │ - @ instruction: 0x01145998 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c07f4 <__cxa_atexit@plt+0x1b44a8> │ │ │ │ - ldr lr, [pc, #76] @ 1c0800 <__cxa_atexit@plt+0x1b44b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 1c0804 <__cxa_atexit@plt+0x1b44b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ 1c0808 <__cxa_atexit@plt+0x1b44bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq ip, [r5, -r0]! │ │ │ │ - strdeq sp, [r5, -r8]! │ │ │ │ - tsteq r4, r8, lsl #18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + ldrsbteq lr, [fp], #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + rscseq lr, fp, r2, lsl #22 │ │ │ │ + tsteq r4, r0, asr #3 │ │ │ │ + tsteq r4, ip, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c088c <__cxa_atexit@plt+0x1b4540> │ │ │ │ - ldr r2, [pc, #100] @ 1c0898 <__cxa_atexit@plt+0x1b454c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 1c089c <__cxa_atexit@plt+0x1b4550> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #68] @ 1c08a0 <__cxa_atexit@plt+0x1b4554> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1bdcb0 <__cxa_atexit@plt+0x1b1964> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bdcdc <__cxa_atexit@plt+0x1b1990> │ │ │ │ + ldr r3, [pc, #80] @ 1bdcf0 <__cxa_atexit@plt+0x1b19a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ 1bdcf4 <__cxa_atexit@plt+0x1b19a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b 1bdccc <__cxa_atexit@plt+0x1b1980> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bdcdc <__cxa_atexit@plt+0x1b1990> │ │ │ │ + ldr r3, [pc, #40] @ 1bdce8 <__cxa_atexit@plt+0x1b199c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1bdcec <__cxa_atexit@plt+0x1b19a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x0125cc1c │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + rscseq lr, fp, r4, lsr #20 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + rscseq lr, fp, sl, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c08dc <__cxa_atexit@plt+0x1b4590> │ │ │ │ - ldr r3, [pc, #40] @ 1c08f4 <__cxa_atexit@plt+0x1b45a8> │ │ │ │ + bcc 1bdd30 <__cxa_atexit@plt+0x1b19e4> │ │ │ │ + ldr r3, [pc, #40] @ 1bdd48 <__cxa_atexit@plt+0x1b19fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c08f8 <__cxa_atexit@plt+0x1b45ac> │ │ │ │ + ldr r7, [pc, #20] @ 1bdd4c <__cxa_atexit@plt+0x1b1a00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125d128 │ │ │ │ - tsteq r4, r4, lsr #17 │ │ │ │ + msreq CPSR_sc, r0 @ │ │ │ │ + ldrsbeq r8, [r4, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c0934 <__cxa_atexit@plt+0x1b45e8> │ │ │ │ - ldr r3, [pc, #40] @ 1c094c <__cxa_atexit@plt+0x1b4600> │ │ │ │ + bcc 1bdd88 <__cxa_atexit@plt+0x1b1a3c> │ │ │ │ + ldr r3, [pc, #40] @ 1bdda0 <__cxa_atexit@plt+0x1b1a54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c0950 <__cxa_atexit@plt+0x1b4604> │ │ │ │ + ldr r7, [pc, #20] @ 1bdda4 <__cxa_atexit@plt+0x1b1a58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, ip, r0, sp │ │ │ │ - tsteq r4, r0, asr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c098c <__cxa_atexit@plt+0x1b4640> │ │ │ │ - ldr r2, [pc, #36] @ 1c0994 <__cxa_atexit@plt+0x1b4648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1c0998 <__cxa_atexit@plt+0x1b464c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, lsl r8 │ │ │ │ - strdeq ip, [r5, -r8]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c09d4 <__cxa_atexit@plt+0x1b4688> │ │ │ │ - ldr r2, [pc, #36] @ 1c09dc <__cxa_atexit@plt+0x1b4690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1c09e0 <__cxa_atexit@plt+0x1b4694> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x011457d4 │ │ │ │ - @ instruction: 0x0125c9b0 │ │ │ │ - tsteq r4, r0, lsr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + msreq CPSR_sc, r4, asr ip │ │ │ │ + tsteq r4, r4, lsl #1 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0aa0 <__cxa_atexit@plt+0x1b4754> │ │ │ │ - ldr r7, [pc, #188] @ 1c0ac8 <__cxa_atexit@plt+0x1b477c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ands r0, sl, #3 │ │ │ │ - beq 1c0a5c <__cxa_atexit@plt+0x1b4710> │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c0a70 <__cxa_atexit@plt+0x1b4724> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c0ab4 <__cxa_atexit@plt+0x1b4768> │ │ │ │ - ldr r0, [pc, #144] @ 1c0acc <__cxa_atexit@plt+0x1b4780> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #140] @ 1c0ad0 <__cxa_atexit@plt+0x1b4784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [sl, #2] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r2, #8] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c0ab4 <__cxa_atexit@plt+0x1b4768> │ │ │ │ - ldr r0, [pc, #88] @ 1c0ad8 <__cxa_atexit@plt+0x1b478c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [sl, #3] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r2, #8] │ │ │ │ - ldr r3, [pc, #72] @ 1c0adc <__cxa_atexit@plt+0x1b4790> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bdde4 <__cxa_atexit@plt+0x1b1a98> │ │ │ │ + ldr r3, [pc, #44] @ 1bddfc <__cxa_atexit@plt+0x1b1ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r7, [pc, #44] @ 1c0ad4 <__cxa_atexit@plt+0x1b4788> │ │ │ │ + stmib r7, {r3, r8, sl} │ │ │ │ + str r9, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1bde00 <__cxa_atexit@plt+0x1b1ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - tsteq r4, r0, lsl #14 │ │ │ │ - @ instruction: 0x011456f8 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x0125cf68 │ │ │ │ - tsteq r4, r8, lsr #13 │ │ │ │ + msreq SP_usr, r8 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ + rscseq lr, fp, r1, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c0b40 <__cxa_atexit@plt+0x1b47f4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c0b70 <__cxa_atexit@plt+0x1b4824> │ │ │ │ - ldr r1, [pc, #96] @ 1c0b80 <__cxa_atexit@plt+0x1b4834> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 1c0b84 <__cxa_atexit@plt+0x1b4838> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r0, #1 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c0b70 <__cxa_atexit@plt+0x1b4824> │ │ │ │ - ldr r1, [pc, #56] @ 1c0b88 <__cxa_atexit@plt+0x1b483c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #40] @ 1c0b8c <__cxa_atexit@plt+0x1b4840> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - tsteq r4, ip, lsl r6 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x0125ce98 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rscseq lr, fp, r5, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0bc8 <__cxa_atexit@plt+0x1b487c> │ │ │ │ - ldr r2, [pc, #36] @ 1c0bd0 <__cxa_atexit@plt+0x1b4884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1c0bd4 <__cxa_atexit@plt+0x1b4888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #11 │ │ │ │ - @ instruction: 0x0125c7bc │ │ │ │ + rscseq lr, fp, r5, lsr #21 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0c10 <__cxa_atexit@plt+0x1b48c4> │ │ │ │ - ldr r2, [pc, #36] @ 1c0c18 <__cxa_atexit@plt+0x1b48cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1c0c1c <__cxa_atexit@plt+0x1b48d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01145594 │ │ │ │ - @ instruction: 0x0125c774 │ │ │ │ - tsteq r4, ip, ror r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c0c90 <__cxa_atexit@plt+0x1b4944> │ │ │ │ - ldr r3, [pc, #92] @ 1c0ca0 <__cxa_atexit@plt+0x1b4954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c0c78 <__cxa_atexit@plt+0x1b492c> │ │ │ │ - ldr r3, [pc, #68] @ 1c0ca4 <__cxa_atexit@plt+0x1b4958> │ │ │ │ + bhi 1bde98 <__cxa_atexit@plt+0x1b1b4c> │ │ │ │ + ldr r3, [pc, #60] @ 1bdea8 <__cxa_atexit@plt+0x1b1b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c0c88 <__cxa_atexit@plt+0x1b493c> │ │ │ │ - b 1c0cf0 <__cxa_atexit@plt+0x1b49a4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bde88 <__cxa_atexit@plt+0x1b1b3c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c0ca8 <__cxa_atexit@plt+0x1b495c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1bdeac <__cxa_atexit@plt+0x1b1b60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, r0, lsr #10 │ │ │ │ - @ instruction: 0x011454f4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c0ce0 <__cxa_atexit@plt+0x1b4994> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r4, ip, ror pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c0cd8 <__cxa_atexit@plt+0x1b498c> │ │ │ │ - b 1c0cf0 <__cxa_atexit@plt+0x1b49a4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011454bc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1c0d64 <__cxa_atexit@plt+0x1b4a18> │ │ │ │ - add r2, r5, #4 │ │ │ │ - ldr r3, [pc, #180] @ 1c0dbc <__cxa_atexit@plt+0x1b4a70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bdf18 <__cxa_atexit@plt+0x1b1bcc> │ │ │ │ + ldr r3, [pc, #60] @ 1bdf28 <__cxa_atexit@plt+0x1b1bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c0d70 <__cxa_atexit@plt+0x1b4a24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c0da8 <__cxa_atexit@plt+0x1b4a5c> │ │ │ │ - add r1, r5, #16 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 1c0d7c <__cxa_atexit@plt+0x1b4a30> │ │ │ │ - ldr r7, [pc, #124] @ 1c0dc8 <__cxa_atexit@plt+0x1b4a7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r3] │ │ │ │ - str r7, [r9] │ │ │ │ - ldr r7, [pc, #112] @ 1c0dcc <__cxa_atexit@plt+0x1b4a80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - b 1c0d98 <__cxa_atexit@plt+0x1b4a4c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bdf08 <__cxa_atexit@plt+0x1b1bbc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1c0dc0 <__cxa_atexit@plt+0x1b4a74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1bdf2c <__cxa_atexit@plt+0x1b1be0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #56] @ 1c0dc4 <__cxa_atexit@plt+0x1b4a78> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r5, [r3] │ │ │ │ - str r7, [r9] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x011453b8 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x0125cca0 │ │ │ │ - @ instruction: 0x011453b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1c0e54 <__cxa_atexit@plt+0x1b4b08> │ │ │ │ - add r5, r2, #12 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - add r9, r1, #4 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1c0e34 <__cxa_atexit@plt+0x1b4ae8> │ │ │ │ - ldr r3, [pc, #76] @ 1c0e68 <__cxa_atexit@plt+0x1b4b1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r3, [pc, #64] @ 1c0e6c <__cxa_atexit@plt+0x1b4b20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #52] @ 1c0e70 <__cxa_atexit@plt+0x1b4b24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #48] @ 1c0e74 <__cxa_atexit@plt+0x1b4b28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r8, r1, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - ldrdeq ip, [r5, -r0]! │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - tsteq r4, r0, lsl #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r4, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1c0e98 <__cxa_atexit@plt+0x1b4b4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125c540 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1c0ebc <__cxa_atexit@plt+0x1b4b70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bdf90 <__cxa_atexit@plt+0x1b1c44> │ │ │ │ + ldr r3, [pc, #52] @ 1bdfa0 <__cxa_atexit@plt+0x1b1c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bdf80 <__cxa_atexit@plt+0x1b1c34> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125c51c │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1c0ef0 <__cxa_atexit@plt+0x1b4ba4> │ │ │ │ - cmp r8, #0 │ │ │ │ - bne 1c0ef8 <__cxa_atexit@plt+0x1b4bac> │ │ │ │ - ldr r7, [pc, #60] @ 1c0f24 <__cxa_atexit@plt+0x1b4bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - b 1c0f10 <__cxa_atexit@plt+0x1b4bc4> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 1c0f04 <__cxa_atexit@plt+0x1b4bb8> │ │ │ │ - ldr r7, [pc, #40] @ 1c0f28 <__cxa_atexit@plt+0x1b4bdc> │ │ │ │ + ldr r7, [pc, #12] @ 1bdfa4 <__cxa_atexit@plt+0x1b1c58> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r4, ip, lsl #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #20] @ 1c0f20 <__cxa_atexit@plt+0x1b4bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - strdeq ip, [r5, -r0]! │ │ │ │ - tsteq r4, ip, asr r2 │ │ │ │ - tsteq r4, r0, lsr r1 │ │ │ │ - tsteq r4, r0, lsr #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c0f8c <__cxa_atexit@plt+0x1b4c40> │ │ │ │ - ldr r7, [pc, #76] @ 1c0f9c <__cxa_atexit@plt+0x1b4c50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be000 <__cxa_atexit@plt+0x1b1cb4> │ │ │ │ + ldr r3, [pc, #52] @ 1be010 <__cxa_atexit@plt+0x1b1cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c0f7c <__cxa_atexit@plt+0x1b4c30> │ │ │ │ - ldr r2, [pc, #60] @ 1c0fa0 <__cxa_atexit@plt+0x1b4c54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 1bdff0 <__cxa_atexit@plt+0x1b1ca4> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c0fa4 <__cxa_atexit@plt+0x1b4c58> │ │ │ │ + ldr r7, [pc, #12] @ 1be014 <__cxa_atexit@plt+0x1b1cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x011452d8 │ │ │ │ - tsteq r4, r8, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c0fd0 <__cxa_atexit@plt+0x1b4c84> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r4, r0, lsr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be070 <__cxa_atexit@plt+0x1b1d24> │ │ │ │ + ldr r3, [pc, #52] @ 1be080 <__cxa_atexit@plt+0x1b1d34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1be060 <__cxa_atexit@plt+0x1b1d14> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, ip, ror r2 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 1c105c <__cxa_atexit@plt+0x1b4d10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r1, r3, #3 │ │ │ │ - beq 1c1028 <__cxa_atexit@plt+0x1b4cdc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1c1034 <__cxa_atexit@plt+0x1b4ce8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1c103c <__cxa_atexit@plt+0x1b4cf0> │ │ │ │ - ldr r2, [pc, #72] @ 1c1064 <__cxa_atexit@plt+0x1b4d18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1c1048 <__cxa_atexit@plt+0x1b4cfc> │ │ │ │ - ldr r7, [pc, #36] @ 1c1068 <__cxa_atexit@plt+0x1b4d1c> │ │ │ │ + ldr r7, [pc, #12] @ 1be084 <__cxa_atexit@plt+0x1b1d38> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01147db4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r2, [pc, #16] @ 1c1060 <__cxa_atexit@plt+0x1b4d14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0125c9ac │ │ │ │ - tsteq r4, r8, lsr #2 │ │ │ │ - tsteq r4, ip, ror #31 │ │ │ │ - tsteq r4, r4, ror #3 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1c10ac <__cxa_atexit@plt+0x1b4d60> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1c10b4 <__cxa_atexit@plt+0x1b4d68> │ │ │ │ - ldr r2, [pc, #56] @ 1c10d8 <__cxa_atexit@plt+0x1b4d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1c10c0 <__cxa_atexit@plt+0x1b4d74> │ │ │ │ - ldr r7, [pc, #32] @ 1c10dc <__cxa_atexit@plt+0x1b4d90> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be0e0 <__cxa_atexit@plt+0x1b1d94> │ │ │ │ + ldr r3, [pc, #52] @ 1be0f0 <__cxa_atexit@plt+0x1b1da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1be0d0 <__cxa_atexit@plt+0x1b1d84> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1be0f4 <__cxa_atexit@plt+0x1b1da8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r2, [pc, #12] @ 1c10d4 <__cxa_atexit@plt+0x1b4d88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - @ instruction: 0x0125c934 │ │ │ │ - tsteq r4, r4, lsr #1 │ │ │ │ - tsteq r4, r4, ror pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1110 <__cxa_atexit@plt+0x1b4dc4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c1118 <__cxa_atexit@plt+0x1b4dcc> │ │ │ │ + tsteq r4, r8, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1be170 <__cxa_atexit@plt+0x1b1e24> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1be168 <__cxa_atexit@plt+0x1b1e1c> │ │ │ │ + ldr r3, [pc, #56] @ 1be178 <__cxa_atexit@plt+0x1b1e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1be17c <__cxa_atexit@plt+0x1b1e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1be180 <__cxa_atexit@plt+0x1b1e34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125c270 │ │ │ │ + tsteq r4, r4, ror #27 │ │ │ │ + msreq SP_usr, r0 │ │ │ │ + msreq SP_usr, ip │ │ │ │ + @ instruction: 0x01147dd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c11c4 <__cxa_atexit@plt+0x1b4e78> │ │ │ │ - ldr r3, [pc, #144] @ 1c11cc <__cxa_atexit@plt+0x1b4e80> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be21c <__cxa_atexit@plt+0x1b1ed0> │ │ │ │ + ldr r3, [pc, #156] @ 1be244 <__cxa_atexit@plt+0x1b1ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c1194 <__cxa_atexit@plt+0x1b4e48> │ │ │ │ - ldr r1, [pc, #112] @ 1c11d0 <__cxa_atexit@plt+0x1b4e84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1c11a4 <__cxa_atexit@plt+0x1b4e58> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1c11bc <__cxa_atexit@plt+0x1b4e70> │ │ │ │ + beq 1be200 <__cxa_atexit@plt+0x1b1eb4> │ │ │ │ + ldr r3, [pc, #136] @ 1be248 <__cxa_atexit@plt+0x1b1efc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1be22c <__cxa_atexit@plt+0x1b1ee0> │ │ │ │ + ldr r2, [pc, #104] @ 1be24c <__cxa_atexit@plt+0x1b1f00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1be210 <__cxa_atexit@plt+0x1b1ec4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1c11d4 <__cxa_atexit@plt+0x1b4e88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1be254 <__cxa_atexit@plt+0x1b1f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0125c290 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ 1be250 <__cxa_atexit@plt+0x1b1f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + tsteq r4, r8, ror #23 │ │ │ │ + tsteq r4, r4, asr sp │ │ │ │ + tsteq r4, r8, lsl #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1c1244 <__cxa_atexit@plt+0x1b4ef8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1c121c <__cxa_atexit@plt+0x1b4ed0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1c1238 <__cxa_atexit@plt+0x1b4eec> │ │ │ │ + ldr r3, [pc, #88] @ 1be2cc <__cxa_atexit@plt+0x1b1f80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be2bc <__cxa_atexit@plt+0x1b1f70> │ │ │ │ + ldr r3, [pc, #64] @ 1be2d0 <__cxa_atexit@plt+0x1b1f84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1be2ac <__cxa_atexit@plt+0x1b1f60> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1c1248 <__cxa_atexit@plt+0x1b4efc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0125c20c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1be2d4 <__cxa_atexit@plt+0x1b1f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + tsteq r4, r8, asr fp │ │ │ │ + tsteq r4, r8, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1be300 <__cxa_atexit@plt+0x1b1fb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 1be304 <__cxa_atexit@plt+0x1b1fb8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r4, r4, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1c127c <__cxa_atexit@plt+0x1b4f30> │ │ │ │ - ldr r3, [pc, #32] @ 1c1288 <__cxa_atexit@plt+0x1b4f3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldrdeq ip, [r5, -r4]! │ │ │ │ - tsteq r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c12d0 <__cxa_atexit@plt+0x1b4f84> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c12d8 <__cxa_atexit@plt+0x1b4f8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c12dc <__cxa_atexit@plt+0x1b4f90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq ip, [r5, -ip]! @ │ │ │ │ - @ instruction: 0x0125c73c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1314 <__cxa_atexit@plt+0x1b4fc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c131c <__cxa_atexit@plt+0x1b4fd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125c06c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c13a8 <__cxa_atexit@plt+0x1b505c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c13b4 <__cxa_atexit@plt+0x1b5068> │ │ │ │ - ldr lr, [pc, #116] @ 1c13c4 <__cxa_atexit@plt+0x1b5078> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1c13c8 <__cxa_atexit@plt+0x1b507c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1c13cc <__cxa_atexit@plt+0x1b5080> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1c13d0 <__cxa_atexit@plt+0x1b5084> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1c13d4 <__cxa_atexit@plt+0x1b5088> │ │ │ │ + bne 1be34c <__cxa_atexit@plt+0x1b2000> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1be360 <__cxa_atexit@plt+0x1b2014> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 1be374 <__cxa_atexit@plt+0x1b2028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0125c014 │ │ │ │ - smlawteq r5, r0, r0, ip │ │ │ │ - @ instruction: 0x0125c000 │ │ │ │ - @ instruction: 0x0125c044 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c140c <__cxa_atexit@plt+0x1b50c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c1414 <__cxa_atexit@plt+0x1b50c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 1be370 <__cxa_atexit@plt+0x1b2024> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125bf74 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c1498 <__cxa_atexit@plt+0x1b514c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c14a4 <__cxa_atexit@plt+0x1b5158> │ │ │ │ - ldr lr, [pc, #104] @ 1c14b4 <__cxa_atexit@plt+0x1b5168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1c14b8 <__cxa_atexit@plt+0x1b516c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1c14bc <__cxa_atexit@plt+0x1b5170> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1c14c0 <__cxa_atexit@plt+0x1b5174> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrdeq fp, [r5, -ip]! │ │ │ │ - @ instruction: 0x0125bf20 │ │ │ │ - @ instruction: 0x0125bf60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c153c <__cxa_atexit@plt+0x1b51f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1548 <__cxa_atexit@plt+0x1b51fc> │ │ │ │ - ldr lr, [pc, #100] @ 1c1558 <__cxa_atexit@plt+0x1b520c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1c155c <__cxa_atexit@plt+0x1b5210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1c1560 <__cxa_atexit@plt+0x1b5214> │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + msreq CPSR_sc, r8, ror r0 │ │ │ │ + msreq CPSR_sc, ip, lsl r1 │ │ │ │ + tsteq r4, ip, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1be3dc <__cxa_atexit@plt+0x1b2090> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1be3d4 <__cxa_atexit@plt+0x1b2088> │ │ │ │ + ldr r3, [pc, #56] @ 1be3e4 <__cxa_atexit@plt+0x1b2098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1be3e8 <__cxa_atexit@plt+0x1b209c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1be3ec <__cxa_atexit@plt+0x1b20a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0125be70 │ │ │ │ - @ instruction: 0x0125bf0c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1598 <__cxa_atexit@plt+0x1b524c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c15a0 <__cxa_atexit@plt+0x1b5254> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125bde8 │ │ │ │ + @ instruction: 0x01147bd4 │ │ │ │ + ldrdeq lr, [r5, -r4]! │ │ │ │ + smlawteq r5, r0, pc, lr @ │ │ │ │ + @ instruction: 0x01147bbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1628 <__cxa_atexit@plt+0x1b52dc> │ │ │ │ - ldr lr, [pc, #108] @ 1c1630 <__cxa_atexit@plt+0x1b52e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be488 <__cxa_atexit@plt+0x1b213c> │ │ │ │ + ldr r3, [pc, #156] @ 1be4b0 <__cxa_atexit@plt+0x1b2164> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c1610 <__cxa_atexit@plt+0x1b52c4> │ │ │ │ - ldr r3, [pc, #64] @ 1c1634 <__cxa_atexit@plt+0x1b52e8> │ │ │ │ + beq 1be46c <__cxa_atexit@plt+0x1b2120> │ │ │ │ + ldr r3, [pc, #136] @ 1be4b4 <__cxa_atexit@plt+0x1b2168> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1be498 <__cxa_atexit@plt+0x1b214c> │ │ │ │ + ldr r2, [pc, #104] @ 1be4b8 <__cxa_atexit@plt+0x1b216c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c1620 <__cxa_atexit@plt+0x1b52d4> │ │ │ │ - b 1c1678 <__cxa_atexit@plt+0x1b532c> │ │ │ │ + beq 1be47c <__cxa_atexit@plt+0x1b2130> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1be4c0 <__cxa_atexit@plt+0x1b2174> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ 1be4bc <__cxa_atexit@plt+0x1b2170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + tsteq r4, ip, ror r9 │ │ │ │ + tsteq r4, r8, lsr fp │ │ │ │ + tsteq r4, ip, ror #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1c166c <__cxa_atexit@plt+0x1b5320> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c1664 <__cxa_atexit@plt+0x1b5318> │ │ │ │ - b 1c1678 <__cxa_atexit@plt+0x1b532c> │ │ │ │ + ldr r3, [pc, #88] @ 1be538 <__cxa_atexit@plt+0x1b21ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be528 <__cxa_atexit@plt+0x1b21dc> │ │ │ │ + ldr r3, [pc, #64] @ 1be53c <__cxa_atexit@plt+0x1b21f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1be518 <__cxa_atexit@plt+0x1b21cc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1be540 <__cxa_atexit@plt+0x1b21f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1be56c <__cxa_atexit@plt+0x1b2220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 1be570 <__cxa_atexit@plt+0x1b2224> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r4, r8, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c1704 <__cxa_atexit@plt+0x1b53b8> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c1768 <__cxa_atexit@plt+0x1b541c> │ │ │ │ - ldr lr, [pc, #232] @ 1c179c <__cxa_atexit@plt+0x1b5450> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1c17a0 <__cxa_atexit@plt+0x1b5454> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1c17a4 <__cxa_atexit@plt+0x1b5458> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1c17a8 <__cxa_atexit@plt+0x1b545c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1be5b8 <__cxa_atexit@plt+0x1b226c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1be5cc <__cxa_atexit@plt+0x1b2280> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 1be5e0 <__cxa_atexit@plt+0x1b2294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c177c <__cxa_atexit@plt+0x1b5430> │ │ │ │ - ldr r1, [pc, #120] @ 1c1790 <__cxa_atexit@plt+0x1b5444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1c1794 <__cxa_atexit@plt+0x1b5448> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1c1798 <__cxa_atexit@plt+0x1b544c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1be5dc <__cxa_atexit@plt+0x1b2290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x0125bce0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - smlawbeq r5, r0, sp, fp │ │ │ │ - @ instruction: 0x0125bcbc │ │ │ │ - strdeq fp, [r5, -ip]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c17f8 <__cxa_atexit@plt+0x1b54ac> │ │ │ │ - ldr r2, [pc, #56] @ 1c1800 <__cxa_atexit@plt+0x1b54b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c1804 <__cxa_atexit@plt+0x1b54b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c1808 <__cxa_atexit@plt+0x1b54bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, ip, lsr #21 │ │ │ │ - @ instruction: 0x0125bb9c │ │ │ │ - @ instruction: 0x0125bc5c │ │ │ │ - tsteq r4, r0, lsr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1850 <__cxa_atexit@plt+0x1b5504> │ │ │ │ - ldr r1, [pc, #44] @ 1c1858 <__cxa_atexit@plt+0x1b550c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c185c <__cxa_atexit@plt+0x1b5510> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, lsl r9 │ │ │ │ - @ instruction: 0x0125bb34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1894 <__cxa_atexit@plt+0x1b5548> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c189c <__cxa_atexit@plt+0x1b5550> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0125baec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c1928 <__cxa_atexit@plt+0x1b55dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1934 <__cxa_atexit@plt+0x1b55e8> │ │ │ │ - ldr lr, [pc, #116] @ 1c1944 <__cxa_atexit@plt+0x1b55f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1c1948 <__cxa_atexit@plt+0x1b55fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1c194c <__cxa_atexit@plt+0x1b5600> │ │ │ │ + @ instruction: 0x0125ee0c │ │ │ │ + @ instruction: 0x0125eeb0 │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1be648 <__cxa_atexit@plt+0x1b22fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1be640 <__cxa_atexit@plt+0x1b22f4> │ │ │ │ + ldr r3, [pc, #56] @ 1be650 <__cxa_atexit@plt+0x1b2304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1be654 <__cxa_atexit@plt+0x1b2308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1c1950 <__cxa_atexit@plt+0x1b5604> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1be658 <__cxa_atexit@plt+0x1b230c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1c1954 <__cxa_atexit@plt+0x1b5608> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0125ba94 │ │ │ │ - @ instruction: 0x0125bb40 │ │ │ │ - smlawbeq r5, r0, sl, fp │ │ │ │ - smlawteq r5, r4, sl, fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c198c <__cxa_atexit@plt+0x1b5640> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c1994 <__cxa_atexit@plt+0x1b5648> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r5, -r4]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c1a18 <__cxa_atexit@plt+0x1b56cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1a24 <__cxa_atexit@plt+0x1b56d8> │ │ │ │ - ldr lr, [pc, #104] @ 1c1a34 <__cxa_atexit@plt+0x1b56e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1c1a38 <__cxa_atexit@plt+0x1b56ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1c1a3c <__cxa_atexit@plt+0x1b56f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1c1a40 <__cxa_atexit@plt+0x1b56f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125ba5c │ │ │ │ - @ instruction: 0x0125b9a0 │ │ │ │ - @ instruction: 0x0125b9e0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c1abc <__cxa_atexit@plt+0x1b5770> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1ac8 <__cxa_atexit@plt+0x1b577c> │ │ │ │ - ldr lr, [pc, #100] @ 1c1ad8 <__cxa_atexit@plt+0x1b578c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1c1adc <__cxa_atexit@plt+0x1b5790> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1c1ae0 <__cxa_atexit@plt+0x1b5794> │ │ │ │ + @ instruction: 0x011479b8 │ │ │ │ + @ instruction: 0x0125ed68 │ │ │ │ + @ instruction: 0x0125ed54 │ │ │ │ + tsteq r4, r8, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1be6c0 <__cxa_atexit@plt+0x1b2374> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1be6b8 <__cxa_atexit@plt+0x1b236c> │ │ │ │ + ldr r3, [pc, #56] @ 1be6c8 <__cxa_atexit@plt+0x1b237c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1be6cc <__cxa_atexit@plt+0x1b2380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1be6d0 <__cxa_atexit@plt+0x1b2384> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strdeq fp, [r5, -r0]! │ │ │ │ - smlawbeq r5, ip, r9, fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1b18 <__cxa_atexit@plt+0x1b57cc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c1b20 <__cxa_atexit@plt+0x1b57d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125b868 │ │ │ │ + tsteq r4, r8, ror r9 │ │ │ │ + strdeq lr, [r5, -r0]! │ │ │ │ + ldrdeq lr, [r5, -ip]! │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1ba8 <__cxa_atexit@plt+0x1b585c> │ │ │ │ - ldr lr, [pc, #108] @ 1c1bb0 <__cxa_atexit@plt+0x1b5864> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be76c <__cxa_atexit@plt+0x1b2420> │ │ │ │ + ldr r3, [pc, #156] @ 1be794 <__cxa_atexit@plt+0x1b2448> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c1b90 <__cxa_atexit@plt+0x1b5844> │ │ │ │ - ldr r3, [pc, #64] @ 1c1bb4 <__cxa_atexit@plt+0x1b5868> │ │ │ │ + beq 1be750 <__cxa_atexit@plt+0x1b2404> │ │ │ │ + ldr r3, [pc, #136] @ 1be798 <__cxa_atexit@plt+0x1b244c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1be77c <__cxa_atexit@plt+0x1b2430> │ │ │ │ + ldr r2, [pc, #104] @ 1be79c <__cxa_atexit@plt+0x1b2450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c1ba0 <__cxa_atexit@plt+0x1b5854> │ │ │ │ - b 1c1bf8 <__cxa_atexit@plt+0x1b58ac> │ │ │ │ + beq 1be760 <__cxa_atexit@plt+0x1b2414> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1be7a4 <__cxa_atexit@plt+0x1b2458> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ 1be7a0 <__cxa_atexit@plt+0x1b2454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffff780 │ │ │ │ + @ instruction: 0x01147698 │ │ │ │ + @ instruction: 0x011478dc │ │ │ │ + @ instruction: 0x01147890 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1c1bec <__cxa_atexit@plt+0x1b58a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c1be4 <__cxa_atexit@plt+0x1b5898> │ │ │ │ - b 1c1bf8 <__cxa_atexit@plt+0x1b58ac> │ │ │ │ + ldr r3, [pc, #88] @ 1be81c <__cxa_atexit@plt+0x1b24d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1be80c <__cxa_atexit@plt+0x1b24c0> │ │ │ │ + ldr r3, [pc, #64] @ 1be820 <__cxa_atexit@plt+0x1b24d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1be7fc <__cxa_atexit@plt+0x1b24b0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1be824 <__cxa_atexit@plt+0x1b24d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + tsteq r4, r8, lsl #12 │ │ │ │ + tsteq r4, r0, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1be850 <__cxa_atexit@plt+0x1b2504> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 1be854 <__cxa_atexit@plt+0x1b2508> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r4, ip, ror #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c1c84 <__cxa_atexit@plt+0x1b5938> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c1ce8 <__cxa_atexit@plt+0x1b599c> │ │ │ │ - ldr lr, [pc, #232] @ 1c1d1c <__cxa_atexit@plt+0x1b59d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1c1d20 <__cxa_atexit@plt+0x1b59d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1c1d24 <__cxa_atexit@plt+0x1b59d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1c1d28 <__cxa_atexit@plt+0x1b59dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1be89c <__cxa_atexit@plt+0x1b2550> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1be8b0 <__cxa_atexit@plt+0x1b2564> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 1be8c4 <__cxa_atexit@plt+0x1b2578> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c1cfc <__cxa_atexit@plt+0x1b59b0> │ │ │ │ - ldr r1, [pc, #120] @ 1c1d10 <__cxa_atexit@plt+0x1b59c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1c1d14 <__cxa_atexit@plt+0x1b59c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1c1d18 <__cxa_atexit@plt+0x1b59cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1be8c0 <__cxa_atexit@plt+0x1b2574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x0125b760 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x0125b800 │ │ │ │ - @ instruction: 0x0125b73c │ │ │ │ - @ instruction: 0x0125b77c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1d78 <__cxa_atexit@plt+0x1b5a2c> │ │ │ │ - ldr r2, [pc, #56] @ 1c1d80 <__cxa_atexit@plt+0x1b5a34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c1d84 <__cxa_atexit@plt+0x1b5a38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c1d88 <__cxa_atexit@plt+0x1b5a3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + @ instruction: 0x0125eb28 │ │ │ │ + smlawteq r5, ip, fp, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 1be8e4 <__cxa_atexit@plt+0x1b2598> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldrsbteq lr, [fp], #29 │ │ │ │ + @ instruction: 0x011477dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1be940 <__cxa_atexit@plt+0x1b25f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1be938 <__cxa_atexit@plt+0x1b25ec> │ │ │ │ + ldr r3, [pc, #44] @ 1be948 <__cxa_atexit@plt+0x1b25fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1be94c <__cxa_atexit@plt+0x1b2600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsr r5 │ │ │ │ - @ instruction: 0x0125b61c │ │ │ │ - ldrdeq fp, [r5, -ip]! │ │ │ │ - tsteq r4, ip, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0x011477b0 │ │ │ │ + @ instruction: 0x0125ea64 │ │ │ │ + @ instruction: 0x01147794 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1c1df8 <__cxa_atexit@plt+0x1b5aac> │ │ │ │ - ldr lr, [pc, #84] @ 1c1e04 <__cxa_atexit@plt+0x1b5ab8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 1be980 <__cxa_atexit@plt+0x1b2634> │ │ │ │ + ldr r3, [pc, #24] @ 1be98c <__cxa_atexit@plt+0x1b2640> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #64] @ 1c1e08 <__cxa_atexit@plt+0x1b5abc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1c1dec <__cxa_atexit@plt+0x1b5aa0> │ │ │ │ - mov r7, r2 │ │ │ │ - b 1c1e18 <__cxa_atexit@plt+0x1b5acc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0125b5a8 │ │ │ │ - tsteq r4, ip, lsl #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r4, r4, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c1e7c <__cxa_atexit@plt+0x1b5b30> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1ee8 <__cxa_atexit@plt+0x1b5b9c> │ │ │ │ - ldr sl, [pc, #184] @ 1c1f08 <__cxa_atexit@plt+0x1b5bbc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #180] @ 1c1f0c <__cxa_atexit@plt+0x1b5bc0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #176] @ 1c1f10 <__cxa_atexit@plt+0x1b5bc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #172] @ 1c1f14 <__cxa_atexit@plt+0x1b5bc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - b 1c1eb4 <__cxa_atexit@plt+0x1b5b68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1ee8 <__cxa_atexit@plt+0x1b5b9c> │ │ │ │ - ldr sl, [pc, #108] @ 1c1ef8 <__cxa_atexit@plt+0x1b5bac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #104] @ 1c1efc <__cxa_atexit@plt+0x1b5bb0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #100] @ 1c1f00 <__cxa_atexit@plt+0x1b5bb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ 1c1f04 <__cxa_atexit@plt+0x1b5bb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - mov r0, r3 │ │ │ │ - str ip, [r0, #36]! @ 0x24 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff720 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0xfffff3f8 │ │ │ │ - smlawbeq r5, r8, r5, fp │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - smlawteq r5, r4, r5, fp │ │ │ │ - tsteq r4, ip, ror r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1be9bc <__cxa_atexit@plt+0x1b2670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 1be9c0 <__cxa_atexit@plt+0x1b2674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r4, r4, ror #13 │ │ │ │ + tsteq r4, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c1f6c <__cxa_atexit@plt+0x1b5c20> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c1f74 <__cxa_atexit@plt+0x1b5c28> │ │ │ │ - ldr r1, [pc, #64] @ 1c1f90 <__cxa_atexit@plt+0x1b5c44> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1be9e4 <__cxa_atexit@plt+0x1b2698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x011476fc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 1bea08 <__cxa_atexit@plt+0x1b26bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + @ instruction: 0x011476f0 │ │ │ │ + @ instruction: 0x011476d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bea4c <__cxa_atexit@plt+0x1b2700> │ │ │ │ + ldr r3, [pc, #40] @ 1bea5c <__cxa_atexit@plt+0x1b2710> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1bea60 <__cxa_atexit@plt+0x1b2714> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + ldrshteq sp, [fp], #253 @ 0xfd │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1beac0 <__cxa_atexit@plt+0x1b2774> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1beac8 <__cxa_atexit@plt+0x1b277c> │ │ │ │ + ldr r5, [pc, #76] @ 1beae4 <__cxa_atexit@plt+0x1b2798> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ 1beae8 <__cxa_atexit@plt+0x1b279c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1c1f94 <__cxa_atexit@plt+0x1b5c48> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c1f7c <__cxa_atexit@plt+0x1b5c30> │ │ │ │ + ldr r2, [pc, #68] @ 1beaec <__cxa_atexit@plt+0x1b27a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1bead0 <__cxa_atexit@plt+0x1b2784> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1c1f8c <__cxa_atexit@plt+0x1b5c40> │ │ │ │ + ldr r7, [pc, #8] @ 1beae0 <__cxa_atexit@plt+0x1b2794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - tsteq r4, r0, lsl #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r4, r4, lsr r6 │ │ │ │ + tsteq r4, r8, lsl #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c2014 <__cxa_atexit@plt+0x1b5cc8> │ │ │ │ - ldr r8, [pc, #96] @ 1c2020 <__cxa_atexit@plt+0x1b5cd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1c2024 <__cxa_atexit@plt+0x1b5cd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1c2028 <__cxa_atexit@plt+0x1b5cdc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffff15c │ │ │ │ - @ instruction: 0x0125b458 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1beb14 <__cxa_atexit@plt+0x1b27c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ + tsteq r4, r8, ror r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c2070 <__cxa_atexit@plt+0x1b5d24> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c2078 <__cxa_atexit@plt+0x1b5d2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c207c <__cxa_atexit@plt+0x1b5d30> │ │ │ │ + bhi 1bebac <__cxa_atexit@plt+0x1b2860> │ │ │ │ + ldr r7, [pc, #132] @ 1bebbc <__cxa_atexit@plt+0x1b2870> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1beb80 <__cxa_atexit@plt+0x1b2834> │ │ │ │ + ldr r1, [pc, #116] @ 1bebc0 <__cxa_atexit@plt+0x1b2874> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1beb90 <__cxa_atexit@plt+0x1b2844> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 1beb9c <__cxa_atexit@plt+0x1b2850> │ │ │ │ + ldr r7, [pc, #76] @ 1bebc4 <__cxa_atexit@plt+0x1b2878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125b31c │ │ │ │ - @ instruction: 0x0125b99c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c20b4 <__cxa_atexit@plt+0x1b5d68> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c20bc <__cxa_atexit@plt+0x1b5d70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r5, ip, r2, fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c2124 <__cxa_atexit@plt+0x1b5dd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2130 <__cxa_atexit@plt+0x1b5de4> │ │ │ │ - ldr lr, [pc, #76] @ 1c2140 <__cxa_atexit@plt+0x1b5df4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1c2144 <__cxa_atexit@plt+0x1b5df8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125b338 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c21b4 <__cxa_atexit@plt+0x1b5e68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c21c0 <__cxa_atexit@plt+0x1b5e74> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1c21d0 <__cxa_atexit@plt+0x1b5e84> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1c21d4 <__cxa_atexit@plt+0x1b5e88> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 1bebcc <__cxa_atexit@plt+0x1b2880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1bebc8 <__cxa_atexit@plt+0x1b287c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0125b29c │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x0125e814 │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ + @ instruction: 0x0125e7ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2224 <__cxa_atexit@plt+0x1b5ed8> │ │ │ │ - ldr r2, [pc, #56] @ 1c222c <__cxa_atexit@plt+0x1b5ee0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 1bec34 <__cxa_atexit@plt+0x1b28e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c2230 <__cxa_atexit@plt+0x1b5ee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c2234 <__cxa_atexit@plt+0x1b5ee8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1bec1c <__cxa_atexit@plt+0x1b28d0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1bec24 <__cxa_atexit@plt+0x1b28d8> │ │ │ │ + ldr r7, [pc, #36] @ 1bec38 <__cxa_atexit@plt+0x1b28ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01143f94 │ │ │ │ - @ instruction: 0x0125b170 │ │ │ │ - @ instruction: 0x0125b230 │ │ │ │ - tsteq r4, r4, lsl #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bec3c <__cxa_atexit@plt+0x1b28f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x0125e778 │ │ │ │ + @ instruction: 0x0125e764 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 1bec7c <__cxa_atexit@plt+0x1b2930> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 1bec80 <__cxa_atexit@plt+0x1b2934> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125e73c │ │ │ │ + @ instruction: 0x0125e738 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c227c <__cxa_atexit@plt+0x1b5f30> │ │ │ │ - ldr r1, [pc, #44] @ 1c2284 <__cxa_atexit@plt+0x1b5f38> │ │ │ │ + bhi 1bed08 <__cxa_atexit@plt+0x1b29bc> │ │ │ │ + ldr r7, [pc, #116] @ 1bed18 <__cxa_atexit@plt+0x1b29cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1becec <__cxa_atexit@plt+0x1b29a0> │ │ │ │ + ldr r1, [pc, #100] @ 1bed1c <__cxa_atexit@plt+0x1b29d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c2288 <__cxa_atexit@plt+0x1b5f3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1becfc <__cxa_atexit@plt+0x1b29b0> │ │ │ │ + ldr r7, [pc, #72] @ 1bed20 <__cxa_atexit@plt+0x1b29d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #29 │ │ │ │ - @ instruction: 0x0125b108 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c22c0 <__cxa_atexit@plt+0x1b5f74> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c22c8 <__cxa_atexit@plt+0x1b5f7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r0, r0, fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c2330 <__cxa_atexit@plt+0x1b5fe4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c233c <__cxa_atexit@plt+0x1b5ff0> │ │ │ │ - ldr lr, [pc, #76] @ 1c234c <__cxa_atexit@plt+0x1b6000> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1c2350 <__cxa_atexit@plt+0x1b6004> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1bed24 <__cxa_atexit@plt+0x1b29d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x0125ea34 │ │ │ │ + tsteq r4, r8, lsl r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 1bed7c <__cxa_atexit@plt+0x1b2a30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1bed74 <__cxa_atexit@plt+0x1b2a28> │ │ │ │ + ldr r7, [pc, #32] @ 1bed80 <__cxa_atexit@plt+0x1b2a34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125b12c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0125e9ac │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1bedb4 <__cxa_atexit@plt+0x1b2a68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125e978 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bee68 <__cxa_atexit@plt+0x1b2b1c> │ │ │ │ + ldr r3, [pc, #160] @ 1bee90 <__cxa_atexit@plt+0x1b2b44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bee4c <__cxa_atexit@plt+0x1b2b00> │ │ │ │ + ldr r3, [pc, #136] @ 1bee94 <__cxa_atexit@plt+0x1b2b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c23c0 <__cxa_atexit@plt+0x1b6074> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c23cc <__cxa_atexit@plt+0x1b6080> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1c23dc <__cxa_atexit@plt+0x1b6090> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1c23e0 <__cxa_atexit@plt+0x1b6094> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + bhi 1bee78 <__cxa_atexit@plt+0x1b2b2c> │ │ │ │ + ldr r2, [pc, #104] @ 1bee98 <__cxa_atexit@plt+0x1b2b4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bee5c <__cxa_atexit@plt+0x1b2b10> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1beea0 <__cxa_atexit@plt+0x1b2b54> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ 1bee9c <__cxa_atexit@plt+0x1b2b50> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0125b090 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffff104 │ │ │ │ + tsteq r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x011472d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2430 <__cxa_atexit@plt+0x1b60e4> │ │ │ │ - ldr r2, [pc, #56] @ 1c2438 <__cxa_atexit@plt+0x1b60ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c243c <__cxa_atexit@plt+0x1b60f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c2440 <__cxa_atexit@plt+0x1b60f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #88] @ 1bef14 <__cxa_atexit@plt+0x1b2bc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bef04 <__cxa_atexit@plt+0x1b2bb8> │ │ │ │ + ldr r3, [pc, #64] @ 1bef18 <__cxa_atexit@plt+0x1b2bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1beef4 <__cxa_atexit@plt+0x1b2ba8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsl #27 │ │ │ │ - @ instruction: 0x0125af64 │ │ │ │ - @ instruction: 0x0125b024 │ │ │ │ - tsteq r4, r0, asr lr │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bef1c <__cxa_atexit@plt+0x1b2bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff05c │ │ │ │ + tsteq r4, r4, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1bef4c <__cxa_atexit@plt+0x1b2c00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 1bef50 <__cxa_atexit@plt+0x1b2c04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + strdeq lr, [r5, -ip]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1bef90 <__cxa_atexit@plt+0x1b2c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + @ instruction: 0x011471b8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c248c <__cxa_atexit@plt+0x1b6140> │ │ │ │ - ldr r7, [pc, #52] @ 1c24a0 <__cxa_atexit@plt+0x1b6154> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf030 <__cxa_atexit@plt+0x1b2ce4> │ │ │ │ + ldr r3, [pc, #156] @ 1bf050 <__cxa_atexit@plt+0x1b2d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1bf010 <__cxa_atexit@plt+0x1b2cc4> │ │ │ │ + ldr r7, [pc, #132] @ 1bf054 <__cxa_atexit@plt+0x1b2d08> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c2480 <__cxa_atexit@plt+0x1b6134> │ │ │ │ - mov r7, sl │ │ │ │ - b 1c24b4 <__cxa_atexit@plt+0x1b6168> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf040 <__cxa_atexit@plt+0x1b2cf4> │ │ │ │ + ldr r3, [pc, #100] @ 1bf058 <__cxa_atexit@plt+0x1b2d0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bf020 <__cxa_atexit@plt+0x1b2cd4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c24a4 <__cxa_atexit@plt+0x1b6158> │ │ │ │ + ldr r7, [pc, #40] @ 1bf060 <__cxa_atexit@plt+0x1b2d14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r4, lsr #28 │ │ │ │ - @ instruction: 0x01143df0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c252c <__cxa_atexit@plt+0x1b61e0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2590 <__cxa_atexit@plt+0x1b6244> │ │ │ │ - ldr r9, [pc, #204] @ 1c25ac <__cxa_atexit@plt+0x1b6260> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #200] @ 1c25b0 <__cxa_atexit@plt+0x1b6264> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #196] @ 1c25b4 <__cxa_atexit@plt+0x1b6268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #192] @ 1c25b8 <__cxa_atexit@plt+0x1b626c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #28]! │ │ │ │ - str ip, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - b 1c2584 <__cxa_atexit@plt+0x1b6238> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2590 <__cxa_atexit@plt+0x1b6244> │ │ │ │ - ldr r9, [pc, #96] @ 1c259c <__cxa_atexit@plt+0x1b6250> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #92] @ 1c25a0 <__cxa_atexit@plt+0x1b6254> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #88] @ 1c25a4 <__cxa_atexit@plt+0x1b6258> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #28]! │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r2, [pc, #40] @ 1c25a8 <__cxa_atexit@plt+0x1b625c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - @ instruction: 0x0125aee0 │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0x0125af34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c25ec <__cxa_atexit@plt+0x1b62a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c25f4 <__cxa_atexit@plt+0x1b62a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 1bf05c <__cxa_atexit@plt+0x1b2d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ad94 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c26a0 <__cxa_atexit@plt+0x1b6354> │ │ │ │ - ldr r3, [pc, #144] @ 1c26a8 <__cxa_atexit@plt+0x1b635c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffef40 │ │ │ │ + @ instruction: 0x01146dd8 │ │ │ │ + tsteq r4, r0, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #88] @ 1bf0d4 <__cxa_atexit@plt+0x1b2d88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf0c4 <__cxa_atexit@plt+0x1b2d78> │ │ │ │ + ldr r3, [pc, #64] @ 1bf0d8 <__cxa_atexit@plt+0x1b2d8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c2670 <__cxa_atexit@plt+0x1b6324> │ │ │ │ - ldr r1, [pc, #112] @ 1c26ac <__cxa_atexit@plt+0x1b6360> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + beq 1bf0b4 <__cxa_atexit@plt+0x1b2d68> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1c2680 <__cxa_atexit@plt+0x1b6334> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1c2698 <__cxa_atexit@plt+0x1b634c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1c26b0 <__cxa_atexit@plt+0x1b6364> │ │ │ │ + ldr r7, [pc, #16] @ 1bf0dc <__cxa_atexit@plt+0x1b2d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffee9c │ │ │ │ + tsteq r4, r4, asr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1bf10c <__cxa_atexit@plt+0x1b2dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 1bf110 <__cxa_atexit@plt+0x1b2dc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x0125e33c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf1c0 <__cxa_atexit@plt+0x1b2e74> │ │ │ │ + ldr r3, [pc, #156] @ 1bf1e8 <__cxa_atexit@plt+0x1b2e9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bf1a4 <__cxa_atexit@plt+0x1b2e58> │ │ │ │ + ldr r3, [pc, #136] @ 1bf1ec <__cxa_atexit@plt+0x1b2ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bf1d0 <__cxa_atexit@plt+0x1b2e84> │ │ │ │ + ldr r2, [pc, #104] @ 1bf1f0 <__cxa_atexit@plt+0x1b2ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bf1b4 <__cxa_atexit@plt+0x1b2e68> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1bf1f8 <__cxa_atexit@plt+0x1b2eac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0125adb4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #28] @ 1bf1f4 <__cxa_atexit@plt+0x1b2ea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffedac │ │ │ │ + tsteq r4, r8, asr #24 │ │ │ │ + tsteq r4, r4, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1c2720 <__cxa_atexit@plt+0x1b63d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1c26f8 <__cxa_atexit@plt+0x1b63ac> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1c2714 <__cxa_atexit@plt+0x1b63c8> │ │ │ │ + ldr r3, [pc, #88] @ 1bf26c <__cxa_atexit@plt+0x1b2f20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf25c <__cxa_atexit@plt+0x1b2f10> │ │ │ │ + ldr r3, [pc, #64] @ 1bf270 <__cxa_atexit@plt+0x1b2f24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bf24c <__cxa_atexit@plt+0x1b2f00> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1c2724 <__cxa_atexit@plt+0x1b63d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bf274 <__cxa_atexit@plt+0x1b2f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffed04 │ │ │ │ + @ instruction: 0x01146bbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1bf294 <__cxa_atexit@plt+0x1b2f48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0125ad30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ + @ instruction: 0x0125e1b4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf318 <__cxa_atexit@plt+0x1b2fcc> │ │ │ │ + ldr r3, [pc, #136] @ 1bf340 <__cxa_atexit@plt+0x1b2ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bf308 <__cxa_atexit@plt+0x1b2fbc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bf328 <__cxa_atexit@plt+0x1b2fdc> │ │ │ │ + ldr lr, [pc, #108] @ 1bf348 <__cxa_atexit@plt+0x1b2ffc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1bf344 <__cxa_atexit@plt+0x1b2ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + tsteq r4, r4, asr #28 │ │ │ │ + @ instruction: 0x0125e114 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bf398 <__cxa_atexit@plt+0x1b304c> │ │ │ │ + ldr lr, [pc, #52] @ 1bf3a4 <__cxa_atexit@plt+0x1b3058> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smlawbeq r5, r0, r0, lr │ │ │ │ + @ instruction: 0x01146df0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bf43c <__cxa_atexit@plt+0x1b30f0> │ │ │ │ + ldr r3, [pc, #128] @ 1bf44c <__cxa_atexit@plt+0x1b3100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 1bf458 <__cxa_atexit@plt+0x1b310c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #76] @ 1bf45c <__cxa_atexit@plt+0x1b3110> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 1bf460 <__cxa_atexit@plt+0x1b3114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #64] @ 1bf464 <__cxa_atexit@plt+0x1b3118> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1bf450 <__cxa_atexit@plt+0x1b3104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 1bf454 <__cxa_atexit@plt+0x1b3108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1bf468 <__cxa_atexit@plt+0x1b311c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tsteq r4, r8, lsr sp │ │ │ │ + tsteq r4, r0, lsr sp │ │ │ │ + tsteq r4, r4, ror sp │ │ │ │ + tsteq r4, ip, ror #26 │ │ │ │ + tsteq r4, r4, ror sp │ │ │ │ + tsteq r4, ip, ror #26 │ │ │ │ + tsteq r4, r4, ror sp │ │ │ │ + tsteq r4, r0, lsr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1c2758 <__cxa_atexit@plt+0x1b640c> │ │ │ │ - ldr r3, [pc, #32] @ 1c2764 <__cxa_atexit@plt+0x1b6418> │ │ │ │ + beq 1bf49c <__cxa_atexit@plt+0x1b3150> │ │ │ │ + ldr r7, [pc, #36] @ 1bf4b0 <__cxa_atexit@plt+0x1b3164> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r7, [pc, #32] @ 1bf4b8 <__cxa_atexit@plt+0x1b316c> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + b 1bf4a4 <__cxa_atexit@plt+0x1b3158> │ │ │ │ + ldr r7, [pc, #16] @ 1bf4b4 <__cxa_atexit@plt+0x1b3168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01146cdc │ │ │ │ + @ instruction: 0x01146cd8 │ │ │ │ + @ instruction: 0x01146cf8 │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bf560 <__cxa_atexit@plt+0x1b3214> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bf550 <__cxa_atexit@plt+0x1b3204> │ │ │ │ + ldr r3, [pc, #152] @ 1bf590 <__cxa_atexit@plt+0x1b3244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - strdeq sl, [r5, -r8]! │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c27ac <__cxa_atexit@plt+0x1b6460> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c27b4 <__cxa_atexit@plt+0x1b6468> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c27b8 <__cxa_atexit@plt+0x1b646c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi 1bf568 <__cxa_atexit@plt+0x1b321c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bf570 <__cxa_atexit@plt+0x1b3224> │ │ │ │ + ldr r5, [pc, #120] @ 1bf59c <__cxa_atexit@plt+0x1b3250> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #116] @ 1bf5a0 <__cxa_atexit@plt+0x1b3254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ 1bf5a4 <__cxa_atexit@plt+0x1b3258> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #108] @ 1bf5a8 <__cxa_atexit@plt+0x1b325c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r5, [r3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + b 1bf554 <__cxa_atexit@plt+0x1b3208> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1bf578 <__cxa_atexit@plt+0x1b322c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1bf594 <__cxa_atexit@plt+0x1b3248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #16] @ 1bf598 <__cxa_atexit@plt+0x1b324c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125abe0 │ │ │ │ - @ instruction: 0x0125b260 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c27f0 <__cxa_atexit@plt+0x1b64a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c27f8 <__cxa_atexit@plt+0x1b64ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + @ instruction: 0x0125de90 │ │ │ │ + @ instruction: 0x01146b90 │ │ │ │ + tsteq r4, r8, lsr ip │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + tsteq r4, ip, lsl #25 │ │ │ │ + tsteq r4, r0, lsr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bf5e4 <__cxa_atexit@plt+0x1b3298> │ │ │ │ + ldr r3, [pc, #36] @ 1bf5f0 <__cxa_atexit@plt+0x1b32a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 1bf5f4 <__cxa_atexit@plt+0x1b32a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x01146abc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bf648 <__cxa_atexit@plt+0x1b32fc> │ │ │ │ + ldr r3, [pc, #40] @ 1bf658 <__cxa_atexit@plt+0x1b330c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1bf65c <__cxa_atexit@plt+0x1b3310> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ab90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c287c <__cxa_atexit@plt+0x1b6530> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2888 <__cxa_atexit@plt+0x1b653c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1c2898 <__cxa_atexit@plt+0x1b654c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + rscseq sp, fp, r1, lsl #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bf698 <__cxa_atexit@plt+0x1b334c> │ │ │ │ + ldr r3, [pc, #36] @ 1bf6a8 <__cxa_atexit@plt+0x1b335c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1c289c <__cxa_atexit@plt+0x1b6550> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1c28a0 <__cxa_atexit@plt+0x1b6554> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1c28a4 <__cxa_atexit@plt+0x1b6558> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1bf6f4 <__cxa_atexit@plt+0x1b33a8> │ │ │ │ + ldr r1, [pc, #56] @ 1bf70c <__cxa_atexit@plt+0x1b33c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #52] @ 1bf710 <__cxa_atexit@plt+0x1b33c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #24] @ 1bf714 <__cxa_atexit@plt+0x1b33c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125ab40 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0125abe0 │ │ │ │ - @ instruction: 0x0125ab70 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrshteq sp, [fp], #42 @ 0x2a │ │ │ │ + @ instruction: 0x01146af8 │ │ │ │ + tsteq r4, r4, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c28dc <__cxa_atexit@plt+0x1b6590> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c28e4 <__cxa_atexit@plt+0x1b6598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bf760 <__cxa_atexit@plt+0x1b3414> │ │ │ │ + ldr r2, [pc, #48] @ 1bf76c <__cxa_atexit@plt+0x1b3420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bf758 <__cxa_atexit@plt+0x1b340c> │ │ │ │ + b 1bf77c <__cxa_atexit@plt+0x1b3430> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125aaa4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c2968 <__cxa_atexit@plt+0x1b661c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1bf7d4 <__cxa_atexit@plt+0x1b3488> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2974 <__cxa_atexit@plt+0x1b6628> │ │ │ │ - ldr lr, [pc, #104] @ 1c2984 <__cxa_atexit@plt+0x1b6638> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1c2988 <__cxa_atexit@plt+0x1b663c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bf85c <__cxa_atexit@plt+0x1b3510> │ │ │ │ + ldr r1, [pc, #268] @ 1bf8bc <__cxa_atexit@plt+0x1b3570> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #264] @ 1bf8c0 <__cxa_atexit@plt+0x1b3574> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r2, [pc, #196] @ 1bf8a0 <__cxa_atexit@plt+0x1b3554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1bf838 <__cxa_atexit@plt+0x1b34ec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1bf844 <__cxa_atexit@plt+0x1b34f8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bf884 <__cxa_atexit@plt+0x1b3538> │ │ │ │ + ldr r1, [pc, #160] @ 1bf8b4 <__cxa_atexit@plt+0x1b3568> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #156] @ 1bf8b8 <__cxa_atexit@plt+0x1b356c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 1bf8ac <__cxa_atexit@plt+0x1b3560> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #88] @ 1bf8b0 <__cxa_atexit@plt+0x1b3564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1c298c <__cxa_atexit@plt+0x1b6640> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1c2990 <__cxa_atexit@plt+0x1b6644> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #68] @ 1bf8a8 <__cxa_atexit@plt+0x1b355c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1bf8a4 <__cxa_atexit@plt+0x1b3558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r4, r8, ror #18 │ │ │ │ + @ instruction: 0x01146990 │ │ │ │ + @ instruction: 0x01146998 │ │ │ │ + tsteq r4, ip, lsl #19 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + ldrhteq sp, [fp], #26 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + rscseq sp, fp, lr, lsl r2 │ │ │ │ + tsteq r4, r8, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bf924 <__cxa_atexit@plt+0x1b35d8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1bf93c <__cxa_atexit@plt+0x1b35f0> │ │ │ │ + ldr r1, [pc, #100] @ 1bf964 <__cxa_atexit@plt+0x1b3618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #96] @ 1bf968 <__cxa_atexit@plt+0x1b361c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #48] @ 1bf95c <__cxa_atexit@plt+0x1b3610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #40] @ 1bf960 <__cxa_atexit@plt+0x1b3614> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1bf958 <__cxa_atexit@plt+0x1b360c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125ab0c │ │ │ │ - @ instruction: 0x0125aa50 │ │ │ │ - @ instruction: 0x0125aa90 │ │ │ │ + @ instruction: 0x011468b0 │ │ │ │ + @ instruction: 0x011468b8 │ │ │ │ + tsteq r4, ip, lsr #17 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + rscseq sp, fp, lr, asr #1 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c2a0c <__cxa_atexit@plt+0x1b66c0> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1bfa10 <__cxa_atexit@plt+0x1b36c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c2a18 <__cxa_atexit@plt+0x1b66cc> │ │ │ │ - ldr lr, [pc, #100] @ 1c2a28 <__cxa_atexit@plt+0x1b66dc> │ │ │ │ + bcc 1bfa1c <__cxa_atexit@plt+0x1b36d0> │ │ │ │ + ldr lr, [pc, #140] @ 1bfa2c <__cxa_atexit@plt+0x1b36e0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1c2a2c <__cxa_atexit@plt+0x1b66e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1c2a30 <__cxa_atexit@plt+0x1b66e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r3, [pc, #128] @ 1bfa30 <__cxa_atexit@plt+0x1b36e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1bf9ec <__cxa_atexit@plt+0x1b36a0> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1bf9f8 <__cxa_atexit@plt+0x1b36ac> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1bfa04 <__cxa_atexit@plt+0x1b36b8> │ │ │ │ + ldr r8, [pc, #84] @ 1bfa3c <__cxa_atexit@plt+0x1b36f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #56] @ 1bfa38 <__cxa_atexit@plt+0x1b36ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #40] @ 1bfa34 <__cxa_atexit@plt+0x1b36e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0125a9a0 │ │ │ │ - @ instruction: 0x0125aa3c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2b08 <__cxa_atexit@plt+0x1b67bc> │ │ │ │ - ldr lr, [pc, #212] @ 1c2b28 <__cxa_atexit@plt+0x1b67dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c2af8 <__cxa_atexit@plt+0x1b67ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1c2b10 <__cxa_atexit@plt+0x1b67c4> │ │ │ │ - ldr lr, [pc, #152] @ 1c2b2c <__cxa_atexit@plt+0x1b67e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1c2b30 <__cxa_atexit@plt+0x1b67e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1c2b34 <__cxa_atexit@plt+0x1b67e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - smlawbeq r5, r8, r9, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + rscseq ip, fp, r1, asr #31 │ │ │ │ + rscseq ip, fp, r6, asr #31 │ │ │ │ + ldrsbteq ip, [fp], #241 @ 0xf1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c2bbc <__cxa_atexit@plt+0x1b6870> │ │ │ │ - ldr lr, [pc, #108] @ 1c2bc8 <__cxa_atexit@plt+0x1b687c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1c2bcc <__cxa_atexit@plt+0x1b6880> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1bfa70 <__cxa_atexit@plt+0x1b3724> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1bfa80 <__cxa_atexit@plt+0x1b3734> │ │ │ │ + ldr r8, [pc, #48] @ 1bfa98 <__cxa_atexit@plt+0x1b374c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1c2bd0 <__cxa_atexit@plt+0x1b6884> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #28] @ 1bfa94 <__cxa_atexit@plt+0x1b3748> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #8] @ 1bfa90 <__cxa_atexit@plt+0x1b3744> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + rscseq ip, fp, r5, asr #30 │ │ │ │ + rscseq ip, fp, lr, asr #30 │ │ │ │ + rscseq ip, fp, r1, asr pc │ │ │ │ + tsteq r4, r0, asr #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bfaec <__cxa_atexit@plt+0x1b37a0> │ │ │ │ + ldr r3, [pc, #56] @ 1bfafc <__cxa_atexit@plt+0x1b37b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ 1bfb00 <__cxa_atexit@plt+0x1b37b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - smlawteq r5, r0, r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + rscseq ip, fp, r5, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2c20 <__cxa_atexit@plt+0x1b68d4> │ │ │ │ - ldr r2, [pc, #56] @ 1c2c28 <__cxa_atexit@plt+0x1b68dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c2c2c <__cxa_atexit@plt+0x1b68e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c2c30 <__cxa_atexit@plt+0x1b68e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r4, lsl #13 │ │ │ │ - @ instruction: 0x0125a774 │ │ │ │ - @ instruction: 0x0125a834 │ │ │ │ - tsteq r4, r8, lsl #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2c78 <__cxa_atexit@plt+0x1b692c> │ │ │ │ - ldr r1, [pc, #44] @ 1c2c80 <__cxa_atexit@plt+0x1b6934> │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c2c84 <__cxa_atexit@plt+0x1b6938> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x011434f0 │ │ │ │ - @ instruction: 0x0125a70c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2cbc <__cxa_atexit@plt+0x1b6970> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c2cc4 <__cxa_atexit@plt+0x1b6978> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r5, r4, r6, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r8, [pc, #4] @ 1bfb1c <__cxa_atexit@plt+0x1b37d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + rscseq ip, fp, r1, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 1bfb38 <__cxa_atexit@plt+0x1b37ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldrsbteq ip, [fp], #229 @ 0xe5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c2d48 <__cxa_atexit@plt+0x1b69fc> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1bfba0 <__cxa_atexit@plt+0x1b3854> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c2d54 <__cxa_atexit@plt+0x1b6a08> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1c2d64 <__cxa_atexit@plt+0x1b6a18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ + bcc 1bfbac <__cxa_atexit@plt+0x1b3860> │ │ │ │ + ldr lr, [pc, #80] @ 1bfbbc <__cxa_atexit@plt+0x1b3870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1c2d68 <__cxa_atexit@plt+0x1b6a1c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1c2d6c <__cxa_atexit@plt+0x1b6a20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1c2d70 <__cxa_atexit@plt+0x1b6a24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r1, [pc, #68] @ 1bfbc0 <__cxa_atexit@plt+0x1b3874> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r5, [pc, #48] @ 1bfbc4 <__cxa_atexit@plt+0x1b3878> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b f303b4 <__cxa_atexit@plt+0xf24068> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0125a674 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0125a714 │ │ │ │ - @ instruction: 0x0125a6a4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2da8 <__cxa_atexit@plt+0x1b6a5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1c2db0 <__cxa_atexit@plt+0x1b6a64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + strdeq sp, [r5, -r0]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bfc24 <__cxa_atexit@plt+0x1b38d8> │ │ │ │ + ldr r3, [pc, #48] @ 1bfc34 <__cxa_atexit@plt+0x1b38e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 1bfc38 <__cxa_atexit@plt+0x1b38ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r5, -r8]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrshteq ip, [fp], #216 @ 0xd8 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1c2e34 <__cxa_atexit@plt+0x1b6ae8> │ │ │ │ + bhi 1bfca8 <__cxa_atexit@plt+0x1b395c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c2e40 <__cxa_atexit@plt+0x1b6af4> │ │ │ │ - ldr lr, [pc, #104] @ 1c2e50 <__cxa_atexit@plt+0x1b6b04> │ │ │ │ + bcc 1bfcb4 <__cxa_atexit@plt+0x1b3968> │ │ │ │ + ldr lr, [pc, #88] @ 1bfcc4 <__cxa_atexit@plt+0x1b3978> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1c2e54 <__cxa_atexit@plt+0x1b6b08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1c2e58 <__cxa_atexit@plt+0x1b6b0c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #72] @ 1bfcc8 <__cxa_atexit@plt+0x1b397c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r5, [pc, #48] @ 1bfccc <__cxa_atexit@plt+0x1b3980> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1c2e5c <__cxa_atexit@plt+0x1b6b10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + b f303b4 <__cxa_atexit@plt+0xf24068> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0125a640 │ │ │ │ - smlawbeq r5, r4, r5, sl │ │ │ │ - smlawteq r5, r4, r5, sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0x0125d6e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c2ed8 <__cxa_atexit@plt+0x1b6b8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c2ee4 <__cxa_atexit@plt+0x1b6b98> │ │ │ │ - ldr lr, [pc, #100] @ 1c2ef4 <__cxa_atexit@plt+0x1b6ba8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1c2ef8 <__cxa_atexit@plt+0x1b6bac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1c2efc <__cxa_atexit@plt+0x1b6bb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bfd34 <__cxa_atexit@plt+0x1b39e8> │ │ │ │ + ldr r3, [pc, #56] @ 1bfd44 <__cxa_atexit@plt+0x1b39f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ 1bfd48 <__cxa_atexit@plt+0x1b39fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrdeq sl, [r5, -r4]! │ │ │ │ - @ instruction: 0x0125a570 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c2fd4 <__cxa_atexit@plt+0x1b6c88> │ │ │ │ - ldr lr, [pc, #212] @ 1c2ff4 <__cxa_atexit@plt+0x1b6ca8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c2fc4 <__cxa_atexit@plt+0x1b6c78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1c2fdc <__cxa_atexit@plt+0x1b6c90> │ │ │ │ - ldr lr, [pc, #152] @ 1c2ff8 <__cxa_atexit@plt+0x1b6cac> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + ldrshteq ip, [fp], #199 @ 0xc7 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 1bfe70 <__cxa_atexit@plt+0x1b3b24> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 1bfe78 <__cxa_atexit@plt+0x1b3b2c> │ │ │ │ + stm sp, {r0, r7, fp} │ │ │ │ + ldr ip, [pc, #292] @ 1bfea8 <__cxa_atexit@plt+0x1b3b5c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r1, r2 │ │ │ │ + str ip, [r1, #4]! │ │ │ │ + str r3, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + mov r3, r1 │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 1bfe1c <__cxa_atexit@plt+0x1b3ad0> │ │ │ │ + ldr r9, [sl, #3] │ │ │ │ + ldr r8, [sl, #11] │ │ │ │ + ldr r6, [sl, #15] │ │ │ │ + ldr r0, [pc, #236] @ 1bfeac <__cxa_atexit@plt+0x1b3b60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1bfe58 <__cxa_atexit@plt+0x1b3b0c> │ │ │ │ + add r6, r2, #40 @ 0x28 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 1bfe90 <__cxa_atexit@plt+0x1b3b44> │ │ │ │ + ldr lr, [pc, #212] @ 1bfec0 <__cxa_atexit@plt+0x1b3b74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1c2ffc <__cxa_atexit@plt+0x1b6cb0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1c3000 <__cxa_atexit@plt+0x1b6cb4> │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldmda r5, {r0, r3} │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + str lr, [r2, #24]! │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + ldr r3, [pc, #144] @ 1bfeb4 <__cxa_atexit@plt+0x1b3b68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #140] @ 1bfeb8 <__cxa_atexit@plt+0x1b3b6c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #120] @ 1bfebc <__cxa_atexit@plt+0x1b3b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1bfe80 <__cxa_atexit@plt+0x1b3b34> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 1bfeb0 <__cxa_atexit@plt+0x1b3b64> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0125a4bc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + tsteq r4, r0, ror r3 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0125d540 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c3088 <__cxa_atexit@plt+0x1b6d3c> │ │ │ │ - ldr lr, [pc, #108] @ 1c3094 <__cxa_atexit@plt+0x1b6d48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1c3098 <__cxa_atexit@plt+0x1b6d4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1c309c <__cxa_atexit@plt+0x1b6d50> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1bff0c <__cxa_atexit@plt+0x1b3bc0> │ │ │ │ + ldr r3, [pc, #48] @ 1bff18 <__cxa_atexit@plt+0x1b3bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - strdeq sl, [r5, -r4]! │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c30ec <__cxa_atexit@plt+0x1b6da0> │ │ │ │ - ldr r2, [pc, #56] @ 1c30f4 <__cxa_atexit@plt+0x1b6da8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1c30f8 <__cxa_atexit@plt+0x1b6dac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1c30fc <__cxa_atexit@plt+0x1b6db0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, r8, asr #3 │ │ │ │ - @ instruction: 0x0125a2a8 │ │ │ │ - @ instruction: 0x0125a368 │ │ │ │ - @ instruction: 0x01143198 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c316c <__cxa_atexit@plt+0x1b6e20> │ │ │ │ - ldr lr, [pc, #84] @ 1c3178 <__cxa_atexit@plt+0x1b6e2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #64] @ 1c317c <__cxa_atexit@plt+0x1b6e30> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1c3160 <__cxa_atexit@plt+0x1b6e14> │ │ │ │ - mov r7, r2 │ │ │ │ - b 1c318c <__cxa_atexit@plt+0x1b6e40> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0125a234 │ │ │ │ - tsteq r4, r8, lsl r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c31f0 <__cxa_atexit@plt+0x1b6ea4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c325c <__cxa_atexit@plt+0x1b6f10> │ │ │ │ - ldr sl, [pc, #184] @ 1c327c <__cxa_atexit@plt+0x1b6f30> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #180] @ 1c3280 <__cxa_atexit@plt+0x1b6f34> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #176] @ 1c3284 <__cxa_atexit@plt+0x1b6f38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #172] @ 1c3288 <__cxa_atexit@plt+0x1b6f3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - b 1c3228 <__cxa_atexit@plt+0x1b6edc> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c325c <__cxa_atexit@plt+0x1b6f10> │ │ │ │ - ldr sl, [pc, #108] @ 1c326c <__cxa_atexit@plt+0x1b6f20> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #104] @ 1c3270 <__cxa_atexit@plt+0x1b6f24> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #100] @ 1c3274 <__cxa_atexit@plt+0x1b6f28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ 1c3278 <__cxa_atexit@plt+0x1b6f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - mov r0, r3 │ │ │ │ - str ip, [r0, #36]! @ 0x24 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - @ instruction: 0xfffff560 │ │ │ │ - @ instruction: 0x0125a214 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0x0125a250 │ │ │ │ - tsteq r4, r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + @ instruction: 0x011462b8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c32e0 <__cxa_atexit@plt+0x1b6f94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c32e8 <__cxa_atexit@plt+0x1b6f9c> │ │ │ │ - ldr r1, [pc, #64] @ 1c3304 <__cxa_atexit@plt+0x1b6fb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1c3308 <__cxa_atexit@plt+0x1b6fbc> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bffc4 <__cxa_atexit@plt+0x1b3c78> │ │ │ │ + ldr r3, [pc, #124] @ 1bffd4 <__cxa_atexit@plt+0x1b3c88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1bffa8 <__cxa_atexit@plt+0x1b3c5c> │ │ │ │ + ldr r0, [pc, #100] @ 1bffd8 <__cxa_atexit@plt+0x1b3c8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-16]! │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1bffb8 <__cxa_atexit@plt+0x1b3c6c> │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r1, [r5] │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c32f0 <__cxa_atexit@plt+0x1b6fa4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1c3300 <__cxa_atexit@plt+0x1b6fb4> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1bffdc <__cxa_atexit@plt+0x1b3c90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #31 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff2f4 │ │ │ │ - tsteq r4, ip, lsl #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + tsteq r4, ip, lsr r2 │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c3388 <__cxa_atexit@plt+0x1b703c> │ │ │ │ - ldr r8, [pc, #96] @ 1c3394 <__cxa_atexit@plt+0x1b7048> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1c3398 <__cxa_atexit@plt+0x1b704c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1c339c <__cxa_atexit@plt+0x1b7050> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0x0125a0e4 │ │ │ │ - tsteq r4, ip, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c33e4 <__cxa_atexit@plt+0x1b7098> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c33ec <__cxa_atexit@plt+0x1b70a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c33f0 <__cxa_atexit@plt+0x1b70a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01259fa8 │ │ │ │ - @ instruction: 0x0125a628 │ │ │ │ - tsteq r4, r8, asr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3438 <__cxa_atexit@plt+0x1b70ec> │ │ │ │ - ldr r1, [pc, #44] @ 1c3440 <__cxa_atexit@plt+0x1b70f4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #56] @ 1c003c <__cxa_atexit@plt+0x1b3cf0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c3444 <__cxa_atexit@plt+0x1b70f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c0030 <__cxa_atexit@plt+0x1b3ce4> │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr sp │ │ │ │ - @ instruction: 0x01259f4c │ │ │ │ - tsteq r4, ip, asr #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x011461b0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldmdb r5, {r3, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + tsteq r4, r4, lsr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c34f8 <__cxa_atexit@plt+0x1b71ac> │ │ │ │ - ldr r6, [pc, #172] @ 1c351c <__cxa_atexit@plt+0x1b71d0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c34b8 <__cxa_atexit@plt+0x1b716c> │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldmda r5, {r8, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c34c8 <__cxa_atexit@plt+0x1b717c> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1c350c <__cxa_atexit@plt+0x1b71c0> │ │ │ │ - ldr r0, [pc, #116] @ 1c3524 <__cxa_atexit@plt+0x1b71d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b 1c34dc <__cxa_atexit@plt+0x1b7190> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c00fc <__cxa_atexit@plt+0x1b3db0> │ │ │ │ + ldr r7, [pc, #136] @ 1c010c <__cxa_atexit@plt+0x1b3dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c00e0 <__cxa_atexit@plt+0x1b3d94> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r1, [pc, #100] @ 1c0110 <__cxa_atexit@plt+0x1b3dc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c00f0 <__cxa_atexit@plt+0x1b3da4> │ │ │ │ + ldr r2, [pc, #72] @ 1c0114 <__cxa_atexit@plt+0x1b3dc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 1c0118 <__cxa_atexit@plt+0x1b3dcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1c350c <__cxa_atexit@plt+0x1b71c0> │ │ │ │ - ldr r0, [pc, #72] @ 1c3520 <__cxa_atexit@plt+0x1b71d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #40] @ 1c3528 <__cxa_atexit@plt+0x1b71dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1c011c <__cxa_atexit@plt+0x1b3dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - tsteq r4, r8, asr #27 │ │ │ │ - tsteq r4, ip, ror #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + tsteq r4, r0, ror #26 │ │ │ │ + tsteq r4, ip, lsl r1 │ │ │ │ + tsteq r4, r8, ror #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c3578 <__cxa_atexit@plt+0x1b722c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c35a0 <__cxa_atexit@plt+0x1b7254> │ │ │ │ - ldr r1, [pc, #68] @ 1c35b4 <__cxa_atexit@plt+0x1b7268> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - b 1c358c <__cxa_atexit@plt+0x1b7240> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c35a0 <__cxa_atexit@plt+0x1b7254> │ │ │ │ - ldr r1, [pc, #40] @ 1c35b0 <__cxa_atexit@plt+0x1b7264> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x01142cd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c35fc <__cxa_atexit@plt+0x1b72b0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c3604 <__cxa_atexit@plt+0x1b72b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c3608 <__cxa_atexit@plt+0x1b72bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01259d90 │ │ │ │ - @ instruction: 0x0125a410 │ │ │ │ - tsteq r4, r0, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3650 <__cxa_atexit@plt+0x1b7304> │ │ │ │ - ldr r1, [pc, #44] @ 1c3658 <__cxa_atexit@plt+0x1b730c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #68] @ 1c0188 <__cxa_atexit@plt+0x1b3e3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c365c <__cxa_atexit@plt+0x1b7310> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c017c <__cxa_atexit@plt+0x1b3e30> │ │ │ │ + ldr r3, [pc, #40] @ 1c018c <__cxa_atexit@plt+0x1b3e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1c0190 <__cxa_atexit@plt+0x1b3e44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5], #-4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl fp │ │ │ │ - @ instruction: 0x01259d34 │ │ │ │ - tsteq r4, r4, lsr ip │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r4, r8, asr #25 │ │ │ │ + tsteq r4, r4, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1c01c4 <__cxa_atexit@plt+0x1b3e78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #24] @ 1c01c8 <__cxa_atexit@plt+0x1b3e7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r4, r4, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + tsteq r4, r0, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c372c <__cxa_atexit@plt+0x1b73e0> │ │ │ │ - ldr r7, [pc, #208] @ 1c3754 <__cxa_atexit@plt+0x1b7408> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c020c <__cxa_atexit@plt+0x1b3ec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r4, ip, lsl r0 │ │ │ │ + @ instruction: 0x01145ff4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c02b0 <__cxa_atexit@plt+0x1b3f64> │ │ │ │ + ldr r7, [pc, #140] @ 1c02c0 <__cxa_atexit@plt+0x1b3f74> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 1c36cc <__cxa_atexit@plt+0x1b7380> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c36dc <__cxa_atexit@plt+0x1b7390> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c373c <__cxa_atexit@plt+0x1b73f0> │ │ │ │ - ldr lr, [pc, #176] @ 1c3764 <__cxa_atexit@plt+0x1b7418> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #172] @ 1c3768 <__cxa_atexit@plt+0x1b741c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - b 1c3700 <__cxa_atexit@plt+0x1b73b4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c0294 <__cxa_atexit@plt+0x1b3f48> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [pc, #104] @ 1c02c4 <__cxa_atexit@plt+0x1b3f78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c02a4 <__cxa_atexit@plt+0x1b3f58> │ │ │ │ + ldr r1, [pc, #76] @ 1c02c8 <__cxa_atexit@plt+0x1b3f7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 1c02cc <__cxa_atexit@plt+0x1b3f80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3] │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c373c <__cxa_atexit@plt+0x1b73f0> │ │ │ │ - ldr lr, [pc, #108] @ 1c3758 <__cxa_atexit@plt+0x1b740c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 1c375c <__cxa_atexit@plt+0x1b7410> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 1c3760 <__cxa_atexit@plt+0x1b7414> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1c376c <__cxa_atexit@plt+0x1b7420> │ │ │ │ + ldr r7, [pc, #24] @ 1c02d0 <__cxa_atexit@plt+0x1b3f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x01259c90 │ │ │ │ - @ instruction: 0x01259c60 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - smlawteq r5, r8, ip, r9 │ │ │ │ - @ instruction: 0x01142b9c │ │ │ │ - tsteq r4, r8, lsr #22 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x01145bb0 │ │ │ │ + tsteq r4, r8, ror pc │ │ │ │ + tsteq r4, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c37c0 <__cxa_atexit@plt+0x1b7474> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c380c <__cxa_atexit@plt+0x1b74c0> │ │ │ │ - ldr lr, [pc, #124] @ 1c3824 <__cxa_atexit@plt+0x1b74d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 1c3828 <__cxa_atexit@plt+0x1b74dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 1c37e4 <__cxa_atexit@plt+0x1b7498> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c380c <__cxa_atexit@plt+0x1b74c0> │ │ │ │ - ldr lr, [pc, #72] @ 1c3818 <__cxa_atexit@plt+0x1b74cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #68] @ 1c381c <__cxa_atexit@plt+0x1b74d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 1c3820 <__cxa_atexit@plt+0x1b74d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0x01259bac │ │ │ │ - @ instruction: 0x01259b7c │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - ldrdeq r9, [r5, -r4]! │ │ │ │ - tsteq r4, r0, ror #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3870 <__cxa_atexit@plt+0x1b7524> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c3878 <__cxa_atexit@plt+0x1b752c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c387c <__cxa_atexit@plt+0x1b7530> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01259b1c │ │ │ │ - @ instruction: 0x0125a19c │ │ │ │ - @ instruction: 0x011428bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c38c4 <__cxa_atexit@plt+0x1b7578> │ │ │ │ - ldr r1, [pc, #44] @ 1c38cc <__cxa_atexit@plt+0x1b7580> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #68] @ 1c033c <__cxa_atexit@plt+0x1b3ff0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c38d0 <__cxa_atexit@plt+0x1b7584> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c0330 <__cxa_atexit@plt+0x1b3fe4> │ │ │ │ + ldr r3, [pc, #40] @ 1c0340 <__cxa_atexit@plt+0x1b3ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1c0344 <__cxa_atexit@plt+0x1b3ff8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5], #-4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsr #17 │ │ │ │ - smlawteq r5, r0, sl, r9 │ │ │ │ - tsteq r4, r0, asr #19 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ + tsteq r4, r0, asr #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1c0378 <__cxa_atexit@plt+0x1b402c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #24] @ 1c037c <__cxa_atexit@plt+0x1b4030> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x01145ad0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + tsteq r4, ip, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3980 <__cxa_atexit@plt+0x1b7634> │ │ │ │ - ldr r6, [pc, #168] @ 1c39a4 <__cxa_atexit@plt+0x1b7658> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c3940 <__cxa_atexit@plt+0x1b75f4> │ │ │ │ - ldmda r5, {r8, r9, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c3950 <__cxa_atexit@plt+0x1b7604> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1c3994 <__cxa_atexit@plt+0x1b7648> │ │ │ │ - ldr r0, [pc, #116] @ 1c39ac <__cxa_atexit@plt+0x1b7660> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b 1c3964 <__cxa_atexit@plt+0x1b7618> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c0424 <__cxa_atexit@plt+0x1b40d8> │ │ │ │ + ldr r3, [pc, #120] @ 1c0434 <__cxa_atexit@plt+0x1b40e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c0408 <__cxa_atexit@plt+0x1b40bc> │ │ │ │ + ldr r2, [pc, #100] @ 1c0438 <__cxa_atexit@plt+0x1b40ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r3, [r8, #11] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c0418 <__cxa_atexit@plt+0x1b40cc> │ │ │ │ + ldr r8, [pc, #68] @ 1c043c <__cxa_atexit@plt+0x1b40f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1c3994 <__cxa_atexit@plt+0x1b7648> │ │ │ │ - ldr r0, [pc, #72] @ 1c39a8 <__cxa_atexit@plt+0x1b765c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #40] @ 1c39b0 <__cxa_atexit@plt+0x1b7664> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c0440 <__cxa_atexit@plt+0x1b40f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - tsteq r4, r0, asr r9 │ │ │ │ - tsteq r4, r4, ror #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ + tsteq r4, ip, lsl #28 │ │ │ │ + tsteq r4, r4, asr #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c3a00 <__cxa_atexit@plt+0x1b76b4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c3a28 <__cxa_atexit@plt+0x1b76dc> │ │ │ │ - ldr r1, [pc, #68] @ 1c3a3c <__cxa_atexit@plt+0x1b76f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - b 1c3a14 <__cxa_atexit@plt+0x1b76c8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c3a28 <__cxa_atexit@plt+0x1b76dc> │ │ │ │ - ldr r1, [pc, #40] @ 1c3a38 <__cxa_atexit@plt+0x1b76ec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #60] @ 1c04a4 <__cxa_atexit@plt+0x1b4158> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - tsteq r4, ip, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3a84 <__cxa_atexit@plt+0x1b7738> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1c3a8c <__cxa_atexit@plt+0x1b7740> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1c3a90 <__cxa_atexit@plt+0x1b7744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c0498 <__cxa_atexit@plt+0x1b414c> │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [pc, #28] @ 1c04a8 <__cxa_atexit@plt+0x1b415c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01259908 │ │ │ │ - smlawbeq r5, r8, pc, r9 @ │ │ │ │ - tsteq r4, r8, lsr #13 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r4, r8, lsr #19 │ │ │ │ + tsteq r4, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3ad8 <__cxa_atexit@plt+0x1b778c> │ │ │ │ - ldr r1, [pc, #44] @ 1c3ae0 <__cxa_atexit@plt+0x1b7794> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 1c3ae4 <__cxa_atexit@plt+0x1b7798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01142690 │ │ │ │ - @ instruction: 0x012598ac │ │ │ │ - tsteq r4, ip, lsr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [pc, #12] @ 1c04d4 <__cxa_atexit@plt+0x1b4188> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + tsteq r4, ip, ror #18 │ │ │ │ + tsteq r4, r0, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c3bb4 <__cxa_atexit@plt+0x1b7868> │ │ │ │ - ldr r7, [pc, #208] @ 1c3bdc <__cxa_atexit@plt+0x1b7890> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c0574 <__cxa_atexit@plt+0x1b4228> │ │ │ │ + ldr r7, [pc, #136] @ 1c0584 <__cxa_atexit@plt+0x1b4238> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 1c3b68 <__cxa_atexit@plt+0x1b781c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c3b78 <__cxa_atexit@plt+0x1b782c> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c3bc4 <__cxa_atexit@plt+0x1b7878> │ │ │ │ - ldr r3, [pc, #164] @ 1c3be0 <__cxa_atexit@plt+0x1b7894> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #160] @ 1c3be4 <__cxa_atexit@plt+0x1b7898> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c0558 <__cxa_atexit@plt+0x1b420c> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r1, [pc, #100] @ 1c0588 <__cxa_atexit@plt+0x1b423c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c0568 <__cxa_atexit@plt+0x1b421c> │ │ │ │ + ldr r2, [pc, #72] @ 1c058c <__cxa_atexit@plt+0x1b4240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #68] @ 1c0590 <__cxa_atexit@plt+0x1b4244> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c3bc4 <__cxa_atexit@plt+0x1b7878> │ │ │ │ - ldr r3, [pc, #100] @ 1c3bec <__cxa_atexit@plt+0x1b78a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 1c3bf0 <__cxa_atexit@plt+0x1b78a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1c3be8 <__cxa_atexit@plt+0x1b789c> │ │ │ │ + ldr r7, [pc, #24] @ 1c0594 <__cxa_atexit@plt+0x1b4248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01259eac │ │ │ │ - tsteq r4, r4, lsr #14 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x01259e64 │ │ │ │ - tsteq r4, r4, lsr #13 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + tsteq r4, r4, lsl #19 │ │ │ │ + tsteq r4, r8, ror #25 │ │ │ │ + @ instruction: 0x01145cb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1c3c58 <__cxa_atexit@plt+0x1b790c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c3c94 <__cxa_atexit@plt+0x1b7948> │ │ │ │ - ldr r1, [pc, #116] @ 1c3ca0 <__cxa_atexit@plt+0x1b7954> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ 1c3ca4 <__cxa_atexit@plt+0x1b7958> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c3c94 <__cxa_atexit@plt+0x1b7948> │ │ │ │ - ldr r1, [pc, #64] @ 1c3ca8 <__cxa_atexit@plt+0x1b795c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #68] @ 1c0600 <__cxa_atexit@plt+0x1b42b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 1c3cac <__cxa_atexit@plt+0x1b7960> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01259dbc │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - smlawbeq r5, r4, sp, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1c3d0c <__cxa_atexit@plt+0x1b79c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c3d04 <__cxa_atexit@plt+0x1b79b8> │ │ │ │ - ldr r3, [pc, #52] @ 1c3d14 <__cxa_atexit@plt+0x1b79c8> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c05f4 <__cxa_atexit@plt+0x1b42a8> │ │ │ │ + ldr r3, [pc, #40] @ 1c0604 <__cxa_atexit@plt+0x1b42b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1c3d18 <__cxa_atexit@plt+0x1b79cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, #28 │ │ │ │ - b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r8, [pc, #36] @ 1c0608 <__cxa_atexit@plt+0x1b42bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5], #-4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x012596a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ + tsteq r4, r0, asr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1c063c <__cxa_atexit@plt+0x1b42f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #24] @ 1c0640 <__cxa_atexit@plt+0x1b42f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r4, r8, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c3d50 <__cxa_atexit@plt+0x1b7a04> │ │ │ │ - ldr r2, [pc, #28] @ 1c3d5c <__cxa_atexit@plt+0x1b7a10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125966c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + @ instruction: 0x01145bfc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1c3dbc <__cxa_atexit@plt+0x1b7a70> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c3db4 <__cxa_atexit@plt+0x1b7a68> │ │ │ │ - ldr r3, [pc, #52] @ 1c3dc4 <__cxa_atexit@plt+0x1b7a78> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c0684 <__cxa_atexit@plt+0x1b4338> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1c3dc8 <__cxa_atexit@plt+0x1b7a7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, #21 │ │ │ │ - b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r4, r8, ror #23 │ │ │ │ + tsteq r4, r0, asr #23 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c0728 <__cxa_atexit@plt+0x1b43dc> │ │ │ │ + ldr r7, [pc, #140] @ 1c0738 <__cxa_atexit@plt+0x1b43ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c070c <__cxa_atexit@plt+0x1b43c0> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [pc, #104] @ 1c073c <__cxa_atexit@plt+0x1b43f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c071c <__cxa_atexit@plt+0x1b43d0> │ │ │ │ + ldr r1, [pc, #76] @ 1c0740 <__cxa_atexit@plt+0x1b43f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 1c0744 <__cxa_atexit@plt+0x1b43f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3] │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 1c0748 <__cxa_atexit@plt+0x1b43fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r9, [r5, -r0]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c3e00 <__cxa_atexit@plt+0x1b7ab4> │ │ │ │ - ldr r2, [pc, #28] @ 1c3e0c <__cxa_atexit@plt+0x1b7ac0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x011457d4 │ │ │ │ + tsteq r4, r4, asr #22 │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #68] @ 1c07b4 <__cxa_atexit@plt+0x1b4468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c07a8 <__cxa_atexit@plt+0x1b445c> │ │ │ │ + ldr r3, [pc, #40] @ 1c07b8 <__cxa_atexit@plt+0x1b446c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 1c07bc <__cxa_atexit@plt+0x1b4470> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5], #-4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x012595bc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1c3e6c <__cxa_atexit@plt+0x1b7b20> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c3e64 <__cxa_atexit@plt+0x1b7b18> │ │ │ │ - ldr r3, [pc, #52] @ 1c3e74 <__cxa_atexit@plt+0x1b7b28> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + tsteq r4, r8, lsr r7 │ │ │ │ + tsteq r4, ip, lsl #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1c07f0 <__cxa_atexit@plt+0x1b44a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1c3e78 <__cxa_atexit@plt+0x1b7b2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, #14 │ │ │ │ - b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ + ldr r8, [pc, #24] @ 1c07f4 <__cxa_atexit@plt+0x1b44a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x011456f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c0874 <__cxa_atexit@plt+0x1b4528> │ │ │ │ + ldr r1, [pc, #76] @ 1c0880 <__cxa_atexit@plt+0x1b4534> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c0868 <__cxa_atexit@plt+0x1b451c> │ │ │ │ + ldr r8, [pc, #44] @ 1c0884 <__cxa_atexit@plt+0x1b4538> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01259540 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r4, r8, ror r6 │ │ │ │ + tsteq r4, r4, asr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #16] @ 1c08ac <__cxa_atexit@plt+0x1b4560> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + tsteq r4, r4, lsr r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c3eb0 <__cxa_atexit@plt+0x1b7b64> │ │ │ │ - ldr r2, [pc, #28] @ 1c3ebc <__cxa_atexit@plt+0x1b7b70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c0914 <__cxa_atexit@plt+0x1b45c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c091c <__cxa_atexit@plt+0x1b45d0> │ │ │ │ + ldr r5, [pc, #84] @ 1c0938 <__cxa_atexit@plt+0x1b45ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 1c093c <__cxa_atexit@plt+0x1b45f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 1c0940 <__cxa_atexit@plt+0x1b45f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c0924 <__cxa_atexit@plt+0x1b45d8> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1c0934 <__cxa_atexit@plt+0x1b45e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125950c │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + rscseq ip, fp, r1, lsr #1 │ │ │ │ + tsteq r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1c3f1c <__cxa_atexit@plt+0x1b7bd0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c3f14 <__cxa_atexit@plt+0x1b7bc8> │ │ │ │ - ldr r3, [pc, #52] @ 1c3f24 <__cxa_atexit@plt+0x1b7bd8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1c0968 <__cxa_atexit@plt+0x1b461c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1c3f28 <__cxa_atexit@plt+0x1b7bdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, #7 │ │ │ │ - b f1eb18 <__cxa_atexit@plt+0xf127cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ + tsteq r4, r0, asr r5 │ │ │ │ + tsteq r4, r4, lsl r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c0a00 <__cxa_atexit@plt+0x1b46b4> │ │ │ │ + ldr r7, [pc, #164] @ 1c0a38 <__cxa_atexit@plt+0x1b46ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c09f4 <__cxa_atexit@plt+0x1b46a8> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1c0a14 <__cxa_atexit@plt+0x1b46c8> │ │ │ │ + ldr r7, [pc, #132] @ 1c0a44 <__cxa_atexit@plt+0x1b46f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #128] @ 1c0a48 <__cxa_atexit@plt+0x1b46fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #124] @ 1c0a4c <__cxa_atexit@plt+0x1b4700> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ 1c0a40 <__cxa_atexit@plt+0x1b46f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01259490 │ │ │ │ + ldr r7, [pc, #32] @ 1c0a3c <__cxa_atexit@plt+0x1b46f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ + @ instruction: 0x01145894 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + rscseq fp, fp, r5, asr #31 │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c0ab4 <__cxa_atexit@plt+0x1b4768> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1c3f60 <__cxa_atexit@plt+0x1b7c14> │ │ │ │ - ldr r2, [pc, #28] @ 1c3f6c <__cxa_atexit@plt+0x1b7c20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 1c0abc <__cxa_atexit@plt+0x1b4770> │ │ │ │ + ldr r1, [pc, #84] @ 1c0adc <__cxa_atexit@plt+0x1b4790> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 1c0ae0 <__cxa_atexit@plt+0x1b4794> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #76] @ 1c0ae4 <__cxa_atexit@plt+0x1b4798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c0ac4 <__cxa_atexit@plt+0x1b4778> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 1c0ad8 <__cxa_atexit@plt+0x1b478c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125945c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + @ instruction: 0x011457bc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + ldrshteq fp, [fp], #237 @ 0xed │ │ │ │ + @ instruction: 0x01145798 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c3fcc <__cxa_atexit@plt+0x1b7c80> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1c3fb8 <__cxa_atexit@plt+0x1b7c6c> │ │ │ │ - ldr r3, [pc, #64] @ 1c3fdc <__cxa_atexit@plt+0x1b7c90> │ │ │ │ + bhi 1c0b6c <__cxa_atexit@plt+0x1b4820> │ │ │ │ + ldr r3, [pc, #112] @ 1c0b7c <__cxa_atexit@plt+0x1b4830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c0b54 <__cxa_atexit@plt+0x1b4808> │ │ │ │ + ldr r3, [pc, #88] @ 1c0b80 <__cxa_atexit@plt+0x1b4834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c3fc4 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ + beq 1c0b64 <__cxa_atexit@plt+0x1b4818> │ │ │ │ + b 1c0be0 <__cxa_atexit@plt+0x1b4894> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c3fe0 <__cxa_atexit@plt+0x1b7c94> │ │ │ │ + ldr r7, [pc, #16] @ 1c0b84 <__cxa_atexit@plt+0x1b4838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r4, r8, lsr #7 │ │ │ │ - @ instruction: 0x01142390 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tsteq r4, r0, lsr r7 │ │ │ │ + @ instruction: 0x011456fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c4020 <__cxa_atexit@plt+0x1b7cd4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #76] @ 1c4058 <__cxa_atexit@plt+0x1b7d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c404c <__cxa_atexit@plt+0x1b7d00> │ │ │ │ - b 1c4068 <__cxa_atexit@plt+0x1b7d1c> │ │ │ │ - ldr r2, [pc, #44] @ 1c4054 <__cxa_atexit@plt+0x1b7d08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r0, [pc, #36] @ 1c0bd0 <__cxa_atexit@plt+0x1b4884> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ + beq 1c0bc8 <__cxa_atexit@plt+0x1b487c> │ │ │ │ + b 1c0be0 <__cxa_atexit@plt+0x1b4894> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x011456b0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #188] @ 1c0cac <__cxa_atexit@plt+0x1b4960> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #20]! │ │ │ │ + str r6, [r5] │ │ │ │ + and r6, r1, #3 │ │ │ │ + sub r1, r6, #1 │ │ │ │ + str r1, [r2] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c0c28 <__cxa_atexit@plt+0x1b48dc> │ │ │ │ + cmp r6, r1 │ │ │ │ + bne 1c0c34 <__cxa_atexit@plt+0x1b48e8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r8, r9, sl} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c0c88 <__cxa_atexit@plt+0x1b493c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c0c90 <__cxa_atexit@plt+0x1b4944> │ │ │ │ + ldr r5, [pc, #92] @ 1c0cb4 <__cxa_atexit@plt+0x1b4968> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #88] @ 1c0cb8 <__cxa_atexit@plt+0x1b496c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #84] @ 1c0cbc <__cxa_atexit@plt+0x1b4970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c0c98 <__cxa_atexit@plt+0x1b494c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #12] @ 1c0cb0 <__cxa_atexit@plt+0x1b4964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r8, lsl r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + tsteq r4, r8, ror #11 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + rscseq fp, fp, sp, lsr #26 │ │ │ │ + tsteq r4, r4, asr #11 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c4098 <__cxa_atexit@plt+0x1b7d4c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #124] @ 1c4100 <__cxa_atexit@plt+0x1b7db4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c40dc <__cxa_atexit@plt+0x1b7d90> │ │ │ │ - b 1c4110 <__cxa_atexit@plt+0x1b7dc4> │ │ │ │ - ldr r2, [pc, #80] @ 1c40f0 <__cxa_atexit@plt+0x1b7da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c40e4 <__cxa_atexit@plt+0x1b7d98> │ │ │ │ - ldr r3, [pc, #56] @ 1c40f4 <__cxa_atexit@plt+0x1b7da8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #48] @ 1c40f8 <__cxa_atexit@plt+0x1b7dac> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1c0cec <__cxa_atexit@plt+0x1b49a0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r8, r9, sl} │ │ │ │ + add r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c0d48 <__cxa_atexit@plt+0x1b49fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c0d50 <__cxa_atexit@plt+0x1b4a04> │ │ │ │ + ldr r5, [pc, #96] @ 1c0d74 <__cxa_atexit@plt+0x1b4a28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #92] @ 1c0d78 <__cxa_atexit@plt+0x1b4a2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ 1c0d7c <__cxa_atexit@plt+0x1b4a30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, r6 │ │ │ │ + b 1c0d58 <__cxa_atexit@plt+0x1b4a0c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #12] @ 1c0d70 <__cxa_atexit@plt+0x1b4a24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r0, [pc, #36] @ 1c40fc <__cxa_atexit@plt+0x1b7db0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r4, r8, lsr #10 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + rscseq fp, fp, r1, ror ip │ │ │ │ + tsteq r4, r8, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c0e0c <__cxa_atexit@plt+0x1b4ac0> │ │ │ │ + ldr r3, [pc, #120] @ 1c0e1c <__cxa_atexit@plt+0x1b4ad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c0df0 <__cxa_atexit@plt+0x1b4aa4> │ │ │ │ + ldr r2, [pc, #100] @ 1c0e20 <__cxa_atexit@plt+0x1b4ad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r3, [r8, #11] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c0e00 <__cxa_atexit@plt+0x1b4ab4> │ │ │ │ + ldr r8, [pc, #68] @ 1c0e24 <__cxa_atexit@plt+0x1b4ad8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000008bc │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01142294 │ │ │ │ - tsteq r4, r4, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1c0e28 <__cxa_atexit@plt+0x1b4adc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrsheq r5, [r4, -r0] │ │ │ │ + @ instruction: 0x01145498 │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c4170 <__cxa_atexit@plt+0x1b7e24> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #160] @ 1c41d0 <__cxa_atexit@plt+0x1b7e84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c41b4 <__cxa_atexit@plt+0x1b7e68> │ │ │ │ - ldr r2, [pc, #136] @ 1c41d4 <__cxa_atexit@plt+0x1b7e88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #132] @ 1c41d8 <__cxa_atexit@plt+0x1b7e8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #116] @ 1c41dc <__cxa_atexit@plt+0x1b7e90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 1c41c0 <__cxa_atexit@plt+0x1b7e74> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #60] @ 1c0e8c <__cxa_atexit@plt+0x1b4b40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c41b4 <__cxa_atexit@plt+0x1b7e68> │ │ │ │ - ldr r3, [pc, #48] @ 1c41c4 <__cxa_atexit@plt+0x1b7e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #40] @ 1c41c8 <__cxa_atexit@plt+0x1b7e7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 1c0e80 <__cxa_atexit@plt+0x1b4b34> │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [pc, #28] @ 1c0e90 <__cxa_atexit@plt+0x1b4b44> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ 1c41cc <__cxa_atexit@plt+0x1b7e80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r6 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - tsteq r4, ip, lsr #3 │ │ │ │ - @ instruction: 0x0114219c │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, r8, ror #3 │ │ │ │ - @ instruction: 0x011421d4 │ │ │ │ - @ instruction: 0x01142194 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r4, ip, asr r0 │ │ │ │ + @ instruction: 0x011453b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c4214 <__cxa_atexit@plt+0x1b7ec8> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [pc, #12] @ 1c0ebc <__cxa_atexit@plt+0x1b4b70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + tsteq r4, r0, lsr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c0f04 <__cxa_atexit@plt+0x1b4bb8> │ │ │ │ + ldr r3, [pc, #52] @ 1c0f1c <__cxa_atexit@plt+0x1b4bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c4218 <__cxa_atexit@plt+0x1b7ecc> │ │ │ │ + ldr r2, [pc, #48] @ 1c0f20 <__cxa_atexit@plt+0x1b4bd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1c0f24 <__cxa_atexit@plt+0x1b4bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c421c <__cxa_atexit@plt+0x1b7ed0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, lsr r1 │ │ │ │ - tsteq r4, ip, lsr #2 │ │ │ │ - tsteq r4, r4, asr r1 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1c427c <__cxa_atexit@plt+0x1b7f30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4274 <__cxa_atexit@plt+0x1b7f28> │ │ │ │ - ldr r3, [pc, #44] @ 1c4280 <__cxa_atexit@plt+0x1b7f34> │ │ │ │ + tsteq r4, r0, ror #7 │ │ │ │ + strdeq ip, [r5, -ip]! @ │ │ │ │ + @ instruction: 0x011453dc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c0f6c <__cxa_atexit@plt+0x1b4c20> │ │ │ │ + ldr r3, [pc, #52] @ 1c0f84 <__cxa_atexit@plt+0x1b4c38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #36] @ 1c4284 <__cxa_atexit@plt+0x1b7f38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #24] @ 1c4288 <__cxa_atexit@plt+0x1b7f3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #48] @ 1c0f88 <__cxa_atexit@plt+0x1b4c3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 1c0f8c <__cxa_atexit@plt+0x1b4c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, ip, ror #1 │ │ │ │ - ldrsbeq r2, [r4, -ip] │ │ │ │ - tsteq r4, r8, ror #1 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c42c0 <__cxa_atexit@plt+0x1b7f74> │ │ │ │ + @ instruction: 0x011453b4 │ │ │ │ + @ instruction: 0x0125c494 │ │ │ │ + @ instruction: 0x011453b0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c100c <__cxa_atexit@plt+0x1b4cc0> │ │ │ │ + ldr r3, [pc, #108] @ 1c101c <__cxa_atexit@plt+0x1b4cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c42c4 <__cxa_atexit@plt+0x1b7f78> │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 1c0fdc <__cxa_atexit@plt+0x1b4c90> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1c0fec <__cxa_atexit@plt+0x1b4ca0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1c0ff8 <__cxa_atexit@plt+0x1b4cac> │ │ │ │ + ldr r8, [pc, #80] @ 1c1028 <__cxa_atexit@plt+0x1b4cdc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1c1000 <__cxa_atexit@plt+0x1b4cb4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #48] @ 1c1024 <__cxa_atexit@plt+0x1b4cd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1c1000 <__cxa_atexit@plt+0x1b4cb4> │ │ │ │ + ldr r8, [pc, #32] @ 1c1020 <__cxa_atexit@plt+0x1b4cd4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #24] @ 1c102c <__cxa_atexit@plt+0x1b4ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c42c8 <__cxa_atexit@plt+0x1b7f7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, lsr #1 │ │ │ │ - @ instruction: 0x01142090 │ │ │ │ - tsteq r4, r8, lsr #1 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1c4328 <__cxa_atexit@plt+0x1b7fdc> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rscseq fp, fp, r1, lsr sl │ │ │ │ + rscseq fp, fp, r7, lsr sl │ │ │ │ + rscseq fp, fp, r7, asr #20 │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1c1060 <__cxa_atexit@plt+0x1b4d14> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1c1070 <__cxa_atexit@plt+0x1b4d24> │ │ │ │ + ldr r8, [pc, #48] @ 1c1088 <__cxa_atexit@plt+0x1b4d3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #28] @ 1c1084 <__cxa_atexit@plt+0x1b4d38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #8] @ 1c1080 <__cxa_atexit@plt+0x1b4d34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldrhteq fp, [fp], #153 @ 0x99 │ │ │ │ + rscseq fp, fp, r3, asr #19 │ │ │ │ + rscseq fp, fp, r7, asr #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1108 <__cxa_atexit@plt+0x1b4dbc> │ │ │ │ + ldr r3, [pc, #108] @ 1c1118 <__cxa_atexit@plt+0x1b4dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4320 <__cxa_atexit@plt+0x1b7fd4> │ │ │ │ - ldr r3, [pc, #44] @ 1c432c <__cxa_atexit@plt+0x1b7fe0> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1c10d8 <__cxa_atexit@plt+0x1b4d8c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1c10e8 <__cxa_atexit@plt+0x1b4d9c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1c10f4 <__cxa_atexit@plt+0x1b4da8> │ │ │ │ + ldr r3, [pc, #80] @ 1c1124 <__cxa_atexit@plt+0x1b4dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #36] @ 1c4330 <__cxa_atexit@plt+0x1b7fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #24] @ 1c4334 <__cxa_atexit@plt+0x1b7fe8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1c10fc <__cxa_atexit@plt+0x1b4db0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r0, asr r0 │ │ │ │ - tsteq r4, r0, asr #32 │ │ │ │ - tsteq r4, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c436c <__cxa_atexit@plt+0x1b8020> │ │ │ │ + ldr r3, [pc, #48] @ 1c1120 <__cxa_atexit@plt+0x1b4dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c4370 <__cxa_atexit@plt+0x1b8024> │ │ │ │ + b 1c10fc <__cxa_atexit@plt+0x1b4db0> │ │ │ │ + ldr r3, [pc, #32] @ 1c111c <__cxa_atexit@plt+0x1b4dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #24] @ 1c1128 <__cxa_atexit@plt+0x1b4ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c4374 <__cxa_atexit@plt+0x1b8028> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r4 │ │ │ │ - @ instruction: 0x01141ff4 │ │ │ │ - @ instruction: 0x01141ffc │ │ │ │ - andeq r0, r0, r7, ror #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1c43d4 <__cxa_atexit@plt+0x1b8088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c43cc <__cxa_atexit@plt+0x1b8080> │ │ │ │ - ldr r3, [pc, #44] @ 1c43d8 <__cxa_atexit@plt+0x1b808c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + rscseq fp, fp, r5, lsr r9 │ │ │ │ + rscseq fp, fp, fp, lsr r9 │ │ │ │ + rscseq fp, fp, fp, asr #18 │ │ │ │ + tsteq r4, r0, lsr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1c115c <__cxa_atexit@plt+0x1b4e10> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1c116c <__cxa_atexit@plt+0x1b4e20> │ │ │ │ + ldr r8, [pc, #48] @ 1c1184 <__cxa_atexit@plt+0x1b4e38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #28] @ 1c1180 <__cxa_atexit@plt+0x1b4e34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r8, [pc, #8] @ 1c117c <__cxa_atexit@plt+0x1b4e30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldrhteq fp, [fp], #141 @ 0x8d │ │ │ │ + rscseq fp, fp, r7, asr #17 │ │ │ │ + rscseq fp, fp, fp, asr #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c11ac <__cxa_atexit@plt+0x1b4e60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #36] @ 1c43dc <__cxa_atexit@plt+0x1b8090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #24] @ 1c43e0 <__cxa_atexit@plt+0x1b8094> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + @ instruction: 0x0114519c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c1224 <__cxa_atexit@plt+0x1b4ed8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 1c1240 <__cxa_atexit@plt+0x1b4ef4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 1c1244 <__cxa_atexit@plt+0x1b4ef8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1230 <__cxa_atexit@plt+0x1b4ee4> │ │ │ │ + ldr r3, [pc, #72] @ 1c1248 <__cxa_atexit@plt+0x1b4efc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c1214 <__cxa_atexit@plt+0x1b4ec8> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r4, ror pc │ │ │ │ - tsteq r4, r4, ror #30 │ │ │ │ - @ instruction: 0x01141f90 │ │ │ │ - andeq r0, r0, r7, ror #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c4418 <__cxa_atexit@plt+0x1b80cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c441c <__cxa_atexit@plt+0x1b80d0> │ │ │ │ + ldr r7, [pc, #20] @ 1c124c <__cxa_atexit@plt+0x1b4f00> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c4420 <__cxa_atexit@plt+0x1b80d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r8, lsr #30 │ │ │ │ - tsteq r4, r8, lsl pc │ │ │ │ - tsteq r4, r0, asr pc │ │ │ │ - andeq r1, r0, r8, ror #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #20]! │ │ │ │ - cmn r9, #1 │ │ │ │ - beq 1c445c <__cxa_atexit@plt+0x1b8110> │ │ │ │ - cmp r9, #0 │ │ │ │ - bne 1c4474 <__cxa_atexit@plt+0x1b8128> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #232] @ 1c4540 <__cxa_atexit@plt+0x1b81f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r3, [pc, #216] @ 1c453c <__cxa_atexit@plt+0x1b81f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c44e8 <__cxa_atexit@plt+0x1b819c> │ │ │ │ - b 1c4550 <__cxa_atexit@plt+0x1b8204> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r3, [sl, #28]! │ │ │ │ - ldr fp, [sl, #-24] @ 0xffffffe8 │ │ │ │ - ldr lr, [sl, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [sl, #-16] │ │ │ │ - ldr r1, [sl, #-12] │ │ │ │ - ldr r2, [sl, #-4] │ │ │ │ - mul r1, r2, r1 │ │ │ │ - mla r0, r3, r0, r1 │ │ │ │ - ldr r1, [sl, #4] │ │ │ │ - add r0, r0, fp │ │ │ │ - mla fp, r1, lr, r0 │ │ │ │ - mov r0, fp │ │ │ │ - mov r1, r9 │ │ │ │ - blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c44f0 <__cxa_atexit@plt+0x1b81a4> │ │ │ │ - ldr r3, [pc, #112] @ 1c4534 <__cxa_atexit@plt+0x1b81e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str fp, [r5, #28] │ │ │ │ - str r9, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4514 <__cxa_atexit@plt+0x1b81c8> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1c46c8 <__cxa_atexit@plt+0x1b837c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x0125c198 │ │ │ │ + @ instruction: 0x0125c25c │ │ │ │ + @ instruction: 0xffffcefc │ │ │ │ + @ instruction: 0x01144bf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c1284 <__cxa_atexit@plt+0x1b4f38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c128c <__cxa_atexit@plt+0x1b4f40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 1c4538 <__cxa_atexit@plt+0x1b81ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r9, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4524 <__cxa_atexit@plt+0x1b81d8> │ │ │ │ - mov r5, sl │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1c45ec <__cxa_atexit@plt+0x1b82a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + strdeq ip, [r5, -ip]! @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c12e8 <__cxa_atexit@plt+0x1b4f9c> │ │ │ │ + ldr r2, [pc, #64] @ 1c12f8 <__cxa_atexit@plt+0x1b4fac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #44] @ 1c12fc <__cxa_atexit@plt+0x1b4fb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, sl │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0125947c │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0x0125c11c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #100] @ 1c45c0 <__cxa_atexit@plt+0x1b8274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c45b0 <__cxa_atexit@plt+0x1b8264> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1c459c <__cxa_atexit@plt+0x1b8250> │ │ │ │ - ldr r3, [pc, #68] @ 1c45c4 <__cxa_atexit@plt+0x1b8278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c45a8 <__cxa_atexit@plt+0x1b825c> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r7, #0 │ │ │ │ + bhi 1c1388 <__cxa_atexit@plt+0x1b503c> │ │ │ │ + ldr r7, [pc, #144] @ 1c13b0 <__cxa_atexit@plt+0x1b5064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c1378 <__cxa_atexit@plt+0x1b502c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1c1398 <__cxa_atexit@plt+0x1b504c> │ │ │ │ + ldr r7, [pc, #116] @ 1c13b8 <__cxa_atexit@plt+0x1b506c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #112] @ 1c13bc <__cxa_atexit@plt+0x1b5070> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r6, #8 │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c45c8 <__cxa_atexit@plt+0x1b827c> │ │ │ │ + ldr r7, [pc, #36] @ 1c13b4 <__cxa_atexit@plt+0x1b5068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - tsteq r4, r4, asr #27 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + tsteq r4, ip, asr #31 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c1414 <__cxa_atexit@plt+0x1b50c8> │ │ │ │ + ldr r2, [pc, #60] @ 1c1420 <__cxa_atexit@plt+0x1b50d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #56] @ 1c1424 <__cxa_atexit@plt+0x1b50d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r7, #0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01141d94 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #100] @ 1c465c <__cxa_atexit@plt+0x1b8310> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c1460 <__cxa_atexit@plt+0x1b5114> │ │ │ │ + ldr r3, [pc, #40] @ 1c1478 <__cxa_atexit@plt+0x1b512c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c147c <__cxa_atexit@plt+0x1b5130> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c464c <__cxa_atexit@plt+0x1b8300> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1c4638 <__cxa_atexit@plt+0x1b82ec> │ │ │ │ - ldr r3, [pc, #68] @ 1c4660 <__cxa_atexit@plt+0x1b8314> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125c008 │ │ │ │ + @ instruction: 0x01144ef8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c150c <__cxa_atexit@plt+0x1b51c0> │ │ │ │ + ldr r3, [pc, #148] @ 1c1534 <__cxa_atexit@plt+0x1b51e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c14f0 <__cxa_atexit@plt+0x1b51a4> │ │ │ │ + ldr r3, [pc, #128] @ 1c1538 <__cxa_atexit@plt+0x1b51ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c151c <__cxa_atexit@plt+0x1b51d0> │ │ │ │ + ldr r2, [pc, #96] @ 1c153c <__cxa_atexit@plt+0x1b51f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c4644 <__cxa_atexit@plt+0x1b82f8> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, #0 │ │ │ │ + beq 1c1500 <__cxa_atexit@plt+0x1b51b4> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c4664 <__cxa_atexit@plt+0x1b8318> │ │ │ │ + ldr r7, [pc, #48] @ 1c1544 <__cxa_atexit@plt+0x1b51f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - tsteq r4, r8, lsr #26 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1c1540 <__cxa_atexit@plt+0x1b51f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c46b0 <__cxa_atexit@plt+0x1b8364> │ │ │ │ - lsr r3, r8, #31 │ │ │ │ - bic r2, r3, r7, lsr #31 │ │ │ │ - cmp r8, #0 │ │ │ │ - orrgt r2, r3, r7, lsr #31 │ │ │ │ - rsb r3, r2, #0 │ │ │ │ - and r7, r7, r3 │ │ │ │ - add r7, r7, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01141cb8 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #136] @ 1c475c <__cxa_atexit@plt+0x1b8410> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c474c <__cxa_atexit@plt+0x1b8400> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1c4714 <__cxa_atexit@plt+0x1b83c8> │ │ │ │ - ldr r3, [pc, #104] @ 1c4760 <__cxa_atexit@plt+0x1b8414> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + smlawbeq r5, r4, pc, fp @ │ │ │ │ + @ instruction: 0xffffcad0 │ │ │ │ + tsteq r4, r0, lsl #18 │ │ │ │ + tsteq r4, r0, asr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #76] @ 1c15b0 <__cxa_atexit@plt+0x1b5264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c15a0 <__cxa_atexit@plt+0x1b5254> │ │ │ │ + ldr r3, [pc, #56] @ 1c15b4 <__cxa_atexit@plt+0x1b5268> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4744 <__cxa_atexit@plt+0x1b83f8> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - lsr r1, r3, #31 │ │ │ │ - bic r0, r1, r2, lsr #31 │ │ │ │ - cmp r3, #0 │ │ │ │ - orrgt r0, r1, r2, lsr #31 │ │ │ │ - rsb r3, r0, #0 │ │ │ │ - and r3, r2, r3 │ │ │ │ - add r7, r3, r7 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c1590 <__cxa_atexit@plt+0x1b5244> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c4764 <__cxa_atexit@plt+0x1b8418> │ │ │ │ + ldr r7, [pc, #16] @ 1c15b8 <__cxa_atexit@plt+0x1b526c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - tsteq r4, r8, lsr #24 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - lsr r2, r3, #31 │ │ │ │ - bic sl, r2, r7, lsr #31 │ │ │ │ - cmp r3, #0 │ │ │ │ - orrgt sl, r2, r7, lsr #31 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 1171114 <__cxa_atexit@plt+0x1164dc8> │ │ │ │ - rsb r3, sl, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c47dc <__cxa_atexit@plt+0x1b8490> │ │ │ │ - mvn r2, r7, lsr #31 │ │ │ │ - lsr r0, r7, #31 │ │ │ │ - and r2, r2, r8, lsr #31 │ │ │ │ - cmp r8, #0 │ │ │ │ - orrgt r2, r2, r0 │ │ │ │ - rsb r2, r2, #0 │ │ │ │ - and r7, r7, r2 │ │ │ │ - add r2, r1, r9 │ │ │ │ - add r7, r2, r7 │ │ │ │ - add r7, r7, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - add r7, r3, r9 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c481c <__cxa_atexit@plt+0x1b84d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c4820 <__cxa_atexit@plt+0x1b84d4> │ │ │ │ + ldrdeq fp, [r5, -r8]! │ │ │ │ + @ instruction: 0xffffca30 │ │ │ │ + tsteq r4, ip, ror r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c1640 <__cxa_atexit@plt+0x1b52f4> │ │ │ │ + ldr r7, [pc, #116] @ 1c1650 <__cxa_atexit@plt+0x1b5304> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c4824 <__cxa_atexit@plt+0x1b84d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1c1624 <__cxa_atexit@plt+0x1b52d8> │ │ │ │ + ldr r1, [pc, #100] @ 1c1654 <__cxa_atexit@plt+0x1b5308> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1634 <__cxa_atexit@plt+0x1b52e8> │ │ │ │ + ldr r7, [pc, #72] @ 1c1658 <__cxa_atexit@plt+0x1b530c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ - tsteq r4, r4, lsr fp │ │ │ │ - tsteq r4, ip, lsr #22 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1c4884 <__cxa_atexit@plt+0x1b8538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c487c <__cxa_atexit@plt+0x1b8530> │ │ │ │ - ldr r3, [pc, #44] @ 1c4888 <__cxa_atexit@plt+0x1b853c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #36] @ 1c488c <__cxa_atexit@plt+0x1b8540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #24] @ 1c4890 <__cxa_atexit@plt+0x1b8544> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01141af4 │ │ │ │ - tsteq r4, r4, ror #21 │ │ │ │ - tsteq r4, r0, asr #21 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c48c8 <__cxa_atexit@plt+0x1b857c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c48cc <__cxa_atexit@plt+0x1b8580> │ │ │ │ + ldr r7, [pc, #20] @ 1c165c <__cxa_atexit@plt+0x1b5310> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c48d0 <__cxa_atexit@plt+0x1b8584> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r8, lsr #21 │ │ │ │ - @ instruction: 0x01141a98 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 1c4924 <__cxa_atexit@plt+0x1b85d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c491c <__cxa_atexit@plt+0x1b85d0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mla r7, r0, r1, r7 │ │ │ │ - mla r7, r2, r3, r7 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mla r7, r1, r2, r7 │ │ │ │ - mla r7, r0, r3, r7 │ │ │ │ - bx ip │ │ │ │ - tsteq r4, r0, lsl #20 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq ip, [r5, -ip]! @ │ │ │ │ + tsteq r4, r0, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c4988 <__cxa_atexit@plt+0x1b863c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 1c498c <__cxa_atexit@plt+0x1b8640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 1c4990 <__cxa_atexit@plt+0x1b8644> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r8, ror #19 │ │ │ │ - @ instruction: 0x011419d8 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 1c49d8 <__cxa_atexit@plt+0x1b868c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 1c16b4 <__cxa_atexit@plt+0x1b5368> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c49d0 <__cxa_atexit@plt+0x1b8684> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mla r7, r2, r3, r7 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c16ac <__cxa_atexit@plt+0x1b5360> │ │ │ │ + ldr r7, [pc, #32] @ 1c16b8 <__cxa_atexit@plt+0x1b536c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0125c074 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ + ldr r3, [pc, #32] @ 1c16ec <__cxa_atexit@plt+0x1b53a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mla r7, r2, r3, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0125c040 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c4a58 <__cxa_atexit@plt+0x1b870c> │ │ │ │ - ldr r7, [pc, #52] @ 1c4a6c <__cxa_atexit@plt+0x1b8720> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c179c <__cxa_atexit@plt+0x1b5450> │ │ │ │ + ldr r7, [pc, #156] @ 1c17ac <__cxa_atexit@plt+0x1b5460> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c4a4c <__cxa_atexit@plt+0x1b8700> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1c4a80 <__cxa_atexit@plt+0x1b8734> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1c1758 <__cxa_atexit@plt+0x1b540c> │ │ │ │ + ldr r1, [pc, #140] @ 1c17b0 <__cxa_atexit@plt+0x1b5464> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1768 <__cxa_atexit@plt+0x1b541c> │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 1c1774 <__cxa_atexit@plt+0x1b5428> │ │ │ │ + ldr r7, [pc, #108] @ 1c17b8 <__cxa_atexit@plt+0x1b546c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c4a70 <__cxa_atexit@plt+0x1b8724> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r4, lsr r9 │ │ │ │ - tsteq r4, r0, lsl #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #160] @ 1c4b2c <__cxa_atexit@plt+0x1b87e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c4b04 <__cxa_atexit@plt+0x1b87b8> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c4acc <__cxa_atexit@plt+0x1b8780> │ │ │ │ - ldr r3, [pc, #128] @ 1c4b30 <__cxa_atexit@plt+0x1b87e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4afc <__cxa_atexit@plt+0x1b87b0> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c4b14 <__cxa_atexit@plt+0x1b87c8> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r2, [pc, #80] @ 1c4b38 <__cxa_atexit@plt+0x1b87ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bne 1c178c <__cxa_atexit@plt+0x1b5440> │ │ │ │ + ldr r7, [pc, #48] @ 1c17b4 <__cxa_atexit@plt+0x1b5468> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 1c17c0 <__cxa_atexit@plt+0x1b5474> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c4b34 <__cxa_atexit@plt+0x1b87e8> │ │ │ │ + ldr r7, [pc, #24] @ 1c17bc <__cxa_atexit@plt+0x1b5470> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff53c │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ - smlawteq r5, r4, r8, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c4b70 <__cxa_atexit@plt+0x1b8824> │ │ │ │ - ldr r2, [pc, #40] @ 1c4b88 <__cxa_atexit@plt+0x1b883c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c4b8c <__cxa_atexit@plt+0x1b8840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125884c │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x0125bf94 │ │ │ │ + ldrdeq fp, [r5, -r0]! │ │ │ │ + tsteq r4, r8, asr #23 │ │ │ │ + smlawbeq r5, ip, pc, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c4bf0 <__cxa_atexit@plt+0x1b88a4> │ │ │ │ - ldr r2, [pc, #76] @ 1c4bfc <__cxa_atexit@plt+0x1b88b0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ 1c1840 <__cxa_atexit@plt+0x1b54f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 1c4c00 <__cxa_atexit@plt+0x1b88b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4be8 <__cxa_atexit@plt+0x1b889c> │ │ │ │ - ldr r3, [pc, #44] @ 1c4c04 <__cxa_atexit@plt+0x1b88b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c1810 <__cxa_atexit@plt+0x1b54c4> │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 1c1818 <__cxa_atexit@plt+0x1b54cc> │ │ │ │ + ldr r7, [pc, #68] @ 1c1848 <__cxa_atexit@plt+0x1b54fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 1c1830 <__cxa_atexit@plt+0x1b54e4> │ │ │ │ + ldr r7, [pc, #28] @ 1c1844 <__cxa_atexit@plt+0x1b54f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x012587b4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c4c28 <__cxa_atexit@plt+0x1b88dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c184c <__cxa_atexit@plt+0x1b5500> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq fp, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125bf18 │ │ │ │ + @ instruction: 0x0125bee8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c4c60 <__cxa_atexit@plt+0x1b8914> │ │ │ │ - ldr r2, [pc, #40] @ 1c4c78 <__cxa_atexit@plt+0x1b892c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1c1880 <__cxa_atexit@plt+0x1b5534> │ │ │ │ + ldr r7, [pc, #56] @ 1c18ac <__cxa_atexit@plt+0x1b5560> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c4c7c <__cxa_atexit@plt+0x1b8930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125875c │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 1c1898 <__cxa_atexit@plt+0x1b554c> │ │ │ │ + ldr r7, [pc, #24] @ 1c18a8 <__cxa_atexit@plt+0x1b555c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1c18b0 <__cxa_atexit@plt+0x1b5564> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r5, r8, lr, fp │ │ │ │ + @ instruction: 0x0125bea8 │ │ │ │ + smlawbeq r5, r0, lr, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c4d24 <__cxa_atexit@plt+0x1b89d8> │ │ │ │ - ldr lr, [pc, #164] @ 1c4d44 <__cxa_atexit@plt+0x1b89f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #152] @ 1c4d48 <__cxa_atexit@plt+0x1b89fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4d18 <__cxa_atexit@plt+0x1b89cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1c4d30 <__cxa_atexit@plt+0x1b89e4> │ │ │ │ - ldr r3, [pc, #108] @ 1c4d4c <__cxa_atexit@plt+0x1b8a00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 1c4d50 <__cxa_atexit@plt+0x1b8a04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - sub r7, r2, #14 │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 1c1948 <__cxa_atexit@plt+0x1b55fc> │ │ │ │ + ldr r7, [pc, #132] @ 1c1958 <__cxa_atexit@plt+0x1b560c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 1c191c <__cxa_atexit@plt+0x1b55d0> │ │ │ │ + ldr r1, [pc, #116] @ 1c195c <__cxa_atexit@plt+0x1b5610> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c192c <__cxa_atexit@plt+0x1b55e0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 1c1938 <__cxa_atexit@plt+0x1b55ec> │ │ │ │ + ldr r7, [pc, #76] @ 1c1960 <__cxa_atexit@plt+0x1b5614> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ 1c1968 <__cxa_atexit@plt+0x1b561c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - smlawteq r5, r0, r6, r8 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01258938 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #20] @ 1c1964 <__cxa_atexit@plt+0x1b5618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x0125ba78 │ │ │ │ + tsteq r4, r0, lsr #20 │ │ │ │ + @ instruction: 0x0125ba50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c4dac <__cxa_atexit@plt+0x1b8a60> │ │ │ │ - ldr r2, [pc, #64] @ 1c4db8 <__cxa_atexit@plt+0x1b8a6c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 1c19d0 <__cxa_atexit@plt+0x1b5684> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 1c4dbc <__cxa_atexit@plt+0x1b8a70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #14 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c19b8 <__cxa_atexit@plt+0x1b566c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 1c19c0 <__cxa_atexit@plt+0x1b5674> │ │ │ │ + ldr r7, [pc, #36] @ 1c19d4 <__cxa_atexit@plt+0x1b5688> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x012588a0 │ │ │ │ - @ instruction: 0x011415b0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c4e08 <__cxa_atexit@plt+0x1b8abc> │ │ │ │ - ldr r7, [pc, #52] @ 1c4e1c <__cxa_atexit@plt+0x1b8ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c4dfc <__cxa_atexit@plt+0x1b8ab0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1c4e30 <__cxa_atexit@plt+0x1b8ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c4e20 <__cxa_atexit@plt+0x1b8ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 1c19d8 <__cxa_atexit@plt+0x1b568c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, ip, lsl #11 │ │ │ │ - tsteq r4, r0, asr r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #196] @ 1c4f00 <__cxa_atexit@plt+0x1b8bb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c4ed8 <__cxa_atexit@plt+0x1b8b8c> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c4e7c <__cxa_atexit@plt+0x1b8b30> │ │ │ │ - ldr r3, [pc, #164] @ 1c4f04 <__cxa_atexit@plt+0x1b8bb8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrdeq fp, [r5, -ip]! │ │ │ │ + smlawteq r5, r8, r9, fp │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 1c1a18 <__cxa_atexit@plt+0x1b56cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #40] @ 1c1a1c <__cxa_atexit@plt+0x1b56d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125b9a0 │ │ │ │ + @ instruction: 0x0125b99c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1aa8 <__cxa_atexit@plt+0x1b575c> │ │ │ │ + ldr r3, [pc, #120] @ 1c1ab8 <__cxa_atexit@plt+0x1b576c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4ed0 <__cxa_atexit@plt+0x1b8b84> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c4ee8 <__cxa_atexit@plt+0x1b8b9c> │ │ │ │ - ldr r7, [pc, #120] @ 1c4f0c <__cxa_atexit@plt+0x1b8bc0> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 1c1a8c <__cxa_atexit@plt+0x1b5740> │ │ │ │ + ldr r7, [pc, #96] @ 1c1abc <__cxa_atexit@plt+0x1b5770> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #96] @ 1c4f10 <__cxa_atexit@plt+0x1b8bc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, r8} │ │ │ │ - add r2, r6, #24 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1a9c <__cxa_atexit@plt+0x1b5750> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcs r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c4f08 <__cxa_atexit@plt+0x1b8bbc> │ │ │ │ + ldr r7, [pc, #16] @ 1c1ac0 <__cxa_atexit@plt+0x1b5774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - @ instruction: 0x0114149c │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - smlawteq r5, r8, r5, r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + tsteq r4, r4, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c4f74 <__cxa_atexit@plt+0x1b8c28> │ │ │ │ - ldr r2, [pc, #84] @ 1c4f8c <__cxa_atexit@plt+0x1b8c40> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 1c1b20 <__cxa_atexit@plt+0x1b57d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ 1c4f90 <__cxa_atexit@plt+0x1b8c44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 1c4f94 <__cxa_atexit@plt+0x1b8c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0x01258524 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x011413d8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c4fe0 <__cxa_atexit@plt+0x1b8c94> │ │ │ │ - ldr r7, [pc, #52] @ 1c4ff4 <__cxa_atexit@plt+0x1b8ca8> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c1b14 <__cxa_atexit@plt+0x1b57c8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r2, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #8 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c1bec <__cxa_atexit@plt+0x1b58a0> │ │ │ │ + ldr r7, [pc, #132] @ 1c1bfc <__cxa_atexit@plt+0x1b58b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c4fd4 <__cxa_atexit@plt+0x1b8c88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1c5008 <__cxa_atexit@plt+0x1b8cbc> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 1c1bc0 <__cxa_atexit@plt+0x1b5874> │ │ │ │ + ldr r1, [pc, #116] @ 1c1c00 <__cxa_atexit@plt+0x1b58b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1bd0 <__cxa_atexit@plt+0x1b5884> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bcs 1c1bdc <__cxa_atexit@plt+0x1b5890> │ │ │ │ + ldr r7, [pc, #76] @ 1c1c04 <__cxa_atexit@plt+0x1b58b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c4ff8 <__cxa_atexit@plt+0x1b8cac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1c1c0c <__cxa_atexit@plt+0x1b58c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c1c08 <__cxa_atexit@plt+0x1b58bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011413d0 │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrdeq fp, [r5, -r4]! │ │ │ │ + tsteq r4, r4, lsl #15 │ │ │ │ + @ instruction: 0x0125b7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #184] @ 1c50cc <__cxa_atexit@plt+0x1b8d80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c50a4 <__cxa_atexit@plt+0x1b8d58> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c5054 <__cxa_atexit@plt+0x1b8d08> │ │ │ │ - ldr r3, [pc, #152] @ 1c50d0 <__cxa_atexit@plt+0x1b8d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c509c <__cxa_atexit@plt+0x1b8d50> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c50b4 <__cxa_atexit@plt+0x1b8d68> │ │ │ │ - ldr r7, [pc, #108] @ 1c50d8 <__cxa_atexit@plt+0x1b8d8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 1c50dc <__cxa_atexit@plt+0x1b8d90> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 1c1c74 <__cxa_atexit@plt+0x1b5928> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c1c5c <__cxa_atexit@plt+0x1b5910> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bcs 1c1c64 <__cxa_atexit@plt+0x1b5918> │ │ │ │ + ldr r7, [pc, #36] @ 1c1c78 <__cxa_atexit@plt+0x1b592c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1c1c7c <__cxa_atexit@plt+0x1b5930> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x0125b738 │ │ │ │ + @ instruction: 0x0125b724 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 1c1cbc <__cxa_atexit@plt+0x1b5970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - mov lr, #0 │ │ │ │ + ldr r3, [pc, #40] @ 1c1cc0 <__cxa_atexit@plt+0x1b5974> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addlt r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq fp, [r5, -ip]! │ │ │ │ + strdeq fp, [r5, -r8]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c1d48 <__cxa_atexit@plt+0x1b59fc> │ │ │ │ + ldr r7, [pc, #116] @ 1c1d58 <__cxa_atexit@plt+0x1b5a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 1c1d2c <__cxa_atexit@plt+0x1b59e0> │ │ │ │ + ldr r1, [pc, #100] @ 1c1d5c <__cxa_atexit@plt+0x1b5a10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1d3c <__cxa_atexit@plt+0x1b59f0> │ │ │ │ + ldr r7, [pc, #72] @ 1c1d60 <__cxa_atexit@plt+0x1b5a14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c50d4 <__cxa_atexit@plt+0x1b8d88> │ │ │ │ + ldr r7, [pc, #20] @ 1c1d64 <__cxa_atexit@plt+0x1b5a18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffefb4 │ │ │ │ - @ instruction: 0x011412d0 │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ - @ instruction: 0x01258404 │ │ │ │ + strdeq fp, [r5, -r4]! │ │ │ │ + tsteq r4, ip, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c512c <__cxa_atexit@plt+0x1b8de0> │ │ │ │ - ldr r2, [pc, #64] @ 1c5144 <__cxa_atexit@plt+0x1b8df8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ 1c1dbc <__cxa_atexit@plt+0x1b5a70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #60] @ 1c5148 <__cxa_atexit@plt+0x1b8dfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c1db4 <__cxa_atexit@plt+0x1b5a68> │ │ │ │ + ldr r7, [pc, #32] @ 1c1dc0 <__cxa_atexit@plt+0x1b5a74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addcc r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0125b96c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1c1df4 <__cxa_atexit@plt+0x1b5aa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c514c <__cxa_atexit@plt+0x1b8e00> │ │ │ │ + @ instruction: 0x0125b938 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1e80 <__cxa_atexit@plt+0x1b5b34> │ │ │ │ + ldr r3, [pc, #120] @ 1c1e90 <__cxa_atexit@plt+0x1b5b44> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - tsteq r4, r0, lsr #5 │ │ │ │ - @ instruction: 0x0125836c │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 1c1e64 <__cxa_atexit@plt+0x1b5b18> │ │ │ │ + ldr r7, [pc, #96] @ 1c1e94 <__cxa_atexit@plt+0x1b5b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c51b0 <__cxa_atexit@plt+0x1b8e64> │ │ │ │ - ldr r2, [pc, #76] @ 1c51bc <__cxa_atexit@plt+0x1b8e70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 1c51c0 <__cxa_atexit@plt+0x1b8e74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c51a8 <__cxa_atexit@plt+0x1b8e5c> │ │ │ │ - ldr r3, [pc, #44] @ 1c51c4 <__cxa_atexit@plt+0x1b8e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1c1e74 <__cxa_atexit@plt+0x1b5b28> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldrcc r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq r8, [r5, -r4]! │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #16] @ 1c1e98 <__cxa_atexit@plt+0x1b5b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x011444f8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c51e8 <__cxa_atexit@plt+0x1b8e9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ 1c1ef8 <__cxa_atexit@plt+0x1b5bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b ea9158 <__cxa_atexit@plt+0xe9ce0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c5220 <__cxa_atexit@plt+0x1b8ed4> │ │ │ │ - ldr r2, [pc, #40] @ 1c5238 <__cxa_atexit@plt+0x1b8eec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c1eec <__cxa_atexit@plt+0x1b5ba0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #12 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c523c <__cxa_atexit@plt+0x1b8ef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0x0125819c │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r4, r0, lsr r1 │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r2, #12 │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c5288 <__cxa_atexit@plt+0x1b8f3c> │ │ │ │ - ldr r7, [pc, #52] @ 1c529c <__cxa_atexit@plt+0x1b8f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1fd8 <__cxa_atexit@plt+0x1b5c8c> │ │ │ │ + ldr r3, [pc, #164] @ 1c1ff8 <__cxa_atexit@plt+0x1b5cac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1c527c <__cxa_atexit@plt+0x1b8f30> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1c52b0 <__cxa_atexit@plt+0x1b8f64> │ │ │ │ + beq 1c1fb8 <__cxa_atexit@plt+0x1b5c6c> │ │ │ │ + ldr r7, [pc, #140] @ 1c1ffc <__cxa_atexit@plt+0x1b5cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c1fe8 <__cxa_atexit@plt+0x1b5c9c> │ │ │ │ + ldr r3, [pc, #100] @ 1c2000 <__cxa_atexit@plt+0x1b5cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c1fc8 <__cxa_atexit@plt+0x1b5c7c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c52a0 <__cxa_atexit@plt+0x1b8f54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1c2008 <__cxa_atexit@plt+0x1b5cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r0, lsr r1 │ │ │ │ - ldrsbeq r1, [r4, -r0] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #220] @ 1c5398 <__cxa_atexit@plt+0x1b904c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c5370 <__cxa_atexit@plt+0x1b9024> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c52fc <__cxa_atexit@plt+0x1b8fb0> │ │ │ │ - ldr r3, [pc, #188] @ 1c539c <__cxa_atexit@plt+0x1b9050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c5368 <__cxa_atexit@plt+0x1b901c> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c5380 <__cxa_atexit@plt+0x1b9034> │ │ │ │ - ldr r7, [pc, #144] @ 1c53a4 <__cxa_atexit@plt+0x1b9058> │ │ │ │ + ldr r7, [pc, #20] @ 1c2004 <__cxa_atexit@plt+0x1b5cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #132] @ 1c53a8 <__cxa_atexit@plt+0x1b905c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #27 │ │ │ │ - ldr r8, [pc, #108] @ 1c53ac <__cxa_atexit@plt+0x1b9060> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r2, r6, r8} │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xffffbf18 │ │ │ │ + tsteq r4, ip, lsr #28 │ │ │ │ + @ instruction: 0x011443d8 │ │ │ │ + @ instruction: 0x01144398 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #96] @ 1c2088 <__cxa_atexit@plt+0x1b5d3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c2078 <__cxa_atexit@plt+0x1b5d2c> │ │ │ │ + ldr r3, [pc, #64] @ 1c208c <__cxa_atexit@plt+0x1b5d40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c2068 <__cxa_atexit@plt+0x1b5d1c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c53a0 <__cxa_atexit@plt+0x1b9054> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1c2090 <__cxa_atexit@plt+0x1b5d44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffed0c │ │ │ │ - tsteq r4, r4 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x01258158 │ │ │ │ - @ instruction: 0x01258138 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffbe68 │ │ │ │ + @ instruction: 0x01143d9c │ │ │ │ + tsteq r4, r0, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c541c <__cxa_atexit@plt+0x1b90d0> │ │ │ │ - ldr r2, [pc, #96] @ 1c5434 <__cxa_atexit@plt+0x1b90e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 1c5438 <__cxa_atexit@plt+0x1b90ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r8, [pc, #68] @ 1c543c <__cxa_atexit@plt+0x1b90f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r8} │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c5440 <__cxa_atexit@plt+0x1b90f4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ 1c2104 <__cxa_atexit@plt+0x1b5db8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x01258098 │ │ │ │ - smlawbeq r5, r0, r0, r8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - tsteq r4, ip, lsr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c548c <__cxa_atexit@plt+0x1b9140> │ │ │ │ - ldr r7, [pc, #52] @ 1c54a0 <__cxa_atexit@plt+0x1b9154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c20f4 <__cxa_atexit@plt+0x1b5da8> │ │ │ │ + ldr r3, [pc, #64] @ 1c2108 <__cxa_atexit@plt+0x1b5dbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c5480 <__cxa_atexit@plt+0x1b9134> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1c54b4 <__cxa_atexit@plt+0x1b9168> │ │ │ │ + beq 1c20e4 <__cxa_atexit@plt+0x1b5d98> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c54a4 <__cxa_atexit@plt+0x1b9158> │ │ │ │ + ldr r7, [pc, #16] @ 1c210c <__cxa_atexit@plt+0x1b5dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r4, r8, asr #30 │ │ │ │ - tsteq r4, ip, asr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xffffbdec │ │ │ │ + tsteq r4, r0, lsr #26 │ │ │ │ + @ instruction: 0x01144294 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1c2134 <__cxa_atexit@plt+0x1b5de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #184] @ 1c5578 <__cxa_atexit@plt+0x1b922c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-36 @ 0xffffffdc │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c5550 <__cxa_atexit@plt+0x1b9204> │ │ │ │ - and r3, r8, #3 │ │ │ │ + b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1c5500 <__cxa_atexit@plt+0x1b91b4> │ │ │ │ - ldr r3, [pc, #152] @ 1c557c <__cxa_atexit@plt+0x1b9230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c5548 <__cxa_atexit@plt+0x1b91fc> │ │ │ │ - b 1c3ff0 <__cxa_atexit@plt+0x1b7ca4> │ │ │ │ + bne 1c217c <__cxa_atexit@plt+0x1b5e30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1c5560 <__cxa_atexit@plt+0x1b9214> │ │ │ │ - ldr r7, [pc, #108] @ 1c5584 <__cxa_atexit@plt+0x1b9238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 1c5588 <__cxa_atexit@plt+0x1b923c> │ │ │ │ + bcc 1c2190 <__cxa_atexit@plt+0x1b5e44> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #56] @ 1c21a4 <__cxa_atexit@plt+0x1b5e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - sub r7, r3, #11 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 1c21a0 <__cxa_atexit@plt+0x1b5e54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0125b248 │ │ │ │ + @ instruction: 0x0125b2ec │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c21e0 <__cxa_atexit@plt+0x1b5e94> │ │ │ │ + ldr r3, [pc, #40] @ 1c21f8 <__cxa_atexit@plt+0x1b5eac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c5580 <__cxa_atexit@plt+0x1b9234> │ │ │ │ + ldr r7, [pc, #20] @ 1c21fc <__cxa_atexit@plt+0x1b5eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffeb08 │ │ │ │ - tsteq r4, r4, lsr #28 │ │ │ │ - @ instruction: 0x01140eb0 │ │ │ │ - @ instruction: 0x01257f58 │ │ │ │ + @ instruction: 0x0125b21c │ │ │ │ + @ instruction: 0x011441d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c55d8 <__cxa_atexit@plt+0x1b928c> │ │ │ │ - ldr r2, [pc, #64] @ 1c55f0 <__cxa_atexit@plt+0x1b92a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #60] @ 1c55f4 <__cxa_atexit@plt+0x1b92a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c2230 <__cxa_atexit@plt+0x1b5ee4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1c2238 <__cxa_atexit@plt+0x1b5eec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c55f8 <__cxa_atexit@plt+0x1b92ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149abc <__cxa_atexit@plt+0x113d770> │ │ │ │ - tsteq r4, r8, lsl lr │ │ │ │ - smlawteq r5, r0, lr, r7 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0x0125b150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c5680 <__cxa_atexit@plt+0x1b9334> │ │ │ │ - ldr r7, [pc, #116] @ 1c5690 <__cxa_atexit@plt+0x1b9344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c5658 <__cxa_atexit@plt+0x1b930c> │ │ │ │ - ldr r2, [pc, #100] @ 1c5694 <__cxa_atexit@plt+0x1b9348> │ │ │ │ + bhi 1c22ac <__cxa_atexit@plt+0x1b5f60> │ │ │ │ + ldr r2, [pc, #92] @ 1c22b4 <__cxa_atexit@plt+0x1b5f68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 1c22b8 <__cxa_atexit@plt+0x1b5f6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1c5668 <__cxa_atexit@plt+0x1b931c> │ │ │ │ + beq 1c2290 <__cxa_atexit@plt+0x1b5f44> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1c5670 <__cxa_atexit@plt+0x1b9324> │ │ │ │ + bne 1c2298 <__cxa_atexit@plt+0x1b5f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1c5674 <__cxa_atexit@plt+0x1b9328> │ │ │ │ + b 1c229c <__cxa_atexit@plt+0x1b5f50> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c5698 <__cxa_atexit@plt+0x1b934c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r4, ip, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 1c56ec <__cxa_atexit@plt+0x1b93a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1c56d0 <__cxa_atexit@plt+0x1b9384> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1c56d8 <__cxa_atexit@plt+0x1b938c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 1c56dc <__cxa_atexit@plt+0x1b9390> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x0125b10c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 1c5608 <__cxa_atexit@plt+0x1b92bc> │ │ │ │ - @ instruction: 0x01140cbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c5754 <__cxa_atexit@plt+0x1b9408> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 1c5758 <__cxa_atexit@plt+0x1b940c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 1d3490 <__cxa_atexit@plt+0x1c7144> │ │ │ │ - ldrdeq r7, [r5, -r8]! │ │ │ │ - @ instruction: 0x01257c3c │ │ │ │ - tsteq r4, r8, lsl #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c579c <__cxa_atexit@plt+0x1b9450> │ │ │ │ - ldr r3, [pc, #40] @ 1c57ac <__cxa_atexit@plt+0x1b9460> │ │ │ │ + bcc 1c234c <__cxa_atexit@plt+0x1b6000> │ │ │ │ + ldr r3, [pc, #88] @ 1c2364 <__cxa_atexit@plt+0x1b6018> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c57b0 <__cxa_atexit@plt+0x1b9464> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - rscseq r7, fp, r2, lsl #1 │ │ │ │ - tsteq r4, ip, lsr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c57f0 <__cxa_atexit@plt+0x1b94a4> │ │ │ │ - ldr r2, [pc, #40] @ 1c5808 <__cxa_atexit@plt+0x1b94bc> │ │ │ │ + ldr r2, [pc, #84] @ 1c2368 <__cxa_atexit@plt+0x1b601c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - ldr r7, [pc, #20] @ 1c580c <__cxa_atexit@plt+0x1b94c0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #72] @ 1c236c <__cxa_atexit@plt+0x1b6020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c2370 <__cxa_atexit@plt+0x1b6024> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ - @ instruction: 0x01140bdc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + smlawteq r5, ip, r0, fp │ │ │ │ + tsteq r4, r0, ror r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c23e4 <__cxa_atexit@plt+0x1b6098> │ │ │ │ + ldr r7, [pc, #112] @ 1c2408 <__cxa_atexit@plt+0x1b60bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 1c240c <__cxa_atexit@plt+0x1b60c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c58bc <__cxa_atexit@plt+0x1b9570> │ │ │ │ - ldr r3, [pc, #184] @ 1c58ec <__cxa_atexit@plt+0x1b95a0> │ │ │ │ + bhi 1c23f8 <__cxa_atexit@plt+0x1b60ac> │ │ │ │ + ldr r3, [pc, #80] @ 1c2410 <__cxa_atexit@plt+0x1b60c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c589c <__cxa_atexit@plt+0x1b9550> │ │ │ │ - ldr r2, [pc, #164] @ 1c58f0 <__cxa_atexit@plt+0x1b95a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1c58ac <__cxa_atexit@plt+0x1b9560> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1c58cc <__cxa_atexit@plt+0x1b9580> │ │ │ │ - ldr r7, [pc, #124] @ 1c58fc <__cxa_atexit@plt+0x1b95b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + beq 1c23d4 <__cxa_atexit@plt+0x1b6088> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1c58f8 <__cxa_atexit@plt+0x1b95ac> │ │ │ │ + ldr r7, [pc, #44] @ 1c2418 <__cxa_atexit@plt+0x1b60cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1c58f4 <__cxa_atexit@plt+0x1b95a8> │ │ │ │ + ldr r7, [pc, #20] @ 1c2414 <__cxa_atexit@plt+0x1b60c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ - tsteq r4, ip, lsr fp │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x01140af0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0125b09c │ │ │ │ + @ instruction: 0xffffbbec │ │ │ │ + tsteq r4, r4, lsr #20 │ │ │ │ + @ instruction: 0x01143fdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 1c5990 <__cxa_atexit@plt+0x1b9644> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c24a8 <__cxa_atexit@plt+0x1b615c> │ │ │ │ + ldr r7, [pc, #112] @ 1c24cc <__cxa_atexit@plt+0x1b6180> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 1c24d0 <__cxa_atexit@plt+0x1b6184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c24bc <__cxa_atexit@plt+0x1b6170> │ │ │ │ + ldr r3, [pc, #80] @ 1c24d4 <__cxa_atexit@plt+0x1b6188> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c5964 <__cxa_atexit@plt+0x1b9618> │ │ │ │ - ldr r9, [r5], #4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1c5974 <__cxa_atexit@plt+0x1b9628> │ │ │ │ - ldr r7, [pc, #76] @ 1c5998 <__cxa_atexit@plt+0x1b964c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + beq 1c2498 <__cxa_atexit@plt+0x1b614c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c5994 <__cxa_atexit@plt+0x1b9648> │ │ │ │ + ldr r7, [pc, #44] @ 1c24dc <__cxa_atexit@plt+0x1b6190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c24d8 <__cxa_atexit@plt+0x1b618c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, ip, ror sl │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - tsteq r4, r4, asr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1c59e8 <__cxa_atexit@plt+0x1b969c> │ │ │ │ - ldr r7, [pc, #44] @ 1c5a00 <__cxa_atexit@plt+0x1b96b4> │ │ │ │ + ldrdeq sl, [r5, -r8]! │ │ │ │ + @ instruction: 0xffffbb28 │ │ │ │ + tsteq r4, r0, ror #18 │ │ │ │ + tsteq r4, ip, lsl pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c256c <__cxa_atexit@plt+0x1b6220> │ │ │ │ + ldr r7, [pc, #112] @ 1c2590 <__cxa_atexit@plt+0x1b6244> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ + ldr r2, [pc, #108] @ 1c2594 <__cxa_atexit@plt+0x1b6248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c2580 <__cxa_atexit@plt+0x1b6234> │ │ │ │ + ldr r3, [pc, #80] @ 1c2598 <__cxa_atexit@plt+0x1b624c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c255c <__cxa_atexit@plt+0x1b6210> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - ldr r7, [pc, #20] @ 1c5a04 <__cxa_atexit@plt+0x1b96b8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1c25a0 <__cxa_atexit@plt+0x1b6254> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - tsteq r4, r8, lsl #20 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ - @ instruction: 0x011409d4 │ │ │ │ + ldr r7, [pc, #20] @ 1c259c <__cxa_atexit@plt+0x1b6250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0125af14 │ │ │ │ + @ instruction: 0xffffba64 │ │ │ │ + @ instruction: 0x0114389c │ │ │ │ + tsteq r4, ip, asr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 1c25e8 <__cxa_atexit@plt+0x1b629c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c25e0 <__cxa_atexit@plt+0x1b6294> │ │ │ │ + and r7, r7, #2 │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + ldr r3, [pc, #24] @ 1c25ec <__cxa_atexit@plt+0x1b62a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0125b138 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #2 │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + ldr r3, [pc, #12] @ 1c2614 <__cxa_atexit@plt+0x1b62c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125b104 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c5a50 <__cxa_atexit@plt+0x1b9704> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 1c5a58 <__cxa_atexit@plt+0x1b970c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 1c5a5c <__cxa_atexit@plt+0x1b9710> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #217 @ 0xd9 │ │ │ │ + bhi 1c2648 <__cxa_atexit@plt+0x1b62fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #20] @ 1c2650 <__cxa_atexit@plt+0x1b6304> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1d3490 <__cxa_atexit@plt+0x1c7144> │ │ │ │ + b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01257938 │ │ │ │ - @ instruction: 0x01257930 │ │ │ │ - tsteq r4, r4, lsl #19 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0x0125ae00 │ │ │ │ + tsteq r4, ip, lsl ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c5ae8 <__cxa_atexit@plt+0x1b979c> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c26bc <__cxa_atexit@plt+0x1b6370> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c5af0 <__cxa_atexit@plt+0x1b97a4> │ │ │ │ - ldr r1, [pc, #108] @ 1c5b04 <__cxa_atexit@plt+0x1b97b8> │ │ │ │ + bcc 1c26c4 <__cxa_atexit@plt+0x1b6378> │ │ │ │ + ldr r5, [pc, #84] @ 1c26e0 <__cxa_atexit@plt+0x1b6394> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 1c26e4 <__cxa_atexit@plt+0x1b6398> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 1c26e8 <__cxa_atexit@plt+0x1b639c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 1c5b08 <__cxa_atexit@plt+0x1b97bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 1c5b0c <__cxa_atexit@plt+0x1b97c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 1c5b10 <__cxa_atexit@plt+0x1b97c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c5af8 <__cxa_atexit@plt+0x1b97ac> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrdeq r7, [r5, -r0]! │ │ │ │ - smlawteq r5, r0, r8, r7 │ │ │ │ - @ instruction: 0x012578a4 │ │ │ │ - @ instruction: 0x011408f4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c5bb8 <__cxa_atexit@plt+0x1b986c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c5bc0 <__cxa_atexit@plt+0x1b9874> │ │ │ │ - ldr lr, [pc, #136] @ 1c5bd4 <__cxa_atexit@plt+0x1b9888> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 1c5bd8 <__cxa_atexit@plt+0x1b988c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #96] @ 1c5bdc <__cxa_atexit@plt+0x1b9890> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #88] @ 1c5be0 <__cxa_atexit@plt+0x1b9894> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #80] @ 1c5be4 <__cxa_atexit@plt+0x1b9898> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r2, r3, lr} │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b f30c0c <__cxa_atexit@plt+0xf248c0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c5bc8 <__cxa_atexit@plt+0x1b987c> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0125781c │ │ │ │ - strdeq r7, [r5, -ip]! │ │ │ │ - strdeq r7, [r5, -r4]! │ │ │ │ - ldrdeq r7, [r5, -r8]! │ │ │ │ - tsteq r4, ip, lsl r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c5c64 <__cxa_atexit@plt+0x1b9918> │ │ │ │ - ldr r9, [pc, #96] @ 1c5c74 <__cxa_atexit@plt+0x1b9928> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr lr, [pc, #84] @ 1c5c78 <__cxa_atexit@plt+0x1b992c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 1c5c7c <__cxa_atexit@plt+0x1b9930> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #68] @ 1c5c80 <__cxa_atexit@plt+0x1b9934> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c26cc <__cxa_atexit@plt+0x1b6380> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1c26dc <__cxa_atexit@plt+0x1b6390> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - rscseq r6, fp, r3, ror #23 │ │ │ │ - @ instruction: 0x01257748 │ │ │ │ - @ instruction: 0x01257730 │ │ │ │ - tsteq r4, r4, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ + tsteq r4, r0, lsl #26 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrshteq sl, [fp], #41 @ 0x29 │ │ │ │ + tsteq r4, r8, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1c2710 <__cxa_atexit@plt+0x1b63c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ + tsteq r4, r8, lsr #15 │ │ │ │ + @ instruction: 0x01143cb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1c5d48 <__cxa_atexit@plt+0x1b99fc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1c5d50 <__cxa_atexit@plt+0x1b9a04> │ │ │ │ - ldr r1, [pc, #196] @ 1c5d80 <__cxa_atexit@plt+0x1b9a34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #188] @ 1c5d84 <__cxa_atexit@plt+0x1b9a38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #172] @ 1c5d88 <__cxa_atexit@plt+0x1b9a3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r8, r2, #6 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1c5d6c <__cxa_atexit@plt+0x1b9a20> │ │ │ │ - ldr r9, [pc, #140] @ 1c5d8c <__cxa_atexit@plt+0x1b9a40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r1, r2, ip} │ │ │ │ - ldr sl, [pc, #128] @ 1c5d90 <__cxa_atexit@plt+0x1b9a44> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #16]! │ │ │ │ - ldr r0, [pc, #120] @ 1c5d94 <__cxa_atexit@plt+0x1b9a48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r2, ip, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r2, r6 │ │ │ │ - b 1c5d58 <__cxa_atexit@plt+0x1b9a0c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 1c2780 <__cxa_atexit@plt+0x1b6434> │ │ │ │ + ldr r7, [pc, #104] @ 1c27a4 <__cxa_atexit@plt+0x1b6458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c2794 <__cxa_atexit@plt+0x1b6448> │ │ │ │ + ldr r3, [pc, #84] @ 1c27a8 <__cxa_atexit@plt+0x1b645c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c2770 <__cxa_atexit@plt+0x1b6424> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #40] @ 1c27b0 <__cxa_atexit@plt+0x1b6464> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012576b4 │ │ │ │ - @ instruction: 0x012576a0 │ │ │ │ - @ instruction: 0x01257690 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - ldrshteq r6, [fp], #167 @ 0xa7 │ │ │ │ - @ instruction: 0x0125765c │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - tsteq r4, r4, ror #12 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c5e9c <__cxa_atexit@plt+0x1b9b50> │ │ │ │ - ldr r7, [pc, #264] @ 1c5ed4 <__cxa_atexit@plt+0x1b9b88> │ │ │ │ + ldr r7, [pc, #16] @ 1c27ac <__cxa_atexit@plt+0x1b6460> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - str r7, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - sub r7, r3, #39 @ 0x27 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 1c5e2c <__cxa_atexit@plt+0x1b9ae0> │ │ │ │ - ldr r2, [pc, #232] @ 1c5ed8 <__cxa_atexit@plt+0x1b9b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #228] @ 1c5edc <__cxa_atexit@plt+0x1b9b90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - ldr r2, [pc, #212] @ 1c5ee0 <__cxa_atexit@plt+0x1b9b94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c5ec0 <__cxa_atexit@plt+0x1b9b74> │ │ │ │ - ldr r1, [pc, #164] @ 1c5ee8 <__cxa_atexit@plt+0x1b9b9c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffb7e0 │ │ │ │ + tsteq r4, r4, lsl #13 │ │ │ │ + tsteq r4, r4, asr ip │ │ │ │ + tsteq r4, r8, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c281c <__cxa_atexit@plt+0x1b64d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c2824 <__cxa_atexit@plt+0x1b64d8> │ │ │ │ + ldr r7, [pc, #88] @ 1c2844 <__cxa_atexit@plt+0x1b64f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #84] @ 1c2848 <__cxa_atexit@plt+0x1b64fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #160] @ 1c5eec <__cxa_atexit@plt+0x1b9ba0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #20]! │ │ │ │ - ldr r1, [pc, #152] @ 1c5ef0 <__cxa_atexit@plt+0x1b9ba4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r0, [r6, #-12] │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r1, [r6, #-4] │ │ │ │ - ldr sl, [pc, #132] @ 1c5ef4 <__cxa_atexit@plt+0x1b9ba8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ + ldr r2, [pc, #80] @ 1c284c <__cxa_atexit@plt+0x1b6500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #64] @ 1c5ee4 <__cxa_atexit@plt+0x1b9b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + b 1c282c <__cxa_atexit@plt+0x1b64e0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 1c2840 <__cxa_atexit@plt+0x1b64f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01143b9c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - smlawbeq r5, r8, r5, r7 │ │ │ │ - @ instruction: 0x01257560 │ │ │ │ - tsteq r4, ip, ror r5 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - ldrhteq r6, [fp], #155 @ 0x9b │ │ │ │ - @ instruction: 0x01257520 │ │ │ │ - strdeq r7, [r5, -ip]! │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ + smlalseq sl, fp, r9, r1 │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c5f74 <__cxa_atexit@plt+0x1b9c28> │ │ │ │ - ldr r7, [pc, #104] @ 1c5f84 <__cxa_atexit@plt+0x1b9c38> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c28c4 <__cxa_atexit@plt+0x1b6578> │ │ │ │ + ldr r7, [pc, #112] @ 1c28e8 <__cxa_atexit@plt+0x1b659c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ + ldr r2, [pc, #108] @ 1c28ec <__cxa_atexit@plt+0x1b65a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c28d8 <__cxa_atexit@plt+0x1b658c> │ │ │ │ + ldr r3, [pc, #80] @ 1c28f0 <__cxa_atexit@plt+0x1b65a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c5f58 <__cxa_atexit@plt+0x1b9c0c> │ │ │ │ - ldr r2, [pc, #88] @ 1c5f88 <__cxa_atexit@plt+0x1b9c3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-8]! │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c5f68 <__cxa_atexit@plt+0x1b9c1c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + beq 1c28b4 <__cxa_atexit@plt+0x1b6568> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 1c28f8 <__cxa_atexit@plt+0x1b65ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c5f8c <__cxa_atexit@plt+0x1b9c40> │ │ │ │ + ldr r7, [pc, #20] @ 1c28f4 <__cxa_atexit@plt+0x1b65a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r4, ip, lsr #9 │ │ │ │ - tsteq r4, r8, lsl #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0125abbc │ │ │ │ + @ instruction: 0xffffb70c │ │ │ │ + tsteq r4, r4, asr #10 │ │ │ │ + tsteq r4, r8, lsl fp │ │ │ │ + @ instruction: 0x01143ad8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 1c5fe0 <__cxa_atexit@plt+0x1b9c94> │ │ │ │ + ldr r3, [pc, #60] @ 1c294c <__cxa_atexit@plt+0x1b6600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1c2944 <__cxa_atexit@plt+0x1b65f8> │ │ │ │ + ldr r2, [pc, #40] @ 1c2950 <__cxa_atexit@plt+0x1b6604> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c5fd8 <__cxa_atexit@plt+0x1b9c8c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + beq 1c2944 <__cxa_atexit@plt+0x1b65f8> │ │ │ │ + b 1c29a4 <__cxa_atexit@plt+0x1b6658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r4, r4, lsr r4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ 1c2994 <__cxa_atexit@plt+0x1b6648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c298c <__cxa_atexit@plt+0x1b6640> │ │ │ │ + b 1c29a4 <__cxa_atexit@plt+0x1b6658> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, ip, lsr sl │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ - tsteq r4, ip, lsl #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 1c29cc <__cxa_atexit@plt+0x1b6680> │ │ │ │ + add r5, r3, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + add r5, r3, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1c6060 <__cxa_atexit@plt+0x1b9d14> │ │ │ │ - ldr r7, [pc, #68] @ 1c6074 <__cxa_atexit@plt+0x1b9d28> │ │ │ │ + bhi 1c2a2c <__cxa_atexit@plt+0x1b66e0> │ │ │ │ + ldr r7, [pc, #108] @ 1c2a50 <__cxa_atexit@plt+0x1b6704> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r3, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c2a40 <__cxa_atexit@plt+0x1b66f4> │ │ │ │ + ldr r3, [pc, #84] @ 1c2a54 <__cxa_atexit@plt+0x1b6708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c6054 <__cxa_atexit@plt+0x1b9d08> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ + beq 1c2a1c <__cxa_atexit@plt+0x1b66d0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c6078 <__cxa_atexit@plt+0x1b9d2c> │ │ │ │ + ldr r7, [pc, #40] @ 1c2a5c <__cxa_atexit@plt+0x1b6710> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r8, asr #7 │ │ │ │ - @ instruction: 0x0114039c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ - tsteq r4, r4, lsl #7 │ │ │ │ + ldr r7, [pc, #16] @ 1c2a58 <__cxa_atexit@plt+0x1b670c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xffffb534 │ │ │ │ + @ instruction: 0x011433d8 │ │ │ │ + tsteq r4, r8, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1c60c8 <__cxa_atexit@plt+0x1b9d7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r4, r0, ror r3 │ │ │ │ - tsteq r4, r8, asr #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c2ad0 <__cxa_atexit@plt+0x1b6784> │ │ │ │ + ldr r7, [pc, #112] @ 1c2af4 <__cxa_atexit@plt+0x1b67a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 1c2af8 <__cxa_atexit@plt+0x1b67ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c6138 <__cxa_atexit@plt+0x1b9dec> │ │ │ │ - ldr r3, [pc, #88] @ 1c6148 <__cxa_atexit@plt+0x1b9dfc> │ │ │ │ + bhi 1c2ae4 <__cxa_atexit@plt+0x1b6798> │ │ │ │ + ldr r3, [pc, #80] @ 1c2afc <__cxa_atexit@plt+0x1b67b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c6128 <__cxa_atexit@plt+0x1b9ddc> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #52] @ 1c614c <__cxa_atexit@plt+0x1b9e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + beq 1c2ac0 <__cxa_atexit@plt+0x1b6774> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c6150 <__cxa_atexit@plt+0x1b9e04> │ │ │ │ + ldr r7, [pc, #44] @ 1c2b04 <__cxa_atexit@plt+0x1b67b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0125726c │ │ │ │ - tsteq r4, r8, lsl #6 │ │ │ │ - tsteq r4, r4, asr #5 │ │ │ │ + ldr r7, [pc, #20] @ 1c2b00 <__cxa_atexit@plt+0x1b67b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0125a9b0 │ │ │ │ + @ instruction: 0xffffb500 │ │ │ │ + tsteq r4, r8, lsr r3 │ │ │ │ + tsteq r4, r4, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c6188 <__cxa_atexit@plt+0x1b9e3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ - @ instruction: 0x0125721c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - mov r8, #11 │ │ │ │ - b 1ce32c <__cxa_atexit@plt+0x1c1fe0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c61f0 <__cxa_atexit@plt+0x1b9ea4> │ │ │ │ - ldr r2, [pc, #56] @ 1c6200 <__cxa_atexit@plt+0x1b9eb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #40] @ 1c6204 <__cxa_atexit@plt+0x1b9eb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 1ce32c <__cxa_atexit@plt+0x1c1fe0> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012571a0 │ │ │ │ - @ instruction: 0x01257190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c6268 <__cxa_atexit@plt+0x1b9f1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c6274 <__cxa_atexit@plt+0x1b9f28> │ │ │ │ - ldr r2, [pc, #76] @ 1c6284 <__cxa_atexit@plt+0x1b9f38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1c6288 <__cxa_atexit@plt+0x1b9f3c> │ │ │ │ + bhi 1c2b58 <__cxa_atexit@plt+0x1b680c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c2b60 <__cxa_atexit@plt+0x1b6814> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1c628c <__cxa_atexit@plt+0x1b9f40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01257130 │ │ │ │ - rscseq r6, fp, r5, lsr #11 │ │ │ │ - tsteq r4, r8, lsl #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c6354 <__cxa_atexit@plt+0x1ba008> │ │ │ │ - ldr r2, [pc, #216] @ 1c6388 <__cxa_atexit@plt+0x1ba03c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c6348 <__cxa_atexit@plt+0x1b9ffc> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r3] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1c635c <__cxa_atexit@plt+0x1ba010> │ │ │ │ - ldr r9, [pc, #160] @ 1c6390 <__cxa_atexit@plt+0x1ba044> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #156] @ 1c6394 <__cxa_atexit@plt+0x1ba048> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0x0125a828 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c2bb8 <__cxa_atexit@plt+0x1b686c> │ │ │ │ + ldr r3, [pc, #68] @ 1c2bd0 <__cxa_atexit@plt+0x1b6884> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r9, [r6, #20]! │ │ │ │ - str r8, [r6, #-16] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - ldr r2, [pc, #124] @ 1c6398 <__cxa_atexit@plt+0x1ba04c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #116] @ 1c639c <__cxa_atexit@plt+0x1ba050> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #39 @ 0x27 │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c638c <__cxa_atexit@plt+0x1ba040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #11 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrheq r0, [r4, -ip] │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0x01257064 │ │ │ │ - @ instruction: 0x01257044 │ │ │ │ - tsteq r4, r8, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5] │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1c642c <__cxa_atexit@plt+0x1ba0e0> │ │ │ │ - ldr r7, [pc, #124] @ 1c6454 <__cxa_atexit@plt+0x1ba108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #120] @ 1c6458 <__cxa_atexit@plt+0x1ba10c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r2, [pc, #88] @ 1c645c <__cxa_atexit@plt+0x1ba110> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #80] @ 1c6460 <__cxa_atexit@plt+0x1ba114> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c6464 <__cxa_atexit@plt+0x1ba118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #11 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ - @ instruction: 0x01256f7c │ │ │ │ - @ instruction: 0x01256f5c │ │ │ │ - tstpeq r3, ip, ror #31 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0113ffb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c64b0 <__cxa_atexit@plt+0x1ba164> │ │ │ │ - ldr r2, [pc, #48] @ 1c64bc <__cxa_atexit@plt+0x1ba170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c64a8 <__cxa_atexit@plt+0x1ba15c> │ │ │ │ - b 1c64cc <__cxa_atexit@plt+0x1ba180> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ 1c2bd4 <__cxa_atexit@plt+0x1b6888> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tstpeq r3, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c6578 <__cxa_atexit@plt+0x1ba22c> │ │ │ │ - ldr r2, [pc, #208] @ 1c65b4 <__cxa_atexit@plt+0x1ba268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [pc, #184] @ 1c65b8 <__cxa_atexit@plt+0x1ba26c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c6588 <__cxa_atexit@plt+0x1ba23c> │ │ │ │ - ldr ip, [pc, #148] @ 1c65c0 <__cxa_atexit@plt+0x1ba274> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #144] @ 1c65c4 <__cxa_atexit@plt+0x1ba278> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 1c65c8 <__cxa_atexit@plt+0x1ba27c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - str r2, [r6, #32]! │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str ip, [r6, #-16] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r7, [pc, #44] @ 1c65bc <__cxa_atexit@plt+0x1ba270> │ │ │ │ + ldr r7, [pc, #24] @ 1c2bd8 <__cxa_atexit@plt+0x1b688c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #11 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r5, r4, lr, r6 │ │ │ │ - @ instruction: 0x01256e6c │ │ │ │ - @ instruction: 0x0113fe90 │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - @ instruction: 0x01256e44 │ │ │ │ - tstpeq r3, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c6630 <__cxa_atexit@plt+0x1ba2e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c663c <__cxa_atexit@plt+0x1ba2f0> │ │ │ │ - ldr r2, [pc, #76] @ 1c664c <__cxa_atexit@plt+0x1ba300> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1c6650 <__cxa_atexit@plt+0x1ba304> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1c6654 <__cxa_atexit@plt+0x1ba308> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01256d68 │ │ │ │ - ldrsbteq r6, [fp], #19 │ │ │ │ - @ instruction: 0x0113fdbc │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0x0125ae40 │ │ │ │ + tsteq r4, r0, lsr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c6768 <__cxa_atexit@plt+0x1ba41c> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r3, r6, #28 │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c66c0 <__cxa_atexit@plt+0x1ba374> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c6778 <__cxa_atexit@plt+0x1ba42c> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 1c6728 <__cxa_atexit@plt+0x1ba3dc> │ │ │ │ - ldr lr, [pc, #264] @ 1c67c4 <__cxa_atexit@plt+0x1ba478> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 1c66ec <__cxa_atexit@plt+0x1ba3a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c6784 <__cxa_atexit@plt+0x1ba438> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 1c6740 <__cxa_atexit@plt+0x1ba3f4> │ │ │ │ - ldr lr, [pc, #192] @ 1c67ac <__cxa_atexit@plt+0x1ba460> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #188] @ 1c67b0 <__cxa_atexit@plt+0x1ba464> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #180] @ 1c67b4 <__cxa_atexit@plt+0x1ba468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c2c24 <__cxa_atexit@plt+0x1b68d8> │ │ │ │ + ldr r3, [pc, #56] @ 1c2c3c <__cxa_atexit@plt+0x1b68f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #3 │ │ │ │ + ldr r2, [pc, #48] @ 1c2c40 <__cxa_atexit@plt+0x1b68f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #136] @ 1c67bc <__cxa_atexit@plt+0x1ba470> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #132] @ 1c67c0 <__cxa_atexit@plt+0x1ba474> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1c6754 <__cxa_atexit@plt+0x1ba408> │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #88] @ 1c67a4 <__cxa_atexit@plt+0x1ba458> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #84] @ 1c67a8 <__cxa_atexit@plt+0x1ba45c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #92] @ 1c67cc <__cxa_atexit@plt+0x1ba480> │ │ │ │ + ldr r7, [pc, #24] @ 1c2c44 <__cxa_atexit@plt+0x1b68f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1c67c8 <__cxa_atexit@plt+0x1ba47c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1c678c <__cxa_atexit@plt+0x1ba440> │ │ │ │ - ldr r7, [pc, #44] @ 1c67b8 <__cxa_atexit@plt+0x1ba46c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - rscseq r6, fp, r5, lsr #1 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - smlawbeq r5, ip, ip, r6 │ │ │ │ - @ instruction: 0x01256c6c │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - ldrhteq r6, [fp], #3 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0113fcf4 │ │ │ │ - tstpeq r3, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c686c <__cxa_atexit@plt+0x1ba520> │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 1c6844 <__cxa_atexit@plt+0x1ba4f8> │ │ │ │ - ldr lr, [pc, #116] @ 1c6884 <__cxa_atexit@plt+0x1ba538> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 1c6888 <__cxa_atexit@plt+0x1ba53c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 1c688c <__cxa_atexit@plt+0x1ba540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 1c6894 <__cxa_atexit@plt+0x1ba548> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 1c6898 <__cxa_atexit@plt+0x1ba54c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r3, [pc, #28] @ 1c6890 <__cxa_atexit@plt+0x1ba544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0x01256b68 │ │ │ │ - @ instruction: 0x01256b48 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - smlalseq r5, fp, r7, pc @ │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c6934 <__cxa_atexit@plt+0x1ba5e8> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 1c690c <__cxa_atexit@plt+0x1ba5c0> │ │ │ │ - ldr lr, [pc, #116] @ 1c694c <__cxa_atexit@plt+0x1ba600> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 1c6950 <__cxa_atexit@plt+0x1ba604> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 1c6954 <__cxa_atexit@plt+0x1ba608> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 1c695c <__cxa_atexit@plt+0x1ba610> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 1c6960 <__cxa_atexit@plt+0x1ba614> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r3, [pc, #28] @ 1c6958 <__cxa_atexit@plt+0x1ba60c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0x01256aa0 │ │ │ │ - smlawbeq r5, r0, sl, r6 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff878 │ │ │ │ - ldrsbteq r5, [fp], #233 @ 0xe9 │ │ │ │ - @ instruction: 0x0113faf4 │ │ │ │ + @ instruction: 0x0125adb0 │ │ │ │ + smlawteq r5, ip, sp, sl │ │ │ │ + tsteq r4, r8, asr #15 │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c2cbc <__cxa_atexit@plt+0x1b6970> │ │ │ │ + ldr r7, [pc, #112] @ 1c2ce0 <__cxa_atexit@plt+0x1b6994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 1c2ce4 <__cxa_atexit@plt+0x1b6998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c69e0 <__cxa_atexit@plt+0x1ba694> │ │ │ │ - ldr r3, [pc, #104] @ 1c69f0 <__cxa_atexit@plt+0x1ba6a4> │ │ │ │ + bhi 1c2cd0 <__cxa_atexit@plt+0x1b6984> │ │ │ │ + ldr r3, [pc, #80] @ 1c2ce8 <__cxa_atexit@plt+0x1b699c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c69c0 <__cxa_atexit@plt+0x1ba674> │ │ │ │ - ldr r3, [pc, #88] @ 1c69f4 <__cxa_atexit@plt+0x1ba6a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c69d0 <__cxa_atexit@plt+0x1ba684> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ + beq 1c2cac <__cxa_atexit@plt+0x1b6960> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c69f8 <__cxa_atexit@plt+0x1ba6ac> │ │ │ │ + ldr r7, [pc, #44] @ 1c2cf0 <__cxa_atexit@plt+0x1b69a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - tstpeq r3, r4, lsl #21 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1c6a3c <__cxa_atexit@plt+0x1ba6f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c6a34 <__cxa_atexit@plt+0x1ba6e8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tstpeq r3, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ - @ instruction: 0x0113f9fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c6ab0 <__cxa_atexit@plt+0x1ba764> │ │ │ │ - ldr r3, [pc, #64] @ 1c6ac0 <__cxa_atexit@plt+0x1ba774> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c6aa0 <__cxa_atexit@plt+0x1ba754> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c6ac4 <__cxa_atexit@plt+0x1ba778> │ │ │ │ + ldr r7, [pc, #20] @ 1c2cec <__cxa_atexit@plt+0x1b69a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0113f9bc │ │ │ │ - @ instruction: 0x0113f994 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + smlawteq r5, r4, r7, sl │ │ │ │ + @ instruction: 0xffffb314 │ │ │ │ + tsteq r4, ip, asr #2 │ │ │ │ + tsteq r4, ip, lsl fp │ │ │ │ + @ instruction: 0x011434fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ - tstpeq r3, r0, lsl #19 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1c6b10 <__cxa_atexit@plt+0x1ba7c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tstpeq r3, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c6b34 <__cxa_atexit@plt+0x1ba7e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #11 │ │ │ │ - b 1ce32c <__cxa_atexit@plt+0x1c1fe0> │ │ │ │ - @ instruction: 0x01256860 │ │ │ │ - tstpeq r3, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c6c08 <__cxa_atexit@plt+0x1ba8bc> │ │ │ │ - ldr r2, [pc, #228] @ 1c6c3c <__cxa_atexit@plt+0x1ba8f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #56] @ 1c2d50 <__cxa_atexit@plt+0x1b6a04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c6bfc <__cxa_atexit@plt+0x1ba8b0> │ │ │ │ - ldr r3, [pc, #204] @ 1c6c40 <__cxa_atexit@plt+0x1ba8f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c6c10 <__cxa_atexit@plt+0x1ba8c4> │ │ │ │ - ldr r9, [pc, #164] @ 1c6c48 <__cxa_atexit@plt+0x1ba8fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #160] @ 1c6c4c <__cxa_atexit@plt+0x1ba900> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #156] @ 1c6c50 <__cxa_atexit@plt+0x1ba904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr ip, [r5] │ │ │ │ - str sl, [r6, #20]! │ │ │ │ - ldr sl, [pc, #140] @ 1c6c54 <__cxa_atexit@plt+0x1ba908> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r1, [r6, #-12] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 1c2d44 <__cxa_atexit@plt+0x1b69f8> │ │ │ │ + ldmda r5, {r3, r9} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1c6c44 <__cxa_atexit@plt+0x1ba8f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #11 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01256810 │ │ │ │ - tstpeq r3, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff050 │ │ │ │ - @ instruction: 0xfffff0e0 │ │ │ │ - smlawteq r5, ip, r7, r6 │ │ │ │ - @ instruction: 0x012567a4 │ │ │ │ - tstpeq r3, r0, asr #15 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x0114349c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #180] @ 1c6d24 <__cxa_atexit@plt+0x1ba9d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c6cfc <__cxa_atexit@plt+0x1ba9b0> │ │ │ │ - ldr r7, [pc, #136] @ 1c6d28 <__cxa_atexit@plt+0x1ba9dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #132] @ 1c6d2c <__cxa_atexit@plt+0x1ba9e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 1c6d30 <__cxa_atexit@plt+0x1ba9e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #88] @ 1c6d34 <__cxa_atexit@plt+0x1ba9e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r5, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldmdb r5, {r3, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c2dac <__cxa_atexit@plt+0x1b6a60> │ │ │ │ + ldr r3, [pc, #40] @ 1c2dc4 <__cxa_atexit@plt+0x1b6a78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1c6d38 <__cxa_atexit@plt+0x1ba9ec> │ │ │ │ + ldr r7, [pc, #20] @ 1c2dc8 <__cxa_atexit@plt+0x1b6a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #11 │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256714 │ │ │ │ - @ instruction: 0xffffefec │ │ │ │ - @ instruction: 0xffffef4c │ │ │ │ - @ instruction: 0x012566b0 │ │ │ │ - @ instruction: 0x01256690 │ │ │ │ - tstpeq r3, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0113f6d8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0125ac40 │ │ │ │ + tsteq r4, r4, lsr sl │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c6de4 <__cxa_atexit@plt+0x1baa98> │ │ │ │ - ldr r6, [pc, #168] @ 1c6e0c <__cxa_atexit@plt+0x1baac0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1c6da0 <__cxa_atexit@plt+0x1baa54> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c6db4 <__cxa_atexit@plt+0x1baa68> │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c6df8 <__cxa_atexit@plt+0x1baaac> │ │ │ │ - ldr r7, [pc, #136] @ 1c6e18 <__cxa_atexit@plt+0x1baacc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 1c6e1c <__cxa_atexit@plt+0x1baad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - b 1c6dd0 <__cxa_atexit@plt+0x1baa84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 1c2e24 <__cxa_atexit@plt+0x1b6ad8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr lr, [pc, #60] @ 1c2e3c <__cxa_atexit@plt+0x1b6af0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c6df8 <__cxa_atexit@plt+0x1baaac> │ │ │ │ - ldr r7, [pc, #76] @ 1c6e10 <__cxa_atexit@plt+0x1baac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #72] @ 1c6e14 <__cxa_atexit@plt+0x1baac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #52] @ 1c6e20 <__cxa_atexit@plt+0x1baad4> │ │ │ │ + ldr r7, [pc, #20] @ 1c2e40 <__cxa_atexit@plt+0x1b6af4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - rscseq r5, fp, sp, lsr #20 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - rscseq r5, fp, r7, asr sl │ │ │ │ - @ instruction: 0x0113f698 │ │ │ │ - @ instruction: 0x0113f5f4 │ │ │ │ + @ instruction: 0x0125abe0 │ │ │ │ + tsteq r4, r0, asr #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c6e68 <__cxa_atexit@plt+0x1bab1c> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c6e94 <__cxa_atexit@plt+0x1bab48> │ │ │ │ - ldr r3, [pc, #80] @ 1c6ea8 <__cxa_atexit@plt+0x1bab5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #76] @ 1c6eac <__cxa_atexit@plt+0x1bab60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b 1c6e84 <__cxa_atexit@plt+0x1bab38> │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c6e94 <__cxa_atexit@plt+0x1bab48> │ │ │ │ - ldr r3, [pc, #40] @ 1c6ea0 <__cxa_atexit@plt+0x1bab54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c6ea4 <__cxa_atexit@plt+0x1bab58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + bcc 1c2e7c <__cxa_atexit@plt+0x1b6b30> │ │ │ │ + ldr r3, [pc, #40] @ 1c2e94 <__cxa_atexit@plt+0x1b6b48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1c2e98 <__cxa_atexit@plt+0x1b6b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - rscseq r5, fp, r9, ror r9 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - rscseq r5, fp, pc, lsl #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r5, r0, r5, sl │ │ │ │ + tsteq r4, ip, ror #18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c6ee8 <__cxa_atexit@plt+0x1bab9c> │ │ │ │ - ldr r3, [pc, #40] @ 1c6f00 <__cxa_atexit@plt+0x1babb4> │ │ │ │ + bcc 1c2ed4 <__cxa_atexit@plt+0x1b6b88> │ │ │ │ + ldr r3, [pc, #40] @ 1c2eec <__cxa_atexit@plt+0x1b6ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c6f04 <__cxa_atexit@plt+0x1babb8> │ │ │ │ + ldr r7, [pc, #20] @ 1c2ef0 <__cxa_atexit@plt+0x1b6ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01256b1c │ │ │ │ - @ instruction: 0x0113f5b0 │ │ │ │ + @ instruction: 0x0125a52c │ │ │ │ + tsteq r4, r8, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c2f24 <__cxa_atexit@plt+0x1b6bd8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1c2f2c <__cxa_atexit@plt+0x1b6be0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125a45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c6f40 <__cxa_atexit@plt+0x1babf4> │ │ │ │ - ldr r3, [pc, #40] @ 1c6f58 <__cxa_atexit@plt+0x1bac0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 1c2f9c <__cxa_atexit@plt+0x1b6c50> │ │ │ │ + ldr r3, [pc, #92] @ 1c2fb4 <__cxa_atexit@plt+0x1b6c68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 1c2fb8 <__cxa_atexit@plt+0x1b6c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 1c2fbc <__cxa_atexit@plt+0x1b6c70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, #64] @ 1c2fc0 <__cxa_atexit@plt+0x1b6c74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c6f5c <__cxa_atexit@plt+0x1bac10> │ │ │ │ + ldr r7, [pc, #32] @ 1c2fc4 <__cxa_atexit@plt+0x1b6c78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r0, sl, r6 │ │ │ │ - tstpeq r3, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + tsteq r4, r4, lsr #17 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x0125aa4c │ │ │ │ + @ instruction: 0x0125a470 │ │ │ │ + tsteq r4, ip, asr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c6f9c <__cxa_atexit@plt+0x1bac50> │ │ │ │ - ldr r3, [pc, #44] @ 1c6fb4 <__cxa_atexit@plt+0x1bac68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, sl} │ │ │ │ - str r9, [r7, #16] │ │ │ │ + bcc 1c3034 <__cxa_atexit@plt+0x1b6ce8> │ │ │ │ + ldr r3, [pc, #92] @ 1c304c <__cxa_atexit@plt+0x1b6d00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #88] @ 1c3050 <__cxa_atexit@plt+0x1b6d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 1c3054 <__cxa_atexit@plt+0x1b6d08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, #64] @ 1c3058 <__cxa_atexit@plt+0x1b6d0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c6fb8 <__cxa_atexit@plt+0x1bac6c> │ │ │ │ + ldr r7, [pc, #32] @ 1c305c <__cxa_atexit@plt+0x1b6d10> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r5, -r0]! │ │ │ │ - tstpeq r3, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - smlalseq r5, fp, r6, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rscseq r5, fp, sl, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrshteq r5, [fp], #154 @ 0x9a │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + tsteq r4, ip, lsl #16 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0x0125a9b4 │ │ │ │ + ldrdeq sl, [r5, -r8]! │ │ │ │ + tsteq r4, r4, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + tsteq r4, ip, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c7050 <__cxa_atexit@plt+0x1bad04> │ │ │ │ - ldr r3, [pc, #60] @ 1c7060 <__cxa_atexit@plt+0x1bad14> │ │ │ │ + bhi 1c3128 <__cxa_atexit@plt+0x1b6ddc> │ │ │ │ + ldr r3, [pc, #188] @ 1c3150 <__cxa_atexit@plt+0x1b6e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c7040 <__cxa_atexit@plt+0x1bacf4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 1c3108 <__cxa_atexit@plt+0x1b6dbc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c3138 <__cxa_atexit@plt+0x1b6dec> │ │ │ │ + ldr r2, [pc, #152] @ 1c3154 <__cxa_atexit@plt+0x1b6e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r0, [pc, #140] @ 1c3158 <__cxa_atexit@plt+0x1b6e0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c3118 <__cxa_atexit@plt+0x1b6dcc> │ │ │ │ + ldr r6, [pc, #112] @ 1c315c <__cxa_atexit@plt+0x1b6e10> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #108] @ 1c3160 <__cxa_atexit@plt+0x1b6e14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, r6, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c7064 <__cxa_atexit@plt+0x1bad18> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1c3164 <__cxa_atexit@plt+0x1b6e18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tstpeq r3, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + tsteq r4, r0, lsl r7 │ │ │ │ + tsteq r4, r8, asr #27 │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ + @ instruction: 0x01143698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c31e4 <__cxa_atexit@plt+0x1b6e98> │ │ │ │ + ldr r2, [pc, #96] @ 1c31f0 <__cxa_atexit@plt+0x1b6ea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #84] @ 1c31f4 <__cxa_atexit@plt+0x1b6ea8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c31d8 <__cxa_atexit@plt+0x1b6e8c> │ │ │ │ + ldr r3, [pc, #52] @ 1c31f8 <__cxa_atexit@plt+0x1b6eac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 1c31fc <__cxa_atexit@plt+0x1b6eb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c70d0 <__cxa_atexit@plt+0x1bad84> │ │ │ │ - ldr r3, [pc, #60] @ 1c70e0 <__cxa_atexit@plt+0x1bad94> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ + @ instruction: 0x01142cf0 │ │ │ │ + tsteq r4, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1c322c <__cxa_atexit@plt+0x1b6ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c70c0 <__cxa_atexit@plt+0x1bad74> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #20] @ 1c3230 <__cxa_atexit@plt+0x1b6ee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + tsteq r4, r8, ror #11 │ │ │ │ + tsteq r4, r0, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + @ instruction: 0x011435bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c32cc <__cxa_atexit@plt+0x1b6f80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c32d8 <__cxa_atexit@plt+0x1b6f8c> │ │ │ │ + ldr r1, [pc, #112] @ 1c32e8 <__cxa_atexit@plt+0x1b6f9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #100] @ 1c32ec <__cxa_atexit@plt+0x1b6fa0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c32bc <__cxa_atexit@plt+0x1b6f70> │ │ │ │ + ldr r7, [pc, #76] @ 1c32f0 <__cxa_atexit@plt+0x1b6fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #72] @ 1c32f4 <__cxa_atexit@plt+0x1b6fa8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c70e4 <__cxa_atexit@plt+0x1bad98> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + tsteq r4, r8, asr r5 │ │ │ │ + tsteq r4, r0, lsl ip │ │ │ │ + tsteq r4, r8, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1c3324 <__cxa_atexit@plt+0x1b6fd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #20] @ 1c3328 <__cxa_atexit@plt+0x1b6fdc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + @ instruction: 0x011434f0 │ │ │ │ + tsteq r4, r8, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c3390 <__cxa_atexit@plt+0x1b7044> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c3398 <__cxa_atexit@plt+0x1b704c> │ │ │ │ + ldr r5, [pc, #84] @ 1c33b4 <__cxa_atexit@plt+0x1b7068> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 1c33b8 <__cxa_atexit@plt+0x1b706c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 1c33bc <__cxa_atexit@plt+0x1b7070> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c33a0 <__cxa_atexit@plt+0x1b7054> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1c33b0 <__cxa_atexit@plt+0x1b7064> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0113f3d8 │ │ │ │ + tsteq r4, r8, ror r4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + rscseq r9, fp, r5, lsr #12 │ │ │ │ + @ instruction: 0x01142eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1c33e4 <__cxa_atexit@plt+0x1b7098> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ + @ instruction: 0x01142ad4 │ │ │ │ + tsteq r4, ip, lsr #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c7148 <__cxa_atexit@plt+0x1badfc> │ │ │ │ - ldr r3, [pc, #52] @ 1c7158 <__cxa_atexit@plt+0x1bae0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + bhi 1c3430 <__cxa_atexit@plt+0x1b70e4> │ │ │ │ + ldr r7, [pc, #52] @ 1c3440 <__cxa_atexit@plt+0x1b70f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c7138 <__cxa_atexit@plt+0x1badec> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + beq 1c3424 <__cxa_atexit@plt+0x1b70d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c3454 <__cxa_atexit@plt+0x1b7108> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c715c <__cxa_atexit@plt+0x1bae10> │ │ │ │ + ldr r7, [pc, #12] @ 1c3444 <__cxa_atexit@plt+0x1b70f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq r3, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c71b8 <__cxa_atexit@plt+0x1bae6c> │ │ │ │ - ldr r3, [pc, #52] @ 1c71c8 <__cxa_atexit@plt+0x1bae7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c71a8 <__cxa_atexit@plt+0x1bae5c> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x011433f8 │ │ │ │ + @ instruction: 0x011433d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #204] @ 1c352c <__cxa_atexit@plt+0x1b71e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c3498 <__cxa_atexit@plt+0x1b714c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1c34a4 <__cxa_atexit@plt+0x1b7158> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c71cc <__cxa_atexit@plt+0x1bae80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c3504 <__cxa_atexit@plt+0x1b71b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c350c <__cxa_atexit@plt+0x1b71c0> │ │ │ │ + ldr r5, [pc, #100] @ 1c3534 <__cxa_atexit@plt+0x1b71e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #96] @ 1c3538 <__cxa_atexit@plt+0x1b71ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #92] @ 1c353c <__cxa_atexit@plt+0x1b71f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, r6 │ │ │ │ + b 1c3514 <__cxa_atexit@plt+0x1b71c8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 1c3530 <__cxa_atexit@plt+0x1b71e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0113f2f8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c7228 <__cxa_atexit@plt+0x1baedc> │ │ │ │ - ldr r3, [pc, #52] @ 1c7238 <__cxa_atexit@plt+0x1baeec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c7218 <__cxa_atexit@plt+0x1baecc> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + tsteq r4, r0, lsl #6 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + ldrhteq r9, [fp], #69 @ 0x45 │ │ │ │ + @ instruction: 0x011432d8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c3564 <__cxa_atexit@plt+0x1b7218> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c723c <__cxa_atexit@plt+0x1baef0> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c35c4 <__cxa_atexit@plt+0x1b7278> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c35cc <__cxa_atexit@plt+0x1b7280> │ │ │ │ + ldr r5, [pc, #96] @ 1c35f0 <__cxa_atexit@plt+0x1b72a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #92] @ 1c35f4 <__cxa_atexit@plt+0x1b72a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #88] @ 1c35f8 <__cxa_atexit@plt+0x1b72ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, r6 │ │ │ │ + b 1c35d4 <__cxa_atexit@plt+0x1b7288> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, #12] @ 1c35ec <__cxa_atexit@plt+0x1b72a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq r3, ip, lsl #5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + ldrshteq r9, [fp], #53 @ 0x35 │ │ │ │ + tsteq r4, r8, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c7298 <__cxa_atexit@plt+0x1baf4c> │ │ │ │ - ldr r3, [pc, #52] @ 1c72a8 <__cxa_atexit@plt+0x1baf5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c3690 <__cxa_atexit@plt+0x1b7344> │ │ │ │ + ldr r7, [pc, #164] @ 1c36c8 <__cxa_atexit@plt+0x1b737c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c7288 <__cxa_atexit@plt+0x1baf3c> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + beq 1c3684 <__cxa_atexit@plt+0x1b7338> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1c36a4 <__cxa_atexit@plt+0x1b7358> │ │ │ │ + ldr r7, [pc, #132] @ 1c36d4 <__cxa_atexit@plt+0x1b7388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #128] @ 1c36d8 <__cxa_atexit@plt+0x1b738c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #124] @ 1c36dc <__cxa_atexit@plt+0x1b7390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c72ac <__cxa_atexit@plt+0x1baf60> │ │ │ │ + ldr r7, [pc, #56] @ 1c36d0 <__cxa_atexit@plt+0x1b7384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq r3, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + ldr r7, [pc, #32] @ 1c36cc <__cxa_atexit@plt+0x1b7380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + tsteq r4, r4, ror r1 │ │ │ │ + tsteq r4, r0, lsr #3 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + rscseq r9, fp, r5, lsr r3 │ │ │ │ + tsteq r4, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c3744 <__cxa_atexit@plt+0x1b73f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c374c <__cxa_atexit@plt+0x1b7400> │ │ │ │ + ldr r1, [pc, #84] @ 1c376c <__cxa_atexit@plt+0x1b7420> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 1c3770 <__cxa_atexit@plt+0x1b7424> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #76] @ 1c3774 <__cxa_atexit@plt+0x1b7428> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c3754 <__cxa_atexit@plt+0x1b7408> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - tstpeq r3, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1c7328 <__cxa_atexit@plt+0x1bafdc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c7320 <__cxa_atexit@plt+0x1bafd4> │ │ │ │ - ldr r3, [pc, #56] @ 1c7330 <__cxa_atexit@plt+0x1bafe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1c7334 <__cxa_atexit@plt+0x1bafe8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1c7338 <__cxa_atexit@plt+0x1bafec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #8] @ 1c3768 <__cxa_atexit@plt+0x1b741c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113f2bc │ │ │ │ - smlawbeq r5, r8, r0, r6 │ │ │ │ - @ instruction: 0x01256074 │ │ │ │ - @ instruction: 0x0113f2b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + tsteq r4, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + rscseq r9, fp, sp, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + tsteq r4, r4, ror r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c73d4 <__cxa_atexit@plt+0x1bb088> │ │ │ │ - ldr r3, [pc, #156] @ 1c73fc <__cxa_atexit@plt+0x1bb0b0> │ │ │ │ + bhi 1c3850 <__cxa_atexit@plt+0x1b7504> │ │ │ │ + ldr r3, [pc, #204] @ 1c3878 <__cxa_atexit@plt+0x1b752c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c73b8 <__cxa_atexit@plt+0x1bb06c> │ │ │ │ - ldr r3, [pc, #136] @ 1c7400 <__cxa_atexit@plt+0x1bb0b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c73e4 <__cxa_atexit@plt+0x1bb098> │ │ │ │ - ldr r2, [pc, #104] @ 1c7404 <__cxa_atexit@plt+0x1bb0b8> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str sl, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c3830 <__cxa_atexit@plt+0x1b74e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c3860 <__cxa_atexit@plt+0x1b7514> │ │ │ │ + ldr r2, [pc, #164] @ 1c387c <__cxa_atexit@plt+0x1b7530> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c73c8 <__cxa_atexit@plt+0x1bb07c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r0, [pc, #152] @ 1c3880 <__cxa_atexit@plt+0x1b7534> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c3840 <__cxa_atexit@plt+0x1b74f4> │ │ │ │ + ldr r2, [pc, #124] @ 1c3884 <__cxa_atexit@plt+0x1b7538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ 1c3888 <__cxa_atexit@plt+0x1b753c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #116] @ 1c388c <__cxa_atexit@plt+0x1b7540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ + add r9, r1, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c740c <__cxa_atexit@plt+0x1bb0c0> │ │ │ │ + ldr r7, [pc, #56] @ 1c3890 <__cxa_atexit@plt+0x1b7544> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c7408 <__cxa_atexit@plt+0x1bb0bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - tstpeq r3, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, ip, lsr #4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + tsteq r4, ip, ror #31 │ │ │ │ + tsteq r4, r4, lsr #13 │ │ │ │ + tsteq r4, r8, ror #31 │ │ │ │ + tsteq r4, ip, ror #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c3924 <__cxa_atexit@plt+0x1b75d8> │ │ │ │ + ldr r2, [pc, #116] @ 1c3930 <__cxa_atexit@plt+0x1b75e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c7484 <__cxa_atexit@plt+0x1bb138> │ │ │ │ + ldr r0, [pc, #104] @ 1c3934 <__cxa_atexit@plt+0x1b75e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c3918 <__cxa_atexit@plt+0x1b75cc> │ │ │ │ + ldr r2, [pc, #72] @ 1c3938 <__cxa_atexit@plt+0x1b75ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 1c393c <__cxa_atexit@plt+0x1b75f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #60] @ 1c3940 <__cxa_atexit@plt+0x1b75f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + add r9, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r4, r4, lsl #30 │ │ │ │ + @ instruction: 0x011425b8 │ │ │ │ + @ instruction: 0x01142ebc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1c397c <__cxa_atexit@plt+0x1b7630> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r2, [pc, #32] @ 1c3980 <__cxa_atexit@plt+0x1b7634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [pc, #24] @ 1c3984 <__cxa_atexit@plt+0x1b7638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x01142e9c │ │ │ │ + tsteq r4, r0, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + tsteq r4, ip, asr #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c7474 <__cxa_atexit@plt+0x1bb128> │ │ │ │ - ldr r3, [pc, #64] @ 1c7488 <__cxa_atexit@plt+0x1bb13c> │ │ │ │ + bhi 1c3a78 <__cxa_atexit@plt+0x1b772c> │ │ │ │ + ldr r3, [pc, #204] @ 1c3aa0 <__cxa_atexit@plt+0x1b7754> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c7464 <__cxa_atexit@plt+0x1bb118> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 1c3a58 <__cxa_atexit@plt+0x1b770c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c3a88 <__cxa_atexit@plt+0x1b773c> │ │ │ │ + ldr r2, [pc, #164] @ 1c3aa4 <__cxa_atexit@plt+0x1b7758> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r0, [pc, #152] @ 1c3aa8 <__cxa_atexit@plt+0x1b775c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c3a68 <__cxa_atexit@plt+0x1b771c> │ │ │ │ + ldr r2, [pc, #124] @ 1c3aac <__cxa_atexit@plt+0x1b7760> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ 1c3ab0 <__cxa_atexit@plt+0x1b7764> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #116] @ 1c3ab4 <__cxa_atexit@plt+0x1b7768> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r5] │ │ │ │ + str r2, [r7] │ │ │ │ + add r9, r1, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c748c <__cxa_atexit@plt+0x1bb140> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1c3ab8 <__cxa_atexit@plt+0x1b776c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - tstpeq r3, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + tsteq r4, r4, asr #27 │ │ │ │ + tsteq r4, ip, ror r4 │ │ │ │ + tsteq r4, r8, asr #27 │ │ │ │ + tsteq r4, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c74b8 <__cxa_atexit@plt+0x1bb16c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 1c74bc <__cxa_atexit@plt+0x1bb170> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r3, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c7504 <__cxa_atexit@plt+0x1bb1b8> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c7518 <__cxa_atexit@plt+0x1bb1cc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1c752c <__cxa_atexit@plt+0x1bb1e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1c7528 <__cxa_atexit@plt+0x1bb1dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c3b4c <__cxa_atexit@plt+0x1b7800> │ │ │ │ + ldr r2, [pc, #116] @ 1c3b58 <__cxa_atexit@plt+0x1b780c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #104] @ 1c3b5c <__cxa_atexit@plt+0x1b7810> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c3b40 <__cxa_atexit@plt+0x1b77f4> │ │ │ │ + ldr r2, [pc, #72] @ 1c3b60 <__cxa_atexit@plt+0x1b7814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 1c3b64 <__cxa_atexit@plt+0x1b7818> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #60] @ 1c3b68 <__cxa_atexit@plt+0x1b781c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + add r9, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r5, r0, lr, r5 │ │ │ │ - @ instruction: 0x01255f64 │ │ │ │ - tstpeq r3, r4, lsr #1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x01142cdc │ │ │ │ + @ instruction: 0x01142390 │ │ │ │ + @ instruction: 0x01142c94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1c3ba4 <__cxa_atexit@plt+0x1b7858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ 1c3ba8 <__cxa_atexit@plt+0x1b785c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r8, [pc, #24] @ 1c3bac <__cxa_atexit@plt+0x1b7860> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1bfd58 <__cxa_atexit@plt+0x1b3a0c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r4, ror ip │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + tsteq r4, r4, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1c7594 <__cxa_atexit@plt+0x1bb248> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c758c <__cxa_atexit@plt+0x1bb240> │ │ │ │ - ldr r3, [pc, #56] @ 1c759c <__cxa_atexit@plt+0x1bb250> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c3bf0 <__cxa_atexit@plt+0x1b78a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1c75a0 <__cxa_atexit@plt+0x1bb254> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r4, r0, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c3c24 <__cxa_atexit@plt+0x1b78d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1c3c2c <__cxa_atexit@plt+0x1b78e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1c75a4 <__cxa_atexit@plt+0x1bb258> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsr #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01255e1c │ │ │ │ - @ instruction: 0x01255e08 │ │ │ │ - @ instruction: 0x0113f094 │ │ │ │ + @ instruction: 0x0125975c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c7640 <__cxa_atexit@plt+0x1bb2f4> │ │ │ │ - ldr r3, [pc, #156] @ 1c7668 <__cxa_atexit@plt+0x1bb31c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c7624 <__cxa_atexit@plt+0x1bb2d8> │ │ │ │ - ldr r3, [pc, #136] @ 1c766c <__cxa_atexit@plt+0x1bb320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c7650 <__cxa_atexit@plt+0x1bb304> │ │ │ │ - ldr r2, [pc, #104] @ 1c7670 <__cxa_atexit@plt+0x1bb324> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c7634 <__cxa_atexit@plt+0x1bb2e8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1c3cc8 <__cxa_atexit@plt+0x1b797c> │ │ │ │ + ldr r7, [pc, #160] @ 1c3cf0 <__cxa_atexit@plt+0x1b79a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c3cb8 <__cxa_atexit@plt+0x1b796c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1c3cd8 <__cxa_atexit@plt+0x1b798c> │ │ │ │ + ldr r7, [pc, #132] @ 1c3cf8 <__cxa_atexit@plt+0x1b79ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #128] @ 1c3cfc <__cxa_atexit@plt+0x1b79b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, lr, #2 │ │ │ │ + ldr lr, [pc, #104] @ 1c3d00 <__cxa_atexit@plt+0x1b79b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c7678 <__cxa_atexit@plt+0x1bb32c> │ │ │ │ + ldr r7, [pc, #36] @ 1c3cf4 <__cxa_atexit@plt+0x1b79a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c7674 <__cxa_atexit@plt+0x1bb328> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - tsteq r3, r4, asr lr │ │ │ │ - tstpeq r3, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - tsteq r3, r4, asr #31 │ │ │ │ + @ instruction: 0x01142b9c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + tsteq r4, r0, lsl #23 │ │ │ │ + @ instruction: 0x01259758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c3d68 <__cxa_atexit@plt+0x1b7a1c> │ │ │ │ + ldr r2, [pc, #76] @ 1c3d74 <__cxa_atexit@plt+0x1b7a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #72] @ 1c3d78 <__cxa_atexit@plt+0x1b7a2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c76f0 <__cxa_atexit@plt+0x1bb3a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c76e0 <__cxa_atexit@plt+0x1bb394> │ │ │ │ - ldr r3, [pc, #64] @ 1c76f4 <__cxa_atexit@plt+0x1bb3a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c76d0 <__cxa_atexit@plt+0x1bb384> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, lr, #2 │ │ │ │ + ldr lr, [pc, #48] @ 1c3d7c <__cxa_atexit@plt+0x1b7a30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + tsteq r4, ip, asr #21 │ │ │ │ + @ instruction: 0x012596a4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c3dc4 <__cxa_atexit@plt+0x1b7a78> │ │ │ │ + ldr r3, [pc, #52] @ 1c3ddc <__cxa_atexit@plt+0x1b7a90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1c3de0 <__cxa_atexit@plt+0x1b7a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c76f8 <__cxa_atexit@plt+0x1bb3ac> │ │ │ │ + ldr r7, [pc, #24] @ 1c3de4 <__cxa_atexit@plt+0x1b7a98> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - tsteq r3, r4, asr #27 │ │ │ │ - tsteq r3, r4, asr #30 │ │ │ │ + tsteq r4, r8, asr #21 │ │ │ │ + @ instruction: 0x0125963c │ │ │ │ + tsteq r4, r4, asr #21 │ │ │ │ + rscseq r8, fp, pc, ror sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrhteq r8, [fp], #217 @ 0xd9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c7724 <__cxa_atexit@plt+0x1bb3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 1c7728 <__cxa_atexit@plt+0x1bb3dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r3, r0, lsr #30 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rscseq r8, fp, r8, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rscseq r8, fp, r6, lsl lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c7770 <__cxa_atexit@plt+0x1bb424> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c7784 <__cxa_atexit@plt+0x1bb438> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1c7798 <__cxa_atexit@plt+0x1bb44c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1c7794 <__cxa_atexit@plt+0x1bb448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + rscseq r8, fp, r7, asr #28 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01255c54 │ │ │ │ - strdeq r5, [r5, -r8]! │ │ │ │ - tsteq r3, r8, lsr lr │ │ │ │ + rscseq r8, fp, r8, ror lr │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rscseq r8, fp, sl, lsr #29 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 1c7800 <__cxa_atexit@plt+0x1bb4b4> │ │ │ │ + bhi 1c3ef4 <__cxa_atexit@plt+0x1b7ba8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1c77f8 <__cxa_atexit@plt+0x1bb4ac> │ │ │ │ - ldr r3, [pc, #56] @ 1c7808 <__cxa_atexit@plt+0x1bb4bc> │ │ │ │ + beq 1c3eec <__cxa_atexit@plt+0x1b7ba0> │ │ │ │ + ldr r3, [pc, #56] @ 1c3efc <__cxa_atexit@plt+0x1b7bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1c780c <__cxa_atexit@plt+0x1bb4c0> │ │ │ │ + ldr r2, [pc, #52] @ 1c3f00 <__cxa_atexit@plt+0x1b7bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1c7810 <__cxa_atexit@plt+0x1bb4c4> │ │ │ │ + ldr r5, [pc, #40] @ 1c3f04 <__cxa_atexit@plt+0x1b7bb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113ee90 │ │ │ │ - @ instruction: 0x01255bb0 │ │ │ │ - @ instruction: 0x01255b9c │ │ │ │ - tsteq r3, r0, asr #27 │ │ │ │ + tsteq r4, r0, lsr #20 │ │ │ │ + @ instruction: 0x012594bc │ │ │ │ + @ instruction: 0x012594a8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1c7878 <__cxa_atexit@plt+0x1bb52c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c7870 <__cxa_atexit@plt+0x1bb524> │ │ │ │ - ldr r3, [pc, #56] @ 1c7880 <__cxa_atexit@plt+0x1bb534> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1c7884 <__cxa_atexit@plt+0x1bb538> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1c7888 <__cxa_atexit@plt+0x1bb53c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r0, asr lr │ │ │ │ - @ instruction: 0x01255b38 │ │ │ │ - @ instruction: 0x01255b24 │ │ │ │ - tsteq r3, r8, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c7924 <__cxa_atexit@plt+0x1bb5d8> │ │ │ │ - ldr r3, [pc, #156] @ 1c794c <__cxa_atexit@plt+0x1bb600> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c7908 <__cxa_atexit@plt+0x1bb5bc> │ │ │ │ - ldr r3, [pc, #136] @ 1c7950 <__cxa_atexit@plt+0x1bb604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c7934 <__cxa_atexit@plt+0x1bb5e8> │ │ │ │ - ldr r2, [pc, #104] @ 1c7954 <__cxa_atexit@plt+0x1bb608> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c7918 <__cxa_atexit@plt+0x1bb5cc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c795c <__cxa_atexit@plt+0x1bb610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c7958 <__cxa_atexit@plt+0x1bb60c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - tsteq r3, r0, ror fp │ │ │ │ - @ instruction: 0x0113edb4 │ │ │ │ - tsteq r3, r8, ror #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c79d4 <__cxa_atexit@plt+0x1bb688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c79c4 <__cxa_atexit@plt+0x1bb678> │ │ │ │ - ldr r3, [pc, #64] @ 1c79d8 <__cxa_atexit@plt+0x1bb68c> │ │ │ │ + bhi 1c3fb4 <__cxa_atexit@plt+0x1b7c68> │ │ │ │ + ldr r3, [pc, #64] @ 1c3fc4 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c79b4 <__cxa_atexit@plt+0x1bb668> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 1c3fa4 <__cxa_atexit@plt+0x1b7c58> │ │ │ │ + ldr r7, [pc, #48] @ 1c3fc8 <__cxa_atexit@plt+0x1b7c7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c79dc <__cxa_atexit@plt+0x1bb690> │ │ │ │ + ldr r7, [pc, #16] @ 1c3fcc <__cxa_atexit@plt+0x1b7c80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - tsteq r3, r0, ror #21 │ │ │ │ - tsteq r3, r8, ror #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1c7a08 <__cxa_atexit@plt+0x1bb6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 1c7a0c <__cxa_atexit@plt+0x1bb6c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r3, r4, asr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01259558 │ │ │ │ + tsteq r4, r4, asr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c7a54 <__cxa_atexit@plt+0x1bb708> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c7a68 <__cxa_atexit@plt+0x1bb71c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 1c7a7c <__cxa_atexit@plt+0x1bb730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1c7a78 <__cxa_atexit@plt+0x1bb72c> │ │ │ │ + ldr r7, [pc, #12] @ 1c3fec <__cxa_atexit@plt+0x1b7ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01255970 │ │ │ │ - @ instruction: 0x01255a14 │ │ │ │ + @ instruction: 0x01259510 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 1c7a9c <__cxa_atexit@plt+0x1bb750> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r5, fp, r2, lsr r1 │ │ │ │ - @ instruction: 0x0113ecb4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1c7af8 <__cxa_atexit@plt+0x1bb7ac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1c7af0 <__cxa_atexit@plt+0x1bb7a4> │ │ │ │ - ldr r3, [pc, #44] @ 1c7b00 <__cxa_atexit@plt+0x1bb7b4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c4040 <__cxa_atexit@plt+0x1b7cf4> │ │ │ │ + ldr r3, [pc, #64] @ 1c4050 <__cxa_atexit@plt+0x1b7d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1c7b04 <__cxa_atexit@plt+0x1bb7b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c4030 <__cxa_atexit@plt+0x1b7ce4> │ │ │ │ + ldr r7, [pc, #48] @ 1c4054 <__cxa_atexit@plt+0x1b7d08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #25 │ │ │ │ - @ instruction: 0x012558ac │ │ │ │ - tsteq r3, ip, ror #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c7b38 <__cxa_atexit@plt+0x1bb7ec> │ │ │ │ - ldr r3, [pc, #24] @ 1c7b44 <__cxa_atexit@plt+0x1bb7f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 1c4058 <__cxa_atexit@plt+0x1b7d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r3, ip, lsr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c7b74 <__cxa_atexit@plt+0x1bb828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1c7b78 <__cxa_atexit@plt+0x1bb82c> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + smlawteq r5, ip, r4, r9 │ │ │ │ + tsteq r4, r8, lsr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4094 <__cxa_atexit@plt+0x1b7d48> │ │ │ │ + ldr r2, [pc, #36] @ 1c409c <__cxa_atexit@plt+0x1b7d50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [pc, #32] @ 1c40a0 <__cxa_atexit@plt+0x1b7d54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0113ebbc │ │ │ │ - @ instruction: 0x0113ebf8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1c7b9c <__cxa_atexit@plt+0x1bb850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0113ebd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 1c7bc0 <__cxa_atexit@plt+0x1bb874> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - tsteq r3, r8, asr #23 │ │ │ │ - @ instruction: 0x0113ebb0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ + strdeq r9, [r5, -r0]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c7c04 <__cxa_atexit@plt+0x1bb8b8> │ │ │ │ - ldr r3, [pc, #40] @ 1c7c14 <__cxa_atexit@plt+0x1bb8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c7c18 <__cxa_atexit@plt+0x1bb8cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c40f0 <__cxa_atexit@plt+0x1b7da4> │ │ │ │ + ldr r7, [pc, #60] @ 1c4108 <__cxa_atexit@plt+0x1b7dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ 1c410c <__cxa_atexit@plt+0x1b7dc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #24] @ 1c4110 <__cxa_atexit@plt+0x1b7dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - rscseq r4, fp, r2, asr pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x012598e0 │ │ │ │ + @ instruction: 0x01142890 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c7c78 <__cxa_atexit@plt+0x1bb92c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c7c80 <__cxa_atexit@plt+0x1bb934> │ │ │ │ - ldr r5, [pc, #76] @ 1c7c9c <__cxa_atexit@plt+0x1bb950> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 1c7ca0 <__cxa_atexit@plt+0x1bb954> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #68] @ 1c7ca4 <__cxa_atexit@plt+0x1bb958> │ │ │ │ + bhi 1c414c <__cxa_atexit@plt+0x1b7e00> │ │ │ │ + ldr r2, [pc, #36] @ 1c4154 <__cxa_atexit@plt+0x1b7e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r1, [pc, #32] @ 1c4158 <__cxa_atexit@plt+0x1b7e0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ + @ instruction: 0x01259238 │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c41ac <__cxa_atexit@plt+0x1b7e60> │ │ │ │ + ldr r7, [pc, #60] @ 1c41c4 <__cxa_atexit@plt+0x1b7e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ 1c41c8 <__cxa_atexit@plt+0x1b7e7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1c7c88 <__cxa_atexit@plt+0x1bb93c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1c7c98 <__cxa_atexit@plt+0x1bb94c> │ │ │ │ + mov r9, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + ldr r7, [pc, #24] @ 1c41cc <__cxa_atexit@plt+0x1b7e80> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl fp │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r3, ip, lsl #22 │ │ │ │ - tsteq r3, r0, ror #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c7ccc <__cxa_atexit@plt+0x1bb980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - tsteq r3, r0, asr sl │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01259824 │ │ │ │ + tsteq r4, r0, ror #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c7d64 <__cxa_atexit@plt+0x1bba18> │ │ │ │ - ldr r7, [pc, #132] @ 1c7d74 <__cxa_atexit@plt+0x1bba28> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c4218 <__cxa_atexit@plt+0x1b7ecc> │ │ │ │ + ldr r3, [pc, #56] @ 1c4230 <__cxa_atexit@plt+0x1b7ee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 1c4234 <__cxa_atexit@plt+0x1b7ee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #40] @ 1c4238 <__cxa_atexit@plt+0x1b7eec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b ee50f0 <__cxa_atexit@plt+0xed8da4> │ │ │ │ + ldr r7, [pc, #28] @ 1c423c <__cxa_atexit@plt+0x1b7ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1c7d38 <__cxa_atexit@plt+0x1bb9ec> │ │ │ │ - ldr r1, [pc, #116] @ 1c7d78 <__cxa_atexit@plt+0x1bba2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1c7d48 <__cxa_atexit@plt+0x1bb9fc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1c7d54 <__cxa_atexit@plt+0x1bba08> │ │ │ │ - ldr r7, [pc, #76] @ 1c7d7c <__cxa_atexit@plt+0x1bba30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlawteq r5, r0, r3, r9 │ │ │ │ + @ instruction: 0x012593b8 │ │ │ │ + @ instruction: 0x011427f4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c4274 <__cxa_atexit@plt+0x1b7f28> │ │ │ │ + ldr r2, [pc, #28] @ 1c4280 <__cxa_atexit@plt+0x1b7f34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c7d84 <__cxa_atexit@plt+0x1bba38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0125936c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c42b8 <__cxa_atexit@plt+0x1b7f6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c42c0 <__cxa_atexit@plt+0x1b7f74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c7d80 <__cxa_atexit@plt+0x1bba34> │ │ │ │ - add r7, pc, r7 │ │ │ │ + smlawteq r5, r8, r0, r9 │ │ │ │ + tsteq r4, r8, lsr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4308 <__cxa_atexit@plt+0x1b7fbc> │ │ │ │ + ldr r2, [pc, #40] @ 1c4310 <__cxa_atexit@plt+0x1b7fc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 1c4314 <__cxa_atexit@plt+0x1b7fc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0125565c │ │ │ │ - tsteq r3, r8, asr #20 │ │ │ │ - @ instruction: 0x01255634 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, ip, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 1c7dec <__cxa_atexit@plt+0x1bbaa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c4340 <__cxa_atexit@plt+0x1b7ff4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c7dd4 <__cxa_atexit@plt+0x1bba88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1c7ddc <__cxa_atexit@plt+0x1bba90> │ │ │ │ - ldr r7, [pc, #36] @ 1c7df0 <__cxa_atexit@plt+0x1bbaa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c7df4 <__cxa_atexit@plt+0x1bbaa8> │ │ │ │ + ldr r7, [pc, #12] @ 1c4354 <__cxa_atexit@plt+0x1b8008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - smlawteq r5, r0, r5, r5 │ │ │ │ - @ instruction: 0x012555ac │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 1c7e34 <__cxa_atexit@plt+0x1bbae8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 1c7e38 <__cxa_atexit@plt+0x1bbaec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r5, r4, r5, r5 │ │ │ │ - smlawbeq r5, r0, r5, r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c7ec0 <__cxa_atexit@plt+0x1bbb74> │ │ │ │ - ldr r7, [pc, #116] @ 1c7ed0 <__cxa_atexit@plt+0x1bbb84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1c7ea4 <__cxa_atexit@plt+0x1bbb58> │ │ │ │ - ldr r1, [pc, #100] @ 1c7ed4 <__cxa_atexit@plt+0x1bbb88> │ │ │ │ + @ instruction: 0x012594b8 │ │ │ │ + tsteq r4, r8, lsr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c43c4 <__cxa_atexit@plt+0x1b8078> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c43d0 <__cxa_atexit@plt+0x1b8084> │ │ │ │ + ldr lr, [pc, #84] @ 1c43e0 <__cxa_atexit@plt+0x1b8094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ 1c43e4 <__cxa_atexit@plt+0x1b8098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ 1c43e8 <__cxa_atexit@plt+0x1b809c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1c7eb4 <__cxa_atexit@plt+0x1bbb68> │ │ │ │ - ldr r7, [pc, #72] @ 1c7ed8 <__cxa_atexit@plt+0x1bbb8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrdeq r8, [r5, -ip]! │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c7edc <__cxa_atexit@plt+0x1bbb90> │ │ │ │ - add r7, pc, r7 │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ + tsteq r4, ip, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c44a0 <__cxa_atexit@plt+0x1b8154> │ │ │ │ + ldr r2, [pc, #100] @ 1c44b0 <__cxa_atexit@plt+0x1b8164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 1c44b4 <__cxa_atexit@plt+0x1b8168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #92] @ 1c44b8 <__cxa_atexit@plt+0x1b816c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr sl, [pc, #76] @ 1c44bc <__cxa_atexit@plt+0x1b8170> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0125587c │ │ │ │ - @ instruction: 0x0113e8f0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x01259160 │ │ │ │ + tsteq r4, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 1c7f34 <__cxa_atexit@plt+0x1bbbe8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c7f2c <__cxa_atexit@plt+0x1bbbe0> │ │ │ │ - ldr r7, [pc, #32] @ 1c7f38 <__cxa_atexit@plt+0x1bbbec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c454c <__cxa_atexit@plt+0x1b8200> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c4558 <__cxa_atexit@plt+0x1b820c> │ │ │ │ + ldr r9, [pc, #116] @ 1c4568 <__cxa_atexit@plt+0x1b821c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #112] @ 1c456c <__cxa_atexit@plt+0x1b8220> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #108] @ 1c4570 <__cxa_atexit@plt+0x1b8224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1c4574 <__cxa_atexit@plt+0x1b8228> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 1c4578 <__cxa_atexit@plt+0x1b822c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r0, [pc, #64] @ 1c457c <__cxa_atexit@plt+0x1b8230> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b ec2220 <__cxa_atexit@plt+0xeb5ed4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r5, [r5, -r4]! │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ + @ instruction: 0x011424f4 │ │ │ │ + @ instruction: 0x01258e58 │ │ │ │ + @ instruction: 0x01258e38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1c7f6c <__cxa_atexit@plt+0x1bbc20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c45b4 <__cxa_atexit@plt+0x1b8268> │ │ │ │ + ldr r2, [pc, #28] @ 1c45c0 <__cxa_atexit@plt+0x1b8274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r0, r7, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0125902c │ │ │ │ + @ instruction: 0x01142498 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c8020 <__cxa_atexit@plt+0x1bbcd4> │ │ │ │ - ldr r3, [pc, #160] @ 1c8048 <__cxa_atexit@plt+0x1bbcfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c8004 <__cxa_atexit@plt+0x1bbcb8> │ │ │ │ - ldr r3, [pc, #136] @ 1c804c <__cxa_atexit@plt+0x1bbd00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c8030 <__cxa_atexit@plt+0x1bbce4> │ │ │ │ - ldr r2, [pc, #104] @ 1c8050 <__cxa_atexit@plt+0x1bbd04> │ │ │ │ + bhi 1c4608 <__cxa_atexit@plt+0x1b82bc> │ │ │ │ + ldr r2, [pc, #40] @ 1c4610 <__cxa_atexit@plt+0x1b82c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c8014 <__cxa_atexit@plt+0x1bbcc8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 1c4614 <__cxa_atexit@plt+0x1b82c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c8058 <__cxa_atexit@plt+0x1bbd0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c8054 <__cxa_atexit@plt+0x1bbd08> │ │ │ │ - add r3, pc, r3 │ │ │ │ + b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff104 │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ - tsteq r3, r8, lsr #15 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c80cc <__cxa_atexit@plt+0x1bbd80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c80bc <__cxa_atexit@plt+0x1bbd70> │ │ │ │ - ldr r3, [pc, #64] @ 1c80d0 <__cxa_atexit@plt+0x1bbd84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c80ac <__cxa_atexit@plt+0x1bbd60> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c4640 <__cxa_atexit@plt+0x1b82f4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #12] @ 1c4654 <__cxa_atexit@plt+0x1b8308> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c80d4 <__cxa_atexit@plt+0x1bbd88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x012591b8 │ │ │ │ + tsteq r4, r0, ror #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c46c0 <__cxa_atexit@plt+0x1b8374> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c46cc <__cxa_atexit@plt+0x1b8380> │ │ │ │ + ldr r1, [pc, #80] @ 1c46dc <__cxa_atexit@plt+0x1b8390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 1c46e0 <__cxa_atexit@plt+0x1b8394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 1c46e4 <__cxa_atexit@plt+0x1b8398> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff05c │ │ │ │ - tsteq r3, ip, ror #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c8104 <__cxa_atexit@plt+0x1bbdb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 1c8108 <__cxa_atexit@plt+0x1bbdbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01255344 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrdeq r8, [r5, -r4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1c8148 <__cxa_atexit@plt+0x1bbdfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - @ instruction: 0x0113e690 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c81e8 <__cxa_atexit@plt+0x1bbe9c> │ │ │ │ - ldr r3, [pc, #156] @ 1c8208 <__cxa_atexit@plt+0x1bbebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c81c8 <__cxa_atexit@plt+0x1bbe7c> │ │ │ │ - ldr r7, [pc, #132] @ 1c820c <__cxa_atexit@plt+0x1bbec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c81f8 <__cxa_atexit@plt+0x1bbeac> │ │ │ │ - ldr r3, [pc, #100] @ 1c8210 <__cxa_atexit@plt+0x1bbec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c81d8 <__cxa_atexit@plt+0x1bbe8c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1c8218 <__cxa_atexit@plt+0x1bbecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c8214 <__cxa_atexit@plt+0x1bbec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + tsteq r4, ip, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ + tsteq r4, r0, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4760 <__cxa_atexit@plt+0x1b8414> │ │ │ │ + ldr r2, [pc, #40] @ 1c4768 <__cxa_atexit@plt+0x1b841c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ 1c476c <__cxa_atexit@plt+0x1b8420> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xffffef40 │ │ │ │ - @ instruction: 0x0113e2b0 │ │ │ │ - tsteq r3, r8, ror #11 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r4, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c828c <__cxa_atexit@plt+0x1bbf40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c827c <__cxa_atexit@plt+0x1bbf30> │ │ │ │ - ldr r3, [pc, #64] @ 1c8290 <__cxa_atexit@plt+0x1bbf44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c826c <__cxa_atexit@plt+0x1bbf20> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ 1c4798 <__cxa_atexit@plt+0x1b844c> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + addne r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01259074 │ │ │ │ + tsteq r4, ip, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c4840 <__cxa_atexit@plt+0x1b84f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c4848 <__cxa_atexit@plt+0x1b84fc> │ │ │ │ + ldr r1, [pc, #136] @ 1c485c <__cxa_atexit@plt+0x1b8510> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ 1c4860 <__cxa_atexit@plt+0x1b8514> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 1c4864 <__cxa_atexit@plt+0x1b8518> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ 1c4868 <__cxa_atexit@plt+0x1b851c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #120] @ 1c486c <__cxa_atexit@plt+0x1b8520> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #92] @ 1c4870 <__cxa_atexit@plt+0x1b8524> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c4850 <__cxa_atexit@plt+0x1b8504> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0x01258b7c │ │ │ │ + @ instruction: 0x01258dbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0x011421b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ + tsteq r4, ip, lsl r2 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c493c <__cxa_atexit@plt+0x1b85f0> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge 1c4924 <__cxa_atexit@plt+0x1b85d8> │ │ │ │ + ldr r7, [pc, #120] @ 1c4954 <__cxa_atexit@plt+0x1b8608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #116] @ 1c4958 <__cxa_atexit@plt+0x1b860c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ 1c495c <__cxa_atexit@plt+0x1b8610> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [pc, #96] @ 1c4960 <__cxa_atexit@plt+0x1b8614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1c4968 <__cxa_atexit@plt+0x1b861c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c8294 <__cxa_atexit@plt+0x1bbf48> │ │ │ │ + ldr r7, [pc, #32] @ 1c4964 <__cxa_atexit@plt+0x1b8618> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffee9c │ │ │ │ - tsteq r3, ip, lsr #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c82c4 <__cxa_atexit@plt+0x1bbf78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 1c82c8 <__cxa_atexit@plt+0x1bbf7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - smlawbeq r5, r4, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrdeq r8, [r5, -r0]! │ │ │ │ + @ instruction: 0x0114219c │ │ │ │ + ldrdeq r8, [r5, -r4]! │ │ │ │ + tsteq r4, r8, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c8378 <__cxa_atexit@plt+0x1bc02c> │ │ │ │ - ldr r3, [pc, #156] @ 1c83a0 <__cxa_atexit@plt+0x1bc054> │ │ │ │ + bhi 1c4a34 <__cxa_atexit@plt+0x1b86e8> │ │ │ │ + ldr r3, [pc, #208] @ 1c4a60 <__cxa_atexit@plt+0x1b8714> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c835c <__cxa_atexit@plt+0x1bc010> │ │ │ │ - ldr r3, [pc, #136] @ 1c83a4 <__cxa_atexit@plt+0x1bc058> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c8388 <__cxa_atexit@plt+0x1bc03c> │ │ │ │ - ldr r2, [pc, #104] @ 1c83a8 <__cxa_atexit@plt+0x1bc05c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c836c <__cxa_atexit@plt+0x1bc020> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 1c4a10 <__cxa_atexit@plt+0x1b86c4> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c4a44 <__cxa_atexit@plt+0x1b86f8> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge 1c4a20 <__cxa_atexit@plt+0x1b86d4> │ │ │ │ + ldr r7, [pc, #160] @ 1c4a64 <__cxa_atexit@plt+0x1b8718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ 1c4a68 <__cxa_atexit@plt+0x1b871c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ 1c4a6c <__cxa_atexit@plt+0x1b8720> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #136] @ 1c4a70 <__cxa_atexit@plt+0x1b8724> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #84] @ 1c4a7c <__cxa_atexit@plt+0x1b8730> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1c83b0 <__cxa_atexit@plt+0x1bc064> │ │ │ │ + ldr r7, [pc, #60] @ 1c4a78 <__cxa_atexit@plt+0x1b872c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c83ac <__cxa_atexit@plt+0x1bc060> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #40] @ 1c4a74 <__cxa_atexit@plt+0x1b8728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xffffedac │ │ │ │ - tsteq r3, r0, lsr #2 │ │ │ │ - tsteq r3, ip, asr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0x01258be8 │ │ │ │ + @ instruction: 0x01142094 │ │ │ │ + tsteq r4, ip, lsr #1 │ │ │ │ + ldrdeq r8, [r5, -r8]! @ │ │ │ │ + tsteq r4, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 1c8424 <__cxa_atexit@plt+0x1bc0d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c8414 <__cxa_atexit@plt+0x1bc0c8> │ │ │ │ - ldr r3, [pc, #64] @ 1c8428 <__cxa_atexit@plt+0x1bc0dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c8404 <__cxa_atexit@plt+0x1bc0b8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c4b1c <__cxa_atexit@plt+0x1b87d0> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge 1c4b08 <__cxa_atexit@plt+0x1b87bc> │ │ │ │ + ldr r7, [pc, #124] @ 1c4b38 <__cxa_atexit@plt+0x1b87ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ 1c4b3c <__cxa_atexit@plt+0x1b87f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #116] @ 1c4b40 <__cxa_atexit@plt+0x1b87f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #100] @ 1c4b44 <__cxa_atexit@plt+0x1b87f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #60] @ 1c4b4c <__cxa_atexit@plt+0x1b8800> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c842c <__cxa_atexit@plt+0x1bc0e0> │ │ │ │ + ldr r7, [pc, #36] @ 1c4b48 <__cxa_atexit@plt+0x1b87fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffed04 │ │ │ │ - @ instruction: 0x0113e094 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1c844c <__cxa_atexit@plt+0x1bc100> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ - strdeq r4, [r5, -ip]! │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + strdeq r8, [r5, -r0]! │ │ │ │ + @ instruction: 0x01141fbc │ │ │ │ + strdeq r8, [r5, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c84d0 <__cxa_atexit@plt+0x1bc184> │ │ │ │ - ldr r3, [pc, #136] @ 1c84f8 <__cxa_atexit@plt+0x1bc1ac> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c4b90 <__cxa_atexit@plt+0x1b8844> │ │ │ │ + ldr r3, [pc, #48] @ 1c4bac <__cxa_atexit@plt+0x1b8860> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c84c0 <__cxa_atexit@plt+0x1bc174> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c84e0 <__cxa_atexit@plt+0x1bc194> │ │ │ │ - ldr lr, [pc, #108] @ 1c8500 <__cxa_atexit@plt+0x1bc1b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1c84fc <__cxa_atexit@plt+0x1bc1b0> │ │ │ │ + ldr r2, [pc, #44] @ 1c4bb0 <__cxa_atexit@plt+0x1b8864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ + ldr r7, [pc, #28] @ 1c4bb4 <__cxa_atexit@plt+0x1b8868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r4, r4, ror #30 │ │ │ │ + tsteq r4, r8, asr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c4bec <__cxa_atexit@plt+0x1b88a0> │ │ │ │ + ldr r2, [pc, #28] @ 1c4bf8 <__cxa_atexit@plt+0x1b88ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r3, ip, lsl r3 │ │ │ │ - @ instruction: 0x01254f5c │ │ │ │ + strdeq r8, [r5, -r4]! │ │ │ │ + tsteq r4, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4c54 <__cxa_atexit@plt+0x1b8908> │ │ │ │ + ldr r2, [pc, #64] @ 1c4c5c <__cxa_atexit@plt+0x1b8910> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 1c4c60 <__cxa_atexit@plt+0x1b8914> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 1c4c64 <__cxa_atexit@plt+0x1b8918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ 1c4c68 <__cxa_atexit@plt+0x1b891c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r4, r4, asr #29 │ │ │ │ + @ instruction: 0x01258740 │ │ │ │ + @ instruction: 0x01258b78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1c8550 <__cxa_atexit@plt+0x1bc204> │ │ │ │ - ldr lr, [pc, #52] @ 1c855c <__cxa_atexit@plt+0x1bc210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 1c4ca0 <__cxa_atexit@plt+0x1b8954> │ │ │ │ + ldr r2, [pc, #28] @ 1c4cac <__cxa_atexit@plt+0x1b8960> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r5, r8, lr, r4 │ │ │ │ - tsteq r3, r8, asr #5 │ │ │ │ + @ instruction: 0x01258940 │ │ │ │ + tsteq r4, r4, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c85f4 <__cxa_atexit@plt+0x1bc2a8> │ │ │ │ - ldr r3, [pc, #128] @ 1c8604 <__cxa_atexit@plt+0x1bc2b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 1c8610 <__cxa_atexit@plt+0x1bc2c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ 1c8614 <__cxa_atexit@plt+0x1bc2c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1c8618 <__cxa_atexit@plt+0x1bc2cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ 1c861c <__cxa_atexit@plt+0x1bc2d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1c8608 <__cxa_atexit@plt+0x1bc2bc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c4cf8 <__cxa_atexit@plt+0x1b89ac> │ │ │ │ + ldr r7, [pc, #52] @ 1c4d10 <__cxa_atexit@plt+0x1b89c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 1c860c <__cxa_atexit@plt+0x1bc2c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1c8620 <__cxa_atexit@plt+0x1bc2d4> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 1c4d14 <__cxa_atexit@plt+0x1b89c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #24] @ 1c4d18 <__cxa_atexit@plt+0x1b89cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r3, r0, lsl r2 │ │ │ │ - tsteq r3, r8, lsl #4 │ │ │ │ - tsteq r3, ip, asr #4 │ │ │ │ - tsteq r3, r4, asr #4 │ │ │ │ - tsteq r3, ip, asr #4 │ │ │ │ - tsteq r3, r4, asr #4 │ │ │ │ - tsteq r3, ip, asr #4 │ │ │ │ - tsteq r3, r8, lsl #4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0x01258b1c │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ + tsteq r4, r4, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1c8654 <__cxa_atexit@plt+0x1bc308> │ │ │ │ - ldr r7, [pc, #36] @ 1c8668 <__cxa_atexit@plt+0x1bc31c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ 1c8670 <__cxa_atexit@plt+0x1bc324> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - b 1c865c <__cxa_atexit@plt+0x1bc310> │ │ │ │ - ldr r7, [pc, #16] @ 1c866c <__cxa_atexit@plt+0x1bc320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c4d74 <__cxa_atexit@plt+0x1b8a28> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c4d6c <__cxa_atexit@plt+0x1b8a20> │ │ │ │ + ldr r3, [pc, #44] @ 1c4d7c <__cxa_atexit@plt+0x1b8a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1c4d80 <__cxa_atexit@plt+0x1b8a34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b ed5a20 <__cxa_atexit@plt+0xec96d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113e1b4 │ │ │ │ - @ instruction: 0x0113e1b0 │ │ │ │ - @ instruction: 0x0113e1d0 │ │ │ │ - tsteq r3, r8, ror #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x01258630 │ │ │ │ + tsteq r4, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c8718 <__cxa_atexit@plt+0x1bc3cc> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1c4df0 <__cxa_atexit@plt+0x1b8aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1c8708 <__cxa_atexit@plt+0x1bc3bc> │ │ │ │ - ldr r3, [pc, #152] @ 1c8748 <__cxa_atexit@plt+0x1bc3fc> │ │ │ │ + beq 1c4de8 <__cxa_atexit@plt+0x1b8a9c> │ │ │ │ + ldr r7, [pc, #64] @ 1c4df8 <__cxa_atexit@plt+0x1b8aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 1c4dfc <__cxa_atexit@plt+0x1b8ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c8720 <__cxa_atexit@plt+0x1bc3d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c8728 <__cxa_atexit@plt+0x1bc3dc> │ │ │ │ - ldr r5, [pc, #120] @ 1c8754 <__cxa_atexit@plt+0x1bc408> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #116] @ 1c8758 <__cxa_atexit@plt+0x1bc40c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 1c875c <__cxa_atexit@plt+0x1bc410> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #108] @ 1c8760 <__cxa_atexit@plt+0x1bc414> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 1c4e00 <__cxa_atexit@plt+0x1b8ab4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 1c4e04 <__cxa_atexit@plt+0x1b8ab8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - b 1c870c <__cxa_atexit@plt+0x1bc3c0> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1c8730 <__cxa_atexit@plt+0x1bc3e4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 1c874c <__cxa_atexit@plt+0x1bc400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ 1c8750 <__cxa_atexit@plt+0x1bc404> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r5, -r8]! │ │ │ │ - tsteq r3, r8, rrx │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffff5d4 │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ - tsteq r3, r4, ror #2 │ │ │ │ - tsteq r3, r8, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c879c <__cxa_atexit@plt+0x1bc450> │ │ │ │ - ldr r3, [pc, #36] @ 1c87a8 <__cxa_atexit@plt+0x1bc45c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 1c87ac <__cxa_atexit@plt+0x1bc460> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0113df94 │ │ │ │ + tsteq r4, r0, ror #26 │ │ │ │ + smlawteq r5, r8, r5, r8 │ │ │ │ + @ instruction: 0x01258a3c │ │ │ │ + ldrdeq r8, [r5, -r8]! @ │ │ │ │ + tsteq r4, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b bdce18 <__cxa_atexit@plt+0xbd0acc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 1c4e28 <__cxa_atexit@plt+0x1b8adc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b fa0a10 <__cxa_atexit@plt+0xf946c4> │ │ │ │ + tsteq r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c8800 <__cxa_atexit@plt+0x1bc4b4> │ │ │ │ - ldr r3, [pc, #40] @ 1c8810 <__cxa_atexit@plt+0x1bc4c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c8814 <__cxa_atexit@plt+0x1bc4c8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4e64 <__cxa_atexit@plt+0x1b8b18> │ │ │ │ + ldr r8, [pc, #36] @ 1c4e6c <__cxa_atexit@plt+0x1b8b20> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 1c4e70 <__cxa_atexit@plt+0x1b8b24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - rscseq r4, fp, r6, asr r3 │ │ │ │ + ldrhteq r7, [fp], #254 @ 0xfe │ │ │ │ + @ instruction: 0x0125851c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c8850 <__cxa_atexit@plt+0x1bc504> │ │ │ │ - ldr r3, [pc, #36] @ 1c8860 <__cxa_atexit@plt+0x1bc514> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c4eec <__cxa_atexit@plt+0x1b8ba0> │ │ │ │ + ldr r6, [pc, #116] @ 1c4f08 <__cxa_atexit@plt+0x1b8bbc> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c88ac <__cxa_atexit@plt+0x1bc560> │ │ │ │ - ldr r1, [pc, #56] @ 1c88c4 <__cxa_atexit@plt+0x1bc578> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ 1c88c8 <__cxa_atexit@plt+0x1bc57c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1c88cc <__cxa_atexit@plt+0x1bc580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rscseq r4, fp, pc, asr #4 │ │ │ │ - @ instruction: 0x0113dfd0 │ │ │ │ - @ instruction: 0x0113df9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c8918 <__cxa_atexit@plt+0x1bc5cc> │ │ │ │ - ldr r2, [pc, #48] @ 1c8924 <__cxa_atexit@plt+0x1bc5d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c8910 <__cxa_atexit@plt+0x1bc5c4> │ │ │ │ - b 1c8934 <__cxa_atexit@plt+0x1bc5e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, r4, asr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1c898c <__cxa_atexit@plt+0x1bc640> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c8a14 <__cxa_atexit@plt+0x1bc6c8> │ │ │ │ - ldr r1, [pc, #268] @ 1c8a74 <__cxa_atexit@plt+0x1bc728> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #264] @ 1c8a78 <__cxa_atexit@plt+0x1bc72c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r2, [pc, #196] @ 1c8a58 <__cxa_atexit@plt+0x1bc70c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c89f0 <__cxa_atexit@plt+0x1bc6a4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c89fc <__cxa_atexit@plt+0x1bc6b0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c8a3c <__cxa_atexit@plt+0x1bc6f0> │ │ │ │ - ldr r1, [pc, #160] @ 1c8a6c <__cxa_atexit@plt+0x1bc720> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 1c8a70 <__cxa_atexit@plt+0x1bc724> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 1c8a64 <__cxa_atexit@plt+0x1bc718> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #88] @ 1c8a68 <__cxa_atexit@plt+0x1bc71c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #68] @ 1c8a60 <__cxa_atexit@plt+0x1bc714> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c8a5c <__cxa_atexit@plt+0x1bc710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, r0, asr #28 │ │ │ │ - tsteq r3, r8, ror #28 │ │ │ │ - tsteq r3, r0, ror lr │ │ │ │ - tsteq r3, r4, ror #28 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - rscseq r4, fp, pc, lsl #2 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - rscseq r4, fp, r3, ror r1 │ │ │ │ - @ instruction: 0x0113ddf0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c8adc <__cxa_atexit@plt+0x1bc790> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ + beq 1c4edc <__cxa_atexit@plt+0x1b8b90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c8af4 <__cxa_atexit@plt+0x1bc7a8> │ │ │ │ - ldr r1, [pc, #100] @ 1c8b1c <__cxa_atexit@plt+0x1bc7d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #96] @ 1c8b20 <__cxa_atexit@plt+0x1bc7d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #48] @ 1c8b14 <__cxa_atexit@plt+0x1bc7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #40] @ 1c8b18 <__cxa_atexit@plt+0x1bc7cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c8b10 <__cxa_atexit@plt+0x1bc7c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r8, lsl #27 │ │ │ │ - @ instruction: 0x0113dd90 │ │ │ │ - tsteq r3, r4, lsl #27 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - rscseq r4, fp, r3, lsr #32 │ │ │ │ - tsteq r3, r8, asr #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1c8bc8 <__cxa_atexit@plt+0x1bc87c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c8bd4 <__cxa_atexit@plt+0x1bc888> │ │ │ │ - ldr lr, [pc, #140] @ 1c8be4 <__cxa_atexit@plt+0x1bc898> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r3, [pc, #128] @ 1c8be8 <__cxa_atexit@plt+0x1bc89c> │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c4ef8 <__cxa_atexit@plt+0x1b8bac> │ │ │ │ + ldr r3, [pc, #72] @ 1c4f0c <__cxa_atexit@plt+0x1b8bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1c8ba4 <__cxa_atexit@plt+0x1bc858> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1c8bb0 <__cxa_atexit@plt+0x1bc864> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1c8bbc <__cxa_atexit@plt+0x1bc870> │ │ │ │ - ldr r8, [pc, #84] @ 1c8bf4 <__cxa_atexit@plt+0x1bc8a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #56] @ 1c8bf0 <__cxa_atexit@plt+0x1bc8a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #40] @ 1c8bec <__cxa_atexit@plt+0x1bc8a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - rscseq r3, fp, r6, lsl pc │ │ │ │ - rscseq r3, fp, fp, lsl pc │ │ │ │ - rscseq r3, fp, r6, lsr #30 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1c8c28 <__cxa_atexit@plt+0x1bc8dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1c8c38 <__cxa_atexit@plt+0x1bc8ec> │ │ │ │ - ldr r8, [pc, #48] @ 1c8c50 <__cxa_atexit@plt+0x1bc904> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #28] @ 1c8c4c <__cxa_atexit@plt+0x1bc900> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #8] @ 1c8c48 <__cxa_atexit@plt+0x1bc8fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - smlalseq r3, fp, sl, lr │ │ │ │ - rscseq r3, fp, r3, lsr #29 │ │ │ │ - rscseq r3, fp, r6, lsr #29 │ │ │ │ - tsteq r3, r8, lsl ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c8ca4 <__cxa_atexit@plt+0x1bc958> │ │ │ │ - ldr r3, [pc, #56] @ 1c8cb4 <__cxa_atexit@plt+0x1bc968> │ │ │ │ + bcc 1c4f50 <__cxa_atexit@plt+0x1b8c04> │ │ │ │ + ldr r3, [pc, #40] @ 1c4f5c <__cxa_atexit@plt+0x1b8c10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 1c8cb8 <__cxa_atexit@plt+0x1bc96c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - smlalseq r3, fp, sl, lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1c8cd4 <__cxa_atexit@plt+0x1bc988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r3, fp, r6, asr lr │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1c8cf0 <__cxa_atexit@plt+0x1bc9a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r3, fp, sl, lsr #28 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1c8d58 <__cxa_atexit@plt+0x1bca0c> │ │ │ │ + bhi 1c4fc8 <__cxa_atexit@plt+0x1b8c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c8d64 <__cxa_atexit@plt+0x1bca18> │ │ │ │ - ldr lr, [pc, #80] @ 1c8d74 <__cxa_atexit@plt+0x1bca28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 1c8d78 <__cxa_atexit@plt+0x1bca2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r5, [pc, #48] @ 1c8d7c <__cxa_atexit@plt+0x1bca30> │ │ │ │ + bcc 1c4fd4 <__cxa_atexit@plt+0x1b8c88> │ │ │ │ + ldr r8, [pc, #84] @ 1c4fe4 <__cxa_atexit@plt+0x1b8c98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #80] @ 1c4fe8 <__cxa_atexit@plt+0x1b8c9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 1c4fec <__cxa_atexit@plt+0x1b8ca0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #60] @ 1c4ff0 <__cxa_atexit@plt+0x1b8ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b f303b4 <__cxa_atexit@plt+0xf24068> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x01254638 │ │ │ │ + rscseq r7, fp, r6, ror lr │ │ │ │ + ldrdeq r8, [r5, -r8]! @ │ │ │ │ + smlawteq r5, r4, r3, r8 │ │ │ │ + @ instruction: 0x012583b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c506c <__cxa_atexit@plt+0x1b8d20> │ │ │ │ + ldr r6, [pc, #116] @ 1c5088 <__cxa_atexit@plt+0x1b8d3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c505c <__cxa_atexit@plt+0x1b8d10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c5078 <__cxa_atexit@plt+0x1b8d2c> │ │ │ │ + ldr r3, [pc, #72] @ 1c508c <__cxa_atexit@plt+0x1b8d40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c8ddc <__cxa_atexit@plt+0x1bca90> │ │ │ │ - ldr r3, [pc, #48] @ 1c8dec <__cxa_atexit@plt+0x1bcaa0> │ │ │ │ + bcc 1c50d0 <__cxa_atexit@plt+0x1b8d84> │ │ │ │ + ldr r3, [pc, #40] @ 1c50dc <__cxa_atexit@plt+0x1b8d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5140 <__cxa_atexit@plt+0x1b8df4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c514c <__cxa_atexit@plt+0x1b8e00> │ │ │ │ + ldr r2, [pc, #76] @ 1c515c <__cxa_atexit@plt+0x1b8e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 1c5160 <__cxa_atexit@plt+0x1b8e14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 1c8df0 <__cxa_atexit@plt+0x1bcaa4> │ │ │ │ + ldr r8, [pc, #56] @ 1c5164 <__cxa_atexit@plt+0x1b8e18> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - rscseq r3, fp, sp, asr #26 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1c8e60 <__cxa_atexit@plt+0x1bcb14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1c8e6c <__cxa_atexit@plt+0x1bcb20> │ │ │ │ - ldr lr, [pc, #88] @ 1c8e7c <__cxa_atexit@plt+0x1bcb30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r0, [pc, #72] @ 1c8e80 <__cxa_atexit@plt+0x1bcb34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r5, [pc, #48] @ 1c8e84 <__cxa_atexit@plt+0x1bcb38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b f303b4 <__cxa_atexit@plt+0xf24068> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x01254530 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x01258258 │ │ │ │ + rscseq r7, fp, sl, asr #25 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1c8eec <__cxa_atexit@plt+0x1bcba0> │ │ │ │ - ldr r3, [pc, #56] @ 1c8efc <__cxa_atexit@plt+0x1bcbb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 1c8f00 <__cxa_atexit@plt+0x1bcbb4> │ │ │ │ + bcc 1c51f8 <__cxa_atexit@plt+0x1b8eac> │ │ │ │ + add r3, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 1c51d0 <__cxa_atexit@plt+0x1b8e84> │ │ │ │ + ldr r7, [pc, #116] @ 1c5210 <__cxa_atexit@plt+0x1b8ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #112] @ 1c5214 <__cxa_atexit@plt+0x1b8ec8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ 1c5218 <__cxa_atexit@plt+0x1b8ecc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + add lr, r2, #20 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r6, r2, #16 │ │ │ │ + ldr r1, [pc, #68] @ 1c5220 <__cxa_atexit@plt+0x1b8ed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #64] @ 1c5224 <__cxa_atexit@plt+0x1b8ed8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r9, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 1c521c <__cxa_atexit@plt+0x1b8ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - rscseq r3, fp, ip, asr #24 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + ldrdeq r8, [r5, -ip]! │ │ │ │ + @ instruction: 0x012581bc │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + rscseq r7, fp, r2, lsl ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 1c9028 <__cxa_atexit@plt+0x1bccdc> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 1c9030 <__cxa_atexit@plt+0x1bcce4> │ │ │ │ - stm sp, {r0, r7, fp} │ │ │ │ - ldr ip, [pc, #292] @ 1c9060 <__cxa_atexit@plt+0x1bcd14> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r1, r2 │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - str r3, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - mov r3, r1 │ │ │ │ - str r9, [r3, #16]! │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 1c8fd4 <__cxa_atexit@plt+0x1bcc88> │ │ │ │ - ldr r9, [sl, #3] │ │ │ │ - ldr r8, [sl, #11] │ │ │ │ - ldr r6, [sl, #15] │ │ │ │ - ldr r0, [pc, #236] @ 1c9064 <__cxa_atexit@plt+0x1bcd18> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c9010 <__cxa_atexit@plt+0x1bccc4> │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 1c9048 <__cxa_atexit@plt+0x1bccfc> │ │ │ │ - ldr lr, [pc, #212] @ 1c9078 <__cxa_atexit@plt+0x1bcd2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldmda r5, {r0, r3} │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - str lr, [r2, #24]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - ldr r3, [pc, #144] @ 1c906c <__cxa_atexit@plt+0x1bcd20> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c52fc <__cxa_atexit@plt+0x1b8fb0> │ │ │ │ + ldr r3, [pc, #228] @ 1c532c <__cxa_atexit@plt+0x1b8fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #140] @ 1c9070 <__cxa_atexit@plt+0x1bcd24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r2, #24]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #120] @ 1c9074 <__cxa_atexit@plt+0x1bcd28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r8, sl │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c52b8 <__cxa_atexit@plt+0x1b8f6c> │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 1c530c <__cxa_atexit@plt+0x1b8fc0> │ │ │ │ + add r3, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 1c52c8 <__cxa_atexit@plt+0x1b8f7c> │ │ │ │ + ldr r7, [pc, #176] @ 1c5330 <__cxa_atexit@plt+0x1b8fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #172] @ 1c5334 <__cxa_atexit@plt+0x1b8fe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #164] @ 1c5338 <__cxa_atexit@plt+0x1b8fec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1c9038 <__cxa_atexit@plt+0x1bccec> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ 1c9068 <__cxa_atexit@plt+0x1bcd1c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r7, r6, #16 │ │ │ │ + ldr r1, [pc, #112] @ 1c5344 <__cxa_atexit@plt+0x1b8ff8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #108] @ 1c5348 <__cxa_atexit@plt+0x1b8ffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #60] @ 1c5340 <__cxa_atexit@plt+0x1b8ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ + ldr r7, [pc, #40] @ 1c533c <__cxa_atexit@plt+0x1b8ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r3, r8, asr #16 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - smlawbeq r5, r8, r3, r4 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + strdeq r8, [r5, -r8]! @ │ │ │ │ + ldrdeq r8, [r5, -r8]! @ │ │ │ │ + tsteq r4, r4, asr #16 │ │ │ │ + tsteq r4, r8, asr r8 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + rscseq r7, fp, sl, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1c90c4 <__cxa_atexit@plt+0x1bcd78> │ │ │ │ - ldr r3, [pc, #48] @ 1c90d0 <__cxa_atexit@plt+0x1bcd84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r9, sl} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add lr, r9, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c53ec <__cxa_atexit@plt+0x1b90a0> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 1c53c0 <__cxa_atexit@plt+0x1b9074> │ │ │ │ + ldr r7, [pc, #128] @ 1c5408 <__cxa_atexit@plt+0x1b90bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ 1c540c <__cxa_atexit@plt+0x1b90c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ 1c5410 <__cxa_atexit@plt+0x1b90c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - @ instruction: 0x0113d790 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r1, [pc, #76] @ 1c5418 <__cxa_atexit@plt+0x1b90cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 1c541c <__cxa_atexit@plt+0x1b90d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #32] @ 1c5414 <__cxa_atexit@plt+0x1b90c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + strdeq r7, [r5, -r0]! │ │ │ │ + ldrdeq r7, [r5, -r0]! │ │ │ │ + tsteq r4, r4, ror #14 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + rscseq r7, fp, r2, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c917c <__cxa_atexit@plt+0x1bce30> │ │ │ │ - ldr r3, [pc, #124] @ 1c918c <__cxa_atexit@plt+0x1bce40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c9160 <__cxa_atexit@plt+0x1bce14> │ │ │ │ - ldr r0, [pc, #100] @ 1c9190 <__cxa_atexit@plt+0x1bce44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-16]! │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9170 <__cxa_atexit@plt+0x1bce24> │ │ │ │ - ldr r8, [r5, #-4]! │ │ │ │ - str r1, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c5470 <__cxa_atexit@plt+0x1b9124> │ │ │ │ + ldr r6, [pc, #60] @ 1c548c <__cxa_atexit@plt+0x1b9140> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #56] @ 1c5490 <__cxa_atexit@plt+0x1b9144> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + str r9, [r6, #12]! │ │ │ │ mov r9, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c9194 <__cxa_atexit@plt+0x1bce48> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #28] @ 1c5494 <__cxa_atexit@plt+0x1b9148> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r3, r4, lsl r7 │ │ │ │ - tsteq r3, r8, ror #13 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + smlalseq r7, fp, lr, r9 │ │ │ │ + tsteq r4, r0, ror #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c54bc <__cxa_atexit@plt+0x1b9170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r4, ip, lsr #13 │ │ │ │ + tsteq r4, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #56] @ 1c91f4 <__cxa_atexit@plt+0x1bcea8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5510 <__cxa_atexit@plt+0x1b91c4> │ │ │ │ + ldr r2, [pc, #56] @ 1c5518 <__cxa_atexit@plt+0x1b91cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c91e8 <__cxa_atexit@plt+0x1bce9c> │ │ │ │ - ldmda r5, {r3, r9} │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + beq 1c5504 <__cxa_atexit@plt+0x1b91b8> │ │ │ │ + ldr sl, [pc, #36] @ 1c551c <__cxa_atexit@plt+0x1b91d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r3, r8, lsl #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r4, r4, lsr r5 │ │ │ │ + tsteq r4, r4, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - tsteq r3, ip, ror r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr sl, [pc, #16] @ 1c5544 <__cxa_atexit@plt+0x1b91f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + @ instruction: 0x011414f8 │ │ │ │ + @ instruction: 0x011414d8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c92b4 <__cxa_atexit@plt+0x1bcf68> │ │ │ │ - ldr r7, [pc, #136] @ 1c92c4 <__cxa_atexit@plt+0x1bcf78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c9298 <__cxa_atexit@plt+0x1bcf4c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r1, [pc, #100] @ 1c92c8 <__cxa_atexit@plt+0x1bcf7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c92a8 <__cxa_atexit@plt+0x1bcf5c> │ │ │ │ - ldr r2, [pc, #72] @ 1c92cc <__cxa_atexit@plt+0x1bcf80> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c558c <__cxa_atexit@plt+0x1b9240> │ │ │ │ + ldr r2, [pc, #48] @ 1c55a4 <__cxa_atexit@plt+0x1b9258> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #68] @ 1c92d0 <__cxa_atexit@plt+0x1bcf84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c92d4 <__cxa_atexit@plt+0x1bcf88> │ │ │ │ + ldr r3, [pc, #44] @ 1c55a8 <__cxa_atexit@plt+0x1b925c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + ldr r7, [pc, #24] @ 1c55ac <__cxa_atexit@plt+0x1b9260> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r3, r8, lsr r2 │ │ │ │ - @ instruction: 0x0113d5f4 │ │ │ │ - tsteq r3, r0, asr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #68] @ 1c9340 <__cxa_atexit@plt+0x1bcff4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9334 <__cxa_atexit@plt+0x1bcfe8> │ │ │ │ - ldr r3, [pc, #40] @ 1c9344 <__cxa_atexit@plt+0x1bcff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c9348 <__cxa_atexit@plt+0x1bcffc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5], #-4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rscseq r7, fp, sl, ror r8 │ │ │ │ + @ instruction: 0x011415d4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r0, lsr #3 │ │ │ │ - tsteq r3, ip, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c937c <__cxa_atexit@plt+0x1bd030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 1c9380 <__cxa_atexit@plt+0x1bd034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, ip, asr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - tsteq r3, r8, lsl #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + tsteq r4, r0, lsl r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1c93c4 <__cxa_atexit@plt+0x1bd078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - @ instruction: 0x0113d4f4 │ │ │ │ - tsteq r3, ip, asr #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1c55ec <__cxa_atexit@plt+0x1b92a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r4, lsl #12 │ │ │ │ + tsteq r4, ip, asr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c9468 <__cxa_atexit@plt+0x1bd11c> │ │ │ │ - ldr r7, [pc, #140] @ 1c9478 <__cxa_atexit@plt+0x1bd12c> │ │ │ │ + ldr r7, [pc, #12] @ 1c5614 <__cxa_atexit@plt+0x1b92c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c944c <__cxa_atexit@plt+0x1bd100> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [pc, #104] @ 1c947c <__cxa_atexit@plt+0x1bd130> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c945c <__cxa_atexit@plt+0x1bd110> │ │ │ │ - ldr r1, [pc, #76] @ 1c9480 <__cxa_atexit@plt+0x1bd134> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 1c9484 <__cxa_atexit@plt+0x1bd138> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + tsteq r4, r0, asr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1c5638 <__cxa_atexit@plt+0x1b92ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c9488 <__cxa_atexit@plt+0x1bd13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01257da0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1c565c <__cxa_atexit@plt+0x1b9310> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r3, r8, lsl #1 │ │ │ │ - tsteq r3, r0, asr r4 │ │ │ │ - tsteq r3, ip, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #68] @ 1c94f4 <__cxa_atexit@plt+0x1bd1a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c94e8 <__cxa_atexit@plt+0x1bd19c> │ │ │ │ - ldr r3, [pc, #40] @ 1c94f8 <__cxa_atexit@plt+0x1bd1ac> │ │ │ │ + @ instruction: 0x01257d7c │ │ │ │ + tsteq r4, r0, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c56b8 <__cxa_atexit@plt+0x1b936c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c56b0 <__cxa_atexit@plt+0x1b9364> │ │ │ │ + ldr r3, [pc, #44] @ 1c56c0 <__cxa_atexit@plt+0x1b9374> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c94fc <__cxa_atexit@plt+0x1bd1b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5], #-4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + ldr r2, [pc, #40] @ 1c56c4 <__cxa_atexit@plt+0x1b9378> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, ip, ror #31 │ │ │ │ - @ instruction: 0x0113d398 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c9530 <__cxa_atexit@plt+0x1bd1e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 1c9534 <__cxa_atexit@plt+0x1bd1e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, r8, lsr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - tsteq r3, r4, asr #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r0, ror #12 │ │ │ │ + @ instruction: 0x01257cec │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c95dc <__cxa_atexit@plt+0x1bd290> │ │ │ │ - ldr r3, [pc, #120] @ 1c95ec <__cxa_atexit@plt+0x1bd2a0> │ │ │ │ + bhi 1c5734 <__cxa_atexit@plt+0x1b93e8> │ │ │ │ + ldr r3, [pc, #88] @ 1c5744 <__cxa_atexit@plt+0x1b93f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c95c0 <__cxa_atexit@plt+0x1bd274> │ │ │ │ - ldr r2, [pc, #100] @ 1c95f0 <__cxa_atexit@plt+0x1bd2a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c95d0 <__cxa_atexit@plt+0x1bd284> │ │ │ │ - ldr r8, [pc, #68] @ 1c95f4 <__cxa_atexit@plt+0x1bd2a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + beq 1c5710 <__cxa_atexit@plt+0x1b93c4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 1c5720 <__cxa_atexit@plt+0x1b93d4> │ │ │ │ + ldr r7, [pc, #68] @ 1c5750 <__cxa_atexit@plt+0x1b9404> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c95f8 <__cxa_atexit@plt+0x1bd2ac> │ │ │ │ + ldr r3, [pc, #32] @ 1c5748 <__cxa_atexit@plt+0x1b93fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #16] @ 1c574c <__cxa_atexit@plt+0x1b9400> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ - tsteq r3, r4, ror #5 │ │ │ │ - @ instruction: 0x0113d29c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x01258294 │ │ │ │ + @ instruction: 0x011415fc │ │ │ │ + tsteq r4, ip, lsl #12 │ │ │ │ + tsteq r4, ip, asr #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 1c577c <__cxa_atexit@plt+0x1b9430> │ │ │ │ + ldr r7, [pc, #32] @ 1c5794 <__cxa_atexit@plt+0x1b9448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #20] @ 1c5798 <__cxa_atexit@plt+0x1b944c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + tsteq r4, r4, lsr #11 │ │ │ │ + @ instruction: 0x01258238 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c57cc <__cxa_atexit@plt+0x1b9480> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1c57d4 <__cxa_atexit@plt+0x1b9488> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01257bb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5880 <__cxa_atexit@plt+0x1b9534> │ │ │ │ + ldr r3, [pc, #144] @ 1c5888 <__cxa_atexit@plt+0x1b953c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #60] @ 1c965c <__cxa_atexit@plt+0x1bd310> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c5850 <__cxa_atexit@plt+0x1b9504> │ │ │ │ + ldr r1, [pc, #112] @ 1c588c <__cxa_atexit@plt+0x1b9540> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9650 <__cxa_atexit@plt+0x1bd304> │ │ │ │ - ldmda r5, {r3, r9} │ │ │ │ - ldr r8, [pc, #28] @ 1c9660 <__cxa_atexit@plt+0x1bd314> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1c5860 <__cxa_atexit@plt+0x1b9514> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1c5878 <__cxa_atexit@plt+0x1b952c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r3, r0, lsl #29 │ │ │ │ - tsteq r3, r4, lsr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #12] @ 1c968c <__cxa_atexit@plt+0x1bd340> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - tsteq r3, r4, asr #28 │ │ │ │ - tsteq r3, r8, asr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c972c <__cxa_atexit@plt+0x1bd3e0> │ │ │ │ - ldr r7, [pc, #136] @ 1c973c <__cxa_atexit@plt+0x1bd3f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c9710 <__cxa_atexit@plt+0x1bd3c4> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r1, [pc, #100] @ 1c9740 <__cxa_atexit@plt+0x1bd3f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9720 <__cxa_atexit@plt+0x1bd3d4> │ │ │ │ - ldr r2, [pc, #72] @ 1c9744 <__cxa_atexit@plt+0x1bd3f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #68] @ 1c9748 <__cxa_atexit@plt+0x1bd3fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c974c <__cxa_atexit@plt+0x1bd400> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 1c5890 <__cxa_atexit@plt+0x1b9544> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r3, ip, asr lr │ │ │ │ - tsteq r3, r0, asr #3 │ │ │ │ - tsteq r3, ip, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldrdeq r7, [r5, -r4]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #68] @ 1c97b8 <__cxa_atexit@plt+0x1bd46c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r2, [pc, #84] @ 1c5900 <__cxa_atexit@plt+0x1b95b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c97ac <__cxa_atexit@plt+0x1bd460> │ │ │ │ - ldr r3, [pc, #40] @ 1c97bc <__cxa_atexit@plt+0x1bd470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c97c0 <__cxa_atexit@plt+0x1bd474> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5], #-4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1c58d8 <__cxa_atexit@plt+0x1b958c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1c58f4 <__cxa_atexit@plt+0x1b95a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r4, asr #27 │ │ │ │ - tsteq r3, r8, lsl r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c97f4 <__cxa_atexit@plt+0x1bd4a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 1c97f8 <__cxa_atexit@plt+0x1bd4ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, r0, lsl #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #24] @ 1c5904 <__cxa_atexit@plt+0x1b95b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01257b50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - ldrsbeq sp, [r3, -r4] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1c983c <__cxa_atexit@plt+0x1bd4f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r3, r0, asr #1 │ │ │ │ - @ instruction: 0x0113d098 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c98e0 <__cxa_atexit@plt+0x1bd594> │ │ │ │ - ldr r7, [pc, #140] @ 1c98f0 <__cxa_atexit@plt+0x1bd5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c98c4 <__cxa_atexit@plt+0x1bd578> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [pc, #104] @ 1c98f4 <__cxa_atexit@plt+0x1bd5a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c98d4 <__cxa_atexit@plt+0x1bd588> │ │ │ │ - ldr r1, [pc, #76] @ 1c98f8 <__cxa_atexit@plt+0x1bd5ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 1c98fc <__cxa_atexit@plt+0x1bd5b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c5938 <__cxa_atexit@plt+0x1b95ec> │ │ │ │ + ldr r3, [pc, #32] @ 1c5944 <__cxa_atexit@plt+0x1b95f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0x01257b18 │ │ │ │ + tsteq r4, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c598c <__cxa_atexit@plt+0x1b9640> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c5994 <__cxa_atexit@plt+0x1b9648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c5998 <__cxa_atexit@plt+0x1b964c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + @ instruction: 0x01257a00 │ │ │ │ + @ instruction: 0x01258040 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c59d0 <__cxa_atexit@plt+0x1b9684> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c59d8 <__cxa_atexit@plt+0x1b968c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1c9900 <__cxa_atexit@plt+0x1bd5b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x012579b0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c5a64 <__cxa_atexit@plt+0x1b9718> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c5a70 <__cxa_atexit@plt+0x1b9724> │ │ │ │ + ldr lr, [pc, #116] @ 1c5a80 <__cxa_atexit@plt+0x1b9734> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1c5a84 <__cxa_atexit@plt+0x1b9738> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1c5a88 <__cxa_atexit@plt+0x1b973c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1c5a8c <__cxa_atexit@plt+0x1b9740> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1c5a90 <__cxa_atexit@plt+0x1b9744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r3, ip, lsr #25 │ │ │ │ - tsteq r3, ip, lsl r0 │ │ │ │ - @ instruction: 0x0113cfd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #68] @ 1c996c <__cxa_atexit@plt+0x1bd620> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9960 <__cxa_atexit@plt+0x1bd614> │ │ │ │ - ldr r3, [pc, #40] @ 1c9970 <__cxa_atexit@plt+0x1bd624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1c9974 <__cxa_atexit@plt+0x1bd628> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5], #-4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ - tsteq r3, r4, ror #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1c99a8 <__cxa_atexit@plt+0x1bd65c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 1c99ac <__cxa_atexit@plt+0x1bd660> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, ip, asr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x01257958 │ │ │ │ + @ instruction: 0x01257a04 │ │ │ │ + @ instruction: 0x01257944 │ │ │ │ + smlawbeq r5, r8, r9, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c9a2c <__cxa_atexit@plt+0x1bd6e0> │ │ │ │ - ldr r1, [pc, #76] @ 1c9a38 <__cxa_atexit@plt+0x1bd6ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9a20 <__cxa_atexit@plt+0x1bd6d4> │ │ │ │ - ldr r8, [pc, #44] @ 1c9a3c <__cxa_atexit@plt+0x1bd6f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1c5ac8 <__cxa_atexit@plt+0x1b977c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c5ad0 <__cxa_atexit@plt+0x1b9784> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, r0, asr fp │ │ │ │ - @ instruction: 0x0113ce9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #16] @ 1c9a64 <__cxa_atexit@plt+0x1bd718> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - tsteq r3, ip, lsl #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x012578b8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1c9acc <__cxa_atexit@plt+0x1bd780> │ │ │ │ + bhi 1c5b54 <__cxa_atexit@plt+0x1b9808> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c9ad4 <__cxa_atexit@plt+0x1bd788> │ │ │ │ - ldr r5, [pc, #84] @ 1c9af0 <__cxa_atexit@plt+0x1bd7a4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #80] @ 1c9af4 <__cxa_atexit@plt+0x1bd7a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 1c9af8 <__cxa_atexit@plt+0x1bd7ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + bcc 1c5b60 <__cxa_atexit@plt+0x1b9814> │ │ │ │ + ldr lr, [pc, #104] @ 1c5b70 <__cxa_atexit@plt+0x1b9824> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1c5b74 <__cxa_atexit@plt+0x1b9828> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1c5b78 <__cxa_atexit@plt+0x1b982c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1c5b7c <__cxa_atexit@plt+0x1b9830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1c9adc <__cxa_atexit@plt+0x1bd790> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1c9aec <__cxa_atexit@plt+0x1bd7a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r8, lsr lr │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrshteq r2, [fp], #246 @ 0xf6 │ │ │ │ - tsteq r3, r8, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c9b20 <__cxa_atexit@plt+0x1bd7d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - tsteq r3, r8, lsr #20 │ │ │ │ - tsteq r3, ip, ror #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c9bb8 <__cxa_atexit@plt+0x1bd86c> │ │ │ │ - ldr r7, [pc, #164] @ 1c9bf0 <__cxa_atexit@plt+0x1bd8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c9bac <__cxa_atexit@plt+0x1bd860> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1c9bcc <__cxa_atexit@plt+0x1bd880> │ │ │ │ - ldr r7, [pc, #132] @ 1c9bfc <__cxa_atexit@plt+0x1bd8b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #128] @ 1c9c00 <__cxa_atexit@plt+0x1bd8b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #124] @ 1c9c04 <__cxa_atexit@plt+0x1bd8b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1c9bf8 <__cxa_atexit@plt+0x1bd8ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1c9bf4 <__cxa_atexit@plt+0x1bd8a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, r8, asr #26 │ │ │ │ - tsteq r3, ip, ror #26 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - rscseq r2, fp, sl, lsl pc │ │ │ │ - tsteq r3, ip, lsl #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01257920 │ │ │ │ + @ instruction: 0x01257864 │ │ │ │ + @ instruction: 0x012578a4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1c9c6c <__cxa_atexit@plt+0x1bd920> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c9c74 <__cxa_atexit@plt+0x1bd928> │ │ │ │ - ldr r1, [pc, #84] @ 1c9c94 <__cxa_atexit@plt+0x1bd948> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 1c9c98 <__cxa_atexit@plt+0x1bd94c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #76] @ 1c9c9c <__cxa_atexit@plt+0x1bd950> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c5bf8 <__cxa_atexit@plt+0x1b98ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c5c04 <__cxa_atexit@plt+0x1b98b8> │ │ │ │ + ldr lr, [pc, #100] @ 1c5c14 <__cxa_atexit@plt+0x1b98c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1c5c18 <__cxa_atexit@plt+0x1b98cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1c5c1c <__cxa_atexit@plt+0x1b98d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1c9c7c <__cxa_atexit@plt+0x1bd930> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 1c9c90 <__cxa_atexit@plt+0x1bd944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113cc94 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - rscseq r2, fp, r2, asr lr │ │ │ │ - tsteq r3, r0, ror ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c9d24 <__cxa_atexit@plt+0x1bd9d8> │ │ │ │ - ldr r3, [pc, #112] @ 1c9d34 <__cxa_atexit@plt+0x1bd9e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x012577b4 │ │ │ │ + @ instruction: 0x01257850 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5c54 <__cxa_atexit@plt+0x1b9908> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c5c5c <__cxa_atexit@plt+0x1b9910> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125772c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5ce8 <__cxa_atexit@plt+0x1b999c> │ │ │ │ + ldr lr, [pc, #112] @ 1c5cf0 <__cxa_atexit@plt+0x1b99a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1c9d0c <__cxa_atexit@plt+0x1bd9c0> │ │ │ │ - ldr r3, [pc, #88] @ 1c9d38 <__cxa_atexit@plt+0x1bd9ec> │ │ │ │ + beq 1c5cd0 <__cxa_atexit@plt+0x1b9984> │ │ │ │ + ldr r3, [pc, #64] @ 1c5cf4 <__cxa_atexit@plt+0x1b99a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c9d1c <__cxa_atexit@plt+0x1bd9d0> │ │ │ │ - b 1c9d98 <__cxa_atexit@plt+0x1bda4c> │ │ │ │ + beq 1c5ce0 <__cxa_atexit@plt+0x1b9994> │ │ │ │ + b 1c5d38 <__cxa_atexit@plt+0x1b99ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1c9d3c <__cxa_atexit@plt+0x1bd9f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, r8, lsl #24 │ │ │ │ - @ instruction: 0x0113cbd4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #36] @ 1c9d88 <__cxa_atexit@plt+0x1bda3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1c5d2c <__cxa_atexit@plt+0x1b99e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c9d80 <__cxa_atexit@plt+0x1bda34> │ │ │ │ - b 1c9d98 <__cxa_atexit@plt+0x1bda4c> │ │ │ │ + beq 1c5d24 <__cxa_atexit@plt+0x1b99d8> │ │ │ │ + b 1c5d38 <__cxa_atexit@plt+0x1b99ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r8, lsl #23 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #188] @ 1c9e64 <__cxa_atexit@plt+0x1bdb18> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - str r6, [r5] │ │ │ │ - and r6, r1, #3 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - str r1, [r2] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1c9de0 <__cxa_atexit@plt+0x1bda94> │ │ │ │ - cmp r6, r1 │ │ │ │ - bne 1c9dec <__cxa_atexit@plt+0x1bdaa0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1c5dc4 <__cxa_atexit@plt+0x1b9a78> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c5e28 <__cxa_atexit@plt+0x1b9adc> │ │ │ │ + ldr lr, [pc, #232] @ 1c5e5c <__cxa_atexit@plt+0x1b9b10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1c5e60 <__cxa_atexit@plt+0x1b9b14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1c5e64 <__cxa_atexit@plt+0x1b9b18> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1c5e68 <__cxa_atexit@plt+0x1b9b1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1c5e3c <__cxa_atexit@plt+0x1b9af0> │ │ │ │ + ldr r1, [pc, #120] @ 1c5e50 <__cxa_atexit@plt+0x1b9b04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1c5e54 <__cxa_atexit@plt+0x1b9b08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1c5e58 <__cxa_atexit@plt+0x1b9b0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0x01257620 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + smlawteq r5, r0, r6, r7 │ │ │ │ + strdeq r7, [r5, -ip]! │ │ │ │ + @ instruction: 0x0125763c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c5eb8 <__cxa_atexit@plt+0x1b9b6c> │ │ │ │ + ldr r2, [pc, #56] @ 1c5ec0 <__cxa_atexit@plt+0x1b9b74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1c5ec4 <__cxa_atexit@plt+0x1b9b78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1c5ec8 <__cxa_atexit@plt+0x1b9b7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ + @ instruction: 0x01140eb8 │ │ │ │ + ldrdeq r7, [r5, -ip]! │ │ │ │ + @ instruction: 0x0125759c │ │ │ │ + @ instruction: 0x01140ab4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c5f7c <__cxa_atexit@plt+0x1b9c30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c5f88 <__cxa_atexit@plt+0x1b9c3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 1c5f98 <__cxa_atexit@plt+0x1b9c4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 1c5f9c <__cxa_atexit@plt+0x1b9c50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ 1c5fa0 <__cxa_atexit@plt+0x1b9c54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #96] @ 1c5fa4 <__cxa_atexit@plt+0x1b9c58> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #92] @ 1c5fa8 <__cxa_atexit@plt+0x1b9c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125746c │ │ │ │ + @ instruction: 0x01257504 │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0x011409d0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1c9e40 <__cxa_atexit@plt+0x1bdaf4> │ │ │ │ + bhi 1c6000 <__cxa_atexit@plt+0x1b9cb4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c9e48 <__cxa_atexit@plt+0x1bdafc> │ │ │ │ - ldr r5, [pc, #92] @ 1c9e6c <__cxa_atexit@plt+0x1bdb20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #88] @ 1c9e70 <__cxa_atexit@plt+0x1bdb24> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #84] @ 1c9e74 <__cxa_atexit@plt+0x1bdb28> │ │ │ │ + bcc 1c6008 <__cxa_atexit@plt+0x1b9cbc> │ │ │ │ + ldr r1, [pc, #64] @ 1c6024 <__cxa_atexit@plt+0x1b9cd8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ + ldr r0, [pc, #60] @ 1c6028 <__cxa_atexit@plt+0x1b9cdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1c9e50 <__cxa_atexit@plt+0x1bdb04> │ │ │ │ - mov r7, #20 │ │ │ │ + b 1c6010 <__cxa_atexit@plt+0x1b9cc4> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #12] @ 1c9e68 <__cxa_atexit@plt+0x1bdb1c> │ │ │ │ + ldr r7, [pc, #8] @ 1c6020 <__cxa_atexit@plt+0x1b9cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r3, r0, asr #21 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - rscseq r2, fp, r2, lsl #25 │ │ │ │ - @ instruction: 0x0113ca9c │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + tsteq r4, r8, lsr sp │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + tsteq r4, r4, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1c9ea4 <__cxa_atexit@plt+0x1bdb58> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c60ac <__cxa_atexit@plt+0x1b9d60> │ │ │ │ + ldr r2, [pc, #100] @ 1c60b8 <__cxa_atexit@plt+0x1b9d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 1c60bc <__cxa_atexit@plt+0x1b9d70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ 1c60c0 <__cxa_atexit@plt+0x1b9d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + smlawteq r5, r4, r3, r7 │ │ │ │ + @ instruction: 0x011408bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c6108 <__cxa_atexit@plt+0x1b9dbc> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c6110 <__cxa_atexit@plt+0x1b9dc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c6114 <__cxa_atexit@plt+0x1b9dc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - add r2, r5, #20 │ │ │ │ + smlawbeq r5, r4, r2, r7 │ │ │ │ + smlawteq r5, r4, r8, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c614c <__cxa_atexit@plt+0x1b9e00> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1c6154 <__cxa_atexit@plt+0x1b9e08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01257234 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1c9f00 <__cxa_atexit@plt+0x1bdbb4> │ │ │ │ + bhi 1c61bc <__cxa_atexit@plt+0x1b9e70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1c9f08 <__cxa_atexit@plt+0x1bdbbc> │ │ │ │ - ldr r5, [pc, #96] @ 1c9f2c <__cxa_atexit@plt+0x1bdbe0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #92] @ 1c9f30 <__cxa_atexit@plt+0x1bdbe4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #88] @ 1c9f34 <__cxa_atexit@plt+0x1bdbe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c61c8 <__cxa_atexit@plt+0x1b9e7c> │ │ │ │ + ldr lr, [pc, #76] @ 1c61d8 <__cxa_atexit@plt+0x1b9e8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1c61dc <__cxa_atexit@plt+0x1b9e90> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, r6 │ │ │ │ - b 1c9f10 <__cxa_atexit@plt+0x1bdbc4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r7, [pc, #12] @ 1c9f28 <__cxa_atexit@plt+0x1bdbdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r0, lsl #20 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - @ instruction: 0xfffffafc │ │ │ │ - rscseq r2, fp, r6, asr #23 │ │ │ │ - tsteq r3, r0, lsr #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c9fc4 <__cxa_atexit@plt+0x1bdc78> │ │ │ │ - ldr r3, [pc, #120] @ 1c9fd4 <__cxa_atexit@plt+0x1bdc88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c9fa8 <__cxa_atexit@plt+0x1bdc5c> │ │ │ │ - ldr r2, [pc, #100] @ 1c9fd8 <__cxa_atexit@plt+0x1bdc8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c9fb8 <__cxa_atexit@plt+0x1bdc6c> │ │ │ │ - ldr r8, [pc, #68] @ 1c9fdc <__cxa_atexit@plt+0x1bdc90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1c9fe0 <__cxa_atexit@plt+0x1bdc94> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r3, r8, asr #11 │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ - @ instruction: 0x0113c8f8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #60] @ 1ca044 <__cxa_atexit@plt+0x1bdcf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ca038 <__cxa_atexit@plt+0x1bdcec> │ │ │ │ - ldmda r5, {r3, r9} │ │ │ │ - ldr r8, [pc, #28] @ 1ca048 <__cxa_atexit@plt+0x1bdcfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r3, r4, lsr r5 │ │ │ │ - @ instruction: 0x0113c890 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #12] @ 1ca074 <__cxa_atexit@plt+0x1bdd28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - @ instruction: 0x0113c4f8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ca0bc <__cxa_atexit@plt+0x1bdd70> │ │ │ │ - ldr r3, [pc, #52] @ 1ca0d4 <__cxa_atexit@plt+0x1bdd88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1ca0d8 <__cxa_atexit@plt+0x1bdd8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ca0dc <__cxa_atexit@plt+0x1bdd90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113c8b8 │ │ │ │ - @ instruction: 0x01253344 │ │ │ │ - @ instruction: 0x0113c8b4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x012572a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ca124 <__cxa_atexit@plt+0x1bddd8> │ │ │ │ - ldr r3, [pc, #52] @ 1ca13c <__cxa_atexit@plt+0x1bddf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1ca140 <__cxa_atexit@plt+0x1bddf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c624c <__cxa_atexit@plt+0x1b9f00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c6258 <__cxa_atexit@plt+0x1b9f0c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1c6268 <__cxa_atexit@plt+0x1b9f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1c626c <__cxa_atexit@plt+0x1b9f20> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ca144 <__cxa_atexit@plt+0x1bddf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #17 │ │ │ │ - ldrdeq r3, [r5, -ip]! │ │ │ │ - tsteq r3, r8, lsl #17 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01257204 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c62bc <__cxa_atexit@plt+0x1b9f70> │ │ │ │ + ldr r2, [pc, #56] @ 1c62c4 <__cxa_atexit@plt+0x1b9f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1c62c8 <__cxa_atexit@plt+0x1b9f7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1c62cc <__cxa_atexit@plt+0x1b9f80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x011406d8 │ │ │ │ + ldrdeq r7, [r5, -r8]! │ │ │ │ + @ instruction: 0x01257198 │ │ │ │ + tsteq r4, ip, lsr #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ca1c4 <__cxa_atexit@plt+0x1bde78> │ │ │ │ - ldr r3, [pc, #108] @ 1ca1d4 <__cxa_atexit@plt+0x1bde88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1ca194 <__cxa_atexit@plt+0x1bde48> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1ca1a4 <__cxa_atexit@plt+0x1bde58> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1ca1b0 <__cxa_atexit@plt+0x1bde64> │ │ │ │ - ldr r8, [pc, #80] @ 1ca1e0 <__cxa_atexit@plt+0x1bde94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1ca1b8 <__cxa_atexit@plt+0x1bde6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #48] @ 1ca1dc <__cxa_atexit@plt+0x1bde90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1ca1b8 <__cxa_atexit@plt+0x1bde6c> │ │ │ │ - ldr r8, [pc, #32] @ 1ca1d8 <__cxa_atexit@plt+0x1bde8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1ca1e4 <__cxa_atexit@plt+0x1bde98> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c6354 <__cxa_atexit@plt+0x1ba008> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c635c <__cxa_atexit@plt+0x1ba010> │ │ │ │ + ldr ip, [pc, #112] @ 1c6378 <__cxa_atexit@plt+0x1ba02c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ 1c637c <__cxa_atexit@plt+0x1ba030> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 1c6380 <__cxa_atexit@plt+0x1ba034> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #28]! │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r5, [pc, #68] @ 1c6384 <__cxa_atexit@plt+0x1ba038> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c6364 <__cxa_atexit@plt+0x1ba018> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1c6374 <__cxa_atexit@plt+0x1ba028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, fp, r6, lsl #19 │ │ │ │ - rscseq r2, fp, ip, lsl #19 │ │ │ │ - smlalseq r2, fp, ip, r9 │ │ │ │ - tsteq r3, r0, lsl #16 │ │ │ │ + tsteq r4, ip, ror #19 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0x01257114 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ca218 <__cxa_atexit@plt+0x1bdecc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ca228 <__cxa_atexit@plt+0x1bdedc> │ │ │ │ - ldr r8, [pc, #48] @ 1ca240 <__cxa_atexit@plt+0x1bdef4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #28] @ 1ca23c <__cxa_atexit@plt+0x1bdef0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #8] @ 1ca238 <__cxa_atexit@plt+0x1bdeec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r2, fp, lr, lsl #18 │ │ │ │ - rscseq r2, fp, r8, lsl r9 │ │ │ │ - rscseq r2, fp, ip, lsl r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ca2c0 <__cxa_atexit@plt+0x1bdf74> │ │ │ │ - ldr r3, [pc, #108] @ 1ca2d0 <__cxa_atexit@plt+0x1bdf84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1ca290 <__cxa_atexit@plt+0x1bdf44> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ca2a0 <__cxa_atexit@plt+0x1bdf54> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ca2ac <__cxa_atexit@plt+0x1bdf60> │ │ │ │ - ldr r3, [pc, #80] @ 1ca2dc <__cxa_atexit@plt+0x1bdf90> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c63b8 <__cxa_atexit@plt+0x1ba06c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1c63c0 <__cxa_atexit@plt+0x1ba074> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r5, r8, pc, r6 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c646c <__cxa_atexit@plt+0x1ba120> │ │ │ │ + ldr r3, [pc, #144] @ 1c6474 <__cxa_atexit@plt+0x1ba128> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1ca2b4 <__cxa_atexit@plt+0x1bdf68> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c643c <__cxa_atexit@plt+0x1ba0f0> │ │ │ │ + ldr r1, [pc, #112] @ 1c6478 <__cxa_atexit@plt+0x1ba12c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1c644c <__cxa_atexit@plt+0x1ba100> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1c6464 <__cxa_atexit@plt+0x1ba118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ca2d8 <__cxa_atexit@plt+0x1bdf8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 1ca2b4 <__cxa_atexit@plt+0x1bdf68> │ │ │ │ - ldr r3, [pc, #32] @ 1ca2d4 <__cxa_atexit@plt+0x1bdf88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1ca2e0 <__cxa_atexit@plt+0x1bdf94> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 1c647c <__cxa_atexit@plt+0x1ba130> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, fp, sl, lsl #17 │ │ │ │ - smlalseq r2, fp, r0, r8 │ │ │ │ - rscseq r2, fp, r0, lsr #17 │ │ │ │ - tsteq r3, r8, lsl #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01256fe8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1c64ec <__cxa_atexit@plt+0x1ba1a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1c64c4 <__cxa_atexit@plt+0x1ba178> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1c64e0 <__cxa_atexit@plt+0x1ba194> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1c64f0 <__cxa_atexit@plt+0x1ba1a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01256f64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1ca314 <__cxa_atexit@plt+0x1bdfc8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ca324 <__cxa_atexit@plt+0x1bdfd8> │ │ │ │ - ldr r8, [pc, #48] @ 1ca33c <__cxa_atexit@plt+0x1bdff0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #28] @ 1ca338 <__cxa_atexit@plt+0x1bdfec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r8, [pc, #8] @ 1ca334 <__cxa_atexit@plt+0x1bdfe8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r2, fp, r2, lsl r8 │ │ │ │ - rscseq r2, fp, ip, lsl r8 │ │ │ │ - rscseq r2, fp, r0, lsr #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1ca364 <__cxa_atexit@plt+0x1be018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r3, r4, ror r6 │ │ │ │ + bne 1c6524 <__cxa_atexit@plt+0x1ba1d8> │ │ │ │ + ldr r3, [pc, #32] @ 1c6530 <__cxa_atexit@plt+0x1ba1e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0x01256f2c │ │ │ │ + tsteq r4, ip, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c6578 <__cxa_atexit@plt+0x1ba22c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c6580 <__cxa_atexit@plt+0x1ba234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c6584 <__cxa_atexit@plt+0x1ba238> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01256e14 │ │ │ │ + @ instruction: 0x01257454 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ca3dc <__cxa_atexit@plt+0x1be090> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c65bc <__cxa_atexit@plt+0x1ba270> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 1ca3f8 <__cxa_atexit@plt+0x1be0ac> │ │ │ │ + ldr r1, [pc, #24] @ 1c65c4 <__cxa_atexit@plt+0x1ba278> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 1ca3fc <__cxa_atexit@plt+0x1be0b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ca3e8 <__cxa_atexit@plt+0x1be09c> │ │ │ │ - ldr r3, [pc, #72] @ 1ca400 <__cxa_atexit@plt+0x1be0b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ca3cc <__cxa_atexit@plt+0x1be080> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + smlawteq r5, r4, sp, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c6648 <__cxa_atexit@plt+0x1ba2fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c6654 <__cxa_atexit@plt+0x1ba308> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 1c6664 <__cxa_atexit@plt+0x1ba318> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 1c6668 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1c666c <__cxa_atexit@plt+0x1ba320> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1c6670 <__cxa_atexit@plt+0x1ba324> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ca404 <__cxa_atexit@plt+0x1be0b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252fe0 │ │ │ │ - @ instruction: 0x012530a4 │ │ │ │ - @ instruction: 0xffffcefc │ │ │ │ - ldrsbeq ip, [r3, -r0] │ │ │ │ + @ instruction: 0x01256d74 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x01256e14 │ │ │ │ + @ instruction: 0x01256da4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ca43c <__cxa_atexit@plt+0x1be0f0> │ │ │ │ + bhi 1c66a8 <__cxa_atexit@plt+0x1ba35c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ca444 <__cxa_atexit@plt+0x1be0f8> │ │ │ │ + ldr r1, [pc, #24] @ 1c66b0 <__cxa_atexit@plt+0x1ba364> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252f44 │ │ │ │ + ldrdeq r6, [r5, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ca4a0 <__cxa_atexit@plt+0x1be154> │ │ │ │ - ldr r2, [pc, #64] @ 1ca4b0 <__cxa_atexit@plt+0x1be164> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #44] @ 1ca4b4 <__cxa_atexit@plt+0x1be168> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c6734 <__cxa_atexit@plt+0x1ba3e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c6740 <__cxa_atexit@plt+0x1ba3f4> │ │ │ │ + ldr lr, [pc, #104] @ 1c6750 <__cxa_atexit@plt+0x1ba404> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1c6754 <__cxa_atexit@plt+0x1ba408> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1c6758 <__cxa_atexit@plt+0x1ba40c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1c675c <__cxa_atexit@plt+0x1ba410> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01256d40 │ │ │ │ + smlawbeq r5, r4, ip, r6 │ │ │ │ + smlawteq r5, r4, ip, r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c67d8 <__cxa_atexit@plt+0x1ba48c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c67e4 <__cxa_atexit@plt+0x1ba498> │ │ │ │ + ldr lr, [pc, #100] @ 1c67f4 <__cxa_atexit@plt+0x1ba4a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1c67f8 <__cxa_atexit@plt+0x1ba4ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1c67fc <__cxa_atexit@plt+0x1ba4b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01252f64 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrdeq r6, [r5, -r4]! │ │ │ │ + @ instruction: 0x01256c70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ca540 <__cxa_atexit@plt+0x1be1f4> │ │ │ │ - ldr r7, [pc, #144] @ 1ca568 <__cxa_atexit@plt+0x1be21c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + bhi 1c68d4 <__cxa_atexit@plt+0x1ba588> │ │ │ │ + ldr lr, [pc, #212] @ 1c68f4 <__cxa_atexit@plt+0x1ba5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ca530 <__cxa_atexit@plt+0x1be1e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ca550 <__cxa_atexit@plt+0x1be204> │ │ │ │ - ldr r7, [pc, #116] @ 1ca570 <__cxa_atexit@plt+0x1be224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #112] @ 1ca574 <__cxa_atexit@plt+0x1be228> │ │ │ │ + beq 1c68c4 <__cxa_atexit@plt+0x1ba578> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1c68dc <__cxa_atexit@plt+0x1ba590> │ │ │ │ + ldr lr, [pc, #152] @ 1c68f8 <__cxa_atexit@plt+0x1ba5ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r6, #8 │ │ │ │ - stm r7, {r1, r3, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [pc, #148] @ 1c68fc <__cxa_atexit@plt+0x1ba5b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1c6900 <__cxa_atexit@plt+0x1ba5b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r3, ip} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ca56c <__cxa_atexit@plt+0x1be220> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r3, r4, lsr #9 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x01256bbc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ca5cc <__cxa_atexit@plt+0x1be280> │ │ │ │ - ldr r2, [pc, #60] @ 1ca5d8 <__cxa_atexit@plt+0x1be28c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #56] @ 1ca5dc <__cxa_atexit@plt+0x1be290> │ │ │ │ + bcc 1c6984 <__cxa_atexit@plt+0x1ba638> │ │ │ │ + ldr lr, [pc, #104] @ 1c6990 <__cxa_atexit@plt+0x1ba644> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ 1c6994 <__cxa_atexit@plt+0x1ba648> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #96] @ 1c6998 <__cxa_atexit@plt+0x1ba64c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str ip, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + strdeq r6, [r5, -r4]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c69e8 <__cxa_atexit@plt+0x1ba69c> │ │ │ │ + ldr r2, [pc, #56] @ 1c69f0 <__cxa_atexit@plt+0x1ba6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1c69f4 <__cxa_atexit@plt+0x1ba6a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1c69f8 <__cxa_atexit@plt+0x1ba6ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + tsteq r4, r8, lsl #7 │ │ │ │ + @ instruction: 0x012569ac │ │ │ │ + @ instruction: 0x01256a6c │ │ │ │ + tstpeq r3, r4, lsl #31 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c6aac <__cxa_atexit@plt+0x1ba760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c6ab8 <__cxa_atexit@plt+0x1ba76c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 1c6ac8 <__cxa_atexit@plt+0x1ba77c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 1c6acc <__cxa_atexit@plt+0x1ba780> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #108] @ 1c6ad0 <__cxa_atexit@plt+0x1ba784> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + str r8, [r0, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #96] @ 1c6ad4 <__cxa_atexit@plt+0x1ba788> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #92] @ 1c6ad8 <__cxa_atexit@plt+0x1ba78c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str sl, [r0, #16] │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str lr, [r0, #28] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0125693c │ │ │ │ + ldrdeq r6, [r5, -r4]! │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + tstpeq r3, r0, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1c6b30 <__cxa_atexit@plt+0x1ba7e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c6b38 <__cxa_atexit@plt+0x1ba7ec> │ │ │ │ + ldr r1, [pc, #64] @ 1c6b54 <__cxa_atexit@plt+0x1ba808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1c6b58 <__cxa_atexit@plt+0x1ba80c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c6b40 <__cxa_atexit@plt+0x1ba7f4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1c6b50 <__cxa_atexit@plt+0x1ba804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r4, r8, lsl r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + tstpeq r3, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c6bdc <__cxa_atexit@plt+0x1ba890> │ │ │ │ + ldr r2, [pc, #100] @ 1c6be8 <__cxa_atexit@plt+0x1ba89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 1c6bec <__cxa_atexit@plt+0x1ba8a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [pc, #88] @ 1c6bf0 <__cxa_atexit@plt+0x1ba8a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xfffff840 │ │ │ │ + @ instruction: 0x01256894 │ │ │ │ + tstpeq r3, ip, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c6c38 <__cxa_atexit@plt+0x1ba8ec> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c6c40 <__cxa_atexit@plt+0x1ba8f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c6c44 <__cxa_atexit@plt+0x1ba8f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01256754 │ │ │ │ + @ instruction: 0x01256d94 │ │ │ │ + tstpeq r3, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c6c90 <__cxa_atexit@plt+0x1ba944> │ │ │ │ + ldr r7, [pc, #52] @ 1c6ca8 <__cxa_atexit@plt+0x1ba95c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #20] @ 1c6cac <__cxa_atexit@plt+0x1ba960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrsbeq r0, [r4, -r0] │ │ │ │ + @ instruction: 0x0113fcd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c6cf4 <__cxa_atexit@plt+0x1ba9a8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c6cfc <__cxa_atexit@plt+0x1ba9b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c6d00 <__cxa_atexit@plt+0x1ba9b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01256698 │ │ │ │ + ldrdeq r6, [r5, -r8]! │ │ │ │ + tstpeq r3, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ca618 <__cxa_atexit@plt+0x1be2cc> │ │ │ │ - ldr r3, [pc, #40] @ 1ca630 <__cxa_atexit@plt+0x1be2e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 1c6d68 <__cxa_atexit@plt+0x1baa1c> │ │ │ │ + ldr r3, [pc, #80] @ 1c6d80 <__cxa_atexit@plt+0x1baa34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 1c6d84 <__cxa_atexit@plt+0x1baa38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #60] @ 1c6d88 <__cxa_atexit@plt+0x1baa3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ca634 <__cxa_atexit@plt+0x1be2e8> │ │ │ │ + ldr r7, [pc, #28] @ 1c6d8c <__cxa_atexit@plt+0x1baa40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252e50 │ │ │ │ - @ instruction: 0x0113c3d0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x0125664c │ │ │ │ + @ instruction: 0x01256620 │ │ │ │ + tsteq r4, r0 │ │ │ │ + @ instruction: 0x0113fbf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c6dd4 <__cxa_atexit@plt+0x1baa88> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1c6ddc <__cxa_atexit@plt+0x1baa90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1c6de0 <__cxa_atexit@plt+0x1baa94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012565b8 │ │ │ │ + strdeq r6, [r5, -r8]! │ │ │ │ + @ instruction: 0x0113fb98 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c6e30 <__cxa_atexit@plt+0x1baae4> │ │ │ │ + ldr r7, [pc, #56] @ 1c6e48 <__cxa_atexit@plt+0x1baafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #20] @ 1c6e4c <__cxa_atexit@plt+0x1bab00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + tstpeq r3, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1c6e74 <__cxa_atexit@plt+0x1bab28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + @ instruction: 0x01256b50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ca6c4 <__cxa_atexit@plt+0x1be378> │ │ │ │ - ldr r3, [pc, #148] @ 1ca6ec <__cxa_atexit@plt+0x1be3a0> │ │ │ │ + bhi 1c6eec <__cxa_atexit@plt+0x1baba0> │ │ │ │ + ldr r3, [pc, #124] @ 1c6f14 <__cxa_atexit@plt+0x1babc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ca6a8 <__cxa_atexit@plt+0x1be35c> │ │ │ │ - ldr r3, [pc, #128] @ 1ca6f0 <__cxa_atexit@plt+0x1be3a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ca6d4 <__cxa_atexit@plt+0x1be388> │ │ │ │ - ldr r2, [pc, #96] @ 1ca6f4 <__cxa_atexit@plt+0x1be3a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ca6b8 <__cxa_atexit@plt+0x1be36c> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + beq 1c6edc <__cxa_atexit@plt+0x1bab90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c6efc <__cxa_atexit@plt+0x1babb0> │ │ │ │ + ldr r7, [pc, #96] @ 1c6f1c <__cxa_atexit@plt+0x1babd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1ca6fc <__cxa_atexit@plt+0x1be3b0> │ │ │ │ + ldr r7, [pc, #36] @ 1c6f18 <__cxa_atexit@plt+0x1babcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1ca6f8 <__cxa_atexit@plt+0x1be3ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - smlawteq r5, ip, sp, r2 │ │ │ │ - @ instruction: 0xffffcad0 │ │ │ │ - @ instruction: 0x0113bdd8 │ │ │ │ - tsteq r3, r8, lsr #6 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0113fed8 │ │ │ │ + strdeq r6, [r5, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [pc, #76] @ 1ca768 <__cxa_atexit@plt+0x1be41c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c6f5c <__cxa_atexit@plt+0x1bac10> │ │ │ │ + ldr r2, [pc, #36] @ 1c6f68 <__cxa_atexit@plt+0x1bac1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01256468 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ca758 <__cxa_atexit@plt+0x1be40c> │ │ │ │ - ldr r3, [pc, #56] @ 1ca76c <__cxa_atexit@plt+0x1be420> │ │ │ │ + bhi 1c6fe0 <__cxa_atexit@plt+0x1bac94> │ │ │ │ + ldr r3, [pc, #124] @ 1c7008 <__cxa_atexit@plt+0x1bacbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ca748 <__cxa_atexit@plt+0x1be3fc> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + beq 1c6fd0 <__cxa_atexit@plt+0x1bac84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c6ff0 <__cxa_atexit@plt+0x1baca4> │ │ │ │ + ldr r7, [pc, #96] @ 1c7010 <__cxa_atexit@plt+0x1bacc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ca770 <__cxa_atexit@plt+0x1be424> │ │ │ │ + ldr r7, [pc, #36] @ 1c700c <__cxa_atexit@plt+0x1bacc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252d20 │ │ │ │ - @ instruction: 0xffffca30 │ │ │ │ - tsteq r3, r4, asr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tstpeq r3, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ + strdeq r6, [r5, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ca7f8 <__cxa_atexit@plt+0x1be4ac> │ │ │ │ - ldr r7, [pc, #116] @ 1ca808 <__cxa_atexit@plt+0x1be4bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1ca7dc <__cxa_atexit@plt+0x1be490> │ │ │ │ - ldr r1, [pc, #100] @ 1ca80c <__cxa_atexit@plt+0x1be4c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1ca7ec <__cxa_atexit@plt+0x1be4a0> │ │ │ │ - ldr r7, [pc, #72] @ 1ca810 <__cxa_atexit@plt+0x1be4c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c7050 <__cxa_atexit@plt+0x1bad04> │ │ │ │ + ldr r2, [pc, #36] @ 1c705c <__cxa_atexit@plt+0x1bad10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01256374 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7108 <__cxa_atexit@plt+0x1badbc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #160] @ 1c7128 <__cxa_atexit@plt+0x1baddc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ + bne 1c70a4 <__cxa_atexit@plt+0x1bad58> │ │ │ │ + ldr r7, [pc, #144] @ 1c712c <__cxa_atexit@plt+0x1bade0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c7114 <__cxa_atexit@plt+0x1badc8> │ │ │ │ + ldr r2, [pc, #108] @ 1c7130 <__cxa_atexit@plt+0x1bade4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #92] @ 1c7134 <__cxa_atexit@plt+0x1bade8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ 1c7138 <__cxa_atexit@plt+0x1badec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012562e8 │ │ │ │ + @ instruction: 0x012562e8 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0x01256294 │ │ │ │ + smlawteq r5, ip, r2, r6 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c71ac <__cxa_atexit@plt+0x1bae60> │ │ │ │ + ldr r2, [pc, #88] @ 1c71bc <__cxa_atexit@plt+0x1bae70> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #68] @ 1c71c0 <__cxa_atexit@plt+0x1bae74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ 1c71c4 <__cxa_atexit@plt+0x1bae78> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strdeq r6, [r5, -r0]! │ │ │ │ + @ instruction: 0x01256228 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7230 <__cxa_atexit@plt+0x1baee4> │ │ │ │ + ldr r7, [pc, #88] @ 1c7244 <__cxa_atexit@plt+0x1baef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c721c <__cxa_atexit@plt+0x1baed0> │ │ │ │ + ldr r2, [pc, #72] @ 1c7248 <__cxa_atexit@plt+0x1baefc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7228 <__cxa_atexit@plt+0x1baedc> │ │ │ │ + b 1c7290 <__cxa_atexit@plt+0x1baf44> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ca814 <__cxa_atexit@plt+0x1be4c8> │ │ │ │ + ldr r7, [pc, #20] @ 1c724c <__cxa_atexit@plt+0x1baf00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01252f44 │ │ │ │ - @ instruction: 0x0113c1f8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0113fb9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 1ca86c <__cxa_atexit@plt+0x1be520> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #36] @ 1c7284 <__cxa_atexit@plt+0x1baf38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1ca864 <__cxa_atexit@plt+0x1be518> │ │ │ │ - ldr r7, [pc, #32] @ 1ca870 <__cxa_atexit@plt+0x1be524> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c727c <__cxa_atexit@plt+0x1baf30> │ │ │ │ + b 1c7290 <__cxa_atexit@plt+0x1baf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01252ebc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1ca8a4 <__cxa_atexit@plt+0x1be558> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7338 <__cxa_atexit@plt+0x1bafec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble 1c72c4 <__cxa_atexit@plt+0x1baf78> │ │ │ │ + ldr r7, [pc, #168] @ 1c7360 <__cxa_atexit@plt+0x1bb014> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r5, r8, lr, r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ca954 <__cxa_atexit@plt+0x1be608> │ │ │ │ - ldr r7, [pc, #156] @ 1ca964 <__cxa_atexit@plt+0x1be618> │ │ │ │ + ldr r7, [pc, #144] @ 1c735c <__cxa_atexit@plt+0x1bb010> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1ca910 <__cxa_atexit@plt+0x1be5c4> │ │ │ │ - ldr r1, [pc, #140] @ 1ca968 <__cxa_atexit@plt+0x1be61c> │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7348 <__cxa_atexit@plt+0x1baffc> │ │ │ │ + ldr r1, [pc, #116] @ 1c7364 <__cxa_atexit@plt+0x1bb018> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1ca920 <__cxa_atexit@plt+0x1be5d4> │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 1ca92c <__cxa_atexit@plt+0x1be5e0> │ │ │ │ - ldr r7, [pc, #108] @ 1ca970 <__cxa_atexit@plt+0x1be624> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, #100] @ 1c7368 <__cxa_atexit@plt+0x1bb01c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #96] @ 1c736c <__cxa_atexit@plt+0x1bb020> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + smlawteq r5, ip, r0, r6 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0x01256068 │ │ │ │ + @ instruction: 0x012560a0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c740c <__cxa_atexit@plt+0x1bb0c0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ 1c7434 <__cxa_atexit@plt+0x1bb0e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ + bne 1c73b4 <__cxa_atexit@plt+0x1bb068> │ │ │ │ + ldr r7, [pc, #144] @ 1c743c <__cxa_atexit@plt+0x1bb0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c7418 <__cxa_atexit@plt+0x1bb0cc> │ │ │ │ + ldr r7, [pc, #112] @ 1c7440 <__cxa_atexit@plt+0x1bb0f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #100] @ 1c7444 <__cxa_atexit@plt+0x1bb0f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #96] @ 1c7448 <__cxa_atexit@plt+0x1bb0fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1c7438 <__cxa_atexit@plt+0x1bb0ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r5, [r5, -r8]! │ │ │ │ + @ instruction: 0x0113f9b8 │ │ │ │ + ldrdeq r5, [r5, -r8]! │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + smlawbeq r5, ip, pc, r5 @ │ │ │ │ + smlawteq r5, r4, pc, r5 @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c74ac <__cxa_atexit@plt+0x1bb160> │ │ │ │ + ldr r3, [pc, #80] @ 1c74c4 <__cxa_atexit@plt+0x1bb178> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r2, [pc, #64] @ 1c74c8 <__cxa_atexit@plt+0x1bb17c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ 1c74cc <__cxa_atexit@plt+0x1bb180> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c74d0 <__cxa_atexit@plt+0x1bb184> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0x01255ee4 │ │ │ │ + @ instruction: 0x01255f1c │ │ │ │ + tstpeq r3, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c756c <__cxa_atexit@plt+0x1bb220> │ │ │ │ + ldr r3, [pc, #164] @ 1c7598 <__cxa_atexit@plt+0x1bb24c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c755c <__cxa_atexit@plt+0x1bb210> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c757c <__cxa_atexit@plt+0x1bb230> │ │ │ │ + ldr r7, [pc, #136] @ 1c75a4 <__cxa_atexit@plt+0x1bb258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #120] @ 1c75a8 <__cxa_atexit@plt+0x1bb25c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #116] @ 1c75ac <__cxa_atexit@plt+0x1bb260> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ 1c75a0 <__cxa_atexit@plt+0x1bb254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bne 1ca944 <__cxa_atexit@plt+0x1be5f8> │ │ │ │ - ldr r7, [pc, #48] @ 1ca96c <__cxa_atexit@plt+0x1be620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #24] @ 1c759c <__cxa_atexit@plt+0x1bb250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1ca978 <__cxa_atexit@plt+0x1be62c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tstpeq r3, r4, asr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0x01255e3c │ │ │ │ + @ instruction: 0x01255e74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1c7618 <__cxa_atexit@plt+0x1bb2cc> │ │ │ │ + ldr r7, [pc, #84] @ 1c7630 <__cxa_atexit@plt+0x1bb2e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r2, [pc, #68] @ 1c7634 <__cxa_atexit@plt+0x1bb2e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #64] @ 1c7638 <__cxa_atexit@plt+0x1bb2ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ca974 <__cxa_atexit@plt+0x1be628> │ │ │ │ + ldr r7, [pc, #28] @ 1c763c <__cxa_atexit@plt+0x1bb2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrdeq r2, [r5, -ip]! │ │ │ │ - @ instruction: 0x01252e18 │ │ │ │ - tsteq r3, r0, lsr #1 │ │ │ │ - ldrdeq r2, [r5, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0x01255d7c │ │ │ │ + @ instruction: 0x01255db4 │ │ │ │ + @ instruction: 0x0113f7b8 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 1ca9f8 <__cxa_atexit@plt+0x1be6ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1ca9c8 <__cxa_atexit@plt+0x1be67c> │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 1ca9d0 <__cxa_atexit@plt+0x1be684> │ │ │ │ - ldr r7, [pc, #68] @ 1caa00 <__cxa_atexit@plt+0x1be6b4> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c771c <__cxa_atexit@plt+0x1bb3d0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ 1c7740 <__cxa_atexit@plt+0x1bb3f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c772c <__cxa_atexit@plt+0x1bb3e0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 1c76d0 <__cxa_atexit@plt+0x1bb384> │ │ │ │ + add r2, r6, #20 │ │ │ │ + ldr r7, [pc, #164] @ 1c7744 <__cxa_atexit@plt+0x1bb3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #156] @ 1c7748 <__cxa_atexit@plt+0x1bb3fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ 1c774c <__cxa_atexit@plt+0x1bb400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r2, [pc, #120] @ 1c7750 <__cxa_atexit@plt+0x1bb404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #104] @ 1c7754 <__cxa_atexit@plt+0x1bb408> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #100] @ 1c7758 <__cxa_atexit@plt+0x1bb40c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 1ca9e8 <__cxa_atexit@plt+0x1be69c> │ │ │ │ - ldr r7, [pc, #28] @ 1ca9fc <__cxa_atexit@plt+0x1be6b0> │ │ │ │ + @ instruction: 0x01255d00 │ │ │ │ + @ instruction: 0x01255ce4 │ │ │ │ + smlawteq r5, r0, ip, r5 │ │ │ │ + strdeq r5, [r5, -r8]! │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + smlawbeq r5, r0, ip, r5 │ │ │ │ + @ instruction: 0x01255cb8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c7820 <__cxa_atexit@plt+0x1bb4d4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 1c77d0 <__cxa_atexit@plt+0x1bb484> │ │ │ │ + add r2, r3, #20 │ │ │ │ + ldr r7, [pc, #156] @ 1c7830 <__cxa_atexit@plt+0x1bb4e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #148] @ 1c7834 <__cxa_atexit@plt+0x1bb4e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #144] @ 1c7838 <__cxa_atexit@plt+0x1bb4ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1caa04 <__cxa_atexit@plt+0x1be6b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #100] @ 1c783c <__cxa_atexit@plt+0x1bb4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #80] @ 1c7840 <__cxa_atexit@plt+0x1bb4f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ 1c7844 <__cxa_atexit@plt+0x1bb4f8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01252d38 │ │ │ │ - @ instruction: 0x01252d60 │ │ │ │ - @ instruction: 0x01252d30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1caa38 <__cxa_atexit@plt+0x1be6ec> │ │ │ │ - ldr r7, [pc, #56] @ 1caa64 <__cxa_atexit@plt+0x1be718> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r5, [r5, -r0]! │ │ │ │ + smlawteq r5, ip, fp, r5 │ │ │ │ + @ instruction: 0x01255c04 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x01255b7c │ │ │ │ + @ instruction: 0x01255bb4 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7948 <__cxa_atexit@plt+0x1bb5fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7950 <__cxa_atexit@plt+0x1bb604> │ │ │ │ + ldr lr, [pc, #260] @ 1c797c <__cxa_atexit@plt+0x1bb630> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #256] @ 1c7980 <__cxa_atexit@plt+0x1bb634> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7968 <__cxa_atexit@plt+0x1bb61c> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 1c78fc <__cxa_atexit@plt+0x1bb5b0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + ldr r7, [pc, #188] @ 1c7984 <__cxa_atexit@plt+0x1bb638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #180] @ 1c7988 <__cxa_atexit@plt+0x1bb63c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #176] @ 1c798c <__cxa_atexit@plt+0x1bb640> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r0, r8, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r2, [pc, #140] @ 1c7990 <__cxa_atexit@plt+0x1bb644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #128] @ 1c7994 <__cxa_atexit@plt+0x1bb648> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ 1c7998 <__cxa_atexit@plt+0x1bb64c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + mov r3, r6 │ │ │ │ + b 1c7958 <__cxa_atexit@plt+0x1bb60c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 1caa50 <__cxa_atexit@plt+0x1be704> │ │ │ │ - ldr r7, [pc, #24] @ 1caa60 <__cxa_atexit@plt+0x1be714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1caa68 <__cxa_atexit@plt+0x1be71c> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strdeq r5, [r5, -r0]! │ │ │ │ + @ instruction: 0x01255abc │ │ │ │ + @ instruction: 0x01255a98 │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0x01255a58 │ │ │ │ + @ instruction: 0x01255a90 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7a78 <__cxa_atexit@plt+0x1bb72c> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ 1c7a9c <__cxa_atexit@plt+0x1bb750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7a88 <__cxa_atexit@plt+0x1bb73c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble 1c7a2c <__cxa_atexit@plt+0x1bb6e0> │ │ │ │ + add r2, r6, #20 │ │ │ │ + ldr r7, [pc, #164] @ 1c7aa0 <__cxa_atexit@plt+0x1bb754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #156] @ 1c7aa4 <__cxa_atexit@plt+0x1bb758> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ 1c7aa8 <__cxa_atexit@plt+0x1bb75c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r2, [pc, #120] @ 1c7aac <__cxa_atexit@plt+0x1bb760> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #104] @ 1c7ab0 <__cxa_atexit@plt+0x1bb764> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #100] @ 1c7ab4 <__cxa_atexit@plt+0x1bb768> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r5, -r0]! │ │ │ │ - strdeq r2, [r5, -r0]! │ │ │ │ - smlawteq r5, r8, ip, r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cab00 <__cxa_atexit@plt+0x1be7b4> │ │ │ │ - ldr r7, [pc, #132] @ 1cab10 <__cxa_atexit@plt+0x1be7c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1caad4 <__cxa_atexit@plt+0x1be788> │ │ │ │ - ldr r1, [pc, #116] @ 1cab14 <__cxa_atexit@plt+0x1be7c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1caae4 <__cxa_atexit@plt+0x1be798> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 1caaf0 <__cxa_atexit@plt+0x1be7a4> │ │ │ │ - ldr r7, [pc, #76] @ 1cab18 <__cxa_atexit@plt+0x1be7cc> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012559a4 │ │ │ │ + smlawbeq r5, r8, r9, r5 │ │ │ │ + @ instruction: 0x01255964 │ │ │ │ + @ instruction: 0x0125599c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x01255924 │ │ │ │ + @ instruction: 0x0125595c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c7b7c <__cxa_atexit@plt+0x1bb830> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble 1c7b2c <__cxa_atexit@plt+0x1bb7e0> │ │ │ │ + add r2, r3, #20 │ │ │ │ + ldr r7, [pc, #156] @ 1c7b8c <__cxa_atexit@plt+0x1bb840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #148] @ 1c7b90 <__cxa_atexit@plt+0x1bb844> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #144] @ 1c7b94 <__cxa_atexit@plt+0x1bb848> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #100] @ 1c7b98 <__cxa_atexit@plt+0x1bb84c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #80] @ 1c7b9c <__cxa_atexit@plt+0x1bb850> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ 1c7ba0 <__cxa_atexit@plt+0x1bb854> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cab20 <__cxa_atexit@plt+0x1be7d4> │ │ │ │ + @ instruction: 0x01255894 │ │ │ │ + @ instruction: 0x01255870 │ │ │ │ + @ instruction: 0x012558a8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x01255820 │ │ │ │ + @ instruction: 0x01255858 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7ca4 <__cxa_atexit@plt+0x1bb958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7cac <__cxa_atexit@plt+0x1bb960> │ │ │ │ + ldr lr, [pc, #260] @ 1c7cd8 <__cxa_atexit@plt+0x1bb98c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #256] @ 1c7cdc <__cxa_atexit@plt+0x1bb990> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c7cc4 <__cxa_atexit@plt+0x1bb978> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble 1c7c58 <__cxa_atexit@plt+0x1bb90c> │ │ │ │ + add r2, r6, #32 │ │ │ │ + ldr r7, [pc, #188] @ 1c7ce0 <__cxa_atexit@plt+0x1bb994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #180] @ 1c7ce4 <__cxa_atexit@plt+0x1bb998> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #176] @ 1c7ce8 <__cxa_atexit@plt+0x1bb99c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r0, r8, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + ldr r2, [pc, #140] @ 1c7cec <__cxa_atexit@plt+0x1bb9a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #128] @ 1c7cf0 <__cxa_atexit@plt+0x1bb9a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ 1c7cf4 <__cxa_atexit@plt+0x1bb9a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + mov r3, r6 │ │ │ │ + b 1c7cb4 <__cxa_atexit@plt+0x1bb968> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cab1c <__cxa_atexit@plt+0x1be7d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - smlawteq r5, r0, r8, r2 │ │ │ │ - @ instruction: 0x0113bef8 │ │ │ │ - @ instruction: 0x01252898 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 1cab88 <__cxa_atexit@plt+0x1be83c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1cab70 <__cxa_atexit@plt+0x1be824> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 1cab78 <__cxa_atexit@plt+0x1be82c> │ │ │ │ - ldr r7, [pc, #36] @ 1cab8c <__cxa_atexit@plt+0x1be840> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0x01255794 │ │ │ │ + @ instruction: 0x01255760 │ │ │ │ + @ instruction: 0x0125573c │ │ │ │ + @ instruction: 0x01255774 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + strdeq r5, [r5, -ip]! │ │ │ │ + @ instruction: 0x01255734 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c7dec <__cxa_atexit@plt+0x1bbaa0> │ │ │ │ + cmp r9, r8 │ │ │ │ + bge 1c7d6c <__cxa_atexit@plt+0x1bba20> │ │ │ │ + cmp sl, r9 │ │ │ │ + ble 1c7d90 <__cxa_atexit@plt+0x1bba44> │ │ │ │ + cmp sl, r8 │ │ │ │ + bgt 1c7d7c <__cxa_atexit@plt+0x1bba30> │ │ │ │ + ldr r7, [pc, #232] @ 1c7e1c <__cxa_atexit@plt+0x1bbad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #35 @ 0x23 │ │ │ │ + ldr r2, [pc, #212] @ 1c7e20 <__cxa_atexit@plt+0x1bbad4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #208] @ 1c7e24 <__cxa_atexit@plt+0x1bbad8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cab90 <__cxa_atexit@plt+0x1be844> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 1c7d9c <__cxa_atexit@plt+0x1bba50> │ │ │ │ + cmp sl, r8 │ │ │ │ + bge 1c7d2c <__cxa_atexit@plt+0x1bb9e0> │ │ │ │ + ldr r7, [pc, #144] @ 1c7e14 <__cxa_atexit@plt+0x1bbac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01252824 │ │ │ │ - @ instruction: 0x01252810 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 1cabd0 <__cxa_atexit@plt+0x1be884> │ │ │ │ + ldr r7, [pc, #112] @ 1c7e08 <__cxa_atexit@plt+0x1bbabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1c7da4 <__cxa_atexit@plt+0x1bba58> │ │ │ │ + ldr r7, [pc, #116] @ 1c7e18 <__cxa_atexit@plt+0x1bbacc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #84] @ 1c7e0c <__cxa_atexit@plt+0x1bbac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 1cabd4 <__cxa_atexit@plt+0x1be888> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #80] @ 1c7e10 <__cxa_atexit@plt+0x1bbac4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012527e8 │ │ │ │ - @ instruction: 0x012527e4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #52] @ 1c7e28 <__cxa_atexit@plt+0x1bbadc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0x012555b4 │ │ │ │ + @ instruction: 0x012555ec │ │ │ │ + @ instruction: 0x01255600 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0x01255650 │ │ │ │ + @ instruction: 0x01255620 │ │ │ │ + @ instruction: 0x01255658 │ │ │ │ + tsteq r3, ip, ror #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cac60 <__cxa_atexit@plt+0x1be914> │ │ │ │ - ldr r3, [pc, #120] @ 1cac70 <__cxa_atexit@plt+0x1be924> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1cac44 <__cxa_atexit@plt+0x1be8f8> │ │ │ │ - ldr r7, [pc, #96] @ 1cac74 <__cxa_atexit@plt+0x1be928> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1cac54 <__cxa_atexit@plt+0x1be908> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcs r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c7ebc <__cxa_atexit@plt+0x1bbb70> │ │ │ │ + ldr r7, [pc, #128] @ 1c7ed0 <__cxa_atexit@plt+0x1bbb84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c7eb0 <__cxa_atexit@plt+0x1bbb64> │ │ │ │ + ldr r2, [pc, #112] @ 1c7ed4 <__cxa_atexit@plt+0x1bbb88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7ea8 <__cxa_atexit@plt+0x1bbb5c> │ │ │ │ + ldr r2, [pc, #84] @ 1c7ed8 <__cxa_atexit@plt+0x1bbb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7ea8 <__cxa_atexit@plt+0x1bbb5c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1c7d04 <__cxa_atexit@plt+0x1bb9b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cac78 <__cxa_atexit@plt+0x1be92c> │ │ │ │ + ldr r7, [pc, #24] @ 1c7edc <__cxa_atexit@plt+0x1bbb90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0113bd9c │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + tsteq r3, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 1cacd8 <__cxa_atexit@plt+0x1be98c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #72] @ 1c7f38 <__cxa_atexit@plt+0x1bbbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7f30 <__cxa_atexit@plt+0x1bbbe4> │ │ │ │ + ldr r3, [pc, #48] @ 1c7f3c <__cxa_atexit@plt+0x1bbbf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1caccc <__cxa_atexit@plt+0x1be980> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7f30 <__cxa_atexit@plt+0x1bbbe4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1c7d04 <__cxa_atexit@plt+0x1bb9b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #48] @ 1c7f80 <__cxa_atexit@plt+0x1bbc34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c7f78 <__cxa_atexit@plt+0x1bbc2c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1c7d04 <__cxa_atexit@plt+0x1bb9b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1c7d04 <__cxa_atexit@plt+0x1bb9b8> │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + cmp r9, r8 │ │ │ │ + bge 1c7fb8 <__cxa_atexit@plt+0x1bbc6c> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cada4 <__cxa_atexit@plt+0x1bea58> │ │ │ │ - ldr r7, [pc, #132] @ 1cadb4 <__cxa_atexit@plt+0x1bea68> │ │ │ │ + bhi 1c8040 <__cxa_atexit@plt+0x1bbcf4> │ │ │ │ + ldr r7, [pc, #112] @ 1c8050 <__cxa_atexit@plt+0x1bbd04> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 1cad78 <__cxa_atexit@plt+0x1bea2c> │ │ │ │ - ldr r1, [pc, #116] @ 1cadb8 <__cxa_atexit@plt+0x1bea6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c801c <__cxa_atexit@plt+0x1bbcd0> │ │ │ │ + ldr r2, [pc, #96] @ 1c8054 <__cxa_atexit@plt+0x1bbd08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1cad88 <__cxa_atexit@plt+0x1bea3c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 1cad94 <__cxa_atexit@plt+0x1bea48> │ │ │ │ - ldr r7, [pc, #76] @ 1cadbc <__cxa_atexit@plt+0x1bea70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c802c <__cxa_atexit@plt+0x1bbce0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + cmp r9, r8 │ │ │ │ + bge 1c8038 <__cxa_atexit@plt+0x1bbcec> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cadc4 <__cxa_atexit@plt+0x1bea78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cadc0 <__cxa_atexit@plt+0x1bea74> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ + ldr r7, [pc, #16] @ 1c8058 <__cxa_atexit@plt+0x1bbd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0125261c │ │ │ │ - tsteq r3, ip, asr ip │ │ │ │ - strdeq r2, [r5, -r4]! │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + tsteq r3, r4, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 1cae2c <__cxa_atexit@plt+0x1beae0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #60] @ 1c80a8 <__cxa_atexit@plt+0x1bbd5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1cae14 <__cxa_atexit@plt+0x1beac8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 1cae1c <__cxa_atexit@plt+0x1bead0> │ │ │ │ - ldr r7, [pc, #36] @ 1cae30 <__cxa_atexit@plt+0x1beae4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8098 <__cxa_atexit@plt+0x1bbd4c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r9, r8 │ │ │ │ + bge 1c80a0 <__cxa_atexit@plt+0x1bbd54> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cae34 <__cxa_atexit@plt+0x1beae8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - smlawbeq r5, r0, r5, r2 │ │ │ │ - @ instruction: 0x0125256c │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 1cae74 <__cxa_atexit@plt+0x1beb28> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r9, r8 │ │ │ │ + bge 1c80d0 <__cxa_atexit@plt+0x1bbd84> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1c74e0 <__cxa_atexit@plt+0x1bb194> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c8180 <__cxa_atexit@plt+0x1bbe34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c8174 <__cxa_atexit@plt+0x1bbe28> │ │ │ │ + ldr r7, [pc, #144] @ 1c81ac <__cxa_atexit@plt+0x1bbe60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c818c <__cxa_atexit@plt+0x1bbe40> │ │ │ │ + ldr r7, [pc, #120] @ 1c81b4 <__cxa_atexit@plt+0x1bbe68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #108] @ 1c81b8 <__cxa_atexit@plt+0x1bbe6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 1cae78 <__cxa_atexit@plt+0x1beb2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [pc, #100] @ 1c81bc <__cxa_atexit@plt+0x1bbe70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1152e84 <__cxa_atexit@plt+0x1146b38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c81b0 <__cxa_atexit@plt+0x1bbe64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252544 │ │ │ │ - @ instruction: 0x01252540 │ │ │ │ + @ instruction: 0x0125526c │ │ │ │ + tsteq r3, r4, asr #24 │ │ │ │ + @ instruction: 0xfffff238 │ │ │ │ + @ instruction: 0x01255220 │ │ │ │ + @ instruction: 0x01255254 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1caf00 <__cxa_atexit@plt+0x1bebb4> │ │ │ │ - ldr r7, [pc, #116] @ 1caf10 <__cxa_atexit@plt+0x1bebc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1caee4 <__cxa_atexit@plt+0x1beb98> │ │ │ │ - ldr r1, [pc, #100] @ 1caf14 <__cxa_atexit@plt+0x1bebc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c8254 <__cxa_atexit@plt+0x1bbf08> │ │ │ │ + ldr r3, [pc, #136] @ 1c827c <__cxa_atexit@plt+0x1bbf30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c8244 <__cxa_atexit@plt+0x1bbef8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1c8264 <__cxa_atexit@plt+0x1bbf18> │ │ │ │ + ldr lr, [pc, #108] @ 1c8284 <__cxa_atexit@plt+0x1bbf38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1caef4 <__cxa_atexit@plt+0x1beba8> │ │ │ │ - ldr r7, [pc, #72] @ 1caf18 <__cxa_atexit@plt+0x1bebcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1caf1c <__cxa_atexit@plt+0x1bebd0> │ │ │ │ + ldr r7, [pc, #36] @ 1c8280 <__cxa_atexit@plt+0x1bbf34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0125283c │ │ │ │ - tsteq r3, r4, lsl #22 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x0113ebd4 │ │ │ │ + @ instruction: 0x01255264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 1caf74 <__cxa_atexit@plt+0x1bec28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1caf6c <__cxa_atexit@plt+0x1bec20> │ │ │ │ - ldr r7, [pc, #32] @ 1caf78 <__cxa_atexit@plt+0x1bec2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x012527b4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1cafac <__cxa_atexit@plt+0x1bec60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c82d4 <__cxa_atexit@plt+0x1bbf88> │ │ │ │ + ldr lr, [pc, #52] @ 1c82e0 <__cxa_atexit@plt+0x1bbf94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r5, r0, r7, r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1cb038 <__cxa_atexit@plt+0x1becec> │ │ │ │ - ldr r3, [pc, #120] @ 1cb048 <__cxa_atexit@plt+0x1becfc> │ │ │ │ + bhi 1c83a4 <__cxa_atexit@plt+0x1bc058> │ │ │ │ + ldr r3, [pc, #196] @ 1c83c8 <__cxa_atexit@plt+0x1bc07c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1cb01c <__cxa_atexit@plt+0x1becd0> │ │ │ │ - ldr r7, [pc, #96] @ 1cb04c <__cxa_atexit@plt+0x1bed00> │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1c8388 <__cxa_atexit@plt+0x1bc03c> │ │ │ │ + ldr r7, [pc, #172] @ 1c83cc <__cxa_atexit@plt+0x1bc080> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1cb02c <__cxa_atexit@plt+0x1bece0> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcc r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-16]! │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8398 <__cxa_atexit@plt+0x1bc04c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 1c83b4 <__cxa_atexit@plt+0x1bc068> │ │ │ │ + ldr lr, [pc, #120] @ 1c83d4 <__cxa_atexit@plt+0x1bc088> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cb050 <__cxa_atexit@plt+0x1bed04> │ │ │ │ + ldr r7, [pc, #36] @ 1c83d0 <__cxa_atexit@plt+0x1bc084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0113b9d0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ + ldrdeq r5, [r5, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #128] @ 1c8470 <__cxa_atexit@plt+0x1bc124> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8450 <__cxa_atexit@plt+0x1bc104> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1c845c <__cxa_atexit@plt+0x1bc110> │ │ │ │ + ldr lr, [pc, #80] @ 1c8474 <__cxa_atexit@plt+0x1bc128> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x01255208 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c84c8 <__cxa_atexit@plt+0x1bc17c> │ │ │ │ + ldr lr, [pc, #56] @ 1c84d4 <__cxa_atexit@plt+0x1bc188> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01255190 │ │ │ │ + tsteq r3, r8, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1c853c <__cxa_atexit@plt+0x1bc1f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c8534 <__cxa_atexit@plt+0x1bc1e8> │ │ │ │ + ldr r3, [pc, #56] @ 1c8544 <__cxa_atexit@plt+0x1bc1f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 1c8548 <__cxa_atexit@plt+0x1bc1fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 1c854c <__cxa_atexit@plt+0x1bc200> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r4, asr r9 │ │ │ │ + @ instruction: 0x01254e74 │ │ │ │ + @ instruction: 0x01254e60 │ │ │ │ + tsteq r3, ip, asr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c85a4 <__cxa_atexit@plt+0x1bc258> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c859c <__cxa_atexit@plt+0x1bc250> │ │ │ │ + ldr r8, [pc, #40] @ 1c85ac <__cxa_atexit@plt+0x1bc260> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 1c85b0 <__cxa_atexit@plt+0x1bc264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlalseq r4, fp, r3, r9 │ │ │ │ + strdeq r4, [r5, -ip]! │ │ │ │ + tsteq r3, r0, lsl r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c85fc <__cxa_atexit@plt+0x1bc2b0> │ │ │ │ + ldr r7, [pc, #52] @ 1c860c <__cxa_atexit@plt+0x1bc2c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c85f0 <__cxa_atexit@plt+0x1bc2a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c8620 <__cxa_atexit@plt+0x1bc2d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1c8610 <__cxa_atexit@plt+0x1bc2c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x0113e8dc │ │ │ │ + @ instruction: 0x0113e8b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 1cb0b0 <__cxa_atexit@plt+0x1bed64> │ │ │ │ + ldr r2, [pc, #116] @ 1c86a0 <__cxa_atexit@plt+0x1bc354> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1cb0a4 <__cxa_atexit@plt+0x1bed58> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 1c8678 <__cxa_atexit@plt+0x1bc32c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 1c8684 <__cxa_atexit@plt+0x1bc338> │ │ │ │ + ldr r3, [pc, #64] @ 1c86a4 <__cxa_atexit@plt+0x1bc358> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8698 <__cxa_atexit@plt+0x1bc34c> │ │ │ │ + b 1c8718 <__cxa_atexit@plt+0x1bc3cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c86a8 <__cxa_atexit@plt+0x1bc35c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01254d00 │ │ │ │ + tsteq r3, ip, lsl r8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ - mov r2, #8 │ │ │ │ cmp r3, r7 │ │ │ │ - movlt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bne 1c86e8 <__cxa_atexit@plt+0x1bc39c> │ │ │ │ + ldr r3, [pc, #48] @ 1c8704 <__cxa_atexit@plt+0x1bc3b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c86fc <__cxa_atexit@plt+0x1bc3b0> │ │ │ │ + b 1c8718 <__cxa_atexit@plt+0x1bc3cc> │ │ │ │ + ldr r7, [pc, #24] @ 1c8708 <__cxa_atexit@plt+0x1bc3bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb190 <__cxa_atexit@plt+0x1bee44> │ │ │ │ - ldr r3, [pc, #164] @ 1cb1b0 <__cxa_atexit@plt+0x1bee64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1cb170 <__cxa_atexit@plt+0x1bee24> │ │ │ │ - ldr r7, [pc, #140] @ 1cb1b4 <__cxa_atexit@plt+0x1bee68> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01254c9c │ │ │ │ + @ instruction: 0x0113e7bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1c87a0 <__cxa_atexit@plt+0x1bc454> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr lr, [pc, #248] @ 1c883c <__cxa_atexit@plt+0x1bc4f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c87ec <__cxa_atexit@plt+0x1bc4a0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1c87d4 <__cxa_atexit@plt+0x1bc488> │ │ │ │ + ldr lr, [pc, #212] @ 1c8840 <__cxa_atexit@plt+0x1bc4f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c882c <__cxa_atexit@plt+0x1bc4e0> │ │ │ │ + b 1c88d4 <__cxa_atexit@plt+0x1bc588> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #128] @ 1c8834 <__cxa_atexit@plt+0x1bc4e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c87ec <__cxa_atexit@plt+0x1bc4a0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1c87f8 <__cxa_atexit@plt+0x1bc4ac> │ │ │ │ + ldr r7, [pc, #104] @ 1c8844 <__cxa_atexit@plt+0x1bc4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb1a0 <__cxa_atexit@plt+0x1bee54> │ │ │ │ - ldr r3, [pc, #100] @ 1cb1b8 <__cxa_atexit@plt+0x1bee6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb180 <__cxa_atexit@plt+0x1bee34> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #96] @ 1c8848 <__cxa_atexit@plt+0x1bc4fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #56] @ 1c8838 <__cxa_atexit@plt+0x1bc4ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c882c <__cxa_atexit@plt+0x1bc4e0> │ │ │ │ + b 1c923c <__cxa_atexit@plt+0x1bcef0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cb1c0 <__cxa_atexit@plt+0x1bee74> │ │ │ │ + andeq r0, r0, r0, lsl sl │ │ │ │ + andeq r0, r0, r8, lsr sl │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0x0113e6d4 │ │ │ │ + tsteq r3, r8, asr #13 │ │ │ │ + tsteq r3, ip, ror r6 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c889c <__cxa_atexit@plt+0x1bc550> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + ldr lr, [pc, #64] @ 1c88bc <__cxa_atexit@plt+0x1bc570> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c88b4 <__cxa_atexit@plt+0x1bc568> │ │ │ │ + b 1c88d4 <__cxa_atexit@plt+0x1bc588> │ │ │ │ + ldr r7, [pc, #28] @ 1c88c0 <__cxa_atexit@plt+0x1bc574> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #20] @ 1c88c4 <__cxa_atexit@plt+0x1bc578> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cb1bc <__cxa_atexit@plt+0x1bee70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffbf18 │ │ │ │ - tsteq r3, r4, lsl #6 │ │ │ │ - @ instruction: 0x0113b8b0 │ │ │ │ - tsteq r3, r0, ror r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + tsteq r3, ip, lsl #12 │ │ │ │ + tsteq r3, r0, lsl #12 │ │ │ │ + @ instruction: 0x0113e5f0 │ │ │ │ + andeq r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 1cb240 <__cxa_atexit@plt+0x1beef4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c8950 <__cxa_atexit@plt+0x1bc604> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 1c8988 <__cxa_atexit@plt+0x1bc63c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb230 <__cxa_atexit@plt+0x1beee4> │ │ │ │ - ldr r3, [pc, #64] @ 1cb244 <__cxa_atexit@plt+0x1beef8> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c893c <__cxa_atexit@plt+0x1bc5f0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c8960 <__cxa_atexit@plt+0x1bc614> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c8974 <__cxa_atexit@plt+0x1bc628> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r3, [pc, #96] @ 1c898c <__cxa_atexit@plt+0x1bc640> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb220 <__cxa_atexit@plt+0x1beed4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8948 <__cxa_atexit@plt+0x1bc5fc> │ │ │ │ + b 1c8a24 <__cxa_atexit@plt+0x1bc6d8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cb248 <__cxa_atexit@plt+0x1beefc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1c88ec <__cxa_atexit@plt+0x1bc5a0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c8920 <__cxa_atexit@plt+0x1bc5d4> │ │ │ │ + ldr r7, [pc, #20] @ 1c8990 <__cxa_atexit@plt+0x1bc644> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffbe68 │ │ │ │ - tsteq r3, r4, ror r2 │ │ │ │ - tsteq r3, r8, ror #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01254a10 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ + andeq r0, r0, r9, lsr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 1cb2bc <__cxa_atexit@plt+0x1bef70> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 1c89e4 <__cxa_atexit@plt+0x1bc698> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1c89f8 <__cxa_atexit@plt+0x1bc6ac> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r3, [pc, #68] @ 1c8a10 <__cxa_atexit@plt+0x1bc6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb2ac <__cxa_atexit@plt+0x1bef60> │ │ │ │ - ldr r3, [pc, #64] @ 1cb2c0 <__cxa_atexit@plt+0x1bef74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb29c <__cxa_atexit@plt+0x1bef50> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c89dc <__cxa_atexit@plt+0x1bc690> │ │ │ │ + b 1c8a24 <__cxa_atexit@plt+0x1bc6d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cb2c4 <__cxa_atexit@plt+0x1bef78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r2, r7 │ │ │ │ + beq 1c89c0 <__cxa_atexit@plt+0x1bc674> │ │ │ │ + ldr r7, [pc, #20] @ 1c8a14 <__cxa_atexit@plt+0x1bc6c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #40]! @ 0x28 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffbdec │ │ │ │ - @ instruction: 0x0113b1f8 │ │ │ │ - tsteq r3, ip, ror #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + smlawbeq r5, ip, r9, r4 │ │ │ │ + tsteq r3, r0, lsr #9 │ │ │ │ + andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cb2ec <__cxa_atexit@plt+0x1befa0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c8abc <__cxa_atexit@plt+0x1bc770> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #208] @ 1c8b18 <__cxa_atexit@plt+0x1bc7cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c8ad8 <__cxa_atexit@plt+0x1bc78c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1c8aec <__cxa_atexit@plt+0x1bc7a0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8b00 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8b00 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8b00 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ + ldr r3, [pc, #112] @ 1c8b1c <__cxa_atexit@plt+0x1bc7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b fd3db4 <__cxa_atexit@plt+0xfc7a68> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r3, [pc, #80] @ 1c8b14 <__cxa_atexit@plt+0x1bc7c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8ae4 <__cxa_atexit@plt+0x1bc798> │ │ │ │ + b 1c8c28 <__cxa_atexit@plt+0x1bc8dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1c8b20 <__cxa_atexit@plt+0x1bc7d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c8b24 <__cxa_atexit@plt+0x1bc7d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strdeq r4, [r5, -r0]! │ │ │ │ + smlawbeq r5, r4, r8, r4 │ │ │ │ + @ instruction: 0x0113e390 │ │ │ │ + andeq r5, r0, sl, asr #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cb334 <__cxa_atexit@plt+0x1befe8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c8b90 <__cxa_atexit@plt+0x1bc844> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1cb348 <__cxa_atexit@plt+0x1beffc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #56] @ 1cb35c <__cxa_atexit@plt+0x1bf010> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + bne 1c8ba4 <__cxa_atexit@plt+0x1bc858> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8ba4 <__cxa_atexit@plt+0x1bc858> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 1c8ba4 <__cxa_atexit@plt+0x1bc858> │ │ │ │ + ldr r2, [pc, #60] @ 1c8bb8 <__cxa_atexit@plt+0x1bc86c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #36] @ 1c8bbc <__cxa_atexit@plt+0x1bc870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1cb358 <__cxa_atexit@plt+0x1bf00c> │ │ │ │ + ldr r7, [pc, #20] @ 1c8bc0 <__cxa_atexit@plt+0x1bc874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01252090 │ │ │ │ - @ instruction: 0x01252134 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cb398 <__cxa_atexit@plt+0x1bf04c> │ │ │ │ - ldr r3, [pc, #40] @ 1cb3b0 <__cxa_atexit@plt+0x1bf064> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cb3b4 <__cxa_atexit@plt+0x1bf068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01254e4c │ │ │ │ + @ instruction: 0x012547e0 │ │ │ │ + @ instruction: 0x0113e2f4 │ │ │ │ + andeq r1, r0, r8, lsl #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c8bf8 <__cxa_atexit@plt+0x1bc8ac> │ │ │ │ + ldr r3, [pc, #48] @ 1c8c14 <__cxa_atexit@plt+0x1bc8c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8c0c <__cxa_atexit@plt+0x1bc8c0> │ │ │ │ + b 1c8c28 <__cxa_atexit@plt+0x1bc8dc> │ │ │ │ + ldr r7, [pc, #24] @ 1c8c18 <__cxa_atexit@plt+0x1bc8cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01252064 │ │ │ │ - @ instruction: 0x0113b6b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cb3e8 <__cxa_atexit@plt+0x1bf09c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1cb3f0 <__cxa_atexit@plt+0x1bf0a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251f98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cb464 <__cxa_atexit@plt+0x1bf118> │ │ │ │ - ldr r2, [pc, #92] @ 1cb46c <__cxa_atexit@plt+0x1bf120> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlawbeq r5, ip, r7, r4 │ │ │ │ + @ instruction: 0x0113e29c │ │ │ │ + andeq r1, r0, r8, lsl #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c8c90 <__cxa_atexit@plt+0x1bc944> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #128] @ 1c8cc8 <__cxa_atexit@plt+0x1bc97c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 1cb470 <__cxa_atexit@plt+0x1bf124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1cb448 <__cxa_atexit@plt+0x1bf0fc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1cb450 <__cxa_atexit@plt+0x1bf104> │ │ │ │ + str r3, [r5, #32] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c8c88 <__cxa_atexit@plt+0x1bc93c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c8ca0 <__cxa_atexit@plt+0x1bc954> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c8cb4 <__cxa_atexit@plt+0x1bc968> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r3, [pc, #84] @ 1c8ccc <__cxa_atexit@plt+0x1bc980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8c88 <__cxa_atexit@plt+0x1bc93c> │ │ │ │ + b 1c8d5c <__cxa_atexit@plt+0x1bca10> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 1cb454 <__cxa_atexit@plt+0x1bf108> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1c8c40 <__cxa_atexit@plt+0x1bc8f4> │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c8c6c <__cxa_atexit@plt+0x1bc920> │ │ │ │ + ldr r7, [pc, #20] @ 1c8cd0 <__cxa_atexit@plt+0x1bc984> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrdeq r4, [r5, -r0]! │ │ │ │ + tsteq r3, r4, ror #3 │ │ │ │ + andeq r1, r0, r8, lsl #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c8d20 <__cxa_atexit@plt+0x1bc9d4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c8d34 <__cxa_atexit@plt+0x1bc9e8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r3, [pc, #64] @ 1c8d48 <__cxa_atexit@plt+0x1bc9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8d18 <__cxa_atexit@plt+0x1bc9cc> │ │ │ │ + b 1c8d5c <__cxa_atexit@plt+0x1bca10> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c8cfc <__cxa_atexit@plt+0x1bc9b0> │ │ │ │ + ldr r7, [pc, #16] @ 1c8d4c <__cxa_atexit@plt+0x1bca00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01251f54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01254650 │ │ │ │ + tsteq r3, r8, ror #2 │ │ │ │ + andeq r1, r0, r8, lsl #27 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c8de0 <__cxa_atexit@plt+0x1bca94> │ │ │ │ + ldr r2, [pc, #296] @ 1c8e98 <__cxa_atexit@plt+0x1bcb4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str lr, [r5, #16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c8e70 <__cxa_atexit@plt+0x1bcb24> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1c8e78 <__cxa_atexit@plt+0x1bcb2c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 1c8e5c <__cxa_atexit@plt+0x1bcb10> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + cmp r1, r0 │ │ │ │ + ldreq r0, [r7, #15] │ │ │ │ + cmpeq lr, r0 │ │ │ │ + bne 1c8e5c <__cxa_atexit@plt+0x1bcb10> │ │ │ │ + ldr r5, [pc, #204] @ 1c8e9c <__cxa_atexit@plt+0x1bcb50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #164] @ 1c8e8c <__cxa_atexit@plt+0x1bcb40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8e50 <__cxa_atexit@plt+0x1bcb04> │ │ │ │ + ldr r1, [pc, #140] @ 1c8e90 <__cxa_atexit@plt+0x1bcb44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8e50 <__cxa_atexit@plt+0x1bcb04> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1c8e5c <__cxa_atexit@plt+0x1bcb10> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #84] @ 1c8e94 <__cxa_atexit@plt+0x1bcb48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cb504 <__cxa_atexit@plt+0x1bf1b8> │ │ │ │ - ldr r3, [pc, #88] @ 1cb51c <__cxa_atexit@plt+0x1bf1d0> │ │ │ │ + ldr r7, [pc, #60] @ 1c8ea0 <__cxa_atexit@plt+0x1bcb54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1c8ea4 <__cxa_atexit@plt+0x1bcb58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + smlawteq r5, ip, r8, r4 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0x01254528 │ │ │ │ + @ instruction: 0x01254b64 │ │ │ │ + tsteq r3, r0, lsl r0 │ │ │ │ + andeq r1, r0, r8, lsl #27 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c8f08 <__cxa_atexit@plt+0x1bcbbc> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8f1c <__cxa_atexit@plt+0x1bcbd0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8f1c <__cxa_atexit@plt+0x1bcbd0> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c8f1c <__cxa_atexit@plt+0x1bcbd0> │ │ │ │ + ldr r3, [pc, #56] @ 1c8f30 <__cxa_atexit@plt+0x1bcbe4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 1cb520 <__cxa_atexit@plt+0x1bf1d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #72] @ 1cb524 <__cxa_atexit@plt+0x1bf1d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #36] @ 1c8f34 <__cxa_atexit@plt+0x1bcbe8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1cb528 <__cxa_atexit@plt+0x1bf1dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1c8f38 <__cxa_atexit@plt+0x1bcbec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01251f14 │ │ │ │ - tsteq r3, r8, asr #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrdeq r4, [r5, -r4]! @ │ │ │ │ + @ instruction: 0x01254468 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c8fbc <__cxa_atexit@plt+0x1bcc70> │ │ │ │ + ldr r3, [pc, #140] @ 1c8fe4 <__cxa_atexit@plt+0x1bcc98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8fd0 <__cxa_atexit@plt+0x1bcc84> │ │ │ │ + ldr r1, [pc, #120] @ 1c8fe8 <__cxa_atexit@plt+0x1bcc9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cb59c <__cxa_atexit@plt+0x1bf250> │ │ │ │ - ldr r7, [pc, #112] @ 1cb5c0 <__cxa_atexit@plt+0x1bf274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cb5c4 <__cxa_atexit@plt+0x1bf278> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r1, [r3] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c8fd8 <__cxa_atexit@plt+0x1bcc8c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1c8fbc <__cxa_atexit@plt+0x1bcc70> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 1c8ff0 <__cxa_atexit@plt+0x1bcca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb5b0 <__cxa_atexit@plt+0x1bf264> │ │ │ │ - ldr r3, [pc, #80] @ 1cb5c8 <__cxa_atexit@plt+0x1bf27c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb58c <__cxa_atexit@plt+0x1bf240> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cb5d0 <__cxa_atexit@plt+0x1bf284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #40] @ 1c8fec <__cxa_atexit@plt+0x1bcca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cb5cc <__cxa_atexit@plt+0x1bf280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01251ee4 │ │ │ │ - @ instruction: 0xffffbbec │ │ │ │ - @ instruction: 0x0113aefc │ │ │ │ - @ instruction: 0x0113b4b4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + smlawteq r5, r8, r3, r4 │ │ │ │ + @ instruction: 0x01254760 │ │ │ │ + andeq r0, r0, r7, asr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #112] @ 1c9074 <__cxa_atexit@plt+0x1bcd28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cb660 <__cxa_atexit@plt+0x1bf314> │ │ │ │ - ldr r7, [pc, #112] @ 1cb684 <__cxa_atexit@plt+0x1bf338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cb688 <__cxa_atexit@plt+0x1bf33c> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9054 <__cxa_atexit@plt+0x1bcd08> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c9060 <__cxa_atexit@plt+0x1bcd14> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #52] @ 1c9078 <__cxa_atexit@plt+0x1bcd2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb674 <__cxa_atexit@plt+0x1bf328> │ │ │ │ - ldr r3, [pc, #80] @ 1cb68c <__cxa_atexit@plt+0x1bf340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb650 <__cxa_atexit@plt+0x1bf304> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cb694 <__cxa_atexit@plt+0x1bf348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cb690 <__cxa_atexit@plt+0x1bf344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1c907c <__cxa_atexit@plt+0x1bcd30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01251e20 │ │ │ │ - @ instruction: 0xffffbb28 │ │ │ │ - tsteq r3, r8, lsr lr │ │ │ │ - @ instruction: 0x0113b3f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + smlawteq r5, r8, r6, r4 │ │ │ │ + @ instruction: 0x01254324 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c90bc <__cxa_atexit@plt+0x1bcd70> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #44] @ 1c90d4 <__cxa_atexit@plt+0x1bcd88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1c90d0 <__cxa_atexit@plt+0x1bcd84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + smlawteq r5, r8, r2, r4 │ │ │ │ + @ instruction: 0x01254664 │ │ │ │ + andeq r0, r0, r7, asr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #112] @ 1c9158 <__cxa_atexit@plt+0x1bce0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cb724 <__cxa_atexit@plt+0x1bf3d8> │ │ │ │ - ldr r7, [pc, #112] @ 1cb748 <__cxa_atexit@plt+0x1bf3fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cb74c <__cxa_atexit@plt+0x1bf400> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9138 <__cxa_atexit@plt+0x1bcdec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c9144 <__cxa_atexit@plt+0x1bcdf8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #52] @ 1c915c <__cxa_atexit@plt+0x1bce10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb738 <__cxa_atexit@plt+0x1bf3ec> │ │ │ │ - ldr r3, [pc, #80] @ 1cb750 <__cxa_atexit@plt+0x1bf404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb714 <__cxa_atexit@plt+0x1bf3c8> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cb758 <__cxa_atexit@plt+0x1bf40c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cb754 <__cxa_atexit@plt+0x1bf408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1c9160 <__cxa_atexit@plt+0x1bce14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01251d5c │ │ │ │ - @ instruction: 0xffffba64 │ │ │ │ - tsteq r3, r4, ror sp │ │ │ │ - tsteq r3, r4, lsr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x012545e4 │ │ │ │ + @ instruction: 0x01254240 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 1cb7a0 <__cxa_atexit@plt+0x1bf454> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c91a0 <__cxa_atexit@plt+0x1bce54> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #44] @ 1c91b8 <__cxa_atexit@plt+0x1bce6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1c91b4 <__cxa_atexit@plt+0x1bce68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012541e4 │ │ │ │ + smlawbeq r5, r0, r5, r4 │ │ │ │ + tsteq r3, ip, lsl #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c91ec <__cxa_atexit@plt+0x1bcea0> │ │ │ │ + ldr r7, [pc, #76] @ 1c9228 <__cxa_atexit@plt+0x1bcedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #68] @ 1c922c <__cxa_atexit@plt+0x1bcee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #36] @ 1c9224 <__cxa_atexit@plt+0x1bced8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c921c <__cxa_atexit@plt+0x1bced0> │ │ │ │ + b 1c923c <__cxa_atexit@plt+0x1bcef0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x0113dcd4 │ │ │ │ + tsteq r3, r8, asr #25 │ │ │ │ + tsteq r3, r8, lsl #25 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c92b8 <__cxa_atexit@plt+0x1bcf6c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 1c92f0 <__cxa_atexit@plt+0x1bcfa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c92a4 <__cxa_atexit@plt+0x1bcf58> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c92c8 <__cxa_atexit@plt+0x1bcf7c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c92dc <__cxa_atexit@plt+0x1bcf90> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #96] @ 1c92f4 <__cxa_atexit@plt+0x1bcfa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1cb798 <__cxa_atexit@plt+0x1bf44c> │ │ │ │ - and r7, r7, #2 │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - ldr r3, [pc, #24] @ 1cb7a4 <__cxa_atexit@plt+0x1bf458> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + beq 1c92b0 <__cxa_atexit@plt+0x1bcf64> │ │ │ │ + b 1c938c <__cxa_atexit@plt+0x1bd040> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlawbeq r5, r0, pc, r1 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #2 │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - ldr r3, [pc, #12] @ 1cb7cc <__cxa_atexit@plt+0x1bf480> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1c9254 <__cxa_atexit@plt+0x1bcf08> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c9288 <__cxa_atexit@plt+0x1bcf3c> │ │ │ │ + ldr r7, [pc, #20] @ 1c92f8 <__cxa_atexit@plt+0x1bcfac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251f4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cb800 <__cxa_atexit@plt+0x1bf4b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #20] @ 1cb808 <__cxa_atexit@plt+0x1bf4bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b f2bf68 <__cxa_atexit@plt+0xf1fc1c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x012540a8 │ │ │ │ + @ instruction: 0x0113dbbc │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 1c934c <__cxa_atexit@plt+0x1bd000> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 1c9360 <__cxa_atexit@plt+0x1bd014> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #68] @ 1c9378 <__cxa_atexit@plt+0x1bd02c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9344 <__cxa_atexit@plt+0x1bcff8> │ │ │ │ + b 1c938c <__cxa_atexit@plt+0x1bd040> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251c48 │ │ │ │ - ldrsheq fp, [r3, -r4] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cb874 <__cxa_atexit@plt+0x1bf528> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cb87c <__cxa_atexit@plt+0x1bf530> │ │ │ │ - ldr r5, [pc, #84] @ 1cb898 <__cxa_atexit@plt+0x1bf54c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #80] @ 1cb89c <__cxa_atexit@plt+0x1bf550> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 1cb8a0 <__cxa_atexit@plt+0x1bf554> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1cb884 <__cxa_atexit@plt+0x1bf538> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1cb894 <__cxa_atexit@plt+0x1bf548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r2, r7 │ │ │ │ + beq 1c9328 <__cxa_atexit@plt+0x1bcfdc> │ │ │ │ + ldr r7, [pc, #20] @ 1c937c <__cxa_atexit@plt+0x1bd030> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #32]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113b1d8 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - rscseq r1, fp, lr, asr #4 │ │ │ │ - tsteq r3, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x01254024 │ │ │ │ + tsteq r3, r8, lsr fp │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cb8c8 <__cxa_atexit@plt+0x1bf57c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - tsteq r3, r0, lsl #25 │ │ │ │ - tsteq r3, ip, lsl #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c9424 <__cxa_atexit@plt+0x1bd0d8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #208] @ 1c9480 <__cxa_atexit@plt+0x1bd134> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cb938 <__cxa_atexit@plt+0x1bf5ec> │ │ │ │ - ldr r7, [pc, #104] @ 1cb95c <__cxa_atexit@plt+0x1bf610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cb94c <__cxa_atexit@plt+0x1bf600> │ │ │ │ - ldr r3, [pc, #84] @ 1cb960 <__cxa_atexit@plt+0x1bf614> │ │ │ │ + str lr, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c9440 <__cxa_atexit@plt+0x1bd0f4> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1c9454 <__cxa_atexit@plt+0x1bd108> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c9468 <__cxa_atexit@plt+0x1bd11c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c9468 <__cxa_atexit@plt+0x1bd11c> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c9468 <__cxa_atexit@plt+0x1bd11c> │ │ │ │ + ldr r3, [pc, #112] @ 1c9484 <__cxa_atexit@plt+0x1bd138> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cb928 <__cxa_atexit@plt+0x1bf5dc> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r3, [pc, #80] @ 1c947c <__cxa_atexit@plt+0x1bd130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c944c <__cxa_atexit@plt+0x1bd100> │ │ │ │ + b 1c9590 <__cxa_atexit@plt+0x1bd244> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cb968 <__cxa_atexit@plt+0x1bf61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ 1c9488 <__cxa_atexit@plt+0x1bd13c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cb964 <__cxa_atexit@plt+0x1bf618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 1c948c <__cxa_atexit@plt+0x1bd140> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffb7e0 │ │ │ │ - tsteq r3, ip, asr fp │ │ │ │ - tsteq r3, ip, lsr #2 │ │ │ │ - ldrsheq fp, [r3, -r0] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + smlawbeq r5, r8, r5, r4 │ │ │ │ + @ instruction: 0x01253f1c │ │ │ │ + tsteq r3, r8, lsr #20 │ │ │ │ + andeq r1, r0, r8, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cb9d4 <__cxa_atexit@plt+0x1bf688> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cb9dc <__cxa_atexit@plt+0x1bf690> │ │ │ │ - ldr r7, [pc, #88] @ 1cb9fc <__cxa_atexit@plt+0x1bf6b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #84] @ 1cba00 <__cxa_atexit@plt+0x1bf6b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1cba04 <__cxa_atexit@plt+0x1bf6b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1cb9e4 <__cxa_atexit@plt+0x1bf698> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 1cb9f8 <__cxa_atexit@plt+0x1bf6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - rscseq r1, fp, lr, ror #1 │ │ │ │ - tsteq r3, r8, asr r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c94f8 <__cxa_atexit@plt+0x1bd1ac> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c950c <__cxa_atexit@plt+0x1bd1c0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c950c <__cxa_atexit@plt+0x1bd1c0> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cba7c <__cxa_atexit@plt+0x1bf730> │ │ │ │ - ldr r7, [pc, #112] @ 1cbaa0 <__cxa_atexit@plt+0x1bf754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cbaa4 <__cxa_atexit@plt+0x1bf758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r7, r8, r9, sl} │ │ │ │ - sub r7, r3, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cba90 <__cxa_atexit@plt+0x1bf744> │ │ │ │ - ldr r3, [pc, #80] @ 1cbaa8 <__cxa_atexit@plt+0x1bf75c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cba6c <__cxa_atexit@plt+0x1bf720> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cbab0 <__cxa_atexit@plt+0x1bf764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 1c950c <__cxa_atexit@plt+0x1bd1c0> │ │ │ │ + ldr r2, [pc, #60] @ 1c9520 <__cxa_atexit@plt+0x1bd1d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #36] @ 1c9524 <__cxa_atexit@plt+0x1bd1d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cbaac <__cxa_atexit@plt+0x1bf760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1c9528 <__cxa_atexit@plt+0x1bd1dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01251a04 │ │ │ │ - @ instruction: 0xffffb70c │ │ │ │ - tsteq r3, ip, lsl sl │ │ │ │ - @ instruction: 0x0113aff0 │ │ │ │ - @ instruction: 0x0113afb0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x012544e4 │ │ │ │ + @ instruction: 0x01253e78 │ │ │ │ + tsteq r3, ip, lsl #19 │ │ │ │ + andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 1cbb04 <__cxa_atexit@plt+0x1bf7b8> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c9560 <__cxa_atexit@plt+0x1bd214> │ │ │ │ + ldr r3, [pc, #48] @ 1c957c <__cxa_atexit@plt+0x1bd230> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1cbafc <__cxa_atexit@plt+0x1bf7b0> │ │ │ │ - ldr r2, [pc, #40] @ 1cbb08 <__cxa_atexit@plt+0x1bf7bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1cbafc <__cxa_atexit@plt+0x1bf7b0> │ │ │ │ - b 1cbb5c <__cxa_atexit@plt+0x1bf810> │ │ │ │ + beq 1c9574 <__cxa_atexit@plt+0x1bd228> │ │ │ │ + b 1c9590 <__cxa_atexit@plt+0x1bd244> │ │ │ │ + ldr r7, [pc, #24] @ 1c9580 <__cxa_atexit@plt+0x1bd234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r3, r8, asr pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01253e24 │ │ │ │ + tsteq r3, r4, lsr r9 │ │ │ │ + andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 1cbb4c <__cxa_atexit@plt+0x1bf800> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c95f8 <__cxa_atexit@plt+0x1bd2ac> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #128] @ 1c9630 <__cxa_atexit@plt+0x1bd2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c95f0 <__cxa_atexit@plt+0x1bd2a4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c9608 <__cxa_atexit@plt+0x1bd2bc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c961c <__cxa_atexit@plt+0x1bd2d0> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #84] @ 1c9634 <__cxa_atexit@plt+0x1bd2e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1cbb44 <__cxa_atexit@plt+0x1bf7f8> │ │ │ │ - b 1cbb5c <__cxa_atexit@plt+0x1bf810> │ │ │ │ + beq 1c95f0 <__cxa_atexit@plt+0x1bd2a4> │ │ │ │ + b 1c96c4 <__cxa_atexit@plt+0x1bd378> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 1c95a8 <__cxa_atexit@plt+0x1bd25c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c95d4 <__cxa_atexit@plt+0x1bd288> │ │ │ │ + ldr r7, [pc, #20] @ 1c9638 <__cxa_atexit@plt+0x1bd2ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0x01253d68 │ │ │ │ + tsteq r3, ip, ror r8 │ │ │ │ + andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r5, r7 │ │ │ │ - bne 1cbb84 <__cxa_atexit@plt+0x1bf838> │ │ │ │ - add r5, r3, #16 │ │ │ │ - mov r7, r9 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r5, r3, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cbbe4 <__cxa_atexit@plt+0x1bf898> │ │ │ │ - ldr r7, [pc, #108] @ 1cbc08 <__cxa_atexit@plt+0x1bf8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cbbf8 <__cxa_atexit@plt+0x1bf8ac> │ │ │ │ - ldr r3, [pc, #84] @ 1cbc0c <__cxa_atexit@plt+0x1bf8c0> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1c9688 <__cxa_atexit@plt+0x1bd33c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 1c969c <__cxa_atexit@plt+0x1bd350> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #64] @ 1c96b0 <__cxa_atexit@plt+0x1bd364> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cbbd4 <__cxa_atexit@plt+0x1bf888> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9680 <__cxa_atexit@plt+0x1bd334> │ │ │ │ + b 1c96c4 <__cxa_atexit@plt+0x1bd378> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 1c9664 <__cxa_atexit@plt+0x1bd318> │ │ │ │ + ldr r7, [pc, #16] @ 1c96b4 <__cxa_atexit@plt+0x1bd368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01253ce8 │ │ │ │ + tsteq r3, r0, lsl #16 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c9744 <__cxa_atexit@plt+0x1bd3f8> │ │ │ │ + ldr r2, [pc, #176] @ 1c9788 <__cxa_atexit@plt+0x1bd43c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1c9754 <__cxa_atexit@plt+0x1bd408> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1c975c <__cxa_atexit@plt+0x1bd410> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 1c9730 <__cxa_atexit@plt+0x1bd3e4> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + cmp r1, r0 │ │ │ │ + ldreq r0, [r7, #15] │ │ │ │ + cmpeq lr, r0 │ │ │ │ + beq 1c9770 <__cxa_atexit@plt+0x1bd424> │ │ │ │ + ldr r7, [pc, #92] @ 1c9794 <__cxa_atexit@plt+0x1bd448> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #44] @ 1c9790 <__cxa_atexit@plt+0x1bd444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cbc14 <__cxa_atexit@plt+0x1bf8c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #20] @ 1c978c <__cxa_atexit@plt+0x1bd440> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + smlawbeq r5, r0, r2, r4 │ │ │ │ + @ instruction: 0x01253c54 │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1c97f8 <__cxa_atexit@plt+0x1bd4ac> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c980c <__cxa_atexit@plt+0x1bd4c0> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c980c <__cxa_atexit@plt+0x1bd4c0> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 1c980c <__cxa_atexit@plt+0x1bd4c0> │ │ │ │ + ldr r3, [pc, #56] @ 1c9820 <__cxa_atexit@plt+0x1bd4d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a59fc <__cxa_atexit@plt+0x1996b0> │ │ │ │ + ldr r7, [pc, #36] @ 1c9824 <__cxa_atexit@plt+0x1bd4d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cbc10 <__cxa_atexit@plt+0x1bf8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1c9828 <__cxa_atexit@plt+0x1bd4dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0xffffb534 │ │ │ │ - @ instruction: 0x0113a8b0 │ │ │ │ - tsteq r3, r0, lsl #29 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x012541e4 │ │ │ │ + @ instruction: 0x01253b78 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c9850 <__cxa_atexit@plt+0x1bd504> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ + ldr r7, [pc, #12] @ 1c9864 <__cxa_atexit@plt+0x1bd518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01253b34 │ │ │ │ + tsteq r3, ip, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cbc88 <__cxa_atexit@plt+0x1bf93c> │ │ │ │ - ldr r7, [pc, #112] @ 1cbcac <__cxa_atexit@plt+0x1bf960> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c98c8 <__cxa_atexit@plt+0x1bd57c> │ │ │ │ + ldr r7, [pc, #96] @ 1c98ec <__cxa_atexit@plt+0x1bd5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cbcb0 <__cxa_atexit@plt+0x1bf964> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1cbc9c <__cxa_atexit@plt+0x1bf950> │ │ │ │ - ldr r3, [pc, #80] @ 1cbcb4 <__cxa_atexit@plt+0x1bf968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + bhi 1c98d8 <__cxa_atexit@plt+0x1bd58c> │ │ │ │ + ldr r7, [pc, #76] @ 1c98f0 <__cxa_atexit@plt+0x1bd5a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cbc78 <__cxa_atexit@plt+0x1bf92c> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + beq 1c98bc <__cxa_atexit@plt+0x1bd570> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c8620 <__cxa_atexit@plt+0x1bc2d4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cbcbc <__cxa_atexit@plt+0x1bf970> │ │ │ │ + ldr r7, [pc, #40] @ 1c98f8 <__cxa_atexit@plt+0x1bd5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cbcb8 <__cxa_atexit@plt+0x1bf96c> │ │ │ │ + ldr r7, [pc, #20] @ 1c98f4 <__cxa_atexit@plt+0x1bd5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r1, [r5, -r8]! │ │ │ │ - @ instruction: 0xffffb500 │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ - tsteq r3, ip, ror #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffed78 │ │ │ │ + tsteq r3, r0, lsl #12 │ │ │ │ + tsteq r3, r8, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r2, [pc, #36] @ 1c9930 <__cxa_atexit@plt+0x1bd5e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1c9934 <__cxa_atexit@plt+0x1bd5e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + smlawbeq r5, r0, sl, r3 │ │ │ │ + @ instruction: 0x01253a7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cbd10 <__cxa_atexit@plt+0x1bf9c4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cbd18 <__cxa_atexit@plt+0x1bf9cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1c9970 <__cxa_atexit@plt+0x1bd624> │ │ │ │ + ldr r8, [pc, #36] @ 1c9978 <__cxa_atexit@plt+0x1bd62c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 1c997c <__cxa_atexit@plt+0x1bd630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251670 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cbd70 <__cxa_atexit@plt+0x1bfa24> │ │ │ │ - ldr r3, [pc, #68] @ 1cbd88 <__cxa_atexit@plt+0x1bfa3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 1cbd8c <__cxa_atexit@plt+0x1bfa40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1cbd90 <__cxa_atexit@plt+0x1bfa44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01251cac │ │ │ │ - tsteq r3, r8, lsl #26 │ │ │ │ + ldrhteq r3, [fp], #85 @ 0x55 │ │ │ │ + @ instruction: 0x01253a10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cbddc <__cxa_atexit@plt+0x1bfa90> │ │ │ │ - ldr r3, [pc, #56] @ 1cbdf4 <__cxa_atexit@plt+0x1bfaa8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r2, [pc, #48] @ 1cbdf8 <__cxa_atexit@plt+0x1bfaac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1cbdfc <__cxa_atexit@plt+0x1bfab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01251c1c │ │ │ │ - @ instruction: 0x01251c38 │ │ │ │ - tsteq r3, r0, lsr #25 │ │ │ │ - tsteq r3, ip, ror sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cbe74 <__cxa_atexit@plt+0x1bfb28> │ │ │ │ - ldr r7, [pc, #112] @ 1cbe98 <__cxa_atexit@plt+0x1bfb4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 1cbe9c <__cxa_atexit@plt+0x1bfb50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cbe88 <__cxa_atexit@plt+0x1bfb3c> │ │ │ │ - ldr r3, [pc, #80] @ 1cbea0 <__cxa_atexit@plt+0x1bfb54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cbe64 <__cxa_atexit@plt+0x1bfb18> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1cbea8 <__cxa_atexit@plt+0x1bfb5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c99cc <__cxa_atexit@plt+0x1bd680> │ │ │ │ + ldr r2, [pc, #52] @ 1c99d4 <__cxa_atexit@plt+0x1bd688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c99c0 <__cxa_atexit@plt+0x1bd674> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cbea4 <__cxa_atexit@plt+0x1bfb58> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0125160c │ │ │ │ - @ instruction: 0xffffb314 │ │ │ │ - tsteq r3, r4, lsr #12 │ │ │ │ - @ instruction: 0x0113aff4 │ │ │ │ - @ instruction: 0x0113a9d4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #56] @ 1cbf08 <__cxa_atexit@plt+0x1bfbbc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c9a88 <__cxa_atexit@plt+0x1bd73c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c9a90 <__cxa_atexit@plt+0x1bd744> │ │ │ │ + ldr r1, [pc, #124] @ 1c9aa4 <__cxa_atexit@plt+0x1bd758> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cbefc <__cxa_atexit@plt+0x1bfbb0> │ │ │ │ - ldmda r5, {r3, r9} │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [pc, #120] @ 1c9aa8 <__cxa_atexit@plt+0x1bd75c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #104] @ 1c9aac <__cxa_atexit@plt+0x1bd760> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #96] @ 1c9ab0 <__cxa_atexit@plt+0x1bd764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 1c9ab4 <__cxa_atexit@plt+0x1bd768> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r3, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + ldr r3, [pc, #64] @ 1c9ab8 <__cxa_atexit@plt+0x1bd76c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1c9a98 <__cxa_atexit@plt+0x1bd74c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r3, r4, ror r9 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01253940 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01253918 │ │ │ │ + @ instruction: 0x01253910 │ │ │ │ + @ instruction: 0x0125390c │ │ │ │ + tsteq r3, ip, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cbf64 <__cxa_atexit@plt+0x1bfc18> │ │ │ │ - ldr r3, [pc, #40] @ 1cbf7c <__cxa_atexit@plt+0x1bfc30> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1c9b68 <__cxa_atexit@plt+0x1bd81c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c9b74 <__cxa_atexit@plt+0x1bd828> │ │ │ │ + ldr r8, [pc, #148] @ 1c9b84 <__cxa_atexit@plt+0x1bd838> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ 1c9b88 <__cxa_atexit@plt+0x1bd83c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #136] @ 1c9b8c <__cxa_atexit@plt+0x1bd840> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #104] @ 1c9b90 <__cxa_atexit@plt+0x1bd844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cbf80 <__cxa_atexit@plt+0x1bfc34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01251aac │ │ │ │ - tsteq r3, ip, lsl #30 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cbfdc <__cxa_atexit@plt+0x1bfc90> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr lr, [pc, #60] @ 1cbff4 <__cxa_atexit@plt+0x1bfca8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #96] @ 1c9b94 <__cxa_atexit@plt+0x1bd848> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9b5c <__cxa_atexit@plt+0x1bd810> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cbff8 <__cxa_atexit@plt+0x1bfcac> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251a4c │ │ │ │ - @ instruction: 0x0113ae98 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cc034 <__cxa_atexit@plt+0x1bfce8> │ │ │ │ - ldr r3, [pc, #40] @ 1cc04c <__cxa_atexit@plt+0x1bfd00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cc050 <__cxa_atexit@plt+0x1bfd04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0x0125386c │ │ │ │ + @ instruction: 0x01253908 │ │ │ │ + @ instruction: 0x01253838 │ │ │ │ + tsteq r3, r0, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + tsteq r3, r4, asr #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c9c28 <__cxa_atexit@plt+0x1bd8dc> │ │ │ │ + ldr lr, [pc, #92] @ 1c9c38 <__cxa_atexit@plt+0x1bd8ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [pc, #76] @ 1c9c3c <__cxa_atexit@plt+0x1bd8f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #68] @ 1c9c40 <__cxa_atexit@plt+0x1bd8f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #60] @ 1c9c44 <__cxa_atexit@plt+0x1bd8f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r5, r8, r3, r1 │ │ │ │ - tsteq r3, r4, asr #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cc08c <__cxa_atexit@plt+0x1bfd40> │ │ │ │ - ldr r3, [pc, #40] @ 1cc0a4 <__cxa_atexit@plt+0x1bfd58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + rscseq r3, fp, fp, lsl r3 │ │ │ │ + smlawbeq r5, r4, r7, r3 │ │ │ │ + @ instruction: 0x01253764 │ │ │ │ + @ instruction: 0x0113d2b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1c9cc8 <__cxa_atexit@plt+0x1bd97c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1c9cd4 <__cxa_atexit@plt+0x1bd988> │ │ │ │ + ldr lr, [pc, #104] @ 1c9ce4 <__cxa_atexit@plt+0x1bd998> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + ldr r0, [pc, #88] @ 1c9ce8 <__cxa_atexit@plt+0x1bd99c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9cbc <__cxa_atexit@plt+0x1bd970> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1cc0a8 <__cxa_atexit@plt+0x1bfd5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01251374 │ │ │ │ - @ instruction: 0x0113adf0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + tsteq r3, ip, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cc0dc <__cxa_atexit@plt+0x1bfd90> │ │ │ │ + bhi 1c9d40 <__cxa_atexit@plt+0x1bd9f4> │ │ │ │ + ldr r8, [pc, #36] @ 1c9d48 <__cxa_atexit@plt+0x1bd9fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1cc0e4 <__cxa_atexit@plt+0x1bfd98> │ │ │ │ + ldr r2, [pc, #28] @ 1c9d4c <__cxa_atexit@plt+0x1bda00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012512a4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + rscseq r3, fp, r5, ror #3 │ │ │ │ + @ instruction: 0x01253640 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c9de4 <__cxa_atexit@plt+0x1bda98> │ │ │ │ + ldr r6, [pc, #144] @ 1c9e04 <__cxa_atexit@plt+0x1bdab8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9dd4 <__cxa_atexit@plt+0x1bda88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c9df4 <__cxa_atexit@plt+0x1bdaa8> │ │ │ │ + ldr r3, [pc, #96] @ 1c9e08 <__cxa_atexit@plt+0x1bdabc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [pc, #76] @ 1c9e0c <__cxa_atexit@plt+0x1bdac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 1c5174 <__cxa_atexit@plt+0x1b8e28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0x012535ec │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1cc154 <__cxa_atexit@plt+0x1bfe08> │ │ │ │ - ldr r3, [pc, #92] @ 1cc16c <__cxa_atexit@plt+0x1bfe20> │ │ │ │ + bcc 1c9e64 <__cxa_atexit@plt+0x1bdb18> │ │ │ │ + ldr r3, [pc, #60] @ 1c9e70 <__cxa_atexit@plt+0x1bdb24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 1cc170 <__cxa_atexit@plt+0x1bfe24> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [pc, #40] @ 1c9e74 <__cxa_atexit@plt+0x1bdb28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 1c5174 <__cxa_atexit@plt+0x1b8e28> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0x01253560 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c9ee0 <__cxa_atexit@plt+0x1bdb94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c9eec <__cxa_atexit@plt+0x1bdba0> │ │ │ │ + ldr r2, [pc, #84] @ 1c9efc <__cxa_atexit@plt+0x1bdbb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1cc174 <__cxa_atexit@plt+0x1bfe28> │ │ │ │ + ldr r1, [pc, #80] @ 1c9f00 <__cxa_atexit@plt+0x1bdbb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #64] @ 1cc178 <__cxa_atexit@plt+0x1bfe2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 1c9f04 <__cxa_atexit@plt+0x1bdbb8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1cc17c <__cxa_atexit@plt+0x1bfe30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror sp │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x012518b8 │ │ │ │ - @ instruction: 0x012512b8 │ │ │ │ - tsteq r3, r4, lsr sp │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + smlawteq r5, r0, r4, r3 │ │ │ │ + rscseq r3, fp, r3, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cc1ec <__cxa_atexit@plt+0x1bfea0> │ │ │ │ - ldr r3, [pc, #92] @ 1cc204 <__cxa_atexit@plt+0x1bfeb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 1cc208 <__cxa_atexit@plt+0x1bfebc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c9f54 <__cxa_atexit@plt+0x1bdc08> │ │ │ │ + ldr r2, [pc, #52] @ 1c9f5c <__cxa_atexit@plt+0x1bdc10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1cc20c <__cxa_atexit@plt+0x1bfec0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #64] @ 1cc210 <__cxa_atexit@plt+0x1bfec4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1c9f48 <__cxa_atexit@plt+0x1bdbfc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1cc214 <__cxa_atexit@plt+0x1bfec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #25 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x01251820 │ │ │ │ - @ instruction: 0x01251220 │ │ │ │ - @ instruction: 0x0113ac9c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - tsteq r3, r4, ror #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cc2e0 <__cxa_atexit@plt+0x1bff94> │ │ │ │ - ldr r3, [pc, #188] @ 1cc308 <__cxa_atexit@plt+0x1bffbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cc2c0 <__cxa_atexit@plt+0x1bff74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cc2f0 <__cxa_atexit@plt+0x1bffa4> │ │ │ │ - ldr r2, [pc, #152] @ 1cc30c <__cxa_atexit@plt+0x1bffc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r0, [pc, #140] @ 1cc310 <__cxa_atexit@plt+0x1bffc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1cc2d0 <__cxa_atexit@plt+0x1bff84> │ │ │ │ - ldr r6, [pc, #112] @ 1cc314 <__cxa_atexit@plt+0x1bffc8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #108] @ 1cc318 <__cxa_atexit@plt+0x1bffcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ca020 <__cxa_atexit@plt+0x1bdcd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ca028 <__cxa_atexit@plt+0x1bdcdc> │ │ │ │ + ldr lr, [pc, #140] @ 1ca03c <__cxa_atexit@plt+0x1bdcf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ 1ca040 <__cxa_atexit@plt+0x1bdcf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r9, [pc, #112] @ 1ca044 <__cxa_atexit@plt+0x1bdcf8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #104] @ 1ca048 <__cxa_atexit@plt+0x1bdcfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #96] @ 1ca04c <__cxa_atexit@plt+0x1bdd00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #64] @ 1ca050 <__cxa_atexit@plt+0x1bdd04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + b 1ca030 <__cxa_atexit@plt+0x1bdce4> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0x012533b8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + smlawbeq r5, r8, r3, r3 │ │ │ │ + smlawbeq r5, r0, r3, r3 │ │ │ │ + @ instruction: 0x01253374 │ │ │ │ + tsteq r3, r4, lsr #29 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1ca114 <__cxa_atexit@plt+0x1bddc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ca120 <__cxa_atexit@plt+0x1bddd4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #164] @ 1ca130 <__cxa_atexit@plt+0x1bdde4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr sl, [pc, #136] @ 1ca134 <__cxa_atexit@plt+0x1bdde8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #128] @ 1ca138 <__cxa_atexit@plt+0x1bddec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #116] @ 1ca13c <__cxa_atexit@plt+0x1bddf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #108] @ 1ca140 <__cxa_atexit@plt+0x1bddf4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r0, r2, r9} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ca104 <__cxa_atexit@plt+0x1bddb8> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1cc31c <__cxa_atexit@plt+0x1bffd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r3, r8, ror #23 │ │ │ │ - tsteq r3, r0, lsr #5 │ │ │ │ - tsteq r3, r0, asr #23 │ │ │ │ - tsteq r3, r0, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x012532e4 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0x01253368 │ │ │ │ + @ instruction: 0x01253298 │ │ │ │ + @ instruction: 0x0113cdb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + @ instruction: 0x0113cd98 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1cc39c <__cxa_atexit@plt+0x1c0050> │ │ │ │ - ldr r2, [pc, #96] @ 1cc3a8 <__cxa_atexit@plt+0x1c005c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #84] @ 1cc3ac <__cxa_atexit@plt+0x1c0060> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cc390 <__cxa_atexit@plt+0x1c0044> │ │ │ │ - ldr r3, [pc, #52] @ 1cc3b0 <__cxa_atexit@plt+0x1c0064> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 1cc3b4 <__cxa_atexit@plt+0x1c0068> │ │ │ │ + bcc 1ca1d8 <__cxa_atexit@plt+0x1bde8c> │ │ │ │ + ldr lr, [pc, #96] @ 1ca1e8 <__cxa_atexit@plt+0x1bde9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #72] @ 1ca1ec <__cxa_atexit@plt+0x1bdea0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #64] @ 1ca1f0 <__cxa_atexit@plt+0x1bdea4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 1ca1f4 <__cxa_atexit@plt+0x1bdea8> │ │ │ │ add r8, pc, r8 │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r9, sl, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r0, lsl fp │ │ │ │ - tsteq r3, r8, asr #3 │ │ │ │ - @ instruction: 0x0113aad8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1cc3e4 <__cxa_atexit@plt+0x1c0098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ 1cc3e8 <__cxa_atexit@plt+0x1c009c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - tsteq r3, r0, asr #21 │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - @ instruction: 0x0113aa94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldrdeq r3, [r5, -ip]! │ │ │ │ + @ instruction: 0x012531bc │ │ │ │ + rscseq r2, fp, r3, asr sp │ │ │ │ + tsteq r3, r0, lsl #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cc484 <__cxa_atexit@plt+0x1c0138> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ca288 <__cxa_atexit@plt+0x1bdf3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cc490 <__cxa_atexit@plt+0x1c0144> │ │ │ │ - ldr r1, [pc, #112] @ 1cc4a0 <__cxa_atexit@plt+0x1c0154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #100] @ 1cc4a4 <__cxa_atexit@plt+0x1c0158> │ │ │ │ + bcc 1ca294 <__cxa_atexit@plt+0x1bdf48> │ │ │ │ + ldr lr, [pc, #120] @ 1ca2a4 <__cxa_atexit@plt+0x1bdf58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r3, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r0, [pc, #96] @ 1ca2a8 <__cxa_atexit@plt+0x1bdf5c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r7, [r2, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1cc474 <__cxa_atexit@plt+0x1c0128> │ │ │ │ - ldr r7, [pc, #76] @ 1cc4a8 <__cxa_atexit@plt+0x1c015c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #72] @ 1cc4ac <__cxa_atexit@plt+0x1c0160> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str ip, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r7, [r2, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ca278 <__cxa_atexit@plt+0x1bdf2c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - tsteq r3, r0, lsr sl │ │ │ │ - tsteq r3, r8, ror #1 │ │ │ │ - tsteq r3, r0, ror #19 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + tsteq r3, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1cc4dc <__cxa_atexit@plt+0x1c0190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ 1cc4e0 <__cxa_atexit@plt+0x1c0194> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r9, r3, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - tsteq r3, r8, asr #19 │ │ │ │ - tsteq r3, r0, lsl #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cc548 <__cxa_atexit@plt+0x1c01fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cc550 <__cxa_atexit@plt+0x1c0204> │ │ │ │ - ldr r5, [pc, #84] @ 1cc56c <__cxa_atexit@plt+0x1c0220> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #80] @ 1cc570 <__cxa_atexit@plt+0x1c0224> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 1cc574 <__cxa_atexit@plt+0x1c0228> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1cc558 <__cxa_atexit@plt+0x1c020c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1cc568 <__cxa_atexit@plt+0x1c021c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r0, asr r9 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - rscseq r0, fp, sl, ror r5 │ │ │ │ - tsteq r3, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cc59c <__cxa_atexit@plt+0x1c0250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b cd1a08 <__cxa_atexit@plt+0xcc56bc> │ │ │ │ - tsteq r3, ip, lsr #31 │ │ │ │ - tsteq r3, r4, lsl #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a6610 <__cxa_atexit@plt+0x19a2c4> │ │ │ │ + tsteq r3, ip, lsr #24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cc5e8 <__cxa_atexit@plt+0x1c029c> │ │ │ │ - ldr r7, [pc, #52] @ 1cc5f8 <__cxa_atexit@plt+0x1c02ac> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ca310 <__cxa_atexit@plt+0x1bdfc4> │ │ │ │ + ldr r7, [pc, #52] @ 1ca324 <__cxa_atexit@plt+0x1bdfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cc5dc <__cxa_atexit@plt+0x1c0290> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1cc60c <__cxa_atexit@plt+0x1c02c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1ca304 <__cxa_atexit@plt+0x1bdfb8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ca338 <__cxa_atexit@plt+0x1bdfec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1cc5fc <__cxa_atexit@plt+0x1c02b0> │ │ │ │ + ldr r7, [pc, #16] @ 1ca328 <__cxa_atexit@plt+0x1bdfdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0113a8d0 │ │ │ │ - tsteq r3, r8, lsr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x0113cbf4 │ │ │ │ + tsteq r3, ip, asr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #204] @ 1cc6e4 <__cxa_atexit@plt+0x1c0398> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1ca3a0 <__cxa_atexit@plt+0x1be054> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ca3e4 <__cxa_atexit@plt+0x1be098> │ │ │ │ + ldr lr, [pc, #160] @ 1ca404 <__cxa_atexit@plt+0x1be0b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + ldr r8, [pc, #140] @ 1ca408 <__cxa_atexit@plt+0x1be0bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + str sl, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ca3f0 <__cxa_atexit@plt+0x1be0a4> │ │ │ │ + ldr lr, [pc, #72] @ 1ca3fc <__cxa_atexit@plt+0x1be0b0> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r8, [pc, #56] @ 1ca400 <__cxa_atexit@plt+0x1be0b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + rscseq r2, fp, r5, asr #22 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + rscseq r2, fp, r2, lsl #23 │ │ │ │ + @ instruction: 0x0113caf4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1cc650 <__cxa_atexit@plt+0x1c0304> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1cc65c <__cxa_atexit@plt+0x1c0310> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ca46c <__cxa_atexit@plt+0x1be120> │ │ │ │ + ldr r7, [pc, #80] @ 1ca48c <__cxa_atexit@plt+0x1be140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 1ca490 <__cxa_atexit@plt+0x1be144> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1ca460 <__cxa_atexit@plt+0x1be114> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ca338 <__cxa_atexit@plt+0x1bdfec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cc6bc <__cxa_atexit@plt+0x1c0370> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1cc6c4 <__cxa_atexit@plt+0x1c0378> │ │ │ │ - ldr r5, [pc, #100] @ 1cc6ec <__cxa_atexit@plt+0x1c03a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #96] @ 1cc6f0 <__cxa_atexit@plt+0x1c03a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #92] @ 1cc6f4 <__cxa_atexit@plt+0x1c03a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, r6 │ │ │ │ - b 1cc6cc <__cxa_atexit@plt+0x1c0380> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #16] @ 1cc6e8 <__cxa_atexit@plt+0x1c039c> │ │ │ │ + ldr r7, [pc, #32] @ 1ca494 <__cxa_atexit@plt+0x1be148> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 1ca498 <__cxa_atexit@plt+0x1be14c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0113a7d8 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - rscseq r0, fp, sl, lsl #8 │ │ │ │ - @ instruction: 0x0113a7b0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cc71c <__cxa_atexit@plt+0x1c03d0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0x01252f30 │ │ │ │ + @ instruction: 0x0113ca98 │ │ │ │ + strdeq r2, [r5, -r8]! │ │ │ │ + tsteq r3, r4, ror sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 1ca4c4 <__cxa_atexit@plt+0x1be178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ + tsteq r3, r0, ror #20 │ │ │ │ + tsteq r3, r8, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ca534 <__cxa_atexit@plt+0x1be1e8> │ │ │ │ + ldr r3, [pc, #108] @ 1ca55c <__cxa_atexit@plt+0x1be210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ 1ca560 <__cxa_atexit@plt+0x1be214> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #96] @ 1ca564 <__cxa_atexit@plt+0x1be218> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1ca524 <__cxa_atexit@plt+0x1be1d8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ca338 <__cxa_atexit@plt+0x1bdfec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cc77c <__cxa_atexit@plt+0x1c0430> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1cc784 <__cxa_atexit@plt+0x1c0438> │ │ │ │ - ldr r5, [pc, #96] @ 1cc7a8 <__cxa_atexit@plt+0x1c045c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #92] @ 1cc7ac <__cxa_atexit@plt+0x1c0460> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #88] @ 1cc7b0 <__cxa_atexit@plt+0x1c0464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, r6 │ │ │ │ - b 1cc78c <__cxa_atexit@plt+0x1c0440> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #12] @ 1cc7a4 <__cxa_atexit@plt+0x1c0458> │ │ │ │ + ldr r7, [pc, #44] @ 1ca568 <__cxa_atexit@plt+0x1be21c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 1ca56c <__cxa_atexit@plt+0x1be220> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 1ca570 <__cxa_atexit@plt+0x1be224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl r7 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - rscseq r0, fp, sl, asr #6 │ │ │ │ - @ instruction: 0x0113a6f0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + smlawbeq r5, ip, lr, r2 │ │ │ │ + @ instruction: 0x01252e70 │ │ │ │ + @ instruction: 0x0113c9d0 │ │ │ │ + @ instruction: 0x01252e30 │ │ │ │ + @ instruction: 0x01252e34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cc848 <__cxa_atexit@plt+0x1c04fc> │ │ │ │ - ldr r7, [pc, #164] @ 1cc880 <__cxa_atexit@plt+0x1c0534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cc83c <__cxa_atexit@plt+0x1c04f0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1cc85c <__cxa_atexit@plt+0x1c0510> │ │ │ │ - ldr r7, [pc, #132] @ 1cc88c <__cxa_atexit@plt+0x1c0540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #128] @ 1cc890 <__cxa_atexit@plt+0x1c0544> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #124] @ 1cc894 <__cxa_atexit@plt+0x1c0548> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ca5d4 <__cxa_atexit@plt+0x1be288> │ │ │ │ + ldr r3, [pc, #80] @ 1ca5e4 <__cxa_atexit@plt+0x1be298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1ca5bc <__cxa_atexit@plt+0x1be270> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1ca5c4 <__cxa_atexit@plt+0x1be278> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1cc888 <__cxa_atexit@plt+0x1c053c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 1ca5c8 <__cxa_atexit@plt+0x1be27c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1cc884 <__cxa_atexit@plt+0x1c0538> │ │ │ │ + ldr r7, [pc, #12] @ 1ca5e8 <__cxa_atexit@plt+0x1be29c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, ip, asr #12 │ │ │ │ - tsteq r3, r8, ror r6 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - rscseq r0, fp, sl, lsl #5 │ │ │ │ - tsteq r3, r0, lsl r6 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r3, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cc8fc <__cxa_atexit@plt+0x1c05b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cc904 <__cxa_atexit@plt+0x1c05b8> │ │ │ │ - ldr r1, [pc, #84] @ 1cc924 <__cxa_atexit@plt+0x1c05d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 1cc928 <__cxa_atexit@plt+0x1c05dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #76] @ 1cc92c <__cxa_atexit@plt+0x1c05e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1cc90c <__cxa_atexit@plt+0x1c05c0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 1cc920 <__cxa_atexit@plt+0x1c05d4> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ca674 <__cxa_atexit@plt+0x1be328> │ │ │ │ + ldr r3, [pc, #80] @ 1ca684 <__cxa_atexit@plt+0x1be338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1ca65c <__cxa_atexit@plt+0x1be310> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1ca664 <__cxa_atexit@plt+0x1be318> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 1ca668 <__cxa_atexit@plt+0x1be31c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1ca688 <__cxa_atexit@plt+0x1be33c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113a598 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - rscseq r0, fp, r2, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - tsteq r3, ip, asr #10 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + tsteq r3, ip, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b c55520 <__cxa_atexit@plt+0xc491d4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1cca08 <__cxa_atexit@plt+0x1c06bc> │ │ │ │ - ldr r3, [pc, #204] @ 1cca30 <__cxa_atexit@plt+0x1c06e4> │ │ │ │ + bhi 1ca6f0 <__cxa_atexit@plt+0x1be3a4> │ │ │ │ + ldr r3, [pc, #68] @ 1ca700 <__cxa_atexit@plt+0x1be3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1cc9e8 <__cxa_atexit@plt+0x1c069c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cca18 <__cxa_atexit@plt+0x1c06cc> │ │ │ │ - ldr r2, [pc, #164] @ 1cca34 <__cxa_atexit@plt+0x1c06e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r0, [pc, #152] @ 1cca38 <__cxa_atexit@plt+0x1c06ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1cc9f8 <__cxa_atexit@plt+0x1c06ac> │ │ │ │ - ldr r2, [pc, #124] @ 1cca3c <__cxa_atexit@plt+0x1c06f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 1cca40 <__cxa_atexit@plt+0x1c06f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #116] @ 1cca44 <__cxa_atexit@plt+0x1c06f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 1ca6e0 <__cxa_atexit@plt+0x1be394> │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + ldrne r8, [sl, #3] │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + ldreq r8, [sl, #2] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1cca48 <__cxa_atexit@plt+0x1c06fc> │ │ │ │ + ldr r7, [pc, #12] @ 1ca704 <__cxa_atexit@plt+0x1be3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r3, r4, asr #9 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ - tsteq r3, r0, asr #9 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ccadc <__cxa_atexit@plt+0x1c0790> │ │ │ │ - ldr r2, [pc, #116] @ 1ccae8 <__cxa_atexit@plt+0x1c079c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #104] @ 1ccaec <__cxa_atexit@plt+0x1c07a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ccad0 <__cxa_atexit@plt+0x1c0784> │ │ │ │ - ldr r2, [pc, #72] @ 1ccaf0 <__cxa_atexit@plt+0x1c07a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 1ccaf4 <__cxa_atexit@plt+0x1c07a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #60] @ 1ccaf8 <__cxa_atexit@plt+0x1c07ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0113a3dc │ │ │ │ - @ instruction: 0x01139a90 │ │ │ │ - @ instruction: 0x0113a394 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + tsteq r3, ip, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1ccb34 <__cxa_atexit@plt+0x1c07e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 1ccb38 <__cxa_atexit@plt+0x1c07ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 1ccb3c <__cxa_atexit@plt+0x1c07f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, ror r3 │ │ │ │ - tsteq r3, r8, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - tsteq r3, r4, lsr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + and r2, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + movne r2, #3 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ccc30 <__cxa_atexit@plt+0x1c08e4> │ │ │ │ - ldr r3, [pc, #204] @ 1ccc58 <__cxa_atexit@plt+0x1c090c> │ │ │ │ + bhi 1ca79c <__cxa_atexit@plt+0x1be450> │ │ │ │ + ldr r3, [pc, #84] @ 1ca7ac <__cxa_atexit@plt+0x1be460> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ccc10 <__cxa_atexit@plt+0x1c08c4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ccc40 <__cxa_atexit@plt+0x1c08f4> │ │ │ │ - ldr r2, [pc, #164] @ 1ccc5c <__cxa_atexit@plt+0x1c0910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r0, [pc, #152] @ 1ccc60 <__cxa_atexit@plt+0x1c0914> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1ccc20 <__cxa_atexit@plt+0x1c08d4> │ │ │ │ - ldr r2, [pc, #124] @ 1ccc64 <__cxa_atexit@plt+0x1c0918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 1ccc68 <__cxa_atexit@plt+0x1c091c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #116] @ 1ccc6c <__cxa_atexit@plt+0x1c0920> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1ca780 <__cxa_atexit@plt+0x1be434> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1ca78c <__cxa_atexit@plt+0x1be440> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1ccc70 <__cxa_atexit@plt+0x1c0924> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1ca7b0 <__cxa_atexit@plt+0x1be464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x0113c7b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ca7e0 <__cxa_atexit@plt+0x1be494> │ │ │ │ + ldr r7, [pc, #28] @ 1ca7f0 <__cxa_atexit@plt+0x1be4a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x0113a29c │ │ │ │ - tsteq r3, r4, asr r9 │ │ │ │ - tsteq r3, r0, lsr #5 │ │ │ │ - tsteq r3, ip, lsl r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ccd04 <__cxa_atexit@plt+0x1c09b8> │ │ │ │ - ldr r2, [pc, #116] @ 1ccd10 <__cxa_atexit@plt+0x1c09c4> │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #12] @ 1ca7f4 <__cxa_atexit@plt+0x1be4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + tsteq r3, r4, ror r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ca858 <__cxa_atexit@plt+0x1be50c> │ │ │ │ + ldr r3, [pc, #132] @ 1ca898 <__cxa_atexit@plt+0x1be54c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ca880 <__cxa_atexit@plt+0x1be534> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #104] @ 1ca89c <__cxa_atexit@plt+0x1be550> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ca888 <__cxa_atexit@plt+0x1be53c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1c82f0 <__cxa_atexit@plt+0x1bbfa4> │ │ │ │ + ldr r3, [pc, #52] @ 1ca894 <__cxa_atexit@plt+0x1be548> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ca880 <__cxa_atexit@plt+0x1be534> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1c81e0 <__cxa_atexit@plt+0x1bbe94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #104] @ 1ccd14 <__cxa_atexit@plt+0x1c09c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #48] @ 1ca8e8 <__cxa_atexit@plt+0x1be59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1cccf8 <__cxa_atexit@plt+0x1c09ac> │ │ │ │ - ldr r2, [pc, #72] @ 1ccd18 <__cxa_atexit@plt+0x1c09cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 1ccd1c <__cxa_atexit@plt+0x1c09d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #60] @ 1ccd20 <__cxa_atexit@plt+0x1c09d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ + beq 1ca8dc <__cxa_atexit@plt+0x1be590> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + b 1c82f0 <__cxa_atexit@plt+0x1bbfa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0113a1b4 │ │ │ │ - tsteq r3, r8, ror #16 │ │ │ │ - tsteq r3, ip, ror #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1ccd5c <__cxa_atexit@plt+0x1c0a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #32] @ 1ccd60 <__cxa_atexit@plt+0x1c0a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 1ccd64 <__cxa_atexit@plt+0x1c0a18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c8f10 <__cxa_atexit@plt+0x1bcbc4> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, ip, asr #2 │ │ │ │ - tsteq r3, r0, lsl #16 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ - tsteq r3, ip, asr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1c82f0 <__cxa_atexit@plt+0x1bbfa4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1ccda8 <__cxa_atexit@plt+0x1c0a5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r3, r8, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ccddc <__cxa_atexit@plt+0x1c0a90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1ccde4 <__cxa_atexit@plt+0x1c0a98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bde638 <__cxa_atexit@plt+0xbd22ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smulwbeq r5, r4, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1c81e0 <__cxa_atexit@plt+0x1bbe94> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cce80 <__cxa_atexit@plt+0x1c0b34> │ │ │ │ - ldr r7, [pc, #160] @ 1ccea8 <__cxa_atexit@plt+0x1c0b5c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ca964 <__cxa_atexit@plt+0x1be618> │ │ │ │ + ldr r7, [pc, #52] @ 1ca978 <__cxa_atexit@plt+0x1be62c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cce70 <__cxa_atexit@plt+0x1c0b24> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1cce90 <__cxa_atexit@plt+0x1c0b44> │ │ │ │ - ldr r7, [pc, #132] @ 1cceb0 <__cxa_atexit@plt+0x1c0b64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #128] @ 1cceb4 <__cxa_atexit@plt+0x1c0b68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, lr, #2 │ │ │ │ - ldr lr, [pc, #104] @ 1cceb8 <__cxa_atexit@plt+0x1c0b6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 1ca958 <__cxa_atexit@plt+0x1be60c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ca988 <__cxa_atexit@plt+0x1be63c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1cceac <__cxa_atexit@plt+0x1c0b60> │ │ │ │ + ldr r7, [pc, #16] @ 1ca97c <__cxa_atexit@plt+0x1be630> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, r8, asr r0 │ │ │ │ - smulwbeq r5, r0, r5 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0113c5f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ccf20 <__cxa_atexit@plt+0x1c0bd4> │ │ │ │ - ldr r2, [pc, #76] @ 1ccf2c <__cxa_atexit@plt+0x1c0be0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 1ccf30 <__cxa_atexit@plt+0x1c0be4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, lr, #2 │ │ │ │ - ldr lr, [pc, #48] @ 1ccf34 <__cxa_atexit@plt+0x1c0be8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1caa28 <__cxa_atexit@plt+0x1be6dc> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1caa84 <__cxa_atexit@plt+0x1be738> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r8, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r1, [sp] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + sub sl, r3, #47 @ 0x2f │ │ │ │ + sub lr, r3, #39 @ 0x27 │ │ │ │ + ldr ip, [pc, #212] @ 1caaa8 <__cxa_atexit@plt+0x1be75c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #196] @ 1caaac <__cxa_atexit@plt+0x1be760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #184] @ 1caab0 <__cxa_atexit@plt+0x1be764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + ldr r0, [pc, #176] @ 1caab4 <__cxa_atexit@plt+0x1be768> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1caa8c <__cxa_atexit@plt+0x1be740> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub sl, r3, #15 │ │ │ │ + ldr lr, [pc, #76] @ 1caa9c <__cxa_atexit@plt+0x1be750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r2, r3, #27 │ │ │ │ + ldr r9, [pc, #68] @ 1caaa0 <__cxa_atexit@plt+0x1be754> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #64] @ 1caaa4 <__cxa_atexit@plt+0x1be758> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7, r9} │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 1caa90 <__cxa_atexit@plt+0x1be744> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - tsteq r3, r4, lsr #31 │ │ │ │ - smulwteq r5, ip, r4 │ │ │ │ + @ instruction: 0x01252f68 │ │ │ │ + @ instruction: 0x01252f54 │ │ │ │ + @ instruction: 0x01252978 │ │ │ │ + ldrdeq r2, [r5, -ip]! │ │ │ │ + @ instruction: 0x01252fec │ │ │ │ + @ instruction: 0x012529b4 │ │ │ │ + ldrdeq r2, [r5, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ccf7c <__cxa_atexit@plt+0x1c0c30> │ │ │ │ - ldr r3, [pc, #52] @ 1ccf94 <__cxa_atexit@plt+0x1c0c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 1ccf98 <__cxa_atexit@plt+0x1c0c4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cab40 <__cxa_atexit@plt+0x1be7f4> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1cab0c <__cxa_atexit@plt+0x1be7c0> │ │ │ │ + ldr r2, [pc, #112] @ 1cab58 <__cxa_atexit@plt+0x1be80c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [r8, #10] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cab38 <__cxa_atexit@plt+0x1be7ec> │ │ │ │ + b 1cab68 <__cxa_atexit@plt+0x1be81c> │ │ │ │ + ldr r2, [pc, #64] @ 1cab54 <__cxa_atexit@plt+0x1be808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cab38 <__cxa_atexit@plt+0x1be7ec> │ │ │ │ + b 1caefc <__cxa_atexit@plt+0x1bebb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ccf9c <__cxa_atexit@plt+0x1c0c50> │ │ │ │ + ldr r7, [pc, #20] @ 1cab5c <__cxa_atexit@plt+0x1be810> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #31 │ │ │ │ - smlawbeq r5, r4, r4, r0 │ │ │ │ - @ instruction: 0x01139f9c │ │ │ │ - ldrsbteq pc, [sl], #196 @ 0xc4 @ │ │ │ │ + andeq r0, r0, r4, ror #7 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + tsteq r3, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1caba0 <__cxa_atexit@plt+0x1be854> │ │ │ │ + ldr r3, [pc, #208] @ 1cac4c <__cxa_atexit@plt+0x1be900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cabf4 <__cxa_atexit@plt+0x1be8a8> │ │ │ │ + ldr r3, [pc, #188] @ 1cac50 <__cxa_atexit@plt+0x1be904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #148] @ 1cac3c <__cxa_atexit@plt+0x1be8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cac20 <__cxa_atexit@plt+0x1be8d4> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1cabfc <__cxa_atexit@plt+0x1be8b0> │ │ │ │ + ldr r5, [pc, #120] @ 1cac44 <__cxa_atexit@plt+0x1be8f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cac2c <__cxa_atexit@plt+0x1be8e0> │ │ │ │ + ldr r7, [pc, #100] @ 1cac48 <__cxa_atexit@plt+0x1be8fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, lr, lsl #26 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #60] @ 1cac40 <__cxa_atexit@plt+0x1be8f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cac20 <__cxa_atexit@plt+0x1be8d4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, sp, lsr sp @ │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + andeq r0, r0, r4, ror #5 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cac70 <__cxa_atexit@plt+0x1be924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ 1cacfc <__cxa_atexit@plt+0x1be9b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cacf4 <__cxa_atexit@plt+0x1be9a8> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1caccc <__cxa_atexit@plt+0x1be980> │ │ │ │ + ldr r3, [pc, #92] @ 1cad04 <__cxa_atexit@plt+0x1be9b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cacf4 <__cxa_atexit@plt+0x1be9a8> │ │ │ │ + ldr r3, [pc, #72] @ 1cad08 <__cxa_atexit@plt+0x1be9bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #44] @ 1cad00 <__cxa_atexit@plt+0x1be9b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cacf4 <__cxa_atexit@plt+0x1be9a8> │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, fp, ror #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cad4c <__cxa_atexit@plt+0x1bea00> │ │ │ │ + ldr r3, [pc, #88] @ 1cad80 <__cxa_atexit@plt+0x1bea34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cad74 <__cxa_atexit@plt+0x1bea28> │ │ │ │ + ldr r3, [pc, #68] @ 1cad84 <__cxa_atexit@plt+0x1bea38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #40] @ 1cad7c <__cxa_atexit@plt+0x1bea30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldreq r0, [r7] │ │ │ │ + moveq r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq pc, sl, ip, sp @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, sp, asr #27 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cada4 <__cxa_atexit@plt+0x1bea58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ 1caddc <__cxa_atexit@plt+0x1bea90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + mov r2, r1 │ │ │ │ + moveq r2, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + movne r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [sl], #223 @ 0xdf @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1cd0ac <__cxa_atexit@plt+0x1c0d60> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1cd0a4 <__cxa_atexit@plt+0x1c0d58> │ │ │ │ - ldr r3, [pc, #56] @ 1cd0b4 <__cxa_atexit@plt+0x1c0d68> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cae40 <__cxa_atexit@plt+0x1beaf4> │ │ │ │ + ldr r3, [pc, #88] @ 1cae74 <__cxa_atexit@plt+0x1beb28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1cd0b8 <__cxa_atexit@plt+0x1c0d6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1cd0bc <__cxa_atexit@plt+0x1c0d70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cae68 <__cxa_atexit@plt+0x1beb1c> │ │ │ │ + ldr r3, [pc, #68] @ 1cae78 <__cxa_atexit@plt+0x1beb2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #40] @ 1cae70 <__cxa_atexit@plt+0x1beb24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldreq r0, [r7] │ │ │ │ + moveq r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cae98 <__cxa_atexit@plt+0x1beb4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ 1caed0 <__cxa_atexit@plt+0x1beb84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + mov r2, r1 │ │ │ │ + moveq r2, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + movne r5, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01139ef8 │ │ │ │ - @ instruction: 0x01250304 │ │ │ │ - strdeq r0, [r5, -r0]! @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1caf34 <__cxa_atexit@plt+0x1bebe8> │ │ │ │ + ldr r3, [pc, #208] @ 1cafe0 <__cxa_atexit@plt+0x1bec94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1caf88 <__cxa_atexit@plt+0x1bec3c> │ │ │ │ + ldr r3, [pc, #188] @ 1cafe4 <__cxa_atexit@plt+0x1bec98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #148] @ 1cafd0 <__cxa_atexit@plt+0x1bec84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cafb4 <__cxa_atexit@plt+0x1bec68> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1caf90 <__cxa_atexit@plt+0x1bec44> │ │ │ │ + ldr r5, [pc, #120] @ 1cafd8 <__cxa_atexit@plt+0x1bec8c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cafc0 <__cxa_atexit@plt+0x1bec74> │ │ │ │ + ldr r7, [pc, #100] @ 1cafdc <__cxa_atexit@plt+0x1bec90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [pc, #60] @ 1cafd4 <__cxa_atexit@plt+0x1bec88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cafb4 <__cxa_atexit@plt+0x1bec68> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + andeq r0, r0, r4, ror #5 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cb004 <__cxa_atexit@plt+0x1becb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ 1cb090 <__cxa_atexit@plt+0x1bed44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cb088 <__cxa_atexit@plt+0x1bed3c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1cb060 <__cxa_atexit@plt+0x1bed14> │ │ │ │ + ldr r3, [pc, #92] @ 1cb098 <__cxa_atexit@plt+0x1bed4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb088 <__cxa_atexit@plt+0x1bed3c> │ │ │ │ + ldr r3, [pc, #72] @ 1cb09c <__cxa_atexit@plt+0x1bed50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #44] @ 1cb094 <__cxa_atexit@plt+0x1bed48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb088 <__cxa_atexit@plt+0x1bed3c> │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cb0e0 <__cxa_atexit@plt+0x1bed94> │ │ │ │ + ldr r3, [pc, #88] @ 1cb114 <__cxa_atexit@plt+0x1bedc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb108 <__cxa_atexit@plt+0x1bedbc> │ │ │ │ + ldr r3, [pc, #68] @ 1cb118 <__cxa_atexit@plt+0x1bedcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #40] @ 1cb110 <__cxa_atexit@plt+0x1bedc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldreq r0, [r7] │ │ │ │ + moveq r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cb138 <__cxa_atexit@plt+0x1bedec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ 1cb170 <__cxa_atexit@plt+0x1bee24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + mov r2, r1 │ │ │ │ + moveq r2, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + movne r5, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cb1d4 <__cxa_atexit@plt+0x1bee88> │ │ │ │ + ldr r3, [pc, #88] @ 1cb208 <__cxa_atexit@plt+0x1beebc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb1fc <__cxa_atexit@plt+0x1beeb0> │ │ │ │ + ldr r3, [pc, #68] @ 1cb20c <__cxa_atexit@plt+0x1beec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + ldr r2, [pc, #40] @ 1cb204 <__cxa_atexit@plt+0x1beeb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r0, [r5, #8]! │ │ │ │ + ldreq r0, [r7] │ │ │ │ + moveq r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cb22c <__cxa_atexit@plt+0x1beee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a70e0 <__cxa_atexit@plt+0x19ad94> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ 1cb264 <__cxa_atexit@plt+0x1bef18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + mov r2, r1 │ │ │ │ + moveq r2, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + movne r5, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cd16c <__cxa_atexit@plt+0x1c0e20> │ │ │ │ - ldr r3, [pc, #64] @ 1cd17c <__cxa_atexit@plt+0x1c0e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cb2d4 <__cxa_atexit@plt+0x1bef88> │ │ │ │ + ldr r7, [pc, #60] @ 1cb2e8 <__cxa_atexit@plt+0x1bef9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cd15c <__cxa_atexit@plt+0x1c0e10> │ │ │ │ - ldr r7, [pc, #48] @ 1cd180 <__cxa_atexit@plt+0x1c0e34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 1cb2c8 <__cxa_atexit@plt+0x1bef7c> │ │ │ │ + ldr r7, [pc, #44] @ 1cb2ec <__cxa_atexit@plt+0x1befa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cd184 <__cxa_atexit@plt+0x1c0e38> │ │ │ │ + ldr r7, [pc, #20] @ 1cb2f0 <__cxa_atexit@plt+0x1befa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - smulwbeq r5, r0, r3 │ │ │ │ - @ instruction: 0x01139e9c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x0113bc9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1cb310 <__cxa_atexit@plt+0x1befc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1cd1a4 <__cxa_atexit@plt+0x1c0e58> │ │ │ │ + ldr r7, [pc, #12] @ 1cb330 <__cxa_atexit@plt+0x1befe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250358 │ │ │ │ + smlawteq r5, ip, r1, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1cd1f8 <__cxa_atexit@plt+0x1c0eac> │ │ │ │ - ldr r3, [pc, #64] @ 1cd208 <__cxa_atexit@plt+0x1c0ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cb380 <__cxa_atexit@plt+0x1bf034> │ │ │ │ + ldr r7, [pc, #60] @ 1cb394 <__cxa_atexit@plt+0x1bf048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cd1e8 <__cxa_atexit@plt+0x1c0e9c> │ │ │ │ - ldr r7, [pc, #48] @ 1cd20c <__cxa_atexit@plt+0x1c0ec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 1cb374 <__cxa_atexit@plt+0x1bf028> │ │ │ │ + ldr r7, [pc, #44] @ 1cb398 <__cxa_atexit@plt+0x1bf04c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1cd210 <__cxa_atexit@plt+0x1c0ec4> │ │ │ │ + ldr r7, [pc, #20] @ 1cb39c <__cxa_atexit@plt+0x1bf050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01250314 │ │ │ │ - tsteq r3, r0, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd24c <__cxa_atexit@plt+0x1c0f00> │ │ │ │ - ldr r2, [pc, #36] @ 1cd254 <__cxa_atexit@plt+0x1c0f08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1cd258 <__cxa_atexit@plt+0x1c0f0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #27 │ │ │ │ - @ instruction: 0x01250138 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x0113bbf0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cd2a8 <__cxa_atexit@plt+0x1c0f5c> │ │ │ │ - ldr r7, [pc, #60] @ 1cd2c0 <__cxa_atexit@plt+0x1c0f74> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cb3e4 <__cxa_atexit@plt+0x1bf098> │ │ │ │ + ldr r7, [pc, #52] @ 1cb3f4 <__cxa_atexit@plt+0x1bf0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r7, [pc, #48] @ 1cd2c4 <__cxa_atexit@plt+0x1c0f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cb3d8 <__cxa_atexit@plt+0x1bf08c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #24] @ 1cd2c8 <__cxa_atexit@plt+0x1c0f7c> │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1cb3f8 <__cxa_atexit@plt+0x1bf0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0125074c │ │ │ │ - tsteq r3, r8, ror #26 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0113bb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd304 <__cxa_atexit@plt+0x1c0fb8> │ │ │ │ - ldr r2, [pc, #36] @ 1cd30c <__cxa_atexit@plt+0x1c0fc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1cd310 <__cxa_atexit@plt+0x1c0fc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb47c <__cxa_atexit@plt+0x1bf130> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr lr, [pc, #228] @ 1cb514 <__cxa_atexit@plt+0x1bf1c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cb4c4 <__cxa_atexit@plt+0x1bf178> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb4d0 <__cxa_atexit@plt+0x1bf184> │ │ │ │ + ldr r3, [pc, #192] @ 1cb518 <__cxa_atexit@plt+0x1bf1cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #124] @ 1cb50c <__cxa_atexit@plt+0x1bf1c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cb4c4 <__cxa_atexit@plt+0x1bf178> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb4e4 <__cxa_atexit@plt+0x1bf198> │ │ │ │ + ldr r7, [pc, #88] @ 1cb510 <__cxa_atexit@plt+0x1bf1c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #26 │ │ │ │ - smlawbeq r5, r0, r0, r0 │ │ │ │ - @ instruction: 0x01139cf8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cd364 <__cxa_atexit@plt+0x1c1018> │ │ │ │ - ldr r7, [pc, #60] @ 1cd37c <__cxa_atexit@plt+0x1c1030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r7, [pc, #48] @ 1cd380 <__cxa_atexit@plt+0x1c1034> │ │ │ │ + ldr r7, [pc, #72] @ 1cb520 <__cxa_atexit@plt+0x1bf1d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r7, [pc, #24] @ 1cd384 <__cxa_atexit@plt+0x1c1038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01250690 │ │ │ │ - @ instruction: 0x01139cb8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cd3d0 <__cxa_atexit@plt+0x1c1084> │ │ │ │ - ldr r3, [pc, #56] @ 1cd3e8 <__cxa_atexit@plt+0x1c109c> │ │ │ │ + ldr r3, [pc, #48] @ 1cb51c <__cxa_atexit@plt+0x1bf1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ 1cd3ec <__cxa_atexit@plt+0x1c10a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #40] @ 1cd3f0 <__cxa_atexit@plt+0x1c10a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ee50f0 <__cxa_atexit@plt+0xed8da4> │ │ │ │ - ldr r7, [pc, #28] @ 1cd3f4 <__cxa_atexit@plt+0x1c10a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01250208 │ │ │ │ - @ instruction: 0x01250200 │ │ │ │ - tsteq r3, ip, asr #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + ldrdeq r1, [r5, -r8]! │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01251eb4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cd42c <__cxa_atexit@plt+0x1c10e0> │ │ │ │ - ldr r2, [pc, #28] @ 1cd438 <__cxa_atexit@plt+0x1c10ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cb564 <__cxa_atexit@plt+0x1bf218> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + ldr r0, [pc, #44] @ 1cb57c <__cxa_atexit@plt+0x1bf230> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r7, [pc, #12] @ 1cb578 <__cxa_atexit@plt+0x1bf22c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012501b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd470 <__cxa_atexit@plt+0x1c1124> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cd478 <__cxa_atexit@plt+0x1c112c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x01251e20 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r6, lsr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cb5b0 <__cxa_atexit@plt+0x1bf264> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1cb5c8 <__cxa_atexit@plt+0x1bf27c> │ │ │ │ + ldr r7, [pc, #64] @ 1cb5e4 <__cxa_atexit@plt+0x1bf298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - msreq LR_abt, r0 │ │ │ │ - tsteq r3, r0, lsl #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd4c0 <__cxa_atexit@plt+0x1c1174> │ │ │ │ - ldr r2, [pc, #40] @ 1cd4c8 <__cxa_atexit@plt+0x1c117c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #32] @ 1cd4cc <__cxa_atexit@plt+0x1c1180> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #40] @ 1cb5e0 <__cxa_atexit@plt+0x1bf294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r7, [pc, #12] @ 1cb5dc <__cxa_atexit@plt+0x1bf290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ + smlawteq r5, r0, sp, r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, lsr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x01251de8 │ │ │ │ + andeq r0, r0, r6, lsr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1cd4f8 <__cxa_atexit@plt+0x1c11ac> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 1cb618 <__cxa_atexit@plt+0x1bf2cc> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 1cb634 <__cxa_atexit@plt+0x1bf2e8> │ │ │ │ + ldr r7, [pc, #76] @ 1cb658 <__cxa_atexit@plt+0x1bf30c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 1cb654 <__cxa_atexit@plt+0x1bf308> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb648 <__cxa_atexit@plt+0x1bf2fc> │ │ │ │ + b 1cb664 <__cxa_atexit@plt+0x1bf318> │ │ │ │ + ldr r7, [pc, #20] @ 1cb650 <__cxa_atexit@plt+0x1bf304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1cd50c <__cxa_atexit@plt+0x1c11c0> │ │ │ │ + @ instruction: 0x01251d54 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlawbeq r5, r0, sp, r1 │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #124] @ 1cb6e8 <__cxa_atexit@plt+0x1bf39c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cb6a4 <__cxa_atexit@plt+0x1bf358> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1cb6ac <__cxa_atexit@plt+0x1bf360> │ │ │ │ + ldr r7, [pc, #88] @ 1cb6f0 <__cxa_atexit@plt+0x1bf3a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250300 │ │ │ │ - tsteq r3, r0, lsl #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cd57c <__cxa_atexit@plt+0x1c1230> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cd588 <__cxa_atexit@plt+0x1c123c> │ │ │ │ - ldr lr, [pc, #84] @ 1cd598 <__cxa_atexit@plt+0x1c124c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ 1cd59c <__cxa_atexit@plt+0x1c1250> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 1cd5a0 <__cxa_atexit@plt+0x1c1254> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r5, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bne 1cb6d4 <__cxa_atexit@plt+0x1bf388> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #40] @ 1cb6ec <__cxa_atexit@plt+0x1bf3a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - msreq R12_usr, r4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #24] @ 1cb6f4 <__cxa_atexit@plt+0x1bf3a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x01252048 │ │ │ │ + strdeq r1, [r5, -r8]! │ │ │ │ + @ instruction: 0x01251cb0 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 1cb724 <__cxa_atexit@plt+0x1bf3d8> │ │ │ │ + ldr r7, [pc, #72] @ 1cb760 <__cxa_atexit@plt+0x1bf414> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + bne 1cb74c <__cxa_atexit@plt+0x1bf400> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #48] @ 1cb768 <__cxa_atexit@plt+0x1bf41c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1cb764 <__cxa_atexit@plt+0x1bf418> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01251c78 │ │ │ │ + @ instruction: 0x01251c38 │ │ │ │ + ldrdeq r1, [r5, -r4]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cb794 <__cxa_atexit@plt+0x1bf448> │ │ │ │ + ldr r7, [pc, #56] @ 1cb7c0 <__cxa_atexit@plt+0x1bf474> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ - tsteq r3, r4, asr #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cd658 <__cxa_atexit@plt+0x1c130c> │ │ │ │ - ldr r2, [pc, #100] @ 1cd668 <__cxa_atexit@plt+0x1c131c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 1cd66c <__cxa_atexit@plt+0x1c1320> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ 1cd670 <__cxa_atexit@plt+0x1c1324> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr sl, [pc, #76] @ 1cd674 <__cxa_atexit@plt+0x1c1328> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #20] @ 1cb7bc <__cxa_atexit@plt+0x1bf470> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x01251c08 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cb7f4 <__cxa_atexit@plt+0x1bf4a8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1cb80c <__cxa_atexit@plt+0x1bf4c0> │ │ │ │ + ldr r7, [pc, #64] @ 1cb828 <__cxa_atexit@plt+0x1bf4dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #40] @ 1cb824 <__cxa_atexit@plt+0x1bf4d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r7, [pc, #12] @ 1cb820 <__cxa_atexit@plt+0x1bf4d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - msreq LR_abt, r8 │ │ │ │ - @ instruction: 0x01139ab8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd704 <__cxa_atexit@plt+0x1c13b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cd710 <__cxa_atexit@plt+0x1c13c4> │ │ │ │ - ldr r9, [pc, #116] @ 1cd720 <__cxa_atexit@plt+0x1c13d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #112] @ 1cd724 <__cxa_atexit@plt+0x1c13d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #108] @ 1cd728 <__cxa_atexit@plt+0x1c13dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1cd72c <__cxa_atexit@plt+0x1c13e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 1cd730 <__cxa_atexit@plt+0x1c13e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #64] @ 1cd734 <__cxa_atexit@plt+0x1c13e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b ec2220 <__cxa_atexit@plt+0xeb5ed4> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x01251b7c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x01251ba4 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cb85c <__cxa_atexit@plt+0x1bf510> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1cb86c <__cxa_atexit@plt+0x1bf520> │ │ │ │ + ldr r7, [pc, #52] @ 1cb884 <__cxa_atexit@plt+0x1bf538> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ + ldr r7, [pc, #12] @ 1cb880 <__cxa_atexit@plt+0x1bf534> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r8, ror #19 │ │ │ │ - tsteq r3, ip, asr #19 │ │ │ │ - msreq CPSR_s, r0, lsr #25 │ │ │ │ - smlawbeq r4, r0, ip, pc @ │ │ │ │ + @ instruction: 0x01251b1c │ │ │ │ + @ instruction: 0x01251b3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cd76c <__cxa_atexit@plt+0x1c1420> │ │ │ │ - ldr r2, [pc, #28] @ 1cd778 <__cxa_atexit@plt+0x1c142c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cb8cc <__cxa_atexit@plt+0x1bf580> │ │ │ │ + ldr r7, [pc, #52] @ 1cb8dc <__cxa_atexit@plt+0x1bf590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cb8c0 <__cxa_atexit@plt+0x1bf574> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1cb8ec <__cxa_atexit@plt+0x1bf5a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq R12_usr, r4 │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd7c0 <__cxa_atexit@plt+0x1c1474> │ │ │ │ - ldr r2, [pc, #40] @ 1cd7c8 <__cxa_atexit@plt+0x1c147c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #32] @ 1cd7cc <__cxa_atexit@plt+0x1c1480> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ + ldr r7, [pc, #12] @ 1cb8e0 <__cxa_atexit@plt+0x1bf594> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x011398d8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0113b6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1cd7f8 <__cxa_atexit@plt+0x1c14ac> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb964 <__cxa_atexit@plt+0x1bf618> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr lr, [pc, #228] @ 1cb9fc <__cxa_atexit@plt+0x1bf6b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cb9ac <__cxa_atexit@plt+0x1bf660> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb9b8 <__cxa_atexit@plt+0x1bf66c> │ │ │ │ + ldr r3, [pc, #192] @ 1cba00 <__cxa_atexit@plt+0x1bf6b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #124] @ 1cb9f4 <__cxa_atexit@plt+0x1bf6a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1cb9ac <__cxa_atexit@plt+0x1bf660> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cb9cc <__cxa_atexit@plt+0x1bf680> │ │ │ │ + ldr r7, [pc, #88] @ 1cb9f8 <__cxa_atexit@plt+0x1bf6ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1cd80c <__cxa_atexit@plt+0x1c14c0> │ │ │ │ + ldr r7, [pc, #72] @ 1cba08 <__cxa_atexit@plt+0x1bf6bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01250000 │ │ │ │ - tsteq r3, r8, lsr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cd878 <__cxa_atexit@plt+0x1c152c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cd884 <__cxa_atexit@plt+0x1c1538> │ │ │ │ - ldr r1, [pc, #80] @ 1cd894 <__cxa_atexit@plt+0x1c1548> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ 1cd898 <__cxa_atexit@plt+0x1c154c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #72] @ 1cd89c <__cxa_atexit@plt+0x1c1550> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - msreq LR_abt, ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r4, lsl r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #48] @ 1cba04 <__cxa_atexit@plt+0x1bf6b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ - tsteq r3, r8, lsl #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cd918 <__cxa_atexit@plt+0x1c15cc> │ │ │ │ - ldr r2, [pc, #40] @ 1cd920 <__cxa_atexit@plt+0x1c15d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #32] @ 1cd924 <__cxa_atexit@plt+0x1c15d8> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + @ instruction: 0x01251d7c │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0x01251d60 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cba4c <__cxa_atexit@plt+0x1bf700> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + ldr r0, [pc, #44] @ 1cba64 <__cxa_atexit@plt+0x1bf718> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b fb3a4c <__cxa_atexit@plt+0xfa7700> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r7, [pc, #12] @ 1cba60 <__cxa_atexit@plt+0x1bf714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ + smlawteq r5, ip, ip, r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r0, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 1cd950 <__cxa_atexit@plt+0x1c1604> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - addne r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cba94 <__cxa_atexit@plt+0x1bf748> │ │ │ │ + ldr r3, [pc, #24] @ 1cba9c <__cxa_atexit@plt+0x1bf750> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - msreq R12_usr, ip │ │ │ │ - tsteq r3, r4, lsl #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cd9f8 <__cxa_atexit@plt+0x1c16ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cda00 <__cxa_atexit@plt+0x1c16b4> │ │ │ │ - ldr r1, [pc, #136] @ 1cda14 <__cxa_atexit@plt+0x1c16c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #132] @ 1cda18 <__cxa_atexit@plt+0x1c16cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 1cda1c <__cxa_atexit@plt+0x1c16d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #124] @ 1cda20 <__cxa_atexit@plt+0x1c16d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #120] @ 1cda24 <__cxa_atexit@plt+0x1c16d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 1cda28 <__cxa_atexit@plt+0x1c16dc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b fc86c0 <__cxa_atexit@plt+0xfbc374> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1cda08 <__cxa_atexit@plt+0x1c16bc> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r6, lsr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cbb04 <__cxa_atexit@plt+0x1bf7b8> │ │ │ │ + ldr r3, [pc, #128] @ 1cbb3c <__cxa_atexit@plt+0x1bf7f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cbb0c <__cxa_atexit@plt+0x1bf7c0> │ │ │ │ + ldr r2, [pc, #108] @ 1cbb40 <__cxa_atexit@plt+0x1bf7f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cbb0c <__cxa_atexit@plt+0x1bf7c0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 1cbb14 <__cxa_atexit@plt+0x1bf7c8> │ │ │ │ + ldr r7, [pc, #68] @ 1cbb44 <__cxa_atexit@plt+0x1bf7f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - smlawteq r4, r4, r9, pc @ │ │ │ │ - msreq CPSR_s, r4, lsl #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b faade4 <__cxa_atexit@plt+0xf9ea98> │ │ │ │ - @ instruction: 0x011396f4 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cdaf4 <__cxa_atexit@plt+0x1c17a8> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 1cdadc <__cxa_atexit@plt+0x1c1790> │ │ │ │ - ldr r7, [pc, #120] @ 1cdb0c <__cxa_atexit@plt+0x1c17c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #116] @ 1cdb10 <__cxa_atexit@plt+0x1c17c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #112] @ 1cdb14 <__cxa_atexit@plt+0x1c17c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r2, [pc, #96] @ 1cdb18 <__cxa_atexit@plt+0x1c17cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bne 1cbb28 <__cxa_atexit@plt+0x1bf7dc> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ + ldr r7, [pc, #24] @ 1cbb48 <__cxa_atexit@plt+0x1bf7fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x01251c1c │ │ │ │ + strdeq r1, [r5, -r0]! │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #104] @ 1cbbc4 <__cxa_atexit@plt+0x1bf878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cbb94 <__cxa_atexit@plt+0x1bf848> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 1cbb9c <__cxa_atexit@plt+0x1bf850> │ │ │ │ + ldr r7, [pc, #64] @ 1cbbc8 <__cxa_atexit@plt+0x1bf87c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1cdb20 <__cxa_atexit@plt+0x1c17d4> │ │ │ │ + bne 1cbbb0 <__cxa_atexit@plt+0x1bf864> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ + ldr r7, [pc, #20] @ 1cbbcc <__cxa_atexit@plt+0x1bf880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1cdb1c <__cxa_atexit@plt+0x1c17d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x01251b94 │ │ │ │ + @ instruction: 0x01251b68 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge 1cbbfc <__cxa_atexit@plt+0x1bf8b0> │ │ │ │ + ldr r7, [pc, #52] @ 1cbc24 <__cxa_atexit@plt+0x1bf8d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + bne 1cbc10 <__cxa_atexit@plt+0x1bf8c4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ + ldr r7, [pc, #16] @ 1cbc28 <__cxa_atexit@plt+0x1bf8dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01251b2c │ │ │ │ + @ instruction: 0x01251b08 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cbc54 <__cxa_atexit@plt+0x1bf908> │ │ │ │ + ldr r7, [pc, #56] @ 1cbc80 <__cxa_atexit@plt+0x1bf934> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #20] @ 1cbc7c <__cxa_atexit@plt+0x1bf930> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r1, [r5, -r4]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cbcb0 <__cxa_atexit@plt+0x1bf964> │ │ │ │ + ldr r3, [pc, #24] @ 1cbcb8 <__cxa_atexit@plt+0x1bf96c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a79d4 <__cxa_atexit@plt+0x19b688> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cbce0 <__cxa_atexit@plt+0x1bf994> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - msreq LR_abt, r8 │ │ │ │ - tsteq r3, r4, ror r6 │ │ │ │ - msreq CPSR_s, ip, lsl sp │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cbd44 <__cxa_atexit@plt+0x1bf9f8> │ │ │ │ + ldr r7, [pc, #108] @ 1cbd74 <__cxa_atexit@plt+0x1bfa28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1cdbec <__cxa_atexit@plt+0x1c18a0> │ │ │ │ - ldr r3, [pc, #208] @ 1cdc18 <__cxa_atexit@plt+0x1c18cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cdbc8 <__cxa_atexit@plt+0x1c187c> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1cdbfc <__cxa_atexit@plt+0x1c18b0> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 1cdbd8 <__cxa_atexit@plt+0x1c188c> │ │ │ │ - ldr r7, [pc, #160] @ 1cdc1c <__cxa_atexit@plt+0x1c18d0> │ │ │ │ + bhi 1cbd54 <__cxa_atexit@plt+0x1bfa08> │ │ │ │ + ldr r7, [pc, #88] @ 1cbd78 <__cxa_atexit@plt+0x1bfa2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 1cdc20 <__cxa_atexit@plt+0x1c18d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #152] @ 1cdc24 <__cxa_atexit@plt+0x1c18d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, #136] @ 1cdc28 <__cxa_atexit@plt+0x1c18dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 1cdc34 <__cxa_atexit@plt+0x1c18e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1cbd38 <__cxa_atexit@plt+0x1bf9ec> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1cdc30 <__cxa_atexit@plt+0x1c18e4> │ │ │ │ + ldr r7, [pc, #52] @ 1cbd80 <__cxa_atexit@plt+0x1bfa34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1cdc2c <__cxa_atexit@plt+0x1c18e0> │ │ │ │ + ldr r7, [pc, #32] @ 1cbd7c <__cxa_atexit@plt+0x1bfa30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - msreq R12_usr, r0 │ │ │ │ - tsteq r3, ip, ror #10 │ │ │ │ - tsteq r3, r4, lsl #11 │ │ │ │ - msreq CPSR_s, r0, lsr #24 │ │ │ │ - tsteq r3, r0, lsr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1cdcd4 <__cxa_atexit@plt+0x1c1988> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 1cdcc0 <__cxa_atexit@plt+0x1c1974> │ │ │ │ - ldr r7, [pc, #124] @ 1cdcf0 <__cxa_atexit@plt+0x1c19a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #120] @ 1cdcf4 <__cxa_atexit@plt+0x1c19a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #116] @ 1cdcf8 <__cxa_atexit@plt+0x1c19ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, #100] @ 1cdcfc <__cxa_atexit@plt+0x1c19b0> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + tsteq r3, r4, lsr #4 │ │ │ │ + tsteq r3, ip, lsr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1cbdb8 <__cxa_atexit@plt+0x1bfa6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #32] @ 1cbdbc <__cxa_atexit@plt+0x1bfa70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1cdd04 <__cxa_atexit@plt+0x1c19b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + strdeq r1, [r5, -r8]! │ │ │ │ + strdeq r1, [r5, -r4]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cbe1c <__cxa_atexit@plt+0x1bfad0> │ │ │ │ + ldr r7, [pc, #108] @ 1cbe4c <__cxa_atexit@plt+0x1bfb00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cbe2c <__cxa_atexit@plt+0x1bfae0> │ │ │ │ + ldr r7, [pc, #88] @ 1cbe50 <__cxa_atexit@plt+0x1bfb04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1cbe10 <__cxa_atexit@plt+0x1bfac4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1cdd00 <__cxa_atexit@plt+0x1c19b4> │ │ │ │ + ldr r7, [pc, #52] @ 1cbe58 <__cxa_atexit@plt+0x1bfb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - msreq CPSR_s, r8, lsr r9 │ │ │ │ - @ instruction: 0x01139494 │ │ │ │ - msreq LR_abt, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1cdd48 <__cxa_atexit@plt+0x1c19fc> │ │ │ │ - ldr r3, [pc, #48] @ 1cdd64 <__cxa_atexit@plt+0x1c1a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 1cdd68 <__cxa_atexit@plt+0x1c1a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r7, [pc, #28] @ 1cdd6c <__cxa_atexit@plt+0x1c1a20> │ │ │ │ + ldr r7, [pc, #32] @ 1cbe54 <__cxa_atexit@plt+0x1bfb08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, ip, lsr r4 │ │ │ │ - tsteq r3, r0, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + tsteq r3, ip, asr #2 │ │ │ │ + tsteq r3, r8, ror #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cdda4 <__cxa_atexit@plt+0x1c1a58> │ │ │ │ - ldr r2, [pc, #28] @ 1cddb0 <__cxa_atexit@plt+0x1c1a64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq CPSR_s, ip, lsr r8 │ │ │ │ - tsteq r3, r4, asr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cde0c <__cxa_atexit@plt+0x1c1ac0> │ │ │ │ - ldr r2, [pc, #64] @ 1cde14 <__cxa_atexit@plt+0x1c1ac8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 1cde18 <__cxa_atexit@plt+0x1c1acc> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi 1cbee4 <__cxa_atexit@plt+0x1bfb98> │ │ │ │ + ldr r7, [pc, #96] @ 1cbf08 <__cxa_atexit@plt+0x1bfbbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 1cde1c <__cxa_atexit@plt+0x1c1ad0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ 1cde20 <__cxa_atexit@plt+0x1c1ad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #2 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cbef4 <__cxa_atexit@plt+0x1bfba8> │ │ │ │ + ldr r7, [pc, #76] @ 1cbf0c <__cxa_atexit@plt+0x1bfbc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cbed8 <__cxa_atexit@plt+0x1bfb8c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1cbf14 <__cxa_atexit@plt+0x1bfbc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1cbf10 <__cxa_atexit@plt+0x1bfbc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ec5714 <__cxa_atexit@plt+0xeb93c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0113939c │ │ │ │ - smlawbeq r4, r8, r5, pc @ │ │ │ │ - smlawteq r4, r0, r9, pc @ │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff540 │ │ │ │ + tsteq r3, r4, lsl #1 │ │ │ │ + tsteq r3, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cde58 <__cxa_atexit@plt+0x1c1b0c> │ │ │ │ - ldr r2, [pc, #28] @ 1cde64 <__cxa_atexit@plt+0x1c1b18> │ │ │ │ + ldr r2, [pc, #36] @ 1cbf4c <__cxa_atexit@plt+0x1bfc00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #32] @ 1cbf50 <__cxa_atexit@plt+0x1bfc04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r4, r8, r7, pc @ │ │ │ │ - tsteq r3, ip, lsl #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01251464 │ │ │ │ + @ instruction: 0x01251460 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cdeb0 <__cxa_atexit@plt+0x1c1b64> │ │ │ │ - ldr r7, [pc, #52] @ 1cdec8 <__cxa_atexit@plt+0x1c1b7c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cbf98 <__cxa_atexit@plt+0x1bfc4c> │ │ │ │ + ldr r7, [pc, #64] @ 1cbfb4 <__cxa_atexit@plt+0x1bfc68> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 1cdecc <__cxa_atexit@plt+0x1c1b80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1cded0 <__cxa_atexit@plt+0x1c1b84> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1cbf8c <__cxa_atexit@plt+0x1bfc40> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1cbfb8 <__cxa_atexit@plt+0x1bfc6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - msreq CPSR_s, r4, ror #18 │ │ │ │ - @ instruction: 0x011392d8 │ │ │ │ - @ instruction: 0x011392bc │ │ │ │ + @ instruction: 0xfffff48c │ │ │ │ + tsteq r3, r0, ror #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1cdf2c <__cxa_atexit@plt+0x1c1be0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1cdf24 <__cxa_atexit@plt+0x1c1bd8> │ │ │ │ - ldr r3, [pc, #44] @ 1cdf34 <__cxa_atexit@plt+0x1c1be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1cdf38 <__cxa_atexit@plt+0x1c1bec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b ed5a20 <__cxa_atexit@plt+0xec96d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cc018 <__cxa_atexit@plt+0x1bfccc> │ │ │ │ + ldr r7, [pc, #108] @ 1cc048 <__cxa_atexit@plt+0x1bfcfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cc028 <__cxa_atexit@plt+0x1bfcdc> │ │ │ │ + ldr r7, [pc, #88] @ 1cc04c <__cxa_atexit@plt+0x1bfd00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1cc00c <__cxa_atexit@plt+0x1bfcc0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1cb404 <__cxa_atexit@plt+0x1bf0b8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ 1cc054 <__cxa_atexit@plt+0x1bfd08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ - msreq CPSR_s, r8, ror r4 │ │ │ │ - tsteq r3, r4, ror #4 │ │ │ │ + ldr r7, [pc, #32] @ 1cc050 <__cxa_atexit@plt+0x1bfd04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff40c │ │ │ │ + tsteq r3, r0, asr pc │ │ │ │ + tsteq r3, r8, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 1cdfa8 <__cxa_atexit@plt+0x1c1c5c> │ │ │ │ + bhi 1cc0e8 <__cxa_atexit@plt+0x1bfd9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1cdfa0 <__cxa_atexit@plt+0x1c1c54> │ │ │ │ - ldr r7, [pc, #64] @ 1cdfb0 <__cxa_atexit@plt+0x1c1c64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 1cdfb4 <__cxa_atexit@plt+0x1c1c68> │ │ │ │ + beq 1cc0e0 <__cxa_atexit@plt+0x1bfd94> │ │ │ │ + ldr r3, [pc, #56] @ 1cc0f0 <__cxa_atexit@plt+0x1bfda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #48] @ 1cdfb8 <__cxa_atexit@plt+0x1c1c6c> │ │ │ │ + ldr r5, [pc, #44] @ 1cc0f4 <__cxa_atexit@plt+0x1bfda8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 1cdfbc <__cxa_atexit@plt+0x1c1c70> │ │ │ │ + ldr r5, [pc, #36] @ 1cc0f8 <__cxa_atexit@plt+0x1bfdac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b b4e768 <__cxa_atexit@plt+0xb4241c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr r2 │ │ │ │ - msreq CPSR_s, r0, lsl r4 │ │ │ │ - smlawbeq r4, r4, r8, pc @ │ │ │ │ - msreq CPSR_s, r0, lsr #16 │ │ │ │ - tsteq r3, ip, ror #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrdeq r1, [r5, -r0]! │ │ │ │ + @ instruction: 0x01251920 │ │ │ │ + @ instruction: 0x012518e8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 1cdfe0 <__cxa_atexit@plt+0x1c1c94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b fa0a10 <__cxa_atexit@plt+0xf946c4> │ │ │ │ - @ instruction: 0x011391dc │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1c82f0 <__cxa_atexit@plt+0x1bbfa4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1c81e0 <__cxa_atexit@plt+0x1bbe94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ce01c <__cxa_atexit@plt+0x1c1cd0> │ │ │ │ - ldr r8, [pc, #36] @ 1ce024 <__cxa_atexit@plt+0x1c1cd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 1ce028 <__cxa_atexit@plt+0x1c1cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 1cc154 <__cxa_atexit@plt+0x1bfe08> │ │ │ │ + ldr r2, [pc, #36] @ 1cc15c <__cxa_atexit@plt+0x1bfe10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1cc160 <__cxa_atexit@plt+0x1bfe14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sl, r3, lsl pc │ │ │ │ - msreq LR_abt, r4 │ │ │ │ + @ instruction: 0x0113aeb0 │ │ │ │ + @ instruction: 0x01251230 │ │ │ │ + tsteq r3, r4, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ce0a4 <__cxa_atexit@plt+0x1c1d58> │ │ │ │ - ldr r6, [pc, #116] @ 1ce0c0 <__cxa_atexit@plt+0x1c1d74> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ce094 <__cxa_atexit@plt+0x1c1d48> │ │ │ │ + bhi 1cc1cc <__cxa_atexit@plt+0x1bfe80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ce0b0 <__cxa_atexit@plt+0x1c1d64> │ │ │ │ - ldr r3, [pc, #72] @ 1ce0c4 <__cxa_atexit@plt+0x1c1d78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bcc 1cc1d8 <__cxa_atexit@plt+0x1bfe8c> │ │ │ │ + ldr r1, [pc, #80] @ 1cc1e8 <__cxa_atexit@plt+0x1bfe9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1cc1ec <__cxa_atexit@plt+0x1bfea0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1cc1f0 <__cxa_atexit@plt+0x1bfea4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ce108 <__cxa_atexit@plt+0x1c1dbc> │ │ │ │ - ldr r3, [pc, #40] @ 1ce114 <__cxa_atexit@plt+0x1c1dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1ce180 <__cxa_atexit@plt+0x1c1e34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ce18c <__cxa_atexit@plt+0x1c1e40> │ │ │ │ - ldr r8, [pc, #84] @ 1ce19c <__cxa_atexit@plt+0x1c1e50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ 1ce1a0 <__cxa_atexit@plt+0x1c1e54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1ce1a4 <__cxa_atexit@plt+0x1c1e58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ 1ce1a8 <__cxa_atexit@plt+0x1c1e5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sl, fp, asr #27 │ │ │ │ - msreq R12_usr, r0 │ │ │ │ - msreq R12_usr, ip │ │ │ │ - msreq R12_usr, r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrdeq r1, [r5, -r0]! │ │ │ │ + @ instruction: 0x0125182c │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ce224 <__cxa_atexit@plt+0x1c1ed8> │ │ │ │ - ldr r6, [pc, #116] @ 1ce240 <__cxa_atexit@plt+0x1c1ef4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ce214 <__cxa_atexit@plt+0x1c1ec8> │ │ │ │ + bhi 1cc25c <__cxa_atexit@plt+0x1bff10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ce230 <__cxa_atexit@plt+0x1c1ee4> │ │ │ │ - ldr r3, [pc, #72] @ 1ce244 <__cxa_atexit@plt+0x1c1ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 1cc268 <__cxa_atexit@plt+0x1bff1c> │ │ │ │ + ldr r1, [pc, #80] @ 1cc278 <__cxa_atexit@plt+0x1bff2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1cc27c <__cxa_atexit@plt+0x1bff30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #60] @ 1cc280 <__cxa_atexit@plt+0x1bff34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01251140 │ │ │ │ + @ instruction: 0x0113ad94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ce288 <__cxa_atexit@plt+0x1c1f3c> │ │ │ │ - ldr r3, [pc, #40] @ 1ce294 <__cxa_atexit@plt+0x1c1f48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cc2bc <__cxa_atexit@plt+0x1bff70> │ │ │ │ + ldr r2, [pc, #36] @ 1cc2c4 <__cxa_atexit@plt+0x1bff78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1cc2c8 <__cxa_atexit@plt+0x1bff7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, ip, asr #26 │ │ │ │ + smlawteq r5, r8, r0, r1 │ │ │ │ + tsteq r3, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ce2f8 <__cxa_atexit@plt+0x1c1fac> │ │ │ │ + bhi 1cc334 <__cxa_atexit@plt+0x1bffe8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ce304 <__cxa_atexit@plt+0x1c1fb8> │ │ │ │ - ldr r2, [pc, #76] @ 1ce314 <__cxa_atexit@plt+0x1c1fc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1ce318 <__cxa_atexit@plt+0x1c1fcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1ce31c <__cxa_atexit@plt+0x1c1fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + bcc 1cc340 <__cxa_atexit@plt+0x1bfff4> │ │ │ │ + ldr r1, [pc, #80] @ 1cc350 <__cxa_atexit@plt+0x1c0004> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1cc354 <__cxa_atexit@plt+0x1c0008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1cc358 <__cxa_atexit@plt+0x1c000c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - msreq CPSR_s, r0, lsr #1 │ │ │ │ - rscseq lr, sl, pc, lsl ip │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ce3b0 <__cxa_atexit@plt+0x1c2064> │ │ │ │ - add r3, r2, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 1ce388 <__cxa_atexit@plt+0x1c203c> │ │ │ │ - ldr r7, [pc, #116] @ 1ce3c8 <__cxa_atexit@plt+0x1c207c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #112] @ 1ce3cc <__cxa_atexit@plt+0x1c2080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #104] @ 1ce3d0 <__cxa_atexit@plt+0x1c2084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r2, #16 │ │ │ │ - ldr r1, [pc, #68] @ 1ce3d8 <__cxa_atexit@plt+0x1c208c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #64] @ 1ce3dc <__cxa_atexit@plt+0x1c2090> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #28] @ 1ce3d4 <__cxa_atexit@plt+0x1c2088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - msreq CPSR_s, r4, lsr #32 │ │ │ │ - msreq CPSR_s, r4 │ │ │ │ - tsteq r3, r0, lsr lr │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - rscseq lr, sl, r7, ror #22 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01251068 │ │ │ │ + smlawteq r5, r4, r6, r1 │ │ │ │ + @ instruction: 0x0113acb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ce4b4 <__cxa_atexit@plt+0x1c2168> │ │ │ │ - ldr r3, [pc, #228] @ 1ce4e4 <__cxa_atexit@plt+0x1c2198> │ │ │ │ + bhi 1cc3cc <__cxa_atexit@plt+0x1c0080> │ │ │ │ + ldr r3, [pc, #92] @ 1cc3dc <__cxa_atexit@plt+0x1c0090> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ce470 <__cxa_atexit@plt+0x1c2124> │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 1ce4c4 <__cxa_atexit@plt+0x1c2178> │ │ │ │ - add r3, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 1ce480 <__cxa_atexit@plt+0x1c2134> │ │ │ │ - ldr r7, [pc, #176] @ 1ce4e8 <__cxa_atexit@plt+0x1c219c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #172] @ 1ce4ec <__cxa_atexit@plt+0x1c21a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #164] @ 1ce4f0 <__cxa_atexit@plt+0x1c21a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1cc3b4 <__cxa_atexit@plt+0x1c0068> │ │ │ │ + ldr r3, [pc, #68] @ 1cc3e0 <__cxa_atexit@plt+0x1c0094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cc3c4 <__cxa_atexit@plt+0x1c0078> │ │ │ │ + b 1cc42c <__cxa_atexit@plt+0x1c00e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - add r7, r6, #16 │ │ │ │ - ldr r1, [pc, #112] @ 1ce4fc <__cxa_atexit@plt+0x1c21b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #108] @ 1ce500 <__cxa_atexit@plt+0x1c21b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #60] @ 1ce4f8 <__cxa_atexit@plt+0x1c21ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ce4f4 <__cxa_atexit@plt+0x1c21a8> │ │ │ │ + ldr r7, [pc, #16] @ 1cc3e4 <__cxa_atexit@plt+0x1c0098> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x0124ef40 │ │ │ │ - @ instruction: 0x0124ef20 │ │ │ │ - tsteq r3, ip, lsl sp │ │ │ │ - tsteq r3, r0, lsr sp │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - rscseq lr, sl, pc, ror #20 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ + tsteq r3, ip, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldmib r3, {r9, sl} │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ce5a4 <__cxa_atexit@plt+0x1c2258> │ │ │ │ - add r2, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 1ce578 <__cxa_atexit@plt+0x1c222c> │ │ │ │ - ldr r7, [pc, #128] @ 1ce5c0 <__cxa_atexit@plt+0x1c2274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ 1ce5c4 <__cxa_atexit@plt+0x1c2278> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #116] @ 1ce5c8 <__cxa_atexit@plt+0x1c227c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r1, [pc, #76] @ 1ce5d0 <__cxa_atexit@plt+0x1c2284> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 1ce5d4 <__cxa_atexit@plt+0x1c2288> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #32] @ 1ce5cc <__cxa_atexit@plt+0x1c2280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x0124ee38 │ │ │ │ - @ instruction: 0x0124ee18 │ │ │ │ - tsteq r3, ip, lsr ip │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - rscseq lr, sl, r7, ror r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ce628 <__cxa_atexit@plt+0x1c22dc> │ │ │ │ - ldr r6, [pc, #60] @ 1ce644 <__cxa_atexit@plt+0x1c22f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #56] @ 1ce648 <__cxa_atexit@plt+0x1c22fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #28] @ 1ce64c <__cxa_atexit@plt+0x1c2300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - ldrshteq lr, [sl], #131 @ 0x83 │ │ │ │ - @ instruction: 0x01138bb8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1ce674 <__cxa_atexit@plt+0x1c2328> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1cc41c <__cxa_atexit@plt+0x1c00d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r3, r4, lsl #23 │ │ │ │ - tsteq r3, ip, lsr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ce6c8 <__cxa_atexit@plt+0x1c237c> │ │ │ │ - ldr r2, [pc, #56] @ 1ce6d0 <__cxa_atexit@plt+0x1c2384> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ce6bc <__cxa_atexit@plt+0x1c2370> │ │ │ │ - ldr sl, [pc, #36] @ 1ce6d4 <__cxa_atexit@plt+0x1c2388> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ + beq 1cc414 <__cxa_atexit@plt+0x1c00c8> │ │ │ │ + b 1cc42c <__cxa_atexit@plt+0x1c00e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r3, ip, lsl #20 │ │ │ │ - @ instruction: 0x011389dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0113abf4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [pc, #16] @ 1ce6fc <__cxa_atexit@plt+0x1c23b0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - @ instruction: 0x011389d0 │ │ │ │ - @ instruction: 0x011389b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ce744 <__cxa_atexit@plt+0x1c23f8> │ │ │ │ - ldr r2, [pc, #48] @ 1ce75c <__cxa_atexit@plt+0x1c2410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1ce760 <__cxa_atexit@plt+0x1c2414> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cc4a0 <__cxa_atexit@plt+0x1c0154> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r3, [pc, #184] @ 1cc4fc <__cxa_atexit@plt+0x1c01b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #24] @ 1ce764 <__cxa_atexit@plt+0x1c2418> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cc4ac <__cxa_atexit@plt+0x1c0160> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1cc4e8 <__cxa_atexit@plt+0x1c019c> │ │ │ │ + add r1, r5, #16 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 1cc4b8 <__cxa_atexit@plt+0x1c016c> │ │ │ │ + ldr r7, [pc, #128] @ 1cc508 <__cxa_atexit@plt+0x1c01bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, sl, pc, asr #15 │ │ │ │ - tsteq r3, ip, lsr #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ + ldr r8, [pc, #124] @ 1cc50c <__cxa_atexit@plt+0x1c01c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + b 1cc4d8 <__cxa_atexit@plt+0x1c018c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ce7a4 <__cxa_atexit@plt+0x1c2458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01138adc │ │ │ │ - tsteq r3, r4, lsr #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ce7cc <__cxa_atexit@plt+0x1c2480> │ │ │ │ + ldr r7, [pc, #64] @ 1cc500 <__cxa_atexit@plt+0x1c01b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01138a98 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ce7f0 <__cxa_atexit@plt+0x1c24a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0124ebe8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1ce814 <__cxa_atexit@plt+0x1c24c8> │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r7, [pc, #48] @ 1cc504 <__cxa_atexit@plt+0x1c01b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r4, r4, fp, lr │ │ │ │ - tsteq r3, r8, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1ce870 <__cxa_atexit@plt+0x1c2524> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1ce868 <__cxa_atexit@plt+0x1c251c> │ │ │ │ - ldr r3, [pc, #44] @ 1ce878 <__cxa_atexit@plt+0x1c252c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1ce87c <__cxa_atexit@plt+0x1c2530> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ - @ instruction: 0x0124eb34 │ │ │ │ - tsteq r3, ip, lsr #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ce8ec <__cxa_atexit@plt+0x1c25a0> │ │ │ │ - ldr r3, [pc, #88] @ 1ce8fc <__cxa_atexit@plt+0x1c25b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ce8c8 <__cxa_atexit@plt+0x1c257c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 1ce8d8 <__cxa_atexit@plt+0x1c258c> │ │ │ │ - ldr r7, [pc, #68] @ 1ce908 <__cxa_atexit@plt+0x1c25bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 1ce900 <__cxa_atexit@plt+0x1c25b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldmdb r5, {r7, r9} │ │ │ │ - add r8, r3, #1 │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #16] @ 1ce904 <__cxa_atexit@plt+0x1c25b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - msreq CPSR_s, r0, lsl #2 │ │ │ │ - @ instruction: 0x01138ad4 │ │ │ │ - tsteq r3, r4, ror #21 │ │ │ │ - tsteq r3, r4, lsr #21 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x01251504 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + tsteq r3, r8, asr #22 │ │ │ │ + @ instruction: 0x0113aaf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 1ce934 <__cxa_atexit@plt+0x1c25e8> │ │ │ │ - ldr r7, [pc, #32] @ 1ce94c <__cxa_atexit@plt+0x1c2600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #20] @ 1ce950 <__cxa_atexit@plt+0x1c2604> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1cc598 <__cxa_atexit@plt+0x1c024c> │ │ │ │ + add r5, r1, #12 │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 1cc574 <__cxa_atexit@plt+0x1c0228> │ │ │ │ + ldr r2, [pc, #80] @ 1cc5ac <__cxa_atexit@plt+0x1c0260> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #76] @ 1cc5b0 <__cxa_atexit@plt+0x1c0264> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - tsteq r3, ip, ror sl │ │ │ │ - msreq CPSR_s, r4, lsr #1 │ │ │ │ + ldr r2, [pc, #56] @ 1cc5b4 <__cxa_atexit@plt+0x1c0268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [pc, #40] @ 1cc5b8 <__cxa_atexit@plt+0x1c026c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + tsteq r3, r4, ror sl │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0x01251448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ce984 <__cxa_atexit@plt+0x1c2638> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1ce98c <__cxa_atexit@plt+0x1c2640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq lr, [r4, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cea38 <__cxa_atexit@plt+0x1c26ec> │ │ │ │ - ldr r3, [pc, #144] @ 1cea40 <__cxa_atexit@plt+0x1c26f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1cea08 <__cxa_atexit@plt+0x1c26bc> │ │ │ │ - ldr r1, [pc, #112] @ 1cea44 <__cxa_atexit@plt+0x1c26f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1cea18 <__cxa_atexit@plt+0x1c26cc> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1cea30 <__cxa_atexit@plt+0x1c26e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1cea48 <__cxa_atexit@plt+0x1c26fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0124ea1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1ceab8 <__cxa_atexit@plt+0x1c276c> │ │ │ │ + bhi 1cc5f4 <__cxa_atexit@plt+0x1c02a8> │ │ │ │ + ldr r2, [pc, #36] @ 1cc5fc <__cxa_atexit@plt+0x1c02b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1cea90 <__cxa_atexit@plt+0x1c2744> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1ceaac <__cxa_atexit@plt+0x1c2760> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 1cc600 <__cxa_atexit@plt+0x1c02b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1ceabc <__cxa_atexit@plt+0x1c2770> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0124e998 │ │ │ │ + tsteq r3, r4, lsl sl │ │ │ │ + @ instruction: 0x01250d90 │ │ │ │ + tsteq r3, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ceaf0 <__cxa_atexit@plt+0x1c27a4> │ │ │ │ - ldr r3, [pc, #32] @ 1ceafc <__cxa_atexit@plt+0x1c27b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x0124e960 │ │ │ │ - tsteq r3, r0, lsl r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ceb44 <__cxa_atexit@plt+0x1c27f8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1cc670 <__cxa_atexit@plt+0x1c0324> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cc67c <__cxa_atexit@plt+0x1c0330> │ │ │ │ + ldr r1, [pc, #84] @ 1cc68c <__cxa_atexit@plt+0x1c0340> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1cc690 <__cxa_atexit@plt+0x1c0344> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1ceb4c <__cxa_atexit@plt+0x1c2800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1ceb50 <__cxa_atexit@plt+0x1c2804> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1cc694 <__cxa_atexit@plt+0x1c0348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e848 │ │ │ │ - @ instruction: 0x0124eeac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01250d30 │ │ │ │ + smlawbeq r5, r8, r3, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ceb88 <__cxa_atexit@plt+0x1c283c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ceb90 <__cxa_atexit@plt+0x1c2844> │ │ │ │ + bhi 1cc6d0 <__cxa_atexit@plt+0x1c0384> │ │ │ │ + ldr r2, [pc, #36] @ 1cc6d8 <__cxa_atexit@plt+0x1c038c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1cc6dc <__cxa_atexit@plt+0x1c0390> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r4, -r8]! │ │ │ │ + tsteq r3, r4, lsr r9 │ │ │ │ + @ instruction: 0x01250cb4 │ │ │ │ + tsteq r3, r8, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1cec1c <__cxa_atexit@plt+0x1c28d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1cec28 <__cxa_atexit@plt+0x1c28dc> │ │ │ │ - ldr lr, [pc, #116] @ 1cec38 <__cxa_atexit@plt+0x1c28ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1cec3c <__cxa_atexit@plt+0x1c28f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1cec40 <__cxa_atexit@plt+0x1c28f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1cec44 <__cxa_atexit@plt+0x1c28f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1cec48 <__cxa_atexit@plt+0x1c28fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0124e7a0 │ │ │ │ - @ instruction: 0x0124e84c │ │ │ │ - smlawbeq r4, ip, r7, lr │ │ │ │ - ldrdeq lr, [r4, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cec80 <__cxa_atexit@plt+0x1c2934> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1cc74c <__cxa_atexit@plt+0x1c0400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cc758 <__cxa_atexit@plt+0x1c040c> │ │ │ │ + ldr r1, [pc, #84] @ 1cc768 <__cxa_atexit@plt+0x1c041c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1cc76c <__cxa_atexit@plt+0x1c0420> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cec88 <__cxa_atexit@plt+0x1c293c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #52] @ 1cc770 <__cxa_atexit@plt+0x1c0424> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e700 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1ced0c <__cxa_atexit@plt+0x1c29c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ced18 <__cxa_atexit@plt+0x1c29cc> │ │ │ │ - ldr lr, [pc, #104] @ 1ced28 <__cxa_atexit@plt+0x1c29dc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01250c54 │ │ │ │ + @ instruction: 0x012512ac │ │ │ │ + tsteq r3, r0, lsl #17 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cc7f8 <__cxa_atexit@plt+0x1c04ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cc800 <__cxa_atexit@plt+0x1c04b4> │ │ │ │ + ldr lr, [pc, #104] @ 1cc814 <__cxa_atexit@plt+0x1c04c8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1ced2c <__cxa_atexit@plt+0x1c29e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1ced30 <__cxa_atexit@plt+0x1c29e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1ced34 <__cxa_atexit@plt+0x1c29e8> │ │ │ │ + ldr r1, [pc, #100] @ 1cc818 <__cxa_atexit@plt+0x1c04cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r8, [pc, #76] @ 1cc81c <__cxa_atexit@plt+0x1c04d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + ldr r1, [pc, #56] @ 1cc820 <__cxa_atexit@plt+0x1c04d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r9, {r1, r2, r7} │ │ │ │ + sub sl, r6, #27 │ │ │ │ + mov r7, r3 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1cc808 <__cxa_atexit@plt+0x1c04bc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0x01250bbc │ │ │ │ + tsteq r3, r8, lsl #16 │ │ │ │ + strdeq r0, [r5, -r4]! │ │ │ │ + @ instruction: 0x0113a7dc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cc86c <__cxa_atexit@plt+0x1c0520> │ │ │ │ + ldr r7, [pc, #52] @ 1cc880 <__cxa_atexit@plt+0x1c0534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1cc860 <__cxa_atexit@plt+0x1c0514> │ │ │ │ + mov r7, sl │ │ │ │ + b 1cc894 <__cxa_atexit@plt+0x1c0548> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1cc884 <__cxa_atexit@plt+0x1c0538> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0124e768 │ │ │ │ - @ instruction: 0x0124e6ac │ │ │ │ - @ instruction: 0x0124e6ec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1cedb0 <__cxa_atexit@plt+0x1c2a64> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r3, r0, asr #15 │ │ │ │ + tsteq r3, ip, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1cc910 <__cxa_atexit@plt+0x1c05c4> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cedbc <__cxa_atexit@plt+0x1c2a70> │ │ │ │ - ldr lr, [pc, #100] @ 1cedcc <__cxa_atexit@plt+0x1c2a80> │ │ │ │ + bcc 1cc960 <__cxa_atexit@plt+0x1c0614> │ │ │ │ + ldr lr, [pc, #188] @ 1cc984 <__cxa_atexit@plt+0x1c0638> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1cedd0 <__cxa_atexit@plt+0x1c2a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1cedd4 <__cxa_atexit@plt+0x1c2a88> │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + ldr r2, [pc, #148] @ 1cc988 <__cxa_atexit@plt+0x1c063c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r9, {r2, r3} │ │ │ │ + ldr r3, [pc, #140] @ 1cc98c <__cxa_atexit@plt+0x1c0640> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #31 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cc968 <__cxa_atexit@plt+0x1c061c> │ │ │ │ + ldr lr, [pc, #84] @ 1cc978 <__cxa_atexit@plt+0x1c062c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r3, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #72] @ 1cc97c <__cxa_atexit@plt+0x1c0630> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + ldr r2, [pc, #52] @ 1cc980 <__cxa_atexit@plt+0x1c0634> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #-12] │ │ │ │ + stmdb r9, {r1, r3} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #27 │ │ │ │ + b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + b 1cc96c <__cxa_atexit@plt+0x1c0620> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + tsteq r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x01250a90 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01250ab8 │ │ │ │ + ldrdeq r1, [r5, -r8]! │ │ │ │ + tsteq r3, r4, lsr #13 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cc9f4 <__cxa_atexit@plt+0x1c06a8> │ │ │ │ + ldr lr, [pc, #76] @ 1cca00 <__cxa_atexit@plt+0x1c06b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 1cca04 <__cxa_atexit@plt+0x1c06b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1cc9e8 <__cxa_atexit@plt+0x1c069c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 1cca14 <__cxa_atexit@plt+0x1c06c8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strdeq lr, [r4, -ip]! │ │ │ │ - @ instruction: 0x0124e698 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smulwbeq r5, r8, r9 │ │ │ │ + tsteq r3, ip, lsr #12 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cca88 <__cxa_atexit@plt+0x1c073c> │ │ │ │ + ldr r3, [pc, #140] @ 1ccab4 <__cxa_atexit@plt+0x1c0768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1cca9c <__cxa_atexit@plt+0x1c0750> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cca88 <__cxa_atexit@plt+0x1c073c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1ccaa4 <__cxa_atexit@plt+0x1c0758> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #88] @ 1ccabc <__cxa_atexit@plt+0x1c0770> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, r1, r2 │ │ │ │ + sub r1, r1, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1ccab8 <__cxa_atexit@plt+0x1c076c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x01250f5c │ │ │ │ + @ instruction: 0x01250948 │ │ │ │ + tsteq r3, r4, ror r5 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1ccb18 <__cxa_atexit@plt+0x1c07cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1ccb2c <__cxa_atexit@plt+0x1c07e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #76] @ 1ccb40 <__cxa_atexit@plt+0x1c07f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, r2, r1 │ │ │ │ + sub r1, r1, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1ccb3c <__cxa_atexit@plt+0x1c07f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smlawteq r5, ip, lr, r0 │ │ │ │ + @ instruction: 0x012508b8 │ │ │ │ + @ instruction: 0x0113a4f0 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ccba8 <__cxa_atexit@plt+0x1c085c> │ │ │ │ + ldr lr, [pc, #76] @ 1ccbb4 <__cxa_atexit@plt+0x1c0868> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 1ccbb8 <__cxa_atexit@plt+0x1c086c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1ccb9c <__cxa_atexit@plt+0x1c0850> │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ccbc8 <__cxa_atexit@plt+0x1c087c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strdeq r0, [r5, -r4]! │ │ │ │ + tsteq r3, r8, ror r4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1ccc3c <__cxa_atexit@plt+0x1c08f0> │ │ │ │ + ldr r3, [pc, #140] @ 1ccc68 <__cxa_atexit@plt+0x1c091c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1ccc50 <__cxa_atexit@plt+0x1c0904> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1ccc3c <__cxa_atexit@plt+0x1c08f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1ccc58 <__cxa_atexit@plt+0x1c090c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #88] @ 1ccc70 <__cxa_atexit@plt+0x1c0924> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, r1, r2 │ │ │ │ + sub r1, r1, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1ccc6c <__cxa_atexit@plt+0x1c0920> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + smulwbeq r5, r8, sp │ │ │ │ + @ instruction: 0x01250794 │ │ │ │ + tsteq r3, r0, asr #7 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1ccccc <__cxa_atexit@plt+0x1c0980> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1ccce0 <__cxa_atexit@plt+0x1c0994> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #76] @ 1cccf4 <__cxa_atexit@plt+0x1c09a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, r2, r1 │ │ │ │ + sub r1, r1, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1cccf0 <__cxa_atexit@plt+0x1c09a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01250d18 │ │ │ │ + @ instruction: 0x01250704 │ │ │ │ + tsteq r3, r8, lsr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ccd3c <__cxa_atexit@plt+0x1c09f0> │ │ │ │ + ldr r7, [pc, #48] @ 1ccd4c <__cxa_atexit@plt+0x1c0a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ccd30 <__cxa_atexit@plt+0x1c09e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ccd60 <__cxa_atexit@plt+0x1c0a14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1ccd50 <__cxa_atexit@plt+0x1c0a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ + tsteq r3, r0, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ccdbc <__cxa_atexit@plt+0x1c0a70> │ │ │ │ + ldr r3, [pc, #260] @ 1cce7c <__cxa_atexit@plt+0x1c0b30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cce3c <__cxa_atexit@plt+0x1c0af0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1cce5c <__cxa_atexit@plt+0x1c0b10> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 1cce48 <__cxa_atexit@plt+0x1c0afc> │ │ │ │ + ldr lr, [pc, #200] @ 1cce80 <__cxa_atexit@plt+0x1c0b34> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 1cce04 <__cxa_atexit@plt+0x1c0ab8> │ │ │ │ + ldr r3, [pc, #172] @ 1cce70 <__cxa_atexit@plt+0x1c0b24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cce3c <__cxa_atexit@plt+0x1c0af0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1cce5c <__cxa_atexit@plt+0x1c0b10> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 1cce48 <__cxa_atexit@plt+0x1c0afc> │ │ │ │ + ldr lr, [pc, #112] @ 1cce74 <__cxa_atexit@plt+0x1c0b28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #92] @ 1cce78 <__cxa_atexit@plt+0x1c0b2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1cce84 <__cxa_atexit@plt+0x1c0b38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0x0125063c │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0x0125057c │ │ │ │ + tsteq r3, ip, lsr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1ccefc <__cxa_atexit@plt+0x1c0bb0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 1ccee8 <__cxa_atexit@plt+0x1c0b9c> │ │ │ │ + ldr r2, [pc, #88] @ 1ccf10 <__cxa_atexit@plt+0x1c0bc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 1ccf14 <__cxa_atexit@plt+0x1c0bc8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1ccf0c <__cxa_atexit@plt+0x1c0bc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r5, -ip]! │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0x01250590 │ │ │ │ + tsteq r3, ip, lsl r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1ccf8c <__cxa_atexit@plt+0x1c0c40> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 1ccf78 <__cxa_atexit@plt+0x1c0c2c> │ │ │ │ + ldr r2, [pc, #88] @ 1ccfa0 <__cxa_atexit@plt+0x1c0c54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 1ccfa4 <__cxa_atexit@plt+0x1c0c58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1ccf9c <__cxa_atexit@plt+0x1c0c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0125044c │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + @ instruction: 0x01250500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cd044 <__cxa_atexit@plt+0x1c0cf8> │ │ │ │ + ldr r7, [pc, #164] @ 1cd06c <__cxa_atexit@plt+0x1c0d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r1, r8, #3 │ │ │ │ + beq 1cd000 <__cxa_atexit@plt+0x1c0cb4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1cd010 <__cxa_atexit@plt+0x1c0cc4> │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1cd054 <__cxa_atexit@plt+0x1c0d08> │ │ │ │ + ldr r7, [pc, #128] @ 1cd074 <__cxa_atexit@plt+0x1c0d28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r1, [r8, #10] │ │ │ │ + b 1cd028 <__cxa_atexit@plt+0x1c0cdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1cd054 <__cxa_atexit@plt+0x1c0d08> │ │ │ │ + ldr r7, [pc, #80] @ 1cd070 <__cxa_atexit@plt+0x1c0d24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1cd078 <__cxa_atexit@plt+0x1c0d2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x012503bc │ │ │ │ + smulwteq r5, r8, r3 │ │ │ │ + tsteq r3, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1cd0b8 <__cxa_atexit@plt+0x1c0d6c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cd0e8 <__cxa_atexit@plt+0x1c0d9c> │ │ │ │ + ldr r2, [pc, #76] @ 1cd0f8 <__cxa_atexit@plt+0x1c0dac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + b 1cd0d0 <__cxa_atexit@plt+0x1c0d84> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cd0e8 <__cxa_atexit@plt+0x1c0d9c> │ │ │ │ + ldr r2, [pc, #44] @ 1cd0f4 <__cxa_atexit@plt+0x1c0da8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01250314 │ │ │ │ + @ instruction: 0x01250330 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd194 <__cxa_atexit@plt+0x1c0e48> │ │ │ │ + ldr r3, [pc, #160] @ 1cd1bc <__cxa_atexit@plt+0x1c0e70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1cd170 <__cxa_atexit@plt+0x1c0e24> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cd180 <__cxa_atexit@plt+0x1c0e34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cd1a4 <__cxa_atexit@plt+0x1c0e58> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [r8, #14] │ │ │ │ + ldr lr, [pc, #116] @ 1cd1c8 <__cxa_atexit@plt+0x1c0e7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #112] @ 1cd1cc <__cxa_atexit@plt+0x1c0e80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, lr} │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1cd1c4 <__cxa_atexit@plt+0x1c0e78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1cd1c0 <__cxa_atexit@plt+0x1c0e74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x01139eb8 │ │ │ │ + @ instruction: 0x01250244 │ │ │ │ + @ instruction: 0x01250304 │ │ │ │ + @ instruction: 0x01250250 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cd224 <__cxa_atexit@plt+0x1c0ed8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cd238 <__cxa_atexit@plt+0x1c0eec> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr lr, [pc, #68] @ 1cd24c <__cxa_atexit@plt+0x1c0f00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #64] @ 1cd250 <__cxa_atexit@plt+0x1c0f04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, lr} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1cd248 <__cxa_atexit@plt+0x1c0efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smulwbeq r5, r0, r1 │ │ │ │ + @ instruction: 0x01250250 │ │ │ │ + @ instruction: 0x0125019c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd288 <__cxa_atexit@plt+0x1c0f3c> │ │ │ │ + ldr r5, [pc, #36] @ 1cd298 <__cxa_atexit@plt+0x1c0f4c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1cd29c <__cxa_atexit@plt+0x1c0f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r3, r8, asr #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cd2c4 <__cxa_atexit@plt+0x1c0f78> │ │ │ │ + ldr r3, [pc, #156] @ 1cd358 <__cxa_atexit@plt+0x1c100c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + b 1cd2d0 <__cxa_atexit@plt+0x1c0f84> │ │ │ │ + ldr r3, [pc, #136] @ 1cd354 <__cxa_atexit@plt+0x1c1008> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1cd328 <__cxa_atexit@plt+0x1c0fdc> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cd330 <__cxa_atexit@plt+0x1c0fe4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cd344 <__cxa_atexit@plt+0x1c0ff8> │ │ │ │ + ldr r2, [pc, #100] @ 1cd360 <__cxa_atexit@plt+0x1c1014> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #96] @ 1cd364 <__cxa_atexit@plt+0x1c1018> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1cd35c <__cxa_atexit@plt+0x1c1010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01250094 │ │ │ │ + @ instruction: 0x0125015c │ │ │ │ + smlawteq r5, r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cd3c0 <__cxa_atexit@plt+0x1c1074> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cd3d4 <__cxa_atexit@plt+0x1c1088> │ │ │ │ + ldr r2, [pc, #84] @ 1cd3e8 <__cxa_atexit@plt+0x1c109c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 1cd3ec <__cxa_atexit@plt+0x1c10a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1cd3e4 <__cxa_atexit@plt+0x1c1098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01250004 │ │ │ │ + smlawteq r5, r4, r0, r0 │ │ │ │ + @ instruction: 0x01250028 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 1cd448 <__cxa_atexit@plt+0x1c10fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cd45c <__cxa_atexit@plt+0x1c1110> │ │ │ │ + ldr r2, [pc, #84] @ 1cd470 <__cxa_atexit@plt+0x1c1124> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ 1cd474 <__cxa_atexit@plt+0x1c1128> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1cd46c <__cxa_atexit@plt+0x1c1120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + msreq LR_abt, ip │ │ │ │ + @ instruction: 0x0125003c │ │ │ │ + msreq LR_abt, r0 │ │ │ │ + tsteq r3, ip, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd4b0 <__cxa_atexit@plt+0x1c1164> │ │ │ │ + ldr r3, [pc, #36] @ 1cd4c0 <__cxa_atexit@plt+0x1c1174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1cd4c4 <__cxa_atexit@plt+0x1c1178> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + tsteq r3, r4, lsr #23 │ │ │ │ + tsteq r3, r0, lsl sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #24] @ 1cd4f4 <__cxa_atexit@plt+0x1c11a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + tsteq r3, r0, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd544 <__cxa_atexit@plt+0x1c11f8> │ │ │ │ + ldr r7, [pc, #56] @ 1cd558 <__cxa_atexit@plt+0x1c120c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cd538 <__cxa_atexit@plt+0x1c11ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c8620 <__cxa_atexit@plt+0x1bc2d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1cd55c <__cxa_atexit@plt+0x1c1210> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffb0fc │ │ │ │ + @ instruction: 0x01139994 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cd5fc <__cxa_atexit@plt+0x1c12b0> │ │ │ │ + ldr r7, [pc, #140] @ 1cd60c <__cxa_atexit@plt+0x1c12c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1cd5d8 <__cxa_atexit@plt+0x1c128c> │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1cd5c4 <__cxa_atexit@plt+0x1c1278> │ │ │ │ + ldr r2, [pc, #116] @ 1cd610 <__cxa_atexit@plt+0x1c12c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1cd5e8 <__cxa_atexit@plt+0x1c129c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1cd5c4 <__cxa_atexit@plt+0x1c1278> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 1cd614 <__cxa_atexit@plt+0x1c12c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1cd618 <__cxa_atexit@plt+0x1c12cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1cd61c <__cxa_atexit@plt+0x1c12d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + smlawteq r4, r0, sp, pc @ │ │ │ │ + msreq CPSR_s, r0, lsr #27 │ │ │ │ + tsteq r3, r0, ror #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cd660 <__cxa_atexit@plt+0x1c1314> │ │ │ │ + ldr r3, [pc, #76] @ 1cd688 <__cxa_atexit@plt+0x1c133c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cd674 <__cxa_atexit@plt+0x1c1328> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1cd660 <__cxa_atexit@plt+0x1c1314> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1cd68c <__cxa_atexit@plt+0x1c1340> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1cd690 <__cxa_atexit@plt+0x1c1344> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + msreq CPSR_s, r4, lsr #26 │ │ │ │ + msreq CPSR_s, r4, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1cd6c8 <__cxa_atexit@plt+0x1c137c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1cd6cc <__cxa_atexit@plt+0x1c1380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + msreq CPSR_s, ip, ror #25 │ │ │ │ + msreq CPSR_s, r0, ror #25 │ │ │ │ + tsteq r3, ip, lsl #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1cd6f4 <__cxa_atexit@plt+0x1c13a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r0, lsl #20 │ │ │ │ + tsteq r3, r4, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd764 <__cxa_atexit@plt+0x1c1418> │ │ │ │ + ldr r3, [pc, #88] @ 1cd774 <__cxa_atexit@plt+0x1c1428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1cd744 <__cxa_atexit@plt+0x1c13f8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1cd750 <__cxa_atexit@plt+0x1c1404> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1cd77c <__cxa_atexit@plt+0x1c1430> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1cd758 <__cxa_atexit@plt+0x1c140c> │ │ │ │ + ldr r7, [pc, #32] @ 1cd778 <__cxa_atexit@plt+0x1c142c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1cd780 <__cxa_atexit@plt+0x1c1434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x011399bc │ │ │ │ + tsteq r3, r0, lsl #19 │ │ │ │ + @ instruction: 0x011399dc │ │ │ │ + tsteq r3, ip, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1cd7bc <__cxa_atexit@plt+0x1c1470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 1cd7c0 <__cxa_atexit@plt+0x1c1474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r4, lsr r9 │ │ │ │ + tsteq r3, r4, ror r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1cd7e4 <__cxa_atexit@plt+0x1c1498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strdeq pc, [r4, -r4]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1cd808 <__cxa_atexit@plt+0x1c14bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq pc, [r4, -r0]! │ │ │ │ + tsteq r3, ip, lsl fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1cd864 <__cxa_atexit@plt+0x1c1518> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1cd85c <__cxa_atexit@plt+0x1c1510> │ │ │ │ + ldr r3, [pc, #44] @ 1cd86c <__cxa_atexit@plt+0x1c1520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1cd870 <__cxa_atexit@plt+0x1c1524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01139adc │ │ │ │ + msreq LR_abt, r0 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd8b0 <__cxa_atexit@plt+0x1c1564> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1cd8a8 <__cxa_atexit@plt+0x1c155c> │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd8c4 <__cxa_atexit@plt+0x1c1578> │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd9d0 <__cxa_atexit@plt+0x1c1684> │ │ │ │ + ldr r7, [pc, #8] @ 1cd8c0 <__cxa_atexit@plt+0x1c1574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r4, asr #21 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1cd978 <__cxa_atexit@plt+0x1c162c> │ │ │ │ + ldm r5, {r1, r7} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1cd950 <__cxa_atexit@plt+0x1c1604> │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 1cd924 <__cxa_atexit@plt+0x1c15d8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1cd968 <__cxa_atexit@plt+0x1c161c> │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + ldr r2, [pc, #160] @ 1cd9a8 <__cxa_atexit@plt+0x1c165c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + ldr r2, [pc, #152] @ 1cd9ac <__cxa_atexit@plt+0x1c1660> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r3, #7 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r8, [pc, #116] @ 1cd9a0 <__cxa_atexit@plt+0x1c1654> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + ldr r2, [r2, #10] │ │ │ │ + ldr r0, [pc, #104] @ 1cd9a4 <__cxa_atexit@plt+0x1c1658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #68] @ 1cd99c <__cxa_atexit@plt+0x1c1650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #40] @ 1cd998 <__cxa_atexit@plt+0x1c164c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r7, [pc, #48] @ 1cd9b0 <__cxa_atexit@plt+0x1c1664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x011399d0 │ │ │ │ + @ instruction: 0x01250090 │ │ │ │ + tsteq r3, ip, lsr #13 │ │ │ │ + msreq R12_usr, r0 │ │ │ │ + msreq R12_usr, r4 │ │ │ │ + smlawteq r5, r4, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + tsteq r3, r8, lsr #19 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd8c4 <__cxa_atexit@plt+0x1c1578> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cda58 <__cxa_atexit@plt+0x1c170c> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1cda2c <__cxa_atexit@plt+0x1c16e0> │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 1cda48 <__cxa_atexit@plt+0x1c16fc> │ │ │ │ + ldr r8, [pc, #120] @ 1cda7c <__cxa_atexit@plt+0x1c1730> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #108] @ 1cda80 <__cxa_atexit@plt+0x1c1734> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r3, [pc, #68] @ 1cda78 <__cxa_atexit@plt+0x1c172c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r7, [pc, #36] @ 1cda74 <__cxa_atexit@plt+0x1c1728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r6, [pc, #36] @ 1cda84 <__cxa_atexit@plt+0x1c1738> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x011398f0 │ │ │ │ + msreq LR_abt, r4 │ │ │ │ + @ instruction: 0x011395d4 │ │ │ │ + smlawteq r4, r8, r9, pc @ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + tsteq r3, r0, asr #17 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd9d0 <__cxa_atexit@plt+0x1c1684> │ │ │ │ + tsteq r3, ip, asr #17 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cdb04 <__cxa_atexit@plt+0x1c17b8> │ │ │ │ + ldr r7, [pc, #76] @ 1cdb14 <__cxa_atexit@plt+0x1c17c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cdaf4 <__cxa_atexit@plt+0x1c17a8> │ │ │ │ + ldr r2, [pc, #60] @ 1cdb18 <__cxa_atexit@plt+0x1c17cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1cdb1c <__cxa_atexit@plt+0x1c17d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + tsteq r3, r0, lsl #17 │ │ │ │ + tsteq r3, r4, asr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1cdb48 <__cxa_atexit@plt+0x1c17fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + tsteq r3, r8, lsr #16 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #96] @ 1cdbc4 <__cxa_atexit@plt+0x1c1878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 1cdb9c <__cxa_atexit@plt+0x1c1850> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cdbb0 <__cxa_atexit@plt+0x1c1864> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1cdba8 <__cxa_atexit@plt+0x1c185c> │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd8c4 <__cxa_atexit@plt+0x1c1578> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd9d0 <__cxa_atexit@plt+0x1c1684> │ │ │ │ + ldr r7, [pc, #16] @ 1cdbc8 <__cxa_atexit@plt+0x1c187c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + tsteq r3, r4, asr #15 │ │ │ │ + tsteq r3, r8, lsr #15 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cdc0c <__cxa_atexit@plt+0x1c18c0> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1cdc04 <__cxa_atexit@plt+0x1c18b8> │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd8c4 <__cxa_atexit@plt+0x1c1578> │ │ │ │ + mov r7, fp │ │ │ │ + b 1cd9d0 <__cxa_atexit@plt+0x1c1684> │ │ │ │ + ldr r7, [pc, #12] @ 1cdc20 <__cxa_atexit@plt+0x1c18d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r8, ror #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cdc54 <__cxa_atexit@plt+0x1c1908> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 1cdc5c <__cxa_atexit@plt+0x1c1910> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq LR_abt, ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cdd08 <__cxa_atexit@plt+0x1c19bc> │ │ │ │ + ldr r3, [pc, #144] @ 1cdd10 <__cxa_atexit@plt+0x1c19c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cdcd8 <__cxa_atexit@plt+0x1c198c> │ │ │ │ + ldr r1, [pc, #112] @ 1cdd14 <__cxa_atexit@plt+0x1c19c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1cdce8 <__cxa_atexit@plt+0x1c199c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 1cdd00 <__cxa_atexit@plt+0x1c19b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 1cdd18 <__cxa_atexit@plt+0x1c19cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + msreq LR_abt, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 1cdd88 <__cxa_atexit@plt+0x1c1a3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1cdd60 <__cxa_atexit@plt+0x1c1a14> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1cdd7c <__cxa_atexit@plt+0x1c1a30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 1cdd8c <__cxa_atexit@plt+0x1c1a40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlawteq r4, r8, r6, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cddc0 <__cxa_atexit@plt+0x1c1a74> │ │ │ │ + ldr r3, [pc, #32] @ 1cddcc <__cxa_atexit@plt+0x1c1a80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + msreq R12_usr, r0 │ │ │ │ + tsteq r3, r8, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cde14 <__cxa_atexit@plt+0x1c1ac8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1cde1c <__cxa_atexit@plt+0x1c1ad0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1cde20 <__cxa_atexit@plt+0x1c1ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq CPSR_s, r8, ror r5 │ │ │ │ + msreq LR_abt, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cde58 <__cxa_atexit@plt+0x1c1b0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cde60 <__cxa_atexit@plt+0x1c1b14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq CPSR_s, r8, lsr #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1cdeec <__cxa_atexit@plt+0x1c1ba0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cdef8 <__cxa_atexit@plt+0x1c1bac> │ │ │ │ + ldr lr, [pc, #116] @ 1cdf08 <__cxa_atexit@plt+0x1c1bbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1cdf0c <__cxa_atexit@plt+0x1c1bc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1cdf10 <__cxa_atexit@plt+0x1c1bc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1cdf14 <__cxa_atexit@plt+0x1c1bc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1cdf18 <__cxa_atexit@plt+0x1c1bcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldrdeq pc, [r4, -r0]! │ │ │ │ + msreq CPSR_s, ip, ror r5 │ │ │ │ + msreq CPSR_s, ip @ │ │ │ │ + msreq CPSR_s, r0, lsl #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cdf50 <__cxa_atexit@plt+0x1c1c04> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cdf58 <__cxa_atexit@plt+0x1c1c0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq CPSR_s, r0, lsr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1cdfdc <__cxa_atexit@plt+0x1c1c90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cdfe8 <__cxa_atexit@plt+0x1c1c9c> │ │ │ │ + ldr lr, [pc, #104] @ 1cdff8 <__cxa_atexit@plt+0x1c1cac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1cdffc <__cxa_atexit@plt+0x1c1cb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1ce000 <__cxa_atexit@plt+0x1c1cb4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1ce004 <__cxa_atexit@plt+0x1c1cb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + msreq CPSR_s, r8 @ │ │ │ │ + ldrdeq pc, [r4, -ip]! │ │ │ │ + msreq CPSR_s, ip, lsl r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ce080 <__cxa_atexit@plt+0x1c1d34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce08c <__cxa_atexit@plt+0x1c1d40> │ │ │ │ + ldr lr, [pc, #100] @ 1ce09c <__cxa_atexit@plt+0x1c1d50> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1ce0a0 <__cxa_atexit@plt+0x1c1d54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1ce0a4 <__cxa_atexit@plt+0x1c1d58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + msreq LR_abt, ip │ │ │ │ + smlawteq r4, r8, r3, pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cee0c <__cxa_atexit@plt+0x1c2ac0> │ │ │ │ + bhi 1ce0dc <__cxa_atexit@plt+0x1c1d90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cee14 <__cxa_atexit@plt+0x1c2ac8> │ │ │ │ + ldr r1, [pc, #24] @ 1ce0e4 <__cxa_atexit@plt+0x1c1d98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e574 │ │ │ │ + msreq R12_usr, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ceea0 <__cxa_atexit@plt+0x1c2b54> │ │ │ │ - ldr lr, [pc, #112] @ 1ceea8 <__cxa_atexit@plt+0x1c2b5c> │ │ │ │ + bhi 1ce16c <__cxa_atexit@plt+0x1c1e20> │ │ │ │ + ldr lr, [pc, #108] @ 1ce174 <__cxa_atexit@plt+0x1c1e28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r3} │ │ │ │ - str r2, [r7, #12] │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cee88 <__cxa_atexit@plt+0x1c2b3c> │ │ │ │ - ldr r3, [pc, #64] @ 1ceeac <__cxa_atexit@plt+0x1c2b60> │ │ │ │ + beq 1ce154 <__cxa_atexit@plt+0x1c1e08> │ │ │ │ + ldr r3, [pc, #64] @ 1ce178 <__cxa_atexit@plt+0x1c1e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1cee98 <__cxa_atexit@plt+0x1c2b4c> │ │ │ │ - b 1ceef0 <__cxa_atexit@plt+0x1c2ba4> │ │ │ │ + beq 1ce164 <__cxa_atexit@plt+0x1c1e18> │ │ │ │ + b 1ce1bc <__cxa_atexit@plt+0x1c1e70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1ceee4 <__cxa_atexit@plt+0x1c2b98> │ │ │ │ + ldr r2, [pc, #28] @ 1ce1b0 <__cxa_atexit@plt+0x1c1e64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ceedc <__cxa_atexit@plt+0x1c2b90> │ │ │ │ - b 1ceef0 <__cxa_atexit@plt+0x1c2ba4> │ │ │ │ + beq 1ce1a8 <__cxa_atexit@plt+0x1c1e5c> │ │ │ │ + b 1ce1bc <__cxa_atexit@plt+0x1c1e70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1cef7c <__cxa_atexit@plt+0x1c2c30> │ │ │ │ + bne 1ce248 <__cxa_atexit@plt+0x1c1efc> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1cefe0 <__cxa_atexit@plt+0x1c2c94> │ │ │ │ - ldr lr, [pc, #232] @ 1cf014 <__cxa_atexit@plt+0x1c2cc8> │ │ │ │ + bcc 1ce2ac <__cxa_atexit@plt+0x1c1f60> │ │ │ │ + ldr lr, [pc, #232] @ 1ce2e0 <__cxa_atexit@plt+0x1c1f94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1cf018 <__cxa_atexit@plt+0x1c2ccc> │ │ │ │ + ldr r0, [pc, #228] @ 1ce2e4 <__cxa_atexit@plt+0x1c1f98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1cf01c <__cxa_atexit@plt+0x1c2cd0> │ │ │ │ + ldr r5, [pc, #208] @ 1ce2e8 <__cxa_atexit@plt+0x1c1f9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1cf020 <__cxa_atexit@plt+0x1c2cd4> │ │ │ │ + ldr r1, [pc, #200] @ 1ce2ec <__cxa_atexit@plt+0x1c1fa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1ceff4 <__cxa_atexit@plt+0x1c2ca8> │ │ │ │ - ldr r1, [pc, #120] @ 1cf008 <__cxa_atexit@plt+0x1c2cbc> │ │ │ │ + bcc 1ce2c0 <__cxa_atexit@plt+0x1c1f74> │ │ │ │ + ldr r1, [pc, #120] @ 1ce2d4 <__cxa_atexit@plt+0x1c1f88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1cf00c <__cxa_atexit@plt+0x1c2cc0> │ │ │ │ + ldr r0, [pc, #84] @ 1ce2d8 <__cxa_atexit@plt+0x1c1f8c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1cf010 <__cxa_atexit@plt+0x1c2cc4> │ │ │ │ + ldr r0, [pc, #76] @ 1ce2dc <__cxa_atexit@plt+0x1c1f90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ @@ -461612,224 +460767,1503 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0x0124e468 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x0124e508 │ │ │ │ - @ instruction: 0x0124e444 │ │ │ │ - smlawbeq r4, r4, r4, lr │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + msreq CPSR_s, ip @ │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + msreq R12_usr, ip │ │ │ │ + msreq CPSR_s, r8, ror r1 │ │ │ │ + msreq CPSR_s, r8 @ │ │ │ │ + @ instruction: 0x01138cf4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ce37c <__cxa_atexit@plt+0x1c2030> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce388 <__cxa_atexit@plt+0x1c203c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #96] @ 1ce398 <__cxa_atexit@plt+0x1c204c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #80] @ 1ce39c <__cxa_atexit@plt+0x1c2050> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1ce3a0 <__cxa_atexit@plt+0x1c2054> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq pc, [r4, -r4]! │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + tsteq r3, ip, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce3e4 <__cxa_atexit@plt+0x1c2098> │ │ │ │ + ldr r8, [pc, #40] @ 1ce3ec <__cxa_atexit@plt+0x1c20a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 1ce3f0 <__cxa_atexit@plt+0x1c20a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r4, lsl ip │ │ │ │ + @ instruction: 0x0124ef9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce428 <__cxa_atexit@plt+0x1c20dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ce430 <__cxa_atexit@plt+0x1c20e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124ef58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ce4bc <__cxa_atexit@plt+0x1c2170> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce4c8 <__cxa_atexit@plt+0x1c217c> │ │ │ │ + ldr lr, [pc, #116] @ 1ce4d8 <__cxa_atexit@plt+0x1c218c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 1ce4dc <__cxa_atexit@plt+0x1c2190> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1ce4e0 <__cxa_atexit@plt+0x1c2194> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1ce4e4 <__cxa_atexit@plt+0x1c2198> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1ce4e8 <__cxa_atexit@plt+0x1c219c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x0124ef00 │ │ │ │ + @ instruction: 0x0124efac │ │ │ │ + @ instruction: 0x0124eeec │ │ │ │ + @ instruction: 0x0124ef30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce520 <__cxa_atexit@plt+0x1c21d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ce528 <__cxa_atexit@plt+0x1c21dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124ee60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ce5ac <__cxa_atexit@plt+0x1c2260> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce5b8 <__cxa_atexit@plt+0x1c226c> │ │ │ │ + ldr lr, [pc, #104] @ 1ce5c8 <__cxa_atexit@plt+0x1c227c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1ce5cc <__cxa_atexit@plt+0x1c2280> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1ce5d0 <__cxa_atexit@plt+0x1c2284> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1ce5d4 <__cxa_atexit@plt+0x1c2288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + smlawteq r4, r8, lr, lr │ │ │ │ + @ instruction: 0x0124ee0c │ │ │ │ + @ instruction: 0x0124ee4c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ce650 <__cxa_atexit@plt+0x1c2304> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce65c <__cxa_atexit@plt+0x1c2310> │ │ │ │ + ldr lr, [pc, #100] @ 1ce66c <__cxa_atexit@plt+0x1c2320> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1ce670 <__cxa_atexit@plt+0x1c2324> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1ce674 <__cxa_atexit@plt+0x1c2328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0124ed5c │ │ │ │ + strdeq lr, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce6ac <__cxa_atexit@plt+0x1c2360> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ce6b4 <__cxa_atexit@plt+0x1c2368> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq lr, [r4, -r4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce73c <__cxa_atexit@plt+0x1c23f0> │ │ │ │ + ldr lr, [pc, #108] @ 1ce744 <__cxa_atexit@plt+0x1c23f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ce724 <__cxa_atexit@plt+0x1c23d8> │ │ │ │ + ldr r3, [pc, #64] @ 1ce748 <__cxa_atexit@plt+0x1c23fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ce734 <__cxa_atexit@plt+0x1c23e8> │ │ │ │ + b 1ce78c <__cxa_atexit@plt+0x1c2440> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1ce780 <__cxa_atexit@plt+0x1c2434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ce778 <__cxa_atexit@plt+0x1c242c> │ │ │ │ + b 1ce78c <__cxa_atexit@plt+0x1c2440> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1ce818 <__cxa_atexit@plt+0x1c24cc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1ce87c <__cxa_atexit@plt+0x1c2530> │ │ │ │ + ldr lr, [pc, #232] @ 1ce8b0 <__cxa_atexit@plt+0x1c2564> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1ce8b4 <__cxa_atexit@plt+0x1c2568> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1ce8b8 <__cxa_atexit@plt+0x1c256c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1ce8bc <__cxa_atexit@plt+0x1c2570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1ce890 <__cxa_atexit@plt+0x1c2544> │ │ │ │ + ldr r1, [pc, #120] @ 1ce8a4 <__cxa_atexit@plt+0x1c2558> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1ce8a8 <__cxa_atexit@plt+0x1c255c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1ce8ac <__cxa_atexit@plt+0x1c2560> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + smlawteq r4, ip, fp, lr │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x0124ec6c │ │ │ │ + @ instruction: 0x0124eba8 │ │ │ │ + @ instruction: 0x0124ebe8 │ │ │ │ + tsteq r3, ip, lsl #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ce94c <__cxa_atexit@plt+0x1c2600> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ce958 <__cxa_atexit@plt+0x1c260c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #96] @ 1ce968 <__cxa_atexit@plt+0x1c261c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #80] @ 1ce96c <__cxa_atexit@plt+0x1c2620> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1ce970 <__cxa_atexit@plt+0x1c2624> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124eb24 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf070 <__cxa_atexit@plt+0x1c2d24> │ │ │ │ - ldr r2, [pc, #56] @ 1cf078 <__cxa_atexit@plt+0x1c2d2c> │ │ │ │ + bhi 1ce9c0 <__cxa_atexit@plt+0x1c2674> │ │ │ │ + ldr r2, [pc, #56] @ 1ce9c8 <__cxa_atexit@plt+0x1c267c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1cf07c <__cxa_atexit@plt+0x1c2d30> │ │ │ │ + ldr r1, [pc, #48] @ 1ce9cc <__cxa_atexit@plt+0x1c2680> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1cf080 <__cxa_atexit@plt+0x1c2d34> │ │ │ │ + ldr r1, [pc, #40] @ 1ce9d0 <__cxa_atexit@plt+0x1c2684> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01138390 │ │ │ │ - @ instruction: 0x0124e324 │ │ │ │ - @ instruction: 0x0124e3e4 │ │ │ │ - tsteq r3, ip, lsl #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + tsteq r3, r4, lsl #20 │ │ │ │ + ldrdeq lr, [r4, -r4]! │ │ │ │ + @ instruction: 0x0124ea94 │ │ │ │ + tsteq r3, r4, lsl r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1ceaa8 <__cxa_atexit@plt+0x1c275c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ceab0 <__cxa_atexit@plt+0x1c2764> │ │ │ │ + ldr lr, [pc, #204] @ 1cead8 <__cxa_atexit@plt+0x1c278c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #200] @ 1ceadc <__cxa_atexit@plt+0x1c2790> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1ceacc <__cxa_atexit@plt+0x1c2780> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1ceac4 <__cxa_atexit@plt+0x1c2778> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #124] @ 1ceae0 <__cxa_atexit@plt+0x1c2794> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #108] @ 1ceae4 <__cxa_atexit@plt+0x1c2798> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 1ceae8 <__cxa_atexit@plt+0x1c279c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ceab8 <__cxa_atexit@plt+0x1c276c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0124e95c │ │ │ │ + smlawteq r4, r8, r9, lr │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0xfffff664 │ │ │ │ + tsteq r3, r0, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ceb30 <__cxa_atexit@plt+0x1c27e4> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1ceb38 <__cxa_atexit@plt+0x1c27ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1ceb3c <__cxa_atexit@plt+0x1c27f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124e85c │ │ │ │ + @ instruction: 0x0124eeb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ceb74 <__cxa_atexit@plt+0x1c2828> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ceb7c <__cxa_atexit@plt+0x1c2830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124e80c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1cf134 <__cxa_atexit@plt+0x1c2de8> │ │ │ │ + bhi 1cec08 <__cxa_atexit@plt+0x1c28bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf140 <__cxa_atexit@plt+0x1c2df4> │ │ │ │ + bcc 1cec14 <__cxa_atexit@plt+0x1c28c8> │ │ │ │ + ldr lr, [pc, #116] @ 1cec24 <__cxa_atexit@plt+0x1c28d8> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1cf150 <__cxa_atexit@plt+0x1c2e04> │ │ │ │ + ldr r0, [pc, #108] @ 1cec28 <__cxa_atexit@plt+0x1c28dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 1cec2c <__cxa_atexit@plt+0x1c28e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 1cec30 <__cxa_atexit@plt+0x1c28e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 1cec34 <__cxa_atexit@plt+0x1c28e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x0124e7b4 │ │ │ │ + @ instruction: 0x0124e860 │ │ │ │ + @ instruction: 0x0124e7a0 │ │ │ │ + @ instruction: 0x0124e7e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cec6c <__cxa_atexit@plt+0x1c2920> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cec74 <__cxa_atexit@plt+0x1c2928> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124e714 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1cecf8 <__cxa_atexit@plt+0x1c29ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ced04 <__cxa_atexit@plt+0x1c29b8> │ │ │ │ + ldr lr, [pc, #104] @ 1ced14 <__cxa_atexit@plt+0x1c29c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1ced18 <__cxa_atexit@plt+0x1c29cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1ced1c <__cxa_atexit@plt+0x1c29d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1ced20 <__cxa_atexit@plt+0x1c29d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0124e77c │ │ │ │ + smlawteq r4, r0, r6, lr │ │ │ │ + @ instruction: 0x0124e700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ced9c <__cxa_atexit@plt+0x1c2a50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ceda8 <__cxa_atexit@plt+0x1c2a5c> │ │ │ │ + ldr lr, [pc, #100] @ 1cedb8 <__cxa_atexit@plt+0x1c2a6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1cedbc <__cxa_atexit@plt+0x1c2a70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 1cf154 <__cxa_atexit@plt+0x1c2e08> │ │ │ │ + ldr r2, [pc, #64] @ 1cedc0 <__cxa_atexit@plt+0x1c2a74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 1cf158 <__cxa_atexit@plt+0x1c2e0c> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0124e610 │ │ │ │ + @ instruction: 0x0124e6ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cedf8 <__cxa_atexit@plt+0x1c2aac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cee00 <__cxa_atexit@plt+0x1c2ab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r4, r8, r5, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cee88 <__cxa_atexit@plt+0x1c2b3c> │ │ │ │ + ldr lr, [pc, #108] @ 1cee90 <__cxa_atexit@plt+0x1c2b44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1cee70 <__cxa_atexit@plt+0x1c2b24> │ │ │ │ + ldr r3, [pc, #64] @ 1cee94 <__cxa_atexit@plt+0x1c2b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cee80 <__cxa_atexit@plt+0x1c2b34> │ │ │ │ + b 1ceed8 <__cxa_atexit@plt+0x1c2b8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1ceecc <__cxa_atexit@plt+0x1c2b80> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 1cf15c <__cxa_atexit@plt+0x1c2e10> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 1cf160 <__cxa_atexit@plt+0x1c2e14> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ceec4 <__cxa_atexit@plt+0x1c2b78> │ │ │ │ + b 1ceed8 <__cxa_atexit@plt+0x1c2b8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1cef64 <__cxa_atexit@plt+0x1c2c18> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1cefc8 <__cxa_atexit@plt+0x1c2c7c> │ │ │ │ + ldr lr, [pc, #232] @ 1ceffc <__cxa_atexit@plt+0x1c2cb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 1cf000 <__cxa_atexit@plt+0x1c2cb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 1cf004 <__cxa_atexit@plt+0x1c2cb8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 1cf008 <__cxa_atexit@plt+0x1c2cbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1cefdc <__cxa_atexit@plt+0x1c2c90> │ │ │ │ + ldr r1, [pc, #120] @ 1ceff0 <__cxa_atexit@plt+0x1c2ca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 1ceff4 <__cxa_atexit@plt+0x1c2ca8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 1ceff8 <__cxa_atexit@plt+0x1c2cac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + smlawbeq r4, r0, r4, lr │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x0124e520 │ │ │ │ + @ instruction: 0x0124e45c │ │ │ │ + @ instruction: 0x0124e49c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cf058 <__cxa_atexit@plt+0x1c2d0c> │ │ │ │ + ldr r2, [pc, #56] @ 1cf060 <__cxa_atexit@plt+0x1c2d14> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - mov r5, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1cf064 <__cxa_atexit@plt+0x1c2d18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1cf068 <__cxa_atexit@plt+0x1c2d1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, ip, ror r3 │ │ │ │ + @ instruction: 0x0124e33c │ │ │ │ + strdeq lr, [r4, -ip]! │ │ │ │ + tsteq r3, ip, ror pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1cf140 <__cxa_atexit@plt+0x1c2df4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1cf148 <__cxa_atexit@plt+0x1c2dfc> │ │ │ │ + ldr lr, [pc, #204] @ 1cf170 <__cxa_atexit@plt+0x1c2e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #200] @ 1cf174 <__cxa_atexit@plt+0x1c2e28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1cf164 <__cxa_atexit@plt+0x1c2e18> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1cf15c <__cxa_atexit@plt+0x1c2e10> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #124] @ 1cf178 <__cxa_atexit@plt+0x1c2e2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #108] @ 1cf17c <__cxa_atexit@plt+0x1c2e30> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 1cf180 <__cxa_atexit@plt+0x1c2e34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1cf150 <__cxa_atexit@plt+0x1c2e04> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + smlawteq r4, r4, r2, lr │ │ │ │ + @ instruction: 0x0124e330 │ │ │ │ + @ instruction: 0xffffecc8 │ │ │ │ + @ instruction: 0xffffefcc │ │ │ │ + tsteq r3, r0, ror lr │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cf288 <__cxa_atexit@plt+0x1c2f3c> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1cf290 <__cxa_atexit@plt+0x1c2f44> │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [pc, #248] @ 1cf2b8 <__cxa_atexit@plt+0x1c2f6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ + ldr r9, [r1, #16] │ │ │ │ + ldr r7, [r1, #20] │ │ │ │ + ldr ip, [r1, #24] │ │ │ │ + ldr r1, [r1, #28] │ │ │ │ + ldr lr, [pc, #212] @ 1cf2bc <__cxa_atexit@plt+0x1c2f70> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r9, [r8, #16] │ │ │ │ + ldr r2, [pc, #188] @ 1cf2c0 <__cxa_atexit@plt+0x1c2f74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #-12] │ │ │ │ + str ip, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + sub r9, r6, #27 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1cf2ac <__cxa_atexit@plt+0x1c2f60> │ │ │ │ + add r6, r3, #68 @ 0x44 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1cf2a4 <__cxa_atexit@plt+0x1c2f58> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #128] @ 1cf2c4 <__cxa_atexit@plt+0x1c2f78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #112] @ 1cf2c8 <__cxa_atexit@plt+0x1c2f7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #36]! @ 0x24 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #96] @ 1cf2cc <__cxa_atexit@plt+0x1c2f80> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1cf298 <__cxa_atexit@plt+0x1c2f4c> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124e1b0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + ldrdeq lr, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124e1e8 │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + @ instruction: 0xfffff454 │ │ │ │ + tsteq r3, r8, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1cf390 <__cxa_atexit@plt+0x1c3044> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cf39c <__cxa_atexit@plt+0x1c3050> │ │ │ │ + ldr lr, [pc, #168] @ 1cf3ac <__cxa_atexit@plt+0x1c3060> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #160] @ 1cf3b0 <__cxa_atexit@plt+0x1c3064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #136] @ 1cf3b4 <__cxa_atexit@plt+0x1c3068> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r6, #26 │ │ │ │ + ldr ip, [pc, #120] @ 1cf3b8 <__cxa_atexit@plt+0x1c306c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1cf384 <__cxa_atexit@plt+0x1c3038> │ │ │ │ + mov r5, r8 │ │ │ │ + b 1cf3c8 <__cxa_atexit@plt+0x1c307c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e2b4 │ │ │ │ - @ instruction: 0x0124e34c │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + @ instruction: 0x0124e060 │ │ │ │ + @ instruction: 0xffffefd0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x01137ffc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1cf4ac <__cxa_atexit@plt+0x1c3160> │ │ │ │ + add r2, r6, #76 @ 0x4c │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1cf574 <__cxa_atexit@plt+0x1c3228> │ │ │ │ + ldr lr, [pc, #456] @ 1cf5c8 <__cxa_atexit@plt+0x1c327c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #444] @ 1cf5cc <__cxa_atexit@plt+0x1c3280> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r3, #2] │ │ │ │ + ldr ip, [r3, #6] │ │ │ │ + ldr sl, [r3, #10] │ │ │ │ + ldr r0, [r3, #14] │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + ldr r1, [pc, #412] @ 1cf5d0 <__cxa_atexit@plt+0x1c3284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ + str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [pc, #400] @ 1cf5d4 <__cxa_atexit@plt+0x1c3288> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #396] @ 1cf5d8 <__cxa_atexit@plt+0x1c328c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r2, #71 @ 0x47 │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-36]! @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + ldr r0, [sp] │ │ │ │ + stmdb r6, {r0, lr} │ │ │ │ + sub r7, r2, #47 @ 0x2f │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1cf57c <__cxa_atexit@plt+0x1c3230> │ │ │ │ + ldr lr, [pc, #244] @ 1cf5b4 <__cxa_atexit@plt+0x1c3268> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, r3, #3 │ │ │ │ + ldm ip, {r1, sl, ip} │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r1, [pc, #212] @ 1cf5b8 <__cxa_atexit@plt+0x1c326c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, sl, ip} │ │ │ │ + sub r9, r2, #27 │ │ │ │ + add ip, r5, #12 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + cmp r4, ip │ │ │ │ + mov r4, r1 │ │ │ │ + bhi 1cf59c <__cxa_atexit@plt+0x1c3250> │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1cf594 <__cxa_atexit@plt+0x1c3248> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldr fp, [pc, #148] @ 1cf5bc <__cxa_atexit@plt+0x1c3270> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr lr, [pc, #144] @ 1cf5c0 <__cxa_atexit@plt+0x1c3274> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str fp, [r6, #36]! @ 0x24 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r5, [pc, #116] @ 1cf5c4 <__cxa_atexit@plt+0x1c3278> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r7, #76 @ 0x4c │ │ │ │ + b 1cf580 <__cxa_atexit@plt+0x1c3234> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + strdeq sp, [r4, -r8]! │ │ │ │ + @ instruction: 0xffffee84 │ │ │ │ + strdeq sp, [r4, -ip]! │ │ │ │ + @ instruction: 0xfffff170 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0x0124e01c │ │ │ │ + @ instruction: 0x0124df78 │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + @ instruction: 0xfffff6a8 │ │ │ │ + @ instruction: 0x01137dd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1cf1b8 <__cxa_atexit@plt+0x1c2e6c> │ │ │ │ + bhi 1cf630 <__cxa_atexit@plt+0x1c32e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf1c0 <__cxa_atexit@plt+0x1c2e74> │ │ │ │ - ldr r1, [pc, #64] @ 1cf1dc <__cxa_atexit@plt+0x1c2e90> │ │ │ │ + bcc 1cf638 <__cxa_atexit@plt+0x1c32ec> │ │ │ │ + ldr r1, [pc, #64] @ 1cf654 <__cxa_atexit@plt+0x1c3308> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1cf1e0 <__cxa_atexit@plt+0x1c2e94> │ │ │ │ + ldr r0, [pc, #60] @ 1cf658 <__cxa_atexit@plt+0x1c330c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1cf1c8 <__cxa_atexit@plt+0x1c2e7c> │ │ │ │ + b 1cf640 <__cxa_atexit@plt+0x1c32f4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1cf1d8 <__cxa_atexit@plt+0x1c2e8c> │ │ │ │ + ldr r7, [pc, #8] @ 1cf650 <__cxa_atexit@plt+0x1c3304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl r2 │ │ │ │ + tsteq r3, r8, lsl #27 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - tsteq r3, ip, lsr #28 │ │ │ │ + @ instruction: 0xffffe60c │ │ │ │ + tsteq r3, ip, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1cf264 <__cxa_atexit@plt+0x1c2f18> │ │ │ │ - ldr r2, [pc, #100] @ 1cf270 <__cxa_atexit@plt+0x1c2f24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 1cf274 <__cxa_atexit@plt+0x1c2f28> │ │ │ │ + bcc 1cf6d8 <__cxa_atexit@plt+0x1c338c> │ │ │ │ + ldr r8, [pc, #96] @ 1cf6e4 <__cxa_atexit@plt+0x1c3398> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1cf6e8 <__cxa_atexit@plt+0x1c339c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #88] @ 1cf278 <__cxa_atexit@plt+0x1c2f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - sub r1, r6, #31 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1cf6ec <__cxa_atexit@plt+0x1c33a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - @ instruction: 0x0124e20c │ │ │ │ - @ instruction: 0x01137d94 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xffffe5dc │ │ │ │ + @ instruction: 0x0124dd94 │ │ │ │ + @ instruction: 0x011378f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf2c0 <__cxa_atexit@plt+0x1c2f74> │ │ │ │ + bhi 1cf734 <__cxa_atexit@plt+0x1c33e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1cf2c8 <__cxa_atexit@plt+0x1c2f7c> │ │ │ │ + ldr r1, [pc, #36] @ 1cf73c <__cxa_atexit@plt+0x1c33f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1cf2cc <__cxa_atexit@plt+0x1c2f80> │ │ │ │ + ldr r7, [pc, #28] @ 1cf740 <__cxa_atexit@plt+0x1c33f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r4, ip, r0, lr │ │ │ │ - @ instruction: 0x0124e730 │ │ │ │ + @ instruction: 0x0124dc58 │ │ │ │ + smlawteq r4, r4, r2, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cf778 <__cxa_atexit@plt+0x1c342c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cf780 <__cxa_atexit@plt+0x1c3434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124dc08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1cf7e8 <__cxa_atexit@plt+0x1c349c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cf7f4 <__cxa_atexit@plt+0x1c34a8> │ │ │ │ + ldr lr, [pc, #76] @ 1cf804 <__cxa_atexit@plt+0x1c34b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1cf808 <__cxa_atexit@plt+0x1c34bc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0124dc74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cf878 <__cxa_atexit@plt+0x1c352c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cf884 <__cxa_atexit@plt+0x1c3538> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1cf894 <__cxa_atexit@plt+0x1c3548> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1cf898 <__cxa_atexit@plt+0x1c354c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + ldrdeq sp, [r4, -r8]! │ │ │ │ + tsteq r3, r8, asr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1cf920 <__cxa_atexit@plt+0x1c35d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cf92c <__cxa_atexit@plt+0x1c35e0> │ │ │ │ + ldr sl, [pc, #104] @ 1cf93c <__cxa_atexit@plt+0x1c35f0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr lr, [pc, #88] @ 1cf940 <__cxa_atexit@plt+0x1c35f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #60] @ 1cf944 <__cxa_atexit@plt+0x1c35f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0x0124db44 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + tsteq r3, r8, lsl #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cf988 <__cxa_atexit@plt+0x1c363c> │ │ │ │ + ldr r8, [pc, #40] @ 1cf990 <__cxa_atexit@plt+0x1c3644> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 1cf994 <__cxa_atexit@plt+0x1c3648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r0, ror r6 │ │ │ │ + strdeq sp, [r4, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf304 <__cxa_atexit@plt+0x1c2fb8> │ │ │ │ + bhi 1cf9cc <__cxa_atexit@plt+0x1c3680> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cf30c <__cxa_atexit@plt+0x1c2fc0> │ │ │ │ + ldr r1, [pc, #24] @ 1cf9d4 <__cxa_atexit@plt+0x1c3688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124e07c │ │ │ │ + @ instruction: 0x0124d9b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1cf374 <__cxa_atexit@plt+0x1c3028> │ │ │ │ + bhi 1cfa3c <__cxa_atexit@plt+0x1c36f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf380 <__cxa_atexit@plt+0x1c3034> │ │ │ │ - ldr lr, [pc, #76] @ 1cf390 <__cxa_atexit@plt+0x1c3044> │ │ │ │ + bcc 1cfa48 <__cxa_atexit@plt+0x1c36fc> │ │ │ │ + ldr lr, [pc, #76] @ 1cfa58 <__cxa_atexit@plt+0x1c370c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1cf394 <__cxa_atexit@plt+0x1c3048> │ │ │ │ + ldr r9, [pc, #64] @ 1cfa5c <__cxa_atexit@plt+0x1c3710> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ @@ -461839,32 +462273,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0124e0e8 │ │ │ │ + @ instruction: 0x0124da20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf404 <__cxa_atexit@plt+0x1c30b8> │ │ │ │ + bhi 1cfacc <__cxa_atexit@plt+0x1c3780> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf410 <__cxa_atexit@plt+0x1c30c4> │ │ │ │ + bcc 1cfad8 <__cxa_atexit@plt+0x1c378c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1cf420 <__cxa_atexit@plt+0x1c30d4> │ │ │ │ + ldr lr, [pc, #76] @ 1cfae8 <__cxa_atexit@plt+0x1c379c> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1cf424 <__cxa_atexit@plt+0x1c30d8> │ │ │ │ + ldr sl, [pc, #68] @ 1cfaec <__cxa_atexit@plt+0x1c37a0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -461875,312 +462309,839 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0124e04c │ │ │ │ + smlawbeq r4, r4, r9, sp │ │ │ │ + @ instruction: 0x011374dc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1cfb74 <__cxa_atexit@plt+0x1c3828> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cfb80 <__cxa_atexit@plt+0x1c3834> │ │ │ │ + ldr sl, [pc, #104] @ 1cfb90 <__cxa_atexit@plt+0x1c3844> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr lr, [pc, #88] @ 1cfb94 <__cxa_atexit@plt+0x1c3848> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #60] @ 1cfb98 <__cxa_atexit@plt+0x1c384c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strdeq sp, [r4, -r0]! │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf474 <__cxa_atexit@plt+0x1c3128> │ │ │ │ - ldr r2, [pc, #56] @ 1cf47c <__cxa_atexit@plt+0x1c3130> │ │ │ │ + bhi 1cfbe8 <__cxa_atexit@plt+0x1c389c> │ │ │ │ + ldr r2, [pc, #56] @ 1cfbf0 <__cxa_atexit@plt+0x1c38a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1cf480 <__cxa_atexit@plt+0x1c3134> │ │ │ │ + ldr r1, [pc, #48] @ 1cfbf4 <__cxa_atexit@plt+0x1c38a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1cf484 <__cxa_atexit@plt+0x1c3138> │ │ │ │ + ldr r1, [pc, #40] @ 1cfbf8 <__cxa_atexit@plt+0x1c38ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01137bb0 │ │ │ │ - @ instruction: 0x0124df20 │ │ │ │ - @ instruction: 0x0124dfe0 │ │ │ │ - tsteq r3, r4, lsl #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + tsteq r3, r4, lsr r4 │ │ │ │ + @ instruction: 0x0124d7ac │ │ │ │ + @ instruction: 0x0124d86c │ │ │ │ + tsteq r3, ip, ror #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1cf50c <__cxa_atexit@plt+0x1c31c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + bhi 1cfcc8 <__cxa_atexit@plt+0x1c397c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1cfcd0 <__cxa_atexit@plt+0x1c3984> │ │ │ │ + ldr lr, [pc, #196] @ 1cfcf8 <__cxa_atexit@plt+0x1c39ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #192] @ 1cfcfc <__cxa_atexit@plt+0x1c39b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1cfcec <__cxa_atexit@plt+0x1c39a0> │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1cfce4 <__cxa_atexit@plt+0x1c3998> │ │ │ │ + ldr sl, [pc, #132] @ 1cfd00 <__cxa_atexit@plt+0x1c39b4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, #116] @ 1cfd04 <__cxa_atexit@plt+0x1c39b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #88] @ 1cfd08 <__cxa_atexit@plt+0x1c39bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1cfcd8 <__cxa_atexit@plt+0x1c398c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0124d734 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0x0124d79c │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + tsteq r3, r0, lsr #13 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cfd74 <__cxa_atexit@plt+0x1c3a28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf514 <__cxa_atexit@plt+0x1c31c8> │ │ │ │ - ldr ip, [pc, #112] @ 1cf530 <__cxa_atexit@plt+0x1c31e4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #108] @ 1cf534 <__cxa_atexit@plt+0x1c31e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 1cf538 <__cxa_atexit@plt+0x1c31ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #28]! │ │ │ │ - stmdb r5, {r0, r1, lr} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #68] @ 1cf53c <__cxa_atexit@plt+0x1c31f0> │ │ │ │ + bcc 1cfd80 <__cxa_atexit@plt+0x1c3a34> │ │ │ │ + ldr r1, [pc, #80] @ 1cfd90 <__cxa_atexit@plt+0x1c3a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1cfd94 <__cxa_atexit@plt+0x1c3a48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1cfd98 <__cxa_atexit@plt+0x1c3a4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124d630 │ │ │ │ + @ instruction: 0x0124d658 │ │ │ │ + @ instruction: 0x0124dc78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cfdd0 <__cxa_atexit@plt+0x1c3a84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1cfdd8 <__cxa_atexit@plt+0x1c3a8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124d5b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1cfe40 <__cxa_atexit@plt+0x1c3af4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cfe4c <__cxa_atexit@plt+0x1c3b00> │ │ │ │ + ldr lr, [pc, #76] @ 1cfe5c <__cxa_atexit@plt+0x1c3b10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 1cfe60 <__cxa_atexit@plt+0x1c3b14> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0124d61c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cfed0 <__cxa_atexit@plt+0x1c3b84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1cfedc <__cxa_atexit@plt+0x1c3b90> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 1cfeec <__cxa_atexit@plt+0x1c3ba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 1cfef0 <__cxa_atexit@plt+0x1c3ba4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + smlawbeq r4, r0, r5, sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cff40 <__cxa_atexit@plt+0x1c3bf4> │ │ │ │ + ldr r2, [pc, #56] @ 1cff48 <__cxa_atexit@plt+0x1c3bfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1cff4c <__cxa_atexit@plt+0x1c3c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1cff50 <__cxa_atexit@plt+0x1c3c04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r7, [r3, -r8] │ │ │ │ + @ instruction: 0x0124d454 │ │ │ │ + @ instruction: 0x0124d514 │ │ │ │ + @ instruction: 0x01137094 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d0020 <__cxa_atexit@plt+0x1c3cd4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d0028 <__cxa_atexit@plt+0x1c3cdc> │ │ │ │ + ldr lr, [pc, #196] @ 1d0050 <__cxa_atexit@plt+0x1c3d04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #192] @ 1d0054 <__cxa_atexit@plt+0x1c3d08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d0044 <__cxa_atexit@plt+0x1c3cf8> │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d003c <__cxa_atexit@plt+0x1c3cf0> │ │ │ │ + ldr sl, [pc, #132] @ 1d0058 <__cxa_atexit@plt+0x1c3d0c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, #116] @ 1d005c <__cxa_atexit@plt+0x1c3d10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #88] @ 1d0060 <__cxa_atexit@plt+0x1c3d14> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ + str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1d0030 <__cxa_atexit@plt+0x1c3ce4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrdeq sp, [r4, -ip]! │ │ │ │ + @ instruction: 0xfffff724 │ │ │ │ + @ instruction: 0x0124d444 │ │ │ │ + @ instruction: 0xfffff80c │ │ │ │ + @ instruction: 0x01136f90 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d0160 <__cxa_atexit@plt+0x1c3e14> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1d0168 <__cxa_atexit@plt+0x1c3e1c> │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [pc, #240] @ 1d0190 <__cxa_atexit@plt+0x1c3e44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ + ldr r9, [r1, #16] │ │ │ │ + ldr r7, [r1, #20] │ │ │ │ + ldr ip, [r1, #24] │ │ │ │ + ldr r1, [r1, #28] │ │ │ │ + ldr lr, [pc, #204] @ 1d0194 <__cxa_atexit@plt+0x1c3e48> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r9, [r8, #16] │ │ │ │ + ldr r2, [pc, #180] @ 1d0198 <__cxa_atexit@plt+0x1c3e4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #-12] │ │ │ │ + str ip, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + sub r9, r6, #27 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d0184 <__cxa_atexit@plt+0x1c3e38> │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1d017c <__cxa_atexit@plt+0x1c3e30> │ │ │ │ + ldr sl, [pc, #136] @ 1d019c <__cxa_atexit@plt+0x1c3e50> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, #120] @ 1d01a0 <__cxa_atexit@plt+0x1c3e54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r3, #36]! @ 0x24 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 1d01a4 <__cxa_atexit@plt+0x1c3e58> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1cf51c <__cxa_atexit@plt+0x1c31d0> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + b 1d0170 <__cxa_atexit@plt+0x1c3e24> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sp, [r4, -r0]! │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + strdeq sp, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + @ instruction: 0x0124d304 │ │ │ │ + @ instruction: 0xfffff920 │ │ │ │ + tsteq r3, ip, lsl #4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d022c <__cxa_atexit@plt+0x1c3ee0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d0234 <__cxa_atexit@plt+0x1c3ee8> │ │ │ │ + ldr r2, [pc, #108] @ 1d024c <__cxa_atexit@plt+0x1c3f00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 1d0250 <__cxa_atexit@plt+0x1c3f04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 1d0254 <__cxa_atexit@plt+0x1c3f08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r1, r8, r9} │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + sub r2, r6, #18 │ │ │ │ + stmdb r5, {r0, r2, r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1d021c <__cxa_atexit@plt+0x1c3ed0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d0268 <__cxa_atexit@plt+0x1c3f1c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1d023c <__cxa_atexit@plt+0x1c3ef0> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1cf52c <__cxa_atexit@plt+0x1c31e0> │ │ │ │ + ldr r7, [pc, #20] @ 1d0258 <__cxa_atexit@plt+0x1c3f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #29 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0x0124df5c │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffff6c0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x01137194 │ │ │ │ + tsteq r3, ip, asr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr r8, [r2, #4] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d0330 <__cxa_atexit@plt+0x1c3fe4> │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 1d03dc <__cxa_atexit@plt+0x1c4090> │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + sub r0, lr, #39 @ 0x27 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r3, #10] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r3, #14] │ │ │ │ + ldr sl, [pc, #368] @ 1d0434 <__cxa_atexit@plt+0x1c40e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str fp, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ + ldr r0, [pc, #328] @ 1d0438 <__cxa_atexit@plt+0x1c40ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r0, [pc, #312] @ 1d043c <__cxa_atexit@plt+0x1c40f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #28]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + ldr r0, [pc, #300] @ 1d0440 <__cxa_atexit@plt+0x1c40f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d03f0 <__cxa_atexit@plt+0x1c40a4> │ │ │ │ + ldr lr, [pc, #220] @ 1d0420 <__cxa_atexit@plt+0x1c40d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, r3, #3 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r0, [pc, #188] @ 1d0424 <__cxa_atexit@plt+0x1c40d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, sl, ip} │ │ │ │ + sub r9, r2, #27 │ │ │ │ + add ip, r5, #8 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d040c <__cxa_atexit@plt+0x1c40c0> │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d0404 <__cxa_atexit@plt+0x1c40b8> │ │ │ │ + ldr sl, [pc, #152] @ 1d0428 <__cxa_atexit@plt+0x1c40dc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr lr, [pc, #136] @ 1d042c <__cxa_atexit@plt+0x1c40e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str sl, [r6, #36]! @ 0x24 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r5, [pc, #108] @ 1d0430 <__cxa_atexit@plt+0x1c40e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + @ instruction: 0x0124d074 │ │ │ │ + @ instruction: 0xfffff5c0 │ │ │ │ + smlawbeq r4, r8, r0, sp │ │ │ │ + @ instruction: 0xfffff6a4 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0x0124d118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf570 <__cxa_atexit@plt+0x1c3224> │ │ │ │ + bhi 1d0474 <__cxa_atexit@plt+0x1c4128> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1cf578 <__cxa_atexit@plt+0x1c322c> │ │ │ │ + ldr r2, [pc, #24] @ 1d047c <__cxa_atexit@plt+0x1c4130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124de10 │ │ │ │ + @ instruction: 0x0124cf0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf624 <__cxa_atexit@plt+0x1c32d8> │ │ │ │ - ldr r3, [pc, #144] @ 1cf62c <__cxa_atexit@plt+0x1c32e0> │ │ │ │ + bhi 1d0528 <__cxa_atexit@plt+0x1c41dc> │ │ │ │ + ldr r3, [pc, #144] @ 1d0530 <__cxa_atexit@plt+0x1c41e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cf5f4 <__cxa_atexit@plt+0x1c32a8> │ │ │ │ - ldr r1, [pc, #112] @ 1cf630 <__cxa_atexit@plt+0x1c32e4> │ │ │ │ + beq 1d04f8 <__cxa_atexit@plt+0x1c41ac> │ │ │ │ + ldr r1, [pc, #112] @ 1d0534 <__cxa_atexit@plt+0x1c41e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 1cf604 <__cxa_atexit@plt+0x1c32b8> │ │ │ │ + beq 1d0508 <__cxa_atexit@plt+0x1c41bc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 1cf61c <__cxa_atexit@plt+0x1c32d0> │ │ │ │ + bne 1d0520 <__cxa_atexit@plt+0x1c41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1cf634 <__cxa_atexit@plt+0x1c32e8> │ │ │ │ + ldr r3, [pc, #40] @ 1d0538 <__cxa_atexit@plt+0x1c41ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0124de30 │ │ │ │ + @ instruction: 0x0124cf2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1cf6a4 <__cxa_atexit@plt+0x1c3358> │ │ │ │ + ldr r2, [pc, #84] @ 1d05a8 <__cxa_atexit@plt+0x1c425c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1cf67c <__cxa_atexit@plt+0x1c3330> │ │ │ │ + beq 1d0580 <__cxa_atexit@plt+0x1c4234> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1cf698 <__cxa_atexit@plt+0x1c334c> │ │ │ │ + bne 1d059c <__cxa_atexit@plt+0x1c4250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1cf6a8 <__cxa_atexit@plt+0x1c335c> │ │ │ │ + ldr r3, [pc, #24] @ 1d05ac <__cxa_atexit@plt+0x1c4260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0124ddac │ │ │ │ + @ instruction: 0x0124cea8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1cf6dc <__cxa_atexit@plt+0x1c3390> │ │ │ │ - ldr r3, [pc, #32] @ 1cf6e8 <__cxa_atexit@plt+0x1c339c> │ │ │ │ + bne 1d05e0 <__cxa_atexit@plt+0x1c4294> │ │ │ │ + ldr r3, [pc, #32] @ 1d05ec <__cxa_atexit@plt+0x1c42a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x0124dd74 │ │ │ │ - tsteq r3, r4, lsr #18 │ │ │ │ + @ instruction: 0x0124ce70 │ │ │ │ + @ instruction: 0x011369f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf730 <__cxa_atexit@plt+0x1c33e4> │ │ │ │ + bhi 1d0634 <__cxa_atexit@plt+0x1c42e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1cf738 <__cxa_atexit@plt+0x1c33ec> │ │ │ │ + ldr r1, [pc, #36] @ 1d063c <__cxa_atexit@plt+0x1c42f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1cf73c <__cxa_atexit@plt+0x1c33f0> │ │ │ │ + ldr r7, [pc, #28] @ 1d0640 <__cxa_atexit@plt+0x1c42f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124dc5c │ │ │ │ - smlawteq r4, r0, r2, lr │ │ │ │ + @ instruction: 0x0124cd58 │ │ │ │ + smlawteq r4, r4, r3, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf774 <__cxa_atexit@plt+0x1c3428> │ │ │ │ + bhi 1d0678 <__cxa_atexit@plt+0x1c432c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cf77c <__cxa_atexit@plt+0x1c3430> │ │ │ │ + ldr r1, [pc, #24] @ 1d0680 <__cxa_atexit@plt+0x1c4334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124dc0c │ │ │ │ + @ instruction: 0x0124cd08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1cf800 <__cxa_atexit@plt+0x1c34b4> │ │ │ │ + bhi 1d0704 <__cxa_atexit@plt+0x1c43b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf80c <__cxa_atexit@plt+0x1c34c0> │ │ │ │ + bcc 1d0710 <__cxa_atexit@plt+0x1c43c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1cf81c <__cxa_atexit@plt+0x1c34d0> │ │ │ │ + ldr r1, [pc, #104] @ 1d0720 <__cxa_atexit@plt+0x1c43d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1cf820 <__cxa_atexit@plt+0x1c34d4> │ │ │ │ + ldr sl, [pc, #72] @ 1d0724 <__cxa_atexit@plt+0x1c43d8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1cf824 <__cxa_atexit@plt+0x1c34d8> │ │ │ │ + ldr r2, [pc, #68] @ 1d0728 <__cxa_atexit@plt+0x1c43dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1cf828 <__cxa_atexit@plt+0x1c34dc> │ │ │ │ + ldr r2, [pc, #56] @ 1d072c <__cxa_atexit@plt+0x1c43e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124dbbc │ │ │ │ + @ instruction: 0x0124ccb8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0124dc5c │ │ │ │ - @ instruction: 0x0124dbec │ │ │ │ + @ instruction: 0x0124cd58 │ │ │ │ + @ instruction: 0x0124cce8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cf860 <__cxa_atexit@plt+0x1c3514> │ │ │ │ + bhi 1d0764 <__cxa_atexit@plt+0x1c4418> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1cf868 <__cxa_atexit@plt+0x1c351c> │ │ │ │ + ldr r1, [pc, #24] @ 1d076c <__cxa_atexit@plt+0x1c4420> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124db20 │ │ │ │ + @ instruction: 0x0124cc1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1cf8ec <__cxa_atexit@plt+0x1c35a0> │ │ │ │ + bhi 1d07f0 <__cxa_atexit@plt+0x1c44a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf8f8 <__cxa_atexit@plt+0x1c35ac> │ │ │ │ - ldr lr, [pc, #104] @ 1cf908 <__cxa_atexit@plt+0x1c35bc> │ │ │ │ + bcc 1d07fc <__cxa_atexit@plt+0x1c44b0> │ │ │ │ + ldr lr, [pc, #104] @ 1d080c <__cxa_atexit@plt+0x1c44c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1cf90c <__cxa_atexit@plt+0x1c35c0> │ │ │ │ + ldr r0, [pc, #88] @ 1d0810 <__cxa_atexit@plt+0x1c44c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1cf910 <__cxa_atexit@plt+0x1c35c4> │ │ │ │ + ldr r5, [pc, #76] @ 1d0814 <__cxa_atexit@plt+0x1c44c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1cf914 <__cxa_atexit@plt+0x1c35c8> │ │ │ │ + ldr r1, [pc, #68] @ 1d0818 <__cxa_atexit@plt+0x1c44cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -462189,39 +463150,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlawbeq r4, r8, fp, sp │ │ │ │ - smlawteq r4, ip, sl, sp │ │ │ │ - @ instruction: 0x0124db0c │ │ │ │ + smlawbeq r4, r4, ip, ip │ │ │ │ + smlawteq r4, r8, fp, ip │ │ │ │ + @ instruction: 0x0124cc08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1cf990 <__cxa_atexit@plt+0x1c3644> │ │ │ │ + bhi 1d0894 <__cxa_atexit@plt+0x1c4548> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cf99c <__cxa_atexit@plt+0x1c3650> │ │ │ │ - ldr lr, [pc, #100] @ 1cf9ac <__cxa_atexit@plt+0x1c3660> │ │ │ │ + bcc 1d08a0 <__cxa_atexit@plt+0x1c4554> │ │ │ │ + ldr lr, [pc, #100] @ 1d08b0 <__cxa_atexit@plt+0x1c4564> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1cf9b0 <__cxa_atexit@plt+0x1c3664> │ │ │ │ + ldr r0, [pc, #92] @ 1d08b4 <__cxa_atexit@plt+0x1c4568> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1cf9b4 <__cxa_atexit@plt+0x1c3668> │ │ │ │ + ldr r2, [pc, #64] @ 1d08b8 <__cxa_atexit@plt+0x1c456c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -462230,61 +463191,61 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0124da1c │ │ │ │ - @ instruction: 0x0124dab8 │ │ │ │ + @ instruction: 0x0124cb18 │ │ │ │ + @ instruction: 0x0124cbb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cfa8c <__cxa_atexit@plt+0x1c3740> │ │ │ │ - ldr lr, [pc, #212] @ 1cfaac <__cxa_atexit@plt+0x1c3760> │ │ │ │ + bhi 1d0990 <__cxa_atexit@plt+0x1c4644> │ │ │ │ + ldr lr, [pc, #212] @ 1d09b0 <__cxa_atexit@plt+0x1c4664> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cfa7c <__cxa_atexit@plt+0x1c3730> │ │ │ │ + beq 1d0980 <__cxa_atexit@plt+0x1c4634> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #44 @ 0x2c │ │ │ │ cmp r2, sl │ │ │ │ - bcc 1cfa94 <__cxa_atexit@plt+0x1c3748> │ │ │ │ - ldr lr, [pc, #152] @ 1cfab0 <__cxa_atexit@plt+0x1c3764> │ │ │ │ + bcc 1d0998 <__cxa_atexit@plt+0x1c464c> │ │ │ │ + ldr lr, [pc, #152] @ 1d09b4 <__cxa_atexit@plt+0x1c4668> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1cfab4 <__cxa_atexit@plt+0x1c3768> │ │ │ │ + ldr r9, [pc, #148] @ 1d09b8 <__cxa_atexit@plt+0x1c466c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1cfab8 <__cxa_atexit@plt+0x1c376c> │ │ │ │ + ldr r3, [pc, #144] @ 1d09bc <__cxa_atexit@plt+0x1c4670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr ip, [r5, #-12]! │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ str r6, [r5, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #24]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r3, ip} │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -462296,14071 +463257,10751 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0124da04 │ │ │ │ + @ instruction: 0x0124cb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1cfb3c <__cxa_atexit@plt+0x1c37f0> │ │ │ │ - ldr lr, [pc, #104] @ 1cfb48 <__cxa_atexit@plt+0x1c37fc> │ │ │ │ + bcc 1d0a44 <__cxa_atexit@plt+0x1c46f8> │ │ │ │ + ldr lr, [pc, #108] @ 1d0a50 <__cxa_atexit@plt+0x1c4704> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #100] @ 1cfb4c <__cxa_atexit@plt+0x1c3800> │ │ │ │ + ldr r8, [pc, #104] @ 1d0a54 <__cxa_atexit@plt+0x1c4708> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #96] @ 1cfb50 <__cxa_atexit@plt+0x1c3804> │ │ │ │ + ldr r9, [pc, #100] @ 1d0a58 <__cxa_atexit@plt+0x1c470c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r0, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ str lr, [r3, #24]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ + str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ + str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x0124d93c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0x0124ca38 │ │ │ │ + tsteq r3, r8, lsl #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d0ae8 <__cxa_atexit@plt+0x1c479c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d0af4 <__cxa_atexit@plt+0x1c47a8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #96] @ 1d0b04 <__cxa_atexit@plt+0x1c47b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #80] @ 1d0b08 <__cxa_atexit@plt+0x1c47bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1d0b0c <__cxa_atexit@plt+0x1c47c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r4, r8, r9, ip │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + tsteq r3, r0, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cfba0 <__cxa_atexit@plt+0x1c3854> │ │ │ │ - ldr r2, [pc, #56] @ 1cfba8 <__cxa_atexit@plt+0x1c385c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1cfbac <__cxa_atexit@plt+0x1c3860> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1cfbb0 <__cxa_atexit@plt+0x1c3864> │ │ │ │ + bhi 1d0b50 <__cxa_atexit@plt+0x1c4804> │ │ │ │ + ldr r8, [pc, #40] @ 1d0b58 <__cxa_atexit@plt+0x1c480c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 1d0b5c <__cxa_atexit@plt+0x1c4810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, r8, lsr #9 │ │ │ │ + @ instruction: 0x0124c830 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d0b94 <__cxa_atexit@plt+0x1c4848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d0b9c <__cxa_atexit@plt+0x1c4850> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror #16 │ │ │ │ - strdeq sp, [r4, -r4]! │ │ │ │ - @ instruction: 0x0124d8b4 │ │ │ │ - tsteq r3, ip, asr r4 │ │ │ │ + @ instruction: 0x0124c7ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1cfc64 <__cxa_atexit@plt+0x1c3918> │ │ │ │ + bhi 1d0c20 <__cxa_atexit@plt+0x1c48d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cfc70 <__cxa_atexit@plt+0x1c3924> │ │ │ │ + bcc 1d0c2c <__cxa_atexit@plt+0x1c48e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1cfc80 <__cxa_atexit@plt+0x1c3934> │ │ │ │ + ldr r1, [pc, #104] @ 1d0c3c <__cxa_atexit@plt+0x1c48f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 1cfc84 <__cxa_atexit@plt+0x1c3938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 1cfc88 <__cxa_atexit@plt+0x1c393c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ 1cfc8c <__cxa_atexit@plt+0x1c3940> │ │ │ │ + ldr sl, [pc, #72] @ 1d0c40 <__cxa_atexit@plt+0x1c48f4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ 1cfc90 <__cxa_atexit@plt+0x1c3944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ + ldr r2, [pc, #68] @ 1d0c44 <__cxa_atexit@plt+0x1c48f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1d0c48 <__cxa_atexit@plt+0x1c48fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r0 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r4, r7, sp │ │ │ │ - @ instruction: 0x0124d81c │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - tsteq r3, r8, ror r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0x0124c79c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0124c83c │ │ │ │ + smlawteq r4, ip, r7, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d0c80 <__cxa_atexit@plt+0x1c4934> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d0c88 <__cxa_atexit@plt+0x1c493c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124c700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1cfce8 <__cxa_atexit@plt+0x1c399c> │ │ │ │ + bhi 1d0d0c <__cxa_atexit@plt+0x1c49c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1cfcf0 <__cxa_atexit@plt+0x1c39a4> │ │ │ │ - ldr r1, [pc, #64] @ 1cfd0c <__cxa_atexit@plt+0x1c39c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1cfd10 <__cxa_atexit@plt+0x1c39c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + bcc 1d0d18 <__cxa_atexit@plt+0x1c49cc> │ │ │ │ + ldr lr, [pc, #104] @ 1d0d28 <__cxa_atexit@plt+0x1c49dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1d0d2c <__cxa_atexit@plt+0x1c49e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1d0d30 <__cxa_atexit@plt+0x1c49e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1d0d34 <__cxa_atexit@plt+0x1c49e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ + mov r8, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1cfcf8 <__cxa_atexit@plt+0x1c39ac> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1cfd08 <__cxa_atexit@plt+0x1c39bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011376f0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0x011372fc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0124c768 │ │ │ │ + @ instruction: 0x0124c6ac │ │ │ │ + @ instruction: 0x0124c6ec │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d0db0 <__cxa_atexit@plt+0x1c4a64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d0dbc <__cxa_atexit@plt+0x1c4a70> │ │ │ │ + ldr lr, [pc, #100] @ 1d0dcc <__cxa_atexit@plt+0x1c4a80> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1d0dd0 <__cxa_atexit@plt+0x1c4a84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1d0dd4 <__cxa_atexit@plt+0x1c4a88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + strdeq ip, [r4, -ip]! @ │ │ │ │ + @ instruction: 0x0124c698 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d0eac <__cxa_atexit@plt+0x1c4b60> │ │ │ │ + ldr lr, [pc, #212] @ 1d0ecc <__cxa_atexit@plt+0x1c4b80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d0e9c <__cxa_atexit@plt+0x1c4b50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1d0eb4 <__cxa_atexit@plt+0x1c4b68> │ │ │ │ + ldr lr, [pc, #152] @ 1d0ed0 <__cxa_atexit@plt+0x1c4b84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1d0ed4 <__cxa_atexit@plt+0x1c4b88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1d0ed8 <__cxa_atexit@plt+0x1c4b8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x0124c5e4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1cfd94 <__cxa_atexit@plt+0x1c3a48> │ │ │ │ - ldr r2, [pc, #100] @ 1cfda0 <__cxa_atexit@plt+0x1c3a54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 1cfda4 <__cxa_atexit@plt+0x1c3a58> │ │ │ │ + bcc 1d0f60 <__cxa_atexit@plt+0x1c4c14> │ │ │ │ + ldr lr, [pc, #108] @ 1d0f6c <__cxa_atexit@plt+0x1c4c20> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #88] @ 1cfda8 <__cxa_atexit@plt+0x1c3a5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - sub r1, r6, #31 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r8, [pc, #104] @ 1d0f70 <__cxa_atexit@plt+0x1c4c24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1d0f74 <__cxa_atexit@plt+0x1c4c28> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0x0124c51c │ │ │ │ + tsteq r3, r4, asr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d1004 <__cxa_atexit@plt+0x1c4cb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1010 <__cxa_atexit@plt+0x1c4cc4> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #96] @ 1d1020 <__cxa_atexit@plt+0x1c4cd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #80] @ 1d1024 <__cxa_atexit@plt+0x1c4cd8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1d1028 <__cxa_atexit@plt+0x1c4cdc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - ldrdeq sp, [r4, -ip]! │ │ │ │ - tsteq r3, r4, ror #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124c46c │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1078 <__cxa_atexit@plt+0x1c4d2c> │ │ │ │ + ldr r2, [pc, #56] @ 1d1080 <__cxa_atexit@plt+0x1c4d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1d1084 <__cxa_atexit@plt+0x1c4d38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1d1088 <__cxa_atexit@plt+0x1c4d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + tsteq r3, ip, asr #6 │ │ │ │ + @ instruction: 0x0124c31c │ │ │ │ + ldrdeq ip, [r4, -ip]! @ │ │ │ │ + tsteq r3, ip, asr pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d1160 <__cxa_atexit@plt+0x1c4e14> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d1168 <__cxa_atexit@plt+0x1c4e1c> │ │ │ │ + ldr lr, [pc, #204] @ 1d1190 <__cxa_atexit@plt+0x1c4e44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #200] @ 1d1194 <__cxa_atexit@plt+0x1c4e48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d1184 <__cxa_atexit@plt+0x1c4e38> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d117c <__cxa_atexit@plt+0x1c4e30> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #124] @ 1d1198 <__cxa_atexit@plt+0x1c4e4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #108] @ 1d119c <__cxa_atexit@plt+0x1c4e50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 1d11a0 <__cxa_atexit@plt+0x1c4e54> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1d1170 <__cxa_atexit@plt+0x1c4e24> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0124c2a4 │ │ │ │ + @ instruction: 0x0124c310 │ │ │ │ + @ instruction: 0xfffff4c8 │ │ │ │ + @ instruction: 0xfffff780 │ │ │ │ + tsteq r3, r8, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cfdf0 <__cxa_atexit@plt+0x1c3aa4> │ │ │ │ + bhi 1d11e8 <__cxa_atexit@plt+0x1c4e9c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1cfdf8 <__cxa_atexit@plt+0x1c3aac> │ │ │ │ + ldr r1, [pc, #36] @ 1d11f0 <__cxa_atexit@plt+0x1c4ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1cfdfc <__cxa_atexit@plt+0x1c3ab0> │ │ │ │ + ldr r7, [pc, #28] @ 1d11f4 <__cxa_atexit@plt+0x1c4ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124d59c │ │ │ │ - @ instruction: 0x0124dc00 │ │ │ │ - tsteq r3, ip, lsl #4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cfe48 <__cxa_atexit@plt+0x1c3afc> │ │ │ │ - ldr r7, [pc, #52] @ 1cfe60 <__cxa_atexit@plt+0x1c3b14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #20] @ 1cfe64 <__cxa_atexit@plt+0x1c3b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - tsteq r3, r8, lsr #11 │ │ │ │ - tsteq r3, r8, lsr #3 │ │ │ │ + @ instruction: 0x0124c1a4 │ │ │ │ + @ instruction: 0x0124c800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cfeac <__cxa_atexit@plt+0x1c3b60> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d122c <__cxa_atexit@plt+0x1c4ee0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1cfeb4 <__cxa_atexit@plt+0x1c3b68> │ │ │ │ + ldr r1, [pc, #24] @ 1d1234 <__cxa_atexit@plt+0x1c4ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1cfeb8 <__cxa_atexit@plt+0x1c3b6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124d4e0 │ │ │ │ - @ instruction: 0x0124db44 │ │ │ │ - tsteq r3, r0, asr r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cff20 <__cxa_atexit@plt+0x1c3bd4> │ │ │ │ - ldr r3, [pc, #80] @ 1cff38 <__cxa_atexit@plt+0x1c3bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 1cff3c <__cxa_atexit@plt+0x1c3bf0> │ │ │ │ + @ instruction: 0x0124c154 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d12b8 <__cxa_atexit@plt+0x1c4f6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d12c4 <__cxa_atexit@plt+0x1c4f78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 1d12d4 <__cxa_atexit@plt+0x1c4f88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 1d12d8 <__cxa_atexit@plt+0x1c4f8c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 1d12dc <__cxa_atexit@plt+0x1c4f90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #60] @ 1cff40 <__cxa_atexit@plt+0x1c3bf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 1d12e0 <__cxa_atexit@plt+0x1c4f94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1cff44 <__cxa_atexit@plt+0x1c3bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0124d494 │ │ │ │ - @ instruction: 0x0124d468 │ │ │ │ - @ instruction: 0x011374d8 │ │ │ │ - tsteq r3, r8, asr #1 │ │ │ │ + @ instruction: 0x0124c104 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0124c1a4 │ │ │ │ + @ instruction: 0x0124c134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cff8c <__cxa_atexit@plt+0x1c3c40> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d1318 <__cxa_atexit@plt+0x1c4fcc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1cff94 <__cxa_atexit@plt+0x1c3c48> │ │ │ │ + ldr r1, [pc, #24] @ 1d1320 <__cxa_atexit@plt+0x1c4fd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1cff98 <__cxa_atexit@plt+0x1c3c4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124d400 │ │ │ │ - @ instruction: 0x0124da64 │ │ │ │ - tsteq r3, r0, ror r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0x0124c068 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1cffe8 <__cxa_atexit@plt+0x1c3c9c> │ │ │ │ - ldr r7, [pc, #56] @ 1d0000 <__cxa_atexit@plt+0x1c3cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d13a4 <__cxa_atexit@plt+0x1c5058> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d13b0 <__cxa_atexit@plt+0x1c5064> │ │ │ │ + ldr lr, [pc, #104] @ 1d13c0 <__cxa_atexit@plt+0x1c5074> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 1d13c4 <__cxa_atexit@plt+0x1c5078> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 1d13c8 <__cxa_atexit@plt+0x1c507c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 1d13cc <__cxa_atexit@plt+0x1c5080> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #20] @ 1d0004 <__cxa_atexit@plt+0x1c3cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - tsteq r3, r8, lsl r4 │ │ │ │ - tsteq r3, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1d002c <__cxa_atexit@plt+0x1c3ce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - @ instruction: 0x0124d9bc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d00a4 <__cxa_atexit@plt+0x1c3d58> │ │ │ │ - ldr r3, [pc, #124] @ 1d00cc <__cxa_atexit@plt+0x1c3d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d0094 <__cxa_atexit@plt+0x1c3d48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d00b4 <__cxa_atexit@plt+0x1c3d68> │ │ │ │ - ldr r7, [pc, #96] @ 1d00d4 <__cxa_atexit@plt+0x1c3d88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d00d0 <__cxa_atexit@plt+0x1c3d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x011373b0 │ │ │ │ - @ instruction: 0x0124d338 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrdeq ip, [r4, -r0]! │ │ │ │ + @ instruction: 0x0124c014 │ │ │ │ + qsubeq ip, r4, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d0114 <__cxa_atexit@plt+0x1c3dc8> │ │ │ │ - ldr r2, [pc, #36] @ 1d0120 <__cxa_atexit@plt+0x1c3dd4> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d1448 <__cxa_atexit@plt+0x1c50fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1454 <__cxa_atexit@plt+0x1c5108> │ │ │ │ + ldr lr, [pc, #100] @ 1d1464 <__cxa_atexit@plt+0x1c5118> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1d1468 <__cxa_atexit@plt+0x1c511c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 1d146c <__cxa_atexit@plt+0x1c5120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0124d2b0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0124bf64 │ │ │ │ + @ instruction: 0x0124c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d0198 <__cxa_atexit@plt+0x1c3e4c> │ │ │ │ - ldr r3, [pc, #124] @ 1d01c0 <__cxa_atexit@plt+0x1c3e74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1544 <__cxa_atexit@plt+0x1c51f8> │ │ │ │ + ldr lr, [pc, #212] @ 1d1564 <__cxa_atexit@plt+0x1c5218> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1d0188 <__cxa_atexit@plt+0x1c3e3c> │ │ │ │ + beq 1d1534 <__cxa_atexit@plt+0x1c51e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d01a8 <__cxa_atexit@plt+0x1c3e5c> │ │ │ │ - ldr r7, [pc, #96] @ 1d01c8 <__cxa_atexit@plt+0x1c3e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 1d154c <__cxa_atexit@plt+0x1c5200> │ │ │ │ + ldr lr, [pc, #152] @ 1d1568 <__cxa_atexit@plt+0x1c521c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 1d156c <__cxa_atexit@plt+0x1c5220> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 1d1570 <__cxa_atexit@plt+0x1c5224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d01c4 <__cxa_atexit@plt+0x1c3e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, r0, asr #5 │ │ │ │ - @ instruction: 0x0124d244 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x0124bf4c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d0208 <__cxa_atexit@plt+0x1c3ebc> │ │ │ │ - ldr r2, [pc, #36] @ 1d0214 <__cxa_atexit@plt+0x1c3ec8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 1d15f8 <__cxa_atexit@plt+0x1c52ac> │ │ │ │ + ldr lr, [pc, #108] @ 1d1604 <__cxa_atexit@plt+0x1c52b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 1d1608 <__cxa_atexit@plt+0x1c52bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 1d160c <__cxa_atexit@plt+0x1c52c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0124d1bc │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d02c0 <__cxa_atexit@plt+0x1c3f74> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #160] @ 1d02e0 <__cxa_atexit@plt+0x1c3f94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1d025c <__cxa_atexit@plt+0x1c3f10> │ │ │ │ - ldr r7, [pc, #144] @ 1d02e4 <__cxa_atexit@plt+0x1c3f98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d02cc <__cxa_atexit@plt+0x1c3f80> │ │ │ │ - ldr r2, [pc, #108] @ 1d02e8 <__cxa_atexit@plt+0x1c3f9c> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + smlawbeq r4, r4, lr, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d165c <__cxa_atexit@plt+0x1c5310> │ │ │ │ + ldr r2, [pc, #56] @ 1d1664 <__cxa_atexit@plt+0x1c5318> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #92] @ 1d02ec <__cxa_atexit@plt+0x1c3fa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 1d02f0 <__cxa_atexit@plt+0x1c3fa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 1d1668 <__cxa_atexit@plt+0x1c531c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 1d166c <__cxa_atexit@plt+0x1c5320> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0124d130 │ │ │ │ - @ instruction: 0x0124d130 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq sp, [r4, -ip]! │ │ │ │ - @ instruction: 0x0124d114 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ + @ instruction: 0x0124bd38 │ │ │ │ + strdeq fp, [r4, -r8]! │ │ │ │ + tsteq r3, r8, ror r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d0364 <__cxa_atexit@plt+0x1c4018> │ │ │ │ - ldr r2, [pc, #88] @ 1d0374 <__cxa_atexit@plt+0x1c4028> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #68] @ 1d0378 <__cxa_atexit@plt+0x1c402c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #64] @ 1d037c <__cxa_atexit@plt+0x1c4030> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x0124d038 │ │ │ │ - @ instruction: 0x0124d070 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d03e8 <__cxa_atexit@plt+0x1c409c> │ │ │ │ - ldr r7, [pc, #88] @ 1d03fc <__cxa_atexit@plt+0x1c40b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d03d4 <__cxa_atexit@plt+0x1c4088> │ │ │ │ - ldr r2, [pc, #72] @ 1d0400 <__cxa_atexit@plt+0x1c40b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d03e0 <__cxa_atexit@plt+0x1c4094> │ │ │ │ - b 1d0448 <__cxa_atexit@plt+0x1c40fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d0404 <__cxa_atexit@plt+0x1c40b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1d043c <__cxa_atexit@plt+0x1c40f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d0434 <__cxa_atexit@plt+0x1c40e8> │ │ │ │ - b 1d0448 <__cxa_atexit@plt+0x1c40fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d04f0 <__cxa_atexit@plt+0x1c41a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble 1d047c <__cxa_atexit@plt+0x1c4130> │ │ │ │ - ldr r7, [pc, #168] @ 1d0518 <__cxa_atexit@plt+0x1c41cc> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d1744 <__cxa_atexit@plt+0x1c53f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d174c <__cxa_atexit@plt+0x1c5400> │ │ │ │ + ldr lr, [pc, #204] @ 1d1774 <__cxa_atexit@plt+0x1c5428> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #200] @ 1d1778 <__cxa_atexit@plt+0x1c542c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ 1d0514 <__cxa_atexit@plt+0x1c41c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0500 <__cxa_atexit@plt+0x1c41b4> │ │ │ │ - ldr r1, [pc, #116] @ 1d051c <__cxa_atexit@plt+0x1c41d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #100] @ 1d0520 <__cxa_atexit@plt+0x1c41d4> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r1, [r1, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d1768 <__cxa_atexit@plt+0x1c541c> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d1760 <__cxa_atexit@plt+0x1c5414> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #124] @ 1d177c <__cxa_atexit@plt+0x1c5430> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #96] @ 1d0524 <__cxa_atexit@plt+0x1c41d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #108] @ 1d1780 <__cxa_atexit@plt+0x1c5434> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 1d1784 <__cxa_atexit@plt+0x1c5438> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ + b 1d1754 <__cxa_atexit@plt+0x1c5408> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x0124cf14 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0x0124ceb0 │ │ │ │ - @ instruction: 0x0124cee8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d05c4 <__cxa_atexit@plt+0x1c4278> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 1d05ec <__cxa_atexit@plt+0x1c42a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ - bne 1d056c <__cxa_atexit@plt+0x1c4220> │ │ │ │ - ldr r7, [pc, #144] @ 1d05f4 <__cxa_atexit@plt+0x1c42a8> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + smlawteq r4, r0, ip, fp │ │ │ │ + @ instruction: 0x0124bd2c │ │ │ │ + @ instruction: 0xffffeee4 │ │ │ │ + @ instruction: 0xfffff19c │ │ │ │ + tsteq r3, ip, ror #16 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d188c <__cxa_atexit@plt+0x1c5540> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1d1894 <__cxa_atexit@plt+0x1c5548> │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [pc, #248] @ 1d18bc <__cxa_atexit@plt+0x1c5570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d05d0 <__cxa_atexit@plt+0x1c4284> │ │ │ │ - ldr r7, [pc, #112] @ 1d05f8 <__cxa_atexit@plt+0x1c42ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #100] @ 1d05fc <__cxa_atexit@plt+0x1c42b0> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ + ldr r9, [r1, #16] │ │ │ │ + ldr r7, [r1, #20] │ │ │ │ + ldr ip, [r1, #24] │ │ │ │ + ldr r1, [r1, #28] │ │ │ │ + ldr lr, [pc, #212] @ 1d18c0 <__cxa_atexit@plt+0x1c5574> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r9, [r8, #16] │ │ │ │ + ldr r2, [pc, #188] @ 1d18c4 <__cxa_atexit@plt+0x1c5578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 1d0600 <__cxa_atexit@plt+0x1c42b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r2, [r8, #-12] │ │ │ │ + str ip, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + sub r9, r6, #27 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 1d18b0 <__cxa_atexit@plt+0x1c5564> │ │ │ │ + add r6, r3, #68 @ 0x44 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 1d18a8 <__cxa_atexit@plt+0x1c555c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #128] @ 1d18c8 <__cxa_atexit@plt+0x1c557c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #112] @ 1d18cc <__cxa_atexit@plt+0x1c5580> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #36]! @ 0x24 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r5, [pc, #96] @ 1d18d0 <__cxa_atexit@plt+0x1c5584> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ + b 1d189c <__cxa_atexit@plt+0x1c5550> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d05f0 <__cxa_atexit@plt+0x1c42a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0124ce20 │ │ │ │ - @ instruction: 0x01136e90 │ │ │ │ - @ instruction: 0x0124ce20 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrdeq ip, [r4, -r4]! │ │ │ │ - @ instruction: 0x0124ce0c │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1d0664 <__cxa_atexit@plt+0x1c4318> │ │ │ │ - ldr r3, [pc, #80] @ 1d067c <__cxa_atexit@plt+0x1c4330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - ldr r2, [pc, #64] @ 1d0680 <__cxa_atexit@plt+0x1c4334> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 1d0684 <__cxa_atexit@plt+0x1c4338> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d0688 <__cxa_atexit@plt+0x1c433c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x0124cd2c │ │ │ │ - @ instruction: 0x0124cd64 │ │ │ │ - @ instruction: 0x01136dfc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d0724 <__cxa_atexit@plt+0x1c43d8> │ │ │ │ - ldr r3, [pc, #164] @ 1d0750 <__cxa_atexit@plt+0x1c4404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d0714 <__cxa_atexit@plt+0x1c43c8> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d0734 <__cxa_atexit@plt+0x1c43e8> │ │ │ │ - ldr r7, [pc, #136] @ 1d075c <__cxa_atexit@plt+0x1c4410> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #120] @ 1d0760 <__cxa_atexit@plt+0x1c4414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #116] @ 1d0764 <__cxa_atexit@plt+0x1c4418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d0758 <__cxa_atexit@plt+0x1c440c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x0124bbac │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + ldrdeq fp, [r4, -r4]! │ │ │ │ + @ instruction: 0x0124bbe4 │ │ │ │ + @ instruction: 0xfffff2bc │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + tsteq r3, r4, ror #21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1d1994 <__cxa_atexit@plt+0x1c5648> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d19a0 <__cxa_atexit@plt+0x1c5654> │ │ │ │ + ldr lr, [pc, #168] @ 1d19b0 <__cxa_atexit@plt+0x1c5664> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #160] @ 1d19b4 <__cxa_atexit@plt+0x1c5668> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #136] @ 1d19b8 <__cxa_atexit@plt+0x1c566c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r6, #26 │ │ │ │ + ldr ip, [pc, #120] @ 1d19bc <__cxa_atexit@plt+0x1c5670> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1d1988 <__cxa_atexit@plt+0x1c563c> │ │ │ │ + mov r5, r8 │ │ │ │ + b 1d19cc <__cxa_atexit@plt+0x1c5680> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d0754 <__cxa_atexit@plt+0x1c4408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r3, ip, lsr #26 │ │ │ │ - tsteq r3, r0, asr #26 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - smlawbeq r4, r4, ip, ip │ │ │ │ - @ instruction: 0x0124ccbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1d07d0 <__cxa_atexit@plt+0x1c4484> │ │ │ │ - ldr r7, [pc, #84] @ 1d07e8 <__cxa_atexit@plt+0x1c449c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r2, [pc, #68] @ 1d07ec <__cxa_atexit@plt+0x1c44a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ 1d07f0 <__cxa_atexit@plt+0x1c44a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d07f4 <__cxa_atexit@plt+0x1c44a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - smlawteq r4, r4, fp, ip │ │ │ │ - strdeq ip, [r4, -ip]! @ │ │ │ │ - @ instruction: 0x01136c90 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + @ instruction: 0x0124ba5c │ │ │ │ + @ instruction: 0xfffff138 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x011359f8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d08d4 <__cxa_atexit@plt+0x1c4588> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ 1d08f8 <__cxa_atexit@plt+0x1c45ac> │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d1ab0 <__cxa_atexit@plt+0x1c5764> │ │ │ │ + add r2, r6, #76 @ 0x4c │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1d1b78 <__cxa_atexit@plt+0x1c582c> │ │ │ │ + ldr lr, [pc, #456] @ 1d1bcc <__cxa_atexit@plt+0x1c5880> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #444] @ 1d1bd0 <__cxa_atexit@plt+0x1c5884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d08e4 <__cxa_atexit@plt+0x1c4598> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 1d0888 <__cxa_atexit@plt+0x1c453c> │ │ │ │ - add r2, r6, #20 │ │ │ │ - ldr r7, [pc, #164] @ 1d08fc <__cxa_atexit@plt+0x1c45b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #156] @ 1d0900 <__cxa_atexit@plt+0x1c45b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #152] @ 1d0904 <__cxa_atexit@plt+0x1c45b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - stmib r6, {r0, r8, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r3, #2] │ │ │ │ + ldr ip, [r3, #6] │ │ │ │ + ldr sl, [r3, #10] │ │ │ │ + ldr r0, [r3, #14] │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + ldr r1, [pc, #412] @ 1d1bd4 <__cxa_atexit@plt+0x1c5888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ + str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [pc, #400] @ 1d1bd8 <__cxa_atexit@plt+0x1c588c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #396] @ 1d1bdc <__cxa_atexit@plt+0x1c5890> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r2, #71 @ 0x47 │ │ │ │ + mov r9, r6 │ │ │ │ + str r1, [r9, #-36]! @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ - sub r7, r3, #26 │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + ldr r0, [sp] │ │ │ │ + stmdb r6, {r0, lr} │ │ │ │ + sub r7, r2, #47 @ 0x2f │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r2, [pc, #120] @ 1d0908 <__cxa_atexit@plt+0x1c45bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #104] @ 1d090c <__cxa_atexit@plt+0x1c45c0> │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1d1b80 <__cxa_atexit@plt+0x1c5834> │ │ │ │ + ldr lr, [pc, #244] @ 1d1bb8 <__cxa_atexit@plt+0x1c586c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, r3, #3 │ │ │ │ + ldm ip, {r1, sl, ip} │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r1, [pc, #212] @ 1d1bbc <__cxa_atexit@plt+0x1c5870> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, sl, ip} │ │ │ │ + sub r9, r2, #27 │ │ │ │ + add ip, r5, #12 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + cmp r4, ip │ │ │ │ + mov r4, r1 │ │ │ │ + bhi 1d1ba0 <__cxa_atexit@plt+0x1c5854> │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 1d1b98 <__cxa_atexit@plt+0x1c584c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldr fp, [pc, #148] @ 1d1bc0 <__cxa_atexit@plt+0x1c5874> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr lr, [pc, #144] @ 1d1bc4 <__cxa_atexit@plt+0x1c5878> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 1d0910 <__cxa_atexit@plt+0x1c45c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str fp, [r6, #36]! @ 0x24 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r5, [pc, #116] @ 1d1bc8 <__cxa_atexit@plt+0x1c587c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r7, #76 @ 0x4c │ │ │ │ + b 1d1b84 <__cxa_atexit@plt+0x1c5838> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff5d0 │ │ │ │ + strdeq fp, [r4, -r4]! │ │ │ │ + @ instruction: 0xffffefec │ │ │ │ + strdeq fp, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffff28c │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0x0124ba18 │ │ │ │ + @ instruction: 0x0124b974 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffff75c │ │ │ │ + @ instruction: 0x011357d4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d1c34 <__cxa_atexit@plt+0x1c58e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1c3c <__cxa_atexit@plt+0x1c58f0> │ │ │ │ + ldr r1, [pc, #64] @ 1d1c58 <__cxa_atexit@plt+0x1c590c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d1c5c <__cxa_atexit@plt+0x1c5910> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ mov r6, r3 │ │ │ │ + b 1d1c44 <__cxa_atexit@plt+0x1c58f8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 1d1c54 <__cxa_atexit@plt+0x1c5908> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124cb48 │ │ │ │ - @ instruction: 0x0124cb2c │ │ │ │ - @ instruction: 0x0124cb08 │ │ │ │ - @ instruction: 0x0124cb40 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - smlawteq r4, r8, sl, ip │ │ │ │ - @ instruction: 0x0124cb00 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ + @ instruction: 0x01135794 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffe828 │ │ │ │ + tsteq r3, r8, asr r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d09d8 <__cxa_atexit@plt+0x1c468c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 1d0988 <__cxa_atexit@plt+0x1c463c> │ │ │ │ - add r2, r3, #20 │ │ │ │ - ldr r7, [pc, #156] @ 1d09e8 <__cxa_atexit@plt+0x1c469c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #148] @ 1d09ec <__cxa_atexit@plt+0x1c46a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #144] @ 1d09f0 <__cxa_atexit@plt+0x1c46a4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 1d09f4 <__cxa_atexit@plt+0x1c46a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #80] @ 1d09f8 <__cxa_atexit@plt+0x1c46ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 1d09fc <__cxa_atexit@plt+0x1c46b0> │ │ │ │ + bcc 1d1cdc <__cxa_atexit@plt+0x1c5990> │ │ │ │ + ldr r8, [pc, #96] @ 1d1ce8 <__cxa_atexit@plt+0x1c599c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1d1cec <__cxa_atexit@plt+0x1c59a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 1d1cf0 <__cxa_atexit@plt+0x1c59a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0124ca38 │ │ │ │ - @ instruction: 0x0124ca14 │ │ │ │ - @ instruction: 0x0124ca4c │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - smlawteq r4, r4, r9, ip │ │ │ │ - strdeq ip, [r4, -ip]! @ │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d0b00 <__cxa_atexit@plt+0x1c47b4> │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xffffe7f8 │ │ │ │ + @ instruction: 0x0124b790 │ │ │ │ + @ instruction: 0x011352dc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d1d5c <__cxa_atexit@plt+0x1c5a10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0b08 <__cxa_atexit@plt+0x1c47bc> │ │ │ │ - ldr lr, [pc, #260] @ 1d0b34 <__cxa_atexit@plt+0x1c47e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #256] @ 1d0b38 <__cxa_atexit@plt+0x1c47ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0b20 <__cxa_atexit@plt+0x1c47d4> │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 1d0ab4 <__cxa_atexit@plt+0x1c4768> │ │ │ │ - add r2, r6, #32 │ │ │ │ - ldr r7, [pc, #188] @ 1d0b3c <__cxa_atexit@plt+0x1c47f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #180] @ 1d0b40 <__cxa_atexit@plt+0x1c47f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #176] @ 1d0b44 <__cxa_atexit@plt+0x1c47f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - add r9, r6, #16 │ │ │ │ - stm r9, {r0, r8, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #26 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r2, [pc, #140] @ 1d0b48 <__cxa_atexit@plt+0x1c47fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #128] @ 1d0b4c <__cxa_atexit@plt+0x1c4800> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 1d0b50 <__cxa_atexit@plt+0x1c4804> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1d68 <__cxa_atexit@plt+0x1c5a1c> │ │ │ │ + ldr r8, [pc, #80] @ 1d1d78 <__cxa_atexit@plt+0x1c5a2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 1d1d7c <__cxa_atexit@plt+0x1c5a30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #56] @ 1d1d80 <__cxa_atexit@plt+0x1c5a34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r6, #-8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - mov r3, r6 │ │ │ │ - b 1d0b10 <__cxa_atexit@plt+0x1c47c4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x0124c938 │ │ │ │ - @ instruction: 0x0124c904 │ │ │ │ - @ instruction: 0x0124c8e0 │ │ │ │ - @ instruction: 0x0124c918 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x0124c8a0 │ │ │ │ - ldrdeq ip, [r4, -r8]! │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d0c30 <__cxa_atexit@plt+0x1c48e4> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #208] @ 1d0c54 <__cxa_atexit@plt+0x1c4908> │ │ │ │ + @ instruction: 0x011352b0 │ │ │ │ + @ instruction: 0x0124b640 │ │ │ │ + @ instruction: 0x0124b694 │ │ │ │ + tsteq r3, ip, asr #4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1df0 <__cxa_atexit@plt+0x1c5aa4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d1dfc <__cxa_atexit@plt+0x1c5ab0> │ │ │ │ + ldr r2, [pc, #84] @ 1d1e0c <__cxa_atexit@plt+0x1c5ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 1d1e10 <__cxa_atexit@plt+0x1c5ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x0124b5b0 │ │ │ │ + @ instruction: 0x011351d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1e58 <__cxa_atexit@plt+0x1c5b0c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d1e60 <__cxa_atexit@plt+0x1c5b14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d1e64 <__cxa_atexit@plt+0x1c5b18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124b534 │ │ │ │ + @ instruction: 0x0124bba0 │ │ │ │ + tsteq r3, r4, asr #10 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1ed0 <__cxa_atexit@plt+0x1c5b84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r0, lr │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0c40 <__cxa_atexit@plt+0x1c48f4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble 1d0be4 <__cxa_atexit@plt+0x1c4898> │ │ │ │ - add r2, r6, #20 │ │ │ │ - ldr r7, [pc, #164] @ 1d0c58 <__cxa_atexit@plt+0x1c490c> │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1edc <__cxa_atexit@plt+0x1c5b90> │ │ │ │ + ldr r1, [pc, #80] @ 1d1eec <__cxa_atexit@plt+0x1c5ba0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1d1ef0 <__cxa_atexit@plt+0x1c5ba4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1d1ef4 <__cxa_atexit@plt+0x1c5ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #156] @ 1d0c5c <__cxa_atexit@plt+0x1c4910> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #152] @ 1d0c60 <__cxa_atexit@plt+0x1c4914> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - stmib r6, {r0, r8, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #26 │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r2 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r2, [pc, #120] @ 1d0c64 <__cxa_atexit@plt+0x1c4918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #104] @ 1d0c68 <__cxa_atexit@plt+0x1c491c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 1d0c6c <__cxa_atexit@plt+0x1c4920> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124c7ec │ │ │ │ - ldrdeq ip, [r4, -r0]! │ │ │ │ - @ instruction: 0x0124c7ac │ │ │ │ - @ instruction: 0x0124c7e4 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0124c76c │ │ │ │ - @ instruction: 0x0124c7a4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - mov r3, r6 │ │ │ │ + ldrdeq fp, [r4, -r4]! │ │ │ │ + strdeq fp, [r4, -ip]! │ │ │ │ + @ instruction: 0x0124bb1c │ │ │ │ + @ instruction: 0x011354b4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d1f60 <__cxa_atexit@plt+0x1c5c14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d0d34 <__cxa_atexit@plt+0x1c49e8> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r8, r2 │ │ │ │ - ble 1d0ce4 <__cxa_atexit@plt+0x1c4998> │ │ │ │ - add r2, r3, #20 │ │ │ │ - ldr r7, [pc, #156] @ 1d0d44 <__cxa_atexit@plt+0x1c49f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #148] @ 1d0d48 <__cxa_atexit@plt+0x1c49fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #144] @ 1d0d4c <__cxa_atexit@plt+0x1c4a00> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 1d0d50 <__cxa_atexit@plt+0x1c4a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #80] @ 1d0d54 <__cxa_atexit@plt+0x1c4a08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 1d0d58 <__cxa_atexit@plt+0x1c4a0c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 1d1f6c <__cxa_atexit@plt+0x1c5c20> │ │ │ │ + ldr r1, [pc, #80] @ 1d1f7c <__cxa_atexit@plt+0x1c5c30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1d1f80 <__cxa_atexit@plt+0x1c5c34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r4, -ip]! @ │ │ │ │ - @ instruction: 0x0124c6b8 │ │ │ │ - strdeq ip, [r4, -r0]! │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x0124c668 │ │ │ │ - @ instruction: 0x0124c6a0 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d0e5c <__cxa_atexit@plt+0x1c4b10> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x0124b43c │ │ │ │ + tsteq r3, ip, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d1fec <__cxa_atexit@plt+0x1c5ca0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0e64 <__cxa_atexit@plt+0x1c4b18> │ │ │ │ - ldr lr, [pc, #260] @ 1d0e90 <__cxa_atexit@plt+0x1c4b44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #256] @ 1d0e94 <__cxa_atexit@plt+0x1c4b48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r8, r2 │ │ │ │ - sub r2, r0, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d0e7c <__cxa_atexit@plt+0x1c4b30> │ │ │ │ - cmp r8, r2 │ │ │ │ - ble 1d0e10 <__cxa_atexit@plt+0x1c4ac4> │ │ │ │ - add r2, r6, #32 │ │ │ │ - ldr r7, [pc, #188] @ 1d0e98 <__cxa_atexit@plt+0x1c4b4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #180] @ 1d0e9c <__cxa_atexit@plt+0x1c4b50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #176] @ 1d0ea0 <__cxa_atexit@plt+0x1c4b54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #35 @ 0x23 │ │ │ │ - add r9, r6, #16 │ │ │ │ - stm r9, {r0, r8, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #26 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - ldr r2, [pc, #140] @ 1d0ea4 <__cxa_atexit@plt+0x1c4b58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #128] @ 1d0ea8 <__cxa_atexit@plt+0x1c4b5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 1d0eac <__cxa_atexit@plt+0x1c4b60> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d1ff8 <__cxa_atexit@plt+0x1c5cac> │ │ │ │ + ldr r8, [pc, #80] @ 1d2008 <__cxa_atexit@plt+0x1c5cbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 1d200c <__cxa_atexit@plt+0x1c5cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #56] @ 1d2010 <__cxa_atexit@plt+0x1c5cc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r6, #-8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ - mov r3, r6 │ │ │ │ - b 1d0e6c <__cxa_atexit@plt+0x1c4b20> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - ldrdeq ip, [r4, -ip]! @ │ │ │ │ - @ instruction: 0x0124c5a8 │ │ │ │ - smlawbeq r4, r4, r5, ip │ │ │ │ - @ instruction: 0x0124c5bc │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x0124c544 │ │ │ │ - @ instruction: 0x0124c57c │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d0fa4 <__cxa_atexit@plt+0x1c4c58> │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 1d0f24 <__cxa_atexit@plt+0x1c4bd8> │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 1d0f48 <__cxa_atexit@plt+0x1c4bfc> │ │ │ │ - cmp sl, r8 │ │ │ │ - bgt 1d0f34 <__cxa_atexit@plt+0x1c4be8> │ │ │ │ - ldr r7, [pc, #232] @ 1d0fd4 <__cxa_atexit@plt+0x1c4c88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #35 @ 0x23 │ │ │ │ - ldr r2, [pc, #212] @ 1d0fd8 <__cxa_atexit@plt+0x1c4c8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #208] @ 1d0fdc <__cxa_atexit@plt+0x1c4c90> │ │ │ │ + tsteq r3, r0, lsr #32 │ │ │ │ + @ instruction: 0x0124b3b0 │ │ │ │ + @ instruction: 0x0124b404 │ │ │ │ + tsteq r3, ip, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d20a8 <__cxa_atexit@plt+0x1c5d5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d20b0 <__cxa_atexit@plt+0x1c5d64> │ │ │ │ + ldr lr, [pc, #120] @ 1d20c4 <__cxa_atexit@plt+0x1c5d78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #116] @ 1d20c8 <__cxa_atexit@plt+0x1c5d7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - sub r7, r3, #26 │ │ │ │ - bx r0 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 1d0f54 <__cxa_atexit@plt+0x1c4c08> │ │ │ │ - cmp sl, r8 │ │ │ │ - bge 1d0ee4 <__cxa_atexit@plt+0x1c4b98> │ │ │ │ - ldr r7, [pc, #144] @ 1d0fcc <__cxa_atexit@plt+0x1c4c80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 1d20cc <__cxa_atexit@plt+0x1c5d80> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #32] │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str r1, [r9, #40] @ 0x28 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r7, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1d20b8 <__cxa_atexit@plt+0x1c5d6c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 1d0fc0 <__cxa_atexit@plt+0x1c4c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1d0f5c <__cxa_atexit@plt+0x1c4c10> │ │ │ │ - ldr r7, [pc, #116] @ 1d0fd0 <__cxa_atexit@plt+0x1c4c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #84] @ 1d0fc4 <__cxa_atexit@plt+0x1c4c78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 1d0fc8 <__cxa_atexit@plt+0x1c4c7c> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x0124b31c │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + tsteq r3, r8, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d2114 <__cxa_atexit@plt+0x1c5dc8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d211c <__cxa_atexit@plt+0x1c5dd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1d0fe0 <__cxa_atexit@plt+0x1c4c94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d2120 <__cxa_atexit@plt+0x1c5dd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - strdeq ip, [r4, -ip]! @ │ │ │ │ - @ instruction: 0x0124c434 │ │ │ │ - @ instruction: 0x0124c448 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x0124c498 │ │ │ │ - @ instruction: 0x0124c468 │ │ │ │ - @ instruction: 0x0124c4a0 │ │ │ │ - tsteq r3, r4, asr #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x0124b278 │ │ │ │ + @ instruction: 0x0124b8e4 │ │ │ │ + tsteq r3, r8, asr #5 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1d1074 <__cxa_atexit@plt+0x1c4d28> │ │ │ │ - ldr r7, [pc, #128] @ 1d1088 <__cxa_atexit@plt+0x1c4d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d1068 <__cxa_atexit@plt+0x1c4d1c> │ │ │ │ - ldr r2, [pc, #112] @ 1d108c <__cxa_atexit@plt+0x1c4d40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1060 <__cxa_atexit@plt+0x1c4d14> │ │ │ │ - ldr r2, [pc, #84] @ 1d1090 <__cxa_atexit@plt+0x1c4d44> │ │ │ │ + bhi 1d2170 <__cxa_atexit@plt+0x1c5e24> │ │ │ │ + ldr r2, [pc, #56] @ 1d2184 <__cxa_atexit@plt+0x1c5e38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1d1060 <__cxa_atexit@plt+0x1c4d14> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1d0ebc <__cxa_atexit@plt+0x1c4b70> │ │ │ │ + beq 1d2168 <__cxa_atexit@plt+0x1c5e1c> │ │ │ │ + b 1d2198 <__cxa_atexit@plt+0x1c5e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d1094 <__cxa_atexit@plt+0x1c4d48> │ │ │ │ + ldr r7, [pc, #16] @ 1d2188 <__cxa_atexit@plt+0x1c5e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x011363f8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 1d10f0 <__cxa_atexit@plt+0x1c4da4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d10e8 <__cxa_atexit@plt+0x1c4d9c> │ │ │ │ - ldr r3, [pc, #48] @ 1d10f4 <__cxa_atexit@plt+0x1c4da8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d10e8 <__cxa_atexit@plt+0x1c4d9c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1d0ebc <__cxa_atexit@plt+0x1c4b70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1d1138 <__cxa_atexit@plt+0x1c4dec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1130 <__cxa_atexit@plt+0x1c4de4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01135290 │ │ │ │ + tsteq r3, r4, ror #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1d0ebc <__cxa_atexit@plt+0x1c4b70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1d0ebc <__cxa_atexit@plt+0x1c4b70> │ │ │ │ - andeq r0, r2, ip │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1d2218 <__cxa_atexit@plt+0x1c5ecc> │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d226c <__cxa_atexit@plt+0x1c5f20> │ │ │ │ + ldr lr, [pc, #188] @ 1d228c <__cxa_atexit@plt+0x1c5f40> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr ip, [pc, #172] @ 1d2290 <__cxa_atexit@plt+0x1c5f44> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r9, #40] @ 0x28 │ │ │ │ + str r1, [r9, #44] @ 0x2c │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str sl, [r9, #24] │ │ │ │ + str r3, [r9, #28] │ │ │ │ + mov r8, r9 │ │ │ │ + str ip, [r8, #32]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d2274 <__cxa_atexit@plt+0x1c5f28> │ │ │ │ + ldr lr, [pc, #88] @ 1d2284 <__cxa_atexit@plt+0x1c5f38> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r3, #3 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + ldr sl, [pc, #76] @ 1d2288 <__cxa_atexit@plt+0x1c5f3c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str r1, [r9, #40] @ 0x28 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r8, [r9, #20] │ │ │ │ + str r7, [r9, #24] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #28]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + b 1d2278 <__cxa_atexit@plt+0x1c5f2c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 1d1170 <__cxa_atexit@plt+0x1c4e24> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d22cc <__cxa_atexit@plt+0x1c5f80> │ │ │ │ + ldr r3, [pc, #40] @ 1d22e4 <__cxa_atexit@plt+0x1c5f98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d22e8 <__cxa_atexit@plt+0x1c5f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq fp, [r4, -r0]! │ │ │ │ + tsteq r3, ip, lsr r1 │ │ │ │ + tsteq r3, r0, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d11f8 <__cxa_atexit@plt+0x1c4eac> │ │ │ │ - ldr r7, [pc, #112] @ 1d1208 <__cxa_atexit@plt+0x1c4ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d11d4 <__cxa_atexit@plt+0x1c4e88> │ │ │ │ - ldr r2, [pc, #96] @ 1d120c <__cxa_atexit@plt+0x1c4ec0> │ │ │ │ + bhi 1d2370 <__cxa_atexit@plt+0x1c6024> │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d2384 <__cxa_atexit@plt+0x1c6038> │ │ │ │ + ldr r3, [pc, #140] @ 1d23b0 <__cxa_atexit@plt+0x1c6064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #136] @ 1d23b4 <__cxa_atexit@plt+0x1c6068> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d11e4 <__cxa_atexit@plt+0x1c4e98> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 1d11f0 <__cxa_atexit@plt+0x1c4ea4> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #132] @ 1d23b8 <__cxa_atexit@plt+0x1c606c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d2360 <__cxa_atexit@plt+0x1c6014> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d2198 <__cxa_atexit@plt+0x1c5e4c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #80] @ 1d23c8 <__cxa_atexit@plt+0x1c607c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ - ldr r7, [pc, #16] @ 1d1210 <__cxa_atexit@plt+0x1c4ec4> │ │ │ │ + ldr r7, [pc, #48] @ 1d23bc <__cxa_atexit@plt+0x1c6070> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 1d23c0 <__cxa_atexit@plt+0x1c6074> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #40] @ 1d23c4 <__cxa_atexit@plt+0x1c6078> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r3, ip, ror r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 1d1260 <__cxa_atexit@plt+0x1c4f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1250 <__cxa_atexit@plt+0x1c4f04> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 1d1258 <__cxa_atexit@plt+0x1c4f0c> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + tsteq r3, r4, ror #1 │ │ │ │ + qsubeq fp, r0, r4 │ │ │ │ + tsteq r3, ip, ror r0 │ │ │ │ + tsteq r3, ip, ror r0 │ │ │ │ + @ instruction: 0x0124afe8 │ │ │ │ + @ instruction: 0x0113509c │ │ │ │ + tsteq r3, r4, lsl #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d2434 <__cxa_atexit@plt+0x1c60e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d2440 <__cxa_atexit@plt+0x1c60f4> │ │ │ │ + ldr r8, [pc, #80] @ 1d2450 <__cxa_atexit@plt+0x1c6104> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 1d2454 <__cxa_atexit@plt+0x1c6108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #56] @ 1d2458 <__cxa_atexit@plt+0x1c610c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 1d1288 <__cxa_atexit@plt+0x1c4f3c> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb1f58 <__cxa_atexit@plt+0xca5c0c> │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - b cb17a4 <__cxa_atexit@plt+0xca5458> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1d0698 <__cxa_atexit@plt+0x1c434c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d1338 <__cxa_atexit@plt+0x1c4fec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1d132c <__cxa_atexit@plt+0x1c4fe0> │ │ │ │ - ldr r7, [pc, #144] @ 1d1364 <__cxa_atexit@plt+0x1c5018> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01134bd8 │ │ │ │ + @ instruction: 0x0124af68 │ │ │ │ + @ instruction: 0x0124afbc │ │ │ │ + tsteq r3, ip, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d24a0 <__cxa_atexit@plt+0x1c6154> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d24a8 <__cxa_atexit@plt+0x1c615c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d24ac <__cxa_atexit@plt+0x1c6160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d1344 <__cxa_atexit@plt+0x1c4ff8> │ │ │ │ - ldr r7, [pc, #120] @ 1d136c <__cxa_atexit@plt+0x1c5020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r2, [pc, #108] @ 1d1370 <__cxa_atexit@plt+0x1c5024> │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124aeec │ │ │ │ + @ instruction: 0x0124b558 │ │ │ │ + tsteq r3, r8, lsr fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d2514 <__cxa_atexit@plt+0x1c61c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d2520 <__cxa_atexit@plt+0x1c61d4> │ │ │ │ + ldr r1, [pc, #76] @ 1d2530 <__cxa_atexit@plt+0x1c61e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 1d2534 <__cxa_atexit@plt+0x1c61e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #100] @ 1d1374 <__cxa_atexit@plt+0x1c5028> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + smlawbeq r4, r4, lr, sl │ │ │ │ + tsteq r3, r4, ror lr │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d25a0 <__cxa_atexit@plt+0x1c6254> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d25ac <__cxa_atexit@plt+0x1c6260> │ │ │ │ + ldr r1, [pc, #80] @ 1d25bc <__cxa_atexit@plt+0x1c6270> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #64] @ 1d25c0 <__cxa_atexit@plt+0x1c6274> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r2, {r5, r7} │ │ │ │ + ldr r7, [pc, #56] @ 1d25c4 <__cxa_atexit@plt+0x1c6278> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124ae04 │ │ │ │ + @ instruction: 0x0124ae2c │ │ │ │ + @ instruction: 0x0124b44c │ │ │ │ + tsteq r3, r8, lsl #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d2630 <__cxa_atexit@plt+0x1c62e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d263c <__cxa_atexit@plt+0x1c62f0> │ │ │ │ + ldr r8, [pc, #80] @ 1d264c <__cxa_atexit@plt+0x1c6300> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 1d2650 <__cxa_atexit@plt+0x1c6304> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #56] @ 1d2654 <__cxa_atexit@plt+0x1c6308> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r3 │ │ │ │ - b 1152e84 <__cxa_atexit@plt+0x1146b38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d1368 <__cxa_atexit@plt+0x1c501c> │ │ │ │ + @ instruction: 0x011349dc │ │ │ │ + @ instruction: 0x0124ad6c │ │ │ │ + smlawteq r4, r0, sp, sl │ │ │ │ + @ instruction: 0x01134990 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d269c <__cxa_atexit@plt+0x1c6350> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d26a4 <__cxa_atexit@plt+0x1c6358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d26a8 <__cxa_atexit@plt+0x1c635c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq sl, [r4, -r0]! │ │ │ │ + @ instruction: 0x0124b35c │ │ │ │ + tsteq r3, ip, lsr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d2710 <__cxa_atexit@plt+0x1c63c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d271c <__cxa_atexit@plt+0x1c63d0> │ │ │ │ + ldr r1, [pc, #76] @ 1d272c <__cxa_atexit@plt+0x1c63e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 1d2730 <__cxa_atexit@plt+0x1c63e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + smlawbeq r4, r8, ip, sl │ │ │ │ + tsteq r3, r0, asr #17 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d27c4 <__cxa_atexit@plt+0x1c6478> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d27cc <__cxa_atexit@plt+0x1c6480> │ │ │ │ + ldr lr, [pc, #116] @ 1d27e0 <__cxa_atexit@plt+0x1c6494> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #112] @ 1d27e4 <__cxa_atexit@plt+0x1c6498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 1d27e8 <__cxa_atexit@plt+0x1c649c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r9, #28] │ │ │ │ + str r3, [r9, #32] │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str r2, [r9, #40] @ 0x28 │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #20]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1d27d4 <__cxa_atexit@plt+0x1c6488> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + strdeq sl, [r4, -ip]! │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + tsteq r3, r8, asr #23 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d2838 <__cxa_atexit@plt+0x1c64ec> │ │ │ │ + ldr r2, [pc, #56] @ 1d284c <__cxa_atexit@plt+0x1c6500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1d2830 <__cxa_atexit@plt+0x1c64e4> │ │ │ │ + b 1d2860 <__cxa_atexit@plt+0x1c6514> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d2850 <__cxa_atexit@plt+0x1c6504> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r4, -r4]! │ │ │ │ - tsteq r3, ip, lsl r1 │ │ │ │ - @ instruction: 0xfffff238 │ │ │ │ - @ instruction: 0x0124c068 │ │ │ │ - @ instruction: 0x0124c09c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01134bdc │ │ │ │ + tsteq r3, r4, ror #22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1d28d0 <__cxa_atexit@plt+0x1c6584> │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d2928 <__cxa_atexit@plt+0x1c65dc> │ │ │ │ + ldr lr, [pc, #184] @ 1d2948 <__cxa_atexit@plt+0x1c65fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldm sl, {r0, r8, sl} │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr ip, [pc, #168] @ 1d294c <__cxa_atexit@plt+0x1c6600> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r7, [r9, #28] │ │ │ │ + add lr, r9, #32 │ │ │ │ + stm lr, {r0, r2, r8, sl} │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str ip, [r8, #16]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d2930 <__cxa_atexit@plt+0x1c65e4> │ │ │ │ + ldr lr, [pc, #92] @ 1d2940 <__cxa_atexit@plt+0x1c65f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr sl, [pc, #76] @ 1d2944 <__cxa_atexit@plt+0x1c65f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #28] │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str r2, [r9, #40] @ 0x28 │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #20]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + b 1d2934 <__cxa_atexit@plt+0x1c65e8> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0x01134698 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d2994 <__cxa_atexit@plt+0x1c6648> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d299c <__cxa_atexit@plt+0x1c6650> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d29a0 <__cxa_atexit@plt+0x1c6654> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq sl, [r4, -r8]! │ │ │ │ + @ instruction: 0x0124b064 │ │ │ │ + tsteq r3, r4, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d29e8 <__cxa_atexit@plt+0x1c669c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 1d29f0 <__cxa_atexit@plt+0x1c66a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 1d29f4 <__cxa_atexit@plt+0x1c66a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124a9a4 │ │ │ │ + @ instruction: 0x0124b010 │ │ │ │ + tsteq r3, r0, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d140c <__cxa_atexit@plt+0x1c50c0> │ │ │ │ - ldr r3, [pc, #136] @ 1d1434 <__cxa_atexit@plt+0x1c50e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + bhi 1d2a40 <__cxa_atexit@plt+0x1c66f4> │ │ │ │ + ldr r7, [pc, #52] @ 1d2a50 <__cxa_atexit@plt+0x1c6704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d13fc <__cxa_atexit@plt+0x1c50b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d141c <__cxa_atexit@plt+0x1c50d0> │ │ │ │ - ldr lr, [pc, #108] @ 1d143c <__cxa_atexit@plt+0x1c50f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 1d2a34 <__cxa_atexit@plt+0x1c66e8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d2a64 <__cxa_atexit@plt+0x1c6718> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d1438 <__cxa_atexit@plt+0x1c50ec> │ │ │ │ + ldr r7, [pc, #12] @ 1d2a54 <__cxa_atexit@plt+0x1c6708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - tsteq r3, ip, lsr #1 │ │ │ │ - @ instruction: 0x0124c0ac │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x011349fc │ │ │ │ + @ instruction: 0x011349d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d2ac8 <__cxa_atexit@plt+0x1c677c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d2b08 <__cxa_atexit@plt+0x1c67bc> │ │ │ │ + ldr lr, [pc, #132] @ 1d2b18 <__cxa_atexit@plt+0x1c67cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 1d2b1c <__cxa_atexit@plt+0x1c67d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + ldr sl, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + ldr r0, [pc, #108] @ 1d2b20 <__cxa_atexit@plt+0x1c67d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, sl} │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d2b08 <__cxa_atexit@plt+0x1c67bc> │ │ │ │ + ldr lr, [pc, #76] @ 1d2b24 <__cxa_atexit@plt+0x1c67d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ 1d2b28 <__cxa_atexit@plt+0x1c67dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr r0, [pc, #56] @ 1d2b2c <__cxa_atexit@plt+0x1c67e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + str r9, [r5] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + tsteq r3, ip, lsr r5 │ │ │ │ + @ instruction: 0x0124a928 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x011344f8 │ │ │ │ + @ instruction: 0x0124a8e8 │ │ │ │ + tsteq r3, ip, ror #17 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d2b98 <__cxa_atexit@plt+0x1c684c> │ │ │ │ + ldr lr, [pc, #76] @ 1d2ba4 <__cxa_atexit@plt+0x1c6858> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ 1d2ba8 <__cxa_atexit@plt+0x1c685c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ 1d2bac <__cxa_atexit@plt+0x1c6860> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x0124a84c │ │ │ │ + @ instruction: 0x0124ae4c │ │ │ │ + tsteq r3, r8, lsr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d148c <__cxa_atexit@plt+0x1c5140> │ │ │ │ - ldr lr, [pc, #52] @ 1d1498 <__cxa_atexit@plt+0x1c514c> │ │ │ │ + bcc 1d2c18 <__cxa_atexit@plt+0x1c68cc> │ │ │ │ + ldr r2, [pc, #76] @ 1d2c24 <__cxa_atexit@plt+0x1c68d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 1d2c28 <__cxa_atexit@plt+0x1c68dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0x0124aa40 │ │ │ │ + @ instruction: 0x011343bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d2c94 <__cxa_atexit@plt+0x1c6948> │ │ │ │ + ldr r2, [pc, #76] @ 1d2ca0 <__cxa_atexit@plt+0x1c6954> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 1d2ca4 <__cxa_atexit@plt+0x1c6958> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0124c018 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0x0124a808 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d155c <__cxa_atexit@plt+0x1c5210> │ │ │ │ - ldr r3, [pc, #196] @ 1d1580 <__cxa_atexit@plt+0x1c5234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1d1540 <__cxa_atexit@plt+0x1c51f4> │ │ │ │ - ldr r7, [pc, #172] @ 1d1584 <__cxa_atexit@plt+0x1c5238> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d2d3c <__cxa_atexit@plt+0x1c69f0> │ │ │ │ + ldr r7, [pc, #156] @ 1d2d64 <__cxa_atexit@plt+0x1c6a18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-16]! │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1550 <__cxa_atexit@plt+0x1c5204> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 1d156c <__cxa_atexit@plt+0x1c5220> │ │ │ │ - ldr lr, [pc, #120] @ 1d158c <__cxa_atexit@plt+0x1c5240> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d2d2c <__cxa_atexit@plt+0x1c69e0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d2d4c <__cxa_atexit@plt+0x1c6a00> │ │ │ │ + ldr lr, [pc, #128] @ 1d2d6c <__cxa_atexit@plt+0x1c6a20> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldmda r5, {r3, ip} │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r7, [pc, #116] @ 1d2d70 <__cxa_atexit@plt+0x1c6a24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + ldr r0, [pc, #108] @ 1d2d74 <__cxa_atexit@plt+0x1c6a28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r2, #14 │ │ │ │ + mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d1588 <__cxa_atexit@plt+0x1c523c> │ │ │ │ + ldr r7, [pc, #36] @ 1d2d68 <__cxa_atexit@plt+0x1c6a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r3, r0, ror #30 │ │ │ │ - @ instruction: 0x0124c118 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 1d1628 <__cxa_atexit@plt+0x1c52dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1608 <__cxa_atexit@plt+0x1c52bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d1614 <__cxa_atexit@plt+0x1c52c8> │ │ │ │ - ldr lr, [pc, #80] @ 1d162c <__cxa_atexit@plt+0x1c52e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - qsubeq ip, r0, r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tsteq r3, r4, ror #15 │ │ │ │ + @ instruction: 0x0124a940 │ │ │ │ + @ instruction: 0x0124a678 │ │ │ │ + @ instruction: 0x0124a764 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d1680 <__cxa_atexit@plt+0x1c5334> │ │ │ │ - ldr lr, [pc, #56] @ 1d168c <__cxa_atexit@plt+0x1c5340> │ │ │ │ + bcc 1d2ddc <__cxa_atexit@plt+0x1c6a90> │ │ │ │ + ldr lr, [pc, #76] @ 1d2de8 <__cxa_atexit@plt+0x1c6a9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [pc, #64] @ 1d2dec <__cxa_atexit@plt+0x1c6aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #121 @ 0x79 │ │ │ │ + ldr r2, [pc, #56] @ 1d2df0 <__cxa_atexit@plt+0x1c6aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq fp, [r4, -r8]! │ │ │ │ - tsteq r3, r0, lsl #29 │ │ │ │ + @ instruction: 0x0124a890 │ │ │ │ + smlawteq r4, r8, r5, sl │ │ │ │ + @ instruction: 0x0124a6b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d2e4c <__cxa_atexit@plt+0x1c6b00> │ │ │ │ + ldr r3, [pc, #72] @ 1d2e64 <__cxa_atexit@plt+0x1c6b18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #121 @ 0x79 │ │ │ │ + ldr r2, [pc, #64] @ 1d2e68 <__cxa_atexit@plt+0x1c6b1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #56] @ 1d2e6c <__cxa_atexit@plt+0x1c6b20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1d2e70 <__cxa_atexit@plt+0x1c6b24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124a558 │ │ │ │ + @ instruction: 0x0124a644 │ │ │ │ + @ instruction: 0x0124a648 │ │ │ │ + @ instruction: 0x011346d8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d2eac <__cxa_atexit@plt+0x1c6b60> │ │ │ │ + ldr r3, [pc, #40] @ 1d2ec4 <__cxa_atexit@plt+0x1c6b78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d2ec8 <__cxa_atexit@plt+0x1c6b7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124a5e0 │ │ │ │ + @ instruction: 0x01134690 │ │ │ │ + mov r7, r6 │ │ │ │ + ldm r5, {r1, r8, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1d2f0c <__cxa_atexit@plt+0x1c6bc0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 1d2f28 <__cxa_atexit@plt+0x1c6bdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add r2, r7, #8 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1d2f2c <__cxa_atexit@plt+0x1c6be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r1, r8, lr} │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124a738 │ │ │ │ + tsteq r3, r4, lsr r6 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d2f7c <__cxa_atexit@plt+0x1c6c30> │ │ │ │ + ldr r3, [pc, #56] @ 1d2f9c <__cxa_atexit@plt+0x1c6c50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1d2fa0 <__cxa_atexit@plt+0x1c6c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + smlawteq r4, r8, r6, sl │ │ │ │ + tsteq r3, r4, asr #11 │ │ │ │ + ldrsbteq r9, [sl], #252 @ 0xfc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + rscseq sl, sl, sl │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d3020 <__cxa_atexit@plt+0x1c6cd4> │ │ │ │ + ldr r3, [pc, #60] @ 1d3030 <__cxa_atexit@plt+0x1c6ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d3010 <__cxa_atexit@plt+0x1c6cc4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1d3034 <__cxa_atexit@plt+0x1c6ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d3098 <__cxa_atexit@plt+0x1c6d4c> │ │ │ │ + ldr r3, [pc, #52] @ 1d30a8 <__cxa_atexit@plt+0x1c6d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d3088 <__cxa_atexit@plt+0x1c6d3c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1d30ac <__cxa_atexit@plt+0x1c6d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x011344b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d3108 <__cxa_atexit@plt+0x1c6dbc> │ │ │ │ + ldr r3, [pc, #52] @ 1d3118 <__cxa_atexit@plt+0x1c6dcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d30f8 <__cxa_atexit@plt+0x1c6dac> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1d311c <__cxa_atexit@plt+0x1c6dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r4, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + tsteq r3, ip, lsl r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d318c <__cxa_atexit@plt+0x1c6e40> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d3184 <__cxa_atexit@plt+0x1c6e38> │ │ │ │ + ldr r3, [pc, #44] @ 1d3194 <__cxa_atexit@plt+0x1c6e48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 1d3198 <__cxa_atexit@plt+0x1c6e4c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b b691ac <__cxa_atexit@plt+0xb5ce60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124a220 │ │ │ │ + @ instruction: 0x0124a878 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 1d16f4 <__cxa_atexit@plt+0x1c53a8> │ │ │ │ + bhi 1d3200 <__cxa_atexit@plt+0x1c6eb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1d16ec <__cxa_atexit@plt+0x1c53a0> │ │ │ │ - ldr r3, [pc, #56] @ 1d16fc <__cxa_atexit@plt+0x1c53b0> │ │ │ │ + beq 1d31f8 <__cxa_atexit@plt+0x1c6eac> │ │ │ │ + ldr r3, [pc, #56] @ 1d3208 <__cxa_atexit@plt+0x1c6ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1d1700 <__cxa_atexit@plt+0x1c53b4> │ │ │ │ + ldr r2, [pc, #52] @ 1d320c <__cxa_atexit@plt+0x1c6ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1d1704 <__cxa_atexit@plt+0x1c53b8> │ │ │ │ + ldr r5, [pc, #40] @ 1d3210 <__cxa_atexit@plt+0x1c6ec4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr #28 │ │ │ │ - @ instruction: 0x0124bcbc │ │ │ │ - @ instruction: 0x0124bca8 │ │ │ │ - tsteq r3, r4, lsr #28 │ │ │ │ + @ instruction: 0x011343d0 │ │ │ │ + @ instruction: 0x0124a1b0 │ │ │ │ + @ instruction: 0x0124a19c │ │ │ │ + tsteq r3, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1d175c <__cxa_atexit@plt+0x1c5410> │ │ │ │ + bhi 1d326c <__cxa_atexit@plt+0x1c6f20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1d1754 <__cxa_atexit@plt+0x1c5408> │ │ │ │ - ldr r8, [pc, #40] @ 1d1764 <__cxa_atexit@plt+0x1c5418> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1d1768 <__cxa_atexit@plt+0x1c541c> │ │ │ │ + beq 1d3264 <__cxa_atexit@plt+0x1c6f18> │ │ │ │ + ldr r3, [pc, #44] @ 1d3274 <__cxa_atexit@plt+0x1c6f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 1d3278 <__cxa_atexit@plt+0x1c6f2c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ + b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r8, ror #17 │ │ │ │ - @ instruction: 0x0124bc44 │ │ │ │ - tsteq r3, r8, ror #27 │ │ │ │ + @ instruction: 0x0124a140 │ │ │ │ + @ instruction: 0x0124a228 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d17b4 <__cxa_atexit@plt+0x1c5468> │ │ │ │ - ldr r7, [pc, #52] @ 1d17c4 <__cxa_atexit@plt+0x1c5478> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d17a8 <__cxa_atexit@plt+0x1c545c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d17d8 <__cxa_atexit@plt+0x1c548c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d17c8 <__cxa_atexit@plt+0x1c547c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01135db4 │ │ │ │ - tsteq r3, ip, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 1d1858 <__cxa_atexit@plt+0x1c550c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d1830 <__cxa_atexit@plt+0x1c54e4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 1d183c <__cxa_atexit@plt+0x1c54f0> │ │ │ │ - ldr r3, [pc, #64] @ 1d185c <__cxa_atexit@plt+0x1c5510> │ │ │ │ + bhi 1d32f4 <__cxa_atexit@plt+0x1c6fa8> │ │ │ │ + ldr r3, [pc, #128] @ 1d331c <__cxa_atexit@plt+0x1c6fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1850 <__cxa_atexit@plt+0x1c5504> │ │ │ │ - b 1d18d0 <__cxa_atexit@plt+0x1c5584> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d1860 <__cxa_atexit@plt+0x1c5514> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d32e4 <__cxa_atexit@plt+0x1c6f98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d3304 <__cxa_atexit@plt+0x1c6fb8> │ │ │ │ + ldr r7, [pc, #100] @ 1d3324 <__cxa_atexit@plt+0x1c6fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0124bb48 │ │ │ │ - @ instruction: 0x01135cf4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d18a0 <__cxa_atexit@plt+0x1c5554> │ │ │ │ - ldr r3, [pc, #48] @ 1d18bc <__cxa_atexit@plt+0x1c5570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d18b4 <__cxa_atexit@plt+0x1c5568> │ │ │ │ - b 1d18d0 <__cxa_atexit@plt+0x1c5584> │ │ │ │ - ldr r7, [pc, #24] @ 1d18c0 <__cxa_atexit@plt+0x1c5574> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 1d3320 <__cxa_atexit@plt+0x1c6fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124bae4 │ │ │ │ - @ instruction: 0x01135c94 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ + @ instruction: 0x0124a734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d1958 <__cxa_atexit@plt+0x1c560c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [r3, #10] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - ldr lr, [pc, #248] @ 1d19f4 <__cxa_atexit@plt+0x1c56a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d19a4 <__cxa_atexit@plt+0x1c5658> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d198c <__cxa_atexit@plt+0x1c5640> │ │ │ │ - ldr lr, [pc, #212] @ 1d19f8 <__cxa_atexit@plt+0x1c56ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d19e4 <__cxa_atexit@plt+0x1c5698> │ │ │ │ - b 1d1a8c <__cxa_atexit@plt+0x1c5740> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #128] @ 1d19ec <__cxa_atexit@plt+0x1c56a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d19a4 <__cxa_atexit@plt+0x1c5658> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d19b0 <__cxa_atexit@plt+0x1c5664> │ │ │ │ - ldr r7, [pc, #104] @ 1d19fc <__cxa_atexit@plt+0x1c56b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #96] @ 1d1a00 <__cxa_atexit@plt+0x1c56b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d3368 <__cxa_atexit@plt+0x1c701c> │ │ │ │ + ldr r2, [pc, #40] @ 1d3374 <__cxa_atexit@plt+0x1c7028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0124a6a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d33ac <__cxa_atexit@plt+0x1c7060> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d33b4 <__cxa_atexit@plt+0x1c7068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1d19f0 <__cxa_atexit@plt+0x1c56a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d19e4 <__cxa_atexit@plt+0x1c5698> │ │ │ │ - b 1d23f4 <__cxa_atexit@plt+0x1c60a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl sl │ │ │ │ - andeq r0, r0, r8, lsr sl │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r3, ip, lsr #23 │ │ │ │ - tsteq r3, r0, lsr #23 │ │ │ │ - tsteq r3, r4, asr fp │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d1a54 <__cxa_atexit@plt+0x1c5708> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr lr, [pc, #64] @ 1d1a74 <__cxa_atexit@plt+0x1c5728> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1a6c <__cxa_atexit@plt+0x1c5720> │ │ │ │ - b 1d1a8c <__cxa_atexit@plt+0x1c5740> │ │ │ │ - ldr r7, [pc, #28] @ 1d1a78 <__cxa_atexit@plt+0x1c572c> │ │ │ │ + ldrdeq r9, [r4, -r4]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3444 <__cxa_atexit@plt+0x1c70f8> │ │ │ │ + ldr r7, [pc, #148] @ 1d346c <__cxa_atexit@plt+0x1c7120> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #20] @ 1d1a7c <__cxa_atexit@plt+0x1c5730> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, r4, ror #21 │ │ │ │ - @ instruction: 0x01135ad8 │ │ │ │ - tsteq r3, r8, asr #21 │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d1b08 <__cxa_atexit@plt+0x1c57bc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 1d1b40 <__cxa_atexit@plt+0x1c57f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d1af4 <__cxa_atexit@plt+0x1c57a8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d1b18 <__cxa_atexit@plt+0x1c57cc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d1b2c <__cxa_atexit@plt+0x1c57e0> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [pc, #96] @ 1d1b44 <__cxa_atexit@plt+0x1c57f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1b00 <__cxa_atexit@plt+0x1c57b4> │ │ │ │ - b 1d1bdc <__cxa_atexit@plt+0x1c5890> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1d1aa4 <__cxa_atexit@plt+0x1c5758> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d1ad8 <__cxa_atexit@plt+0x1c578c> │ │ │ │ - ldr r7, [pc, #20] @ 1d1b48 <__cxa_atexit@plt+0x1c57fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0124b858 │ │ │ │ - @ instruction: 0x011359fc │ │ │ │ - andeq r0, r0, r9, lsr #18 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 1d1b9c <__cxa_atexit@plt+0x1c5850> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1d1bb0 <__cxa_atexit@plt+0x1c5864> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [pc, #68] @ 1d1bc8 <__cxa_atexit@plt+0x1c587c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1b94 <__cxa_atexit@plt+0x1c5848> │ │ │ │ - b 1d1bdc <__cxa_atexit@plt+0x1c5890> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - beq 1d1b78 <__cxa_atexit@plt+0x1c582c> │ │ │ │ - ldr r7, [pc, #20] @ 1d1bcc <__cxa_atexit@plt+0x1c5880> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #40]! @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq fp, [r4, -r4]! │ │ │ │ - tsteq r3, r8, ror r9 │ │ │ │ - andeq r1, r0, r8, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d1c74 <__cxa_atexit@plt+0x1c5928> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #208] @ 1d1cd0 <__cxa_atexit@plt+0x1c5984> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d3434 <__cxa_atexit@plt+0x1c70e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d3454 <__cxa_atexit@plt+0x1c7108> │ │ │ │ + ldr lr, [pc, #120] @ 1d3474 <__cxa_atexit@plt+0x1c7128> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d1c90 <__cxa_atexit@plt+0x1c5944> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d1ca4 <__cxa_atexit@plt+0x1c5958> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d1cb8 <__cxa_atexit@plt+0x1c596c> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d1cb8 <__cxa_atexit@plt+0x1c596c> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d1cb8 <__cxa_atexit@plt+0x1c596c> │ │ │ │ - ldr r3, [pc, #112] @ 1d1cd4 <__cxa_atexit@plt+0x1c5988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r3, [pc, #80] @ 1d1ccc <__cxa_atexit@plt+0x1c5980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1c9c <__cxa_atexit@plt+0x1c5950> │ │ │ │ - b 1d1de0 <__cxa_atexit@plt+0x1c5a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d1cd8 <__cxa_atexit@plt+0x1c598c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d1cdc <__cxa_atexit@plt+0x1c5990> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 1d3478 <__cxa_atexit@plt+0x1c712c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x0124bd5c │ │ │ │ - smlawteq r4, ip, r6, fp │ │ │ │ - tsteq r3, r8, ror #16 │ │ │ │ - andeq r5, r0, sl, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d1d48 <__cxa_atexit@plt+0x1c59fc> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d1d5c <__cxa_atexit@plt+0x1c5a10> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d1d5c <__cxa_atexit@plt+0x1c5a10> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1d1d5c <__cxa_atexit@plt+0x1c5a10> │ │ │ │ - ldr r2, [pc, #60] @ 1d1d70 <__cxa_atexit@plt+0x1c5a24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #36] @ 1d1d74 <__cxa_atexit@plt+0x1c5a28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d1d78 <__cxa_atexit@plt+0x1c5a2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124bcb8 │ │ │ │ - @ instruction: 0x0124b628 │ │ │ │ - tsteq r3, ip, asr #15 │ │ │ │ - andeq r1, r0, r8, lsl #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d1db0 <__cxa_atexit@plt+0x1c5a64> │ │ │ │ - ldr r3, [pc, #48] @ 1d1dcc <__cxa_atexit@plt+0x1c5a80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1dc4 <__cxa_atexit@plt+0x1c5a78> │ │ │ │ - b 1d1de0 <__cxa_atexit@plt+0x1c5a94> │ │ │ │ - ldr r7, [pc, #24] @ 1d1dd0 <__cxa_atexit@plt+0x1c5a84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq fp, [r4, -r4]! │ │ │ │ - tsteq r3, r4, ror r7 │ │ │ │ - andeq r1, r0, r8, lsl #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d1e48 <__cxa_atexit@plt+0x1c5afc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ 1d1e80 <__cxa_atexit@plt+0x1c5b34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d1e40 <__cxa_atexit@plt+0x1c5af4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d1e58 <__cxa_atexit@plt+0x1c5b0c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d1e6c <__cxa_atexit@plt+0x1c5b20> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r3, [pc, #84] @ 1d1e84 <__cxa_atexit@plt+0x1c5b38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1e40 <__cxa_atexit@plt+0x1c5af4> │ │ │ │ - b 1d1f14 <__cxa_atexit@plt+0x1c5bc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1d1df8 <__cxa_atexit@plt+0x1c5aac> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d1e24 <__cxa_atexit@plt+0x1c5ad8> │ │ │ │ - ldr r7, [pc, #20] @ 1d1e88 <__cxa_atexit@plt+0x1c5b3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0124b518 │ │ │ │ - @ instruction: 0x011356bc │ │ │ │ - andeq r1, r0, r8, lsl #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d1ed8 <__cxa_atexit@plt+0x1c5b8c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d1eec <__cxa_atexit@plt+0x1c5ba0> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r3, [pc, #64] @ 1d1f00 <__cxa_atexit@plt+0x1c5bb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d1ed0 <__cxa_atexit@plt+0x1c5b84> │ │ │ │ - b 1d1f14 <__cxa_atexit@plt+0x1c5bc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d1eb4 <__cxa_atexit@plt+0x1c5b68> │ │ │ │ - ldr r7, [pc, #16] @ 1d1f04 <__cxa_atexit@plt+0x1c5bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124b498 │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ - andeq r1, r0, r8, lsl #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d1f98 <__cxa_atexit@plt+0x1c5c4c> │ │ │ │ - ldr r2, [pc, #296] @ 1d2050 <__cxa_atexit@plt+0x1c5d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d2028 <__cxa_atexit@plt+0x1c5cdc> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d2030 <__cxa_atexit@plt+0x1c5ce4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 1d2014 <__cxa_atexit@plt+0x1c5cc8> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp r1, r0 │ │ │ │ - ldreq r0, [r7, #15] │ │ │ │ - cmpeq lr, r0 │ │ │ │ - bne 1d2014 <__cxa_atexit@plt+0x1c5cc8> │ │ │ │ - ldr r5, [pc, #204] @ 1d2054 <__cxa_atexit@plt+0x1c5d08> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #164] @ 1d2044 <__cxa_atexit@plt+0x1c5cf8> │ │ │ │ + ldr r7, [pc, #36] @ 1d3470 <__cxa_atexit@plt+0x1c7124> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2008 <__cxa_atexit@plt+0x1c5cbc> │ │ │ │ - ldr r1, [pc, #140] @ 1d2048 <__cxa_atexit@plt+0x1c5cfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r1, [r3] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2008 <__cxa_atexit@plt+0x1c5cbc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1d2014 <__cxa_atexit@plt+0x1c5cc8> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ 1d204c <__cxa_atexit@plt+0x1c5d00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1d2058 <__cxa_atexit@plt+0x1c5d0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d205c <__cxa_atexit@plt+0x1c5d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - @ instruction: 0x0124b714 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x0124b370 │ │ │ │ - ldrdeq fp, [r4, -r0]! │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ - andeq r1, r0, r8, lsl #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d20c0 <__cxa_atexit@plt+0x1c5d74> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d20d4 <__cxa_atexit@plt+0x1c5d88> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d20d4 <__cxa_atexit@plt+0x1c5d88> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d20d4 <__cxa_atexit@plt+0x1c5d88> │ │ │ │ - ldr r3, [pc, #56] @ 1d20e8 <__cxa_atexit@plt+0x1c5d9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #36] @ 1d20ec <__cxa_atexit@plt+0x1c5da0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d20f0 <__cxa_atexit@plt+0x1c5da4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0124b940 │ │ │ │ - @ instruction: 0x0124b2b0 │ │ │ │ - andeq r0, r0, r7, asr #29 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d2174 <__cxa_atexit@plt+0x1c5e28> │ │ │ │ - ldr r3, [pc, #140] @ 1d219c <__cxa_atexit@plt+0x1c5e50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2188 <__cxa_atexit@plt+0x1c5e3c> │ │ │ │ - ldr r1, [pc, #120] @ 1d21a0 <__cxa_atexit@plt+0x1c5e54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r1, [r3] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2190 <__cxa_atexit@plt+0x1c5e44> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1d2174 <__cxa_atexit@plt+0x1c5e28> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 1d21a8 <__cxa_atexit@plt+0x1c5e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d21a4 <__cxa_atexit@plt+0x1c5e58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x0124b210 │ │ │ │ - @ instruction: 0x0124b5a8 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x011341b8 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + ldrdeq sl, [r4, -ip]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 1d222c <__cxa_atexit@plt+0x1c5ee0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d34d8 <__cxa_atexit@plt+0x1c718c> │ │ │ │ + ldr r2, [pc, #68] @ 1d34e4 <__cxa_atexit@plt+0x1c7198> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d220c <__cxa_atexit@plt+0x1c5ec0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d2218 <__cxa_atexit@plt+0x1c5ecc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #52] @ 1d2230 <__cxa_atexit@plt+0x1c5ee4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d2234 <__cxa_atexit@plt+0x1c5ee8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0124b510 │ │ │ │ - @ instruction: 0x0124b16c │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d2274 <__cxa_atexit@plt+0x1c5f28> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #44] @ 1d228c <__cxa_atexit@plt+0x1c5f40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d2288 <__cxa_atexit@plt+0x1c5f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 1d34e8 <__cxa_atexit@plt+0x1c719c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124b110 │ │ │ │ - @ instruction: 0x0124b4ac │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 1d2310 <__cxa_atexit@plt+0x1c5fc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0x0124a538 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d22f0 <__cxa_atexit@plt+0x1c5fa4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d22fc <__cxa_atexit@plt+0x1c5fb0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #52] @ 1d2314 <__cxa_atexit@plt+0x1c5fc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d3530 <__cxa_atexit@plt+0x1c71e4> │ │ │ │ + ldr r7, [pc, #52] @ 1d3544 <__cxa_atexit@plt+0x1c71f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d3524 <__cxa_atexit@plt+0x1c71d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d3554 <__cxa_atexit@plt+0x1c7208> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 1d3548 <__cxa_atexit@plt+0x1c71fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d2318 <__cxa_atexit@plt+0x1c5fcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0124b42c │ │ │ │ - smlawbeq r4, r8, r0, fp │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r0, ror #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d2358 <__cxa_atexit@plt+0x1c600c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #44] @ 1d2370 <__cxa_atexit@plt+0x1c6024> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d236c <__cxa_atexit@plt+0x1c6020> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d35a8 <__cxa_atexit@plt+0x1c725c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d35d8 <__cxa_atexit@plt+0x1c728c> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 1d3608 <__cxa_atexit@plt+0x1c72bc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3634 <__cxa_atexit@plt+0x1c72e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [pc, #164] @ 1d3648 <__cxa_atexit@plt+0x1c72fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d3620 <__cxa_atexit@plt+0x1c72d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3634 <__cxa_atexit@plt+0x1c72e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #120] @ 1d3640 <__cxa_atexit@plt+0x1c72f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124b02c │ │ │ │ - smlawteq r4, r8, r3, fp │ │ │ │ - tsteq r3, r4, ror #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d23a4 <__cxa_atexit@plt+0x1c6058> │ │ │ │ - ldr r7, [pc, #76] @ 1d23e0 <__cxa_atexit@plt+0x1c6094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #68] @ 1d23e4 <__cxa_atexit@plt+0x1c6098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3634 <__cxa_atexit@plt+0x1c72e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #84] @ 1d364c <__cxa_atexit@plt+0x1c7300> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #36] @ 1d23dc <__cxa_atexit@plt+0x1c6090> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d23d4 <__cxa_atexit@plt+0x1c6088> │ │ │ │ - b 1d23f4 <__cxa_atexit@plt+0x1c60a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3634 <__cxa_atexit@plt+0x1c72e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [pc, #36] @ 1d3644 <__cxa_atexit@plt+0x1c72f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r3, ip, lsr #3 │ │ │ │ - tsteq r3, r0, lsr #3 │ │ │ │ - tsteq r3, r0, ror #2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d2470 <__cxa_atexit@plt+0x1c6124> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 1d24a8 <__cxa_atexit@plt+0x1c615c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d245c <__cxa_atexit@plt+0x1c6110> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d2480 <__cxa_atexit@plt+0x1c6134> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d2494 <__cxa_atexit@plt+0x1c6148> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #96] @ 1d24ac <__cxa_atexit@plt+0x1c6160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2468 <__cxa_atexit@plt+0x1c611c> │ │ │ │ - b 1d2544 <__cxa_atexit@plt+0x1c61f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0124a430 │ │ │ │ + ldrdeq sl, [r4, -ip]! │ │ │ │ + @ instruction: 0x0124a45c │ │ │ │ + @ instruction: 0x0124a40c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3684 <__cxa_atexit@plt+0x1c7338> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d368c <__cxa_atexit@plt+0x1c7340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1d240c <__cxa_atexit@plt+0x1c60c0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d2440 <__cxa_atexit@plt+0x1c60f4> │ │ │ │ - ldr r7, [pc, #20] @ 1d24b0 <__cxa_atexit@plt+0x1c6164> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq sl, [r4, -r0]! │ │ │ │ - @ instruction: 0x01135094 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 1d2504 <__cxa_atexit@plt+0x1c61b8> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 1d2518 <__cxa_atexit@plt+0x1c61cc> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #68] @ 1d2530 <__cxa_atexit@plt+0x1c61e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d24fc <__cxa_atexit@plt+0x1c61b0> │ │ │ │ - b 1d2544 <__cxa_atexit@plt+0x1c61f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - beq 1d24e0 <__cxa_atexit@plt+0x1c6194> │ │ │ │ - ldr r7, [pc, #20] @ 1d2534 <__cxa_atexit@plt+0x1c61e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #32]! │ │ │ │ + strdeq r9, [r4, -ip]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d36c4 <__cxa_atexit@plt+0x1c7378> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d36cc <__cxa_atexit@plt+0x1c7380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0124ae6c │ │ │ │ - tsteq r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d25dc <__cxa_atexit@plt+0x1c6290> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #208] @ 1d2638 <__cxa_atexit@plt+0x1c62ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d25f8 <__cxa_atexit@plt+0x1c62ac> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d260c <__cxa_atexit@plt+0x1c62c0> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d2620 <__cxa_atexit@plt+0x1c62d4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d2620 <__cxa_atexit@plt+0x1c62d4> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d2620 <__cxa_atexit@plt+0x1c62d4> │ │ │ │ - ldr r3, [pc, #112] @ 1d263c <__cxa_atexit@plt+0x1c62f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r3, [pc, #80] @ 1d2634 <__cxa_atexit@plt+0x1c62e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2604 <__cxa_atexit@plt+0x1c62b8> │ │ │ │ - b 1d2748 <__cxa_atexit@plt+0x1c63fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01249cbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3704 <__cxa_atexit@plt+0x1c73b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d370c <__cxa_atexit@plt+0x1c73c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d2640 <__cxa_atexit@plt+0x1c62f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #28 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d2644 <__cxa_atexit@plt+0x1c62f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strdeq fp, [r4, -r4]! │ │ │ │ - @ instruction: 0x0124ad64 │ │ │ │ - tsteq r3, r0, lsl #30 │ │ │ │ - andeq r1, r0, r8, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d26b0 <__cxa_atexit@plt+0x1c6364> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d26c4 <__cxa_atexit@plt+0x1c6378> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d26c4 <__cxa_atexit@plt+0x1c6378> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 1d26c4 <__cxa_atexit@plt+0x1c6378> │ │ │ │ - ldr r2, [pc, #60] @ 1d26d8 <__cxa_atexit@plt+0x1c638c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + @ instruction: 0x01249c7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3744 <__cxa_atexit@plt+0x1c73f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d374c <__cxa_atexit@plt+0x1c7400> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #36] @ 1d26dc <__cxa_atexit@plt+0x1c6390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d26e0 <__cxa_atexit@plt+0x1c6394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124b350 │ │ │ │ - smlawteq r4, r0, ip, sl │ │ │ │ - tsteq r3, r4, ror #28 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d2718 <__cxa_atexit@plt+0x1c63cc> │ │ │ │ - ldr r3, [pc, #48] @ 1d2734 <__cxa_atexit@plt+0x1c63e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d272c <__cxa_atexit@plt+0x1c63e0> │ │ │ │ - b 1d2748 <__cxa_atexit@plt+0x1c63fc> │ │ │ │ - ldr r7, [pc, #24] @ 1d2738 <__cxa_atexit@plt+0x1c63ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + @ instruction: 0x01249c3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d3794 <__cxa_atexit@plt+0x1c7448> │ │ │ │ + ldr r7, [pc, #52] @ 1d37a8 <__cxa_atexit@plt+0x1c745c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d3788 <__cxa_atexit@plt+0x1c743c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d37b8 <__cxa_atexit@plt+0x1c746c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 1d37ac <__cxa_atexit@plt+0x1c7460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0124ac6c │ │ │ │ - tsteq r3, ip, lsl #28 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d27b0 <__cxa_atexit@plt+0x1c6464> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ 1d27e8 <__cxa_atexit@plt+0x1c649c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d27a8 <__cxa_atexit@plt+0x1c645c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d27c0 <__cxa_atexit@plt+0x1c6474> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d27d4 <__cxa_atexit@plt+0x1c6488> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #84] @ 1d27ec <__cxa_atexit@plt+0x1c64a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d27a8 <__cxa_atexit@plt+0x1c645c> │ │ │ │ - b 1d287c <__cxa_atexit@plt+0x1c6530> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tsteq r3, r0, lsl #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d381c <__cxa_atexit@plt+0x1c74d0> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d3868 <__cxa_atexit@plt+0x1c751c> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 1d38b4 <__cxa_atexit@plt+0x1c7568> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d38f8 <__cxa_atexit@plt+0x1c75ac> │ │ │ │ + ldr lr, [pc, #276] @ 1d3914 <__cxa_atexit@plt+0x1c75c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #256] @ 1d3918 <__cxa_atexit@plt+0x1c75cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1d38dc <__cxa_atexit@plt+0x1c7590> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d38f8 <__cxa_atexit@plt+0x1c75ac> │ │ │ │ + ldr lr, [pc, #208] @ 1d3904 <__cxa_atexit@plt+0x1c75b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #188] @ 1d3908 <__cxa_atexit@plt+0x1c75bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1d2760 <__cxa_atexit@plt+0x1c6414> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d278c <__cxa_atexit@plt+0x1c6440> │ │ │ │ - ldr r7, [pc, #20] @ 1d27f0 <__cxa_atexit@plt+0x1c64a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d38f8 <__cxa_atexit@plt+0x1c75ac> │ │ │ │ + ldr lr, [pc, #156] @ 1d391c <__cxa_atexit@plt+0x1c75d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #136] @ 1d3920 <__cxa_atexit@plt+0x1c75d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0124abb0 │ │ │ │ - tsteq r3, r4, asr sp │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1d2840 <__cxa_atexit@plt+0x1c64f4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 1d2854 <__cxa_atexit@plt+0x1c6508> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #64] @ 1d2868 <__cxa_atexit@plt+0x1c651c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2838 <__cxa_atexit@plt+0x1c64ec> │ │ │ │ - b 1d287c <__cxa_atexit@plt+0x1c6530> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d38f8 <__cxa_atexit@plt+0x1c75ac> │ │ │ │ + ldr lr, [pc, #72] @ 1d390c <__cxa_atexit@plt+0x1c75c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #52] @ 1d3910 <__cxa_atexit@plt+0x1c75c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 1d281c <__cxa_atexit@plt+0x1c64d0> │ │ │ │ - ldr r7, [pc, #16] @ 1d286c <__cxa_atexit@plt+0x1c6520> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x0124a1ac │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0x0124a120 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x0124a1e8 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0x0124a16c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d39bc <__cxa_atexit@plt+0x1c7670> │ │ │ │ + ldr r7, [pc, #160] @ 1d39e4 <__cxa_atexit@plt+0x1c7698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 1d3988 <__cxa_atexit@plt+0x1c763c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d3998 <__cxa_atexit@plt+0x1c764c> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d39cc <__cxa_atexit@plt+0x1c7680> │ │ │ │ + ldr r3, [pc, #116] @ 1d39e8 <__cxa_atexit@plt+0x1c769c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0124ab30 │ │ │ │ - @ instruction: 0x01134cd8 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d28fc <__cxa_atexit@plt+0x1c65b0> │ │ │ │ - ldr r2, [pc, #176] @ 1d2940 <__cxa_atexit@plt+0x1c65f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d290c <__cxa_atexit@plt+0x1c65c0> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d2914 <__cxa_atexit@plt+0x1c65c8> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 1d28e8 <__cxa_atexit@plt+0x1c659c> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp r1, r0 │ │ │ │ - ldreq r0, [r7, #15] │ │ │ │ - cmpeq lr, r0 │ │ │ │ - beq 1d2928 <__cxa_atexit@plt+0x1c65dc> │ │ │ │ - ldr r7, [pc, #92] @ 1d294c <__cxa_atexit@plt+0x1c6600> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d39cc <__cxa_atexit@plt+0x1c7680> │ │ │ │ + ldr r3, [pc, #72] @ 1d39f0 <__cxa_atexit@plt+0x1c76a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d2948 <__cxa_atexit@plt+0x1c65fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #40] @ 1d39ec <__cxa_atexit@plt+0x1c76a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #20] @ 1d2944 <__cxa_atexit@plt+0x1c65f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0124b0ec │ │ │ │ - @ instruction: 0x0124aa9c │ │ │ │ - @ instruction: 0x01134bf8 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d29b0 <__cxa_atexit@plt+0x1c6664> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d29c4 <__cxa_atexit@plt+0x1c6678> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d29c4 <__cxa_atexit@plt+0x1c6678> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 1d29c4 <__cxa_atexit@plt+0x1c6678> │ │ │ │ - ldr r3, [pc, #56] @ 1d29d8 <__cxa_atexit@plt+0x1c668c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aebb4 <__cxa_atexit@plt+0x1a2868> │ │ │ │ - ldr r7, [pc, #36] @ 1d29dc <__cxa_atexit@plt+0x1c6690> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #28 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d29e0 <__cxa_atexit@plt+0x1c6694> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0124a094 │ │ │ │ + tsteq r3, ip, ror #24 │ │ │ │ + @ instruction: 0x0124a064 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d3a3c <__cxa_atexit@plt+0x1c76f0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3a60 <__cxa_atexit@plt+0x1c7714> │ │ │ │ + ldr r7, [pc, #68] @ 1d3a6c <__cxa_atexit@plt+0x1c7720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - qsubeq fp, r0, r4 │ │ │ │ - smlawteq r4, r0, r9, sl │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d2a08 <__cxa_atexit@plt+0x1c66bc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 10da3dc <__cxa_atexit@plt+0x10ce090> │ │ │ │ - ldr r7, [pc, #12] @ 1d2a1c <__cxa_atexit@plt+0x1c66d0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d3a60 <__cxa_atexit@plt+0x1c7714> │ │ │ │ + ldr r7, [pc, #36] @ 1d3a70 <__cxa_atexit@plt+0x1c7724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124a97c │ │ │ │ - tsteq r3, r4, asr #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01249fe0 │ │ │ │ + smlawteq r4, r0, pc, r9 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d2a80 <__cxa_atexit@plt+0x1c6734> │ │ │ │ - ldr r7, [pc, #96] @ 1d2aa4 <__cxa_atexit@plt+0x1c6758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d2a90 <__cxa_atexit@plt+0x1c6744> │ │ │ │ - ldr r7, [pc, #76] @ 1d2aa8 <__cxa_atexit@plt+0x1c675c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d2a74 <__cxa_atexit@plt+0x1c6728> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d17d8 <__cxa_atexit@plt+0x1c548c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d2ab0 <__cxa_atexit@plt+0x1c6764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d2aac <__cxa_atexit@plt+0x1c6760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 1d3aa8 <__cxa_atexit@plt+0x1c775c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3ab0 <__cxa_atexit@plt+0x1c7764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffed78 │ │ │ │ - @ instruction: 0x01134ad8 │ │ │ │ - @ instruction: 0x01134af0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1d2ae8 <__cxa_atexit@plt+0x1c679c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1d2aec <__cxa_atexit@plt+0x1c67a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - smlawteq r4, r8, r8, sl │ │ │ │ - smlawteq r4, r4, r8, sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldrdeq r9, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d2b28 <__cxa_atexit@plt+0x1c67dc> │ │ │ │ - ldr r8, [pc, #36] @ 1d2b30 <__cxa_atexit@plt+0x1c67e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 1d2b34 <__cxa_atexit@plt+0x1c67e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 1d3ae8 <__cxa_atexit@plt+0x1c779c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3af0 <__cxa_atexit@plt+0x1c77a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, sl, lsl #10 │ │ │ │ - @ instruction: 0x0124a858 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0x01249898 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d2b84 <__cxa_atexit@plt+0x1c6838> │ │ │ │ - ldr r2, [pc, #52] @ 1d2b8c <__cxa_atexit@plt+0x1c6840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2b78 <__cxa_atexit@plt+0x1c682c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1d3bbc <__cxa_atexit@plt+0x1c7870> │ │ │ │ + ldr r7, [pc, #208] @ 1d3be4 <__cxa_atexit@plt+0x1c7898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 1d3b70 <__cxa_atexit@plt+0x1c7824> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d3b80 <__cxa_atexit@plt+0x1c7834> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d3bcc <__cxa_atexit@plt+0x1c7880> │ │ │ │ + ldr r3, [pc, #164] @ 1d3be8 <__cxa_atexit@plt+0x1c789c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #160] @ 1d3bec <__cxa_atexit@plt+0x1c78a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r3, r6, #8 │ │ │ │ + stm r3, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d3bcc <__cxa_atexit@plt+0x1c7880> │ │ │ │ + ldr r3, [pc, #100] @ 1d3bf4 <__cxa_atexit@plt+0x1c78a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #96] @ 1d3bf8 <__cxa_atexit@plt+0x1c78ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r3, r6, #8 │ │ │ │ + stm r3, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1d3bf0 <__cxa_atexit@plt+0x1c78a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x01249ebc │ │ │ │ + tsteq r3, r0, ror sl │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x01249e74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d2c40 <__cxa_atexit@plt+0x1c68f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d3c5c <__cxa_atexit@plt+0x1c7910> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d2c48 <__cxa_atexit@plt+0x1c68fc> │ │ │ │ - ldr r1, [pc, #124] @ 1d2c5c <__cxa_atexit@plt+0x1c6910> │ │ │ │ + bcc 1d3c98 <__cxa_atexit@plt+0x1c794c> │ │ │ │ + ldr r1, [pc, #116] @ 1d3ca4 <__cxa_atexit@plt+0x1c7958> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 1d2c60 <__cxa_atexit@plt+0x1c6914> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #104] @ 1d2c64 <__cxa_atexit@plt+0x1c6918> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr lr, [pc, #112] @ 1d3ca8 <__cxa_atexit@plt+0x1c795c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 1d2c68 <__cxa_atexit@plt+0x1c691c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 1d2c6c <__cxa_atexit@plt+0x1c6920> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r3, [pc, #64] @ 1d2c70 <__cxa_atexit@plt+0x1c6924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d2c50 <__cxa_atexit@plt+0x1c6904> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - smlawbeq r4, r8, r7, sl │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0124a760 │ │ │ │ - @ instruction: 0x0124a758 │ │ │ │ - @ instruction: 0x0124a754 │ │ │ │ - tsteq r3, r4, lsl r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d2d20 <__cxa_atexit@plt+0x1c69d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d2d2c <__cxa_atexit@plt+0x1c69e0> │ │ │ │ - ldr r8, [pc, #148] @ 1d2d3c <__cxa_atexit@plt+0x1c69f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 1d2d40 <__cxa_atexit@plt+0x1c69f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #136] @ 1d2d44 <__cxa_atexit@plt+0x1c69f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 1d2d48 <__cxa_atexit@plt+0x1c69fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #96] @ 1d2d4c <__cxa_atexit@plt+0x1c6a00> │ │ │ │ + bcc 1d3c98 <__cxa_atexit@plt+0x1c794c> │ │ │ │ + ldr r1, [pc, #64] @ 1d3cac <__cxa_atexit@plt+0x1c7960> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ 1d3cb0 <__cxa_atexit@plt+0x1c7964> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2d14 <__cxa_atexit@plt+0x1c69c8> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrdeq r9, [r4, -r0]! │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0x01249d98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3ce8 <__cxa_atexit@plt+0x1c799c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3cf0 <__cxa_atexit@plt+0x1c79a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x0124a6b4 │ │ │ │ - @ instruction: 0x0124a750 │ │ │ │ - smlawbeq r4, r0, r6, sl │ │ │ │ - tsteq r3, r8, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - tsteq r3, ip, lsl r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d2de0 <__cxa_atexit@plt+0x1c6a94> │ │ │ │ - ldr lr, [pc, #92] @ 1d2df0 <__cxa_atexit@plt+0x1c6aa4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [pc, #76] @ 1d2df4 <__cxa_atexit@plt+0x1c6aa8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #68] @ 1d2df8 <__cxa_atexit@plt+0x1c6aac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #60] @ 1d2dfc <__cxa_atexit@plt+0x1c6ab0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #32 │ │ │ │ + @ instruction: 0x01249698 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3d28 <__cxa_atexit@plt+0x1c79dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3d30 <__cxa_atexit@plt+0x1c79e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rscseq sl, sl, r0, ror r2 │ │ │ │ - smlawteq r4, ip, r5, sl │ │ │ │ - @ instruction: 0x0124a5ac │ │ │ │ - tsteq r3, r8, lsl #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1d2e80 <__cxa_atexit@plt+0x1c6b34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d2e8c <__cxa_atexit@plt+0x1c6b40> │ │ │ │ - ldr lr, [pc, #104] @ 1d2e9c <__cxa_atexit@plt+0x1c6b50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #88] @ 1d2ea0 <__cxa_atexit@plt+0x1c6b54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2e74 <__cxa_atexit@plt+0x1c6b28> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + @ instruction: 0x01249658 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3d68 <__cxa_atexit@plt+0x1c7a1c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3d70 <__cxa_atexit@plt+0x1c7a24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01249618 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3da8 <__cxa_atexit@plt+0x1c7a5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3db0 <__cxa_atexit@plt+0x1c7a64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, r4, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldrdeq r9, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d2ef8 <__cxa_atexit@plt+0x1c6bac> │ │ │ │ - ldr r8, [pc, #36] @ 1d2f00 <__cxa_atexit@plt+0x1c6bb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 1d2f04 <__cxa_atexit@plt+0x1c6bb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 1d3de8 <__cxa_atexit@plt+0x1c7a9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3df0 <__cxa_atexit@plt+0x1c7aa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, sl, lsr r1 │ │ │ │ - smlawbeq r4, r8, r4, sl │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x01249598 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d2f9c <__cxa_atexit@plt+0x1c6c50> │ │ │ │ - ldr r6, [pc, #144] @ 1d2fbc <__cxa_atexit@plt+0x1c6c70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d2f8c <__cxa_atexit@plt+0x1c6c40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d2fac <__cxa_atexit@plt+0x1c6c60> │ │ │ │ - ldr r3, [pc, #96] @ 1d2fc0 <__cxa_atexit@plt+0x1c6c74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 1d2fc4 <__cxa_atexit@plt+0x1c6c78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1ce32c <__cxa_atexit@plt+0x1c1fe0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1d3e28 <__cxa_atexit@plt+0x1c7adc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3e30 <__cxa_atexit@plt+0x1c7ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x0124a434 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1d301c <__cxa_atexit@plt+0x1c6cd0> │ │ │ │ - ldr r3, [pc, #60] @ 1d3028 <__cxa_atexit@plt+0x1c6cdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #40] @ 1d302c <__cxa_atexit@plt+0x1c6ce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1ce32c <__cxa_atexit@plt+0x1c1fe0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x0124a3a8 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x01249558 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d3098 <__cxa_atexit@plt+0x1c6d4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d30a4 <__cxa_atexit@plt+0x1c6d58> │ │ │ │ - ldr r2, [pc, #84] @ 1d30b4 <__cxa_atexit@plt+0x1c6d68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1d30b8 <__cxa_atexit@plt+0x1c6d6c> │ │ │ │ + bhi 1d3e68 <__cxa_atexit@plt+0x1c7b1c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3e70 <__cxa_atexit@plt+0x1c7b24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1d30bc <__cxa_atexit@plt+0x1c6d70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01249518 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d3ea8 <__cxa_atexit@plt+0x1c7b5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3eb0 <__cxa_atexit@plt+0x1c7b64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x0124a308 │ │ │ │ - smlalseq r9, sl, r8, pc @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldrdeq r9, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d310c <__cxa_atexit@plt+0x1c6dc0> │ │ │ │ - ldr r2, [pc, #52] @ 1d3114 <__cxa_atexit@plt+0x1c6dc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3100 <__cxa_atexit@plt+0x1c6db4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1d3ee8 <__cxa_atexit@plt+0x1c7b9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d3ef0 <__cxa_atexit@plt+0x1c7ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01249498 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d3f38 <__cxa_atexit@plt+0x1c7bec> │ │ │ │ + ldr r7, [pc, #52] @ 1d3f4c <__cxa_atexit@plt+0x1c7c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d3f2c <__cxa_atexit@plt+0x1c7be0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d3f5c <__cxa_atexit@plt+0x1c7c10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d3f50 <__cxa_atexit@plt+0x1c7c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d31d8 <__cxa_atexit@plt+0x1c6e8c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d3fd8 <__cxa_atexit@plt+0x1c7c8c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d4018 <__cxa_atexit@plt+0x1c7ccc> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #24 │ │ │ │ + sub r0, r0, #3 │ │ │ │ + cmp r0, #5 │ │ │ │ + bhi 1d40e4 <__cxa_atexit@plt+0x1c7d98> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r0, [r2, r0, lsl #2] │ │ │ │ + add pc, r2, r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d31e0 <__cxa_atexit@plt+0x1c6e94> │ │ │ │ - ldr lr, [pc, #140] @ 1d31f4 <__cxa_atexit@plt+0x1c6ea8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #136] @ 1d31f8 <__cxa_atexit@plt+0x1c6eac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r9, [pc, #112] @ 1d31fc <__cxa_atexit@plt+0x1c6eb0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #104] @ 1d3200 <__cxa_atexit@plt+0x1c6eb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #96] @ 1d3204 <__cxa_atexit@plt+0x1c6eb8> │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #368] @ 1d413c <__cxa_atexit@plt+0x1c7df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #364] @ 1d4140 <__cxa_atexit@plt+0x1c7df4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r1, [pc, #316] @ 1d412c <__cxa_atexit@plt+0x1c7de0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #312] @ 1d4130 <__cxa_atexit@plt+0x1c7de4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #64] @ 1d3208 <__cxa_atexit@plt+0x1c6ebc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d31e8 <__cxa_atexit@plt+0x1c6e9c> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x0124a200 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrdeq sl, [r4, -r0]! │ │ │ │ - smlawteq r4, r8, r1, sl │ │ │ │ - @ instruction: 0x0124a1bc │ │ │ │ - tsteq r3, ip, ror r3 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 1d32cc <__cxa_atexit@plt+0x1c6f80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d32d8 <__cxa_atexit@plt+0x1c6f8c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #164] @ 1d32e8 <__cxa_atexit@plt+0x1c6f9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr sl, [pc, #136] @ 1d32ec <__cxa_atexit@plt+0x1c6fa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #128] @ 1d32f0 <__cxa_atexit@plt+0x1c6fa4> │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r1, [pc, #316] @ 1d416c <__cxa_atexit@plt+0x1c7e20> │ │ │ │ add r1, pc, r1 │ │ │ │ - str sl, [r5, #-16] │ │ │ │ + ldr lr, [pc, #312] @ 1d4170 <__cxa_atexit@plt+0x1c7e24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #116] @ 1d32f4 <__cxa_atexit@plt+0x1c6fa8> │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #244] @ 1d415c <__cxa_atexit@plt+0x1c7e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 1d4160 <__cxa_atexit@plt+0x1c7e14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr sl, [pc, #108] @ 1d32f8 <__cxa_atexit@plt+0x1c6fac> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r0, r2, r9} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d32bc <__cxa_atexit@plt+0x1c6f70> │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r8 │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #200] @ 1d414c <__cxa_atexit@plt+0x1c7e00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ 1d4150 <__cxa_atexit@plt+0x1c7e04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #180] @ 1d4154 <__cxa_atexit@plt+0x1c7e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #176] @ 1d4158 <__cxa_atexit@plt+0x1c7e0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #136] @ 1d4144 <__cxa_atexit@plt+0x1c7df8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ 1d4148 <__cxa_atexit@plt+0x1c7dfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #140] @ 1d4164 <__cxa_atexit@plt+0x1c7e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 1d4168 <__cxa_atexit@plt+0x1c7e1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d40fc <__cxa_atexit@plt+0x1c7db0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d4120 <__cxa_atexit@plt+0x1c7dd4> │ │ │ │ + ldr r2, [pc, #64] @ 1d4134 <__cxa_atexit@plt+0x1c7de8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 1d4138 <__cxa_atexit@plt+0x1c7dec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0x01249a18 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + @ instruction: 0x01249918 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0x01249a44 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0x01249958 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0x01249994 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0x0124997c │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0x012499b8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0x0124994c │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + strdeq r9, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d41a8 <__cxa_atexit@plt+0x1c7e5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d41b0 <__cxa_atexit@plt+0x1c7e64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldrdeq r9, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d421c <__cxa_atexit@plt+0x1c7ed0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4238 <__cxa_atexit@plt+0x1c7eec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d4224 <__cxa_atexit@plt+0x1c7ed8> │ │ │ │ + ldr r3, [pc, #76] @ 1d423c <__cxa_atexit@plt+0x1c7ef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d420c <__cxa_atexit@plt+0x1c7ec0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124a12c │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x0124a1b0 │ │ │ │ - @ instruction: 0x0124a0e0 │ │ │ │ - tsteq r3, ip, lsl #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - tsteq r3, r0, ror r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d3390 <__cxa_atexit@plt+0x1c7044> │ │ │ │ - ldr lr, [pc, #96] @ 1d33a0 <__cxa_atexit@plt+0x1c7054> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ 1d33a4 <__cxa_atexit@plt+0x1c7058> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #64] @ 1d33a8 <__cxa_atexit@plt+0x1c705c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ 1d33ac <__cxa_atexit@plt+0x1c7060> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r2, r9, sl, lr} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r7, [pc, #20] @ 1d4240 <__cxa_atexit@plt+0x1c7ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01249198 │ │ │ │ + @ instruction: 0x00001fb8 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4278 <__cxa_atexit@plt+0x1c7f2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d4280 <__cxa_atexit@plt+0x1c7f34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0124a024 │ │ │ │ - @ instruction: 0x0124a004 │ │ │ │ - rscseq r9, sl, r8, lsr #25 │ │ │ │ - @ instruction: 0x011341d8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d3440 <__cxa_atexit@plt+0x1c70f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d344c <__cxa_atexit@plt+0x1c7100> │ │ │ │ - ldr lr, [pc, #120] @ 1d345c <__cxa_atexit@plt+0x1c7110> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r1, r3, sl} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr r0, [pc, #96] @ 1d3460 <__cxa_atexit@plt+0x1c7114> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r7, [r2, #24] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d3430 <__cxa_atexit@plt+0x1c70e4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0x01249108 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d42b8 <__cxa_atexit@plt+0x1c7f6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d42c0 <__cxa_atexit@plt+0x1c7f74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlawteq r4, r8, r0, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d432c <__cxa_atexit@plt+0x1c7fe0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4348 <__cxa_atexit@plt+0x1c7ffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d4334 <__cxa_atexit@plt+0x1c7fe8> │ │ │ │ + ldr r3, [pc, #76] @ 1d434c <__cxa_atexit@plt+0x1c8000> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d431c <__cxa_atexit@plt+0x1c7fd0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d4350 <__cxa_atexit@plt+0x1c8004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r4, r8, r0, r9 │ │ │ │ + andeq r1, r0, r8, lsr #29 │ │ │ │ + tsteq r3, r4, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d43bc <__cxa_atexit@plt+0x1c8070> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d43d8 <__cxa_atexit@plt+0x1c808c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d43c4 <__cxa_atexit@plt+0x1c8078> │ │ │ │ + ldr r3, [pc, #76] @ 1d43dc <__cxa_atexit@plt+0x1c8090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d43ac <__cxa_atexit@plt+0x1c8060> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - tsteq r3, r4, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1af7c8 <__cxa_atexit@plt+0x1a347c> │ │ │ │ - tsteq r3, r4, lsl #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d43e0 <__cxa_atexit@plt+0x1c8094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r8, [r4, -r8]! @ │ │ │ │ + andeq r1, r0, r8, lsl lr │ │ │ │ + tsteq r3, r4, lsl #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1d34c8 <__cxa_atexit@plt+0x1c717c> │ │ │ │ - ldr r7, [pc, #52] @ 1d34dc <__cxa_atexit@plt+0x1c7190> │ │ │ │ + bhi 1d4428 <__cxa_atexit@plt+0x1c80dc> │ │ │ │ + ldr r7, [pc, #52] @ 1d443c <__cxa_atexit@plt+0x1c80f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d34bc <__cxa_atexit@plt+0x1c7170> │ │ │ │ + beq 1d441c <__cxa_atexit@plt+0x1c80d0> │ │ │ │ mov r7, r9 │ │ │ │ - b 1d34f0 <__cxa_atexit@plt+0x1c71a4> │ │ │ │ + b 1d444c <__cxa_atexit@plt+0x1c8100> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d34e0 <__cxa_atexit@plt+0x1c7194> │ │ │ │ + ldr r7, [pc, #16] @ 1d4440 <__cxa_atexit@plt+0x1c80f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r3, ip, asr #1 │ │ │ │ - tsteq r3, r4, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1d3558 <__cxa_atexit@plt+0x1c720c> │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d359c <__cxa_atexit@plt+0x1c7250> │ │ │ │ - ldr lr, [pc, #160] @ 1d35bc <__cxa_atexit@plt+0x1c7270> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, ip, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1d44ec <__cxa_atexit@plt+0x1c81a0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1d4538 <__cxa_atexit@plt+0x1c81ec> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d459c <__cxa_atexit@plt+0x1c8250> │ │ │ │ + ldr r9, [pc, #340] @ 1d45d0 <__cxa_atexit@plt+0x1c8284> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #336] @ 1d45d4 <__cxa_atexit@plt+0x1c8288> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - ldr r8, [pc, #140] @ 1d35c0 <__cxa_atexit@plt+0x1c7274> │ │ │ │ + ldr r8, [pc, #332] @ 1d45d8 <__cxa_atexit@plt+0x1c828c> │ │ │ │ add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r2, ip} │ │ │ │ - str sl, [r9, #24] │ │ │ │ - str r1, [r9, #28] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d35a8 <__cxa_atexit@plt+0x1c725c> │ │ │ │ - ldr lr, [pc, #72] @ 1d35b4 <__cxa_atexit@plt+0x1c7268> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #308] @ 1d45dc <__cxa_atexit@plt+0x1c8290> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d45a4 <__cxa_atexit@plt+0x1c8258> │ │ │ │ + ldr lr, [pc, #200] @ 1d45c8 <__cxa_atexit@plt+0x1c827c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #180] @ 1d45cc <__cxa_atexit@plt+0x1c8280> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d45ac <__cxa_atexit@plt+0x1c8260> │ │ │ │ + ldr lr, [pc, #112] @ 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ 1d45c0 <__cxa_atexit@plt+0x1c8274> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #104] @ 1d45c4 <__cxa_atexit@plt+0x1c8278> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [pc, #56] @ 1d35b8 <__cxa_atexit@plt+0x1c726c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 1d45b0 <__cxa_atexit@plt+0x1c8264> │ │ │ │ + mov r6, #28 │ │ │ │ + b 1d45b0 <__cxa_atexit@plt+0x1c8264> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - smlalseq r9, sl, sl, sl │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - ldrsbteq r9, [sl], #167 @ 0xa7 │ │ │ │ - tsteq r3, ip, asr #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + ldrdeq r9, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0x01249520 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0x01249594 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4614 <__cxa_atexit@plt+0x1c82c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d461c <__cxa_atexit@plt+0x1c82d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01248d6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1d3624 <__cxa_atexit@plt+0x1c72d8> │ │ │ │ - ldr r7, [pc, #80] @ 1d3644 <__cxa_atexit@plt+0x1c72f8> │ │ │ │ + bhi 1d466c <__cxa_atexit@plt+0x1c8320> │ │ │ │ + ldr r7, [pc, #52] @ 1d4680 <__cxa_atexit@plt+0x1c8334> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 1d3648 <__cxa_atexit@plt+0x1c72fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d3618 <__cxa_atexit@plt+0x1c72cc> │ │ │ │ + beq 1d4660 <__cxa_atexit@plt+0x1c8314> │ │ │ │ mov r7, r9 │ │ │ │ - b 1d34f0 <__cxa_atexit@plt+0x1c71a4> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1d364c <__cxa_atexit@plt+0x1c7300> │ │ │ │ + ldr r7, [pc, #16] @ 1d4684 <__cxa_atexit@plt+0x1c8338> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ 1d3650 <__cxa_atexit@plt+0x1c7304> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01249d78 │ │ │ │ - tsteq r3, r0, ror pc │ │ │ │ - @ instruction: 0x01249d40 │ │ │ │ - tsteq r3, ip, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1d367c <__cxa_atexit@plt+0x1c7330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r3, r8, lsr pc │ │ │ │ - tsteq r3, r0, lsl pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r1, r0, ip, asr fp │ │ │ │ + @ instruction: 0x01132fdc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d46dc <__cxa_atexit@plt+0x1c8390> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d46e8 <__cxa_atexit@plt+0x1c839c> │ │ │ │ + ldr r1, [pc, #64] @ 1d46f8 <__cxa_atexit@plt+0x1c83ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d46fc <__cxa_atexit@plt+0x1c83b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01248cb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4734 <__cxa_atexit@plt+0x1c83e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d473c <__cxa_atexit@plt+0x1c83f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01248c4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d47a8 <__cxa_atexit@plt+0x1c845c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d47c4 <__cxa_atexit@plt+0x1c8478> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d36ec <__cxa_atexit@plt+0x1c73a0> │ │ │ │ - ldr r3, [pc, #108] @ 1d3714 <__cxa_atexit@plt+0x1c73c8> │ │ │ │ + bhi 1d47b0 <__cxa_atexit@plt+0x1c8464> │ │ │ │ + ldr r3, [pc, #76] @ 1d47c8 <__cxa_atexit@plt+0x1c847c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 1d3718 <__cxa_atexit@plt+0x1c73cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #96] @ 1d371c <__cxa_atexit@plt+0x1c73d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #129 @ 0x81 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d36dc <__cxa_atexit@plt+0x1c7390> │ │ │ │ + beq 1d4798 <__cxa_atexit@plt+0x1c844c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1d34f0 <__cxa_atexit@plt+0x1c71a4> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d3720 <__cxa_atexit@plt+0x1c73d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ 1d3724 <__cxa_atexit@plt+0x1c73d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #32] @ 1d3728 <__cxa_atexit@plt+0x1c73dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - ldrdeq r9, [r4, -r4]! │ │ │ │ - @ instruction: 0x01249cb8 │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ - @ instruction: 0x01249c78 │ │ │ │ - @ instruction: 0x01249c7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d378c <__cxa_atexit@plt+0x1c7440> │ │ │ │ - ldr r3, [pc, #80] @ 1d379c <__cxa_atexit@plt+0x1c7450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d3774 <__cxa_atexit@plt+0x1c7428> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d377c <__cxa_atexit@plt+0x1c7430> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - b 1d3780 <__cxa_atexit@plt+0x1c7434> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d37a0 <__cxa_atexit@plt+0x1c7454> │ │ │ │ + ldr r7, [pc, #20] @ 1d47cc <__cxa_atexit@plt+0x1c8480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r3, r4, asr #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + @ instruction: 0x01248c0c │ │ │ │ + andeq r1, r0, ip, lsr #20 │ │ │ │ + @ instruction: 0x01132e98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4838 <__cxa_atexit@plt+0x1c84ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4854 <__cxa_atexit@plt+0x1c8508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d382c <__cxa_atexit@plt+0x1c74e0> │ │ │ │ - ldr r3, [pc, #80] @ 1d383c <__cxa_atexit@plt+0x1c74f0> │ │ │ │ + bhi 1d4840 <__cxa_atexit@plt+0x1c84f4> │ │ │ │ + ldr r3, [pc, #76] @ 1d4858 <__cxa_atexit@plt+0x1c850c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d3814 <__cxa_atexit@plt+0x1c74c8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d381c <__cxa_atexit@plt+0x1c74d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d4828 <__cxa_atexit@plt+0x1c84dc> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - b 1d3820 <__cxa_atexit@plt+0x1c74d4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d3840 <__cxa_atexit@plt+0x1c74f4> │ │ │ │ + ldr r7, [pc, #20] @ 1d485c <__cxa_atexit@plt+0x1c8510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - tsteq r3, r4, lsr #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b c55520 <__cxa_atexit@plt+0xc491d4> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d38a8 <__cxa_atexit@plt+0x1c755c> │ │ │ │ - ldr r3, [pc, #68] @ 1d38b8 <__cxa_atexit@plt+0x1c756c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ands r3, sl, #3 │ │ │ │ - beq 1d3898 <__cxa_atexit@plt+0x1c754c> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #-8] │ │ │ │ - ldrne r8, [sl, #3] │ │ │ │ - ldreq r7, [r5, #-4] │ │ │ │ - ldreq r8, [sl, #2] │ │ │ │ + @ instruction: 0x01248b7c │ │ │ │ + muleq r0, ip, r9 │ │ │ │ + tsteq r3, r8, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4894 <__cxa_atexit@plt+0x1c8548> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d489c <__cxa_atexit@plt+0x1c8550> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d38bc <__cxa_atexit@plt+0x1c7570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r4, lsr sp │ │ │ │ + @ instruction: 0x01248aec │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - movne r2, #3 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4908 <__cxa_atexit@plt+0x1c85bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4924 <__cxa_atexit@plt+0x1c85d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d3954 <__cxa_atexit@plt+0x1c7608> │ │ │ │ - ldr r3, [pc, #84] @ 1d3964 <__cxa_atexit@plt+0x1c7618> │ │ │ │ + bhi 1d4910 <__cxa_atexit@plt+0x1c85c4> │ │ │ │ + ldr r3, [pc, #76] @ 1d4928 <__cxa_atexit@plt+0x1c85dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d3938 <__cxa_atexit@plt+0x1c75ec> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d3944 <__cxa_atexit@plt+0x1c75f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d48f8 <__cxa_atexit@plt+0x1c85ac> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [sl, #2] │ │ │ │ mov r7, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1d3968 <__cxa_atexit@plt+0x1c761c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - tsteq r3, r8, lsl #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d3998 <__cxa_atexit@plt+0x1c764c> │ │ │ │ - ldr r7, [pc, #28] @ 1d39a8 <__cxa_atexit@plt+0x1c765c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1d39ac <__cxa_atexit@plt+0x1c7660> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, ip, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d3a10 <__cxa_atexit@plt+0x1c76c4> │ │ │ │ - ldr r3, [pc, #132] @ 1d3a50 <__cxa_atexit@plt+0x1c7704> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3a38 <__cxa_atexit@plt+0x1c76ec> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #104] @ 1d3a54 <__cxa_atexit@plt+0x1c7708> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3a40 <__cxa_atexit@plt+0x1c76f4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1d14a8 <__cxa_atexit@plt+0x1c515c> │ │ │ │ - ldr r3, [pc, #52] @ 1d3a4c <__cxa_atexit@plt+0x1c7700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3a38 <__cxa_atexit@plt+0x1c76ec> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1d1398 <__cxa_atexit@plt+0x1c504c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #48] @ 1d3aa0 <__cxa_atexit@plt+0x1c7754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3a94 <__cxa_atexit@plt+0x1c7748> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5], #4 │ │ │ │ - b 1d14a8 <__cxa_atexit@plt+0x1c515c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1d14a8 <__cxa_atexit@plt+0x1c515c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1d1398 <__cxa_atexit@plt+0x1c504c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d3b1c <__cxa_atexit@plt+0x1c77d0> │ │ │ │ - ldr r7, [pc, #52] @ 1d3b30 <__cxa_atexit@plt+0x1c77e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d3b10 <__cxa_atexit@plt+0x1c77c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d3b40 <__cxa_atexit@plt+0x1c77f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d3b34 <__cxa_atexit@plt+0x1c77e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, ip, asr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d3be0 <__cxa_atexit@plt+0x1c7894> │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d3c3c <__cxa_atexit@plt+0x1c78f0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r8, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r1, [sp] │ │ │ │ - sub r0, r3, #15 │ │ │ │ - sub r1, r3, #27 │ │ │ │ - sub sl, r3, #47 @ 0x2f │ │ │ │ - sub lr, r3, #39 @ 0x27 │ │ │ │ - ldr ip, [pc, #212] @ 1d3c60 <__cxa_atexit@plt+0x1c7914> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #196] @ 1d3c64 <__cxa_atexit@plt+0x1c7918> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #184] @ 1d3c68 <__cxa_atexit@plt+0x1c791c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - ldr r0, [pc, #176] @ 1d3c6c <__cxa_atexit@plt+0x1c7920> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r8, ip, lr} │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d3c44 <__cxa_atexit@plt+0x1c78f8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub sl, r3, #15 │ │ │ │ - ldr lr, [pc, #76] @ 1d3c54 <__cxa_atexit@plt+0x1c7908> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r9, [pc, #68] @ 1d3c58 <__cxa_atexit@plt+0x1c790c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #64] @ 1d3c5c <__cxa_atexit@plt+0x1c7910> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r7, r9} │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - b 1d3c48 <__cxa_atexit@plt+0x1c78fc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r9, [r4, -r4]! │ │ │ │ - smlawteq r4, r0, sp, r9 │ │ │ │ - smlawteq r4, r0, r7, r9 │ │ │ │ - @ instruction: 0x01249e48 │ │ │ │ - @ instruction: 0x01249e58 │ │ │ │ - strdeq r9, [r4, -ip]! │ │ │ │ - @ instruction: 0x01249820 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d3cf8 <__cxa_atexit@plt+0x1c79ac> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d3cc4 <__cxa_atexit@plt+0x1c7978> │ │ │ │ - ldr r2, [pc, #112] @ 1d3d10 <__cxa_atexit@plt+0x1c79c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r0, [r8, #10] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3cf0 <__cxa_atexit@plt+0x1c79a4> │ │ │ │ - b 1d3d20 <__cxa_atexit@plt+0x1c79d4> │ │ │ │ - ldr r2, [pc, #64] @ 1d3d0c <__cxa_atexit@plt+0x1c79c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3cf0 <__cxa_atexit@plt+0x1c79a4> │ │ │ │ - b 1d40b4 <__cxa_atexit@plt+0x1c7d68> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d3d14 <__cxa_atexit@plt+0x1c79c8> │ │ │ │ + ldr r7, [pc, #20] @ 1d492c <__cxa_atexit@plt+0x1c85e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r3, r4, lsl #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d3d58 <__cxa_atexit@plt+0x1c7a0c> │ │ │ │ - ldr r3, [pc, #208] @ 1d3e04 <__cxa_atexit@plt+0x1c7ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3dac <__cxa_atexit@plt+0x1c7a60> │ │ │ │ - ldr r3, [pc, #188] @ 1d3e08 <__cxa_atexit@plt+0x1c7abc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #148] @ 1d3df4 <__cxa_atexit@plt+0x1c7aa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d3dd8 <__cxa_atexit@plt+0x1c7a8c> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d3db4 <__cxa_atexit@plt+0x1c7a68> │ │ │ │ - ldr r5, [pc, #120] @ 1d3dfc <__cxa_atexit@plt+0x1c7ab0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d3de4 <__cxa_atexit@plt+0x1c7a98> │ │ │ │ - ldr r7, [pc, #100] @ 1d3e00 <__cxa_atexit@plt+0x1c7ab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 1d3df8 <__cxa_atexit@plt+0x1c7aac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3dd8 <__cxa_atexit@plt+0x1c7a8c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d3e28 <__cxa_atexit@plt+0x1c7adc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #116] @ 1d3eb4 <__cxa_atexit@plt+0x1c7b68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d3eac <__cxa_atexit@plt+0x1c7b60> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d3e84 <__cxa_atexit@plt+0x1c7b38> │ │ │ │ - ldr r3, [pc, #92] @ 1d3ebc <__cxa_atexit@plt+0x1c7b70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3eac <__cxa_atexit@plt+0x1c7b60> │ │ │ │ - ldr r3, [pc, #72] @ 1d3ec0 <__cxa_atexit@plt+0x1c7b74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #44] @ 1d3eb8 <__cxa_atexit@plt+0x1c7b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3eac <__cxa_atexit@plt+0x1c7b60> │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d3f04 <__cxa_atexit@plt+0x1c7bb8> │ │ │ │ - ldr r3, [pc, #88] @ 1d3f38 <__cxa_atexit@plt+0x1c7bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d3f2c <__cxa_atexit@plt+0x1c7be0> │ │ │ │ - ldr r3, [pc, #68] @ 1d3f3c <__cxa_atexit@plt+0x1c7bf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #40] @ 1d3f34 <__cxa_atexit@plt+0x1c7be8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d3f5c <__cxa_atexit@plt+0x1c7c10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 1d3f94 <__cxa_atexit@plt+0x1c7c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r2] │ │ │ │ - movne r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d3ff8 <__cxa_atexit@plt+0x1c7cac> │ │ │ │ - ldr r3, [pc, #88] @ 1d402c <__cxa_atexit@plt+0x1c7ce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4020 <__cxa_atexit@plt+0x1c7cd4> │ │ │ │ - ldr r3, [pc, #68] @ 1d4030 <__cxa_atexit@plt+0x1c7ce4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #40] @ 1d4028 <__cxa_atexit@plt+0x1c7cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d4050 <__cxa_atexit@plt+0x1c7d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 1d4088 <__cxa_atexit@plt+0x1c7d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r2] │ │ │ │ - movne r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d40ec <__cxa_atexit@plt+0x1c7da0> │ │ │ │ - ldr r3, [pc, #208] @ 1d4198 <__cxa_atexit@plt+0x1c7e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4140 <__cxa_atexit@plt+0x1c7df4> │ │ │ │ - ldr r3, [pc, #188] @ 1d419c <__cxa_atexit@plt+0x1c7e50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #148] @ 1d4188 <__cxa_atexit@plt+0x1c7e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d416c <__cxa_atexit@plt+0x1c7e20> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d4148 <__cxa_atexit@plt+0x1c7dfc> │ │ │ │ - ldr r5, [pc, #120] @ 1d4190 <__cxa_atexit@plt+0x1c7e44> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d4178 <__cxa_atexit@plt+0x1c7e2c> │ │ │ │ - ldr r7, [pc, #100] @ 1d4194 <__cxa_atexit@plt+0x1c7e48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 1d418c <__cxa_atexit@plt+0x1c7e40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d416c <__cxa_atexit@plt+0x1c7e20> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d41bc <__cxa_atexit@plt+0x1c7e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x01248aac │ │ │ │ + andeq r1, r0, ip, asr #17 │ │ │ │ + tsteq r3, r8, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #116] @ 1d4248 <__cxa_atexit@plt+0x1c7efc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d4240 <__cxa_atexit@plt+0x1c7ef4> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d4218 <__cxa_atexit@plt+0x1c7ecc> │ │ │ │ - ldr r3, [pc, #92] @ 1d4250 <__cxa_atexit@plt+0x1c7f04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4240 <__cxa_atexit@plt+0x1c7ef4> │ │ │ │ - ldr r3, [pc, #72] @ 1d4254 <__cxa_atexit@plt+0x1c7f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #44] @ 1d424c <__cxa_atexit@plt+0x1c7f00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4240 <__cxa_atexit@plt+0x1c7ef4> │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d4298 <__cxa_atexit@plt+0x1c7f4c> │ │ │ │ - ldr r3, [pc, #88] @ 1d42cc <__cxa_atexit@plt+0x1c7f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d42c0 <__cxa_atexit@plt+0x1c7f74> │ │ │ │ - ldr r3, [pc, #68] @ 1d42d0 <__cxa_atexit@plt+0x1c7f84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #40] @ 1d42c8 <__cxa_atexit@plt+0x1c7f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d42f0 <__cxa_atexit@plt+0x1c7fa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 1d4328 <__cxa_atexit@plt+0x1c7fdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r2] │ │ │ │ - movne r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d438c <__cxa_atexit@plt+0x1c8040> │ │ │ │ - ldr r3, [pc, #88] @ 1d43c0 <__cxa_atexit@plt+0x1c8074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d43b4 <__cxa_atexit@plt+0x1c8068> │ │ │ │ - ldr r3, [pc, #68] @ 1d43c4 <__cxa_atexit@plt+0x1c8078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - ldr r2, [pc, #40] @ 1d43bc <__cxa_atexit@plt+0x1c8070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d43e4 <__cxa_atexit@plt+0x1c8098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0298 <__cxa_atexit@plt+0x1a3f4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 1d441c <__cxa_atexit@plt+0x1c80d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - mov r2, r1 │ │ │ │ - moveq r2, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [r2] │ │ │ │ - movne r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d448c <__cxa_atexit@plt+0x1c8140> │ │ │ │ - ldr r7, [pc, #60] @ 1d44a0 <__cxa_atexit@plt+0x1c8154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d4480 <__cxa_atexit@plt+0x1c8134> │ │ │ │ - ldr r7, [pc, #44] @ 1d44a4 <__cxa_atexit@plt+0x1c8158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d44a8 <__cxa_atexit@plt+0x1c815c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r3, r4, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1d44c8 <__cxa_atexit@plt+0x1c817c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4998 <__cxa_atexit@plt+0x1c864c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d49b4 <__cxa_atexit@plt+0x1c8668> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d49a0 <__cxa_atexit@plt+0x1c8654> │ │ │ │ + ldr r3, [pc, #76] @ 1d49b8 <__cxa_atexit@plt+0x1c866c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d44e8 <__cxa_atexit@plt+0x1c819c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d4988 <__cxa_atexit@plt+0x1c863c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01249014 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d4538 <__cxa_atexit@plt+0x1c81ec> │ │ │ │ - ldr r7, [pc, #60] @ 1d454c <__cxa_atexit@plt+0x1c8200> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d452c <__cxa_atexit@plt+0x1c81e0> │ │ │ │ - ldr r7, [pc, #44] @ 1d4550 <__cxa_atexit@plt+0x1c8204> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d4554 <__cxa_atexit@plt+0x1c8208> │ │ │ │ + ldr r7, [pc, #20] @ 1d49bc <__cxa_atexit@plt+0x1c8670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - tsteq r3, r8, asr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d459c <__cxa_atexit@plt+0x1c8250> │ │ │ │ - ldr r7, [pc, #52] @ 1d45ac <__cxa_atexit@plt+0x1c8260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d4590 <__cxa_atexit@plt+0x1c8244> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d45b0 <__cxa_atexit@plt+0x1c8264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d4634 <__cxa_atexit@plt+0x1c82e8> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [r3, #10] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - ldr lr, [pc, #228] @ 1d46cc <__cxa_atexit@plt+0x1c8380> │ │ │ │ + @ instruction: 0x01248a1c │ │ │ │ + andeq r1, r0, ip, lsr r8 │ │ │ │ + tsteq r3, r8, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4a74 <__cxa_atexit@plt+0x1c8728> │ │ │ │ + ldr lr, [pc, #180] @ 1d4a94 <__cxa_atexit@plt+0x1c8748> │ │ │ │ add lr, pc, lr │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d4a98 <__cxa_atexit@plt+0x1c874c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1d467c <__cxa_atexit@plt+0x1c8330> │ │ │ │ + beq 1d4a54 <__cxa_atexit@plt+0x1c8708> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1d4688 <__cxa_atexit@plt+0x1c833c> │ │ │ │ - ldr r3, [pc, #192] @ 1d46d0 <__cxa_atexit@plt+0x1c8384> │ │ │ │ + bne 1d4a60 <__cxa_atexit@plt+0x1c8714> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d4a80 <__cxa_atexit@plt+0x1c8734> │ │ │ │ + ldr r3, [pc, #128] @ 1d4aa0 <__cxa_atexit@plt+0x1c8754> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #124] @ 1d46c4 <__cxa_atexit@plt+0x1c8378> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d467c <__cxa_atexit@plt+0x1c8330> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d469c <__cxa_atexit@plt+0x1c8350> │ │ │ │ - ldr r7, [pc, #88] @ 1d46c8 <__cxa_atexit@plt+0x1c837c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d4aa4 <__cxa_atexit@plt+0x1c8758> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1d46d8 <__cxa_atexit@plt+0x1c838c> │ │ │ │ + ldr r7, [pc, #52] @ 1d4a9c <__cxa_atexit@plt+0x1c8750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 1d46d4 <__cxa_atexit@plt+0x1c8388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - @ instruction: 0x01248d20 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r8, [r4, -ip]! │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d471c <__cxa_atexit@plt+0x1c83d0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - ldr r0, [pc, #44] @ 1d4734 <__cxa_atexit@plt+0x1c83e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r7, [pc, #12] @ 1d4730 <__cxa_atexit@plt+0x1c83e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01248c68 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlawbeq r4, r0, r9, r8 │ │ │ │ + @ instruction: 0x01248964 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01248a24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1d4768 <__cxa_atexit@plt+0x1c841c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1d4780 <__cxa_atexit@plt+0x1c8434> │ │ │ │ - ldr r7, [pc, #64] @ 1d479c <__cxa_atexit@plt+0x1c8450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1d4798 <__cxa_atexit@plt+0x1c844c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r7, [pc, #12] @ 1d4794 <__cxa_atexit@plt+0x1c8448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01248c08 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01248c30 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1d47d0 <__cxa_atexit@plt+0x1c8484> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1d47ec <__cxa_atexit@plt+0x1c84a0> │ │ │ │ - ldr r7, [pc, #76] @ 1d4810 <__cxa_atexit@plt+0x1c84c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 1d480c <__cxa_atexit@plt+0x1c84c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4800 <__cxa_atexit@plt+0x1c84b4> │ │ │ │ - b 1d481c <__cxa_atexit@plt+0x1c84d0> │ │ │ │ - ldr r7, [pc, #20] @ 1d4808 <__cxa_atexit@plt+0x1c84bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01248b9c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlawteq r4, r8, fp, r8 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #124] @ 1d48a0 <__cxa_atexit@plt+0x1c8554> │ │ │ │ + bne 1d4b08 <__cxa_atexit@plt+0x1c87bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d4b1c <__cxa_atexit@plt+0x1c87d0> │ │ │ │ + ldr r2, [pc, #92] @ 1d4b30 <__cxa_atexit@plt+0x1c87e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d485c <__cxa_atexit@plt+0x1c8510> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1d4864 <__cxa_atexit@plt+0x1c8518> │ │ │ │ - ldr r7, [pc, #88] @ 1d48a8 <__cxa_atexit@plt+0x1c855c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 1d488c <__cxa_atexit@plt+0x1c8540> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #40] @ 1d48a4 <__cxa_atexit@plt+0x1c8558> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d4b34 <__cxa_atexit@plt+0x1c87e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d48ac <__cxa_atexit@plt+0x1c8560> │ │ │ │ + ldr r7, [pc, #28] @ 1d4b2c <__cxa_atexit@plt+0x1c87e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01248e90 │ │ │ │ - @ instruction: 0x01248b40 │ │ │ │ - strdeq r8, [r4, -r8]! @ │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 1d48dc <__cxa_atexit@plt+0x1c8590> │ │ │ │ - ldr r7, [pc, #72] @ 1d4918 <__cxa_atexit@plt+0x1c85cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bne 1d4904 <__cxa_atexit@plt+0x1c85b8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #48] @ 1d4920 <__cxa_atexit@plt+0x1c85d4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x012488bc │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x01248970 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4ba0 <__cxa_atexit@plt+0x1c8854> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4bbc <__cxa_atexit@plt+0x1c8870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d491c <__cxa_atexit@plt+0x1c85d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - smlawteq r4, r0, sl, r8 │ │ │ │ - smlawbeq r4, r0, sl, r8 │ │ │ │ - @ instruction: 0x01248e1c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d494c <__cxa_atexit@plt+0x1c8600> │ │ │ │ - ldr r7, [pc, #56] @ 1d4978 <__cxa_atexit@plt+0x1c862c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #20] @ 1d4974 <__cxa_atexit@plt+0x1c8628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01248a50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d49ac <__cxa_atexit@plt+0x1c8660> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1d49c4 <__cxa_atexit@plt+0x1c8678> │ │ │ │ - ldr r7, [pc, #64] @ 1d49e0 <__cxa_atexit@plt+0x1c8694> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1d49dc <__cxa_atexit@plt+0x1c8690> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d4ba8 <__cxa_atexit@plt+0x1c885c> │ │ │ │ + ldr r3, [pc, #76] @ 1d4bc0 <__cxa_atexit@plt+0x1c8874> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r7, [pc, #12] @ 1d49d8 <__cxa_atexit@plt+0x1c868c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - smlawteq r4, r4, r9, r8 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x012489ec │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d4a14 <__cxa_atexit@plt+0x1c86c8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1d4a24 <__cxa_atexit@plt+0x1c86d8> │ │ │ │ - ldr r7, [pc, #52] @ 1d4a3c <__cxa_atexit@plt+0x1c86f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 10f21f4 <__cxa_atexit@plt+0x10e5ea8> │ │ │ │ - ldr r7, [pc, #12] @ 1d4a38 <__cxa_atexit@plt+0x1c86ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d4b90 <__cxa_atexit@plt+0x1c8844> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01248964 │ │ │ │ - smlawbeq r4, r4, r9, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d4a84 <__cxa_atexit@plt+0x1c8738> │ │ │ │ - ldr r7, [pc, #52] @ 1d4a94 <__cxa_atexit@plt+0x1c8748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d4a78 <__cxa_atexit@plt+0x1c872c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d4aa4 <__cxa_atexit@plt+0x1c8758> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d4a98 <__cxa_atexit@plt+0x1c874c> │ │ │ │ + ldr r7, [pc, #20] @ 1d4bc4 <__cxa_atexit@plt+0x1c8878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, r8, lsl #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d4b1c <__cxa_atexit@plt+0x1c87d0> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [r3, #10] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - ldr lr, [pc, #228] @ 1d4bb4 <__cxa_atexit@plt+0x1c8868> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d4b64 <__cxa_atexit@plt+0x1c8818> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d4b70 <__cxa_atexit@plt+0x1c8824> │ │ │ │ - ldr r3, [pc, #192] @ 1d4bb8 <__cxa_atexit@plt+0x1c886c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #124] @ 1d4bac <__cxa_atexit@plt+0x1c8860> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1d4b64 <__cxa_atexit@plt+0x1c8818> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d4b84 <__cxa_atexit@plt+0x1c8838> │ │ │ │ - ldr r7, [pc, #88] @ 1d4bb0 <__cxa_atexit@plt+0x1c8864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1d4bc0 <__cxa_atexit@plt+0x1c8874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 1d4bbc <__cxa_atexit@plt+0x1c8870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - smlawteq r4, r4, fp, r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0x01248ba8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4c04 <__cxa_atexit@plt+0x1c88b8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - ldr r0, [pc, #44] @ 1d4c1c <__cxa_atexit@plt+0x1c88d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r7, [pc, #12] @ 1d4c18 <__cxa_atexit@plt+0x1c88cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01248b14 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4c4c <__cxa_atexit@plt+0x1c8900> │ │ │ │ - ldr r3, [pc, #24] @ 1d4c54 <__cxa_atexit@plt+0x1c8908> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4cbc <__cxa_atexit@plt+0x1c8970> │ │ │ │ - ldr r3, [pc, #128] @ 1d4cf4 <__cxa_atexit@plt+0x1c89a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4cc4 <__cxa_atexit@plt+0x1c8978> │ │ │ │ - ldr r2, [pc, #108] @ 1d4cf8 <__cxa_atexit@plt+0x1c89ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4cc4 <__cxa_atexit@plt+0x1c8978> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 1d4ccc <__cxa_atexit@plt+0x1c8980> │ │ │ │ - ldr r7, [pc, #68] @ 1d4cfc <__cxa_atexit@plt+0x1c89b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 1d4ce0 <__cxa_atexit@plt+0x1c8994> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ - ldr r7, [pc, #24] @ 1d4d00 <__cxa_atexit@plt+0x1c89b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01248a64 │ │ │ │ - @ instruction: 0x01248a38 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 1d4d7c <__cxa_atexit@plt+0x1c8a30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d4d4c <__cxa_atexit@plt+0x1c8a00> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 1d4d54 <__cxa_atexit@plt+0x1c8a08> │ │ │ │ - ldr r7, [pc, #64] @ 1d4d80 <__cxa_atexit@plt+0x1c8a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 1d4d68 <__cxa_atexit@plt+0x1c8a1c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ - ldr r7, [pc, #20] @ 1d4d84 <__cxa_atexit@plt+0x1c8a38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq r8, [r4, -ip]! │ │ │ │ - @ instruction: 0x012489b0 │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 1d4db4 <__cxa_atexit@plt+0x1c8a68> │ │ │ │ - ldr r7, [pc, #52] @ 1d4ddc <__cxa_atexit@plt+0x1c8a90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - bne 1d4dc8 <__cxa_atexit@plt+0x1c8a7c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 10f2444 <__cxa_atexit@plt+0x10e60f8> │ │ │ │ - ldr r7, [pc, #16] @ 1d4de0 <__cxa_atexit@plt+0x1c8a94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01248974 │ │ │ │ - @ instruction: 0x01248950 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4e0c <__cxa_atexit@plt+0x1c8ac0> │ │ │ │ - ldr r7, [pc, #56] @ 1d4e38 <__cxa_atexit@plt+0x1c8aec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #20] @ 1d4e34 <__cxa_atexit@plt+0x1c8ae8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0124891c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4e68 <__cxa_atexit@plt+0x1c8b1c> │ │ │ │ - ldr r3, [pc, #24] @ 1d4e70 <__cxa_atexit@plt+0x1c8b24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b8c <__cxa_atexit@plt+0x1a4840> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d4e98 <__cxa_atexit@plt+0x1c8b4c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 10f24a0 <__cxa_atexit@plt+0x10e6154> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + @ instruction: 0x01248814 │ │ │ │ + andeq r1, r0, r4, lsr r6 │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4bfc <__cxa_atexit@plt+0x1c88b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d4c04 <__cxa_atexit@plt+0x1c88b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + smlawbeq r4, r4, r7, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d4efc <__cxa_atexit@plt+0x1c8bb0> │ │ │ │ - ldr r7, [pc, #108] @ 1d4f2c <__cxa_atexit@plt+0x1c8be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + bhi 1d4c70 <__cxa_atexit@plt+0x1c8924> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4c8c <__cxa_atexit@plt+0x1c8940> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d4f0c <__cxa_atexit@plt+0x1c8bc0> │ │ │ │ - ldr r7, [pc, #88] @ 1d4f30 <__cxa_atexit@plt+0x1c8be4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + bhi 1d4c78 <__cxa_atexit@plt+0x1c892c> │ │ │ │ + ldr r3, [pc, #76] @ 1d4c90 <__cxa_atexit@plt+0x1c8944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d4ef0 <__cxa_atexit@plt+0x1c8ba4> │ │ │ │ + beq 1d4c60 <__cxa_atexit@plt+0x1c8914> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1d4f38 <__cxa_atexit@plt+0x1c8bec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1d4f34 <__cxa_atexit@plt+0x1c8be8> │ │ │ │ + ldr r7, [pc, #20] @ 1d4c94 <__cxa_atexit@plt+0x1c8948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - @ instruction: 0x011326fc │ │ │ │ - tsteq r3, r4, lsl r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1d4f70 <__cxa_atexit@plt+0x1c8c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1d4f74 <__cxa_atexit@plt+0x1c8c28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01248440 │ │ │ │ - @ instruction: 0x0124843c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x01248744 │ │ │ │ + andeq r1, r0, r4, ror #10 │ │ │ │ + @ instruction: 0x011329d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d4fd4 <__cxa_atexit@plt+0x1c8c88> │ │ │ │ - ldr r7, [pc, #108] @ 1d5004 <__cxa_atexit@plt+0x1c8cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + bhi 1d4d00 <__cxa_atexit@plt+0x1c89b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4d1c <__cxa_atexit@plt+0x1c89d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d4fe4 <__cxa_atexit@plt+0x1c8c98> │ │ │ │ - ldr r7, [pc, #88] @ 1d5008 <__cxa_atexit@plt+0x1c8cbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ + bhi 1d4d08 <__cxa_atexit@plt+0x1c89bc> │ │ │ │ + ldr r3, [pc, #76] @ 1d4d20 <__cxa_atexit@plt+0x1c89d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d4fc8 <__cxa_atexit@plt+0x1c8c7c> │ │ │ │ + beq 1d4cf0 <__cxa_atexit@plt+0x1c89a4> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1d5010 <__cxa_atexit@plt+0x1c8cc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1d500c <__cxa_atexit@plt+0x1c8cc0> │ │ │ │ + ldr r7, [pc, #20] @ 1d4d24 <__cxa_atexit@plt+0x1c89d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - tsteq r3, r4, lsr #12 │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ + @ instruction: 0x012486b4 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + tsteq r3, r0, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d509c <__cxa_atexit@plt+0x1c8d50> │ │ │ │ - ldr r7, [pc, #96] @ 1d50c0 <__cxa_atexit@plt+0x1c8d74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d50ac <__cxa_atexit@plt+0x1c8d60> │ │ │ │ - ldr r7, [pc, #76] @ 1d50c4 <__cxa_atexit@plt+0x1c8d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d5090 <__cxa_atexit@plt+0x1c8d44> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d50cc <__cxa_atexit@plt+0x1c8d80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d50c8 <__cxa_atexit@plt+0x1c8d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 1d4d5c <__cxa_atexit@plt+0x1c8a10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d4d64 <__cxa_atexit@plt+0x1c8a18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - tsteq r3, ip, asr r5 │ │ │ │ - tsteq r3, ip, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1d5104 <__cxa_atexit@plt+0x1c8db8> │ │ │ │ + @ instruction: 0x01248624 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d4dd0 <__cxa_atexit@plt+0x1c8a84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4dec <__cxa_atexit@plt+0x1c8aa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1d5108 <__cxa_atexit@plt+0x1c8dbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012482ac │ │ │ │ - @ instruction: 0x012482a8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d5150 <__cxa_atexit@plt+0x1c8e04> │ │ │ │ - ldr r7, [pc, #64] @ 1d516c <__cxa_atexit@plt+0x1c8e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + bhi 1d4dd8 <__cxa_atexit@plt+0x1c8a8c> │ │ │ │ + ldr r3, [pc, #76] @ 1d4df0 <__cxa_atexit@plt+0x1c8aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d5144 <__cxa_atexit@plt+0x1c8df8> │ │ │ │ + beq 1d4dc0 <__cxa_atexit@plt+0x1c8a74> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d5170 <__cxa_atexit@plt+0x1c8e24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d4df4 <__cxa_atexit@plt+0x1c8aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff48c │ │ │ │ - @ instruction: 0x011324b8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x012485e4 │ │ │ │ + andeq r1, r0, r4, lsl #8 │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d51d0 <__cxa_atexit@plt+0x1c8e84> │ │ │ │ - ldr r7, [pc, #108] @ 1d5200 <__cxa_atexit@plt+0x1c8eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + bhi 1d4e60 <__cxa_atexit@plt+0x1c8b14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4e7c <__cxa_atexit@plt+0x1c8b30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d51e0 <__cxa_atexit@plt+0x1c8e94> │ │ │ │ - ldr r7, [pc, #88] @ 1d5204 <__cxa_atexit@plt+0x1c8eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ + bhi 1d4e68 <__cxa_atexit@plt+0x1c8b1c> │ │ │ │ + ldr r3, [pc, #76] @ 1d4e80 <__cxa_atexit@plt+0x1c8b34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1d51c4 <__cxa_atexit@plt+0x1c8e78> │ │ │ │ + beq 1d4e50 <__cxa_atexit@plt+0x1c8b04> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1d45bc <__cxa_atexit@plt+0x1c8270> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1d520c <__cxa_atexit@plt+0x1c8ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1d5208 <__cxa_atexit@plt+0x1c8ebc> │ │ │ │ + ldr r7, [pc, #20] @ 1d4e84 <__cxa_atexit@plt+0x1c8b38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - tsteq r3, r8, lsr #8 │ │ │ │ - tsteq r3, r0, asr r4 │ │ │ │ + @ instruction: 0x01248554 │ │ │ │ + andeq r2, r0, r8, asr #25 │ │ │ │ + tsteq r3, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r0, lsl r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1d52a0 <__cxa_atexit@plt+0x1c8f54> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1d5298 <__cxa_atexit@plt+0x1c8f4c> │ │ │ │ - ldr r3, [pc, #56] @ 1d52a8 <__cxa_atexit@plt+0x1c8f5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 1d52ac <__cxa_atexit@plt+0x1c8f60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ 1d52b0 <__cxa_atexit@plt+0x1c8f64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b b4e768 <__cxa_atexit@plt+0xb4241c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01248118 │ │ │ │ - smlawbeq r4, ip, r7, r8 │ │ │ │ - @ instruction: 0x01248754 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1d14a8 <__cxa_atexit@plt+0x1c515c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1d1398 <__cxa_atexit@plt+0x1c504c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d530c <__cxa_atexit@plt+0x1c8fc0> │ │ │ │ - ldr r2, [pc, #36] @ 1d5314 <__cxa_atexit@plt+0x1c8fc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1d5318 <__cxa_atexit@plt+0x1c8fcc> │ │ │ │ + bhi 1d4ebc <__cxa_atexit@plt+0x1c8b70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d4ec4 <__cxa_atexit@plt+0x1c8b78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #7 │ │ │ │ - @ instruction: 0x01248078 │ │ │ │ - tsteq r3, ip, asr r3 │ │ │ │ + smlawteq r4, r4, r4, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d5384 <__cxa_atexit@plt+0x1c9038> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d5390 <__cxa_atexit@plt+0x1c9044> │ │ │ │ - ldr r1, [pc, #80] @ 1d53a0 <__cxa_atexit@plt+0x1c9054> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1d53a4 <__cxa_atexit@plt+0x1c9058> │ │ │ │ + bhi 1d4f30 <__cxa_atexit@plt+0x1c8be4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d4f4c <__cxa_atexit@plt+0x1c8c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1d53a8 <__cxa_atexit@plt+0x1c905c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d4f38 <__cxa_atexit@plt+0x1c8bec> │ │ │ │ + ldr r3, [pc, #76] @ 1d4f50 <__cxa_atexit@plt+0x1c8c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d4f20 <__cxa_atexit@plt+0x1c8bd4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01248018 │ │ │ │ - @ instruction: 0x01248698 │ │ │ │ - @ instruction: 0x011322d8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d5414 <__cxa_atexit@plt+0x1c90c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d5420 <__cxa_atexit@plt+0x1c90d4> │ │ │ │ - ldr r1, [pc, #80] @ 1d5430 <__cxa_atexit@plt+0x1c90e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1d5434 <__cxa_atexit@plt+0x1c90e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r8, [pc, #60] @ 1d5438 <__cxa_atexit@plt+0x1c90ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ + ldr r7, [pc, #20] @ 1d4f54 <__cxa_atexit@plt+0x1c8c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - smlawbeq r4, r8, pc, r7 @ │ │ │ │ - tsteq r3, ip, ror #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + smlawbeq r4, r4, r4, r8 │ │ │ │ + andeq r1, r0, r4, lsr #5 │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d5474 <__cxa_atexit@plt+0x1c9128> │ │ │ │ - ldr r2, [pc, #36] @ 1d547c <__cxa_atexit@plt+0x1c9130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1d5480 <__cxa_atexit@plt+0x1c9134> │ │ │ │ + bhi 1d4f8c <__cxa_atexit@plt+0x1c8c40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d4f94 <__cxa_atexit@plt+0x1c8c48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #4 │ │ │ │ - @ instruction: 0x01247f10 │ │ │ │ - @ instruction: 0x011321f4 │ │ │ │ + strdeq r8, [r4, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d54ec <__cxa_atexit@plt+0x1c91a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d54f8 <__cxa_atexit@plt+0x1c91ac> │ │ │ │ - ldr r1, [pc, #80] @ 1d5508 <__cxa_atexit@plt+0x1c91bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1d550c <__cxa_atexit@plt+0x1c91c0> │ │ │ │ + bhi 1d5000 <__cxa_atexit@plt+0x1c8cb4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d501c <__cxa_atexit@plt+0x1c8cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1d5510 <__cxa_atexit@plt+0x1c91c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01247eb0 │ │ │ │ - @ instruction: 0x01248530 │ │ │ │ - tsteq r3, ip, lsl #3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d5584 <__cxa_atexit@plt+0x1c9238> │ │ │ │ - ldr r3, [pc, #92] @ 1d5594 <__cxa_atexit@plt+0x1c9248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1d556c <__cxa_atexit@plt+0x1c9220> │ │ │ │ - ldr r3, [pc, #68] @ 1d5598 <__cxa_atexit@plt+0x1c924c> │ │ │ │ + bhi 1d5008 <__cxa_atexit@plt+0x1c8cbc> │ │ │ │ + ldr r3, [pc, #76] @ 1d5020 <__cxa_atexit@plt+0x1c8cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d557c <__cxa_atexit@plt+0x1c9230> │ │ │ │ - b 1d55e4 <__cxa_atexit@plt+0x1c9298> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d4ff0 <__cxa_atexit@plt+0x1c8ca4> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d559c <__cxa_atexit@plt+0x1c9250> │ │ │ │ + ldr r7, [pc, #20] @ 1d5024 <__cxa_atexit@plt+0x1c8cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, r0, lsr r1 │ │ │ │ - tsteq r3, r4, lsl #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1d55d4 <__cxa_atexit@plt+0x1c9288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d55cc <__cxa_atexit@plt+0x1c9280> │ │ │ │ - b 1d55e4 <__cxa_atexit@plt+0x1c9298> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r3, ip, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5658 <__cxa_atexit@plt+0x1c930c> │ │ │ │ - add r2, r5, #4 │ │ │ │ - ldr r3, [pc, #184] @ 1d56b4 <__cxa_atexit@plt+0x1c9368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d5664 <__cxa_atexit@plt+0x1c9318> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d56a0 <__cxa_atexit@plt+0x1c9354> │ │ │ │ - add r1, r5, #16 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 1d5670 <__cxa_atexit@plt+0x1c9324> │ │ │ │ - ldr r7, [pc, #128] @ 1d56c0 <__cxa_atexit@plt+0x1c9374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #124] @ 1d56c4 <__cxa_atexit@plt+0x1c9378> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - b 1d5690 <__cxa_atexit@plt+0x1c9344> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 1d56b8 <__cxa_atexit@plt+0x1c936c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r7, [pc, #48] @ 1d56bc <__cxa_atexit@plt+0x1c9370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x01248370 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - tsteq r3, r0, lsr #32 │ │ │ │ - tsteq r3, ip, asr #31 │ │ │ │ + @ instruction: 0x012483b4 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1d5750 <__cxa_atexit@plt+0x1c9404> │ │ │ │ - add r5, r1, #12 │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 1d572c <__cxa_atexit@plt+0x1c93e0> │ │ │ │ - ldr r2, [pc, #80] @ 1d5764 <__cxa_atexit@plt+0x1c9418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #76] @ 1d5768 <__cxa_atexit@plt+0x1c941c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r2, [pc, #56] @ 1d576c <__cxa_atexit@plt+0x1c9420> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #40] @ 1d5770 <__cxa_atexit@plt+0x1c9424> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - tsteq r3, ip, asr #30 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0x012482b4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d57ac <__cxa_atexit@plt+0x1c9460> │ │ │ │ - ldr r2, [pc, #36] @ 1d57b4 <__cxa_atexit@plt+0x1c9468> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1d57b8 <__cxa_atexit@plt+0x1c946c> │ │ │ │ + bhi 1d505c <__cxa_atexit@plt+0x1c8d10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d5064 <__cxa_atexit@plt+0x1c8d18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror #29 │ │ │ │ - ldrdeq r7, [r4, -r8]! │ │ │ │ - @ instruction: 0x01131ebc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x01248324 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d5828 <__cxa_atexit@plt+0x1c94dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d5834 <__cxa_atexit@plt+0x1c94e8> │ │ │ │ - ldr r1, [pc, #84] @ 1d5844 <__cxa_atexit@plt+0x1c94f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1d5848 <__cxa_atexit@plt+0x1c94fc> │ │ │ │ + bhi 1d50d0 <__cxa_atexit@plt+0x1c8d84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d50ec <__cxa_atexit@plt+0x1c8da0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1d584c <__cxa_atexit@plt+0x1c9500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d50d8 <__cxa_atexit@plt+0x1c8d8c> │ │ │ │ + ldr r3, [pc, #76] @ 1d50f0 <__cxa_atexit@plt+0x1c8da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d50c0 <__cxa_atexit@plt+0x1c8d74> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01247b78 │ │ │ │ - strdeq r8, [r4, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d50f4 <__cxa_atexit@plt+0x1c8da8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012482e4 │ │ │ │ + andeq r2, r0, r8, asr sl │ │ │ │ + tsteq r3, ip, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d5888 <__cxa_atexit@plt+0x1c953c> │ │ │ │ - ldr r2, [pc, #36] @ 1d5890 <__cxa_atexit@plt+0x1c9544> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1d5894 <__cxa_atexit@plt+0x1c9548> │ │ │ │ + bhi 1d512c <__cxa_atexit@plt+0x1c8de0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d5134 <__cxa_atexit@plt+0x1c8de8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #28 │ │ │ │ - strdeq r7, [r4, -ip]! │ │ │ │ - tsteq r3, r0, ror #27 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x01248254 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d5904 <__cxa_atexit@plt+0x1c95b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d5910 <__cxa_atexit@plt+0x1c95c4> │ │ │ │ - ldr r1, [pc, #84] @ 1d5920 <__cxa_atexit@plt+0x1c95d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1d5924 <__cxa_atexit@plt+0x1c95d8> │ │ │ │ + bhi 1d51a0 <__cxa_atexit@plt+0x1c8e54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d51bc <__cxa_atexit@plt+0x1c8e70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1d5928 <__cxa_atexit@plt+0x1c95dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d51a8 <__cxa_atexit@plt+0x1c8e5c> │ │ │ │ + ldr r3, [pc, #76] @ 1d51c0 <__cxa_atexit@plt+0x1c8e74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5190 <__cxa_atexit@plt+0x1c8e44> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01247a9c │ │ │ │ - @ instruction: 0x01248118 │ │ │ │ - tsteq r3, r8, asr sp │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d59b0 <__cxa_atexit@plt+0x1c9664> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d59b8 <__cxa_atexit@plt+0x1c966c> │ │ │ │ - ldr lr, [pc, #104] @ 1d59cc <__cxa_atexit@plt+0x1c9680> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 1d59d0 <__cxa_atexit@plt+0x1c9684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r8, [pc, #76] @ 1d59d4 <__cxa_atexit@plt+0x1c9688> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r1, [pc, #56] @ 1d59d8 <__cxa_atexit@plt+0x1c968c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r9, {r1, r2, r7} │ │ │ │ - sub sl, r6, #27 │ │ │ │ - mov r7, r3 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1d59c0 <__cxa_atexit@plt+0x1c9674> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01247a04 │ │ │ │ - tsteq r3, r0, ror #25 │ │ │ │ - @ instruction: 0x01247a3c │ │ │ │ - @ instruction: 0x01131cb4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d5a24 <__cxa_atexit@plt+0x1c96d8> │ │ │ │ - ldr r7, [pc, #52] @ 1d5a38 <__cxa_atexit@plt+0x1c96ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1d5a18 <__cxa_atexit@plt+0x1c96cc> │ │ │ │ - mov r7, sl │ │ │ │ - b 1d5a4c <__cxa_atexit@plt+0x1c9700> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d5a3c <__cxa_atexit@plt+0x1c96f0> │ │ │ │ + ldr r7, [pc, #20] @ 1d51c4 <__cxa_atexit@plt+0x1c8e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01131c98 │ │ │ │ - tsteq r3, r4, asr ip │ │ │ │ + @ instruction: 0x01248214 │ │ │ │ + andeq r1, r0, r4, lsr r0 │ │ │ │ + tsteq r3, r0, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1d5ac8 <__cxa_atexit@plt+0x1c977c> │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d5b18 <__cxa_atexit@plt+0x1c97cc> │ │ │ │ - ldr lr, [pc, #188] @ 1d5b3c <__cxa_atexit@plt+0x1c97f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r8, [r9, #24] │ │ │ │ - ldr r2, [pc, #148] @ 1d5b40 <__cxa_atexit@plt+0x1c97f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r2, r3} │ │ │ │ - ldr r3, [pc, #140] @ 1d5b44 <__cxa_atexit@plt+0x1c97f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #31 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d5b20 <__cxa_atexit@plt+0x1c97d4> │ │ │ │ - ldr lr, [pc, #84] @ 1d5b30 <__cxa_atexit@plt+0x1c97e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #72] @ 1d5b34 <__cxa_atexit@plt+0x1c97e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - ldr r2, [pc, #52] @ 1d5b38 <__cxa_atexit@plt+0x1c97ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r9, #-12] │ │ │ │ - stmdb r9, {r1, r3} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #27 │ │ │ │ - b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - b 1d5b24 <__cxa_atexit@plt+0x1c97d8> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ - ldrdeq r7, [r4, -r8]! │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01247900 │ │ │ │ - @ instruction: 0x01247f44 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d5bac <__cxa_atexit@plt+0x1c9860> │ │ │ │ - ldr lr, [pc, #76] @ 1d5bb8 <__cxa_atexit@plt+0x1c986c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1d5bbc <__cxa_atexit@plt+0x1c9870> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - sub lr, r2, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1d5ba0 <__cxa_atexit@plt+0x1c9854> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1d5bcc <__cxa_atexit@plt+0x1c9880> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq r7, [r4, -r0]! │ │ │ │ - tsteq r3, r4, lsl #22 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5c40 <__cxa_atexit@plt+0x1c98f4> │ │ │ │ - ldr r3, [pc, #140] @ 1d5c6c <__cxa_atexit@plt+0x1c9920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1d5c54 <__cxa_atexit@plt+0x1c9908> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5c40 <__cxa_atexit@plt+0x1c98f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d5c5c <__cxa_atexit@plt+0x1c9910> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #88] @ 1d5c74 <__cxa_atexit@plt+0x1c9928> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r1, r2 │ │ │ │ - sub r1, r1, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d5c70 <__cxa_atexit@plt+0x1c9924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - smlawteq r4, r8, sp, r7 │ │ │ │ - @ instruction: 0x01247790 │ │ │ │ - tsteq r3, ip, asr #20 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5cd0 <__cxa_atexit@plt+0x1c9984> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d5ce4 <__cxa_atexit@plt+0x1c9998> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #76] @ 1d5cf8 <__cxa_atexit@plt+0x1c99ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r2, r1 │ │ │ │ - sub r1, r1, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d5cf4 <__cxa_atexit@plt+0x1c99a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01247d38 │ │ │ │ - @ instruction: 0x01247700 │ │ │ │ - tsteq r3, r8, asr #19 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d5d60 <__cxa_atexit@plt+0x1c9a14> │ │ │ │ - ldr lr, [pc, #76] @ 1d5d6c <__cxa_atexit@plt+0x1c9a20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1d5d70 <__cxa_atexit@plt+0x1c9a24> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - sub lr, r2, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1d5d54 <__cxa_atexit@plt+0x1c9a08> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1d5d80 <__cxa_atexit@plt+0x1c9a34> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d51fc <__cxa_atexit@plt+0x1c8eb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d5204 <__cxa_atexit@plt+0x1c8eb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0124763c │ │ │ │ - tsteq r3, r0, asr r9 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5df4 <__cxa_atexit@plt+0x1c9aa8> │ │ │ │ - ldr r3, [pc, #140] @ 1d5e20 <__cxa_atexit@plt+0x1c9ad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1d5e08 <__cxa_atexit@plt+0x1c9abc> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5df4 <__cxa_atexit@plt+0x1c9aa8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d5e10 <__cxa_atexit@plt+0x1c9ac4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #88] @ 1d5e28 <__cxa_atexit@plt+0x1c9adc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r1, r2 │ │ │ │ - sub r1, r1, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d5e24 <__cxa_atexit@plt+0x1c9ad8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01247c14 │ │ │ │ - ldrdeq r7, [r4, -ip]! │ │ │ │ - @ instruction: 0x01131898 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d5e84 <__cxa_atexit@plt+0x1c9b38> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d5e98 <__cxa_atexit@plt+0x1c9b4c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #76] @ 1d5eac <__cxa_atexit@plt+0x1c9b60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, r2, r1 │ │ │ │ - sub r1, r1, r7 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d5ea8 <__cxa_atexit@plt+0x1c9b5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r4, r4, fp, r7 │ │ │ │ - @ instruction: 0x0124754c │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d5ef4 <__cxa_atexit@plt+0x1c9ba8> │ │ │ │ - ldr r7, [pc, #48] @ 1d5f04 <__cxa_atexit@plt+0x1c9bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d5ee8 <__cxa_atexit@plt+0x1c9b9c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d5f18 <__cxa_atexit@plt+0x1c9bcc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1d5f08 <__cxa_atexit@plt+0x1c9bbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011317dc │ │ │ │ - @ instruction: 0x011317b8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d5f74 <__cxa_atexit@plt+0x1c9c28> │ │ │ │ - ldr r3, [pc, #260] @ 1d6034 <__cxa_atexit@plt+0x1c9ce8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d5ff4 <__cxa_atexit@plt+0x1c9ca8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d6014 <__cxa_atexit@plt+0x1c9cc8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 1d6000 <__cxa_atexit@plt+0x1c9cb4> │ │ │ │ - ldr lr, [pc, #200] @ 1d6038 <__cxa_atexit@plt+0x1c9cec> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 1d5fbc <__cxa_atexit@plt+0x1c9c70> │ │ │ │ - ldr r3, [pc, #172] @ 1d6028 <__cxa_atexit@plt+0x1c9cdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d5ff4 <__cxa_atexit@plt+0x1c9ca8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d6014 <__cxa_atexit@plt+0x1c9cc8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 1d6000 <__cxa_atexit@plt+0x1c9cb4> │ │ │ │ - ldr lr, [pc, #112] @ 1d602c <__cxa_atexit@plt+0x1c9ce0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 1d6030 <__cxa_atexit@plt+0x1c9ce4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1d603c <__cxa_atexit@plt+0x1c9cf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - smlawbeq r4, r4, r4, r7 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - smlawteq r4, r4, r3, r7 │ │ │ │ - tsteq r3, r4, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d60b4 <__cxa_atexit@plt+0x1c9d68> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 1d60a0 <__cxa_atexit@plt+0x1c9d54> │ │ │ │ - ldr r2, [pc, #88] @ 1d60c8 <__cxa_atexit@plt+0x1c9d7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 1d60cc <__cxa_atexit@plt+0x1c9d80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d60c4 <__cxa_atexit@plt+0x1c9d78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01247324 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - ldrdeq r7, [r4, -r8]! │ │ │ │ - @ instruction: 0x011315f4 │ │ │ │ + smlawbeq r4, r4, r1, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d6144 <__cxa_atexit@plt+0x1c9df8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 1d6130 <__cxa_atexit@plt+0x1c9de4> │ │ │ │ - ldr r2, [pc, #88] @ 1d6158 <__cxa_atexit@plt+0x1c9e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 1d615c <__cxa_atexit@plt+0x1c9e10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d6154 <__cxa_atexit@plt+0x1c9e08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01247294 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - @ instruction: 0x01247348 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d61fc <__cxa_atexit@plt+0x1c9eb0> │ │ │ │ - ldr r7, [pc, #164] @ 1d6224 <__cxa_atexit@plt+0x1c9ed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 1d61b8 <__cxa_atexit@plt+0x1c9e6c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1d61c8 <__cxa_atexit@plt+0x1c9e7c> │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1d620c <__cxa_atexit@plt+0x1c9ec0> │ │ │ │ - ldr r7, [pc, #128] @ 1d622c <__cxa_atexit@plt+0x1c9ee0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r1, [r8, #10] │ │ │ │ - b 1d61e0 <__cxa_atexit@plt+0x1c9e94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1d620c <__cxa_atexit@plt+0x1c9ec0> │ │ │ │ - ldr r7, [pc, #80] @ 1d6228 <__cxa_atexit@plt+0x1c9edc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1d6230 <__cxa_atexit@plt+0x1c9ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01247204 │ │ │ │ - @ instruction: 0x01247230 │ │ │ │ - @ instruction: 0x011314dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1d6270 <__cxa_atexit@plt+0x1c9f24> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d62a0 <__cxa_atexit@plt+0x1c9f54> │ │ │ │ - ldr r2, [pc, #76] @ 1d62b0 <__cxa_atexit@plt+0x1c9f64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - b 1d6288 <__cxa_atexit@plt+0x1c9f3c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d62a0 <__cxa_atexit@plt+0x1c9f54> │ │ │ │ - ldr r2, [pc, #44] @ 1d62ac <__cxa_atexit@plt+0x1c9f60> │ │ │ │ + bhi 1d5270 <__cxa_atexit@plt+0x1c8f24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d528c <__cxa_atexit@plt+0x1c8f40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0124715c │ │ │ │ - @ instruction: 0x01247178 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d634c <__cxa_atexit@plt+0x1ca000> │ │ │ │ - ldr r3, [pc, #160] @ 1d6374 <__cxa_atexit@plt+0x1ca028> │ │ │ │ + bhi 1d5278 <__cxa_atexit@plt+0x1c8f2c> │ │ │ │ + ldr r3, [pc, #76] @ 1d5290 <__cxa_atexit@plt+0x1c8f44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 1d6328 <__cxa_atexit@plt+0x1c9fdc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d6338 <__cxa_atexit@plt+0x1c9fec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d635c <__cxa_atexit@plt+0x1ca010> │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [r8, #14] │ │ │ │ - ldr lr, [pc, #116] @ 1d6380 <__cxa_atexit@plt+0x1ca034> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #112] @ 1d6384 <__cxa_atexit@plt+0x1ca038> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5260 <__cxa_atexit@plt+0x1c8f14> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1d637c <__cxa_atexit@plt+0x1ca030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d6378 <__cxa_atexit@plt+0x1ca02c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01131390 │ │ │ │ - smlawbeq r4, ip, r0, r7 │ │ │ │ - @ instruction: 0x0124714c │ │ │ │ - @ instruction: 0x01247098 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d63dc <__cxa_atexit@plt+0x1ca090> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d63f0 <__cxa_atexit@plt+0x1ca0a4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #11 │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr lr, [pc, #68] @ 1d6404 <__cxa_atexit@plt+0x1ca0b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 1d6408 <__cxa_atexit@plt+0x1ca0bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d6400 <__cxa_atexit@plt+0x1ca0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01246fe8 │ │ │ │ - @ instruction: 0x01247098 │ │ │ │ - @ instruction: 0x01246fe4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d6440 <__cxa_atexit@plt+0x1ca0f4> │ │ │ │ - ldr r5, [pc, #36] @ 1d6450 <__cxa_atexit@plt+0x1ca104> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1d6454 <__cxa_atexit@plt+0x1ca108> │ │ │ │ + ldr r7, [pc, #20] @ 1d5294 <__cxa_atexit@plt+0x1c8f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r0, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d647c <__cxa_atexit@plt+0x1ca130> │ │ │ │ - ldr r3, [pc, #156] @ 1d6510 <__cxa_atexit@plt+0x1ca1c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 1d6488 <__cxa_atexit@plt+0x1ca13c> │ │ │ │ - ldr r3, [pc, #136] @ 1d650c <__cxa_atexit@plt+0x1ca1c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1d64e0 <__cxa_atexit@plt+0x1ca194> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d64e8 <__cxa_atexit@plt+0x1ca19c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d64fc <__cxa_atexit@plt+0x1ca1b0> │ │ │ │ - ldr r2, [pc, #100] @ 1d6518 <__cxa_atexit@plt+0x1ca1cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 1d651c <__cxa_atexit@plt+0x1ca1d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d6514 <__cxa_atexit@plt+0x1ca1c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r6, [r4, -ip]! │ │ │ │ - @ instruction: 0x01246fa4 │ │ │ │ - @ instruction: 0x01246f08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d6578 <__cxa_atexit@plt+0x1ca22c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d658c <__cxa_atexit@plt+0x1ca240> │ │ │ │ - ldr r2, [pc, #84] @ 1d65a0 <__cxa_atexit@plt+0x1ca254> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 1d65a4 <__cxa_atexit@plt+0x1ca258> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d659c <__cxa_atexit@plt+0x1ca250> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01246e4c │ │ │ │ - @ instruction: 0x01246f0c │ │ │ │ - @ instruction: 0x01246e70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 1d6600 <__cxa_atexit@plt+0x1ca2b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d6614 <__cxa_atexit@plt+0x1ca2c8> │ │ │ │ - ldr r2, [pc, #84] @ 1d6628 <__cxa_atexit@plt+0x1ca2dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 1d662c <__cxa_atexit@plt+0x1ca2e0> │ │ │ │ + @ instruction: 0x01248144 │ │ │ │ + @ instruction: 0x000028b8 │ │ │ │ + @ instruction: 0x011323dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d52cc <__cxa_atexit@plt+0x1c8f80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d52d4 <__cxa_atexit@plt+0x1c8f88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1d6624 <__cxa_atexit@plt+0x1ca2d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r4, r4, sp, r6 │ │ │ │ - smlawbeq r4, r4, lr, r6 │ │ │ │ - @ instruction: 0x01246de8 │ │ │ │ - tsteq r3, r4, lsr pc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d6668 <__cxa_atexit@plt+0x1ca31c> │ │ │ │ - ldr r3, [pc, #36] @ 1d6678 <__cxa_atexit@plt+0x1ca32c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1d667c <__cxa_atexit@plt+0x1ca330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, ip, ror r0 │ │ │ │ - tsteq r3, r8, ror #29 │ │ │ │ + strheq r8, [r4, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 1d66ac <__cxa_atexit@plt+0x1ca360> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01130eb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d66fc <__cxa_atexit@plt+0x1ca3b0> │ │ │ │ - ldr r7, [pc, #56] @ 1d6710 <__cxa_atexit@plt+0x1ca3c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d66f0 <__cxa_atexit@plt+0x1ca3a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1d17d8 <__cxa_atexit@plt+0x1c548c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d6714 <__cxa_atexit@plt+0x1ca3c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffb0fc │ │ │ │ - tsteq r3, ip, ror #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d67b4 <__cxa_atexit@plt+0x1ca468> │ │ │ │ - ldr r7, [pc, #140] @ 1d67c4 <__cxa_atexit@plt+0x1ca478> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 1d6790 <__cxa_atexit@plt+0x1ca444> │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1d677c <__cxa_atexit@plt+0x1ca430> │ │ │ │ - ldr r2, [pc, #116] @ 1d67c8 <__cxa_atexit@plt+0x1ca47c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1d67a0 <__cxa_atexit@plt+0x1ca454> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1d677c <__cxa_atexit@plt+0x1ca430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1d67cc <__cxa_atexit@plt+0x1ca480> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1d67d0 <__cxa_atexit@plt+0x1ca484> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d67d4 <__cxa_atexit@plt+0x1ca488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01246c08 │ │ │ │ - @ instruction: 0x01246be8 │ │ │ │ - tsteq r3, r8, lsr pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d6818 <__cxa_atexit@plt+0x1ca4cc> │ │ │ │ - ldr r3, [pc, #76] @ 1d6840 <__cxa_atexit@plt+0x1ca4f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d682c <__cxa_atexit@plt+0x1ca4e0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d6818 <__cxa_atexit@plt+0x1ca4cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1d6844 <__cxa_atexit@plt+0x1ca4f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d6848 <__cxa_atexit@plt+0x1ca4fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01246b6c │ │ │ │ - @ instruction: 0x01246b5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1d6880 <__cxa_atexit@plt+0x1ca534> │ │ │ │ + bhi 1d5340 <__cxa_atexit@plt+0x1c8ff4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d535c <__cxa_atexit@plt+0x1c9010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1d6884 <__cxa_atexit@plt+0x1ca538> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01246b34 │ │ │ │ - @ instruction: 0x01246b28 │ │ │ │ - tsteq r3, r4, ror #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1d68ac <__cxa_atexit@plt+0x1ca560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01130ed8 │ │ │ │ - tsteq r3, ip, lsl #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d691c <__cxa_atexit@plt+0x1ca5d0> │ │ │ │ - ldr r3, [pc, #88] @ 1d692c <__cxa_atexit@plt+0x1ca5e0> │ │ │ │ + bhi 1d5348 <__cxa_atexit@plt+0x1c8ffc> │ │ │ │ + ldr r3, [pc, #76] @ 1d5360 <__cxa_atexit@plt+0x1c9014> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1d68fc <__cxa_atexit@plt+0x1ca5b0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1d6908 <__cxa_atexit@plt+0x1ca5bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5330 <__cxa_atexit@plt+0x1c8fe4> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1d6934 <__cxa_atexit@plt+0x1ca5e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1d6910 <__cxa_atexit@plt+0x1ca5c4> │ │ │ │ - ldr r7, [pc, #32] @ 1d6930 <__cxa_atexit@plt+0x1ca5e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1d6938 <__cxa_atexit@plt+0x1ca5ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01130e94 │ │ │ │ - tsteq r3, r8, asr lr │ │ │ │ - @ instruction: 0x01130eb4 │ │ │ │ - tsteq r3, r4, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1d6974 <__cxa_atexit@plt+0x1ca628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 1d6978 <__cxa_atexit@plt+0x1ca62c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, ip, lsl #28 │ │ │ │ - tsteq r3, ip, asr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1d699c <__cxa_atexit@plt+0x1ca650> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01246a3c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 1d69c0 <__cxa_atexit@plt+0x1ca674> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01246a18 │ │ │ │ - @ instruction: 0x01130ff4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d6a1c <__cxa_atexit@plt+0x1ca6d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1d6a14 <__cxa_atexit@plt+0x1ca6c8> │ │ │ │ - ldr r3, [pc, #44] @ 1d6a24 <__cxa_atexit@plt+0x1ca6d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1d6a28 <__cxa_atexit@plt+0x1ca6dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b bc0524 <__cxa_atexit@plt+0xbb41d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01130fb4 │ │ │ │ - smlawbeq r4, r8, r9, r6 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d6a68 <__cxa_atexit@plt+0x1ca71c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d6a60 <__cxa_atexit@plt+0x1ca714> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6a7c <__cxa_atexit@plt+0x1ca730> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6b88 <__cxa_atexit@plt+0x1ca83c> │ │ │ │ - ldr r7, [pc, #8] @ 1d6a78 <__cxa_atexit@plt+0x1ca72c> │ │ │ │ + ldr r7, [pc, #20] @ 1d5364 <__cxa_atexit@plt+0x1c9018> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01130f9c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1d6b30 <__cxa_atexit@plt+0x1ca7e4> │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1d6b08 <__cxa_atexit@plt+0x1ca7bc> │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1d6adc <__cxa_atexit@plt+0x1ca790> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1d6b20 <__cxa_atexit@plt+0x1ca7d4> │ │ │ │ - ldr r2, [r2, #14] │ │ │ │ - str r2, [r6, #8]! │ │ │ │ - ldr r2, [pc, #160] @ 1d6b60 <__cxa_atexit@plt+0x1ca814> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - ldr r2, [pc, #152] @ 1d6b64 <__cxa_atexit@plt+0x1ca818> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r3, #7 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r8, [pc, #116] @ 1d6b58 <__cxa_atexit@plt+0x1ca80c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - ldr r2, [r2, #10] │ │ │ │ - ldr r0, [pc, #104] @ 1d6b5c <__cxa_atexit@plt+0x1ca810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #68] @ 1d6b54 <__cxa_atexit@plt+0x1ca808> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #40] @ 1d6b50 <__cxa_atexit@plt+0x1ca804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #48] @ 1d6b68 <__cxa_atexit@plt+0x1ca81c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ - strdeq r6, [r4, -ip]! │ │ │ │ - tsteq r3, r4, lsl #23 │ │ │ │ - @ instruction: 0x012468e8 │ │ │ │ - @ instruction: 0x012468ec │ │ │ │ - @ instruction: 0x01246f30 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, r0, lsl #29 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6a7c <__cxa_atexit@plt+0x1ca730> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d6c10 <__cxa_atexit@plt+0x1ca8c4> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1d6be4 <__cxa_atexit@plt+0x1ca898> │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 1d6c00 <__cxa_atexit@plt+0x1ca8b4> │ │ │ │ - ldr r8, [pc, #120] @ 1d6c34 <__cxa_atexit@plt+0x1ca8e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #108] @ 1d6c38 <__cxa_atexit@plt+0x1ca8ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r3, [pc, #68] @ 1d6c30 <__cxa_atexit@plt+0x1ca8e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #36] @ 1d6c2c <__cxa_atexit@plt+0x1ca8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r6, [pc, #36] @ 1d6c3c <__cxa_atexit@plt+0x1ca8f0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq r3, r8, asr #27 │ │ │ │ - @ instruction: 0x01246e20 │ │ │ │ - tsteq r3, ip, lsr #21 │ │ │ │ - @ instruction: 0x01246810 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01130d98 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6b88 <__cxa_atexit@plt+0x1ca83c> │ │ │ │ - tsteq r3, r4, lsr #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d6cbc <__cxa_atexit@plt+0x1ca970> │ │ │ │ - ldr r7, [pc, #76] @ 1d6ccc <__cxa_atexit@plt+0x1ca980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d6cac <__cxa_atexit@plt+0x1ca960> │ │ │ │ - ldr r2, [pc, #60] @ 1d6cd0 <__cxa_atexit@plt+0x1ca984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d6cd4 <__cxa_atexit@plt+0x1ca988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r3, r8, asr sp │ │ │ │ - tsteq r3, ip, lsr #26 │ │ │ │ + @ instruction: 0x01248074 │ │ │ │ + muleq r0, r4, lr │ │ │ │ + tsteq r3, r0, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d6d00 <__cxa_atexit@plt+0x1ca9b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r3, r0, lsl #26 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #96] @ 1d6d7c <__cxa_atexit@plt+0x1caa30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq 1d6d54 <__cxa_atexit@plt+0x1caa08> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d6d68 <__cxa_atexit@plt+0x1caa1c> │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d6d60 <__cxa_atexit@plt+0x1caa14> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6a7c <__cxa_atexit@plt+0x1ca730> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6b88 <__cxa_atexit@plt+0x1ca83c> │ │ │ │ - ldr r7, [pc, #16] @ 1d6d80 <__cxa_atexit@plt+0x1caa34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01130c9c │ │ │ │ - tsteq r3, r0, lsl #25 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d6dc4 <__cxa_atexit@plt+0x1caa78> │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1d6dbc <__cxa_atexit@plt+0x1caa70> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6a7c <__cxa_atexit@plt+0x1ca730> │ │ │ │ - mov r7, fp │ │ │ │ - b 1d6b88 <__cxa_atexit@plt+0x1ca83c> │ │ │ │ - ldr r7, [pc, #12] @ 1d6dd8 <__cxa_atexit@plt+0x1caa8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r3, r0, asr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d6e0c <__cxa_atexit@plt+0x1caac0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1d6e14 <__cxa_atexit@plt+0x1caac8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1d539c <__cxa_atexit@plt+0x1c9050> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d53a4 <__cxa_atexit@plt+0x1c9058> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01246574 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01247fe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d6ec0 <__cxa_atexit@plt+0x1cab74> │ │ │ │ - ldr r3, [pc, #144] @ 1d6ec8 <__cxa_atexit@plt+0x1cab7c> │ │ │ │ + bhi 1d5410 <__cxa_atexit@plt+0x1c90c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d542c <__cxa_atexit@plt+0x1c90e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5418 <__cxa_atexit@plt+0x1c90cc> │ │ │ │ + ldr r3, [pc, #76] @ 1d5430 <__cxa_atexit@plt+0x1c90e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d6e90 <__cxa_atexit@plt+0x1cab44> │ │ │ │ - ldr r1, [pc, #112] @ 1d6ecc <__cxa_atexit@plt+0x1cab80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1d6ea0 <__cxa_atexit@plt+0x1cab54> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d6eb8 <__cxa_atexit@plt+0x1cab6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5400 <__cxa_atexit@plt+0x1c90b4> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1d6ed0 <__cxa_atexit@plt+0x1cab84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01246594 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1d6f40 <__cxa_atexit@plt+0x1cabf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1d6f18 <__cxa_atexit@plt+0x1cabcc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1d6f34 <__cxa_atexit@plt+0x1cabe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 1d5434 <__cxa_atexit@plt+0x1c90e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1d6f44 <__cxa_atexit@plt+0x1cabf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01246510 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d6f78 <__cxa_atexit@plt+0x1cac2c> │ │ │ │ - ldr r3, [pc, #32] @ 1d6f84 <__cxa_atexit@plt+0x1cac38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldrdeq r6, [r4, -r8]! │ │ │ │ - @ instruction: 0x011306f0 │ │ │ │ + @ instruction: 0x01247fa4 │ │ │ │ + andeq r0, r0, r4, asr #27 │ │ │ │ + tsteq r3, r0, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d6fcc <__cxa_atexit@plt+0x1cac80> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d546c <__cxa_atexit@plt+0x1c9120> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1d6fd4 <__cxa_atexit@plt+0x1cac88> │ │ │ │ + ldr r1, [pc, #24] @ 1d5474 <__cxa_atexit@plt+0x1c9128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1d6fd8 <__cxa_atexit@plt+0x1cac8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r4, r0, r3, r6 │ │ │ │ - @ instruction: 0x01246a50 │ │ │ │ + @ instruction: 0x01247f14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7010 <__cxa_atexit@plt+0x1cacc4> │ │ │ │ + bhi 1d54e0 <__cxa_atexit@plt+0x1c9194> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d7018 <__cxa_atexit@plt+0x1caccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d54fc <__cxa_atexit@plt+0x1c91b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d54e8 <__cxa_atexit@plt+0x1c919c> │ │ │ │ + ldr r3, [pc, #76] @ 1d5500 <__cxa_atexit@plt+0x1c91b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d54d0 <__cxa_atexit@plt+0x1c9184> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01246370 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d70a4 <__cxa_atexit@plt+0x1cad58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d70b0 <__cxa_atexit@plt+0x1cad64> │ │ │ │ - ldr lr, [pc, #116] @ 1d70c0 <__cxa_atexit@plt+0x1cad74> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1d70c4 <__cxa_atexit@plt+0x1cad78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 1d5504 <__cxa_atexit@plt+0x1c91b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r7, [r4, -r4]! │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + tsteq r3, r0, ror #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d5570 <__cxa_atexit@plt+0x1c9224> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1d70c8 <__cxa_atexit@plt+0x1cad7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1d70cc <__cxa_atexit@plt+0x1cad80> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1d70d0 <__cxa_atexit@plt+0x1cad84> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d558c <__cxa_atexit@plt+0x1c9240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5578 <__cxa_atexit@plt+0x1c922c> │ │ │ │ + ldr r3, [pc, #76] @ 1d5590 <__cxa_atexit@plt+0x1c9244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5560 <__cxa_atexit@plt+0x1c9214> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01246318 │ │ │ │ - smlawteq r4, r4, r3, r6 │ │ │ │ - @ instruction: 0x01246304 │ │ │ │ - @ instruction: 0x01246348 │ │ │ │ + ldr r7, [pc, #20] @ 1d5594 <__cxa_atexit@plt+0x1c9248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01247e44 │ │ │ │ + andeq r0, r0, r4, ror #24 │ │ │ │ + ldrsbeq r2, [r3, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7108 <__cxa_atexit@plt+0x1cadbc> │ │ │ │ + bhi 1d55cc <__cxa_atexit@plt+0x1c9280> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d7110 <__cxa_atexit@plt+0x1cadc4> │ │ │ │ + ldr r1, [pc, #24] @ 1d55d4 <__cxa_atexit@plt+0x1c9288> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01246278 │ │ │ │ + @ instruction: 0x01247db4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d5624 <__cxa_atexit@plt+0x1c92d8> │ │ │ │ + ldr r7, [pc, #52] @ 1d5638 <__cxa_atexit@plt+0x1c92ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5618 <__cxa_atexit@plt+0x1c92cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d563c <__cxa_atexit@plt+0x1c92f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #23 │ │ │ │ + tsteq r3, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1d7194 <__cxa_atexit@plt+0x1cae48> │ │ │ │ + bhi 1d5694 <__cxa_atexit@plt+0x1c9348> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d71a0 <__cxa_atexit@plt+0x1cae54> │ │ │ │ - ldr lr, [pc, #104] @ 1d71b0 <__cxa_atexit@plt+0x1cae64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1d71b4 <__cxa_atexit@plt+0x1cae68> │ │ │ │ + bcc 1d56a0 <__cxa_atexit@plt+0x1c9354> │ │ │ │ + ldr r1, [pc, #64] @ 1d56b0 <__cxa_atexit@plt+0x1c9364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d56b4 <__cxa_atexit@plt+0x1c9368> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1d71b8 <__cxa_atexit@plt+0x1cae6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1d71bc <__cxa_atexit@plt+0x1cae70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012462e0 │ │ │ │ - @ instruction: 0x01246224 │ │ │ │ - @ instruction: 0x01246264 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d7238 <__cxa_atexit@plt+0x1caeec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7244 <__cxa_atexit@plt+0x1caef8> │ │ │ │ - ldr lr, [pc, #100] @ 1d7254 <__cxa_atexit@plt+0x1caf08> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1d7258 <__cxa_atexit@plt+0x1caf0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + strdeq r7, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d5720 <__cxa_atexit@plt+0x1c93d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1d725c <__cxa_atexit@plt+0x1caf10> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d573c <__cxa_atexit@plt+0x1c93f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5728 <__cxa_atexit@plt+0x1c93dc> │ │ │ │ + ldr r3, [pc, #76] @ 1d5740 <__cxa_atexit@plt+0x1c93f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5710 <__cxa_atexit@plt+0x1c93c4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01246174 │ │ │ │ - @ instruction: 0x01246210 │ │ │ │ + ldr r7, [pc, #20] @ 1d5744 <__cxa_atexit@plt+0x1c93f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01247c94 │ │ │ │ + @ instruction: 0x00000ab4 │ │ │ │ + tsteq r3, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7294 <__cxa_atexit@plt+0x1caf48> │ │ │ │ + bhi 1d577c <__cxa_atexit@plt+0x1c9430> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d729c <__cxa_atexit@plt+0x1caf50> │ │ │ │ + ldr r1, [pc, #24] @ 1d5784 <__cxa_atexit@plt+0x1c9438> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012460ec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + @ instruction: 0x01247c04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7324 <__cxa_atexit@plt+0x1cafd8> │ │ │ │ - ldr lr, [pc, #108] @ 1d732c <__cxa_atexit@plt+0x1cafe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d730c <__cxa_atexit@plt+0x1cafc0> │ │ │ │ - ldr r3, [pc, #64] @ 1d7330 <__cxa_atexit@plt+0x1cafe4> │ │ │ │ + bhi 1d57f0 <__cxa_atexit@plt+0x1c94a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d580c <__cxa_atexit@plt+0x1c94c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d57f8 <__cxa_atexit@plt+0x1c94ac> │ │ │ │ + ldr r3, [pc, #76] @ 1d5810 <__cxa_atexit@plt+0x1c94c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d731c <__cxa_atexit@plt+0x1cafd0> │ │ │ │ - b 1d7374 <__cxa_atexit@plt+0x1cb028> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d57e0 <__cxa_atexit@plt+0x1c9494> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d5814 <__cxa_atexit@plt+0x1c94c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1d7368 <__cxa_atexit@plt+0x1cb01c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d7360 <__cxa_atexit@plt+0x1cb014> │ │ │ │ - b 1d7374 <__cxa_atexit@plt+0x1cb028> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1d7400 <__cxa_atexit@plt+0x1cb0b4> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d7464 <__cxa_atexit@plt+0x1cb118> │ │ │ │ - ldr lr, [pc, #232] @ 1d7498 <__cxa_atexit@plt+0x1cb14c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1d749c <__cxa_atexit@plt+0x1cb150> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1d74a0 <__cxa_atexit@plt+0x1cb154> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1d74a4 <__cxa_atexit@plt+0x1cb158> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1d7478 <__cxa_atexit@plt+0x1cb12c> │ │ │ │ - ldr r1, [pc, #120] @ 1d748c <__cxa_atexit@plt+0x1cb140> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1d7490 <__cxa_atexit@plt+0x1cb144> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1d7494 <__cxa_atexit@plt+0x1cb148> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01245fe4 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - smlawbeq r4, r4, r0, r6 │ │ │ │ - smlawteq r4, r0, pc, r5 @ │ │ │ │ - @ instruction: 0x01246000 │ │ │ │ - tsteq r3, ip, asr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d7534 <__cxa_atexit@plt+0x1cb1e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7540 <__cxa_atexit@plt+0x1cb1f4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 1d7550 <__cxa_atexit@plt+0x1cb204> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 1d7554 <__cxa_atexit@plt+0x1cb208> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1d7558 <__cxa_atexit@plt+0x1cb20c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01245f3c │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - tsteq r3, r4, lsl #2 │ │ │ │ + smlawteq r4, r4, fp, r7 │ │ │ │ + andeq r0, r0, r4, ror #19 │ │ │ │ + tsteq r3, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d759c <__cxa_atexit@plt+0x1cb250> │ │ │ │ - ldr r8, [pc, #40] @ 1d75a4 <__cxa_atexit@plt+0x1cb258> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d584c <__cxa_atexit@plt+0x1c9500> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 1d75a8 <__cxa_atexit@plt+0x1cb25c> │ │ │ │ + ldr r1, [pc, #24] @ 1d5854 <__cxa_atexit@plt+0x1c9508> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror #1 │ │ │ │ - @ instruction: 0x01245de4 │ │ │ │ + @ instruction: 0x01247b34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d75e0 <__cxa_atexit@plt+0x1cb294> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d75e8 <__cxa_atexit@plt+0x1cb29c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01245da0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d7674 <__cxa_atexit@plt+0x1cb328> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7680 <__cxa_atexit@plt+0x1cb334> │ │ │ │ - ldr lr, [pc, #116] @ 1d7690 <__cxa_atexit@plt+0x1cb344> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1d7694 <__cxa_atexit@plt+0x1cb348> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bhi 1d58c0 <__cxa_atexit@plt+0x1c9574> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1d7698 <__cxa_atexit@plt+0x1cb34c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1d769c <__cxa_atexit@plt+0x1cb350> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1d76a0 <__cxa_atexit@plt+0x1cb354> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d58dc <__cxa_atexit@plt+0x1c9590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d58c8 <__cxa_atexit@plt+0x1c957c> │ │ │ │ + ldr r3, [pc, #76] @ 1d58e0 <__cxa_atexit@plt+0x1c9594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d58b0 <__cxa_atexit@plt+0x1c9564> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d37b8 <__cxa_atexit@plt+0x1c746c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01245d48 │ │ │ │ - strdeq r5, [r4, -r4]! │ │ │ │ - @ instruction: 0x01245d34 │ │ │ │ - @ instruction: 0x01245d78 │ │ │ │ + ldr r7, [pc, #20] @ 1d58e4 <__cxa_atexit@plt+0x1c9598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r7, [r4, -r4]! │ │ │ │ + @ instruction: 0xffffdf20 │ │ │ │ + tsteq r3, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d76d8 <__cxa_atexit@plt+0x1cb38c> │ │ │ │ + bhi 1d591c <__cxa_atexit@plt+0x1c95d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d76e0 <__cxa_atexit@plt+0x1cb394> │ │ │ │ + ldr r1, [pc, #24] @ 1d5924 <__cxa_atexit@plt+0x1c95d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01245ca8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01247a64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d7764 <__cxa_atexit@plt+0x1cb418> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7770 <__cxa_atexit@plt+0x1cb424> │ │ │ │ - ldr lr, [pc, #104] @ 1d7780 <__cxa_atexit@plt+0x1cb434> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1d7784 <__cxa_atexit@plt+0x1cb438> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1d7788 <__cxa_atexit@plt+0x1cb43c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1d778c <__cxa_atexit@plt+0x1cb440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d5994 <__cxa_atexit@plt+0x1c9648> │ │ │ │ + ldr r2, [pc, #116] @ 1d59bc <__cxa_atexit@plt+0x1c9670> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d59a0 <__cxa_atexit@plt+0x1c9654> │ │ │ │ + ldr r2, [pc, #88] @ 1d59c4 <__cxa_atexit@plt+0x1c9678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 1d59c8 <__cxa_atexit@plt+0x1c967c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 1d59c0 <__cxa_atexit@plt+0x1c9674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01245d10 │ │ │ │ - @ instruction: 0x01245c54 │ │ │ │ - @ instruction: 0x01245c94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d7808 <__cxa_atexit@plt+0x1cb4bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7814 <__cxa_atexit@plt+0x1cb4c8> │ │ │ │ - ldr lr, [pc, #100] @ 1d7824 <__cxa_atexit@plt+0x1cb4d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1d7828 <__cxa_atexit@plt+0x1cb4dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + @ instruction: 0x01247a28 │ │ │ │ + tsteq r3, ip, lsr #25 │ │ │ │ + andeq r1, r0, r8, lsr #4 │ │ │ │ + andeq r1, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d5a34 <__cxa_atexit@plt+0x1c96e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1d782c <__cxa_atexit@plt+0x1cb4e0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d5a50 <__cxa_atexit@plt+0x1c9704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5a3c <__cxa_atexit@plt+0x1c96f0> │ │ │ │ + ldr r3, [pc, #76] @ 1d5a54 <__cxa_atexit@plt+0x1c9708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5a24 <__cxa_atexit@plt+0x1c96d8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01245ba4 │ │ │ │ - @ instruction: 0x01245c40 │ │ │ │ + ldr r7, [pc, #20] @ 1d5a58 <__cxa_atexit@plt+0x1c970c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + smlawbeq r4, r0, r9, r7 │ │ │ │ + strdeq r2, [r0], -r4 │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7864 <__cxa_atexit@plt+0x1cb518> │ │ │ │ + bhi 1d5a90 <__cxa_atexit@plt+0x1c9744> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d786c <__cxa_atexit@plt+0x1cb520> │ │ │ │ + ldr r1, [pc, #24] @ 1d5a98 <__cxa_atexit@plt+0x1c974c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01245b1c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + strdeq r7, [r4, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d78f4 <__cxa_atexit@plt+0x1cb5a8> │ │ │ │ - ldr lr, [pc, #108] @ 1d78fc <__cxa_atexit@plt+0x1cb5b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d78dc <__cxa_atexit@plt+0x1cb590> │ │ │ │ - ldr r3, [pc, #64] @ 1d7900 <__cxa_atexit@plt+0x1cb5b4> │ │ │ │ + bhi 1d5b04 <__cxa_atexit@plt+0x1c97b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d5b20 <__cxa_atexit@plt+0x1c97d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5b0c <__cxa_atexit@plt+0x1c97c0> │ │ │ │ + ldr r3, [pc, #76] @ 1d5b24 <__cxa_atexit@plt+0x1c97d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d78ec <__cxa_atexit@plt+0x1cb5a0> │ │ │ │ - b 1d7944 <__cxa_atexit@plt+0x1cb5f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5af4 <__cxa_atexit@plt+0x1c97a8> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d5b28 <__cxa_atexit@plt+0x1c97dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1d7938 <__cxa_atexit@plt+0x1cb5ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d7930 <__cxa_atexit@plt+0x1cb5e4> │ │ │ │ - b 1d7944 <__cxa_atexit@plt+0x1cb5f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x012478b0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + tsteq r3, ip, lsr fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d5b94 <__cxa_atexit@plt+0x1c9848> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d5bb0 <__cxa_atexit@plt+0x1c9864> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5b9c <__cxa_atexit@plt+0x1c9850> │ │ │ │ + ldr r3, [pc, #76] @ 1d5bb4 <__cxa_atexit@plt+0x1c9868> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5b84 <__cxa_atexit@plt+0x1c9838> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1d79d0 <__cxa_atexit@plt+0x1cb684> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d7a34 <__cxa_atexit@plt+0x1cb6e8> │ │ │ │ - ldr lr, [pc, #232] @ 1d7a68 <__cxa_atexit@plt+0x1cb71c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d5bb8 <__cxa_atexit@plt+0x1c986c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01247820 │ │ │ │ + muleq r0, r4, pc @ │ │ │ │ + @ instruction: 0x01131ab8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d5c70 <__cxa_atexit@plt+0x1c9924> │ │ │ │ + ldr lr, [pc, #180] @ 1d5c90 <__cxa_atexit@plt+0x1c9944> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1d7a6c <__cxa_atexit@plt+0x1cb720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1d7a70 <__cxa_atexit@plt+0x1cb724> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1d7a74 <__cxa_atexit@plt+0x1cb728> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d5c94 <__cxa_atexit@plt+0x1c9948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d5c50 <__cxa_atexit@plt+0x1c9904> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d5c5c <__cxa_atexit@plt+0x1c9910> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1d7a48 <__cxa_atexit@plt+0x1cb6fc> │ │ │ │ - ldr r1, [pc, #120] @ 1d7a5c <__cxa_atexit@plt+0x1cb710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1d7a60 <__cxa_atexit@plt+0x1cb714> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1d7a64 <__cxa_atexit@plt+0x1cb718> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ + bcc 1d5c7c <__cxa_atexit@plt+0x1c9930> │ │ │ │ + ldr r3, [pc, #128] @ 1d5c9c <__cxa_atexit@plt+0x1c9950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d5ca0 <__cxa_atexit@plt+0x1c9954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1d5c98 <__cxa_atexit@plt+0x1c994c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01245a14 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01245ab4 │ │ │ │ - strdeq r5, [r4, -r0]! │ │ │ │ - @ instruction: 0x01245a30 │ │ │ │ - tstpeq r2, r4, ror #23 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d7b04 <__cxa_atexit@plt+0x1cb7b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7b10 <__cxa_atexit@plt+0x1cb7c4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 1d7b20 <__cxa_atexit@plt+0x1cb7d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 1d7b24 <__cxa_atexit@plt+0x1cb7d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1d7b28 <__cxa_atexit@plt+0x1cb7dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlawbeq r4, r4, r7, r7 │ │ │ │ + @ instruction: 0x01247768 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01247828 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d5d04 <__cxa_atexit@plt+0x1c99b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d5d18 <__cxa_atexit@plt+0x1c99cc> │ │ │ │ + ldr r2, [pc, #92] @ 1d5d2c <__cxa_atexit@plt+0x1c99e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d5d30 <__cxa_atexit@plt+0x1c99e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 1d5d28 <__cxa_atexit@plt+0x1c99dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124596c │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smlawteq r4, r0, r6, r7 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x01247774 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7b78 <__cxa_atexit@plt+0x1cb82c> │ │ │ │ - ldr r2, [pc, #56] @ 1d7b80 <__cxa_atexit@plt+0x1cb834> │ │ │ │ + bhi 1d5de0 <__cxa_atexit@plt+0x1c9a94> │ │ │ │ + ldr r2, [pc, #172] @ 1d5e00 <__cxa_atexit@plt+0x1c9ab4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1d7b84 <__cxa_atexit@plt+0x1cb838> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1d7b88 <__cxa_atexit@plt+0x1cb83c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d5dd0 <__cxa_atexit@plt+0x1c9a84> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d5de8 <__cxa_atexit@plt+0x1c9a9c> │ │ │ │ + ldr r7, [pc, #136] @ 1d5e04 <__cxa_atexit@plt+0x1c9ab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr lr, [pc, #124] @ 1d5e08 <__cxa_atexit@plt+0x1c9abc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [pc, #116] @ 1d5e0c <__cxa_atexit@plt+0x1c9ac0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112fedc │ │ │ │ - @ instruction: 0x0124581c │ │ │ │ - ldrdeq r5, [r4, -ip]! │ │ │ │ - tstpeq r2, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0x01247644 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d5e84 <__cxa_atexit@plt+0x1c9b38> │ │ │ │ + ldr r2, [pc, #92] @ 1d5e90 <__cxa_atexit@plt+0x1c9b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 1d5e94 <__cxa_atexit@plt+0x1c9b48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #68] @ 1d5e98 <__cxa_atexit@plt+0x1c9b4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + smlawbeq r4, r8, r5, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1d7c60 <__cxa_atexit@plt+0x1cb914> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d7c68 <__cxa_atexit@plt+0x1cb91c> │ │ │ │ - ldr lr, [pc, #204] @ 1d7c90 <__cxa_atexit@plt+0x1cb944> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #200] @ 1d7c94 <__cxa_atexit@plt+0x1cb948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d7c84 <__cxa_atexit@plt+0x1cb938> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d7c7c <__cxa_atexit@plt+0x1cb930> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #124] @ 1d7c98 <__cxa_atexit@plt+0x1cb94c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #108] @ 1d7c9c <__cxa_atexit@plt+0x1cb950> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 1d7ca0 <__cxa_atexit@plt+0x1cb954> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + bhi 1d5ef0 <__cxa_atexit@plt+0x1c9ba4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d5efc <__cxa_atexit@plt+0x1c9bb0> │ │ │ │ + ldr r1, [pc, #64] @ 1d5f0c <__cxa_atexit@plt+0x1c9bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d5f10 <__cxa_atexit@plt+0x1c9bc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ mov r6, r3 │ │ │ │ - b 1d7c70 <__cxa_atexit@plt+0x1cb924> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x012457a4 │ │ │ │ - @ instruction: 0x01245810 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff664 │ │ │ │ - @ instruction: 0x0112fd98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d7ce8 <__cxa_atexit@plt+0x1cb99c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1d7cf0 <__cxa_atexit@plt+0x1cb9a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1d7cf4 <__cxa_atexit@plt+0x1cb9a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012456a4 │ │ │ │ - @ instruction: 0x01245d24 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0x0124749c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7d2c <__cxa_atexit@plt+0x1cb9e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d7d34 <__cxa_atexit@plt+0x1cb9e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01245654 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d7dc0 <__cxa_atexit@plt+0x1cba74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7dcc <__cxa_atexit@plt+0x1cba80> │ │ │ │ - ldr lr, [pc, #116] @ 1d7ddc <__cxa_atexit@plt+0x1cba90> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 1d7de0 <__cxa_atexit@plt+0x1cba94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bhi 1d5f7c <__cxa_atexit@plt+0x1c9c30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 1d7de4 <__cxa_atexit@plt+0x1cba98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 1d7de8 <__cxa_atexit@plt+0x1cba9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1d7dec <__cxa_atexit@plt+0x1cbaa0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d5f98 <__cxa_atexit@plt+0x1c9c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d5f84 <__cxa_atexit@plt+0x1c9c38> │ │ │ │ + ldr r3, [pc, #76] @ 1d5f9c <__cxa_atexit@plt+0x1c9c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d5f6c <__cxa_atexit@plt+0x1c9c20> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - strdeq r5, [r4, -ip]! │ │ │ │ - @ instruction: 0x012456a8 │ │ │ │ - @ instruction: 0x012455e8 │ │ │ │ - @ instruction: 0x0124562c │ │ │ │ + ldr r7, [pc, #20] @ 1d5fa0 <__cxa_atexit@plt+0x1c9c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01247438 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + tsteq r3, r4, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7e24 <__cxa_atexit@plt+0x1cbad8> │ │ │ │ + bhi 1d5fd8 <__cxa_atexit@plt+0x1c9c8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d7e2c <__cxa_atexit@plt+0x1cbae0> │ │ │ │ + ldr r1, [pc, #24] @ 1d5fe0 <__cxa_atexit@plt+0x1c9c94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124555c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x012473a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d7eb0 <__cxa_atexit@plt+0x1cbb64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7ebc <__cxa_atexit@plt+0x1cbb70> │ │ │ │ - ldr lr, [pc, #104] @ 1d7ecc <__cxa_atexit@plt+0x1cbb80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1d7ed0 <__cxa_atexit@plt+0x1cbb84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1d7ed4 <__cxa_atexit@plt+0x1cbb88> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1d7ed8 <__cxa_atexit@plt+0x1cbb8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - smlawteq r4, r4, r5, r5 │ │ │ │ - @ instruction: 0x01245508 │ │ │ │ - @ instruction: 0x01245548 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d7f54 <__cxa_atexit@plt+0x1cbc08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d7f60 <__cxa_atexit@plt+0x1cbc14> │ │ │ │ - ldr lr, [pc, #100] @ 1d7f70 <__cxa_atexit@plt+0x1cbc24> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1d7f74 <__cxa_atexit@plt+0x1cbc28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d604c <__cxa_atexit@plt+0x1c9d00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1d7f78 <__cxa_atexit@plt+0x1cbc2c> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d6068 <__cxa_atexit@plt+0x1c9d1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d6054 <__cxa_atexit@plt+0x1c9d08> │ │ │ │ + ldr r3, [pc, #76] @ 1d606c <__cxa_atexit@plt+0x1c9d20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d603c <__cxa_atexit@plt+0x1c9cf0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01245458 │ │ │ │ - strdeq r5, [r4, -r4]! │ │ │ │ + ldr r7, [pc, #20] @ 1d6070 <__cxa_atexit@plt+0x1c9d24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01247368 │ │ │ │ + andeq r7, r0, r8, asr ip │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d7fb0 <__cxa_atexit@plt+0x1cbc64> │ │ │ │ + bhi 1d60a8 <__cxa_atexit@plt+0x1c9d5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d7fb8 <__cxa_atexit@plt+0x1cbc6c> │ │ │ │ + ldr r1, [pc, #24] @ 1d60b0 <__cxa_atexit@plt+0x1c9d64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r4, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + ldrdeq r7, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8040 <__cxa_atexit@plt+0x1cbcf4> │ │ │ │ - ldr lr, [pc, #108] @ 1d8048 <__cxa_atexit@plt+0x1cbcfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d8028 <__cxa_atexit@plt+0x1cbcdc> │ │ │ │ - ldr r3, [pc, #64] @ 1d804c <__cxa_atexit@plt+0x1cbd00> │ │ │ │ + bhi 1d611c <__cxa_atexit@plt+0x1c9dd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d6138 <__cxa_atexit@plt+0x1c9dec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d6124 <__cxa_atexit@plt+0x1c9dd8> │ │ │ │ + ldr r3, [pc, #76] @ 1d613c <__cxa_atexit@plt+0x1c9df0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d8038 <__cxa_atexit@plt+0x1cbcec> │ │ │ │ - b 1d8090 <__cxa_atexit@plt+0x1cbd44> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d610c <__cxa_atexit@plt+0x1c9dc0> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1dbc7c <__cxa_atexit@plt+0x1cf930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d6140 <__cxa_atexit@plt+0x1c9df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 1d8084 <__cxa_atexit@plt+0x1cbd38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d807c <__cxa_atexit@plt+0x1cbd30> │ │ │ │ - b 1d8090 <__cxa_atexit@plt+0x1cbd44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ + @ instruction: 0x01247298 │ │ │ │ + andeq r5, r0, r8, lsl #23 │ │ │ │ + tsteq r3, ip, asr r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1d811c <__cxa_atexit@plt+0x1cbdd0> │ │ │ │ - add r3, r6, #28 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d6188 <__cxa_atexit@plt+0x1c9e3c> │ │ │ │ + ldr r7, [pc, #52] @ 1d619c <__cxa_atexit@plt+0x1c9e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d617c <__cxa_atexit@plt+0x1c9e30> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d61a0 <__cxa_atexit@plt+0x1c9e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r0, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1d62b8 <__cxa_atexit@plt+0x1c9f6c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1d6348 <__cxa_atexit@plt+0x1c9ffc> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r0, #3 │ │ │ │ + cmp r3, #18 │ │ │ │ + bhi 1d6850 <__cxa_atexit@plt+0x1ca504> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r2, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + andeq r0, r0, r8, ror #7 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + andeq r0, r0, r8, asr #9 │ │ │ │ + andeq r0, r0, r0, lsl r5 │ │ │ │ + andeq r0, r0, r0, lsl r4 │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror r5 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, ip, ror r4 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1d8180 <__cxa_atexit@plt+0x1cbe34> │ │ │ │ - ldr lr, [pc, #232] @ 1d81b4 <__cxa_atexit@plt+0x1cbe68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ 1d81b8 <__cxa_atexit@plt+0x1cbe6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ 1d81bc <__cxa_atexit@plt+0x1cbe70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ 1d81c0 <__cxa_atexit@plt+0x1cbe74> │ │ │ │ + bcc 1d68fc <__cxa_atexit@plt+0x1ca5b0> │ │ │ │ + ldr r9, [pc, #1812] @ 1d6960 <__cxa_atexit@plt+0x1ca614> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1808] @ 1d6964 <__cxa_atexit@plt+0x1ca618> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr sl, [pc, #1788] @ 1d6968 <__cxa_atexit@plt+0x1ca61c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #1780] @ 1d696c <__cxa_atexit@plt+0x1ca620> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ + b 1d68e4 <__cxa_atexit@plt+0x1ca598> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1d68fc <__cxa_atexit@plt+0x1ca5b0> │ │ │ │ + ldr r9, [pc, #1644] @ 1d693c <__cxa_atexit@plt+0x1ca5f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1640] @ 1d6940 <__cxa_atexit@plt+0x1ca5f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr sl, [pc, #1620] @ 1d6944 <__cxa_atexit@plt+0x1ca5f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #1612] @ 1d6948 <__cxa_atexit@plt+0x1ca5fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #1760] @ 1d6a40 <__cxa_atexit@plt+0x1ca6f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #1756] @ 1d6a44 <__cxa_atexit@plt+0x1ca6f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #1752] @ 1d6a48 <__cxa_atexit@plt+0x1ca6fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r8, #7 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #1632] @ 1d6a24 <__cxa_atexit@plt+0x1ca6d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #1628] @ 1d6a28 <__cxa_atexit@plt+0x1ca6dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #1624] @ 1d6a2c <__cxa_atexit@plt+0x1ca6e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d690c <__cxa_atexit@plt+0x1ca5c0> │ │ │ │ + ldr sl, [pc, #1560] @ 1d6a04 <__cxa_atexit@plt+0x1ca6b8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #1556] @ 1d6a08 <__cxa_atexit@plt+0x1ca6bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1552] @ 1d6a0c <__cxa_atexit@plt+0x1ca6c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #1528] @ 1d6a10 <__cxa_atexit@plt+0x1ca6c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + b 1d67a8 <__cxa_atexit@plt+0x1ca45c> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d6924 <__cxa_atexit@plt+0x1ca5d8> │ │ │ │ + ldr r9, [pc, #1564] @ 1d6a4c <__cxa_atexit@plt+0x1ca700> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1560] @ 1d6a50 <__cxa_atexit@plt+0x1ca704> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #1532] @ 1d6a54 <__cxa_atexit@plt+0x1ca708> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #13 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #1268] @ 1d6998 <__cxa_atexit@plt+0x1ca64c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #1264] @ 1d699c <__cxa_atexit@plt+0x1ca650> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #1260] @ 1d69a0 <__cxa_atexit@plt+0x1ca654> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d6914 <__cxa_atexit@plt+0x1ca5c8> │ │ │ │ + ldr r1, [pc, #1320] @ 1d69f4 <__cxa_atexit@plt+0x1ca6a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #1300] @ 1d69f8 <__cxa_atexit@plt+0x1ca6ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ + b 1d6694 <__cxa_atexit@plt+0x1ca348> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d690c <__cxa_atexit@plt+0x1ca5c0> │ │ │ │ + ldr sl, [pc, #1240] @ 1d69d4 <__cxa_atexit@plt+0x1ca688> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #1236] @ 1d69d8 <__cxa_atexit@plt+0x1ca68c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1232] @ 1d69dc <__cxa_atexit@plt+0x1ca690> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #1208] @ 1d69e0 <__cxa_atexit@plt+0x1ca694> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + b 1d67a8 <__cxa_atexit@plt+0x1ca45c> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d692c <__cxa_atexit@plt+0x1ca5e0> │ │ │ │ + ldr r9, [pc, #1088] @ 1d6980 <__cxa_atexit@plt+0x1ca634> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1084] @ 1d6984 <__cxa_atexit@plt+0x1ca638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #1060] @ 1d6988 <__cxa_atexit@plt+0x1ca63c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + b 1d67e0 <__cxa_atexit@plt+0x1ca494> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d690c <__cxa_atexit@plt+0x1ca5c0> │ │ │ │ + ldr sl, [pc, #1136] @ 1d6a14 <__cxa_atexit@plt+0x1ca6c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #1132] @ 1d6a18 <__cxa_atexit@plt+0x1ca6cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #1128] @ 1d6a1c <__cxa_atexit@plt+0x1ca6d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #1104] @ 1d6a20 <__cxa_atexit@plt+0x1ca6d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + b 1d67a8 <__cxa_atexit@plt+0x1ca45c> │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #932] @ 1d698c <__cxa_atexit@plt+0x1ca640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #928] @ 1d6990 <__cxa_atexit@plt+0x1ca644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #924] @ 1d6994 <__cxa_atexit@plt+0x1ca648> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #940] @ 1d69bc <__cxa_atexit@plt+0x1ca670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #936] @ 1d69c0 <__cxa_atexit@plt+0x1ca674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #932] @ 1d69c4 <__cxa_atexit@plt+0x1ca678> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d690c <__cxa_atexit@plt+0x1ca5c0> │ │ │ │ + ldr sl, [pc, #824] @ 1d6970 <__cxa_atexit@plt+0x1ca624> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #820] @ 1d6974 <__cxa_atexit@plt+0x1ca628> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #816] @ 1d6978 <__cxa_atexit@plt+0x1ca62c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #792] @ 1d697c <__cxa_atexit@plt+0x1ca630> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + b 1d67a8 <__cxa_atexit@plt+0x1ca45c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d6914 <__cxa_atexit@plt+0x1ca5c8> │ │ │ │ + ldr r1, [pc, #948] @ 1d6a30 <__cxa_atexit@plt+0x1ca6e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #928] @ 1d6a34 <__cxa_atexit@plt+0x1ca6e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1d8194 <__cxa_atexit@plt+0x1cbe48> │ │ │ │ - ldr r1, [pc, #120] @ 1d81a8 <__cxa_atexit@plt+0x1cbe5c> │ │ │ │ + bx r0 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #732] @ 1d69a4 <__cxa_atexit@plt+0x1ca658> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ + ldr r2, [pc, #728] @ 1d69a8 <__cxa_atexit@plt+0x1ca65c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #724] @ 1d69ac <__cxa_atexit@plt+0x1ca660> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d691c <__cxa_atexit@plt+0x1ca5d0> │ │ │ │ + ldr r1, [pc, #780] @ 1d69fc <__cxa_atexit@plt+0x1ca6b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #776] @ 1d6a00 <__cxa_atexit@plt+0x1ca6b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d6740 <__cxa_atexit@plt+0x1ca3f4> │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #672] @ 1d69b0 <__cxa_atexit@plt+0x1ca664> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #668] @ 1d69b4 <__cxa_atexit@plt+0x1ca668> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #664] @ 1d69b8 <__cxa_atexit@plt+0x1ca66c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1d6810 <__cxa_atexit@plt+0x1ca4c4> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d691c <__cxa_atexit@plt+0x1ca5d0> │ │ │ │ + ldr r1, [pc, #768] @ 1d6a38 <__cxa_atexit@plt+0x1ca6ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #764] @ 1d6a3c <__cxa_atexit@plt+0x1ca6f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d690c <__cxa_atexit@plt+0x1ca5c0> │ │ │ │ + ldr sl, [pc, #616] @ 1d69e4 <__cxa_atexit@plt+0x1ca698> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #612] @ 1d69e8 <__cxa_atexit@plt+0x1ca69c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #608] @ 1d69ec <__cxa_atexit@plt+0x1ca6a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #584] @ 1d69f0 <__cxa_atexit@plt+0x1ca6a4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ 1d81ac <__cxa_atexit@plt+0x1cbe60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ 1d81b0 <__cxa_atexit@plt+0x1cbe64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 1d68ec <__cxa_atexit@plt+0x1ca5a0> │ │ │ │ + ldr r1, [pc, #456] @ 1d69c8 <__cxa_atexit@plt+0x1ca67c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #452] @ 1d69cc <__cxa_atexit@plt+0x1ca680> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #448] @ 1d69d0 <__cxa_atexit@plt+0x1ca684> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d6934 <__cxa_atexit@plt+0x1ca5e8> │ │ │ │ + ldr r9, [pc, #232] @ 1d694c <__cxa_atexit@plt+0x1ca600> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #228] @ 1d6950 <__cxa_atexit@plt+0x1ca604> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr sl, [pc, #208] @ 1d6954 <__cxa_atexit@plt+0x1ca608> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #200] @ 1d6958 <__cxa_atexit@plt+0x1ca60c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #196] @ 1d695c <__cxa_atexit@plt+0x1ca610> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #32]! │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #48]! @ 0x30 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r9, [r6, #64] @ 0x40 │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r3, #13 │ │ │ │ + b 1d633c <__cxa_atexit@plt+0x1c9ff0> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - smlawteq r4, r8, r2, r5 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01245368 │ │ │ │ - @ instruction: 0x012452a4 │ │ │ │ - @ instruction: 0x012452e4 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + mov r6, #28 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + mov r6, #24 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + b 1d6900 <__cxa_atexit@plt+0x1ca5b4> │ │ │ │ + @ instruction: 0xffffe434 │ │ │ │ + @ instruction: 0xffffe46c │ │ │ │ + @ instruction: 0xffffe4e4 │ │ │ │ + @ instruction: 0x01247744 │ │ │ │ + @ instruction: 0xffffe000 │ │ │ │ + @ instruction: 0xffffe038 │ │ │ │ + @ instruction: 0xffffe140 │ │ │ │ + @ instruction: 0x012471b4 │ │ │ │ + @ instruction: 0xffffe2a4 │ │ │ │ + @ instruction: 0xffffe980 │ │ │ │ + @ instruction: 0xffffe9b8 │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + ldrdeq r7, [r4, -r0]! │ │ │ │ + @ instruction: 0xffffe6f4 │ │ │ │ + @ instruction: 0xffffe72c │ │ │ │ + @ instruction: 0xffffe7b4 │ │ │ │ + @ instruction: 0x012473e8 │ │ │ │ + @ instruction: 0xffffe94c │ │ │ │ + @ instruction: 0xffffe984 │ │ │ │ + ldrdeq r7, [r4, -r0]! │ │ │ │ + @ instruction: 0xffffe9b4 │ │ │ │ + @ instruction: 0xffffe96c │ │ │ │ + @ instruction: 0x01247458 │ │ │ │ + @ instruction: 0xffffebc8 │ │ │ │ + @ instruction: 0xffffeb80 │ │ │ │ + @ instruction: 0x012475a0 │ │ │ │ + @ instruction: 0xffffea74 │ │ │ │ + @ instruction: 0xffffea2c │ │ │ │ + smlawbeq r4, r0, r3, r7 │ │ │ │ + @ instruction: 0xffffeafc │ │ │ │ + @ instruction: 0xffffeab4 │ │ │ │ + @ instruction: 0x0124733c │ │ │ │ + @ instruction: 0xffffeccc │ │ │ │ + @ instruction: 0xffffec84 │ │ │ │ + @ instruction: 0x01247440 │ │ │ │ + @ instruction: 0xffffebac │ │ │ │ + @ instruction: 0xffffeb64 │ │ │ │ + @ instruction: 0x01247254 │ │ │ │ + @ instruction: 0xffffef40 │ │ │ │ + @ instruction: 0xffffef78 │ │ │ │ + @ instruction: 0xfffff000 │ │ │ │ + @ instruction: 0x01247540 │ │ │ │ + @ instruction: 0xffffee20 │ │ │ │ + @ instruction: 0xffffeec0 │ │ │ │ + @ instruction: 0xffffef30 │ │ │ │ + strheq r7, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffff350 │ │ │ │ + @ instruction: 0x01247348 │ │ │ │ + @ instruction: 0xfffff16c │ │ │ │ + @ instruction: 0x01247374 │ │ │ │ + @ instruction: 0xfffff500 │ │ │ │ + @ instruction: 0xfffff538 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + @ instruction: 0x01247658 │ │ │ │ + @ instruction: 0xfffff4bc │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + @ instruction: 0x012474a4 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0x012476a4 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0x012473e8 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + @ instruction: 0x01247340 │ │ │ │ + @ instruction: 0xffffe32c │ │ │ │ + @ instruction: 0xffffe27c │ │ │ │ + @ instruction: 0x01247714 │ │ │ │ + @ instruction: 0xfffff31c │ │ │ │ + @ instruction: 0xfffff354 │ │ │ │ + @ instruction: 0x01247630 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d6aa4 <__cxa_atexit@plt+0x1ca758> │ │ │ │ + ldr r7, [pc, #52] @ 1d6ab8 <__cxa_atexit@plt+0x1ca76c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d6a98 <__cxa_atexit@plt+0x1ca74c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d444c <__cxa_atexit@plt+0x1c8100> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d6abc <__cxa_atexit@plt+0x1ca770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd9c4 │ │ │ │ + tsteq r3, r0, lsr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8210 <__cxa_atexit@plt+0x1cbec4> │ │ │ │ - ldr r2, [pc, #56] @ 1d8218 <__cxa_atexit@plt+0x1cbecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1d821c <__cxa_atexit@plt+0x1cbed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1d8220 <__cxa_atexit@plt+0x1cbed4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 1d6b28 <__cxa_atexit@plt+0x1ca7dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d6b44 <__cxa_atexit@plt+0x1ca7f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d6b30 <__cxa_atexit@plt+0x1ca7e4> │ │ │ │ + ldr r3, [pc, #76] @ 1d6b48 <__cxa_atexit@plt+0x1ca7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d6b18 <__cxa_atexit@plt+0x1ca7cc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d6f90 <__cxa_atexit@plt+0x1cac44> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r4, asr r8 @ p-variant is OBSOLETE │ │ │ │ - smlawbeq r4, r4, r1, r5 │ │ │ │ - @ instruction: 0x01245244 │ │ │ │ - tstpeq r2, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d82f8 <__cxa_atexit@plt+0x1cbfac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d8300 <__cxa_atexit@plt+0x1cbfb4> │ │ │ │ - ldr lr, [pc, #204] @ 1d8328 <__cxa_atexit@plt+0x1cbfdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #200] @ 1d832c <__cxa_atexit@plt+0x1cbfe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d831c <__cxa_atexit@plt+0x1cbfd0> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d8314 <__cxa_atexit@plt+0x1cbfc8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #124] @ 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #108] @ 1d8334 <__cxa_atexit@plt+0x1cbfe8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 1d8338 <__cxa_atexit@plt+0x1cbfec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d8308 <__cxa_atexit@plt+0x1cbfbc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d6b4c <__cxa_atexit@plt+0x1ca800> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0124510c │ │ │ │ - @ instruction: 0x01245178 │ │ │ │ - @ instruction: 0xffffecc8 │ │ │ │ - @ instruction: 0xffffefcc │ │ │ │ - tstpeq r2, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d8440 <__cxa_atexit@plt+0x1cc0f4> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1d8448 <__cxa_atexit@plt+0x1cc0fc> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #248] @ 1d8470 <__cxa_atexit@plt+0x1cc124> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + smlawbeq r4, ip, r8, r6 │ │ │ │ + muleq r0, r0, r4 │ │ │ │ + tsteq r3, r0, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d6b80 <__cxa_atexit@plt+0x1ca834> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d6b88 <__cxa_atexit@plt+0x1ca83c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r6, [r4, -ip]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d6c44 <__cxa_atexit@plt+0x1ca8f8> │ │ │ │ + ldr r2, [pc, #184] @ 1d6c64 <__cxa_atexit@plt+0x1ca918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ - ldr r9, [r1, #16] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr ip, [r1, #24] │ │ │ │ - ldr r1, [r1, #28] │ │ │ │ - ldr lr, [pc, #212] @ 1d8474 <__cxa_atexit@plt+0x1cc128> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d6c34 <__cxa_atexit@plt+0x1ca8e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d6c4c <__cxa_atexit@plt+0x1ca900> │ │ │ │ + ldr lr, [pc, #136] @ 1d6c68 <__cxa_atexit@plt+0x1ca91c> │ │ │ │ add lr, pc, lr │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r2, [pc, #188] @ 1d8478 <__cxa_atexit@plt+0x1cc12c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #-12] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - sub r9, r6, #27 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d8464 <__cxa_atexit@plt+0x1cc118> │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1d845c <__cxa_atexit@plt+0x1cc110> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #128] @ 1d847c <__cxa_atexit@plt+0x1cc130> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #112] @ 1d8480 <__cxa_atexit@plt+0x1cc134> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #36]! @ 0x24 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #96] @ 1d8484 <__cxa_atexit@plt+0x1cc138> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d8450 <__cxa_atexit@plt+0x1cc104> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 1d6c6c <__cxa_atexit@plt+0x1ca920> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [pc, #100] @ 1d6c70 <__cxa_atexit@plt+0x1ca924> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r4, -r8]! │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x01245020 │ │ │ │ - @ instruction: 0x01245030 │ │ │ │ - @ instruction: 0xfffff154 │ │ │ │ - @ instruction: 0xfffff454 │ │ │ │ - tstpeq r2, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + ldrdeq r6, [r4, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1d8548 <__cxa_atexit@plt+0x1cc1fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8554 <__cxa_atexit@plt+0x1cc208> │ │ │ │ - ldr lr, [pc, #168] @ 1d8564 <__cxa_atexit@plt+0x1cc218> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d6cec <__cxa_atexit@plt+0x1ca9a0> │ │ │ │ + ldr r2, [pc, #96] @ 1d6cf8 <__cxa_atexit@plt+0x1ca9ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 1d6cfc <__cxa_atexit@plt+0x1ca9b0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #160] @ 1d8568 <__cxa_atexit@plt+0x1cc21c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r9, [pc, #136] @ 1d856c <__cxa_atexit@plt+0x1cc220> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r6, #26 │ │ │ │ - ldr ip, [pc, #120] @ 1d8570 <__cxa_atexit@plt+0x1cc224> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #64] @ 1d6d00 <__cxa_atexit@plt+0x1ca9b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r0, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d853c <__cxa_atexit@plt+0x1cc1f0> │ │ │ │ - mov r5, r8 │ │ │ │ - b 1d8580 <__cxa_atexit@plt+0x1cc234> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff5c8 │ │ │ │ - @ instruction: 0x01244ea8 │ │ │ │ - @ instruction: 0xffffefd0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0112f4d4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1d8664 <__cxa_atexit@plt+0x1cc318> │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1d872c <__cxa_atexit@plt+0x1cc3e0> │ │ │ │ - ldr lr, [pc, #456] @ 1d8780 <__cxa_atexit@plt+0x1cc434> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #444] @ 1d8784 <__cxa_atexit@plt+0x1cc438> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - ldr sl, [r3, #10] │ │ │ │ - ldr r0, [r3, #14] │ │ │ │ - str lr, [r6, #48]! @ 0x30 │ │ │ │ - ldr r1, [pc, #412] @ 1d8788 <__cxa_atexit@plt+0x1cc43c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ - str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #400] @ 1d878c <__cxa_atexit@plt+0x1cc440> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #396] @ 1d8790 <__cxa_atexit@plt+0x1cc444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r2, #71 @ 0x47 │ │ │ │ - mov r9, r6 │ │ │ │ - str r1, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - ldr r0, [sp] │ │ │ │ - stmdb r6, {r0, lr} │ │ │ │ - sub r7, r2, #47 @ 0x2f │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1d8734 <__cxa_atexit@plt+0x1cc3e8> │ │ │ │ - ldr lr, [pc, #244] @ 1d876c <__cxa_atexit@plt+0x1cc420> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r3, #3 │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - ldr r1, [pc, #212] @ 1d8770 <__cxa_atexit@plt+0x1cc424> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, sl, ip} │ │ │ │ - sub r9, r2, #27 │ │ │ │ - add ip, r5, #12 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - cmp r4, ip │ │ │ │ - mov r4, r1 │ │ │ │ - bhi 1d8754 <__cxa_atexit@plt+0x1cc408> │ │ │ │ - add r2, r6, #68 @ 0x44 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1d874c <__cxa_atexit@plt+0x1cc400> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr fp, [pc, #148] @ 1d8774 <__cxa_atexit@plt+0x1cc428> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr lr, [pc, #144] @ 1d8778 <__cxa_atexit@plt+0x1cc42c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str fp, [r6, #36]! @ 0x24 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r5, [pc, #116] @ 1d877c <__cxa_atexit@plt+0x1cc430> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - b 1d8738 <__cxa_atexit@plt+0x1cc3ec> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - @ instruction: 0x01244d40 │ │ │ │ - @ instruction: 0xffffee84 │ │ │ │ - @ instruction: 0x01244d44 │ │ │ │ - @ instruction: 0xfffff170 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0x01244e64 │ │ │ │ - smlawteq r4, r0, sp, r4 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - @ instruction: 0x0112f2b0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x0124671c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d87e8 <__cxa_atexit@plt+0x1cc49c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d87f0 <__cxa_atexit@plt+0x1cc4a4> │ │ │ │ - ldr r1, [pc, #64] @ 1d880c <__cxa_atexit@plt+0x1cc4c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d6d50 <__cxa_atexit@plt+0x1caa04> │ │ │ │ + ldr r2, [pc, #60] @ 1d6d68 <__cxa_atexit@plt+0x1caa1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 1d6d6c <__cxa_atexit@plt+0x1caa20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1d8810 <__cxa_atexit@plt+0x1cc4c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d87f8 <__cxa_atexit@plt+0x1cc4ac> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1d8808 <__cxa_atexit@plt+0x1cc4bc> │ │ │ │ + sub r0, r6, #15 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r7, [pc, #24] @ 1d6d70 <__cxa_atexit@plt+0x1caa24> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tstpeq r2, r0, ror #4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffe60c │ │ │ │ - tstpeq r2, r4, lsr r2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d8890 <__cxa_atexit@plt+0x1cc544> │ │ │ │ - ldr r8, [pc, #96] @ 1d889c <__cxa_atexit@plt+0x1cc550> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1d88a0 <__cxa_atexit@plt+0x1cc554> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1d88a4 <__cxa_atexit@plt+0x1cc558> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0xffffe5dc │ │ │ │ - ldrdeq r4, [r4, -ip]! │ │ │ │ - @ instruction: 0x0112edd0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0x011308fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d88ec <__cxa_atexit@plt+0x1cc5a0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d6da8 <__cxa_atexit@plt+0x1caa5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1d88f4 <__cxa_atexit@plt+0x1cc5a8> │ │ │ │ + ldr r1, [pc, #24] @ 1d6db0 <__cxa_atexit@plt+0x1caa64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1d88f8 <__cxa_atexit@plt+0x1cc5ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01244aa0 │ │ │ │ - @ instruction: 0x01245130 │ │ │ │ + ldrdeq r6, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d6e1c <__cxa_atexit@plt+0x1caad0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d6e38 <__cxa_atexit@plt+0x1caaec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d6e24 <__cxa_atexit@plt+0x1caad8> │ │ │ │ + ldr r3, [pc, #76] @ 1d6e3c <__cxa_atexit@plt+0x1caaf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d6e0c <__cxa_atexit@plt+0x1caac0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d6e40 <__cxa_atexit@plt+0x1caaf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01246598 │ │ │ │ + @ instruction: 0xfffff3b8 │ │ │ │ + tsteq r3, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8930 <__cxa_atexit@plt+0x1cc5e4> │ │ │ │ + bhi 1d6e78 <__cxa_atexit@plt+0x1cab2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d8938 <__cxa_atexit@plt+0x1cc5ec> │ │ │ │ + ldr r1, [pc, #24] @ 1d6e80 <__cxa_atexit@plt+0x1cab34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01244a50 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01246508 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d89a0 <__cxa_atexit@plt+0x1cc654> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d89ac <__cxa_atexit@plt+0x1cc660> │ │ │ │ - ldr lr, [pc, #76] @ 1d89bc <__cxa_atexit@plt+0x1cc670> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1d89c0 <__cxa_atexit@plt+0x1cc674> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d6ef0 <__cxa_atexit@plt+0x1caba4> │ │ │ │ + ldr r2, [pc, #116] @ 1d6f18 <__cxa_atexit@plt+0x1cabcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d6efc <__cxa_atexit@plt+0x1cabb0> │ │ │ │ + ldr r2, [pc, #88] @ 1d6f20 <__cxa_atexit@plt+0x1cabd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 1d6f24 <__cxa_atexit@plt+0x1cabd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 1d6f1c <__cxa_atexit@plt+0x1cabd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01244abc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d8a30 <__cxa_atexit@plt+0x1cc6e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8a3c <__cxa_atexit@plt+0x1cc6f0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1d8a4c <__cxa_atexit@plt+0x1cc700> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1d8a50 <__cxa_atexit@plt+0x1cc704> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + smlawteq r4, ip, r4, r6 │ │ │ │ + tsteq r3, r0, asr r7 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d6f6c <__cxa_atexit@plt+0x1cac20> │ │ │ │ + ldr r7, [pc, #52] @ 1d6f80 <__cxa_atexit@plt+0x1cac34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d6f60 <__cxa_atexit@plt+0x1cac14> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d6f90 <__cxa_atexit@plt+0x1cac44> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1d6f84 <__cxa_atexit@plt+0x1cac38> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01244a20 │ │ │ │ - tsteq r2, r0, lsr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r3, r4, ror #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d8ad8 <__cxa_atexit@plt+0x1cc78c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d7008 <__cxa_atexit@plt+0x1cacbc> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d8ae4 <__cxa_atexit@plt+0x1cc798> │ │ │ │ - ldr sl, [pc, #104] @ 1d8af4 <__cxa_atexit@plt+0x1cc7a8> │ │ │ │ - add sl, pc, sl │ │ │ │ + bcc 1d7064 <__cxa_atexit@plt+0x1cad18> │ │ │ │ + ldr lr, [pc, #180] @ 1d7070 <__cxa_atexit@plt+0x1cad24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #176] @ 1d7074 <__cxa_atexit@plt+0x1cad28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #172] @ 1d7078 <__cxa_atexit@plt+0x1cad2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr lr, [pc, #88] @ 1d8af8 <__cxa_atexit@plt+0x1cc7ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ 1d8afc <__cxa_atexit@plt+0x1cc7b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d7064 <__cxa_atexit@plt+0x1cad18> │ │ │ │ + ldr lr, [pc, #100] @ 1d707c <__cxa_atexit@plt+0x1cad30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #96] @ 1d7080 <__cxa_atexit@plt+0x1cad34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #92] @ 1d7084 <__cxa_atexit@plt+0x1cad38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - smlawbeq r4, ip, r9, r4 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - tsteq r2, r0, ror #22 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + smlawteq r4, r0, sl, r6 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0x01246858 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8b40 <__cxa_atexit@plt+0x1cc7f4> │ │ │ │ - ldr r8, [pc, #40] @ 1d8b48 <__cxa_atexit@plt+0x1cc7fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d70bc <__cxa_atexit@plt+0x1cad70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 1d8b4c <__cxa_atexit@plt+0x1cc800> │ │ │ │ + ldr r1, [pc, #24] @ 1d70c4 <__cxa_atexit@plt+0x1cad78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #22 │ │ │ │ - @ instruction: 0x01244840 │ │ │ │ + smlawteq r4, r4, r2, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8b84 <__cxa_atexit@plt+0x1cc838> │ │ │ │ + bhi 1d7130 <__cxa_atexit@plt+0x1cade4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d8b8c <__cxa_atexit@plt+0x1cc840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d714c <__cxa_atexit@plt+0x1cae00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7138 <__cxa_atexit@plt+0x1cadec> │ │ │ │ + ldr r3, [pc, #76] @ 1d7150 <__cxa_atexit@plt+0x1cae04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7120 <__cxa_atexit@plt+0x1cadd4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r4, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d8bf4 <__cxa_atexit@plt+0x1cc8a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8c00 <__cxa_atexit@plt+0x1cc8b4> │ │ │ │ - ldr lr, [pc, #76] @ 1d8c10 <__cxa_atexit@plt+0x1cc8c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1d8c14 <__cxa_atexit@plt+0x1cc8c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d7154 <__cxa_atexit@plt+0x1cae08> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01244868 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + smlawbeq r4, r4, r2, r6 │ │ │ │ + @ instruction: 0xfffff0a4 │ │ │ │ + tsteq r3, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8c84 <__cxa_atexit@plt+0x1cc938> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8c90 <__cxa_atexit@plt+0x1cc944> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1d8ca0 <__cxa_atexit@plt+0x1cc954> │ │ │ │ + bhi 1d720c <__cxa_atexit@plt+0x1caec0> │ │ │ │ + ldr lr, [pc, #180] @ 1d722c <__cxa_atexit@plt+0x1caee0> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1d8ca4 <__cxa_atexit@plt+0x1cc958> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d7230 <__cxa_atexit@plt+0x1caee4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d71ec <__cxa_atexit@plt+0x1caea0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d71f8 <__cxa_atexit@plt+0x1caeac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d7218 <__cxa_atexit@plt+0x1caecc> │ │ │ │ + ldr r3, [pc, #128] @ 1d7238 <__cxa_atexit@plt+0x1caeec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d723c <__cxa_atexit@plt+0x1caef0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - smlawteq r4, ip, r7, r4 │ │ │ │ - @ instruction: 0x0112e9b4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d8d2c <__cxa_atexit@plt+0x1cc9e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8d38 <__cxa_atexit@plt+0x1cc9ec> │ │ │ │ - ldr sl, [pc, #104] @ 1d8d48 <__cxa_atexit@plt+0x1cc9fc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr lr, [pc, #88] @ 1d8d4c <__cxa_atexit@plt+0x1cca00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ 1d8d50 <__cxa_atexit@plt+0x1cca04> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 1d7234 <__cxa_atexit@plt+0x1caee8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x01244738 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x012461e8 │ │ │ │ + smlawteq r4, ip, r1, r6 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + smlawbeq r4, ip, r2, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d8da0 <__cxa_atexit@plt+0x1cca54> │ │ │ │ - ldr r2, [pc, #56] @ 1d8da8 <__cxa_atexit@plt+0x1cca5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d72a0 <__cxa_atexit@plt+0x1caf54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d72b4 <__cxa_atexit@plt+0x1caf68> │ │ │ │ + ldr r2, [pc, #92] @ 1d72c8 <__cxa_atexit@plt+0x1caf7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1d8dac <__cxa_atexit@plt+0x1cca60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1d8db0 <__cxa_atexit@plt+0x1cca64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d72cc <__cxa_atexit@plt+0x1caf80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #18 │ │ │ │ - strdeq r4, [r4, -r4]! @ │ │ │ │ - @ instruction: 0x012446b4 │ │ │ │ - tsteq r2, r4, asr #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d8e80 <__cxa_atexit@plt+0x1ccb34> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d8e88 <__cxa_atexit@plt+0x1ccb3c> │ │ │ │ - ldr lr, [pc, #196] @ 1d8eb0 <__cxa_atexit@plt+0x1ccb64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #192] @ 1d8eb4 <__cxa_atexit@plt+0x1ccb68> │ │ │ │ + ldr r7, [pc, #28] @ 1d72c4 <__cxa_atexit@plt+0x1caf78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d8ea4 <__cxa_atexit@plt+0x1ccb58> │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d8e9c <__cxa_atexit@plt+0x1ccb50> │ │ │ │ - ldr sl, [pc, #132] @ 1d8eb8 <__cxa_atexit@plt+0x1ccb6c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr lr, [pc, #116] @ 1d8ebc <__cxa_atexit@plt+0x1ccb70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #88] @ 1d8ec0 <__cxa_atexit@plt+0x1ccb74> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1d8e90 <__cxa_atexit@plt+0x1ccb44> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01246124 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrdeq r6, [r4, -r8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d7338 <__cxa_atexit@plt+0x1cafec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7354 <__cxa_atexit@plt+0x1cb008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7340 <__cxa_atexit@plt+0x1caff4> │ │ │ │ + ldr r3, [pc, #76] @ 1d7358 <__cxa_atexit@plt+0x1cb00c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7328 <__cxa_atexit@plt+0x1cafdc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d6f90 <__cxa_atexit@plt+0x1cac44> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d735c <__cxa_atexit@plt+0x1cb010> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x0124457c │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0x012445e4 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - tsteq r2, r8, ror fp │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0x0124607c │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + tsteq r3, r0, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8f2c <__cxa_atexit@plt+0x1ccbe0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d8f38 <__cxa_atexit@plt+0x1ccbec> │ │ │ │ - ldr r1, [pc, #80] @ 1d8f48 <__cxa_atexit@plt+0x1ccbfc> │ │ │ │ + bhi 1d7414 <__cxa_atexit@plt+0x1cb0c8> │ │ │ │ + ldr lr, [pc, #180] @ 1d7434 <__cxa_atexit@plt+0x1cb0e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d7438 <__cxa_atexit@plt+0x1cb0ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1d8f4c <__cxa_atexit@plt+0x1ccc00> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1d8f50 <__cxa_atexit@plt+0x1ccc04> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d73f4 <__cxa_atexit@plt+0x1cb0a8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d7400 <__cxa_atexit@plt+0x1cb0b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d7420 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ + ldr r3, [pc, #128] @ 1d7440 <__cxa_atexit@plt+0x1cb0f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d7444 <__cxa_atexit@plt+0x1cb0f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1d743c <__cxa_atexit@plt+0x1cb0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x01245fe0 │ │ │ │ + smlawteq r4, r4, pc, r5 @ │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + smlawbeq r4, r4, r0, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d74a8 <__cxa_atexit@plt+0x1cb15c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d74bc <__cxa_atexit@plt+0x1cb170> │ │ │ │ + ldr r2, [pc, #92] @ 1d74d0 <__cxa_atexit@plt+0x1cb184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d74d4 <__cxa_atexit@plt+0x1cb188> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 1d74cc <__cxa_atexit@plt+0x1cb180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01244478 │ │ │ │ - @ instruction: 0x012444a0 │ │ │ │ - @ instruction: 0x01244ae4 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01245f1c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d8f88 <__cxa_atexit@plt+0x1ccc3c> │ │ │ │ + bhi 1d7508 <__cxa_atexit@plt+0x1cb1bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d8f90 <__cxa_atexit@plt+0x1ccc44> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d7510 <__cxa_atexit@plt+0x1cb1c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1da7fc <__cxa_atexit@plt+0x1ce4b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01245e74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d75c8 <__cxa_atexit@plt+0x1cb27c> │ │ │ │ + ldr lr, [pc, #180] @ 1d75e8 <__cxa_atexit@plt+0x1cb29c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d75ec <__cxa_atexit@plt+0x1cb2a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d75a8 <__cxa_atexit@plt+0x1cb25c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d75b4 <__cxa_atexit@plt+0x1cb268> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d75d4 <__cxa_atexit@plt+0x1cb288> │ │ │ │ + ldr r3, [pc, #128] @ 1d75f4 <__cxa_atexit@plt+0x1cb2a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d75f8 <__cxa_atexit@plt+0x1cb2ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1d75f0 <__cxa_atexit@plt+0x1cb2a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r4, -r8]! │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x01245e2c │ │ │ │ + @ instruction: 0x01245e10 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d765c <__cxa_atexit@plt+0x1cb310> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d7670 <__cxa_atexit@plt+0x1cb324> │ │ │ │ + ldr r2, [pc, #92] @ 1d7684 <__cxa_atexit@plt+0x1cb338> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d7688 <__cxa_atexit@plt+0x1cb33c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1d7680 <__cxa_atexit@plt+0x1cb334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01245d68 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01245e1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d7750 <__cxa_atexit@plt+0x1cb404> │ │ │ │ + ldr r2, [pc, #196] @ 1d7770 <__cxa_atexit@plt+0x1cb424> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d7740 <__cxa_atexit@plt+0x1cb3f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d7758 <__cxa_atexit@plt+0x1cb40c> │ │ │ │ + ldr r0, [pc, #160] @ 1d7774 <__cxa_atexit@plt+0x1cb428> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr lr, [pc, #144] @ 1d7778 <__cxa_atexit@plt+0x1cb42c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r8, [pc, #136] @ 1d777c <__cxa_atexit@plt+0x1cb430> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + ldr r9, [pc, #128] @ 1d7780 <__cxa_atexit@plt+0x1cb434> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + smlawteq r4, r8, ip, r5 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d7818 <__cxa_atexit@plt+0x1cb4cc> │ │ │ │ + ldr r9, [pc, #124] @ 1d7824 <__cxa_atexit@plt+0x1cb4d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #120] @ 1d7828 <__cxa_atexit@plt+0x1cb4dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #116] @ 1d782c <__cxa_atexit@plt+0x1cb4e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #92] @ 1d7830 <__cxa_atexit@plt+0x1cb4e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #32]! │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0x01245be8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1d8ff8 <__cxa_atexit@plt+0x1cccac> │ │ │ │ + bhi 1d7888 <__cxa_atexit@plt+0x1cb53c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d9004 <__cxa_atexit@plt+0x1cccb8> │ │ │ │ - ldr lr, [pc, #76] @ 1d9014 <__cxa_atexit@plt+0x1cccc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 1d9018 <__cxa_atexit@plt+0x1ccccc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ + bcc 1d7894 <__cxa_atexit@plt+0x1cb548> │ │ │ │ + ldr r1, [pc, #64] @ 1d78a4 <__cxa_atexit@plt+0x1cb558> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d78a8 <__cxa_atexit@plt+0x1cb55c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01244464 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0x01245b04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d78f8 <__cxa_atexit@plt+0x1cb5ac> │ │ │ │ + ldr r7, [pc, #52] @ 1d790c <__cxa_atexit@plt+0x1cb5c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d78ec <__cxa_atexit@plt+0x1cb5a0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7f24 <__cxa_atexit@plt+0x1cbbd8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d7910 <__cxa_atexit@plt+0x1cb5c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #12 │ │ │ │ + tstpeq r2, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d9088 <__cxa_atexit@plt+0x1ccd3c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d7968 <__cxa_atexit@plt+0x1cb61c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d9094 <__cxa_atexit@plt+0x1ccd48> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 1d90a4 <__cxa_atexit@plt+0x1ccd58> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 1d90a8 <__cxa_atexit@plt+0x1ccd5c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 1d7974 <__cxa_atexit@plt+0x1cb628> │ │ │ │ + ldr r1, [pc, #64] @ 1d7984 <__cxa_atexit@plt+0x1cb638> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d7988 <__cxa_atexit@plt+0x1cb63c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - smlawteq r4, r8, r3, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01245a24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d90f8 <__cxa_atexit@plt+0x1ccdac> │ │ │ │ - ldr r2, [pc, #56] @ 1d9100 <__cxa_atexit@plt+0x1ccdb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1d9104 <__cxa_atexit@plt+0x1ccdb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1d9108 <__cxa_atexit@plt+0x1ccdbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 1d79c0 <__cxa_atexit@plt+0x1cb674> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d79c8 <__cxa_atexit@plt+0x1cb67c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112e5b0 │ │ │ │ - @ instruction: 0x0124429c │ │ │ │ - @ instruction: 0x0124435c │ │ │ │ - tsteq r2, ip, ror #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d91d8 <__cxa_atexit@plt+0x1cce8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d91e0 <__cxa_atexit@plt+0x1cce94> │ │ │ │ - ldr lr, [pc, #196] @ 1d9208 <__cxa_atexit@plt+0x1ccebc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #192] @ 1d920c <__cxa_atexit@plt+0x1ccec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d91fc <__cxa_atexit@plt+0x1cceb0> │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1d91f4 <__cxa_atexit@plt+0x1ccea8> │ │ │ │ - ldr sl, [pc, #132] @ 1d9210 <__cxa_atexit@plt+0x1ccec4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr lr, [pc, #116] @ 1d9214 <__cxa_atexit@plt+0x1ccec8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #88] @ 1d9218 <__cxa_atexit@plt+0x1ccecc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d91e8 <__cxa_atexit@plt+0x1cce9c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + smlawteq r4, r0, r9, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d79fc <__cxa_atexit@plt+0x1cb6b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d7a04 <__cxa_atexit@plt+0x1cb6b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01244224 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - smlawbeq r4, ip, r2, r4 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - tsteq r2, r8, ror #8 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d9318 <__cxa_atexit@plt+0x1ccfcc> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1d9320 <__cxa_atexit@plt+0x1ccfd4> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #240] @ 1d9348 <__cxa_atexit@plt+0x1ccffc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ - ldr r9, [r1, #16] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr ip, [r1, #24] │ │ │ │ - ldr r1, [r1, #28] │ │ │ │ - ldr lr, [pc, #204] @ 1d934c <__cxa_atexit@plt+0x1cd000> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r2, [pc, #180] @ 1d9350 <__cxa_atexit@plt+0x1cd004> │ │ │ │ + smlawbeq r4, r0, r9, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d7a70 <__cxa_atexit@plt+0x1cb724> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7a8c <__cxa_atexit@plt+0x1cb740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #-12] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - sub r9, r6, #27 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d933c <__cxa_atexit@plt+0x1ccff0> │ │ │ │ - add r6, r3, #60 @ 0x3c │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1d9334 <__cxa_atexit@plt+0x1ccfe8> │ │ │ │ - ldr sl, [pc, #136] @ 1d9354 <__cxa_atexit@plt+0x1cd008> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr lr, [pc, #120] @ 1d9358 <__cxa_atexit@plt+0x1cd00c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r3, #36]! @ 0x24 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 1d935c <__cxa_atexit@plt+0x1cd010> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d9328 <__cxa_atexit@plt+0x1ccfdc> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7a78 <__cxa_atexit@plt+0x1cb72c> │ │ │ │ + ldr r3, [pc, #76] @ 1d7a90 <__cxa_atexit@plt+0x1cb744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7a60 <__cxa_atexit@plt+0x1cb714> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d7a94 <__cxa_atexit@plt+0x1cb748> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01244118 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x01244140 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0x0124414c │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - tsteq r2, r4, ror #13 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x01245944 │ │ │ │ + @ instruction: 0xffffe764 │ │ │ │ + @ instruction: 0x0112fbd0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1d93e4 <__cxa_atexit@plt+0x1cd098> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d93ec <__cxa_atexit@plt+0x1cd0a0> │ │ │ │ - ldr r2, [pc, #108] @ 1d9404 <__cxa_atexit@plt+0x1cd0b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 1d9408 <__cxa_atexit@plt+0x1cd0bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 1d940c <__cxa_atexit@plt+0x1cd0c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - stmdb r5, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1d93d4 <__cxa_atexit@plt+0x1cd088> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1d9420 <__cxa_atexit@plt+0x1cd0d4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d7adc <__cxa_atexit@plt+0x1cb790> │ │ │ │ + ldr r7, [pc, #52] @ 1d7af0 <__cxa_atexit@plt+0x1cb7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7ad0 <__cxa_atexit@plt+0x1cb784> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d93f4 <__cxa_atexit@plt+0x1cd0a8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 1d9410 <__cxa_atexit@plt+0x1cd0c4> │ │ │ │ + ldr r7, [pc, #16] @ 1d7af4 <__cxa_atexit@plt+0x1cb7a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r2, ip, ror #12 │ │ │ │ - tsteq r2, r4, lsr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tstpeq r2, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - and r0, r3, #3 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1d94e8 <__cxa_atexit@plt+0x1cd19c> │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 1d9594 <__cxa_atexit@plt+0x1cd248> │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - sub r0, lr, #39 @ 0x27 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r3, #10] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r3, #14] │ │ │ │ - ldr sl, [pc, #368] @ 1d95ec <__cxa_atexit@plt+0x1cd2a0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r0, [pc, #328] @ 1d95f0 <__cxa_atexit@plt+0x1cd2a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r0, [pc, #312] @ 1d95f4 <__cxa_atexit@plt+0x1cd2a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #28]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r0, [pc, #300] @ 1d95f8 <__cxa_atexit@plt+0x1cd2ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1d95a8 <__cxa_atexit@plt+0x1cd25c> │ │ │ │ - ldr lr, [pc, #220] @ 1d95d8 <__cxa_atexit@plt+0x1cd28c> │ │ │ │ + bne 1d7b98 <__cxa_atexit@plt+0x1cb84c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d7c14 <__cxa_atexit@plt+0x1cb8c8> │ │ │ │ + ldr r9, [pc, #244] @ 1d7c20 <__cxa_atexit@plt+0x1cb8d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #240] @ 1d7c24 <__cxa_atexit@plt+0x1cb8d8> │ │ │ │ add lr, pc, lr │ │ │ │ - add ip, r3, #3 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - ldr r0, [pc, #188] @ 1d95dc <__cxa_atexit@plt+0x1cd290> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, sl, ip} │ │ │ │ - sub r9, r2, #27 │ │ │ │ - add ip, r5, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d95c4 <__cxa_atexit@plt+0x1cd278> │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1d95bc <__cxa_atexit@plt+0x1cd270> │ │ │ │ - ldr sl, [pc, #152] @ 1d95e0 <__cxa_atexit@plt+0x1cd294> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - sub r0, r2, #7 │ │ │ │ - ldr lr, [pc, #136] @ 1d95e4 <__cxa_atexit@plt+0x1cd298> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str sl, [r6, #36]! @ 0x24 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r5, [pc, #108] @ 1d95e8 <__cxa_atexit@plt+0x1cd29c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + ldr r8, [pc, #236] @ 1d7c28 <__cxa_atexit@plt+0x1cb8dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #212] @ 1d7c2c <__cxa_atexit@plt+0x1cb8e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #10 │ │ │ │ + bx ip │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d7c14 <__cxa_atexit@plt+0x1cb8c8> │ │ │ │ + ldr r9, [pc, #136] @ 1d7c30 <__cxa_atexit@plt+0x1cb8e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #132] @ 1d7c34 <__cxa_atexit@plt+0x1cb8e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 1d7c38 <__cxa_atexit@plt+0x1cb8ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 1d7c3c <__cxa_atexit@plt+0x1cb8f0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ mov r7, r3 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - @ instruction: 0x01243ebc │ │ │ │ - @ instruction: 0xfffff5c0 │ │ │ │ - ldrdeq r3, [r4, -r0]! │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0x01243f60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0x01245f38 │ │ │ │ + @ instruction: 0xfffff4e4 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0x01245934 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d962c <__cxa_atexit@plt+0x1cd2e0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1d9634 <__cxa_atexit@plt+0x1cd2e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1d7ca8 <__cxa_atexit@plt+0x1cb95c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c5369c <__cxa_atexit@plt+0xc47350> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01243d54 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d96e0 <__cxa_atexit@plt+0x1cd394> │ │ │ │ - ldr r3, [pc, #144] @ 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7cc4 <__cxa_atexit@plt+0x1cb978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7cb0 <__cxa_atexit@plt+0x1cb964> │ │ │ │ + ldr r3, [pc, #76] @ 1d7cc8 <__cxa_atexit@plt+0x1cb97c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d96b0 <__cxa_atexit@plt+0x1cd364> │ │ │ │ - ldr r1, [pc, #112] @ 1d96ec <__cxa_atexit@plt+0x1cd3a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1d96c0 <__cxa_atexit@plt+0x1cd374> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 1d96d8 <__cxa_atexit@plt+0x1cd38c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7c98 <__cxa_atexit@plt+0x1cb94c> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d3f5c <__cxa_atexit@plt+0x1c7c10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1d96f0 <__cxa_atexit@plt+0x1cd3a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01243d74 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 1d9760 <__cxa_atexit@plt+0x1cd414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1d9738 <__cxa_atexit@plt+0x1cd3ec> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1d9754 <__cxa_atexit@plt+0x1cd408> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 1d7ccc <__cxa_atexit@plt+0x1cb980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 1d9764 <__cxa_atexit@plt+0x1cd418> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq r3, [r4, -r0]! │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d9798 <__cxa_atexit@plt+0x1cd44c> │ │ │ │ - ldr r3, [pc, #32] @ 1d97a4 <__cxa_atexit@plt+0x1cd458> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x01243cb8 │ │ │ │ - @ instruction: 0x0112ded0 │ │ │ │ + @ instruction: 0x0124570c │ │ │ │ + @ instruction: 0xffffc2dc │ │ │ │ + @ instruction: 0x0112f990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d97ec <__cxa_atexit@plt+0x1cd4a0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1d97f4 <__cxa_atexit@plt+0x1cd4a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1d97f8 <__cxa_atexit@plt+0x1cd4ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + bhi 1d7d38 <__cxa_atexit@plt+0x1cb9ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7d54 <__cxa_atexit@plt+0x1cba08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7d40 <__cxa_atexit@plt+0x1cb9f4> │ │ │ │ + ldr r3, [pc, #76] @ 1d7d58 <__cxa_atexit@plt+0x1cba0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7d28 <__cxa_atexit@plt+0x1cb9dc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d92bc <__cxa_atexit@plt+0x1ccf70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243ba0 │ │ │ │ - @ instruction: 0x01244230 │ │ │ │ + ldr r7, [pc, #20] @ 1d7d5c <__cxa_atexit@plt+0x1cba10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0124567c │ │ │ │ + andeq r1, r0, ip, lsr #11 │ │ │ │ + tstpeq r2, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d9830 <__cxa_atexit@plt+0x1cd4e4> │ │ │ │ + bhi 1d7dc8 <__cxa_atexit@plt+0x1cba7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d9838 <__cxa_atexit@plt+0x1cd4ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01243b50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d98bc <__cxa_atexit@plt+0x1cd570> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d98c8 <__cxa_atexit@plt+0x1cd57c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1d98d8 <__cxa_atexit@plt+0x1cd58c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1d98dc <__cxa_atexit@plt+0x1cd590> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1d98e0 <__cxa_atexit@plt+0x1cd594> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1d98e4 <__cxa_atexit@plt+0x1cd598> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7de4 <__cxa_atexit@plt+0x1cba98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7dd0 <__cxa_atexit@plt+0x1cba84> │ │ │ │ + ldr r3, [pc, #76] @ 1d7de8 <__cxa_atexit@plt+0x1cba9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7db8 <__cxa_atexit@plt+0x1cba6c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243b00 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01243ba0 │ │ │ │ - @ instruction: 0x01243b30 │ │ │ │ + ldr r7, [pc, #20] @ 1d7dec <__cxa_atexit@plt+0x1cbaa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x012455ec │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + tstpeq r2, ip, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d991c <__cxa_atexit@plt+0x1cd5d0> │ │ │ │ + bhi 1d7e20 <__cxa_atexit@plt+0x1cbad4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d9924 <__cxa_atexit@plt+0x1cd5d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d7e28 <__cxa_atexit@plt+0x1cbadc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1d3b00 <__cxa_atexit@plt+0x1c77b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243a64 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0124555c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d99a8 <__cxa_atexit@plt+0x1cd65c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d99b4 <__cxa_atexit@plt+0x1cd668> │ │ │ │ - ldr lr, [pc, #104] @ 1d99c4 <__cxa_atexit@plt+0x1cd678> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1d99c8 <__cxa_atexit@plt+0x1cd67c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1d99cc <__cxa_atexit@plt+0x1cd680> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1d99d0 <__cxa_atexit@plt+0x1cd684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - smlawteq r4, ip, sl, r3 │ │ │ │ - @ instruction: 0x01243a10 │ │ │ │ - @ instruction: 0x01243a50 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d9a4c <__cxa_atexit@plt+0x1cd700> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d9a58 <__cxa_atexit@plt+0x1cd70c> │ │ │ │ - ldr lr, [pc, #100] @ 1d9a68 <__cxa_atexit@plt+0x1cd71c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1d9a6c <__cxa_atexit@plt+0x1cd720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d7e94 <__cxa_atexit@plt+0x1cbb48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1d9a70 <__cxa_atexit@plt+0x1cd724> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d7eb0 <__cxa_atexit@plt+0x1cbb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d7e9c <__cxa_atexit@plt+0x1cbb50> │ │ │ │ + ldr r3, [pc, #76] @ 1d7eb4 <__cxa_atexit@plt+0x1cbb68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7e84 <__cxa_atexit@plt+0x1cbb38> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d89f4 <__cxa_atexit@plt+0x1cc6a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01243960 │ │ │ │ - strdeq r3, [r4, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d9b48 <__cxa_atexit@plt+0x1cd7fc> │ │ │ │ - ldr lr, [pc, #212] @ 1d9b68 <__cxa_atexit@plt+0x1cd81c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d9b38 <__cxa_atexit@plt+0x1cd7ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1d9b50 <__cxa_atexit@plt+0x1cd804> │ │ │ │ - ldr lr, [pc, #152] @ 1d9b6c <__cxa_atexit@plt+0x1cd820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1d9b70 <__cxa_atexit@plt+0x1cd824> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1d9b74 <__cxa_atexit@plt+0x1cd828> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #20] @ 1d7eb8 <__cxa_atexit@plt+0x1cbb6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01245520 │ │ │ │ + andeq r0, r0, r8, lsl #23 │ │ │ │ + tstpeq r2, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d7f00 <__cxa_atexit@plt+0x1cbbb4> │ │ │ │ + ldr r7, [pc, #52] @ 1d7f14 <__cxa_atexit@plt+0x1cbbc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d7ef4 <__cxa_atexit@plt+0x1cbba8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7f24 <__cxa_atexit@plt+0x1cbbd8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 1d7f18 <__cxa_atexit@plt+0x1cbbcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x01243948 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tstpeq r2, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d9bfc <__cxa_atexit@plt+0x1cd8b0> │ │ │ │ - ldr lr, [pc, #108] @ 1d9c08 <__cxa_atexit@plt+0x1cd8bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1d9c0c <__cxa_atexit@plt+0x1cd8c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1d9c10 <__cxa_atexit@plt+0x1cd8c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - smlawbeq r4, r0, r8, r3 │ │ │ │ - tsteq r2, r0, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1d9ca0 <__cxa_atexit@plt+0x1cd954> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d7f80 <__cxa_atexit@plt+0x1cbc34> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d7fc0 <__cxa_atexit@plt+0x1cbc74> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 1d8000 <__cxa_atexit@plt+0x1cbcb4> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 1d801c <__cxa_atexit@plt+0x1cbcd0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d9cac <__cxa_atexit@plt+0x1cd960> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 1d9cbc <__cxa_atexit@plt+0x1cd970> │ │ │ │ + bcc 1d8058 <__cxa_atexit@plt+0x1cbd0c> │ │ │ │ + ldr r1, [pc, #264] @ 1d807c <__cxa_atexit@plt+0x1cbd30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #260] @ 1d8080 <__cxa_atexit@plt+0x1cbd34> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 1d9cc0 <__cxa_atexit@plt+0x1cd974> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1d9cc4 <__cxa_atexit@plt+0x1cd978> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1d8034 <__cxa_atexit@plt+0x1cbce8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8058 <__cxa_atexit@plt+0x1cbd0c> │ │ │ │ + ldr r1, [pc, #204] @ 1d8064 <__cxa_atexit@plt+0x1cbd18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #200] @ 1d8068 <__cxa_atexit@plt+0x1cbd1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8058 <__cxa_atexit@plt+0x1cbd0c> │ │ │ │ + ldr r1, [pc, #172] @ 1d8084 <__cxa_atexit@plt+0x1cbd38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #168] @ 1d8088 <__cxa_atexit@plt+0x1cbd3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r4, -r0]! │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0x0112d998 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8058 <__cxa_atexit@plt+0x1cbd0c> │ │ │ │ + ldr r1, [pc, #100] @ 1d8074 <__cxa_atexit@plt+0x1cbd28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #96] @ 1d8078 <__cxa_atexit@plt+0x1cbd2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1d8034 <__cxa_atexit@plt+0x1cbce8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8058 <__cxa_atexit@plt+0x1cbd0c> │ │ │ │ + ldr r1, [pc, #64] @ 1d806c <__cxa_atexit@plt+0x1cbd20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #60] @ 1d8070 <__cxa_atexit@plt+0x1cbd24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x0124559c │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0x01245a60 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + smlawbeq r4, r0, sl, r5 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0x01245b20 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + smlawteq r4, r0, sl, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d9d08 <__cxa_atexit@plt+0x1cd9bc> │ │ │ │ - ldr r8, [pc, #40] @ 1d9d10 <__cxa_atexit@plt+0x1cd9c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d80c0 <__cxa_atexit@plt+0x1cbd74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 1d9d14 <__cxa_atexit@plt+0x1cd9c8> │ │ │ │ + ldr r1, [pc, #24] @ 1d80c8 <__cxa_atexit@plt+0x1cbd7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl #19 │ │ │ │ - @ instruction: 0x01243678 │ │ │ │ + smlawteq r4, r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d9d4c <__cxa_atexit@plt+0x1cda00> │ │ │ │ + bhi 1d8100 <__cxa_atexit@plt+0x1cbdb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d9d54 <__cxa_atexit@plt+0x1cda08> │ │ │ │ + ldr r1, [pc, #24] @ 1d8108 <__cxa_atexit@plt+0x1cbdbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243634 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d9dd8 <__cxa_atexit@plt+0x1cda8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d9de4 <__cxa_atexit@plt+0x1cda98> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1d9df4 <__cxa_atexit@plt+0x1cdaa8> │ │ │ │ + smlawbeq r4, r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8140 <__cxa_atexit@plt+0x1cbdf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8148 <__cxa_atexit@plt+0x1cbdfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1d9df8 <__cxa_atexit@plt+0x1cdaac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1d9dfc <__cxa_atexit@plt+0x1cdab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1d9e00 <__cxa_atexit@plt+0x1cdab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012435e4 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - smlawbeq r4, r4, r6, r3 │ │ │ │ - @ instruction: 0x01243614 │ │ │ │ + @ instruction: 0x01245240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d9e38 <__cxa_atexit@plt+0x1cdaec> │ │ │ │ + bhi 1d8180 <__cxa_atexit@plt+0x1cbe34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1d9e40 <__cxa_atexit@plt+0x1cdaf4> │ │ │ │ + ldr r1, [pc, #24] @ 1d8188 <__cxa_atexit@plt+0x1cbe3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01243548 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x01245200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d9ec4 <__cxa_atexit@plt+0x1cdb78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d9ed0 <__cxa_atexit@plt+0x1cdb84> │ │ │ │ - ldr lr, [pc, #104] @ 1d9ee0 <__cxa_atexit@plt+0x1cdb94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1d9ee4 <__cxa_atexit@plt+0x1cdb98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1d9ee8 <__cxa_atexit@plt+0x1cdb9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1d9eec <__cxa_atexit@plt+0x1cdba0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x012435b0 │ │ │ │ - strdeq r3, [r4, -r4]! │ │ │ │ - @ instruction: 0x01243534 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1d9f68 <__cxa_atexit@plt+0x1cdc1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d9f74 <__cxa_atexit@plt+0x1cdc28> │ │ │ │ - ldr lr, [pc, #100] @ 1d9f84 <__cxa_atexit@plt+0x1cdc38> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1d9f88 <__cxa_atexit@plt+0x1cdc3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d81bc <__cxa_atexit@plt+0x1cbe70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1d9f8c <__cxa_atexit@plt+0x1cdc40> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d81c4 <__cxa_atexit@plt+0x1cbe78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01243444 │ │ │ │ - @ instruction: 0x012434e0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + smlawteq r4, r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da064 <__cxa_atexit@plt+0x1cdd18> │ │ │ │ - ldr lr, [pc, #212] @ 1da084 <__cxa_atexit@plt+0x1cdd38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1da054 <__cxa_atexit@plt+0x1cdd08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1da06c <__cxa_atexit@plt+0x1cdd20> │ │ │ │ - ldr lr, [pc, #152] @ 1da088 <__cxa_atexit@plt+0x1cdd3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1da08c <__cxa_atexit@plt+0x1cdd40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1da090 <__cxa_atexit@plt+0x1cdd44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bhi 1d81fc <__cxa_atexit@plt+0x1cbeb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8204 <__cxa_atexit@plt+0x1cbeb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x0124342c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1da118 <__cxa_atexit@plt+0x1cddcc> │ │ │ │ - ldr lr, [pc, #108] @ 1da124 <__cxa_atexit@plt+0x1cddd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1da128 <__cxa_atexit@plt+0x1cdddc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1da12c <__cxa_atexit@plt+0x1cdde0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x01243364 │ │ │ │ - tsteq r2, ip, lsr #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1da1bc <__cxa_atexit@plt+0x1cde70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1da1c8 <__cxa_atexit@plt+0x1cde7c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ 1da1d8 <__cxa_atexit@plt+0x1cde8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ 1da1dc <__cxa_atexit@plt+0x1cde90> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1da1e0 <__cxa_atexit@plt+0x1cde94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012432b4 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + smlawbeq r4, r4, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da230 <__cxa_atexit@plt+0x1cdee4> │ │ │ │ - ldr r2, [pc, #56] @ 1da238 <__cxa_atexit@plt+0x1cdeec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1da23c <__cxa_atexit@plt+0x1cdef0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1da240 <__cxa_atexit@plt+0x1cdef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 1d823c <__cxa_atexit@plt+0x1cbef0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8244 <__cxa_atexit@plt+0x1cbef8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ - @ instruction: 0x01243164 │ │ │ │ - @ instruction: 0x01243224 │ │ │ │ - tsteq r2, r4, lsr r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1da318 <__cxa_atexit@plt+0x1cdfcc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1da320 <__cxa_atexit@plt+0x1cdfd4> │ │ │ │ - ldr lr, [pc, #204] @ 1da348 <__cxa_atexit@plt+0x1cdffc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #200] @ 1da34c <__cxa_atexit@plt+0x1ce000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1da33c <__cxa_atexit@plt+0x1cdff0> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1da334 <__cxa_atexit@plt+0x1cdfe8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #124] @ 1da350 <__cxa_atexit@plt+0x1ce004> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #108] @ 1da354 <__cxa_atexit@plt+0x1ce008> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 1da358 <__cxa_atexit@plt+0x1ce00c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1da328 <__cxa_atexit@plt+0x1cdfdc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x012430ec │ │ │ │ - @ instruction: 0x01243158 │ │ │ │ - @ instruction: 0xfffff4c8 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - tsteq r2, r0, ror #13 │ │ │ │ + @ instruction: 0x01245144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da3a0 <__cxa_atexit@plt+0x1ce054> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d827c <__cxa_atexit@plt+0x1cbf30> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1da3a8 <__cxa_atexit@plt+0x1ce05c> │ │ │ │ + ldr r1, [pc, #24] @ 1d8284 <__cxa_atexit@plt+0x1cbf38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1da3ac <__cxa_atexit@plt+0x1ce060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242fec │ │ │ │ - @ instruction: 0x0124366c │ │ │ │ + @ instruction: 0x01245104 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da3e4 <__cxa_atexit@plt+0x1ce098> │ │ │ │ + bhi 1d82bc <__cxa_atexit@plt+0x1cbf70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1da3ec <__cxa_atexit@plt+0x1ce0a0> │ │ │ │ + ldr r1, [pc, #24] @ 1d82c4 <__cxa_atexit@plt+0x1cbf78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242f9c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + smlawteq r4, r4, r0, r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d830c <__cxa_atexit@plt+0x1cbfc0> │ │ │ │ + ldr r7, [pc, #52] @ 1d8320 <__cxa_atexit@plt+0x1cbfd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d8300 <__cxa_atexit@plt+0x1cbfb4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d8324 <__cxa_atexit@plt+0x1cbfd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tstpeq r2, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1da470 <__cxa_atexit@plt+0x1ce124> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d83ac <__cxa_atexit@plt+0x1cc060> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d83ec <__cxa_atexit@plt+0x1cc0a0> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #24 │ │ │ │ + sub r0, r0, #3 │ │ │ │ + cmp r0, #5 │ │ │ │ + bhi 1d84cc <__cxa_atexit@plt+0x1cc180> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r0, [r2, r0, lsl #2] │ │ │ │ + add pc, r2, r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1da47c <__cxa_atexit@plt+0x1ce130> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1da48c <__cxa_atexit@plt+0x1ce140> │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #388] @ 1d8524 <__cxa_atexit@plt+0x1cc1d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #384] @ 1d8528 <__cxa_atexit@plt+0x1cc1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1da490 <__cxa_atexit@plt+0x1ce144> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1da494 <__cxa_atexit@plt+0x1ce148> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1da498 <__cxa_atexit@plt+0x1ce14c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1d84e4 <__cxa_atexit@plt+0x1cc198> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r1, [pc, #336] @ 1d8514 <__cxa_atexit@plt+0x1cc1c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #332] @ 1d8518 <__cxa_atexit@plt+0x1cc1cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r1, [pc, #336] @ 1d8554 <__cxa_atexit@plt+0x1cc208> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #332] @ 1d8558 <__cxa_atexit@plt+0x1cc20c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, r8, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242f4c │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01242fec │ │ │ │ - @ instruction: 0x01242f7c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #264] @ 1d8544 <__cxa_atexit@plt+0x1cc1f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #260] @ 1d8548 <__cxa_atexit@plt+0x1cc1fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d84e4 <__cxa_atexit@plt+0x1cc198> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #220] @ 1d8534 <__cxa_atexit@plt+0x1cc1e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ 1d8538 <__cxa_atexit@plt+0x1cc1ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d84e4 <__cxa_atexit@plt+0x1cc198> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #200] @ 1d853c <__cxa_atexit@plt+0x1cc1f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ 1d8540 <__cxa_atexit@plt+0x1cc1f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d84e4 <__cxa_atexit@plt+0x1cc198> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #156] @ 1d852c <__cxa_atexit@plt+0x1cc1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 1d8530 <__cxa_atexit@plt+0x1cc1e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 1d84f8 <__cxa_atexit@plt+0x1cc1ac> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #140] @ 1d854c <__cxa_atexit@plt+0x1cc200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 1d8550 <__cxa_atexit@plt+0x1cc204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1d84e4 <__cxa_atexit@plt+0x1cc198> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d8508 <__cxa_atexit@plt+0x1cc1bc> │ │ │ │ + ldr r2, [pc, #64] @ 1d851c <__cxa_atexit@plt+0x1cc1d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 1d8520 <__cxa_atexit@plt+0x1cc1d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + ldrdeq r5, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + smlawteq r4, r4, r5, r5 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0x01245704 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0x01245618 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0x01245654 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0x0124563c │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0x01245678 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + strdeq r5, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + @ instruction: 0x012456b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da4d0 <__cxa_atexit@plt+0x1ce184> │ │ │ │ + bhi 1d8590 <__cxa_atexit@plt+0x1cc244> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1da4d8 <__cxa_atexit@plt+0x1ce18c> │ │ │ │ + ldr r1, [pc, #24] @ 1d8598 <__cxa_atexit@plt+0x1cc24c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01242eb0 │ │ │ │ + strdeq r4, [r4, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d85e8 <__cxa_atexit@plt+0x1cc29c> │ │ │ │ + ldr r7, [pc, #52] @ 1d85fc <__cxa_atexit@plt+0x1cc2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d85dc <__cxa_atexit@plt+0x1cc290> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d8600 <__cxa_atexit@plt+0x1cc2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffdbe0 │ │ │ │ + tstpeq r2, r0, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1da55c <__cxa_atexit@plt+0x1ce210> │ │ │ │ + bhi 1d8658 <__cxa_atexit@plt+0x1cc30c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1da568 <__cxa_atexit@plt+0x1ce21c> │ │ │ │ - ldr lr, [pc, #104] @ 1da578 <__cxa_atexit@plt+0x1ce22c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1da57c <__cxa_atexit@plt+0x1ce230> │ │ │ │ + bcc 1d8664 <__cxa_atexit@plt+0x1cc318> │ │ │ │ + ldr r1, [pc, #64] @ 1d8674 <__cxa_atexit@plt+0x1cc328> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d8678 <__cxa_atexit@plt+0x1cc32c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1da580 <__cxa_atexit@plt+0x1ce234> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1da584 <__cxa_atexit@plt+0x1ce238> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01242f18 │ │ │ │ - @ instruction: 0x01242e5c │ │ │ │ - @ instruction: 0x01242e9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1da600 <__cxa_atexit@plt+0x1ce2b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1da60c <__cxa_atexit@plt+0x1ce2c0> │ │ │ │ - ldr lr, [pc, #100] @ 1da61c <__cxa_atexit@plt+0x1ce2d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 1da620 <__cxa_atexit@plt+0x1ce2d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 1da624 <__cxa_atexit@plt+0x1ce2d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01242dac │ │ │ │ - @ instruction: 0x01242e48 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01244d34 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da6fc <__cxa_atexit@plt+0x1ce3b0> │ │ │ │ - ldr lr, [pc, #212] @ 1da71c <__cxa_atexit@plt+0x1ce3d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1da6ec <__cxa_atexit@plt+0x1ce3a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 1da704 <__cxa_atexit@plt+0x1ce3b8> │ │ │ │ - ldr lr, [pc, #152] @ 1da720 <__cxa_atexit@plt+0x1ce3d4> │ │ │ │ + bhi 1d8724 <__cxa_atexit@plt+0x1cc3d8> │ │ │ │ + ldr r7, [pc, #176] @ 1d874c <__cxa_atexit@plt+0x1cc400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d8714 <__cxa_atexit@plt+0x1cc3c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d8734 <__cxa_atexit@plt+0x1cc3e8> │ │ │ │ + ldr r0, [pc, #148] @ 1d8754 <__cxa_atexit@plt+0x1cc408> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + ldr lr, [pc, #132] @ 1d8758 <__cxa_atexit@plt+0x1cc40c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 1da724 <__cxa_atexit@plt+0x1ce3d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 1da728 <__cxa_atexit@plt+0x1ce3dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + ldr r8, [pc, #120] @ 1d875c <__cxa_atexit@plt+0x1cc410> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1d8750 <__cxa_atexit@plt+0x1cc404> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x01242d94 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + tsteq r2, ip, lsr pc │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0x012453e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1da7b0 <__cxa_atexit@plt+0x1ce464> │ │ │ │ - ldr lr, [pc, #108] @ 1da7bc <__cxa_atexit@plt+0x1ce470> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 1da7c0 <__cxa_atexit@plt+0x1ce474> │ │ │ │ + bcc 1d87d4 <__cxa_atexit@plt+0x1cc488> │ │ │ │ + ldr r8, [pc, #92] @ 1d87e0 <__cxa_atexit@plt+0x1cc494> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 1da7c4 <__cxa_atexit@plt+0x1ce478> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b c5370c <__cxa_atexit@plt+0xc473c0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr lr, [pc, #88] @ 1d87e4 <__cxa_atexit@plt+0x1cc498> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #60] @ 1d87e8 <__cxa_atexit@plt+0x1cc49c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - smlawteq r4, ip, ip, r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0x0124531c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1da814 <__cxa_atexit@plt+0x1ce4c8> │ │ │ │ - ldr r2, [pc, #56] @ 1da81c <__cxa_atexit@plt+0x1ce4d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 1da820 <__cxa_atexit@plt+0x1ce4d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 1da824 <__cxa_atexit@plt+0x1ce4d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 1d8820 <__cxa_atexit@plt+0x1cc4d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8828 <__cxa_atexit@plt+0x1cc4dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c53b1c <__cxa_atexit@plt+0xc477d0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr r2 │ │ │ │ - smlawbeq r4, r0, fp, r2 │ │ │ │ - @ instruction: 0x01242c40 │ │ │ │ - tsteq r2, r0, asr lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1da8fc <__cxa_atexit@plt+0x1ce5b0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1da904 <__cxa_atexit@plt+0x1ce5b8> │ │ │ │ - ldr lr, [pc, #204] @ 1da92c <__cxa_atexit@plt+0x1ce5e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #200] @ 1da930 <__cxa_atexit@plt+0x1ce5e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r1, [r1, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1da920 <__cxa_atexit@plt+0x1ce5d4> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1da918 <__cxa_atexit@plt+0x1ce5cc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #124] @ 1da934 <__cxa_atexit@plt+0x1ce5e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #108] @ 1da938 <__cxa_atexit@plt+0x1ce5ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #92] @ 1da93c <__cxa_atexit@plt+0x1ce5f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1da90c <__cxa_atexit@plt+0x1ce5c0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01244b60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8894 <__cxa_atexit@plt+0x1cc548> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d88b0 <__cxa_atexit@plt+0x1cc564> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d889c <__cxa_atexit@plt+0x1cc550> │ │ │ │ + ldr r3, [pc, #76] @ 1d88b4 <__cxa_atexit@plt+0x1cc568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d8884 <__cxa_atexit@plt+0x1cc538> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d88b8 <__cxa_atexit@plt+0x1cc56c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01242b08 │ │ │ │ - @ instruction: 0x01242b74 │ │ │ │ - @ instruction: 0xffffeee4 │ │ │ │ - @ instruction: 0xfffff19c │ │ │ │ - tsteq r2, r4, asr #26 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1daa44 <__cxa_atexit@plt+0x1ce6f8> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1daa4c <__cxa_atexit@plt+0x1ce700> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #248] @ 1daa74 <__cxa_atexit@plt+0x1ce728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ - ldr r9, [r1, #16] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr ip, [r1, #24] │ │ │ │ - ldr r1, [r1, #28] │ │ │ │ - ldr lr, [pc, #212] @ 1daa78 <__cxa_atexit@plt+0x1ce72c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - ldr r2, [pc, #188] @ 1daa7c <__cxa_atexit@plt+0x1ce730> │ │ │ │ + @ instruction: 0x01244b20 │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + @ instruction: 0x0112edb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d88f0 <__cxa_atexit@plt+0x1cc5a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d88f8 <__cxa_atexit@plt+0x1cc5ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01244a90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8964 <__cxa_atexit@plt+0x1cc618> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d8980 <__cxa_atexit@plt+0x1cc634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #-12] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - sub r9, r6, #27 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 1daa68 <__cxa_atexit@plt+0x1ce71c> │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 1daa60 <__cxa_atexit@plt+0x1ce714> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #128] @ 1daa80 <__cxa_atexit@plt+0x1ce734> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #112] @ 1daa84 <__cxa_atexit@plt+0x1ce738> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #36]! @ 0x24 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #96] @ 1daa88 <__cxa_atexit@plt+0x1ce73c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1daa54 <__cxa_atexit@plt+0x1ce708> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d896c <__cxa_atexit@plt+0x1cc620> │ │ │ │ + ldr r3, [pc, #76] @ 1d8984 <__cxa_atexit@plt+0x1cc638> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d8954 <__cxa_atexit@plt+0x1cc608> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 1d8988 <__cxa_atexit@plt+0x1cc63c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r4, -r4]! │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x01242a1c │ │ │ │ - @ instruction: 0x01242a2c │ │ │ │ - @ instruction: 0xfffff2bc │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - @ instruction: 0x0112cfbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0x01244a50 │ │ │ │ + @ instruction: 0xffffd870 │ │ │ │ + @ instruction: 0x0112ecdc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d89d0 <__cxa_atexit@plt+0x1cc684> │ │ │ │ + ldr r7, [pc, #52] @ 1d89e4 <__cxa_atexit@plt+0x1cc698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d89c4 <__cxa_atexit@plt+0x1cc678> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d89f4 <__cxa_atexit@plt+0x1cc6a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1d89e8 <__cxa_atexit@plt+0x1cc69c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0112ec94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r8, r5, #32 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1dab4c <__cxa_atexit@plt+0x1ce800> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1d8a6c <__cxa_atexit@plt+0x1cc720> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1dab58 <__cxa_atexit@plt+0x1ce80c> │ │ │ │ - ldr lr, [pc, #168] @ 1dab68 <__cxa_atexit@plt+0x1ce81c> │ │ │ │ + bcc 1d8ac8 <__cxa_atexit@plt+0x1cc77c> │ │ │ │ + ldr lr, [pc, #180] @ 1d8ad4 <__cxa_atexit@plt+0x1cc788> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #160] @ 1dab6c <__cxa_atexit@plt+0x1ce820> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r9, [pc, #136] @ 1dab70 <__cxa_atexit@plt+0x1ce824> │ │ │ │ + ldr r9, [pc, #176] @ 1d8ad8 <__cxa_atexit@plt+0x1cc78c> │ │ │ │ add r9, pc, r9 │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r6, #26 │ │ │ │ - ldr ip, [pc, #120] @ 1dab74 <__cxa_atexit@plt+0x1ce828> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1dab40 <__cxa_atexit@plt+0x1ce7f4> │ │ │ │ - mov r5, r8 │ │ │ │ - b 1dab84 <__cxa_atexit@plt+0x1ce838> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff67c │ │ │ │ - @ instruction: 0x012428a4 │ │ │ │ - @ instruction: 0xfffff138 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0112ced0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1dac68 <__cxa_atexit@plt+0x1ce91c> │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1dad30 <__cxa_atexit@plt+0x1ce9e4> │ │ │ │ - ldr lr, [pc, #456] @ 1dad84 <__cxa_atexit@plt+0x1cea38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #444] @ 1dad88 <__cxa_atexit@plt+0x1cea3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - ldr sl, [r3, #10] │ │ │ │ - ldr r0, [r3, #14] │ │ │ │ - str lr, [r6, #48]! @ 0x30 │ │ │ │ - ldr r1, [pc, #412] @ 1dad8c <__cxa_atexit@plt+0x1cea40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #-44] @ 0xffffffd4 │ │ │ │ - str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #400] @ 1dad90 <__cxa_atexit@plt+0x1cea44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #396] @ 1dad94 <__cxa_atexit@plt+0x1cea48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r2, #71 @ 0x47 │ │ │ │ - mov r9, r6 │ │ │ │ - str r1, [r9, #-36]! @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str lr, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r6, #20 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - ldr r0, [sp] │ │ │ │ - stmdb r6, {r0, lr} │ │ │ │ - sub r7, r2, #47 @ 0x2f │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1dad38 <__cxa_atexit@plt+0x1ce9ec> │ │ │ │ - ldr lr, [pc, #244] @ 1dad70 <__cxa_atexit@plt+0x1cea24> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r3, #3 │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - ldr r1, [pc, #212] @ 1dad74 <__cxa_atexit@plt+0x1cea28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, sl, ip} │ │ │ │ - sub r9, r2, #27 │ │ │ │ - add ip, r5, #12 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - cmp r4, ip │ │ │ │ - mov r4, r1 │ │ │ │ - bhi 1dad58 <__cxa_atexit@plt+0x1cea0c> │ │ │ │ - add r2, r6, #68 @ 0x44 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 1dad50 <__cxa_atexit@plt+0x1cea04> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r1, r2, #15 │ │ │ │ - ldr fp, [pc, #148] @ 1dad78 <__cxa_atexit@plt+0x1cea2c> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr lr, [pc, #144] @ 1dad7c <__cxa_atexit@plt+0x1cea30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str fp, [r6, #36]! @ 0x24 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r5, [pc, #116] @ 1dad80 <__cxa_atexit@plt+0x1cea34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - b 1dad3c <__cxa_atexit@plt+0x1ce9f0> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [pc, #172] @ 1d8adc <__cxa_atexit@plt+0x1cc790> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff5d0 │ │ │ │ - @ instruction: 0x0124273c │ │ │ │ - @ instruction: 0xffffefec │ │ │ │ - @ instruction: 0x01242740 │ │ │ │ - @ instruction: 0xfffff28c │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0x01242860 │ │ │ │ - @ instruction: 0x012427bc │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - tsteq r2, ip, lsr #25 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1dadec <__cxa_atexit@plt+0x1ceaa0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1dadf4 <__cxa_atexit@plt+0x1ceaa8> │ │ │ │ - ldr r1, [pc, #64] @ 1dae10 <__cxa_atexit@plt+0x1ceac4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1dae14 <__cxa_atexit@plt+0x1ceac8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b c5361c <__cxa_atexit@plt+0xc472d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1dadfc <__cxa_atexit@plt+0x1ceab0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1dae0c <__cxa_atexit@plt+0x1ceac0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, ip, ror #24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffe828 │ │ │ │ - tsteq r2, r0, lsr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dae94 <__cxa_atexit@plt+0x1ceb48> │ │ │ │ - ldr r8, [pc, #96] @ 1daea0 <__cxa_atexit@plt+0x1ceb54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1daea4 <__cxa_atexit@plt+0x1ceb58> │ │ │ │ + bcc 1d8ac8 <__cxa_atexit@plt+0x1cc77c> │ │ │ │ + ldr lr, [pc, #100] @ 1d8ae0 <__cxa_atexit@plt+0x1cc794> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1daea8 <__cxa_atexit@plt+0x1ceb5c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + ldr r9, [pc, #96] @ 1d8ae4 <__cxa_atexit@plt+0x1cc798> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #92] @ 1d8ae8 <__cxa_atexit@plt+0x1cc79c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b c53a3c <__cxa_atexit@plt+0xc476f0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0xffffe7f8 │ │ │ │ - ldrdeq r2, [r4, -r8]! │ │ │ │ - @ instruction: 0x0112c7b4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1daf14 <__cxa_atexit@plt+0x1cebc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1daf20 <__cxa_atexit@plt+0x1cebd4> │ │ │ │ - ldr r8, [pc, #80] @ 1daf30 <__cxa_atexit@plt+0x1cebe4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #76] @ 1daf34 <__cxa_atexit@plt+0x1cebe8> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0x0124509c │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0x01245044 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8b20 <__cxa_atexit@plt+0x1cc7d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8b28 <__cxa_atexit@plt+0x1cc7dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #56] @ 1daf38 <__cxa_atexit@plt+0x1cebec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01244860 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8b60 <__cxa_atexit@plt+0x1cc814> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8b68 <__cxa_atexit@plt+0x1cc81c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #15 │ │ │ │ - smlawbeq r4, r8, r4, r2 │ │ │ │ - ldrdeq r2, [r4, -ip]! │ │ │ │ - tsteq r2, r4, lsr #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ + @ instruction: 0x01244820 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dafa8 <__cxa_atexit@plt+0x1cec5c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dafb4 <__cxa_atexit@plt+0x1cec68> │ │ │ │ - ldr r2, [pc, #84] @ 1dafc4 <__cxa_atexit@plt+0x1cec78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1dafc8 <__cxa_atexit@plt+0x1cec7c> │ │ │ │ + bhi 1d8ba0 <__cxa_atexit@plt+0x1cc854> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8ba8 <__cxa_atexit@plt+0x1cc85c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x012447e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8be0 <__cxa_atexit@plt+0x1cc894> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8be8 <__cxa_atexit@plt+0x1cc89c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - strdeq r2, [r4, -r8]! │ │ │ │ - tsteq r2, ip, lsr #13 │ │ │ │ + @ instruction: 0x012447a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db010 <__cxa_atexit@plt+0x1cecc4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d8c20 <__cxa_atexit@plt+0x1cc8d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1db018 <__cxa_atexit@plt+0x1ceccc> │ │ │ │ + ldr r1, [pc, #24] @ 1d8c28 <__cxa_atexit@plt+0x1cc8dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1db01c <__cxa_atexit@plt+0x1cecd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124237c │ │ │ │ - @ instruction: 0x01242a0c │ │ │ │ - tsteq r2, ip, lsl sl │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0x01244760 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db088 <__cxa_atexit@plt+0x1ced3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1db094 <__cxa_atexit@plt+0x1ced48> │ │ │ │ - ldr r1, [pc, #80] @ 1db0a4 <__cxa_atexit@plt+0x1ced58> │ │ │ │ + bhi 1d8c60 <__cxa_atexit@plt+0x1cc914> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8c68 <__cxa_atexit@plt+0x1cc91c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1db0a8 <__cxa_atexit@plt+0x1ced5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1db0ac <__cxa_atexit@plt+0x1ced60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01244720 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8ca0 <__cxa_atexit@plt+0x1cc954> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8ca8 <__cxa_atexit@plt+0x1cc95c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0124231c │ │ │ │ - @ instruction: 0x01242344 │ │ │ │ - smlawbeq r4, r8, r9, r2 │ │ │ │ - tsteq r2, ip, lsl #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ + @ instruction: 0x012446e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db118 <__cxa_atexit@plt+0x1cedcc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db124 <__cxa_atexit@plt+0x1cedd8> │ │ │ │ - ldr r1, [pc, #80] @ 1db134 <__cxa_atexit@plt+0x1cede8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1db138 <__cxa_atexit@plt+0x1cedec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ + bhi 1d8ce0 <__cxa_atexit@plt+0x1cc994> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8ce8 <__cxa_atexit@plt+0x1cc99c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x012446a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8d20 <__cxa_atexit@plt+0x1cc9d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8d28 <__cxa_atexit@plt+0x1cc9dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - smlawbeq r4, r4, r2, r2 │ │ │ │ - tsteq r2, r4, lsr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1db1a4 <__cxa_atexit@plt+0x1cee58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1db1b0 <__cxa_atexit@plt+0x1cee64> │ │ │ │ - ldr r8, [pc, #80] @ 1db1c0 <__cxa_atexit@plt+0x1cee74> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #76] @ 1db1c4 <__cxa_atexit@plt+0x1cee78> │ │ │ │ + @ instruction: 0x01244660 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8d60 <__cxa_atexit@plt+0x1cca14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8d68 <__cxa_atexit@plt+0x1cca1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #56] @ 1db1c8 <__cxa_atexit@plt+0x1cee7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01244620 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8da0 <__cxa_atexit@plt+0x1cca54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8da8 <__cxa_atexit@plt+0x1cca5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112c4f8 │ │ │ │ - strdeq r2, [r4, -r8]! │ │ │ │ - @ instruction: 0x0124224c │ │ │ │ - tsteq r2, r4, lsr #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1db260 <__cxa_atexit@plt+0x1cef14> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db268 <__cxa_atexit@plt+0x1cef1c> │ │ │ │ - ldr lr, [pc, #120] @ 1db27c <__cxa_atexit@plt+0x1cef30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #116] @ 1db280 <__cxa_atexit@plt+0x1cef34> │ │ │ │ + @ instruction: 0x012445e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8de0 <__cxa_atexit@plt+0x1cca94> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8de8 <__cxa_atexit@plt+0x1cca9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 1db284 <__cxa_atexit@plt+0x1cef38> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #32] │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1db270 <__cxa_atexit@plt+0x1cef24> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01242164 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x0112c3f0 │ │ │ │ + @ instruction: 0x012445a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db2cc <__cxa_atexit@plt+0x1cef80> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d8e20 <__cxa_atexit@plt+0x1ccad4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1db2d4 <__cxa_atexit@plt+0x1cef88> │ │ │ │ + ldr r1, [pc, #24] @ 1d8e28 <__cxa_atexit@plt+0x1ccadc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1db2d8 <__cxa_atexit@plt+0x1cef8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r4, r0, r0, r2 │ │ │ │ - @ instruction: 0x01242750 │ │ │ │ - tsteq r2, r0, lsr #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1db328 <__cxa_atexit@plt+0x1cefdc> │ │ │ │ - ldr r2, [pc, #56] @ 1db33c <__cxa_atexit@plt+0x1ceff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1db320 <__cxa_atexit@plt+0x1cefd4> │ │ │ │ - b 1db350 <__cxa_atexit@plt+0x1cf004> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1db340 <__cxa_atexit@plt+0x1ceff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ - tsteq r2, ip, lsr r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1db3d0 <__cxa_atexit@plt+0x1cf084> │ │ │ │ - add r6, r9, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1db424 <__cxa_atexit@plt+0x1cf0d8> │ │ │ │ - ldr lr, [pc, #188] @ 1db444 <__cxa_atexit@plt+0x1cf0f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - ldr ip, [pc, #172] @ 1db448 <__cxa_atexit@plt+0x1cf0fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - str r3, [r9, #28] │ │ │ │ - mov r8, r9 │ │ │ │ - str ip, [r8, #32]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1db42c <__cxa_atexit@plt+0x1cf0e0> │ │ │ │ - ldr lr, [pc, #88] @ 1db43c <__cxa_atexit@plt+0x1cf0f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - ldr sl, [pc, #76] @ 1db440 <__cxa_atexit@plt+0x1cf0f4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #28]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - b 1db430 <__cxa_atexit@plt+0x1cf0e4> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1db484 <__cxa_atexit@plt+0x1cf138> │ │ │ │ - ldr r3, [pc, #40] @ 1db49c <__cxa_atexit@plt+0x1cf150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1db4a0 <__cxa_atexit@plt+0x1cf154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - strdeq r1, [r4, -r8]! │ │ │ │ - tsteq r2, r4, lsl r6 │ │ │ │ - tsteq r2, r8, ror #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0x01244560 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db528 <__cxa_atexit@plt+0x1cf1dc> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1db53c <__cxa_atexit@plt+0x1cf1f0> │ │ │ │ - ldr r3, [pc, #140] @ 1db568 <__cxa_atexit@plt+0x1cf21c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #136] @ 1db56c <__cxa_atexit@plt+0x1cf220> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 1db570 <__cxa_atexit@plt+0x1cf224> │ │ │ │ + bhi 1d8e60 <__cxa_atexit@plt+0x1ccb14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8e68 <__cxa_atexit@plt+0x1ccb1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1db518 <__cxa_atexit@plt+0x1cf1cc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1db350 <__cxa_atexit@plt+0x1cf004> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 1db580 <__cxa_atexit@plt+0x1cf234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1db574 <__cxa_atexit@plt+0x1cf228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #44] @ 1db578 <__cxa_atexit@plt+0x1cf22c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #40] @ 1db57c <__cxa_atexit@plt+0x1cf230> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0112c5bc │ │ │ │ - @ instruction: 0x01241e98 │ │ │ │ - tsteq r2, r4, asr r5 │ │ │ │ - tsteq r2, r4, asr r5 │ │ │ │ - @ instruction: 0x01241e30 │ │ │ │ - tsteq r2, r4, ror r5 │ │ │ │ - ldrsbeq ip, [r2, -ip] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1db5ec <__cxa_atexit@plt+0x1cf2a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1db5f8 <__cxa_atexit@plt+0x1cf2ac> │ │ │ │ - ldr r8, [pc, #80] @ 1db608 <__cxa_atexit@plt+0x1cf2bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #76] @ 1db60c <__cxa_atexit@plt+0x1cf2c0> │ │ │ │ + @ instruction: 0x01244520 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8ea0 <__cxa_atexit@plt+0x1ccb54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8ea8 <__cxa_atexit@plt+0x1ccb5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #56] @ 1db610 <__cxa_atexit@plt+0x1cf2c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq ip, [r2, -r0] │ │ │ │ - @ instruction: 0x01241db0 │ │ │ │ - @ instruction: 0x01241e04 │ │ │ │ - tsteq r2, r4, rrx │ │ │ │ + @ instruction: 0x012444e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db658 <__cxa_atexit@plt+0x1cf30c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d8ee0 <__cxa_atexit@plt+0x1ccb94> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1db660 <__cxa_atexit@plt+0x1cf314> │ │ │ │ + ldr r1, [pc, #24] @ 1d8ee8 <__cxa_atexit@plt+0x1ccb9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1db664 <__cxa_atexit@plt+0x1cf318> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241d34 │ │ │ │ - smlawteq r4, r4, r3, r2 │ │ │ │ - tsteq r2, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x012444a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db6cc <__cxa_atexit@plt+0x1cf380> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db6d8 <__cxa_atexit@plt+0x1cf38c> │ │ │ │ - ldr r1, [pc, #76] @ 1db6e8 <__cxa_atexit@plt+0x1cf39c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 1db6ec <__cxa_atexit@plt+0x1cf3a0> │ │ │ │ + bhi 1d8f1c <__cxa_atexit@plt+0x1ccbd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d8f24 <__cxa_atexit@plt+0x1ccbd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1da2cc <__cxa_atexit@plt+0x1cdf80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - smlawteq r4, ip, ip, r1 │ │ │ │ - tsteq r2, ip, asr #6 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0x01244460 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db758 <__cxa_atexit@plt+0x1cf40c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1db764 <__cxa_atexit@plt+0x1cf418> │ │ │ │ - ldr r1, [pc, #80] @ 1db774 <__cxa_atexit@plt+0x1cf428> │ │ │ │ + bhi 1d8f5c <__cxa_atexit@plt+0x1ccc10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8f64 <__cxa_atexit@plt+0x1ccc18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #64] @ 1db778 <__cxa_atexit@plt+0x1cf42c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #56] @ 1db77c <__cxa_atexit@plt+0x1cf430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01244424 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8f98 <__cxa_atexit@plt+0x1ccc4c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1d8fa0 <__cxa_atexit@plt+0x1ccc54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d9df4 <__cxa_atexit@plt+0x1cdaa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241c4c │ │ │ │ - @ instruction: 0x01241c74 │ │ │ │ - @ instruction: 0x012422b8 │ │ │ │ - tsteq r2, r0, ror #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1db7e8 <__cxa_atexit@plt+0x1cf49c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1db7f4 <__cxa_atexit@plt+0x1cf4a8> │ │ │ │ - ldr r8, [pc, #80] @ 1db804 <__cxa_atexit@plt+0x1cf4b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #76] @ 1db808 <__cxa_atexit@plt+0x1cf4bc> │ │ │ │ + @ instruction: 0x012443e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d8fd8 <__cxa_atexit@plt+0x1ccc8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d8fe0 <__cxa_atexit@plt+0x1ccc94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #56] @ 1db80c <__cxa_atexit@plt+0x1cf4c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112beb4 │ │ │ │ - @ instruction: 0x01241bb4 │ │ │ │ - @ instruction: 0x01241c08 │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ + @ instruction: 0x012443a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db854 <__cxa_atexit@plt+0x1cf508> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d9018 <__cxa_atexit@plt+0x1ccccc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1db85c <__cxa_atexit@plt+0x1cf510> │ │ │ │ + ldr r1, [pc, #24] @ 1d9020 <__cxa_atexit@plt+0x1cccd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1db860 <__cxa_atexit@plt+0x1cf514> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241b38 │ │ │ │ - smlawteq r4, r8, r1, r2 │ │ │ │ - tsteq r2, r4, lsl lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x01244368 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1db8c8 <__cxa_atexit@plt+0x1cf57c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db8d4 <__cxa_atexit@plt+0x1cf588> │ │ │ │ - ldr r1, [pc, #76] @ 1db8e4 <__cxa_atexit@plt+0x1cf598> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ 1db8e8 <__cxa_atexit@plt+0x1cf59c> │ │ │ │ + bhi 1d908c <__cxa_atexit@plt+0x1ccd40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d90a8 <__cxa_atexit@plt+0x1ccd5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d9094 <__cxa_atexit@plt+0x1ccd48> │ │ │ │ + ldr r3, [pc, #76] @ 1d90ac <__cxa_atexit@plt+0x1ccd60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d907c <__cxa_atexit@plt+0x1ccd30> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrdeq r1, [r4, -r0]! │ │ │ │ - @ instruction: 0x0112bd98 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1db97c <__cxa_atexit@plt+0x1cf630> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db984 <__cxa_atexit@plt+0x1cf638> │ │ │ │ - ldr lr, [pc, #116] @ 1db998 <__cxa_atexit@plt+0x1cf64c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 1db99c <__cxa_atexit@plt+0x1cf650> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - add r8, r7, #16 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 1db9a0 <__cxa_atexit@plt+0x1cf654> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r9, #28] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str r2, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1db98c <__cxa_atexit@plt+0x1cf640> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x01241a44 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, r0, lsr #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1db9f0 <__cxa_atexit@plt+0x1cf6a4> │ │ │ │ - ldr r2, [pc, #56] @ 1dba04 <__cxa_atexit@plt+0x1cf6b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1db9e8 <__cxa_atexit@plt+0x1cf69c> │ │ │ │ - b 1dba18 <__cxa_atexit@plt+0x1cf6cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dba08 <__cxa_atexit@plt+0x1cf6bc> │ │ │ │ + ldr r7, [pc, #20] @ 1d90b0 <__cxa_atexit@plt+0x1ccd64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq ip, [r2, -r4] │ │ │ │ - tsteq r2, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldmib r5, {r1, r2, r7} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1dba88 <__cxa_atexit@plt+0x1cf73c> │ │ │ │ - add r6, r9, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1dbae0 <__cxa_atexit@plt+0x1cf794> │ │ │ │ - ldr lr, [pc, #184] @ 1dbb00 <__cxa_atexit@plt+0x1cf7b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldm sl, {r0, r8, sl} │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - ldr ip, [pc, #168] @ 1dbb04 <__cxa_atexit@plt+0x1cf7b8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r1, [r9, #24] │ │ │ │ - str r7, [r9, #28] │ │ │ │ - add lr, r9, #32 │ │ │ │ - stm lr, {r0, r2, r8, sl} │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - str ip, [r8, #16]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1dbae8 <__cxa_atexit@plt+0x1cf79c> │ │ │ │ - ldr lr, [pc, #92] @ 1dbaf8 <__cxa_atexit@plt+0x1cf7ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr sl, [pc, #76] @ 1dbafc <__cxa_atexit@plt+0x1cf7b0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r1, [r9, #28] │ │ │ │ - str r7, [r9, #32] │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str r2, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r8, #20]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - b 1dbaec <__cxa_atexit@plt+0x1cf7a0> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - tsteq r2, r0, ror fp │ │ │ │ + @ instruction: 0x01244328 │ │ │ │ + @ instruction: 0xffffd148 │ │ │ │ + @ instruction: 0x0112e5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dbb4c <__cxa_atexit@plt+0x1cf800> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d90e8 <__cxa_atexit@plt+0x1ccd9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1dbb54 <__cxa_atexit@plt+0x1cf808> │ │ │ │ + ldr r1, [pc, #24] @ 1d90f0 <__cxa_atexit@plt+0x1ccda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1dbb58 <__cxa_atexit@plt+0x1cf80c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241840 │ │ │ │ - ldrdeq r1, [r4, -r0]! │ │ │ │ - tsteq r2, ip, lsl fp │ │ │ │ + @ instruction: 0x01244298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dbba0 <__cxa_atexit@plt+0x1cf854> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 1d915c <__cxa_atexit@plt+0x1cce10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d9178 <__cxa_atexit@plt+0x1cce2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d9164 <__cxa_atexit@plt+0x1cce18> │ │ │ │ + ldr r3, [pc, #76] @ 1d917c <__cxa_atexit@plt+0x1cce30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d914c <__cxa_atexit@plt+0x1cce00> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d9180 <__cxa_atexit@plt+0x1cce34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01244258 │ │ │ │ + @ instruction: 0xffffe9cc │ │ │ │ + @ instruction: 0x0112e4f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d91b8 <__cxa_atexit@plt+0x1cce6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 1dbba8 <__cxa_atexit@plt+0x1cf85c> │ │ │ │ + ldr r1, [pc, #24] @ 1d91c0 <__cxa_atexit@plt+0x1cce74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 1dbbac <__cxa_atexit@plt+0x1cf860> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012417ec │ │ │ │ - @ instruction: 0x01241e7c │ │ │ │ - tsteq r2, r8, lsl #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + smlawteq r4, r8, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d922c <__cxa_atexit@plt+0x1ccee0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d9248 <__cxa_atexit@plt+0x1ccefc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dbbf8 <__cxa_atexit@plt+0x1cf8ac> │ │ │ │ - ldr r7, [pc, #52] @ 1dbc08 <__cxa_atexit@plt+0x1cf8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + bhi 1d9234 <__cxa_atexit@plt+0x1ccee8> │ │ │ │ + ldr r3, [pc, #76] @ 1d924c <__cxa_atexit@plt+0x1ccf00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dbbec <__cxa_atexit@plt+0x1cf8a0> │ │ │ │ + beq 1d921c <__cxa_atexit@plt+0x1cced0> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1dbc1c <__cxa_atexit@plt+0x1cf8d0> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1dbc0c <__cxa_atexit@plt+0x1cf8c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1d9250 <__cxa_atexit@plt+0x1ccf04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0112bed4 │ │ │ │ - tsteq r2, ip, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1dbc80 <__cxa_atexit@plt+0x1cf934> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dbcc0 <__cxa_atexit@plt+0x1cf974> │ │ │ │ - ldr lr, [pc, #132] @ 1dbcd0 <__cxa_atexit@plt+0x1cf984> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 1dbcd4 <__cxa_atexit@plt+0x1cf988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - ldr sl, [r2, #10] │ │ │ │ - ldr r2, [r2, #14] │ │ │ │ - ldr r0, [pc, #108] @ 1dbcd8 <__cxa_atexit@plt+0x1cf98c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, sl} │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r9, r6, #7 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dbcc0 <__cxa_atexit@plt+0x1cf974> │ │ │ │ - ldr lr, [pc, #76] @ 1dbcdc <__cxa_atexit@plt+0x1cf990> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 1dbce0 <__cxa_atexit@plt+0x1cf994> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #56] @ 1dbce4 <__cxa_atexit@plt+0x1cf998> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - str r9, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - sub r9, r6, #7 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r2, r4, lsl sl │ │ │ │ - @ instruction: 0x01241770 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x0112b9d0 │ │ │ │ - @ instruction: 0x01241730 │ │ │ │ - tsteq r2, r4, asr #27 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dbd50 <__cxa_atexit@plt+0x1cfa04> │ │ │ │ - ldr lr, [pc, #76] @ 1dbd5c <__cxa_atexit@plt+0x1cfa10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 1dbd60 <__cxa_atexit@plt+0x1cfa14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 1dbd64 <__cxa_atexit@plt+0x1cfa18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01241694 │ │ │ │ - @ instruction: 0x01241cb8 │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dbdd0 <__cxa_atexit@plt+0x1cfa84> │ │ │ │ - ldr r2, [pc, #76] @ 1dbddc <__cxa_atexit@plt+0x1cfa90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 1dbde0 <__cxa_atexit@plt+0x1cfa94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - smlawbeq r4, r8, r8, r1 │ │ │ │ - @ instruction: 0x0112b894 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dbe4c <__cxa_atexit@plt+0x1cfb00> │ │ │ │ - ldr r2, [pc, #76] @ 1dbe58 <__cxa_atexit@plt+0x1cfb0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1dbe5c <__cxa_atexit@plt+0x1cfb10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - @ instruction: 0x01241650 │ │ │ │ + smlawbeq r4, r8, r1, r4 │ │ │ │ + @ instruction: 0xffffe8fc │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dbef4 <__cxa_atexit@plt+0x1cfba8> │ │ │ │ - ldr r7, [pc, #156] @ 1dbf1c <__cxa_atexit@plt+0x1cfbd0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d9298 <__cxa_atexit@plt+0x1ccf4c> │ │ │ │ + ldr r7, [pc, #52] @ 1d92ac <__cxa_atexit@plt+0x1ccf60> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dbee4 <__cxa_atexit@plt+0x1cfb98> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1dbf04 <__cxa_atexit@plt+0x1cfbb8> │ │ │ │ - ldr lr, [pc, #128] @ 1dbf24 <__cxa_atexit@plt+0x1cfbd8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmda r5, {r3, ip} │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [pc, #116] @ 1dbf28 <__cxa_atexit@plt+0x1cfbdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #121 @ 0x79 │ │ │ │ - ldr r0, [pc, #108] @ 1dbf2c <__cxa_atexit@plt+0x1cfbe0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #14 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq 1d928c <__cxa_atexit@plt+0x1ccf40> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d92bc <__cxa_atexit@plt+0x1ccf70> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1dbf20 <__cxa_atexit@plt+0x1cfbd4> │ │ │ │ + ldr r7, [pc, #16] @ 1d92b0 <__cxa_atexit@plt+0x1ccf64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0112bcbc │ │ │ │ - smlawbeq r4, r8, r7, r1 │ │ │ │ - smlawteq r4, r0, r4, r1 │ │ │ │ - @ instruction: 0x012415ac │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0112e3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dbf94 <__cxa_atexit@plt+0x1cfc48> │ │ │ │ - ldr lr, [pc, #76] @ 1dbfa0 <__cxa_atexit@plt+0x1cfc54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [pc, #64] @ 1dbfa4 <__cxa_atexit@plt+0x1cfc58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #121 @ 0x79 │ │ │ │ - ldr r2, [pc, #56] @ 1dbfa8 <__cxa_atexit@plt+0x1cfc5c> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1d9364 <__cxa_atexit@plt+0x1cd018> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1d93ac <__cxa_atexit@plt+0x1cd060> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r0, #3 │ │ │ │ + cmp r3, #17 │ │ │ │ + bhi 1d968c <__cxa_atexit@plt+0x1cd340> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r2, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, r0, ror r3 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x000003b0 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #1008] @ 1d9748 <__cxa_atexit@plt+0x1cd3fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #1004] @ 1d974c <__cxa_atexit@plt+0x1cd400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r1, [r4, -r8]! │ │ │ │ - @ instruction: 0x01241410 │ │ │ │ - strdeq r1, [r4, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1dc004 <__cxa_atexit@plt+0x1cfcb8> │ │ │ │ - ldr r3, [pc, #72] @ 1dc01c <__cxa_atexit@plt+0x1cfcd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #121 @ 0x79 │ │ │ │ - ldr r2, [pc, #64] @ 1dc020 <__cxa_atexit@plt+0x1cfcd4> │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #956] @ 1d9738 <__cxa_atexit@plt+0x1cd3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #952] @ 1d973c <__cxa_atexit@plt+0x1cd3f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #56] @ 1dc024 <__cxa_atexit@plt+0x1cfcd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r7, {r1, r8} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1dc028 <__cxa_atexit@plt+0x1cfcdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012413a0 │ │ │ │ - smlawbeq r4, ip, r4, r1 │ │ │ │ - @ instruction: 0x01241490 │ │ │ │ - @ instruction: 0x0112bbb0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1dc064 <__cxa_atexit@plt+0x1cfd18> │ │ │ │ - ldr r3, [pc, #40] @ 1dc07c <__cxa_atexit@plt+0x1cfd30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #1056] @ 1d97e4 <__cxa_atexit@plt+0x1cd498> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #1052] @ 1d97e8 <__cxa_atexit@plt+0x1cd49c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dc080 <__cxa_atexit@plt+0x1cfd34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9720 <__cxa_atexit@plt+0x1cd3d4> │ │ │ │ + ldr r9, [pc, #964] @ 1d97cc <__cxa_atexit@plt+0x1cd480> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #960] @ 1d97d0 <__cxa_atexit@plt+0x1cd484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #956] @ 1d97d4 <__cxa_atexit@plt+0x1cd488> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1d962c <__cxa_atexit@plt+0x1cd2e0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9728 <__cxa_atexit@plt+0x1cd3dc> │ │ │ │ + ldr r1, [pc, #904] @ 1d97b8 <__cxa_atexit@plt+0x1cd46c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #884] @ 1d97bc <__cxa_atexit@plt+0x1cd470> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + b 1d9660 <__cxa_atexit@plt+0x1cd314> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9730 <__cxa_atexit@plt+0x1cd3e4> │ │ │ │ + ldr r8, [pc, #892] @ 1d97ec <__cxa_atexit@plt+0x1cd4a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #868] @ 1d97f0 <__cxa_atexit@plt+0x1cd4a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241428 │ │ │ │ - tsteq r2, r8, ror #22 │ │ │ │ - mov r7, r6 │ │ │ │ - ldm r5, {r1, r8, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1dc0c4 <__cxa_atexit@plt+0x1cfd78> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 1dc0e0 <__cxa_atexit@plt+0x1cfd94> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #676] @ 1d9768 <__cxa_atexit@plt+0x1cd41c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #672] @ 1d976c <__cxa_atexit@plt+0x1cd420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add r2, r7, #8 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1dc0e4 <__cxa_atexit@plt+0x1cfd98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r1, r8, lr} │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9720 <__cxa_atexit@plt+0x1cd3d4> │ │ │ │ + ldr r9, [pc, #700] @ 1d97a0 <__cxa_atexit@plt+0x1cd454> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #696] @ 1d97a4 <__cxa_atexit@plt+0x1cd458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #692] @ 1d97a8 <__cxa_atexit@plt+0x1cd45c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1d962c <__cxa_atexit@plt+0x1cd2e0> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #644] @ 1d9790 <__cxa_atexit@plt+0x1cd444> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #640] @ 1d9794 <__cxa_atexit@plt+0x1cd448> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #556] @ 1d9758 <__cxa_atexit@plt+0x1cd40c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #552] @ 1d975c <__cxa_atexit@plt+0x1cd410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9720 <__cxa_atexit@plt+0x1cd3d4> │ │ │ │ + ldr r9, [pc, #628] @ 1d97c0 <__cxa_atexit@plt+0x1cd474> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #624] @ 1d97c4 <__cxa_atexit@plt+0x1cd478> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #620] @ 1d97c8 <__cxa_atexit@plt+0x1cd47c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1d962c <__cxa_atexit@plt+0x1cd2e0> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #492] @ 1d9760 <__cxa_atexit@plt+0x1cd414> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #488] @ 1d9764 <__cxa_atexit@plt+0x1cd418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #492] @ 1d9780 <__cxa_atexit@plt+0x1cd434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #488] @ 1d9784 <__cxa_atexit@plt+0x1cd438> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #412] @ 1d9750 <__cxa_atexit@plt+0x1cd404> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #408] @ 1d9754 <__cxa_atexit@plt+0x1cd408> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9720 <__cxa_atexit@plt+0x1cd3d4> │ │ │ │ + ldr r9, [pc, #516] @ 1d97d8 <__cxa_atexit@plt+0x1cd48c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #512] @ 1d97dc <__cxa_atexit@plt+0x1cd490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #508] @ 1d97e0 <__cxa_atexit@plt+0x1cd494> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1d962c <__cxa_atexit@plt+0x1cd2e0> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #372] @ 1d9770 <__cxa_atexit@plt+0x1cd424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #368] @ 1d9774 <__cxa_atexit@plt+0x1cd428> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9720 <__cxa_atexit@plt+0x1cd3d4> │ │ │ │ + ldr r9, [pc, #400] @ 1d97ac <__cxa_atexit@plt+0x1cd460> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #396] @ 1d97b0 <__cxa_atexit@plt+0x1cd464> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #392] @ 1d97b4 <__cxa_atexit@plt+0x1cd468> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r0, r5, r1 │ │ │ │ - tsteq r2, ip, lsl #22 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1dc134 <__cxa_atexit@plt+0x1cfde8> │ │ │ │ - ldr r3, [pc, #56] @ 1dc154 <__cxa_atexit@plt+0x1cfe08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #14 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #248] @ 1d9778 <__cxa_atexit@plt+0x1cd42c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #244] @ 1d977c <__cxa_atexit@plt+0x1cd430> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #160] @ 1d9740 <__cxa_atexit@plt+0x1cd3f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #156] @ 1d9744 <__cxa_atexit@plt+0x1cd3f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #216] @ 1d9798 <__cxa_atexit@plt+0x1cd44c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #212] @ 1d979c <__cxa_atexit@plt+0x1cd450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + b 1d96e8 <__cxa_atexit@plt+0x1cd39c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1d9710 <__cxa_atexit@plt+0x1cd3c4> │ │ │ │ + ldr r1, [pc, #168] @ 1d9788 <__cxa_atexit@plt+0x1cd43c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #164] @ 1d978c <__cxa_atexit@plt+0x1cd440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1dc158 <__cxa_atexit@plt+0x1cfe0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 1d9714 <__cxa_atexit@plt+0x1cd3c8> │ │ │ │ + mov r6, #28 │ │ │ │ + b 1d9714 <__cxa_atexit@plt+0x1cd3c8> │ │ │ │ + mov r6, #32 │ │ │ │ + b 1d9714 <__cxa_atexit@plt+0x1cd3c8> │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + @ instruction: 0x0124449c │ │ │ │ + @ instruction: 0xfffff4d0 │ │ │ │ + @ instruction: 0x0124442c │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + @ instruction: 0x01244778 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + @ instruction: 0x01244520 │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + @ instruction: 0x012445ac │ │ │ │ + @ instruction: 0xfffff6fc │ │ │ │ + @ instruction: 0x01244568 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + @ instruction: 0x0124461c │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + @ instruction: 0x012444e8 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + @ instruction: 0x01244468 │ │ │ │ + @ instruction: 0xfffff7dc │ │ │ │ + @ instruction: 0x01244558 │ │ │ │ + @ instruction: 0xfffff6d0 │ │ │ │ + @ instruction: 0x01244410 │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + @ instruction: 0x012445e8 │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + @ instruction: 0x01244438 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + @ instruction: 0x01244044 │ │ │ │ + @ instruction: 0xfffff950 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + ldrdeq r4, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + smlawteq r4, r0, r6, r4 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + @ instruction: 0x012445b0 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + strdeq r4, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0x01244530 │ │ │ │ + @ instruction: 0xfffff72c │ │ │ │ + @ instruction: 0x0124474c │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + @ instruction: 0x01244690 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d9828 <__cxa_atexit@plt+0x1cd4dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d9830 <__cxa_atexit@plt+0x1cd4e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241510 │ │ │ │ - @ instruction: 0x0112ba9c │ │ │ │ - rscseq r0, sl, r1, lsr pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x01243b58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d98a0 <__cxa_atexit@plt+0x1cd554> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d98ac <__cxa_atexit@plt+0x1cd560> │ │ │ │ + ldr r1, [pc, #64] @ 1d98bc <__cxa_atexit@plt+0x1cd570> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d98c0 <__cxa_atexit@plt+0x1cd574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, pc, asr pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x01243aec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d992c <__cxa_atexit@plt+0x1cd5e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1d9948 <__cxa_atexit@plt+0x1cd5fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dc1d8 <__cxa_atexit@plt+0x1cfe8c> │ │ │ │ - ldr r3, [pc, #60] @ 1dc1e8 <__cxa_atexit@plt+0x1cfe9c> │ │ │ │ + bhi 1d9934 <__cxa_atexit@plt+0x1cd5e8> │ │ │ │ + ldr r3, [pc, #76] @ 1d994c <__cxa_atexit@plt+0x1cd600> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1dc1c8 <__cxa_atexit@plt+0x1cfe7c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1d991c <__cxa_atexit@plt+0x1cd5d0> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1dc1ec <__cxa_atexit@plt+0x1cfea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0112b9fc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dc250 <__cxa_atexit@plt+0x1cff04> │ │ │ │ - ldr r3, [pc, #52] @ 1dc260 <__cxa_atexit@plt+0x1cff14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1dc240 <__cxa_atexit@plt+0x1cfef4> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1dc264 <__cxa_atexit@plt+0x1cff18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, lsl #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dc2c0 <__cxa_atexit@plt+0x1cff74> │ │ │ │ - ldr r3, [pc, #52] @ 1dc2d0 <__cxa_atexit@plt+0x1cff84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1dc2b0 <__cxa_atexit@plt+0x1cff64> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1dc2d4 <__cxa_atexit@plt+0x1cff88> │ │ │ │ + ldr r7, [pc, #20] @ 1d9950 <__cxa_atexit@plt+0x1cd604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, ip, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - @ instruction: 0x0112b8f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1dc344 <__cxa_atexit@plt+0x1cfff8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1dc33c <__cxa_atexit@plt+0x1cfff0> │ │ │ │ - ldr r3, [pc, #44] @ 1dc34c <__cxa_atexit@plt+0x1d0000> │ │ │ │ + smlawbeq r4, r8, sl, r3 │ │ │ │ + @ instruction: 0xffffc8a8 │ │ │ │ + tsteq r2, r4, lsl sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d9a08 <__cxa_atexit@plt+0x1cd6bc> │ │ │ │ + ldr lr, [pc, #180] @ 1d9a28 <__cxa_atexit@plt+0x1cd6dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d9a2c <__cxa_atexit@plt+0x1cd6e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d99e8 <__cxa_atexit@plt+0x1cd69c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d99f4 <__cxa_atexit@plt+0x1cd6a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d9a14 <__cxa_atexit@plt+0x1cd6c8> │ │ │ │ + ldr r3, [pc, #128] @ 1d9a34 <__cxa_atexit@plt+0x1cd6e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d9a38 <__cxa_atexit@plt+0x1cd6ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1dc350 <__cxa_atexit@plt+0x1d0004> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b b691ac <__cxa_atexit@plt+0xb5ce60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01241068 │ │ │ │ - @ instruction: 0x012416e4 │ │ │ │ - @ instruction: 0x0112b8fc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1dc3b8 <__cxa_atexit@plt+0x1d006c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1dc3b0 <__cxa_atexit@plt+0x1d0064> │ │ │ │ - ldr r3, [pc, #56] @ 1dc3c0 <__cxa_atexit@plt+0x1d0074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1dc3c4 <__cxa_atexit@plt+0x1d0078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 1dc3c8 <__cxa_atexit@plt+0x1d007c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b fd2dec <__cxa_atexit@plt+0xfc6aa0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ - strdeq r0, [r4, -r8]! │ │ │ │ - smulwteq r4, r4, pc @ │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1dc424 <__cxa_atexit@plt+0x1d00d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1dc41c <__cxa_atexit@plt+0x1d00d0> │ │ │ │ - ldr r3, [pc, #44] @ 1dc42c <__cxa_atexit@plt+0x1d00e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1dc430 <__cxa_atexit@plt+0x1d00e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 1d9a30 <__cxa_atexit@plt+0x1cd6e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r8, pc, r0 @ │ │ │ │ - @ instruction: 0x01241070 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dc4ac <__cxa_atexit@plt+0x1d0160> │ │ │ │ - ldr r3, [pc, #128] @ 1dc4d4 <__cxa_atexit@plt+0x1d0188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dc49c <__cxa_atexit@plt+0x1d0150> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x012439ec │ │ │ │ + ldrdeq r3, [r4, -r0]! │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01243a90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d9a9c <__cxa_atexit@plt+0x1cd750> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1dc4bc <__cxa_atexit@plt+0x1d0170> │ │ │ │ - ldr r7, [pc, #100] @ 1dc4dc <__cxa_atexit@plt+0x1d0190> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ + bcc 1d9ab0 <__cxa_atexit@plt+0x1cd764> │ │ │ │ + ldr r2, [pc, #92] @ 1d9ac4 <__cxa_atexit@plt+0x1cd778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d9ac8 <__cxa_atexit@plt+0x1cd77c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1dc4d8 <__cxa_atexit@plt+0x1d018c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 1d9ac0 <__cxa_atexit@plt+0x1cd774> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0112b7dc │ │ │ │ - @ instruction: 0x012415a0 │ │ │ │ + @ instruction: 0x01243928 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrdeq r3, [r4, -ip]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dc520 <__cxa_atexit@plt+0x1d01d4> │ │ │ │ - ldr r2, [pc, #40] @ 1dc52c <__cxa_atexit@plt+0x1d01e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01241514 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc564 <__cxa_atexit@plt+0x1d0218> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc56c <__cxa_atexit@plt+0x1d0220> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01240e1c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dc5fc <__cxa_atexit@plt+0x1d02b0> │ │ │ │ - ldr r7, [pc, #148] @ 1dc624 <__cxa_atexit@plt+0x1d02d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dc5ec <__cxa_atexit@plt+0x1d02a0> │ │ │ │ + bhi 1d9b60 <__cxa_atexit@plt+0x1cd814> │ │ │ │ + ldr r2, [pc, #148] @ 1d9b80 <__cxa_atexit@plt+0x1cd834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d9b50 <__cxa_atexit@plt+0x1cd804> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1dc60c <__cxa_atexit@plt+0x1d02c0> │ │ │ │ - ldr lr, [pc, #120] @ 1dc62c <__cxa_atexit@plt+0x1d02e0> │ │ │ │ + bcc 1d9b68 <__cxa_atexit@plt+0x1cd81c> │ │ │ │ + ldr lr, [pc, #112] @ 1d9b84 <__cxa_atexit@plt+0x1cd838> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 1dc630 <__cxa_atexit@plt+0x1d02e4> │ │ │ │ + ldr lr, [pc, #88] @ 1d9b88 <__cxa_atexit@plt+0x1cd83c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1dc628 <__cxa_atexit@plt+0x1d02dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0112b690 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01241448 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0x012438ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1dc690 <__cxa_atexit@plt+0x1d0344> │ │ │ │ - ldr r2, [pc, #68] @ 1dc69c <__cxa_atexit@plt+0x1d0350> │ │ │ │ + bcc 1d9be4 <__cxa_atexit@plt+0x1cd898> │ │ │ │ + ldr r2, [pc, #64] @ 1d9bf0 <__cxa_atexit@plt+0x1cd8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1dc6a0 <__cxa_atexit@plt+0x1d0354> │ │ │ │ + ldr lr, [pc, #40] @ 1d9bf4 <__cxa_atexit@plt+0x1cd8a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x012413a4 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0x01243810 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d9c4c <__cxa_atexit@plt+0x1cd900> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d9c58 <__cxa_atexit@plt+0x1cd90c> │ │ │ │ + ldr r1, [pc, #64] @ 1d9c68 <__cxa_atexit@plt+0x1cd91c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1d9c6c <__cxa_atexit@plt+0x1cd920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0x01243740 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d9d24 <__cxa_atexit@plt+0x1cd9d8> │ │ │ │ + ldr lr, [pc, #180] @ 1d9d44 <__cxa_atexit@plt+0x1cd9f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1d9d48 <__cxa_atexit@plt+0x1cd9fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1d9d04 <__cxa_atexit@plt+0x1cd9b8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d9d10 <__cxa_atexit@plt+0x1cd9c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d9d30 <__cxa_atexit@plt+0x1cd9e4> │ │ │ │ + ldr r3, [pc, #128] @ 1d9d50 <__cxa_atexit@plt+0x1cda04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1d9d54 <__cxa_atexit@plt+0x1cda08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1d9d4c <__cxa_atexit@plt+0x1cda00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r3, [r4, -r0]! │ │ │ │ + @ instruction: 0x012436b4 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x01243774 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1d9db8 <__cxa_atexit@plt+0x1cda6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1d9dcc <__cxa_atexit@plt+0x1cda80> │ │ │ │ + ldr r2, [pc, #92] @ 1d9de0 <__cxa_atexit@plt+0x1cda94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1d9de4 <__cxa_atexit@plt+0x1cda98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1d9ddc <__cxa_atexit@plt+0x1cda90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0124360c │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + smlawteq r4, r0, r6, r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1dc6e8 <__cxa_atexit@plt+0x1d039c> │ │ │ │ - ldr r7, [pc, #52] @ 1dc6fc <__cxa_atexit@plt+0x1d03b0> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d9eac <__cxa_atexit@plt+0x1cdb60> │ │ │ │ + ldr r7, [pc, #204] @ 1d9ed4 <__cxa_atexit@plt+0x1cdb88> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dc6dc <__cxa_atexit@plt+0x1d0390> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1dc70c <__cxa_atexit@plt+0x1d03c0> │ │ │ │ + beq 1d9e9c <__cxa_atexit@plt+0x1cdb50> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1d9ebc <__cxa_atexit@plt+0x1cdb70> │ │ │ │ + ldr r8, [pc, #176] @ 1d9edc <__cxa_atexit@plt+0x1cdb90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 1d9ee0 <__cxa_atexit@plt+0x1cdb94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + add r7, r9, #7 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + ldr r9, [pc, #156] @ 1d9ee4 <__cxa_atexit@plt+0x1cdb98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r8, [pc, #144] @ 1d9ee8 <__cxa_atexit@plt+0x1cdb9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #32]! │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dc700 <__cxa_atexit@plt+0x1d03b4> │ │ │ │ + ldr r7, [pc, #36] @ 1d9ed8 <__cxa_atexit@plt+0x1cdb8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0112b5b8 │ │ │ │ + mov r7, #68 @ 0x44 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + tsteq r2, r0, asr #15 │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0x01243a1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1dc760 <__cxa_atexit@plt+0x1d0414> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1dc790 <__cxa_atexit@plt+0x1d0444> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 1dc7c0 <__cxa_atexit@plt+0x1d0474> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dc7ec <__cxa_atexit@plt+0x1d04a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #164] @ 1dc800 <__cxa_atexit@plt+0x1d04b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dc7d8 <__cxa_atexit@plt+0x1d048c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dc7ec <__cxa_atexit@plt+0x1d04a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #120] @ 1dc7f8 <__cxa_atexit@plt+0x1d04ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dc7ec <__cxa_atexit@plt+0x1d04a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #84] @ 1dc804 <__cxa_atexit@plt+0x1d04b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dc7ec <__cxa_atexit@plt+0x1d04a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #36] @ 1dc7fc <__cxa_atexit@plt+0x1d04b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d9f7c <__cxa_atexit@plt+0x1cdc30> │ │ │ │ + ldr r8, [pc, #120] @ 1d9f88 <__cxa_atexit@plt+0x1cdc3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #116] @ 1d9f8c <__cxa_atexit@plt+0x1cdc40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r9, [pc, #100] @ 1d9f90 <__cxa_atexit@plt+0x1cdc44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [pc, #88] @ 1d9f94 <__cxa_atexit@plt+0x1cdc48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, r8, sl} │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r3, [r3, #64] @ 0x40 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0124129c │ │ │ │ - @ instruction: 0x01241248 │ │ │ │ - smlawteq r4, r8, r2, r1 │ │ │ │ - @ instruction: 0x01241278 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc83c <__cxa_atexit@plt+0x1d04f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc844 <__cxa_atexit@plt+0x1d04f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01240b44 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0x01243938 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dc87c <__cxa_atexit@plt+0x1d0530> │ │ │ │ + bhi 1d9fcc <__cxa_atexit@plt+0x1cdc80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc884 <__cxa_atexit@plt+0x1d0538> │ │ │ │ + ldr r1, [pc, #24] @ 1d9fd4 <__cxa_atexit@plt+0x1cdc88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240b04 │ │ │ │ + @ instruction: 0x012433b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc8bc <__cxa_atexit@plt+0x1d0570> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc8c4 <__cxa_atexit@plt+0x1d0578> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1da044 <__cxa_atexit@plt+0x1cdcf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1da050 <__cxa_atexit@plt+0x1cdd04> │ │ │ │ + ldr r1, [pc, #64] @ 1da060 <__cxa_atexit@plt+0x1cdd14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1da064 <__cxa_atexit@plt+0x1cdd18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r4, r4, sl, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc8fc <__cxa_atexit@plt+0x1d05b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc904 <__cxa_atexit@plt+0x1d05b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r4, r4, sl, r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x01243348 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1dc94c <__cxa_atexit@plt+0x1d0600> │ │ │ │ - ldr r7, [pc, #52] @ 1dc960 <__cxa_atexit@plt+0x1d0614> │ │ │ │ + bhi 1da0b4 <__cxa_atexit@plt+0x1cdd68> │ │ │ │ + ldr r7, [pc, #52] @ 1da0c8 <__cxa_atexit@plt+0x1cdd7c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dc940 <__cxa_atexit@plt+0x1d05f4> │ │ │ │ + beq 1da0a8 <__cxa_atexit@plt+0x1cdd5c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1dc970 <__cxa_atexit@plt+0x1d0624> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dc964 <__cxa_atexit@plt+0x1d0618> │ │ │ │ + ldr r7, [pc, #16] @ 1da0cc <__cxa_atexit@plt+0x1cdd80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffda68 │ │ │ │ + tsteq r2, r0, lsr #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1dc9d4 <__cxa_atexit@plt+0x1d0688> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1dca20 <__cxa_atexit@plt+0x1d06d4> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1da124 <__cxa_atexit@plt+0x1cddd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 1dca6c <__cxa_atexit@plt+0x1d0720> │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1dcab0 <__cxa_atexit@plt+0x1d0764> │ │ │ │ - ldr lr, [pc, #276] @ 1dcacc <__cxa_atexit@plt+0x1d0780> │ │ │ │ + bcc 1da130 <__cxa_atexit@plt+0x1cdde4> │ │ │ │ + ldr r1, [pc, #64] @ 1da140 <__cxa_atexit@plt+0x1cddf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1da144 <__cxa_atexit@plt+0x1cddf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01243268 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1da1fc <__cxa_atexit@plt+0x1cdeb0> │ │ │ │ + ldr lr, [pc, #180] @ 1da21c <__cxa_atexit@plt+0x1cded0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #256] @ 1dcad0 <__cxa_atexit@plt+0x1d0784> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1dca94 <__cxa_atexit@plt+0x1d0748> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1da220 <__cxa_atexit@plt+0x1cded4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1da1dc <__cxa_atexit@plt+0x1cde90> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1da1e8 <__cxa_atexit@plt+0x1cde9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dcab0 <__cxa_atexit@plt+0x1d0764> │ │ │ │ - ldr lr, [pc, #208] @ 1dcabc <__cxa_atexit@plt+0x1d0770> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #188] @ 1dcac0 <__cxa_atexit@plt+0x1d0774> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1da208 <__cxa_atexit@plt+0x1cdebc> │ │ │ │ + ldr r3, [pc, #128] @ 1da228 <__cxa_atexit@plt+0x1cdedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1da22c <__cxa_atexit@plt+0x1cdee0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dcab0 <__cxa_atexit@plt+0x1d0764> │ │ │ │ - ldr lr, [pc, #156] @ 1dcad4 <__cxa_atexit@plt+0x1d0788> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1da224 <__cxa_atexit@plt+0x1cded8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strdeq r3, [r4, -r8]! │ │ │ │ + ldrdeq r3, [r4, -ip]! │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0124329c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1da290 <__cxa_atexit@plt+0x1cdf44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1da2a4 <__cxa_atexit@plt+0x1cdf58> │ │ │ │ + ldr r2, [pc, #92] @ 1da2b8 <__cxa_atexit@plt+0x1cdf6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 1dcad8 <__cxa_atexit@plt+0x1d078c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1da2bc <__cxa_atexit@plt+0x1cdf70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dcab0 <__cxa_atexit@plt+0x1d0764> │ │ │ │ - ldr lr, [pc, #72] @ 1dcac4 <__cxa_atexit@plt+0x1d0778> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + ldr r7, [pc, #28] @ 1da2b4 <__cxa_atexit@plt+0x1cdf68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 1dcac8 <__cxa_atexit@plt+0x1d077c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x01241018 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - smlawbeq r4, ip, pc, r0 @ │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - qsubeq r1, r4, r4 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrdeq r0, [r4, -r8]! │ │ │ │ + @ instruction: 0x01243134 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0x012431e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcb74 <__cxa_atexit@plt+0x1d0828> │ │ │ │ - ldr r7, [pc, #160] @ 1dcb9c <__cxa_atexit@plt+0x1d0850> │ │ │ │ + bhi 1da394 <__cxa_atexit@plt+0x1ce048> │ │ │ │ + ldr r7, [pc, #220] @ 1da3bc <__cxa_atexit@plt+0x1ce070> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 1dcb40 <__cxa_atexit@plt+0x1d07f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1dcb50 <__cxa_atexit@plt+0x1d0804> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1dcb84 <__cxa_atexit@plt+0x1d0838> │ │ │ │ - ldr r3, [pc, #116] @ 1dcba0 <__cxa_atexit@plt+0x1d0854> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1da384 <__cxa_atexit@plt+0x1ce038> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1da3a4 <__cxa_atexit@plt+0x1ce058> │ │ │ │ + ldr lr, [pc, #192] @ 1da3c4 <__cxa_atexit@plt+0x1ce078> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r9, #3] │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + ldr r1, [r9, #19] │ │ │ │ + ldr r9, [pc, #168] @ 1da3c8 <__cxa_atexit@plt+0x1ce07c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #160] @ 1da3cc <__cxa_atexit@plt+0x1ce080> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr sl, [pc, #152] @ 1da3d0 <__cxa_atexit@plt+0x1ce084> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #32]! │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r2, #19 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1dcb84 <__cxa_atexit@plt+0x1d0838> │ │ │ │ - ldr r3, [pc, #72] @ 1dcba8 <__cxa_atexit@plt+0x1d085c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1dcba4 <__cxa_atexit@plt+0x1d0858> │ │ │ │ + ldr r7, [pc, #36] @ 1da3c0 <__cxa_atexit@plt+0x1ce074> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ + mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01240f00 │ │ │ │ - tsteq r2, r4, asr #2 │ │ │ │ - ldrdeq r0, [r4, -r0]! @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x0112d2dc │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0x012437e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1dcbf4 <__cxa_atexit@plt+0x1d08a8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dcc18 <__cxa_atexit@plt+0x1d08cc> │ │ │ │ - ldr r7, [pc, #68] @ 1dcc24 <__cxa_atexit@plt+0x1d08d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dcc18 <__cxa_atexit@plt+0x1d08cc> │ │ │ │ - ldr r7, [pc, #36] @ 1dcc28 <__cxa_atexit@plt+0x1d08dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1da470 <__cxa_atexit@plt+0x1ce124> │ │ │ │ + ldr r8, [pc, #132] @ 1da47c <__cxa_atexit@plt+0x1ce130> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 1da480 <__cxa_atexit@plt+0x1ce134> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr sl, [pc, #104] @ 1da484 <__cxa_atexit@plt+0x1ce138> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [pc, #88] @ 1da488 <__cxa_atexit@plt+0x1ce13c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #32]! │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + add lr, r3, #44 @ 0x2c │ │ │ │ + stm lr, {r2, r8, r9, ip} │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01240e4c │ │ │ │ - @ instruction: 0x01240e2c │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + strdeq r3, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcc60 <__cxa_atexit@plt+0x1d0914> │ │ │ │ + bhi 1da4c0 <__cxa_atexit@plt+0x1ce174> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcc68 <__cxa_atexit@plt+0x1d091c> │ │ │ │ + ldr r1, [pc, #24] @ 1da4c8 <__cxa_atexit@plt+0x1ce17c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240720 │ │ │ │ + smlawteq r4, r0, lr, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1da538 <__cxa_atexit@plt+0x1ce1ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1da544 <__cxa_atexit@plt+0x1ce1f8> │ │ │ │ + ldr r1, [pc, #64] @ 1da554 <__cxa_atexit@plt+0x1ce208> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1da558 <__cxa_atexit@plt+0x1ce20c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x01242e54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcca0 <__cxa_atexit@plt+0x1d0954> │ │ │ │ + bhi 1da58c <__cxa_atexit@plt+0x1ce240> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcca8 <__cxa_atexit@plt+0x1d095c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1da594 <__cxa_atexit@plt+0x1ce248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwteq r4, r0, r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + strdeq r2, [r4, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcd74 <__cxa_atexit@plt+0x1d0a28> │ │ │ │ - ldr r7, [pc, #208] @ 1dcd9c <__cxa_atexit@plt+0x1d0a50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 1dcd28 <__cxa_atexit@plt+0x1d09dc> │ │ │ │ + bhi 1da64c <__cxa_atexit@plt+0x1ce300> │ │ │ │ + ldr lr, [pc, #180] @ 1da66c <__cxa_atexit@plt+0x1ce320> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1da670 <__cxa_atexit@plt+0x1ce324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1da62c <__cxa_atexit@plt+0x1ce2e0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1da638 <__cxa_atexit@plt+0x1ce2ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ add r2, r6, #24 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1dcd38 <__cxa_atexit@plt+0x1d09ec> │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1dcd84 <__cxa_atexit@plt+0x1d0a38> │ │ │ │ - ldr r3, [pc, #164] @ 1dcda0 <__cxa_atexit@plt+0x1d0a54> │ │ │ │ + bcc 1da658 <__cxa_atexit@plt+0x1ce30c> │ │ │ │ + ldr r3, [pc, #128] @ 1da678 <__cxa_atexit@plt+0x1ce32c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #160] @ 1dcda4 <__cxa_atexit@plt+0x1d0a58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ + ldr r3, [pc, #112] @ 1da67c <__cxa_atexit@plt+0x1ce330> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1dcd84 <__cxa_atexit@plt+0x1d0a38> │ │ │ │ - ldr r3, [pc, #100] @ 1dcdac <__cxa_atexit@plt+0x1d0a60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 1dcdb0 <__cxa_atexit@plt+0x1d0a64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #52] @ 1da674 <__cxa_atexit@plt+0x1ce328> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1dcda8 <__cxa_atexit@plt+0x1d0a5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01240d28 │ │ │ │ - tsteq r2, r8, asr #30 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - smulwteq r4, r0, ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x01242da8 │ │ │ │ + smlawbeq r4, ip, sp, r2 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x01242e4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1dce14 <__cxa_atexit@plt+0x1d0ac8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dce50 <__cxa_atexit@plt+0x1d0b04> │ │ │ │ - ldr r1, [pc, #116] @ 1dce5c <__cxa_atexit@plt+0x1d0b10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ 1dce60 <__cxa_atexit@plt+0x1d0b14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1da6e0 <__cxa_atexit@plt+0x1ce394> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1da6f4 <__cxa_atexit@plt+0x1ce3a8> │ │ │ │ + ldr r2, [pc, #92] @ 1da708 <__cxa_atexit@plt+0x1ce3bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1da70c <__cxa_atexit@plt+0x1ce3c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dce50 <__cxa_atexit@plt+0x1d0b04> │ │ │ │ - ldr r1, [pc, #64] @ 1dce64 <__cxa_atexit@plt+0x1d0b18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 1dce68 <__cxa_atexit@plt+0x1d0b1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #28] @ 1da704 <__cxa_atexit@plt+0x1ce3b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01240c3c │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x01240c04 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dcea0 <__cxa_atexit@plt+0x1d0b54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcea8 <__cxa_atexit@plt+0x1d0b5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + @ instruction: 0x01242ce4 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01242d98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1da75c <__cxa_atexit@plt+0x1ce410> │ │ │ │ + ldr r7, [pc, #52] @ 1da770 <__cxa_atexit@plt+0x1ce424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1da750 <__cxa_atexit@plt+0x1ce404> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1db128 <__cxa_atexit@plt+0x1ceddc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1da774 <__cxa_atexit@plt+0x1ce428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwteq r4, r0, r4 │ │ │ │ + andeq r0, r0, r8, ror #19 │ │ │ │ + tsteq r2, ip, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dcee0 <__cxa_atexit@plt+0x1d0b94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcee8 <__cxa_atexit@plt+0x1d0b9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1da7cc <__cxa_atexit@plt+0x1ce480> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1da7d8 <__cxa_atexit@plt+0x1ce48c> │ │ │ │ + ldr r1, [pc, #64] @ 1da7e8 <__cxa_atexit@plt+0x1ce49c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1da7ec <__cxa_atexit@plt+0x1ce4a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwbeq r4, r0, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dcf20 <__cxa_atexit@plt+0x1d0bd4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcf28 <__cxa_atexit@plt+0x1d0bdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240460 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + smlawteq r4, r0, fp, r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcf60 <__cxa_atexit@plt+0x1d0c14> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcf68 <__cxa_atexit@plt+0x1d0c1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1da8e0 <__cxa_atexit@plt+0x1ce594> │ │ │ │ + ldr r7, [pc, #248] @ 1da908 <__cxa_atexit@plt+0x1ce5bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1da8d0 <__cxa_atexit@plt+0x1ce584> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #88 @ 0x58 │ │ │ │ + cmp r7, sl │ │ │ │ + bcc 1da8f0 <__cxa_atexit@plt+0x1ce5a4> │ │ │ │ + ldr lr, [pc, #220] @ 1da910 <__cxa_atexit@plt+0x1ce5c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + ldr r9, [pc, #196] @ 1da914 <__cxa_atexit@plt+0x1ce5c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #188] @ 1da918 <__cxa_atexit@plt+0x1ce5cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr ip, [pc, #176] @ 1da91c <__cxa_atexit@plt+0x1ce5d0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #48]! @ 0x30 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #120] @ 1da920 <__cxa_atexit@plt+0x1ce5d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ + sub r7, sl, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240420 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dcfa0 <__cxa_atexit@plt+0x1d0c54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcfa8 <__cxa_atexit@plt+0x1d0c5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #36] @ 1da90c <__cxa_atexit@plt+0x1ce5c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #88 @ 0x58 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0x0112cd94 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0x01242c64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #88 @ 0x58 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1da9dc <__cxa_atexit@plt+0x1ce690> │ │ │ │ + ldr r8, [pc, #160] @ 1da9e8 <__cxa_atexit@plt+0x1ce69c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 1da9ec <__cxa_atexit@plt+0x1ce6a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr sl, [pc, #132] @ 1da9f0 <__cxa_atexit@plt+0x1ce6a4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r8, [pc, #120] @ 1da9f4 <__cxa_atexit@plt+0x1ce6a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr ip, [pc, #112] @ 1da9f8 <__cxa_atexit@plt+0x1ce6ac> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #32]! │ │ │ │ + mov r2, r3 │ │ │ │ + str ip, [r2, #48]! @ 0x30 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + add r7, r3, #60 @ 0x3c │ │ │ │ + stm r7, {r1, r8, r9} │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str lr, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + str r3, [r3, #84] @ 0x54 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - smulwteq r4, r0, r3 │ │ │ │ + mov r3, #88 @ 0x58 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0x01242b90 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dcfe0 <__cxa_atexit@plt+0x1d0c94> │ │ │ │ + bhi 1daa30 <__cxa_atexit@plt+0x1ce6e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dcfe8 <__cxa_atexit@plt+0x1d0c9c> │ │ │ │ + ldr r1, [pc, #24] @ 1daa38 <__cxa_atexit@plt+0x1ce6ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwbeq r4, r0, r3 │ │ │ │ + @ instruction: 0x01242950 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1daa88 <__cxa_atexit@plt+0x1ce73c> │ │ │ │ + ldr r7, [pc, #52] @ 1daa9c <__cxa_atexit@plt+0x1ce750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1daa7c <__cxa_atexit@plt+0x1ce730> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1daaa0 <__cxa_atexit@plt+0x1ce754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd8c4 │ │ │ │ + @ instruction: 0x0112cbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dd020 <__cxa_atexit@plt+0x1d0cd4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd028 <__cxa_atexit@plt+0x1d0cdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1daaf8 <__cxa_atexit@plt+0x1ce7ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dab04 <__cxa_atexit@plt+0x1ce7b8> │ │ │ │ + ldr r1, [pc, #64] @ 1dab14 <__cxa_atexit@plt+0x1ce7c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1dab18 <__cxa_atexit@plt+0x1ce7cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240360 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01242894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd060 <__cxa_atexit@plt+0x1d0d14> │ │ │ │ + bhi 1dab50 <__cxa_atexit@plt+0x1ce804> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd068 <__cxa_atexit@plt+0x1d0d1c> │ │ │ │ + ldr r1, [pc, #24] @ 1dab58 <__cxa_atexit@plt+0x1ce80c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240320 │ │ │ │ + @ instruction: 0x01242830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd0a0 <__cxa_atexit@plt+0x1d0d54> │ │ │ │ + bhi 1dab8c <__cxa_atexit@plt+0x1ce840> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd0a8 <__cxa_atexit@plt+0x1d0d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1dab94 <__cxa_atexit@plt+0x1ce848> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1db390 <__cxa_atexit@plt+0x1cf044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smulwteq r4, r0, r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + strdeq r2, [r4, -r0]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1dd0f0 <__cxa_atexit@plt+0x1d0da4> │ │ │ │ - ldr r7, [pc, #52] @ 1dd104 <__cxa_atexit@plt+0x1d0db8> │ │ │ │ + bhi 1dabe4 <__cxa_atexit@plt+0x1ce898> │ │ │ │ + ldr r7, [pc, #52] @ 1dabf8 <__cxa_atexit@plt+0x1ce8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd0e4 <__cxa_atexit@plt+0x1d0d98> │ │ │ │ + beq 1dabd8 <__cxa_atexit@plt+0x1ce88c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1dd114 <__cxa_atexit@plt+0x1d0dc8> │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dd108 <__cxa_atexit@plt+0x1d0dbc> │ │ │ │ + ldr r7, [pc, #16] @ 1dabfc <__cxa_atexit@plt+0x1ce8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r0, ror #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffd768 │ │ │ │ + tsteq r2, r8, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1dd190 <__cxa_atexit@plt+0x1d0e44> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1dd1d0 <__cxa_atexit@plt+0x1d0e84> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - sub r0, r0, #3 │ │ │ │ - cmp r0, #5 │ │ │ │ - bhi 1dd29c <__cxa_atexit@plt+0x1d0f50> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r0, [r2, r0, lsl #2] │ │ │ │ - add pc, r2, r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #368] @ 1dd2f4 <__cxa_atexit@plt+0x1d0fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #364] @ 1dd2f8 <__cxa_atexit@plt+0x1d0fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r1, [pc, #316] @ 1dd2e4 <__cxa_atexit@plt+0x1d0f98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #312] @ 1dd2e8 <__cxa_atexit@plt+0x1d0f9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1dac54 <__cxa_atexit@plt+0x1ce908> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r1, [pc, #316] @ 1dd324 <__cxa_atexit@plt+0x1d0fd8> │ │ │ │ + bcc 1dac60 <__cxa_atexit@plt+0x1ce914> │ │ │ │ + ldr r1, [pc, #64] @ 1dac70 <__cxa_atexit@plt+0x1ce924> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #312] @ 1dd328 <__cxa_atexit@plt+0x1d0fdc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #244] @ 1dd314 <__cxa_atexit@plt+0x1d0fc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #240] @ 1dd318 <__cxa_atexit@plt+0x1d0fcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #200] @ 1dd304 <__cxa_atexit@plt+0x1d0fb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 1dd308 <__cxa_atexit@plt+0x1d0fbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #180] @ 1dd30c <__cxa_atexit@plt+0x1d0fc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 1dd310 <__cxa_atexit@plt+0x1d0fc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #136] @ 1dd2fc <__cxa_atexit@plt+0x1d0fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 1dd300 <__cxa_atexit@plt+0x1d0fb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #140] @ 1dd31c <__cxa_atexit@plt+0x1d0fd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1dd320 <__cxa_atexit@plt+0x1d0fd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1dd2b4 <__cxa_atexit@plt+0x1d0f68> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd2d8 <__cxa_atexit@plt+0x1d0f8c> │ │ │ │ - ldr r2, [pc, #64] @ 1dd2ec <__cxa_atexit@plt+0x1d0fa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 1dd2f0 <__cxa_atexit@plt+0x1d0fa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [pc, #60] @ 1dac74 <__cxa_atexit@plt+0x1ce928> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - smlawbeq r4, r4, r8, r0 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - smlawbeq r4, r4, r7, r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x012408b0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - smlawteq r4, r4, r7, r0 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0x01240800 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - smulwteq r4, r8, r7 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x01240824 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0x012407b8 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0x01240864 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01242738 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd360 <__cxa_atexit@plt+0x1d1014> │ │ │ │ + bhi 1dacac <__cxa_atexit@plt+0x1ce960> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd368 <__cxa_atexit@plt+0x1d101c> │ │ │ │ + ldr r1, [pc, #24] @ 1dacb4 <__cxa_atexit@plt+0x1ce968> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01240020 │ │ │ │ + ldrdeq r2, [r4, -r4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dd3d4 <__cxa_atexit@plt+0x1d1088> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1dad24 <__cxa_atexit@plt+0x1ce9d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dad30 <__cxa_atexit@plt+0x1ce9e4> │ │ │ │ + ldr r1, [pc, #64] @ 1dad40 <__cxa_atexit@plt+0x1ce9f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1dad44 <__cxa_atexit@plt+0x1ce9f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dd3f0 <__cxa_atexit@plt+0x1d10a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dd3dc <__cxa_atexit@plt+0x1d1090> │ │ │ │ - ldr r3, [pc, #76] @ 1dd3f4 <__cxa_atexit@plt+0x1d10a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x01242668 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dad94 <__cxa_atexit@plt+0x1cea48> │ │ │ │ + ldr r7, [pc, #52] @ 1dada8 <__cxa_atexit@plt+0x1cea5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd3c4 <__cxa_atexit@plt+0x1d1078> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 1dad88 <__cxa_atexit@plt+0x1cea3c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dd3f8 <__cxa_atexit@plt+0x1d10ac> │ │ │ │ + ldr r7, [pc, #16] @ 1dadac <__cxa_atexit@plt+0x1cea60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq SP_svc, r0 │ │ │ │ - @ instruction: 0x00001fb8 │ │ │ │ - @ instruction: 0x0112a8fc │ │ │ │ + @ instruction: 0xffffcd88 │ │ │ │ + tsteq r2, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dd430 <__cxa_atexit@plt+0x1d10e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd438 <__cxa_atexit@plt+0x1d10ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1dae04 <__cxa_atexit@plt+0x1ceab8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dae10 <__cxa_atexit@plt+0x1ceac4> │ │ │ │ + ldr r1, [pc, #64] @ 1dae20 <__cxa_atexit@plt+0x1cead4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1dae24 <__cxa_atexit@plt+0x1cead8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_svc, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dd470 <__cxa_atexit@plt+0x1d1124> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd478 <__cxa_atexit@plt+0x1d112c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_svc, r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + smlawbeq r4, r8, r5, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd4e4 <__cxa_atexit@plt+0x1d1198> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dd500 <__cxa_atexit@plt+0x1d11b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dd4ec <__cxa_atexit@plt+0x1d11a0> │ │ │ │ - ldr r3, [pc, #76] @ 1dd504 <__cxa_atexit@plt+0x1d11b8> │ │ │ │ + bhi 1daec8 <__cxa_atexit@plt+0x1ceb7c> │ │ │ │ + ldr lr, [pc, #160] @ 1daee8 <__cxa_atexit@plt+0x1ceb9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #148] @ 1daeec <__cxa_atexit@plt+0x1ceba0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1daebc <__cxa_atexit@plt+0x1ceb70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1daed4 <__cxa_atexit@plt+0x1ceb88> │ │ │ │ + ldr r3, [pc, #112] @ 1daef0 <__cxa_atexit@plt+0x1ceba4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dd4d4 <__cxa_atexit@plt+0x1d1188> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr lr, [pc, #88] @ 1daef4 <__cxa_atexit@plt+0x1ceba8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dd508 <__cxa_atexit@plt+0x1d11bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01242518 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0x01242540 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1daf54 <__cxa_atexit@plt+0x1cec08> │ │ │ │ + ldr r2, [pc, #68] @ 1daf60 <__cxa_atexit@plt+0x1cec14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 1daf64 <__cxa_atexit@plt+0x1cec18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r3, -r0]! │ │ │ │ - andeq r1, r0, r8, lsr #29 │ │ │ │ - tsteq r2, ip, ror #15 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0x012424a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd574 <__cxa_atexit@plt+0x1d1228> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dd590 <__cxa_atexit@plt+0x1d1244> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dd57c <__cxa_atexit@plt+0x1d1230> │ │ │ │ - ldr r3, [pc, #76] @ 1dd594 <__cxa_atexit@plt+0x1d1248> │ │ │ │ + bhi 1db010 <__cxa_atexit@plt+0x1cecc4> │ │ │ │ + ldr lr, [pc, #168] @ 1db030 <__cxa_atexit@plt+0x1cece4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #156] @ 1db034 <__cxa_atexit@plt+0x1cece8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1daffc <__cxa_atexit@plt+0x1cecb0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1db008 <__cxa_atexit@plt+0x1cecbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1db01c <__cxa_atexit@plt+0x1cecd0> │ │ │ │ + ldr r3, [pc, #112] @ 1db038 <__cxa_atexit@plt+0x1cecec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dd564 <__cxa_atexit@plt+0x1d1218> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 1db03c <__cxa_atexit@plt+0x1cecf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dd598 <__cxa_atexit@plt+0x1d124c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r2, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0x012423e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1db0a0 <__cxa_atexit@plt+0x1ced54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1db0a8 <__cxa_atexit@plt+0x1ced5c> │ │ │ │ + ldr r2, [pc, #76] @ 1db0b8 <__cxa_atexit@plt+0x1ced6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 1db0bc <__cxa_atexit@plt+0x1ced70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - msreq R11_usr, r0 │ │ │ │ - andeq r1, r0, r8, lsl lr │ │ │ │ - tsteq r2, ip, asr r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0x01242340 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1dd5e0 <__cxa_atexit@plt+0x1d1294> │ │ │ │ - ldr r7, [pc, #52] @ 1dd5f4 <__cxa_atexit@plt+0x1d12a8> │ │ │ │ + bhi 1db104 <__cxa_atexit@plt+0x1cedb8> │ │ │ │ + ldr r7, [pc, #52] @ 1db118 <__cxa_atexit@plt+0x1cedcc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd5d4 <__cxa_atexit@plt+0x1d1288> │ │ │ │ + beq 1db0f8 <__cxa_atexit@plt+0x1cedac> │ │ │ │ mov r7, r9 │ │ │ │ - b 1dd604 <__cxa_atexit@plt+0x1d12b8> │ │ │ │ + b 1db128 <__cxa_atexit@plt+0x1ceddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dd5f8 <__cxa_atexit@plt+0x1d12ac> │ │ │ │ + ldr r7, [pc, #16] @ 1db11c <__cxa_atexit@plt+0x1cedd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0112a6f4 │ │ │ │ + tsteq r2, r4, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1dd6a4 <__cxa_atexit@plt+0x1d1358> │ │ │ │ + beq 1db1c8 <__cxa_atexit@plt+0x1cee7c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1dd6f0 <__cxa_atexit@plt+0x1d13a4> │ │ │ │ + bne 1db24c <__cxa_atexit@plt+0x1cef00> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dd754 <__cxa_atexit@plt+0x1d1408> │ │ │ │ - ldr r9, [pc, #340] @ 1dd788 <__cxa_atexit@plt+0x1d143c> │ │ │ │ + bcc 1db2b0 <__cxa_atexit@plt+0x1cef64> │ │ │ │ + ldr r9, [pc, #368] @ 1db2c8 <__cxa_atexit@plt+0x1cef7c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #336] @ 1dd78c <__cxa_atexit@plt+0x1d1440> │ │ │ │ + ldr lr, [pc, #364] @ 1db2cc <__cxa_atexit@plt+0x1cef80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #332] @ 1dd790 <__cxa_atexit@plt+0x1d1444> │ │ │ │ + ldr r8, [pc, #360] @ 1db2d0 <__cxa_atexit@plt+0x1cef84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #308] @ 1dd794 <__cxa_atexit@plt+0x1d1448> │ │ │ │ + ldr r9, [pc, #336] @ 1db2d4 <__cxa_atexit@plt+0x1cef88> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ @@ -476371,41 +474012,55 @@ │ │ │ │ str r9, [r6, #48] @ 0x30 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dd75c <__cxa_atexit@plt+0x1d1410> │ │ │ │ - ldr lr, [pc, #200] @ 1dd780 <__cxa_atexit@plt+0x1d1434> │ │ │ │ + bcc 1db2b0 <__cxa_atexit@plt+0x1cef64> │ │ │ │ + ldr r9, [pc, #264] @ 1db2e4 <__cxa_atexit@plt+0x1cef98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #260] @ 1db2e8 <__cxa_atexit@plt+0x1cef9c> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, #256] @ 1db2ec <__cxa_atexit@plt+0x1cefa0> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #180] @ 1dd784 <__cxa_atexit@plt+0x1d1438> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #232] @ 1db2f0 <__cxa_atexit@plt+0x1cefa4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dd764 <__cxa_atexit@plt+0x1d1418> │ │ │ │ - ldr lr, [pc, #112] @ 1dd774 <__cxa_atexit@plt+0x1d1428> │ │ │ │ + bcc 1db2b8 <__cxa_atexit@plt+0x1cef6c> │ │ │ │ + ldr lr, [pc, #120] @ 1db2d8 <__cxa_atexit@plt+0x1cef8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #108] @ 1dd778 <__cxa_atexit@plt+0x1d142c> │ │ │ │ + ldr r9, [pc, #116] @ 1db2dc <__cxa_atexit@plt+0x1cef90> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #104] @ 1dd77c <__cxa_atexit@plt+0x1d1430> │ │ │ │ + ldr r8, [pc, #112] @ 1db2e0 <__cxa_atexit@plt+0x1cef94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ @@ -476416,1091 +474071,1361 @@ │ │ │ │ str r8, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ - b 1dd768 <__cxa_atexit@plt+0x1d141c> │ │ │ │ - mov r6, #28 │ │ │ │ - b 1dd768 <__cxa_atexit@plt+0x1d141c> │ │ │ │ + b 1db2bc <__cxa_atexit@plt+0x1cef70> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0x01240344 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - smlawbeq r4, ip, r3, r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x01240400 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + ldrdeq r2, [r4, -r8]! │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + @ instruction: 0x012425e8 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + @ instruction: 0xfffffa18 │ │ │ │ + @ instruction: 0x0124291c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd7cc <__cxa_atexit@plt+0x1d1480> │ │ │ │ + bhi 1db35c <__cxa_atexit@plt+0x1cf010> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd7d4 <__cxa_atexit@plt+0x1d1488> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - msreq SP_svc, r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1dd824 <__cxa_atexit@plt+0x1d14d8> │ │ │ │ - ldr r7, [pc, #52] @ 1dd838 <__cxa_atexit@plt+0x1d14ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1db378 <__cxa_atexit@plt+0x1cf02c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1db364 <__cxa_atexit@plt+0x1cf018> │ │ │ │ + ldr r3, [pc, #76] @ 1db37c <__cxa_atexit@plt+0x1cf030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd818 <__cxa_atexit@plt+0x1d14cc> │ │ │ │ + beq 1db34c <__cxa_atexit@plt+0x1cf000> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dd83c <__cxa_atexit@plt+0x1d14f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1db380 <__cxa_atexit@plt+0x1cf034> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, ip, asr fp │ │ │ │ - @ instruction: 0x0112a4b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1dd894 <__cxa_atexit@plt+0x1d1548> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dd8a0 <__cxa_atexit@plt+0x1d1554> │ │ │ │ - ldr r1, [pc, #64] @ 1dd8b0 <__cxa_atexit@plt+0x1d1564> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1dd8b4 <__cxa_atexit@plt+0x1d1568> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + qsubeq r2, r8, r4 │ │ │ │ + @ instruction: 0xffffae78 │ │ │ │ + tsteq r2, r4, ror #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1db428 <__cxa_atexit@plt+0x1cf0dc> │ │ │ │ + ldr r3, [pc, #172] @ 1db450 <__cxa_atexit@plt+0x1cf104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1db40c <__cxa_atexit@plt+0x1cf0c0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1db41c <__cxa_atexit@plt+0x1cf0d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1db438 <__cxa_atexit@plt+0x1cf0ec> │ │ │ │ + ldr lr, [pc, #136] @ 1db458 <__cxa_atexit@plt+0x1cf10c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 1db45c <__cxa_atexit@plt+0x1cf110> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - strdeq pc, [r3, -r8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1db454 <__cxa_atexit@plt+0x1cf108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + tsteq r2, r4, asr r2 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0x0124273c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1db4c4 <__cxa_atexit@plt+0x1cf178> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1db4cc <__cxa_atexit@plt+0x1cf180> │ │ │ │ + ldr r2, [pc, #80] @ 1db4dc <__cxa_atexit@plt+0x1cf190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 1db4e0 <__cxa_atexit@plt+0x1cf194> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlawbeq r4, r0, r6, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd8ec <__cxa_atexit@plt+0x1d15a0> │ │ │ │ + bhi 1db518 <__cxa_atexit@plt+0x1cf1cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dd8f4 <__cxa_atexit@plt+0x1d15a8> │ │ │ │ + ldr r1, [pc, #24] @ 1db520 <__cxa_atexit@plt+0x1cf1d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq R11_usr, r4 │ │ │ │ + @ instruction: 0x01241e68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd960 <__cxa_atexit@plt+0x1d1614> │ │ │ │ + bhi 1db58c <__cxa_atexit@plt+0x1cf240> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dd97c <__cxa_atexit@plt+0x1d1630> │ │ │ │ + ldr r2, [pc, #96] @ 1db5a8 <__cxa_atexit@plt+0x1cf25c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dd968 <__cxa_atexit@plt+0x1d161c> │ │ │ │ - ldr r3, [pc, #76] @ 1dd980 <__cxa_atexit@plt+0x1d1634> │ │ │ │ + bhi 1db594 <__cxa_atexit@plt+0x1cf248> │ │ │ │ + ldr r3, [pc, #76] @ 1db5ac <__cxa_atexit@plt+0x1cf260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd950 <__cxa_atexit@plt+0x1d1604> │ │ │ │ + beq 1db57c <__cxa_atexit@plt+0x1cf230> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dd984 <__cxa_atexit@plt+0x1d1638> │ │ │ │ + ldr r7, [pc, #20] @ 1db5b0 <__cxa_atexit@plt+0x1cf264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq R11_usr, r4 │ │ │ │ - andeq r1, r0, ip, lsr #20 │ │ │ │ - tsteq r2, r0, ror r3 │ │ │ │ + @ instruction: 0x01241e28 │ │ │ │ + @ instruction: 0xffffc59c │ │ │ │ + tsteq r2, r0, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dd9f0 <__cxa_atexit@plt+0x1d16a4> │ │ │ │ + bhi 1db61c <__cxa_atexit@plt+0x1cf2d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dda0c <__cxa_atexit@plt+0x1d16c0> │ │ │ │ + ldr r2, [pc, #96] @ 1db638 <__cxa_atexit@plt+0x1cf2ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dd9f8 <__cxa_atexit@plt+0x1d16ac> │ │ │ │ - ldr r3, [pc, #76] @ 1dda10 <__cxa_atexit@plt+0x1d16c4> │ │ │ │ + bhi 1db624 <__cxa_atexit@plt+0x1cf2d8> │ │ │ │ + ldr r3, [pc, #76] @ 1db63c <__cxa_atexit@plt+0x1cf2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dd9e0 <__cxa_atexit@plt+0x1d1694> │ │ │ │ + beq 1db60c <__cxa_atexit@plt+0x1cf2c0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dda14 <__cxa_atexit@plt+0x1d16c8> │ │ │ │ + ldr r7, [pc, #20] @ 1db640 <__cxa_atexit@plt+0x1cf2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r4, r9, pc @ │ │ │ │ - muleq r0, ip, r9 │ │ │ │ - tsteq r2, r0, ror #5 │ │ │ │ + @ instruction: 0x01241d98 │ │ │ │ + @ instruction: 0xffffabb8 │ │ │ │ + tsteq r2, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dda4c <__cxa_atexit@plt+0x1d1700> │ │ │ │ + bhi 1db678 <__cxa_atexit@plt+0x1cf32c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dda54 <__cxa_atexit@plt+0x1d1708> │ │ │ │ + ldr r1, [pc, #24] @ 1db680 <__cxa_atexit@plt+0x1cf334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, r4, lsr r9 │ │ │ │ + @ instruction: 0x01241d08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1db6d0 <__cxa_atexit@plt+0x1cf384> │ │ │ │ + ldr r7, [pc, #52] @ 1db6e4 <__cxa_atexit@plt+0x1cf398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1db6c4 <__cxa_atexit@plt+0x1cf378> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d444c <__cxa_atexit@plt+0x1c8100> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1db6e8 <__cxa_atexit@plt+0x1cf39c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff8d98 │ │ │ │ + tsteq r2, r4, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1db740 <__cxa_atexit@plt+0x1cf3f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1db74c <__cxa_atexit@plt+0x1cf400> │ │ │ │ + ldr r1, [pc, #64] @ 1db75c <__cxa_atexit@plt+0x1cf410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1db760 <__cxa_atexit@plt+0x1cf414> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x01241c4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddac0 <__cxa_atexit@plt+0x1d1774> │ │ │ │ + bhi 1db7cc <__cxa_atexit@plt+0x1cf480> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ddadc <__cxa_atexit@plt+0x1d1790> │ │ │ │ + ldr r2, [pc, #96] @ 1db7e8 <__cxa_atexit@plt+0x1cf49c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ddac8 <__cxa_atexit@plt+0x1d177c> │ │ │ │ - ldr r3, [pc, #76] @ 1ddae0 <__cxa_atexit@plt+0x1d1794> │ │ │ │ + bhi 1db7d4 <__cxa_atexit@plt+0x1cf488> │ │ │ │ + ldr r3, [pc, #76] @ 1db7ec <__cxa_atexit@plt+0x1cf4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ddab0 <__cxa_atexit@plt+0x1d1764> │ │ │ │ + beq 1db7bc <__cxa_atexit@plt+0x1cf470> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddae4 <__cxa_atexit@plt+0x1d1798> │ │ │ │ + ldr r7, [pc, #20] @ 1db7f0 <__cxa_atexit@plt+0x1cf4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r3, -r4]! │ │ │ │ - andeq r1, r0, ip, asr #17 │ │ │ │ - tsteq r2, r0, lsl r2 │ │ │ │ + @ instruction: 0x01241be8 │ │ │ │ + @ instruction: 0xffffc35c │ │ │ │ + tsteq r2, r0, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1db828 <__cxa_atexit@plt+0x1cf4dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1db830 <__cxa_atexit@plt+0x1cf4e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01241b58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddb50 <__cxa_atexit@plt+0x1d1804> │ │ │ │ + bhi 1db89c <__cxa_atexit@plt+0x1cf550> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ddb6c <__cxa_atexit@plt+0x1d1820> │ │ │ │ + ldr r2, [pc, #96] @ 1db8b8 <__cxa_atexit@plt+0x1cf56c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ddb58 <__cxa_atexit@plt+0x1d180c> │ │ │ │ - ldr r3, [pc, #76] @ 1ddb70 <__cxa_atexit@plt+0x1d1824> │ │ │ │ + bhi 1db8a4 <__cxa_atexit@plt+0x1cf558> │ │ │ │ + ldr r3, [pc, #76] @ 1db8bc <__cxa_atexit@plt+0x1cf570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ddb40 <__cxa_atexit@plt+0x1d17f4> │ │ │ │ + beq 1db88c <__cxa_atexit@plt+0x1cf540> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddb74 <__cxa_atexit@plt+0x1d1828> │ │ │ │ + ldr r7, [pc, #20] @ 1db8c0 <__cxa_atexit@plt+0x1cf574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, r4, ror #16 │ │ │ │ - andeq r1, r0, ip, lsr r8 │ │ │ │ - tsteq r2, r0, lsl #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ddc2c <__cxa_atexit@plt+0x1d18e0> │ │ │ │ - ldr lr, [pc, #180] @ 1ddc4c <__cxa_atexit@plt+0x1d1900> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1ddc50 <__cxa_atexit@plt+0x1d1904> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1ddc0c <__cxa_atexit@plt+0x1d18c0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ddc18 <__cxa_atexit@plt+0x1d18cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1ddc38 <__cxa_atexit@plt+0x1d18ec> │ │ │ │ - ldr r3, [pc, #128] @ 1ddc58 <__cxa_atexit@plt+0x1d190c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1ddc5c <__cxa_atexit@plt+0x1d1910> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1ddc54 <__cxa_atexit@plt+0x1d1908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r3, r8, r7, pc @ │ │ │ │ - msreq SP_svc, ip │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - msreq CPSR_xc, ip, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ddcc0 <__cxa_atexit@plt+0x1d1974> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ddcd4 <__cxa_atexit@plt+0x1d1988> │ │ │ │ - ldr r2, [pc, #92] @ 1ddce8 <__cxa_atexit@plt+0x1d199c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1ddcec <__cxa_atexit@plt+0x1d19a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ddce4 <__cxa_atexit@plt+0x1d1998> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq SP_svc, r4 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - msreq SP_svc, r8 │ │ │ │ + @ instruction: 0x01241b18 │ │ │ │ + @ instruction: 0xffffc28c │ │ │ │ + @ instruction: 0x0112bdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddd58 <__cxa_atexit@plt+0x1d1a0c> │ │ │ │ + bhi 1db92c <__cxa_atexit@plt+0x1cf5e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ddd74 <__cxa_atexit@plt+0x1d1a28> │ │ │ │ + ldr r2, [pc, #96] @ 1db948 <__cxa_atexit@plt+0x1cf5fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ddd60 <__cxa_atexit@plt+0x1d1a14> │ │ │ │ - ldr r3, [pc, #76] @ 1ddd78 <__cxa_atexit@plt+0x1d1a2c> │ │ │ │ + bhi 1db934 <__cxa_atexit@plt+0x1cf5e8> │ │ │ │ + ldr r3, [pc, #76] @ 1db94c <__cxa_atexit@plt+0x1cf600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ddd48 <__cxa_atexit@plt+0x1d19fc> │ │ │ │ + beq 1db91c <__cxa_atexit@plt+0x1cf5d0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddd7c <__cxa_atexit@plt+0x1d1a30> │ │ │ │ + ldr r7, [pc, #20] @ 1db950 <__cxa_atexit@plt+0x1cf604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq R11_usr, ip │ │ │ │ - andeq r1, r0, r4, lsr r6 │ │ │ │ - tsteq r2, r8, ror pc │ │ │ │ + smlawbeq r4, r8, sl, r1 │ │ │ │ + @ instruction: 0xffffc1fc │ │ │ │ + tsteq r2, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dddb4 <__cxa_atexit@plt+0x1d1a68> │ │ │ │ + bhi 1db988 <__cxa_atexit@plt+0x1cf63c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dddbc <__cxa_atexit@plt+0x1d1a70> │ │ │ │ + ldr r1, [pc, #24] @ 1db990 <__cxa_atexit@plt+0x1cf644> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, ip, r5, pc @ │ │ │ │ + strdeq r1, [r4, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dde28 <__cxa_atexit@plt+0x1d1adc> │ │ │ │ + bhi 1db9fc <__cxa_atexit@plt+0x1cf6b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dde44 <__cxa_atexit@plt+0x1d1af8> │ │ │ │ + ldr r2, [pc, #96] @ 1dba18 <__cxa_atexit@plt+0x1cf6cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dde30 <__cxa_atexit@plt+0x1d1ae4> │ │ │ │ - ldr r3, [pc, #76] @ 1dde48 <__cxa_atexit@plt+0x1d1afc> │ │ │ │ + bhi 1dba04 <__cxa_atexit@plt+0x1cf6b8> │ │ │ │ + ldr r3, [pc, #76] @ 1dba1c <__cxa_atexit@plt+0x1cf6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dde18 <__cxa_atexit@plt+0x1d1acc> │ │ │ │ + beq 1db9ec <__cxa_atexit@plt+0x1cf6a0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dde4c <__cxa_atexit@plt+0x1d1b00> │ │ │ │ + ldr r7, [pc, #20] @ 1dba20 <__cxa_atexit@plt+0x1cf6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, r5, pc @ │ │ │ │ - andeq r1, r0, r4, ror #10 │ │ │ │ - tsteq r2, r8, lsr #29 │ │ │ │ + @ instruction: 0x012419b8 │ │ │ │ + @ instruction: 0xffffc12c │ │ │ │ + tsteq r2, r0, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddeb8 <__cxa_atexit@plt+0x1d1b6c> │ │ │ │ + bhi 1dba8c <__cxa_atexit@plt+0x1cf740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dded4 <__cxa_atexit@plt+0x1d1b88> │ │ │ │ + ldr r2, [pc, #96] @ 1dbaa8 <__cxa_atexit@plt+0x1cf75c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ddec0 <__cxa_atexit@plt+0x1d1b74> │ │ │ │ - ldr r3, [pc, #76] @ 1dded8 <__cxa_atexit@plt+0x1d1b8c> │ │ │ │ + bhi 1dba94 <__cxa_atexit@plt+0x1cf748> │ │ │ │ + ldr r3, [pc, #76] @ 1dbaac <__cxa_atexit@plt+0x1cf760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ddea8 <__cxa_atexit@plt+0x1d1b5c> │ │ │ │ + beq 1dba7c <__cxa_atexit@plt+0x1cf730> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddedc <__cxa_atexit@plt+0x1d1b90> │ │ │ │ + ldr r7, [pc, #20] @ 1dbab0 <__cxa_atexit@plt+0x1cf764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r3, -ip]! │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - tsteq r2, r8, lsl lr │ │ │ │ + @ instruction: 0x01241928 │ │ │ │ + @ instruction: 0xffffa748 │ │ │ │ + @ instruction: 0x0112bbb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddf14 <__cxa_atexit@plt+0x1d1bc8> │ │ │ │ + bhi 1dbae8 <__cxa_atexit@plt+0x1cf79c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ddf1c <__cxa_atexit@plt+0x1d1bd0> │ │ │ │ + ldr r1, [pc, #24] @ 1dbaf0 <__cxa_atexit@plt+0x1cf7a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, ip, ror #8 │ │ │ │ + @ instruction: 0x01241898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ddf88 <__cxa_atexit@plt+0x1d1c3c> │ │ │ │ + bhi 1dbb5c <__cxa_atexit@plt+0x1cf810> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ddfa4 <__cxa_atexit@plt+0x1d1c58> │ │ │ │ + ldr r2, [pc, #96] @ 1dbb78 <__cxa_atexit@plt+0x1cf82c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ddf90 <__cxa_atexit@plt+0x1d1c44> │ │ │ │ - ldr r3, [pc, #76] @ 1ddfa8 <__cxa_atexit@plt+0x1d1c5c> │ │ │ │ + bhi 1dbb64 <__cxa_atexit@plt+0x1cf818> │ │ │ │ + ldr r3, [pc, #76] @ 1dbb7c <__cxa_atexit@plt+0x1cf830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ddf78 <__cxa_atexit@plt+0x1d1c2c> │ │ │ │ + beq 1dbb4c <__cxa_atexit@plt+0x1cf800> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ddfac <__cxa_atexit@plt+0x1d1c60> │ │ │ │ + ldr r7, [pc, #20] @ 1dbb80 <__cxa_atexit@plt+0x1cf834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, ip, lsr #8 │ │ │ │ - andeq r1, r0, r4, lsl #8 │ │ │ │ - tsteq r2, r8, asr #26 │ │ │ │ + @ instruction: 0x01241858 │ │ │ │ + @ instruction: 0xffffa678 │ │ │ │ + tsteq r2, r4, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de018 <__cxa_atexit@plt+0x1d1ccc> │ │ │ │ + bhi 1dbbec <__cxa_atexit@plt+0x1cf8a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de034 <__cxa_atexit@plt+0x1d1ce8> │ │ │ │ + ldr r2, [pc, #96] @ 1dbc08 <__cxa_atexit@plt+0x1cf8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de020 <__cxa_atexit@plt+0x1d1cd4> │ │ │ │ - ldr r3, [pc, #76] @ 1de038 <__cxa_atexit@plt+0x1d1cec> │ │ │ │ + bhi 1dbbf4 <__cxa_atexit@plt+0x1cf8a8> │ │ │ │ + ldr r3, [pc, #76] @ 1dbc0c <__cxa_atexit@plt+0x1cf8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de008 <__cxa_atexit@plt+0x1d1cbc> │ │ │ │ + beq 1dbbdc <__cxa_atexit@plt+0x1cf890> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de03c <__cxa_atexit@plt+0x1d1cf0> │ │ │ │ + ldr r7, [pc, #20] @ 1dbc10 <__cxa_atexit@plt+0x1cf8c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq SP_svc, ip │ │ │ │ - andeq r2, r0, r8, asr #25 │ │ │ │ - tsteq r2, r4, asr #25 │ │ │ │ + smlawteq r4, r8, r7, r1 │ │ │ │ + @ instruction: 0xffffbf3c │ │ │ │ + tsteq r2, r0, ror #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dbc58 <__cxa_atexit@plt+0x1cf90c> │ │ │ │ + ldr r7, [pc, #52] @ 1dbc6c <__cxa_atexit@plt+0x1cf920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dbc4c <__cxa_atexit@plt+0x1cf900> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1dbc7c <__cxa_atexit@plt+0x1cf930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1dbc70 <__cxa_atexit@plt+0x1cf924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r8, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1dbcfc <__cxa_atexit@plt+0x1cf9b0> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1dbd80 <__cxa_atexit@plt+0x1cfa34> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 1dbe04 <__cxa_atexit@plt+0x1cfab8> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 1dbe44 <__cxa_atexit@plt+0x1cfaf8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbec0 <__cxa_atexit@plt+0x1cfb74> │ │ │ │ + ldr r9, [pc, #560] @ 1dbefc <__cxa_atexit@plt+0x1cfbb0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #556] @ 1dbf00 <__cxa_atexit@plt+0x1cfbb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #552] @ 1dbf04 <__cxa_atexit@plt+0x1cfbb8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #528] @ 1dbf08 <__cxa_atexit@plt+0x1cfbbc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1dbe80 <__cxa_atexit@plt+0x1cfb34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbec0 <__cxa_atexit@plt+0x1cfb74> │ │ │ │ + ldr r9, [pc, #440] @ 1dbecc <__cxa_atexit@plt+0x1cfb80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #436] @ 1dbed0 <__cxa_atexit@plt+0x1cfb84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #432] @ 1dbed4 <__cxa_atexit@plt+0x1cfb88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #408] @ 1dbed8 <__cxa_atexit@plt+0x1cfb8c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #10 │ │ │ │ + bx ip │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbec0 <__cxa_atexit@plt+0x1cfb74> │ │ │ │ + ldr r9, [pc, #372] @ 1dbf0c <__cxa_atexit@plt+0x1cfbc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #368] @ 1dbf10 <__cxa_atexit@plt+0x1cfbc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #364] @ 1dbf14 <__cxa_atexit@plt+0x1cfbc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #340] @ 1dbf18 <__cxa_atexit@plt+0x1cfbcc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbec0 <__cxa_atexit@plt+0x1cfb74> │ │ │ │ + ldr r9, [pc, #216] @ 1dbeec <__cxa_atexit@plt+0x1cfba0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #212] @ 1dbef0 <__cxa_atexit@plt+0x1cfba4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #208] @ 1dbef4 <__cxa_atexit@plt+0x1cfba8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #184] @ 1dbef8 <__cxa_atexit@plt+0x1cfbac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 1dbe80 <__cxa_atexit@plt+0x1cfb34> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbec0 <__cxa_atexit@plt+0x1cfb74> │ │ │ │ + ldr r9, [pc, #136] @ 1dbedc <__cxa_atexit@plt+0x1cfb90> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #132] @ 1dbee0 <__cxa_atexit@plt+0x1cfb94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 1dbee4 <__cxa_atexit@plt+0x1cfb98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 1dbee8 <__cxa_atexit@plt+0x1cfb9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #32]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0x01241dec │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + @ instruction: 0x01241cb0 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + strdeq r1, [r4, -r4]! │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0x01241e40 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0xfffff788 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + @ instruction: 0x01241d78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de074 <__cxa_atexit@plt+0x1d1d28> │ │ │ │ + bhi 1dbf50 <__cxa_atexit@plt+0x1cfc04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de07c <__cxa_atexit@plt+0x1d1d30> │ │ │ │ + ldr r1, [pc, #24] @ 1dbf58 <__cxa_atexit@plt+0x1cfc0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_svc, ip │ │ │ │ + @ instruction: 0x01241430 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d8688 <__cxa_atexit@plt+0x1cc33c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1dbfc8 <__cxa_atexit@plt+0x1cfc7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dbfd4 <__cxa_atexit@plt+0x1cfc88> │ │ │ │ + ldr r1, [pc, #64] @ 1dbfe4 <__cxa_atexit@plt+0x1cfc98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1dbfe8 <__cxa_atexit@plt+0x1cfc9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + smlawteq r4, r4, r3, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de0e8 <__cxa_atexit@plt+0x1d1d9c> │ │ │ │ + bhi 1dc054 <__cxa_atexit@plt+0x1cfd08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de104 <__cxa_atexit@plt+0x1d1db8> │ │ │ │ + ldr r2, [pc, #96] @ 1dc070 <__cxa_atexit@plt+0x1cfd24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de0f0 <__cxa_atexit@plt+0x1d1da4> │ │ │ │ - ldr r3, [pc, #76] @ 1de108 <__cxa_atexit@plt+0x1d1dbc> │ │ │ │ + bhi 1dc05c <__cxa_atexit@plt+0x1cfd10> │ │ │ │ + ldr r3, [pc, #76] @ 1dc074 <__cxa_atexit@plt+0x1cfd28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de0d8 <__cxa_atexit@plt+0x1d1d8c> │ │ │ │ + beq 1dc044 <__cxa_atexit@plt+0x1cfcf8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de10c <__cxa_atexit@plt+0x1d1dc0> │ │ │ │ + ldr r7, [pc, #20] @ 1dc078 <__cxa_atexit@plt+0x1cfd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, ip, r2, pc @ │ │ │ │ - andeq r1, r0, r4, lsr #5 │ │ │ │ - tsteq r2, r8, ror #23 │ │ │ │ + @ instruction: 0x01241360 │ │ │ │ + andeq r1, r0, r0, asr ip │ │ │ │ + tsteq r2, r8, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de144 <__cxa_atexit@plt+0x1d1df8> │ │ │ │ + bhi 1dc0b0 <__cxa_atexit@plt+0x1cfd64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de14c <__cxa_atexit@plt+0x1d1e00> │ │ │ │ + ldr r1, [pc, #24] @ 1dc0b8 <__cxa_atexit@plt+0x1cfd6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq R11_usr, ip │ │ │ │ + ldrdeq r1, [r4, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de1b8 <__cxa_atexit@plt+0x1d1e6c> │ │ │ │ + bhi 1dc124 <__cxa_atexit@plt+0x1cfdd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de1d4 <__cxa_atexit@plt+0x1d1e88> │ │ │ │ + ldr r2, [pc, #96] @ 1dc140 <__cxa_atexit@plt+0x1cfdf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de1c0 <__cxa_atexit@plt+0x1d1e74> │ │ │ │ - ldr r3, [pc, #76] @ 1de1d8 <__cxa_atexit@plt+0x1d1e8c> │ │ │ │ + bhi 1dc12c <__cxa_atexit@plt+0x1cfde0> │ │ │ │ + ldr r3, [pc, #76] @ 1dc144 <__cxa_atexit@plt+0x1cfdf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de1a8 <__cxa_atexit@plt+0x1d1e5c> │ │ │ │ + beq 1dc114 <__cxa_atexit@plt+0x1cfdc8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de1dc <__cxa_atexit@plt+0x1d1e90> │ │ │ │ + ldr r7, [pc, #20] @ 1dc148 <__cxa_atexit@plt+0x1cfdfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r3, -ip]! │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - tsteq r2, r8, lsl fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1de214 <__cxa_atexit@plt+0x1d1ec8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de21c <__cxa_atexit@plt+0x1d1ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - msreq CPSR_xc, ip, ror #2 │ │ │ │ + @ instruction: 0x01241290 │ │ │ │ + andeq r1, r0, r0, lsl #23 │ │ │ │ + tsteq r2, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de288 <__cxa_atexit@plt+0x1d1f3c> │ │ │ │ + bhi 1dc1b4 <__cxa_atexit@plt+0x1cfe68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de2a4 <__cxa_atexit@plt+0x1d1f58> │ │ │ │ + ldr r2, [pc, #96] @ 1dc1d0 <__cxa_atexit@plt+0x1cfe84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de290 <__cxa_atexit@plt+0x1d1f44> │ │ │ │ - ldr r3, [pc, #76] @ 1de2a8 <__cxa_atexit@plt+0x1d1f5c> │ │ │ │ + bhi 1dc1bc <__cxa_atexit@plt+0x1cfe70> │ │ │ │ + ldr r3, [pc, #76] @ 1dc1d4 <__cxa_atexit@plt+0x1cfe88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de278 <__cxa_atexit@plt+0x1d1f2c> │ │ │ │ + beq 1dc1a4 <__cxa_atexit@plt+0x1cfe58> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de2ac <__cxa_atexit@plt+0x1d1f60> │ │ │ │ + ldr r7, [pc, #20] @ 1dc1d8 <__cxa_atexit@plt+0x1cfe8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, ip, lsr #2 │ │ │ │ - andeq r2, r0, r8, asr sl │ │ │ │ - tsteq r2, r4, asr sl │ │ │ │ + @ instruction: 0x01241200 │ │ │ │ + @ instruction: 0xffffa020 │ │ │ │ + tsteq r2, ip, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de2e4 <__cxa_atexit@plt+0x1d1f98> │ │ │ │ + bhi 1dc210 <__cxa_atexit@plt+0x1cfec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de2ec <__cxa_atexit@plt+0x1d1fa0> │ │ │ │ + ldr r1, [pc, #24] @ 1dc218 <__cxa_atexit@plt+0x1cfecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_xc, ip @ │ │ │ │ + @ instruction: 0x01241170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de358 <__cxa_atexit@plt+0x1d200c> │ │ │ │ + bhi 1dc284 <__cxa_atexit@plt+0x1cff38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de374 <__cxa_atexit@plt+0x1d2028> │ │ │ │ + ldr r2, [pc, #96] @ 1dc2a0 <__cxa_atexit@plt+0x1cff54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de360 <__cxa_atexit@plt+0x1d2014> │ │ │ │ - ldr r3, [pc, #76] @ 1de378 <__cxa_atexit@plt+0x1d202c> │ │ │ │ + bhi 1dc28c <__cxa_atexit@plt+0x1cff40> │ │ │ │ + ldr r3, [pc, #76] @ 1dc2a4 <__cxa_atexit@plt+0x1cff58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de348 <__cxa_atexit@plt+0x1d1ffc> │ │ │ │ + beq 1dc274 <__cxa_atexit@plt+0x1cff28> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de37c <__cxa_atexit@plt+0x1d2030> │ │ │ │ + ldr r7, [pc, #20] @ 1dc2a8 <__cxa_atexit@plt+0x1cff5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - qsubeq pc, ip, r3 @ │ │ │ │ - andeq r1, r0, r4, lsr r0 │ │ │ │ - tsteq r2, r8, ror r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1de3b4 <__cxa_atexit@plt+0x1d2068> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de3bc <__cxa_atexit@plt+0x1d2070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, ip, pc, lr @ │ │ │ │ + @ instruction: 0x01241130 │ │ │ │ + andeq r1, r0, r0, lsr #20 │ │ │ │ + @ instruction: 0x0112b3f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de428 <__cxa_atexit@plt+0x1d20dc> │ │ │ │ + bhi 1dc314 <__cxa_atexit@plt+0x1cffc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de444 <__cxa_atexit@plt+0x1d20f8> │ │ │ │ + ldr r2, [pc, #96] @ 1dc330 <__cxa_atexit@plt+0x1cffe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de430 <__cxa_atexit@plt+0x1d20e4> │ │ │ │ - ldr r3, [pc, #76] @ 1de448 <__cxa_atexit@plt+0x1d20fc> │ │ │ │ + bhi 1dc31c <__cxa_atexit@plt+0x1cffd0> │ │ │ │ + ldr r3, [pc, #76] @ 1dc334 <__cxa_atexit@plt+0x1cffe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de418 <__cxa_atexit@plt+0x1d20cc> │ │ │ │ + beq 1dc304 <__cxa_atexit@plt+0x1cffb8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de44c <__cxa_atexit@plt+0x1d2100> │ │ │ │ + ldr r7, [pc, #20] @ 1dc338 <__cxa_atexit@plt+0x1cffec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, pc, lr @ │ │ │ │ - @ instruction: 0x000028b8 │ │ │ │ - @ instruction: 0x011298b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1de484 <__cxa_atexit@plt+0x1d2138> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de48c <__cxa_atexit@plt+0x1d2140> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq lr, [r3, -ip]! │ │ │ │ + @ instruction: 0x012410a0 │ │ │ │ + @ instruction: 0xffff9ec0 │ │ │ │ + tsteq r2, ip, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de4f8 <__cxa_atexit@plt+0x1d21ac> │ │ │ │ + bhi 1dc3a4 <__cxa_atexit@plt+0x1d0058> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de514 <__cxa_atexit@plt+0x1d21c8> │ │ │ │ + ldr r2, [pc, #96] @ 1dc3c0 <__cxa_atexit@plt+0x1d0074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de500 <__cxa_atexit@plt+0x1d21b4> │ │ │ │ - ldr r3, [pc, #76] @ 1de518 <__cxa_atexit@plt+0x1d21cc> │ │ │ │ + bhi 1dc3ac <__cxa_atexit@plt+0x1d0060> │ │ │ │ + ldr r3, [pc, #76] @ 1dc3c4 <__cxa_atexit@plt+0x1d0078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de4e8 <__cxa_atexit@plt+0x1d219c> │ │ │ │ + beq 1dc394 <__cxa_atexit@plt+0x1d0048> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de51c <__cxa_atexit@plt+0x1d21d0> │ │ │ │ + ldr r7, [pc, #20] @ 1dc3c8 <__cxa_atexit@plt+0x1d007c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123eebc │ │ │ │ - muleq r0, r4, lr │ │ │ │ - @ instruction: 0x011297d8 │ │ │ │ + @ instruction: 0x01241010 │ │ │ │ + @ instruction: 0xffff9e30 │ │ │ │ + @ instruction: 0x0112b29c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de554 <__cxa_atexit@plt+0x1d2208> │ │ │ │ + bhi 1dc400 <__cxa_atexit@plt+0x1d00b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de55c <__cxa_atexit@plt+0x1d2210> │ │ │ │ + ldr r1, [pc, #24] @ 1dc408 <__cxa_atexit@plt+0x1d00bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ee2c │ │ │ │ + smlawbeq r4, r0, pc, r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de5c8 <__cxa_atexit@plt+0x1d227c> │ │ │ │ + bhi 1dc474 <__cxa_atexit@plt+0x1d0128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de5e4 <__cxa_atexit@plt+0x1d2298> │ │ │ │ + ldr r2, [pc, #96] @ 1dc490 <__cxa_atexit@plt+0x1d0144> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de5d0 <__cxa_atexit@plt+0x1d2284> │ │ │ │ - ldr r3, [pc, #76] @ 1de5e8 <__cxa_atexit@plt+0x1d229c> │ │ │ │ + bhi 1dc47c <__cxa_atexit@plt+0x1d0130> │ │ │ │ + ldr r3, [pc, #76] @ 1dc494 <__cxa_atexit@plt+0x1d0148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de5b8 <__cxa_atexit@plt+0x1d226c> │ │ │ │ + beq 1dc464 <__cxa_atexit@plt+0x1d0118> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de5ec <__cxa_atexit@plt+0x1d22a0> │ │ │ │ + ldr r7, [pc, #20] @ 1dc498 <__cxa_atexit@plt+0x1d014c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123edec │ │ │ │ - andeq r0, r0, r4, asr #27 │ │ │ │ - tsteq r2, r8, lsl #14 │ │ │ │ + @ instruction: 0x01240f40 │ │ │ │ + andeq r1, r0, r0, lsr r8 │ │ │ │ + tsteq r2, r8, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de624 <__cxa_atexit@plt+0x1d22d8> │ │ │ │ + bhi 1dc4d0 <__cxa_atexit@plt+0x1d0184> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de62c <__cxa_atexit@plt+0x1d22e0> │ │ │ │ + ldr r1, [pc, #24] @ 1dc4d8 <__cxa_atexit@plt+0x1d018c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ed5c │ │ │ │ + @ instruction: 0x01240eb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de698 <__cxa_atexit@plt+0x1d234c> │ │ │ │ + bhi 1dc544 <__cxa_atexit@plt+0x1d01f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de6b4 <__cxa_atexit@plt+0x1d2368> │ │ │ │ + ldr r2, [pc, #96] @ 1dc560 <__cxa_atexit@plt+0x1d0214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de6a0 <__cxa_atexit@plt+0x1d2354> │ │ │ │ - ldr r3, [pc, #76] @ 1de6b8 <__cxa_atexit@plt+0x1d236c> │ │ │ │ + bhi 1dc54c <__cxa_atexit@plt+0x1d0200> │ │ │ │ + ldr r3, [pc, #76] @ 1dc564 <__cxa_atexit@plt+0x1d0218> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de688 <__cxa_atexit@plt+0x1d233c> │ │ │ │ + beq 1dc534 <__cxa_atexit@plt+0x1d01e8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de6bc <__cxa_atexit@plt+0x1d2370> │ │ │ │ + ldr r7, [pc, #20] @ 1dc568 <__cxa_atexit@plt+0x1d021c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ed1c │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x01240e70 │ │ │ │ + @ instruction: 0xffff9c90 │ │ │ │ + ldrsheq fp, [r2, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de728 <__cxa_atexit@plt+0x1d23dc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de744 <__cxa_atexit@plt+0x1d23f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1de730 <__cxa_atexit@plt+0x1d23e4> │ │ │ │ - ldr r3, [pc, #76] @ 1de748 <__cxa_atexit@plt+0x1d23fc> │ │ │ │ + bhi 1dc620 <__cxa_atexit@plt+0x1d02d4> │ │ │ │ + ldr lr, [pc, #180] @ 1dc640 <__cxa_atexit@plt+0x1d02f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1dc644 <__cxa_atexit@plt+0x1d02f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1dc600 <__cxa_atexit@plt+0x1d02b4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1dc60c <__cxa_atexit@plt+0x1d02c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dc62c <__cxa_atexit@plt+0x1d02e0> │ │ │ │ + ldr r3, [pc, #128] @ 1dc64c <__cxa_atexit@plt+0x1d0300> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1de718 <__cxa_atexit@plt+0x1d23cc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1dc650 <__cxa_atexit@plt+0x1d0304> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1dc648 <__cxa_atexit@plt+0x1d02fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de74c <__cxa_atexit@plt+0x1d2400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r4, -r4]! │ │ │ │ + @ instruction: 0x01240db8 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01240e78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dc6b4 <__cxa_atexit@plt+0x1d0368> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1dc6c8 <__cxa_atexit@plt+0x1d037c> │ │ │ │ + ldr r2, [pc, #92] @ 1dc6dc <__cxa_atexit@plt+0x1d0390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1dc6e0 <__cxa_atexit@plt+0x1d0394> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, ip, lr │ │ │ │ - andeq r0, r0, r4, ror #24 │ │ │ │ - tsteq r2, r8, lsr #11 │ │ │ │ + ldr r7, [pc, #28] @ 1dc6d8 <__cxa_atexit@plt+0x1d038c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x01240d10 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + smlawteq r4, r4, sp, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de784 <__cxa_atexit@plt+0x1d2438> │ │ │ │ + bhi 1dc718 <__cxa_atexit@plt+0x1d03cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de78c <__cxa_atexit@plt+0x1d2440> │ │ │ │ + ldr r1, [pc, #24] @ 1dc720 <__cxa_atexit@plt+0x1d03d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r3, -ip]! │ │ │ │ + @ instruction: 0x01240c68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1de7dc <__cxa_atexit@plt+0x1d2490> │ │ │ │ - ldr r7, [pc, #52] @ 1de7f0 <__cxa_atexit@plt+0x1d24a4> │ │ │ │ + bhi 1dc770 <__cxa_atexit@plt+0x1d0424> │ │ │ │ + ldr r7, [pc, #52] @ 1dc784 <__cxa_atexit@plt+0x1d0438> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de7d0 <__cxa_atexit@plt+0x1d2484> │ │ │ │ + beq 1dc764 <__cxa_atexit@plt+0x1d0418> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1dedf8 <__cxa_atexit@plt+0x1d2aac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1de7f4 <__cxa_atexit@plt+0x1d24a8> │ │ │ │ + ldr r7, [pc, #16] @ 1dc788 <__cxa_atexit@plt+0x1d043c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x011294fc │ │ │ │ + andeq r2, r0, r4, lsr #13 │ │ │ │ + tsteq r2, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1de84c <__cxa_atexit@plt+0x1d2500> │ │ │ │ + bhi 1dc7e0 <__cxa_atexit@plt+0x1d0494> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1de858 <__cxa_atexit@plt+0x1d250c> │ │ │ │ - ldr r1, [pc, #64] @ 1de868 <__cxa_atexit@plt+0x1d251c> │ │ │ │ + bcc 1dc7ec <__cxa_atexit@plt+0x1d04a0> │ │ │ │ + ldr r1, [pc, #64] @ 1dc7fc <__cxa_atexit@plt+0x1d04b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1de86c <__cxa_atexit@plt+0x1d2520> │ │ │ │ + ldr r0, [pc, #60] @ 1dc800 <__cxa_atexit@plt+0x1d04b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -477509,3055 +475434,2666 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0123eb40 │ │ │ │ + smulwbeq r4, ip, fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dc838 <__cxa_atexit@plt+0x1d04ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1dc840 <__cxa_atexit@plt+0x1d04f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01240b48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de8d8 <__cxa_atexit@plt+0x1d258c> │ │ │ │ + bhi 1dc8ac <__cxa_atexit@plt+0x1d0560> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de8f4 <__cxa_atexit@plt+0x1d25a8> │ │ │ │ + ldr r2, [pc, #96] @ 1dc8c8 <__cxa_atexit@plt+0x1d057c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de8e0 <__cxa_atexit@plt+0x1d2594> │ │ │ │ - ldr r3, [pc, #76] @ 1de8f8 <__cxa_atexit@plt+0x1d25ac> │ │ │ │ + bhi 1dc8b4 <__cxa_atexit@plt+0x1d0568> │ │ │ │ + ldr r3, [pc, #76] @ 1dc8cc <__cxa_atexit@plt+0x1d0580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de8c8 <__cxa_atexit@plt+0x1d257c> │ │ │ │ + beq 1dc89c <__cxa_atexit@plt+0x1d0550> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de8fc <__cxa_atexit@plt+0x1d25b0> │ │ │ │ + ldr r7, [pc, #20] @ 1dc8d0 <__cxa_atexit@plt+0x1d0584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r3, -ip]! │ │ │ │ - @ instruction: 0x00000ab4 │ │ │ │ - @ instruction: 0x011293f8 │ │ │ │ + @ instruction: 0x01240b08 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + @ instruction: 0x0112add0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de934 <__cxa_atexit@plt+0x1d25e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1de93c <__cxa_atexit@plt+0x1d25f0> │ │ │ │ + bhi 1dc988 <__cxa_atexit@plt+0x1d063c> │ │ │ │ + ldr lr, [pc, #180] @ 1dc9a8 <__cxa_atexit@plt+0x1d065c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1dc9ac <__cxa_atexit@plt+0x1d0660> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1dc968 <__cxa_atexit@plt+0x1d061c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1dc974 <__cxa_atexit@plt+0x1d0628> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dc994 <__cxa_atexit@plt+0x1d0648> │ │ │ │ + ldr r3, [pc, #128] @ 1dc9b4 <__cxa_atexit@plt+0x1d0668> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1dc9b8 <__cxa_atexit@plt+0x1d066c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1dc9b0 <__cxa_atexit@plt+0x1d0664> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x01240a6c │ │ │ │ + @ instruction: 0x01240a50 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01240b10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dca1c <__cxa_atexit@plt+0x1d06d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1dca30 <__cxa_atexit@plt+0x1d06e4> │ │ │ │ + ldr r2, [pc, #92] @ 1dca44 <__cxa_atexit@plt+0x1d06f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1dca48 <__cxa_atexit@plt+0x1d06fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1dca40 <__cxa_atexit@plt+0x1d06f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smulwbeq r4, r8, r9 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x01240a5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dcab4 <__cxa_atexit@plt+0x1d0768> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1dcad0 <__cxa_atexit@plt+0x1d0784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dcabc <__cxa_atexit@plt+0x1d0770> │ │ │ │ + ldr r3, [pc, #76] @ 1dcad4 <__cxa_atexit@plt+0x1d0788> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dcaa4 <__cxa_atexit@plt+0x1d0758> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ea4c │ │ │ │ + ldr r7, [pc, #20] @ 1dcad8 <__cxa_atexit@plt+0x1d078c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01240900 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + tsteq r2, r8, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1de9a8 <__cxa_atexit@plt+0x1d265c> │ │ │ │ + bhi 1dcb44 <__cxa_atexit@plt+0x1d07f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1de9c4 <__cxa_atexit@plt+0x1d2678> │ │ │ │ + ldr r2, [pc, #96] @ 1dcb60 <__cxa_atexit@plt+0x1d0814> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1de9b0 <__cxa_atexit@plt+0x1d2664> │ │ │ │ - ldr r3, [pc, #76] @ 1de9c8 <__cxa_atexit@plt+0x1d267c> │ │ │ │ + bhi 1dcb4c <__cxa_atexit@plt+0x1d0800> │ │ │ │ + ldr r3, [pc, #76] @ 1dcb64 <__cxa_atexit@plt+0x1d0818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1de998 <__cxa_atexit@plt+0x1d264c> │ │ │ │ + beq 1dcb34 <__cxa_atexit@plt+0x1d07e8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1de9cc <__cxa_atexit@plt+0x1d2680> │ │ │ │ + ldr r7, [pc, #20] @ 1dcb68 <__cxa_atexit@plt+0x1d081c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123ea0c │ │ │ │ - andeq r0, r0, r4, ror #19 │ │ │ │ - tsteq r2, r8, lsr #6 │ │ │ │ + @ instruction: 0x01240870 │ │ │ │ + @ instruction: 0xffff9690 │ │ │ │ + @ instruction: 0x0112aafc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dea04 <__cxa_atexit@plt+0x1d26b8> │ │ │ │ + bhi 1dcba0 <__cxa_atexit@plt+0x1d0854> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dea0c <__cxa_atexit@plt+0x1d26c0> │ │ │ │ + ldr r1, [pc, #24] @ 1dcba8 <__cxa_atexit@plt+0x1d085c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e97c │ │ │ │ + smulwteq r4, r0, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dea78 <__cxa_atexit@plt+0x1d272c> │ │ │ │ + bhi 1dcc14 <__cxa_atexit@plt+0x1d08c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dea94 <__cxa_atexit@plt+0x1d2748> │ │ │ │ + ldr r2, [pc, #96] @ 1dcc30 <__cxa_atexit@plt+0x1d08e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1dea80 <__cxa_atexit@plt+0x1d2734> │ │ │ │ - ldr r3, [pc, #76] @ 1dea98 <__cxa_atexit@plt+0x1d274c> │ │ │ │ + bhi 1dcc1c <__cxa_atexit@plt+0x1d08d0> │ │ │ │ + ldr r3, [pc, #76] @ 1dcc34 <__cxa_atexit@plt+0x1d08e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1dea68 <__cxa_atexit@plt+0x1d271c> │ │ │ │ + beq 1dcc04 <__cxa_atexit@plt+0x1d08b8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1dc970 <__cxa_atexit@plt+0x1d0624> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dea9c <__cxa_atexit@plt+0x1d2750> │ │ │ │ + ldr r7, [pc, #20] @ 1dcc38 <__cxa_atexit@plt+0x1d08ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e93c │ │ │ │ - @ instruction: 0xffffdf20 │ │ │ │ - tsteq r2, r4, lsr #4 │ │ │ │ + smulwbeq r4, r0, r7 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + tsteq r2, r8, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dcca4 <__cxa_atexit@plt+0x1d0958> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1dccc0 <__cxa_atexit@plt+0x1d0974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dccac <__cxa_atexit@plt+0x1d0960> │ │ │ │ + ldr r3, [pc, #76] @ 1dccc4 <__cxa_atexit@plt+0x1d0978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dcc94 <__cxa_atexit@plt+0x1d0948> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1dccc8 <__cxa_atexit@plt+0x1d097c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01240710 │ │ │ │ + @ instruction: 0xffff9530 │ │ │ │ + @ instruction: 0x0112a99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dead4 <__cxa_atexit@plt+0x1d2788> │ │ │ │ + bhi 1dcd00 <__cxa_atexit@plt+0x1d09b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1deadc <__cxa_atexit@plt+0x1d2790> │ │ │ │ + ldr r1, [pc, #24] @ 1dcd08 <__cxa_atexit@plt+0x1d09bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e8ac │ │ │ │ + smlawbeq r4, r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1deb4c <__cxa_atexit@plt+0x1d2800> │ │ │ │ - ldr r2, [pc, #116] @ 1deb74 <__cxa_atexit@plt+0x1d2828> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dcd74 <__cxa_atexit@plt+0x1d0a28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1deb58 <__cxa_atexit@plt+0x1d280c> │ │ │ │ - ldr r2, [pc, #88] @ 1deb7c <__cxa_atexit@plt+0x1d2830> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1deb80 <__cxa_atexit@plt+0x1d2834> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r0, r3, #15 │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r2, [pc, #96] @ 1dcd90 <__cxa_atexit@plt+0x1d0a44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dcd7c <__cxa_atexit@plt+0x1d0a30> │ │ │ │ + ldr r3, [pc, #76] @ 1dcd94 <__cxa_atexit@plt+0x1d0a48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dcd64 <__cxa_atexit@plt+0x1d0a18> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1deb78 <__cxa_atexit@plt+0x1d282c> │ │ │ │ + ldr r7, [pc, #20] @ 1dcd98 <__cxa_atexit@plt+0x1d0a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e870 │ │ │ │ - tsteq r2, r4, lsl #3 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r1, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x01240640 │ │ │ │ + andeq r0, r0, r0, lsr pc │ │ │ │ + tsteq r2, r8, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1debec <__cxa_atexit@plt+0x1d28a0> │ │ │ │ + bhi 1dce04 <__cxa_atexit@plt+0x1d0ab8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dec08 <__cxa_atexit@plt+0x1d28bc> │ │ │ │ + ldr r2, [pc, #96] @ 1dce20 <__cxa_atexit@plt+0x1d0ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1debf4 <__cxa_atexit@plt+0x1d28a8> │ │ │ │ - ldr r3, [pc, #76] @ 1dec0c <__cxa_atexit@plt+0x1d28c0> │ │ │ │ + bhi 1dce0c <__cxa_atexit@plt+0x1d0ac0> │ │ │ │ + ldr r3, [pc, #76] @ 1dce24 <__cxa_atexit@plt+0x1d0ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1debdc <__cxa_atexit@plt+0x1d2890> │ │ │ │ + beq 1dcdf4 <__cxa_atexit@plt+0x1d0aa8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dec10 <__cxa_atexit@plt+0x1d28c4> │ │ │ │ + ldr r7, [pc, #20] @ 1dce28 <__cxa_atexit@plt+0x1d0adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r8, r7, lr │ │ │ │ - strdeq r2, [r0], -r4 │ │ │ │ - ldrsheq r9, [r2, -r0] │ │ │ │ + @ instruction: 0x012405b0 │ │ │ │ + @ instruction: 0xffff93d0 │ │ │ │ + tsteq r2, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dec48 <__cxa_atexit@plt+0x1d28fc> │ │ │ │ + bhi 1dce60 <__cxa_atexit@plt+0x1d0b14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dec50 <__cxa_atexit@plt+0x1d2904> │ │ │ │ + ldr r1, [pc, #24] @ 1dce68 <__cxa_atexit@plt+0x1d0b1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e738 │ │ │ │ + @ instruction: 0x01240520 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1decbc <__cxa_atexit@plt+0x1d2970> │ │ │ │ + bhi 1dced4 <__cxa_atexit@plt+0x1d0b88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1decd8 <__cxa_atexit@plt+0x1d298c> │ │ │ │ + ldr r2, [pc, #96] @ 1dcef0 <__cxa_atexit@plt+0x1d0ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1decc4 <__cxa_atexit@plt+0x1d2978> │ │ │ │ - ldr r3, [pc, #76] @ 1decdc <__cxa_atexit@plt+0x1d2990> │ │ │ │ + bhi 1dcedc <__cxa_atexit@plt+0x1d0b90> │ │ │ │ + ldr r3, [pc, #76] @ 1dcef4 <__cxa_atexit@plt+0x1d0ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1decac <__cxa_atexit@plt+0x1d2960> │ │ │ │ + beq 1dcec4 <__cxa_atexit@plt+0x1d0b78> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dece0 <__cxa_atexit@plt+0x1d2994> │ │ │ │ + ldr r7, [pc, #20] @ 1dcef8 <__cxa_atexit@plt+0x1d0bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r3, -r8]! │ │ │ │ + smulwteq r4, r0, r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r2, r4, lsl r0 │ │ │ │ + tsteq r2, r8, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ded4c <__cxa_atexit@plt+0x1d2a00> │ │ │ │ + bhi 1dcf64 <__cxa_atexit@plt+0x1d0c18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ded68 <__cxa_atexit@plt+0x1d2a1c> │ │ │ │ + ldr r2, [pc, #96] @ 1dcf80 <__cxa_atexit@plt+0x1d0c34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ded54 <__cxa_atexit@plt+0x1d2a08> │ │ │ │ - ldr r3, [pc, #76] @ 1ded6c <__cxa_atexit@plt+0x1d2a20> │ │ │ │ + bhi 1dcf6c <__cxa_atexit@plt+0x1d0c20> │ │ │ │ + ldr r3, [pc, #76] @ 1dcf84 <__cxa_atexit@plt+0x1d0c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ded3c <__cxa_atexit@plt+0x1d29f0> │ │ │ │ + beq 1dcf54 <__cxa_atexit@plt+0x1d0c08> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ded70 <__cxa_atexit@plt+0x1d2a24> │ │ │ │ + ldr r7, [pc, #20] @ 1dcf88 <__cxa_atexit@plt+0x1d0c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e668 │ │ │ │ - muleq r0, r4, pc @ │ │ │ │ - @ instruction: 0x01128f90 │ │ │ │ + @ instruction: 0x01240450 │ │ │ │ + @ instruction: 0xffff9270 │ │ │ │ + @ instruction: 0x0112a6dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dee28 <__cxa_atexit@plt+0x1d2adc> │ │ │ │ - ldr lr, [pc, #180] @ 1dee48 <__cxa_atexit@plt+0x1d2afc> │ │ │ │ + bhi 1dd040 <__cxa_atexit@plt+0x1d0cf4> │ │ │ │ + ldr lr, [pc, #180] @ 1dd060 <__cxa_atexit@plt+0x1d0d14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1dee4c <__cxa_atexit@plt+0x1d2b00> │ │ │ │ + ldr r1, [pc, #168] @ 1dd064 <__cxa_atexit@plt+0x1d0d18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1dee08 <__cxa_atexit@plt+0x1d2abc> │ │ │ │ + beq 1dd020 <__cxa_atexit@plt+0x1d0cd4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1dee14 <__cxa_atexit@plt+0x1d2ac8> │ │ │ │ + bne 1dd02c <__cxa_atexit@plt+0x1d0ce0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1dee34 <__cxa_atexit@plt+0x1d2ae8> │ │ │ │ - ldr r3, [pc, #128] @ 1dee54 <__cxa_atexit@plt+0x1d2b08> │ │ │ │ + bcc 1dd04c <__cxa_atexit@plt+0x1d0d00> │ │ │ │ + ldr r3, [pc, #128] @ 1dd06c <__cxa_atexit@plt+0x1d0d20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1dee58 <__cxa_atexit@plt+0x1d2b0c> │ │ │ │ + ldr r3, [pc, #112] @ 1dd070 <__cxa_atexit@plt+0x1d0d24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1dee50 <__cxa_atexit@plt+0x1d2b04> │ │ │ │ + ldr r7, [pc, #52] @ 1dd068 <__cxa_atexit@plt+0x1d0d1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r3, ip, r5, lr │ │ │ │ - @ instruction: 0x0123e5b0 │ │ │ │ + @ instruction: 0x012403b4 │ │ │ │ + @ instruction: 0x01240398 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x0123e670 │ │ │ │ + @ instruction: 0x01240458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1deebc <__cxa_atexit@plt+0x1d2b70> │ │ │ │ + bne 1dd0d4 <__cxa_atexit@plt+0x1d0d88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1deed0 <__cxa_atexit@plt+0x1d2b84> │ │ │ │ - ldr r2, [pc, #92] @ 1deee4 <__cxa_atexit@plt+0x1d2b98> │ │ │ │ + bcc 1dd0e8 <__cxa_atexit@plt+0x1d0d9c> │ │ │ │ + ldr r2, [pc, #92] @ 1dd0fc <__cxa_atexit@plt+0x1d0db0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1deee8 <__cxa_atexit@plt+0x1d2b9c> │ │ │ │ + ldr r2, [pc, #76] @ 1dd100 <__cxa_atexit@plt+0x1d0db4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1deee0 <__cxa_atexit@plt+0x1d2b94> │ │ │ │ + ldr r7, [pc, #28] @ 1dd0f8 <__cxa_atexit@plt+0x1d0dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123e508 │ │ │ │ + strdeq r0, [r4, -r0]! @ │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0123e5bc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + smulwbeq r4, r4, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1def98 <__cxa_atexit@plt+0x1d2c4c> │ │ │ │ - ldr r2, [pc, #172] @ 1defb8 <__cxa_atexit@plt+0x1d2c6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bhi 1dd16c <__cxa_atexit@plt+0x1d0e20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1dd188 <__cxa_atexit@plt+0x1d0e3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1def88 <__cxa_atexit@plt+0x1d2c3c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1defa0 <__cxa_atexit@plt+0x1d2c54> │ │ │ │ - ldr r7, [pc, #136] @ 1defbc <__cxa_atexit@plt+0x1d2c70> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dd174 <__cxa_atexit@plt+0x1d0e28> │ │ │ │ + ldr r3, [pc, #76] @ 1dd18c <__cxa_atexit@plt+0x1d0e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dd15c <__cxa_atexit@plt+0x1d0e10> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1dd190 <__cxa_atexit@plt+0x1d0e44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr lr, [pc, #124] @ 1defc0 <__cxa_atexit@plt+0x1d2c74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01240248 │ │ │ │ + @ instruction: 0xffff9068 │ │ │ │ + @ instruction: 0x0112a4d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd248 <__cxa_atexit@plt+0x1d0efc> │ │ │ │ + ldr lr, [pc, #180] @ 1dd268 <__cxa_atexit@plt+0x1d0f1c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 1defc4 <__cxa_atexit@plt+0x1d2c78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1dd26c <__cxa_atexit@plt+0x1d0f20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1dd228 <__cxa_atexit@plt+0x1d0edc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1dd234 <__cxa_atexit@plt+0x1d0ee8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dd254 <__cxa_atexit@plt+0x1d0f08> │ │ │ │ + ldr r3, [pc, #128] @ 1dd274 <__cxa_atexit@plt+0x1d0f28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1dd278 <__cxa_atexit@plt+0x1d0f2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 1dd270 <__cxa_atexit@plt+0x1d0f24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - smlawbeq r3, ip, r4, lr │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smulwbeq r4, ip, r1 │ │ │ │ + @ instruction: 0x01240190 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01240250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dd2dc <__cxa_atexit@plt+0x1d0f90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1df03c <__cxa_atexit@plt+0x1d2cf0> │ │ │ │ - ldr r2, [pc, #92] @ 1df048 <__cxa_atexit@plt+0x1d2cfc> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1dd2f0 <__cxa_atexit@plt+0x1d0fa4> │ │ │ │ + ldr r2, [pc, #92] @ 1dd304 <__cxa_atexit@plt+0x1d0fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 1df04c <__cxa_atexit@plt+0x1d2d00> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1dd308 <__cxa_atexit@plt+0x1d0fbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1dd300 <__cxa_atexit@plt+0x1d0fb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + smulwteq r4, r8, r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x0124019c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd374 <__cxa_atexit@plt+0x1d1028> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1dd390 <__cxa_atexit@plt+0x1d1044> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dd37c <__cxa_atexit@plt+0x1d1030> │ │ │ │ + ldr r3, [pc, #76] @ 1dd394 <__cxa_atexit@plt+0x1d1048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dd364 <__cxa_atexit@plt+0x1d1018> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1dd398 <__cxa_atexit@plt+0x1d104c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01240040 │ │ │ │ + @ instruction: 0xffff8e60 │ │ │ │ + tsteq r2, ip, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd450 <__cxa_atexit@plt+0x1d1104> │ │ │ │ + ldr lr, [pc, #180] @ 1dd470 <__cxa_atexit@plt+0x1d1124> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r8, [pc, #68] @ 1df050 <__cxa_atexit@plt+0x1d2d04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1dd474 <__cxa_atexit@plt+0x1d1128> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1dd430 <__cxa_atexit@plt+0x1d10e4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1dd43c <__cxa_atexit@plt+0x1d10f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dd45c <__cxa_atexit@plt+0x1d1110> │ │ │ │ + ldr r3, [pc, #128] @ 1dd47c <__cxa_atexit@plt+0x1d1130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1dd480 <__cxa_atexit@plt+0x1d1134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1dd478 <__cxa_atexit@plt+0x1d112c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - ldrdeq lr, [r3, -r0]! │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + msreq SP_svc, r4 │ │ │ │ + smlawbeq r3, r8, pc, pc @ │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01240048 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dd4e4 <__cxa_atexit@plt+0x1d1198> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1dd4f8 <__cxa_atexit@plt+0x1d11ac> │ │ │ │ + ldr r2, [pc, #92] @ 1dd50c <__cxa_atexit@plt+0x1d11c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1dd510 <__cxa_atexit@plt+0x1d11c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1dd508 <__cxa_atexit@plt+0x1d11bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + msreq R11_usr, r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + msreq SP_svc, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd57c <__cxa_atexit@plt+0x1d1230> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1dd598 <__cxa_atexit@plt+0x1d124c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dd584 <__cxa_atexit@plt+0x1d1238> │ │ │ │ + ldr r3, [pc, #76] @ 1dd59c <__cxa_atexit@plt+0x1d1250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dd56c <__cxa_atexit@plt+0x1d1220> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1dd5a0 <__cxa_atexit@plt+0x1d1254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + msreq R11_usr, r8 │ │ │ │ + @ instruction: 0xffffa5ac │ │ │ │ + ldrsbeq sl, [r2, -r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1df0a8 <__cxa_atexit@plt+0x1d2d5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1df0b4 <__cxa_atexit@plt+0x1d2d68> │ │ │ │ - ldr r1, [pc, #64] @ 1df0c4 <__cxa_atexit@plt+0x1d2d78> │ │ │ │ + bhi 1dd684 <__cxa_atexit@plt+0x1d1338> │ │ │ │ + ldr lr, [pc, #224] @ 1dd6a4 <__cxa_atexit@plt+0x1d1358> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #212] @ 1dd6a8 <__cxa_atexit@plt+0x1d135c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 1dd638 <__cxa_atexit@plt+0x1d12ec> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 1dd644 <__cxa_atexit@plt+0x1d12f8> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1dd690 <__cxa_atexit@plt+0x1d1344> │ │ │ │ + ldr r1, [pc, #164] @ 1dd6ac <__cxa_atexit@plt+0x1d1360> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1df0c8 <__cxa_atexit@plt+0x1d2d7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ + ldr r2, [pc, #160] @ 1dd6b0 <__cxa_atexit@plt+0x1d1364> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + bx r0 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1dd690 <__cxa_atexit@plt+0x1d1344> │ │ │ │ + ldr r1, [pc, #96] @ 1dd6b4 <__cxa_atexit@plt+0x1d1368> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ 1dd6b8 <__cxa_atexit@plt+0x1d136c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + msreq CPSR_xc, ip @ │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + msreq CPSR_xc, r0 @ │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + msreq CPSR_xc, ip, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1dd718 <__cxa_atexit@plt+0x1d13cc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dd750 <__cxa_atexit@plt+0x1d1404> │ │ │ │ + ldr r1, [pc, #108] @ 1dd75c <__cxa_atexit@plt+0x1d1410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ 1dd760 <__cxa_atexit@plt+0x1d1414> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dd750 <__cxa_atexit@plt+0x1d1404> │ │ │ │ + ldr r1, [pc, #60] @ 1dd764 <__cxa_atexit@plt+0x1d1418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #56] @ 1dd768 <__cxa_atexit@plt+0x1d141c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + smlawteq r3, r8, ip, pc @ │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + msreq CPSR_xc, r8, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd7a0 <__cxa_atexit@plt+0x1d1454> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1dd7a8 <__cxa_atexit@plt+0x1d145c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x0123e2e4 │ │ │ │ + msreq SP_svc, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd7e0 <__cxa_atexit@plt+0x1d1494> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1dd7e8 <__cxa_atexit@plt+0x1d149c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq SP_svc, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1df134 <__cxa_atexit@plt+0x1d2de8> │ │ │ │ + bhi 1dd854 <__cxa_atexit@plt+0x1d1508> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1df150 <__cxa_atexit@plt+0x1d2e04> │ │ │ │ + ldr r2, [pc, #96] @ 1dd870 <__cxa_atexit@plt+0x1d1524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1df13c <__cxa_atexit@plt+0x1d2df0> │ │ │ │ - ldr r3, [pc, #76] @ 1df154 <__cxa_atexit@plt+0x1d2e08> │ │ │ │ + bhi 1dd85c <__cxa_atexit@plt+0x1d1510> │ │ │ │ + ldr r3, [pc, #76] @ 1dd874 <__cxa_atexit@plt+0x1d1528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1df124 <__cxa_atexit@plt+0x1d2dd8> │ │ │ │ + beq 1dd844 <__cxa_atexit@plt+0x1d14f8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1df158 <__cxa_atexit@plt+0x1d2e0c> │ │ │ │ + ldr r7, [pc, #20] @ 1dd878 <__cxa_atexit@plt+0x1d152c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r0, r2, lr │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - @ instruction: 0x01128b9c │ │ │ │ + msreq SP_svc, r0 │ │ │ │ + @ instruction: 0xffff8980 │ │ │ │ + tsteq r2, ip, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1df190 <__cxa_atexit@plt+0x1d2e44> │ │ │ │ + bhi 1dd8b0 <__cxa_atexit@plt+0x1d1564> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1df198 <__cxa_atexit@plt+0x1d2e4c> │ │ │ │ + ldr r1, [pc, #24] @ 1dd8b8 <__cxa_atexit@plt+0x1d156c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r3, -r0]! │ │ │ │ + ldrdeq pc, [r3, -r0]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd8f0 <__cxa_atexit@plt+0x1d15a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1dd8f8 <__cxa_atexit@plt+0x1d15ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq R11_usr, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dd930 <__cxa_atexit@plt+0x1d15e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1dd938 <__cxa_atexit@plt+0x1d15ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + msreq R11_usr, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1df204 <__cxa_atexit@plt+0x1d2eb8> │ │ │ │ + bhi 1dd9a4 <__cxa_atexit@plt+0x1d1658> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1df220 <__cxa_atexit@plt+0x1d2ed4> │ │ │ │ + ldr r2, [pc, #96] @ 1dd9c0 <__cxa_atexit@plt+0x1d1674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1df20c <__cxa_atexit@plt+0x1d2ec0> │ │ │ │ - ldr r3, [pc, #76] @ 1df224 <__cxa_atexit@plt+0x1d2ed8> │ │ │ │ + bhi 1dd9ac <__cxa_atexit@plt+0x1d1660> │ │ │ │ + ldr r3, [pc, #76] @ 1dd9c4 <__cxa_atexit@plt+0x1d1678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1df1f4 <__cxa_atexit@plt+0x1d2ea8> │ │ │ │ + beq 1dd994 <__cxa_atexit@plt+0x1d1648> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1df228 <__cxa_atexit@plt+0x1d2edc> │ │ │ │ + ldr r7, [pc, #20] @ 1dd9c8 <__cxa_atexit@plt+0x1d167c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e1b0 │ │ │ │ - andeq r7, r0, r8, asr ip │ │ │ │ - tsteq r2, r8, lsl #22 │ │ │ │ + msreq R11_usr, r0 │ │ │ │ + @ instruction: 0xffff8830 │ │ │ │ + @ instruction: 0x01129c9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dda80 <__cxa_atexit@plt+0x1d1734> │ │ │ │ + ldr lr, [pc, #180] @ 1ddaa0 <__cxa_atexit@plt+0x1d1754> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ 1ddaa4 <__cxa_atexit@plt+0x1d1758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1dda60 <__cxa_atexit@plt+0x1d1714> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1dda6c <__cxa_atexit@plt+0x1d1720> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dda8c <__cxa_atexit@plt+0x1d1740> │ │ │ │ + ldr r3, [pc, #128] @ 1ddaac <__cxa_atexit@plt+0x1d1760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #112] @ 1ddab0 <__cxa_atexit@plt+0x1d1764> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1ddaa8 <__cxa_atexit@plt+0x1d175c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + msreq CPSR_xc, r4, ror r9 │ │ │ │ + msreq CPSR_xc, r8, asr r9 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + msreq R11_usr, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ddb14 <__cxa_atexit@plt+0x1d17c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1ddb28 <__cxa_atexit@plt+0x1d17dc> │ │ │ │ + ldr r2, [pc, #92] @ 1ddb3c <__cxa_atexit@plt+0x1d17f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 1ddb40 <__cxa_atexit@plt+0x1d17f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1ddb38 <__cxa_atexit@plt+0x1d17ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + msreq CPSR_xc, r0 @ │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + msreq CPSR_xc, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1df260 <__cxa_atexit@plt+0x1d2f14> │ │ │ │ + bhi 1ddb78 <__cxa_atexit@plt+0x1d182c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1df268 <__cxa_atexit@plt+0x1d2f1c> │ │ │ │ + ldr r1, [pc, #24] @ 1ddb80 <__cxa_atexit@plt+0x1d1834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e120 │ │ │ │ + msreq CPSR_xc, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1df2d4 <__cxa_atexit@plt+0x1d2f88> │ │ │ │ + bhi 1ddbec <__cxa_atexit@plt+0x1d18a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1df2f0 <__cxa_atexit@plt+0x1d2fa4> │ │ │ │ + ldr r2, [pc, #96] @ 1ddc08 <__cxa_atexit@plt+0x1d18bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1df2dc <__cxa_atexit@plt+0x1d2f90> │ │ │ │ - ldr r3, [pc, #76] @ 1df2f4 <__cxa_atexit@plt+0x1d2fa8> │ │ │ │ + bhi 1ddbf4 <__cxa_atexit@plt+0x1d18a8> │ │ │ │ + ldr r3, [pc, #76] @ 1ddc0c <__cxa_atexit@plt+0x1d18c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1df2c4 <__cxa_atexit@plt+0x1d2f78> │ │ │ │ + beq 1ddbdc <__cxa_atexit@plt+0x1d1890> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e4e34 <__cxa_atexit@plt+0x1d8ae8> │ │ │ │ + b 1de86c <__cxa_atexit@plt+0x1d2520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1df2f8 <__cxa_atexit@plt+0x1d2fac> │ │ │ │ + ldr r7, [pc, #20] @ 1ddc10 <__cxa_atexit@plt+0x1d18c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123e0e0 │ │ │ │ - andeq r5, r0, r8, lsl #23 │ │ │ │ - tsteq r2, r4, lsr sl │ │ │ │ + smlawteq r3, r8, r7, pc @ │ │ │ │ + andeq r0, r0, r8, lsr #25 │ │ │ │ + @ instruction: 0x01129a94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1df340 <__cxa_atexit@plt+0x1d2ff4> │ │ │ │ - ldr r7, [pc, #52] @ 1df354 <__cxa_atexit@plt+0x1d3008> │ │ │ │ + bhi 1ddc58 <__cxa_atexit@plt+0x1d190c> │ │ │ │ + ldr r7, [pc, #52] @ 1ddc6c <__cxa_atexit@plt+0x1d1920> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1df334 <__cxa_atexit@plt+0x1d2fe8> │ │ │ │ + beq 1ddc4c <__cxa_atexit@plt+0x1d1900> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1df358 <__cxa_atexit@plt+0x1d300c> │ │ │ │ + ldr r7, [pc, #16] @ 1ddc70 <__cxa_atexit@plt+0x1d1924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01128998 │ │ │ │ + tsteq r2, ip, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1df470 <__cxa_atexit@plt+0x1d3124> │ │ │ │ + beq 1ddd18 <__cxa_atexit@plt+0x1d19cc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1df500 <__cxa_atexit@plt+0x1d31b4> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ + bne 1ddd9c <__cxa_atexit@plt+0x1d1a50> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub r3, r0, #3 │ │ │ │ - cmp r3, #18 │ │ │ │ - bhi 1dfa08 <__cxa_atexit@plt+0x1d36bc> │ │ │ │ - add r0, pc, #4 │ │ │ │ - ldr r2, [r0, r3, lsl #2] │ │ │ │ - add pc, r0, r2 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - andeq r0, r0, r0, lsl r5 │ │ │ │ - andeq r0, r0, r0, lsl r4 │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror r5 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #12 │ │ │ │ + bhi 1de0a0 <__cxa_atexit@plt+0x1d1d54> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r0, asr #5 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, ror r3 │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r0, lsl #11 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, ip, lsr r5 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfab4 <__cxa_atexit@plt+0x1d3768> │ │ │ │ - ldr r9, [pc, #1812] @ 1dfb18 <__cxa_atexit@plt+0x1d37cc> │ │ │ │ + bcc 1de2b0 <__cxa_atexit@plt+0x1d1f64> │ │ │ │ + ldr r9, [pc, #1552] @ 1de314 <__cxa_atexit@plt+0x1d1fc8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1808] @ 1dfb1c <__cxa_atexit@plt+0x1d37d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - ldr sl, [pc, #1788] @ 1dfb20 <__cxa_atexit@plt+0x1d37d4> │ │ │ │ + ldr r1, [pc, #1548] @ 1de318 <__cxa_atexit@plt+0x1d1fcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #1544] @ 1de31c <__cxa_atexit@plt+0x1d1fd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1de260 <__cxa_atexit@plt+0x1d1f14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1de2a0 <__cxa_atexit@plt+0x1d1f54> │ │ │ │ + ldr sl, [pc, #1656] @ 1de3a8 <__cxa_atexit@plt+0x1d205c> │ │ │ │ add sl, pc, sl │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1780] @ 1dfb24 <__cxa_atexit@plt+0x1d37d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ + ldr r9, [pc, #1652] @ 1de3ac <__cxa_atexit@plt+0x1d2060> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #1648] @ 1de3b0 <__cxa_atexit@plt+0x1d2064> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [pc, #1628] @ 1de3b4 <__cxa_atexit@plt+0x1d2068> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ mov r7, r6 │ │ │ │ - str sl, [r7, #32]! │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - b 1dfa9c <__cxa_atexit@plt+0x1d3750> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1dfab4 <__cxa_atexit@plt+0x1d3768> │ │ │ │ - ldr r9, [pc, #1644] @ 1dfaf4 <__cxa_atexit@plt+0x1d37a8> │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1de2a8 <__cxa_atexit@plt+0x1d1f5c> │ │ │ │ + ldr r9, [pc, #1340] @ 1de2f0 <__cxa_atexit@plt+0x1d1fa4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1640] @ 1dfaf8 <__cxa_atexit@plt+0x1d37ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldr sl, [pc, #1620] @ 1dfafc <__cxa_atexit@plt+0x1d37b0> │ │ │ │ + ldr lr, [pc, #1336] @ 1de2f4 <__cxa_atexit@plt+0x1d1fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr sl, [pc, #1316] @ 1de2f8 <__cxa_atexit@plt+0x1d1fac> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1612] @ 1dfb00 <__cxa_atexit@plt+0x1d37b4> │ │ │ │ + ldr r9, [pc, #1308] @ 1de2fc <__cxa_atexit@plt+0x1d1fb0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #32]! │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ str r9, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #14 │ │ │ │ + sub r7, r3, #15 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #1760] @ 1dfbf8 <__cxa_atexit@plt+0x1d38ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1756] @ 1dfbfc <__cxa_atexit@plt+0x1d38b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #1752] @ 1dfc00 <__cxa_atexit@plt+0x1d38b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #16]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r8, #7 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #1632] @ 1dfbdc <__cxa_atexit@plt+0x1d3890> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1de2b0 <__cxa_atexit@plt+0x1d1f64> │ │ │ │ + ldr r9, [pc, #1360] @ 1de390 <__cxa_atexit@plt+0x1d2044> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #1356] @ 1de394 <__cxa_atexit@plt+0x1d2048> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1628] @ 1dfbe0 <__cxa_atexit@plt+0x1d3894> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #1624] @ 1dfbe4 <__cxa_atexit@plt+0x1d3898> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ + ldr lr, [pc, #1352] @ 1de398 <__cxa_atexit@plt+0x1d204c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1de260 <__cxa_atexit@plt+0x1d1f14> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfac4 <__cxa_atexit@plt+0x1d3778> │ │ │ │ - ldr sl, [pc, #1560] @ 1dfbbc <__cxa_atexit@plt+0x1d3870> │ │ │ │ + bcc 1de2a0 <__cxa_atexit@plt+0x1d1f54> │ │ │ │ + ldr sl, [pc, #1252] @ 1de34c <__cxa_atexit@plt+0x1d2000> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #1556] @ 1dfbc0 <__cxa_atexit@plt+0x1d3874> │ │ │ │ + ldr r9, [pc, #1248] @ 1de350 <__cxa_atexit@plt+0x1d2004> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1552] @ 1dfbc4 <__cxa_atexit@plt+0x1d3878> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ + ldr lr, [pc, #1244] @ 1de354 <__cxa_atexit@plt+0x1d2008> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #1528] @ 1dfbc8 <__cxa_atexit@plt+0x1d387c> │ │ │ │ + ldr sl, [pc, #1224] @ 1de358 <__cxa_atexit@plt+0x1d200c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 1df960 <__cxa_atexit@plt+0x1d3614> │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1dfadc <__cxa_atexit@plt+0x1d3790> │ │ │ │ - ldr r9, [pc, #1564] @ 1dfc04 <__cxa_atexit@plt+0x1d38b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1560] @ 1dfc08 <__cxa_atexit@plt+0x1d38bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1532] @ 1dfc0c <__cxa_atexit@plt+0x1d38c0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ mov r7, r6 │ │ │ │ - str r8, [r7, #16]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #13 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #1268] @ 1dfb50 <__cxa_atexit@plt+0x1d3804> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1264] @ 1dfb54 <__cxa_atexit@plt+0x1d3808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #1260] @ 1dfb58 <__cxa_atexit@plt+0x1d380c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ - add r3, r6, #28 │ │ │ │ + str lr, [r7, #32]! │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + b 1ddf70 <__cxa_atexit@plt+0x1d1c24> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfacc <__cxa_atexit@plt+0x1d3780> │ │ │ │ - ldr r1, [pc, #1320] @ 1dfbac <__cxa_atexit@plt+0x1d3860> │ │ │ │ + bcc 1de2b0 <__cxa_atexit@plt+0x1d1f64> │ │ │ │ + ldr r9, [pc, #1212] @ 1de39c <__cxa_atexit@plt+0x1d2050> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #1208] @ 1de3a0 <__cxa_atexit@plt+0x1d2054> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #1300] @ 1dfbb0 <__cxa_atexit@plt+0x1d3864> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1df84c <__cxa_atexit@plt+0x1d3500> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ + ldr lr, [pc, #1204] @ 1de3a4 <__cxa_atexit@plt+0x1d2058> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1de260 <__cxa_atexit@plt+0x1d1f14> │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfac4 <__cxa_atexit@plt+0x1d3778> │ │ │ │ - ldr sl, [pc, #1240] @ 1dfb8c <__cxa_atexit@plt+0x1d3840> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #1236] @ 1dfb90 <__cxa_atexit@plt+0x1d3844> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1232] @ 1dfb94 <__cxa_atexit@plt+0x1d3848> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #1208] @ 1dfb98 <__cxa_atexit@plt+0x1d384c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 1df960 <__cxa_atexit@plt+0x1d3614> │ │ │ │ + bcc 1de2b8 <__cxa_atexit@plt+0x1d1f6c> │ │ │ │ + ldr r2, [pc, #1144] @ 1de380 <__cxa_atexit@plt+0x1d2034> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #1140] @ 1de384 <__cxa_atexit@plt+0x1d2038> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 1de214 <__cxa_atexit@plt+0x1d1ec8> │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfae4 <__cxa_atexit@plt+0x1d3798> │ │ │ │ - ldr r9, [pc, #1088] @ 1dfb38 <__cxa_atexit@plt+0x1d37ec> │ │ │ │ + bcc 1de2c8 <__cxa_atexit@plt+0x1d1f7c> │ │ │ │ + ldr r9, [pc, #1028] @ 1de32c <__cxa_atexit@plt+0x1d1fe0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1084] @ 1dfb3c <__cxa_atexit@plt+0x1d37f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ + ldr lr, [pc, #1024] @ 1de330 <__cxa_atexit@plt+0x1d1fe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1060] @ 1dfb40 <__cxa_atexit@plt+0x1d37f4> │ │ │ │ + ldr r9, [pc, #1004] @ 1de334 <__cxa_atexit@plt+0x1d1fe8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + str r8, [r6, #12] │ │ │ │ mov r7, r6 │ │ │ │ - str r8, [r7, #16]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ - b 1df998 <__cxa_atexit@plt+0x1d364c> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfac4 <__cxa_atexit@plt+0x1d3778> │ │ │ │ - ldr sl, [pc, #1136] @ 1dfbcc <__cxa_atexit@plt+0x1d3880> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #1132] @ 1dfbd0 <__cxa_atexit@plt+0x1d3884> │ │ │ │ + bcc 1de2c0 <__cxa_atexit@plt+0x1d1f74> │ │ │ │ + ldr r9, [pc, #936] @ 1de338 <__cxa_atexit@plt+0x1d1fec> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #1128] @ 1dfbd4 <__cxa_atexit@plt+0x1d3888> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #1104] @ 1dfbd8 <__cxa_atexit@plt+0x1d388c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 1df960 <__cxa_atexit@plt+0x1d3614> │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #932] @ 1dfb44 <__cxa_atexit@plt+0x1d37f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #928] @ 1dfb48 <__cxa_atexit@plt+0x1d37fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #924] @ 1dfb4c <__cxa_atexit@plt+0x1d3800> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #940] @ 1dfb74 <__cxa_atexit@plt+0x1d3828> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #936] @ 1dfb78 <__cxa_atexit@plt+0x1d382c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #932] @ 1dfb7c <__cxa_atexit@plt+0x1d3830> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1dfac4 <__cxa_atexit@plt+0x1d3778> │ │ │ │ - ldr sl, [pc, #824] @ 1dfb28 <__cxa_atexit@plt+0x1d37dc> │ │ │ │ + ldr lr, [pc, #932] @ 1de33c <__cxa_atexit@plt+0x1d1ff0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr sl, [pc, #920] @ 1de340 <__cxa_atexit@plt+0x1d1ff4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r9, [pc, #820] @ 1dfb2c <__cxa_atexit@plt+0x1d37e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #816] @ 1dfb30 <__cxa_atexit@plt+0x1d37e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #792] @ 1dfb34 <__cxa_atexit@plt+0x1d37e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 1df960 <__cxa_atexit@plt+0x1d3614> │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #912] @ 1de344 <__cxa_atexit@plt+0x1d1ff8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #908] @ 1de348 <__cxa_atexit@plt+0x1d1ffc> │ │ │ │ + add ip, pc, ip │ │ │ │ + b 1de0e0 <__cxa_atexit@plt+0x1d1d94> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfacc <__cxa_atexit@plt+0x1d3780> │ │ │ │ - ldr r1, [pc, #948] @ 1dfbe8 <__cxa_atexit@plt+0x1d389c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + bcc 1de2d0 <__cxa_atexit@plt+0x1d1f84> │ │ │ │ + ldr r2, [pc, #920] @ 1de36c <__cxa_atexit@plt+0x1d2020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #928] @ 1dfbec <__cxa_atexit@plt+0x1d38a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #900] @ 1de370 <__cxa_atexit@plt+0x1d2024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #732] @ 1dfb5c <__cxa_atexit@plt+0x1d3810> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #728] @ 1dfb60 <__cxa_atexit@plt+0x1d3814> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #724] @ 1dfb64 <__cxa_atexit@plt+0x1d3818> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1dfad4 <__cxa_atexit@plt+0x1d3788> │ │ │ │ - ldr r1, [pc, #780] @ 1dfbb4 <__cxa_atexit@plt+0x1d3868> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #776] @ 1dfbb8 <__cxa_atexit@plt+0x1d386c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1df8f8 <__cxa_atexit@plt+0x1d35ac> │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #672] @ 1dfb68 <__cxa_atexit@plt+0x1d381c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #668] @ 1dfb6c <__cxa_atexit@plt+0x1d3820> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #664] @ 1dfb70 <__cxa_atexit@plt+0x1d3824> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ - add r3, r6, #24 │ │ │ │ + b 1de294 <__cxa_atexit@plt+0x1d1f48> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfad4 <__cxa_atexit@plt+0x1d3788> │ │ │ │ - ldr r1, [pc, #768] @ 1dfbf0 <__cxa_atexit@plt+0x1d38a4> │ │ │ │ + bcc 1de2b0 <__cxa_atexit@plt+0x1d1f64> │ │ │ │ + ldr r9, [pc, #776] @ 1de320 <__cxa_atexit@plt+0x1d1fd4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #772] @ 1de324 <__cxa_atexit@plt+0x1d1fd8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #764] @ 1dfbf4 <__cxa_atexit@plt+0x1d38a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ + ldr lr, [pc, #768] @ 1de328 <__cxa_atexit@plt+0x1d1fdc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b 1de260 <__cxa_atexit@plt+0x1d1f14> │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfac4 <__cxa_atexit@plt+0x1d3778> │ │ │ │ - ldr sl, [pc, #616] @ 1dfb9c <__cxa_atexit@plt+0x1d3850> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #612] @ 1dfba0 <__cxa_atexit@plt+0x1d3854> │ │ │ │ + bcc 1de2a8 <__cxa_atexit@plt+0x1d1f5c> │ │ │ │ + ldr r9, [pc, #796] @ 1de35c <__cxa_atexit@plt+0x1d2010> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #608] @ 1dfba4 <__cxa_atexit@plt+0x1d3858> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #584] @ 1dfba8 <__cxa_atexit@plt+0x1d385c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r6, #24] │ │ │ │ + ldr lr, [pc, #792] @ 1de360 <__cxa_atexit@plt+0x1d2014> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr sl, [pc, #780] @ 1de364 <__cxa_atexit@plt+0x1d2018> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #772] @ 1de368 <__cxa_atexit@plt+0x1d201c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r8, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + str r8, [r6, #12] │ │ │ │ mov r1, r6 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ + str lr, [r1, #16]! │ │ │ │ mov r7, r6 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 1dfaa4 <__cxa_atexit@plt+0x1d3758> │ │ │ │ - ldr r1, [pc, #456] @ 1dfb80 <__cxa_atexit@plt+0x1d3834> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #452] @ 1dfb84 <__cxa_atexit@plt+0x1d3838> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #448] @ 1dfb88 <__cxa_atexit@plt+0x1d383c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #16]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + b 1de12c <__cxa_atexit@plt+0x1d1de0> │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1dfaec <__cxa_atexit@plt+0x1d37a0> │ │ │ │ - ldr r9, [pc, #232] @ 1dfb04 <__cxa_atexit@plt+0x1d37b8> │ │ │ │ + bcc 1de2c0 <__cxa_atexit@plt+0x1d1f74> │ │ │ │ + ldr r9, [pc, #588] @ 1de300 <__cxa_atexit@plt+0x1d1fb4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #228] @ 1dfb08 <__cxa_atexit@plt+0x1d37bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - ldr sl, [pc, #208] @ 1dfb0c <__cxa_atexit@plt+0x1d37c0> │ │ │ │ + ldr lr, [pc, #584] @ 1de304 <__cxa_atexit@plt+0x1d1fb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr sl, [pc, #572] @ 1de308 <__cxa_atexit@plt+0x1d1fbc> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #200] @ 1dfb10 <__cxa_atexit@plt+0x1d37c4> │ │ │ │ + ldr r9, [pc, #564] @ 1de30c <__cxa_atexit@plt+0x1d1fc0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #196] @ 1dfb14 <__cxa_atexit@plt+0x1d37c8> │ │ │ │ + ldr ip, [pc, #560] @ 1de310 <__cxa_atexit@plt+0x1d1fc4> │ │ │ │ add ip, pc, ip │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ mov r1, r6 │ │ │ │ - str sl, [r1, #32]! │ │ │ │ + str lr, [r1, #16]! │ │ │ │ mov r7, r6 │ │ │ │ - str ip, [r7, #48]! @ 0x30 │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str sl, [r7, #32]! │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #48]! @ 0x30 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ str r9, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r1, [r6, #76] @ 0x4c │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ sub r7, r3, #13 │ │ │ │ - b 1df4f4 <__cxa_atexit@plt+0x1d31a8> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - mov r6, #28 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - mov r6, #24 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - b 1dfab8 <__cxa_atexit@plt+0x1d376c> │ │ │ │ - @ instruction: 0xffffe434 │ │ │ │ - @ instruction: 0xffffe46c │ │ │ │ - @ instruction: 0xffffe4e4 │ │ │ │ - @ instruction: 0x0123e5b0 │ │ │ │ - @ instruction: 0xffffe000 │ │ │ │ - @ instruction: 0xffffe038 │ │ │ │ - @ instruction: 0xffffe140 │ │ │ │ - @ instruction: 0x0123e020 │ │ │ │ - @ instruction: 0xffffe2a4 │ │ │ │ - @ instruction: 0xffffe980 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - @ instruction: 0xffffea30 │ │ │ │ - @ instruction: 0x0123e63c │ │ │ │ - @ instruction: 0xffffe6f4 │ │ │ │ - @ instruction: 0xffffe72c │ │ │ │ - @ instruction: 0xffffe7b4 │ │ │ │ - @ instruction: 0x0123e254 │ │ │ │ - @ instruction: 0xffffe94c │ │ │ │ - @ instruction: 0xffffe984 │ │ │ │ - @ instruction: 0x0123e118 │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - @ instruction: 0xffffe96c │ │ │ │ - smlawteq r3, r4, r2, lr │ │ │ │ - @ instruction: 0xffffebc8 │ │ │ │ - @ instruction: 0xffffeb80 │ │ │ │ - @ instruction: 0x0123e40c │ │ │ │ - @ instruction: 0xffffea74 │ │ │ │ - @ instruction: 0xffffea2c │ │ │ │ - @ instruction: 0x0123e1ec │ │ │ │ - @ instruction: 0xffffeafc │ │ │ │ - @ instruction: 0xffffeab4 │ │ │ │ - @ instruction: 0x0123e1a8 │ │ │ │ - @ instruction: 0xffffeccc │ │ │ │ - @ instruction: 0xffffec84 │ │ │ │ - @ instruction: 0x0123e2ac │ │ │ │ - @ instruction: 0xffffebac │ │ │ │ - @ instruction: 0xffffeb64 │ │ │ │ - smlawteq r3, r0, r0, lr │ │ │ │ - @ instruction: 0xffffef40 │ │ │ │ - @ instruction: 0xffffef78 │ │ │ │ - @ instruction: 0xfffff000 │ │ │ │ - @ instruction: 0x0123e3ac │ │ │ │ - @ instruction: 0xffffee20 │ │ │ │ - @ instruction: 0xffffeec0 │ │ │ │ - @ instruction: 0xffffef30 │ │ │ │ - @ instruction: 0x0123df00 │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0x0123e190 │ │ │ │ - @ instruction: 0xfffff16c │ │ │ │ - @ instruction: 0x0123e1e0 │ │ │ │ - @ instruction: 0xfffff500 │ │ │ │ - @ instruction: 0xfffff538 │ │ │ │ - @ instruction: 0xfffff5d4 │ │ │ │ - smlawteq r3, r4, r4, lr │ │ │ │ - @ instruction: 0xfffff4bc │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - @ instruction: 0x0123e310 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0x0123e510 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0x0123e254 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - @ instruction: 0x0123e1ac │ │ │ │ - @ instruction: 0xffffe32c │ │ │ │ - @ instruction: 0xffffe27c │ │ │ │ - smlawbeq r3, r0, r5, lr │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - @ instruction: 0x0123e49c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1dfc5c <__cxa_atexit@plt+0x1d3910> │ │ │ │ - ldr r7, [pc, #52] @ 1dfc70 <__cxa_atexit@plt+0x1d3924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dfc50 <__cxa_atexit@plt+0x1d3904> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1dd604 <__cxa_atexit@plt+0x1d12b8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1dfc74 <__cxa_atexit@plt+0x1d3928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffd9c4 │ │ │ │ - tsteq r2, r8, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dfce0 <__cxa_atexit@plt+0x1d3994> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dfcfc <__cxa_atexit@plt+0x1d39b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dfce8 <__cxa_atexit@plt+0x1d399c> │ │ │ │ - ldr r3, [pc, #76] @ 1dfd00 <__cxa_atexit@plt+0x1d39b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dfcd0 <__cxa_atexit@plt+0x1d3984> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0148 <__cxa_atexit@plt+0x1d3dfc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dfd04 <__cxa_atexit@plt+0x1d39b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq sp, [r3, -r4]! │ │ │ │ - muleq r0, r0, r4 │ │ │ │ - @ instruction: 0x01127ff8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dfd38 <__cxa_atexit@plt+0x1d39ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1dfd40 <__cxa_atexit@plt+0x1d39f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123d644 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dfdfc <__cxa_atexit@plt+0x1d3ab0> │ │ │ │ - ldr r2, [pc, #184] @ 1dfe1c <__cxa_atexit@plt+0x1d3ad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1dfdec <__cxa_atexit@plt+0x1d3aa0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1dfe04 <__cxa_atexit@plt+0x1d3ab8> │ │ │ │ - ldr lr, [pc, #136] @ 1dfe20 <__cxa_atexit@plt+0x1d3ad4> │ │ │ │ + b 1dde20 <__cxa_atexit@plt+0x1d1ad4> │ │ │ │ + add sl, r6, #104 @ 0x68 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 1de2e0 <__cxa_atexit@plt+0x1d1f94> │ │ │ │ + ldr lr, [pc, #624] @ 1de3b8 <__cxa_atexit@plt+0x1d206c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + ldr r7, [r7, #17] │ │ │ │ + ldr r3, [pc, #600] @ 1de3bc <__cxa_atexit@plt+0x1d2070> │ │ │ │ + add r3, pc, r3 │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 1dfe24 <__cxa_atexit@plt+0x1d3ad8> │ │ │ │ + ldr ip, [pc, #592] @ 1de3c0 <__cxa_atexit@plt+0x1d2074> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #588] @ 1de3c4 <__cxa_atexit@plt+0x1d2078> │ │ │ │ add lr, pc, lr │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #100] @ 1dfe28 <__cxa_atexit@plt+0x1d3adc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str ip, [r1, #32]! │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #48]! @ 0x30 │ │ │ │ mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #524] @ 1de3c8 <__cxa_atexit@plt+0x1d207c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #64]! @ 0x40 │ │ │ │ + str r8, [r6, #72] @ 0x48 │ │ │ │ + str r9, [r6, #76] @ 0x4c │ │ │ │ + ldr r3, [pc, #508] @ 1de3cc <__cxa_atexit@plt+0x1d2080> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ + sub r7, sl, #17 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x0123d618 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dfea4 <__cxa_atexit@plt+0x1d3b58> │ │ │ │ - ldr r2, [pc, #96] @ 1dfeb0 <__cxa_atexit@plt+0x1d3b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 1dfeb4 <__cxa_atexit@plt+0x1d3b68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #64] @ 1dfeb8 <__cxa_atexit@plt+0x1d3b6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x0123d564 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1dff08 <__cxa_atexit@plt+0x1d3bbc> │ │ │ │ - ldr r2, [pc, #60] @ 1dff20 <__cxa_atexit@plt+0x1d3bd4> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1de2b8 <__cxa_atexit@plt+0x1d1f6c> │ │ │ │ + ldr r2, [pc, #380] @ 1de388 <__cxa_atexit@plt+0x1d203c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 1dff24 <__cxa_atexit@plt+0x1d3bd8> │ │ │ │ + ldr r1, [pc, #376] @ 1de38c <__cxa_atexit@plt+0x1d2040> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1de2b0 <__cxa_atexit@plt+0x1d1f64> │ │ │ │ + ldr r9, [pc, #292] @ 1de374 <__cxa_atexit@plt+0x1d2028> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #288] @ 1de378 <__cxa_atexit@plt+0x1d202c> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - ldr r7, [pc, #24] @ 1dff28 <__cxa_atexit@plt+0x1d3bdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #284] @ 1de37c <__cxa_atexit@plt+0x1d2030> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0x01127dd4 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #24 │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + b 1de2d4 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + mov r6, #104 @ 0x68 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xffffe16c │ │ │ │ + @ instruction: 0xffffe1bc │ │ │ │ + @ instruction: 0xffffe21c │ │ │ │ + msreq CPSR_xc, r0, ror #26 │ │ │ │ + @ instruction: 0xffffe12c │ │ │ │ + @ instruction: 0xffffe164 │ │ │ │ + @ instruction: 0xffffe1e4 │ │ │ │ + msreq R11_usr, ip │ │ │ │ + @ instruction: 0xffffe260 │ │ │ │ + @ instruction: 0xffffe70c │ │ │ │ + @ instruction: 0xffffe6c4 │ │ │ │ + msreq R11_usr, r4 │ │ │ │ + @ instruction: 0xffffe558 │ │ │ │ + @ instruction: 0xffffe480 │ │ │ │ + msreq SP_svc, r4 │ │ │ │ + @ instruction: 0xffffe7c0 │ │ │ │ + @ instruction: 0xffffe860 │ │ │ │ + strdeq pc, [r3, -r4]! │ │ │ │ + @ instruction: 0xffffe878 │ │ │ │ + @ instruction: 0xffffe940 │ │ │ │ + @ instruction: 0xffffeaa8 │ │ │ │ + msreq SP_svc, ip │ │ │ │ + @ instruction: 0xffffeb24 │ │ │ │ + @ instruction: 0xffffed08 │ │ │ │ + @ instruction: 0xffffed40 │ │ │ │ + @ instruction: 0xffffedc8 │ │ │ │ + smlawteq r3, r4, ip, pc @ │ │ │ │ + @ instruction: 0xffffec90 │ │ │ │ + @ instruction: 0xffffecc8 │ │ │ │ + @ instruction: 0xffffed48 │ │ │ │ + strdeq pc, [r3, -r4]! │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + msreq SP_svc, r0 │ │ │ │ + @ instruction: 0xfffff5a0 │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + msreq CPSR_xc, r0, lsl #18 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + msreq CPSR_xc, r4, asr ip │ │ │ │ + @ instruction: 0xfffff6b4 │ │ │ │ + msreq CPSR_xc, r4, asr r9 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + strdeq pc, [r3, -r8]! │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + msreq CPSR_xc, ip, ror ip │ │ │ │ + @ instruction: 0xffffe350 │ │ │ │ + @ instruction: 0xffffe388 │ │ │ │ + @ instruction: 0xffffe410 │ │ │ │ + msreq R11_usr, r8 │ │ │ │ + @ instruction: 0xffffece8 │ │ │ │ + @ instruction: 0xffffed0c │ │ │ │ + @ instruction: 0xffffee20 │ │ │ │ + @ instruction: 0xfffff020 │ │ │ │ + @ instruction: 0xfffff3ec │ │ │ │ + msreq CPSR_xc, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dff60 <__cxa_atexit@plt+0x1d3c14> │ │ │ │ + bhi 1de404 <__cxa_atexit@plt+0x1d20b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dff68 <__cxa_atexit@plt+0x1d3c1c> │ │ │ │ + ldr r1, [pc, #24] @ 1de40c <__cxa_atexit@plt+0x1d20c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123d420 │ │ │ │ + @ instruction: 0x0123ef7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dffd4 <__cxa_atexit@plt+0x1d3c88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1de47c <__cxa_atexit@plt+0x1d2130> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1de488 <__cxa_atexit@plt+0x1d213c> │ │ │ │ + ldr r1, [pc, #64] @ 1de498 <__cxa_atexit@plt+0x1d214c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1de49c <__cxa_atexit@plt+0x1d2150> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1dfff0 <__cxa_atexit@plt+0x1d3ca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dffdc <__cxa_atexit@plt+0x1d3c90> │ │ │ │ - ldr r3, [pc, #76] @ 1dfff4 <__cxa_atexit@plt+0x1d3ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1dffc4 <__cxa_atexit@plt+0x1d3c78> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1dfff8 <__cxa_atexit@plt+0x1d3cac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123d3e0 │ │ │ │ - @ instruction: 0xfffff3b8 │ │ │ │ - @ instruction: 0x01127cfc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0030 <__cxa_atexit@plt+0x1d3ce4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e0038 <__cxa_atexit@plt+0x1d3cec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123d350 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x0123ef10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1dea90 <__cxa_atexit@plt+0x1d2744> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e00a8 <__cxa_atexit@plt+0x1d3d5c> │ │ │ │ - ldr r2, [pc, #116] @ 1e00d0 <__cxa_atexit@plt+0x1d3d84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e00b4 <__cxa_atexit@plt+0x1d3d68> │ │ │ │ - ldr r2, [pc, #88] @ 1e00d8 <__cxa_atexit@plt+0x1d3d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1e00dc <__cxa_atexit@plt+0x1d3d90> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1de50c <__cxa_atexit@plt+0x1d21c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1de518 <__cxa_atexit@plt+0x1d21cc> │ │ │ │ + ldr r1, [pc, #64] @ 1de528 <__cxa_atexit@plt+0x1d21dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r0, r3, #15 │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [pc, #60] @ 1de52c <__cxa_atexit@plt+0x1d21e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1e00d4 <__cxa_atexit@plt+0x1d3d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123d314 │ │ │ │ - tsteq r2, r8, lsr #24 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e0124 <__cxa_atexit@plt+0x1d3dd8> │ │ │ │ - ldr r7, [pc, #52] @ 1e0138 <__cxa_atexit@plt+0x1d3dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e0118 <__cxa_atexit@plt+0x1d3dcc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0148 <__cxa_atexit@plt+0x1d3dfc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e013c <__cxa_atexit@plt+0x1d3df0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01127bbc │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + smlawbeq r3, r0, lr, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1dea90 <__cxa_atexit@plt+0x1d2744> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1de59c <__cxa_atexit@plt+0x1d2250> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e01c0 <__cxa_atexit@plt+0x1d3e74> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e021c <__cxa_atexit@plt+0x1d3ed0> │ │ │ │ - ldr lr, [pc, #180] @ 1e0228 <__cxa_atexit@plt+0x1d3edc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #176] @ 1e022c <__cxa_atexit@plt+0x1d3ee0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #172] @ 1e0230 <__cxa_atexit@plt+0x1d3ee4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e021c <__cxa_atexit@plt+0x1d3ed0> │ │ │ │ - ldr lr, [pc, #100] @ 1e0234 <__cxa_atexit@plt+0x1d3ee8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #96] @ 1e0238 <__cxa_atexit@plt+0x1d3eec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #92] @ 1e023c <__cxa_atexit@plt+0x1d3ef0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 1de5a8 <__cxa_atexit@plt+0x1d225c> │ │ │ │ + ldr r1, [pc, #64] @ 1de5b8 <__cxa_atexit@plt+0x1d226c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 1de5bc <__cxa_atexit@plt+0x1d2270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0123d92c │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0x0123d6a0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0274 <__cxa_atexit@plt+0x1d3f28> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e027c <__cxa_atexit@plt+0x1d3f30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123d10c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + strdeq lr, [r3, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e02e8 <__cxa_atexit@plt+0x1d3f9c> │ │ │ │ + bhi 1de5f0 <__cxa_atexit@plt+0x1d22a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e0304 <__cxa_atexit@plt+0x1d3fb8> │ │ │ │ + ldr r2, [pc, #20] @ 1de5f8 <__cxa_atexit@plt+0x1d22ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e02f0 <__cxa_atexit@plt+0x1d3fa4> │ │ │ │ - ldr r3, [pc, #76] @ 1e0308 <__cxa_atexit@plt+0x1d3fbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e02d8 <__cxa_atexit@plt+0x1d3f8c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e030c <__cxa_atexit@plt+0x1d3fc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, ip, r0, sp │ │ │ │ - @ instruction: 0xfffff0a4 │ │ │ │ - tsteq r2, r8, ror #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e03c4 <__cxa_atexit@plt+0x1d4078> │ │ │ │ - ldr lr, [pc, #180] @ 1e03e4 <__cxa_atexit@plt+0x1d4098> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e03e8 <__cxa_atexit@plt+0x1d409c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e03a4 <__cxa_atexit@plt+0x1d4058> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e03b0 <__cxa_atexit@plt+0x1d4064> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e03d0 <__cxa_atexit@plt+0x1d4084> │ │ │ │ - ldr r3, [pc, #128] @ 1e03f0 <__cxa_atexit@plt+0x1d40a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e03f4 <__cxa_atexit@plt+0x1d40a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e03ec <__cxa_atexit@plt+0x1d40a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123d030 │ │ │ │ - @ instruction: 0x0123d014 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrdeq sp, [r3, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e0458 <__cxa_atexit@plt+0x1d410c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e046c <__cxa_atexit@plt+0x1d4120> │ │ │ │ - ldr r2, [pc, #92] @ 1e0480 <__cxa_atexit@plt+0x1d4134> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e0484 <__cxa_atexit@plt+0x1d4138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e047c <__cxa_atexit@plt+0x1d4130> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123cf6c │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0123d020 │ │ │ │ + smlawbeq r3, ip, sp, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e04f0 <__cxa_atexit@plt+0x1d41a4> │ │ │ │ + bhi 1de664 <__cxa_atexit@plt+0x1d2318> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e050c <__cxa_atexit@plt+0x1d41c0> │ │ │ │ + ldr r2, [pc, #96] @ 1de680 <__cxa_atexit@plt+0x1d2334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e04f8 <__cxa_atexit@plt+0x1d41ac> │ │ │ │ - ldr r3, [pc, #76] @ 1e0510 <__cxa_atexit@plt+0x1d41c4> │ │ │ │ + bhi 1de66c <__cxa_atexit@plt+0x1d2320> │ │ │ │ + ldr r3, [pc, #76] @ 1de684 <__cxa_atexit@plt+0x1d2338> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e04e0 <__cxa_atexit@plt+0x1d4194> │ │ │ │ + beq 1de654 <__cxa_atexit@plt+0x1d2308> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0148 <__cxa_atexit@plt+0x1d3dfc> │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0514 <__cxa_atexit@plt+0x1d41c8> │ │ │ │ + ldr r7, [pc, #20] @ 1de688 <__cxa_atexit@plt+0x1d233c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r4, lr, ip │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - tsteq r2, r8, ror #15 │ │ │ │ + @ instruction: 0x0123ed50 │ │ │ │ + @ instruction: 0xffff9cf4 │ │ │ │ + @ instruction: 0x01128ff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e05cc <__cxa_atexit@plt+0x1d4280> │ │ │ │ - ldr lr, [pc, #180] @ 1e05ec <__cxa_atexit@plt+0x1d42a0> │ │ │ │ + bhi 1de740 <__cxa_atexit@plt+0x1d23f4> │ │ │ │ + ldr lr, [pc, #180] @ 1de760 <__cxa_atexit@plt+0x1d2414> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e05f0 <__cxa_atexit@plt+0x1d42a4> │ │ │ │ + ldr r1, [pc, #168] @ 1de764 <__cxa_atexit@plt+0x1d2418> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1e05ac <__cxa_atexit@plt+0x1d4260> │ │ │ │ + beq 1de720 <__cxa_atexit@plt+0x1d23d4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1e05b8 <__cxa_atexit@plt+0x1d426c> │ │ │ │ + bne 1de72c <__cxa_atexit@plt+0x1d23e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1e05d8 <__cxa_atexit@plt+0x1d428c> │ │ │ │ - ldr r3, [pc, #128] @ 1e05f8 <__cxa_atexit@plt+0x1d42ac> │ │ │ │ + bcc 1de74c <__cxa_atexit@plt+0x1d2400> │ │ │ │ + ldr r3, [pc, #128] @ 1de76c <__cxa_atexit@plt+0x1d2420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e05fc <__cxa_atexit@plt+0x1d42b0> │ │ │ │ + ldr r3, [pc, #112] @ 1de770 <__cxa_atexit@plt+0x1d2424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e05f4 <__cxa_atexit@plt+0x1d42a8> │ │ │ │ + ldr r7, [pc, #52] @ 1de768 <__cxa_atexit@plt+0x1d241c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123ce28 │ │ │ │ - @ instruction: 0x0123ce0c │ │ │ │ + @ instruction: 0x0123ecb4 │ │ │ │ + @ instruction: 0x0123ec98 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - smlawteq r3, ip, lr, ip │ │ │ │ + @ instruction: 0x0123ed58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e0660 <__cxa_atexit@plt+0x1d4314> │ │ │ │ + bne 1de7d4 <__cxa_atexit@plt+0x1d2488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e0674 <__cxa_atexit@plt+0x1d4328> │ │ │ │ - ldr r2, [pc, #92] @ 1e0688 <__cxa_atexit@plt+0x1d433c> │ │ │ │ + bcc 1de7e8 <__cxa_atexit@plt+0x1d249c> │ │ │ │ + ldr r2, [pc, #92] @ 1de7fc <__cxa_atexit@plt+0x1d24b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e068c <__cxa_atexit@plt+0x1d4340> │ │ │ │ + ldr r2, [pc, #76] @ 1de800 <__cxa_atexit@plt+0x1d24b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e0684 <__cxa_atexit@plt+0x1d4338> │ │ │ │ + ldr r7, [pc, #28] @ 1de7f8 <__cxa_atexit@plt+0x1d24ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123cd64 │ │ │ │ + strdeq lr, [r3, -r0]! │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0123ce18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e06c0 <__cxa_atexit@plt+0x1d4374> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e06c8 <__cxa_atexit@plt+0x1d437c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e39b4 <__cxa_atexit@plt+0x1d7668> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123ccbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0780 <__cxa_atexit@plt+0x1d4434> │ │ │ │ - ldr lr, [pc, #180] @ 1e07a0 <__cxa_atexit@plt+0x1d4454> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e07a4 <__cxa_atexit@plt+0x1d4458> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e0760 <__cxa_atexit@plt+0x1d4414> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e076c <__cxa_atexit@plt+0x1d4420> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e078c <__cxa_atexit@plt+0x1d4440> │ │ │ │ - ldr r3, [pc, #128] @ 1e07ac <__cxa_atexit@plt+0x1d4460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e07b0 <__cxa_atexit@plt+0x1d4464> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e07a8 <__cxa_atexit@plt+0x1d445c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123cc74 │ │ │ │ - @ instruction: 0x0123cc58 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x0123cd18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e0814 <__cxa_atexit@plt+0x1d44c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e0828 <__cxa_atexit@plt+0x1d44dc> │ │ │ │ - ldr r2, [pc, #92] @ 1e083c <__cxa_atexit@plt+0x1d44f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e0840 <__cxa_atexit@plt+0x1d44f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e0838 <__cxa_atexit@plt+0x1d44ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123cbb0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x0123cc64 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0908 <__cxa_atexit@plt+0x1d45bc> │ │ │ │ - ldr r2, [pc, #196] @ 1e0928 <__cxa_atexit@plt+0x1d45dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1e08f8 <__cxa_atexit@plt+0x1d45ac> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e0910 <__cxa_atexit@plt+0x1d45c4> │ │ │ │ - ldr r0, [pc, #160] @ 1e092c <__cxa_atexit@plt+0x1d45e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr lr, [pc, #144] @ 1e0930 <__cxa_atexit@plt+0x1d45e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r8, [pc, #136] @ 1e0934 <__cxa_atexit@plt+0x1d45e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr r9, [pc, #128] @ 1e0938 <__cxa_atexit@plt+0x1d45ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffa88 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0x0123cb10 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e09d0 <__cxa_atexit@plt+0x1d4684> │ │ │ │ - ldr r9, [pc, #124] @ 1e09dc <__cxa_atexit@plt+0x1d4690> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #120] @ 1e09e0 <__cxa_atexit@plt+0x1d4694> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 1e09e4 <__cxa_atexit@plt+0x1d4698> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #92] @ 1e09e8 <__cxa_atexit@plt+0x1d469c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ - str lr, [r8, #32]! │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0x0123ca30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e0a40 <__cxa_atexit@plt+0x1d46f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e0a4c <__cxa_atexit@plt+0x1d4700> │ │ │ │ - ldr r1, [pc, #64] @ 1e0a5c <__cxa_atexit@plt+0x1d4710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e0a60 <__cxa_atexit@plt+0x1d4714> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x0123c94c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0x0123eca4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e0ab0 <__cxa_atexit@plt+0x1d4764> │ │ │ │ - ldr r7, [pc, #52] @ 1e0ac4 <__cxa_atexit@plt+0x1d4778> │ │ │ │ + bhi 1de848 <__cxa_atexit@plt+0x1d24fc> │ │ │ │ + ldr r7, [pc, #52] @ 1de85c <__cxa_atexit@plt+0x1d2510> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e0aa4 <__cxa_atexit@plt+0x1d4758> │ │ │ │ + beq 1de83c <__cxa_atexit@plt+0x1d24f0> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e10dc <__cxa_atexit@plt+0x1d4d90> │ │ │ │ + b 1de86c <__cxa_atexit@plt+0x1d2520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e0ac8 <__cxa_atexit@plt+0x1d477c> │ │ │ │ + ldr r7, [pc, #16] @ 1de860 <__cxa_atexit@plt+0x1d2514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #12 │ │ │ │ - tsteq r2, r8, lsr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e0b20 <__cxa_atexit@plt+0x1d47d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e0b2c <__cxa_atexit@plt+0x1d47e0> │ │ │ │ - ldr r1, [pc, #64] @ 1e0b3c <__cxa_atexit@plt+0x1d47f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #124 @ 0x7c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1de950 <__cxa_atexit@plt+0x1d2604> │ │ │ │ + ldr lr, [pc, #212] @ 1de95c <__cxa_atexit@plt+0x1d2610> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r7, #7 │ │ │ │ + ldm r9, {r0, r1, r2, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #184] @ 1de960 <__cxa_atexit@plt+0x1d2614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #180] @ 1de964 <__cxa_atexit@plt+0x1d2618> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str ip, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str ip, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r2, [pc, #132] @ 1de968 <__cxa_atexit@plt+0x1d261c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #16]! │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r0, [pc, #120] @ 1de96c <__cxa_atexit@plt+0x1d2620> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr, #32]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #48]! @ 0x30 │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r7, #64]! @ 0x40 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #92] @ 1de970 <__cxa_atexit@plt+0x1d2624> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e0b40 <__cxa_atexit@plt+0x1d47f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r0, #80]! @ 0x50 │ │ │ │ + str ip, [r3, #88] @ 0x58 │ │ │ │ + str r8, [r3, #92] @ 0x5c │ │ │ │ + ldr r1, [pc, #76] @ 1de974 <__cxa_atexit@plt+0x1d2628> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ + str r7, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ + str lr, [r3, #112] @ 0x70 │ │ │ │ + str r9, [r3, #116] @ 0x74 │ │ │ │ + str r3, [r3, #120] @ 0x78 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0123c86c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + msreq R11_usr, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0b78 <__cxa_atexit@plt+0x1d482c> │ │ │ │ + bhi 1de9ac <__cxa_atexit@plt+0x1d2660> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e0b80 <__cxa_atexit@plt+0x1d4834> │ │ │ │ + ldr r1, [pc, #24] @ 1de9b4 <__cxa_atexit@plt+0x1d2668> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c808 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0bb4 <__cxa_atexit@plt+0x1d4868> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e0bbc <__cxa_atexit@plt+0x1d4870> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, r8, r7, ip │ │ │ │ + ldrdeq lr, [r3, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0c28 <__cxa_atexit@plt+0x1d48dc> │ │ │ │ + bhi 1dea20 <__cxa_atexit@plt+0x1d26d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e0c44 <__cxa_atexit@plt+0x1d48f8> │ │ │ │ + ldr r2, [pc, #96] @ 1dea3c <__cxa_atexit@plt+0x1d26f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e0c30 <__cxa_atexit@plt+0x1d48e4> │ │ │ │ - ldr r3, [pc, #76] @ 1e0c48 <__cxa_atexit@plt+0x1d48fc> │ │ │ │ + bhi 1dea28 <__cxa_atexit@plt+0x1d26dc> │ │ │ │ + ldr r3, [pc, #76] @ 1dea40 <__cxa_atexit@plt+0x1d26f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e0c18 <__cxa_atexit@plt+0x1d48cc> │ │ │ │ + beq 1dea10 <__cxa_atexit@plt+0x1d26c4> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0c4c <__cxa_atexit@plt+0x1d4900> │ │ │ │ + ldr r7, [pc, #20] @ 1dea44 <__cxa_atexit@plt+0x1d26f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, r7, ip │ │ │ │ - @ instruction: 0xffffe764 │ │ │ │ - tsteq r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x0123e994 │ │ │ │ + @ instruction: 0xffff77b4 │ │ │ │ + tsteq r2, r0, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1dea78 <__cxa_atexit@plt+0x1d272c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1dea80 <__cxa_atexit@plt+0x1d2734> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123e904 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e0c94 <__cxa_atexit@plt+0x1d4948> │ │ │ │ - ldr r7, [pc, #52] @ 1e0ca8 <__cxa_atexit@plt+0x1d495c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1deb48 <__cxa_atexit@plt+0x1d27fc> │ │ │ │ + ldr r7, [pc, #204] @ 1deb70 <__cxa_atexit@plt+0x1d2824> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e0c88 <__cxa_atexit@plt+0x1d493c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1deb38 <__cxa_atexit@plt+0x1d27ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1deb58 <__cxa_atexit@plt+0x1d280c> │ │ │ │ + ldr r8, [pc, #176] @ 1deb78 <__cxa_atexit@plt+0x1d282c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 1deb7c <__cxa_atexit@plt+0x1d2830> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + add r7, r9, #7 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + ldr r9, [pc, #156] @ 1deb80 <__cxa_atexit@plt+0x1d2834> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r8, [pc, #144] @ 1deb84 <__cxa_atexit@plt+0x1d2838> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #32]! │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e0cac <__cxa_atexit@plt+0x1d4960> │ │ │ │ + ldr r7, [pc, #36] @ 1deb74 <__cxa_atexit@plt+0x1d2828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r0, asr r0 │ │ │ │ + mov r7, #68 @ 0x44 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + tsteq r2, r4, asr #22 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + smlawbeq r3, r8, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e0d50 <__cxa_atexit@plt+0x1d4a04> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e0dcc <__cxa_atexit@plt+0x1d4a80> │ │ │ │ - ldr r9, [pc, #244] @ 1e0dd8 <__cxa_atexit@plt+0x1d4a8c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #240] @ 1e0ddc <__cxa_atexit@plt+0x1d4a90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #236] @ 1e0de0 <__cxa_atexit@plt+0x1d4a94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1dec18 <__cxa_atexit@plt+0x1d28cc> │ │ │ │ + ldr r8, [pc, #120] @ 1dec24 <__cxa_atexit@plt+0x1d28d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #212] @ 1e0de4 <__cxa_atexit@plt+0x1d4a98> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #10 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e0dcc <__cxa_atexit@plt+0x1d4a80> │ │ │ │ - ldr r9, [pc, #136] @ 1e0de8 <__cxa_atexit@plt+0x1d4a9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 1e0dec <__cxa_atexit@plt+0x1d4aa0> │ │ │ │ + ldr lr, [pc, #116] @ 1dec28 <__cxa_atexit@plt+0x1d28dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 1e0df0 <__cxa_atexit@plt+0x1d4aa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #104] @ 1e0df4 <__cxa_atexit@plt+0x1d4aa8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r9, [pc, #100] @ 1dec2c <__cxa_atexit@plt+0x1d28e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [pc, #88] @ 1dec30 <__cxa_atexit@plt+0x1d28e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, r8, sl} │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r3, [r3, #64] @ 0x40 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x0123cda4 │ │ │ │ - @ instruction: 0xfffff4e4 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0x0123c77c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e0e60 <__cxa_atexit@plt+0x1d4b14> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e0e7c <__cxa_atexit@plt+0x1d4b30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e0e68 <__cxa_atexit@plt+0x1d4b1c> │ │ │ │ - ldr r3, [pc, #76] @ 1e0e80 <__cxa_atexit@plt+0x1d4b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e0e50 <__cxa_atexit@plt+0x1d4b04> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1dd114 <__cxa_atexit@plt+0x1d0dc8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0e84 <__cxa_atexit@plt+0x1d4b38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123c554 │ │ │ │ - @ instruction: 0xffffc2dc │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x0123efa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0ef0 <__cxa_atexit@plt+0x1d4ba4> │ │ │ │ + bhi 1dec9c <__cxa_atexit@plt+0x1d2950> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e0f0c <__cxa_atexit@plt+0x1d4bc0> │ │ │ │ + ldr r2, [pc, #96] @ 1decb8 <__cxa_atexit@plt+0x1d296c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e0ef8 <__cxa_atexit@plt+0x1d4bac> │ │ │ │ - ldr r3, [pc, #76] @ 1e0f10 <__cxa_atexit@plt+0x1d4bc4> │ │ │ │ + bhi 1deca4 <__cxa_atexit@plt+0x1d2958> │ │ │ │ + ldr r3, [pc, #76] @ 1decbc <__cxa_atexit@plt+0x1d2970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e0ee0 <__cxa_atexit@plt+0x1d4b94> │ │ │ │ + beq 1dec8c <__cxa_atexit@plt+0x1d2940> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e2474 <__cxa_atexit@plt+0x1d6128> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0f14 <__cxa_atexit@plt+0x1d4bc8> │ │ │ │ + ldr r7, [pc, #20] @ 1decc0 <__cxa_atexit@plt+0x1d2974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r4, r4, ip │ │ │ │ - andeq r1, r0, ip, lsr #11 │ │ │ │ - tsteq r2, r0, lsl #28 │ │ │ │ + @ instruction: 0x0123e718 │ │ │ │ + @ instruction: 0xfffff008 │ │ │ │ + tsteq r2, r0, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0f80 <__cxa_atexit@plt+0x1d4c34> │ │ │ │ + bhi 1ded2c <__cxa_atexit@plt+0x1d29e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e0f9c <__cxa_atexit@plt+0x1d4c50> │ │ │ │ + ldr r2, [pc, #96] @ 1ded48 <__cxa_atexit@plt+0x1d29fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e0f88 <__cxa_atexit@plt+0x1d4c3c> │ │ │ │ - ldr r3, [pc, #76] @ 1e0fa0 <__cxa_atexit@plt+0x1d4c54> │ │ │ │ + bhi 1ded34 <__cxa_atexit@plt+0x1d29e8> │ │ │ │ + ldr r3, [pc, #76] @ 1ded4c <__cxa_atexit@plt+0x1d2a00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e0f70 <__cxa_atexit@plt+0x1d4c24> │ │ │ │ + beq 1ded1c <__cxa_atexit@plt+0x1d29d0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e0fa4 <__cxa_atexit@plt+0x1d4c58> │ │ │ │ + ldr r7, [pc, #20] @ 1ded50 <__cxa_atexit@plt+0x1d2a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c434 │ │ │ │ - muleq r0, r0, r5 │ │ │ │ - tsteq r2, r4, ror #26 │ │ │ │ + smlawbeq r3, r8, r6, lr │ │ │ │ + @ instruction: 0xffff8dfc │ │ │ │ + tsteq r2, r0, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0fd8 <__cxa_atexit@plt+0x1d4c8c> │ │ │ │ + bhi 1ded84 <__cxa_atexit@plt+0x1d2a38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e0fe0 <__cxa_atexit@plt+0x1d4c94> │ │ │ │ + ldr r2, [pc, #20] @ 1ded8c <__cxa_atexit@plt+0x1d2a40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1dccb8 <__cxa_atexit@plt+0x1d096c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123c3a4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e104c <__cxa_atexit@plt+0x1d4d00> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e1068 <__cxa_atexit@plt+0x1d4d1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e1054 <__cxa_atexit@plt+0x1d4d08> │ │ │ │ - ldr r3, [pc, #76] @ 1e106c <__cxa_atexit@plt+0x1d4d20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e103c <__cxa_atexit@plt+0x1d4cf0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e1bac <__cxa_atexit@plt+0x1d5860> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 1df1c0 <__cxa_atexit@plt+0x1d2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e1070 <__cxa_atexit@plt+0x1d4d24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123c368 │ │ │ │ - andeq r0, r0, r8, lsl #23 │ │ │ │ - tsteq r2, r0, lsr #25 │ │ │ │ + strdeq lr, [r3, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e10b8 <__cxa_atexit@plt+0x1d4d6c> │ │ │ │ - ldr r7, [pc, #52] @ 1e10cc <__cxa_atexit@plt+0x1d4d80> │ │ │ │ + bhi 1dedd4 <__cxa_atexit@plt+0x1d2a88> │ │ │ │ + ldr r7, [pc, #52] @ 1dede8 <__cxa_atexit@plt+0x1d2a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e10ac <__cxa_atexit@plt+0x1d4d60> │ │ │ │ + beq 1dedc8 <__cxa_atexit@plt+0x1d2a7c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e10dc <__cxa_atexit@plt+0x1d4d90> │ │ │ │ + b 1dedf8 <__cxa_atexit@plt+0x1d2aac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e10d0 <__cxa_atexit@plt+0x1d4d84> │ │ │ │ + ldr r7, [pc, #16] @ 1dedec <__cxa_atexit@plt+0x1d2aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r0, lsr ip │ │ │ │ + @ instruction: 0x011288bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1e1138 <__cxa_atexit@plt+0x1d4dec> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1e1178 <__cxa_atexit@plt+0x1d4e2c> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 1dee54 <__cxa_atexit@plt+0x1d2b08> │ │ │ │ cmp r0, #3 │ │ │ │ - beq 1e11b8 <__cxa_atexit@plt+0x1d4e6c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 1e11d4 <__cxa_atexit@plt+0x1d4e88> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e1210 <__cxa_atexit@plt+0x1d4ec4> │ │ │ │ - ldr r1, [pc, #264] @ 1e1234 <__cxa_atexit@plt+0x1d4ee8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #260] @ 1e1238 <__cxa_atexit@plt+0x1d4eec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e11ec <__cxa_atexit@plt+0x1d4ea0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + bne 1dee8c <__cxa_atexit@plt+0x1d2b40> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e1210 <__cxa_atexit@plt+0x1d4ec4> │ │ │ │ - ldr r1, [pc, #204] @ 1e121c <__cxa_atexit@plt+0x1d4ed0> │ │ │ │ + bcc 1deec4 <__cxa_atexit@plt+0x1d2b78> │ │ │ │ + ldr r1, [pc, #172] @ 1deed8 <__cxa_atexit@plt+0x1d2b8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #200] @ 1e1220 <__cxa_atexit@plt+0x1d4ed4> │ │ │ │ + ldr lr, [pc, #168] @ 1deedc <__cxa_atexit@plt+0x1d2b90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e1210 <__cxa_atexit@plt+0x1d4ec4> │ │ │ │ - ldr r1, [pc, #172] @ 1e123c <__cxa_atexit@plt+0x1d4ef0> │ │ │ │ + bcc 1deec4 <__cxa_atexit@plt+0x1d2b78> │ │ │ │ + ldr r1, [pc, #108] @ 1deed0 <__cxa_atexit@plt+0x1d2b84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #168] @ 1e1240 <__cxa_atexit@plt+0x1d4ef4> │ │ │ │ + ldr lr, [pc, #104] @ 1deed4 <__cxa_atexit@plt+0x1d2b88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e1210 <__cxa_atexit@plt+0x1d4ec4> │ │ │ │ - ldr r1, [pc, #100] @ 1e122c <__cxa_atexit@plt+0x1d4ee0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #96] @ 1e1230 <__cxa_atexit@plt+0x1d4ee4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e11ec <__cxa_atexit@plt+0x1d4ea0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e1210 <__cxa_atexit@plt+0x1d4ec4> │ │ │ │ - ldr r1, [pc, #64] @ 1e1224 <__cxa_atexit@plt+0x1d4ed8> │ │ │ │ + bcc 1deec4 <__cxa_atexit@plt+0x1d2b78> │ │ │ │ + ldr r1, [pc, #68] @ 1deee0 <__cxa_atexit@plt+0x1d2b94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 1e1228 <__cxa_atexit@plt+0x1d4edc> │ │ │ │ + ldr lr, [pc, #64] @ 1deee4 <__cxa_atexit@plt+0x1d2b98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x0123c3e4 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - smlawteq r3, ip, r8, ip │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x0123c8ec │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - smlawbeq r3, ip, r9, ip │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0x0123c92c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1278 <__cxa_atexit@plt+0x1d4f2c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1280 <__cxa_atexit@plt+0x1d4f34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123c108 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e12b8 <__cxa_atexit@plt+0x1d4f6c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e12c0 <__cxa_atexit@plt+0x1d4f74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, r8, r0, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e12f8 <__cxa_atexit@plt+0x1d4fac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1300 <__cxa_atexit@plt+0x1d4fb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r3, r8, r0, ip │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0x0123ed14 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x0123ed50 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0x0123e9a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e1338 <__cxa_atexit@plt+0x1d4fec> │ │ │ │ + bhi 1def1c <__cxa_atexit@plt+0x1d2bd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1340 <__cxa_atexit@plt+0x1d4ff4> │ │ │ │ + ldr r1, [pc, #24] @ 1def24 <__cxa_atexit@plt+0x1d2bd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123c048 │ │ │ │ + @ instruction: 0x0123e464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e1374 <__cxa_atexit@plt+0x1d5028> │ │ │ │ + bhi 1def90 <__cxa_atexit@plt+0x1d2c44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e137c <__cxa_atexit@plt+0x1d5030> │ │ │ │ + ldr r2, [pc, #96] @ 1defac <__cxa_atexit@plt+0x1d2c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123c008 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e13b4 <__cxa_atexit@plt+0x1d5068> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e13bc <__cxa_atexit@plt+0x1d5070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, ip, pc, fp @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e13f4 <__cxa_atexit@plt+0x1d50a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e13fc <__cxa_atexit@plt+0x1d50b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1def98 <__cxa_atexit@plt+0x1d2c4c> │ │ │ │ + ldr r3, [pc, #76] @ 1defb0 <__cxa_atexit@plt+0x1d2c64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1def80 <__cxa_atexit@plt+0x1d2c34> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, ip, pc, fp @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1434 <__cxa_atexit@plt+0x1d50e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e143c <__cxa_atexit@plt+0x1d50f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123bf4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1474 <__cxa_atexit@plt+0x1d5128> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e147c <__cxa_atexit@plt+0x1d5130> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #20] @ 1defb4 <__cxa_atexit@plt+0x1d2c68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123bf0c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0x0123e424 │ │ │ │ + @ instruction: 0xffffed14 │ │ │ │ + tsteq r2, ip, ror #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e14c4 <__cxa_atexit@plt+0x1d5178> │ │ │ │ - ldr r7, [pc, #52] @ 1e14d8 <__cxa_atexit@plt+0x1d518c> │ │ │ │ + bhi 1df004 <__cxa_atexit@plt+0x1d2cb8> │ │ │ │ + ldr r7, [pc, #52] @ 1df018 <__cxa_atexit@plt+0x1d2ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e14b8 <__cxa_atexit@plt+0x1d516c> │ │ │ │ + beq 1deff8 <__cxa_atexit@plt+0x1d2cac> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e14dc <__cxa_atexit@plt+0x1d5190> │ │ │ │ + ldr r7, [pc, #16] @ 1df01c <__cxa_atexit@plt+0x1d2cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, lsr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffff8b18 │ │ │ │ + tsteq r2, r0, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1e1564 <__cxa_atexit@plt+0x1d5218> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1e15a4 <__cxa_atexit@plt+0x1d5258> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - sub r0, r0, #3 │ │ │ │ - cmp r0, #5 │ │ │ │ - bhi 1e1684 <__cxa_atexit@plt+0x1d5338> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r0, [r2, r0, lsl #2] │ │ │ │ - add pc, r2, r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #388] @ 1e16dc <__cxa_atexit@plt+0x1d5390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #384] @ 1e16e0 <__cxa_atexit@plt+0x1d5394> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e169c <__cxa_atexit@plt+0x1d5350> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r1, [pc, #336] @ 1e16cc <__cxa_atexit@plt+0x1d5380> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #332] @ 1e16d0 <__cxa_atexit@plt+0x1d5384> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1df074 <__cxa_atexit@plt+0x1d2d28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r1, [pc, #336] @ 1e170c <__cxa_atexit@plt+0x1d53c0> │ │ │ │ + bcc 1df080 <__cxa_atexit@plt+0x1d2d34> │ │ │ │ + ldr r1, [pc, #64] @ 1df090 <__cxa_atexit@plt+0x1d2d44> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #332] @ 1e1710 <__cxa_atexit@plt+0x1d53c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r7, r8, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #264] @ 1e16fc <__cxa_atexit@plt+0x1d53b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #260] @ 1e1700 <__cxa_atexit@plt+0x1d53b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e169c <__cxa_atexit@plt+0x1d5350> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #220] @ 1e16ec <__cxa_atexit@plt+0x1d53a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #216] @ 1e16f0 <__cxa_atexit@plt+0x1d53a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e169c <__cxa_atexit@plt+0x1d5350> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #200] @ 1e16f4 <__cxa_atexit@plt+0x1d53a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 1e16f8 <__cxa_atexit@plt+0x1d53ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e169c <__cxa_atexit@plt+0x1d5350> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #156] @ 1e16e4 <__cxa_atexit@plt+0x1d5398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 1e16e8 <__cxa_atexit@plt+0x1d539c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - b 1e16b0 <__cxa_atexit@plt+0x1d5364> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #140] @ 1e1704 <__cxa_atexit@plt+0x1d53b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1e1708 <__cxa_atexit@plt+0x1d53bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e169c <__cxa_atexit@plt+0x1d5350> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e16c0 <__cxa_atexit@plt+0x1d5374> │ │ │ │ - ldr r2, [pc, #64] @ 1e16d4 <__cxa_atexit@plt+0x1d5388> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 1e16d8 <__cxa_atexit@plt+0x1d538c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [pc, #60] @ 1df094 <__cxa_atexit@plt+0x1d2d48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0x0123c544 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0x0123c430 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0x0123c570 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - smlawbeq r3, r4, r4, ip │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - smlawteq r3, r0, r4, ip │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x0123c4a8 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0123c4e4 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0x0123c464 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0123c524 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x0123e318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e1748 <__cxa_atexit@plt+0x1d53fc> │ │ │ │ + bhi 1df0c8 <__cxa_atexit@plt+0x1d2d7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1750 <__cxa_atexit@plt+0x1d5404> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1df0d0 <__cxa_atexit@plt+0x1d2d84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + b 1da7fc <__cxa_atexit@plt+0x1ce4b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123bc38 │ │ │ │ + @ instruction: 0x0123e2b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e17a0 <__cxa_atexit@plt+0x1d5454> │ │ │ │ - ldr r7, [pc, #52] @ 1e17b4 <__cxa_atexit@plt+0x1d5468> │ │ │ │ + bhi 1df120 <__cxa_atexit@plt+0x1d2dd4> │ │ │ │ + ldr r7, [pc, #52] @ 1df134 <__cxa_atexit@plt+0x1d2de8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e1794 <__cxa_atexit@plt+0x1d5448> │ │ │ │ + beq 1df114 <__cxa_atexit@plt+0x1d2dc8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d7f24 <__cxa_atexit@plt+0x1cbbd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e17b8 <__cxa_atexit@plt+0x1d546c> │ │ │ │ + ldr r7, [pc, #16] @ 1df138 <__cxa_atexit@plt+0x1d2dec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdbe0 │ │ │ │ + @ instruction: 0xffff8e20 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1e1810 <__cxa_atexit@plt+0x1d54c4> │ │ │ │ + bhi 1df190 <__cxa_atexit@plt+0x1d2e44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e181c <__cxa_atexit@plt+0x1d54d0> │ │ │ │ - ldr r1, [pc, #64] @ 1e182c <__cxa_atexit@plt+0x1d54e0> │ │ │ │ + bcc 1df19c <__cxa_atexit@plt+0x1d2e50> │ │ │ │ + ldr r1, [pc, #64] @ 1df1ac <__cxa_atexit@plt+0x1d2e60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e1830 <__cxa_atexit@plt+0x1d54e4> │ │ │ │ + ldr r0, [pc, #60] @ 1df1b0 <__cxa_atexit@plt+0x1d2e64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -480566,1403 +478102,1483 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0123bb7c │ │ │ │ + strdeq lr, [r3, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e18dc <__cxa_atexit@plt+0x1d5590> │ │ │ │ - ldr r7, [pc, #176] @ 1e1904 <__cxa_atexit@plt+0x1d55b8> │ │ │ │ + bhi 1df2b8 <__cxa_atexit@plt+0x1d2f6c> │ │ │ │ + ldr r7, [pc, #268] @ 1df2e0 <__cxa_atexit@plt+0x1d2f94> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e18cc <__cxa_atexit@plt+0x1d5580> │ │ │ │ + beq 1df2a8 <__cxa_atexit@plt+0x1d2f5c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e18ec <__cxa_atexit@plt+0x1d55a0> │ │ │ │ - ldr r0, [pc, #148] @ 1e190c <__cxa_atexit@plt+0x1d55c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr lr, [pc, #132] @ 1e1910 <__cxa_atexit@plt+0x1d55c4> │ │ │ │ + add sl, r6, #104 @ 0x68 │ │ │ │ + cmp r7, sl │ │ │ │ + bcc 1df2c8 <__cxa_atexit@plt+0x1d2f7c> │ │ │ │ + ldr lr, [pc, #240] @ 1df2e8 <__cxa_atexit@plt+0x1d2f9c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr r8, [pc, #120] @ 1e1914 <__cxa_atexit@plt+0x1d55c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + add r7, r9, #11 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + ldr r2, [pc, #220] @ 1df2ec <__cxa_atexit@plt+0x1d2fa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r9, [pc, #212] @ 1df2f0 <__cxa_atexit@plt+0x1d2fa4> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ + ldr ip, [pc, #204] @ 1df2f4 <__cxa_atexit@plt+0x1d2fa8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #196] @ 1df2f8 <__cxa_atexit@plt+0x1d2fac> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #32]! │ │ │ │ + mov r3, r6 │ │ │ │ + str ip, [r3, #48]! @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #64]! @ 0x40 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #124] @ 1df2fc <__cxa_atexit@plt+0x1d2fb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + str r3, [r6, #88] @ 0x58 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ + sub r7, sl, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e1908 <__cxa_atexit@plt+0x1d55bc> │ │ │ │ + ldr r7, [pc, #36] @ 1df2e4 <__cxa_atexit@plt+0x1d2f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ + mov r7, #104 @ 0x68 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r2, r4, lsl r4 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x0123c250 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x011283dc │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0x0123e5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e198c <__cxa_atexit@plt+0x1d5640> │ │ │ │ - ldr r8, [pc, #92] @ 1e1998 <__cxa_atexit@plt+0x1d564c> │ │ │ │ + bcc 1df3c8 <__cxa_atexit@plt+0x1d307c> │ │ │ │ + ldr r8, [pc, #176] @ 1df3d4 <__cxa_atexit@plt+0x1d3088> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 1e199c <__cxa_atexit@plt+0x1d5650> │ │ │ │ - add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr sl, [pc, #160] @ 1df3d8 <__cxa_atexit@plt+0x1d308c> │ │ │ │ + add sl, pc, sl │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 1e19a0 <__cxa_atexit@plt+0x1d5654> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ + ldr r8, [pc, #152] @ 1df3dc <__cxa_atexit@plt+0x1d3090> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + ldr ip, [pc, #144] @ 1df3e0 <__cxa_atexit@plt+0x1d3094> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr lr, [pc, #136] @ 1df3e4 <__cxa_atexit@plt+0x1d3098> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #100] @ 1df3e8 <__cxa_atexit@plt+0x1d309c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #16]! │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #32]! │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [sl, #48]! @ 0x30 │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #64]! @ 0x40 │ │ │ │ + add lr, r3, #72 @ 0x48 │ │ │ │ + stm lr, {r7, r9, ip} │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ + str sl, [r3, #88] @ 0x58 │ │ │ │ + str r1, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ + str r3, [r3, #100] @ 0x64 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - smlawbeq r3, r8, r1, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e19d8 <__cxa_atexit@plt+0x1d568c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e19e0 <__cxa_atexit@plt+0x1d5694> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123b9a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1a4c <__cxa_atexit@plt+0x1d5700> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e1a68 <__cxa_atexit@plt+0x1d571c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0x0123e4e8 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df46c <__cxa_atexit@plt+0x1d3120> │ │ │ │ + ldr r3, [pc, #108] @ 1df494 <__cxa_atexit@plt+0x1d3148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e1a54 <__cxa_atexit@plt+0x1d5708> │ │ │ │ - ldr r3, [pc, #76] @ 1e1a6c <__cxa_atexit@plt+0x1d5720> │ │ │ │ + bhi 1df484 <__cxa_atexit@plt+0x1d3138> │ │ │ │ + ldr r3, [pc, #84] @ 1df498 <__cxa_atexit@plt+0x1d314c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e1a3c <__cxa_atexit@plt+0x1d56f0> │ │ │ │ + beq 1df45c <__cxa_atexit@plt+0x1d3110> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1db128 <__cxa_atexit@plt+0x1ceddc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1df4a0 <__cxa_atexit@plt+0x1d3154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e1a70 <__cxa_atexit@plt+0x1d5724> │ │ │ │ + ldr r7, [pc, #16] @ 1df49c <__cxa_atexit@plt+0x1d3150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b968 │ │ │ │ - @ instruction: 0xfffff294 │ │ │ │ - @ instruction: 0x01126290 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1aa8 <__cxa_atexit@plt+0x1d575c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1ab0 <__cxa_atexit@plt+0x1d5764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffffbce0 │ │ │ │ + @ instruction: 0x011281f4 │ │ │ │ + tsteq r2, ip, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df4ec <__cxa_atexit@plt+0x1d31a0> │ │ │ │ + ldr r3, [pc, #36] @ 1df504 <__cxa_atexit@plt+0x1d31b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1da7fc <__cxa_atexit@plt+0x1ce4b0> │ │ │ │ + ldr r7, [pc, #20] @ 1df508 <__cxa_atexit@plt+0x1d31bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r3, -r8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1b1c <__cxa_atexit@plt+0x1d57d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e1b38 <__cxa_atexit@plt+0x1d57ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + tsteq r2, r0, asr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df554 <__cxa_atexit@plt+0x1d3208> │ │ │ │ + ldr r3, [pc, #36] @ 1df56c <__cxa_atexit@plt+0x1d3220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1df1c0 <__cxa_atexit@plt+0x1d2e74> │ │ │ │ + ldr r7, [pc, #20] @ 1df570 <__cxa_atexit@plt+0x1d3224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + tsteq r2, ip, ror #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df5f4 <__cxa_atexit@plt+0x1d32a8> │ │ │ │ + ldr r3, [pc, #108] @ 1df61c <__cxa_atexit@plt+0x1d32d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e1b24 <__cxa_atexit@plt+0x1d57d8> │ │ │ │ - ldr r3, [pc, #76] @ 1e1b3c <__cxa_atexit@plt+0x1d57f0> │ │ │ │ + bhi 1df60c <__cxa_atexit@plt+0x1d32c0> │ │ │ │ + ldr r3, [pc, #84] @ 1df620 <__cxa_atexit@plt+0x1d32d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e1b0c <__cxa_atexit@plt+0x1d57c0> │ │ │ │ + beq 1df5e4 <__cxa_atexit@plt+0x1d3298> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1dedf8 <__cxa_atexit@plt+0x1d2aac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1df628 <__cxa_atexit@plt+0x1d32dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e1b40 <__cxa_atexit@plt+0x1d57f4> │ │ │ │ + ldr r7, [pc, #16] @ 1df624 <__cxa_atexit@plt+0x1d32d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b898 │ │ │ │ - @ instruction: 0xffffd870 │ │ │ │ - @ instruction: 0x011261b4 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + tsteq r2, r4, lsl #1 │ │ │ │ + tsteq r2, r0, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e1b88 <__cxa_atexit@plt+0x1d583c> │ │ │ │ - ldr r7, [pc, #52] @ 1e1b9c <__cxa_atexit@plt+0x1d5850> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df6ac <__cxa_atexit@plt+0x1d3360> │ │ │ │ + ldr r3, [pc, #108] @ 1df6d4 <__cxa_atexit@plt+0x1d3388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1df6c4 <__cxa_atexit@plt+0x1d3378> │ │ │ │ + ldr r3, [pc, #84] @ 1df6d8 <__cxa_atexit@plt+0x1d338c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e1b7c <__cxa_atexit@plt+0x1d5830> │ │ │ │ + beq 1df69c <__cxa_atexit@plt+0x1d3350> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e1bac <__cxa_atexit@plt+0x1d5860> │ │ │ │ + b 1ddc7c <__cxa_atexit@plt+0x1d1930> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e1ba0 <__cxa_atexit@plt+0x1d5854> │ │ │ │ + ldr r7, [pc, #44] @ 1df6e0 <__cxa_atexit@plt+0x1d3394> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, ip, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e1c24 <__cxa_atexit@plt+0x1d58d8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e1c80 <__cxa_atexit@plt+0x1d5934> │ │ │ │ - ldr lr, [pc, #180] @ 1e1c8c <__cxa_atexit@plt+0x1d5940> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #176] @ 1e1c90 <__cxa_atexit@plt+0x1d5944> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #172] @ 1e1c94 <__cxa_atexit@plt+0x1d5948> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e1c80 <__cxa_atexit@plt+0x1d5934> │ │ │ │ - ldr lr, [pc, #100] @ 1e1c98 <__cxa_atexit@plt+0x1d594c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #96] @ 1e1c9c <__cxa_atexit@plt+0x1d5950> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #92] @ 1e1ca0 <__cxa_atexit@plt+0x1d5954> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x0123bf08 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0x0123beb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1cd8 <__cxa_atexit@plt+0x1d598c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1ce0 <__cxa_atexit@plt+0x1d5994> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123b6a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1d18 <__cxa_atexit@plt+0x1d59cc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1d20 <__cxa_atexit@plt+0x1d59d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123b668 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1d58 <__cxa_atexit@plt+0x1d5a0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1d60 <__cxa_atexit@plt+0x1d5a14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b628 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1d98 <__cxa_atexit@plt+0x1d5a4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1da0 <__cxa_atexit@plt+0x1d5a54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1df6dc <__cxa_atexit@plt+0x1d3390> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b5e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1dd8 <__cxa_atexit@plt+0x1d5a8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1de0 <__cxa_atexit@plt+0x1d5a94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffffe5f4 │ │ │ │ + tsteq r2, r0, asr #31 │ │ │ │ + tsteq r2, ip, lsr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1df764 <__cxa_atexit@plt+0x1d3418> │ │ │ │ + ldr r3, [pc, #108] @ 1df78c <__cxa_atexit@plt+0x1d3440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1df77c <__cxa_atexit@plt+0x1d3430> │ │ │ │ + ldr r3, [pc, #84] @ 1df790 <__cxa_atexit@plt+0x1d3444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1df754 <__cxa_atexit@plt+0x1d3408> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d8330 <__cxa_atexit@plt+0x1cbfe4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b5a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1e18 <__cxa_atexit@plt+0x1d5acc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1e20 <__cxa_atexit@plt+0x1d5ad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1df798 <__cxa_atexit@plt+0x1d344c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b568 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1e58 <__cxa_atexit@plt+0x1d5b0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1e60 <__cxa_atexit@plt+0x1d5b14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1df794 <__cxa_atexit@plt+0x1d3448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b528 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1e98 <__cxa_atexit@plt+0x1d5b4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1ea0 <__cxa_atexit@plt+0x1d5b54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff8bf0 │ │ │ │ + tsteq r2, r0, ror #29 │ │ │ │ + @ instruction: 0x01127f98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1df7fc <__cxa_atexit@plt+0x1d34b0> │ │ │ │ + ldr r7, [pc, #52] @ 1df810 <__cxa_atexit@plt+0x1d34c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1df7f0 <__cxa_atexit@plt+0x1d34a4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b4e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1ed8 <__cxa_atexit@plt+0x1d5b8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1ee0 <__cxa_atexit@plt+0x1d5b94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #16] @ 1df814 <__cxa_atexit@plt+0x1d34c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b4a8 │ │ │ │ + @ instruction: 0xffff69cc │ │ │ │ + tsteq r2, ip, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1f18 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1f20 <__cxa_atexit@plt+0x1d5bd4> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1df87c <__cxa_atexit@plt+0x1d3530> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1df888 <__cxa_atexit@plt+0x1d353c> │ │ │ │ + ldr lr, [pc, #80] @ 1df898 <__cxa_atexit@plt+0x1d354c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 1df89c <__cxa_atexit@plt+0x1d3550> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #72] @ 1df8a0 <__cxa_atexit@plt+0x1d3554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + sub r5, r6, #11 │ │ │ │ + stmib r3, {r0, r1, lr} │ │ │ │ + str r5, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b468 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1f58 <__cxa_atexit@plt+0x1d5c0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1f60 <__cxa_atexit@plt+0x1d5c14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b428 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0x0123db18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e1f98 <__cxa_atexit@plt+0x1d5c4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1fa0 <__cxa_atexit@plt+0x1d5c54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 1df930 <__cxa_atexit@plt+0x1d35e4> │ │ │ │ + ldr r7, [pc, #148] @ 1df958 <__cxa_atexit@plt+0x1d360c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1df920 <__cxa_atexit@plt+0x1d35d4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1df940 <__cxa_atexit@plt+0x1d35f4> │ │ │ │ + ldr lr, [pc, #120] @ 1df960 <__cxa_atexit@plt+0x1d3614> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 1df964 <__cxa_atexit@plt+0x1d3618> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r3, r6, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b3e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e1fd8 <__cxa_atexit@plt+0x1d5c8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e1fe0 <__cxa_atexit@plt+0x1d5c94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b3a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2018 <__cxa_atexit@plt+0x1d5ccc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e2020 <__cxa_atexit@plt+0x1d5cd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 1df95c <__cxa_atexit@plt+0x1d3610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b368 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2058 <__cxa_atexit@plt+0x1d5d0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e2060 <__cxa_atexit@plt+0x1d5d14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tsteq r2, r0, ror #27 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + smlawteq r3, r4, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1df9c8 <__cxa_atexit@plt+0x1d367c> │ │ │ │ + ldr r2, [pc, #72] @ 1df9d4 <__cxa_atexit@plt+0x1d3688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 1df9d8 <__cxa_atexit@plt+0x1d368c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b328 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2098 <__cxa_atexit@plt+0x1d5d4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e20a0 <__cxa_atexit@plt+0x1d5d54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0x0123e120 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dfa5c <__cxa_atexit@plt+0x1d3710> │ │ │ │ + ldr r3, [pc, #108] @ 1dfa84 <__cxa_atexit@plt+0x1d3738> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dfa74 <__cxa_atexit@plt+0x1d3728> │ │ │ │ + ldr r3, [pc, #84] @ 1dfa88 <__cxa_atexit@plt+0x1d373c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dfa4c <__cxa_atexit@plt+0x1d3700> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d444c <__cxa_atexit@plt+0x1c8100> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b2e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e20d4 <__cxa_atexit@plt+0x1d5d88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e20dc <__cxa_atexit@plt+0x1d5d90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e3484 <__cxa_atexit@plt+0x1d7138> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1dfa90 <__cxa_atexit@plt+0x1d3744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b2a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2114 <__cxa_atexit@plt+0x1d5dc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e211c <__cxa_atexit@plt+0x1d5dd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1dfa8c <__cxa_atexit@plt+0x1d3740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b26c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2150 <__cxa_atexit@plt+0x1d5e04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e2158 <__cxa_atexit@plt+0x1d5e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e2fac <__cxa_atexit@plt+0x1d6c60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff4a14 │ │ │ │ + @ instruction: 0x01127bd0 │ │ │ │ + tsteq r2, r8, asr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dfb14 <__cxa_atexit@plt+0x1d37c8> │ │ │ │ + ldr r3, [pc, #108] @ 1dfb3c <__cxa_atexit@plt+0x1d37f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dfb2c <__cxa_atexit@plt+0x1d37e0> │ │ │ │ + ldr r3, [pc, #84] @ 1dfb40 <__cxa_atexit@plt+0x1d37f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dfb04 <__cxa_atexit@plt+0x1d37b8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d6f90 <__cxa_atexit@plt+0x1cac44> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b22c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2190 <__cxa_atexit@plt+0x1d5e44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e2198 <__cxa_atexit@plt+0x1d5e4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1dfb48 <__cxa_atexit@plt+0x1d37fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r3, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e21d0 <__cxa_atexit@plt+0x1d5e84> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e21d8 <__cxa_atexit@plt+0x1d5e8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1dfb44 <__cxa_atexit@plt+0x1d37f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b1b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e2244 <__cxa_atexit@plt+0x1d5ef8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e2260 <__cxa_atexit@plt+0x1d5f14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff74a0 │ │ │ │ + tsteq r2, r4, lsr #22 │ │ │ │ + tsteq r2, r4, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dfbcc <__cxa_atexit@plt+0x1d3880> │ │ │ │ + ldr r3, [pc, #108] @ 1dfbf4 <__cxa_atexit@plt+0x1d38a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e224c <__cxa_atexit@plt+0x1d5f00> │ │ │ │ - ldr r3, [pc, #76] @ 1e2264 <__cxa_atexit@plt+0x1d5f18> │ │ │ │ + bhi 1dfbe4 <__cxa_atexit@plt+0x1d3898> │ │ │ │ + ldr r3, [pc, #84] @ 1dfbf8 <__cxa_atexit@plt+0x1d38ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e2234 <__cxa_atexit@plt+0x1d5ee8> │ │ │ │ + beq 1dfbbc <__cxa_atexit@plt+0x1d3870> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1de86c <__cxa_atexit@plt+0x1d2520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e2268 <__cxa_atexit@plt+0x1d5f1c> │ │ │ │ + ldr r7, [pc, #44] @ 1dfc00 <__cxa_atexit@plt+0x1d38b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b170 │ │ │ │ - @ instruction: 0xffffd148 │ │ │ │ - tsteq r2, ip, lsl #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e22a0 <__cxa_atexit@plt+0x1d5f54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e22a8 <__cxa_atexit@plt+0x1d5f5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1dfbfc <__cxa_atexit@plt+0x1d38b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b0e0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffffecc4 │ │ │ │ + tsteq r2, r4, lsr #21 │ │ │ │ + tsteq r2, r0, lsl #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2314 <__cxa_atexit@plt+0x1d5fc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e2330 <__cxa_atexit@plt+0x1d5fe4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 1dfca4 <__cxa_atexit@plt+0x1d3958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1dfcb0 <__cxa_atexit@plt+0x1d3964> │ │ │ │ + ldr r1, [pc, #140] @ 1dfcd4 <__cxa_atexit@plt+0x1d3988> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ 1dfcd8 <__cxa_atexit@plt+0x1d398c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e231c <__cxa_atexit@plt+0x1d5fd0> │ │ │ │ - ldr r3, [pc, #76] @ 1e2334 <__cxa_atexit@plt+0x1d5fe8> │ │ │ │ + bhi 1dfcc0 <__cxa_atexit@plt+0x1d3974> │ │ │ │ + ldr r3, [pc, #100] @ 1dfcdc <__cxa_atexit@plt+0x1d3990> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e2304 <__cxa_atexit@plt+0x1d5fb8> │ │ │ │ + beq 1dfc94 <__cxa_atexit@plt+0x1d3948> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e2338 <__cxa_atexit@plt+0x1d5fec> │ │ │ │ + ldr r7, [pc, #24] @ 1dfce0 <__cxa_atexit@plt+0x1d3994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b0a0 │ │ │ │ - @ instruction: 0xffffe9cc │ │ │ │ - tsteq r2, r8, asr #19 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x0123d720 │ │ │ │ + @ instruction: 0xffff6530 │ │ │ │ + tsteq r2, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2370 <__cxa_atexit@plt+0x1d6024> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e2378 <__cxa_atexit@plt+0x1d602c> │ │ │ │ + bhi 1dfd68 <__cxa_atexit@plt+0x1d3a1c> │ │ │ │ + ldr lr, [pc, #132] @ 1dfd88 <__cxa_atexit@plt+0x1d3a3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 1dfd8c <__cxa_atexit@plt+0x1d3a40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dfd5c <__cxa_atexit@plt+0x1d3a10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dfd74 <__cxa_atexit@plt+0x1d3a28> │ │ │ │ + ldr r3, [pc, #84] @ 1dfd90 <__cxa_atexit@plt+0x1d3a44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123b010 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x0123d65c │ │ │ │ + @ instruction: 0x0123dcb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1dfdd4 <__cxa_atexit@plt+0x1d3a88> │ │ │ │ + ldr r2, [pc, #40] @ 1dfde0 <__cxa_atexit@plt+0x1d3a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0123dc3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e23e4 <__cxa_atexit@plt+0x1d6098> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e2400 <__cxa_atexit@plt+0x1d60b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1dfe90 <__cxa_atexit@plt+0x1d3b44> │ │ │ │ + ldr r7, [pc, #180] @ 1dfeb8 <__cxa_atexit@plt+0x1d3b6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1dfe80 <__cxa_atexit@plt+0x1d3b34> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1dfea0 <__cxa_atexit@plt+0x1d3b54> │ │ │ │ + ldr lr, [pc, #152] @ 1dfec0 <__cxa_atexit@plt+0x1d3b74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #128] @ 1dfec4 <__cxa_atexit@plt+0x1d3b78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #124] @ 1dfec8 <__cxa_atexit@plt+0x1d3b7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1dfebc <__cxa_atexit@plt+0x1d3b70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x011278d0 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0x0123dd30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1dff44 <__cxa_atexit@plt+0x1d3bf8> │ │ │ │ + ldr r8, [pc, #96] @ 1dff50 <__cxa_atexit@plt+0x1d3c04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 1dff54 <__cxa_atexit@plt+0x1d3c08> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r8, [pc, #64] @ 1dff58 <__cxa_atexit@plt+0x1d3c0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x0123dc64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dffa4 <__cxa_atexit@plt+0x1d3c58> │ │ │ │ + ldr r3, [pc, #36] @ 1dffbc <__cxa_atexit@plt+0x1d3c70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1d9df4 <__cxa_atexit@plt+0x1cdaa8> │ │ │ │ + ldr r7, [pc, #20] @ 1dffc0 <__cxa_atexit@plt+0x1d3c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0x011277d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e0044 <__cxa_atexit@plt+0x1d3cf8> │ │ │ │ + ldr r3, [pc, #108] @ 1e006c <__cxa_atexit@plt+0x1d3d20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e23ec <__cxa_atexit@plt+0x1d60a0> │ │ │ │ - ldr r3, [pc, #76] @ 1e2404 <__cxa_atexit@plt+0x1d60b8> │ │ │ │ + bhi 1e005c <__cxa_atexit@plt+0x1d3d10> │ │ │ │ + ldr r3, [pc, #84] @ 1e0070 <__cxa_atexit@plt+0x1d3d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e23d4 <__cxa_atexit@plt+0x1d6088> │ │ │ │ + beq 1e0034 <__cxa_atexit@plt+0x1d3ce8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d7f24 <__cxa_atexit@plt+0x1cbbd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 1e0078 <__cxa_atexit@plt+0x1d3d2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e2408 <__cxa_atexit@plt+0x1d60bc> │ │ │ │ + ldr r7, [pc, #16] @ 1e0074 <__cxa_atexit@plt+0x1d3d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r3, -r0]! │ │ │ │ - @ instruction: 0xffffe8fc │ │ │ │ - @ instruction: 0x011258f8 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff7f04 │ │ │ │ + @ instruction: 0x011275fc │ │ │ │ + tsteq r2, r4, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e2450 <__cxa_atexit@plt+0x1d6104> │ │ │ │ - ldr r7, [pc, #52] @ 1e2464 <__cxa_atexit@plt+0x1d6118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e00fc <__cxa_atexit@plt+0x1d3db0> │ │ │ │ + ldr r3, [pc, #108] @ 1e0124 <__cxa_atexit@plt+0x1d3dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e0114 <__cxa_atexit@plt+0x1d3dc8> │ │ │ │ + ldr r3, [pc, #84] @ 1e0128 <__cxa_atexit@plt+0x1d3ddc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e2444 <__cxa_atexit@plt+0x1d60f8> │ │ │ │ + beq 1e00ec <__cxa_atexit@plt+0x1d3da0> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e2474 <__cxa_atexit@plt+0x1d6128> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e2468 <__cxa_atexit@plt+0x1d611c> │ │ │ │ + ldr r7, [pc, #44] @ 1e0130 <__cxa_atexit@plt+0x1d3de4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, lsr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1e251c <__cxa_atexit@plt+0x1d61d0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1e2564 <__cxa_atexit@plt+0x1d6218> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub r3, r0, #3 │ │ │ │ - cmp r3, #17 │ │ │ │ - bhi 1e2844 <__cxa_atexit@plt+0x1d64f8> │ │ │ │ - add r0, pc, #4 │ │ │ │ - ldr r2, [r0, r3, lsl #2] │ │ │ │ - add pc, r0, r2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #1008] @ 1e2900 <__cxa_atexit@plt+0x1d65b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1004] @ 1e2904 <__cxa_atexit@plt+0x1d65b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #956] @ 1e28f0 <__cxa_atexit@plt+0x1d65a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #952] @ 1e28f4 <__cxa_atexit@plt+0x1d65a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #1056] @ 1e299c <__cxa_atexit@plt+0x1d6650> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1052] @ 1e29a0 <__cxa_atexit@plt+0x1d6654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28d8 <__cxa_atexit@plt+0x1d658c> │ │ │ │ - ldr r9, [pc, #964] @ 1e2984 <__cxa_atexit@plt+0x1d6638> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #960] @ 1e2988 <__cxa_atexit@plt+0x1d663c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #956] @ 1e298c <__cxa_atexit@plt+0x1d6640> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1e27e4 <__cxa_atexit@plt+0x1d6498> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28e0 <__cxa_atexit@plt+0x1d6594> │ │ │ │ - ldr r1, [pc, #904] @ 1e2970 <__cxa_atexit@plt+0x1d6624> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #884] @ 1e2974 <__cxa_atexit@plt+0x1d6628> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - b 1e2818 <__cxa_atexit@plt+0x1d64cc> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28e8 <__cxa_atexit@plt+0x1d659c> │ │ │ │ - ldr r8, [pc, #892] @ 1e29a4 <__cxa_atexit@plt+0x1d6658> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #868] @ 1e29a8 <__cxa_atexit@plt+0x1d665c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #676] @ 1e2920 <__cxa_atexit@plt+0x1d65d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #672] @ 1e2924 <__cxa_atexit@plt+0x1d65d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28d8 <__cxa_atexit@plt+0x1d658c> │ │ │ │ - ldr r9, [pc, #700] @ 1e2958 <__cxa_atexit@plt+0x1d660c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #696] @ 1e295c <__cxa_atexit@plt+0x1d6610> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #692] @ 1e2960 <__cxa_atexit@plt+0x1d6614> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1e27e4 <__cxa_atexit@plt+0x1d6498> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #644] @ 1e2948 <__cxa_atexit@plt+0x1d65fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #640] @ 1e294c <__cxa_atexit@plt+0x1d6600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #556] @ 1e2910 <__cxa_atexit@plt+0x1d65c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #552] @ 1e2914 <__cxa_atexit@plt+0x1d65c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28d8 <__cxa_atexit@plt+0x1d658c> │ │ │ │ - ldr r9, [pc, #628] @ 1e2978 <__cxa_atexit@plt+0x1d662c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #624] @ 1e297c <__cxa_atexit@plt+0x1d6630> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #620] @ 1e2980 <__cxa_atexit@plt+0x1d6634> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1e27e4 <__cxa_atexit@plt+0x1d6498> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #492] @ 1e2918 <__cxa_atexit@plt+0x1d65cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #488] @ 1e291c <__cxa_atexit@plt+0x1d65d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #492] @ 1e2938 <__cxa_atexit@plt+0x1d65ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #488] @ 1e293c <__cxa_atexit@plt+0x1d65f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #412] @ 1e2908 <__cxa_atexit@plt+0x1d65bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #408] @ 1e290c <__cxa_atexit@plt+0x1d65c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28d8 <__cxa_atexit@plt+0x1d658c> │ │ │ │ - ldr r9, [pc, #516] @ 1e2990 <__cxa_atexit@plt+0x1d6644> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #512] @ 1e2994 <__cxa_atexit@plt+0x1d6648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #508] @ 1e2998 <__cxa_atexit@plt+0x1d664c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1e27e4 <__cxa_atexit@plt+0x1d6498> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #372] @ 1e2928 <__cxa_atexit@plt+0x1d65dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #368] @ 1e292c <__cxa_atexit@plt+0x1d65e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28d8 <__cxa_atexit@plt+0x1d658c> │ │ │ │ - ldr r9, [pc, #400] @ 1e2964 <__cxa_atexit@plt+0x1d6618> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #396] @ 1e2968 <__cxa_atexit@plt+0x1d661c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #392] @ 1e296c <__cxa_atexit@plt+0x1d6620> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #16]! │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #248] @ 1e2930 <__cxa_atexit@plt+0x1d65e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #244] @ 1e2934 <__cxa_atexit@plt+0x1d65e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #160] @ 1e28f8 <__cxa_atexit@plt+0x1d65ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 1e28fc <__cxa_atexit@plt+0x1d65b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #216] @ 1e2950 <__cxa_atexit@plt+0x1d6604> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #212] @ 1e2954 <__cxa_atexit@plt+0x1d6608> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - b 1e28a0 <__cxa_atexit@plt+0x1d6554> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e28c8 <__cxa_atexit@plt+0x1d657c> │ │ │ │ - ldr r1, [pc, #168] @ 1e2940 <__cxa_atexit@plt+0x1d65f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #164] @ 1e2944 <__cxa_atexit@plt+0x1d65f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 1e28cc <__cxa_atexit@plt+0x1d6580> │ │ │ │ - mov r6, #28 │ │ │ │ - b 1e28cc <__cxa_atexit@plt+0x1d6580> │ │ │ │ - mov r6, #32 │ │ │ │ - b 1e28cc <__cxa_atexit@plt+0x1d6580> │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - @ instruction: 0x0123b2e4 │ │ │ │ - @ instruction: 0xfffff4d0 │ │ │ │ - @ instruction: 0x0123b298 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - @ instruction: 0x0123b5e4 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - smlawbeq r3, ip, r3, fp │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - @ instruction: 0x0123b418 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - ldrdeq fp, [r3, -r4]! │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - smlawbeq r3, r8, r4, fp │ │ │ │ - @ instruction: 0xfffff6f4 │ │ │ │ - @ instruction: 0x0123b354 │ │ │ │ - @ instruction: 0xfffff6b0 │ │ │ │ - ldrdeq fp, [r3, -r4]! │ │ │ │ - @ instruction: 0xfffff7dc │ │ │ │ - smlawteq r3, r4, r3, fp │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - @ instruction: 0x0123b27c │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x0123b454 │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - @ instruction: 0x0123b2a4 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - smlawbeq r3, ip, lr, sl │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - @ instruction: 0x0123b344 │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - @ instruction: 0x0123b52c │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0x0123b41c │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0x0123b564 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0x0123b39c │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0x0123b5b8 │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - strdeq fp, [r3, -ip]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e29e0 <__cxa_atexit@plt+0x1d6694> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e29e8 <__cxa_atexit@plt+0x1d669c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1e012c <__cxa_atexit@plt+0x1d3de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123a9a0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff7a28 │ │ │ │ + tsteq r2, r0, asr #10 │ │ │ │ + tsteq r2, r0, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e2a58 <__cxa_atexit@plt+0x1d670c> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e01d4 <__cxa_atexit@plt+0x1d3e88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e2a64 <__cxa_atexit@plt+0x1d6718> │ │ │ │ - ldr r1, [pc, #64] @ 1e2a74 <__cxa_atexit@plt+0x1d6728> │ │ │ │ + bcc 1e01e0 <__cxa_atexit@plt+0x1d3e94> │ │ │ │ + ldr r1, [pc, #140] @ 1e0204 <__cxa_atexit@plt+0x1d3eb8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e2a78 <__cxa_atexit@plt+0x1d672c> │ │ │ │ + ldr r0, [pc, #136] @ 1e0208 <__cxa_atexit@plt+0x1d3ebc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e01f0 <__cxa_atexit@plt+0x1d3ea4> │ │ │ │ + ldr r3, [pc, #100] @ 1e020c <__cxa_atexit@plt+0x1d3ec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e01c4 <__cxa_atexit@plt+0x1d3e78> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x0123a934 │ │ │ │ + ldr r7, [pc, #24] @ 1e0210 <__cxa_atexit@plt+0x1d3ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + strdeq sp, [r3, -r0]! │ │ │ │ + @ instruction: 0xffff7954 │ │ │ │ + tsteq r2, r4, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2ae4 <__cxa_atexit@plt+0x1d6798> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e2b00 <__cxa_atexit@plt+0x1d67b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 1e02b4 <__cxa_atexit@plt+0x1d3f68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1e02c0 <__cxa_atexit@plt+0x1d3f74> │ │ │ │ + ldr r1, [pc, #140] @ 1e02e4 <__cxa_atexit@plt+0x1d3f98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ 1e02e8 <__cxa_atexit@plt+0x1d3f9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e2aec <__cxa_atexit@plt+0x1d67a0> │ │ │ │ - ldr r3, [pc, #76] @ 1e2b04 <__cxa_atexit@plt+0x1d67b8> │ │ │ │ + bhi 1e02d0 <__cxa_atexit@plt+0x1d3f84> │ │ │ │ + ldr r3, [pc, #100] @ 1e02ec <__cxa_atexit@plt+0x1d3fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e2ad4 <__cxa_atexit@plt+0x1d6788> │ │ │ │ + beq 1e02a4 <__cxa_atexit@plt+0x1d3f58> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e2b08 <__cxa_atexit@plt+0x1d67bc> │ │ │ │ + ldr r7, [pc, #24] @ 1e02f0 <__cxa_atexit@plt+0x1d3fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r3, -r0]! │ │ │ │ - @ instruction: 0xffffc8a8 │ │ │ │ - tsteq r2, ip, ror #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x0123d110 │ │ │ │ + @ instruction: 0xffff5f20 │ │ │ │ + tsteq r2, r8, ror r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2bc0 <__cxa_atexit@plt+0x1d6874> │ │ │ │ - ldr lr, [pc, #180] @ 1e2be0 <__cxa_atexit@plt+0x1d6894> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e2be4 <__cxa_atexit@plt+0x1d6898> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e2ba0 <__cxa_atexit@plt+0x1d6854> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e2bac <__cxa_atexit@plt+0x1d6860> │ │ │ │ + bhi 1e03c4 <__cxa_atexit@plt+0x1d4078> │ │ │ │ + ldr r7, [pc, #216] @ 1e03ec <__cxa_atexit@plt+0x1d40a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 1e0374 <__cxa_atexit@plt+0x1d4028> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1e0384 <__cxa_atexit@plt+0x1d4038> │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1e2bcc <__cxa_atexit@plt+0x1d6880> │ │ │ │ - ldr r3, [pc, #128] @ 1e2bec <__cxa_atexit@plt+0x1d68a0> │ │ │ │ + bcc 1e03d4 <__cxa_atexit@plt+0x1d4088> │ │ │ │ + ldr r3, [pc, #172] @ 1e03f0 <__cxa_atexit@plt+0x1d40a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e2bf0 <__cxa_atexit@plt+0x1d68a4> │ │ │ │ + ldr r3, [pc, #156] @ 1e03f4 <__cxa_atexit@plt+0x1d40a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r3, r6, r7} │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e2be8 <__cxa_atexit@plt+0x1d689c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1e03d4 <__cxa_atexit@plt+0x1d4088> │ │ │ │ + ldr r3, [pc, #104] @ 1e03fc <__cxa_atexit@plt+0x1d40b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #88] @ 1e0400 <__cxa_atexit@plt+0x1d40b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r3, r6, r7} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #44] @ 1e03f8 <__cxa_atexit@plt+0x1d40ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123a834 │ │ │ │ - @ instruction: 0x0123a818 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrdeq sl, [r3, -r8]! │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x0123d774 │ │ │ │ + tsteq r2, ip, ror #7 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0x0123d728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e2c54 <__cxa_atexit@plt+0x1d6908> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e2c68 <__cxa_atexit@plt+0x1d691c> │ │ │ │ - ldr r2, [pc, #92] @ 1e2c7c <__cxa_atexit@plt+0x1d6930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 1e0468 <__cxa_atexit@plt+0x1d411c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1e04a8 <__cxa_atexit@plt+0x1d415c> │ │ │ │ + ldr r1, [pc, #124] @ 1e04b4 <__cxa_atexit@plt+0x1d4168> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e2c80 <__cxa_atexit@plt+0x1d6934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #108] @ 1e04b8 <__cxa_atexit@plt+0x1d416c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e2c78 <__cxa_atexit@plt+0x1d692c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1e04a8 <__cxa_atexit@plt+0x1d415c> │ │ │ │ + ldr r1, [pc, #68] @ 1e04bc <__cxa_atexit@plt+0x1d4170> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #52] @ 1e04c0 <__cxa_atexit@plt+0x1d4174> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123a770 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0123a824 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + smlawbeq r3, r0, r6, sp │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0x0123d644 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e0544 <__cxa_atexit@plt+0x1d41f8> │ │ │ │ + ldr r3, [pc, #108] @ 1e056c <__cxa_atexit@plt+0x1d4220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e055c <__cxa_atexit@plt+0x1d4210> │ │ │ │ + ldr r3, [pc, #84] @ 1e0570 <__cxa_atexit@plt+0x1d4224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0534 <__cxa_atexit@plt+0x1d41e8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1dbc7c <__cxa_atexit@plt+0x1cf930> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1e0578 <__cxa_atexit@plt+0x1d422c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e0574 <__cxa_atexit@plt+0x1d4228> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffffb75c │ │ │ │ + tsteq r2, r4, lsr #2 │ │ │ │ + tsteq r2, r0, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e05dc <__cxa_atexit@plt+0x1d4290> │ │ │ │ + ldr r7, [pc, #52] @ 1e05f0 <__cxa_atexit@plt+0x1d42a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e05d0 <__cxa_atexit@plt+0x1d4284> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e05f4 <__cxa_atexit@plt+0x1d42a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff5bec │ │ │ │ + tsteq r2, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2d18 <__cxa_atexit@plt+0x1d69cc> │ │ │ │ - ldr r2, [pc, #148] @ 1e2d38 <__cxa_atexit@plt+0x1d69ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bhi 1e0628 <__cxa_atexit@plt+0x1d42dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1e0630 <__cxa_atexit@plt+0x1d42e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123cd54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e06cc <__cxa_atexit@plt+0x1d4380> │ │ │ │ + ldr r2, [pc, #152] @ 1e06ec <__cxa_atexit@plt+0x1d43a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1e2d08 <__cxa_atexit@plt+0x1d69bc> │ │ │ │ + beq 1e06bc <__cxa_atexit@plt+0x1d4370> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #32 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1e2d20 <__cxa_atexit@plt+0x1d69d4> │ │ │ │ - ldr lr, [pc, #112] @ 1e2d3c <__cxa_atexit@plt+0x1d69f0> │ │ │ │ + bcc 1e06d4 <__cxa_atexit@plt+0x1d4388> │ │ │ │ + ldr lr, [pc, #108] @ 1e06f0 <__cxa_atexit@plt+0x1d43a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 1e2d40 <__cxa_atexit@plt+0x1d69f4> │ │ │ │ + ldr lr, [pc, #84] @ 1e06f4 <__cxa_atexit@plt+0x1d43a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r3, r6, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - strdeq sl, [r3, -r4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x0123d428 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e2d9c <__cxa_atexit@plt+0x1d6a50> │ │ │ │ - ldr r2, [pc, #64] @ 1e2da8 <__cxa_atexit@plt+0x1d6a5c> │ │ │ │ + bcc 1e0758 <__cxa_atexit@plt+0x1d440c> │ │ │ │ + ldr r2, [pc, #72] @ 1e0764 <__cxa_atexit@plt+0x1d4418> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #40] @ 1e2dac <__cxa_atexit@plt+0x1d6a60> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 1e0768 <__cxa_atexit@plt+0x1d441c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0x0123a658 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + smlawbeq r3, ip, r3, sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1e07e0 <__cxa_atexit@plt+0x1d4494> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1e07ec <__cxa_atexit@plt+0x1d44a0> │ │ │ │ + ldr lr, [pc, #96] @ 1e07fc <__cxa_atexit@plt+0x1d44b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 1e0800 <__cxa_atexit@plt+0x1d44b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [pc, #68] @ 1e0804 <__cxa_atexit@plt+0x1d44b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r5, sl │ │ │ │ + b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + smlawteq r3, ip, fp, ip │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e0854 <__cxa_atexit@plt+0x1d4508> │ │ │ │ + ldr r7, [pc, #52] @ 1e0868 <__cxa_atexit@plt+0x1d451c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0848 <__cxa_atexit@plt+0x1d44fc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e086c <__cxa_atexit@plt+0x1d4520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff72c8 │ │ │ │ + tsteq r2, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1e2e04 <__cxa_atexit@plt+0x1d6ab8> │ │ │ │ + bhi 1e08c4 <__cxa_atexit@plt+0x1d4578> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e2e10 <__cxa_atexit@plt+0x1d6ac4> │ │ │ │ - ldr r1, [pc, #64] @ 1e2e20 <__cxa_atexit@plt+0x1d6ad4> │ │ │ │ + bcc 1e08d0 <__cxa_atexit@plt+0x1d4584> │ │ │ │ + ldr r1, [pc, #64] @ 1e08e0 <__cxa_atexit@plt+0x1d4594> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e2e24 <__cxa_atexit@plt+0x1d6ad8> │ │ │ │ + ldr r0, [pc, #60] @ 1e08e4 <__cxa_atexit@plt+0x1d4598> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -481970,253 +479586,556 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - smlawbeq r3, r8, r5, sl │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + smlawteq r3, r8, sl, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e2edc <__cxa_atexit@plt+0x1d6b90> │ │ │ │ - ldr lr, [pc, #180] @ 1e2efc <__cxa_atexit@plt+0x1d6bb0> │ │ │ │ + bhi 1e099c <__cxa_atexit@plt+0x1d4650> │ │ │ │ + ldr lr, [pc, #180] @ 1e09bc <__cxa_atexit@plt+0x1d4670> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e2f00 <__cxa_atexit@plt+0x1d6bb4> │ │ │ │ + ldr r1, [pc, #168] @ 1e09c0 <__cxa_atexit@plt+0x1d4674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1e2ebc <__cxa_atexit@plt+0x1d6b70> │ │ │ │ + beq 1e097c <__cxa_atexit@plt+0x1d4630> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1e2ec8 <__cxa_atexit@plt+0x1d6b7c> │ │ │ │ + bne 1e0988 <__cxa_atexit@plt+0x1d463c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1e2ee8 <__cxa_atexit@plt+0x1d6b9c> │ │ │ │ - ldr r3, [pc, #128] @ 1e2f08 <__cxa_atexit@plt+0x1d6bbc> │ │ │ │ + bcc 1e09a8 <__cxa_atexit@plt+0x1d465c> │ │ │ │ + ldr r3, [pc, #128] @ 1e09c8 <__cxa_atexit@plt+0x1d467c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e2f0c <__cxa_atexit@plt+0x1d6bc0> │ │ │ │ + ldr r3, [pc, #112] @ 1e09cc <__cxa_atexit@plt+0x1d4680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e2f04 <__cxa_atexit@plt+0x1d6bb8> │ │ │ │ + ldr r7, [pc, #52] @ 1e09c4 <__cxa_atexit@plt+0x1d4678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123a518 │ │ │ │ - strdeq sl, [r3, -ip]! │ │ │ │ + @ instruction: 0x0123ca58 │ │ │ │ + @ instruction: 0x0123ca3c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0123a5bc │ │ │ │ + strdeq ip, [r3, -ip]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e2f70 <__cxa_atexit@plt+0x1d6c24> │ │ │ │ + bne 1e0a30 <__cxa_atexit@plt+0x1d46e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e2f84 <__cxa_atexit@plt+0x1d6c38> │ │ │ │ - ldr r2, [pc, #92] @ 1e2f98 <__cxa_atexit@plt+0x1d6c4c> │ │ │ │ + bcc 1e0a44 <__cxa_atexit@plt+0x1d46f8> │ │ │ │ + ldr r2, [pc, #92] @ 1e0a58 <__cxa_atexit@plt+0x1d470c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e2f9c <__cxa_atexit@plt+0x1d6c50> │ │ │ │ + ldr r2, [pc, #76] @ 1e0a5c <__cxa_atexit@plt+0x1d4710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e2f94 <__cxa_atexit@plt+0x1d6c48> │ │ │ │ + ldr r7, [pc, #28] @ 1e0a54 <__cxa_atexit@plt+0x1d4708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0123a454 │ │ │ │ + @ instruction: 0x0123c994 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x0123a508 │ │ │ │ + @ instruction: 0x0123ca48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e3064 <__cxa_atexit@plt+0x1d6d18> │ │ │ │ - ldr r7, [pc, #204] @ 1e308c <__cxa_atexit@plt+0x1d6d40> │ │ │ │ + bhi 1e0b30 <__cxa_atexit@plt+0x1d47e4> │ │ │ │ + ldr r7, [pc, #216] @ 1e0b58 <__cxa_atexit@plt+0x1d480c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3054 <__cxa_atexit@plt+0x1d6d08> │ │ │ │ + beq 1e0b20 <__cxa_atexit@plt+0x1d47d4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #68 @ 0x44 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1e3074 <__cxa_atexit@plt+0x1d6d28> │ │ │ │ - ldr r8, [pc, #176] @ 1e3094 <__cxa_atexit@plt+0x1d6d48> │ │ │ │ + bcc 1e0b40 <__cxa_atexit@plt+0x1d47f4> │ │ │ │ + ldr lr, [pc, #188] @ 1e0b60 <__cxa_atexit@plt+0x1d4814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + ldr r8, [pc, #168] @ 1e0b64 <__cxa_atexit@plt+0x1d4818> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #172] @ 1e3098 <__cxa_atexit@plt+0x1d6d4c> │ │ │ │ + str lr, [r6, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + ldr lr, [pc, #152] @ 1e0b68 <__cxa_atexit@plt+0x1d481c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r9, #3] │ │ │ │ - add r7, r9, #7 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr r9, [pc, #156] @ 1e309c <__cxa_atexit@plt+0x1d6d50> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #144] @ 1e30a0 <__cxa_atexit@plt+0x1d6d54> │ │ │ │ + ldr r8, [pc, #148] @ 1e0b6c <__cxa_atexit@plt+0x1d4820> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ + sub r3, r2, #63 @ 0x3f │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #32]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + str r3, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #19 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e3090 <__cxa_atexit@plt+0x1d6d44> │ │ │ │ + ldr r7, [pc, #36] @ 1e0b5c <__cxa_atexit@plt+0x1d4810> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01124c98 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x0123a864 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + tsteq r2, r8, lsr #25 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0x0123d048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e3134 <__cxa_atexit@plt+0x1d6de8> │ │ │ │ - ldr r8, [pc, #120] @ 1e3140 <__cxa_atexit@plt+0x1d6df4> │ │ │ │ + bcc 1e0c0c <__cxa_atexit@plt+0x1d48c0> │ │ │ │ + ldr r8, [pc, #132] @ 1e0c18 <__cxa_atexit@plt+0x1d48cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 1e3144 <__cxa_atexit@plt+0x1d6df8> │ │ │ │ + ldr lr, [pc, #128] @ 1e0c1c <__cxa_atexit@plt+0x1d48d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r9, [pc, #100] @ 1e3148 <__cxa_atexit@plt+0x1d6dfc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ 1e314c <__cxa_atexit@plt+0x1d6e00> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + ldr r8, [pc, #100] @ 1e0c20 <__cxa_atexit@plt+0x1d48d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + ldr lr, [pc, #92] @ 1e0c24 <__cxa_atexit@plt+0x1d48d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #63 @ 0x3f │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ mov r7, r3 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r8, [r7, #20]! │ │ │ │ + add r8, r3, #28 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff8e8 │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - smlawbeq r3, r0, r7, sl │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0x0123cf58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e0ca8 <__cxa_atexit@plt+0x1d495c> │ │ │ │ + ldr r3, [pc, #108] @ 1e0cd0 <__cxa_atexit@plt+0x1d4984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e0cc0 <__cxa_atexit@plt+0x1d4974> │ │ │ │ + ldr r3, [pc, #84] @ 1e0cd4 <__cxa_atexit@plt+0x1d4988> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0c98 <__cxa_atexit@plt+0x1d494c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d61ac <__cxa_atexit@plt+0x1c9e60> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1e0cdc <__cxa_atexit@plt+0x1d4990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e0cd8 <__cxa_atexit@plt+0x1d498c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff5528 │ │ │ │ + tsteq r2, r8, lsl #19 │ │ │ │ + tsteq r2, r4, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e0d60 <__cxa_atexit@plt+0x1d4a14> │ │ │ │ + ldr r3, [pc, #108] @ 1e0d88 <__cxa_atexit@plt+0x1d4a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e0d78 <__cxa_atexit@plt+0x1d4a2c> │ │ │ │ + ldr r3, [pc, #84] @ 1e0d8c <__cxa_atexit@plt+0x1d4a40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0d50 <__cxa_atexit@plt+0x1d4a04> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d92bc <__cxa_atexit@plt+0x1ccf70> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 1e0d94 <__cxa_atexit@plt+0x1d4a48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e0d90 <__cxa_atexit@plt+0x1d4a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff8580 │ │ │ │ + @ instruction: 0x011268f0 │ │ │ │ + tsteq r2, r0, lsr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e0e00 <__cxa_atexit@plt+0x1d4ab4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 1e0e1c <__cxa_atexit@plt+0x1d4ad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e0e08 <__cxa_atexit@plt+0x1d4abc> │ │ │ │ + ldr r3, [pc, #76] @ 1e0e20 <__cxa_atexit@plt+0x1d4ad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0df0 <__cxa_atexit@plt+0x1d4aa4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1e0e24 <__cxa_atexit@plt+0x1d4ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123c5b4 │ │ │ │ + @ instruction: 0xffff6d28 │ │ │ │ + tsteq r2, ip, asr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e0e58 <__cxa_atexit@plt+0x1d4b0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1e0e60 <__cxa_atexit@plt+0x1d4b14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1df1c0 <__cxa_atexit@plt+0x1d2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123c524 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e3184 <__cxa_atexit@plt+0x1d6e38> │ │ │ │ + bhi 1e0e98 <__cxa_atexit@plt+0x1d4b4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e318c <__cxa_atexit@plt+0x1d6e40> │ │ │ │ + ldr r1, [pc, #24] @ 1e0ea0 <__cxa_atexit@plt+0x1d4b54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r3, -ip]! │ │ │ │ + @ instruction: 0x0123c4e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e0ed4 <__cxa_atexit@plt+0x1d4b88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1e0edc <__cxa_atexit@plt+0x1d4b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d33c4 <__cxa_atexit@plt+0x1c7078> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123c4a8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e0f24 <__cxa_atexit@plt+0x1d4bd8> │ │ │ │ + ldr r7, [pc, #52] @ 1e0f38 <__cxa_atexit@plt+0x1d4bec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e0f18 <__cxa_atexit@plt+0x1d4bcc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e0f48 <__cxa_atexit@plt+0x1d4bfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e0f3c <__cxa_atexit@plt+0x1d4bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x011268f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e0fc8 <__cxa_atexit@plt+0x1d4c7c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e1008 <__cxa_atexit@plt+0x1d4cbc> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1050 <__cxa_atexit@plt+0x1d4d04> │ │ │ │ + ldr lr, [pc, #248] @ 1e1070 <__cxa_atexit@plt+0x1d4d24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #244] @ 1e1074 <__cxa_atexit@plt+0x1d4d28> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #240] @ 1e1078 <__cxa_atexit@plt+0x1d4d2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1048 <__cxa_atexit@plt+0x1d4cfc> │ │ │ │ + ldr r1, [pc, #132] @ 1e1060 <__cxa_atexit@plt+0x1d4d14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #128] @ 1e1064 <__cxa_atexit@plt+0x1d4d18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1048 <__cxa_atexit@plt+0x1d4cfc> │ │ │ │ + ldr r1, [pc, #76] @ 1e1068 <__cxa_atexit@plt+0x1d4d1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ 1e106c <__cxa_atexit@plt+0x1d4d20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 1e1054 <__cxa_atexit@plt+0x1d4d08> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0x0123cba4 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0x0123cb68 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x0123cc08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e10b0 <__cxa_atexit@plt+0x1d4d64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1e10b8 <__cxa_atexit@plt+0x1d4d6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq ip, [r3, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e1108 <__cxa_atexit@plt+0x1d4dbc> │ │ │ │ + ldr r7, [pc, #52] @ 1e111c <__cxa_atexit@plt+0x1d4dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e10fc <__cxa_atexit@plt+0x1d4db0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e0f48 <__cxa_atexit@plt+0x1d4bfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e1120 <__cxa_atexit@plt+0x1d4dd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + tsteq r2, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1e31fc <__cxa_atexit@plt+0x1d6eb0> │ │ │ │ + bhi 1e1178 <__cxa_atexit@plt+0x1d4e2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e3208 <__cxa_atexit@plt+0x1d6ebc> │ │ │ │ - ldr r1, [pc, #64] @ 1e3218 <__cxa_atexit@plt+0x1d6ecc> │ │ │ │ + bcc 1e1184 <__cxa_atexit@plt+0x1d4e38> │ │ │ │ + ldr r1, [pc, #64] @ 1e1194 <__cxa_atexit@plt+0x1d4e48> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e321c <__cxa_atexit@plt+0x1d6ed0> │ │ │ │ + ldr r0, [pc, #60] @ 1e1198 <__cxa_atexit@plt+0x1d4e4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -482224,8152 +480143,4474 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x0123a190 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x0123c214 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e1244 <__cxa_atexit@plt+0x1d4ef8> │ │ │ │ + ldr r7, [pc, #176] @ 1e126c <__cxa_atexit@plt+0x1d4f20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e1234 <__cxa_atexit@plt+0x1d4ee8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1e1254 <__cxa_atexit@plt+0x1d4f08> │ │ │ │ + ldr r8, [pc, #148] @ 1e1274 <__cxa_atexit@plt+0x1d4f28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ 1e1278 <__cxa_atexit@plt+0x1d4f2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [pc, #120] @ 1e127c <__cxa_atexit@plt+0x1d4f30> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1e1270 <__cxa_atexit@plt+0x1d4f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x011265d4 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0x0123c990 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e12f4 <__cxa_atexit@plt+0x1d4fa8> │ │ │ │ + ldr r2, [pc, #92] @ 1e1300 <__cxa_atexit@plt+0x1d4fb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 1e1304 <__cxa_atexit@plt+0x1d4fb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #64] @ 1e1308 <__cxa_atexit@plt+0x1d4fbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + smlawteq r3, ip, r8, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e326c <__cxa_atexit@plt+0x1d6f20> │ │ │ │ - ldr r7, [pc, #52] @ 1e3280 <__cxa_atexit@plt+0x1d6f34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e13ac <__cxa_atexit@plt+0x1d5060> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1e13b8 <__cxa_atexit@plt+0x1d506c> │ │ │ │ + ldr r1, [pc, #140] @ 1e13dc <__cxa_atexit@plt+0x1d5090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ 1e13e0 <__cxa_atexit@plt+0x1d5094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e13c8 <__cxa_atexit@plt+0x1d507c> │ │ │ │ + ldr r3, [pc, #100] @ 1e13e4 <__cxa_atexit@plt+0x1d5098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3260 <__cxa_atexit@plt+0x1d6f14> │ │ │ │ + beq 1e139c <__cxa_atexit@plt+0x1d5050> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e3284 <__cxa_atexit@plt+0x1d6f38> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1e13e8 <__cxa_atexit@plt+0x1d509c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffda68 │ │ │ │ - tsteq r2, r8, ror sl │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x0123c018 │ │ │ │ + @ instruction: 0xffff677c │ │ │ │ + tsteq r2, ip, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1e32dc <__cxa_atexit@plt+0x1d6f90> │ │ │ │ + bhi 1e1454 <__cxa_atexit@plt+0x1d5108> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e32e8 <__cxa_atexit@plt+0x1d6f9c> │ │ │ │ - ldr r1, [pc, #64] @ 1e32f8 <__cxa_atexit@plt+0x1d6fac> │ │ │ │ + bcc 1e1460 <__cxa_atexit@plt+0x1d5114> │ │ │ │ + ldr r1, [pc, #64] @ 1e1470 <__cxa_atexit@plt+0x1d5124> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e32fc <__cxa_atexit@plt+0x1d6fb0> │ │ │ │ + ldr r0, [pc, #60] @ 1e1474 <__cxa_atexit@plt+0x1d5128> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ + b 1df1c0 <__cxa_atexit@plt+0x1d2e74> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - strheq sl, [r3, -r0]! │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x0123bf38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e33b4 <__cxa_atexit@plt+0x1d7068> │ │ │ │ - ldr lr, [pc, #180] @ 1e33d4 <__cxa_atexit@plt+0x1d7088> │ │ │ │ + bhi 1e14fc <__cxa_atexit@plt+0x1d51b0> │ │ │ │ + ldr lr, [pc, #132] @ 1e151c <__cxa_atexit@plt+0x1d51d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e33d8 <__cxa_atexit@plt+0x1d708c> │ │ │ │ + ldr r1, [pc, #120] @ 1e1520 <__cxa_atexit@plt+0x1d51d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e3394 <__cxa_atexit@plt+0x1d7048> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e33a0 <__cxa_atexit@plt+0x1d7054> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e14f0 <__cxa_atexit@plt+0x1d51a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1e33c0 <__cxa_atexit@plt+0x1d7074> │ │ │ │ - ldr r3, [pc, #128] @ 1e33e0 <__cxa_atexit@plt+0x1d7094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e33e4 <__cxa_atexit@plt+0x1d7098> │ │ │ │ + bcc 1e1508 <__cxa_atexit@plt+0x1d51bc> │ │ │ │ + ldr r3, [pc, #84] @ 1e1524 <__cxa_atexit@plt+0x1d51d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e33dc <__cxa_atexit@plt+0x1d7090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0123a040 │ │ │ │ - @ instruction: 0x0123a024 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0123a0e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e3448 <__cxa_atexit@plt+0x1d70fc> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + smlawteq r3, r8, lr, fp │ │ │ │ + @ instruction: 0x0123c524 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e345c <__cxa_atexit@plt+0x1d7110> │ │ │ │ - ldr r2, [pc, #92] @ 1e3470 <__cxa_atexit@plt+0x1d7124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e3474 <__cxa_atexit@plt+0x1d7128> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e1568 <__cxa_atexit@plt+0x1d521c> │ │ │ │ + ldr r2, [pc, #40] @ 1e1574 <__cxa_atexit@plt+0x1d5228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e346c <__cxa_atexit@plt+0x1d7120> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01239f7c │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x0123a030 │ │ │ │ + @ instruction: 0x0123c4a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e354c <__cxa_atexit@plt+0x1d7200> │ │ │ │ - ldr r7, [pc, #220] @ 1e3574 <__cxa_atexit@plt+0x1d7228> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e15bc <__cxa_atexit@plt+0x1d5270> │ │ │ │ + ldr r7, [pc, #52] @ 1e15d0 <__cxa_atexit@plt+0x1d5284> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e353c <__cxa_atexit@plt+0x1d71f0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e355c <__cxa_atexit@plt+0x1d7210> │ │ │ │ - ldr lr, [pc, #192] @ 1e357c <__cxa_atexit@plt+0x1d7230> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r9, #3] │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - ldr r1, [r9, #19] │ │ │ │ - ldr r9, [pc, #168] @ 1e3580 <__cxa_atexit@plt+0x1d7234> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #160] @ 1e3584 <__cxa_atexit@plt+0x1d7238> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr sl, [pc, #152] @ 1e3588 <__cxa_atexit@plt+0x1d723c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #32]! │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - stm lr, {r0, sl, ip} │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 1e15b0 <__cxa_atexit@plt+0x1d5264> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e15e0 <__cxa_atexit@plt+0x1d5294> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e3578 <__cxa_atexit@plt+0x1d722c> │ │ │ │ + ldr r7, [pc, #16] @ 1e15d4 <__cxa_atexit@plt+0x1d5288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011247b4 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0x0123a654 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e3628 <__cxa_atexit@plt+0x1d72dc> │ │ │ │ - ldr r8, [pc, #132] @ 1e3634 <__cxa_atexit@plt+0x1d72e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 1e3638 <__cxa_atexit@plt+0x1d72ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr sl, [pc, #104] @ 1e363c <__cxa_atexit@plt+0x1d72f0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ 1e3640 <__cxa_atexit@plt+0x1d72f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - str sl, [r1, #32]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - stm lr, {r2, r8, r9, ip} │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e1644 <__cxa_atexit@plt+0x1d52f8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e1688 <__cxa_atexit@plt+0x1d533c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e16d4 <__cxa_atexit@plt+0x1d5388> │ │ │ │ + ldr r1, [pc, #228] @ 1e16f4 <__cxa_atexit@plt+0x1d53a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x0123a55c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3678 <__cxa_atexit@plt+0x1d732c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e3680 <__cxa_atexit@plt+0x1d7334> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #212] @ 1e16f8 <__cxa_atexit@plt+0x1d53ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e16cc <__cxa_atexit@plt+0x1d5380> │ │ │ │ + ldr r1, [pc, #140] @ 1e16e4 <__cxa_atexit@plt+0x1d5398> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #136] @ 1e16e8 <__cxa_atexit@plt+0x1d539c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e16cc <__cxa_atexit@plt+0x1d5380> │ │ │ │ + ldr r1, [pc, #80] @ 1e16ec <__cxa_atexit@plt+0x1d53a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 1e16f0 <__cxa_atexit@plt+0x1d53a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01239d08 │ │ │ │ + mov r6, #24 │ │ │ │ + b 1e16d8 <__cxa_atexit@plt+0x1d538c> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0x0123c528 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0x0123c4e8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x0123c56c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e36f0 <__cxa_atexit@plt+0x1d73a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e36fc <__cxa_atexit@plt+0x1d73b0> │ │ │ │ - ldr r1, [pc, #64] @ 1e370c <__cxa_atexit@plt+0x1d73c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e3710 <__cxa_atexit@plt+0x1d73c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e1778 <__cxa_atexit@plt+0x1d542c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #96] @ 1e1794 <__cxa_atexit@plt+0x1d5448> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e1780 <__cxa_atexit@plt+0x1d5434> │ │ │ │ + ldr r3, [pc, #76] @ 1e1798 <__cxa_atexit@plt+0x1d544c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e1768 <__cxa_atexit@plt+0x1d541c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1d7b00 <__cxa_atexit@plt+0x1cb7b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x01239c9c │ │ │ │ + ldr r7, [pc, #20] @ 1e179c <__cxa_atexit@plt+0x1d5450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0123bc3c │ │ │ │ + @ instruction: 0xffff63b0 │ │ │ │ + @ instruction: 0x01125ed4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e3744 <__cxa_atexit@plt+0x1d73f8> │ │ │ │ + bhi 1e17d0 <__cxa_atexit@plt+0x1d5484> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e374c <__cxa_atexit@plt+0x1d7400> │ │ │ │ + ldr r2, [pc, #20] @ 1e17d8 <__cxa_atexit@plt+0x1d548c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ + b 1df1c0 <__cxa_atexit@plt+0x1d2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01239c38 │ │ │ │ + @ instruction: 0x0123bbac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e3804 <__cxa_atexit@plt+0x1d74b8> │ │ │ │ - ldr lr, [pc, #180] @ 1e3824 <__cxa_atexit@plt+0x1d74d8> │ │ │ │ + bhi 1e1860 <__cxa_atexit@plt+0x1d5514> │ │ │ │ + ldr lr, [pc, #132] @ 1e1880 <__cxa_atexit@plt+0x1d5534> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e3828 <__cxa_atexit@plt+0x1d74dc> │ │ │ │ + ldr r1, [pc, #120] @ 1e1884 <__cxa_atexit@plt+0x1d5538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e37e4 <__cxa_atexit@plt+0x1d7498> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e37f0 <__cxa_atexit@plt+0x1d74a4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e1854 <__cxa_atexit@plt+0x1d5508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1e3810 <__cxa_atexit@plt+0x1d74c4> │ │ │ │ - ldr r3, [pc, #128] @ 1e3830 <__cxa_atexit@plt+0x1d74e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e3834 <__cxa_atexit@plt+0x1d74e8> │ │ │ │ + bcc 1e186c <__cxa_atexit@plt+0x1d5520> │ │ │ │ + ldr r3, [pc, #84] @ 1e1888 <__cxa_atexit@plt+0x1d553c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e382c <__cxa_atexit@plt+0x1d74e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r9, [r3, -r0]! │ │ │ │ - ldrdeq r9, [r3, -r4]! │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x01239c94 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x0123bb64 │ │ │ │ + smlawteq r3, r0, r1, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e18cc <__cxa_atexit@plt+0x1d5580> │ │ │ │ + ldr r2, [pc, #40] @ 1e18d8 <__cxa_atexit@plt+0x1d558c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0x0123c144 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e192c <__cxa_atexit@plt+0x1d55e0> │ │ │ │ + ldr r2, [pc, #56] @ 1e1938 <__cxa_atexit@plt+0x1d55ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1e1920 <__cxa_atexit@plt+0x1d55d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1e1944 <__cxa_atexit@plt+0x1d55f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e3898 <__cxa_atexit@plt+0x1d754c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e38ac <__cxa_atexit@plt+0x1d7560> │ │ │ │ - ldr r2, [pc, #92] @ 1e38c0 <__cxa_atexit@plt+0x1d7574> │ │ │ │ + beq 1e19ac <__cxa_atexit@plt+0x1d5660> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e19ec <__cxa_atexit@plt+0x1d56a0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1a34 <__cxa_atexit@plt+0x1d56e8> │ │ │ │ + ldr r2, [pc, #224] @ 1e1a54 <__cxa_atexit@plt+0x1d5708> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e38c4 <__cxa_atexit@plt+0x1d7578> │ │ │ │ + ldr r2, [pc, #208] @ 1e1a58 <__cxa_atexit@plt+0x1d570c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1a2c <__cxa_atexit@plt+0x1d56e0> │ │ │ │ + ldr r1, [pc, #132] @ 1e1a44 <__cxa_atexit@plt+0x1d56f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #128] @ 1e1a48 <__cxa_atexit@plt+0x1d56fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e38bc <__cxa_atexit@plt+0x1d7570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1a2c <__cxa_atexit@plt+0x1d56e0> │ │ │ │ + ldr r1, [pc, #76] @ 1e1a4c <__cxa_atexit@plt+0x1d5700> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ 1e1a50 <__cxa_atexit@plt+0x1d5704> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ + b 1e1a38 <__cxa_atexit@plt+0x1d56ec> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01239b2c │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01239be0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e3914 <__cxa_atexit@plt+0x1d75c8> │ │ │ │ - ldr r7, [pc, #52] @ 1e3928 <__cxa_atexit@plt+0x1d75dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e3908 <__cxa_atexit@plt+0x1d75bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e42e0 <__cxa_atexit@plt+0x1d7f94> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e392c <__cxa_atexit@plt+0x1d75e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #19 │ │ │ │ - @ instruction: 0x011243f4 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + smlawteq r3, r0, r1, ip │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + smlawbeq r3, r4, r1, ip │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x0123c208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1e3984 <__cxa_atexit@plt+0x1d7638> │ │ │ │ + bhi 1e1ac4 <__cxa_atexit@plt+0x1d5778> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1e3990 <__cxa_atexit@plt+0x1d7644> │ │ │ │ - ldr r1, [pc, #64] @ 1e39a0 <__cxa_atexit@plt+0x1d7654> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e39a4 <__cxa_atexit@plt+0x1d7658> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + bcc 1e1ad0 <__cxa_atexit@plt+0x1d5784> │ │ │ │ + ldr lr, [pc, #84] @ 1e1ae0 <__cxa_atexit@plt+0x1d5794> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ 1e1ae4 <__cxa_atexit@plt+0x1d5798> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 1e1ae8 <__cxa_atexit@plt+0x1d579c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ + sub r5, r6, #15 │ │ │ │ + stmib r3, {r0, r1, lr} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r5, [r3, #20] │ │ │ │ + sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01239a08 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + ldrdeq fp, [r3, -r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3a98 <__cxa_atexit@plt+0x1d774c> │ │ │ │ - ldr r7, [pc, #248] @ 1e3ac0 <__cxa_atexit@plt+0x1d7774> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e1b28 <__cxa_atexit@plt+0x1d57dc> │ │ │ │ + ldr r3, [pc, #44] @ 1e1b40 <__cxa_atexit@plt+0x1d57f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1e1b44 <__cxa_atexit@plt+0x1d57f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + tsteq r2, r8, lsl #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e1bf0 <__cxa_atexit@plt+0x1d58a4> │ │ │ │ + ldr r3, [pc, #204] @ 1e1c34 <__cxa_atexit@plt+0x1d58e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3a88 <__cxa_atexit@plt+0x1d773c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #88 @ 0x58 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 1e3aa8 <__cxa_atexit@plt+0x1d775c> │ │ │ │ - ldr lr, [pc, #220] @ 1e3ac8 <__cxa_atexit@plt+0x1d777c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - ldr r9, [pc, #196] @ 1e3acc <__cxa_atexit@plt+0x1d7780> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #188] @ 1e3ad0 <__cxa_atexit@plt+0x1d7784> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr ip, [pc, #176] @ 1e3ad4 <__cxa_atexit@plt+0x1d7788> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #16]! │ │ │ │ + beq 1e1be0 <__cxa_atexit@plt+0x1d5894> │ │ │ │ + ldr r7, [pc, #188] @ 1e1c38 <__cxa_atexit@plt+0x1d58ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #-4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1c00 <__cxa_atexit@plt+0x1d58b4> │ │ │ │ + ldr r3, [pc, #152] @ 1e1c3c <__cxa_atexit@plt+0x1d58f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r6 │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - mov r2, r6 │ │ │ │ - str ip, [r2, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #120] @ 1e3ad8 <__cxa_atexit@plt+0x1d778c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ - sub r7, sl, #19 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r3, r7, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1c20 <__cxa_atexit@plt+0x1d58d4> │ │ │ │ + ldr r2, [pc, #128] @ 1e1c48 <__cxa_atexit@plt+0x1d58fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r6, sl │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e3ac4 <__cxa_atexit@plt+0x1d7778> │ │ │ │ + ldr r7, [pc, #76] @ 1e1c44 <__cxa_atexit@plt+0x1d58f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r2, ip, ror #4 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x01239aac │ │ │ │ + ldr r7, [pc, #56] @ 1e1c40 <__cxa_atexit@plt+0x1d58f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + tsteq r2, r0, lsr ip │ │ │ │ + tsteq r2, r4, asr #24 │ │ │ │ + smlawteq r3, ip, pc, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #152] @ 1e1cf4 <__cxa_atexit@plt+0x1d59a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1cc0 <__cxa_atexit@plt+0x1d5974> │ │ │ │ + ldr r3, [pc, #116] @ 1e1cf8 <__cxa_atexit@plt+0x1d59ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r3, r7, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e1ce0 <__cxa_atexit@plt+0x1d5994> │ │ │ │ + ldr r2, [pc, #88] @ 1e1d00 <__cxa_atexit@plt+0x1d59b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1e1cfc <__cxa_atexit@plt+0x1d59b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ + @ instruction: 0x0123beec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e3b94 <__cxa_atexit@plt+0x1d7848> │ │ │ │ - ldr r8, [pc, #160] @ 1e3ba0 <__cxa_atexit@plt+0x1d7854> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #156] @ 1e3ba4 <__cxa_atexit@plt+0x1d7858> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr sl, [pc, #132] @ 1e3ba8 <__cxa_atexit@plt+0x1d785c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r8, [pc, #120] @ 1e3bac <__cxa_atexit@plt+0x1d7860> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr ip, [pc, #112] @ 1e3bb0 <__cxa_atexit@plt+0x1d7864> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov lr, r3 │ │ │ │ - str sl, [lr, #32]! │ │ │ │ - mov r2, r3 │ │ │ │ - str ip, [r2, #48]! @ 0x30 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r7, r3, #60 @ 0x3c │ │ │ │ - stm r7, {r1, r8, r9} │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str lr, [r3, #76] @ 0x4c │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str r3, [r3, #84] @ 0x54 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bcc 1e1d38 <__cxa_atexit@plt+0x1d59ec> │ │ │ │ + ldr r2, [pc, #28] @ 1e1d44 <__cxa_atexit@plt+0x1d59f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - ldrdeq r9, [r3, -r8]! │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3be8 <__cxa_atexit@plt+0x1d789c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e3bf0 <__cxa_atexit@plt+0x1d78a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01239798 │ │ │ │ + b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ + @ instruction: 0x0123be6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e3c40 <__cxa_atexit@plt+0x1d78f4> │ │ │ │ - ldr r7, [pc, #52] @ 1e3c54 <__cxa_atexit@plt+0x1d7908> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e1dc8 <__cxa_atexit@plt+0x1d5a7c> │ │ │ │ + ldr r3, [pc, #108] @ 1e1df0 <__cxa_atexit@plt+0x1d5aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e1de0 <__cxa_atexit@plt+0x1d5a94> │ │ │ │ + ldr r3, [pc, #84] @ 1e1df4 <__cxa_atexit@plt+0x1d5aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3c34 <__cxa_atexit@plt+0x1d78e8> │ │ │ │ + beq 1e1db8 <__cxa_atexit@plt+0x1d5a6c> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ + b 1d3f5c <__cxa_atexit@plt+0x1c7c10> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e3c58 <__cxa_atexit@plt+0x1d790c> │ │ │ │ + ldr r7, [pc, #44] @ 1e1dfc <__cxa_atexit@plt+0x1d5ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffd8c4 │ │ │ │ - tsteq r2, ip, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e3cb0 <__cxa_atexit@plt+0x1d7964> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e3cbc <__cxa_atexit@plt+0x1d7970> │ │ │ │ - ldr r1, [pc, #64] @ 1e3ccc <__cxa_atexit@plt+0x1d7980> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e3cd0 <__cxa_atexit@plt+0x1d7984> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - ldrdeq r9, [r3, -ip]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e3d10 <__cxa_atexit@plt+0x1d79c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01239678 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3d44 <__cxa_atexit@plt+0x1d79f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e3d4c <__cxa_atexit@plt+0x1d7a00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e4548 <__cxa_atexit@plt+0x1d81fc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1e1df8 <__cxa_atexit@plt+0x1d5aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01239638 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xffff21b8 │ │ │ │ + tsteq r2, r0, ror #16 │ │ │ │ + tsteq r2, r0, lsl #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e3d9c <__cxa_atexit@plt+0x1d7a50> │ │ │ │ - ldr r7, [pc, #52] @ 1e3db0 <__cxa_atexit@plt+0x1d7a64> │ │ │ │ + bhi 1e1e44 <__cxa_atexit@plt+0x1d5af8> │ │ │ │ + ldr r7, [pc, #52] @ 1e1e58 <__cxa_atexit@plt+0x1d5b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3d90 <__cxa_atexit@plt+0x1d7a44> │ │ │ │ + beq 1e1e38 <__cxa_atexit@plt+0x1d5aec> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ + b 1e1e68 <__cxa_atexit@plt+0x1d5b1c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e3db4 <__cxa_atexit@plt+0x1d7a68> │ │ │ │ + ldr r7, [pc, #16] @ 1e1e5c <__cxa_atexit@plt+0x1d5b10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd768 │ │ │ │ - tsteq r2, r0, asr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e3e0c <__cxa_atexit@plt+0x1d7ac0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e3e18 <__cxa_atexit@plt+0x1d7acc> │ │ │ │ - ldr r1, [pc, #64] @ 1e3e28 <__cxa_atexit@plt+0x1d7adc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e3e2c <__cxa_atexit@plt+0x1d7ae0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - smlawbeq r3, r0, r5, r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e3e64 <__cxa_atexit@plt+0x1d7b18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e3e6c <__cxa_atexit@plt+0x1d7b20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123951c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e3edc <__cxa_atexit@plt+0x1d7b90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e3ee8 <__cxa_atexit@plt+0x1d7b9c> │ │ │ │ - ldr r1, [pc, #64] @ 1e3ef8 <__cxa_atexit@plt+0x1d7bac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e3efc <__cxa_atexit@plt+0x1d7bb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x012394b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r8, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, r2 │ │ │ │ + movne r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + moveq r3, #1 │ │ │ │ + ldr r8, [r7, r3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e3f4c <__cxa_atexit@plt+0x1d7c00> │ │ │ │ - ldr r7, [pc, #52] @ 1e3f60 <__cxa_atexit@plt+0x1d7c14> │ │ │ │ + bhi 1e1ed4 <__cxa_atexit@plt+0x1d5b88> │ │ │ │ + ldr r7, [pc, #52] @ 1e1ee8 <__cxa_atexit@plt+0x1d5b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e3f40 <__cxa_atexit@plt+0x1d7bf4> │ │ │ │ + beq 1e1ec8 <__cxa_atexit@plt+0x1d5b7c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e1e68 <__cxa_atexit@plt+0x1d5b1c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e3f64 <__cxa_atexit@plt+0x1d7c18> │ │ │ │ + ldr r7, [pc, #16] @ 1e1eec <__cxa_atexit@plt+0x1d5ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffcd88 │ │ │ │ - @ instruction: 0x01123d98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e3fbc <__cxa_atexit@plt+0x1d7c70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e3fc8 <__cxa_atexit@plt+0x1d7c7c> │ │ │ │ - ldr r1, [pc, #64] @ 1e3fd8 <__cxa_atexit@plt+0x1d7c8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e3fdc <__cxa_atexit@plt+0x1d7c90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - ldrdeq r9, [r3, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4080 <__cxa_atexit@plt+0x1d7d34> │ │ │ │ - ldr lr, [pc, #160] @ 1e40a0 <__cxa_atexit@plt+0x1d7d54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #148] @ 1e40a4 <__cxa_atexit@plt+0x1d7d58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e4074 <__cxa_atexit@plt+0x1d7d28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e408c <__cxa_atexit@plt+0x1d7d40> │ │ │ │ - ldr r3, [pc, #112] @ 1e40a8 <__cxa_atexit@plt+0x1d7d5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ 1e40ac <__cxa_atexit@plt+0x1d7d60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01239360 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - smlawbeq r3, r8, r3, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e410c <__cxa_atexit@plt+0x1d7dc0> │ │ │ │ - ldr r2, [pc, #68] @ 1e4118 <__cxa_atexit@plt+0x1d7dcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1e411c <__cxa_atexit@plt+0x1d7dd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x012392ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e41c8 <__cxa_atexit@plt+0x1d7e7c> │ │ │ │ - ldr lr, [pc, #168] @ 1e41e8 <__cxa_atexit@plt+0x1d7e9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 1e41ec <__cxa_atexit@plt+0x1d7ea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e41b4 <__cxa_atexit@plt+0x1d7e68> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e41c0 <__cxa_atexit@plt+0x1d7e74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e41d4 <__cxa_atexit@plt+0x1d7e88> │ │ │ │ - ldr r3, [pc, #112] @ 1e41f0 <__cxa_atexit@plt+0x1d7ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 1e41f4 <__cxa_atexit@plt+0x1d7ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01239220 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x0123922c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e4258 <__cxa_atexit@plt+0x1d7f0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e4260 <__cxa_atexit@plt+0x1d7f14> │ │ │ │ - ldr r2, [pc, #76] @ 1e4270 <__cxa_atexit@plt+0x1d7f24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 1e4274 <__cxa_atexit@plt+0x1d7f28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - smlawbeq r3, r8, r1, r9 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + tsteq r2, r8, lsl #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e42bc <__cxa_atexit@plt+0x1d7f70> │ │ │ │ - ldr r7, [pc, #52] @ 1e42d0 <__cxa_atexit@plt+0x1d7f84> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e1f54 <__cxa_atexit@plt+0x1d5c08> │ │ │ │ + ldr r7, [pc, #104] @ 1e1f78 <__cxa_atexit@plt+0x1d5c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e1f64 <__cxa_atexit@plt+0x1d5c18> │ │ │ │ + ldr r3, [pc, #84] @ 1e1f7c <__cxa_atexit@plt+0x1d5c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e42b0 <__cxa_atexit@plt+0x1d7f64> │ │ │ │ + beq 1e1f44 <__cxa_atexit@plt+0x1d5bf8> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e42e0 <__cxa_atexit@plt+0x1d7f94> │ │ │ │ + b 1e1e68 <__cxa_atexit@plt+0x1d5b1c> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e42d4 <__cxa_atexit@plt+0x1d7f88> │ │ │ │ + ldr r7, [pc, #40] @ 1e1f84 <__cxa_atexit@plt+0x1d5c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1e1f80 <__cxa_atexit@plt+0x1d5c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, ip, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0x011258f8 │ │ │ │ + tsteq r2, r0, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1e4380 <__cxa_atexit@plt+0x1d8034> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1e4404 <__cxa_atexit@plt+0x1d80b8> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e4468 <__cxa_atexit@plt+0x1d811c> │ │ │ │ - ldr r9, [pc, #368] @ 1e4480 <__cxa_atexit@plt+0x1d8134> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #364] @ 1e4484 <__cxa_atexit@plt+0x1d8138> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #360] @ 1e4488 <__cxa_atexit@plt+0x1d813c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #336] @ 1e448c <__cxa_atexit@plt+0x1d8140> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e4468 <__cxa_atexit@plt+0x1d811c> │ │ │ │ - ldr r9, [pc, #264] @ 1e449c <__cxa_atexit@plt+0x1d8150> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #260] @ 1e44a0 <__cxa_atexit@plt+0x1d8154> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #256] @ 1e44a4 <__cxa_atexit@plt+0x1d8158> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #232] @ 1e44a8 <__cxa_atexit@plt+0x1d815c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e4470 <__cxa_atexit@plt+0x1d8124> │ │ │ │ - ldr lr, [pc, #120] @ 1e4490 <__cxa_atexit@plt+0x1d8144> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #116] @ 1e4494 <__cxa_atexit@plt+0x1d8148> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #112] @ 1e4498 <__cxa_atexit@plt+0x1d814c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 1e4474 <__cxa_atexit@plt+0x1d8128> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x01239520 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - @ instruction: 0x01239430 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - smlawbeq r3, r8, r7, r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e4514 <__cxa_atexit@plt+0x1d81c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4530 <__cxa_atexit@plt+0x1d81e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e2014 <__cxa_atexit@plt+0x1d5cc8> │ │ │ │ + ldr r7, [pc, #104] @ 1e2038 <__cxa_atexit@plt+0x1d5cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e451c <__cxa_atexit@plt+0x1d81d0> │ │ │ │ - ldr r3, [pc, #76] @ 1e4534 <__cxa_atexit@plt+0x1d81e8> │ │ │ │ + bhi 1e2024 <__cxa_atexit@plt+0x1d5cd8> │ │ │ │ + ldr r3, [pc, #84] @ 1e203c <__cxa_atexit@plt+0x1d5cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4504 <__cxa_atexit@plt+0x1d81b8> │ │ │ │ + beq 1e2004 <__cxa_atexit@plt+0x1d5cb8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e1e68 <__cxa_atexit@plt+0x1d5b1c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 1e2044 <__cxa_atexit@plt+0x1d5cf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4538 <__cxa_atexit@plt+0x1d81ec> │ │ │ │ + ldr r7, [pc, #20] @ 1e2040 <__cxa_atexit@plt+0x1d5cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238ea0 │ │ │ │ - @ instruction: 0xffffae78 │ │ │ │ - @ instruction: 0x011237bc │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + tsteq r2, r8, lsr r8 │ │ │ │ + tsteq r2, r0, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e45e0 <__cxa_atexit@plt+0x1d8294> │ │ │ │ - ldr r3, [pc, #172] @ 1e4608 <__cxa_atexit@plt+0x1d82bc> │ │ │ │ + bhi 1e2098 <__cxa_atexit@plt+0x1d5d4c> │ │ │ │ + ldr r3, [pc, #64] @ 1e20a8 <__cxa_atexit@plt+0x1d5d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 1e45c4 <__cxa_atexit@plt+0x1d8278> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e45d4 <__cxa_atexit@plt+0x1d8288> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e45f0 <__cxa_atexit@plt+0x1d82a4> │ │ │ │ - ldr lr, [pc, #136] @ 1e4610 <__cxa_atexit@plt+0x1d82c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ + beq 1e2088 <__cxa_atexit@plt+0x1d5d3c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 1e4614 <__cxa_atexit@plt+0x1d82c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r8, [r9, #3] │ │ │ │ + ldreq r8, [r9, #2] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 1e20ac <__cxa_atexit@plt+0x1d5d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x011257d4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r8, [r7, r3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e2134 <__cxa_atexit@plt+0x1d5de8> │ │ │ │ + ldr r3, [pc, #80] @ 1e2144 <__cxa_atexit@plt+0x1d5df8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e211c <__cxa_atexit@plt+0x1d5dd0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1e2124 <__cxa_atexit@plt+0x1d5dd8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e460c <__cxa_atexit@plt+0x1d82c0> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + b 1e2128 <__cxa_atexit@plt+0x1d5ddc> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e2148 <__cxa_atexit@plt+0x1d5dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + tsteq r2, r8, lsr r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e21bc <__cxa_atexit@plt+0x1d5e70> │ │ │ │ + ldr r3, [pc, #96] @ 1e21cc <__cxa_atexit@plt+0x1d5e80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2198 <__cxa_atexit@plt+0x1d5e4c> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e21a8 <__cxa_atexit@plt+0x1d5e5c> │ │ │ │ + ldr r3, [pc, #68] @ 1e21d0 <__cxa_atexit@plt+0x1d5e84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r2, ip, lsr #14 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x012395a8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 1e21d8 <__cxa_atexit@plt+0x1d5e8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #16] @ 1e21d4 <__cxa_atexit@plt+0x1d5e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x011256b8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 1e2218 <__cxa_atexit@plt+0x1d5ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 1e221c <__cxa_atexit@plt+0x1d5ed0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + movne r0, #3 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e467c <__cxa_atexit@plt+0x1d8330> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e4684 <__cxa_atexit@plt+0x1d8338> │ │ │ │ - ldr r2, [pc, #80] @ 1e4694 <__cxa_atexit@plt+0x1d8348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 1e4698 <__cxa_atexit@plt+0x1d834c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x012394ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e46d0 <__cxa_atexit@plt+0x1d8384> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e46d8 <__cxa_atexit@plt+0x1d838c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238cb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4744 <__cxa_atexit@plt+0x1d83f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4760 <__cxa_atexit@plt+0x1d8414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e474c <__cxa_atexit@plt+0x1d8400> │ │ │ │ - ldr r3, [pc, #76] @ 1e4764 <__cxa_atexit@plt+0x1d8418> │ │ │ │ + bhi 1e22e4 <__cxa_atexit@plt+0x1d5f98> │ │ │ │ + ldr r3, [pc, #100] @ 1e22f4 <__cxa_atexit@plt+0x1d5fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e4734 <__cxa_atexit@plt+0x1d83e8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e22b8 <__cxa_atexit@plt+0x1d5f6c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e22c8 <__cxa_atexit@plt+0x1d5f7c> │ │ │ │ + ldr r7, [pc, #76] @ 1e22fc <__cxa_atexit@plt+0x1d5fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + b 1e22d4 <__cxa_atexit@plt+0x1d5f88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4768 <__cxa_atexit@plt+0x1d841c> │ │ │ │ + ldr r7, [pc, #40] @ 1e22f8 <__cxa_atexit@plt+0x1d5fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #20] @ 1e2300 <__cxa_atexit@plt+0x1d5fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238c70 │ │ │ │ - @ instruction: 0xffffc59c │ │ │ │ - @ instruction: 0x01123598 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e47d4 <__cxa_atexit@plt+0x1d8488> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e47f0 <__cxa_atexit@plt+0x1d84a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x01125590 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e47dc <__cxa_atexit@plt+0x1d8490> │ │ │ │ - ldr r3, [pc, #76] @ 1e47f4 <__cxa_atexit@plt+0x1d84a8> │ │ │ │ + bhi 1e2364 <__cxa_atexit@plt+0x1d6018> │ │ │ │ + ldr r3, [pc, #80] @ 1e2374 <__cxa_atexit@plt+0x1d6028> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e47c4 <__cxa_atexit@plt+0x1d8478> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e234c <__cxa_atexit@plt+0x1d6000> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e235c <__cxa_atexit@plt+0x1d6010> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r8, [r9, #5] │ │ │ │ + ldrne r8, [r9, #7] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e47f8 <__cxa_atexit@plt+0x1d84ac> │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e2378 <__cxa_atexit@plt+0x1d602c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01238be0 │ │ │ │ - @ instruction: 0xffffabb8 │ │ │ │ - @ instruction: 0x011234fc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4830 <__cxa_atexit@plt+0x1d84e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e4838 <__cxa_atexit@plt+0x1d84ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238b50 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r2, r8, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #6 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r2, #5 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1e2310 <__cxa_atexit@plt+0x1d5fc4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e4888 <__cxa_atexit@plt+0x1d853c> │ │ │ │ - ldr r7, [pc, #52] @ 1e489c <__cxa_atexit@plt+0x1d8550> │ │ │ │ + bhi 1e2400 <__cxa_atexit@plt+0x1d60b4> │ │ │ │ + ldr r7, [pc, #52] @ 1e2414 <__cxa_atexit@plt+0x1d60c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e487c <__cxa_atexit@plt+0x1d8530> │ │ │ │ + beq 1e23f4 <__cxa_atexit@plt+0x1d60a8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1dd604 <__cxa_atexit@plt+0x1d12b8> │ │ │ │ + b 1e2424 <__cxa_atexit@plt+0x1d60d8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e48a0 <__cxa_atexit@plt+0x1d8554> │ │ │ │ + ldr r7, [pc, #16] @ 1e2418 <__cxa_atexit@plt+0x1d60cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff8d98 │ │ │ │ - tsteq r2, ip, asr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e48f8 <__cxa_atexit@plt+0x1d85ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e4904 <__cxa_atexit@plt+0x1d85b8> │ │ │ │ - ldr r1, [pc, #64] @ 1e4914 <__cxa_atexit@plt+0x1d85c8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r4, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e246c <__cxa_atexit@plt+0x1d6120> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e247c <__cxa_atexit@plt+0x1d6130> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr r1, [pc, #76] @ 1e249c <__cxa_atexit@plt+0x1d6150> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e4918 <__cxa_atexit@plt+0x1d85cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrh r0, [r2, #-2] │ │ │ │ + ldr r2, [pc, #68] @ 1e24a0 <__cxa_atexit@plt+0x1d6154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp r0, #3 │ │ │ │ + moveq r2, r1 │ │ │ │ + mov r1, #5 │ │ │ │ + b 1e2488 <__cxa_atexit@plt+0x1d613c> │ │ │ │ + ldr r2, [pc, #36] @ 1e2498 <__cxa_atexit@plt+0x1d614c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #6 │ │ │ │ + b 1e2488 <__cxa_atexit@plt+0x1d613c> │ │ │ │ + ldr r2, [pc, #16] @ 1e2494 <__cxa_atexit@plt+0x1d6148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r8, [r3, r1] │ │ │ │ + str r2, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01238a94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4984 <__cxa_atexit@plt+0x1d8638> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e49a0 <__cxa_atexit@plt+0x1d8654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e498c <__cxa_atexit@plt+0x1d8640> │ │ │ │ - ldr r3, [pc, #76] @ 1e49a4 <__cxa_atexit@plt+0x1d8658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e2588 <__cxa_atexit@plt+0x1d623c> │ │ │ │ + ldr r7, [pc, #52] @ 1e259c <__cxa_atexit@plt+0x1d6250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4974 <__cxa_atexit@plt+0x1d8628> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 1e257c <__cxa_atexit@plt+0x1d6230> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e2424 <__cxa_atexit@plt+0x1d60d8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e49a8 <__cxa_atexit@plt+0x1d865c> │ │ │ │ + ldr r7, [pc, #16] @ 1e25a0 <__cxa_atexit@plt+0x1d6254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238a30 │ │ │ │ - @ instruction: 0xffffc35c │ │ │ │ - tsteq r2, r8, asr r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e49e0 <__cxa_atexit@plt+0x1d8694> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e49e8 <__cxa_atexit@plt+0x1d869c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012389a0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4a54 <__cxa_atexit@plt+0x1d8708> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4a70 <__cxa_atexit@plt+0x1d8724> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0x011252fc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4a5c <__cxa_atexit@plt+0x1d8710> │ │ │ │ - ldr r3, [pc, #76] @ 1e4a74 <__cxa_atexit@plt+0x1d8728> │ │ │ │ + bhi 1e25ec <__cxa_atexit@plt+0x1d62a0> │ │ │ │ + ldr r3, [pc, #56] @ 1e25fc <__cxa_atexit@plt+0x1d62b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4a44 <__cxa_atexit@plt+0x1d86f8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1e25dc <__cxa_atexit@plt+0x1d6290> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4a78 <__cxa_atexit@plt+0x1d872c> │ │ │ │ + ldr r7, [pc, #12] @ 1e2600 <__cxa_atexit@plt+0x1d62b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238960 │ │ │ │ - @ instruction: 0xffffc28c │ │ │ │ - tsteq r2, r8, lsl #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4ae4 <__cxa_atexit@plt+0x1d8798> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4b00 <__cxa_atexit@plt+0x1d87b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, r0, lsr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4aec <__cxa_atexit@plt+0x1d87a0> │ │ │ │ - ldr r3, [pc, #76] @ 1e4b04 <__cxa_atexit@plt+0x1d87b8> │ │ │ │ + bhi 1e266c <__cxa_atexit@plt+0x1d6320> │ │ │ │ + ldr r3, [pc, #60] @ 1e267c <__cxa_atexit@plt+0x1d6330> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4ad4 <__cxa_atexit@plt+0x1d8788> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1e265c <__cxa_atexit@plt+0x1d6310> │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4b08 <__cxa_atexit@plt+0x1d87bc> │ │ │ │ + ldr r7, [pc, #12] @ 1e2680 <__cxa_atexit@plt+0x1d6334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r8, [r3, -r0]! │ │ │ │ - @ instruction: 0xffffc1fc │ │ │ │ - @ instruction: 0x011231f8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4b40 <__cxa_atexit@plt+0x1d87f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e4b48 <__cxa_atexit@plt+0x1d87fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238840 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4bb4 <__cxa_atexit@plt+0x1d8868> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4bd0 <__cxa_atexit@plt+0x1d8884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r2, r0, lsr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4bbc <__cxa_atexit@plt+0x1d8870> │ │ │ │ - ldr r3, [pc, #76] @ 1e4bd4 <__cxa_atexit@plt+0x1d8888> │ │ │ │ + bhi 1e26d8 <__cxa_atexit@plt+0x1d638c> │ │ │ │ + ldr r3, [pc, #68] @ 1e26e8 <__cxa_atexit@plt+0x1d639c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4ba4 <__cxa_atexit@plt+0x1d8858> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1e26c8 <__cxa_atexit@plt+0x1d637c> │ │ │ │ + ldr r3, [pc, #52] @ 1e26ec <__cxa_atexit@plt+0x1d63a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4bd8 <__cxa_atexit@plt+0x1d888c> │ │ │ │ + ldr r7, [pc, #16] @ 1e26f0 <__cxa_atexit@plt+0x1d63a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238800 │ │ │ │ - @ instruction: 0xffffc12c │ │ │ │ - tsteq r2, r8, lsr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4c44 <__cxa_atexit@plt+0x1d88f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4c60 <__cxa_atexit@plt+0x1d8914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x011251bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e2718 <__cxa_atexit@plt+0x1d63cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4c4c <__cxa_atexit@plt+0x1d8900> │ │ │ │ - ldr r3, [pc, #76] @ 1e4c64 <__cxa_atexit@plt+0x1d8918> │ │ │ │ + bhi 1e27a0 <__cxa_atexit@plt+0x1d6454> │ │ │ │ + ldr r3, [pc, #76] @ 1e27b0 <__cxa_atexit@plt+0x1d6464> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4c34 <__cxa_atexit@plt+0x1d88e8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e2790 <__cxa_atexit@plt+0x1d6444> │ │ │ │ + ldr r7, [pc, #56] @ 1e27b4 <__cxa_atexit@plt+0x1d6468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4c68 <__cxa_atexit@plt+0x1d891c> │ │ │ │ + ldr r7, [pc, #16] @ 1e27b8 <__cxa_atexit@plt+0x1d646c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01238770 │ │ │ │ - @ instruction: 0xffffa748 │ │ │ │ - tsteq r2, ip, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4ca0 <__cxa_atexit@plt+0x1d8954> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e4ca8 <__cxa_atexit@plt+0x1d895c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012386e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4d14 <__cxa_atexit@plt+0x1d89c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4d30 <__cxa_atexit@plt+0x1d89e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + ldrsheq r5, [r2, -r4] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4d1c <__cxa_atexit@plt+0x1d89d0> │ │ │ │ - ldr r3, [pc, #76] @ 1e4d34 <__cxa_atexit@plt+0x1d89e8> │ │ │ │ + bhi 1e2804 <__cxa_atexit@plt+0x1d64b8> │ │ │ │ + ldr r3, [pc, #56] @ 1e2814 <__cxa_atexit@plt+0x1d64c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4d04 <__cxa_atexit@plt+0x1d89b8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e27f4 <__cxa_atexit@plt+0x1d64a8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4d38 <__cxa_atexit@plt+0x1d89ec> │ │ │ │ + ldr r7, [pc, #12] @ 1e2818 <__cxa_atexit@plt+0x1d64cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012386a0 │ │ │ │ - @ instruction: 0xffffa678 │ │ │ │ - @ instruction: 0x01122fbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e4da4 <__cxa_atexit@plt+0x1d8a58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e4dc0 <__cxa_atexit@plt+0x1d8a74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01125098 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4dac <__cxa_atexit@plt+0x1d8a60> │ │ │ │ - ldr r3, [pc, #76] @ 1e4dc4 <__cxa_atexit@plt+0x1d8a78> │ │ │ │ + bhi 1e2884 <__cxa_atexit@plt+0x1d6538> │ │ │ │ + ldr r3, [pc, #60] @ 1e2894 <__cxa_atexit@plt+0x1d6548> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4d94 <__cxa_atexit@plt+0x1d8a48> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1e2874 <__cxa_atexit@plt+0x1d6528> │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4dc8 <__cxa_atexit@plt+0x1d8a7c> │ │ │ │ + ldr r7, [pc, #12] @ 1e2898 <__cxa_atexit@plt+0x1d654c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238610 │ │ │ │ - @ instruction: 0xffffbf3c │ │ │ │ - tsteq r2, r8, lsr pc │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r2, r8, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e4e10 <__cxa_atexit@plt+0x1d8ac4> │ │ │ │ - ldr r7, [pc, #52] @ 1e4e24 <__cxa_atexit@plt+0x1d8ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e28f0 <__cxa_atexit@plt+0x1d65a4> │ │ │ │ + ldr r3, [pc, #68] @ 1e2900 <__cxa_atexit@plt+0x1d65b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e4e04 <__cxa_atexit@plt+0x1d8ab8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e4e34 <__cxa_atexit@plt+0x1d8ae8> │ │ │ │ + beq 1e28e0 <__cxa_atexit@plt+0x1d6594> │ │ │ │ + ldr r3, [pc, #52] @ 1e2904 <__cxa_atexit@plt+0x1d65b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e4e28 <__cxa_atexit@plt+0x1d8adc> │ │ │ │ + ldr r7, [pc, #16] @ 1e2908 <__cxa_atexit@plt+0x1d65bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r0, lsl #30 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x01124fb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 1e4eb4 <__cxa_atexit@plt+0x1d8b68> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 1e4f38 <__cxa_atexit@plt+0x1d8bec> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldrh r0, [r6, #-2] │ │ │ │ - add r6, r3, #64 @ 0x40 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 1e4fbc <__cxa_atexit@plt+0x1d8c70> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 1e4ffc <__cxa_atexit@plt+0x1d8cb0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e5078 <__cxa_atexit@plt+0x1d8d2c> │ │ │ │ - ldr r9, [pc, #560] @ 1e50b4 <__cxa_atexit@plt+0x1d8d68> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #556] @ 1e50b8 <__cxa_atexit@plt+0x1d8d6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #552] @ 1e50bc <__cxa_atexit@plt+0x1d8d70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #528] @ 1e50c0 <__cxa_atexit@plt+0x1d8d74> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1e5038 <__cxa_atexit@plt+0x1d8cec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e5078 <__cxa_atexit@plt+0x1d8d2c> │ │ │ │ - ldr r9, [pc, #440] @ 1e5084 <__cxa_atexit@plt+0x1d8d38> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #436] @ 1e5088 <__cxa_atexit@plt+0x1d8d3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #432] @ 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #408] @ 1e5090 <__cxa_atexit@plt+0x1d8d44> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #10 │ │ │ │ - bx ip │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e5078 <__cxa_atexit@plt+0x1d8d2c> │ │ │ │ - ldr r9, [pc, #372] @ 1e50c4 <__cxa_atexit@plt+0x1d8d78> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #368] @ 1e50c8 <__cxa_atexit@plt+0x1d8d7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #364] @ 1e50cc <__cxa_atexit@plt+0x1d8d80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #340] @ 1e50d0 <__cxa_atexit@plt+0x1d8d84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e5078 <__cxa_atexit@plt+0x1d8d2c> │ │ │ │ - ldr r9, [pc, #216] @ 1e50a4 <__cxa_atexit@plt+0x1d8d58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #212] @ 1e50a8 <__cxa_atexit@plt+0x1d8d5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #208] @ 1e50ac <__cxa_atexit@plt+0x1d8d60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #184] @ 1e50b0 <__cxa_atexit@plt+0x1d8d64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1e5038 <__cxa_atexit@plt+0x1d8cec> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e5078 <__cxa_atexit@plt+0x1d8d2c> │ │ │ │ - ldr r9, [pc, #136] @ 1e5094 <__cxa_atexit@plt+0x1d8d48> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 1e5098 <__cxa_atexit@plt+0x1d8d4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 1e509c <__cxa_atexit@plt+0x1d8d50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #104] @ 1e50a0 <__cxa_atexit@plt+0x1d8d54> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ + ldr r2, [pc, #20] @ 1e2930 <__cxa_atexit@plt+0x1d65e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + str r2, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - @ instruction: 0x01238c58 │ │ │ │ - @ instruction: 0xfffff9a4 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - @ instruction: 0x01238b1c │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - @ instruction: 0x01238b60 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x01238cac │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - @ instruction: 0x01238be4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5108 <__cxa_atexit@plt+0x1d8dbc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e5110 <__cxa_atexit@plt+0x1d8dc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01238278 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e1840 <__cxa_atexit@plt+0x1d54f4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e5180 <__cxa_atexit@plt+0x1d8e34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e518c <__cxa_atexit@plt+0x1d8e40> │ │ │ │ - ldr r1, [pc, #64] @ 1e519c <__cxa_atexit@plt+0x1d8e50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e51a0 <__cxa_atexit@plt+0x1d8e54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x0123820c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e520c <__cxa_atexit@plt+0x1d8ec0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5228 <__cxa_atexit@plt+0x1d8edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5214 <__cxa_atexit@plt+0x1d8ec8> │ │ │ │ - ldr r3, [pc, #76] @ 1e522c <__cxa_atexit@plt+0x1d8ee0> │ │ │ │ + bhi 1e29b8 <__cxa_atexit@plt+0x1d666c> │ │ │ │ + ldr r3, [pc, #76] @ 1e29c8 <__cxa_atexit@plt+0x1d667c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e51fc <__cxa_atexit@plt+0x1d8eb0> │ │ │ │ + beq 1e29a8 <__cxa_atexit@plt+0x1d665c> │ │ │ │ + ldr r7, [pc, #56] @ 1e29cc <__cxa_atexit@plt+0x1d6680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e29d0 <__cxa_atexit@plt+0x1d6684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, ip, ror #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e2a24 <__cxa_atexit@plt+0x1d66d8> │ │ │ │ + ldr r3, [pc, #64] @ 1e2a34 <__cxa_atexit@plt+0x1d66e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2a14 <__cxa_atexit@plt+0x1d66c8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r8, [r9, #11] │ │ │ │ + ldreq r8, [r9, #10] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5230 <__cxa_atexit@plt+0x1d8ee4> │ │ │ │ + ldr r7, [pc, #12] @ 1e2a38 <__cxa_atexit@plt+0x1d66ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012381a8 │ │ │ │ - andeq r1, r0, r0, asr ip │ │ │ │ - tsteq r2, r0, lsl #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5268 <__cxa_atexit@plt+0x1d8f1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e5270 <__cxa_atexit@plt+0x1d8f24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + tsteq r2, r8, lsl #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #11 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #10 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01238118 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e52dc <__cxa_atexit@plt+0x1d8f90> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e52f8 <__cxa_atexit@plt+0x1d8fac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e52e4 <__cxa_atexit@plt+0x1d8f98> │ │ │ │ - ldr r3, [pc, #76] @ 1e52fc <__cxa_atexit@plt+0x1d8fb0> │ │ │ │ + bhi 1e2ac4 <__cxa_atexit@plt+0x1d6778> │ │ │ │ + ldr r3, [pc, #80] @ 1e2ad4 <__cxa_atexit@plt+0x1d6788> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e52cc <__cxa_atexit@plt+0x1d8f80> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e2aac <__cxa_atexit@plt+0x1d6760> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1e2ab4 <__cxa_atexit@plt+0x1d6768> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5300 <__cxa_atexit@plt+0x1d8fb4> │ │ │ │ + ldr r3, [r9, #10] │ │ │ │ + b 1e2ab8 <__cxa_atexit@plt+0x1d676c> │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e2ad8 <__cxa_atexit@plt+0x1d678c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r3, -r8]! @ │ │ │ │ - andeq r1, r0, r0, lsl #23 │ │ │ │ - tsteq r2, r0, lsr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e536c <__cxa_atexit@plt+0x1d9020> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5388 <__cxa_atexit@plt+0x1d903c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + tsteq r2, r8, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5374 <__cxa_atexit@plt+0x1d9028> │ │ │ │ - ldr r3, [pc, #76] @ 1e538c <__cxa_atexit@plt+0x1d9040> │ │ │ │ + bhi 1e2b4c <__cxa_atexit@plt+0x1d6800> │ │ │ │ + ldr r3, [pc, #96] @ 1e2b5c <__cxa_atexit@plt+0x1d6810> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e535c <__cxa_atexit@plt+0x1d9010> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2b28 <__cxa_atexit@plt+0x1d67dc> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e2b38 <__cxa_atexit@plt+0x1d67ec> │ │ │ │ + ldr r3, [pc, #68] @ 1e2b60 <__cxa_atexit@plt+0x1d6814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #10] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5390 <__cxa_atexit@plt+0x1d9044> │ │ │ │ + ldr r3, [pc, #40] @ 1e2b68 <__cxa_atexit@plt+0x1d681c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #16] @ 1e2b64 <__cxa_atexit@plt+0x1d6818> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01238048 │ │ │ │ - @ instruction: 0xffffa020 │ │ │ │ - tsteq r2, r4, ror #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e53c8 <__cxa_atexit@plt+0x1d907c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e53d0 <__cxa_atexit@plt+0x1d9084> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + tsteq r2, r8, ror #26 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 1e2bac <__cxa_atexit@plt+0x1d6860> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1e2bb0 <__cxa_atexit@plt+0x1d6864> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r0, #11 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, #10 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237fb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e543c <__cxa_atexit@plt+0x1d90f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5458 <__cxa_atexit@plt+0x1d910c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5444 <__cxa_atexit@plt+0x1d90f8> │ │ │ │ - ldr r3, [pc, #76] @ 1e545c <__cxa_atexit@plt+0x1d9110> │ │ │ │ + bhi 1e2c78 <__cxa_atexit@plt+0x1d692c> │ │ │ │ + ldr r3, [pc, #100] @ 1e2c88 <__cxa_atexit@plt+0x1d693c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e542c <__cxa_atexit@plt+0x1d90e0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2c4c <__cxa_atexit@plt+0x1d6900> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e2c5c <__cxa_atexit@plt+0x1d6910> │ │ │ │ + ldr r7, [pc, #76] @ 1e2c90 <__cxa_atexit@plt+0x1d6944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #10] │ │ │ │ + b 1e2c68 <__cxa_atexit@plt+0x1d691c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5460 <__cxa_atexit@plt+0x1d9114> │ │ │ │ + ldr r7, [pc, #40] @ 1e2c8c <__cxa_atexit@plt+0x1d6940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #20] @ 1e2c94 <__cxa_atexit@plt+0x1d6948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237f78 │ │ │ │ - andeq r1, r0, r0, lsr #20 │ │ │ │ - @ instruction: 0x011228d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e54cc <__cxa_atexit@plt+0x1d9180> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e54e8 <__cxa_atexit@plt+0x1d919c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, ip, lsr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e54d4 <__cxa_atexit@plt+0x1d9188> │ │ │ │ - ldr r3, [pc, #76] @ 1e54ec <__cxa_atexit@plt+0x1d91a0> │ │ │ │ + bhi 1e2ce0 <__cxa_atexit@plt+0x1d6994> │ │ │ │ + ldr r3, [pc, #56] @ 1e2cf0 <__cxa_atexit@plt+0x1d69a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e54bc <__cxa_atexit@plt+0x1d9170> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e2cd0 <__cxa_atexit@plt+0x1d6984> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e54f0 <__cxa_atexit@plt+0x1d91a4> │ │ │ │ + ldr r7, [pc, #12] @ 1e2cf4 <__cxa_atexit@plt+0x1d69a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237ee8 │ │ │ │ - @ instruction: 0xffff9ec0 │ │ │ │ - tsteq r2, r4, lsl #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e555c <__cxa_atexit@plt+0x1d9210> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5578 <__cxa_atexit@plt+0x1d922c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01124bdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5564 <__cxa_atexit@plt+0x1d9218> │ │ │ │ - ldr r3, [pc, #76] @ 1e557c <__cxa_atexit@plt+0x1d9230> │ │ │ │ + bhi 1e2d60 <__cxa_atexit@plt+0x1d6a14> │ │ │ │ + ldr r3, [pc, #60] @ 1e2d70 <__cxa_atexit@plt+0x1d6a24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e554c <__cxa_atexit@plt+0x1d9200> │ │ │ │ + beq 1e2d50 <__cxa_atexit@plt+0x1d6a04> │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1e2d74 <__cxa_atexit@plt+0x1d6a28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r2, ip, asr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e2dcc <__cxa_atexit@plt+0x1d6a80> │ │ │ │ + ldr r3, [pc, #68] @ 1e2ddc <__cxa_atexit@plt+0x1d6a90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e2dbc <__cxa_atexit@plt+0x1d6a70> │ │ │ │ + ldr r3, [pc, #52] @ 1e2de0 <__cxa_atexit@plt+0x1d6a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5580 <__cxa_atexit@plt+0x1d9234> │ │ │ │ + ldr r7, [pc, #16] @ 1e2de4 <__cxa_atexit@plt+0x1d6a98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237e58 │ │ │ │ - @ instruction: 0xffff9e30 │ │ │ │ - tsteq r2, r4, ror r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e55b8 <__cxa_atexit@plt+0x1d926c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e55c0 <__cxa_atexit@plt+0x1d9274> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x01124af8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e2e0c <__cxa_atexit@plt+0x1d6ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r8, sp, r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e562c <__cxa_atexit@plt+0x1d92e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5648 <__cxa_atexit@plt+0x1d92fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5634 <__cxa_atexit@plt+0x1d92e8> │ │ │ │ - ldr r3, [pc, #76] @ 1e564c <__cxa_atexit@plt+0x1d9300> │ │ │ │ + bhi 1e2e94 <__cxa_atexit@plt+0x1d6b48> │ │ │ │ + ldr r3, [pc, #76] @ 1e2ea4 <__cxa_atexit@plt+0x1d6b58> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e561c <__cxa_atexit@plt+0x1d92d0> │ │ │ │ + beq 1e2e84 <__cxa_atexit@plt+0x1d6b38> │ │ │ │ + ldr r7, [pc, #56] @ 1e2ea8 <__cxa_atexit@plt+0x1d6b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e2eac <__cxa_atexit@plt+0x1d6b60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, r0, lsr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e2f10 <__cxa_atexit@plt+0x1d6bc4> │ │ │ │ + ldr r3, [pc, #80] @ 1e2f20 <__cxa_atexit@plt+0x1d6bd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2ef8 <__cxa_atexit@plt+0x1d6bac> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e2f08 <__cxa_atexit@plt+0x1d6bbc> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r8, [r9, #9] │ │ │ │ + ldrne r8, [r9, #7] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5650 <__cxa_atexit@plt+0x1d9304> │ │ │ │ + ldr r8, [r9, #10] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e2f24 <__cxa_atexit@plt+0x1d6bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, sp, r7 │ │ │ │ - andeq r1, r0, r0, lsr r8 │ │ │ │ - tsteq r2, r0, ror #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5688 <__cxa_atexit@plt+0x1d933c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e5690 <__cxa_atexit@plt+0x1d9344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x011249bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #10 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r2, #9 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r7, [r3, -r8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e56fc <__cxa_atexit@plt+0x1d93b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5718 <__cxa_atexit@plt+0x1d93cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1e2ebc <__cxa_atexit@plt+0x1d6b70> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5704 <__cxa_atexit@plt+0x1d93b8> │ │ │ │ - ldr r3, [pc, #76] @ 1e571c <__cxa_atexit@plt+0x1d93d0> │ │ │ │ + bhi 1e2ff4 <__cxa_atexit@plt+0x1d6ca8> │ │ │ │ + ldr r3, [pc, #124] @ 1e3004 <__cxa_atexit@plt+0x1d6cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e56ec <__cxa_atexit@plt+0x1d93a0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e2fbc <__cxa_atexit@plt+0x1d6c70> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e2fcc <__cxa_atexit@plt+0x1d6c80> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e2fe0 <__cxa_atexit@plt+0x1d6c94> │ │ │ │ + ldr r3, [pc, #96] @ 1e3010 <__cxa_atexit@plt+0x1d6cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #9] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5720 <__cxa_atexit@plt+0x1d93d4> │ │ │ │ + ldr r3, [pc, #56] @ 1e300c <__cxa_atexit@plt+0x1d6cc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #10] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r3, [pc, #32] @ 1e3008 <__cxa_atexit@plt+0x1d6cbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #24] @ 1e3014 <__cxa_atexit@plt+0x1d6cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237cb8 │ │ │ │ - @ instruction: 0xffff9c90 │ │ │ │ - @ instruction: 0x011225d4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e57d8 <__cxa_atexit@plt+0x1d948c> │ │ │ │ - ldr lr, [pc, #180] @ 1e57f8 <__cxa_atexit@plt+0x1d94ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e57fc <__cxa_atexit@plt+0x1d94b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e57b8 <__cxa_atexit@plt+0x1d946c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + tsteq r2, r0, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1e57c4 <__cxa_atexit@plt+0x1d9478> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e57e4 <__cxa_atexit@plt+0x1d9498> │ │ │ │ - ldr r3, [pc, #128] @ 1e5804 <__cxa_atexit@plt+0x1d94b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e5808 <__cxa_atexit@plt+0x1d94bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 1e304c <__cxa_atexit@plt+0x1d6d00> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e305c <__cxa_atexit@plt+0x1d6d10> │ │ │ │ + ldr r2, [pc, #56] @ 1e307c <__cxa_atexit@plt+0x1d6d30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #9 │ │ │ │ + b 1e3068 <__cxa_atexit@plt+0x1d6d1c> │ │ │ │ + ldr r2, [pc, #36] @ 1e3078 <__cxa_atexit@plt+0x1d6d2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #10 │ │ │ │ + b 1e3068 <__cxa_atexit@plt+0x1d6d1c> │ │ │ │ + ldr r2, [pc, #16] @ 1e3074 <__cxa_atexit@plt+0x1d6d28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r8, [r3, r1] │ │ │ │ + str r2, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e5800 <__cxa_atexit@plt+0x1d94b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01237c1c │ │ │ │ - @ instruction: 0x01237c00 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - smlawteq r3, r0, ip, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e586c <__cxa_atexit@plt+0x1d9520> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e5880 <__cxa_atexit@plt+0x1d9534> │ │ │ │ - ldr r2, [pc, #92] @ 1e5894 <__cxa_atexit@plt+0x1d9548> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e5898 <__cxa_atexit@plt+0x1d954c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e5890 <__cxa_atexit@plt+0x1d9544> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1e2f74 <__cxa_atexit@plt+0x1d6c28> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e314c <__cxa_atexit@plt+0x1d6e00> │ │ │ │ + ldr r7, [pc, #52] @ 1e3160 <__cxa_atexit@plt+0x1d6e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e3140 <__cxa_atexit@plt+0x1d6df4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01237b58 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x01237c0c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e58d0 <__cxa_atexit@plt+0x1d9584> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e58d8 <__cxa_atexit@plt+0x1d958c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #16] @ 1e3164 <__cxa_atexit@plt+0x1d6e18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237ab0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01124790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1e31bc <__cxa_atexit@plt+0x1d6e70> │ │ │ │ + mov r2, #15 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 1e31c0 <__cxa_atexit@plt+0x1d6e74> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + uxth r1, r2 │ │ │ │ + mov r2, #13 │ │ │ │ + cmp r1, #13 │ │ │ │ + ldrcc r2, [pc, #24] @ 1e31cc <__cxa_atexit@plt+0x1d6e80> │ │ │ │ + addcc r2, pc, r2 │ │ │ │ + ldrcc r2, [r2, r1, lsl #2] │ │ │ │ + b 1e31c0 <__cxa_atexit@plt+0x1d6e74> │ │ │ │ + mov r2, #10 │ │ │ │ + ldr r8, [r3, r2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + rscseq sp, r9, r0, asr r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e5928 <__cxa_atexit@plt+0x1d95dc> │ │ │ │ - ldr r7, [pc, #52] @ 1e593c <__cxa_atexit@plt+0x1d95f0> │ │ │ │ + bhi 1e3214 <__cxa_atexit@plt+0x1d6ec8> │ │ │ │ + ldr r7, [pc, #52] @ 1e3228 <__cxa_atexit@plt+0x1d6edc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e591c <__cxa_atexit@plt+0x1d95d0> │ │ │ │ + beq 1e3208 <__cxa_atexit@plt+0x1d6ebc> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e7fb0 <__cxa_atexit@plt+0x1dbc64> │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e5940 <__cxa_atexit@plt+0x1d95f4> │ │ │ │ + ldr r7, [pc, #16] @ 1e322c <__cxa_atexit@plt+0x1d6ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r2, r0, r4, lsr #13 │ │ │ │ - @ instruction: 0x011223f8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e5998 <__cxa_atexit@plt+0x1d964c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e59a4 <__cxa_atexit@plt+0x1d9658> │ │ │ │ - ldr r1, [pc, #64] @ 1e59b4 <__cxa_atexit@plt+0x1d9668> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e59b8 <__cxa_atexit@plt+0x1d966c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - strdeq r7, [r3, -r4]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e59f0 <__cxa_atexit@plt+0x1d96a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e59f8 <__cxa_atexit@plt+0x1d96ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01237990 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e5a64 <__cxa_atexit@plt+0x1d9718> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5a80 <__cxa_atexit@plt+0x1d9734> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e3294 <__cxa_atexit@plt+0x1d6f48> │ │ │ │ + ldr r7, [pc, #104] @ 1e32b8 <__cxa_atexit@plt+0x1d6f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5a6c <__cxa_atexit@plt+0x1d9720> │ │ │ │ - ldr r3, [pc, #76] @ 1e5a84 <__cxa_atexit@plt+0x1d9738> │ │ │ │ + bhi 1e32a4 <__cxa_atexit@plt+0x1d6f58> │ │ │ │ + ldr r3, [pc, #84] @ 1e32bc <__cxa_atexit@plt+0x1d6f70> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5a54 <__cxa_atexit@plt+0x1d9708> │ │ │ │ + beq 1e3284 <__cxa_atexit@plt+0x1d6f38> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5a88 <__cxa_atexit@plt+0x1d973c> │ │ │ │ + ldr r7, [pc, #40] @ 1e32c4 <__cxa_atexit@plt+0x1d6f78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - tsteq r2, r8, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5b40 <__cxa_atexit@plt+0x1d97f4> │ │ │ │ - ldr lr, [pc, #180] @ 1e5b60 <__cxa_atexit@plt+0x1d9814> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e5b64 <__cxa_atexit@plt+0x1d9818> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e5b20 <__cxa_atexit@plt+0x1d97d4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e5b2c <__cxa_atexit@plt+0x1d97e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e5b4c <__cxa_atexit@plt+0x1d9800> │ │ │ │ - ldr r3, [pc, #128] @ 1e5b6c <__cxa_atexit@plt+0x1d9820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e5b70 <__cxa_atexit@plt+0x1d9824> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 1e32c0 <__cxa_atexit@plt+0x1d6f74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e5b68 <__cxa_atexit@plt+0x1d981c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012378b4 │ │ │ │ - @ instruction: 0x01237898 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01237958 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + tsteq r2, r8, lsr r6 │ │ │ │ + tsteq r2, r0, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e5bd4 <__cxa_atexit@plt+0x1d9888> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e5be8 <__cxa_atexit@plt+0x1d989c> │ │ │ │ - ldr r2, [pc, #92] @ 1e5bfc <__cxa_atexit@plt+0x1d98b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e5c00 <__cxa_atexit@plt+0x1d98b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e5bf8 <__cxa_atexit@plt+0x1d98ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r7, [r3, -r0]! │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x012378a4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e5c6c <__cxa_atexit@plt+0x1d9920> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5c88 <__cxa_atexit@plt+0x1d993c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e3354 <__cxa_atexit@plt+0x1d7008> │ │ │ │ + ldr r7, [pc, #104] @ 1e3378 <__cxa_atexit@plt+0x1d702c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5c74 <__cxa_atexit@plt+0x1d9928> │ │ │ │ - ldr r3, [pc, #76] @ 1e5c8c <__cxa_atexit@plt+0x1d9940> │ │ │ │ + bhi 1e3364 <__cxa_atexit@plt+0x1d7018> │ │ │ │ + ldr r3, [pc, #84] @ 1e337c <__cxa_atexit@plt+0x1d7030> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5c5c <__cxa_atexit@plt+0x1d9910> │ │ │ │ + beq 1e3344 <__cxa_atexit@plt+0x1d6ff8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 1e3384 <__cxa_atexit@plt+0x1d7038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5c90 <__cxa_atexit@plt+0x1d9944> │ │ │ │ + ldr r7, [pc, #20] @ 1e3380 <__cxa_atexit@plt+0x1d7034> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237748 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - tsteq r2, r0, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5cfc <__cxa_atexit@plt+0x1d99b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5d18 <__cxa_atexit@plt+0x1d99cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + tsteq r2, r8, ror r5 │ │ │ │ + @ instruction: 0x01124590 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5d04 <__cxa_atexit@plt+0x1d99b8> │ │ │ │ - ldr r3, [pc, #76] @ 1e5d1c <__cxa_atexit@plt+0x1d99d0> │ │ │ │ + bhi 1e33d0 <__cxa_atexit@plt+0x1d7084> │ │ │ │ + ldr r3, [pc, #56] @ 1e33e0 <__cxa_atexit@plt+0x1d7094> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5cec <__cxa_atexit@plt+0x1d99a0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e33c0 <__cxa_atexit@plt+0x1d7074> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #23] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5d20 <__cxa_atexit@plt+0x1d99d4> │ │ │ │ + ldr r7, [pc, #12] @ 1e33e4 <__cxa_atexit@plt+0x1d7098> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012376b8 │ │ │ │ - @ instruction: 0xffff9690 │ │ │ │ - @ instruction: 0x01121fd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5d58 <__cxa_atexit@plt+0x1d9a0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e5d60 <__cxa_atexit@plt+0x1d9a14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, ip, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01237628 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5dcc <__cxa_atexit@plt+0x1d9a80> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5de8 <__cxa_atexit@plt+0x1d9a9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5dd4 <__cxa_atexit@plt+0x1d9a88> │ │ │ │ - ldr r3, [pc, #76] @ 1e5dec <__cxa_atexit@plt+0x1d9aa0> │ │ │ │ + bhi 1e3450 <__cxa_atexit@plt+0x1d7104> │ │ │ │ + ldr r3, [pc, #60] @ 1e3460 <__cxa_atexit@plt+0x1d7114> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5dbc <__cxa_atexit@plt+0x1d9a70> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + beq 1e3440 <__cxa_atexit@plt+0x1d70f4> │ │ │ │ + ldr r3, [r9, #23] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5df0 <__cxa_atexit@plt+0x1d9aa4> │ │ │ │ + ldr r7, [pc, #12] @ 1e3464 <__cxa_atexit@plt+0x1d7118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012375e8 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - tsteq r2, r0, asr #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5e5c <__cxa_atexit@plt+0x1d9b10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5e78 <__cxa_atexit@plt+0x1d9b2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x0112449c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5e64 <__cxa_atexit@plt+0x1d9b18> │ │ │ │ - ldr r3, [pc, #76] @ 1e5e7c <__cxa_atexit@plt+0x1d9b30> │ │ │ │ + bhi 1e34bc <__cxa_atexit@plt+0x1d7170> │ │ │ │ + ldr r3, [pc, #68] @ 1e34cc <__cxa_atexit@plt+0x1d7180> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5e4c <__cxa_atexit@plt+0x1d9b00> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e34ac <__cxa_atexit@plt+0x1d7160> │ │ │ │ + ldr r3, [pc, #52] @ 1e34d0 <__cxa_atexit@plt+0x1d7184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #23] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5e80 <__cxa_atexit@plt+0x1d9b34> │ │ │ │ + ldr r7, [pc, #16] @ 1e34d4 <__cxa_atexit@plt+0x1d7188> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237558 │ │ │ │ - @ instruction: 0xffff9530 │ │ │ │ - tsteq r2, r4, ror lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5eb8 <__cxa_atexit@plt+0x1d9b6c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e5ec0 <__cxa_atexit@plt+0x1d9b74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, r8, lsr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e34fc <__cxa_atexit@plt+0x1d71b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - smlawteq r3, r8, r4, r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5f2c <__cxa_atexit@plt+0x1d9be0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5f48 <__cxa_atexit@plt+0x1d9bfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5f34 <__cxa_atexit@plt+0x1d9be8> │ │ │ │ - ldr r3, [pc, #76] @ 1e5f4c <__cxa_atexit@plt+0x1d9c00> │ │ │ │ + bhi 1e3584 <__cxa_atexit@plt+0x1d7238> │ │ │ │ + ldr r3, [pc, #76] @ 1e3594 <__cxa_atexit@plt+0x1d7248> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5f1c <__cxa_atexit@plt+0x1d9bd0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + beq 1e3574 <__cxa_atexit@plt+0x1d7228> │ │ │ │ + ldr r7, [pc, #56] @ 1e3598 <__cxa_atexit@plt+0x1d724c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #23] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5f50 <__cxa_atexit@plt+0x1d9c04> │ │ │ │ + ldr r7, [pc, #16] @ 1e359c <__cxa_atexit@plt+0x1d7250> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, r4, r7 │ │ │ │ - andeq r0, r0, r0, lsr pc │ │ │ │ - tsteq r2, r0, ror #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5fbc <__cxa_atexit@plt+0x1d9c70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e5fd8 <__cxa_atexit@plt+0x1d9c8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, r0, ror r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e5fc4 <__cxa_atexit@plt+0x1d9c78> │ │ │ │ - ldr r3, [pc, #76] @ 1e5fdc <__cxa_atexit@plt+0x1d9c90> │ │ │ │ + bhi 1e35e8 <__cxa_atexit@plt+0x1d729c> │ │ │ │ + ldr r3, [pc, #56] @ 1e35f8 <__cxa_atexit@plt+0x1d72ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e5fac <__cxa_atexit@plt+0x1d9c60> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e35d8 <__cxa_atexit@plt+0x1d728c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #15] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e5fe0 <__cxa_atexit@plt+0x1d9c94> │ │ │ │ + ldr r7, [pc, #12] @ 1e35fc <__cxa_atexit@plt+0x1d72b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r3, -r8]! │ │ │ │ - @ instruction: 0xffff93d0 │ │ │ │ - tsteq r2, r4, lsl sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6018 <__cxa_atexit@plt+0x1d9ccc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6020 <__cxa_atexit@plt+0x1d9cd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, r4, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01237368 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e608c <__cxa_atexit@plt+0x1d9d40> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e60a8 <__cxa_atexit@plt+0x1d9d5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e6094 <__cxa_atexit@plt+0x1d9d48> │ │ │ │ - ldr r3, [pc, #76] @ 1e60ac <__cxa_atexit@plt+0x1d9d60> │ │ │ │ + bhi 1e3668 <__cxa_atexit@plt+0x1d731c> │ │ │ │ + ldr r3, [pc, #60] @ 1e3678 <__cxa_atexit@plt+0x1d732c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e607c <__cxa_atexit@plt+0x1d9d30> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + beq 1e3658 <__cxa_atexit@plt+0x1d730c> │ │ │ │ + ldr r3, [r9, #15] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e60b0 <__cxa_atexit@plt+0x1d9d64> │ │ │ │ + ldr r7, [pc, #12] @ 1e367c <__cxa_atexit@plt+0x1d7330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237328 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r2, r0, lsl #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e611c <__cxa_atexit@plt+0x1d9dd0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6138 <__cxa_atexit@plt+0x1d9dec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01124294 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e6124 <__cxa_atexit@plt+0x1d9dd8> │ │ │ │ - ldr r3, [pc, #76] @ 1e613c <__cxa_atexit@plt+0x1d9df0> │ │ │ │ + bhi 1e36d4 <__cxa_atexit@plt+0x1d7388> │ │ │ │ + ldr r3, [pc, #68] @ 1e36e4 <__cxa_atexit@plt+0x1d7398> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e610c <__cxa_atexit@plt+0x1d9dc0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e36c4 <__cxa_atexit@plt+0x1d7378> │ │ │ │ + ldr r3, [pc, #52] @ 1e36e8 <__cxa_atexit@plt+0x1d739c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6140 <__cxa_atexit@plt+0x1d9df4> │ │ │ │ + ldr r7, [pc, #16] @ 1e36ec <__cxa_atexit@plt+0x1d73a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01237298 │ │ │ │ - @ instruction: 0xffff9270 │ │ │ │ - @ instruction: 0x01121bb4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e61f8 <__cxa_atexit@plt+0x1d9eac> │ │ │ │ - ldr lr, [pc, #180] @ 1e6218 <__cxa_atexit@plt+0x1d9ecc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e621c <__cxa_atexit@plt+0x1d9ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e61d8 <__cxa_atexit@plt+0x1d9e8c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e61e4 <__cxa_atexit@plt+0x1d9e98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e6204 <__cxa_atexit@plt+0x1d9eb8> │ │ │ │ - ldr r3, [pc, #128] @ 1e6224 <__cxa_atexit@plt+0x1d9ed8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e6228 <__cxa_atexit@plt+0x1d9edc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e6220 <__cxa_atexit@plt+0x1d9ed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r7, [r3, -ip]! │ │ │ │ - @ instruction: 0x012371e0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x012372a0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e3714 <__cxa_atexit@plt+0x1d73c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e628c <__cxa_atexit@plt+0x1d9f40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e62a0 <__cxa_atexit@plt+0x1d9f54> │ │ │ │ - ldr r2, [pc, #92] @ 1e62b4 <__cxa_atexit@plt+0x1d9f68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e62b8 <__cxa_atexit@plt+0x1d9f6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e62b0 <__cxa_atexit@plt+0x1d9f64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01237138 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x012371ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6324 <__cxa_atexit@plt+0x1d9fd8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6340 <__cxa_atexit@plt+0x1d9ff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e632c <__cxa_atexit@plt+0x1d9fe0> │ │ │ │ - ldr r3, [pc, #76] @ 1e6344 <__cxa_atexit@plt+0x1d9ff8> │ │ │ │ + bhi 1e379c <__cxa_atexit@plt+0x1d7450> │ │ │ │ + ldr r3, [pc, #76] @ 1e37ac <__cxa_atexit@plt+0x1d7460> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e6314 <__cxa_atexit@plt+0x1d9fc8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e378c <__cxa_atexit@plt+0x1d7440> │ │ │ │ + ldr r7, [pc, #56] @ 1e37b0 <__cxa_atexit@plt+0x1d7464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #15] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 1e37b4 <__cxa_atexit@plt+0x1d7468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e37fc <__cxa_atexit@plt+0x1d74b0> │ │ │ │ + ldr r7, [pc, #52] @ 1e3810 <__cxa_atexit@plt+0x1d74c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e37f0 <__cxa_atexit@plt+0x1d74a4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3820 <__cxa_atexit@plt+0x1d74d4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6348 <__cxa_atexit@plt+0x1d9ffc> │ │ │ │ + ldr r7, [pc, #16] @ 1e3814 <__cxa_atexit@plt+0x1d74c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01237090 │ │ │ │ - @ instruction: 0xffff9068 │ │ │ │ - tsteq r2, ip, lsr #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6400 <__cxa_atexit@plt+0x1da0b4> │ │ │ │ - ldr lr, [pc, #180] @ 1e6420 <__cxa_atexit@plt+0x1da0d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e6424 <__cxa_atexit@plt+0x1da0d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e63e0 <__cxa_atexit@plt+0x1da094> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r0, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1e63ec <__cxa_atexit@plt+0x1da0a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e640c <__cxa_atexit@plt+0x1da0c0> │ │ │ │ - ldr r3, [pc, #128] @ 1e642c <__cxa_atexit@plt+0x1da0e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e6430 <__cxa_atexit@plt+0x1da0e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 1e3860 <__cxa_atexit@plt+0x1d7514> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e389c <__cxa_atexit@plt+0x1d7550> │ │ │ │ + ldr r2, [pc, #236] @ 1e392c <__cxa_atexit@plt+0x1d75e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e38d4 <__cxa_atexit@plt+0x1d7588> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r2, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e38ec <__cxa_atexit@plt+0x1d75a0> │ │ │ │ + ldr r7, [pc, #172] @ 1e3924 <__cxa_atexit@plt+0x1d75d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1e38dc <__cxa_atexit@plt+0x1d7590> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 1e38c8 <__cxa_atexit@plt+0x1d757c> │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + b 1e38e0 <__cxa_atexit@plt+0x1d7594> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e3904 <__cxa_atexit@plt+0x1d75b8> │ │ │ │ + ldr r7, [pc, #108] @ 1e391c <__cxa_atexit@plt+0x1d75d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e38c8 <__cxa_atexit@plt+0x1d757c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e6428 <__cxa_atexit@plt+0x1da0dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r8, [r9, #10] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #52] @ 1e3928 <__cxa_atexit@plt+0x1d75dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ 1e3920 <__cxa_atexit@plt+0x1d75d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r6, [r3, -r4]! │ │ │ │ - ldrdeq r6, [r3, -r8]! │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01237098 │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + @ instruction: 0x01123fd8 │ │ │ │ + @ instruction: 0xfffff1c8 │ │ │ │ + tsteq r2, r0, asr #31 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e6494 <__cxa_atexit@plt+0x1da148> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e64a8 <__cxa_atexit@plt+0x1da15c> │ │ │ │ - ldr r2, [pc, #92] @ 1e64bc <__cxa_atexit@plt+0x1da170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e64c0 <__cxa_atexit@plt+0x1da174> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e64b8 <__cxa_atexit@plt+0x1da16c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01236f30 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x01236fe4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e652c <__cxa_atexit@plt+0x1da1e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6548 <__cxa_atexit@plt+0x1da1fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e6534 <__cxa_atexit@plt+0x1da1e8> │ │ │ │ - ldr r3, [pc, #76] @ 1e654c <__cxa_atexit@plt+0x1da200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e3990 <__cxa_atexit@plt+0x1d7644> │ │ │ │ + ldr r7, [pc, #52] @ 1e39a4 <__cxa_atexit@plt+0x1d7658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e651c <__cxa_atexit@plt+0x1da1d0> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 1e3984 <__cxa_atexit@plt+0x1d7638> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e3820 <__cxa_atexit@plt+0x1d74d4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6550 <__cxa_atexit@plt+0x1da204> │ │ │ │ + ldr r7, [pc, #16] @ 1e39a8 <__cxa_atexit@plt+0x1d765c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r8, lr, r6 │ │ │ │ - @ instruction: 0xffff8e60 │ │ │ │ - tsteq r2, r4, lsr #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6608 <__cxa_atexit@plt+0x1da2bc> │ │ │ │ - ldr lr, [pc, #180] @ 1e6628 <__cxa_atexit@plt+0x1da2dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e662c <__cxa_atexit@plt+0x1da2e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e65e8 <__cxa_atexit@plt+0x1da29c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e65f4 <__cxa_atexit@plt+0x1da2a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e6614 <__cxa_atexit@plt+0x1da2c8> │ │ │ │ - ldr r3, [pc, #128] @ 1e6634 <__cxa_atexit@plt+0x1da2e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e6638 <__cxa_atexit@plt+0x1da2ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + tsteq r2, ip, ror pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e39f0 <__cxa_atexit@plt+0x1d76a4> │ │ │ │ + ldr r7, [pc, #52] @ 1e3a04 <__cxa_atexit@plt+0x1d76b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e39e4 <__cxa_atexit@plt+0x1d7698> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3a14 <__cxa_atexit@plt+0x1d76c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 1e3a08 <__cxa_atexit@plt+0x1d76bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e6630 <__cxa_atexit@plt+0x1da2e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01236dec │ │ │ │ - ldrdeq r6, [r3, -r0]! │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01236e90 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e669c <__cxa_atexit@plt+0x1da350> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e66b0 <__cxa_atexit@plt+0x1da364> │ │ │ │ - ldr r2, [pc, #92] @ 1e66c4 <__cxa_atexit@plt+0x1da378> │ │ │ │ + beq 1e3a54 <__cxa_atexit@plt+0x1d7708> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e3a88 <__cxa_atexit@plt+0x1d773c> │ │ │ │ + ldr r3, [pc, #248] @ 1e3b28 <__cxa_atexit@plt+0x1d77dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e3acc <__cxa_atexit@plt+0x1d7780> │ │ │ │ + ldr r2, [pc, #228] @ 1e3b2c <__cxa_atexit@plt+0x1d77e0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + b 1e3af0 <__cxa_atexit@plt+0x1d77a4> │ │ │ │ + ldr r3, [pc, #192] @ 1e3b1c <__cxa_atexit@plt+0x1d77d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e66c8 <__cxa_atexit@plt+0x1da37c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e66c0 <__cxa_atexit@plt+0x1da374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01236d28 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - ldrdeq r6, [r3, -ip]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6734 <__cxa_atexit@plt+0x1da3e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6750 <__cxa_atexit@plt+0x1da404> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1e3acc <__cxa_atexit@plt+0x1d7780> │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1e3ae4 <__cxa_atexit@plt+0x1d7798> │ │ │ │ + ldr r2, [pc, #164] @ 1e3b24 <__cxa_atexit@plt+0x1d77d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #10] │ │ │ │ + b 1e3af0 <__cxa_atexit@plt+0x1d77a4> │ │ │ │ + ldr r2, [pc, #128] @ 1e3b10 <__cxa_atexit@plt+0x1d77c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e673c <__cxa_atexit@plt+0x1da3f0> │ │ │ │ - ldr r3, [pc, #76] @ 1e6754 <__cxa_atexit@plt+0x1da408> │ │ │ │ + bhi 1e3afc <__cxa_atexit@plt+0x1d77b0> │ │ │ │ + ldr r3, [pc, #96] @ 1e3b14 <__cxa_atexit@plt+0x1d77c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e6724 <__cxa_atexit@plt+0x1da3d8> │ │ │ │ + beq 1e3ad4 <__cxa_atexit@plt+0x1d7788> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e3170 <__cxa_atexit@plt+0x1d6e24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6758 <__cxa_atexit@plt+0x1da40c> │ │ │ │ + ldr r2, [pc, #52] @ 1e3b20 <__cxa_atexit@plt+0x1d77d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #20] @ 1e3b18 <__cxa_atexit@plt+0x1d77cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r3, r0, ip, r6 │ │ │ │ - @ instruction: 0xffffa5ac │ │ │ │ - tsteq r2, r8, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e683c <__cxa_atexit@plt+0x1da4f0> │ │ │ │ - ldr lr, [pc, #224] @ 1e685c <__cxa_atexit@plt+0x1da510> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #212] @ 1e6860 <__cxa_atexit@plt+0x1da514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 1e67f0 <__cxa_atexit@plt+0x1da4a4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1e67fc <__cxa_atexit@plt+0x1da4b0> │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1e6848 <__cxa_atexit@plt+0x1da4fc> │ │ │ │ - ldr r1, [pc, #164] @ 1e6864 <__cxa_atexit@plt+0x1da518> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #160] @ 1e6868 <__cxa_atexit@plt+0x1da51c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffff6b8 │ │ │ │ + tsteq r2, r0, ror #27 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e3b54 <__cxa_atexit@plt+0x1d7808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1e6848 <__cxa_atexit@plt+0x1da4fc> │ │ │ │ - ldr r1, [pc, #96] @ 1e686c <__cxa_atexit@plt+0x1da520> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 1e3bc0 <__cxa_atexit@plt+0x1d7874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1e3bc4 <__cxa_atexit@plt+0x1d7878> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #92] @ 1e6870 <__cxa_atexit@plt+0x1da524> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r0, #11 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, #10 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01236be4 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - strdeq r6, [r3, -r8]! │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - smlawteq r3, r4, fp, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e68d0 <__cxa_atexit@plt+0x1da584> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e6908 <__cxa_atexit@plt+0x1da5bc> │ │ │ │ - ldr r1, [pc, #108] @ 1e6914 <__cxa_atexit@plt+0x1da5c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 1e6918 <__cxa_atexit@plt+0x1da5cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e6908 <__cxa_atexit@plt+0x1da5bc> │ │ │ │ - ldr r1, [pc, #60] @ 1e691c <__cxa_atexit@plt+0x1da5d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #56] @ 1e6920 <__cxa_atexit@plt+0x1da5d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x01236b10 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - strdeq r6, [r3, -r0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6958 <__cxa_atexit@plt+0x1da60c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6960 <__cxa_atexit@plt+0x1da614> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e3c84 <__cxa_atexit@plt+0x1d7938> │ │ │ │ + ldr r7, [pc, #52] @ 1e3c98 <__cxa_atexit@plt+0x1d794c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e3c78 <__cxa_atexit@plt+0x1d792c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3a14 <__cxa_atexit@plt+0x1d76c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e3c9c <__cxa_atexit@plt+0x1d7950> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236a28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6998 <__cxa_atexit@plt+0x1da64c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e69a0 <__cxa_atexit@plt+0x1da654> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0x01123c90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e3ce4 <__cxa_atexit@plt+0x1d7998> │ │ │ │ + ldr r7, [pc, #52] @ 1e3cf8 <__cxa_atexit@plt+0x1d79ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e3cd8 <__cxa_atexit@plt+0x1d798c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e3cfc <__cxa_atexit@plt+0x1d79b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r8, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1e3d54 <__cxa_atexit@plt+0x1d7a08> │ │ │ │ + mov r2, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 1e3d58 <__cxa_atexit@plt+0x1d7a0c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + uxth r1, r2 │ │ │ │ + mov r2, #1 │ │ │ │ + cmp r1, #18 │ │ │ │ + ldrcc r2, [pc, #24] @ 1e3d64 <__cxa_atexit@plt+0x1d7a18> │ │ │ │ + addcc r2, pc, r2 │ │ │ │ + ldrcc r2, [r2, r1, lsl #2] │ │ │ │ + b 1e3d58 <__cxa_atexit@plt+0x1d7a0c> │ │ │ │ + mov r2, #2 │ │ │ │ + ldr r8, [r3, r2] │ │ │ │ + add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + rscseq ip, r9, ip, ror #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e3dac <__cxa_atexit@plt+0x1d7a60> │ │ │ │ + ldr r7, [pc, #52] @ 1e3dc0 <__cxa_atexit@plt+0x1d7a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e3da0 <__cxa_atexit@plt+0x1d7a54> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012369e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 1e3dc4 <__cxa_atexit@plt+0x1d7a78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e6a0c <__cxa_atexit@plt+0x1da6c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6a28 <__cxa_atexit@plt+0x1da6dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e3e2c <__cxa_atexit@plt+0x1d7ae0> │ │ │ │ + ldr r7, [pc, #104] @ 1e3e50 <__cxa_atexit@plt+0x1d7b04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e6a14 <__cxa_atexit@plt+0x1da6c8> │ │ │ │ - ldr r3, [pc, #76] @ 1e6a2c <__cxa_atexit@plt+0x1da6e0> │ │ │ │ + bhi 1e3e3c <__cxa_atexit@plt+0x1d7af0> │ │ │ │ + ldr r3, [pc, #84] @ 1e3e54 <__cxa_atexit@plt+0x1d7b08> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e69fc <__cxa_atexit@plt+0x1da6b0> │ │ │ │ + beq 1e3e1c <__cxa_atexit@plt+0x1d7ad0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6a30 <__cxa_atexit@plt+0x1da6e4> │ │ │ │ + ldr r7, [pc, #40] @ 1e3e5c <__cxa_atexit@plt+0x1d7b10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012369a8 │ │ │ │ - @ instruction: 0xffff8980 │ │ │ │ - tsteq r2, r4, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6a68 <__cxa_atexit@plt+0x1da71c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6a70 <__cxa_atexit@plt+0x1da724> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236918 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6aa8 <__cxa_atexit@plt+0x1da75c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6ab0 <__cxa_atexit@plt+0x1da764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #20] @ 1e3e58 <__cxa_atexit@plt+0x1d7b0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, -r8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6ae8 <__cxa_atexit@plt+0x1da79c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6af0 <__cxa_atexit@plt+0x1da7a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + tsteq r2, r0, ror #21 │ │ │ │ + @ instruction: 0x01123af8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236898 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e6b5c <__cxa_atexit@plt+0x1da810> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6b78 <__cxa_atexit@plt+0x1da82c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e3eec <__cxa_atexit@plt+0x1d7ba0> │ │ │ │ + ldr r7, [pc, #104] @ 1e3f10 <__cxa_atexit@plt+0x1d7bc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e6b64 <__cxa_atexit@plt+0x1da818> │ │ │ │ - ldr r3, [pc, #76] @ 1e6b7c <__cxa_atexit@plt+0x1da830> │ │ │ │ + bhi 1e3efc <__cxa_atexit@plt+0x1d7bb0> │ │ │ │ + ldr r3, [pc, #84] @ 1e3f14 <__cxa_atexit@plt+0x1d7bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e6b4c <__cxa_atexit@plt+0x1da800> │ │ │ │ + beq 1e3edc <__cxa_atexit@plt+0x1d7b90> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 1e3f1c <__cxa_atexit@plt+0x1d7bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6b80 <__cxa_atexit@plt+0x1da834> │ │ │ │ + ldr r7, [pc, #20] @ 1e3f18 <__cxa_atexit@plt+0x1d7bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236858 │ │ │ │ - @ instruction: 0xffff8830 │ │ │ │ - tsteq r2, r4, ror r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6c38 <__cxa_atexit@plt+0x1da8ec> │ │ │ │ - ldr lr, [pc, #180] @ 1e6c58 <__cxa_atexit@plt+0x1da90c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e6c5c <__cxa_atexit@plt+0x1da910> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e6c18 <__cxa_atexit@plt+0x1da8cc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e6c24 <__cxa_atexit@plt+0x1da8d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e6c44 <__cxa_atexit@plt+0x1da8f8> │ │ │ │ - ldr r3, [pc, #128] @ 1e6c64 <__cxa_atexit@plt+0x1da918> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + tsteq r2, r0, lsr #20 │ │ │ │ + tsteq r2, r8, lsr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e3f70 <__cxa_atexit@plt+0x1d7c24> │ │ │ │ + ldr r3, [pc, #64] @ 1e3f80 <__cxa_atexit@plt+0x1d7c34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e6c68 <__cxa_atexit@plt+0x1da91c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e3f60 <__cxa_atexit@plt+0x1d7c14> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r8, [r9, #7] │ │ │ │ + ldreq r8, [r9, #6] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 1e3f84 <__cxa_atexit@plt+0x1d7c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e6c60 <__cxa_atexit@plt+0x1da914> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x011239bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #6 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e4010 <__cxa_atexit@plt+0x1d7cc4> │ │ │ │ + ldr r3, [pc, #80] @ 1e4020 <__cxa_atexit@plt+0x1d7cd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e3ff8 <__cxa_atexit@plt+0x1d7cac> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1e4000 <__cxa_atexit@plt+0x1d7cb4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + b 1e4004 <__cxa_atexit@plt+0x1d7cb8> │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e4024 <__cxa_atexit@plt+0x1d7cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012367bc │ │ │ │ - @ instruction: 0x012367a0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01236860 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + tsteq r2, ip, lsl r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e4098 <__cxa_atexit@plt+0x1d7d4c> │ │ │ │ + ldr r3, [pc, #96] @ 1e40a8 <__cxa_atexit@plt+0x1d7d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e4074 <__cxa_atexit@plt+0x1d7d28> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e4084 <__cxa_atexit@plt+0x1d7d38> │ │ │ │ + ldr r3, [pc, #68] @ 1e40ac <__cxa_atexit@plt+0x1d7d60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 1e40b4 <__cxa_atexit@plt+0x1d7d68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #16] @ 1e40b0 <__cxa_atexit@plt+0x1d7d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x0112389c │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 1e40f8 <__cxa_atexit@plt+0x1d7dac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1e40fc <__cxa_atexit@plt+0x1d7db0> │ │ │ │ + add r1, pc, r1 │ │ │ │ and r3, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e6ccc <__cxa_atexit@plt+0x1da980> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e6ce0 <__cxa_atexit@plt+0x1da994> │ │ │ │ - ldr r2, [pc, #92] @ 1e6cf4 <__cxa_atexit@plt+0x1da9a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e6cf8 <__cxa_atexit@plt+0x1da9ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + moveq r0, #6 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e6cf0 <__cxa_atexit@plt+0x1da9a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r6, [r3, -r8]! │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x012367ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6d30 <__cxa_atexit@plt+0x1da9e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e6d38 <__cxa_atexit@plt+0x1da9ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e41c4 <__cxa_atexit@plt+0x1d7e78> │ │ │ │ + ldr r3, [pc, #100] @ 1e41d4 <__cxa_atexit@plt+0x1d7e88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e4198 <__cxa_atexit@plt+0x1d7e4c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e41a8 <__cxa_atexit@plt+0x1d7e5c> │ │ │ │ + ldr r7, [pc, #76] @ 1e41dc <__cxa_atexit@plt+0x1d7e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + b 1e41b4 <__cxa_atexit@plt+0x1d7e68> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 1e41d8 <__cxa_atexit@plt+0x1d7e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 1e41e0 <__cxa_atexit@plt+0x1d7e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236650 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e6da4 <__cxa_atexit@plt+0x1daa58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e6dc0 <__cxa_atexit@plt+0x1daa74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, r0, ror r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e6dac <__cxa_atexit@plt+0x1daa60> │ │ │ │ - ldr r3, [pc, #76] @ 1e6dc4 <__cxa_atexit@plt+0x1daa78> │ │ │ │ + bhi 1e422c <__cxa_atexit@plt+0x1d7ee0> │ │ │ │ + ldr r3, [pc, #56] @ 1e423c <__cxa_atexit@plt+0x1d7ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e6d94 <__cxa_atexit@plt+0x1daa48> │ │ │ │ + beq 1e421c <__cxa_atexit@plt+0x1d7ed0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e7a24 <__cxa_atexit@plt+0x1db6d8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 1e4240 <__cxa_atexit@plt+0x1d7ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, r0, lsl r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e42ac <__cxa_atexit@plt+0x1d7f60> │ │ │ │ + ldr r3, [pc, #60] @ 1e42bc <__cxa_atexit@plt+0x1d7f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e429c <__cxa_atexit@plt+0x1d7f50> │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e6dc8 <__cxa_atexit@plt+0x1daa7c> │ │ │ │ + ldr r7, [pc, #12] @ 1e42c0 <__cxa_atexit@plt+0x1d7f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01236610 │ │ │ │ - andeq r0, r0, r8, lsr #25 │ │ │ │ - tsteq r2, ip, ror #30 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01123690 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e6e10 <__cxa_atexit@plt+0x1daac4> │ │ │ │ - ldr r7, [pc, #52] @ 1e6e24 <__cxa_atexit@plt+0x1daad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e4318 <__cxa_atexit@plt+0x1d7fcc> │ │ │ │ + ldr r3, [pc, #68] @ 1e4328 <__cxa_atexit@plt+0x1d7fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e6e04 <__cxa_atexit@plt+0x1daab8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + beq 1e4308 <__cxa_atexit@plt+0x1d7fbc> │ │ │ │ + ldr r3, [pc, #52] @ 1e432c <__cxa_atexit@plt+0x1d7fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #19] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e6e28 <__cxa_atexit@plt+0x1daadc> │ │ │ │ + ldr r7, [pc, #16] @ 1e4330 <__cxa_atexit@plt+0x1d7fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r4, lsl #30 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, ip, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r2, [pc, #20] @ 1e4358 <__cxa_atexit@plt+0x1d800c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1e6ed0 <__cxa_atexit@plt+0x1dab84> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1e6f54 <__cxa_atexit@plt+0x1dac08> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #12 │ │ │ │ - bhi 1e7258 <__cxa_atexit@plt+0x1daf0c> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - andeq r0, r0, r8, ror r4 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr r5 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ - ldr r9, [pc, #1552] @ 1e74cc <__cxa_atexit@plt+0x1db180> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #1548] @ 1e74d0 <__cxa_atexit@plt+0x1db184> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #1544] @ 1e74d4 <__cxa_atexit@plt+0x1db188> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e7458 <__cxa_atexit@plt+0x1db10c> │ │ │ │ - ldr sl, [pc, #1656] @ 1e7560 <__cxa_atexit@plt+0x1db214> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #1652] @ 1e7564 <__cxa_atexit@plt+0x1db218> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #1648] @ 1e7568 <__cxa_atexit@plt+0x1db21c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #1628] @ 1e756c <__cxa_atexit@plt+0x1db220> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7460 <__cxa_atexit@plt+0x1db114> │ │ │ │ - ldr r9, [pc, #1340] @ 1e74a8 <__cxa_atexit@plt+0x1db15c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #1336] @ 1e74ac <__cxa_atexit@plt+0x1db160> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr sl, [pc, #1316] @ 1e74b0 <__cxa_atexit@plt+0x1db164> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1308] @ 1e74b4 <__cxa_atexit@plt+0x1db168> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str sl, [r7, #32]! │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ - ldr r9, [pc, #1360] @ 1e7548 <__cxa_atexit@plt+0x1db1fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #1356] @ 1e754c <__cxa_atexit@plt+0x1db200> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #1352] @ 1e7550 <__cxa_atexit@plt+0x1db204> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7458 <__cxa_atexit@plt+0x1db10c> │ │ │ │ - ldr sl, [pc, #1252] @ 1e7504 <__cxa_atexit@plt+0x1db1b8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #1248] @ 1e7508 <__cxa_atexit@plt+0x1db1bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #1244] @ 1e750c <__cxa_atexit@plt+0x1db1c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #1224] @ 1e7510 <__cxa_atexit@plt+0x1db1c4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - b 1e7128 <__cxa_atexit@plt+0x1daddc> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ - ldr r9, [pc, #1212] @ 1e7554 <__cxa_atexit@plt+0x1db208> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #1208] @ 1e7558 <__cxa_atexit@plt+0x1db20c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #1204] @ 1e755c <__cxa_atexit@plt+0x1db210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7470 <__cxa_atexit@plt+0x1db124> │ │ │ │ - ldr r2, [pc, #1144] @ 1e7538 <__cxa_atexit@plt+0x1db1ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #1140] @ 1e753c <__cxa_atexit@plt+0x1db1f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 1e73cc <__cxa_atexit@plt+0x1db080> │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7480 <__cxa_atexit@plt+0x1db134> │ │ │ │ - ldr r9, [pc, #1028] @ 1e74e4 <__cxa_atexit@plt+0x1db198> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #1024] @ 1e74e8 <__cxa_atexit@plt+0x1db19c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #1004] @ 1e74ec <__cxa_atexit@plt+0x1db1a0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7478 <__cxa_atexit@plt+0x1db12c> │ │ │ │ - ldr r9, [pc, #936] @ 1e74f0 <__cxa_atexit@plt+0x1db1a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #932] @ 1e74f4 <__cxa_atexit@plt+0x1db1a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr sl, [pc, #920] @ 1e74f8 <__cxa_atexit@plt+0x1db1ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #912] @ 1e74fc <__cxa_atexit@plt+0x1db1b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #908] @ 1e7500 <__cxa_atexit@plt+0x1db1b4> │ │ │ │ - add ip, pc, ip │ │ │ │ - b 1e7298 <__cxa_atexit@plt+0x1daf4c> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7488 <__cxa_atexit@plt+0x1db13c> │ │ │ │ - ldr r2, [pc, #920] @ 1e7524 <__cxa_atexit@plt+0x1db1d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #900] @ 1e7528 <__cxa_atexit@plt+0x1db1dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 1e744c <__cxa_atexit@plt+0x1db100> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ - ldr r9, [pc, #776] @ 1e74d8 <__cxa_atexit@plt+0x1db18c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #772] @ 1e74dc <__cxa_atexit@plt+0x1db190> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #768] @ 1e74e0 <__cxa_atexit@plt+0x1db194> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - b 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7460 <__cxa_atexit@plt+0x1db114> │ │ │ │ - ldr r9, [pc, #796] @ 1e7514 <__cxa_atexit@plt+0x1db1c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #792] @ 1e7518 <__cxa_atexit@plt+0x1db1cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr sl, [pc, #780] @ 1e751c <__cxa_atexit@plt+0x1db1d0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #772] @ 1e7520 <__cxa_atexit@plt+0x1db1d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str sl, [r7, #32]! │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - b 1e72e4 <__cxa_atexit@plt+0x1daf98> │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7478 <__cxa_atexit@plt+0x1db12c> │ │ │ │ - ldr r9, [pc, #588] @ 1e74b8 <__cxa_atexit@plt+0x1db16c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #584] @ 1e74bc <__cxa_atexit@plt+0x1db170> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr sl, [pc, #572] @ 1e74c0 <__cxa_atexit@plt+0x1db174> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [pc, #564] @ 1e74c4 <__cxa_atexit@plt+0x1db178> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #560] @ 1e74c8 <__cxa_atexit@plt+0x1db17c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - mov r7, r6 │ │ │ │ - str sl, [r7, #32]! │ │ │ │ - mov r2, r6 │ │ │ │ - str ip, [r2, #48]! @ 0x30 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r3, #13 │ │ │ │ - b 1e6fd8 <__cxa_atexit@plt+0x1dac8c> │ │ │ │ - add sl, r6, #104 @ 0x68 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 1e7498 <__cxa_atexit@plt+0x1db14c> │ │ │ │ - ldr lr, [pc, #624] @ 1e7570 <__cxa_atexit@plt+0x1db224> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - ldr r1, [r7, #13] │ │ │ │ - ldr r7, [r7, #17] │ │ │ │ - ldr r3, [pc, #600] @ 1e7574 <__cxa_atexit@plt+0x1db228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [pc, #592] @ 1e7578 <__cxa_atexit@plt+0x1db22c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #588] @ 1e757c <__cxa_atexit@plt+0x1db230> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #16]! │ │ │ │ - mov r1, r6 │ │ │ │ - str ip, [r1, #32]! │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #48]! @ 0x30 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [pc, #524] @ 1e7580 <__cxa_atexit@plt+0x1db234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #64]! @ 0x40 │ │ │ │ - str r8, [r6, #72] @ 0x48 │ │ │ │ - str r9, [r6, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #508] @ 1e7584 <__cxa_atexit@plt+0x1db238> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ - sub r7, sl, #17 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7470 <__cxa_atexit@plt+0x1db124> │ │ │ │ - ldr r2, [pc, #380] @ 1e7540 <__cxa_atexit@plt+0x1db1f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #376] @ 1e7544 <__cxa_atexit@plt+0x1db1f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ - ldr r9, [pc, #292] @ 1e752c <__cxa_atexit@plt+0x1db1e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #288] @ 1e7530 <__cxa_atexit@plt+0x1db1e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #284] @ 1e7534 <__cxa_atexit@plt+0x1db1e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #24 │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - b 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xffffe16c │ │ │ │ - @ instruction: 0xffffe1bc │ │ │ │ - @ instruction: 0xffffe21c │ │ │ │ - smlawteq r3, ip, fp, r6 │ │ │ │ - @ instruction: 0xffffe12c │ │ │ │ - @ instruction: 0xffffe164 │ │ │ │ - @ instruction: 0xffffe1e4 │ │ │ │ - ldrdeq r6, [r3, -r8]! │ │ │ │ - @ instruction: 0xffffe260 │ │ │ │ - @ instruction: 0xffffe70c │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0x01236ca0 │ │ │ │ - @ instruction: 0xffffe558 │ │ │ │ - @ instruction: 0xffffe480 │ │ │ │ - @ instruction: 0x01236990 │ │ │ │ - @ instruction: 0xffffe7c0 │ │ │ │ - @ instruction: 0xffffe860 │ │ │ │ - @ instruction: 0x0123673c │ │ │ │ - @ instruction: 0xffffe878 │ │ │ │ - @ instruction: 0xffffe940 │ │ │ │ - @ instruction: 0xffffeaa8 │ │ │ │ - @ instruction: 0x01236a08 │ │ │ │ - @ instruction: 0xffffeb24 │ │ │ │ - @ instruction: 0xffffed08 │ │ │ │ - @ instruction: 0xffffed40 │ │ │ │ - @ instruction: 0xffffedc8 │ │ │ │ - @ instruction: 0x01236b30 │ │ │ │ - @ instruction: 0xffffec90 │ │ │ │ - @ instruction: 0xffffecc8 │ │ │ │ - @ instruction: 0xffffed48 │ │ │ │ - @ instruction: 0x01236960 │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - ldrdeq r6, [r3, -ip]! │ │ │ │ - @ instruction: 0xfffff5a0 │ │ │ │ - @ instruction: 0xfffff558 │ │ │ │ - @ instruction: 0x0123676c │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - smlawteq r3, r0, sl, r6 │ │ │ │ - @ instruction: 0xfffff6b4 │ │ │ │ - smlawteq r3, r0, r7, r6 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0x01236840 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0x01236ae8 │ │ │ │ - @ instruction: 0xffffe350 │ │ │ │ - @ instruction: 0xffffe388 │ │ │ │ - @ instruction: 0xffffe410 │ │ │ │ - smlawbeq r3, r4, ip, r6 │ │ │ │ - @ instruction: 0xffffece8 │ │ │ │ - @ instruction: 0xffffed0c │ │ │ │ - @ instruction: 0xffffee20 │ │ │ │ - @ instruction: 0xfffff020 │ │ │ │ - @ instruction: 0xfffff3ec │ │ │ │ - @ instruction: 0x01236810 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e75bc <__cxa_atexit@plt+0x1db270> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e75c4 <__cxa_atexit@plt+0x1db278> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smlawteq r3, r4, sp, r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e7634 <__cxa_atexit@plt+0x1db2e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e7640 <__cxa_atexit@plt+0x1db2f4> │ │ │ │ - ldr r1, [pc, #64] @ 1e7650 <__cxa_atexit@plt+0x1db304> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e7654 <__cxa_atexit@plt+0x1db308> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x01235d58 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e7c48 <__cxa_atexit@plt+0x1db8fc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e76c4 <__cxa_atexit@plt+0x1db378> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e76d0 <__cxa_atexit@plt+0x1db384> │ │ │ │ - ldr r1, [pc, #64] @ 1e76e0 <__cxa_atexit@plt+0x1db394> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e76e4 <__cxa_atexit@plt+0x1db398> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - smlawteq r3, r8, ip, r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 1e7c48 <__cxa_atexit@plt+0x1db8fc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e7754 <__cxa_atexit@plt+0x1db408> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e7760 <__cxa_atexit@plt+0x1db414> │ │ │ │ - ldr r1, [pc, #64] @ 1e7770 <__cxa_atexit@plt+0x1db424> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e7774 <__cxa_atexit@plt+0x1db428> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x01235c38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e77a8 <__cxa_atexit@plt+0x1db45c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e77b0 <__cxa_atexit@plt+0x1db464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r3, -r4]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e781c <__cxa_atexit@plt+0x1db4d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e7838 <__cxa_atexit@plt+0x1db4ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e7824 <__cxa_atexit@plt+0x1db4d8> │ │ │ │ - ldr r3, [pc, #76] @ 1e783c <__cxa_atexit@plt+0x1db4f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e780c <__cxa_atexit@plt+0x1db4c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e7840 <__cxa_atexit@plt+0x1db4f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01235b98 │ │ │ │ - @ instruction: 0xffff9cf4 │ │ │ │ - tsteq r2, r8, asr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e78f8 <__cxa_atexit@plt+0x1db5ac> │ │ │ │ - ldr lr, [pc, #180] @ 1e7918 <__cxa_atexit@plt+0x1db5cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e791c <__cxa_atexit@plt+0x1db5d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e78d8 <__cxa_atexit@plt+0x1db58c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e78e4 <__cxa_atexit@plt+0x1db598> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e7904 <__cxa_atexit@plt+0x1db5b8> │ │ │ │ - ldr r3, [pc, #128] @ 1e7924 <__cxa_atexit@plt+0x1db5d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e7928 <__cxa_atexit@plt+0x1db5dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e7920 <__cxa_atexit@plt+0x1db5d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r5, [r3, -ip]! │ │ │ │ - @ instruction: 0x01235ae0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01235ba0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e798c <__cxa_atexit@plt+0x1db640> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e79a0 <__cxa_atexit@plt+0x1db654> │ │ │ │ - ldr r2, [pc, #92] @ 1e79b4 <__cxa_atexit@plt+0x1db668> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e79b8 <__cxa_atexit@plt+0x1db66c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e79b0 <__cxa_atexit@plt+0x1db664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01235a38 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x01235aec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e7a00 <__cxa_atexit@plt+0x1db6b4> │ │ │ │ - ldr r7, [pc, #52] @ 1e7a14 <__cxa_atexit@plt+0x1db6c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e79f4 <__cxa_atexit@plt+0x1db6a8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e7a24 <__cxa_atexit@plt+0x1db6d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e7a18 <__cxa_atexit@plt+0x1db6cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r8, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #124 @ 0x7c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e7b08 <__cxa_atexit@plt+0x1db7bc> │ │ │ │ - ldr lr, [pc, #212] @ 1e7b14 <__cxa_atexit@plt+0x1db7c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r7, #7 │ │ │ │ - ldm r9, {r0, r1, r2, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #184] @ 1e7b18 <__cxa_atexit@plt+0x1db7cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #180] @ 1e7b1c <__cxa_atexit@plt+0x1db7d0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str ip, [r3, #72] @ 0x48 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, #132] @ 1e7b20 <__cxa_atexit@plt+0x1db7d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r0, [pc, #120] @ 1e7b24 <__cxa_atexit@plt+0x1db7d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #32]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r7, [r2, #48]! @ 0x30 │ │ │ │ - mov r7, r3 │ │ │ │ - str sl, [r7, #64]! @ 0x40 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r1, [pc, #92] @ 1e7b28 <__cxa_atexit@plt+0x1db7dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #80]! @ 0x50 │ │ │ │ - str ip, [r3, #88] @ 0x58 │ │ │ │ - str r8, [r3, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #76] @ 1e7b2c <__cxa_atexit@plt+0x1db7e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - str lr, [r3, #112] @ 0x70 │ │ │ │ - str r9, [r3, #116] @ 0x74 │ │ │ │ - str r3, [r3, #120] @ 0x78 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #124 @ 0x7c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffb4c │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - strheq r6, [r3, -ip]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7b64 <__cxa_atexit@plt+0x1db818> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e7b6c <__cxa_atexit@plt+0x1db820> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123581c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7bd8 <__cxa_atexit@plt+0x1db88c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e7bf4 <__cxa_atexit@plt+0x1db8a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e7be0 <__cxa_atexit@plt+0x1db894> │ │ │ │ - ldr r3, [pc, #76] @ 1e7bf8 <__cxa_atexit@plt+0x1db8ac> │ │ │ │ + bhi 1e43e0 <__cxa_atexit@plt+0x1d8094> │ │ │ │ + ldr r3, [pc, #76] @ 1e43f0 <__cxa_atexit@plt+0x1d80a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e7bc8 <__cxa_atexit@plt+0x1db87c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e43d0 <__cxa_atexit@plt+0x1d8084> │ │ │ │ + ldr r7, [pc, #56] @ 1e43f4 <__cxa_atexit@plt+0x1d80a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #19] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e7bfc <__cxa_atexit@plt+0x1db8b0> │ │ │ │ + ldr r7, [pc, #16] @ 1e43f8 <__cxa_atexit@plt+0x1d80ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r3, -ip]! │ │ │ │ - @ instruction: 0xffff77b4 │ │ │ │ - ldrsheq r0, [r2, -r8] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7c30 <__cxa_atexit@plt+0x1db8e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e7c38 <__cxa_atexit@plt+0x1db8ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0123574c │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, r4, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7d00 <__cxa_atexit@plt+0x1db9b4> │ │ │ │ - ldr r7, [pc, #204] @ 1e7d28 <__cxa_atexit@plt+0x1db9dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e4444 <__cxa_atexit@plt+0x1d80f8> │ │ │ │ + ldr r3, [pc, #56] @ 1e4454 <__cxa_atexit@plt+0x1d8108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e7cf0 <__cxa_atexit@plt+0x1db9a4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e7d10 <__cxa_atexit@plt+0x1db9c4> │ │ │ │ - ldr r8, [pc, #176] @ 1e7d30 <__cxa_atexit@plt+0x1db9e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #172] @ 1e7d34 <__cxa_atexit@plt+0x1db9e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r9, #3] │ │ │ │ - add r7, r9, #7 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr r9, [pc, #156] @ 1e7d38 <__cxa_atexit@plt+0x1db9ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #144] @ 1e7d3c <__cxa_atexit@plt+0x1db9f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + beq 1e4434 <__cxa_atexit@plt+0x1d80e8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #32]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r9, #15] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e7d2c <__cxa_atexit@plt+0x1db9e0> │ │ │ │ + ldr r7, [pc, #12] @ 1e4458 <__cxa_atexit@plt+0x1d810c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r2, ip, lsl r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - strdeq r5, [r3, -r4]! │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e7dd0 <__cxa_atexit@plt+0x1dba84> │ │ │ │ - ldr r8, [pc, #120] @ 1e7ddc <__cxa_atexit@plt+0x1dba90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 1e7de0 <__cxa_atexit@plt+0x1dba94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r9, [pc, #100] @ 1e7de4 <__cxa_atexit@plt+0x1dba98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r1, r8, sl} │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x01235e10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7e54 <__cxa_atexit@plt+0x1dbb08> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e7e70 <__cxa_atexit@plt+0x1dbb24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e7e5c <__cxa_atexit@plt+0x1dbb10> │ │ │ │ - ldr r3, [pc, #76] @ 1e7e74 <__cxa_atexit@plt+0x1dbb28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e7e44 <__cxa_atexit@plt+0x1dbaf8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e7e78 <__cxa_atexit@plt+0x1dbb2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01235560 │ │ │ │ - @ instruction: 0xfffff008 │ │ │ │ - @ instruction: 0x0111feb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7ee4 <__cxa_atexit@plt+0x1dbb98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e7f00 <__cxa_atexit@plt+0x1dbbb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e7eec <__cxa_atexit@plt+0x1dbba0> │ │ │ │ - ldr r3, [pc, #76] @ 1e7f04 <__cxa_atexit@plt+0x1dbbb8> │ │ │ │ + bhi 1e44c4 <__cxa_atexit@plt+0x1d8178> │ │ │ │ + ldr r3, [pc, #60] @ 1e44d4 <__cxa_atexit@plt+0x1d8188> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e7ed4 <__cxa_atexit@plt+0x1dbb88> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + beq 1e44b4 <__cxa_atexit@plt+0x1d8168> │ │ │ │ + ldr r3, [r9, #15] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e7f08 <__cxa_atexit@plt+0x1dbbbc> │ │ │ │ + ldr r7, [pc, #12] @ 1e44d8 <__cxa_atexit@plt+0x1d818c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r5, [r3, -r0]! │ │ │ │ - @ instruction: 0xffff8dfc │ │ │ │ - @ instruction: 0x0111fdf8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e7f3c <__cxa_atexit@plt+0x1dbbf0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e7f44 <__cxa_atexit@plt+0x1dbbf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e8378 <__cxa_atexit@plt+0x1dc02c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01235440 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r2, r8, lsl #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e7f8c <__cxa_atexit@plt+0x1dbc40> │ │ │ │ - ldr r7, [pc, #52] @ 1e7fa0 <__cxa_atexit@plt+0x1dbc54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e7f80 <__cxa_atexit@plt+0x1dbc34> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e7fb0 <__cxa_atexit@plt+0x1dbc64> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e7fa4 <__cxa_atexit@plt+0x1dbc58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0111fd94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 1e800c <__cxa_atexit@plt+0x1dbcc0> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 1e8044 <__cxa_atexit@plt+0x1dbcf8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e807c <__cxa_atexit@plt+0x1dbd30> │ │ │ │ - ldr r1, [pc, #172] @ 1e8090 <__cxa_atexit@plt+0x1dbd44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #168] @ 1e8094 <__cxa_atexit@plt+0x1dbd48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e807c <__cxa_atexit@plt+0x1dbd30> │ │ │ │ - ldr r1, [pc, #108] @ 1e8088 <__cxa_atexit@plt+0x1dbd3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 1e808c <__cxa_atexit@plt+0x1dbd40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e807c <__cxa_atexit@plt+0x1dbd30> │ │ │ │ - ldr r1, [pc, #68] @ 1e8098 <__cxa_atexit@plt+0x1dbd4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #64] @ 1e809c <__cxa_atexit@plt+0x1dbd50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - smlawbeq r3, r0, fp, r5 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01235bbc │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x012357e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e80d4 <__cxa_atexit@plt+0x1dbd88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1e80dc <__cxa_atexit@plt+0x1dbd90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x012352ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8148 <__cxa_atexit@plt+0x1dbdfc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e8164 <__cxa_atexit@plt+0x1dbe18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e8150 <__cxa_atexit@plt+0x1dbe04> │ │ │ │ - ldr r3, [pc, #76] @ 1e8168 <__cxa_atexit@plt+0x1dbe1c> │ │ │ │ + bhi 1e4530 <__cxa_atexit@plt+0x1d81e4> │ │ │ │ + ldr r3, [pc, #68] @ 1e4540 <__cxa_atexit@plt+0x1d81f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e8138 <__cxa_atexit@plt+0x1dbdec> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + beq 1e4520 <__cxa_atexit@plt+0x1d81d4> │ │ │ │ + ldr r3, [pc, #52] @ 1e4544 <__cxa_atexit@plt+0x1d81f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e816c <__cxa_atexit@plt+0x1dbe20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123526c │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - tstpeq r1, r4, asr #23 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e81bc <__cxa_atexit@plt+0x1dbe70> │ │ │ │ - ldr r7, [pc, #52] @ 1e81d0 <__cxa_atexit@plt+0x1dbe84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e81b0 <__cxa_atexit@plt+0x1dbe64> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e81d4 <__cxa_atexit@plt+0x1dbe88> │ │ │ │ + ldr r7, [pc, #16] @ 1e4548 <__cxa_atexit@plt+0x1d81fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff8b18 │ │ │ │ - tstpeq r1, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e822c <__cxa_atexit@plt+0x1dbee0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e8238 <__cxa_atexit@plt+0x1dbeec> │ │ │ │ - ldr r1, [pc, #64] @ 1e8248 <__cxa_atexit@plt+0x1dbefc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e824c <__cxa_atexit@plt+0x1dbf00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01235160 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8280 <__cxa_atexit@plt+0x1dbf34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e8288 <__cxa_atexit@plt+0x1dbf3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e39b4 <__cxa_atexit@plt+0x1d7668> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r3, -ip]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e82d8 <__cxa_atexit@plt+0x1dbf8c> │ │ │ │ - ldr r7, [pc, #52] @ 1e82ec <__cxa_atexit@plt+0x1dbfa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e82cc <__cxa_atexit@plt+0x1dbf80> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e10dc <__cxa_atexit@plt+0x1d4d90> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e82f0 <__cxa_atexit@plt+0x1dbfa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff8e20 │ │ │ │ - tstpeq r1, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e8348 <__cxa_atexit@plt+0x1dbffc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e8354 <__cxa_atexit@plt+0x1dc008> │ │ │ │ - ldr r1, [pc, #64] @ 1e8364 <__cxa_atexit@plt+0x1dc018> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e8368 <__cxa_atexit@plt+0x1dc01c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01235044 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8470 <__cxa_atexit@plt+0x1dc124> │ │ │ │ - ldr r7, [pc, #268] @ 1e8498 <__cxa_atexit@plt+0x1dc14c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8460 <__cxa_atexit@plt+0x1dc114> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #104 @ 0x68 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 1e8480 <__cxa_atexit@plt+0x1dc134> │ │ │ │ - ldr lr, [pc, #240] @ 1e84a0 <__cxa_atexit@plt+0x1dc154> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - add r7, r9, #11 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr r2, [pc, #220] @ 1e84a4 <__cxa_atexit@plt+0x1dc158> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e4570 <__cxa_atexit@plt+0x1d8224> │ │ │ │ add r2, pc, r2 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r9, [pc, #212] @ 1e84a8 <__cxa_atexit@plt+0x1dc15c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr ip, [pc, #204] @ 1e84ac <__cxa_atexit@plt+0x1dc160> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #196] @ 1e84b0 <__cxa_atexit@plt+0x1dc164> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #32]! │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #48]! @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #64]! @ 0x40 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #124] @ 1e84b4 <__cxa_atexit@plt+0x1dc168> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #80] @ 0x50 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ - sub r7, sl, #19 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e849c <__cxa_atexit@plt+0x1dc150> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #104 @ 0x68 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x0111f8b4 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x01235400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e8580 <__cxa_atexit@plt+0x1dc234> │ │ │ │ - ldr r8, [pc, #176] @ 1e858c <__cxa_atexit@plt+0x1dc240> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr sl, [pc, #160] @ 1e8590 <__cxa_atexit@plt+0x1dc244> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #152] @ 1e8594 <__cxa_atexit@plt+0x1dc248> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr ip, [pc, #144] @ 1e8598 <__cxa_atexit@plt+0x1dc24c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [pc, #136] @ 1e859c <__cxa_atexit@plt+0x1dc250> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r1, [pc, #100] @ 1e85a0 <__cxa_atexit@plt+0x1dc254> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - str sl, [r1, #32]! │ │ │ │ - mov sl, r3 │ │ │ │ - str r8, [sl, #48]! @ 0x30 │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #64]! @ 0x40 │ │ │ │ - add lr, r3, #72 @ 0x48 │ │ │ │ - stm lr, {r7, r9, ip} │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - str sl, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - str r3, [r3, #100] @ 0x64 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0x01235330 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e8624 <__cxa_atexit@plt+0x1dc2d8> │ │ │ │ - ldr r3, [pc, #108] @ 1e864c <__cxa_atexit@plt+0x1dc300> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e863c <__cxa_atexit@plt+0x1dc2f0> │ │ │ │ - ldr r3, [pc, #84] @ 1e8650 <__cxa_atexit@plt+0x1dc304> │ │ │ │ + bhi 1e45f8 <__cxa_atexit@plt+0x1d82ac> │ │ │ │ + ldr r3, [pc, #76] @ 1e4608 <__cxa_atexit@plt+0x1d82bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e8614 <__cxa_atexit@plt+0x1dc2c8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e42e0 <__cxa_atexit@plt+0x1d7f94> │ │ │ │ + beq 1e45e8 <__cxa_atexit@plt+0x1d829c> │ │ │ │ + ldr r7, [pc, #56] @ 1e460c <__cxa_atexit@plt+0x1d82c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #15] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8658 <__cxa_atexit@plt+0x1dc30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e8654 <__cxa_atexit@plt+0x1dc308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffffbce0 │ │ │ │ - tstpeq r1, ip, asr #13 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r1, r4, lsl #14 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e86a4 <__cxa_atexit@plt+0x1dc358> │ │ │ │ - ldr r3, [pc, #36] @ 1e86bc <__cxa_atexit@plt+0x1dc370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1e39b4 <__cxa_atexit@plt+0x1d7668> │ │ │ │ - ldr r7, [pc, #20] @ 1e86c0 <__cxa_atexit@plt+0x1dc374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0x0111f698 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e870c <__cxa_atexit@plt+0x1dc3c0> │ │ │ │ - ldr r3, [pc, #36] @ 1e8724 <__cxa_atexit@plt+0x1dc3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1e8378 <__cxa_atexit@plt+0x1dc02c> │ │ │ │ - ldr r7, [pc, #20] @ 1e8728 <__cxa_atexit@plt+0x1dc3dc> │ │ │ │ + ldr r7, [pc, #16] @ 1e4610 <__cxa_atexit@plt+0x1d82c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - tstpeq r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, ip, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e87ac <__cxa_atexit@plt+0x1dc460> │ │ │ │ - ldr r3, [pc, #108] @ 1e87d4 <__cxa_atexit@plt+0x1dc488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e87c4 <__cxa_atexit@plt+0x1dc478> │ │ │ │ - ldr r3, [pc, #84] @ 1e87d8 <__cxa_atexit@plt+0x1dc48c> │ │ │ │ + bhi 1e4664 <__cxa_atexit@plt+0x1d8318> │ │ │ │ + ldr r3, [pc, #64] @ 1e4674 <__cxa_atexit@plt+0x1d8328> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e879c <__cxa_atexit@plt+0x1dc450> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e7fb0 <__cxa_atexit@plt+0x1dbc64> │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e4654 <__cxa_atexit@plt+0x1d8308> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r8, [r9, #7] │ │ │ │ + ldreq r8, [r9, #6] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e87e0 <__cxa_atexit@plt+0x1dc494> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e87dc <__cxa_atexit@plt+0x1dc490> │ │ │ │ + ldr r7, [pc, #12] @ 1e4678 <__cxa_atexit@plt+0x1d832c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - tstpeq r1, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0111f5b8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x011232f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #6 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e8864 <__cxa_atexit@plt+0x1dc518> │ │ │ │ - ldr r3, [pc, #108] @ 1e888c <__cxa_atexit@plt+0x1dc540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e887c <__cxa_atexit@plt+0x1dc530> │ │ │ │ - ldr r3, [pc, #84] @ 1e8890 <__cxa_atexit@plt+0x1dc544> │ │ │ │ + bhi 1e4704 <__cxa_atexit@plt+0x1d83b8> │ │ │ │ + ldr r3, [pc, #80] @ 1e4714 <__cxa_atexit@plt+0x1d83c8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8854 <__cxa_atexit@plt+0x1dc508> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e6e34 <__cxa_atexit@plt+0x1daae8> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e46ec <__cxa_atexit@plt+0x1d83a0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1e46f4 <__cxa_atexit@plt+0x1d83a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8898 <__cxa_atexit@plt+0x1dc54c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + b 1e46f8 <__cxa_atexit@plt+0x1d83ac> │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e4718 <__cxa_atexit@plt+0x1d83cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffffe5f4 │ │ │ │ - @ instruction: 0x0111f498 │ │ │ │ - tstpeq r1, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + tsteq r2, r8, asr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e891c <__cxa_atexit@plt+0x1dc5d0> │ │ │ │ - ldr r3, [pc, #108] @ 1e8944 <__cxa_atexit@plt+0x1dc5f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e8934 <__cxa_atexit@plt+0x1dc5e8> │ │ │ │ - ldr r3, [pc, #84] @ 1e8948 <__cxa_atexit@plt+0x1dc5fc> │ │ │ │ + bhi 1e478c <__cxa_atexit@plt+0x1d8440> │ │ │ │ + ldr r3, [pc, #96] @ 1e479c <__cxa_atexit@plt+0x1d8450> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e890c <__cxa_atexit@plt+0x1dc5c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e14e8 <__cxa_atexit@plt+0x1d519c> │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e4768 <__cxa_atexit@plt+0x1d841c> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e4778 <__cxa_atexit@plt+0x1d842c> │ │ │ │ + ldr r3, [pc, #68] @ 1e47a0 <__cxa_atexit@plt+0x1d8454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8950 <__cxa_atexit@plt+0x1dc604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e894c <__cxa_atexit@plt+0x1dc600> │ │ │ │ + ldr r3, [pc, #40] @ 1e47a8 <__cxa_atexit@plt+0x1d845c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #16] @ 1e47a4 <__cxa_atexit@plt+0x1d8458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff8bf0 │ │ │ │ - @ instruction: 0x0111f3b8 │ │ │ │ - tstpeq r1, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x011231d8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1e89b4 <__cxa_atexit@plt+0x1dc668> │ │ │ │ - ldr r7, [pc, #52] @ 1e89c8 <__cxa_atexit@plt+0x1dc67c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e89a8 <__cxa_atexit@plt+0x1dc65c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e89cc <__cxa_atexit@plt+0x1dc680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff69cc │ │ │ │ - tstpeq r1, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e8a34 <__cxa_atexit@plt+0x1dc6e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e8a40 <__cxa_atexit@plt+0x1dc6f4> │ │ │ │ - ldr lr, [pc, #80] @ 1e8a50 <__cxa_atexit@plt+0x1dc704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 1e8a54 <__cxa_atexit@plt+0x1dc708> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #72] @ 1e8a58 <__cxa_atexit@plt+0x1dc70c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - sub r5, r6, #11 │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - str r5, [r3, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01234960 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 1e47ec <__cxa_atexit@plt+0x1d84a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1e47f0 <__cxa_atexit@plt+0x1d84a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, #6 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8ae8 <__cxa_atexit@plt+0x1dc79c> │ │ │ │ - ldr r7, [pc, #148] @ 1e8b10 <__cxa_atexit@plt+0x1dc7c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8ad8 <__cxa_atexit@plt+0x1dc78c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e8af8 <__cxa_atexit@plt+0x1dc7ac> │ │ │ │ - ldr lr, [pc, #120] @ 1e8b18 <__cxa_atexit@plt+0x1dc7cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 1e8b1c <__cxa_atexit@plt+0x1dc7d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e8b14 <__cxa_atexit@plt+0x1dc7c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0111f2b8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01235030 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e8b80 <__cxa_atexit@plt+0x1dc834> │ │ │ │ - ldr r2, [pc, #72] @ 1e8b8c <__cxa_atexit@plt+0x1dc840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1e8b90 <__cxa_atexit@plt+0x1dc844> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - smlawbeq r3, ip, pc, r4 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e8c14 <__cxa_atexit@plt+0x1dc8c8> │ │ │ │ - ldr r3, [pc, #108] @ 1e8c3c <__cxa_atexit@plt+0x1dc8f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e8c2c <__cxa_atexit@plt+0x1dc8e0> │ │ │ │ - ldr r3, [pc, #84] @ 1e8c40 <__cxa_atexit@plt+0x1dc8f4> │ │ │ │ + bhi 1e48b8 <__cxa_atexit@plt+0x1d856c> │ │ │ │ + ldr r3, [pc, #100] @ 1e48c8 <__cxa_atexit@plt+0x1d857c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8c04 <__cxa_atexit@plt+0x1dc8b8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1dd604 <__cxa_atexit@plt+0x1d12b8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e488c <__cxa_atexit@plt+0x1d8540> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e489c <__cxa_atexit@plt+0x1d8550> │ │ │ │ + ldr r7, [pc, #76] @ 1e48d0 <__cxa_atexit@plt+0x1d8584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + b 1e48a8 <__cxa_atexit@plt+0x1d855c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8c48 <__cxa_atexit@plt+0x1dc8fc> │ │ │ │ + ldr r7, [pc, #40] @ 1e48cc <__cxa_atexit@plt+0x1d8580> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e8c44 <__cxa_atexit@plt+0x1dc8f8> │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #20] @ 1e48d4 <__cxa_atexit@plt+0x1d8588> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff4a14 │ │ │ │ - tstpeq r1, r8, lsr #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r1, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + tsteq r2, ip, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e8ccc <__cxa_atexit@plt+0x1dc980> │ │ │ │ - ldr r3, [pc, #108] @ 1e8cf4 <__cxa_atexit@plt+0x1dc9a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e8ce4 <__cxa_atexit@plt+0x1dc998> │ │ │ │ - ldr r3, [pc, #84] @ 1e8cf8 <__cxa_atexit@plt+0x1dc9ac> │ │ │ │ + bhi 1e4938 <__cxa_atexit@plt+0x1d85ec> │ │ │ │ + ldr r3, [pc, #80] @ 1e4948 <__cxa_atexit@plt+0x1d85fc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8cbc <__cxa_atexit@plt+0x1dc970> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0148 <__cxa_atexit@plt+0x1d3dfc> │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e4920 <__cxa_atexit@plt+0x1d85d4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e4930 <__cxa_atexit@plt+0x1d85e4> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldreq r8, [r9, #9] │ │ │ │ + ldrne r8, [r9, #7] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8d00 <__cxa_atexit@plt+0x1dc9b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e8cfc <__cxa_atexit@plt+0x1dc9b0> │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #12] @ 1e494c <__cxa_atexit@plt+0x1d8600> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff74a0 │ │ │ │ - @ instruction: 0x0111effc │ │ │ │ - ldrsheq pc, [r1, -ip] @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + tsteq r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #6 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r2, #9 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 1e48e4 <__cxa_atexit@plt+0x1d8598> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e8d84 <__cxa_atexit@plt+0x1dca38> │ │ │ │ - ldr r3, [pc, #108] @ 1e8dac <__cxa_atexit@plt+0x1dca60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e8d9c <__cxa_atexit@plt+0x1dca50> │ │ │ │ - ldr r3, [pc, #84] @ 1e8db0 <__cxa_atexit@plt+0x1dca64> │ │ │ │ + bhi 1e4a1c <__cxa_atexit@plt+0x1d86d0> │ │ │ │ + ldr r3, [pc, #124] @ 1e4a2c <__cxa_atexit@plt+0x1d86e0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8d74 <__cxa_atexit@plt+0x1dca28> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e7a24 <__cxa_atexit@plt+0x1db6d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e8db8 <__cxa_atexit@plt+0x1dca6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e8db4 <__cxa_atexit@plt+0x1dca68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffffecc4 │ │ │ │ - tsteq r1, ip, ror pc │ │ │ │ - tstpeq r1, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8e5c <__cxa_atexit@plt+0x1dcb10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e8e68 <__cxa_atexit@plt+0x1dcb1c> │ │ │ │ - ldr r1, [pc, #140] @ 1e8e8c <__cxa_atexit@plt+0x1dcb40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 1e8e90 <__cxa_atexit@plt+0x1dcb44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e8e78 <__cxa_atexit@plt+0x1dcb2c> │ │ │ │ - ldr r3, [pc, #100] @ 1e8e94 <__cxa_atexit@plt+0x1dcb48> │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1e49e4 <__cxa_atexit@plt+0x1d8698> │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e49f4 <__cxa_atexit@plt+0x1d86a8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e4a08 <__cxa_atexit@plt+0x1d86bc> │ │ │ │ + ldr r3, [pc, #96] @ 1e4a38 <__cxa_atexit@plt+0x1d86ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e8e4c <__cxa_atexit@plt+0x1dcb00> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + ldr r8, [r9, #9] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1e8e98 <__cxa_atexit@plt+0x1dcb4c> │ │ │ │ + ldr r3, [pc, #56] @ 1e4a34 <__cxa_atexit@plt+0x1d86e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r3, [pc, #32] @ 1e4a30 <__cxa_atexit@plt+0x1d86e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #24] @ 1e4a3c <__cxa_atexit@plt+0x1d86f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01234568 │ │ │ │ - @ instruction: 0xffff6530 │ │ │ │ - tsteq r1, r0, ror #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e8f20 <__cxa_atexit@plt+0x1dcbd4> │ │ │ │ - ldr lr, [pc, #132] @ 1e8f40 <__cxa_atexit@plt+0x1dcbf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #120] @ 1e8f44 <__cxa_atexit@plt+0x1dcbf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e8f14 <__cxa_atexit@plt+0x1dcbc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e8f2c <__cxa_atexit@plt+0x1dcbe0> │ │ │ │ - ldr r3, [pc, #84] @ 1e8f48 <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012344a4 │ │ │ │ - @ instruction: 0x01234b24 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + tsteq r2, r8, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e8f8c <__cxa_atexit@plt+0x1dcc40> │ │ │ │ - ldr r2, [pc, #40] @ 1e8f98 <__cxa_atexit@plt+0x1dcc4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01234aa8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e4a74 <__cxa_atexit@plt+0x1d8728> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e4a84 <__cxa_atexit@plt+0x1d8738> │ │ │ │ + ldr r2, [pc, #56] @ 1e4aa4 <__cxa_atexit@plt+0x1d8758> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #9 │ │ │ │ + b 1e4a90 <__cxa_atexit@plt+0x1d8744> │ │ │ │ + ldr r2, [pc, #36] @ 1e4aa0 <__cxa_atexit@plt+0x1d8754> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #6 │ │ │ │ + b 1e4a90 <__cxa_atexit@plt+0x1d8744> │ │ │ │ + ldr r2, [pc, #16] @ 1e4a9c <__cxa_atexit@plt+0x1d8750> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #7 │ │ │ │ + ldr r8, [r3, r1] │ │ │ │ + str r2, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e9048 <__cxa_atexit@plt+0x1dccfc> │ │ │ │ - ldr r7, [pc, #180] @ 1e9070 <__cxa_atexit@plt+0x1dcd24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e9038 <__cxa_atexit@plt+0x1dccec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e9058 <__cxa_atexit@plt+0x1dcd0c> │ │ │ │ - ldr lr, [pc, #152] @ 1e9078 <__cxa_atexit@plt+0x1dcd2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #128] @ 1e907c <__cxa_atexit@plt+0x1dcd30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #124] @ 1e9080 <__cxa_atexit@plt+0x1dcd34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e9074 <__cxa_atexit@plt+0x1dcd28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r1, r8, lsr #27 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x01234b9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e90fc <__cxa_atexit@plt+0x1dcdb0> │ │ │ │ - ldr r8, [pc, #96] @ 1e9108 <__cxa_atexit@plt+0x1dcdbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1e910c <__cxa_atexit@plt+0x1dcdc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r8, [pc, #64] @ 1e9110 <__cxa_atexit@plt+0x1dcdc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - ldrdeq r4, [r3, -r0]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e915c <__cxa_atexit@plt+0x1dce10> │ │ │ │ - ldr r3, [pc, #36] @ 1e9174 <__cxa_atexit@plt+0x1dce28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1e2fac <__cxa_atexit@plt+0x1d6c60> │ │ │ │ - ldr r7, [pc, #20] @ 1e9178 <__cxa_atexit@plt+0x1dce2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - tsteq r1, r8, lsr #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + b 1e499c <__cxa_atexit@plt+0x1d8650> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e91fc <__cxa_atexit@plt+0x1dceb0> │ │ │ │ - ldr r3, [pc, #108] @ 1e9224 <__cxa_atexit@plt+0x1dced8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e9214 <__cxa_atexit@plt+0x1dcec8> │ │ │ │ - ldr r3, [pc, #84] @ 1e9228 <__cxa_atexit@plt+0x1dcedc> │ │ │ │ + bhi 1e4b78 <__cxa_atexit@plt+0x1d882c> │ │ │ │ + ldr r3, [pc, #56] @ 1e4b88 <__cxa_atexit@plt+0x1d883c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e91ec <__cxa_atexit@plt+0x1dcea0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e10dc <__cxa_atexit@plt+0x1d4d90> │ │ │ │ + beq 1e4b68 <__cxa_atexit@plt+0x1d881c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e9230 <__cxa_atexit@plt+0x1dcee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e922c <__cxa_atexit@plt+0x1dcee0> │ │ │ │ + ldr r7, [pc, #12] @ 1e4b8c <__cxa_atexit@plt+0x1d8840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff7f04 │ │ │ │ - @ instruction: 0x0111ead4 │ │ │ │ - tsteq r1, ip, lsl ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + tsteq r2, r4, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e92b4 <__cxa_atexit@plt+0x1dcf68> │ │ │ │ - ldr r3, [pc, #108] @ 1e92dc <__cxa_atexit@plt+0x1dcf90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e92cc <__cxa_atexit@plt+0x1dcf80> │ │ │ │ - ldr r3, [pc, #84] @ 1e92e0 <__cxa_atexit@plt+0x1dcf94> │ │ │ │ + bhi 1e4bf8 <__cxa_atexit@plt+0x1d88ac> │ │ │ │ + ldr r3, [pc, #60] @ 1e4c08 <__cxa_atexit@plt+0x1d88bc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e92a4 <__cxa_atexit@plt+0x1dcf58> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e92e8 <__cxa_atexit@plt+0x1dcf9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e92e4 <__cxa_atexit@plt+0x1dcf98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff7a28 │ │ │ │ - tsteq r1, r8, lsl sl │ │ │ │ - tsteq r1, r8, ror fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e938c <__cxa_atexit@plt+0x1dd040> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e9398 <__cxa_atexit@plt+0x1dd04c> │ │ │ │ - ldr r1, [pc, #140] @ 1e93bc <__cxa_atexit@plt+0x1dd070> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 1e93c0 <__cxa_atexit@plt+0x1dd074> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e93a8 <__cxa_atexit@plt+0x1dd05c> │ │ │ │ - ldr r3, [pc, #100] @ 1e93c4 <__cxa_atexit@plt+0x1dd078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e937c <__cxa_atexit@plt+0x1dd030> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1e93c8 <__cxa_atexit@plt+0x1dd07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01234038 │ │ │ │ - @ instruction: 0xffff7954 │ │ │ │ - tsteq r1, ip, lsr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e946c <__cxa_atexit@plt+0x1dd120> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e9478 <__cxa_atexit@plt+0x1dd12c> │ │ │ │ - ldr r1, [pc, #140] @ 1e949c <__cxa_atexit@plt+0x1dd150> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 1e94a0 <__cxa_atexit@plt+0x1dd154> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e9488 <__cxa_atexit@plt+0x1dd13c> │ │ │ │ - ldr r3, [pc, #100] @ 1e94a4 <__cxa_atexit@plt+0x1dd158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e945c <__cxa_atexit@plt+0x1dd110> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + beq 1e4be8 <__cxa_atexit@plt+0x1d889c> │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1e94a8 <__cxa_atexit@plt+0x1dd15c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01233f58 │ │ │ │ - @ instruction: 0xffff5f20 │ │ │ │ - tsteq r1, r0, asr r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e957c <__cxa_atexit@plt+0x1dd230> │ │ │ │ - ldr r7, [pc, #216] @ 1e95a4 <__cxa_atexit@plt+0x1dd258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 1e952c <__cxa_atexit@plt+0x1dd1e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e953c <__cxa_atexit@plt+0x1dd1f0> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e958c <__cxa_atexit@plt+0x1dd240> │ │ │ │ - ldr r3, [pc, #172] @ 1e95a8 <__cxa_atexit@plt+0x1dd25c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #156] @ 1e95ac <__cxa_atexit@plt+0x1dd260> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e958c <__cxa_atexit@plt+0x1dd240> │ │ │ │ - ldr r3, [pc, #104] @ 1e95b4 <__cxa_atexit@plt+0x1dd268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #88] @ 1e95b8 <__cxa_atexit@plt+0x1dd26c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e95b0 <__cxa_atexit@plt+0x1dd264> │ │ │ │ + ldr r7, [pc, #12] @ 1e4c0c <__cxa_atexit@plt+0x1d88c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x012345e0 │ │ │ │ - tsteq r1, r4, asr #17 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0x01234594 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 1e9620 <__cxa_atexit@plt+0x1dd2d4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e9660 <__cxa_atexit@plt+0x1dd314> │ │ │ │ - ldr r1, [pc, #124] @ 1e966c <__cxa_atexit@plt+0x1dd320> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #108] @ 1e9670 <__cxa_atexit@plt+0x1dd324> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e9660 <__cxa_atexit@plt+0x1dd314> │ │ │ │ - ldr r1, [pc, #68] @ 1e9674 <__cxa_atexit@plt+0x1dd328> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #52] @ 1e9678 <__cxa_atexit@plt+0x1dd32c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0x012344ec │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0x012344b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + tsteq r2, r4, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e96fc <__cxa_atexit@plt+0x1dd3b0> │ │ │ │ - ldr r3, [pc, #108] @ 1e9724 <__cxa_atexit@plt+0x1dd3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e9714 <__cxa_atexit@plt+0x1dd3c8> │ │ │ │ - ldr r3, [pc, #84] @ 1e9728 <__cxa_atexit@plt+0x1dd3dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e96ec <__cxa_atexit@plt+0x1dd3a0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e4e34 <__cxa_atexit@plt+0x1d8ae8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e9730 <__cxa_atexit@plt+0x1dd3e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e972c <__cxa_atexit@plt+0x1dd3e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffffb75c │ │ │ │ - @ instruction: 0x0111e5fc │ │ │ │ - tsteq r1, r8, asr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e9794 <__cxa_atexit@plt+0x1dd448> │ │ │ │ - ldr r7, [pc, #52] @ 1e97a8 <__cxa_atexit@plt+0x1dd45c> │ │ │ │ + bhi 1e4c54 <__cxa_atexit@plt+0x1d8908> │ │ │ │ + ldr r7, [pc, #52] @ 1e4c68 <__cxa_atexit@plt+0x1d891c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e9788 <__cxa_atexit@plt+0x1dd43c> │ │ │ │ + beq 1e4c48 <__cxa_atexit@plt+0x1d88fc> │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e4c78 <__cxa_atexit@plt+0x1d892c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e97ac <__cxa_atexit@plt+0x1dd460> │ │ │ │ + ldr r7, [pc, #16] @ 1e4c6c <__cxa_atexit@plt+0x1d8920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff5bec │ │ │ │ - tsteq r1, r4, asr #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e97e0 <__cxa_atexit@plt+0x1dd494> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1e97e8 <__cxa_atexit@plt+0x1dd49c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01233b9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e9884 <__cxa_atexit@plt+0x1dd538> │ │ │ │ - ldr r2, [pc, #152] @ 1e98a4 <__cxa_atexit@plt+0x1dd558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1e9874 <__cxa_atexit@plt+0x1dd528> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e988c <__cxa_atexit@plt+0x1dd540> │ │ │ │ - ldr lr, [pc, #108] @ 1e98a8 <__cxa_atexit@plt+0x1dd55c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 1e98ac <__cxa_atexit@plt+0x1dd560> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x01234294 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, r0, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e9910 <__cxa_atexit@plt+0x1dd5c4> │ │ │ │ - ldr r2, [pc, #72] @ 1e991c <__cxa_atexit@plt+0x1dd5d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1e9920 <__cxa_atexit@plt+0x1dd5d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - strdeq r4, [r3, -r8]! │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1e9998 <__cxa_atexit@plt+0x1dd64c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e99a4 <__cxa_atexit@plt+0x1dd658> │ │ │ │ - ldr lr, [pc, #96] @ 1e99b4 <__cxa_atexit@plt+0x1dd668> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 1e99b8 <__cxa_atexit@plt+0x1dd66c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [pc, #68] @ 1e99bc <__cxa_atexit@plt+0x1dd670> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e4cdc <__cxa_atexit@plt+0x1d8990> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e4ce8 <__cxa_atexit@plt+0x1d899c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #5 │ │ │ │ + bhi 1e4cd0 <__cxa_atexit@plt+0x1d8984> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r2, [pc, #40] @ 1e4d24 <__cxa_atexit@plt+0x1d89d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r5, sl │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1e4d18 <__cxa_atexit@plt+0x1d89cc> │ │ │ │ + ldr r8, [r3, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x01233a14 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1e9a0c <__cxa_atexit@plt+0x1dd6c0> │ │ │ │ - ldr r7, [pc, #52] @ 1e9a20 <__cxa_atexit@plt+0x1dd6d4> │ │ │ │ + bhi 1e4d88 <__cxa_atexit@plt+0x1d8a3c> │ │ │ │ + ldr r7, [pc, #52] @ 1e4d9c <__cxa_atexit@plt+0x1d8a50> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e9a00 <__cxa_atexit@plt+0x1dd6b4> │ │ │ │ + beq 1e4d7c <__cxa_atexit@plt+0x1d8a30> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e4c78 <__cxa_atexit@plt+0x1d892c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e9a24 <__cxa_atexit@plt+0x1dd6d8> │ │ │ │ + ldr r7, [pc, #16] @ 1e4da0 <__cxa_atexit@plt+0x1d8a54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff72c8 │ │ │ │ - @ instruction: 0x0111e2d8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e9a7c <__cxa_atexit@plt+0x1dd730> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e9a88 <__cxa_atexit@plt+0x1dd73c> │ │ │ │ - ldr r1, [pc, #64] @ 1e9a98 <__cxa_atexit@plt+0x1dd74c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1e9a9c <__cxa_atexit@plt+0x1dd750> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01233910 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e9b54 <__cxa_atexit@plt+0x1dd808> │ │ │ │ - ldr lr, [pc, #180] @ 1e9b74 <__cxa_atexit@plt+0x1dd828> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1e9b78 <__cxa_atexit@plt+0x1dd82c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1e9b34 <__cxa_atexit@plt+0x1dd7e8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e9b40 <__cxa_atexit@plt+0x1dd7f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1e9b60 <__cxa_atexit@plt+0x1dd814> │ │ │ │ - ldr r3, [pc, #128] @ 1e9b80 <__cxa_atexit@plt+0x1dd834> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1e9b84 <__cxa_atexit@plt+0x1dd838> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1e9b7c <__cxa_atexit@plt+0x1dd830> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012338a0 │ │ │ │ - smlawbeq r3, r4, r8, r3 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01233944 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e9be8 <__cxa_atexit@plt+0x1dd89c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e9bfc <__cxa_atexit@plt+0x1dd8b0> │ │ │ │ - ldr r2, [pc, #92] @ 1e9c10 <__cxa_atexit@plt+0x1dd8c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1e9c14 <__cxa_atexit@plt+0x1dd8c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e9c0c <__cxa_atexit@plt+0x1dd8c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r3, [r3, -ip]! │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x01233890 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0x01122bfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e9ce8 <__cxa_atexit@plt+0x1dd99c> │ │ │ │ - ldr r7, [pc, #216] @ 1e9d10 <__cxa_atexit@plt+0x1dd9c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e9cd8 <__cxa_atexit@plt+0x1dd98c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e9cf8 <__cxa_atexit@plt+0x1dd9ac> │ │ │ │ - ldr lr, [pc, #188] @ 1e9d18 <__cxa_atexit@plt+0x1dd9cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - ldr r8, [pc, #168] @ 1e9d1c <__cxa_atexit@plt+0x1dd9d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r6, #-8] │ │ │ │ - ldr lr, [pc, #152] @ 1e9d20 <__cxa_atexit@plt+0x1dd9d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #148] @ 1e9d24 <__cxa_atexit@plt+0x1dd9d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r3, r2, #63 @ 0x3f │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #20]! │ │ │ │ - str r3, [r6, #28] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r8, ip} │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e9d14 <__cxa_atexit@plt+0x1dd9c8> │ │ │ │ + bhi 1e4e08 <__cxa_atexit@plt+0x1d8abc> │ │ │ │ + ldr r7, [pc, #104] @ 1e4e2c <__cxa_atexit@plt+0x1d8ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x01233eb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ - ldr r8, [pc, #132] @ 1e9dd0 <__cxa_atexit@plt+0x1dda84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 1e9dd4 <__cxa_atexit@plt+0x1dda88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r3, #12]! │ │ │ │ - ldr r8, [pc, #100] @ 1e9dd8 <__cxa_atexit@plt+0x1dda8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - ldr lr, [pc, #92] @ 1e9ddc <__cxa_atexit@plt+0x1dda90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #63 @ 0x3f │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #20]! │ │ │ │ - add r8, r3, #28 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - smlawteq r3, r4, sp, r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e9e60 <__cxa_atexit@plt+0x1ddb14> │ │ │ │ - ldr r3, [pc, #108] @ 1e9e88 <__cxa_atexit@plt+0x1ddb3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e9e78 <__cxa_atexit@plt+0x1ddb2c> │ │ │ │ - ldr r3, [pc, #84] @ 1e9e8c <__cxa_atexit@plt+0x1ddb40> │ │ │ │ + bhi 1e4e18 <__cxa_atexit@plt+0x1d8acc> │ │ │ │ + ldr r3, [pc, #84] @ 1e4e30 <__cxa_atexit@plt+0x1d8ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e9e50 <__cxa_atexit@plt+0x1ddb04> │ │ │ │ + beq 1e4df8 <__cxa_atexit@plt+0x1d8aac> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1df364 <__cxa_atexit@plt+0x1d3018> │ │ │ │ + b 1e4c78 <__cxa_atexit@plt+0x1d892c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e9e94 <__cxa_atexit@plt+0x1ddb48> │ │ │ │ + ldr r7, [pc, #40] @ 1e4e38 <__cxa_atexit@plt+0x1d8aec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e9e90 <__cxa_atexit@plt+0x1ddb44> │ │ │ │ + ldr r7, [pc, #20] @ 1e4e34 <__cxa_atexit@plt+0x1d8ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + tsteq r2, ip, ror #22 │ │ │ │ + tsteq r2, r4, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff5528 │ │ │ │ - tsteq r1, r0, ror #28 │ │ │ │ - tsteq r1, ip, lsl r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e9f18 <__cxa_atexit@plt+0x1ddbcc> │ │ │ │ - ldr r3, [pc, #108] @ 1e9f40 <__cxa_atexit@plt+0x1ddbf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e4ec8 <__cxa_atexit@plt+0x1d8b7c> │ │ │ │ + ldr r7, [pc, #104] @ 1e4eec <__cxa_atexit@plt+0x1d8ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e9f30 <__cxa_atexit@plt+0x1ddbe4> │ │ │ │ - ldr r3, [pc, #84] @ 1e9f44 <__cxa_atexit@plt+0x1ddbf8> │ │ │ │ + bhi 1e4ed8 <__cxa_atexit@plt+0x1d8b8c> │ │ │ │ + ldr r3, [pc, #84] @ 1e4ef0 <__cxa_atexit@plt+0x1d8ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1e9f08 <__cxa_atexit@plt+0x1ddbbc> │ │ │ │ + beq 1e4eb8 <__cxa_atexit@plt+0x1d8b6c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e2474 <__cxa_atexit@plt+0x1d6128> │ │ │ │ + b 1e4c78 <__cxa_atexit@plt+0x1d892c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1e9f4c <__cxa_atexit@plt+0x1ddc00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1e9f48 <__cxa_atexit@plt+0x1ddbfc> │ │ │ │ + ldr r7, [pc, #40] @ 1e4ef8 <__cxa_atexit@plt+0x1d8bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff8580 │ │ │ │ - tsteq r1, r8, asr #27 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e9fb8 <__cxa_atexit@plt+0x1ddc6c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1e9fd4 <__cxa_atexit@plt+0x1ddc88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1e9fc0 <__cxa_atexit@plt+0x1ddc74> │ │ │ │ - ldr r3, [pc, #76] @ 1e9fd8 <__cxa_atexit@plt+0x1ddc8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e9fa8 <__cxa_atexit@plt+0x1ddc5c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e9fdc <__cxa_atexit@plt+0x1ddc90> │ │ │ │ + ldr r7, [pc, #20] @ 1e4ef4 <__cxa_atexit@plt+0x1d8ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r3, -ip]! │ │ │ │ - @ instruction: 0xffff6d28 │ │ │ │ - tsteq r1, r4, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea010 <__cxa_atexit@plt+0x1ddcc4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ea018 <__cxa_atexit@plt+0x1ddccc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e8378 <__cxa_atexit@plt+0x1dc02c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0123336c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea050 <__cxa_atexit@plt+0x1ddd04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ea058 <__cxa_atexit@plt+0x1ddd0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01233330 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea08c <__cxa_atexit@plt+0x1ddd40> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ea094 <__cxa_atexit@plt+0x1ddd48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1dc57c <__cxa_atexit@plt+0x1d0230> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r3, [r3, -r0]! │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + tsteq r2, ip, lsr #21 │ │ │ │ + tsteq r2, r4, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ea0dc <__cxa_atexit@plt+0x1ddd90> │ │ │ │ - ldr r7, [pc, #52] @ 1ea0f0 <__cxa_atexit@plt+0x1ddda4> │ │ │ │ + bhi 1e4f40 <__cxa_atexit@plt+0x1d8bf4> │ │ │ │ + ldr r7, [pc, #52] @ 1e4f54 <__cxa_atexit@plt+0x1d8c08> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea0d0 <__cxa_atexit@plt+0x1ddd84> │ │ │ │ + beq 1e4f34 <__cxa_atexit@plt+0x1d8be8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1ea100 <__cxa_atexit@plt+0x1dddb4> │ │ │ │ + b 1e4f64 <__cxa_atexit@plt+0x1d8c18> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ea0f4 <__cxa_atexit@plt+0x1ddda8> │ │ │ │ + ldr r7, [pc, #16] @ 1e4f58 <__cxa_atexit@plt+0x1d8c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, asr #27 │ │ │ │ + tsteq r2, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ea180 <__cxa_atexit@plt+0x1dde34> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ea1c0 <__cxa_atexit@plt+0x1dde74> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea208 <__cxa_atexit@plt+0x1ddebc> │ │ │ │ - ldr lr, [pc, #248] @ 1ea228 <__cxa_atexit@plt+0x1ddedc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #244] @ 1ea22c <__cxa_atexit@plt+0x1ddee0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #240] @ 1ea230 <__cxa_atexit@plt+0x1ddee4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea200 <__cxa_atexit@plt+0x1ddeb4> │ │ │ │ - ldr r1, [pc, #132] @ 1ea218 <__cxa_atexit@plt+0x1ddecc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #128] @ 1ea21c <__cxa_atexit@plt+0x1dded0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea200 <__cxa_atexit@plt+0x1ddeb4> │ │ │ │ - ldr r1, [pc, #76] @ 1ea220 <__cxa_atexit@plt+0x1dded4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #72] @ 1ea224 <__cxa_atexit@plt+0x1dded8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 1ea20c <__cxa_atexit@plt+0x1ddec0> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01233a10 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - ldrdeq r3, [r3, -r4]! │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x01233a74 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea268 <__cxa_atexit@plt+0x1ddf1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ea270 <__cxa_atexit@plt+0x1ddf24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01233118 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e4fd4 <__cxa_atexit@plt+0x1d8c88> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e5000 <__cxa_atexit@plt+0x1d8cb4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 1e502c <__cxa_atexit@plt+0x1d8ce0> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 1e5064 <__cxa_atexit@plt+0x1d8d18> │ │ │ │ + add r2, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ea2c0 <__cxa_atexit@plt+0x1ddf74> │ │ │ │ - ldr r7, [pc, #52] @ 1ea2d4 <__cxa_atexit@plt+0x1ddf88> │ │ │ │ + bhi 1e50c8 <__cxa_atexit@plt+0x1d8d7c> │ │ │ │ + ldr r7, [pc, #372] @ 1e5124 <__cxa_atexit@plt+0x1d8dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1e5098 <__cxa_atexit@plt+0x1d8d4c> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + b 1e50a4 <__cxa_atexit@plt+0x1d8d58> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e50b0 <__cxa_atexit@plt+0x1d8d64> │ │ │ │ + ldr r7, [pc, #292] @ 1e510c <__cxa_atexit@plt+0x1d8dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea2b4 <__cxa_atexit@plt+0x1ddf68> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ea100 <__cxa_atexit@plt+0x1dddb4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ea2d8 <__cxa_atexit@plt+0x1ddf8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - tsteq r1, r4, ror #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1ea330 <__cxa_atexit@plt+0x1ddfe4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ea33c <__cxa_atexit@plt+0x1ddff0> │ │ │ │ - ldr r1, [pc, #64] @ 1ea34c <__cxa_atexit@plt+0x1de000> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1ea350 <__cxa_atexit@plt+0x1de004> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - qsubeq r3, ip, r3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea3fc <__cxa_atexit@plt+0x1de0b0> │ │ │ │ - ldr r7, [pc, #176] @ 1ea424 <__cxa_atexit@plt+0x1de0d8> │ │ │ │ + b 1e3d08 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e50bc <__cxa_atexit@plt+0x1d8d70> │ │ │ │ + ldr r7, [pc, #240] @ 1e5104 <__cxa_atexit@plt+0x1d8db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea3ec <__cxa_atexit@plt+0x1de0a0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ea40c <__cxa_atexit@plt+0x1de0c0> │ │ │ │ - ldr r8, [pc, #148] @ 1ea42c <__cxa_atexit@plt+0x1de0e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 1ea430 <__cxa_atexit@plt+0x1de0e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #120] @ 1ea434 <__cxa_atexit@plt+0x1de0e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ea428 <__cxa_atexit@plt+0x1de0dc> │ │ │ │ + b 1e1e68 <__cxa_atexit@plt+0x1d5b1c> │ │ │ │ + add r2, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e50d4 <__cxa_atexit@plt+0x1d8d88> │ │ │ │ + ldr r7, [pc, #220] @ 1e511c <__cxa_atexit@plt+0x1d8dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r1, ip, lsr #21 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - strdeq r3, [r3, -ip]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ea4ac <__cxa_atexit@plt+0x1de160> │ │ │ │ - ldr r2, [pc, #92] @ 1ea4b8 <__cxa_atexit@plt+0x1de16c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 1ea4bc <__cxa_atexit@plt+0x1de170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #64] @ 1ea4c0 <__cxa_atexit@plt+0x1de174> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x01233738 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea564 <__cxa_atexit@plt+0x1de218> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ea570 <__cxa_atexit@plt+0x1de224> │ │ │ │ - ldr r1, [pc, #140] @ 1ea594 <__cxa_atexit@plt+0x1de248> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 1ea598 <__cxa_atexit@plt+0x1de24c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ea580 <__cxa_atexit@plt+0x1de234> │ │ │ │ - ldr r3, [pc, #100] @ 1ea59c <__cxa_atexit@plt+0x1de250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1e50a0 <__cxa_atexit@plt+0x1d8d54> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + b 1e50a4 <__cxa_atexit@plt+0x1d8d58> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e50ec <__cxa_atexit@plt+0x1d8da0> │ │ │ │ + ldr r7, [pc, #160] @ 1e5114 <__cxa_atexit@plt+0x1d8dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea554 <__cxa_atexit@plt+0x1de208> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 1e508c <__cxa_atexit@plt+0x1d8d40> │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e4c78 <__cxa_atexit@plt+0x1d892c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1ea5a0 <__cxa_atexit@plt+0x1de254> │ │ │ │ + ldr r8, [r9, #6] │ │ │ │ + b 1e50a4 <__cxa_atexit@plt+0x1d8d58> │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [pc, #88] @ 1e5110 <__cxa_atexit@plt+0x1d8dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1e50f4 <__cxa_atexit@plt+0x1d8da8> │ │ │ │ + ldr r7, [pc, #68] @ 1e5108 <__cxa_atexit@plt+0x1d8dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1e50f4 <__cxa_atexit@plt+0x1d8da8> │ │ │ │ + ldr r7, [pc, #88] @ 1e5128 <__cxa_atexit@plt+0x1d8ddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1e50dc <__cxa_atexit@plt+0x1d8d90> │ │ │ │ + ldr r7, [pc, #68] @ 1e5120 <__cxa_atexit@plt+0x1d8dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01232e60 │ │ │ │ - @ instruction: 0xffff677c │ │ │ │ - tsteq r1, r4, ror #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1ea60c <__cxa_atexit@plt+0x1de2c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1ea618 <__cxa_atexit@plt+0x1de2cc> │ │ │ │ - ldr r1, [pc, #64] @ 1ea628 <__cxa_atexit@plt+0x1de2dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1ea62c <__cxa_atexit@plt+0x1de2e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1e8378 <__cxa_atexit@plt+0x1dc02c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - smlawbeq r3, r0, sp, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea6b4 <__cxa_atexit@plt+0x1de368> │ │ │ │ - ldr lr, [pc, #132] @ 1ea6d4 <__cxa_atexit@plt+0x1de388> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #120] @ 1ea6d8 <__cxa_atexit@plt+0x1de38c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ea6a8 <__cxa_atexit@plt+0x1de35c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1ea6c0 <__cxa_atexit@plt+0x1de374> │ │ │ │ - ldr r3, [pc, #84] @ 1ea6dc <__cxa_atexit@plt+0x1de390> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01232d10 │ │ │ │ - @ instruction: 0x01233390 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ea720 <__cxa_atexit@plt+0x1de3d4> │ │ │ │ - ldr r2, [pc, #40] @ 1ea72c <__cxa_atexit@plt+0x1de3e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r7, [pc, #36] @ 1e5118 <__cxa_atexit@plt+0x1d8dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01233314 │ │ │ │ + @ instruction: 0xffffce50 │ │ │ │ + tsteq r2, r0, lsr #15 │ │ │ │ + @ instruction: 0xffffed1c │ │ │ │ + tsteq r2, ip, ror #16 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0x01122898 │ │ │ │ + @ instruction: 0xffffd074 │ │ │ │ + @ instruction: 0x01122798 │ │ │ │ + @ instruction: 0xffffefdc │ │ │ │ + tsteq r2, r4, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ea774 <__cxa_atexit@plt+0x1de428> │ │ │ │ - ldr r7, [pc, #52] @ 1ea788 <__cxa_atexit@plt+0x1de43c> │ │ │ │ + bhi 1e5170 <__cxa_atexit@plt+0x1d8e24> │ │ │ │ + ldr r7, [pc, #52] @ 1e5184 <__cxa_atexit@plt+0x1d8e38> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea768 <__cxa_atexit@plt+0x1de41c> │ │ │ │ + beq 1e5164 <__cxa_atexit@plt+0x1d8e18> │ │ │ │ mov r7, r9 │ │ │ │ - b 1ea798 <__cxa_atexit@plt+0x1de44c> │ │ │ │ + b 1e4f64 <__cxa_atexit@plt+0x1d8c18> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ea78c <__cxa_atexit@plt+0x1de440> │ │ │ │ + ldr r7, [pc, #16] @ 1e5188 <__cxa_atexit@plt+0x1d8e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ea7fc <__cxa_atexit@plt+0x1de4b0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ea840 <__cxa_atexit@plt+0x1de4f4> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea88c <__cxa_atexit@plt+0x1de540> │ │ │ │ - ldr r1, [pc, #228] @ 1ea8ac <__cxa_atexit@plt+0x1de560> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #212] @ 1ea8b0 <__cxa_atexit@plt+0x1de564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea884 <__cxa_atexit@plt+0x1de538> │ │ │ │ - ldr r1, [pc, #140] @ 1ea89c <__cxa_atexit@plt+0x1de550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #136] @ 1ea8a0 <__cxa_atexit@plt+0x1de554> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ea884 <__cxa_atexit@plt+0x1de538> │ │ │ │ - ldr r1, [pc, #80] @ 1ea8a4 <__cxa_atexit@plt+0x1de558> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #76] @ 1ea8a8 <__cxa_atexit@plt+0x1de55c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 1ea890 <__cxa_atexit@plt+0x1de544> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x01233394 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0x01233354 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - ldrdeq r3, [r3, -r8]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + tsteq r2, r4, lsr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ea930 <__cxa_atexit@plt+0x1de5e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 1ea94c <__cxa_atexit@plt+0x1de600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 1e51f0 <__cxa_atexit@plt+0x1d8ea4> │ │ │ │ + ldr r7, [pc, #104] @ 1e5214 <__cxa_atexit@plt+0x1d8ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ea938 <__cxa_atexit@plt+0x1de5ec> │ │ │ │ - ldr r3, [pc, #76] @ 1ea950 <__cxa_atexit@plt+0x1de604> │ │ │ │ + bhi 1e5200 <__cxa_atexit@plt+0x1d8eb4> │ │ │ │ + ldr r3, [pc, #84] @ 1e5218 <__cxa_atexit@plt+0x1d8ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ea920 <__cxa_atexit@plt+0x1de5d4> │ │ │ │ + beq 1e51e0 <__cxa_atexit@plt+0x1d8e94> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1e0cb8 <__cxa_atexit@plt+0x1d496c> │ │ │ │ + b 1e4f64 <__cxa_atexit@plt+0x1d8c18> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ea954 <__cxa_atexit@plt+0x1de608> │ │ │ │ + ldr r7, [pc, #40] @ 1e5220 <__cxa_atexit@plt+0x1d8ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - smlawbeq r3, r4, sl, r2 │ │ │ │ - @ instruction: 0xffff63b0 │ │ │ │ - tsteq r1, ip, lsr #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea988 <__cxa_atexit@plt+0x1de63c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1ea990 <__cxa_atexit@plt+0x1de644> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1e8378 <__cxa_atexit@plt+0x1dc02c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r2, [r3, -r4]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1eaa18 <__cxa_atexit@plt+0x1de6cc> │ │ │ │ - ldr lr, [pc, #132] @ 1eaa38 <__cxa_atexit@plt+0x1de6ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #120] @ 1eaa3c <__cxa_atexit@plt+0x1de6f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1eaa0c <__cxa_atexit@plt+0x1de6c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1eaa24 <__cxa_atexit@plt+0x1de6d8> │ │ │ │ - ldr r3, [pc, #84] @ 1eaa40 <__cxa_atexit@plt+0x1de6f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x012329ac │ │ │ │ - @ instruction: 0x0123302c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1eaa84 <__cxa_atexit@plt+0x1de738> │ │ │ │ - ldr r2, [pc, #40] @ 1eaa90 <__cxa_atexit@plt+0x1de744> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01232fb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eaae4 <__cxa_atexit@plt+0x1de798> │ │ │ │ - ldr r2, [pc, #56] @ 1eaaf0 <__cxa_atexit@plt+0x1de7a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1eaad8 <__cxa_atexit@plt+0x1de78c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1eaafc <__cxa_atexit@plt+0x1de7b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1e521c <__cxa_atexit@plt+0x1d8ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0x01122794 │ │ │ │ + tsteq r2, ip, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1eab64 <__cxa_atexit@plt+0x1de818> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1eaba4 <__cxa_atexit@plt+0x1de858> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eabec <__cxa_atexit@plt+0x1de8a0> │ │ │ │ - ldr r2, [pc, #224] @ 1eac0c <__cxa_atexit@plt+0x1de8c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ 1eac10 <__cxa_atexit@plt+0x1de8c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eabe4 <__cxa_atexit@plt+0x1de898> │ │ │ │ - ldr r1, [pc, #132] @ 1eabfc <__cxa_atexit@plt+0x1de8b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #128] @ 1eac00 <__cxa_atexit@plt+0x1de8b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eabe4 <__cxa_atexit@plt+0x1de898> │ │ │ │ - ldr r1, [pc, #76] @ 1eac04 <__cxa_atexit@plt+0x1de8b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #72] @ 1eac08 <__cxa_atexit@plt+0x1de8bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 1eabf0 <__cxa_atexit@plt+0x1de8a4> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x0123302c │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - strdeq r2, [r3, -r0]! │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x01233074 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1eac7c <__cxa_atexit@plt+0x1de930> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1eac88 <__cxa_atexit@plt+0x1de93c> │ │ │ │ - ldr lr, [pc, #84] @ 1eac98 <__cxa_atexit@plt+0x1de94c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ 1eac9c <__cxa_atexit@plt+0x1de950> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 1eaca0 <__cxa_atexit@plt+0x1de954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r5, r6, #15 │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0x0123271c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1eace0 <__cxa_atexit@plt+0x1de994> │ │ │ │ - ldr r3, [pc, #44] @ 1eacf8 <__cxa_atexit@plt+0x1de9ac> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e52b0 <__cxa_atexit@plt+0x1d8f64> │ │ │ │ + ldr r7, [pc, #104] @ 1e52d4 <__cxa_atexit@plt+0x1d8f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e52c0 <__cxa_atexit@plt+0x1d8f74> │ │ │ │ + ldr r3, [pc, #84] @ 1e52d8 <__cxa_atexit@plt+0x1d8f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e52a0 <__cxa_atexit@plt+0x1d8f54> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e4f64 <__cxa_atexit@plt+0x1d8c18> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1eacfc <__cxa_atexit@plt+0x1de9b0> │ │ │ │ + ldr r7, [pc, #40] @ 1e52e0 <__cxa_atexit@plt+0x1d8f94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - tsteq r1, r0, ror #3 │ │ │ │ + ldr r7, [pc, #20] @ 1e52dc <__cxa_atexit@plt+0x1d8f90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0x011226d4 │ │ │ │ + tsteq r2, ip, ror #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eada8 <__cxa_atexit@plt+0x1dea5c> │ │ │ │ - ldr r3, [pc, #204] @ 1eadec <__cxa_atexit@plt+0x1deaa0> │ │ │ │ + bhi 1e5338 <__cxa_atexit@plt+0x1d8fec> │ │ │ │ + ldr r3, [pc, #68] @ 1e5348 <__cxa_atexit@plt+0x1d8ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ead98 <__cxa_atexit@plt+0x1dea4c> │ │ │ │ - ldr r7, [pc, #188] @ 1eadf0 <__cxa_atexit@plt+0x1deaa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #-4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eadb8 <__cxa_atexit@plt+0x1dea6c> │ │ │ │ - ldr r3, [pc, #152] @ 1eadf4 <__cxa_atexit@plt+0x1deaa8> │ │ │ │ + beq 1e5328 <__cxa_atexit@plt+0x1d8fdc> │ │ │ │ + ldr r3, [pc, #52] @ 1e534c <__cxa_atexit@plt+0x1d9000> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add r3, r7, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eadd8 <__cxa_atexit@plt+0x1dea8c> │ │ │ │ - ldr r2, [pc, #128] @ 1eae00 <__cxa_atexit@plt+0x1deab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 1eadfc <__cxa_atexit@plt+0x1deab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1eadf8 <__cxa_atexit@plt+0x1deaac> │ │ │ │ + ldr r7, [pc, #16] @ 1e5350 <__cxa_atexit@plt+0x1d9004> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - tsteq r1, r8, lsl #2 │ │ │ │ - tsteq r1, ip, lsl r1 │ │ │ │ - @ instruction: 0x01232e38 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + tsteq r2, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 1eaeac <__cxa_atexit@plt+0x1deb60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eae78 <__cxa_atexit@plt+0x1deb2c> │ │ │ │ - ldr r3, [pc, #116] @ 1eaeb0 <__cxa_atexit@plt+0x1deb64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add r3, r7, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1eae98 <__cxa_atexit@plt+0x1deb4c> │ │ │ │ - ldr r2, [pc, #88] @ 1eaeb8 <__cxa_atexit@plt+0x1deb6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1eaeb4 <__cxa_atexit@plt+0x1deb68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - tsteq r1, r8, asr #32 │ │ │ │ - @ instruction: 0x01232d58 │ │ │ │ + ldr r2, [pc, #20] @ 1e5378 <__cxa_atexit@plt+0x1d902c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1eaef0 <__cxa_atexit@plt+0x1deba4> │ │ │ │ - ldr r2, [pc, #28] @ 1eaefc <__cxa_atexit@plt+0x1debb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149b24 <__cxa_atexit@plt+0x113d7d8> │ │ │ │ - ldrdeq r2, [r3, -r8]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1eaf80 <__cxa_atexit@plt+0x1dec34> │ │ │ │ - ldr r3, [pc, #108] @ 1eafa8 <__cxa_atexit@plt+0x1dec5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eaf98 <__cxa_atexit@plt+0x1dec4c> │ │ │ │ - ldr r3, [pc, #84] @ 1eafac <__cxa_atexit@plt+0x1dec60> │ │ │ │ + bhi 1e5400 <__cxa_atexit@plt+0x1d90b4> │ │ │ │ + ldr r3, [pc, #76] @ 1e5410 <__cxa_atexit@plt+0x1d90c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eaf70 <__cxa_atexit@plt+0x1dec24> │ │ │ │ + beq 1e53f0 <__cxa_atexit@plt+0x1d90a4> │ │ │ │ + ldr r7, [pc, #56] @ 1e5414 <__cxa_atexit@plt+0x1d90c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1dd114 <__cxa_atexit@plt+0x1d0dc8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e5418 <__cxa_atexit@plt+0x1d90cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + tsteq r2, r4, lsr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e5460 <__cxa_atexit@plt+0x1d9114> │ │ │ │ + ldr r7, [pc, #52] @ 1e5474 <__cxa_atexit@plt+0x1d9128> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e5454 <__cxa_atexit@plt+0x1d9108> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e5484 <__cxa_atexit@plt+0x1d9138> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1eafb4 <__cxa_atexit@plt+0x1dec68> │ │ │ │ + ldr r7, [pc, #16] @ 1e5478 <__cxa_atexit@plt+0x1d912c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, ip, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #11 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #10 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r2, #9 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e54f0 <__cxa_atexit@plt+0x1d91a4> │ │ │ │ + ldr r7, [pc, #52] @ 1e5504 <__cxa_atexit@plt+0x1d91b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e54e4 <__cxa_atexit@plt+0x1d9198> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e5484 <__cxa_atexit@plt+0x1d9138> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eafb0 <__cxa_atexit@plt+0x1dec64> │ │ │ │ + ldr r7, [pc, #16] @ 1e5508 <__cxa_atexit@plt+0x1d91bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffff21b8 │ │ │ │ - tsteq r1, r8, lsr sp │ │ │ │ - tsteq r1, r8, asr pc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0x011224bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1eaffc <__cxa_atexit@plt+0x1decb0> │ │ │ │ - ldr r7, [pc, #52] @ 1eb010 <__cxa_atexit@plt+0x1decc4> │ │ │ │ + bhi 1e5550 <__cxa_atexit@plt+0x1d9204> │ │ │ │ + ldr r7, [pc, #52] @ 1e5564 <__cxa_atexit@plt+0x1d9218> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eaff0 <__cxa_atexit@plt+0x1deca4> │ │ │ │ + beq 1e5544 <__cxa_atexit@plt+0x1d91f8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb020 <__cxa_atexit@plt+0x1decd4> │ │ │ │ + b 1e5574 <__cxa_atexit@plt+0x1d9228> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb014 <__cxa_atexit@plt+0x1decc8> │ │ │ │ + ldr r7, [pc, #16] @ 1e5568 <__cxa_atexit@plt+0x1d921c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0111cef0 │ │ │ │ + tsteq r2, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - mov r3, r2 │ │ │ │ - movne r3, #3 │ │ │ │ + beq 1e560c <__cxa_atexit@plt+0x1d92c0> │ │ │ │ cmp r2, #3 │ │ │ │ - moveq r3, #1 │ │ │ │ - ldr r8, [r7, r3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + bne 1e5618 <__cxa_atexit@plt+0x1d92cc> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #18 │ │ │ │ + bhi 1e562c <__cxa_atexit@plt+0x1d92e0> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldr r8, [r3, #5] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #14] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #9] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r8, [r3, #13] │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r9, [r3, #1] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e2310 <__cxa_atexit@plt+0x1d5fc4> │ │ │ │ + ldr r9, [r3, #1] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e5428 <__cxa_atexit@plt+0x1d90dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1eb08c <__cxa_atexit@plt+0x1ded40> │ │ │ │ - ldr r7, [pc, #52] @ 1eb0a0 <__cxa_atexit@plt+0x1ded54> │ │ │ │ + bhi 1e5690 <__cxa_atexit@plt+0x1d9344> │ │ │ │ + ldr r7, [pc, #52] @ 1e56a4 <__cxa_atexit@plt+0x1d9358> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb080 <__cxa_atexit@plt+0x1ded34> │ │ │ │ + beq 1e5684 <__cxa_atexit@plt+0x1d9338> │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb020 <__cxa_atexit@plt+0x1decd4> │ │ │ │ + b 1e5574 <__cxa_atexit@plt+0x1d9228> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb0a4 <__cxa_atexit@plt+0x1ded58> │ │ │ │ + ldr r7, [pc, #16] @ 1e56a8 <__cxa_atexit@plt+0x1d935c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - tsteq r1, r0, ror #28 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + tsteq r2, r4, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eb10c <__cxa_atexit@plt+0x1dedc0> │ │ │ │ - ldr r7, [pc, #104] @ 1eb130 <__cxa_atexit@plt+0x1dede4> │ │ │ │ + bhi 1e5710 <__cxa_atexit@plt+0x1d93c4> │ │ │ │ + ldr r7, [pc, #104] @ 1e5734 <__cxa_atexit@plt+0x1d93e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb11c <__cxa_atexit@plt+0x1dedd0> │ │ │ │ - ldr r3, [pc, #84] @ 1eb134 <__cxa_atexit@plt+0x1dede8> │ │ │ │ + bhi 1e5720 <__cxa_atexit@plt+0x1d93d4> │ │ │ │ + ldr r3, [pc, #84] @ 1e5738 <__cxa_atexit@plt+0x1d93ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb0fc <__cxa_atexit@plt+0x1dedb0> │ │ │ │ + beq 1e5700 <__cxa_atexit@plt+0x1d93b4> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb020 <__cxa_atexit@plt+0x1decd4> │ │ │ │ + b 1e5574 <__cxa_atexit@plt+0x1d9228> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eb13c <__cxa_atexit@plt+0x1dedf0> │ │ │ │ + ldr r7, [pc, #40] @ 1e5740 <__cxa_atexit@plt+0x1d93f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1eb138 <__cxa_atexit@plt+0x1dedec> │ │ │ │ + ldr r7, [pc, #20] @ 1e573c <__cxa_atexit@plt+0x1d93f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x0111cdd0 │ │ │ │ - tsteq r1, r8, ror #27 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0x01122294 │ │ │ │ + tsteq r2, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -490377,346 +484618,363 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eb1cc <__cxa_atexit@plt+0x1dee80> │ │ │ │ - ldr r7, [pc, #104] @ 1eb1f0 <__cxa_atexit@plt+0x1deea4> │ │ │ │ + bhi 1e57d0 <__cxa_atexit@plt+0x1d9484> │ │ │ │ + ldr r7, [pc, #104] @ 1e57f4 <__cxa_atexit@plt+0x1d94a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb1dc <__cxa_atexit@plt+0x1dee90> │ │ │ │ - ldr r3, [pc, #84] @ 1eb1f4 <__cxa_atexit@plt+0x1deea8> │ │ │ │ + bhi 1e57e0 <__cxa_atexit@plt+0x1d9494> │ │ │ │ + ldr r3, [pc, #84] @ 1e57f8 <__cxa_atexit@plt+0x1d94ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb1bc <__cxa_atexit@plt+0x1dee70> │ │ │ │ + beq 1e57c0 <__cxa_atexit@plt+0x1d9474> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb020 <__cxa_atexit@plt+0x1decd4> │ │ │ │ + b 1e5574 <__cxa_atexit@plt+0x1d9228> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eb1fc <__cxa_atexit@plt+0x1deeb0> │ │ │ │ + ldr r7, [pc, #40] @ 1e5800 <__cxa_atexit@plt+0x1d94b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1eb1f8 <__cxa_atexit@plt+0x1deeac> │ │ │ │ + ldr r7, [pc, #20] @ 1e57fc <__cxa_atexit@plt+0x1d94b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - tsteq r1, r0, lsl sp │ │ │ │ - tsteq r1, r8, lsr #26 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0x011221d4 │ │ │ │ + tsteq r2, ip, ror #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e5868 <__cxa_atexit@plt+0x1d951c> │ │ │ │ + ldr r7, [pc, #104] @ 1e588c <__cxa_atexit@plt+0x1d9540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb250 <__cxa_atexit@plt+0x1def04> │ │ │ │ - ldr r3, [pc, #64] @ 1eb260 <__cxa_atexit@plt+0x1def14> │ │ │ │ + bhi 1e5878 <__cxa_atexit@plt+0x1d952c> │ │ │ │ + ldr r3, [pc, #84] @ 1e5890 <__cxa_atexit@plt+0x1d9544> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1eb240 <__cxa_atexit@plt+0x1deef4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [r9, #3] │ │ │ │ - ldreq r8, [r9, #2] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e5858 <__cxa_atexit@plt+0x1d950c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e5484 <__cxa_atexit@plt+0x1d9138> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eb264 <__cxa_atexit@plt+0x1def18> │ │ │ │ + ldr r7, [pc, #40] @ 1e5898 <__cxa_atexit@plt+0x1d954c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, ip, lsr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #20] @ 1e5894 <__cxa_atexit@plt+0x1d9548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + tsteq r2, r4, lsr r1 │ │ │ │ + tsteq r2, ip, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ - ldr r8, [r7, r3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e5928 <__cxa_atexit@plt+0x1d95dc> │ │ │ │ + ldr r7, [pc, #104] @ 1e594c <__cxa_atexit@plt+0x1d9600> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb2ec <__cxa_atexit@plt+0x1defa0> │ │ │ │ - ldr r3, [pc, #80] @ 1eb2fc <__cxa_atexit@plt+0x1defb0> │ │ │ │ + bhi 1e5938 <__cxa_atexit@plt+0x1d95ec> │ │ │ │ + ldr r3, [pc, #84] @ 1e5950 <__cxa_atexit@plt+0x1d9604> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1eb2d4 <__cxa_atexit@plt+0x1def88> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1eb2dc <__cxa_atexit@plt+0x1def90> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e5918 <__cxa_atexit@plt+0x1d95cc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e5484 <__cxa_atexit@plt+0x1d9138> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - b 1eb2e0 <__cxa_atexit@plt+0x1def94> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1eb300 <__cxa_atexit@plt+0x1defb4> │ │ │ │ + ldr r7, [pc, #40] @ 1e5958 <__cxa_atexit@plt+0x1d960c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - tsteq r1, r0, lsl ip │ │ │ │ + ldr r7, [pc, #20] @ 1e5954 <__cxa_atexit@plt+0x1d9608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + tsteq r2, r4, ror r0 │ │ │ │ + @ instruction: 0x0112209c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eb374 <__cxa_atexit@plt+0x1df028> │ │ │ │ - ldr r3, [pc, #96] @ 1eb384 <__cxa_atexit@plt+0x1df038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1eb350 <__cxa_atexit@plt+0x1df004> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1eb360 <__cxa_atexit@plt+0x1df014> │ │ │ │ - ldr r3, [pc, #68] @ 1eb388 <__cxa_atexit@plt+0x1df03c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e59a0 <__cxa_atexit@plt+0x1d9654> │ │ │ │ + ldr r7, [pc, #52] @ 1e59b4 <__cxa_atexit@plt+0x1d9668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e5994 <__cxa_atexit@plt+0x1d9648> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e59c4 <__cxa_atexit@plt+0x1d9678> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1eb390 <__cxa_atexit@plt+0x1df044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1eb38c <__cxa_atexit@plt+0x1df040> │ │ │ │ + ldr r7, [pc, #16] @ 1e59b8 <__cxa_atexit@plt+0x1d966c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0111cb90 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 1eb3d0 <__cxa_atexit@plt+0x1df084> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1e59e4 <__cxa_atexit@plt+0x1d9698> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1e5a0c <__cxa_atexit@plt+0x1d96c0> │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + b 1e5a00 <__cxa_atexit@plt+0x1d96b4> │ │ │ │ + ldr r2, [pc, #160] @ 1e5a8c <__cxa_atexit@plt+0x1d9740> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 1eb3d4 <__cxa_atexit@plt+0x1df088> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - movne r0, #3 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e5a4c <__cxa_atexit@plt+0x1d9700> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eb49c <__cxa_atexit@plt+0x1df150> │ │ │ │ - ldr r3, [pc, #100] @ 1eb4ac <__cxa_atexit@plt+0x1df160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1eb470 <__cxa_atexit@plt+0x1df124> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1eb480 <__cxa_atexit@plt+0x1df134> │ │ │ │ - ldr r7, [pc, #76] @ 1eb4b4 <__cxa_atexit@plt+0x1df168> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e5a6c <__cxa_atexit@plt+0x1d9720> │ │ │ │ + ldr r7, [pc, #96] @ 1e5a84 <__cxa_atexit@plt+0x1d9738> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - b 1eb48c <__cxa_atexit@plt+0x1df140> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 1e5a54 <__cxa_atexit@plt+0x1d9708> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 1e5a5c <__cxa_atexit@plt+0x1d9710> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eb4b0 <__cxa_atexit@plt+0x1df164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r9, #10] │ │ │ │ + b 1e5a60 <__cxa_atexit@plt+0x1d9714> │ │ │ │ + ldr r8, [r9, #11] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1eb4b8 <__cxa_atexit@plt+0x1df16c> │ │ │ │ + ldr r7, [pc, #20] @ 1e5a88 <__cxa_atexit@plt+0x1d973c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, r8, ror #20 │ │ │ │ + @ instruction: 0xffffd01c │ │ │ │ + tsteq r2, r0, asr #28 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eb51c <__cxa_atexit@plt+0x1df1d0> │ │ │ │ - ldr r3, [pc, #80] @ 1eb52c <__cxa_atexit@plt+0x1df1e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1eb504 <__cxa_atexit@plt+0x1df1b8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1eb514 <__cxa_atexit@plt+0x1df1c8> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r8, [r9, #5] │ │ │ │ - ldrne r8, [r9, #7] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e5af0 <__cxa_atexit@plt+0x1d97a4> │ │ │ │ + ldr r7, [pc, #52] @ 1e5b04 <__cxa_atexit@plt+0x1d97b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e5ae4 <__cxa_atexit@plt+0x1d9798> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1e59c4 <__cxa_atexit@plt+0x1d9678> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1eb530 <__cxa_atexit@plt+0x1df1e4> │ │ │ │ + ldr r7, [pc, #16] @ 1e5b08 <__cxa_atexit@plt+0x1d97bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0111c9f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #6 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r2, #5 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1eb4c8 <__cxa_atexit@plt+0x1df17c> │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0x01121edc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1eb5b8 <__cxa_atexit@plt+0x1df26c> │ │ │ │ - ldr r7, [pc, #52] @ 1eb5cc <__cxa_atexit@plt+0x1df280> │ │ │ │ + bhi 1e5b50 <__cxa_atexit@plt+0x1d9804> │ │ │ │ + ldr r7, [pc, #52] @ 1e5b64 <__cxa_atexit@plt+0x1d9818> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb5ac <__cxa_atexit@plt+0x1df260> │ │ │ │ + beq 1e5b44 <__cxa_atexit@plt+0x1d97f8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb5dc <__cxa_atexit@plt+0x1df290> │ │ │ │ + b 1e5b74 <__cxa_atexit@plt+0x1d9828> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb5d0 <__cxa_atexit@plt+0x1df284> │ │ │ │ + ldr r7, [pc, #16] @ 1e5b68 <__cxa_atexit@plt+0x1d981c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, asr r9 │ │ │ │ + tsteq r2, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1eb624 <__cxa_atexit@plt+0x1df2d8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1eb634 <__cxa_atexit@plt+0x1df2e8> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr r1, [pc, #76] @ 1eb654 <__cxa_atexit@plt+0x1df308> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldrh r0, [r2, #-2] │ │ │ │ - ldr r2, [pc, #68] @ 1eb658 <__cxa_atexit@plt+0x1df30c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1e5b9c <__cxa_atexit@plt+0x1d9850> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1e5bc8 <__cxa_atexit@plt+0x1d987c> │ │ │ │ + ldr r2, [pc, #160] @ 1e5c30 <__cxa_atexit@plt+0x1d98e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r0, #3 │ │ │ │ - moveq r2, r1 │ │ │ │ - mov r1, #5 │ │ │ │ - b 1eb640 <__cxa_atexit@plt+0x1df2f4> │ │ │ │ - ldr r2, [pc, #36] @ 1eb650 <__cxa_atexit@plt+0x1df304> │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + b 1e5c10 <__cxa_atexit@plt+0x1d98c4> │ │ │ │ + ldr r3, [pc, #132] @ 1e5c28 <__cxa_atexit@plt+0x1d98dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e5bfc <__cxa_atexit@plt+0x1d98b0> │ │ │ │ + ldr r2, [pc, #112] @ 1e5c2c <__cxa_atexit@plt+0x1d98e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - b 1eb640 <__cxa_atexit@plt+0x1df2f4> │ │ │ │ - ldr r2, [pc, #16] @ 1eb64c <__cxa_atexit@plt+0x1df300> │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + b 1e5c10 <__cxa_atexit@plt+0x1d98c4> │ │ │ │ + ldr r3, [pc, #76] @ 1e5c1c <__cxa_atexit@plt+0x1d98d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1e5bfc <__cxa_atexit@plt+0x1d98b0> │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1e5c04 <__cxa_atexit@plt+0x1d98b8> │ │ │ │ + ldr r2, [pc, #48] @ 1e5c24 <__cxa_atexit@plt+0x1d98d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - ldr r8, [r3, r1] │ │ │ │ + ldr r8, [r7, #10] │ │ │ │ + b 1e5c10 <__cxa_atexit@plt+0x1d98c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e5c20 <__cxa_atexit@plt+0x1d98d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ 1e5c80 <__cxa_atexit@plt+0x1d9934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 1e5cec <__cxa_atexit@plt+0x1d99a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 1e5cf0 <__cxa_atexit@plt+0x1d99a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r0, #11 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r0, #10 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + moveq r1, r2 │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -490735,119 +484993,119 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1eb740 <__cxa_atexit@plt+0x1df3f4> │ │ │ │ - ldr r7, [pc, #52] @ 1eb754 <__cxa_atexit@plt+0x1df408> │ │ │ │ + bhi 1e5d88 <__cxa_atexit@plt+0x1d9a3c> │ │ │ │ + ldr r7, [pc, #52] @ 1e5d9c <__cxa_atexit@plt+0x1d9a50> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb734 <__cxa_atexit@plt+0x1df3e8> │ │ │ │ + beq 1e5d7c <__cxa_atexit@plt+0x1d9a30> │ │ │ │ mov r7, r9 │ │ │ │ - b 1eb5dc <__cxa_atexit@plt+0x1df290> │ │ │ │ + b 1e5b74 <__cxa_atexit@plt+0x1d9828> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb758 <__cxa_atexit@plt+0x1df40c> │ │ │ │ + ldr r7, [pc, #16] @ 1e5da0 <__cxa_atexit@plt+0x1d9a54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0x0111c7d4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + tsteq r2, ip, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb7a4 <__cxa_atexit@plt+0x1df458> │ │ │ │ - ldr r3, [pc, #56] @ 1eb7b4 <__cxa_atexit@plt+0x1df468> │ │ │ │ + bhi 1e5dec <__cxa_atexit@plt+0x1d9aa0> │ │ │ │ + ldr r3, [pc, #56] @ 1e5dfc <__cxa_atexit@plt+0x1d9ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb794 <__cxa_atexit@plt+0x1df448> │ │ │ │ + beq 1e5ddc <__cxa_atexit@plt+0x1d9a90> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r8, [r9, #7] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eb7b8 <__cxa_atexit@plt+0x1df46c> │ │ │ │ + ldr r7, [pc, #12] @ 1e5e00 <__cxa_atexit@plt+0x1d9ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, ror r7 │ │ │ │ + @ instruction: 0x01121bf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb824 <__cxa_atexit@plt+0x1df4d8> │ │ │ │ - ldr r3, [pc, #60] @ 1eb834 <__cxa_atexit@plt+0x1df4e8> │ │ │ │ + bhi 1e5e6c <__cxa_atexit@plt+0x1d9b20> │ │ │ │ + ldr r3, [pc, #60] @ 1e5e7c <__cxa_atexit@plt+0x1d9b30> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb814 <__cxa_atexit@plt+0x1df4c8> │ │ │ │ + beq 1e5e5c <__cxa_atexit@plt+0x1d9b10> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eb838 <__cxa_atexit@plt+0x1df4ec> │ │ │ │ + ldr r7, [pc, #12] @ 1e5e80 <__cxa_atexit@plt+0x1d9b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x0111c6f8 │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb890 <__cxa_atexit@plt+0x1df544> │ │ │ │ - ldr r3, [pc, #68] @ 1eb8a0 <__cxa_atexit@plt+0x1df554> │ │ │ │ + bhi 1e5ed8 <__cxa_atexit@plt+0x1d9b8c> │ │ │ │ + ldr r3, [pc, #68] @ 1e5ee8 <__cxa_atexit@plt+0x1d9b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb880 <__cxa_atexit@plt+0x1df534> │ │ │ │ - ldr r3, [pc, #52] @ 1eb8a4 <__cxa_atexit@plt+0x1df558> │ │ │ │ + beq 1e5ec8 <__cxa_atexit@plt+0x1d9b7c> │ │ │ │ + ldr r3, [pc, #52] @ 1e5eec <__cxa_atexit@plt+0x1d9ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ ldr r8, [r9, #7] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb8a8 <__cxa_atexit@plt+0x1df55c> │ │ │ │ + ldr r7, [pc, #16] @ 1e5ef0 <__cxa_atexit@plt+0x1d9ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0111c694 │ │ │ │ + tsteq r2, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1eb8d0 <__cxa_atexit@plt+0x1df584> │ │ │ │ + ldr r2, [pc, #20] @ 1e5f18 <__cxa_atexit@plt+0x1d9bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @@ -490862,4062 +485120,478 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1eb958 <__cxa_atexit@plt+0x1df60c> │ │ │ │ - ldr r3, [pc, #76] @ 1eb968 <__cxa_atexit@plt+0x1df61c> │ │ │ │ + bhi 1e5fa0 <__cxa_atexit@plt+0x1d9c54> │ │ │ │ + ldr r3, [pc, #76] @ 1e5fb0 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb948 <__cxa_atexit@plt+0x1df5fc> │ │ │ │ - ldr r7, [pc, #56] @ 1eb96c <__cxa_atexit@plt+0x1df620> │ │ │ │ + beq 1e5f90 <__cxa_atexit@plt+0x1d9c44> │ │ │ │ + ldr r7, [pc, #56] @ 1e5fb4 <__cxa_atexit@plt+0x1d9c68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #7] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eb970 <__cxa_atexit@plt+0x1df624> │ │ │ │ + ldr r7, [pc, #16] @ 1e5fb8 <__cxa_atexit@plt+0x1d9c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, ip, asr #11 │ │ │ │ + tsteq r2, r4, asr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e5ff0 <__cxa_atexit@plt+0x1d9ca4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1e5ff8 <__cxa_atexit@plt+0x1d9cac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01237390 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eb9bc <__cxa_atexit@plt+0x1df670> │ │ │ │ - ldr r3, [pc, #56] @ 1eb9cc <__cxa_atexit@plt+0x1df680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e6088 <__cxa_atexit@plt+0x1d9d3c> │ │ │ │ + ldr r7, [pc, #148] @ 1e60b0 <__cxa_atexit@plt+0x1d9d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1eb9ac <__cxa_atexit@plt+0x1df660> │ │ │ │ + beq 1e6078 <__cxa_atexit@plt+0x1d9d2c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1e6098 <__cxa_atexit@plt+0x1d9d4c> │ │ │ │ + ldr lr, [pc, #120] @ 1e60b8 <__cxa_atexit@plt+0x1d9d6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 1e60bc <__cxa_atexit@plt+0x1d9d70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eb9d0 <__cxa_atexit@plt+0x1df684> │ │ │ │ + ldr r7, [pc, #36] @ 1e60b4 <__cxa_atexit@plt+0x1d9d68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r0, ror r5 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + tsteq r2, r4, ror #18 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0x01237b38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eba3c <__cxa_atexit@plt+0x1df6f0> │ │ │ │ - ldr r3, [pc, #60] @ 1eba4c <__cxa_atexit@plt+0x1df700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eba2c <__cxa_atexit@plt+0x1df6e0> │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eba50 <__cxa_atexit@plt+0x1df704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e611c <__cxa_atexit@plt+0x1d9dd0> │ │ │ │ + ldr r2, [pc, #68] @ 1e6128 <__cxa_atexit@plt+0x1d9ddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 1e612c <__cxa_atexit@plt+0x1d9de0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x0111c4f0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0x01237a94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ebaa8 <__cxa_atexit@plt+0x1df75c> │ │ │ │ - ldr r3, [pc, #68] @ 1ebab8 <__cxa_atexit@plt+0x1df76c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eba98 <__cxa_atexit@plt+0x1df74c> │ │ │ │ - ldr r3, [pc, #52] @ 1ebabc <__cxa_atexit@plt+0x1df770> │ │ │ │ + bhi 1e6174 <__cxa_atexit@plt+0x1d9e28> │ │ │ │ + ldr r3, [pc, #52] @ 1e6184 <__cxa_atexit@plt+0x1d9e38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1e6164 <__cxa_atexit@plt+0x1d9e18> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ebac0 <__cxa_atexit@plt+0x1df774> │ │ │ │ + ldr r7, [pc, #12] @ 1e6188 <__cxa_atexit@plt+0x1d9e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, ip, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ebae8 <__cxa_atexit@plt+0x1df79c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e61d4 <__cxa_atexit@plt+0x1d9e88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1e61dc <__cxa_atexit@plt+0x1d9e90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x012371ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebb70 <__cxa_atexit@plt+0x1df824> │ │ │ │ - ldr r3, [pc, #76] @ 1ebb80 <__cxa_atexit@plt+0x1df834> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ebb60 <__cxa_atexit@plt+0x1df814> │ │ │ │ - ldr r7, [pc, #56] @ 1ebb84 <__cxa_atexit@plt+0x1df838> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e6280 <__cxa_atexit@plt+0x1d9f34> │ │ │ │ + ldr r7, [pc, #168] @ 1e62a8 <__cxa_atexit@plt+0x1d9f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e6270 <__cxa_atexit@plt+0x1d9f24> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1e6290 <__cxa_atexit@plt+0x1d9f44> │ │ │ │ + ldr lr, [pc, #140] @ 1e62b0 <__cxa_atexit@plt+0x1d9f64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + ldr r8, [r9, #15] │ │ │ │ + ldr r0, [r9, #19] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldmda r5, {r1, ip} │ │ │ │ + ldr lr, [pc, #108] @ 1e62b4 <__cxa_atexit@plt+0x1d9f68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r0, r1, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ebb88 <__cxa_atexit@plt+0x1df83c> │ │ │ │ + ldr r7, [pc, #36] @ 1e62ac <__cxa_atexit@plt+0x1d9f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, r4, asr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + tsteq r2, r4, ror r7 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strdeq r7, [r3, -r0]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e6324 <__cxa_atexit@plt+0x1d9fd8> │ │ │ │ + ldr lr, [pc, #84] @ 1e6330 <__cxa_atexit@plt+0x1d9fe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 1e6334 <__cxa_atexit@plt+0x1d9fe8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0x01237538 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ebbdc <__cxa_atexit@plt+0x1df890> │ │ │ │ - ldr r3, [pc, #64] @ 1ebbec <__cxa_atexit@plt+0x1df8a0> │ │ │ │ + bhi 1e637c <__cxa_atexit@plt+0x1da030> │ │ │ │ + ldr r3, [pc, #52] @ 1e638c <__cxa_atexit@plt+0x1da040> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ebbcc <__cxa_atexit@plt+0x1df880> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [r9, #11] │ │ │ │ - ldreq r8, [r9, #10] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1e636c <__cxa_atexit@plt+0x1da020> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ebbf0 <__cxa_atexit@plt+0x1df8a4> │ │ │ │ + ldr r7, [pc, #12] @ 1e6390 <__cxa_atexit@plt+0x1da044> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, ror #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #11 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #10 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebc7c <__cxa_atexit@plt+0x1df930> │ │ │ │ - ldr r3, [pc, #80] @ 1ebc8c <__cxa_atexit@plt+0x1df940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ebc64 <__cxa_atexit@plt+0x1df918> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1ebc6c <__cxa_atexit@plt+0x1df920> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r9, #10] │ │ │ │ - b 1ebc70 <__cxa_atexit@plt+0x1df924> │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1ebc90 <__cxa_atexit@plt+0x1df944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - tsteq r1, r0, asr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebd04 <__cxa_atexit@plt+0x1df9b8> │ │ │ │ - ldr r3, [pc, #96] @ 1ebd14 <__cxa_atexit@plt+0x1df9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ebce0 <__cxa_atexit@plt+0x1df994> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ebcf0 <__cxa_atexit@plt+0x1df9a4> │ │ │ │ - ldr r3, [pc, #68] @ 1ebd18 <__cxa_atexit@plt+0x1df9cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #10] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1ebd20 <__cxa_atexit@plt+0x1df9d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ebd1c <__cxa_atexit@plt+0x1df9d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - tsteq r1, r0, asr #4 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 1ebd64 <__cxa_atexit@plt+0x1dfa18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1ebd68 <__cxa_atexit@plt+0x1dfa1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r0, #11 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r0, #10 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebe30 <__cxa_atexit@plt+0x1dfae4> │ │ │ │ - ldr r3, [pc, #100] @ 1ebe40 <__cxa_atexit@plt+0x1dfaf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ebe04 <__cxa_atexit@plt+0x1dfab8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ebe14 <__cxa_atexit@plt+0x1dfac8> │ │ │ │ - ldr r7, [pc, #76] @ 1ebe48 <__cxa_atexit@plt+0x1dfafc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #10] │ │ │ │ - b 1ebe20 <__cxa_atexit@plt+0x1dfad4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ebe44 <__cxa_atexit@plt+0x1dfaf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1ebe4c <__cxa_atexit@plt+0x1dfb00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, r4, lsl r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebe98 <__cxa_atexit@plt+0x1dfb4c> │ │ │ │ - ldr r3, [pc, #56] @ 1ebea8 <__cxa_atexit@plt+0x1dfb5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ebe88 <__cxa_atexit@plt+0x1dfb3c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ebeac <__cxa_atexit@plt+0x1dfb60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq ip, [r1, -r4] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebf18 <__cxa_atexit@plt+0x1dfbcc> │ │ │ │ - ldr r3, [pc, #60] @ 1ebf28 <__cxa_atexit@plt+0x1dfbdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ebf08 <__cxa_atexit@plt+0x1dfbbc> │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ebf2c <__cxa_atexit@plt+0x1dfbe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, r4, lsr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ebf84 <__cxa_atexit@plt+0x1dfc38> │ │ │ │ - ldr r3, [pc, #68] @ 1ebf94 <__cxa_atexit@plt+0x1dfc48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ebf74 <__cxa_atexit@plt+0x1dfc28> │ │ │ │ - ldr r3, [pc, #52] @ 1ebf98 <__cxa_atexit@plt+0x1dfc4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ebf9c <__cxa_atexit@plt+0x1dfc50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0111bfd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ebfc4 <__cxa_atexit@plt+0x1dfc78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec04c <__cxa_atexit@plt+0x1dfd00> │ │ │ │ - ldr r3, [pc, #76] @ 1ec05c <__cxa_atexit@plt+0x1dfd10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec03c <__cxa_atexit@plt+0x1dfcf0> │ │ │ │ - ldr r7, [pc, #56] @ 1ec060 <__cxa_atexit@plt+0x1dfd14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec064 <__cxa_atexit@plt+0x1dfd18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec0c8 <__cxa_atexit@plt+0x1dfd7c> │ │ │ │ - ldr r3, [pc, #80] @ 1ec0d8 <__cxa_atexit@plt+0x1dfd8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ec0b0 <__cxa_atexit@plt+0x1dfd64> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ec0c0 <__cxa_atexit@plt+0x1dfd74> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r8, [r9, #9] │ │ │ │ - ldrne r8, [r9, #7] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r9, #10] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1ec0dc <__cxa_atexit@plt+0x1dfd90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0111be94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #10 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r2, #9 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ec074 <__cxa_atexit@plt+0x1dfd28> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec1ac <__cxa_atexit@plt+0x1dfe60> │ │ │ │ - ldr r3, [pc, #124] @ 1ec1bc <__cxa_atexit@plt+0x1dfe70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ec174 <__cxa_atexit@plt+0x1dfe28> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ec184 <__cxa_atexit@plt+0x1dfe38> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ec198 <__cxa_atexit@plt+0x1dfe4c> │ │ │ │ - ldr r3, [pc, #96] @ 1ec1c8 <__cxa_atexit@plt+0x1dfe7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #9] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1ec1c4 <__cxa_atexit@plt+0x1dfe78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #10] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #32] @ 1ec1c0 <__cxa_atexit@plt+0x1dfe74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1ec1cc <__cxa_atexit@plt+0x1dfe80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0111bdb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1ec204 <__cxa_atexit@plt+0x1dfeb8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1ec214 <__cxa_atexit@plt+0x1dfec8> │ │ │ │ - ldr r2, [pc, #56] @ 1ec234 <__cxa_atexit@plt+0x1dfee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #9 │ │ │ │ - b 1ec220 <__cxa_atexit@plt+0x1dfed4> │ │ │ │ - ldr r2, [pc, #36] @ 1ec230 <__cxa_atexit@plt+0x1dfee4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #10 │ │ │ │ - b 1ec220 <__cxa_atexit@plt+0x1dfed4> │ │ │ │ - ldr r2, [pc, #16] @ 1ec22c <__cxa_atexit@plt+0x1dfee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - ldr r8, [r3, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ec12c <__cxa_atexit@plt+0x1dfde0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ec304 <__cxa_atexit@plt+0x1dffb8> │ │ │ │ - ldr r7, [pc, #52] @ 1ec318 <__cxa_atexit@plt+0x1dffcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec2f8 <__cxa_atexit@plt+0x1dffac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec31c <__cxa_atexit@plt+0x1dffd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, ror #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1ec374 <__cxa_atexit@plt+0x1e0028> │ │ │ │ - mov r2, #15 │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 1ec378 <__cxa_atexit@plt+0x1e002c> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - uxth r1, r2 │ │ │ │ - mov r2, #13 │ │ │ │ - cmp r1, #13 │ │ │ │ - ldrcc r2, [pc, #24] @ 1ec384 <__cxa_atexit@plt+0x1e0038> │ │ │ │ - addcc r2, pc, r2 │ │ │ │ - ldrcc r2, [r2, r1, lsl #2] │ │ │ │ - b 1ec378 <__cxa_atexit@plt+0x1e002c> │ │ │ │ - mov r2, #10 │ │ │ │ - ldr r8, [r3, r2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - rscseq r4, r9, r4, lsr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ec3cc <__cxa_atexit@plt+0x1e0080> │ │ │ │ - ldr r7, [pc, #52] @ 1ec3e0 <__cxa_atexit@plt+0x1e0094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec3c0 <__cxa_atexit@plt+0x1e0074> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec3e4 <__cxa_atexit@plt+0x1e0098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - tsteq r1, r0, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ec44c <__cxa_atexit@plt+0x1e0100> │ │ │ │ - ldr r7, [pc, #104] @ 1ec470 <__cxa_atexit@plt+0x1e0124> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec45c <__cxa_atexit@plt+0x1e0110> │ │ │ │ - ldr r3, [pc, #84] @ 1ec474 <__cxa_atexit@plt+0x1e0128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec43c <__cxa_atexit@plt+0x1e00f0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ec47c <__cxa_atexit@plt+0x1e0130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ec478 <__cxa_atexit@plt+0x1e012c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - tsteq r1, r0, lsl fp │ │ │ │ - tsteq r1, r8, lsr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ec50c <__cxa_atexit@plt+0x1e01c0> │ │ │ │ - ldr r7, [pc, #104] @ 1ec530 <__cxa_atexit@plt+0x1e01e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec51c <__cxa_atexit@plt+0x1e01d0> │ │ │ │ - ldr r3, [pc, #84] @ 1ec534 <__cxa_atexit@plt+0x1e01e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec4fc <__cxa_atexit@plt+0x1e01b0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ec53c <__cxa_atexit@plt+0x1e01f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ec538 <__cxa_atexit@plt+0x1e01ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - tsteq r1, r0, asr sl │ │ │ │ - tsteq r1, r8, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec588 <__cxa_atexit@plt+0x1e023c> │ │ │ │ - ldr r3, [pc, #56] @ 1ec598 <__cxa_atexit@plt+0x1e024c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec578 <__cxa_atexit@plt+0x1e022c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ec59c <__cxa_atexit@plt+0x1e0250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0111b9f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec608 <__cxa_atexit@plt+0x1e02bc> │ │ │ │ - ldr r3, [pc, #60] @ 1ec618 <__cxa_atexit@plt+0x1e02cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec5f8 <__cxa_atexit@plt+0x1e02ac> │ │ │ │ - ldr r3, [r9, #23] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ec61c <__cxa_atexit@plt+0x1e02d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, r4, ror r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec674 <__cxa_atexit@plt+0x1e0328> │ │ │ │ - ldr r3, [pc, #68] @ 1ec684 <__cxa_atexit@plt+0x1e0338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec664 <__cxa_atexit@plt+0x1e0318> │ │ │ │ - ldr r3, [pc, #52] @ 1ec688 <__cxa_atexit@plt+0x1e033c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec68c <__cxa_atexit@plt+0x1e0340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r0, lsl r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ec6b4 <__cxa_atexit@plt+0x1e0368> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec73c <__cxa_atexit@plt+0x1e03f0> │ │ │ │ - ldr r3, [pc, #76] @ 1ec74c <__cxa_atexit@plt+0x1e0400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec72c <__cxa_atexit@plt+0x1e03e0> │ │ │ │ - ldr r7, [pc, #56] @ 1ec750 <__cxa_atexit@plt+0x1e0404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #23] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec754 <__cxa_atexit@plt+0x1e0408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, r8, asr #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec7a0 <__cxa_atexit@plt+0x1e0454> │ │ │ │ - ldr r3, [pc, #56] @ 1ec7b0 <__cxa_atexit@plt+0x1e0464> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec790 <__cxa_atexit@plt+0x1e0444> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ec7b4 <__cxa_atexit@plt+0x1e0468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, ip, ror #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec820 <__cxa_atexit@plt+0x1e04d4> │ │ │ │ - ldr r3, [pc, #60] @ 1ec830 <__cxa_atexit@plt+0x1e04e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec810 <__cxa_atexit@plt+0x1e04c4> │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ec834 <__cxa_atexit@plt+0x1e04e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, ip, ror #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec88c <__cxa_atexit@plt+0x1e0540> │ │ │ │ - ldr r3, [pc, #68] @ 1ec89c <__cxa_atexit@plt+0x1e0550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec87c <__cxa_atexit@plt+0x1e0530> │ │ │ │ - ldr r3, [pc, #52] @ 1ec8a0 <__cxa_atexit@plt+0x1e0554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec8a4 <__cxa_atexit@plt+0x1e0558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsl #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ec8cc <__cxa_atexit@plt+0x1e0580> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ec954 <__cxa_atexit@plt+0x1e0608> │ │ │ │ - ldr r3, [pc, #76] @ 1ec964 <__cxa_atexit@plt+0x1e0618> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec944 <__cxa_atexit@plt+0x1e05f8> │ │ │ │ - ldr r7, [pc, #56] @ 1ec968 <__cxa_atexit@plt+0x1e061c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec96c <__cxa_atexit@plt+0x1e0620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, r0, asr #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ec9b4 <__cxa_atexit@plt+0x1e0668> │ │ │ │ - ldr r7, [pc, #52] @ 1ec9c8 <__cxa_atexit@plt+0x1e067c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec9a8 <__cxa_atexit@plt+0x1e065c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec9d8 <__cxa_atexit@plt+0x1e068c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ec9cc <__cxa_atexit@plt+0x1e0680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, ror #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1eca18 <__cxa_atexit@plt+0x1e06cc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1eca54 <__cxa_atexit@plt+0x1e0708> │ │ │ │ - ldr r2, [pc, #236] @ 1ecae4 <__cxa_atexit@plt+0x1e0798> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1eca8c <__cxa_atexit@plt+0x1e0740> │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ecaa4 <__cxa_atexit@plt+0x1e0758> │ │ │ │ - ldr r7, [pc, #172] @ 1ecadc <__cxa_atexit@plt+0x1e0790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1eca94 <__cxa_atexit@plt+0x1e0748> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 1eca80 <__cxa_atexit@plt+0x1e0734> │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - b 1eca98 <__cxa_atexit@plt+0x1e074c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ecabc <__cxa_atexit@plt+0x1e0770> │ │ │ │ - ldr r7, [pc, #108] @ 1ecad4 <__cxa_atexit@plt+0x1e0788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eca80 <__cxa_atexit@plt+0x1e0734> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r9, #10] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #52] @ 1ecae0 <__cxa_atexit@plt+0x1e0794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ecad8 <__cxa_atexit@plt+0x1e078c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8bc │ │ │ │ - @ instruction: 0x0111b4b0 │ │ │ │ - @ instruction: 0xfffff1c8 │ │ │ │ - @ instruction: 0x0111b498 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ecb48 <__cxa_atexit@plt+0x1e07fc> │ │ │ │ - ldr r7, [pc, #52] @ 1ecb5c <__cxa_atexit@plt+0x1e0810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ecb3c <__cxa_atexit@plt+0x1e07f0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec9d8 <__cxa_atexit@plt+0x1e068c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ecb60 <__cxa_atexit@plt+0x1e0814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - tsteq r1, r4, asr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ecba8 <__cxa_atexit@plt+0x1e085c> │ │ │ │ - ldr r7, [pc, #52] @ 1ecbbc <__cxa_atexit@plt+0x1e0870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ecb9c <__cxa_atexit@plt+0x1e0850> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecbcc <__cxa_atexit@plt+0x1e0880> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ecbc0 <__cxa_atexit@plt+0x1e0874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0111b3fc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ecc0c <__cxa_atexit@plt+0x1e08c0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1ecc40 <__cxa_atexit@plt+0x1e08f4> │ │ │ │ - ldr r3, [pc, #248] @ 1ecce0 <__cxa_atexit@plt+0x1e0994> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ecc84 <__cxa_atexit@plt+0x1e0938> │ │ │ │ - ldr r2, [pc, #228] @ 1ecce4 <__cxa_atexit@plt+0x1e0998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - b 1ecca8 <__cxa_atexit@plt+0x1e095c> │ │ │ │ - ldr r3, [pc, #192] @ 1eccd4 <__cxa_atexit@plt+0x1e0988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1ecc84 <__cxa_atexit@plt+0x1e0938> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ecc9c <__cxa_atexit@plt+0x1e0950> │ │ │ │ - ldr r2, [pc, #164] @ 1eccdc <__cxa_atexit@plt+0x1e0990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #10] │ │ │ │ - b 1ecca8 <__cxa_atexit@plt+0x1e095c> │ │ │ │ - ldr r2, [pc, #128] @ 1eccc8 <__cxa_atexit@plt+0x1e097c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r3, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eccb4 <__cxa_atexit@plt+0x1e0968> │ │ │ │ - ldr r3, [pc, #96] @ 1ecccc <__cxa_atexit@plt+0x1e0980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ecc8c <__cxa_atexit@plt+0x1e0940> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ec328 <__cxa_atexit@plt+0x1dffdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 1eccd8 <__cxa_atexit@plt+0x1e098c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1eccd0 <__cxa_atexit@plt+0x1e0984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffff6b8 │ │ │ │ - @ instruction: 0x0111b2b8 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ecd0c <__cxa_atexit@plt+0x1e09c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 1ecd78 <__cxa_atexit@plt+0x1e0a2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1ecd7c <__cxa_atexit@plt+0x1e0a30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r0, #11 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r0, #10 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ece3c <__cxa_atexit@plt+0x1e0af0> │ │ │ │ - ldr r7, [pc, #52] @ 1ece50 <__cxa_atexit@plt+0x1e0b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ece30 <__cxa_atexit@plt+0x1e0ae4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecbcc <__cxa_atexit@plt+0x1e0880> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ece54 <__cxa_atexit@plt+0x1e0b08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - tsteq r1, r8, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ece9c <__cxa_atexit@plt+0x1e0b50> │ │ │ │ - ldr r7, [pc, #52] @ 1eceb0 <__cxa_atexit@plt+0x1e0b64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ece90 <__cxa_atexit@plt+0x1e0b44> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecec0 <__cxa_atexit@plt+0x1e0b74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eceb4 <__cxa_atexit@plt+0x1e0b68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r0, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 1ecf0c <__cxa_atexit@plt+0x1e0bc0> │ │ │ │ - mov r2, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 1ecf10 <__cxa_atexit@plt+0x1e0bc4> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - uxth r1, r2 │ │ │ │ - mov r2, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ - ldrcc r2, [pc, #24] @ 1ecf1c <__cxa_atexit@plt+0x1e0bd0> │ │ │ │ - addcc r2, pc, r2 │ │ │ │ - ldrcc r2, [r2, r1, lsl #2] │ │ │ │ - b 1ecf10 <__cxa_atexit@plt+0x1e0bc4> │ │ │ │ - mov r2, #2 │ │ │ │ - ldr r8, [r3, r2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - rscseq r3, r9, r0, asr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ecf64 <__cxa_atexit@plt+0x1e0c18> │ │ │ │ - ldr r7, [pc, #52] @ 1ecf78 <__cxa_atexit@plt+0x1e0c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ecf58 <__cxa_atexit@plt+0x1e0c0c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecec0 <__cxa_atexit@plt+0x1e0b74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ecf7c <__cxa_atexit@plt+0x1e0c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - tsteq r1, r8, asr #32 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ecfe4 <__cxa_atexit@plt+0x1e0c98> │ │ │ │ - ldr r7, [pc, #104] @ 1ed008 <__cxa_atexit@plt+0x1e0cbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ecff4 <__cxa_atexit@plt+0x1e0ca8> │ │ │ │ - ldr r3, [pc, #84] @ 1ed00c <__cxa_atexit@plt+0x1e0cc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ecfd4 <__cxa_atexit@plt+0x1e0c88> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecec0 <__cxa_atexit@plt+0x1e0b74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ed014 <__cxa_atexit@plt+0x1e0cc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ed010 <__cxa_atexit@plt+0x1e0cc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x0111afb8 │ │ │ │ - @ instruction: 0x0111afd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ed0a4 <__cxa_atexit@plt+0x1e0d58> │ │ │ │ - ldr r7, [pc, #104] @ 1ed0c8 <__cxa_atexit@plt+0x1e0d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed0b4 <__cxa_atexit@plt+0x1e0d68> │ │ │ │ - ldr r3, [pc, #84] @ 1ed0cc <__cxa_atexit@plt+0x1e0d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed094 <__cxa_atexit@plt+0x1e0d48> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecec0 <__cxa_atexit@plt+0x1e0b74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ed0d4 <__cxa_atexit@plt+0x1e0d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ed0d0 <__cxa_atexit@plt+0x1e0d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x0111aef8 │ │ │ │ - tsteq r1, r0, lsl pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed128 <__cxa_atexit@plt+0x1e0ddc> │ │ │ │ - ldr r3, [pc, #64] @ 1ed138 <__cxa_atexit@plt+0x1e0dec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ed118 <__cxa_atexit@plt+0x1e0dcc> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [r9, #7] │ │ │ │ - ldreq r8, [r9, #6] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed13c <__cxa_atexit@plt+0x1e0df0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0111ae94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #6 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed1c8 <__cxa_atexit@plt+0x1e0e7c> │ │ │ │ - ldr r3, [pc, #80] @ 1ed1d8 <__cxa_atexit@plt+0x1e0e8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ed1b0 <__cxa_atexit@plt+0x1e0e64> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1ed1b8 <__cxa_atexit@plt+0x1e0e6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - b 1ed1bc <__cxa_atexit@plt+0x1e0e70> │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1ed1dc <__cxa_atexit@plt+0x1e0e90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x0111adf4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed250 <__cxa_atexit@plt+0x1e0f04> │ │ │ │ - ldr r3, [pc, #96] @ 1ed260 <__cxa_atexit@plt+0x1e0f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ed22c <__cxa_atexit@plt+0x1e0ee0> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ed23c <__cxa_atexit@plt+0x1e0ef0> │ │ │ │ - ldr r3, [pc, #68] @ 1ed264 <__cxa_atexit@plt+0x1e0f18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1ed26c <__cxa_atexit@plt+0x1e0f20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ed268 <__cxa_atexit@plt+0x1e0f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - tsteq r1, r4, ror sp │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 1ed2b0 <__cxa_atexit@plt+0x1e0f64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1ed2b4 <__cxa_atexit@plt+0x1e0f68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r0, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r0, #6 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed37c <__cxa_atexit@plt+0x1e1030> │ │ │ │ - ldr r3, [pc, #100] @ 1ed38c <__cxa_atexit@plt+0x1e1040> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ed350 <__cxa_atexit@plt+0x1e1004> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ed360 <__cxa_atexit@plt+0x1e1014> │ │ │ │ - ldr r7, [pc, #76] @ 1ed394 <__cxa_atexit@plt+0x1e1048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - b 1ed36c <__cxa_atexit@plt+0x1e1020> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ed390 <__cxa_atexit@plt+0x1e1044> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1ed398 <__cxa_atexit@plt+0x1e104c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, r8, asr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed3e4 <__cxa_atexit@plt+0x1e1098> │ │ │ │ - ldr r3, [pc, #56] @ 1ed3f4 <__cxa_atexit@plt+0x1e10a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed3d4 <__cxa_atexit@plt+0x1e1088> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed3f8 <__cxa_atexit@plt+0x1e10ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, ror #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed464 <__cxa_atexit@plt+0x1e1118> │ │ │ │ - ldr r3, [pc, #60] @ 1ed474 <__cxa_atexit@plt+0x1e1128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed454 <__cxa_atexit@plt+0x1e1108> │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed478 <__cxa_atexit@plt+0x1e112c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, r8, ror #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed4d0 <__cxa_atexit@plt+0x1e1184> │ │ │ │ - ldr r3, [pc, #68] @ 1ed4e0 <__cxa_atexit@plt+0x1e1194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed4c0 <__cxa_atexit@plt+0x1e1174> │ │ │ │ - ldr r3, [pc, #52] @ 1ed4e4 <__cxa_atexit@plt+0x1e1198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ed4e8 <__cxa_atexit@plt+0x1e119c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r4, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ed510 <__cxa_atexit@plt+0x1e11c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed598 <__cxa_atexit@plt+0x1e124c> │ │ │ │ - ldr r3, [pc, #76] @ 1ed5a8 <__cxa_atexit@plt+0x1e125c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed588 <__cxa_atexit@plt+0x1e123c> │ │ │ │ - ldr r7, [pc, #56] @ 1ed5ac <__cxa_atexit@plt+0x1e1260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ed5b0 <__cxa_atexit@plt+0x1e1264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, ip, lsr sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed5fc <__cxa_atexit@plt+0x1e12b0> │ │ │ │ - ldr r3, [pc, #56] @ 1ed60c <__cxa_atexit@plt+0x1e12c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed5ec <__cxa_atexit@plt+0x1e12a0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed610 <__cxa_atexit@plt+0x1e12c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r0, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed67c <__cxa_atexit@plt+0x1e1330> │ │ │ │ - ldr r3, [pc, #60] @ 1ed68c <__cxa_atexit@plt+0x1e1340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed66c <__cxa_atexit@plt+0x1e1320> │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed690 <__cxa_atexit@plt+0x1e1344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, r0, ror #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed6e8 <__cxa_atexit@plt+0x1e139c> │ │ │ │ - ldr r3, [pc, #68] @ 1ed6f8 <__cxa_atexit@plt+0x1e13ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed6d8 <__cxa_atexit@plt+0x1e138c> │ │ │ │ - ldr r3, [pc, #52] @ 1ed6fc <__cxa_atexit@plt+0x1e13b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ed700 <__cxa_atexit@plt+0x1e13b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0111a8fc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ed728 <__cxa_atexit@plt+0x1e13dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed7b0 <__cxa_atexit@plt+0x1e1464> │ │ │ │ - ldr r3, [pc, #76] @ 1ed7c0 <__cxa_atexit@plt+0x1e1474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed7a0 <__cxa_atexit@plt+0x1e1454> │ │ │ │ - ldr r7, [pc, #56] @ 1ed7c4 <__cxa_atexit@plt+0x1e1478> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #15] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ed7c8 <__cxa_atexit@plt+0x1e147c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, r4, lsr r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed81c <__cxa_atexit@plt+0x1e14d0> │ │ │ │ - ldr r3, [pc, #64] @ 1ed82c <__cxa_atexit@plt+0x1e14e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ed80c <__cxa_atexit@plt+0x1e14c0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r8, [r9, #7] │ │ │ │ - ldreq r8, [r9, #6] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ed830 <__cxa_atexit@plt+0x1e14e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0111a7d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #6 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed8bc <__cxa_atexit@plt+0x1e1570> │ │ │ │ - ldr r3, [pc, #80] @ 1ed8cc <__cxa_atexit@plt+0x1e1580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1ed8a4 <__cxa_atexit@plt+0x1e1558> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1ed8ac <__cxa_atexit@plt+0x1e1560> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - b 1ed8b0 <__cxa_atexit@plt+0x1e1564> │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1ed8d0 <__cxa_atexit@plt+0x1e1584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ed944 <__cxa_atexit@plt+0x1e15f8> │ │ │ │ - ldr r3, [pc, #96] @ 1ed954 <__cxa_atexit@plt+0x1e1608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1ed920 <__cxa_atexit@plt+0x1e15d4> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ed930 <__cxa_atexit@plt+0x1e15e4> │ │ │ │ - ldr r3, [pc, #68] @ 1ed958 <__cxa_atexit@plt+0x1e160c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 1ed960 <__cxa_atexit@plt+0x1e1614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #16] @ 1ed95c <__cxa_atexit@plt+0x1e1610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0111a6b0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 1ed9a4 <__cxa_atexit@plt+0x1e1658> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1ed9a8 <__cxa_atexit@plt+0x1e165c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r0, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r0, #6 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eda70 <__cxa_atexit@plt+0x1e1724> │ │ │ │ - ldr r3, [pc, #100] @ 1eda80 <__cxa_atexit@plt+0x1e1734> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1eda44 <__cxa_atexit@plt+0x1e16f8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1eda54 <__cxa_atexit@plt+0x1e1708> │ │ │ │ - ldr r7, [pc, #76] @ 1eda88 <__cxa_atexit@plt+0x1e173c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - b 1eda60 <__cxa_atexit@plt+0x1e1714> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eda84 <__cxa_atexit@plt+0x1e1738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1eda8c <__cxa_atexit@plt+0x1e1740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - tsteq r1, r4, lsl #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1edaf0 <__cxa_atexit@plt+0x1e17a4> │ │ │ │ - ldr r3, [pc, #80] @ 1edb00 <__cxa_atexit@plt+0x1e17b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1edad8 <__cxa_atexit@plt+0x1e178c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1edae8 <__cxa_atexit@plt+0x1e179c> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r8, [r9, #9] │ │ │ │ - ldrne r8, [r9, #7] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1edb04 <__cxa_atexit@plt+0x1e17b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r1, ip, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #7 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #6 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r2, #9 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1eda9c <__cxa_atexit@plt+0x1e1750> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1edbd4 <__cxa_atexit@plt+0x1e1888> │ │ │ │ - ldr r3, [pc, #124] @ 1edbe4 <__cxa_atexit@plt+0x1e1898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 1edb9c <__cxa_atexit@plt+0x1e1850> │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1edbac <__cxa_atexit@plt+0x1e1860> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1edbc0 <__cxa_atexit@plt+0x1e1874> │ │ │ │ - ldr r3, [pc, #96] @ 1edbf0 <__cxa_atexit@plt+0x1e18a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #9] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1edbec <__cxa_atexit@plt+0x1e18a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #32] @ 1edbe8 <__cxa_atexit@plt+0x1e189c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #24] @ 1edbf4 <__cxa_atexit@plt+0x1e18a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r0, lsr r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1edc2c <__cxa_atexit@plt+0x1e18e0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1edc3c <__cxa_atexit@plt+0x1e18f0> │ │ │ │ - ldr r2, [pc, #56] @ 1edc5c <__cxa_atexit@plt+0x1e1910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #9 │ │ │ │ - b 1edc48 <__cxa_atexit@plt+0x1e18fc> │ │ │ │ - ldr r2, [pc, #36] @ 1edc58 <__cxa_atexit@plt+0x1e190c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #6 │ │ │ │ - b 1edc48 <__cxa_atexit@plt+0x1e18fc> │ │ │ │ - ldr r2, [pc, #16] @ 1edc54 <__cxa_atexit@plt+0x1e1908> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #7 │ │ │ │ - ldr r8, [r3, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1edb54 <__cxa_atexit@plt+0x1e1808> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1edd30 <__cxa_atexit@plt+0x1e19e4> │ │ │ │ - ldr r3, [pc, #56] @ 1edd40 <__cxa_atexit@plt+0x1e19f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1edd20 <__cxa_atexit@plt+0x1e19d4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1edd44 <__cxa_atexit@plt+0x1e19f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0111a2dc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eddb0 <__cxa_atexit@plt+0x1e1a64> │ │ │ │ - ldr r3, [pc, #60] @ 1eddc0 <__cxa_atexit@plt+0x1e1a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1edda0 <__cxa_atexit@plt+0x1e1a54> │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eddc4 <__cxa_atexit@plt+0x1e1a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, ip, asr r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ede0c <__cxa_atexit@plt+0x1e1ac0> │ │ │ │ - ldr r7, [pc, #52] @ 1ede20 <__cxa_atexit@plt+0x1e1ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ede00 <__cxa_atexit@plt+0x1e1ab4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ede30 <__cxa_atexit@plt+0x1e1ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ede24 <__cxa_atexit@plt+0x1e1ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1ede94 <__cxa_atexit@plt+0x1e1b48> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1edea0 <__cxa_atexit@plt+0x1e1b54> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #5 │ │ │ │ - bhi 1ede88 <__cxa_atexit@plt+0x1e1b3c> │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #40] @ 1ededc <__cxa_atexit@plt+0x1e1b90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1eded0 <__cxa_atexit@plt+0x1e1b84> │ │ │ │ - ldr r8, [r3, #11] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1edf40 <__cxa_atexit@plt+0x1e1bf4> │ │ │ │ - ldr r7, [pc, #52] @ 1edf54 <__cxa_atexit@plt+0x1e1c08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1edf34 <__cxa_atexit@plt+0x1e1be8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ede30 <__cxa_atexit@plt+0x1e1ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1edf58 <__cxa_atexit@plt+0x1e1c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsbeq sl, [r1, -r4] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1edfc0 <__cxa_atexit@plt+0x1e1c74> │ │ │ │ - ldr r7, [pc, #104] @ 1edfe4 <__cxa_atexit@plt+0x1e1c98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1edfd0 <__cxa_atexit@plt+0x1e1c84> │ │ │ │ - ldr r3, [pc, #84] @ 1edfe8 <__cxa_atexit@plt+0x1e1c9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1edfb0 <__cxa_atexit@plt+0x1e1c64> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ede30 <__cxa_atexit@plt+0x1e1ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1edff0 <__cxa_atexit@plt+0x1e1ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1edfec <__cxa_atexit@plt+0x1e1ca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - tsteq r1, r4, asr #32 │ │ │ │ - tsteq r1, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ee080 <__cxa_atexit@plt+0x1e1d34> │ │ │ │ - ldr r7, [pc, #104] @ 1ee0a4 <__cxa_atexit@plt+0x1e1d58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee090 <__cxa_atexit@plt+0x1e1d44> │ │ │ │ - ldr r3, [pc, #84] @ 1ee0a8 <__cxa_atexit@plt+0x1e1d5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee070 <__cxa_atexit@plt+0x1e1d24> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ede30 <__cxa_atexit@plt+0x1e1ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ee0b0 <__cxa_atexit@plt+0x1e1d64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ee0ac <__cxa_atexit@plt+0x1e1d60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - tsteq r1, r4, lsl #31 │ │ │ │ - @ instruction: 0x01119f9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee0f8 <__cxa_atexit@plt+0x1e1dac> │ │ │ │ - ldr r7, [pc, #52] @ 1ee10c <__cxa_atexit@plt+0x1e1dc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee0ec <__cxa_atexit@plt+0x1e1da0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee11c <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee110 <__cxa_atexit@plt+0x1e1dc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1ee18c <__cxa_atexit@plt+0x1e1e40> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1ee1b8 <__cxa_atexit@plt+0x1e1e6c> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1ee1e4 <__cxa_atexit@plt+0x1e1e98> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 1ee21c <__cxa_atexit@plt+0x1e1ed0> │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee280 <__cxa_atexit@plt+0x1e1f34> │ │ │ │ - ldr r7, [pc, #372] @ 1ee2dc <__cxa_atexit@plt+0x1e1f90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1ee250 <__cxa_atexit@plt+0x1e1f04> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 1ee244 <__cxa_atexit@plt+0x1e1ef8> │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - b 1ee25c <__cxa_atexit@plt+0x1e1f10> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee268 <__cxa_atexit@plt+0x1e1f1c> │ │ │ │ - ldr r7, [pc, #292] @ 1ee2c4 <__cxa_atexit@plt+0x1e1f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee244 <__cxa_atexit@plt+0x1e1ef8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ecec0 <__cxa_atexit@plt+0x1e0b74> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee274 <__cxa_atexit@plt+0x1e1f28> │ │ │ │ - ldr r7, [pc, #240] @ 1ee2bc <__cxa_atexit@plt+0x1e1f70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee244 <__cxa_atexit@plt+0x1e1ef8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1eb020 <__cxa_atexit@plt+0x1decd4> │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee28c <__cxa_atexit@plt+0x1e1f40> │ │ │ │ - ldr r7, [pc, #220] @ 1ee2d4 <__cxa_atexit@plt+0x1e1f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1ee258 <__cxa_atexit@plt+0x1e1f0c> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 1ee244 <__cxa_atexit@plt+0x1e1ef8> │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - b 1ee25c <__cxa_atexit@plt+0x1e1f10> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee2a4 <__cxa_atexit@plt+0x1e1f58> │ │ │ │ - ldr r7, [pc, #160] @ 1ee2cc <__cxa_atexit@plt+0x1e1f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee244 <__cxa_atexit@plt+0x1e1ef8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ede30 <__cxa_atexit@plt+0x1e1ae4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r9, #6] │ │ │ │ - b 1ee25c <__cxa_atexit@plt+0x1e1f10> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #88] @ 1ee2c8 <__cxa_atexit@plt+0x1e1f7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ee2ac <__cxa_atexit@plt+0x1e1f60> │ │ │ │ - ldr r7, [pc, #68] @ 1ee2c0 <__cxa_atexit@plt+0x1e1f74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ee2ac <__cxa_atexit@plt+0x1e1f60> │ │ │ │ - ldr r7, [pc, #88] @ 1ee2e0 <__cxa_atexit@plt+0x1e1f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ee294 <__cxa_atexit@plt+0x1e1f48> │ │ │ │ - ldr r7, [pc, #68] @ 1ee2d8 <__cxa_atexit@plt+0x1e1f8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ee2d0 <__cxa_atexit@plt+0x1e1f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffce50 │ │ │ │ - tsteq r1, r8, ror ip │ │ │ │ - @ instruction: 0xffffed1c │ │ │ │ - tsteq r1, r4, asr #26 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - tsteq r1, r0, ror sp │ │ │ │ - @ instruction: 0xffffd074 │ │ │ │ - tsteq r1, r0, ror ip │ │ │ │ - @ instruction: 0xffffefdc │ │ │ │ - tsteq r1, ip, lsr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee328 <__cxa_atexit@plt+0x1e1fdc> │ │ │ │ - ldr r7, [pc, #52] @ 1ee33c <__cxa_atexit@plt+0x1e1ff0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee31c <__cxa_atexit@plt+0x1e1fd0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee11c <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee340 <__cxa_atexit@plt+0x1e1ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x01119cfc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ee3a8 <__cxa_atexit@plt+0x1e205c> │ │ │ │ - ldr r7, [pc, #104] @ 1ee3cc <__cxa_atexit@plt+0x1e2080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee3b8 <__cxa_atexit@plt+0x1e206c> │ │ │ │ - ldr r3, [pc, #84] @ 1ee3d0 <__cxa_atexit@plt+0x1e2084> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee398 <__cxa_atexit@plt+0x1e204c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee11c <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ee3d8 <__cxa_atexit@plt+0x1e208c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ee3d4 <__cxa_atexit@plt+0x1e2088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - tsteq r1, ip, ror #24 │ │ │ │ - tsteq r1, r4, lsl #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ee468 <__cxa_atexit@plt+0x1e211c> │ │ │ │ - ldr r7, [pc, #104] @ 1ee48c <__cxa_atexit@plt+0x1e2140> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee478 <__cxa_atexit@plt+0x1e212c> │ │ │ │ - ldr r3, [pc, #84] @ 1ee490 <__cxa_atexit@plt+0x1e2144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee458 <__cxa_atexit@plt+0x1e210c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee11c <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ee498 <__cxa_atexit@plt+0x1e214c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ee494 <__cxa_atexit@plt+0x1e2148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - tsteq r1, ip, lsr #23 │ │ │ │ - tsteq r1, r4, asr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee4f0 <__cxa_atexit@plt+0x1e21a4> │ │ │ │ - ldr r3, [pc, #68] @ 1ee500 <__cxa_atexit@plt+0x1e21b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee4e0 <__cxa_atexit@plt+0x1e2194> │ │ │ │ - ldr r3, [pc, #52] @ 1ee504 <__cxa_atexit@plt+0x1e21b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee508 <__cxa_atexit@plt+0x1e21bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r4, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ee530 <__cxa_atexit@plt+0x1e21e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee5b8 <__cxa_atexit@plt+0x1e226c> │ │ │ │ - ldr r3, [pc, #76] @ 1ee5c8 <__cxa_atexit@plt+0x1e227c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee5a8 <__cxa_atexit@plt+0x1e225c> │ │ │ │ - ldr r7, [pc, #56] @ 1ee5cc <__cxa_atexit@plt+0x1e2280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #11] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee5d0 <__cxa_atexit@plt+0x1e2284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, ip, ror sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee618 <__cxa_atexit@plt+0x1e22cc> │ │ │ │ - ldr r7, [pc, #52] @ 1ee62c <__cxa_atexit@plt+0x1e22e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee60c <__cxa_atexit@plt+0x1e22c0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee63c <__cxa_atexit@plt+0x1e22f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee630 <__cxa_atexit@plt+0x1e22e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r2, #11 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r2, #10 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r2, #9 │ │ │ │ - ldr r8, [r7, r2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee6a8 <__cxa_atexit@plt+0x1e235c> │ │ │ │ - ldr r7, [pc, #52] @ 1ee6bc <__cxa_atexit@plt+0x1e2370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee69c <__cxa_atexit@plt+0x1e2350> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee63c <__cxa_atexit@plt+0x1e22f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee6c0 <__cxa_atexit@plt+0x1e2374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01119994 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee708 <__cxa_atexit@plt+0x1e23bc> │ │ │ │ - ldr r7, [pc, #52] @ 1ee71c <__cxa_atexit@plt+0x1e23d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee6fc <__cxa_atexit@plt+0x1e23b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee72c <__cxa_atexit@plt+0x1e23e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee720 <__cxa_atexit@plt+0x1e23d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, lsr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1ee7c4 <__cxa_atexit@plt+0x1e2478> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1ee7d0 <__cxa_atexit@plt+0x1e2484> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #18 │ │ │ │ - bhi 1ee7e4 <__cxa_atexit@plt+0x1e2498> │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldr r8, [r3, #5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #14] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #9] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r8, [r3, #13] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r9, [r3, #1] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1eb4c8 <__cxa_atexit@plt+0x1df17c> │ │ │ │ - ldr r9, [r3, #1] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1ee5e0 <__cxa_atexit@plt+0x1e2294> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ee848 <__cxa_atexit@plt+0x1e24fc> │ │ │ │ - ldr r7, [pc, #52] @ 1ee85c <__cxa_atexit@plt+0x1e2510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee83c <__cxa_atexit@plt+0x1e24f0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee72c <__cxa_atexit@plt+0x1e23e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ee860 <__cxa_atexit@plt+0x1e2514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0x011197fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ee8c8 <__cxa_atexit@plt+0x1e257c> │ │ │ │ - ldr r7, [pc, #104] @ 1ee8ec <__cxa_atexit@plt+0x1e25a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee8d8 <__cxa_atexit@plt+0x1e258c> │ │ │ │ - ldr r3, [pc, #84] @ 1ee8f0 <__cxa_atexit@plt+0x1e25a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee8b8 <__cxa_atexit@plt+0x1e256c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee72c <__cxa_atexit@plt+0x1e23e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ee8f8 <__cxa_atexit@plt+0x1e25ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ee8f4 <__cxa_atexit@plt+0x1e25a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - tsteq r1, ip, ror #14 │ │ │ │ - tsteq r1, r4, lsl #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ee988 <__cxa_atexit@plt+0x1e263c> │ │ │ │ - ldr r7, [pc, #104] @ 1ee9ac <__cxa_atexit@plt+0x1e2660> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ee998 <__cxa_atexit@plt+0x1e264c> │ │ │ │ - ldr r3, [pc, #84] @ 1ee9b0 <__cxa_atexit@plt+0x1e2664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ee978 <__cxa_atexit@plt+0x1e262c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee72c <__cxa_atexit@plt+0x1e23e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1ee9b8 <__cxa_atexit@plt+0x1e266c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ee9b4 <__cxa_atexit@plt+0x1e2668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - tsteq r1, ip, lsr #13 │ │ │ │ - tsteq r1, r4, asr #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1eea20 <__cxa_atexit@plt+0x1e26d4> │ │ │ │ - ldr r7, [pc, #104] @ 1eea44 <__cxa_atexit@plt+0x1e26f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eea30 <__cxa_atexit@plt+0x1e26e4> │ │ │ │ - ldr r3, [pc, #84] @ 1eea48 <__cxa_atexit@plt+0x1e26fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eea10 <__cxa_atexit@plt+0x1e26c4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee63c <__cxa_atexit@plt+0x1e22f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eea50 <__cxa_atexit@plt+0x1e2704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1eea4c <__cxa_atexit@plt+0x1e2700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - tsteq r1, ip, lsl #12 │ │ │ │ - tsteq r1, r4, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1eeae0 <__cxa_atexit@plt+0x1e2794> │ │ │ │ - ldr r7, [pc, #104] @ 1eeb04 <__cxa_atexit@plt+0x1e27b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eeaf0 <__cxa_atexit@plt+0x1e27a4> │ │ │ │ - ldr r3, [pc, #84] @ 1eeb08 <__cxa_atexit@plt+0x1e27bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eead0 <__cxa_atexit@plt+0x1e2784> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ee63c <__cxa_atexit@plt+0x1e22f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1eeb10 <__cxa_atexit@plt+0x1e27c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1eeb0c <__cxa_atexit@plt+0x1e27c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - tsteq r1, ip, asr #10 │ │ │ │ - tsteq r1, r4, ror r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eeb58 <__cxa_atexit@plt+0x1e280c> │ │ │ │ - ldr r7, [pc, #52] @ 1eeb6c <__cxa_atexit@plt+0x1e2820> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eeb4c <__cxa_atexit@plt+0x1e2800> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1eeb7c <__cxa_atexit@plt+0x1e2830> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eeb70 <__cxa_atexit@plt+0x1e2824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 1eeb9c <__cxa_atexit@plt+0x1e2850> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1eebc4 <__cxa_atexit@plt+0x1e2878> │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - b 1eebb8 <__cxa_atexit@plt+0x1e286c> │ │ │ │ - ldr r2, [pc, #160] @ 1eec44 <__cxa_atexit@plt+0x1e28f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1eec04 <__cxa_atexit@plt+0x1e28b8> │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eec24 <__cxa_atexit@plt+0x1e28d8> │ │ │ │ - ldr r7, [pc, #96] @ 1eec3c <__cxa_atexit@plt+0x1e28f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 1eec0c <__cxa_atexit@plt+0x1e28c0> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 1eec14 <__cxa_atexit@plt+0x1e28c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r9, #10] │ │ │ │ - b 1eec18 <__cxa_atexit@plt+0x1e28cc> │ │ │ │ - ldr r8, [r9, #11] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #20] @ 1eec40 <__cxa_atexit@plt+0x1e28f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffd01c │ │ │ │ - tsteq r1, r8, lsl r3 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eeca8 <__cxa_atexit@plt+0x1e295c> │ │ │ │ - ldr r7, [pc, #52] @ 1eecbc <__cxa_atexit@plt+0x1e2970> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eec9c <__cxa_atexit@plt+0x1e2950> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1eeb7c <__cxa_atexit@plt+0x1e2830> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eecc0 <__cxa_atexit@plt+0x1e2974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x011193b4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eed08 <__cxa_atexit@plt+0x1e29bc> │ │ │ │ - ldr r7, [pc, #52] @ 1eed1c <__cxa_atexit@plt+0x1e29d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eecfc <__cxa_atexit@plt+0x1e29b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1eed2c <__cxa_atexit@plt+0x1e29e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eed20 <__cxa_atexit@plt+0x1e29d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 1eed54 <__cxa_atexit@plt+0x1e2a08> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 1eed80 <__cxa_atexit@plt+0x1e2a34> │ │ │ │ - ldr r2, [pc, #160] @ 1eede8 <__cxa_atexit@plt+0x1e2a9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - b 1eedc8 <__cxa_atexit@plt+0x1e2a7c> │ │ │ │ - ldr r3, [pc, #132] @ 1eede0 <__cxa_atexit@plt+0x1e2a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1eedb4 <__cxa_atexit@plt+0x1e2a68> │ │ │ │ - ldr r2, [pc, #112] @ 1eede4 <__cxa_atexit@plt+0x1e2a98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - b 1eedc8 <__cxa_atexit@plt+0x1e2a7c> │ │ │ │ - ldr r3, [pc, #76] @ 1eedd4 <__cxa_atexit@plt+0x1e2a88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1eedb4 <__cxa_atexit@plt+0x1e2a68> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1eedbc <__cxa_atexit@plt+0x1e2a70> │ │ │ │ - ldr r2, [pc, #48] @ 1eeddc <__cxa_atexit@plt+0x1e2a90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #10] │ │ │ │ - b 1eedc8 <__cxa_atexit@plt+0x1e2a7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #20] @ 1eedd8 <__cxa_atexit@plt+0x1e2a8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1eee38 <__cxa_atexit@plt+0x1e2aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 1eeea4 <__cxa_atexit@plt+0x1e2b58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1eeea8 <__cxa_atexit@plt+0x1e2b5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - mov r0, #11 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r0, #10 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - moveq r1, r2 │ │ │ │ - ldr r8, [r7, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1eef40 <__cxa_atexit@plt+0x1e2bf4> │ │ │ │ - ldr r7, [pc, #52] @ 1eef54 <__cxa_atexit@plt+0x1e2c08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eef34 <__cxa_atexit@plt+0x1e2be8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1eed2c <__cxa_atexit@plt+0x1e29e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1eef58 <__cxa_atexit@plt+0x1e2c0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - tsteq r1, r4, lsr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1eefa4 <__cxa_atexit@plt+0x1e2c58> │ │ │ │ - ldr r3, [pc, #56] @ 1eefb4 <__cxa_atexit@plt+0x1e2c68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1eef94 <__cxa_atexit@plt+0x1e2c48> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1eefb8 <__cxa_atexit@plt+0x1e2c6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, asr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ef024 <__cxa_atexit@plt+0x1e2cd8> │ │ │ │ - ldr r3, [pc, #60] @ 1ef034 <__cxa_atexit@plt+0x1e2ce8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef014 <__cxa_atexit@plt+0x1e2cc8> │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ef038 <__cxa_atexit@plt+0x1e2cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - tsteq r1, r8, asr #32 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ef090 <__cxa_atexit@plt+0x1e2d44> │ │ │ │ - ldr r3, [pc, #68] @ 1ef0a0 <__cxa_atexit@plt+0x1e2d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef080 <__cxa_atexit@plt+0x1e2d34> │ │ │ │ - ldr r3, [pc, #52] @ 1ef0a4 <__cxa_atexit@plt+0x1e2d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-4]! │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ef0a8 <__cxa_atexit@plt+0x1e2d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r4, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 1ef0d0 <__cxa_atexit@plt+0x1e2d84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ef158 <__cxa_atexit@plt+0x1e2e0c> │ │ │ │ - ldr r3, [pc, #76] @ 1ef168 <__cxa_atexit@plt+0x1e2e1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef148 <__cxa_atexit@plt+0x1e2dfc> │ │ │ │ - ldr r7, [pc, #56] @ 1ef16c <__cxa_atexit@plt+0x1e2e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ef170 <__cxa_atexit@plt+0x1e2e24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - tsteq r1, ip, lsl pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ef1a8 <__cxa_atexit@plt+0x1e2e5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef1b0 <__cxa_atexit@plt+0x1e2e64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq lr, [r2, -r8]! │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ef240 <__cxa_atexit@plt+0x1e2ef4> │ │ │ │ - ldr r7, [pc, #148] @ 1ef268 <__cxa_atexit@plt+0x1e2f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef230 <__cxa_atexit@plt+0x1e2ee4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ef250 <__cxa_atexit@plt+0x1e2f04> │ │ │ │ - ldr lr, [pc, #120] @ 1ef270 <__cxa_atexit@plt+0x1e2f24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 1ef274 <__cxa_atexit@plt+0x1e2f28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ef26c <__cxa_atexit@plt+0x1e2f20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r1, ip, lsr lr │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122e9a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ef2d4 <__cxa_atexit@plt+0x1e2f88> │ │ │ │ - ldr r2, [pc, #68] @ 1ef2e0 <__cxa_atexit@plt+0x1e2f94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1ef2e4 <__cxa_atexit@plt+0x1e2f98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x0122e900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ef32c <__cxa_atexit@plt+0x1e2fe0> │ │ │ │ - ldr r3, [pc, #52] @ 1ef33c <__cxa_atexit@plt+0x1e2ff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ef31c <__cxa_atexit@plt+0x1e2fd0> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ef340 <__cxa_atexit@plt+0x1e2ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ef38c <__cxa_atexit@plt+0x1e3040> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef394 <__cxa_atexit@plt+0x1e3048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq sp, [r2, -r4]! │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ef438 <__cxa_atexit@plt+0x1e30ec> │ │ │ │ - ldr r7, [pc, #168] @ 1ef460 <__cxa_atexit@plt+0x1e3114> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef428 <__cxa_atexit@plt+0x1e30dc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ef448 <__cxa_atexit@plt+0x1e30fc> │ │ │ │ - ldr lr, [pc, #140] @ 1ef468 <__cxa_atexit@plt+0x1e311c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr r0, [r9, #19] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #108] @ 1ef46c <__cxa_atexit@plt+0x1e3120> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ef464 <__cxa_atexit@plt+0x1e3118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - tsteq r1, ip, asr #24 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122e438 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ef4dc <__cxa_atexit@plt+0x1e3190> │ │ │ │ - ldr lr, [pc, #84] @ 1ef4e8 <__cxa_atexit@plt+0x1e319c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 1ef4ec <__cxa_atexit@plt+0x1e31a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - smlawbeq r2, r0, r3, lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1ef534 <__cxa_atexit@plt+0x1e31e8> │ │ │ │ - ldr r3, [pc, #52] @ 1ef544 <__cxa_atexit@plt+0x1e31f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ef524 <__cxa_atexit@plt+0x1e31d8> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ef548 <__cxa_atexit@plt+0x1e31fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, asr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + tsteq r2, ip, ror r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ef594 <__cxa_atexit@plt+0x1e3248> │ │ │ │ + bhi 1e63dc <__cxa_atexit@plt+0x1da090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef59c <__cxa_atexit@plt+0x1e3250> │ │ │ │ + ldr r1, [pc, #24] @ 1e63e4 <__cxa_atexit@plt+0x1da098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ddec │ │ │ │ + @ instruction: 0x01236fa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ef5d4 <__cxa_atexit@plt+0x1e3288> │ │ │ │ + bhi 1e641c <__cxa_atexit@plt+0x1da0d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef5dc <__cxa_atexit@plt+0x1e3290> │ │ │ │ + ldr r1, [pc, #24] @ 1e6424 <__cxa_atexit@plt+0x1da0d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ddac │ │ │ │ + @ instruction: 0x01236f64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ef624 <__cxa_atexit@plt+0x1e32d8> │ │ │ │ - ldr r7, [pc, #52] @ 1ef638 <__cxa_atexit@plt+0x1e32ec> │ │ │ │ + bhi 1e646c <__cxa_atexit@plt+0x1da120> │ │ │ │ + ldr r7, [pc, #52] @ 1e6480 <__cxa_atexit@plt+0x1da134> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ef618 <__cxa_atexit@plt+0x1e32cc> │ │ │ │ + beq 1e6460 <__cxa_atexit@plt+0x1da114> │ │ │ │ mov r7, r9 │ │ │ │ - b 1ef648 <__cxa_atexit@plt+0x1e32fc> │ │ │ │ + b 1e6490 <__cxa_atexit@plt+0x1da144> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ef63c <__cxa_atexit@plt+0x1e32f0> │ │ │ │ + ldr r7, [pc, #16] @ 1e6484 <__cxa_atexit@plt+0x1da138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, ror #20 │ │ │ │ + @ instruction: 0x01121590 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1ef6b0 <__cxa_atexit@plt+0x1e3364> │ │ │ │ + bne 1e64f8 <__cxa_atexit@plt+0x1da1ac> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ef6fc <__cxa_atexit@plt+0x1e33b0> │ │ │ │ - ldr lr, [pc, #148] @ 1ef708 <__cxa_atexit@plt+0x1e33bc> │ │ │ │ + bcc 1e6544 <__cxa_atexit@plt+0x1da1f8> │ │ │ │ + ldr lr, [pc, #148] @ 1e6550 <__cxa_atexit@plt+0x1da204> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #124] @ 1ef70c <__cxa_atexit@plt+0x1e33c0> │ │ │ │ + ldr lr, [pc, #124] @ 1e6554 <__cxa_atexit@plt+0x1da208> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx ip │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ef6fc <__cxa_atexit@plt+0x1e33b0> │ │ │ │ - ldr lr, [pc, #80] @ 1ef710 <__cxa_atexit@plt+0x1e33c4> │ │ │ │ + bcc 1e6544 <__cxa_atexit@plt+0x1da1f8> │ │ │ │ + ldr lr, [pc, #80] @ 1e6558 <__cxa_atexit@plt+0x1da20c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1ef714 <__cxa_atexit@plt+0x1e33c8> │ │ │ │ + ldr lr, [pc, #56] @ 1e655c <__cxa_atexit@plt+0x1da210> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x0122e424 │ │ │ │ + @ instruction: 0x012375b8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x0122de2c │ │ │ │ + @ instruction: 0x01236fe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ef770 <__cxa_atexit@plt+0x1e3424> │ │ │ │ - ldr r3, [pc, #72] @ 1ef780 <__cxa_atexit@plt+0x1e3434> │ │ │ │ + bhi 1e65b8 <__cxa_atexit@plt+0x1da26c> │ │ │ │ + ldr r3, [pc, #72] @ 1e65c8 <__cxa_atexit@plt+0x1da27c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1ef760 <__cxa_atexit@plt+0x1e3414> │ │ │ │ + beq 1e65a8 <__cxa_atexit@plt+0x1da25c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1ef768 <__cxa_atexit@plt+0x1e341c> │ │ │ │ + bne 1e65b0 <__cxa_atexit@plt+0x1da264> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #10] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1ef784 <__cxa_atexit@plt+0x1e3438> │ │ │ │ + ldr r7, [pc, #12] @ 1e65cc <__cxa_atexit@plt+0x1da280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ + tsteq r2, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ef7e0 <__cxa_atexit@plt+0x1e3494> │ │ │ │ + bhi 1e6628 <__cxa_atexit@plt+0x1da2dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef7e8 <__cxa_atexit@plt+0x1e349c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6630 <__cxa_atexit@plt+0x1da2e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122dba0 │ │ │ │ + @ instruction: 0x01236d58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ef88c <__cxa_atexit@plt+0x1e3540> │ │ │ │ - ldr r7, [pc, #168] @ 1ef8b4 <__cxa_atexit@plt+0x1e3568> │ │ │ │ + bhi 1e66d4 <__cxa_atexit@plt+0x1da388> │ │ │ │ + ldr r7, [pc, #168] @ 1e66fc <__cxa_atexit@plt+0x1da3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ef87c <__cxa_atexit@plt+0x1e3530> │ │ │ │ + beq 1e66c4 <__cxa_atexit@plt+0x1da378> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1ef89c <__cxa_atexit@plt+0x1e3550> │ │ │ │ - ldr lr, [pc, #140] @ 1ef8bc <__cxa_atexit@plt+0x1e3570> │ │ │ │ + bcc 1e66e4 <__cxa_atexit@plt+0x1da398> │ │ │ │ + ldr lr, [pc, #140] @ 1e6704 <__cxa_atexit@plt+0x1da3b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldr r8, [r9, #15] │ │ │ │ ldr r0, [r9, #19] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #108] @ 1ef8c0 <__cxa_atexit@plt+0x1e3574> │ │ │ │ + ldr lr, [pc, #108] @ 1e6708 <__cxa_atexit@plt+0x1da3bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ @@ -494925,249 +485599,249 @@ │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ef8b8 <__cxa_atexit@plt+0x1e356c> │ │ │ │ + ldr r7, [pc, #36] @ 1e6700 <__cxa_atexit@plt+0x1da3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r1, r8, lsl #16 │ │ │ │ + tsteq r2, r0, lsr r3 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122dcb8 │ │ │ │ + @ instruction: 0x01236e70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ef930 <__cxa_atexit@plt+0x1e35e4> │ │ │ │ - ldr lr, [pc, #84] @ 1ef93c <__cxa_atexit@plt+0x1e35f0> │ │ │ │ + bcc 1e6778 <__cxa_atexit@plt+0x1da42c> │ │ │ │ + ldr lr, [pc, #84] @ 1e6784 <__cxa_atexit@plt+0x1da438> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 1ef940 <__cxa_atexit@plt+0x1e35f4> │ │ │ │ + ldr lr, [pc, #52] @ 1e6788 <__cxa_atexit@plt+0x1da43c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r8, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x0122dc00 │ │ │ │ + @ instruction: 0x01236db8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ef988 <__cxa_atexit@plt+0x1e363c> │ │ │ │ - ldr r3, [pc, #52] @ 1ef998 <__cxa_atexit@plt+0x1e364c> │ │ │ │ + bhi 1e67d0 <__cxa_atexit@plt+0x1da484> │ │ │ │ + ldr r3, [pc, #52] @ 1e67e0 <__cxa_atexit@plt+0x1da494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ef978 <__cxa_atexit@plt+0x1e362c> │ │ │ │ + beq 1e67c0 <__cxa_atexit@plt+0x1da474> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1ef99c <__cxa_atexit@plt+0x1e3650> │ │ │ │ + ldr r7, [pc, #12] @ 1e67e4 <__cxa_atexit@plt+0x1da498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r0, lsl r7 │ │ │ │ + tsteq r2, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ef9e8 <__cxa_atexit@plt+0x1e369c> │ │ │ │ + bhi 1e6830 <__cxa_atexit@plt+0x1da4e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ef9f0 <__cxa_atexit@plt+0x1e36a4> │ │ │ │ + ldr r1, [pc, #24] @ 1e6838 <__cxa_atexit@plt+0x1da4ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d998 │ │ │ │ + @ instruction: 0x01236b50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efa28 <__cxa_atexit@plt+0x1e36dc> │ │ │ │ + bhi 1e6870 <__cxa_atexit@plt+0x1da524> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efa30 <__cxa_atexit@plt+0x1e36e4> │ │ │ │ + ldr r1, [pc, #24] @ 1e6878 <__cxa_atexit@plt+0x1da52c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d958 │ │ │ │ + @ instruction: 0x01236b10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efa68 <__cxa_atexit@plt+0x1e371c> │ │ │ │ + bhi 1e68b0 <__cxa_atexit@plt+0x1da564> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efa70 <__cxa_atexit@plt+0x1e3724> │ │ │ │ + ldr r1, [pc, #24] @ 1e68b8 <__cxa_atexit@plt+0x1da56c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d918 │ │ │ │ + ldrdeq r6, [r3, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1efab8 <__cxa_atexit@plt+0x1e376c> │ │ │ │ - ldr r7, [pc, #52] @ 1efacc <__cxa_atexit@plt+0x1e3780> │ │ │ │ + bhi 1e6900 <__cxa_atexit@plt+0x1da5b4> │ │ │ │ + ldr r7, [pc, #52] @ 1e6914 <__cxa_atexit@plt+0x1da5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1efaac <__cxa_atexit@plt+0x1e3760> │ │ │ │ + beq 1e68f4 <__cxa_atexit@plt+0x1da5a8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1efadc <__cxa_atexit@plt+0x1e3790> │ │ │ │ + b 1e6924 <__cxa_atexit@plt+0x1da5d8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1efad0 <__cxa_atexit@plt+0x1e3784> │ │ │ │ + ldr r7, [pc, #16] @ 1e6918 <__cxa_atexit@plt+0x1da5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, ror #11 │ │ │ │ + tsteq r2, ip, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1efb4c <__cxa_atexit@plt+0x1e3800> │ │ │ │ + beq 1e6994 <__cxa_atexit@plt+0x1da648> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1efba0 <__cxa_atexit@plt+0x1e3854> │ │ │ │ + bne 1e69e8 <__cxa_atexit@plt+0x1da69c> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1efbec <__cxa_atexit@plt+0x1e38a0> │ │ │ │ - ldr lr, [pc, #248] @ 1efc04 <__cxa_atexit@plt+0x1e38b8> │ │ │ │ + bcc 1e6a34 <__cxa_atexit@plt+0x1da6e8> │ │ │ │ + ldr lr, [pc, #248] @ 1e6a4c <__cxa_atexit@plt+0x1da700> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #224] @ 1efc08 <__cxa_atexit@plt+0x1e38bc> │ │ │ │ + ldr lr, [pc, #224] @ 1e6a50 <__cxa_atexit@plt+0x1da704> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1efbec <__cxa_atexit@plt+0x1e38a0> │ │ │ │ - ldr lr, [pc, #180] @ 1efc14 <__cxa_atexit@plt+0x1e38c8> │ │ │ │ + bcc 1e6a34 <__cxa_atexit@plt+0x1da6e8> │ │ │ │ + ldr lr, [pc, #180] @ 1e6a5c <__cxa_atexit@plt+0x1da710> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #156] @ 1efc18 <__cxa_atexit@plt+0x1e38cc> │ │ │ │ + ldr lr, [pc, #156] @ 1e6a60 <__cxa_atexit@plt+0x1da714> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1efbf4 <__cxa_atexit@plt+0x1e38a8> │ │ │ │ - ldr lr, [pc, #88] @ 1efc0c <__cxa_atexit@plt+0x1e38c0> │ │ │ │ + bcc 1e6a3c <__cxa_atexit@plt+0x1da6f0> │ │ │ │ + ldr lr, [pc, #88] @ 1e6a54 <__cxa_atexit@plt+0x1da708> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 1efc10 <__cxa_atexit@plt+0x1e38c4> │ │ │ │ + ldr lr, [pc, #68] @ 1e6a58 <__cxa_atexit@plt+0x1da70c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ - b 1efbf8 <__cxa_atexit@plt+0x1e38ac> │ │ │ │ + b 1e6a40 <__cxa_atexit@plt+0x1da6f4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0122dd34 │ │ │ │ + @ instruction: 0x01236eec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - smlawbeq r2, ip, ip, sp │ │ │ │ + @ instruction: 0x01236e44 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - smlawteq r2, ip, pc, sp @ │ │ │ │ + @ instruction: 0x01237160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1efc88 <__cxa_atexit@plt+0x1e393c> │ │ │ │ - ldr r3, [pc, #92] @ 1efc98 <__cxa_atexit@plt+0x1e394c> │ │ │ │ + bhi 1e6ad0 <__cxa_atexit@plt+0x1da784> │ │ │ │ + ldr r3, [pc, #92] @ 1e6ae0 <__cxa_atexit@plt+0x1da794> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -495180,20 +485854,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #10] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #9] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1efc9c <__cxa_atexit@plt+0x1e3950> │ │ │ │ + ldr r7, [pc, #12] @ 1e6ae4 <__cxa_atexit@plt+0x1da798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ + tsteq r2, r0, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -495201,305 +485875,305 @@ │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efd00 <__cxa_atexit@plt+0x1e39b4> │ │ │ │ + bhi 1e6b48 <__cxa_atexit@plt+0x1da7fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efd08 <__cxa_atexit@plt+0x1e39bc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6b50 <__cxa_atexit@plt+0x1da804> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r6, sp │ │ │ │ + @ instruction: 0x01236838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efd40 <__cxa_atexit@plt+0x1e39f4> │ │ │ │ + bhi 1e6b88 <__cxa_atexit@plt+0x1da83c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efd48 <__cxa_atexit@plt+0x1e39fc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6b90 <__cxa_atexit@plt+0x1da844> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d640 │ │ │ │ + strdeq r6, [r3, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efd80 <__cxa_atexit@plt+0x1e3a34> │ │ │ │ + bhi 1e6bc8 <__cxa_atexit@plt+0x1da87c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efd88 <__cxa_atexit@plt+0x1e3a3c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6bd0 <__cxa_atexit@plt+0x1da884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d600 │ │ │ │ + @ instruction: 0x012367b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efdc0 <__cxa_atexit@plt+0x1e3a74> │ │ │ │ + bhi 1e6c08 <__cxa_atexit@plt+0x1da8bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efdc8 <__cxa_atexit@plt+0x1e3a7c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6c10 <__cxa_atexit@plt+0x1da8c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, r5, sp │ │ │ │ + @ instruction: 0x01236778 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efe00 <__cxa_atexit@plt+0x1e3ab4> │ │ │ │ + bhi 1e6c48 <__cxa_atexit@plt+0x1da8fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efe08 <__cxa_atexit@plt+0x1e3abc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6c50 <__cxa_atexit@plt+0x1da904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r5, sp │ │ │ │ + @ instruction: 0x01236738 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efe40 <__cxa_atexit@plt+0x1e3af4> │ │ │ │ + bhi 1e6c88 <__cxa_atexit@plt+0x1da93c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efe48 <__cxa_atexit@plt+0x1e3afc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6c90 <__cxa_atexit@plt+0x1da944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d540 │ │ │ │ + strdeq r6, [r3, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efe80 <__cxa_atexit@plt+0x1e3b34> │ │ │ │ + bhi 1e6cc8 <__cxa_atexit@plt+0x1da97c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efe88 <__cxa_atexit@plt+0x1e3b3c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6cd0 <__cxa_atexit@plt+0x1da984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d500 │ │ │ │ + @ instruction: 0x012366b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1efec0 <__cxa_atexit@plt+0x1e3b74> │ │ │ │ + bhi 1e6d08 <__cxa_atexit@plt+0x1da9bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1efec8 <__cxa_atexit@plt+0x1e3b7c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6d10 <__cxa_atexit@plt+0x1da9c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, r4, sp │ │ │ │ + @ instruction: 0x01236678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eff00 <__cxa_atexit@plt+0x1e3bb4> │ │ │ │ + bhi 1e6d48 <__cxa_atexit@plt+0x1da9fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1eff08 <__cxa_atexit@plt+0x1e3bbc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6d50 <__cxa_atexit@plt+0x1daa04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r4, sp │ │ │ │ + @ instruction: 0x01236638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eff40 <__cxa_atexit@plt+0x1e3bf4> │ │ │ │ + bhi 1e6d88 <__cxa_atexit@plt+0x1daa3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1eff48 <__cxa_atexit@plt+0x1e3bfc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6d90 <__cxa_atexit@plt+0x1daa44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d440 │ │ │ │ + strdeq r6, [r3, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eff80 <__cxa_atexit@plt+0x1e3c34> │ │ │ │ + bhi 1e6dc8 <__cxa_atexit@plt+0x1daa7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1eff88 <__cxa_atexit@plt+0x1e3c3c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6dd0 <__cxa_atexit@plt+0x1daa84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d400 │ │ │ │ + @ instruction: 0x012365b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1effc0 <__cxa_atexit@plt+0x1e3c74> │ │ │ │ + bhi 1e6e08 <__cxa_atexit@plt+0x1daabc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1effc8 <__cxa_atexit@plt+0x1e3c7c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6e10 <__cxa_atexit@plt+0x1daac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, r3, sp │ │ │ │ + @ instruction: 0x01236578 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0000 <__cxa_atexit@plt+0x1e3cb4> │ │ │ │ + bhi 1e6e48 <__cxa_atexit@plt+0x1daafc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0008 <__cxa_atexit@plt+0x1e3cbc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6e50 <__cxa_atexit@plt+0x1dab04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r3, sp │ │ │ │ + @ instruction: 0x01236538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0040 <__cxa_atexit@plt+0x1e3cf4> │ │ │ │ + bhi 1e6e88 <__cxa_atexit@plt+0x1dab3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0048 <__cxa_atexit@plt+0x1e3cfc> │ │ │ │ + ldr r1, [pc, #24] @ 1e6e90 <__cxa_atexit@plt+0x1dab44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d340 │ │ │ │ + strdeq r6, [r3, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0080 <__cxa_atexit@plt+0x1e3d34> │ │ │ │ + bhi 1e6ec8 <__cxa_atexit@plt+0x1dab7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0088 <__cxa_atexit@plt+0x1e3d3c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6ed0 <__cxa_atexit@plt+0x1dab84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122d300 │ │ │ │ + @ instruction: 0x012364b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f00c0 <__cxa_atexit@plt+0x1e3d74> │ │ │ │ + bhi 1e6f08 <__cxa_atexit@plt+0x1dabbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f00c8 <__cxa_atexit@plt+0x1e3d7c> │ │ │ │ + ldr r1, [pc, #24] @ 1e6f10 <__cxa_atexit@plt+0x1dabc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, r2, sp │ │ │ │ + @ instruction: 0x01236478 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f0110 <__cxa_atexit@plt+0x1e3dc4> │ │ │ │ - ldr r7, [pc, #52] @ 1f0124 <__cxa_atexit@plt+0x1e3dd8> │ │ │ │ + bhi 1e6f58 <__cxa_atexit@plt+0x1dac0c> │ │ │ │ + ldr r7, [pc, #52] @ 1e6f6c <__cxa_atexit@plt+0x1dac20> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f0104 <__cxa_atexit@plt+0x1e3db8> │ │ │ │ + beq 1e6f4c <__cxa_atexit@plt+0x1dac00> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0134 <__cxa_atexit@plt+0x1e3de8> │ │ │ │ + b 1e6f7c <__cxa_atexit@plt+0x1dac30> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f0128 <__cxa_atexit@plt+0x1e3ddc> │ │ │ │ + ldr r7, [pc, #16] @ 1e6f70 <__cxa_atexit@plt+0x1dac24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01117f94 │ │ │ │ + @ instruction: 0x01120abc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f01d8 <__cxa_atexit@plt+0x1e3e8c> │ │ │ │ + beq 1e7020 <__cxa_atexit@plt+0x1dacd4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f0230 <__cxa_atexit@plt+0x1e3ee4> │ │ │ │ + bne 1e7078 <__cxa_atexit@plt+0x1dad2c> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ sub r3, r0, #3 │ │ │ │ cmp r3, #12 │ │ │ │ - bhi 1f0460 <__cxa_atexit@plt+0x1e4114> │ │ │ │ + bhi 1e72a8 <__cxa_atexit@plt+0x1daf5c> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ add pc, r0, r2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @@ -495510,405 +486184,405 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #1076] @ 1f05f0 <__cxa_atexit@plt+0x1e42a4> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #1076] @ 1e7438 <__cxa_atexit@plt+0x1db0ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #1056] @ 1f05f4 <__cxa_atexit@plt+0x1e42a8> │ │ │ │ + ldr r1, [pc, #1056] @ 1e743c <__cxa_atexit@plt+0x1db0f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0590 <__cxa_atexit@plt+0x1e4244> │ │ │ │ + b 1e73d8 <__cxa_atexit@plt+0x1db08c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 1f05c0 <__cxa_atexit@plt+0x1e4274> │ │ │ │ - ldr r8, [pc, #1128] @ 1f0658 <__cxa_atexit@plt+0x1e430c> │ │ │ │ + bcc 1e7408 <__cxa_atexit@plt+0x1db0bc> │ │ │ │ + ldr r8, [pc, #1128] @ 1e74a0 <__cxa_atexit@plt+0x1db154> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #1104] @ 1f065c <__cxa_atexit@plt+0x1e4310> │ │ │ │ + ldr r8, [pc, #1104] @ 1e74a4 <__cxa_atexit@plt+0x1db158> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #36 @ 0x24 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 1f05b0 <__cxa_atexit@plt+0x1e4264> │ │ │ │ - ldr r8, [pc, #1032] @ 1f0650 <__cxa_atexit@plt+0x1e4304> │ │ │ │ + bcc 1e73f8 <__cxa_atexit@plt+0x1db0ac> │ │ │ │ + ldr r8, [pc, #1032] @ 1e7498 <__cxa_atexit@plt+0x1db14c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #1008] @ 1f0654 <__cxa_atexit@plt+0x1e4308> │ │ │ │ + ldr r8, [pc, #1008] @ 1e749c <__cxa_atexit@plt+0x1db150> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r3, r6} │ │ │ │ sub r7, r9, #15 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #932] @ 1f0640 <__cxa_atexit@plt+0x1e42f4> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #932] @ 1e7488 <__cxa_atexit@plt+0x1db13c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #912] @ 1f0644 <__cxa_atexit@plt+0x1e42f8> │ │ │ │ + ldr r1, [pc, #912] @ 1e748c <__cxa_atexit@plt+0x1db140> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0590 <__cxa_atexit@plt+0x1e4244> │ │ │ │ + b 1e73d8 <__cxa_atexit@plt+0x1db08c> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c0 <__cxa_atexit@plt+0x1e4274> │ │ │ │ - ldr r8, [pc, #836] @ 1f0610 <__cxa_atexit@plt+0x1e42c4> │ │ │ │ + bcc 1e7408 <__cxa_atexit@plt+0x1db0bc> │ │ │ │ + ldr r8, [pc, #836] @ 1e7458 <__cxa_atexit@plt+0x1db10c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #812] @ 1f0614 <__cxa_atexit@plt+0x1e42c8> │ │ │ │ + ldr r8, [pc, #812] @ 1e745c <__cxa_atexit@plt+0x1db110> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1f036c <__cxa_atexit@plt+0x1e4020> │ │ │ │ + b 1e71b4 <__cxa_atexit@plt+0x1dae68> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #840] @ 1f0648 <__cxa_atexit@plt+0x1e42fc> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #840] @ 1e7490 <__cxa_atexit@plt+0x1db144> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #820] @ 1f064c <__cxa_atexit@plt+0x1e4300> │ │ │ │ + ldr r1, [pc, #820] @ 1e7494 <__cxa_atexit@plt+0x1db148> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0590 <__cxa_atexit@plt+0x1e4244> │ │ │ │ + b 1e73d8 <__cxa_atexit@plt+0x1db08c> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05d0 <__cxa_atexit@plt+0x1e4284> │ │ │ │ - ldr r1, [pc, #768] @ 1f0630 <__cxa_atexit@plt+0x1e42e4> │ │ │ │ + bcc 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ + ldr r1, [pc, #768] @ 1e7478 <__cxa_atexit@plt+0x1db12c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #764] @ 1f0634 <__cxa_atexit@plt+0x1e42e8> │ │ │ │ + ldr r2, [pc, #764] @ 1e747c <__cxa_atexit@plt+0x1db130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f053c <__cxa_atexit@plt+0x1e41f0> │ │ │ │ + b 1e7384 <__cxa_atexit@plt+0x1db038> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c0 <__cxa_atexit@plt+0x1e4274> │ │ │ │ - ldr r8, [pc, #688] @ 1f0600 <__cxa_atexit@plt+0x1e42b4> │ │ │ │ + bcc 1e7408 <__cxa_atexit@plt+0x1db0bc> │ │ │ │ + ldr r8, [pc, #688] @ 1e7448 <__cxa_atexit@plt+0x1db0fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #664] @ 1f0604 <__cxa_atexit@plt+0x1e42b8> │ │ │ │ + ldr r8, [pc, #664] @ 1e744c <__cxa_atexit@plt+0x1db100> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r9, r6, #36 @ 0x24 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 1f05b0 <__cxa_atexit@plt+0x1e4264> │ │ │ │ - ldr r8, [pc, #612] @ 1f0608 <__cxa_atexit@plt+0x1e42bc> │ │ │ │ + bcc 1e73f8 <__cxa_atexit@plt+0x1db0ac> │ │ │ │ + ldr r8, [pc, #612] @ 1e7450 <__cxa_atexit@plt+0x1db104> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #584] @ 1f060c <__cxa_atexit@plt+0x1e42c0> │ │ │ │ + ldr r8, [pc, #584] @ 1e7454 <__cxa_atexit@plt+0x1db108> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1f0494 <__cxa_atexit@plt+0x1e4148> │ │ │ │ + b 1e72dc <__cxa_atexit@plt+0x1daf90> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #580] @ 1f0620 <__cxa_atexit@plt+0x1e42d4> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #580] @ 1e7468 <__cxa_atexit@plt+0x1db11c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #560] @ 1f0624 <__cxa_atexit@plt+0x1e42d8> │ │ │ │ + ldr r1, [pc, #560] @ 1e746c <__cxa_atexit@plt+0x1db120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0590 <__cxa_atexit@plt+0x1e4244> │ │ │ │ + b 1e73d8 <__cxa_atexit@plt+0x1db08c> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #492] @ 1f05f8 <__cxa_atexit@plt+0x1e42ac> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #492] @ 1e7440 <__cxa_atexit@plt+0x1db0f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #472] @ 1f05fc <__cxa_atexit@plt+0x1e42b0> │ │ │ │ + ldr r1, [pc, #472] @ 1e7444 <__cxa_atexit@plt+0x1db0f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0590 <__cxa_atexit@plt+0x1e4244> │ │ │ │ + b 1e73d8 <__cxa_atexit@plt+0x1db08c> │ │ │ │ add r9, r6, #36 @ 0x24 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 1f05b0 <__cxa_atexit@plt+0x1e4264> │ │ │ │ - ldr r8, [pc, #476] @ 1f0618 <__cxa_atexit@plt+0x1e42cc> │ │ │ │ + bcc 1e73f8 <__cxa_atexit@plt+0x1db0ac> │ │ │ │ + ldr r8, [pc, #476] @ 1e7460 <__cxa_atexit@plt+0x1db114> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #448] @ 1f061c <__cxa_atexit@plt+0x1e42d0> │ │ │ │ + ldr r8, [pc, #448] @ 1e7464 <__cxa_atexit@plt+0x1db118> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1f0494 <__cxa_atexit@plt+0x1e4148> │ │ │ │ + b 1e72dc <__cxa_atexit@plt+0x1daf90> │ │ │ │ add r9, r6, #36 @ 0x24 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 1f05b0 <__cxa_atexit@plt+0x1e4264> │ │ │ │ - ldr r8, [pc, #372] @ 1f05e8 <__cxa_atexit@plt+0x1e429c> │ │ │ │ + bcc 1e73f8 <__cxa_atexit@plt+0x1db0ac> │ │ │ │ + ldr r8, [pc, #372] @ 1e7430 <__cxa_atexit@plt+0x1db0e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #344] @ 1f05ec <__cxa_atexit@plt+0x1e42a0> │ │ │ │ + ldr r8, [pc, #344] @ 1e7434 <__cxa_atexit@plt+0x1db0e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r9, #13 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05d8 <__cxa_atexit@plt+0x1e428c> │ │ │ │ - ldr r8, [pc, #400] @ 1f0660 <__cxa_atexit@plt+0x1e4314> │ │ │ │ + bcc 1e7420 <__cxa_atexit@plt+0x1db0d4> │ │ │ │ + ldr r8, [pc, #400] @ 1e74a8 <__cxa_atexit@plt+0x1db15c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r0, [r7, #9] │ │ │ │ ldr r9, [r7, #13] │ │ │ │ ldr r7, [r7, #17] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #368] @ 1f0664 <__cxa_atexit@plt+0x1e4318> │ │ │ │ + ldr r8, [pc, #368] @ 1e74ac <__cxa_atexit@plt+0x1db160> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #17 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05d0 <__cxa_atexit@plt+0x1e4284> │ │ │ │ - ldr r1, [pc, #260] @ 1f0638 <__cxa_atexit@plt+0x1e42ec> │ │ │ │ + bcc 1e7418 <__cxa_atexit@plt+0x1db0cc> │ │ │ │ + ldr r1, [pc, #260] @ 1e7480 <__cxa_atexit@plt+0x1db134> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #256] @ 1f063c <__cxa_atexit@plt+0x1e42f0> │ │ │ │ + ldr r2, [pc, #256] @ 1e7484 <__cxa_atexit@plt+0x1db138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f05c8 <__cxa_atexit@plt+0x1e427c> │ │ │ │ - ldr r1, [pc, #176] @ 1f0628 <__cxa_atexit@plt+0x1e42dc> │ │ │ │ + bcc 1e7410 <__cxa_atexit@plt+0x1db0c4> │ │ │ │ + ldr r1, [pc, #176] @ 1e7470 <__cxa_atexit@plt+0x1db124> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #156] @ 1f062c <__cxa_atexit@plt+0x1e42e0> │ │ │ │ + ldr r1, [pc, #156] @ 1e7474 <__cxa_atexit@plt+0x1db128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 1f05dc <__cxa_atexit@plt+0x1e4290> │ │ │ │ + b 1e7424 <__cxa_atexit@plt+0x1db0d8> │ │ │ │ mov r6, #28 │ │ │ │ - b 1f05dc <__cxa_atexit@plt+0x1e4290> │ │ │ │ + b 1e7424 <__cxa_atexit@plt+0x1db0d8> │ │ │ │ mov r6, #24 │ │ │ │ - b 1f05dc <__cxa_atexit@plt+0x1e4290> │ │ │ │ + b 1e7424 <__cxa_atexit@plt+0x1db0d8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - ldrdeq sp, [r2, -r4]! │ │ │ │ + @ instruction: 0x01236868 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x0122d998 │ │ │ │ + @ instruction: 0x01236b2c │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0x0122d74c │ │ │ │ + @ instruction: 0x012368e0 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - ldrdeq sp, [r2, -r0]! │ │ │ │ + smlawbeq r3, r8, r6, r6 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0x0122d7b0 │ │ │ │ + @ instruction: 0x01236944 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0x0122d890 │ │ │ │ + @ instruction: 0x01236a24 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0x0122d720 │ │ │ │ + @ instruction: 0x012368b4 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - smlawbeq r2, ip, r7, sp │ │ │ │ + @ instruction: 0x01236920 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - strdeq sp, [r2, -r4]! │ │ │ │ + smlawbeq r3, r8, r7, r6 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0x0122d850 │ │ │ │ + @ instruction: 0x012369e4 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0x0122d650 │ │ │ │ + @ instruction: 0x012367e4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x0122d594 │ │ │ │ + @ instruction: 0x0123674c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0x0122d878 │ │ │ │ + @ instruction: 0x01236a0c │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - @ instruction: 0x0122d900 │ │ │ │ + @ instruction: 0x01236a94 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - smlawbeq r2, r8, r9, sp │ │ │ │ + @ instruction: 0x01236b1c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - @ instruction: 0x0122d6a4 │ │ │ │ + @ instruction: 0x01236838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f06ac <__cxa_atexit@plt+0x1e4360> │ │ │ │ - ldr r7, [pc, #52] @ 1f06c0 <__cxa_atexit@plt+0x1e4374> │ │ │ │ + bhi 1e74f4 <__cxa_atexit@plt+0x1db1a8> │ │ │ │ + ldr r7, [pc, #52] @ 1e7508 <__cxa_atexit@plt+0x1db1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f06a0 <__cxa_atexit@plt+0x1e4354> │ │ │ │ + beq 1e74e8 <__cxa_atexit@plt+0x1db19c> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f06d0 <__cxa_atexit@plt+0x1e4384> │ │ │ │ + b 1e7518 <__cxa_atexit@plt+0x1db1cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f06c4 <__cxa_atexit@plt+0x1e4378> │ │ │ │ + ldr r7, [pc, #16] @ 1e750c <__cxa_atexit@plt+0x1db1c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011179fc │ │ │ │ + tsteq r2, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1f0714 <__cxa_atexit@plt+0x1e43c8> │ │ │ │ + beq 1e755c <__cxa_atexit@plt+0x1db210> │ │ │ │ mov r3, #15 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1f0718 <__cxa_atexit@plt+0x1e43cc> │ │ │ │ + bne 1e7560 <__cxa_atexit@plt+0x1db214> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ uxth r2, r3 │ │ │ │ mov r3, #13 │ │ │ │ cmp r2, #13 │ │ │ │ - ldrcc r3, [pc, #24] @ 1f0724 <__cxa_atexit@plt+0x1e43d8> │ │ │ │ + ldrcc r3, [pc, #24] @ 1e756c <__cxa_atexit@plt+0x1db220> │ │ │ │ addcc r3, pc, r3 │ │ │ │ ldrcc r3, [r3, r2, lsl #2] │ │ │ │ - b 1f0718 <__cxa_atexit@plt+0x1e43cc> │ │ │ │ + b 1e7560 <__cxa_atexit@plt+0x1db214> │ │ │ │ mov r3, #10 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - rscseq r0, r9, r4, lsl #8 │ │ │ │ + ldrhteq r9, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f075c <__cxa_atexit@plt+0x1e4410> │ │ │ │ + bhi 1e75a4 <__cxa_atexit@plt+0x1db258> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0764 <__cxa_atexit@plt+0x1e4418> │ │ │ │ + ldr r1, [pc, #24] @ 1e75ac <__cxa_atexit@plt+0x1db260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122cc24 │ │ │ │ + ldrdeq r5, [r3, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f080c <__cxa_atexit@plt+0x1e44c0> │ │ │ │ - ldr r7, [pc, #172] @ 1f0834 <__cxa_atexit@plt+0x1e44e8> │ │ │ │ + bhi 1e7654 <__cxa_atexit@plt+0x1db308> │ │ │ │ + ldr r7, [pc, #172] @ 1e767c <__cxa_atexit@plt+0x1db330> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f07fc <__cxa_atexit@plt+0x1e44b0> │ │ │ │ + beq 1e7644 <__cxa_atexit@plt+0x1db2f8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f081c <__cxa_atexit@plt+0x1e44d0> │ │ │ │ - ldr lr, [pc, #144] @ 1f083c <__cxa_atexit@plt+0x1e44f0> │ │ │ │ + bcc 1e7664 <__cxa_atexit@plt+0x1db318> │ │ │ │ + ldr lr, [pc, #144] @ 1e7684 <__cxa_atexit@plt+0x1db338> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ add sl, r9, #7 │ │ │ │ ldm sl, {r1, r7, sl} │ │ │ │ ldr r8, [r9, #19] │ │ │ │ ldr r9, [r9, #23] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmda r5, {r0, ip} │ │ │ │ - ldr lr, [pc, #112] @ 1f0840 <__cxa_atexit@plt+0x1e44f4> │ │ │ │ + ldr lr, [pc, #112] @ 1e7688 <__cxa_atexit@plt+0x1db33c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ @@ -495917,46 +486591,46 @@ │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f0838 <__cxa_atexit@plt+0x1e44ec> │ │ │ │ + ldr r7, [pc, #36] @ 1e7680 <__cxa_atexit@plt+0x1db334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r1, r0, lsr #17 │ │ │ │ + tsteq r2, r8, asr #7 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlawteq r2, ip, r3, sp │ │ │ │ + @ instruction: 0x01236560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f08b8 <__cxa_atexit@plt+0x1e456c> │ │ │ │ - ldr lr, [pc, #92] @ 1f08c4 <__cxa_atexit@plt+0x1e4578> │ │ │ │ + bcc 1e7700 <__cxa_atexit@plt+0x1db3b4> │ │ │ │ + ldr lr, [pc, #92] @ 1e770c <__cxa_atexit@plt+0x1db3c0> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r1, r2, sl} │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 1f08c8 <__cxa_atexit@plt+0x1e457c> │ │ │ │ + ldr lr, [pc, #56] @ 1e7710 <__cxa_atexit@plt+0x1db3c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r8, [r3, #32] │ │ │ │ @@ -495964,497 +486638,497 @@ │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x0122d30c │ │ │ │ + @ instruction: 0x012364a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f0910 <__cxa_atexit@plt+0x1e45c4> │ │ │ │ - ldr r3, [pc, #52] @ 1f0920 <__cxa_atexit@plt+0x1e45d4> │ │ │ │ + bhi 1e7758 <__cxa_atexit@plt+0x1db40c> │ │ │ │ + ldr r3, [pc, #52] @ 1e7768 <__cxa_atexit@plt+0x1db41c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f0900 <__cxa_atexit@plt+0x1e45b4> │ │ │ │ + beq 1e7748 <__cxa_atexit@plt+0x1db3fc> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f0924 <__cxa_atexit@plt+0x1e45d8> │ │ │ │ + ldr r7, [pc, #12] @ 1e776c <__cxa_atexit@plt+0x1db420> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r0, lsr #15 │ │ │ │ + tsteq r2, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0970 <__cxa_atexit@plt+0x1e4624> │ │ │ │ + bhi 1e77b8 <__cxa_atexit@plt+0x1db46c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0978 <__cxa_atexit@plt+0x1e462c> │ │ │ │ + ldr r1, [pc, #24] @ 1e77c0 <__cxa_atexit@plt+0x1db474> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ca10 │ │ │ │ + smlawteq r3, r8, fp, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0a14 <__cxa_atexit@plt+0x1e46c8> │ │ │ │ - ldr r7, [pc, #160] @ 1f0a3c <__cxa_atexit@plt+0x1e46f0> │ │ │ │ + bhi 1e785c <__cxa_atexit@plt+0x1db510> │ │ │ │ + ldr r7, [pc, #160] @ 1e7884 <__cxa_atexit@plt+0x1db538> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f0a04 <__cxa_atexit@plt+0x1e46b8> │ │ │ │ + beq 1e784c <__cxa_atexit@plt+0x1db500> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f0a24 <__cxa_atexit@plt+0x1e46d8> │ │ │ │ - ldr lr, [pc, #132] @ 1f0a44 <__cxa_atexit@plt+0x1e46f8> │ │ │ │ + bcc 1e786c <__cxa_atexit@plt+0x1db520> │ │ │ │ + ldr lr, [pc, #132] @ 1e788c <__cxa_atexit@plt+0x1db540> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r8, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #104] @ 1f0a48 <__cxa_atexit@plt+0x1e46fc> │ │ │ │ + ldr lr, [pc, #104] @ 1e7890 <__cxa_atexit@plt+0x1db544> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f0a40 <__cxa_atexit@plt+0x1e46f4> │ │ │ │ + ldr r7, [pc, #36] @ 1e7888 <__cxa_atexit@plt+0x1db53c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r1, r0, lsr #13 │ │ │ │ + tsteq r2, r8, asr #3 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlawteq r2, r0, r1, sp │ │ │ │ + @ instruction: 0x01236354 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f0ab0 <__cxa_atexit@plt+0x1e4764> │ │ │ │ - ldr lr, [pc, #76] @ 1f0abc <__cxa_atexit@plt+0x1e4770> │ │ │ │ + bcc 1e78f8 <__cxa_atexit@plt+0x1db5ac> │ │ │ │ + ldr lr, [pc, #76] @ 1e7904 <__cxa_atexit@plt+0x1db5b8> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, r7, #3 │ │ │ │ ldm r8, {r1, r2, r8} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1f0ac0 <__cxa_atexit@plt+0x1e4774> │ │ │ │ + ldr lr, [pc, #48] @ 1e7908 <__cxa_atexit@plt+0x1db5bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x0122d110 │ │ │ │ + @ instruction: 0x012362a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f0b08 <__cxa_atexit@plt+0x1e47bc> │ │ │ │ - ldr r3, [pc, #52] @ 1f0b18 <__cxa_atexit@plt+0x1e47cc> │ │ │ │ + bhi 1e7950 <__cxa_atexit@plt+0x1db604> │ │ │ │ + ldr r3, [pc, #52] @ 1e7960 <__cxa_atexit@plt+0x1db614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f0af8 <__cxa_atexit@plt+0x1e47ac> │ │ │ │ + beq 1e7940 <__cxa_atexit@plt+0x1db5f4> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f0b1c <__cxa_atexit@plt+0x1e47d0> │ │ │ │ + ldr r7, [pc, #12] @ 1e7964 <__cxa_atexit@plt+0x1db618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011175b0 │ │ │ │ + ldrsbeq r0, [r2, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0b68 <__cxa_atexit@plt+0x1e481c> │ │ │ │ + bhi 1e79b0 <__cxa_atexit@plt+0x1db664> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0b70 <__cxa_atexit@plt+0x1e4824> │ │ │ │ + ldr r1, [pc, #24] @ 1e79b8 <__cxa_atexit@plt+0x1db66c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c818 │ │ │ │ + ldrdeq r5, [r3, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0ba8 <__cxa_atexit@plt+0x1e485c> │ │ │ │ + bhi 1e79f0 <__cxa_atexit@plt+0x1db6a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0bb0 <__cxa_atexit@plt+0x1e4864> │ │ │ │ + ldr r1, [pc, #24] @ 1e79f8 <__cxa_atexit@plt+0x1db6ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r2, -r8]! │ │ │ │ + @ instruction: 0x01235990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0be8 <__cxa_atexit@plt+0x1e489c> │ │ │ │ + bhi 1e7a30 <__cxa_atexit@plt+0x1db6e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0bf0 <__cxa_atexit@plt+0x1e48a4> │ │ │ │ + ldr r1, [pc, #24] @ 1e7a38 <__cxa_atexit@plt+0x1db6ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c798 │ │ │ │ + @ instruction: 0x01235950 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0c28 <__cxa_atexit@plt+0x1e48dc> │ │ │ │ + bhi 1e7a70 <__cxa_atexit@plt+0x1db724> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0c30 <__cxa_atexit@plt+0x1e48e4> │ │ │ │ + ldr r1, [pc, #24] @ 1e7a78 <__cxa_atexit@plt+0x1db72c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c758 │ │ │ │ + @ instruction: 0x01235910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0c68 <__cxa_atexit@plt+0x1e491c> │ │ │ │ + bhi 1e7ab0 <__cxa_atexit@plt+0x1db764> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0c70 <__cxa_atexit@plt+0x1e4924> │ │ │ │ + ldr r1, [pc, #24] @ 1e7ab8 <__cxa_atexit@plt+0x1db76c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c718 │ │ │ │ + ldrdeq r5, [r3, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0ca8 <__cxa_atexit@plt+0x1e495c> │ │ │ │ + bhi 1e7af0 <__cxa_atexit@plt+0x1db7a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0cb0 <__cxa_atexit@plt+0x1e4964> │ │ │ │ + ldr r1, [pc, #24] @ 1e7af8 <__cxa_atexit@plt+0x1db7ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r2, -r8]! │ │ │ │ + @ instruction: 0x01235890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0ce8 <__cxa_atexit@plt+0x1e499c> │ │ │ │ + bhi 1e7b30 <__cxa_atexit@plt+0x1db7e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0cf0 <__cxa_atexit@plt+0x1e49a4> │ │ │ │ + ldr r1, [pc, #24] @ 1e7b38 <__cxa_atexit@plt+0x1db7ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c698 │ │ │ │ + @ instruction: 0x01235850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0d28 <__cxa_atexit@plt+0x1e49dc> │ │ │ │ + bhi 1e7b70 <__cxa_atexit@plt+0x1db824> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0d30 <__cxa_atexit@plt+0x1e49e4> │ │ │ │ + ldr r1, [pc, #24] @ 1e7b78 <__cxa_atexit@plt+0x1db82c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c658 │ │ │ │ + @ instruction: 0x01235810 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f0d68 <__cxa_atexit@plt+0x1e4a1c> │ │ │ │ + bhi 1e7bb0 <__cxa_atexit@plt+0x1db864> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f0d70 <__cxa_atexit@plt+0x1e4a24> │ │ │ │ + ldr r1, [pc, #24] @ 1e7bb8 <__cxa_atexit@plt+0x1db86c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c618 │ │ │ │ + ldrdeq r5, [r3, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f0db8 <__cxa_atexit@plt+0x1e4a6c> │ │ │ │ - ldr r7, [pc, #52] @ 1f0dcc <__cxa_atexit@plt+0x1e4a80> │ │ │ │ + bhi 1e7c00 <__cxa_atexit@plt+0x1db8b4> │ │ │ │ + ldr r7, [pc, #52] @ 1e7c14 <__cxa_atexit@plt+0x1db8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f0dac <__cxa_atexit@plt+0x1e4a60> │ │ │ │ + beq 1e7bf4 <__cxa_atexit@plt+0x1db8a8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f0ddc <__cxa_atexit@plt+0x1e4a90> │ │ │ │ + b 1e7c24 <__cxa_atexit@plt+0x1db8d8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f0dd0 <__cxa_atexit@plt+0x1e4a84> │ │ │ │ + ldr r7, [pc, #16] @ 1e7c18 <__cxa_atexit@plt+0x1db8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsl #6 │ │ │ │ + tstpeq r1, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1f0e58 <__cxa_atexit@plt+0x1e4b0c> │ │ │ │ + beq 1e7ca0 <__cxa_atexit@plt+0x1db954> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1f0e98 <__cxa_atexit@plt+0x1e4b4c> │ │ │ │ + bne 1e7ce0 <__cxa_atexit@plt+0x1db994> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r0, [r6, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ sub r0, r0, #3 │ │ │ │ cmp r0, #5 │ │ │ │ - bhi 1f0f64 <__cxa_atexit@plt+0x1e4c18> │ │ │ │ + bhi 1e7dac <__cxa_atexit@plt+0x1dba60> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r0, [r2, r0, lsl #2] │ │ │ │ add pc, r2, r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #368] @ 1f0fbc <__cxa_atexit@plt+0x1e4c70> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #368] @ 1e7e04 <__cxa_atexit@plt+0x1dbab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #364] @ 1f0fc0 <__cxa_atexit@plt+0x1e4c74> │ │ │ │ + ldr r1, [pc, #364] @ 1e7e08 <__cxa_atexit@plt+0x1dbabc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r1, [pc, #316] @ 1f0fac <__cxa_atexit@plt+0x1e4c60> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r1, [pc, #316] @ 1e7df4 <__cxa_atexit@plt+0x1dbaa8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #312] @ 1f0fb0 <__cxa_atexit@plt+0x1e4c64> │ │ │ │ + ldr lr, [pc, #312] @ 1e7df8 <__cxa_atexit@plt+0x1dbaac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r7, r8, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r1, [pc, #316] @ 1f0fec <__cxa_atexit@plt+0x1e4ca0> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r1, [pc, #316] @ 1e7e34 <__cxa_atexit@plt+0x1dbae8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #312] @ 1f0ff0 <__cxa_atexit@plt+0x1e4ca4> │ │ │ │ + ldr lr, [pc, #312] @ 1e7e38 <__cxa_atexit@plt+0x1dbaec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r7, r8, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #244] @ 1f0fdc <__cxa_atexit@plt+0x1e4c90> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #244] @ 1e7e24 <__cxa_atexit@plt+0x1dbad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #240] @ 1f0fe0 <__cxa_atexit@plt+0x1e4c94> │ │ │ │ + ldr r1, [pc, #240] @ 1e7e28 <__cxa_atexit@plt+0x1dbadc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #200] @ 1f0fcc <__cxa_atexit@plt+0x1e4c80> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #200] @ 1e7e14 <__cxa_atexit@plt+0x1dbac8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 1f0fd0 <__cxa_atexit@plt+0x1e4c84> │ │ │ │ + ldr r1, [pc, #196] @ 1e7e18 <__cxa_atexit@plt+0x1dbacc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #180] @ 1f0fd4 <__cxa_atexit@plt+0x1e4c88> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #180] @ 1e7e1c <__cxa_atexit@plt+0x1dbad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 1f0fd8 <__cxa_atexit@plt+0x1e4c8c> │ │ │ │ + ldr r1, [pc, #176] @ 1e7e20 <__cxa_atexit@plt+0x1dbad4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #136] @ 1f0fc4 <__cxa_atexit@plt+0x1e4c78> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #136] @ 1e7e0c <__cxa_atexit@plt+0x1dbac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 1f0fc8 <__cxa_atexit@plt+0x1e4c7c> │ │ │ │ + ldr r1, [pc, #132] @ 1e7e10 <__cxa_atexit@plt+0x1dbac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #140] @ 1f0fe4 <__cxa_atexit@plt+0x1e4c98> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #140] @ 1e7e2c <__cxa_atexit@plt+0x1dbae0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1f0fe8 <__cxa_atexit@plt+0x1e4c9c> │ │ │ │ + ldr r1, [pc, #136] @ 1e7e30 <__cxa_atexit@plt+0x1dbae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f0f7c <__cxa_atexit@plt+0x1e4c30> │ │ │ │ + b 1e7dc4 <__cxa_atexit@plt+0x1dba78> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f0fa0 <__cxa_atexit@plt+0x1e4c54> │ │ │ │ - ldr r2, [pc, #64] @ 1f0fb4 <__cxa_atexit@plt+0x1e4c68> │ │ │ │ + bcc 1e7de8 <__cxa_atexit@plt+0x1dba9c> │ │ │ │ + ldr r2, [pc, #64] @ 1e7dfc <__cxa_atexit@plt+0x1dbab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 1f0fb8 <__cxa_atexit@plt+0x1e4c6c> │ │ │ │ + ldr r1, [pc, #60] @ 1e7e00 <__cxa_atexit@plt+0x1dbab4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0x0122cbbc │ │ │ │ + @ instruction: 0x01235d50 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0x0122cabc │ │ │ │ + @ instruction: 0x01235c50 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x0122cbe8 │ │ │ │ + @ instruction: 0x01235d7c │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strdeq ip, [r2, -ip]! @ │ │ │ │ + @ instruction: 0x01235c90 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0x0122cb38 │ │ │ │ + smlawteq r3, ip, ip, r5 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x0122cb20 │ │ │ │ + @ instruction: 0x01235cb4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0122cb5c │ │ │ │ + strdeq r5, [r3, -r0]! │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strdeq ip, [r2, -r0]! │ │ │ │ + smlawbeq r3, r4, ip, r5 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0x0122cb9c │ │ │ │ + @ instruction: 0x01235d30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f1038 <__cxa_atexit@plt+0x1e4cec> │ │ │ │ - ldr r7, [pc, #52] @ 1f104c <__cxa_atexit@plt+0x1e4d00> │ │ │ │ + bhi 1e7e80 <__cxa_atexit@plt+0x1dbb34> │ │ │ │ + ldr r7, [pc, #52] @ 1e7e94 <__cxa_atexit@plt+0x1dbb48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f102c <__cxa_atexit@plt+0x1e4ce0> │ │ │ │ + beq 1e7e74 <__cxa_atexit@plt+0x1dbb28> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f105c <__cxa_atexit@plt+0x1e4d10> │ │ │ │ + b 1e7ea4 <__cxa_atexit@plt+0x1dbb58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f1050 <__cxa_atexit@plt+0x1e4d04> │ │ │ │ + ldr r7, [pc, #16] @ 1e7e98 <__cxa_atexit@plt+0x1dbb4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x0111fbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r2 │ │ │ │ movne r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -496462,385 +487136,385 @@ │ │ │ │ ldr r7, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f10b4 <__cxa_atexit@plt+0x1e4d68> │ │ │ │ + bhi 1e7efc <__cxa_atexit@plt+0x1dbbb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f10bc <__cxa_atexit@plt+0x1e4d70> │ │ │ │ + ldr r1, [pc, #24] @ 1e7f04 <__cxa_atexit@plt+0x1dbbb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r2, ip │ │ │ │ + smlawbeq r3, r4, r4, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f10f4 <__cxa_atexit@plt+0x1e4da8> │ │ │ │ + bhi 1e7f3c <__cxa_atexit@plt+0x1dbbf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f10fc <__cxa_atexit@plt+0x1e4db0> │ │ │ │ + ldr r1, [pc, #24] @ 1e7f44 <__cxa_atexit@plt+0x1dbbf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, r2, ip │ │ │ │ + @ instruction: 0x01235444 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1134 <__cxa_atexit@plt+0x1e4de8> │ │ │ │ + bhi 1e7f7c <__cxa_atexit@plt+0x1dbc30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f113c <__cxa_atexit@plt+0x1e4df0> │ │ │ │ + ldr r1, [pc, #24] @ 1e7f84 <__cxa_atexit@plt+0x1dbc38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c24c │ │ │ │ + @ instruction: 0x01235404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1174 <__cxa_atexit@plt+0x1e4e28> │ │ │ │ + bhi 1e7fbc <__cxa_atexit@plt+0x1dbc70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f117c <__cxa_atexit@plt+0x1e4e30> │ │ │ │ + ldr r1, [pc, #24] @ 1e7fc4 <__cxa_atexit@plt+0x1dbc78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c20c │ │ │ │ + smlawteq r3, r4, r3, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f11b4 <__cxa_atexit@plt+0x1e4e68> │ │ │ │ + bhi 1e7ffc <__cxa_atexit@plt+0x1dbcb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f11bc <__cxa_atexit@plt+0x1e4e70> │ │ │ │ + ldr r1, [pc, #24] @ 1e8004 <__cxa_atexit@plt+0x1dbcb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r1, ip │ │ │ │ + smlawbeq r3, r4, r3, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f11f4 <__cxa_atexit@plt+0x1e4ea8> │ │ │ │ + bhi 1e803c <__cxa_atexit@plt+0x1dbcf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f11fc <__cxa_atexit@plt+0x1e4eb0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8044 <__cxa_atexit@plt+0x1dbcf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, r1, ip │ │ │ │ + @ instruction: 0x01235344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1234 <__cxa_atexit@plt+0x1e4ee8> │ │ │ │ + bhi 1e807c <__cxa_atexit@plt+0x1dbd30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f123c <__cxa_atexit@plt+0x1e4ef0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8084 <__cxa_atexit@plt+0x1dbd38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c14c │ │ │ │ + @ instruction: 0x01235304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1274 <__cxa_atexit@plt+0x1e4f28> │ │ │ │ + bhi 1e80bc <__cxa_atexit@plt+0x1dbd70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f127c <__cxa_atexit@plt+0x1e4f30> │ │ │ │ + ldr r1, [pc, #24] @ 1e80c4 <__cxa_atexit@plt+0x1dbd78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c10c │ │ │ │ + smlawteq r3, r4, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f12b4 <__cxa_atexit@plt+0x1e4f68> │ │ │ │ + bhi 1e80fc <__cxa_atexit@plt+0x1dbdb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f12bc <__cxa_atexit@plt+0x1e4f70> │ │ │ │ + ldr r1, [pc, #24] @ 1e8104 <__cxa_atexit@plt+0x1dbdb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r0, ip │ │ │ │ + smlawbeq r3, r4, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f12f4 <__cxa_atexit@plt+0x1e4fa8> │ │ │ │ + bhi 1e813c <__cxa_atexit@plt+0x1dbdf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f12fc <__cxa_atexit@plt+0x1e4fb0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8144 <__cxa_atexit@plt+0x1dbdf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, r0, ip │ │ │ │ + @ instruction: 0x01235244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1334 <__cxa_atexit@plt+0x1e4fe8> │ │ │ │ + bhi 1e817c <__cxa_atexit@plt+0x1dbe30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f133c <__cxa_atexit@plt+0x1e4ff0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8184 <__cxa_atexit@plt+0x1dbe38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c04c │ │ │ │ + @ instruction: 0x01235204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1374 <__cxa_atexit@plt+0x1e5028> │ │ │ │ + bhi 1e81bc <__cxa_atexit@plt+0x1dbe70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f137c <__cxa_atexit@plt+0x1e5030> │ │ │ │ + ldr r1, [pc, #24] @ 1e81c4 <__cxa_atexit@plt+0x1dbe78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122c00c │ │ │ │ + smlawteq r3, r4, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f13b4 <__cxa_atexit@plt+0x1e5068> │ │ │ │ + bhi 1e81fc <__cxa_atexit@plt+0x1dbeb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f13bc <__cxa_atexit@plt+0x1e5070> │ │ │ │ + ldr r1, [pc, #24] @ 1e8204 <__cxa_atexit@plt+0x1dbeb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, pc, fp @ │ │ │ │ + smlawbeq r3, r4, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f13f4 <__cxa_atexit@plt+0x1e50a8> │ │ │ │ + bhi 1e823c <__cxa_atexit@plt+0x1dbef0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f13fc <__cxa_atexit@plt+0x1e50b0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8244 <__cxa_atexit@plt+0x1dbef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, pc, fp @ │ │ │ │ + @ instruction: 0x01235144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1434 <__cxa_atexit@plt+0x1e50e8> │ │ │ │ + bhi 1e827c <__cxa_atexit@plt+0x1dbf30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f143c <__cxa_atexit@plt+0x1e50f0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8284 <__cxa_atexit@plt+0x1dbf38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122bf4c │ │ │ │ + @ instruction: 0x01235104 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1474 <__cxa_atexit@plt+0x1e5128> │ │ │ │ + bhi 1e82bc <__cxa_atexit@plt+0x1dbf70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f147c <__cxa_atexit@plt+0x1e5130> │ │ │ │ + ldr r1, [pc, #24] @ 1e82c4 <__cxa_atexit@plt+0x1dbf78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122bf0c │ │ │ │ + smlawteq r3, r4, r0, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f14b4 <__cxa_atexit@plt+0x1e5168> │ │ │ │ + bhi 1e82fc <__cxa_atexit@plt+0x1dbfb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f14bc <__cxa_atexit@plt+0x1e5170> │ │ │ │ + ldr r1, [pc, #24] @ 1e8304 <__cxa_atexit@plt+0x1dbfb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, lr, fp │ │ │ │ + smlawbeq r3, r4, r0, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f14f4 <__cxa_atexit@plt+0x1e51a8> │ │ │ │ + bhi 1e833c <__cxa_atexit@plt+0x1dbff0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f14fc <__cxa_atexit@plt+0x1e51b0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8344 <__cxa_atexit@plt+0x1dbff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, lr, fp │ │ │ │ + @ instruction: 0x01235044 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1534 <__cxa_atexit@plt+0x1e51e8> │ │ │ │ + bhi 1e837c <__cxa_atexit@plt+0x1dc030> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f153c <__cxa_atexit@plt+0x1e51f0> │ │ │ │ + ldr r1, [pc, #24] @ 1e8384 <__cxa_atexit@plt+0x1dc038> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122be4c │ │ │ │ + @ instruction: 0x01235004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1574 <__cxa_atexit@plt+0x1e5228> │ │ │ │ + bhi 1e83bc <__cxa_atexit@plt+0x1dc070> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f157c <__cxa_atexit@plt+0x1e5230> │ │ │ │ + ldr r1, [pc, #24] @ 1e83c4 <__cxa_atexit@plt+0x1dc078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122be0c │ │ │ │ + smlawteq r3, r4, pc, r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f15b4 <__cxa_atexit@plt+0x1e5268> │ │ │ │ + bhi 1e83fc <__cxa_atexit@plt+0x1dc0b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f15bc <__cxa_atexit@plt+0x1e5270> │ │ │ │ + ldr r1, [pc, #24] @ 1e8404 <__cxa_atexit@plt+0x1dc0b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, sp, fp │ │ │ │ + smlawbeq r3, r4, pc, r4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f1604 <__cxa_atexit@plt+0x1e52b8> │ │ │ │ - ldr r7, [pc, #52] @ 1f1618 <__cxa_atexit@plt+0x1e52cc> │ │ │ │ + bhi 1e844c <__cxa_atexit@plt+0x1dc100> │ │ │ │ + ldr r7, [pc, #52] @ 1e8460 <__cxa_atexit@plt+0x1dc114> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f15f8 <__cxa_atexit@plt+0x1e52ac> │ │ │ │ + beq 1e8440 <__cxa_atexit@plt+0x1dc0f4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f1628 <__cxa_atexit@plt+0x1e52dc> │ │ │ │ + b 1e8470 <__cxa_atexit@plt+0x1dc124> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f161c <__cxa_atexit@plt+0x1e52d0> │ │ │ │ + ldr r7, [pc, #16] @ 1e8464 <__cxa_atexit@plt+0x1dc118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01116ad4 │ │ │ │ + @ instruction: 0x0111f5fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f16d0 <__cxa_atexit@plt+0x1e5384> │ │ │ │ + beq 1e8518 <__cxa_atexit@plt+0x1dc1cc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f1718 <__cxa_atexit@plt+0x1e53cc> │ │ │ │ + bne 1e8560 <__cxa_atexit@plt+0x1dc214> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ sub r3, r0, #3 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 1f19f0 <__cxa_atexit@plt+0x1e56a4> │ │ │ │ + bhi 1e8838 <__cxa_atexit@plt+0x1dc4ec> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ add pc, r0, r2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @@ -496856,242 +487530,242 @@ │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #992] @ 1f1aa4 <__cxa_atexit@plt+0x1e5758> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #992] @ 1e88ec <__cxa_atexit@plt+0x1dc5a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #988] @ 1f1aa8 <__cxa_atexit@plt+0x1e575c> │ │ │ │ + ldr r2, [pc, #988] @ 1e88f0 <__cxa_atexit@plt+0x1dc5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #940] @ 1f1a94 <__cxa_atexit@plt+0x1e5748> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #940] @ 1e88dc <__cxa_atexit@plt+0x1dc590> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #936] @ 1f1a98 <__cxa_atexit@plt+0x1e574c> │ │ │ │ + ldr r2, [pc, #936] @ 1e88e0 <__cxa_atexit@plt+0x1dc594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #1020] @ 1f1b2c <__cxa_atexit@plt+0x1e57e0> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #1020] @ 1e8974 <__cxa_atexit@plt+0x1dc628> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #1016] @ 1f1b30 <__cxa_atexit@plt+0x1e57e4> │ │ │ │ + ldr r2, [pc, #1016] @ 1e8978 <__cxa_atexit@plt+0x1dc62c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #936] @ 1f1b1c <__cxa_atexit@plt+0x1e57d0> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #936] @ 1e8964 <__cxa_atexit@plt+0x1dc618> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #916] @ 1f1b20 <__cxa_atexit@plt+0x1e57d4> │ │ │ │ + ldr r1, [pc, #916] @ 1e8968 <__cxa_atexit@plt+0x1dc61c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f19b0 <__cxa_atexit@plt+0x1e5664> │ │ │ │ + b 1e87f8 <__cxa_atexit@plt+0x1dc4ac> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #872] @ 1f1b0c <__cxa_atexit@plt+0x1e57c0> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #872] @ 1e8954 <__cxa_atexit@plt+0x1dc608> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #852] @ 1f1b10 <__cxa_atexit@plt+0x1e57c4> │ │ │ │ + ldr r1, [pc, #852] @ 1e8958 <__cxa_atexit@plt+0x1dc60c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f19b0 <__cxa_atexit@plt+0x1e5664> │ │ │ │ + b 1e87f8 <__cxa_atexit@plt+0x1dc4ac> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a8c <__cxa_atexit@plt+0x1e5740> │ │ │ │ - ldr r8, [pc, #864] @ 1f1b34 <__cxa_atexit@plt+0x1e57e8> │ │ │ │ + bcc 1e88d4 <__cxa_atexit@plt+0x1dc588> │ │ │ │ + ldr r8, [pc, #864] @ 1e897c <__cxa_atexit@plt+0x1dc630> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #840] @ 1f1b38 <__cxa_atexit@plt+0x1e57ec> │ │ │ │ + ldr r8, [pc, #840] @ 1e8980 <__cxa_atexit@plt+0x1dc634> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #668] @ 1f1ac4 <__cxa_atexit@plt+0x1e5778> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #668] @ 1e890c <__cxa_atexit@plt+0x1dc5c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #664] @ 1f1ac8 <__cxa_atexit@plt+0x1e577c> │ │ │ │ + ldr r2, [pc, #664] @ 1e8910 <__cxa_atexit@plt+0x1dc5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #692] @ 1f1afc <__cxa_atexit@plt+0x1e57b0> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #692] @ 1e8944 <__cxa_atexit@plt+0x1dc5f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #672] @ 1f1b00 <__cxa_atexit@plt+0x1e57b4> │ │ │ │ + ldr r1, [pc, #672] @ 1e8948 <__cxa_atexit@plt+0x1dc5fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f19b0 <__cxa_atexit@plt+0x1e5664> │ │ │ │ + b 1e87f8 <__cxa_atexit@plt+0x1dc4ac> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #628] @ 1f1aec <__cxa_atexit@plt+0x1e57a0> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #628] @ 1e8934 <__cxa_atexit@plt+0x1dc5e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #624] @ 1f1af0 <__cxa_atexit@plt+0x1e57a4> │ │ │ │ + ldr r2, [pc, #624] @ 1e8938 <__cxa_atexit@plt+0x1dc5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #540] @ 1f1ab4 <__cxa_atexit@plt+0x1e5768> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #540] @ 1e88fc <__cxa_atexit@plt+0x1dc5b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #536] @ 1f1ab8 <__cxa_atexit@plt+0x1e576c> │ │ │ │ + ldr r2, [pc, #536] @ 1e8900 <__cxa_atexit@plt+0x1dc5b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #604] @ 1f1b14 <__cxa_atexit@plt+0x1e57c8> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #604] @ 1e895c <__cxa_atexit@plt+0x1dc610> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #584] @ 1f1b18 <__cxa_atexit@plt+0x1e57cc> │ │ │ │ + ldr r1, [pc, #584] @ 1e8960 <__cxa_atexit@plt+0x1dc614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f19b0 <__cxa_atexit@plt+0x1e5664> │ │ │ │ + b 1e87f8 <__cxa_atexit@plt+0x1dc4ac> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #468] @ 1f1abc <__cxa_atexit@plt+0x1e5770> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #468] @ 1e8904 <__cxa_atexit@plt+0x1dc5b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #464] @ 1f1ac0 <__cxa_atexit@plt+0x1e5774> │ │ │ │ + ldr r2, [pc, #464] @ 1e8908 <__cxa_atexit@plt+0x1dc5bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #468] @ 1f1adc <__cxa_atexit@plt+0x1e5790> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #468] @ 1e8924 <__cxa_atexit@plt+0x1dc5d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #464] @ 1f1ae0 <__cxa_atexit@plt+0x1e5794> │ │ │ │ + ldr r2, [pc, #464] @ 1e8928 <__cxa_atexit@plt+0x1dc5dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #388] @ 1f1aac <__cxa_atexit@plt+0x1e5760> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #388] @ 1e88f4 <__cxa_atexit@plt+0x1dc5a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #384] @ 1f1ab0 <__cxa_atexit@plt+0x1e5764> │ │ │ │ + ldr r2, [pc, #384] @ 1e88f8 <__cxa_atexit@plt+0x1dc5ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #476] @ 1f1b24 <__cxa_atexit@plt+0x1e57d8> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #476] @ 1e896c <__cxa_atexit@plt+0x1dc620> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #456] @ 1f1b28 <__cxa_atexit@plt+0x1e57dc> │ │ │ │ + ldr r1, [pc, #456] @ 1e8970 <__cxa_atexit@plt+0x1dc624> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 1f19b0 <__cxa_atexit@plt+0x1e5664> │ │ │ │ + b 1e87f8 <__cxa_atexit@plt+0x1dc4ac> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #340] @ 1f1acc <__cxa_atexit@plt+0x1e5780> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #340] @ 1e8914 <__cxa_atexit@plt+0x1dc5c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #336] @ 1f1ad0 <__cxa_atexit@plt+0x1e5784> │ │ │ │ + ldr r2, [pc, #336] @ 1e8918 <__cxa_atexit@plt+0x1dc5cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a84 <__cxa_atexit@plt+0x1e5738> │ │ │ │ - ldr r1, [pc, #364] @ 1f1b04 <__cxa_atexit@plt+0x1e57b8> │ │ │ │ + bcc 1e88cc <__cxa_atexit@plt+0x1dc580> │ │ │ │ + ldr r1, [pc, #364] @ 1e894c <__cxa_atexit@plt+0x1dc600> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #344] @ 1f1b08 <__cxa_atexit@plt+0x1e57bc> │ │ │ │ + ldr r1, [pc, #344] @ 1e8950 <__cxa_atexit@plt+0x1dc604> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #240] @ 1f1ad4 <__cxa_atexit@plt+0x1e5788> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #240] @ 1e891c <__cxa_atexit@plt+0x1dc5d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #236] @ 1f1ad8 <__cxa_atexit@plt+0x1e578c> │ │ │ │ + ldr r2, [pc, #236] @ 1e8920 <__cxa_atexit@plt+0x1dc5d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #152] @ 1f1a9c <__cxa_atexit@plt+0x1e5750> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #152] @ 1e88e4 <__cxa_atexit@plt+0x1dc598> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #148] @ 1f1aa0 <__cxa_atexit@plt+0x1e5754> │ │ │ │ + ldr r2, [pc, #148] @ 1e88e8 <__cxa_atexit@plt+0x1dc59c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #208] @ 1f1af4 <__cxa_atexit@plt+0x1e57a8> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #208] @ 1e893c <__cxa_atexit@plt+0x1dc5f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #204] @ 1f1af8 <__cxa_atexit@plt+0x1e57ac> │ │ │ │ + ldr r2, [pc, #204] @ 1e8940 <__cxa_atexit@plt+0x1dc5f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + b 1e8894 <__cxa_atexit@plt+0x1dc548> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f1a74 <__cxa_atexit@plt+0x1e5728> │ │ │ │ - ldr r1, [pc, #160] @ 1f1ae4 <__cxa_atexit@plt+0x1e5798> │ │ │ │ + bcc 1e88bc <__cxa_atexit@plt+0x1dc570> │ │ │ │ + ldr r1, [pc, #160] @ 1e892c <__cxa_atexit@plt+0x1dc5e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #156] @ 1f1ae8 <__cxa_atexit@plt+0x1e579c> │ │ │ │ + ldr r2, [pc, #156] @ 1e8930 <__cxa_atexit@plt+0x1dc5e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ @@ -497100,160 +487774,160 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #28 │ │ │ │ - b 1f1a78 <__cxa_atexit@plt+0x1e572c> │ │ │ │ + b 1e88c0 <__cxa_atexit@plt+0x1dc574> │ │ │ │ mov r6, #32 │ │ │ │ - b 1f1a78 <__cxa_atexit@plt+0x1e572c> │ │ │ │ + b 1e88c0 <__cxa_atexit@plt+0x1dc574> │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - @ instruction: 0x0122c130 │ │ │ │ + @ instruction: 0x012352e8 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ - @ instruction: 0x0122c0ec │ │ │ │ + smlawbeq r3, r0, r2, r5 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - @ instruction: 0x0122c430 │ │ │ │ + smlawteq r3, r4, r5, r5 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - ldrdeq ip, [r2, -r0]! │ │ │ │ + @ instruction: 0x01235364 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - @ instruction: 0x0122c264 │ │ │ │ + strdeq r5, [r3, -r8]! │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0x0122c218 │ │ │ │ + @ instruction: 0x012353ac │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - ldrdeq ip, [r2, -ip]! @ │ │ │ │ + @ instruction: 0x01235470 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0x0122c190 │ │ │ │ + @ instruction: 0x01235324 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0x0122c128 │ │ │ │ + @ instruction: 0x012352bc │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0x0122c208 │ │ │ │ + @ instruction: 0x0123539c │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - ldrdeq ip, [r2, -r0]! │ │ │ │ + @ instruction: 0x01235264 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0x0122c2a0 │ │ │ │ + @ instruction: 0x01235434 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - strdeq ip, [r2, -r8]! │ │ │ │ + smlawbeq r3, ip, r2, r5 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldrdeq fp, [r2, -r8]! │ │ │ │ + @ instruction: 0x01234e90 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0x0122c178 │ │ │ │ + @ instruction: 0x0123530c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0x0122c370 │ │ │ │ + @ instruction: 0x01235504 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0x0122c260 │ │ │ │ + strdeq r5, [r3, -r4]! │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0x0122c3a8 │ │ │ │ + @ instruction: 0x0123553c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - ldrdeq ip, [r2, -r8]! │ │ │ │ + @ instruction: 0x0123536c │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - @ instruction: 0x0122c404 │ │ │ │ + @ instruction: 0x01235598 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0x0122c350 │ │ │ │ + @ instruction: 0x012354e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f1b80 <__cxa_atexit@plt+0x1e5834> │ │ │ │ - ldr r7, [pc, #52] @ 1f1b94 <__cxa_atexit@plt+0x1e5848> │ │ │ │ + bhi 1e89c8 <__cxa_atexit@plt+0x1dc67c> │ │ │ │ + ldr r7, [pc, #52] @ 1e89dc <__cxa_atexit@plt+0x1dc690> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f1b74 <__cxa_atexit@plt+0x1e5828> │ │ │ │ + beq 1e89bc <__cxa_atexit@plt+0x1dc670> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f1ba4 <__cxa_atexit@plt+0x1e5858> │ │ │ │ + b 1e89ec <__cxa_atexit@plt+0x1dc6a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f1b98 <__cxa_atexit@plt+0x1e584c> │ │ │ │ + ldr r7, [pc, #16] @ 1e89e0 <__cxa_atexit@plt+0x1dc694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, asr r5 │ │ │ │ + tstpeq r1, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1f1be8 <__cxa_atexit@plt+0x1e589c> │ │ │ │ + beq 1e8a30 <__cxa_atexit@plt+0x1dc6e4> │ │ │ │ mov r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1f1bec <__cxa_atexit@plt+0x1e58a0> │ │ │ │ + bne 1e8a34 <__cxa_atexit@plt+0x1dc6e8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ uxth r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ cmp r2, #18 │ │ │ │ - ldrcc r3, [pc, #24] @ 1f1bf8 <__cxa_atexit@plt+0x1e58ac> │ │ │ │ + ldrcc r3, [pc, #24] @ 1e8a40 <__cxa_atexit@plt+0x1dc6f4> │ │ │ │ addcc r3, pc, r3 │ │ │ │ ldrcc r3, [r3, r2, lsl #2] │ │ │ │ - b 1f1bec <__cxa_atexit@plt+0x1e58a0> │ │ │ │ + b 1e8a34 <__cxa_atexit@plt+0x1dc6e8> │ │ │ │ mov r3, #2 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - rscseq lr, r8, r4, ror #30 │ │ │ │ + rscseq r8, r9, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1c30 <__cxa_atexit@plt+0x1e58e4> │ │ │ │ + bhi 1e8a78 <__cxa_atexit@plt+0x1dc72c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f1c38 <__cxa_atexit@plt+0x1e58ec> │ │ │ │ + ldr r1, [pc, #24] @ 1e8a80 <__cxa_atexit@plt+0x1dc734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b750 │ │ │ │ + @ instruction: 0x01234908 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1c70 <__cxa_atexit@plt+0x1e5924> │ │ │ │ + bhi 1e8ab8 <__cxa_atexit@plt+0x1dc76c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f1c78 <__cxa_atexit@plt+0x1e592c> │ │ │ │ + ldr r1, [pc, #24] @ 1e8ac0 <__cxa_atexit@plt+0x1dc774> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b710 │ │ │ │ + smlawteq r3, r8, r8, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1d44 <__cxa_atexit@plt+0x1e59f8> │ │ │ │ - ldr r7, [pc, #208] @ 1f1d6c <__cxa_atexit@plt+0x1e5a20> │ │ │ │ + bhi 1e8b8c <__cxa_atexit@plt+0x1dc840> │ │ │ │ + ldr r7, [pc, #208] @ 1e8bb4 <__cxa_atexit@plt+0x1dc868> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r0, r9, #3 │ │ │ │ - beq 1f1cf8 <__cxa_atexit@plt+0x1e59ac> │ │ │ │ + beq 1e8b40 <__cxa_atexit@plt+0x1dc7f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f1d08 <__cxa_atexit@plt+0x1e59bc> │ │ │ │ + bne 1e8b50 <__cxa_atexit@plt+0x1dc804> │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1f1d54 <__cxa_atexit@plt+0x1e5a08> │ │ │ │ - ldr r3, [pc, #164] @ 1f1d70 <__cxa_atexit@plt+0x1e5a24> │ │ │ │ + bcc 1e8b9c <__cxa_atexit@plt+0x1dc850> │ │ │ │ + ldr r3, [pc, #164] @ 1e8bb8 <__cxa_atexit@plt+0x1dc86c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #160] @ 1f1d74 <__cxa_atexit@plt+0x1e5a28> │ │ │ │ + ldr lr, [pc, #160] @ 1e8bbc <__cxa_atexit@plt+0x1dc870> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ @@ -497261,310 +487935,310 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1f1d54 <__cxa_atexit@plt+0x1e5a08> │ │ │ │ - ldr r3, [pc, #100] @ 1f1d7c <__cxa_atexit@plt+0x1e5a30> │ │ │ │ + bcc 1e8b9c <__cxa_atexit@plt+0x1dc850> │ │ │ │ + ldr r3, [pc, #100] @ 1e8bc4 <__cxa_atexit@plt+0x1dc878> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 1f1d80 <__cxa_atexit@plt+0x1e5a34> │ │ │ │ + ldr lr, [pc, #96] @ 1e8bc8 <__cxa_atexit@plt+0x1dc87c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r9, #3] │ │ │ │ str r3, [r6, #4]! │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1f1d78 <__cxa_atexit@plt+0x1e5a2c> │ │ │ │ + ldr r7, [pc, #44] @ 1e8bc0 <__cxa_atexit@plt+0x1dc874> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0122bd58 │ │ │ │ - @ instruction: 0x0111639c │ │ │ │ + @ instruction: 0x01234eec │ │ │ │ + tsteq r1, r4, asr #29 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x0122bd10 │ │ │ │ + @ instruction: 0x01234ea4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f1de4 <__cxa_atexit@plt+0x1e5a98> │ │ │ │ + bne 1e8c2c <__cxa_atexit@plt+0x1dc8e0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f1e20 <__cxa_atexit@plt+0x1e5ad4> │ │ │ │ - ldr r1, [pc, #116] @ 1f1e2c <__cxa_atexit@plt+0x1e5ae0> │ │ │ │ + bcc 1e8c68 <__cxa_atexit@plt+0x1dc91c> │ │ │ │ + ldr r1, [pc, #116] @ 1e8c74 <__cxa_atexit@plt+0x1dc928> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ 1f1e30 <__cxa_atexit@plt+0x1e5ae4> │ │ │ │ + ldr lr, [pc, #112] @ 1e8c78 <__cxa_atexit@plt+0x1dc92c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f1e20 <__cxa_atexit@plt+0x1e5ad4> │ │ │ │ - ldr r1, [pc, #64] @ 1f1e34 <__cxa_atexit@plt+0x1e5ae8> │ │ │ │ + bcc 1e8c68 <__cxa_atexit@plt+0x1dc91c> │ │ │ │ + ldr r1, [pc, #64] @ 1e8c7c <__cxa_atexit@plt+0x1dc930> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ 1f1e38 <__cxa_atexit@plt+0x1e5aec> │ │ │ │ + ldr lr, [pc, #60] @ 1e8c80 <__cxa_atexit@plt+0x1dc934> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x0122bc6c │ │ │ │ + @ instruction: 0x01234e00 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x0122bc34 │ │ │ │ + smlawteq r3, r8, sp, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f1e94 <__cxa_atexit@plt+0x1e5b48> │ │ │ │ - ldr r3, [pc, #72] @ 1f1ea4 <__cxa_atexit@plt+0x1e5b58> │ │ │ │ + bhi 1e8cdc <__cxa_atexit@plt+0x1dc990> │ │ │ │ + ldr r3, [pc, #72] @ 1e8cec <__cxa_atexit@plt+0x1dc9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f1e84 <__cxa_atexit@plt+0x1e5b38> │ │ │ │ + beq 1e8ccc <__cxa_atexit@plt+0x1dc980> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1f1e8c <__cxa_atexit@plt+0x1e5b40> │ │ │ │ + bne 1e8cd4 <__cxa_atexit@plt+0x1dc988> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f1ea8 <__cxa_atexit@plt+0x1e5b5c> │ │ │ │ + ldr r7, [pc, #12] @ 1e8cf0 <__cxa_atexit@plt+0x1dc9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r0, asr r2 │ │ │ │ + tsteq r1, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1f00 <__cxa_atexit@plt+0x1e5bb4> │ │ │ │ + bhi 1e8d48 <__cxa_atexit@plt+0x1dc9fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f1f08 <__cxa_atexit@plt+0x1e5bbc> │ │ │ │ + ldr r1, [pc, #24] @ 1e8d50 <__cxa_atexit@plt+0x1dca04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r0, r4, fp │ │ │ │ + @ instruction: 0x01234638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f1f40 <__cxa_atexit@plt+0x1e5bf4> │ │ │ │ + bhi 1e8d88 <__cxa_atexit@plt+0x1dca3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f1f48 <__cxa_atexit@plt+0x1e5bfc> │ │ │ │ + ldr r1, [pc, #24] @ 1e8d90 <__cxa_atexit@plt+0x1dca44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b440 │ │ │ │ + strdeq r4, [r3, -r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f1f90 <__cxa_atexit@plt+0x1e5c44> │ │ │ │ - ldr r7, [pc, #52] @ 1f1fa4 <__cxa_atexit@plt+0x1e5c58> │ │ │ │ + bhi 1e8dd8 <__cxa_atexit@plt+0x1dca8c> │ │ │ │ + ldr r7, [pc, #52] @ 1e8dec <__cxa_atexit@plt+0x1dcaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f1f84 <__cxa_atexit@plt+0x1e5c38> │ │ │ │ + beq 1e8dcc <__cxa_atexit@plt+0x1dca80> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f1fb4 <__cxa_atexit@plt+0x1e5c68> │ │ │ │ + b 1e8dfc <__cxa_atexit@plt+0x1dcab0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f1fa8 <__cxa_atexit@plt+0x1e5c5c> │ │ │ │ + ldr r7, [pc, #16] @ 1e8df0 <__cxa_atexit@plt+0x1dcaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, ror #2 │ │ │ │ + @ instruction: 0x0111ec94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f2014 <__cxa_atexit@plt+0x1e5cc8> │ │ │ │ + bne 1e8e5c <__cxa_atexit@plt+0x1dcb10> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2058 <__cxa_atexit@plt+0x1e5d0c> │ │ │ │ - ldr lr, [pc, #132] @ 1f2064 <__cxa_atexit@plt+0x1e5d18> │ │ │ │ + bcc 1e8ea0 <__cxa_atexit@plt+0x1dcb54> │ │ │ │ + ldr lr, [pc, #132] @ 1e8eac <__cxa_atexit@plt+0x1dcb60> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 1f2068 <__cxa_atexit@plt+0x1e5d1c> │ │ │ │ + ldr lr, [pc, #112] @ 1e8eb0 <__cxa_atexit@plt+0x1dcb64> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2058 <__cxa_atexit@plt+0x1e5d0c> │ │ │ │ - ldr lr, [pc, #72] @ 1f206c <__cxa_atexit@plt+0x1e5d20> │ │ │ │ + bcc 1e8ea0 <__cxa_atexit@plt+0x1dcb54> │ │ │ │ + ldr lr, [pc, #72] @ 1e8eb4 <__cxa_atexit@plt+0x1dcb68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 1f2070 <__cxa_atexit@plt+0x1e5d24> │ │ │ │ + ldr lr, [pc, #52] @ 1e8eb8 <__cxa_atexit@plt+0x1dcb6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq fp, [r2, -r8]! │ │ │ │ + smlawbeq r3, ip, ip, r4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x0122bab8 │ │ │ │ + @ instruction: 0x01234c4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f20cc <__cxa_atexit@plt+0x1e5d80> │ │ │ │ - ldr r3, [pc, #72] @ 1f20dc <__cxa_atexit@plt+0x1e5d90> │ │ │ │ + bhi 1e8f14 <__cxa_atexit@plt+0x1dcbc8> │ │ │ │ + ldr r3, [pc, #72] @ 1e8f24 <__cxa_atexit@plt+0x1dcbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f20bc <__cxa_atexit@plt+0x1e5d70> │ │ │ │ + beq 1e8f04 <__cxa_atexit@plt+0x1dcbb8> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1f20c4 <__cxa_atexit@plt+0x1e5d78> │ │ │ │ + bne 1e8f0c <__cxa_atexit@plt+0x1dcbc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #6] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f20e0 <__cxa_atexit@plt+0x1e5d94> │ │ │ │ + ldr r7, [pc, #12] @ 1e8f28 <__cxa_atexit@plt+0x1dcbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r4, lsr r0 │ │ │ │ + tsteq r1, ip, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #6 │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f213c <__cxa_atexit@plt+0x1e5df0> │ │ │ │ + bhi 1e8f84 <__cxa_atexit@plt+0x1dcc38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2144 <__cxa_atexit@plt+0x1e5df8> │ │ │ │ + ldr r1, [pc, #24] @ 1e8f8c <__cxa_atexit@plt+0x1dcc40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b244 │ │ │ │ + strdeq r4, [r3, -ip]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f21e8 <__cxa_atexit@plt+0x1e5e9c> │ │ │ │ - ldr r7, [pc, #168] @ 1f2210 <__cxa_atexit@plt+0x1e5ec4> │ │ │ │ + bhi 1e9030 <__cxa_atexit@plt+0x1dcce4> │ │ │ │ + ldr r7, [pc, #168] @ 1e9058 <__cxa_atexit@plt+0x1dcd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f21d8 <__cxa_atexit@plt+0x1e5e8c> │ │ │ │ + beq 1e9020 <__cxa_atexit@plt+0x1dccd4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f21f8 <__cxa_atexit@plt+0x1e5eac> │ │ │ │ - ldr lr, [pc, #140] @ 1f2218 <__cxa_atexit@plt+0x1e5ecc> │ │ │ │ + bcc 1e9040 <__cxa_atexit@plt+0x1dccf4> │ │ │ │ + ldr lr, [pc, #140] @ 1e9060 <__cxa_atexit@plt+0x1dcd14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldr r8, [r9, #15] │ │ │ │ ldr r0, [r9, #19] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #108] @ 1f221c <__cxa_atexit@plt+0x1e5ed0> │ │ │ │ + ldr lr, [pc, #108] @ 1e9064 <__cxa_atexit@plt+0x1dcd18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ @@ -497572,516 +488246,516 @@ │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f2214 <__cxa_atexit@plt+0x1e5ec8> │ │ │ │ + ldr r7, [pc, #36] @ 1e905c <__cxa_atexit@plt+0x1dcd10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r1, ip, lsl pc │ │ │ │ + tsteq r1, r4, asr #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122b994 │ │ │ │ + @ instruction: 0x01234b28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f228c <__cxa_atexit@plt+0x1e5f40> │ │ │ │ - ldr lr, [pc, #84] @ 1f2298 <__cxa_atexit@plt+0x1e5f4c> │ │ │ │ + bcc 1e90d4 <__cxa_atexit@plt+0x1dcd88> │ │ │ │ + ldr lr, [pc, #84] @ 1e90e0 <__cxa_atexit@plt+0x1dcd94> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 1f229c <__cxa_atexit@plt+0x1e5f50> │ │ │ │ + ldr lr, [pc, #52] @ 1e90e4 <__cxa_atexit@plt+0x1dcd98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r8, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrdeq fp, [r2, -ip]! │ │ │ │ + @ instruction: 0x01234a70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f22e4 <__cxa_atexit@plt+0x1e5f98> │ │ │ │ - ldr r3, [pc, #52] @ 1f22f4 <__cxa_atexit@plt+0x1e5fa8> │ │ │ │ + bhi 1e912c <__cxa_atexit@plt+0x1dcde0> │ │ │ │ + ldr r3, [pc, #52] @ 1e913c <__cxa_atexit@plt+0x1dcdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f22d4 <__cxa_atexit@plt+0x1e5f88> │ │ │ │ + beq 1e911c <__cxa_atexit@plt+0x1dcdd0> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f22f8 <__cxa_atexit@plt+0x1e5fac> │ │ │ │ + ldr r7, [pc, #12] @ 1e9140 <__cxa_atexit@plt+0x1dcdf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsr #28 │ │ │ │ + tsteq r1, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2344 <__cxa_atexit@plt+0x1e5ff8> │ │ │ │ + bhi 1e918c <__cxa_atexit@plt+0x1dce40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f234c <__cxa_atexit@plt+0x1e6000> │ │ │ │ + ldr r1, [pc, #24] @ 1e9194 <__cxa_atexit@plt+0x1dce48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122b03c │ │ │ │ + strdeq r4, [r3, -r4]! @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f23e8 <__cxa_atexit@plt+0x1e609c> │ │ │ │ - ldr r7, [pc, #160] @ 1f2410 <__cxa_atexit@plt+0x1e60c4> │ │ │ │ + bhi 1e9230 <__cxa_atexit@plt+0x1dcee4> │ │ │ │ + ldr r7, [pc, #160] @ 1e9258 <__cxa_atexit@plt+0x1dcf0c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f23d8 <__cxa_atexit@plt+0x1e608c> │ │ │ │ + beq 1e9220 <__cxa_atexit@plt+0x1dced4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f23f8 <__cxa_atexit@plt+0x1e60ac> │ │ │ │ - ldr lr, [pc, #132] @ 1f2418 <__cxa_atexit@plt+0x1e60cc> │ │ │ │ + bcc 1e9240 <__cxa_atexit@plt+0x1dcef4> │ │ │ │ + ldr lr, [pc, #132] @ 1e9260 <__cxa_atexit@plt+0x1dcf14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r8, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmda r5, {r1, ip} │ │ │ │ - ldr lr, [pc, #104] @ 1f241c <__cxa_atexit@plt+0x1e60d0> │ │ │ │ + ldr lr, [pc, #104] @ 1e9264 <__cxa_atexit@plt+0x1dcf18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f2414 <__cxa_atexit@plt+0x1e60c8> │ │ │ │ + ldr r7, [pc, #36] @ 1e925c <__cxa_atexit@plt+0x1dcf10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r1, r4, lsr #26 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlawteq r2, r0, r4, fp │ │ │ │ + @ instruction: 0x01234678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f2484 <__cxa_atexit@plt+0x1e6138> │ │ │ │ - ldr lr, [pc, #76] @ 1f2490 <__cxa_atexit@plt+0x1e6144> │ │ │ │ + bcc 1e92cc <__cxa_atexit@plt+0x1dcf80> │ │ │ │ + ldr lr, [pc, #76] @ 1e92d8 <__cxa_atexit@plt+0x1dcf8c> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, r7, #3 │ │ │ │ ldm r8, {r1, r2, r8} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1f2494 <__cxa_atexit@plt+0x1e6148> │ │ │ │ + ldr lr, [pc, #48] @ 1e92dc <__cxa_atexit@plt+0x1dcf90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x0122b410 │ │ │ │ + smlawteq r3, r8, r5, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f24dc <__cxa_atexit@plt+0x1e6190> │ │ │ │ - ldr r3, [pc, #52] @ 1f24ec <__cxa_atexit@plt+0x1e61a0> │ │ │ │ + bhi 1e9324 <__cxa_atexit@plt+0x1dcfd8> │ │ │ │ + ldr r3, [pc, #52] @ 1e9334 <__cxa_atexit@plt+0x1dcfe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f24cc <__cxa_atexit@plt+0x1e6180> │ │ │ │ + beq 1e9314 <__cxa_atexit@plt+0x1dcfc8> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f24f0 <__cxa_atexit@plt+0x1e61a4> │ │ │ │ + ldr r7, [pc, #12] @ 1e9338 <__cxa_atexit@plt+0x1dcfec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsr ip │ │ │ │ + tsteq r1, ip, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f253c <__cxa_atexit@plt+0x1e61f0> │ │ │ │ + bhi 1e9384 <__cxa_atexit@plt+0x1dd038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2544 <__cxa_atexit@plt+0x1e61f8> │ │ │ │ + ldr r1, [pc, #24] @ 1e938c <__cxa_atexit@plt+0x1dd040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ae44 │ │ │ │ + strdeq r3, [r3, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f257c <__cxa_atexit@plt+0x1e6230> │ │ │ │ + bhi 1e93c4 <__cxa_atexit@plt+0x1dd078> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2584 <__cxa_atexit@plt+0x1e6238> │ │ │ │ + ldr r1, [pc, #24] @ 1e93cc <__cxa_atexit@plt+0x1dd080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ae04 │ │ │ │ + @ instruction: 0x01233fbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f25cc <__cxa_atexit@plt+0x1e6280> │ │ │ │ - ldr r7, [pc, #52] @ 1f25e0 <__cxa_atexit@plt+0x1e6294> │ │ │ │ + bhi 1e9414 <__cxa_atexit@plt+0x1dd0c8> │ │ │ │ + ldr r7, [pc, #52] @ 1e9428 <__cxa_atexit@plt+0x1dd0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f25c0 <__cxa_atexit@plt+0x1e6274> │ │ │ │ + beq 1e9408 <__cxa_atexit@plt+0x1dd0bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f25f0 <__cxa_atexit@plt+0x1e62a4> │ │ │ │ + b 1e9438 <__cxa_atexit@plt+0x1dd0ec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f25e4 <__cxa_atexit@plt+0x1e6298> │ │ │ │ + ldr r7, [pc, #16] @ 1e942c <__cxa_atexit@plt+0x1dd0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, asr #22 │ │ │ │ + tsteq r1, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f2650 <__cxa_atexit@plt+0x1e6304> │ │ │ │ + bne 1e9498 <__cxa_atexit@plt+0x1dd14c> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2694 <__cxa_atexit@plt+0x1e6348> │ │ │ │ - ldr lr, [pc, #132] @ 1f26a0 <__cxa_atexit@plt+0x1e6354> │ │ │ │ + bcc 1e94dc <__cxa_atexit@plt+0x1dd190> │ │ │ │ + ldr lr, [pc, #132] @ 1e94e8 <__cxa_atexit@plt+0x1dd19c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 1f26a4 <__cxa_atexit@plt+0x1e6358> │ │ │ │ + ldr lr, [pc, #112] @ 1e94ec <__cxa_atexit@plt+0x1dd1a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2694 <__cxa_atexit@plt+0x1e6348> │ │ │ │ - ldr lr, [pc, #72] @ 1f26a8 <__cxa_atexit@plt+0x1e635c> │ │ │ │ + bcc 1e94dc <__cxa_atexit@plt+0x1dd190> │ │ │ │ + ldr lr, [pc, #72] @ 1e94f0 <__cxa_atexit@plt+0x1dd1a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 1f26ac <__cxa_atexit@plt+0x1e6360> │ │ │ │ + ldr lr, [pc, #52] @ 1e94f4 <__cxa_atexit@plt+0x1dd1a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x0122b47c │ │ │ │ + @ instruction: 0x01234610 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x0122b208 │ │ │ │ + smlawteq r3, r0, r3, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f2708 <__cxa_atexit@plt+0x1e63bc> │ │ │ │ - ldr r3, [pc, #72] @ 1f2718 <__cxa_atexit@plt+0x1e63cc> │ │ │ │ + bhi 1e9550 <__cxa_atexit@plt+0x1dd204> │ │ │ │ + ldr r3, [pc, #72] @ 1e9560 <__cxa_atexit@plt+0x1dd214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f26f8 <__cxa_atexit@plt+0x1e63ac> │ │ │ │ + beq 1e9540 <__cxa_atexit@plt+0x1dd1f4> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1f2700 <__cxa_atexit@plt+0x1e63b4> │ │ │ │ + bne 1e9548 <__cxa_atexit@plt+0x1dd1fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #6] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f271c <__cxa_atexit@plt+0x1e63d0> │ │ │ │ + ldr r7, [pc, #12] @ 1e9564 <__cxa_atexit@plt+0x1dd218> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r0, lsl sl │ │ │ │ + tsteq r1, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #6 │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2778 <__cxa_atexit@plt+0x1e642c> │ │ │ │ + bhi 1e95c0 <__cxa_atexit@plt+0x1dd274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2780 <__cxa_atexit@plt+0x1e6434> │ │ │ │ + ldr r1, [pc, #24] @ 1e95c8 <__cxa_atexit@plt+0x1dd27c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122ac08 │ │ │ │ + smlawteq r3, r0, sp, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f27b8 <__cxa_atexit@plt+0x1e646c> │ │ │ │ + bhi 1e9600 <__cxa_atexit@plt+0x1dd2b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f27c0 <__cxa_atexit@plt+0x1e6474> │ │ │ │ + ldr r1, [pc, #24] @ 1e9608 <__cxa_atexit@plt+0x1dd2bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r8, fp, sl │ │ │ │ + smlawbeq r3, r0, sp, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f27f8 <__cxa_atexit@plt+0x1e64ac> │ │ │ │ + bhi 1e9640 <__cxa_atexit@plt+0x1dd2f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2800 <__cxa_atexit@plt+0x1e64b4> │ │ │ │ + ldr r1, [pc, #24] @ 1e9648 <__cxa_atexit@plt+0x1dd2fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r8, fp, sl │ │ │ │ + @ instruction: 0x01233d40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f2848 <__cxa_atexit@plt+0x1e64fc> │ │ │ │ - ldr r7, [pc, #52] @ 1f285c <__cxa_atexit@plt+0x1e6510> │ │ │ │ + bhi 1e9690 <__cxa_atexit@plt+0x1dd344> │ │ │ │ + ldr r7, [pc, #52] @ 1e96a4 <__cxa_atexit@plt+0x1dd358> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f283c <__cxa_atexit@plt+0x1e64f0> │ │ │ │ + beq 1e9684 <__cxa_atexit@plt+0x1dd338> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f286c <__cxa_atexit@plt+0x1e6520> │ │ │ │ + b 1e96b4 <__cxa_atexit@plt+0x1dd368> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f2860 <__cxa_atexit@plt+0x1e6514> │ │ │ │ + ldr r7, [pc, #16] @ 1e96a8 <__cxa_atexit@plt+0x1dd35c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x011158d4 │ │ │ │ + @ instruction: 0x0111e3fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f28dc <__cxa_atexit@plt+0x1e6590> │ │ │ │ + beq 1e9724 <__cxa_atexit@plt+0x1dd3d8> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f2928 <__cxa_atexit@plt+0x1e65dc> │ │ │ │ + bne 1e9770 <__cxa_atexit@plt+0x1dd424> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f297c <__cxa_atexit@plt+0x1e6630> │ │ │ │ - ldr lr, [pc, #256] @ 1f299c <__cxa_atexit@plt+0x1e6650> │ │ │ │ + bcc 1e97c4 <__cxa_atexit@plt+0x1dd478> │ │ │ │ + ldr lr, [pc, #256] @ 1e97e4 <__cxa_atexit@plt+0x1dd498> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #232] @ 1f29a0 <__cxa_atexit@plt+0x1e6654> │ │ │ │ + ldr lr, [pc, #232] @ 1e97e8 <__cxa_atexit@plt+0x1dd49c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f2974 <__cxa_atexit@plt+0x1e6628> │ │ │ │ - ldr lr, [pc, #156] @ 1f298c <__cxa_atexit@plt+0x1e6640> │ │ │ │ + bcc 1e97bc <__cxa_atexit@plt+0x1dd470> │ │ │ │ + ldr lr, [pc, #156] @ 1e97d4 <__cxa_atexit@plt+0x1dd488> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 1f2990 <__cxa_atexit@plt+0x1e6644> │ │ │ │ + ldr lr, [pc, #136] @ 1e97d8 <__cxa_atexit@plt+0x1dd48c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f2974 <__cxa_atexit@plt+0x1e6628> │ │ │ │ - ldr lr, [pc, #88] @ 1f2994 <__cxa_atexit@plt+0x1e6648> │ │ │ │ + bcc 1e97bc <__cxa_atexit@plt+0x1dd470> │ │ │ │ + ldr lr, [pc, #88] @ 1e97dc <__cxa_atexit@plt+0x1dd490> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 1f2998 <__cxa_atexit@plt+0x1e664c> │ │ │ │ + ldr lr, [pc, #68] @ 1e97e0 <__cxa_atexit@plt+0x1dd494> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ - b 1f2980 <__cxa_atexit@plt+0x1e6634> │ │ │ │ + b 1e97c8 <__cxa_atexit@plt+0x1dd47c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x0122b154 │ │ │ │ + @ instruction: 0x012342e8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x0122b104 │ │ │ │ + @ instruction: 0x01234298 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x0122b1a8 │ │ │ │ + @ instruction: 0x0123433c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f2a10 <__cxa_atexit@plt+0x1e66c4> │ │ │ │ - ldr r3, [pc, #92] @ 1f2a20 <__cxa_atexit@plt+0x1e66d4> │ │ │ │ + bhi 1e9858 <__cxa_atexit@plt+0x1dd50c> │ │ │ │ + ldr r3, [pc, #92] @ 1e9868 <__cxa_atexit@plt+0x1dd51c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -498094,20 +488768,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #6] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #9] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f2a24 <__cxa_atexit@plt+0x1e66d8> │ │ │ │ + ldr r7, [pc, #12] @ 1e986c <__cxa_atexit@plt+0x1dd520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, r0, lsl r7 │ │ │ │ + tsteq r1, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #6 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -498115,377 +488789,377 @@ │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2a88 <__cxa_atexit@plt+0x1e673c> │ │ │ │ + bhi 1e98d0 <__cxa_atexit@plt+0x1dd584> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2a90 <__cxa_atexit@plt+0x1e6744> │ │ │ │ + ldr r1, [pc, #24] @ 1e98d8 <__cxa_atexit@plt+0x1dd58c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, -r8]! │ │ │ │ + @ instruction: 0x01233ab0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2b28 <__cxa_atexit@plt+0x1e67dc> │ │ │ │ - ldr r7, [pc, #156] @ 1f2b50 <__cxa_atexit@plt+0x1e6804> │ │ │ │ + bhi 1e9970 <__cxa_atexit@plt+0x1dd624> │ │ │ │ + ldr r7, [pc, #156] @ 1e9998 <__cxa_atexit@plt+0x1dd64c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f2b18 <__cxa_atexit@plt+0x1e67cc> │ │ │ │ + beq 1e9960 <__cxa_atexit@plt+0x1dd614> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f2b38 <__cxa_atexit@plt+0x1e67ec> │ │ │ │ - ldr lr, [pc, #128] @ 1f2b58 <__cxa_atexit@plt+0x1e680c> │ │ │ │ + bcc 1e9980 <__cxa_atexit@plt+0x1dd634> │ │ │ │ + ldr lr, [pc, #128] @ 1e99a0 <__cxa_atexit@plt+0x1dd654> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldmda r5, {r0, ip} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 1f2b5c <__cxa_atexit@plt+0x1e6810> │ │ │ │ + ldr lr, [pc, #104] @ 1e99a4 <__cxa_atexit@plt+0x1dd658> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f2b54 <__cxa_atexit@plt+0x1e6808> │ │ │ │ + ldr r7, [pc, #36] @ 1e999c <__cxa_atexit@plt+0x1dd650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011155fc │ │ │ │ + tsteq r1, r4, lsr #2 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strdeq sl, [r2, -r8]! │ │ │ │ + smlawbeq r3, ip, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f2bbc <__cxa_atexit@plt+0x1e6870> │ │ │ │ - ldr lr, [pc, #68] @ 1f2bc8 <__cxa_atexit@plt+0x1e687c> │ │ │ │ + bcc 1e9a04 <__cxa_atexit@plt+0x1dd6b8> │ │ │ │ + ldr lr, [pc, #68] @ 1e9a10 <__cxa_atexit@plt+0x1dd6c4> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r7, #3 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1f2bcc <__cxa_atexit@plt+0x1e6880> │ │ │ │ + ldr lr, [pc, #44] @ 1e9a14 <__cxa_atexit@plt+0x1dd6c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x0122af4c │ │ │ │ + @ instruction: 0x012340e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f2c14 <__cxa_atexit@plt+0x1e68c8> │ │ │ │ - ldr r3, [pc, #52] @ 1f2c24 <__cxa_atexit@plt+0x1e68d8> │ │ │ │ + bhi 1e9a5c <__cxa_atexit@plt+0x1dd710> │ │ │ │ + ldr r3, [pc, #52] @ 1e9a6c <__cxa_atexit@plt+0x1dd720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f2c04 <__cxa_atexit@plt+0x1e68b8> │ │ │ │ + beq 1e9a4c <__cxa_atexit@plt+0x1dd700> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f2c28 <__cxa_atexit@plt+0x1e68dc> │ │ │ │ + ldr r7, [pc, #12] @ 1e9a70 <__cxa_atexit@plt+0x1dd724> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsl r5 │ │ │ │ + tsteq r1, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2c74 <__cxa_atexit@plt+0x1e6928> │ │ │ │ + bhi 1e9abc <__cxa_atexit@plt+0x1dd770> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2c7c <__cxa_atexit@plt+0x1e6930> │ │ │ │ + ldr r1, [pc, #24] @ 1e9ac4 <__cxa_atexit@plt+0x1dd778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a70c │ │ │ │ + smlawteq r3, r4, r8, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2cb4 <__cxa_atexit@plt+0x1e6968> │ │ │ │ + bhi 1e9afc <__cxa_atexit@plt+0x1dd7b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2cbc <__cxa_atexit@plt+0x1e6970> │ │ │ │ + ldr r1, [pc, #24] @ 1e9b04 <__cxa_atexit@plt+0x1dd7b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r6, sl │ │ │ │ + smlawbeq r3, r4, r8, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2cf4 <__cxa_atexit@plt+0x1e69a8> │ │ │ │ + bhi 1e9b3c <__cxa_atexit@plt+0x1dd7f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2cfc <__cxa_atexit@plt+0x1e69b0> │ │ │ │ + ldr r1, [pc, #24] @ 1e9b44 <__cxa_atexit@plt+0x1dd7f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, r6, sl │ │ │ │ + @ instruction: 0x01233844 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2d34 <__cxa_atexit@plt+0x1e69e8> │ │ │ │ + bhi 1e9b7c <__cxa_atexit@plt+0x1dd830> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2d3c <__cxa_atexit@plt+0x1e69f0> │ │ │ │ + ldr r1, [pc, #24] @ 1e9b84 <__cxa_atexit@plt+0x1dd838> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a64c │ │ │ │ + @ instruction: 0x01233804 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f2d74 <__cxa_atexit@plt+0x1e6a28> │ │ │ │ + bhi 1e9bbc <__cxa_atexit@plt+0x1dd870> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f2d7c <__cxa_atexit@plt+0x1e6a30> │ │ │ │ + ldr r1, [pc, #24] @ 1e9bc4 <__cxa_atexit@plt+0x1dd878> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a60c │ │ │ │ + smlawteq r3, r4, r7, r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f2dc4 <__cxa_atexit@plt+0x1e6a78> │ │ │ │ - ldr r7, [pc, #52] @ 1f2dd8 <__cxa_atexit@plt+0x1e6a8c> │ │ │ │ + bhi 1e9c0c <__cxa_atexit@plt+0x1dd8c0> │ │ │ │ + ldr r7, [pc, #52] @ 1e9c20 <__cxa_atexit@plt+0x1dd8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f2db8 <__cxa_atexit@plt+0x1e6a6c> │ │ │ │ + beq 1e9c00 <__cxa_atexit@plt+0x1dd8b4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f2de8 <__cxa_atexit@plt+0x1e6a9c> │ │ │ │ + b 1e9c30 <__cxa_atexit@plt+0x1dd8e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f2ddc <__cxa_atexit@plt+0x1e6a90> │ │ │ │ + ldr r7, [pc, #16] @ 1e9c24 <__cxa_atexit@plt+0x1dd8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, ror #6 │ │ │ │ + @ instruction: 0x0111de90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1f2e58 <__cxa_atexit@plt+0x1e6b0c> │ │ │ │ + beq 1e9ca0 <__cxa_atexit@plt+0x1dd954> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1f2eac <__cxa_atexit@plt+0x1e6b60> │ │ │ │ + bne 1e9cf4 <__cxa_atexit@plt+0x1dd9a8> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r0, [r6, #-2] │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 1f2f00 <__cxa_atexit@plt+0x1e6bb4> │ │ │ │ + beq 1e9d48 <__cxa_atexit@plt+0x1dd9fc> │ │ │ │ cmp r0, #4 │ │ │ │ - bne 1f2f30 <__cxa_atexit@plt+0x1e6be4> │ │ │ │ + bne 1e9d78 <__cxa_atexit@plt+0x1dda2c> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2f7c <__cxa_atexit@plt+0x1e6c30> │ │ │ │ - ldr lr, [pc, #360] @ 1f2fa0 <__cxa_atexit@plt+0x1e6c54> │ │ │ │ + bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ + ldr lr, [pc, #360] @ 1e9de8 <__cxa_atexit@plt+0x1dda9c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #336] @ 1f2fa4 <__cxa_atexit@plt+0x1e6c58> │ │ │ │ + ldr lr, [pc, #336] @ 1e9dec <__cxa_atexit@plt+0x1ddaa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - b 1f2f5c <__cxa_atexit@plt+0x1e6c10> │ │ │ │ + b 1e9da4 <__cxa_atexit@plt+0x1dda58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2f7c <__cxa_atexit@plt+0x1e6c30> │ │ │ │ - ldr lr, [pc, #280] @ 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ + bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ + ldr lr, [pc, #280] @ 1e9dd0 <__cxa_atexit@plt+0x1dda84> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #256] @ 1f2f8c <__cxa_atexit@plt+0x1e6c40> │ │ │ │ + ldr lr, [pc, #256] @ 1e9dd4 <__cxa_atexit@plt+0x1dda88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx ip │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2f7c <__cxa_atexit@plt+0x1e6c30> │ │ │ │ - ldr lr, [pc, #228] @ 1f2fa8 <__cxa_atexit@plt+0x1e6c5c> │ │ │ │ + bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ + ldr lr, [pc, #228] @ 1e9df0 <__cxa_atexit@plt+0x1ddaa4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #204] @ 1f2fac <__cxa_atexit@plt+0x1e6c60> │ │ │ │ + ldr lr, [pc, #204] @ 1e9df4 <__cxa_atexit@plt+0x1ddaa8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2f7c <__cxa_atexit@plt+0x1e6c30> │ │ │ │ - ldr lr, [pc, #136] @ 1f2f98 <__cxa_atexit@plt+0x1e6c4c> │ │ │ │ + bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ + ldr lr, [pc, #136] @ 1e9de0 <__cxa_atexit@plt+0x1dda94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 1f2f9c <__cxa_atexit@plt+0x1e6c50> │ │ │ │ + ldr lr, [pc, #112] @ 1e9de4 <__cxa_atexit@plt+0x1dda98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - b 1f2f5c <__cxa_atexit@plt+0x1e6c10> │ │ │ │ + b 1e9da4 <__cxa_atexit@plt+0x1dda58> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f2f7c <__cxa_atexit@plt+0x1e6c30> │ │ │ │ - ldr lr, [pc, #80] @ 1f2f90 <__cxa_atexit@plt+0x1e6c44> │ │ │ │ + bcc 1e9dc4 <__cxa_atexit@plt+0x1dda78> │ │ │ │ + ldr lr, [pc, #80] @ 1e9dd8 <__cxa_atexit@plt+0x1dda8c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1f2f94 <__cxa_atexit@plt+0x1e6c48> │ │ │ │ + ldr lr, [pc, #56] @ 1e9ddc <__cxa_atexit@plt+0x1dda90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - smlawteq r2, r4, ip, sl │ │ │ │ + @ instruction: 0x01233e58 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - strdeq sl, [r2, -r8]! │ │ │ │ + smlawbeq r3, ip, sp, r3 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0x0122ac2c │ │ │ │ + smlawteq r3, r0, sp, r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x0122ad08 │ │ │ │ + @ instruction: 0x01233e9c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlawbeq r2, r0, ip, sl │ │ │ │ + @ instruction: 0x01233e14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f2ff4 <__cxa_atexit@plt+0x1e6ca8> │ │ │ │ - ldr r7, [pc, #52] @ 1f3008 <__cxa_atexit@plt+0x1e6cbc> │ │ │ │ + bhi 1e9e3c <__cxa_atexit@plt+0x1ddaf0> │ │ │ │ + ldr r7, [pc, #52] @ 1e9e50 <__cxa_atexit@plt+0x1ddb04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f2fe8 <__cxa_atexit@plt+0x1e6c9c> │ │ │ │ + beq 1e9e30 <__cxa_atexit@plt+0x1ddae4> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f3018 <__cxa_atexit@plt+0x1e6ccc> │ │ │ │ + b 1e9e60 <__cxa_atexit@plt+0x1ddb14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f300c <__cxa_atexit@plt+0x1e6cc0> │ │ │ │ + ldr r7, [pc, #16] @ 1e9e54 <__cxa_atexit@plt+0x1ddb08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, lsr r1 │ │ │ │ + tsteq r1, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #11 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -498493,198 +489167,198 @@ │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f3070 <__cxa_atexit@plt+0x1e6d24> │ │ │ │ + bhi 1e9eb8 <__cxa_atexit@plt+0x1ddb6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f3078 <__cxa_atexit@plt+0x1e6d2c> │ │ │ │ + ldr r1, [pc, #24] @ 1e9ec0 <__cxa_atexit@plt+0x1ddb74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a310 │ │ │ │ + smlawteq r3, r8, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f30b0 <__cxa_atexit@plt+0x1e6d64> │ │ │ │ + bhi 1e9ef8 <__cxa_atexit@plt+0x1ddbac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f30b8 <__cxa_atexit@plt+0x1e6d6c> │ │ │ │ + ldr r1, [pc, #24] @ 1e9f00 <__cxa_atexit@plt+0x1ddbb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r2, -r0]! │ │ │ │ + smlawbeq r3, r8, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f30f0 <__cxa_atexit@plt+0x1e6da4> │ │ │ │ + bhi 1e9f38 <__cxa_atexit@plt+0x1ddbec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f30f8 <__cxa_atexit@plt+0x1e6dac> │ │ │ │ + ldr r1, [pc, #24] @ 1e9f40 <__cxa_atexit@plt+0x1ddbf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a290 │ │ │ │ + @ instruction: 0x01233448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f3130 <__cxa_atexit@plt+0x1e6de4> │ │ │ │ + bhi 1e9f78 <__cxa_atexit@plt+0x1ddc2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f3138 <__cxa_atexit@plt+0x1e6dec> │ │ │ │ + ldr r1, [pc, #24] @ 1e9f80 <__cxa_atexit@plt+0x1ddc34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122a250 │ │ │ │ + @ instruction: 0x01233408 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f3180 <__cxa_atexit@plt+0x1e6e34> │ │ │ │ - ldr r7, [pc, #52] @ 1f3194 <__cxa_atexit@plt+0x1e6e48> │ │ │ │ + bhi 1e9fc8 <__cxa_atexit@plt+0x1ddc7c> │ │ │ │ + ldr r7, [pc, #52] @ 1e9fdc <__cxa_atexit@plt+0x1ddc90> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f3174 <__cxa_atexit@plt+0x1e6e28> │ │ │ │ + beq 1e9fbc <__cxa_atexit@plt+0x1ddc70> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f31a4 <__cxa_atexit@plt+0x1e6e58> │ │ │ │ + b 1e9fec <__cxa_atexit@plt+0x1ddca0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f3198 <__cxa_atexit@plt+0x1e6e4c> │ │ │ │ + ldr r7, [pc, #16] @ 1e9fe0 <__cxa_atexit@plt+0x1ddc94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01114fb4 │ │ │ │ + @ instruction: 0x0111dadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1f3208 <__cxa_atexit@plt+0x1e6ebc> │ │ │ │ + beq 1ea050 <__cxa_atexit@plt+0x1ddd04> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1f3254 <__cxa_atexit@plt+0x1e6f08> │ │ │ │ + bne 1ea09c <__cxa_atexit@plt+0x1ddd50> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r0, [r6, #-2] │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r0, #3 │ │ │ │ - bne 1f32a0 <__cxa_atexit@plt+0x1e6f54> │ │ │ │ + bne 1ea0e8 <__cxa_atexit@plt+0x1ddd9c> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f32e4 <__cxa_atexit@plt+0x1e6f98> │ │ │ │ - ldr lr, [pc, #276] @ 1f3300 <__cxa_atexit@plt+0x1e6fb4> │ │ │ │ + bcc 1ea12c <__cxa_atexit@plt+0x1ddde0> │ │ │ │ + ldr lr, [pc, #276] @ 1ea148 <__cxa_atexit@plt+0x1dddfc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #256] @ 1f3304 <__cxa_atexit@plt+0x1e6fb8> │ │ │ │ + ldr lr, [pc, #256] @ 1ea14c <__cxa_atexit@plt+0x1dde00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - b 1f32c8 <__cxa_atexit@plt+0x1e6f7c> │ │ │ │ + b 1ea110 <__cxa_atexit@plt+0x1dddc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f32e4 <__cxa_atexit@plt+0x1e6f98> │ │ │ │ - ldr lr, [pc, #208] @ 1f32f0 <__cxa_atexit@plt+0x1e6fa4> │ │ │ │ + bcc 1ea12c <__cxa_atexit@plt+0x1ddde0> │ │ │ │ + ldr lr, [pc, #208] @ 1ea138 <__cxa_atexit@plt+0x1dddec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #188] @ 1f32f4 <__cxa_atexit@plt+0x1e6fa8> │ │ │ │ + ldr lr, [pc, #188] @ 1ea13c <__cxa_atexit@plt+0x1dddf0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f32e4 <__cxa_atexit@plt+0x1e6f98> │ │ │ │ - ldr lr, [pc, #156] @ 1f3308 <__cxa_atexit@plt+0x1e6fbc> │ │ │ │ + bcc 1ea12c <__cxa_atexit@plt+0x1ddde0> │ │ │ │ + ldr lr, [pc, #156] @ 1ea150 <__cxa_atexit@plt+0x1dde04> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 1f330c <__cxa_atexit@plt+0x1e6fc0> │ │ │ │ + ldr lr, [pc, #136] @ 1ea154 <__cxa_atexit@plt+0x1dde08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f32e4 <__cxa_atexit@plt+0x1e6f98> │ │ │ │ - ldr lr, [pc, #72] @ 1f32f8 <__cxa_atexit@plt+0x1e6fac> │ │ │ │ + bcc 1ea12c <__cxa_atexit@plt+0x1ddde0> │ │ │ │ + ldr lr, [pc, #72] @ 1ea140 <__cxa_atexit@plt+0x1dddf4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 1f32fc <__cxa_atexit@plt+0x1e6fb0> │ │ │ │ + ldr lr, [pc, #52] @ 1ea144 <__cxa_atexit@plt+0x1dddf8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x0122a7e4 │ │ │ │ + @ instruction: 0x01233978 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0122a758 │ │ │ │ + @ instruction: 0x012338ec │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x0122a820 │ │ │ │ + @ instruction: 0x012339b4 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x0122a7a4 │ │ │ │ + @ instruction: 0x01233938 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f337c <__cxa_atexit@plt+0x1e7030> │ │ │ │ - ldr r3, [pc, #92] @ 1f338c <__cxa_atexit@plt+0x1e7040> │ │ │ │ + bhi 1ea1c4 <__cxa_atexit@plt+0x1dde78> │ │ │ │ + ldr r3, [pc, #92] @ 1ea1d4 <__cxa_atexit@plt+0x1dde88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -498697,20 +489371,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #6] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #5] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f3390 <__cxa_atexit@plt+0x1e7044> │ │ │ │ + ldr r7, [pc, #12] @ 1ea1d8 <__cxa_atexit@plt+0x1dde8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01114dbc │ │ │ │ + tsteq r1, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #6 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -498718,629 +489392,629 @@ │ │ │ │ ldr r7, [r7, r2] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f33f4 <__cxa_atexit@plt+0x1e70a8> │ │ │ │ + bhi 1ea23c <__cxa_atexit@plt+0x1ddef0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1f33fc <__cxa_atexit@plt+0x1e70b0> │ │ │ │ + ldr r1, [pc, #24] @ 1ea244 <__cxa_atexit@plt+0x1ddef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, ip, pc, r9 @ │ │ │ │ + @ instruction: 0x01233144 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f348c <__cxa_atexit@plt+0x1e7140> │ │ │ │ - ldr r7, [pc, #148] @ 1f34b4 <__cxa_atexit@plt+0x1e7168> │ │ │ │ + bhi 1ea2d4 <__cxa_atexit@plt+0x1ddf88> │ │ │ │ + ldr r7, [pc, #148] @ 1ea2fc <__cxa_atexit@plt+0x1ddfb0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f347c <__cxa_atexit@plt+0x1e7130> │ │ │ │ + beq 1ea2c4 <__cxa_atexit@plt+0x1ddf78> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f349c <__cxa_atexit@plt+0x1e7150> │ │ │ │ - ldr lr, [pc, #120] @ 1f34bc <__cxa_atexit@plt+0x1e7170> │ │ │ │ + bcc 1ea2e4 <__cxa_atexit@plt+0x1ddf98> │ │ │ │ + ldr lr, [pc, #120] @ 1ea304 <__cxa_atexit@plt+0x1ddfb8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 1f34c0 <__cxa_atexit@plt+0x1e7174> │ │ │ │ + ldr lr, [pc, #96] @ 1ea308 <__cxa_atexit@plt+0x1ddfbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f34b8 <__cxa_atexit@plt+0x1e716c> │ │ │ │ + ldr r7, [pc, #36] @ 1ea300 <__cxa_atexit@plt+0x1ddfb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r1, r4, asr #25 │ │ │ │ + tsteq r1, ip, ror #15 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0122a5b8 │ │ │ │ + @ instruction: 0x0123374c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3520 <__cxa_atexit@plt+0x1e71d4> │ │ │ │ - ldr r2, [pc, #68] @ 1f352c <__cxa_atexit@plt+0x1e71e0> │ │ │ │ + bcc 1ea368 <__cxa_atexit@plt+0x1de01c> │ │ │ │ + ldr r2, [pc, #68] @ 1ea374 <__cxa_atexit@plt+0x1de028> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 1f3530 <__cxa_atexit@plt+0x1e71e4> │ │ │ │ + ldr lr, [pc, #44] @ 1ea378 <__cxa_atexit@plt+0x1de02c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x0122a514 │ │ │ │ + @ instruction: 0x012336a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f3578 <__cxa_atexit@plt+0x1e722c> │ │ │ │ - ldr r3, [pc, #52] @ 1f3588 <__cxa_atexit@plt+0x1e723c> │ │ │ │ + bhi 1ea3c0 <__cxa_atexit@plt+0x1de074> │ │ │ │ + ldr r3, [pc, #52] @ 1ea3d0 <__cxa_atexit@plt+0x1de084> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f3568 <__cxa_atexit@plt+0x1e721c> │ │ │ │ + beq 1ea3b0 <__cxa_atexit@plt+0x1de064> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f358c <__cxa_atexit@plt+0x1e7240> │ │ │ │ + ldr r7, [pc, #12] @ 1ea3d4 <__cxa_atexit@plt+0x1de088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01114bdc │ │ │ │ + tsteq r1, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f35d4 <__cxa_atexit@plt+0x1e7288> │ │ │ │ - ldr r5, [pc, #32] @ 1f35e4 <__cxa_atexit@plt+0x1e7298> │ │ │ │ + bhi 1ea41c <__cxa_atexit@plt+0x1de0d0> │ │ │ │ + ldr r5, [pc, #32] @ 1ea42c <__cxa_atexit@plt+0x1de0e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f35e8 <__cxa_atexit@plt+0x1e729c> │ │ │ │ + ldr r7, [pc, #12] @ 1ea430 <__cxa_atexit@plt+0x1de0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01114b98 │ │ │ │ + tsteq r1, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f361c <__cxa_atexit@plt+0x1e72d0> │ │ │ │ - ldr r3, [pc, #60] @ 1f3644 <__cxa_atexit@plt+0x1e72f8> │ │ │ │ + bne 1ea464 <__cxa_atexit@plt+0x1de118> │ │ │ │ + ldr r3, [pc, #60] @ 1ea48c <__cxa_atexit@plt+0x1de140> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f3638 <__cxa_atexit@plt+0x1e72ec> │ │ │ │ - b 1f3650 <__cxa_atexit@plt+0x1e7304> │ │ │ │ - ldr r3, [pc, #28] @ 1f3640 <__cxa_atexit@plt+0x1e72f4> │ │ │ │ + beq 1ea480 <__cxa_atexit@plt+0x1de134> │ │ │ │ + b 1ea498 <__cxa_atexit@plt+0x1de14c> │ │ │ │ + ldr r3, [pc, #28] @ 1ea488 <__cxa_atexit@plt+0x1de13c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f3638 <__cxa_atexit@plt+0x1e72ec> │ │ │ │ - b 1f38c0 <__cxa_atexit@plt+0x1e7574> │ │ │ │ + beq 1ea480 <__cxa_atexit@plt+0x1de134> │ │ │ │ + b 1ea708 <__cxa_atexit@plt+0x1de3bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f3678 <__cxa_atexit@plt+0x1e732c> │ │ │ │ - ldr r3, [pc, #164] @ 1f3708 <__cxa_atexit@plt+0x1e73bc> │ │ │ │ + bne 1ea4c0 <__cxa_atexit@plt+0x1de174> │ │ │ │ + ldr r3, [pc, #164] @ 1ea550 <__cxa_atexit@plt+0x1de204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f36b8 <__cxa_atexit@plt+0x1e736c> │ │ │ │ - b 1f3714 <__cxa_atexit@plt+0x1e73c8> │ │ │ │ - ldr r3, [pc, #124] @ 1f36fc <__cxa_atexit@plt+0x1e73b0> │ │ │ │ + beq 1ea500 <__cxa_atexit@plt+0x1de1b4> │ │ │ │ + b 1ea55c <__cxa_atexit@plt+0x1de210> │ │ │ │ + ldr r3, [pc, #124] @ 1ea544 <__cxa_atexit@plt+0x1de1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f36b8 <__cxa_atexit@plt+0x1e736c> │ │ │ │ + beq 1ea500 <__cxa_atexit@plt+0x1de1b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f36c0 <__cxa_atexit@plt+0x1e7374> │ │ │ │ + bne 1ea508 <__cxa_atexit@plt+0x1de1bc> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f36ec <__cxa_atexit@plt+0x1e73a0> │ │ │ │ - ldr r2, [pc, #84] @ 1f3704 <__cxa_atexit@plt+0x1e73b8> │ │ │ │ + bcc 1ea534 <__cxa_atexit@plt+0x1de1e8> │ │ │ │ + ldr r2, [pc, #84] @ 1ea54c <__cxa_atexit@plt+0x1de200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f36d4 <__cxa_atexit@plt+0x1e7388> │ │ │ │ + b 1ea51c <__cxa_atexit@plt+0x1de1d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f36ec <__cxa_atexit@plt+0x1e73a0> │ │ │ │ - ldr r2, [pc, #48] @ 1f3700 <__cxa_atexit@plt+0x1e73b4> │ │ │ │ + bcc 1ea534 <__cxa_atexit@plt+0x1de1e8> │ │ │ │ + ldr r2, [pc, #48] @ 1ea548 <__cxa_atexit@plt+0x1de1fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x0122a370 │ │ │ │ - @ instruction: 0x0122a394 │ │ │ │ + @ instruction: 0x01233504 │ │ │ │ + @ instruction: 0x01233528 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f3760 <__cxa_atexit@plt+0x1e7414> │ │ │ │ - ldr r3, [pc, #156] @ 1f37c4 <__cxa_atexit@plt+0x1e7478> │ │ │ │ + bne 1ea5a8 <__cxa_atexit@plt+0x1de25c> │ │ │ │ + ldr r3, [pc, #156] @ 1ea60c <__cxa_atexit@plt+0x1de2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f377c <__cxa_atexit@plt+0x1e7430> │ │ │ │ + beq 1ea5c4 <__cxa_atexit@plt+0x1de278> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3784 <__cxa_atexit@plt+0x1e7438> │ │ │ │ + bne 1ea5cc <__cxa_atexit@plt+0x1de280> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f37b0 <__cxa_atexit@plt+0x1e7464> │ │ │ │ - ldr r2, [pc, #116] @ 1f37cc <__cxa_atexit@plt+0x1e7480> │ │ │ │ + bcc 1ea5f8 <__cxa_atexit@plt+0x1de2ac> │ │ │ │ + ldr r2, [pc, #116] @ 1ea614 <__cxa_atexit@plt+0x1de2c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f3798 <__cxa_atexit@plt+0x1e744c> │ │ │ │ + b 1ea5e0 <__cxa_atexit@plt+0x1de294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f37b0 <__cxa_atexit@plt+0x1e7464> │ │ │ │ - ldr r2, [pc, #72] @ 1f37c0 <__cxa_atexit@plt+0x1e7474> │ │ │ │ + bcc 1ea5f8 <__cxa_atexit@plt+0x1de2ac> │ │ │ │ + ldr r2, [pc, #72] @ 1ea608 <__cxa_atexit@plt+0x1de2bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f3794 <__cxa_atexit@plt+0x1e7448> │ │ │ │ + b 1ea5dc <__cxa_atexit@plt+0x1de290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f37b0 <__cxa_atexit@plt+0x1e7464> │ │ │ │ - ldr r2, [pc, #52] @ 1f37c8 <__cxa_atexit@plt+0x1e747c> │ │ │ │ + bcc 1ea5f8 <__cxa_atexit@plt+0x1de2ac> │ │ │ │ + ldr r2, [pc, #52] @ 1ea610 <__cxa_atexit@plt+0x1de2c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq sl, [r2, -r0]! │ │ │ │ + @ instruction: 0x01233464 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0122a2b8 │ │ │ │ - strdeq sl, [r2, -r8]! │ │ │ │ + @ instruction: 0x0123344c │ │ │ │ + smlawbeq r3, ip, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3808 <__cxa_atexit@plt+0x1e74bc> │ │ │ │ + bne 1ea650 <__cxa_atexit@plt+0x1de304> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3830 <__cxa_atexit@plt+0x1e74e4> │ │ │ │ - ldr r2, [pc, #64] @ 1f3840 <__cxa_atexit@plt+0x1e74f4> │ │ │ │ + bcc 1ea678 <__cxa_atexit@plt+0x1de32c> │ │ │ │ + ldr r2, [pc, #64] @ 1ea688 <__cxa_atexit@plt+0x1de33c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f381c <__cxa_atexit@plt+0x1e74d0> │ │ │ │ + b 1ea664 <__cxa_atexit@plt+0x1de318> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3830 <__cxa_atexit@plt+0x1e74e4> │ │ │ │ - ldr r2, [pc, #36] @ 1f383c <__cxa_atexit@plt+0x1e74f0> │ │ │ │ + bcc 1ea678 <__cxa_atexit@plt+0x1de32c> │ │ │ │ + ldr r2, [pc, #36] @ 1ea684 <__cxa_atexit@plt+0x1de338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122a234 │ │ │ │ - @ instruction: 0x0122a250 │ │ │ │ + smlawteq r3, r8, r3, r3 │ │ │ │ + @ instruction: 0x012333e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f387c <__cxa_atexit@plt+0x1e7530> │ │ │ │ + bne 1ea6c4 <__cxa_atexit@plt+0x1de378> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f38a4 <__cxa_atexit@plt+0x1e7558> │ │ │ │ - ldr r2, [pc, #64] @ 1f38b4 <__cxa_atexit@plt+0x1e7568> │ │ │ │ + bcc 1ea6ec <__cxa_atexit@plt+0x1de3a0> │ │ │ │ + ldr r2, [pc, #64] @ 1ea6fc <__cxa_atexit@plt+0x1de3b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f3890 <__cxa_atexit@plt+0x1e7544> │ │ │ │ + b 1ea6d8 <__cxa_atexit@plt+0x1de38c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f38a4 <__cxa_atexit@plt+0x1e7558> │ │ │ │ - ldr r2, [pc, #36] @ 1f38b0 <__cxa_atexit@plt+0x1e7564> │ │ │ │ + bcc 1ea6ec <__cxa_atexit@plt+0x1de3a0> │ │ │ │ + ldr r2, [pc, #36] @ 1ea6f8 <__cxa_atexit@plt+0x1de3ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122a1b4 │ │ │ │ - ldrdeq sl, [r2, -r0]! │ │ │ │ + @ instruction: 0x01233348 │ │ │ │ + @ instruction: 0x01233364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f390c <__cxa_atexit@plt+0x1e75c0> │ │ │ │ - ldr r3, [pc, #252] @ 1f39d0 <__cxa_atexit@plt+0x1e7684> │ │ │ │ + bne 1ea754 <__cxa_atexit@plt+0x1de408> │ │ │ │ + ldr r3, [pc, #252] @ 1ea818 <__cxa_atexit@plt+0x1de4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f395c <__cxa_atexit@plt+0x1e7610> │ │ │ │ + beq 1ea7a4 <__cxa_atexit@plt+0x1de458> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3964 <__cxa_atexit@plt+0x1e7618> │ │ │ │ + bne 1ea7ac <__cxa_atexit@plt+0x1de460> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f39b8 <__cxa_atexit@plt+0x1e766c> │ │ │ │ - ldr r2, [pc, #212] @ 1f39d8 <__cxa_atexit@plt+0x1e768c> │ │ │ │ + bcc 1ea800 <__cxa_atexit@plt+0x1de4b4> │ │ │ │ + ldr r2, [pc, #212] @ 1ea820 <__cxa_atexit@plt+0x1de4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f3978 <__cxa_atexit@plt+0x1e762c> │ │ │ │ - ldr r3, [pc, #180] @ 1f39c8 <__cxa_atexit@plt+0x1e767c> │ │ │ │ + b 1ea7c0 <__cxa_atexit@plt+0x1de474> │ │ │ │ + ldr r3, [pc, #180] @ 1ea810 <__cxa_atexit@plt+0x1de4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f395c <__cxa_atexit@plt+0x1e7610> │ │ │ │ + beq 1ea7a4 <__cxa_atexit@plt+0x1de458> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3990 <__cxa_atexit@plt+0x1e7644> │ │ │ │ + bne 1ea7d8 <__cxa_atexit@plt+0x1de48c> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f39b8 <__cxa_atexit@plt+0x1e766c> │ │ │ │ - ldr r2, [pc, #136] @ 1f39cc <__cxa_atexit@plt+0x1e7680> │ │ │ │ + bcc 1ea800 <__cxa_atexit@plt+0x1de4b4> │ │ │ │ + ldr r2, [pc, #136] @ 1ea814 <__cxa_atexit@plt+0x1de4c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f39b8 <__cxa_atexit@plt+0x1e766c> │ │ │ │ - ldr r2, [pc, #96] @ 1f39d4 <__cxa_atexit@plt+0x1e7688> │ │ │ │ + bcc 1ea800 <__cxa_atexit@plt+0x1de4b4> │ │ │ │ + ldr r2, [pc, #96] @ 1ea81c <__cxa_atexit@plt+0x1de4d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f39b8 <__cxa_atexit@plt+0x1e766c> │ │ │ │ - ldr r2, [pc, #60] @ 1f39dc <__cxa_atexit@plt+0x1e7690> │ │ │ │ + bcc 1ea800 <__cxa_atexit@plt+0x1de4b4> │ │ │ │ + ldr r2, [pc, #60] @ 1ea824 <__cxa_atexit@plt+0x1de4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq sl, [r2, -r0]! │ │ │ │ + smlawbeq r3, r4, r2, r3 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlawteq r2, r4, r0, sl │ │ │ │ - @ instruction: 0x0122a138 │ │ │ │ - strheq sl, [r2, -r4]! │ │ │ │ + @ instruction: 0x01233258 │ │ │ │ + smlawteq r3, ip, r2, r3 │ │ │ │ + @ instruction: 0x01233248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3a18 <__cxa_atexit@plt+0x1e76cc> │ │ │ │ + bne 1ea860 <__cxa_atexit@plt+0x1de514> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3a40 <__cxa_atexit@plt+0x1e76f4> │ │ │ │ - ldr r2, [pc, #64] @ 1f3a50 <__cxa_atexit@plt+0x1e7704> │ │ │ │ + bcc 1ea888 <__cxa_atexit@plt+0x1de53c> │ │ │ │ + ldr r2, [pc, #64] @ 1ea898 <__cxa_atexit@plt+0x1de54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f3a2c <__cxa_atexit@plt+0x1e76e0> │ │ │ │ + b 1ea874 <__cxa_atexit@plt+0x1de528> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3a40 <__cxa_atexit@plt+0x1e76f4> │ │ │ │ - ldr r2, [pc, #36] @ 1f3a4c <__cxa_atexit@plt+0x1e7700> │ │ │ │ + bcc 1ea888 <__cxa_atexit@plt+0x1de53c> │ │ │ │ + ldr r2, [pc, #36] @ 1ea894 <__cxa_atexit@plt+0x1de548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122a010 │ │ │ │ - @ instruction: 0x0122a02c │ │ │ │ + @ instruction: 0x012331a4 │ │ │ │ + smlawteq r3, r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3a98 <__cxa_atexit@plt+0x1e774c> │ │ │ │ + bne 1ea8e0 <__cxa_atexit@plt+0x1de594> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3abc <__cxa_atexit@plt+0x1e7770> │ │ │ │ - ldr r2, [pc, #68] @ 1f3ac8 <__cxa_atexit@plt+0x1e777c> │ │ │ │ + bcc 1ea904 <__cxa_atexit@plt+0x1de5b8> │ │ │ │ + ldr r2, [pc, #68] @ 1ea910 <__cxa_atexit@plt+0x1de5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3abc <__cxa_atexit@plt+0x1e7770> │ │ │ │ - ldr r2, [pc, #36] @ 1f3acc <__cxa_atexit@plt+0x1e7780> │ │ │ │ + bcc 1ea904 <__cxa_atexit@plt+0x1de5b8> │ │ │ │ + ldr r2, [pc, #36] @ 1ea914 <__cxa_atexit@plt+0x1de5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01229fb0 │ │ │ │ - @ instruction: 0x01229fac │ │ │ │ + @ instruction: 0x01233144 │ │ │ │ + @ instruction: 0x01233140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f3b14 <__cxa_atexit@plt+0x1e77c8> │ │ │ │ - ldr r7, [pc, #52] @ 1f3b28 <__cxa_atexit@plt+0x1e77dc> │ │ │ │ + bhi 1ea95c <__cxa_atexit@plt+0x1de610> │ │ │ │ + ldr r7, [pc, #52] @ 1ea970 <__cxa_atexit@plt+0x1de624> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f3b08 <__cxa_atexit@plt+0x1e77bc> │ │ │ │ + beq 1ea950 <__cxa_atexit@plt+0x1de604> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f3b38 <__cxa_atexit@plt+0x1e77ec> │ │ │ │ + b 1ea980 <__cxa_atexit@plt+0x1de634> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f3b2c <__cxa_atexit@plt+0x1e77e0> │ │ │ │ + ldr r7, [pc, #16] @ 1ea974 <__cxa_atexit@plt+0x1de628> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, asr r6 │ │ │ │ + tsteq r1, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f3bc8 <__cxa_atexit@plt+0x1e787c> │ │ │ │ + beq 1eaa10 <__cxa_atexit@plt+0x1de6c4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f3c08 <__cxa_atexit@plt+0x1e78bc> │ │ │ │ + bne 1eaa50 <__cxa_atexit@plt+0x1de704> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 1f3da0 <__cxa_atexit@plt+0x1e7a54> │ │ │ │ + bhi 1eabe8 <__cxa_atexit@plt+0x1de89c> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #596] @ 1f3e00 <__cxa_atexit@plt+0x1e7ab4> │ │ │ │ + ldr lr, [pc, #596] @ 1eac48 <__cxa_atexit@plt+0x1de8fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r0, [pc, #588] @ 1f3e04 <__cxa_atexit@plt+0x1e7ab8> │ │ │ │ + ldr r0, [pc, #588] @ 1eac4c <__cxa_atexit@plt+0x1de900> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - b 1f3c00 <__cxa_atexit@plt+0x1e78b4> │ │ │ │ + b 1eaa48 <__cxa_atexit@plt+0x1de6fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #516] @ 1f3df0 <__cxa_atexit@plt+0x1e7aa4> │ │ │ │ + ldr lr, [pc, #516] @ 1eac38 <__cxa_atexit@plt+0x1de8ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r1, [pc, #508] @ 1f3df4 <__cxa_atexit@plt+0x1e7aa8> │ │ │ │ + ldr r1, [pc, #508] @ 1eac3c <__cxa_atexit@plt+0x1de8f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ - b 1f3c40 <__cxa_atexit@plt+0x1e78f4> │ │ │ │ + b 1eaa88 <__cxa_atexit@plt+0x1de73c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #448] @ 1f3dec <__cxa_atexit@plt+0x1e7aa0> │ │ │ │ + ldr r1, [pc, #448] @ 1eac34 <__cxa_atexit@plt+0x1de8e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3de4 <__cxa_atexit@plt+0x1e7a98> │ │ │ │ + bcc 1eac2c <__cxa_atexit@plt+0x1de8e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #432] @ 1f3e20 <__cxa_atexit@plt+0x1e7ad4> │ │ │ │ + ldr r8, [pc, #432] @ 1eac68 <__cxa_atexit@plt+0x1de91c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #420] @ 1f3e24 <__cxa_atexit@plt+0x1e7ad8> │ │ │ │ + ldr r1, [pc, #420] @ 1eac6c <__cxa_atexit@plt+0x1de920> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 1f3d90 <__cxa_atexit@plt+0x1e7a44> │ │ │ │ + b 1eabd8 <__cxa_atexit@plt+0x1de88c> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #344] @ 1f3e10 <__cxa_atexit@plt+0x1e7ac4> │ │ │ │ + ldr r1, [pc, #344] @ 1eac58 <__cxa_atexit@plt+0x1de90c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr lr, [pc, #336] @ 1f3e14 <__cxa_atexit@plt+0x1e7ac8> │ │ │ │ + ldr lr, [pc, #336] @ 1eac5c <__cxa_atexit@plt+0x1de910> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 1f3d48 <__cxa_atexit@plt+0x1e79fc> │ │ │ │ + b 1eab90 <__cxa_atexit@plt+0x1de844> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #292] @ 1f3e18 <__cxa_atexit@plt+0x1e7acc> │ │ │ │ + ldr lr, [pc, #292] @ 1eac60 <__cxa_atexit@plt+0x1de914> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #284] @ 1f3e1c <__cxa_atexit@plt+0x1e7ad0> │ │ │ │ + ldr r1, [pc, #284] @ 1eac64 <__cxa_atexit@plt+0x1de918> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 1f3d44 <__cxa_atexit@plt+0x1e79f8> │ │ │ │ + b 1eab8c <__cxa_atexit@plt+0x1de840> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #220] @ 1f3e08 <__cxa_atexit@plt+0x1e7abc> │ │ │ │ + ldr lr, [pc, #220] @ 1eac50 <__cxa_atexit@plt+0x1de904> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #212] @ 1f3e0c <__cxa_atexit@plt+0x1e7ac0> │ │ │ │ + ldr r0, [pc, #212] @ 1eac54 <__cxa_atexit@plt+0x1de908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - b 1f3d94 <__cxa_atexit@plt+0x1e7a48> │ │ │ │ + b 1eabdc <__cxa_atexit@plt+0x1de890> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3de4 <__cxa_atexit@plt+0x1e7a98> │ │ │ │ + bcc 1eac2c <__cxa_atexit@plt+0x1de8e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #184] @ 1f3e28 <__cxa_atexit@plt+0x1e7adc> │ │ │ │ + ldr r1, [pc, #184] @ 1eac70 <__cxa_atexit@plt+0x1de924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #26 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -499348,545 +490022,545 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3dd4 <__cxa_atexit@plt+0x1e7a88> │ │ │ │ + bcc 1eac1c <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #56] @ 1f3df8 <__cxa_atexit@plt+0x1e7aac> │ │ │ │ + ldr r1, [pc, #56] @ 1eac40 <__cxa_atexit@plt+0x1de8f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #48] @ 1f3dfc <__cxa_atexit@plt+0x1e7ab0> │ │ │ │ + ldr lr, [pc, #48] @ 1eac44 <__cxa_atexit@plt+0x1de8f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 1f3c38 <__cxa_atexit@plt+0x1e78ec> │ │ │ │ + b 1eaa80 <__cxa_atexit@plt+0x1de734> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 1f3dd8 <__cxa_atexit@plt+0x1e7a8c> │ │ │ │ - @ instruction: 0x01229db0 │ │ │ │ - strdeq r9, [r2, -r0]! │ │ │ │ - @ instruction: 0x01229e00 │ │ │ │ - @ instruction: 0x01229c1c │ │ │ │ - @ instruction: 0x01229c2c │ │ │ │ - @ instruction: 0x01229e30 │ │ │ │ - @ instruction: 0x01229e40 │ │ │ │ - smlawteq r2, ip, ip, r9 │ │ │ │ - @ instruction: 0x01229ca4 │ │ │ │ - @ instruction: 0x01229d40 │ │ │ │ - @ instruction: 0x01229d18 │ │ │ │ - @ instruction: 0x01229d04 │ │ │ │ - ldrdeq r9, [r2, -ip]! │ │ │ │ - smlawbeq r2, r8, sp, r9 │ │ │ │ - @ instruction: 0x01229d5c │ │ │ │ - smlawbeq r2, r8, ip, r9 │ │ │ │ + b 1eac20 <__cxa_atexit@plt+0x1de8d4> │ │ │ │ + @ instruction: 0x01232f44 │ │ │ │ + smlawbeq r3, r4, pc, r2 @ │ │ │ │ + @ instruction: 0x01232f94 │ │ │ │ + @ instruction: 0x01232db0 │ │ │ │ + smlawteq r3, r0, sp, r2 │ │ │ │ + smlawteq r3, r4, pc, r2 @ │ │ │ │ + ldrdeq r2, [r3, -r4]! │ │ │ │ + @ instruction: 0x01232e60 │ │ │ │ + @ instruction: 0x01232e38 │ │ │ │ + ldrdeq r2, [r3, -r4]! │ │ │ │ + @ instruction: 0x01232eac │ │ │ │ + @ instruction: 0x01232e98 │ │ │ │ + @ instruction: 0x01232e70 │ │ │ │ + @ instruction: 0x01232f1c │ │ │ │ + strdeq r2, [r3, -r0]! │ │ │ │ + @ instruction: 0x01232e1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f3e5c <__cxa_atexit@plt+0x1e7b10> │ │ │ │ - ldr r5, [pc, #32] @ 1f3e6c <__cxa_atexit@plt+0x1e7b20> │ │ │ │ + bhi 1eaca4 <__cxa_atexit@plt+0x1de958> │ │ │ │ + ldr r5, [pc, #32] @ 1eacb4 <__cxa_atexit@plt+0x1de968> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f3e70 <__cxa_atexit@plt+0x1e7b24> │ │ │ │ + ldr r7, [pc, #12] @ 1eacb8 <__cxa_atexit@plt+0x1de96c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, r8, lsr #6 │ │ │ │ + tsteq r1, r0, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f3ea4 <__cxa_atexit@plt+0x1e7b58> │ │ │ │ - ldr r3, [pc, #60] @ 1f3ecc <__cxa_atexit@plt+0x1e7b80> │ │ │ │ + bne 1eacec <__cxa_atexit@plt+0x1de9a0> │ │ │ │ + ldr r3, [pc, #60] @ 1ead14 <__cxa_atexit@plt+0x1de9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f3ec0 <__cxa_atexit@plt+0x1e7b74> │ │ │ │ - b 1f3ed8 <__cxa_atexit@plt+0x1e7b8c> │ │ │ │ - ldr r3, [pc, #28] @ 1f3ec8 <__cxa_atexit@plt+0x1e7b7c> │ │ │ │ + beq 1ead08 <__cxa_atexit@plt+0x1de9bc> │ │ │ │ + b 1ead20 <__cxa_atexit@plt+0x1de9d4> │ │ │ │ + ldr r3, [pc, #28] @ 1ead10 <__cxa_atexit@plt+0x1de9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f3ec0 <__cxa_atexit@plt+0x1e7b74> │ │ │ │ - b 1f4148 <__cxa_atexit@plt+0x1e7dfc> │ │ │ │ + beq 1ead08 <__cxa_atexit@plt+0x1de9bc> │ │ │ │ + b 1eaf90 <__cxa_atexit@plt+0x1dec44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f3f00 <__cxa_atexit@plt+0x1e7bb4> │ │ │ │ - ldr r3, [pc, #164] @ 1f3f90 <__cxa_atexit@plt+0x1e7c44> │ │ │ │ + bne 1ead48 <__cxa_atexit@plt+0x1de9fc> │ │ │ │ + ldr r3, [pc, #164] @ 1eadd8 <__cxa_atexit@plt+0x1dea8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f3f40 <__cxa_atexit@plt+0x1e7bf4> │ │ │ │ - b 1f3f9c <__cxa_atexit@plt+0x1e7c50> │ │ │ │ - ldr r3, [pc, #124] @ 1f3f84 <__cxa_atexit@plt+0x1e7c38> │ │ │ │ + beq 1ead88 <__cxa_atexit@plt+0x1dea3c> │ │ │ │ + b 1eade4 <__cxa_atexit@plt+0x1dea98> │ │ │ │ + ldr r3, [pc, #124] @ 1eadcc <__cxa_atexit@plt+0x1dea80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f3f40 <__cxa_atexit@plt+0x1e7bf4> │ │ │ │ + beq 1ead88 <__cxa_atexit@plt+0x1dea3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f3f48 <__cxa_atexit@plt+0x1e7bfc> │ │ │ │ + bne 1ead90 <__cxa_atexit@plt+0x1dea44> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3f74 <__cxa_atexit@plt+0x1e7c28> │ │ │ │ - ldr r2, [pc, #84] @ 1f3f8c <__cxa_atexit@plt+0x1e7c40> │ │ │ │ + bcc 1eadbc <__cxa_atexit@plt+0x1dea70> │ │ │ │ + ldr r2, [pc, #84] @ 1eadd4 <__cxa_atexit@plt+0x1dea88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f3f5c <__cxa_atexit@plt+0x1e7c10> │ │ │ │ + b 1eada4 <__cxa_atexit@plt+0x1dea58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f3f74 <__cxa_atexit@plt+0x1e7c28> │ │ │ │ - ldr r2, [pc, #48] @ 1f3f88 <__cxa_atexit@plt+0x1e7c3c> │ │ │ │ + bcc 1eadbc <__cxa_atexit@plt+0x1dea70> │ │ │ │ + ldr r2, [pc, #48] @ 1eadd0 <__cxa_atexit@plt+0x1dea84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x01229ae8 │ │ │ │ - @ instruction: 0x01229b0c │ │ │ │ + @ instruction: 0x01232c7c │ │ │ │ + @ instruction: 0x01232ca0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f3fe8 <__cxa_atexit@plt+0x1e7c9c> │ │ │ │ - ldr r3, [pc, #156] @ 1f404c <__cxa_atexit@plt+0x1e7d00> │ │ │ │ + bne 1eae30 <__cxa_atexit@plt+0x1deae4> │ │ │ │ + ldr r3, [pc, #156] @ 1eae94 <__cxa_atexit@plt+0x1deb48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f4004 <__cxa_atexit@plt+0x1e7cb8> │ │ │ │ + beq 1eae4c <__cxa_atexit@plt+0x1deb00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f400c <__cxa_atexit@plt+0x1e7cc0> │ │ │ │ + bne 1eae54 <__cxa_atexit@plt+0x1deb08> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4038 <__cxa_atexit@plt+0x1e7cec> │ │ │ │ - ldr r2, [pc, #116] @ 1f4054 <__cxa_atexit@plt+0x1e7d08> │ │ │ │ + bcc 1eae80 <__cxa_atexit@plt+0x1deb34> │ │ │ │ + ldr r2, [pc, #116] @ 1eae9c <__cxa_atexit@plt+0x1deb50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f4020 <__cxa_atexit@plt+0x1e7cd4> │ │ │ │ + b 1eae68 <__cxa_atexit@plt+0x1deb1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4038 <__cxa_atexit@plt+0x1e7cec> │ │ │ │ - ldr r2, [pc, #72] @ 1f4048 <__cxa_atexit@plt+0x1e7cfc> │ │ │ │ + bcc 1eae80 <__cxa_atexit@plt+0x1deb34> │ │ │ │ + ldr r2, [pc, #72] @ 1eae90 <__cxa_atexit@plt+0x1deb44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1f401c <__cxa_atexit@plt+0x1e7cd0> │ │ │ │ + b 1eae64 <__cxa_atexit@plt+0x1deb18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4038 <__cxa_atexit@plt+0x1e7cec> │ │ │ │ - ldr r2, [pc, #52] @ 1f4050 <__cxa_atexit@plt+0x1e7d04> │ │ │ │ + bcc 1eae80 <__cxa_atexit@plt+0x1deb34> │ │ │ │ + ldr r2, [pc, #52] @ 1eae98 <__cxa_atexit@plt+0x1deb4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01229a48 │ │ │ │ + ldrdeq r2, [r3, -ip]! │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01229a30 │ │ │ │ - @ instruction: 0x01229a70 │ │ │ │ + smlawteq r3, r4, fp, r2 │ │ │ │ + @ instruction: 0x01232c04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f4090 <__cxa_atexit@plt+0x1e7d44> │ │ │ │ + bne 1eaed8 <__cxa_atexit@plt+0x1deb8c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f40b8 <__cxa_atexit@plt+0x1e7d6c> │ │ │ │ - ldr r2, [pc, #64] @ 1f40c8 <__cxa_atexit@plt+0x1e7d7c> │ │ │ │ + bcc 1eaf00 <__cxa_atexit@plt+0x1debb4> │ │ │ │ + ldr r2, [pc, #64] @ 1eaf10 <__cxa_atexit@plt+0x1debc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f40a4 <__cxa_atexit@plt+0x1e7d58> │ │ │ │ + b 1eaeec <__cxa_atexit@plt+0x1deba0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f40b8 <__cxa_atexit@plt+0x1e7d6c> │ │ │ │ - ldr r2, [pc, #36] @ 1f40c4 <__cxa_atexit@plt+0x1e7d78> │ │ │ │ + bcc 1eaf00 <__cxa_atexit@plt+0x1debb4> │ │ │ │ + ldr r2, [pc, #36] @ 1eaf0c <__cxa_atexit@plt+0x1debc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012299ac │ │ │ │ - smlawteq r2, r8, r9, r9 │ │ │ │ + @ instruction: 0x01232b40 │ │ │ │ + @ instruction: 0x01232b5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f4104 <__cxa_atexit@plt+0x1e7db8> │ │ │ │ + bne 1eaf4c <__cxa_atexit@plt+0x1dec00> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f412c <__cxa_atexit@plt+0x1e7de0> │ │ │ │ - ldr r2, [pc, #64] @ 1f413c <__cxa_atexit@plt+0x1e7df0> │ │ │ │ + bcc 1eaf74 <__cxa_atexit@plt+0x1dec28> │ │ │ │ + ldr r2, [pc, #64] @ 1eaf84 <__cxa_atexit@plt+0x1dec38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f4118 <__cxa_atexit@plt+0x1e7dcc> │ │ │ │ + b 1eaf60 <__cxa_atexit@plt+0x1dec14> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f412c <__cxa_atexit@plt+0x1e7de0> │ │ │ │ - ldr r2, [pc, #36] @ 1f4138 <__cxa_atexit@plt+0x1e7dec> │ │ │ │ + bcc 1eaf74 <__cxa_atexit@plt+0x1dec28> │ │ │ │ + ldr r2, [pc, #36] @ 1eaf80 <__cxa_atexit@plt+0x1dec34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122992c │ │ │ │ - @ instruction: 0x01229948 │ │ │ │ + smlawteq r3, r0, sl, r2 │ │ │ │ + ldrdeq r2, [r3, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f4194 <__cxa_atexit@plt+0x1e7e48> │ │ │ │ - ldr r3, [pc, #252] @ 1f4258 <__cxa_atexit@plt+0x1e7f0c> │ │ │ │ + bne 1eafdc <__cxa_atexit@plt+0x1dec90> │ │ │ │ + ldr r3, [pc, #252] @ 1eb0a0 <__cxa_atexit@plt+0x1ded54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f41e4 <__cxa_atexit@plt+0x1e7e98> │ │ │ │ + beq 1eb02c <__cxa_atexit@plt+0x1dece0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f41ec <__cxa_atexit@plt+0x1e7ea0> │ │ │ │ + bne 1eb034 <__cxa_atexit@plt+0x1dece8> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4240 <__cxa_atexit@plt+0x1e7ef4> │ │ │ │ - ldr r2, [pc, #212] @ 1f4260 <__cxa_atexit@plt+0x1e7f14> │ │ │ │ + bcc 1eb088 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ + ldr r2, [pc, #212] @ 1eb0a8 <__cxa_atexit@plt+0x1ded5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f4200 <__cxa_atexit@plt+0x1e7eb4> │ │ │ │ - ldr r3, [pc, #180] @ 1f4250 <__cxa_atexit@plt+0x1e7f04> │ │ │ │ + b 1eb048 <__cxa_atexit@plt+0x1decfc> │ │ │ │ + ldr r3, [pc, #180] @ 1eb098 <__cxa_atexit@plt+0x1ded4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1f41e4 <__cxa_atexit@plt+0x1e7e98> │ │ │ │ + beq 1eb02c <__cxa_atexit@plt+0x1dece0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f4218 <__cxa_atexit@plt+0x1e7ecc> │ │ │ │ + bne 1eb060 <__cxa_atexit@plt+0x1ded14> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4240 <__cxa_atexit@plt+0x1e7ef4> │ │ │ │ - ldr r2, [pc, #136] @ 1f4254 <__cxa_atexit@plt+0x1e7f08> │ │ │ │ + bcc 1eb088 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ + ldr r2, [pc, #136] @ 1eb09c <__cxa_atexit@plt+0x1ded50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4240 <__cxa_atexit@plt+0x1e7ef4> │ │ │ │ - ldr r2, [pc, #96] @ 1f425c <__cxa_atexit@plt+0x1e7f10> │ │ │ │ + bcc 1eb088 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ + ldr r2, [pc, #96] @ 1eb0a4 <__cxa_atexit@plt+0x1ded58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f4240 <__cxa_atexit@plt+0x1e7ef4> │ │ │ │ - ldr r2, [pc, #60] @ 1f4264 <__cxa_atexit@plt+0x1e7f18> │ │ │ │ + bcc 1eb088 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ + ldr r2, [pc, #60] @ 1eb0ac <__cxa_atexit@plt+0x1ded60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01229868 │ │ │ │ + strdeq r2, [r3, -ip]! │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x0122983c │ │ │ │ - @ instruction: 0x012298b0 │ │ │ │ - @ instruction: 0x0122982c │ │ │ │ + ldrdeq r2, [r3, -r0]! │ │ │ │ + @ instruction: 0x01232a44 │ │ │ │ + smlawteq r3, r0, r9, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f42a0 <__cxa_atexit@plt+0x1e7f54> │ │ │ │ + bne 1eb0e8 <__cxa_atexit@plt+0x1ded9c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f42c8 <__cxa_atexit@plt+0x1e7f7c> │ │ │ │ - ldr r2, [pc, #64] @ 1f42d8 <__cxa_atexit@plt+0x1e7f8c> │ │ │ │ + bcc 1eb110 <__cxa_atexit@plt+0x1dedc4> │ │ │ │ + ldr r2, [pc, #64] @ 1eb120 <__cxa_atexit@plt+0x1dedd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1f42b4 <__cxa_atexit@plt+0x1e7f68> │ │ │ │ + b 1eb0fc <__cxa_atexit@plt+0x1dedb0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f42c8 <__cxa_atexit@plt+0x1e7f7c> │ │ │ │ - ldr r2, [pc, #36] @ 1f42d4 <__cxa_atexit@plt+0x1e7f88> │ │ │ │ + bcc 1eb110 <__cxa_atexit@plt+0x1dedc4> │ │ │ │ + ldr r2, [pc, #36] @ 1eb11c <__cxa_atexit@plt+0x1dedd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r2, r8, r7, r9 │ │ │ │ - @ instruction: 0x012297a4 │ │ │ │ + @ instruction: 0x0123291c │ │ │ │ + @ instruction: 0x01232938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f4320 <__cxa_atexit@plt+0x1e7fd4> │ │ │ │ + bne 1eb168 <__cxa_atexit@plt+0x1dee1c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f4344 <__cxa_atexit@plt+0x1e7ff8> │ │ │ │ - ldr r2, [pc, #68] @ 1f4350 <__cxa_atexit@plt+0x1e8004> │ │ │ │ + bcc 1eb18c <__cxa_atexit@plt+0x1dee40> │ │ │ │ + ldr r2, [pc, #68] @ 1eb198 <__cxa_atexit@plt+0x1dee4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f4344 <__cxa_atexit@plt+0x1e7ff8> │ │ │ │ - ldr r2, [pc, #36] @ 1f4354 <__cxa_atexit@plt+0x1e8008> │ │ │ │ + bcc 1eb18c <__cxa_atexit@plt+0x1dee40> │ │ │ │ + ldr r2, [pc, #36] @ 1eb19c <__cxa_atexit@plt+0x1dee50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01229728 │ │ │ │ - @ instruction: 0x01229724 │ │ │ │ + @ instruction: 0x012328bc │ │ │ │ + @ instruction: 0x012328b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f439c <__cxa_atexit@plt+0x1e8050> │ │ │ │ - ldr r7, [pc, #52] @ 1f43b0 <__cxa_atexit@plt+0x1e8064> │ │ │ │ + bhi 1eb1e4 <__cxa_atexit@plt+0x1dee98> │ │ │ │ + ldr r7, [pc, #52] @ 1eb1f8 <__cxa_atexit@plt+0x1deeac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f4390 <__cxa_atexit@plt+0x1e8044> │ │ │ │ + beq 1eb1d8 <__cxa_atexit@plt+0x1dee8c> │ │ │ │ mov r7, r8 │ │ │ │ - b 1f43c0 <__cxa_atexit@plt+0x1e8074> │ │ │ │ + b 1eb208 <__cxa_atexit@plt+0x1deebc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f43b4 <__cxa_atexit@plt+0x1e8068> │ │ │ │ + ldr r7, [pc, #16] @ 1eb1fc <__cxa_atexit@plt+0x1deeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, ror #27 │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f4450 <__cxa_atexit@plt+0x1e8104> │ │ │ │ + beq 1eb298 <__cxa_atexit@plt+0x1def4c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f4490 <__cxa_atexit@plt+0x1e8144> │ │ │ │ + bne 1eb2d8 <__cxa_atexit@plt+0x1def8c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 1f4628 <__cxa_atexit@plt+0x1e82dc> │ │ │ │ + bhi 1eb470 <__cxa_atexit@plt+0x1df124> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #596] @ 1f4688 <__cxa_atexit@plt+0x1e833c> │ │ │ │ + ldr lr, [pc, #596] @ 1eb4d0 <__cxa_atexit@plt+0x1df184> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r0, [pc, #588] @ 1f468c <__cxa_atexit@plt+0x1e8340> │ │ │ │ + ldr r0, [pc, #588] @ 1eb4d4 <__cxa_atexit@plt+0x1df188> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - b 1f4488 <__cxa_atexit@plt+0x1e813c> │ │ │ │ + b 1eb2d0 <__cxa_atexit@plt+0x1def84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #516] @ 1f4678 <__cxa_atexit@plt+0x1e832c> │ │ │ │ + ldr lr, [pc, #516] @ 1eb4c0 <__cxa_atexit@plt+0x1df174> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r1, [pc, #508] @ 1f467c <__cxa_atexit@plt+0x1e8330> │ │ │ │ + ldr r1, [pc, #508] @ 1eb4c4 <__cxa_atexit@plt+0x1df178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ - b 1f44c8 <__cxa_atexit@plt+0x1e817c> │ │ │ │ + b 1eb310 <__cxa_atexit@plt+0x1defc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #448] @ 1f4674 <__cxa_atexit@plt+0x1e8328> │ │ │ │ + ldr r1, [pc, #448] @ 1eb4bc <__cxa_atexit@plt+0x1df170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f466c <__cxa_atexit@plt+0x1e8320> │ │ │ │ + bcc 1eb4b4 <__cxa_atexit@plt+0x1df168> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #432] @ 1f46a8 <__cxa_atexit@plt+0x1e835c> │ │ │ │ + ldr r8, [pc, #432] @ 1eb4f0 <__cxa_atexit@plt+0x1df1a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #420] @ 1f46ac <__cxa_atexit@plt+0x1e8360> │ │ │ │ + ldr r1, [pc, #420] @ 1eb4f4 <__cxa_atexit@plt+0x1df1a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 1f4618 <__cxa_atexit@plt+0x1e82cc> │ │ │ │ + b 1eb460 <__cxa_atexit@plt+0x1df114> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #344] @ 1f4698 <__cxa_atexit@plt+0x1e834c> │ │ │ │ + ldr r1, [pc, #344] @ 1eb4e0 <__cxa_atexit@plt+0x1df194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr lr, [pc, #336] @ 1f469c <__cxa_atexit@plt+0x1e8350> │ │ │ │ + ldr lr, [pc, #336] @ 1eb4e4 <__cxa_atexit@plt+0x1df198> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 1f45d0 <__cxa_atexit@plt+0x1e8284> │ │ │ │ + b 1eb418 <__cxa_atexit@plt+0x1df0cc> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #292] @ 1f46a0 <__cxa_atexit@plt+0x1e8354> │ │ │ │ + ldr lr, [pc, #292] @ 1eb4e8 <__cxa_atexit@plt+0x1df19c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #284] @ 1f46a4 <__cxa_atexit@plt+0x1e8358> │ │ │ │ + ldr r1, [pc, #284] @ 1eb4ec <__cxa_atexit@plt+0x1df1a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 1f45cc <__cxa_atexit@plt+0x1e8280> │ │ │ │ + b 1eb414 <__cxa_atexit@plt+0x1df0c8> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #220] @ 1f4690 <__cxa_atexit@plt+0x1e8344> │ │ │ │ + ldr lr, [pc, #220] @ 1eb4d8 <__cxa_atexit@plt+0x1df18c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #212] @ 1f4694 <__cxa_atexit@plt+0x1e8348> │ │ │ │ + ldr r0, [pc, #212] @ 1eb4dc <__cxa_atexit@plt+0x1df190> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - b 1f461c <__cxa_atexit@plt+0x1e82d0> │ │ │ │ + b 1eb464 <__cxa_atexit@plt+0x1df118> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f466c <__cxa_atexit@plt+0x1e8320> │ │ │ │ + bcc 1eb4b4 <__cxa_atexit@plt+0x1df168> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #184] @ 1f46b0 <__cxa_atexit@plt+0x1e8364> │ │ │ │ + ldr r1, [pc, #184] @ 1eb4f8 <__cxa_atexit@plt+0x1df1ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #26 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -499894,71 +490568,71 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f465c <__cxa_atexit@plt+0x1e8310> │ │ │ │ + bcc 1eb4a4 <__cxa_atexit@plt+0x1df158> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #56] @ 1f4680 <__cxa_atexit@plt+0x1e8334> │ │ │ │ + ldr r1, [pc, #56] @ 1eb4c8 <__cxa_atexit@plt+0x1df17c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #48] @ 1f4684 <__cxa_atexit@plt+0x1e8338> │ │ │ │ + ldr lr, [pc, #48] @ 1eb4cc <__cxa_atexit@plt+0x1df180> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 1f44c0 <__cxa_atexit@plt+0x1e8174> │ │ │ │ + b 1eb308 <__cxa_atexit@plt+0x1defbc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 1f4660 <__cxa_atexit@plt+0x1e8314> │ │ │ │ - @ instruction: 0x01229528 │ │ │ │ - @ instruction: 0x01229568 │ │ │ │ - @ instruction: 0x01229578 │ │ │ │ - @ instruction: 0x01229394 │ │ │ │ - @ instruction: 0x012293a4 │ │ │ │ - @ instruction: 0x012295a8 │ │ │ │ - @ instruction: 0x012295b8 │ │ │ │ - @ instruction: 0x01229444 │ │ │ │ - @ instruction: 0x0122941c │ │ │ │ - @ instruction: 0x012294b8 │ │ │ │ - @ instruction: 0x01229490 │ │ │ │ - @ instruction: 0x0122947c │ │ │ │ - @ instruction: 0x01229454 │ │ │ │ - @ instruction: 0x01229500 │ │ │ │ - ldrdeq r9, [r2, -r4]! │ │ │ │ - @ instruction: 0x01229400 │ │ │ │ + b 1eb4a8 <__cxa_atexit@plt+0x1df15c> │ │ │ │ + @ instruction: 0x012326bc │ │ │ │ + strdeq r2, [r3, -ip]! │ │ │ │ + @ instruction: 0x0123270c │ │ │ │ + @ instruction: 0x01232528 │ │ │ │ + @ instruction: 0x01232538 │ │ │ │ + @ instruction: 0x0123273c │ │ │ │ + @ instruction: 0x0123274c │ │ │ │ + ldrdeq r2, [r3, -r8]! │ │ │ │ + @ instruction: 0x012325b0 │ │ │ │ + @ instruction: 0x0123264c │ │ │ │ + @ instruction: 0x01232624 │ │ │ │ + @ instruction: 0x01232610 │ │ │ │ + @ instruction: 0x012325e8 │ │ │ │ + @ instruction: 0x01232694 │ │ │ │ + @ instruction: 0x01232668 │ │ │ │ + @ instruction: 0x01232594 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f46f8 <__cxa_atexit@plt+0x1e83ac> │ │ │ │ - ldr r7, [pc, #52] @ 1f470c <__cxa_atexit@plt+0x1e83c0> │ │ │ │ + bhi 1eb540 <__cxa_atexit@plt+0x1df1f4> │ │ │ │ + ldr r7, [pc, #52] @ 1eb554 <__cxa_atexit@plt+0x1df208> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f46ec <__cxa_atexit@plt+0x1e83a0> │ │ │ │ + beq 1eb534 <__cxa_atexit@plt+0x1df1e8> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f471c <__cxa_atexit@plt+0x1e83d0> │ │ │ │ + b 1eb564 <__cxa_atexit@plt+0x1df218> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f4710 <__cxa_atexit@plt+0x1e83c4> │ │ │ │ + ldr r7, [pc, #16] @ 1eb558 <__cxa_atexit@plt+0x1df20c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r4, lsr #21 │ │ │ │ + tsteq r1, ip, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r2 │ │ │ │ movne r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -499969,519 +490643,519 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f4788 <__cxa_atexit@plt+0x1e843c> │ │ │ │ - ldr r7, [pc, #52] @ 1f479c <__cxa_atexit@plt+0x1e8450> │ │ │ │ + bhi 1eb5d0 <__cxa_atexit@plt+0x1df284> │ │ │ │ + ldr r7, [pc, #52] @ 1eb5e4 <__cxa_atexit@plt+0x1df298> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f477c <__cxa_atexit@plt+0x1e8430> │ │ │ │ + beq 1eb5c4 <__cxa_atexit@plt+0x1df278> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f471c <__cxa_atexit@plt+0x1e83d0> │ │ │ │ + b 1eb564 <__cxa_atexit@plt+0x1df218> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f47a0 <__cxa_atexit@plt+0x1e8454> │ │ │ │ + ldr r7, [pc, #16] @ 1eb5e8 <__cxa_atexit@plt+0x1df29c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r1, r4, lsl sl │ │ │ │ + tsteq r1, ip, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f47dc <__cxa_atexit@plt+0x1e8490> │ │ │ │ - ldr r3, [pc, #40] @ 1f47f4 <__cxa_atexit@plt+0x1e84a8> │ │ │ │ + bcc 1eb624 <__cxa_atexit@plt+0x1df2d8> │ │ │ │ + ldr r3, [pc, #40] @ 1eb63c <__cxa_atexit@plt+0x1df2f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f47f8 <__cxa_atexit@plt+0x1e84ac> │ │ │ │ + ldr r7, [pc, #20] @ 1eb640 <__cxa_atexit@plt+0x1df2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, r2, r9 │ │ │ │ - tsteq r1, r8, asr #19 │ │ │ │ + @ instruction: 0x01232418 │ │ │ │ + @ instruction: 0x0111c4f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f4834 <__cxa_atexit@plt+0x1e84e8> │ │ │ │ - ldr r3, [pc, #40] @ 1f484c <__cxa_atexit@plt+0x1e8500> │ │ │ │ + bcc 1eb67c <__cxa_atexit@plt+0x1df330> │ │ │ │ + ldr r3, [pc, #40] @ 1eb694 <__cxa_atexit@plt+0x1df348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4850 <__cxa_atexit@plt+0x1e8504> │ │ │ │ + ldr r7, [pc, #20] @ 1eb698 <__cxa_atexit@plt+0x1df34c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229230 │ │ │ │ - tsteq r1, r4, ror r9 │ │ │ │ + smlawteq r3, r4, r3, r2 │ │ │ │ + @ instruction: 0x0111c49c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f488c <__cxa_atexit@plt+0x1e8540> │ │ │ │ - ldr r3, [pc, #40] @ 1f48a4 <__cxa_atexit@plt+0x1e8558> │ │ │ │ + bcc 1eb6d4 <__cxa_atexit@plt+0x1df388> │ │ │ │ + ldr r3, [pc, #40] @ 1eb6ec <__cxa_atexit@plt+0x1df3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f48a8 <__cxa_atexit@plt+0x1e855c> │ │ │ │ + ldr r7, [pc, #20] @ 1eb6f0 <__cxa_atexit@plt+0x1df3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012291b8 │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ + @ instruction: 0x0123234c │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f48e4 <__cxa_atexit@plt+0x1e8598> │ │ │ │ - ldr r3, [pc, #40] @ 1f48fc <__cxa_atexit@plt+0x1e85b0> │ │ │ │ + bcc 1eb72c <__cxa_atexit@plt+0x1df3e0> │ │ │ │ + ldr r3, [pc, #40] @ 1eb744 <__cxa_atexit@plt+0x1df3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4900 <__cxa_atexit@plt+0x1e85b4> │ │ │ │ + ldr r7, [pc, #20] @ 1eb748 <__cxa_atexit@plt+0x1df3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229164 │ │ │ │ - tsteq r1, ip, asr #17 │ │ │ │ + strdeq r2, [r3, -r8]! │ │ │ │ + @ instruction: 0x0111c3f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f493c <__cxa_atexit@plt+0x1e85f0> │ │ │ │ - ldr r3, [pc, #40] @ 1f4954 <__cxa_atexit@plt+0x1e8608> │ │ │ │ + bcc 1eb784 <__cxa_atexit@plt+0x1df438> │ │ │ │ + ldr r3, [pc, #40] @ 1eb79c <__cxa_atexit@plt+0x1df450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4958 <__cxa_atexit@plt+0x1e860c> │ │ │ │ + ldr r7, [pc, #20] @ 1eb7a0 <__cxa_atexit@plt+0x1df454> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229110 │ │ │ │ - tsteq r1, r8, ror r8 │ │ │ │ + @ instruction: 0x012322a4 │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f4994 <__cxa_atexit@plt+0x1e8648> │ │ │ │ - ldr r3, [pc, #40] @ 1f49ac <__cxa_atexit@plt+0x1e8660> │ │ │ │ + bcc 1eb7dc <__cxa_atexit@plt+0x1df490> │ │ │ │ + ldr r3, [pc, #40] @ 1eb7f4 <__cxa_atexit@plt+0x1df4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f49b0 <__cxa_atexit@plt+0x1e8664> │ │ │ │ + ldr r7, [pc, #20] @ 1eb7f8 <__cxa_atexit@plt+0x1df4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r2, -ip]! │ │ │ │ - tsteq r1, r4, lsr #16 │ │ │ │ + @ instruction: 0x01232250 │ │ │ │ + tsteq r1, ip, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f49ec <__cxa_atexit@plt+0x1e86a0> │ │ │ │ - ldr r3, [pc, #40] @ 1f4a04 <__cxa_atexit@plt+0x1e86b8> │ │ │ │ + bcc 1eb834 <__cxa_atexit@plt+0x1df4e8> │ │ │ │ + ldr r3, [pc, #40] @ 1eb84c <__cxa_atexit@plt+0x1df500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4a08 <__cxa_atexit@plt+0x1e86bc> │ │ │ │ + ldr r7, [pc, #20] @ 1eb850 <__cxa_atexit@plt+0x1df504> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229068 │ │ │ │ - @ instruction: 0x011137d0 │ │ │ │ + strdeq r2, [r3, -ip]! │ │ │ │ + @ instruction: 0x0111c2f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f4a44 <__cxa_atexit@plt+0x1e86f8> │ │ │ │ - ldr r3, [pc, #40] @ 1f4a5c <__cxa_atexit@plt+0x1e8710> │ │ │ │ + bcc 1eb88c <__cxa_atexit@plt+0x1df540> │ │ │ │ + ldr r3, [pc, #40] @ 1eb8a4 <__cxa_atexit@plt+0x1df558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4a60 <__cxa_atexit@plt+0x1e8714> │ │ │ │ + ldr r7, [pc, #20] @ 1eb8a8 <__cxa_atexit@plt+0x1df55c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01229014 │ │ │ │ - tsteq r1, ip, ror r7 │ │ │ │ + @ instruction: 0x012321a8 │ │ │ │ + tsteq r1, r4, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f4a9c <__cxa_atexit@plt+0x1e8750> │ │ │ │ - ldr r3, [pc, #40] @ 1f4ab4 <__cxa_atexit@plt+0x1e8768> │ │ │ │ + bcc 1eb8e4 <__cxa_atexit@plt+0x1df598> │ │ │ │ + ldr r3, [pc, #40] @ 1eb8fc <__cxa_atexit@plt+0x1df5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f4ab8 <__cxa_atexit@plt+0x1e876c> │ │ │ │ + ldr r7, [pc, #20] @ 1eb900 <__cxa_atexit@plt+0x1df5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r0, pc, r8 @ │ │ │ │ - tsteq r1, r8, lsr #14 │ │ │ │ + @ instruction: 0x01232154 │ │ │ │ + tsteq r1, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4af4 <__cxa_atexit@plt+0x1e87a8> │ │ │ │ - ldr r2, [pc, #36] @ 1f4afc <__cxa_atexit@plt+0x1e87b0> │ │ │ │ + bhi 1eb93c <__cxa_atexit@plt+0x1df5f0> │ │ │ │ + ldr r2, [pc, #36] @ 1eb944 <__cxa_atexit@plt+0x1df5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4b00 <__cxa_atexit@plt+0x1e87b4> │ │ │ │ + ldr r1, [pc, #32] @ 1eb948 <__cxa_atexit@plt+0x1df5fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011136d4 │ │ │ │ - @ instruction: 0x01228890 │ │ │ │ + @ instruction: 0x0111c1fc │ │ │ │ + @ instruction: 0x01231a48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4b3c <__cxa_atexit@plt+0x1e87f0> │ │ │ │ - ldr r2, [pc, #36] @ 1f4b44 <__cxa_atexit@plt+0x1e87f8> │ │ │ │ + bhi 1eb984 <__cxa_atexit@plt+0x1df638> │ │ │ │ + ldr r2, [pc, #36] @ 1eb98c <__cxa_atexit@plt+0x1df640> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4b48 <__cxa_atexit@plt+0x1e87fc> │ │ │ │ + ldr r1, [pc, #32] @ 1eb990 <__cxa_atexit@plt+0x1df644> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01113690 │ │ │ │ - @ instruction: 0x01228848 │ │ │ │ + @ instruction: 0x0111c1b8 │ │ │ │ + @ instruction: 0x01231a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4b84 <__cxa_atexit@plt+0x1e8838> │ │ │ │ - ldr r2, [pc, #36] @ 1f4b8c <__cxa_atexit@plt+0x1e8840> │ │ │ │ + bhi 1eb9cc <__cxa_atexit@plt+0x1df680> │ │ │ │ + ldr r2, [pc, #36] @ 1eb9d4 <__cxa_atexit@plt+0x1df688> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4b90 <__cxa_atexit@plt+0x1e8844> │ │ │ │ + ldr r1, [pc, #32] @ 1eb9d8 <__cxa_atexit@plt+0x1df68c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #12 │ │ │ │ - @ instruction: 0x01228800 │ │ │ │ + tsteq r1, r4, ror r1 │ │ │ │ + @ instruction: 0x012319b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4bcc <__cxa_atexit@plt+0x1e8880> │ │ │ │ - ldr r2, [pc, #36] @ 1f4bd4 <__cxa_atexit@plt+0x1e8888> │ │ │ │ + bhi 1eba14 <__cxa_atexit@plt+0x1df6c8> │ │ │ │ + ldr r2, [pc, #36] @ 1eba1c <__cxa_atexit@plt+0x1df6d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4bd8 <__cxa_atexit@plt+0x1e888c> │ │ │ │ + ldr r1, [pc, #32] @ 1eba20 <__cxa_atexit@plt+0x1df6d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #12 │ │ │ │ - @ instruction: 0x012287b8 │ │ │ │ + tsteq r1, r0, lsr r1 │ │ │ │ + @ instruction: 0x01231970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4c14 <__cxa_atexit@plt+0x1e88c8> │ │ │ │ - ldr r2, [pc, #36] @ 1f4c1c <__cxa_atexit@plt+0x1e88d0> │ │ │ │ + bhi 1eba5c <__cxa_atexit@plt+0x1df710> │ │ │ │ + ldr r2, [pc, #36] @ 1eba64 <__cxa_atexit@plt+0x1df718> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4c20 <__cxa_atexit@plt+0x1e88d4> │ │ │ │ + ldr r1, [pc, #32] @ 1eba68 <__cxa_atexit@plt+0x1df71c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #11 │ │ │ │ - @ instruction: 0x01228770 │ │ │ │ + tsteq r1, ip, ror #1 │ │ │ │ + @ instruction: 0x01231928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4c5c <__cxa_atexit@plt+0x1e8910> │ │ │ │ - ldr r2, [pc, #36] @ 1f4c64 <__cxa_atexit@plt+0x1e8918> │ │ │ │ + bhi 1ebaa4 <__cxa_atexit@plt+0x1df758> │ │ │ │ + ldr r2, [pc, #36] @ 1ebaac <__cxa_atexit@plt+0x1df760> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4c68 <__cxa_atexit@plt+0x1e891c> │ │ │ │ + ldr r1, [pc, #32] @ 1ebab0 <__cxa_atexit@plt+0x1df764> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl #11 │ │ │ │ - @ instruction: 0x01228728 │ │ │ │ + tsteq r1, r8, lsr #1 │ │ │ │ + @ instruction: 0x012318e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4ca4 <__cxa_atexit@plt+0x1e8958> │ │ │ │ - ldr r2, [pc, #36] @ 1f4cac <__cxa_atexit@plt+0x1e8960> │ │ │ │ + bhi 1ebaec <__cxa_atexit@plt+0x1df7a0> │ │ │ │ + ldr r2, [pc, #36] @ 1ebaf4 <__cxa_atexit@plt+0x1df7a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4cb0 <__cxa_atexit@plt+0x1e8964> │ │ │ │ + ldr r1, [pc, #32] @ 1ebaf8 <__cxa_atexit@plt+0x1df7ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr r5 │ │ │ │ - @ instruction: 0x012286e0 │ │ │ │ + tsteq r1, r4, rrx │ │ │ │ + @ instruction: 0x01231898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4cec <__cxa_atexit@plt+0x1e89a0> │ │ │ │ - ldr r2, [pc, #36] @ 1f4cf4 <__cxa_atexit@plt+0x1e89a8> │ │ │ │ + bhi 1ebb34 <__cxa_atexit@plt+0x1df7e8> │ │ │ │ + ldr r2, [pc, #36] @ 1ebb3c <__cxa_atexit@plt+0x1df7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4cf8 <__cxa_atexit@plt+0x1e89ac> │ │ │ │ + ldr r1, [pc, #32] @ 1ebb40 <__cxa_atexit@plt+0x1df7f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011134f8 │ │ │ │ - @ instruction: 0x01228698 │ │ │ │ + tsteq r1, r0, lsr #32 │ │ │ │ + @ instruction: 0x01231850 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4d34 <__cxa_atexit@plt+0x1e89e8> │ │ │ │ - ldr r2, [pc, #36] @ 1f4d3c <__cxa_atexit@plt+0x1e89f0> │ │ │ │ + bhi 1ebb7c <__cxa_atexit@plt+0x1df830> │ │ │ │ + ldr r2, [pc, #36] @ 1ebb84 <__cxa_atexit@plt+0x1df838> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4d40 <__cxa_atexit@plt+0x1e89f4> │ │ │ │ + ldr r1, [pc, #32] @ 1ebb88 <__cxa_atexit@plt+0x1df83c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011134b4 │ │ │ │ - @ instruction: 0x01228650 │ │ │ │ - tsteq r1, r0, lsl #9 │ │ │ │ + @ instruction: 0x0111bfdc │ │ │ │ + @ instruction: 0x01231808 │ │ │ │ + tsteq r1, r8, lsr #31 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f4d8c <__cxa_atexit@plt+0x1e8a40> │ │ │ │ - ldr r3, [pc, #52] @ 1f4d9c <__cxa_atexit@plt+0x1e8a50> │ │ │ │ + bhi 1ebbd4 <__cxa_atexit@plt+0x1df888> │ │ │ │ + ldr r3, [pc, #52] @ 1ebbe4 <__cxa_atexit@plt+0x1df898> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f4d84 <__cxa_atexit@plt+0x1e8a38> │ │ │ │ - b 1f4db0 <__cxa_atexit@plt+0x1e8a64> │ │ │ │ + beq 1ebbcc <__cxa_atexit@plt+0x1df880> │ │ │ │ + b 1ebbf8 <__cxa_atexit@plt+0x1df8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f4da0 <__cxa_atexit@plt+0x1e8a54> │ │ │ │ + ldr r7, [pc, #12] @ 1ebbe8 <__cxa_atexit@plt+0x1df89c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, asr #8 │ │ │ │ - tsteq r1, r4, lsr #8 │ │ │ │ + tsteq r1, r0, ror pc │ │ │ │ + tsteq r1, ip, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 1f4e14 <__cxa_atexit@plt+0x1e8ac8> │ │ │ │ + ldr r2, [pc, #88] @ 1ebc5c <__cxa_atexit@plt+0x1df910> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f4df8 <__cxa_atexit@plt+0x1e8aac> │ │ │ │ + beq 1ebc40 <__cxa_atexit@plt+0x1df8f4> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 1f4e04 <__cxa_atexit@plt+0x1e8ab8> │ │ │ │ - ldr r3, [pc, #52] @ 1f4e18 <__cxa_atexit@plt+0x1e8acc> │ │ │ │ + bne 1ebc4c <__cxa_atexit@plt+0x1df900> │ │ │ │ + ldr r3, [pc, #52] @ 1ebc60 <__cxa_atexit@plt+0x1df914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f4e0c <__cxa_atexit@plt+0x1e8ac0> │ │ │ │ - b 1f4e74 <__cxa_atexit@plt+0x1e8b28> │ │ │ │ + beq 1ebc54 <__cxa_atexit@plt+0x1df908> │ │ │ │ + b 1ebcbc <__cxa_atexit@plt+0x1df970> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5], #16 │ │ │ │ b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r1, ip, lsr #7 │ │ │ │ + @ instruction: 0x0111bed4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1f4e54 <__cxa_atexit@plt+0x1e8b08> │ │ │ │ + bne 1ebc9c <__cxa_atexit@plt+0x1df950> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #40] @ 1f4e68 <__cxa_atexit@plt+0x1e8b1c> │ │ │ │ + ldr r3, [pc, #40] @ 1ebcb0 <__cxa_atexit@plt+0x1df964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f4e60 <__cxa_atexit@plt+0x1e8b14> │ │ │ │ - b 1f4e74 <__cxa_atexit@plt+0x1e8b28> │ │ │ │ + beq 1ebca8 <__cxa_atexit@plt+0x1df95c> │ │ │ │ + b 1ebcbc <__cxa_atexit@plt+0x1df970> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1f4f50 <__cxa_atexit@plt+0x1e8c04> │ │ │ │ + bcc 1ebd98 <__cxa_atexit@plt+0x1dfa4c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ add r9, r2, #4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ - bhi 1f4f3c <__cxa_atexit@plt+0x1e8bf0> │ │ │ │ + bhi 1ebd84 <__cxa_atexit@plt+0x1dfa38> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldr r3, [pc, #128] @ 1f4f64 <__cxa_atexit@plt+0x1e8c18> │ │ │ │ + ldr r3, [pc, #128] @ 1ebdac <__cxa_atexit@plt+0x1dfa60> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #132] @ 1f4f74 <__cxa_atexit@plt+0x1e8c28> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #132] @ 1ebdbc <__cxa_atexit@plt+0x1dfa70> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #112] @ 1f4f6c <__cxa_atexit@plt+0x1e8c20> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #112] @ 1ebdb4 <__cxa_atexit@plt+0x1dfa68> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #104] @ 1f4f70 <__cxa_atexit@plt+0x1e8c24> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #104] @ 1ebdb8 <__cxa_atexit@plt+0x1dfa6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #108] @ 1f4f80 <__cxa_atexit@plt+0x1e8c34> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #108] @ 1ebdc8 <__cxa_atexit@plt+0x1dfa7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #72] @ 1f4f68 <__cxa_atexit@plt+0x1e8c1c> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #72] @ 1ebdb0 <__cxa_atexit@plt+0x1dfa64> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #76] @ 1f4f78 <__cxa_atexit@plt+0x1e8c2c> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #76] @ 1ebdc0 <__cxa_atexit@plt+0x1dfa74> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #68] @ 1f4f7c <__cxa_atexit@plt+0x1e8c30> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #68] @ 1ebdc4 <__cxa_atexit@plt+0x1dfa78> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f4f44 <__cxa_atexit@plt+0x1e8bf8> │ │ │ │ - ldr r3, [pc, #28] @ 1f4f60 <__cxa_atexit@plt+0x1e8c14> │ │ │ │ + b 1ebd8c <__cxa_atexit@plt+0x1dfa40> │ │ │ │ + ldr r3, [pc, #28] @ 1ebda8 <__cxa_atexit@plt+0x1dfa5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6] │ │ │ │ str r3, [r9] │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ @@ -500495,275 +491169,275 @@ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f4fbc <__cxa_atexit@plt+0x1e8c70> │ │ │ │ - ldr r2, [pc, #36] @ 1f4fc4 <__cxa_atexit@plt+0x1e8c78> │ │ │ │ + bhi 1ebe04 <__cxa_atexit@plt+0x1dfab8> │ │ │ │ + ldr r2, [pc, #36] @ 1ebe0c <__cxa_atexit@plt+0x1dfac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f4fc8 <__cxa_atexit@plt+0x1e8c7c> │ │ │ │ + ldr r1, [pc, #32] @ 1ebe10 <__cxa_atexit@plt+0x1dfac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r2 │ │ │ │ - smlawteq r2, r8, r3, r8 │ │ │ │ + tsteq r1, r8, lsr sp │ │ │ │ + smlawbeq r3, r0, r5, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f5004 <__cxa_atexit@plt+0x1e8cb8> │ │ │ │ - ldr r2, [pc, #36] @ 1f500c <__cxa_atexit@plt+0x1e8cc0> │ │ │ │ + bhi 1ebe4c <__cxa_atexit@plt+0x1dfb00> │ │ │ │ + ldr r2, [pc, #36] @ 1ebe54 <__cxa_atexit@plt+0x1dfb08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f5010 <__cxa_atexit@plt+0x1e8cc4> │ │ │ │ + ldr r1, [pc, #32] @ 1ebe58 <__cxa_atexit@plt+0x1dfb0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #3 │ │ │ │ - smlawbeq r2, r0, r3, r8 │ │ │ │ + @ instruction: 0x0111bcf4 │ │ │ │ + @ instruction: 0x01231538 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f504c <__cxa_atexit@plt+0x1e8d00> │ │ │ │ - ldr r2, [pc, #36] @ 1f5054 <__cxa_atexit@plt+0x1e8d08> │ │ │ │ + bhi 1ebe94 <__cxa_atexit@plt+0x1dfb48> │ │ │ │ + ldr r2, [pc, #36] @ 1ebe9c <__cxa_atexit@plt+0x1dfb50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f5058 <__cxa_atexit@plt+0x1e8d0c> │ │ │ │ + ldr r1, [pc, #32] @ 1ebea0 <__cxa_atexit@plt+0x1dfb54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #3 │ │ │ │ - @ instruction: 0x01228338 │ │ │ │ + @ instruction: 0x0111bcb0 │ │ │ │ + strdeq r1, [r3, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f5094 <__cxa_atexit@plt+0x1e8d48> │ │ │ │ - ldr r2, [pc, #36] @ 1f509c <__cxa_atexit@plt+0x1e8d50> │ │ │ │ + bhi 1ebedc <__cxa_atexit@plt+0x1dfb90> │ │ │ │ + ldr r2, [pc, #36] @ 1ebee4 <__cxa_atexit@plt+0x1dfb98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f50a0 <__cxa_atexit@plt+0x1e8d54> │ │ │ │ + ldr r1, [pc, #32] @ 1ebee8 <__cxa_atexit@plt+0x1dfb9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #2 │ │ │ │ - strdeq r8, [r2, -r0]! │ │ │ │ + tsteq r1, ip, ror #24 │ │ │ │ + @ instruction: 0x012314a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f50dc <__cxa_atexit@plt+0x1e8d90> │ │ │ │ - ldr r2, [pc, #36] @ 1f50e4 <__cxa_atexit@plt+0x1e8d98> │ │ │ │ + bhi 1ebf24 <__cxa_atexit@plt+0x1dfbd8> │ │ │ │ + ldr r2, [pc, #36] @ 1ebf2c <__cxa_atexit@plt+0x1dfbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f50e8 <__cxa_atexit@plt+0x1e8d9c> │ │ │ │ + ldr r1, [pc, #32] @ 1ebf30 <__cxa_atexit@plt+0x1dfbe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl #2 │ │ │ │ - @ instruction: 0x012282a8 │ │ │ │ + tsteq r1, r8, lsr #24 │ │ │ │ + @ instruction: 0x01231460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f5124 <__cxa_atexit@plt+0x1e8dd8> │ │ │ │ - ldr r2, [pc, #36] @ 1f512c <__cxa_atexit@plt+0x1e8de0> │ │ │ │ + bhi 1ebf6c <__cxa_atexit@plt+0x1dfc20> │ │ │ │ + ldr r2, [pc, #36] @ 1ebf74 <__cxa_atexit@plt+0x1dfc28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f5130 <__cxa_atexit@plt+0x1e8de4> │ │ │ │ + ldr r1, [pc, #32] @ 1ebf78 <__cxa_atexit@plt+0x1dfc2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r1, -ip] │ │ │ │ - @ instruction: 0x01228260 │ │ │ │ + tsteq r1, r4, ror #23 │ │ │ │ + @ instruction: 0x01231418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f516c <__cxa_atexit@plt+0x1e8e20> │ │ │ │ - ldr r2, [pc, #36] @ 1f5174 <__cxa_atexit@plt+0x1e8e28> │ │ │ │ + bhi 1ebfb4 <__cxa_atexit@plt+0x1dfc68> │ │ │ │ + ldr r2, [pc, #36] @ 1ebfbc <__cxa_atexit@plt+0x1dfc70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f5178 <__cxa_atexit@plt+0x1e8e2c> │ │ │ │ + ldr r1, [pc, #32] @ 1ebfc0 <__cxa_atexit@plt+0x1dfc74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror r0 │ │ │ │ - @ instruction: 0x01228218 │ │ │ │ + tsteq r1, r0, lsr #23 │ │ │ │ + ldrdeq r1, [r3, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f51b4 <__cxa_atexit@plt+0x1e8e68> │ │ │ │ - ldr r2, [pc, #36] @ 1f51bc <__cxa_atexit@plt+0x1e8e70> │ │ │ │ + bhi 1ebffc <__cxa_atexit@plt+0x1dfcb0> │ │ │ │ + ldr r2, [pc, #36] @ 1ec004 <__cxa_atexit@plt+0x1dfcb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f51c0 <__cxa_atexit@plt+0x1e8e74> │ │ │ │ + ldr r1, [pc, #32] @ 1ec008 <__cxa_atexit@plt+0x1dfcbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r0 │ │ │ │ - ldrdeq r8, [r2, -r0]! │ │ │ │ + tsteq r1, ip, asr fp │ │ │ │ + smlawbeq r3, r8, r3, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f51fc <__cxa_atexit@plt+0x1e8eb0> │ │ │ │ - ldr r2, [pc, #36] @ 1f5204 <__cxa_atexit@plt+0x1e8eb8> │ │ │ │ + bhi 1ec044 <__cxa_atexit@plt+0x1dfcf8> │ │ │ │ + ldr r2, [pc, #36] @ 1ec04c <__cxa_atexit@plt+0x1dfd00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f5208 <__cxa_atexit@plt+0x1e8ebc> │ │ │ │ + ldr r1, [pc, #32] @ 1ec050 <__cxa_atexit@plt+0x1dfd04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #31 │ │ │ │ - smlawbeq r2, r8, r1, r8 │ │ │ │ + @ instruction: 0x0111baf4 │ │ │ │ + @ instruction: 0x01231340 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f5254 <__cxa_atexit@plt+0x1e8f08> │ │ │ │ - ldr r2, [pc, #56] @ 1f5268 <__cxa_atexit@plt+0x1e8f1c> │ │ │ │ + bhi 1ec09c <__cxa_atexit@plt+0x1dfd50> │ │ │ │ + ldr r2, [pc, #56] @ 1ec0b0 <__cxa_atexit@plt+0x1dfd64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f524c <__cxa_atexit@plt+0x1e8f00> │ │ │ │ - b 1f5278 <__cxa_atexit@plt+0x1e8f2c> │ │ │ │ + beq 1ec094 <__cxa_atexit@plt+0x1dfd48> │ │ │ │ + b 1ec0c0 <__cxa_atexit@plt+0x1dfd74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f526c <__cxa_atexit@plt+0x1e8f20> │ │ │ │ + ldr r7, [pc, #16] @ 1ec0b4 <__cxa_atexit@plt+0x1dfd68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, r8, lsl #31 │ │ │ │ + @ instruction: 0x0111bab0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1f52f8 <__cxa_atexit@plt+0x1e8fac> │ │ │ │ + beq 1ec140 <__cxa_atexit@plt+0x1dfdf4> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1f5318 <__cxa_atexit@plt+0x1e8fcc> │ │ │ │ + bne 1ec160 <__cxa_atexit@plt+0x1dfe14> │ │ │ │ bic r6, r3, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r0, [r6, #-2] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ sub r0, r0, #3 │ │ │ │ cmp r0, #5 │ │ │ │ - bhi 1f539c <__cxa_atexit@plt+0x1e9050> │ │ │ │ + bhi 1ec1e4 <__cxa_atexit@plt+0x1dfe98> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r0, [r1, r0, lsl #2] │ │ │ │ add pc, r1, r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #232] @ 1f53dc <__cxa_atexit@plt+0x1e9090> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #232] @ 1ec224 <__cxa_atexit@plt+0x1dfed8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #196] @ 1f53d4 <__cxa_atexit@plt+0x1e9088> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #196] @ 1ec21c <__cxa_atexit@plt+0x1dfed0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r3, #2] │ │ │ │ - b 1f53b0 <__cxa_atexit@plt+0x1e9064> │ │ │ │ + b 1ec1f8 <__cxa_atexit@plt+0x1dfeac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #160] @ 1f53d0 <__cxa_atexit@plt+0x1e9084> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #160] @ 1ec218 <__cxa_atexit@plt+0x1dfecc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ - b 1f53b0 <__cxa_atexit@plt+0x1e9064> │ │ │ │ + b 1ec1f8 <__cxa_atexit@plt+0x1dfeac> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #164] @ 1f53ec <__cxa_atexit@plt+0x1e90a0> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #164] @ 1ec234 <__cxa_atexit@plt+0x1dfee8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #136] @ 1f53e4 <__cxa_atexit@plt+0x1e9098> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #136] @ 1ec22c <__cxa_atexit@plt+0x1dfee0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #120] @ 1f53e8 <__cxa_atexit@plt+0x1e909c> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #120] @ 1ec230 <__cxa_atexit@plt+0x1dfee4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #92] @ 1f53e0 <__cxa_atexit@plt+0x1e9094> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #92] @ 1ec228 <__cxa_atexit@plt+0x1dfedc> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #88] @ 1f53f0 <__cxa_atexit@plt+0x1e90a4> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #88] @ 1ec238 <__cxa_atexit@plt+0x1dfeec> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f53ac <__cxa_atexit@plt+0x1e9060> │ │ │ │ + b 1ec1f4 <__cxa_atexit@plt+0x1dfea8> │ │ │ │ cmp lr, r6 │ │ │ │ - bcc 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ - ldr r1, [pc, #44] @ 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ + bcc 1ec208 <__cxa_atexit@plt+0x1dfebc> │ │ │ │ + ldr r1, [pc, #44] @ 1ec220 <__cxa_atexit@plt+0x1dfed4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r3, #1] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r7, #12 │ │ │ │ @@ -500780,1512 +491454,1512 @@ │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f5438 <__cxa_atexit@plt+0x1e90ec> │ │ │ │ - ldr r7, [pc, #52] @ 1f5448 <__cxa_atexit@plt+0x1e90fc> │ │ │ │ + bhi 1ec280 <__cxa_atexit@plt+0x1dff34> │ │ │ │ + ldr r7, [pc, #52] @ 1ec290 <__cxa_atexit@plt+0x1dff44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f542c <__cxa_atexit@plt+0x1e90e0> │ │ │ │ + beq 1ec274 <__cxa_atexit@plt+0x1dff28> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f544c <__cxa_atexit@plt+0x1e9100> │ │ │ │ + ldr r7, [pc, #12] @ 1ec294 <__cxa_atexit@plt+0x1dff48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, r8, lsr #27 │ │ │ │ + @ instruction: 0x0111b8d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1f54d0 <__cxa_atexit@plt+0x1e9184> │ │ │ │ + beq 1ec318 <__cxa_atexit@plt+0x1dffcc> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1f5510 <__cxa_atexit@plt+0x1e91c4> │ │ │ │ + bne 1ec358 <__cxa_atexit@plt+0x1e000c> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #5 │ │ │ │ - bhi 1f5658 <__cxa_atexit@plt+0x1e930c> │ │ │ │ + bhi 1ec4a0 <__cxa_atexit@plt+0x1e0154> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #472] @ 1f5694 <__cxa_atexit@plt+0x1e9348> │ │ │ │ + ldr r2, [pc, #472] @ 1ec4dc <__cxa_atexit@plt+0x1e0190> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ - b 1f5af0 <__cxa_atexit@plt+0x1e97a4> │ │ │ │ - ldr r2, [pc, #432] @ 1f5688 <__cxa_atexit@plt+0x1e933c> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ + b 1ec938 <__cxa_atexit@plt+0x1e05ec> │ │ │ │ + ldr r2, [pc, #432] @ 1ec4d0 <__cxa_atexit@plt+0x1e0184> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ cmp r2, #1 │ │ │ │ - beq 1f5644 <__cxa_atexit@plt+0x1e92f8> │ │ │ │ + beq 1ec48c <__cxa_atexit@plt+0x1e0140> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1f558c <__cxa_atexit@plt+0x1e9240> │ │ │ │ - ldr r2, [pc, #392] @ 1f568c <__cxa_atexit@plt+0x1e9340> │ │ │ │ + bne 1ec3d4 <__cxa_atexit@plt+0x1e0088> │ │ │ │ + ldr r2, [pc, #392] @ 1ec4d4 <__cxa_atexit@plt+0x1e0188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - b 1f5544 <__cxa_atexit@plt+0x1e91f8> │ │ │ │ - ldr r2, [pc, #360] @ 1f5680 <__cxa_atexit@plt+0x1e9334> │ │ │ │ + b 1ec38c <__cxa_atexit@plt+0x1e0040> │ │ │ │ + ldr r2, [pc, #360] @ 1ec4c8 <__cxa_atexit@plt+0x1e017c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 1f558c <__cxa_atexit@plt+0x1e9240> │ │ │ │ - ldr r2, [pc, #328] @ 1f5684 <__cxa_atexit@plt+0x1e9338> │ │ │ │ + bne 1ec3d4 <__cxa_atexit@plt+0x1e0088> │ │ │ │ + ldr r2, [pc, #328] @ 1ec4cc <__cxa_atexit@plt+0x1e0180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r2, [pc, #328] @ 1f56a4 <__cxa_atexit@plt+0x1e9358> │ │ │ │ + ldr r2, [pc, #328] @ 1ec4ec <__cxa_atexit@plt+0x1e01a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #7 │ │ │ │ - beq 1f5630 <__cxa_atexit@plt+0x1e92e4> │ │ │ │ + beq 1ec478 <__cxa_atexit@plt+0x1e012c> │ │ │ │ cmp r2, #8 │ │ │ │ - bne 1f5644 <__cxa_atexit@plt+0x1e92f8> │ │ │ │ - ldr r7, [pc, #276] @ 1f56a8 <__cxa_atexit@plt+0x1e935c> │ │ │ │ + bne 1ec48c <__cxa_atexit@plt+0x1e0140> │ │ │ │ + ldr r7, [pc, #276] @ 1ec4f0 <__cxa_atexit@plt+0x1e01a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #240] @ 1f569c <__cxa_atexit@plt+0x1e9350> │ │ │ │ + ldr r2, [pc, #240] @ 1ec4e4 <__cxa_atexit@plt+0x1e0198> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ - b 1f58b0 <__cxa_atexit@plt+0x1e9564> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ + b 1ec6f8 <__cxa_atexit@plt+0x1e03ac> │ │ │ │ ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #212] @ 1f56a0 <__cxa_atexit@plt+0x1e9354> │ │ │ │ + ldr r2, [pc, #212] @ 1ec4e8 <__cxa_atexit@plt+0x1e019c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ - b 1f5790 <__cxa_atexit@plt+0x1e9444> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ + b 1ec5d8 <__cxa_atexit@plt+0x1e028c> │ │ │ │ ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #172] @ 1f5698 <__cxa_atexit@plt+0x1e934c> │ │ │ │ + ldr r2, [pc, #172] @ 1ec4e0 <__cxa_atexit@plt+0x1e0194> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ - b 1f59d0 <__cxa_atexit@plt+0x1e9684> │ │ │ │ - ldr r2, [pc, #164] @ 1f56ac <__cxa_atexit@plt+0x1e9360> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ + b 1ec818 <__cxa_atexit@plt+0x1e04cc> │ │ │ │ + ldr r2, [pc, #164] @ 1ec4f4 <__cxa_atexit@plt+0x1e01a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #8 │ │ │ │ - bne 1f5644 <__cxa_atexit@plt+0x1e92f8> │ │ │ │ - ldr r2, [pc, #120] @ 1f56b0 <__cxa_atexit@plt+0x1e9364> │ │ │ │ + bne 1ec48c <__cxa_atexit@plt+0x1e0140> │ │ │ │ + ldr r2, [pc, #120] @ 1ec4f8 <__cxa_atexit@plt+0x1e01ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ - b 1f5544 <__cxa_atexit@plt+0x1e91f8> │ │ │ │ - ldr r7, [pc, #104] @ 1f56b4 <__cxa_atexit@plt+0x1e9368> │ │ │ │ + b 1ec38c <__cxa_atexit@plt+0x1e0040> │ │ │ │ + ldr r7, [pc, #104] @ 1ec4fc <__cxa_atexit@plt+0x1e01b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #44] @ 1f5690 <__cxa_atexit@plt+0x1e9344> │ │ │ │ + ldr r2, [pc, #44] @ 1ec4d8 <__cxa_atexit@plt+0x1e018c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ - b 1f5c10 <__cxa_atexit@plt+0x1e98c4> │ │ │ │ + beq 1ec4c0 <__cxa_atexit@plt+0x1e0174> │ │ │ │ + b 1eca58 <__cxa_atexit@plt+0x1e070c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ - strdeq r7, [r2, -r0]! │ │ │ │ + @ instruction: 0x012310a8 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x01227f28 │ │ │ │ + @ instruction: 0x012310e0 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - smlawbeq r2, r8, r1, r8 │ │ │ │ + @ instruction: 0x01231340 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq r7, [r2, -r4]! │ │ │ │ - ldrdeq r8, [r2, -r4]! │ │ │ │ + smulwbeq r3, ip, pc @ │ │ │ │ + smlawbeq r3, ip, r2, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ - bne 1f56f4 <__cxa_atexit@plt+0x1e93a8> │ │ │ │ - ldr r3, [pc, #48] @ 1f570c <__cxa_atexit@plt+0x1e93c0> │ │ │ │ + bne 1ec53c <__cxa_atexit@plt+0x1e01f0> │ │ │ │ + ldr r3, [pc, #48] @ 1ec554 <__cxa_atexit@plt+0x1e0208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f5708 <__cxa_atexit@plt+0x1e93bc> │ │ │ │ + ldr r7, [pc, #12] @ 1ec550 <__cxa_atexit@plt+0x1e0204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01228024 │ │ │ │ - @ instruction: 0x01227d50 │ │ │ │ + ldrdeq r1, [r3, -ip]! │ │ │ │ + @ instruction: 0x01230f08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ - beq 1f5748 <__cxa_atexit@plt+0x1e93fc> │ │ │ │ + beq 1ec590 <__cxa_atexit@plt+0x1e0244> │ │ │ │ cmp r3, #8 │ │ │ │ - bne 1f5768 <__cxa_atexit@plt+0x1e941c> │ │ │ │ - ldr r7, [pc, #72] @ 1f5784 <__cxa_atexit@plt+0x1e9438> │ │ │ │ + bne 1ec5b0 <__cxa_atexit@plt+0x1e0264> │ │ │ │ + ldr r7, [pc, #72] @ 1ec5cc <__cxa_atexit@plt+0x1e0280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 1f5780 <__cxa_atexit@plt+0x1e9434> │ │ │ │ + ldr r3, [pc, #48] @ 1ec5c8 <__cxa_atexit@plt+0x1e027c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f577c <__cxa_atexit@plt+0x1e9430> │ │ │ │ + ldr r7, [pc, #12] @ 1ec5c4 <__cxa_atexit@plt+0x1e0278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227fb0 │ │ │ │ - ldrdeq r7, [r2, -ip]! │ │ │ │ - @ instruction: 0x01227fe0 │ │ │ │ + @ instruction: 0x01231168 │ │ │ │ + @ instruction: 0x01230e94 │ │ │ │ + @ instruction: 0x01231198 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1f57bc <__cxa_atexit@plt+0x1e9470> │ │ │ │ + beq 1ec604 <__cxa_atexit@plt+0x1e02b8> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #6 │ │ │ │ - bge 1f57d0 <__cxa_atexit@plt+0x1e9484> │ │ │ │ - ldr r7, [pc, #148] @ 1f5844 <__cxa_atexit@plt+0x1e94f8> │ │ │ │ + bge 1ec618 <__cxa_atexit@plt+0x1e02cc> │ │ │ │ + ldr r7, [pc, #148] @ 1ec68c <__cxa_atexit@plt+0x1e0340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #6 │ │ │ │ - blt 1f57a8 <__cxa_atexit@plt+0x1e945c> │ │ │ │ + blt 1ec5f0 <__cxa_atexit@plt+0x1e02a4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #96] @ 1f583c <__cxa_atexit@plt+0x1e94f0> │ │ │ │ + ldr r3, [pc, #96] @ 1ec684 <__cxa_atexit@plt+0x1e0338> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5820 <__cxa_atexit@plt+0x1e94d4> │ │ │ │ + beq 1ec668 <__cxa_atexit@plt+0x1e031c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ - bne 1f5828 <__cxa_atexit@plt+0x1e94dc> │ │ │ │ - ldr r3, [pc, #60] @ 1f5840 <__cxa_atexit@plt+0x1e94f4> │ │ │ │ + bne 1ec670 <__cxa_atexit@plt+0x1e0324> │ │ │ │ + ldr r3, [pc, #60] @ 1ec688 <__cxa_atexit@plt+0x1e033c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f5848 <__cxa_atexit@plt+0x1e94fc> │ │ │ │ + ldr r7, [pc, #24] @ 1ec690 <__cxa_atexit@plt+0x1e0344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01227c28 │ │ │ │ - @ instruction: 0x01227f70 │ │ │ │ - @ instruction: 0x01227eec │ │ │ │ + smulwteq r3, r0, sp │ │ │ │ + @ instruction: 0x01231128 │ │ │ │ + @ instruction: 0x012310a4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ - bne 1f588c <__cxa_atexit@plt+0x1e9540> │ │ │ │ - ldr r3, [pc, #52] @ 1f58a4 <__cxa_atexit@plt+0x1e9558> │ │ │ │ + bne 1ec6d4 <__cxa_atexit@plt+0x1e0388> │ │ │ │ + ldr r3, [pc, #52] @ 1ec6ec <__cxa_atexit@plt+0x1e03a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f58a0 <__cxa_atexit@plt+0x1e9554> │ │ │ │ + ldr r7, [pc, #12] @ 1ec6e8 <__cxa_atexit@plt+0x1e039c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r8, lr, r7 │ │ │ │ - @ instruction: 0x01227bbc │ │ │ │ + @ instruction: 0x01231040 │ │ │ │ + @ instruction: 0x01230d74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1f58dc <__cxa_atexit@plt+0x1e9590> │ │ │ │ + beq 1ec724 <__cxa_atexit@plt+0x1e03d8> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #5 │ │ │ │ - bge 1f58f0 <__cxa_atexit@plt+0x1e95a4> │ │ │ │ - ldr r7, [pc, #148] @ 1f5964 <__cxa_atexit@plt+0x1e9618> │ │ │ │ + bge 1ec738 <__cxa_atexit@plt+0x1e03ec> │ │ │ │ + ldr r7, [pc, #148] @ 1ec7ac <__cxa_atexit@plt+0x1e0460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #5 │ │ │ │ - blt 1f58c8 <__cxa_atexit@plt+0x1e957c> │ │ │ │ + blt 1ec710 <__cxa_atexit@plt+0x1e03c4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #96] @ 1f595c <__cxa_atexit@plt+0x1e9610> │ │ │ │ + ldr r3, [pc, #96] @ 1ec7a4 <__cxa_atexit@plt+0x1e0458> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5940 <__cxa_atexit@plt+0x1e95f4> │ │ │ │ + beq 1ec788 <__cxa_atexit@plt+0x1e043c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ - bne 1f5948 <__cxa_atexit@plt+0x1e95fc> │ │ │ │ - ldr r3, [pc, #60] @ 1f5960 <__cxa_atexit@plt+0x1e9614> │ │ │ │ + bne 1ec790 <__cxa_atexit@plt+0x1e0444> │ │ │ │ + ldr r3, [pc, #60] @ 1ec7a8 <__cxa_atexit@plt+0x1e045c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f5968 <__cxa_atexit@plt+0x1e961c> │ │ │ │ + ldr r7, [pc, #24] @ 1ec7b0 <__cxa_atexit@plt+0x1e0464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01227b08 │ │ │ │ - @ instruction: 0x01227e50 │ │ │ │ - smlawteq r2, ip, sp, r7 │ │ │ │ + smlawteq r3, r0, ip, r0 │ │ │ │ + @ instruction: 0x01231008 │ │ │ │ + smlawbeq r3, r4, pc, r0 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ - bne 1f59ac <__cxa_atexit@plt+0x1e9660> │ │ │ │ - ldr r3, [pc, #52] @ 1f59c4 <__cxa_atexit@plt+0x1e9678> │ │ │ │ + bne 1ec7f4 <__cxa_atexit@plt+0x1e04a8> │ │ │ │ + ldr r3, [pc, #52] @ 1ec80c <__cxa_atexit@plt+0x1e04c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f59c0 <__cxa_atexit@plt+0x1e9674> │ │ │ │ + ldr r7, [pc, #12] @ 1ec808 <__cxa_atexit@plt+0x1e04bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227d68 │ │ │ │ - @ instruction: 0x01227a9c │ │ │ │ + @ instruction: 0x01230f20 │ │ │ │ + @ instruction: 0x01230c54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1f59fc <__cxa_atexit@plt+0x1e96b0> │ │ │ │ + beq 1ec844 <__cxa_atexit@plt+0x1e04f8> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #4 │ │ │ │ - ble 1f5a10 <__cxa_atexit@plt+0x1e96c4> │ │ │ │ - ldr r7, [pc, #148] @ 1f5a84 <__cxa_atexit@plt+0x1e9738> │ │ │ │ + ble 1ec858 <__cxa_atexit@plt+0x1e050c> │ │ │ │ + ldr r7, [pc, #148] @ 1ec8cc <__cxa_atexit@plt+0x1e0580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #4 │ │ │ │ - bgt 1f59e8 <__cxa_atexit@plt+0x1e969c> │ │ │ │ + bgt 1ec830 <__cxa_atexit@plt+0x1e04e4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #96] @ 1f5a7c <__cxa_atexit@plt+0x1e9730> │ │ │ │ + ldr r3, [pc, #96] @ 1ec8c4 <__cxa_atexit@plt+0x1e0578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5a60 <__cxa_atexit@plt+0x1e9714> │ │ │ │ + beq 1ec8a8 <__cxa_atexit@plt+0x1e055c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - bne 1f5a68 <__cxa_atexit@plt+0x1e971c> │ │ │ │ - ldr r3, [pc, #60] @ 1f5a80 <__cxa_atexit@plt+0x1e9734> │ │ │ │ + bne 1ec8b0 <__cxa_atexit@plt+0x1e0564> │ │ │ │ + ldr r3, [pc, #60] @ 1ec8c8 <__cxa_atexit@plt+0x1e057c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f5a88 <__cxa_atexit@plt+0x1e973c> │ │ │ │ + ldr r7, [pc, #24] @ 1ec8d0 <__cxa_atexit@plt+0x1e0584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012279e8 │ │ │ │ - @ instruction: 0x01227d2c │ │ │ │ - @ instruction: 0x01227cb0 │ │ │ │ + smulwbeq r3, r0, fp │ │ │ │ + smulwteq r3, r4, lr │ │ │ │ + @ instruction: 0x01230e68 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - bne 1f5acc <__cxa_atexit@plt+0x1e9780> │ │ │ │ - ldr r3, [pc, #52] @ 1f5ae4 <__cxa_atexit@plt+0x1e9798> │ │ │ │ + bne 1ec914 <__cxa_atexit@plt+0x1e05c8> │ │ │ │ + ldr r3, [pc, #52] @ 1ec92c <__cxa_atexit@plt+0x1e05e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f5ae0 <__cxa_atexit@plt+0x1e9794> │ │ │ │ + ldr r7, [pc, #12] @ 1ec928 <__cxa_atexit@plt+0x1e05dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227c4c │ │ │ │ - @ instruction: 0x0122797c │ │ │ │ + @ instruction: 0x01230e04 │ │ │ │ + @ instruction: 0x01230b34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1f5b1c <__cxa_atexit@plt+0x1e97d0> │ │ │ │ + beq 1ec964 <__cxa_atexit@plt+0x1e0618> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #3 │ │ │ │ - ble 1f5b30 <__cxa_atexit@plt+0x1e97e4> │ │ │ │ - ldr r7, [pc, #148] @ 1f5ba4 <__cxa_atexit@plt+0x1e9858> │ │ │ │ + ble 1ec978 <__cxa_atexit@plt+0x1e062c> │ │ │ │ + ldr r7, [pc, #148] @ 1ec9ec <__cxa_atexit@plt+0x1e06a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bgt 1f5b08 <__cxa_atexit@plt+0x1e97bc> │ │ │ │ + bgt 1ec950 <__cxa_atexit@plt+0x1e0604> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #96] @ 1f5b9c <__cxa_atexit@plt+0x1e9850> │ │ │ │ + ldr r3, [pc, #96] @ 1ec9e4 <__cxa_atexit@plt+0x1e0698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5b80 <__cxa_atexit@plt+0x1e9834> │ │ │ │ + beq 1ec9c8 <__cxa_atexit@plt+0x1e067c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f5b88 <__cxa_atexit@plt+0x1e983c> │ │ │ │ - ldr r3, [pc, #60] @ 1f5ba0 <__cxa_atexit@plt+0x1e9854> │ │ │ │ + bne 1ec9d0 <__cxa_atexit@plt+0x1e0684> │ │ │ │ + ldr r3, [pc, #60] @ 1ec9e8 <__cxa_atexit@plt+0x1e069c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f5ba8 <__cxa_atexit@plt+0x1e985c> │ │ │ │ + ldr r7, [pc, #24] @ 1ec9f0 <__cxa_atexit@plt+0x1e06a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlawteq r2, r8, r8, r7 │ │ │ │ - @ instruction: 0x01227c0c │ │ │ │ - @ instruction: 0x01227b90 │ │ │ │ + smlawbeq r3, r0, sl, r0 │ │ │ │ + smlawteq r3, r4, sp, r0 │ │ │ │ + @ instruction: 0x01230d48 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f5bec <__cxa_atexit@plt+0x1e98a0> │ │ │ │ - ldr r3, [pc, #52] @ 1f5c04 <__cxa_atexit@plt+0x1e98b8> │ │ │ │ + bne 1eca34 <__cxa_atexit@plt+0x1e06e8> │ │ │ │ + ldr r3, [pc, #52] @ 1eca4c <__cxa_atexit@plt+0x1e0700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f5c00 <__cxa_atexit@plt+0x1e98b4> │ │ │ │ + ldr r7, [pc, #12] @ 1eca48 <__cxa_atexit@plt+0x1e06fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227b2c │ │ │ │ - @ instruction: 0x0122785c │ │ │ │ + smulwteq r3, r4, ip │ │ │ │ + @ instruction: 0x01230a14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 1f5c3c <__cxa_atexit@plt+0x1e98f0> │ │ │ │ + beq 1eca84 <__cxa_atexit@plt+0x1e0738> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #2 │ │ │ │ - ble 1f5c50 <__cxa_atexit@plt+0x1e9904> │ │ │ │ - ldr r7, [pc, #148] @ 1f5cc4 <__cxa_atexit@plt+0x1e9978> │ │ │ │ + ble 1eca98 <__cxa_atexit@plt+0x1e074c> │ │ │ │ + ldr r7, [pc, #148] @ 1ecb0c <__cxa_atexit@plt+0x1e07c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bgt 1f5c28 <__cxa_atexit@plt+0x1e98dc> │ │ │ │ + bgt 1eca70 <__cxa_atexit@plt+0x1e0724> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #96] @ 1f5cbc <__cxa_atexit@plt+0x1e9970> │ │ │ │ + ldr r3, [pc, #96] @ 1ecb04 <__cxa_atexit@plt+0x1e07b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5ca0 <__cxa_atexit@plt+0x1e9954> │ │ │ │ + beq 1ecae8 <__cxa_atexit@plt+0x1e079c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f5ca8 <__cxa_atexit@plt+0x1e995c> │ │ │ │ - ldr r3, [pc, #60] @ 1f5cc0 <__cxa_atexit@plt+0x1e9974> │ │ │ │ + bne 1ecaf0 <__cxa_atexit@plt+0x1e07a4> │ │ │ │ + ldr r3, [pc, #60] @ 1ecb08 <__cxa_atexit@plt+0x1e07bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f5cc8 <__cxa_atexit@plt+0x1e997c> │ │ │ │ + ldr r7, [pc, #24] @ 1ecb10 <__cxa_atexit@plt+0x1e07c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x012277a8 │ │ │ │ - @ instruction: 0x01227aec │ │ │ │ - @ instruction: 0x01227a70 │ │ │ │ + @ instruction: 0x01230960 │ │ │ │ + smulwbeq r3, r4, ip │ │ │ │ + @ instruction: 0x01230c28 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f5d0c <__cxa_atexit@plt+0x1e99c0> │ │ │ │ - ldr r3, [pc, #52] @ 1f5d24 <__cxa_atexit@plt+0x1e99d8> │ │ │ │ + bne 1ecb54 <__cxa_atexit@plt+0x1e0808> │ │ │ │ + ldr r3, [pc, #52] @ 1ecb6c <__cxa_atexit@plt+0x1e0820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f5d20 <__cxa_atexit@plt+0x1e99d4> │ │ │ │ + ldr r7, [pc, #12] @ 1ecb68 <__cxa_atexit@plt+0x1e081c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227a0c │ │ │ │ - @ instruction: 0x0122773c │ │ │ │ + smlawteq r3, r4, fp, r0 │ │ │ │ + strdeq r0, [r3, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1f5d64 <__cxa_atexit@plt+0x1e9a18> │ │ │ │ + beq 1ecbac <__cxa_atexit@plt+0x1e0860> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f5d78 <__cxa_atexit@plt+0x1e9a2c> │ │ │ │ - ldr r3, [pc, #72] @ 1f5d94 <__cxa_atexit@plt+0x1e9a48> │ │ │ │ + bne 1ecbc0 <__cxa_atexit@plt+0x1e0874> │ │ │ │ + ldr r3, [pc, #72] @ 1ecbdc <__cxa_atexit@plt+0x1e0890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #36] @ 1f5d90 <__cxa_atexit@plt+0x1e9a44> │ │ │ │ + ldr r7, [pc, #36] @ 1ecbd8 <__cxa_atexit@plt+0x1e088c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f5d8c <__cxa_atexit@plt+0x1e9a40> │ │ │ │ + ldr r7, [pc, #12] @ 1ecbd4 <__cxa_atexit@plt+0x1e0888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122799c │ │ │ │ - @ instruction: 0x012279b4 │ │ │ │ - @ instruction: 0x012276e0 │ │ │ │ + @ instruction: 0x01230b54 │ │ │ │ + @ instruction: 0x01230b6c │ │ │ │ + @ instruction: 0x01230898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1f5dcc <__cxa_atexit@plt+0x1e9a80> │ │ │ │ - ldr r3, [pc, #48] @ 1f5de4 <__cxa_atexit@plt+0x1e9a98> │ │ │ │ + bne 1ecc14 <__cxa_atexit@plt+0x1e08c8> │ │ │ │ + ldr r3, [pc, #48] @ 1ecc2c <__cxa_atexit@plt+0x1e08e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d96dc <__cxa_atexit@plt+0x10cd390> │ │ │ │ - ldr r7, [pc, #12] @ 1f5de0 <__cxa_atexit@plt+0x1e9a94> │ │ │ │ + ldr r7, [pc, #12] @ 1ecc28 <__cxa_atexit@plt+0x1e08dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01227948 │ │ │ │ - @ instruction: 0x01227678 │ │ │ │ - @ instruction: 0x011123fc │ │ │ │ + @ instruction: 0x01230b00 │ │ │ │ + @ instruction: 0x01230830 │ │ │ │ + tsteq r1, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1f5e3c <__cxa_atexit@plt+0x1e9af0> │ │ │ │ + bhi 1ecc84 <__cxa_atexit@plt+0x1e0938> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1144834 <__cxa_atexit@plt+0x11384e8> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1f5e34 <__cxa_atexit@plt+0x1e9ae8> │ │ │ │ - ldr r8, [pc, #40] @ 1f5e44 <__cxa_atexit@plt+0x1e9af8> │ │ │ │ + beq 1ecc7c <__cxa_atexit@plt+0x1e0930> │ │ │ │ + ldr r8, [pc, #40] @ 1ecc8c <__cxa_atexit@plt+0x1e0940> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1f5e48 <__cxa_atexit@plt+0x1e9afc> │ │ │ │ + ldr r3, [pc, #36] @ 1ecc90 <__cxa_atexit@plt+0x1e0944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b acc004 <__cxa_atexit@plt+0xabfcb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [r8], #133 @ 0x85 │ │ │ │ - @ instruction: 0x01227564 │ │ │ │ - tsteq r1, r0, lsr #7 │ │ │ │ + rscseq r1, r9, r0, ror #18 │ │ │ │ + @ instruction: 0x0123071c │ │ │ │ + tsteq r1, r8, asr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f5e94 <__cxa_atexit@plt+0x1e9b48> │ │ │ │ - ldr r7, [pc, #52] @ 1f5ea4 <__cxa_atexit@plt+0x1e9b58> │ │ │ │ + bhi 1eccdc <__cxa_atexit@plt+0x1e0990> │ │ │ │ + ldr r7, [pc, #52] @ 1eccec <__cxa_atexit@plt+0x1e09a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f5e88 <__cxa_atexit@plt+0x1e9b3c> │ │ │ │ + beq 1eccd0 <__cxa_atexit@plt+0x1e0984> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5eb8 <__cxa_atexit@plt+0x1e9b6c> │ │ │ │ + b 1ecd00 <__cxa_atexit@plt+0x1e09b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f5ea8 <__cxa_atexit@plt+0x1e9b5c> │ │ │ │ + ldr r7, [pc, #12] @ 1eccf0 <__cxa_atexit@plt+0x1e09a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r1, ip, ror #6 │ │ │ │ - tsteq r1, r4, asr #6 │ │ │ │ + @ instruction: 0x0111ae94 │ │ │ │ + tsteq r1, ip, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ - beq 1f5f34 <__cxa_atexit@plt+0x1e9be8> │ │ │ │ + beq 1ecd7c <__cxa_atexit@plt+0x1e0a30> │ │ │ │ sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 1f5f6c <__cxa_atexit@plt+0x1e9c20> │ │ │ │ + ldr r2, [pc, #148] @ 1ecdb4 <__cxa_atexit@plt+0x1e0a68> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f5f20 <__cxa_atexit@plt+0x1e9bd4> │ │ │ │ + beq 1ecd68 <__cxa_atexit@plt+0x1e0a1c> │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 1f5f44 <__cxa_atexit@plt+0x1e9bf8> │ │ │ │ + beq 1ecd8c <__cxa_atexit@plt+0x1e0a40> │ │ │ │ sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 1f5f58 <__cxa_atexit@plt+0x1e9c0c> │ │ │ │ + bne 1ecda0 <__cxa_atexit@plt+0x1e0a54> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #96] @ 1f5f70 <__cxa_atexit@plt+0x1e9c24> │ │ │ │ + ldr r3, [pc, #96] @ 1ecdb8 <__cxa_atexit@plt+0x1e0a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5f2c <__cxa_atexit@plt+0x1e9be0> │ │ │ │ - b 1f6008 <__cxa_atexit@plt+0x1e9cbc> │ │ │ │ + beq 1ecd74 <__cxa_atexit@plt+0x1e0a28> │ │ │ │ + b 1ece50 <__cxa_atexit@plt+0x1e0b04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 1f5ed0 <__cxa_atexit@plt+0x1e9b84> │ │ │ │ + b 1ecd18 <__cxa_atexit@plt+0x1e09cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ - beq 1f5f04 <__cxa_atexit@plt+0x1e9bb8> │ │ │ │ - ldr r7, [pc, #20] @ 1f5f74 <__cxa_atexit@plt+0x1e9c28> │ │ │ │ + beq 1ecd4c <__cxa_atexit@plt+0x1e0a00> │ │ │ │ + ldr r7, [pc, #20] @ 1ecdbc <__cxa_atexit@plt+0x1e0a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0122742c │ │ │ │ - tsteq r1, r8, ror r2 │ │ │ │ + smulwteq r3, r4, r5 │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 1f5fc8 <__cxa_atexit@plt+0x1e9c7c> │ │ │ │ + beq 1ece10 <__cxa_atexit@plt+0x1e0ac4> │ │ │ │ sub r7, r1, #1 │ │ │ │ cmp r2, r7 │ │ │ │ - bne 1f5fdc <__cxa_atexit@plt+0x1e9c90> │ │ │ │ + bne 1ece24 <__cxa_atexit@plt+0x1e0ad8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #68] @ 1f5ff4 <__cxa_atexit@plt+0x1e9ca8> │ │ │ │ + ldr r3, [pc, #68] @ 1ece3c <__cxa_atexit@plt+0x1e0af0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f5fc0 <__cxa_atexit@plt+0x1e9c74> │ │ │ │ - b 1f6008 <__cxa_atexit@plt+0x1e9cbc> │ │ │ │ + beq 1ece08 <__cxa_atexit@plt+0x1e0abc> │ │ │ │ + b 1ece50 <__cxa_atexit@plt+0x1e0b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r2, r7 │ │ │ │ - beq 1f5fa4 <__cxa_atexit@plt+0x1e9c58> │ │ │ │ - ldr r7, [pc, #20] @ 1f5ff8 <__cxa_atexit@plt+0x1e9cac> │ │ │ │ + beq 1ecdec <__cxa_atexit@plt+0x1e0aa0> │ │ │ │ + ldr r7, [pc, #20] @ 1ece40 <__cxa_atexit@plt+0x1e0af4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x012273a8 │ │ │ │ - @ instruction: 0x011121f4 │ │ │ │ + @ instruction: 0x01230560 │ │ │ │ + tsteq r1, ip, lsl sp │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1f6098 <__cxa_atexit@plt+0x1e9d4c> │ │ │ │ + beq 1ecee0 <__cxa_atexit@plt+0x1e0b94> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1f60c8 <__cxa_atexit@plt+0x1e9d7c> │ │ │ │ + bne 1ecf10 <__cxa_atexit@plt+0x1e0bc4> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r1, [r2, #-2] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r1, r1, #3 │ │ │ │ cmp r1, #5 │ │ │ │ - bhi 1f622c <__cxa_atexit@plt+0x1e9ee0> │ │ │ │ + bhi 1ed074 <__cxa_atexit@plt+0x1e0d28> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ add pc, r0, r1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldr r1, [pc, #524] @ 1f6278 <__cxa_atexit@plt+0x1e9f2c> │ │ │ │ + ldr r1, [pc, #524] @ 1ed0c0 <__cxa_atexit@plt+0x1e0d74> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - b 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ - ldr r2, [pc, #464] @ 1f6270 <__cxa_atexit@plt+0x1e9f24> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + b 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ + ldr r2, [pc, #464] @ 1ed0b8 <__cxa_atexit@plt+0x1e0d6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ + bne 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - b 1f6130 <__cxa_atexit@plt+0x1e9de4> │ │ │ │ - ldr r2, [pc, #408] @ 1f6268 <__cxa_atexit@plt+0x1e9f1c> │ │ │ │ + b 1ecf78 <__cxa_atexit@plt+0x1e0c2c> │ │ │ │ + ldr r2, [pc, #408] @ 1ed0b0 <__cxa_atexit@plt+0x1e0d64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ + bne 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - b 1f6130 <__cxa_atexit@plt+0x1e9de4> │ │ │ │ - ldr r1, [pc, #392] @ 1f6288 <__cxa_atexit@plt+0x1e9f3c> │ │ │ │ + b 1ecf78 <__cxa_atexit@plt+0x1e0c2c> │ │ │ │ + ldr r1, [pc, #392] @ 1ed0d0 <__cxa_atexit@plt+0x1e0d84> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #7 │ │ │ │ - bne 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ + bne 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ - ldr r1, [pc, #308] @ 1f626c <__cxa_atexit@plt+0x1e9f20> │ │ │ │ + ldr r1, [pc, #308] @ 1ed0b4 <__cxa_atexit@plt+0x1e0d68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r1, [pc, #304] @ 1f6280 <__cxa_atexit@plt+0x1e9f34> │ │ │ │ + ldr r1, [pc, #304] @ 1ed0c8 <__cxa_atexit@plt+0x1e0d7c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #5 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - ldr r7, [pc, #272] @ 1f6290 <__cxa_atexit@plt+0x1e9f44> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + ldr r7, [pc, #272] @ 1ed0d8 <__cxa_atexit@plt+0x1e0d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #264] @ 1f6294 <__cxa_atexit@plt+0x1e9f48> │ │ │ │ + ldr r0, [pc, #264] @ 1ed0dc <__cxa_atexit@plt+0x1e0d90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #236] @ 1f6284 <__cxa_atexit@plt+0x1e9f38> │ │ │ │ + ldr r1, [pc, #236] @ 1ed0cc <__cxa_atexit@plt+0x1e0d80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #6 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - b 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ - ldr r1, [pc, #176] @ 1f627c <__cxa_atexit@plt+0x1e9f30> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + b 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ + ldr r1, [pc, #176] @ 1ed0c4 <__cxa_atexit@plt+0x1e0d78> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #4 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - b 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ - ldr r1, [pc, #140] @ 1f628c <__cxa_atexit@plt+0x1e9f40> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + b 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ + ldr r1, [pc, #140] @ 1ed0d4 <__cxa_atexit@plt+0x1e0d88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #8 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - b 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ - ldr r1, [pc, #64] @ 1f6274 <__cxa_atexit@plt+0x1e9f28> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + b 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ + ldr r1, [pc, #64] @ 1ed0bc <__cxa_atexit@plt+0x1e0d70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1f6260 <__cxa_atexit@plt+0x1e9f14> │ │ │ │ + beq 1ed0a8 <__cxa_atexit@plt+0x1e0d5c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1f6128 <__cxa_atexit@plt+0x1e9ddc> │ │ │ │ - b 1f6178 <__cxa_atexit@plt+0x1e9e2c> │ │ │ │ + beq 1ecf70 <__cxa_atexit@plt+0x1e0c24> │ │ │ │ + b 1ecfc0 <__cxa_atexit@plt+0x1e0c74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - strdeq r7, [r2, -r4]! │ │ │ │ + smulwbeq r3, ip, r4 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r1, r8, ror r0 │ │ │ │ - tsteq r1, ip, rrx │ │ │ │ - tsteq r1, r8, asr pc │ │ │ │ + tsteq r1, r0, lsr #23 │ │ │ │ + @ instruction: 0x0111ab94 │ │ │ │ + tsteq r1, r0, lsl #21 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ - bne 1f62d8 <__cxa_atexit@plt+0x1e9f8c> │ │ │ │ - ldr r3, [pc, #56] @ 1f62f8 <__cxa_atexit@plt+0x1e9fac> │ │ │ │ + bne 1ed120 <__cxa_atexit@plt+0x1e0dd4> │ │ │ │ + ldr r3, [pc, #56] @ 1ed140 <__cxa_atexit@plt+0x1e0df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f62f0 <__cxa_atexit@plt+0x1e9fa4> │ │ │ │ + ldr r7, [pc, #16] @ 1ed138 <__cxa_atexit@plt+0x1e0dec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f62f4 <__cxa_atexit@plt+0x1e9fa8> │ │ │ │ + ldr r0, [pc, #8] @ 1ed13c <__cxa_atexit@plt+0x1e0df0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl pc │ │ │ │ - tsteq r1, ip, lsl #30 │ │ │ │ - @ instruction: 0x0122716c │ │ │ │ - @ instruction: 0x01111ef4 │ │ │ │ + tsteq r1, r0, asr #20 │ │ │ │ + tsteq r1, r4, lsr sl │ │ │ │ + @ instruction: 0x01230324 │ │ │ │ + tsteq r1, ip, lsl sl │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ - bne 1f633c <__cxa_atexit@plt+0x1e9ff0> │ │ │ │ - ldr r3, [pc, #56] @ 1f635c <__cxa_atexit@plt+0x1ea010> │ │ │ │ + bne 1ed184 <__cxa_atexit@plt+0x1e0e38> │ │ │ │ + ldr r3, [pc, #56] @ 1ed1a4 <__cxa_atexit@plt+0x1e0e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f6354 <__cxa_atexit@plt+0x1ea008> │ │ │ │ + ldr r7, [pc, #16] @ 1ed19c <__cxa_atexit@plt+0x1e0e50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f6358 <__cxa_atexit@plt+0x1ea00c> │ │ │ │ + ldr r0, [pc, #8] @ 1ed1a0 <__cxa_atexit@plt+0x1e0e54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01111eb4 │ │ │ │ - tsteq r1, r8, lsr #29 │ │ │ │ - @ instruction: 0x01227108 │ │ │ │ - @ instruction: 0x01111e90 │ │ │ │ + @ instruction: 0x0111a9dc │ │ │ │ + @ instruction: 0x0111a9d0 │ │ │ │ + smlawteq r3, r0, r2, r0 │ │ │ │ + @ instruction: 0x0111a9b8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ - bne 1f63a0 <__cxa_atexit@plt+0x1ea054> │ │ │ │ - ldr r3, [pc, #56] @ 1f63c0 <__cxa_atexit@plt+0x1ea074> │ │ │ │ + bne 1ed1e8 <__cxa_atexit@plt+0x1e0e9c> │ │ │ │ + ldr r3, [pc, #56] @ 1ed208 <__cxa_atexit@plt+0x1e0ebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f63b8 <__cxa_atexit@plt+0x1ea06c> │ │ │ │ + ldr r7, [pc, #16] @ 1ed200 <__cxa_atexit@plt+0x1e0eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f63bc <__cxa_atexit@plt+0x1ea070> │ │ │ │ + ldr r0, [pc, #8] @ 1ed204 <__cxa_atexit@plt+0x1e0eb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ - tsteq r1, r4, asr #28 │ │ │ │ - @ instruction: 0x012270a4 │ │ │ │ - tsteq r1, ip, lsr #28 │ │ │ │ + tsteq r1, r8, ror r9 │ │ │ │ + tsteq r1, ip, ror #18 │ │ │ │ + @ instruction: 0x0123025c │ │ │ │ + tsteq r1, r4, asr r9 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ - bne 1f6404 <__cxa_atexit@plt+0x1ea0b8> │ │ │ │ - ldr r3, [pc, #56] @ 1f6424 <__cxa_atexit@plt+0x1ea0d8> │ │ │ │ + bne 1ed24c <__cxa_atexit@plt+0x1e0f00> │ │ │ │ + ldr r3, [pc, #56] @ 1ed26c <__cxa_atexit@plt+0x1e0f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f641c <__cxa_atexit@plt+0x1ea0d0> │ │ │ │ + ldr r7, [pc, #16] @ 1ed264 <__cxa_atexit@plt+0x1e0f18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f6420 <__cxa_atexit@plt+0x1ea0d4> │ │ │ │ + ldr r0, [pc, #8] @ 1ed268 <__cxa_atexit@plt+0x1e0f1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #27 │ │ │ │ - tsteq r1, r0, ror #27 │ │ │ │ - @ instruction: 0x01227040 │ │ │ │ - tsteq r1, r8, asr #27 │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ + strdeq r0, [r3, -r8]! │ │ │ │ + @ instruction: 0x0111a8f0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - bne 1f6468 <__cxa_atexit@plt+0x1ea11c> │ │ │ │ - ldr r3, [pc, #56] @ 1f6488 <__cxa_atexit@plt+0x1ea13c> │ │ │ │ + bne 1ed2b0 <__cxa_atexit@plt+0x1e0f64> │ │ │ │ + ldr r3, [pc, #56] @ 1ed2d0 <__cxa_atexit@plt+0x1e0f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f6480 <__cxa_atexit@plt+0x1ea134> │ │ │ │ + ldr r7, [pc, #16] @ 1ed2c8 <__cxa_atexit@plt+0x1e0f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f6484 <__cxa_atexit@plt+0x1ea138> │ │ │ │ + ldr r0, [pc, #8] @ 1ed2cc <__cxa_atexit@plt+0x1e0f80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #27 │ │ │ │ - tsteq r1, ip, ror sp │ │ │ │ - ldrdeq r6, [r2, -ip]! │ │ │ │ - tsteq r1, r4, ror #26 │ │ │ │ + @ instruction: 0x0111a8b0 │ │ │ │ + tsteq r1, r4, lsr #17 │ │ │ │ + @ instruction: 0x01230194 │ │ │ │ + tsteq r1, ip, lsl #17 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1f64cc <__cxa_atexit@plt+0x1ea180> │ │ │ │ - ldr r3, [pc, #56] @ 1f64ec <__cxa_atexit@plt+0x1ea1a0> │ │ │ │ + bne 1ed314 <__cxa_atexit@plt+0x1e0fc8> │ │ │ │ + ldr r3, [pc, #56] @ 1ed334 <__cxa_atexit@plt+0x1e0fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f64e4 <__cxa_atexit@plt+0x1ea198> │ │ │ │ + ldr r7, [pc, #16] @ 1ed32c <__cxa_atexit@plt+0x1e0fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f64e8 <__cxa_atexit@plt+0x1ea19c> │ │ │ │ + ldr r0, [pc, #8] @ 1ed330 <__cxa_atexit@plt+0x1e0fe4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr #26 │ │ │ │ - tsteq r1, r8, lsl sp │ │ │ │ - @ instruction: 0x01226f78 │ │ │ │ - tsteq r1, r0, lsl #26 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ + tsteq r1, r0, asr #16 │ │ │ │ + @ instruction: 0x01230130 │ │ │ │ + tsteq r1, r8, lsr #16 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f6530 <__cxa_atexit@plt+0x1ea1e4> │ │ │ │ - ldr r3, [pc, #56] @ 1f6550 <__cxa_atexit@plt+0x1ea204> │ │ │ │ + bne 1ed378 <__cxa_atexit@plt+0x1e102c> │ │ │ │ + ldr r3, [pc, #56] @ 1ed398 <__cxa_atexit@plt+0x1e104c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f6548 <__cxa_atexit@plt+0x1ea1fc> │ │ │ │ + ldr r7, [pc, #16] @ 1ed390 <__cxa_atexit@plt+0x1e1044> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f654c <__cxa_atexit@plt+0x1ea200> │ │ │ │ + ldr r0, [pc, #8] @ 1ed394 <__cxa_atexit@plt+0x1e1048> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #25 │ │ │ │ - @ instruction: 0x01111cb4 │ │ │ │ - @ instruction: 0x01226f14 │ │ │ │ - @ instruction: 0x01111c9c │ │ │ │ + tsteq r1, r8, ror #15 │ │ │ │ + @ instruction: 0x0111a7dc │ │ │ │ + smlawteq r3, ip, r0, r0 │ │ │ │ + tsteq r1, r4, asr #15 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f658c <__cxa_atexit@plt+0x1ea240> │ │ │ │ - ldr r3, [pc, #56] @ 1f65ac <__cxa_atexit@plt+0x1ea260> │ │ │ │ + bne 1ed3d4 <__cxa_atexit@plt+0x1e1088> │ │ │ │ + ldr r3, [pc, #56] @ 1ed3f4 <__cxa_atexit@plt+0x1e10a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f65a4 <__cxa_atexit@plt+0x1ea258> │ │ │ │ + ldr r7, [pc, #16] @ 1ed3ec <__cxa_atexit@plt+0x1e10a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f65a8 <__cxa_atexit@plt+0x1ea25c> │ │ │ │ + ldr r0, [pc, #8] @ 1ed3f0 <__cxa_atexit@plt+0x1e10a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #24 │ │ │ │ - tsteq r1, r8, asr ip │ │ │ │ - @ instruction: 0x01226eb8 │ │ │ │ - tsteq r1, r0, asr #24 │ │ │ │ + tsteq r1, ip, lsl #15 │ │ │ │ + tsteq r1, r0, lsl #15 │ │ │ │ + @ instruction: 0x01230070 │ │ │ │ + tsteq r1, r8, ror #14 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1f65e8 <__cxa_atexit@plt+0x1ea29c> │ │ │ │ - ldr r3, [pc, #56] @ 1f6608 <__cxa_atexit@plt+0x1ea2bc> │ │ │ │ + bne 1ed430 <__cxa_atexit@plt+0x1e10e4> │ │ │ │ + ldr r3, [pc, #56] @ 1ed450 <__cxa_atexit@plt+0x1e1104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ b 10d99ec <__cxa_atexit@plt+0x10cd6a0> │ │ │ │ - ldr r7, [pc, #16] @ 1f6600 <__cxa_atexit@plt+0x1ea2b4> │ │ │ │ + ldr r7, [pc, #16] @ 1ed448 <__cxa_atexit@plt+0x1e10fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 1f6604 <__cxa_atexit@plt+0x1ea2b8> │ │ │ │ + ldr r0, [pc, #8] @ 1ed44c <__cxa_atexit@plt+0x1e1100> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #24 │ │ │ │ - @ instruction: 0x01111bfc │ │ │ │ - @ instruction: 0x01226e5c │ │ │ │ - @ instruction: 0x01111bf0 │ │ │ │ + tsteq r1, r0, lsr r7 │ │ │ │ + tsteq r1, r4, lsr #14 │ │ │ │ + @ instruction: 0x01230014 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f666c <__cxa_atexit@plt+0x1ea320> │ │ │ │ - ldr r7, [pc, #96] @ 1f6690 <__cxa_atexit@plt+0x1ea344> │ │ │ │ + bhi 1ed4b4 <__cxa_atexit@plt+0x1e1168> │ │ │ │ + ldr r7, [pc, #96] @ 1ed4d8 <__cxa_atexit@plt+0x1e118c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f667c <__cxa_atexit@plt+0x1ea330> │ │ │ │ - ldr r7, [pc, #76] @ 1f6694 <__cxa_atexit@plt+0x1ea348> │ │ │ │ + bhi 1ed4c4 <__cxa_atexit@plt+0x1e1178> │ │ │ │ + ldr r7, [pc, #76] @ 1ed4dc <__cxa_atexit@plt+0x1e1190> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6660 <__cxa_atexit@plt+0x1ea314> │ │ │ │ + beq 1ed4a8 <__cxa_atexit@plt+0x1e115c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5eb8 <__cxa_atexit@plt+0x1e9b6c> │ │ │ │ + b 1ecd00 <__cxa_atexit@plt+0x1e09b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f669c <__cxa_atexit@plt+0x1ea350> │ │ │ │ + ldr r7, [pc, #40] @ 1ed4e4 <__cxa_atexit@plt+0x1e1198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6698 <__cxa_atexit@plt+0x1ea34c> │ │ │ │ + ldr r7, [pc, #20] @ 1ed4e0 <__cxa_atexit@plt+0x1e1194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - tsteq r1, r4, lsl #23 │ │ │ │ - @ instruction: 0x01111b9c │ │ │ │ + tsteq r1, ip, lsr #13 │ │ │ │ + tsteq r1, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1f66d4 <__cxa_atexit@plt+0x1ea388> │ │ │ │ + ldr r2, [pc, #36] @ 1ed51c <__cxa_atexit@plt+0x1e11d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1f66d8 <__cxa_atexit@plt+0x1ea38c> │ │ │ │ + ldr r3, [pc, #32] @ 1ed520 <__cxa_atexit@plt+0x1e11d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, -ip]! │ │ │ │ - ldrdeq r6, [r2, -r8]! │ │ │ │ - tsteq r1, r8, lsr #22 │ │ │ │ + msreq R10_usr, r4 │ │ │ │ + msreq R10_usr, r0 │ │ │ │ + tsteq r1, r0, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6748 <__cxa_atexit@plt+0x1ea3fc> │ │ │ │ - ldr r7, [pc, #96] @ 1f676c <__cxa_atexit@plt+0x1ea420> │ │ │ │ + bhi 1ed590 <__cxa_atexit@plt+0x1e1244> │ │ │ │ + ldr r7, [pc, #96] @ 1ed5b4 <__cxa_atexit@plt+0x1e1268> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6758 <__cxa_atexit@plt+0x1ea40c> │ │ │ │ - ldr r7, [pc, #76] @ 1f6770 <__cxa_atexit@plt+0x1ea424> │ │ │ │ + bhi 1ed5a0 <__cxa_atexit@plt+0x1e1254> │ │ │ │ + ldr r7, [pc, #76] @ 1ed5b8 <__cxa_atexit@plt+0x1e126c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f673c <__cxa_atexit@plt+0x1ea3f0> │ │ │ │ + beq 1ed584 <__cxa_atexit@plt+0x1e1238> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5eb8 <__cxa_atexit@plt+0x1e9b6c> │ │ │ │ + b 1ecd00 <__cxa_atexit@plt+0x1e09b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6778 <__cxa_atexit@plt+0x1ea42c> │ │ │ │ + ldr r7, [pc, #40] @ 1ed5c0 <__cxa_atexit@plt+0x1e1274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6774 <__cxa_atexit@plt+0x1ea428> │ │ │ │ + ldr r7, [pc, #20] @ 1ed5bc <__cxa_atexit@plt+0x1e1270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ - tsteq r1, r8, lsr #21 │ │ │ │ - tsteq r1, r0, asr #21 │ │ │ │ - tsteq r1, r0, lsl #21 │ │ │ │ + @ instruction: 0x0111a5d0 │ │ │ │ + tsteq r1, r8, ror #11 │ │ │ │ + tsteq r1, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f67d0 <__cxa_atexit@plt+0x1ea484> │ │ │ │ - ldr r7, [pc, #52] @ 1f67e0 <__cxa_atexit@plt+0x1ea494> │ │ │ │ + bhi 1ed618 <__cxa_atexit@plt+0x1e12cc> │ │ │ │ + ldr r7, [pc, #52] @ 1ed628 <__cxa_atexit@plt+0x1e12dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f67c4 <__cxa_atexit@plt+0x1ea478> │ │ │ │ + beq 1ed60c <__cxa_atexit@plt+0x1e12c0> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5eb8 <__cxa_atexit@plt+0x1e9b6c> │ │ │ │ + b 1ecd00 <__cxa_atexit@plt+0x1e09b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f67e4 <__cxa_atexit@plt+0x1ea498> │ │ │ │ + ldr r7, [pc, #12] @ 1ed62c <__cxa_atexit@plt+0x1e12e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - tsteq r1, r0, lsr sl │ │ │ │ + tsteq r1, r8, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f6848 <__cxa_atexit@plt+0x1ea4fc> │ │ │ │ - ldr r3, [pc, #80] @ 1f6860 <__cxa_atexit@plt+0x1ea514> │ │ │ │ + bcc 1ed690 <__cxa_atexit@plt+0x1e1344> │ │ │ │ + ldr r3, [pc, #80] @ 1ed6a8 <__cxa_atexit@plt+0x1e135c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ 1f6864 <__cxa_atexit@plt+0x1ea518> │ │ │ │ + ldr r9, [pc, #76] @ 1ed6ac <__cxa_atexit@plt+0x1e1360> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 1f6868 <__cxa_atexit@plt+0x1ea51c> │ │ │ │ + ldr lr, [pc, #72] @ 1ed6b0 <__cxa_atexit@plt+0x1e1364> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #22 │ │ │ │ sub r2, r6, #14 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ str r8, [r7, #16] │ │ │ │ str lr, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1f686c <__cxa_atexit@plt+0x1ea520> │ │ │ │ + ldr r7, [pc, #28] @ 1ed6b4 <__cxa_atexit@plt+0x1e1368> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x012271a4 │ │ │ │ - tsteq r1, r8, asr #19 │ │ │ │ - @ instruction: 0x0111199c │ │ │ │ + @ instruction: 0x01230530 │ │ │ │ + @ instruction: 0x0111a4f0 │ │ │ │ + tsteq r1, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f68a0 <__cxa_atexit@plt+0x1ea554> │ │ │ │ - ldr r5, [pc, #28] @ 1f68b0 <__cxa_atexit@plt+0x1ea564> │ │ │ │ + bhi 1ed6e8 <__cxa_atexit@plt+0x1e139c> │ │ │ │ + ldr r5, [pc, #28] @ 1ed6f8 <__cxa_atexit@plt+0x1e13ac> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 10d965c <__cxa_atexit@plt+0x10cd310> │ │ │ │ - ldr r7, [pc, #12] @ 1f68b4 <__cxa_atexit@plt+0x1ea568> │ │ │ │ + ldr r7, [pc, #12] @ 1ed6fc <__cxa_atexit@plt+0x1e13b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, r0, lsl #19 │ │ │ │ - tsteq r1, r8, asr r9 │ │ │ │ + tsteq r1, r8, lsr #9 │ │ │ │ + tsteq r1, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f6920 <__cxa_atexit@plt+0x1ea5d4> │ │ │ │ - ldr r3, [pc, #80] @ 1f6938 <__cxa_atexit@plt+0x1ea5ec> │ │ │ │ + bcc 1ed768 <__cxa_atexit@plt+0x1e141c> │ │ │ │ + ldr r3, [pc, #80] @ 1ed780 <__cxa_atexit@plt+0x1e1434> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ 1f693c <__cxa_atexit@plt+0x1ea5f0> │ │ │ │ + ldr r9, [pc, #76] @ 1ed784 <__cxa_atexit@plt+0x1e1438> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 1f6940 <__cxa_atexit@plt+0x1ea5f4> │ │ │ │ + ldr lr, [pc, #72] @ 1ed788 <__cxa_atexit@plt+0x1e143c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #22 │ │ │ │ sub r2, r6, #14 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ str r8, [r7, #16] │ │ │ │ str lr, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1f6944 <__cxa_atexit@plt+0x1ea5f8> │ │ │ │ + ldr r7, [pc, #28] @ 1ed78c <__cxa_atexit@plt+0x1e1440> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - smlawteq r2, ip, r0, r7 │ │ │ │ - @ instruction: 0x011118f0 │ │ │ │ + @ instruction: 0x01230458 │ │ │ │ + tsteq r1, r8, lsl r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f69a4 <__cxa_atexit@plt+0x1ea658> │ │ │ │ - ldr r7, [pc, #96] @ 1f69c8 <__cxa_atexit@plt+0x1ea67c> │ │ │ │ + bhi 1ed7ec <__cxa_atexit@plt+0x1e14a0> │ │ │ │ + ldr r7, [pc, #96] @ 1ed810 <__cxa_atexit@plt+0x1e14c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f69b4 <__cxa_atexit@plt+0x1ea668> │ │ │ │ - ldr r7, [pc, #76] @ 1f69cc <__cxa_atexit@plt+0x1ea680> │ │ │ │ + bhi 1ed7fc <__cxa_atexit@plt+0x1e14b0> │ │ │ │ + ldr r7, [pc, #76] @ 1ed814 <__cxa_atexit@plt+0x1e14c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6998 <__cxa_atexit@plt+0x1ea64c> │ │ │ │ + beq 1ed7e0 <__cxa_atexit@plt+0x1e1494> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f69d4 <__cxa_atexit@plt+0x1ea688> │ │ │ │ + ldr r7, [pc, #40] @ 1ed81c <__cxa_atexit@plt+0x1e14d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f69d0 <__cxa_atexit@plt+0x1ea684> │ │ │ │ + ldr r7, [pc, #20] @ 1ed818 <__cxa_atexit@plt+0x1e14cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffead4 │ │ │ │ - tsteq r1, ip, lsr #16 │ │ │ │ - tsteq r1, r4, lsl #17 │ │ │ │ + tsteq r1, r4, asr r3 │ │ │ │ + tsteq r1, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1f6a0c <__cxa_atexit@plt+0x1ea6c0> │ │ │ │ + ldr r2, [pc, #36] @ 1ed854 <__cxa_atexit@plt+0x1e1508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1f6a10 <__cxa_atexit@plt+0x1ea6c4> │ │ │ │ + ldr r3, [pc, #32] @ 1ed858 <__cxa_atexit@plt+0x1e150c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012269a4 │ │ │ │ - @ instruction: 0x012269a0 │ │ │ │ + msreq LR_svc, ip │ │ │ │ + msreq LR_svc, r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6a70 <__cxa_atexit@plt+0x1ea724> │ │ │ │ - ldr r7, [pc, #96] @ 1f6a94 <__cxa_atexit@plt+0x1ea748> │ │ │ │ + bhi 1ed8b8 <__cxa_atexit@plt+0x1e156c> │ │ │ │ + ldr r7, [pc, #96] @ 1ed8dc <__cxa_atexit@plt+0x1e1590> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6a80 <__cxa_atexit@plt+0x1ea734> │ │ │ │ - ldr r7, [pc, #76] @ 1f6a98 <__cxa_atexit@plt+0x1ea74c> │ │ │ │ + bhi 1ed8c8 <__cxa_atexit@plt+0x1e157c> │ │ │ │ + ldr r7, [pc, #76] @ 1ed8e0 <__cxa_atexit@plt+0x1e1594> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6a64 <__cxa_atexit@plt+0x1ea718> │ │ │ │ + beq 1ed8ac <__cxa_atexit@plt+0x1e1560> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6aa0 <__cxa_atexit@plt+0x1ea754> │ │ │ │ + ldr r7, [pc, #40] @ 1ed8e8 <__cxa_atexit@plt+0x1e159c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6a9c <__cxa_atexit@plt+0x1ea750> │ │ │ │ + ldr r7, [pc, #20] @ 1ed8e4 <__cxa_atexit@plt+0x1e1598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffea08 │ │ │ │ - tsteq r1, r0, ror #14 │ │ │ │ - @ instruction: 0x011117bc │ │ │ │ + tsteq r1, r8, lsl #5 │ │ │ │ + tsteq r1, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1f6ad8 <__cxa_atexit@plt+0x1ea78c> │ │ │ │ + ldr r2, [pc, #36] @ 1ed920 <__cxa_atexit@plt+0x1e15d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1f6adc <__cxa_atexit@plt+0x1ea790> │ │ │ │ + ldr r3, [pc, #32] @ 1ed924 <__cxa_atexit@plt+0x1e15d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, -ip]! │ │ │ │ - ldrdeq r6, [r2, -r0]! │ │ │ │ + msreq R10_usr, r4 │ │ │ │ + smlawbeq r2, r8, sl, pc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6b3c <__cxa_atexit@plt+0x1ea7f0> │ │ │ │ - ldr r7, [pc, #96] @ 1f6b60 <__cxa_atexit@plt+0x1ea814> │ │ │ │ + bhi 1ed984 <__cxa_atexit@plt+0x1e1638> │ │ │ │ + ldr r7, [pc, #96] @ 1ed9a8 <__cxa_atexit@plt+0x1e165c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6b4c <__cxa_atexit@plt+0x1ea800> │ │ │ │ - ldr r7, [pc, #76] @ 1f6b64 <__cxa_atexit@plt+0x1ea818> │ │ │ │ + bhi 1ed994 <__cxa_atexit@plt+0x1e1648> │ │ │ │ + ldr r7, [pc, #76] @ 1ed9ac <__cxa_atexit@plt+0x1e1660> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6b30 <__cxa_atexit@plt+0x1ea7e4> │ │ │ │ + beq 1ed978 <__cxa_atexit@plt+0x1e162c> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6b6c <__cxa_atexit@plt+0x1ea820> │ │ │ │ + ldr r7, [pc, #40] @ 1ed9b4 <__cxa_atexit@plt+0x1e1668> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6b68 <__cxa_atexit@plt+0x1ea81c> │ │ │ │ + ldr r7, [pc, #20] @ 1ed9b0 <__cxa_atexit@plt+0x1e1664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe93c │ │ │ │ - @ instruction: 0x01111694 │ │ │ │ - @ instruction: 0x011116f4 │ │ │ │ + @ instruction: 0x0111a1bc │ │ │ │ + tsteq r1, ip, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -502294,99 +492968,99 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6bf8 <__cxa_atexit@plt+0x1ea8ac> │ │ │ │ - ldr r7, [pc, #108] @ 1f6c28 <__cxa_atexit@plt+0x1ea8dc> │ │ │ │ + bhi 1eda40 <__cxa_atexit@plt+0x1e16f4> │ │ │ │ + ldr r7, [pc, #108] @ 1eda70 <__cxa_atexit@plt+0x1e1724> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6c08 <__cxa_atexit@plt+0x1ea8bc> │ │ │ │ - ldr r7, [pc, #88] @ 1f6c2c <__cxa_atexit@plt+0x1ea8e0> │ │ │ │ + bhi 1eda50 <__cxa_atexit@plt+0x1e1704> │ │ │ │ + ldr r7, [pc, #88] @ 1eda74 <__cxa_atexit@plt+0x1e1728> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f6bec <__cxa_atexit@plt+0x1ea8a0> │ │ │ │ + beq 1eda34 <__cxa_atexit@plt+0x1e16e8> │ │ │ │ mov r7, sl │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1f6c34 <__cxa_atexit@plt+0x1ea8e8> │ │ │ │ + ldr r7, [pc, #52] @ 1eda7c <__cxa_atexit@plt+0x1e1730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1f6c30 <__cxa_atexit@plt+0x1ea8e4> │ │ │ │ + ldr r7, [pc, #32] @ 1eda78 <__cxa_atexit@plt+0x1e172c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe880 │ │ │ │ - @ instruction: 0x011115d8 │ │ │ │ - tsteq r1, ip, lsr r6 │ │ │ │ + tsteq r1, r0, lsl #2 │ │ │ │ + tsteq r1, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1f6c6c <__cxa_atexit@plt+0x1ea920> │ │ │ │ + ldr r2, [pc, #36] @ 1edab4 <__cxa_atexit@plt+0x1e1768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1f6c70 <__cxa_atexit@plt+0x1ea924> │ │ │ │ + ldr r3, [pc, #32] @ 1edab8 <__cxa_atexit@plt+0x1e176c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01226748 │ │ │ │ - @ instruction: 0x0122673c │ │ │ │ + msreq CPSR_x, r0, lsl #18 │ │ │ │ + strdeq pc, [r2, -r4]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6cd0 <__cxa_atexit@plt+0x1ea984> │ │ │ │ - ldr r7, [pc, #96] @ 1f6cf4 <__cxa_atexit@plt+0x1ea9a8> │ │ │ │ + bhi 1edb18 <__cxa_atexit@plt+0x1e17cc> │ │ │ │ + ldr r7, [pc, #96] @ 1edb3c <__cxa_atexit@plt+0x1e17f0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6ce0 <__cxa_atexit@plt+0x1ea994> │ │ │ │ - ldr r7, [pc, #76] @ 1f6cf8 <__cxa_atexit@plt+0x1ea9ac> │ │ │ │ + bhi 1edb28 <__cxa_atexit@plt+0x1e17dc> │ │ │ │ + ldr r7, [pc, #76] @ 1edb40 <__cxa_atexit@plt+0x1e17f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6cc4 <__cxa_atexit@plt+0x1ea978> │ │ │ │ + beq 1edb0c <__cxa_atexit@plt+0x1e17c0> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6d00 <__cxa_atexit@plt+0x1ea9b4> │ │ │ │ + ldr r7, [pc, #40] @ 1edb48 <__cxa_atexit@plt+0x1e17fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6cfc <__cxa_atexit@plt+0x1ea9b0> │ │ │ │ + ldr r7, [pc, #20] @ 1edb44 <__cxa_atexit@plt+0x1e17f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe7a8 │ │ │ │ - tsteq r1, r0, lsl #10 │ │ │ │ - tsteq r1, r8, ror #10 │ │ │ │ + tsteq r1, r8, lsr #32 │ │ │ │ + @ instruction: 0x0111a090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -502398,1928 +493072,1928 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6d98 <__cxa_atexit@plt+0x1eaa4c> │ │ │ │ - ldr r7, [pc, #96] @ 1f6dbc <__cxa_atexit@plt+0x1eaa70> │ │ │ │ + bhi 1edbe0 <__cxa_atexit@plt+0x1e1894> │ │ │ │ + ldr r7, [pc, #96] @ 1edc04 <__cxa_atexit@plt+0x1e18b8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6da8 <__cxa_atexit@plt+0x1eaa5c> │ │ │ │ - ldr r7, [pc, #76] @ 1f6dc0 <__cxa_atexit@plt+0x1eaa74> │ │ │ │ + bhi 1edbf0 <__cxa_atexit@plt+0x1e18a4> │ │ │ │ + ldr r7, [pc, #76] @ 1edc08 <__cxa_atexit@plt+0x1e18bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6d8c <__cxa_atexit@plt+0x1eaa40> │ │ │ │ + beq 1edbd4 <__cxa_atexit@plt+0x1e1888> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6dc8 <__cxa_atexit@plt+0x1eaa7c> │ │ │ │ + ldr r7, [pc, #40] @ 1edc10 <__cxa_atexit@plt+0x1e18c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6dc4 <__cxa_atexit@plt+0x1eaa78> │ │ │ │ + ldr r7, [pc, #20] @ 1edc0c <__cxa_atexit@plt+0x1e18c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffe6e0 │ │ │ │ - tsteq r1, r8, lsr r4 │ │ │ │ - tsteq r1, r0, lsr #9 │ │ │ │ + tsteq r1, r0, ror #30 │ │ │ │ + tsteq r1, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6e34 <__cxa_atexit@plt+0x1eaae8> │ │ │ │ - ldr r7, [pc, #96] @ 1f6e58 <__cxa_atexit@plt+0x1eab0c> │ │ │ │ + bhi 1edc7c <__cxa_atexit@plt+0x1e1930> │ │ │ │ + ldr r7, [pc, #96] @ 1edca0 <__cxa_atexit@plt+0x1e1954> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9, sl} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6e44 <__cxa_atexit@plt+0x1eaaf8> │ │ │ │ - ldr r7, [pc, #76] @ 1f6e5c <__cxa_atexit@plt+0x1eab10> │ │ │ │ + bhi 1edc8c <__cxa_atexit@plt+0x1e1940> │ │ │ │ + ldr r7, [pc, #76] @ 1edca4 <__cxa_atexit@plt+0x1e1958> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6e28 <__cxa_atexit@plt+0x1eaadc> │ │ │ │ + beq 1edc70 <__cxa_atexit@plt+0x1e1924> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6e64 <__cxa_atexit@plt+0x1eab18> │ │ │ │ + ldr r7, [pc, #40] @ 1edcac <__cxa_atexit@plt+0x1e1960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6e60 <__cxa_atexit@plt+0x1eab14> │ │ │ │ + ldr r7, [pc, #20] @ 1edca8 <__cxa_atexit@plt+0x1e195c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xffffe644 │ │ │ │ - @ instruction: 0x0111139c │ │ │ │ - @ instruction: 0x011113fc │ │ │ │ + tsteq r1, r4, asr #29 │ │ │ │ + tsteq r1, r4, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6ecc <__cxa_atexit@plt+0x1eab80> │ │ │ │ - ldr r7, [pc, #96] @ 1f6ef0 <__cxa_atexit@plt+0x1eaba4> │ │ │ │ + bhi 1edd14 <__cxa_atexit@plt+0x1e19c8> │ │ │ │ + ldr r7, [pc, #96] @ 1edd38 <__cxa_atexit@plt+0x1e19ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6edc <__cxa_atexit@plt+0x1eab90> │ │ │ │ - ldr r7, [pc, #76] @ 1f6ef4 <__cxa_atexit@plt+0x1eaba8> │ │ │ │ + bhi 1edd24 <__cxa_atexit@plt+0x1e19d8> │ │ │ │ + ldr r7, [pc, #76] @ 1edd3c <__cxa_atexit@plt+0x1e19f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6ec0 <__cxa_atexit@plt+0x1eab74> │ │ │ │ + beq 1edd08 <__cxa_atexit@plt+0x1e19bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6efc <__cxa_atexit@plt+0x1eabb0> │ │ │ │ + ldr r7, [pc, #40] @ 1edd44 <__cxa_atexit@plt+0x1e19f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6ef8 <__cxa_atexit@plt+0x1eabac> │ │ │ │ + ldr r7, [pc, #20] @ 1edd40 <__cxa_atexit@plt+0x1e19f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ - tsteq r1, r4, lsl #6 │ │ │ │ - tsteq r1, ip, asr r3 │ │ │ │ + tsteq r1, ip, lsr #28 │ │ │ │ + tsteq r1, r4, lsl #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f6f68 <__cxa_atexit@plt+0x1eac1c> │ │ │ │ - ldr r7, [pc, #96] @ 1f6f8c <__cxa_atexit@plt+0x1eac40> │ │ │ │ + bhi 1eddb0 <__cxa_atexit@plt+0x1e1a64> │ │ │ │ + ldr r7, [pc, #96] @ 1eddd4 <__cxa_atexit@plt+0x1e1a88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f6f78 <__cxa_atexit@plt+0x1eac2c> │ │ │ │ - ldr r7, [pc, #76] @ 1f6f90 <__cxa_atexit@plt+0x1eac44> │ │ │ │ + bhi 1eddc0 <__cxa_atexit@plt+0x1e1a74> │ │ │ │ + ldr r7, [pc, #76] @ 1eddd8 <__cxa_atexit@plt+0x1e1a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6f5c <__cxa_atexit@plt+0x1eac10> │ │ │ │ + beq 1edda4 <__cxa_atexit@plt+0x1e1a58> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f6f98 <__cxa_atexit@plt+0x1eac4c> │ │ │ │ + ldr r7, [pc, #40] @ 1edde0 <__cxa_atexit@plt+0x1e1a94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f6f94 <__cxa_atexit@plt+0x1eac48> │ │ │ │ + ldr r7, [pc, #20] @ 1edddc <__cxa_atexit@plt+0x1e1a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xffffe510 │ │ │ │ - tsteq r1, r8, ror #4 │ │ │ │ - tsteq r1, r4, asr #5 │ │ │ │ + @ instruction: 0x01119d90 │ │ │ │ + tsteq r1, ip, ror #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7004 <__cxa_atexit@plt+0x1eacb8> │ │ │ │ - ldr r7, [pc, #96] @ 1f7028 <__cxa_atexit@plt+0x1eacdc> │ │ │ │ + bhi 1ede4c <__cxa_atexit@plt+0x1e1b00> │ │ │ │ + ldr r7, [pc, #96] @ 1ede70 <__cxa_atexit@plt+0x1e1b24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f7014 <__cxa_atexit@plt+0x1eacc8> │ │ │ │ - ldr r7, [pc, #76] @ 1f702c <__cxa_atexit@plt+0x1eace0> │ │ │ │ + bhi 1ede5c <__cxa_atexit@plt+0x1e1b10> │ │ │ │ + ldr r7, [pc, #76] @ 1ede74 <__cxa_atexit@plt+0x1e1b28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f6ff8 <__cxa_atexit@plt+0x1eacac> │ │ │ │ + beq 1ede40 <__cxa_atexit@plt+0x1e1af4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f7034 <__cxa_atexit@plt+0x1eace8> │ │ │ │ + ldr r7, [pc, #40] @ 1ede7c <__cxa_atexit@plt+0x1e1b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f7030 <__cxa_atexit@plt+0x1eace4> │ │ │ │ + ldr r7, [pc, #20] @ 1ede78 <__cxa_atexit@plt+0x1e1b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffe474 │ │ │ │ - tsteq r1, ip, asr #3 │ │ │ │ - tsteq r1, r4, lsr #4 │ │ │ │ + @ instruction: 0x01119cf4 │ │ │ │ + tsteq r1, ip, asr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1f7098 <__cxa_atexit@plt+0x1ead4c> │ │ │ │ - ldr r7, [pc, #120] @ 1f70d4 <__cxa_atexit@plt+0x1ead88> │ │ │ │ + bhi 1edee0 <__cxa_atexit@plt+0x1e1b94> │ │ │ │ + ldr r7, [pc, #120] @ 1edf1c <__cxa_atexit@plt+0x1e1bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f70b8 <__cxa_atexit@plt+0x1ead6c> │ │ │ │ - ldr r7, [pc, #100] @ 1f70d8 <__cxa_atexit@plt+0x1ead8c> │ │ │ │ + bhi 1edf00 <__cxa_atexit@plt+0x1e1bb4> │ │ │ │ + ldr r7, [pc, #100] @ 1edf20 <__cxa_atexit@plt+0x1e1bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f708c <__cxa_atexit@plt+0x1ead40> │ │ │ │ + beq 1eded4 <__cxa_atexit@plt+0x1e1b88> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 1f70e0 <__cxa_atexit@plt+0x1ead94> │ │ │ │ + ldr r7, [pc, #64] @ 1edf28 <__cxa_atexit@plt+0x1e1bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1f70dc <__cxa_atexit@plt+0x1ead90> │ │ │ │ + ldr r7, [pc, #28] @ 1edf24 <__cxa_atexit@plt+0x1e1bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ - tsteq r1, r8, lsr #2 │ │ │ │ - @ instruction: 0x0111119c │ │ │ │ + tsteq r1, r0, asr ip │ │ │ │ + tsteq r1, r4, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f7134 <__cxa_atexit@plt+0x1eade8> │ │ │ │ - ldr r7, [pc, #52] @ 1f7144 <__cxa_atexit@plt+0x1eadf8> │ │ │ │ + bhi 1edf7c <__cxa_atexit@plt+0x1e1c30> │ │ │ │ + ldr r7, [pc, #52] @ 1edf8c <__cxa_atexit@plt+0x1e1c40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f7128 <__cxa_atexit@plt+0x1eaddc> │ │ │ │ + beq 1edf70 <__cxa_atexit@plt+0x1e1c24> │ │ │ │ mov r7, r9 │ │ │ │ - b 1f5458 <__cxa_atexit@plt+0x1e910c> │ │ │ │ + b 1ec2a0 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f7148 <__cxa_atexit@plt+0x1eadfc> │ │ │ │ + ldr r7, [pc, #12] @ 1edf90 <__cxa_atexit@plt+0x1e1c44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe344 │ │ │ │ - tsteq r1, ip, lsr #1 │ │ │ │ - ldrsbeq r1, [r1, -r4] │ │ │ │ + @ instruction: 0x01119bd4 │ │ │ │ + @ instruction: 0x01119bfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f7198 <__cxa_atexit@plt+0x1eae4c> │ │ │ │ - ldr r2, [pc, #68] @ 1f71b4 <__cxa_atexit@plt+0x1eae68> │ │ │ │ + bhi 1edfe0 <__cxa_atexit@plt+0x1e1c94> │ │ │ │ + ldr r2, [pc, #68] @ 1edffc <__cxa_atexit@plt+0x1e1cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f71a4 <__cxa_atexit@plt+0x1eae58> │ │ │ │ - ldr r5, [pc, #48] @ 1f71bc <__cxa_atexit@plt+0x1eae70> │ │ │ │ + bhi 1edfec <__cxa_atexit@plt+0x1e1ca0> │ │ │ │ + ldr r5, [pc, #48] @ 1ee004 <__cxa_atexit@plt+0x1e1cb8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 10d965c <__cxa_atexit@plt+0x10cd310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f71b8 <__cxa_atexit@plt+0x1eae6c> │ │ │ │ + ldr r7, [pc, #12] @ 1ee000 <__cxa_atexit@plt+0x1e1cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01226200 │ │ │ │ - tsteq r1, ip, ror r0 │ │ │ │ + msreq LR_svc, r8 │ │ │ │ + tsteq r1, r4, lsr #23 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - tsteq r1, ip, asr r0 │ │ │ │ + tsteq r1, r4, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f72a8 <__cxa_atexit@plt+0x1eaf5c> │ │ │ │ - ldr r3, [pc, #212] @ 1f72c0 <__cxa_atexit@plt+0x1eaf74> │ │ │ │ + bcc 1ee0f0 <__cxa_atexit@plt+0x1e1da4> │ │ │ │ + ldr r3, [pc, #212] @ 1ee108 <__cxa_atexit@plt+0x1e1dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #60]! @ 0x3c │ │ │ │ sub r3, r6, #98 @ 0x62 │ │ │ │ sub r2, r6, #90 @ 0x5a │ │ │ │ str r2, [r7, #40] @ 0x28 │ │ │ │ str r3, [r7, #44] @ 0x2c │ │ │ │ sub sl, r6, #82 @ 0x52 │ │ │ │ sub r2, r6, #74 @ 0x4a │ │ │ │ sub r1, r6, #66 @ 0x42 │ │ │ │ sub r0, r6, #58 @ 0x3a │ │ │ │ sub lr, r6, #50 @ 0x32 │ │ │ │ - ldr ip, [pc, #168] @ 1f72c4 <__cxa_atexit@plt+0x1eaf78> │ │ │ │ + ldr ip, [pc, #168] @ 1ee10c <__cxa_atexit@plt+0x1e1dc0> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r9, [pc, #164] @ 1f72c8 <__cxa_atexit@plt+0x1eaf7c> │ │ │ │ + ldr r9, [pc, #164] @ 1ee110 <__cxa_atexit@plt+0x1e1dc4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #160] @ 1f72cc <__cxa_atexit@plt+0x1eaf80> │ │ │ │ + ldr r3, [pc, #160] @ 1ee114 <__cxa_atexit@plt+0x1e1dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #148] @ 1f72d0 <__cxa_atexit@plt+0x1eaf84> │ │ │ │ + ldr r3, [pc, #148] @ 1ee118 <__cxa_atexit@plt+0x1e1dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-16] │ │ │ │ str r8, [r7, #-12] │ │ │ │ - ldr r3, [pc, #136] @ 1f72d4 <__cxa_atexit@plt+0x1eaf88> │ │ │ │ + ldr r3, [pc, #136] @ 1ee11c <__cxa_atexit@plt+0x1e1dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r7, {r3, r8} │ │ │ │ str r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ str r8, [r7, #-52] @ 0xffffffcc │ │ │ │ str ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #112] @ 1f72d8 <__cxa_atexit@plt+0x1eaf8c> │ │ │ │ + ldr r3, [pc, #112] @ 1ee120 <__cxa_atexit@plt+0x1e1dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #100] @ 1f72dc <__cxa_atexit@plt+0x1eaf90> │ │ │ │ + ldr r3, [pc, #100] @ 1ee124 <__cxa_atexit@plt+0x1e1dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #84] @ 1f72e0 <__cxa_atexit@plt+0x1eaf94> │ │ │ │ + ldr r3, [pc, #84] @ 1ee128 <__cxa_atexit@plt+0x1e1ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r7, #12 │ │ │ │ stm r8, {r3, r7, lr} │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1f72e4 <__cxa_atexit@plt+0x1eaf98> │ │ │ │ + ldr r7, [pc, #52] @ 1ee12c <__cxa_atexit@plt+0x1e1de0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0x0122673c │ │ │ │ - @ instruction: 0x01110f94 │ │ │ │ + smlawteq r2, r8, sl, pc @ │ │ │ │ + @ instruction: 0x01119abc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7338 <__cxa_atexit@plt+0x1eafec> │ │ │ │ + bhi 1ee180 <__cxa_atexit@plt+0x1e1e34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f7340 <__cxa_atexit@plt+0x1eaff4> │ │ │ │ + ldr lr, [pc, #52] @ 1ee188 <__cxa_atexit@plt+0x1e1e3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f7344 <__cxa_atexit@plt+0x1eaff8> │ │ │ │ + ldr r0, [pc, #48] @ 1ee18c <__cxa_atexit@plt+0x1e1e40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f7348 <__cxa_atexit@plt+0x1eaffc> │ │ │ │ + ldr r1, [pc, #40] @ 1ee190 <__cxa_atexit@plt+0x1e1e44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01226064 │ │ │ │ - @ instruction: 0x01226060 │ │ │ │ - @ instruction: 0x0122610c │ │ │ │ + msreq R10_usr, ip │ │ │ │ + msreq R10_usr, r8 │ │ │ │ + smlawteq r2, r4, r2, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f73a8 <__cxa_atexit@plt+0x1eb05c> │ │ │ │ - ldr r2, [pc, #48] @ 1f73b8 <__cxa_atexit@plt+0x1eb06c> │ │ │ │ + bcc 1ee1f0 <__cxa_atexit@plt+0x1e1ea4> │ │ │ │ + ldr r2, [pc, #48] @ 1ee200 <__cxa_atexit@plt+0x1e1eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f73bc <__cxa_atexit@plt+0x1eb070> │ │ │ │ + ldr r3, [pc, #44] @ 1ee204 <__cxa_atexit@plt+0x1e1eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r7, r8, sl, lsr r3 │ │ │ │ + rscseq r0, r9, r5, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7408 <__cxa_atexit@plt+0x1eb0bc> │ │ │ │ - ldr r1, [pc, #52] @ 1f7418 <__cxa_atexit@plt+0x1eb0cc> │ │ │ │ + bcc 1ee250 <__cxa_atexit@plt+0x1e1f04> │ │ │ │ + ldr r1, [pc, #52] @ 1ee260 <__cxa_atexit@plt+0x1e1f14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f741c <__cxa_atexit@plt+0x1eb0d0> │ │ │ │ + ldr r0, [pc, #36] @ 1ee264 <__cxa_atexit@plt+0x1e1f18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, pc, r5 @ │ │ │ │ - @ instruction: 0x01225f74 │ │ │ │ + msreq CPSR_x, ip, lsr r1 │ │ │ │ + msreq CPSR_x, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7480 <__cxa_atexit@plt+0x1eb134> │ │ │ │ + bhi 1ee2c8 <__cxa_atexit@plt+0x1e1f7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f748c <__cxa_atexit@plt+0x1eb140> │ │ │ │ - ldr r2, [pc, #76] @ 1f749c <__cxa_atexit@plt+0x1eb150> │ │ │ │ + bcc 1ee2d4 <__cxa_atexit@plt+0x1e1f88> │ │ │ │ + ldr r2, [pc, #76] @ 1ee2e4 <__cxa_atexit@plt+0x1e1f98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f74a0 <__cxa_atexit@plt+0x1eb154> │ │ │ │ + ldr r1, [pc, #72] @ 1ee2e8 <__cxa_atexit@plt+0x1e1f9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f74a4 <__cxa_atexit@plt+0x1eb158> │ │ │ │ + ldr r8, [pc, #56] @ 1ee2ec <__cxa_atexit@plt+0x1e1fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01225f18 │ │ │ │ - rscseq r7, r8, lr, asr r2 │ │ │ │ + ldrdeq pc, [r2, -r0]! │ │ │ │ + rscseq r0, r9, r9, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f750c <__cxa_atexit@plt+0x1eb1c0> │ │ │ │ - ldr r2, [pc, #76] @ 1f751c <__cxa_atexit@plt+0x1eb1d0> │ │ │ │ + bcc 1ee354 <__cxa_atexit@plt+0x1e2008> │ │ │ │ + ldr r2, [pc, #76] @ 1ee364 <__cxa_atexit@plt+0x1e2018> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7520 <__cxa_atexit@plt+0x1eb1d4> │ │ │ │ + ldr r1, [pc, #72] @ 1ee368 <__cxa_atexit@plt+0x1e201c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f7524 <__cxa_atexit@plt+0x1eb1d8> │ │ │ │ + ldr r2, [pc, #52] @ 1ee36c <__cxa_atexit@plt+0x1e2020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01225ea8 │ │ │ │ - @ instruction: 0x01225e7c │ │ │ │ + msreq CPSR_x, r0, rrx │ │ │ │ + msreq CPSR_x, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7578 <__cxa_atexit@plt+0x1eb22c> │ │ │ │ + bhi 1ee3c0 <__cxa_atexit@plt+0x1e2074> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f7580 <__cxa_atexit@plt+0x1eb234> │ │ │ │ + ldr lr, [pc, #52] @ 1ee3c8 <__cxa_atexit@plt+0x1e207c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f7584 <__cxa_atexit@plt+0x1eb238> │ │ │ │ + ldr r0, [pc, #48] @ 1ee3cc <__cxa_atexit@plt+0x1e2080> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f7588 <__cxa_atexit@plt+0x1eb23c> │ │ │ │ + ldr r1, [pc, #40] @ 1ee3d0 <__cxa_atexit@plt+0x1e2084> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225e24 │ │ │ │ - @ instruction: 0x01225e20 │ │ │ │ - smlawteq r2, ip, lr, r5 │ │ │ │ + ldrdeq lr, [r2, -ip]! │ │ │ │ + ldrdeq lr, [r2, -r8]! │ │ │ │ + smlawbeq r2, r4, r0, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f75e8 <__cxa_atexit@plt+0x1eb29c> │ │ │ │ - ldr r2, [pc, #48] @ 1f75f8 <__cxa_atexit@plt+0x1eb2ac> │ │ │ │ + bcc 1ee430 <__cxa_atexit@plt+0x1e20e4> │ │ │ │ + ldr r2, [pc, #48] @ 1ee440 <__cxa_atexit@plt+0x1e20f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f75fc <__cxa_atexit@plt+0x1eb2b0> │ │ │ │ + ldr r3, [pc, #44] @ 1ee444 <__cxa_atexit@plt+0x1e20f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r7, r8, pc, ror #1 │ │ │ │ + smlalseq r0, r9, sl, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7648 <__cxa_atexit@plt+0x1eb2fc> │ │ │ │ - ldr r1, [pc, #52] @ 1f7658 <__cxa_atexit@plt+0x1eb30c> │ │ │ │ + bcc 1ee490 <__cxa_atexit@plt+0x1e2144> │ │ │ │ + ldr r1, [pc, #52] @ 1ee4a0 <__cxa_atexit@plt+0x1e2154> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f765c <__cxa_atexit@plt+0x1eb310> │ │ │ │ + ldr r0, [pc, #36] @ 1ee4a4 <__cxa_atexit@plt+0x1e2158> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225d44 │ │ │ │ - @ instruction: 0x01225d34 │ │ │ │ + strdeq lr, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122eeec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f76c0 <__cxa_atexit@plt+0x1eb374> │ │ │ │ + bhi 1ee508 <__cxa_atexit@plt+0x1e21bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f76cc <__cxa_atexit@plt+0x1eb380> │ │ │ │ - ldr r2, [pc, #76] @ 1f76dc <__cxa_atexit@plt+0x1eb390> │ │ │ │ + bcc 1ee514 <__cxa_atexit@plt+0x1e21c8> │ │ │ │ + ldr r2, [pc, #76] @ 1ee524 <__cxa_atexit@plt+0x1e21d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f76e0 <__cxa_atexit@plt+0x1eb394> │ │ │ │ + ldr r1, [pc, #72] @ 1ee528 <__cxa_atexit@plt+0x1e21dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f76e4 <__cxa_atexit@plt+0x1eb398> │ │ │ │ + ldr r8, [pc, #56] @ 1ee52c <__cxa_atexit@plt+0x1e21e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq r5, [r2, -r8]! │ │ │ │ - rscseq r7, r8, r3, lsl r0 │ │ │ │ + @ instruction: 0x0122ee90 │ │ │ │ + ldrhteq r0, [r9], #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f774c <__cxa_atexit@plt+0x1eb400> │ │ │ │ - ldr r2, [pc, #76] @ 1f775c <__cxa_atexit@plt+0x1eb410> │ │ │ │ + bcc 1ee594 <__cxa_atexit@plt+0x1e2248> │ │ │ │ + ldr r2, [pc, #76] @ 1ee5a4 <__cxa_atexit@plt+0x1e2258> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7760 <__cxa_atexit@plt+0x1eb414> │ │ │ │ + ldr r1, [pc, #72] @ 1ee5a8 <__cxa_atexit@plt+0x1e225c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f7764 <__cxa_atexit@plt+0x1eb418> │ │ │ │ + ldr r2, [pc, #52] @ 1ee5ac <__cxa_atexit@plt+0x1e2260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01225c68 │ │ │ │ - @ instruction: 0x01225c3c │ │ │ │ + @ instruction: 0x0122ee20 │ │ │ │ + strdeq lr, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f77b8 <__cxa_atexit@plt+0x1eb46c> │ │ │ │ + bhi 1ee600 <__cxa_atexit@plt+0x1e22b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f77c0 <__cxa_atexit@plt+0x1eb474> │ │ │ │ + ldr lr, [pc, #52] @ 1ee608 <__cxa_atexit@plt+0x1e22bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f77c4 <__cxa_atexit@plt+0x1eb478> │ │ │ │ + ldr r0, [pc, #48] @ 1ee60c <__cxa_atexit@plt+0x1e22c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f77c8 <__cxa_atexit@plt+0x1eb47c> │ │ │ │ + ldr r1, [pc, #40] @ 1ee610 <__cxa_atexit@plt+0x1e22c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225be4 │ │ │ │ - @ instruction: 0x01225be0 │ │ │ │ - smlawbeq r2, ip, ip, r5 │ │ │ │ + @ instruction: 0x0122ed9c │ │ │ │ + @ instruction: 0x0122ed98 │ │ │ │ + @ instruction: 0x0122ee44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f7828 <__cxa_atexit@plt+0x1eb4dc> │ │ │ │ - ldr r2, [pc, #48] @ 1f7838 <__cxa_atexit@plt+0x1eb4ec> │ │ │ │ + bcc 1ee670 <__cxa_atexit@plt+0x1e2324> │ │ │ │ + ldr r2, [pc, #48] @ 1ee680 <__cxa_atexit@plt+0x1e2334> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f783c <__cxa_atexit@plt+0x1eb4f0> │ │ │ │ + ldr r3, [pc, #44] @ 1ee684 <__cxa_atexit@plt+0x1e2338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, r6, lsr #29 │ │ │ │ + rscseq pc, r8, r1, asr pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7888 <__cxa_atexit@plt+0x1eb53c> │ │ │ │ - ldr r1, [pc, #52] @ 1f7898 <__cxa_atexit@plt+0x1eb54c> │ │ │ │ + bcc 1ee6d0 <__cxa_atexit@plt+0x1e2384> │ │ │ │ + ldr r1, [pc, #52] @ 1ee6e0 <__cxa_atexit@plt+0x1e2394> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f789c <__cxa_atexit@plt+0x1eb550> │ │ │ │ + ldr r0, [pc, #36] @ 1ee6e4 <__cxa_atexit@plt+0x1e2398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225b04 │ │ │ │ - strdeq r5, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122ecbc │ │ │ │ + @ instruction: 0x0122ecac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7900 <__cxa_atexit@plt+0x1eb5b4> │ │ │ │ + bhi 1ee748 <__cxa_atexit@plt+0x1e23fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f790c <__cxa_atexit@plt+0x1eb5c0> │ │ │ │ - ldr r2, [pc, #76] @ 1f791c <__cxa_atexit@plt+0x1eb5d0> │ │ │ │ + bcc 1ee754 <__cxa_atexit@plt+0x1e2408> │ │ │ │ + ldr r2, [pc, #76] @ 1ee764 <__cxa_atexit@plt+0x1e2418> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7920 <__cxa_atexit@plt+0x1eb5d4> │ │ │ │ + ldr r1, [pc, #72] @ 1ee768 <__cxa_atexit@plt+0x1e241c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f7924 <__cxa_atexit@plt+0x1eb5d8> │ │ │ │ + ldr r8, [pc, #56] @ 1ee76c <__cxa_atexit@plt+0x1e2420> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01225a98 │ │ │ │ - rscseq r6, r8, sl, asr #27 │ │ │ │ + @ instruction: 0x0122ec50 │ │ │ │ + rscseq pc, r8, r5, ror lr @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f798c <__cxa_atexit@plt+0x1eb640> │ │ │ │ - ldr r2, [pc, #76] @ 1f799c <__cxa_atexit@plt+0x1eb650> │ │ │ │ + bcc 1ee7d4 <__cxa_atexit@plt+0x1e2488> │ │ │ │ + ldr r2, [pc, #76] @ 1ee7e4 <__cxa_atexit@plt+0x1e2498> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f79a0 <__cxa_atexit@plt+0x1eb654> │ │ │ │ + ldr r1, [pc, #72] @ 1ee7e8 <__cxa_atexit@plt+0x1e249c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f79a4 <__cxa_atexit@plt+0x1eb658> │ │ │ │ + ldr r2, [pc, #52] @ 1ee7ec <__cxa_atexit@plt+0x1e24a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01225a28 │ │ │ │ - strdeq r5, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122ebe0 │ │ │ │ + @ instruction: 0x0122ebb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f79f8 <__cxa_atexit@plt+0x1eb6ac> │ │ │ │ + bhi 1ee840 <__cxa_atexit@plt+0x1e24f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f7a00 <__cxa_atexit@plt+0x1eb6b4> │ │ │ │ + ldr lr, [pc, #52] @ 1ee848 <__cxa_atexit@plt+0x1e24fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f7a04 <__cxa_atexit@plt+0x1eb6b8> │ │ │ │ + ldr r0, [pc, #48] @ 1ee84c <__cxa_atexit@plt+0x1e2500> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f7a08 <__cxa_atexit@plt+0x1eb6bc> │ │ │ │ + ldr r1, [pc, #40] @ 1ee850 <__cxa_atexit@plt+0x1e2504> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012259a4 │ │ │ │ - @ instruction: 0x012259a0 │ │ │ │ - @ instruction: 0x01225a4c │ │ │ │ + @ instruction: 0x0122eb5c │ │ │ │ + @ instruction: 0x0122eb58 │ │ │ │ + @ instruction: 0x0122ec04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f7a68 <__cxa_atexit@plt+0x1eb71c> │ │ │ │ - ldr r2, [pc, #48] @ 1f7a78 <__cxa_atexit@plt+0x1eb72c> │ │ │ │ + bcc 1ee8b0 <__cxa_atexit@plt+0x1e2564> │ │ │ │ + ldr r2, [pc, #48] @ 1ee8c0 <__cxa_atexit@plt+0x1e2574> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f7a7c <__cxa_atexit@plt+0x1eb730> │ │ │ │ + ldr r3, [pc, #44] @ 1ee8c4 <__cxa_atexit@plt+0x1e2578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, sp, asr ip │ │ │ │ + rscseq pc, r8, r8, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7ac8 <__cxa_atexit@plt+0x1eb77c> │ │ │ │ - ldr r1, [pc, #52] @ 1f7ad8 <__cxa_atexit@plt+0x1eb78c> │ │ │ │ + bcc 1ee910 <__cxa_atexit@plt+0x1e25c4> │ │ │ │ + ldr r1, [pc, #52] @ 1ee920 <__cxa_atexit@plt+0x1e25d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f7adc <__cxa_atexit@plt+0x1eb790> │ │ │ │ + ldr r0, [pc, #36] @ 1ee924 <__cxa_atexit@plt+0x1e25d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r4, r8, r5 │ │ │ │ - @ instruction: 0x012258b4 │ │ │ │ + @ instruction: 0x0122ea7c │ │ │ │ + @ instruction: 0x0122ea6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7b40 <__cxa_atexit@plt+0x1eb7f4> │ │ │ │ + bhi 1ee988 <__cxa_atexit@plt+0x1e263c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7b4c <__cxa_atexit@plt+0x1eb800> │ │ │ │ - ldr r2, [pc, #76] @ 1f7b5c <__cxa_atexit@plt+0x1eb810> │ │ │ │ + bcc 1ee994 <__cxa_atexit@plt+0x1e2648> │ │ │ │ + ldr r2, [pc, #76] @ 1ee9a4 <__cxa_atexit@plt+0x1e2658> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7b60 <__cxa_atexit@plt+0x1eb814> │ │ │ │ + ldr r1, [pc, #72] @ 1ee9a8 <__cxa_atexit@plt+0x1e265c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f7b64 <__cxa_atexit@plt+0x1eb818> │ │ │ │ + ldr r8, [pc, #56] @ 1ee9ac <__cxa_atexit@plt+0x1e2660> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01225858 │ │ │ │ - rscseq r6, r8, r1, lsl #23 │ │ │ │ + @ instruction: 0x0122ea10 │ │ │ │ + rscseq pc, r8, ip, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7bcc <__cxa_atexit@plt+0x1eb880> │ │ │ │ - ldr r2, [pc, #76] @ 1f7bdc <__cxa_atexit@plt+0x1eb890> │ │ │ │ + bcc 1eea14 <__cxa_atexit@plt+0x1e26c8> │ │ │ │ + ldr r2, [pc, #76] @ 1eea24 <__cxa_atexit@plt+0x1e26d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7be0 <__cxa_atexit@plt+0x1eb894> │ │ │ │ + ldr r1, [pc, #72] @ 1eea28 <__cxa_atexit@plt+0x1e26dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f7be4 <__cxa_atexit@plt+0x1eb898> │ │ │ │ + ldr r2, [pc, #52] @ 1eea2c <__cxa_atexit@plt+0x1e26e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x012257e8 │ │ │ │ - @ instruction: 0x012257bc │ │ │ │ + @ instruction: 0x0122e9a0 │ │ │ │ + @ instruction: 0x0122e974 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7c38 <__cxa_atexit@plt+0x1eb8ec> │ │ │ │ + bhi 1eea80 <__cxa_atexit@plt+0x1e2734> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f7c40 <__cxa_atexit@plt+0x1eb8f4> │ │ │ │ + ldr lr, [pc, #52] @ 1eea88 <__cxa_atexit@plt+0x1e273c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f7c44 <__cxa_atexit@plt+0x1eb8f8> │ │ │ │ + ldr r0, [pc, #48] @ 1eea8c <__cxa_atexit@plt+0x1e2740> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f7c48 <__cxa_atexit@plt+0x1eb8fc> │ │ │ │ + ldr r1, [pc, #40] @ 1eea90 <__cxa_atexit@plt+0x1e2744> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225764 │ │ │ │ - @ instruction: 0x01225760 │ │ │ │ - @ instruction: 0x0122580c │ │ │ │ + @ instruction: 0x0122e91c │ │ │ │ + @ instruction: 0x0122e918 │ │ │ │ + smlawteq r2, r4, r9, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f7ca8 <__cxa_atexit@plt+0x1eb95c> │ │ │ │ - ldr r2, [pc, #48] @ 1f7cb8 <__cxa_atexit@plt+0x1eb96c> │ │ │ │ + bcc 1eeaf0 <__cxa_atexit@plt+0x1e27a4> │ │ │ │ + ldr r2, [pc, #48] @ 1eeb00 <__cxa_atexit@plt+0x1e27b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f7cbc <__cxa_atexit@plt+0x1eb970> │ │ │ │ + ldr r3, [pc, #44] @ 1eeb04 <__cxa_atexit@plt+0x1e27b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, r3, lsl sl │ │ │ │ + ldrhteq pc, [r8], #174 @ 0xae @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7d08 <__cxa_atexit@plt+0x1eb9bc> │ │ │ │ - ldr r1, [pc, #52] @ 1f7d18 <__cxa_atexit@plt+0x1eb9cc> │ │ │ │ + bcc 1eeb50 <__cxa_atexit@plt+0x1e2804> │ │ │ │ + ldr r1, [pc, #52] @ 1eeb60 <__cxa_atexit@plt+0x1e2814> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f7d1c <__cxa_atexit@plt+0x1eb9d0> │ │ │ │ + ldr r0, [pc, #36] @ 1eeb64 <__cxa_atexit@plt+0x1e2818> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, r6, r5 │ │ │ │ - @ instruction: 0x01225674 │ │ │ │ + @ instruction: 0x0122e83c │ │ │ │ + @ instruction: 0x0122e82c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7d80 <__cxa_atexit@plt+0x1eba34> │ │ │ │ + bhi 1eebc8 <__cxa_atexit@plt+0x1e287c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7d8c <__cxa_atexit@plt+0x1eba40> │ │ │ │ - ldr r2, [pc, #76] @ 1f7d9c <__cxa_atexit@plt+0x1eba50> │ │ │ │ + bcc 1eebd4 <__cxa_atexit@plt+0x1e2888> │ │ │ │ + ldr r2, [pc, #76] @ 1eebe4 <__cxa_atexit@plt+0x1e2898> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7da0 <__cxa_atexit@plt+0x1eba54> │ │ │ │ + ldr r1, [pc, #72] @ 1eebe8 <__cxa_atexit@plt+0x1e289c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f7da4 <__cxa_atexit@plt+0x1eba58> │ │ │ │ + ldr r8, [pc, #56] @ 1eebec <__cxa_atexit@plt+0x1e28a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01225618 │ │ │ │ - rscseq r6, r8, r7, lsr r9 │ │ │ │ + ldrdeq lr, [r2, -r0]! │ │ │ │ + rscseq pc, r8, r2, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7e0c <__cxa_atexit@plt+0x1ebac0> │ │ │ │ - ldr r2, [pc, #76] @ 1f7e1c <__cxa_atexit@plt+0x1ebad0> │ │ │ │ + bcc 1eec54 <__cxa_atexit@plt+0x1e2908> │ │ │ │ + ldr r2, [pc, #76] @ 1eec64 <__cxa_atexit@plt+0x1e2918> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7e20 <__cxa_atexit@plt+0x1ebad4> │ │ │ │ + ldr r1, [pc, #72] @ 1eec68 <__cxa_atexit@plt+0x1e291c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f7e24 <__cxa_atexit@plt+0x1ebad8> │ │ │ │ + ldr r2, [pc, #52] @ 1eec6c <__cxa_atexit@plt+0x1e2920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x012255a8 │ │ │ │ - @ instruction: 0x0122557c │ │ │ │ + @ instruction: 0x0122e760 │ │ │ │ + @ instruction: 0x0122e734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7e78 <__cxa_atexit@plt+0x1ebb2c> │ │ │ │ + bhi 1eecc0 <__cxa_atexit@plt+0x1e2974> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f7e80 <__cxa_atexit@plt+0x1ebb34> │ │ │ │ + ldr lr, [pc, #52] @ 1eecc8 <__cxa_atexit@plt+0x1e297c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f7e84 <__cxa_atexit@plt+0x1ebb38> │ │ │ │ + ldr r0, [pc, #48] @ 1eeccc <__cxa_atexit@plt+0x1e2980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f7e88 <__cxa_atexit@plt+0x1ebb3c> │ │ │ │ + ldr r1, [pc, #40] @ 1eecd0 <__cxa_atexit@plt+0x1e2984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225524 │ │ │ │ - @ instruction: 0x01225520 │ │ │ │ - smlawteq r2, ip, r5, r5 │ │ │ │ + ldrdeq lr, [r2, -ip]! │ │ │ │ + ldrdeq lr, [r2, -r8]! │ │ │ │ + smlawbeq r2, r4, r7, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f7ee8 <__cxa_atexit@plt+0x1ebb9c> │ │ │ │ - ldr r2, [pc, #48] @ 1f7ef8 <__cxa_atexit@plt+0x1ebbac> │ │ │ │ + bcc 1eed30 <__cxa_atexit@plt+0x1e29e4> │ │ │ │ + ldr r2, [pc, #48] @ 1eed40 <__cxa_atexit@plt+0x1e29f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f7efc <__cxa_atexit@plt+0x1ebbb0> │ │ │ │ + ldr r3, [pc, #44] @ 1eed44 <__cxa_atexit@plt+0x1e29f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, sl, asr #15 │ │ │ │ + rscseq pc, r8, r5, ror r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7f48 <__cxa_atexit@plt+0x1ebbfc> │ │ │ │ - ldr r1, [pc, #52] @ 1f7f58 <__cxa_atexit@plt+0x1ebc0c> │ │ │ │ + bcc 1eed90 <__cxa_atexit@plt+0x1e2a44> │ │ │ │ + ldr r1, [pc, #52] @ 1eeda0 <__cxa_atexit@plt+0x1e2a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f7f5c <__cxa_atexit@plt+0x1ebc10> │ │ │ │ + ldr r0, [pc, #36] @ 1eeda4 <__cxa_atexit@plt+0x1e2a58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225444 │ │ │ │ - @ instruction: 0x01225434 │ │ │ │ + strdeq lr, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122e5ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7fc0 <__cxa_atexit@plt+0x1ebc74> │ │ │ │ + bhi 1eee08 <__cxa_atexit@plt+0x1e2abc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f7fcc <__cxa_atexit@plt+0x1ebc80> │ │ │ │ - ldr r2, [pc, #76] @ 1f7fdc <__cxa_atexit@plt+0x1ebc90> │ │ │ │ + bcc 1eee14 <__cxa_atexit@plt+0x1e2ac8> │ │ │ │ + ldr r2, [pc, #76] @ 1eee24 <__cxa_atexit@plt+0x1e2ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f7fe0 <__cxa_atexit@plt+0x1ebc94> │ │ │ │ + ldr r1, [pc, #72] @ 1eee28 <__cxa_atexit@plt+0x1e2adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f7fe4 <__cxa_atexit@plt+0x1ebc98> │ │ │ │ + ldr r8, [pc, #56] @ 1eee2c <__cxa_atexit@plt+0x1e2ae0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq r5, [r2, -r8]! │ │ │ │ - rscseq r6, r8, lr, ror #13 │ │ │ │ + @ instruction: 0x0122e590 │ │ │ │ + smlalseq pc, r8, r9, r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f804c <__cxa_atexit@plt+0x1ebd00> │ │ │ │ - ldr r2, [pc, #76] @ 1f805c <__cxa_atexit@plt+0x1ebd10> │ │ │ │ + bcc 1eee94 <__cxa_atexit@plt+0x1e2b48> │ │ │ │ + ldr r2, [pc, #76] @ 1eeea4 <__cxa_atexit@plt+0x1e2b58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f8060 <__cxa_atexit@plt+0x1ebd14> │ │ │ │ + ldr r1, [pc, #72] @ 1eeea8 <__cxa_atexit@plt+0x1e2b5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f8064 <__cxa_atexit@plt+0x1ebd18> │ │ │ │ + ldr r2, [pc, #52] @ 1eeeac <__cxa_atexit@plt+0x1e2b60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01225368 │ │ │ │ - @ instruction: 0x0122533c │ │ │ │ + @ instruction: 0x0122e520 │ │ │ │ + strdeq lr, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f80b8 <__cxa_atexit@plt+0x1ebd6c> │ │ │ │ + bhi 1eef00 <__cxa_atexit@plt+0x1e2bb4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f80c0 <__cxa_atexit@plt+0x1ebd74> │ │ │ │ + ldr lr, [pc, #52] @ 1eef08 <__cxa_atexit@plt+0x1e2bbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f80c4 <__cxa_atexit@plt+0x1ebd78> │ │ │ │ + ldr r0, [pc, #48] @ 1eef0c <__cxa_atexit@plt+0x1e2bc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f80c8 <__cxa_atexit@plt+0x1ebd7c> │ │ │ │ + ldr r1, [pc, #40] @ 1eef10 <__cxa_atexit@plt+0x1e2bc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012252e4 │ │ │ │ - @ instruction: 0x012252e0 │ │ │ │ - smlawbeq r2, ip, r3, r5 │ │ │ │ + @ instruction: 0x0122e49c │ │ │ │ + @ instruction: 0x0122e498 │ │ │ │ + @ instruction: 0x0122e544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8128 <__cxa_atexit@plt+0x1ebddc> │ │ │ │ - ldr r2, [pc, #48] @ 1f8138 <__cxa_atexit@plt+0x1ebdec> │ │ │ │ + bcc 1eef70 <__cxa_atexit@plt+0x1e2c24> │ │ │ │ + ldr r2, [pc, #48] @ 1eef80 <__cxa_atexit@plt+0x1e2c34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f813c <__cxa_atexit@plt+0x1ebdf0> │ │ │ │ + ldr r3, [pc, #44] @ 1eef84 <__cxa_atexit@plt+0x1e2c38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, pc, ror r5 │ │ │ │ + rscseq pc, r8, sl, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f8188 <__cxa_atexit@plt+0x1ebe3c> │ │ │ │ - ldr r1, [pc, #52] @ 1f8198 <__cxa_atexit@plt+0x1ebe4c> │ │ │ │ + bcc 1eefd0 <__cxa_atexit@plt+0x1e2c84> │ │ │ │ + ldr r1, [pc, #52] @ 1eefe0 <__cxa_atexit@plt+0x1e2c94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f819c <__cxa_atexit@plt+0x1ebe50> │ │ │ │ + ldr r0, [pc, #36] @ 1eefe4 <__cxa_atexit@plt+0x1e2c98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01225204 │ │ │ │ - strdeq r5, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122e3bc │ │ │ │ + @ instruction: 0x0122e3ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f8200 <__cxa_atexit@plt+0x1ebeb4> │ │ │ │ + bhi 1ef048 <__cxa_atexit@plt+0x1e2cfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f820c <__cxa_atexit@plt+0x1ebec0> │ │ │ │ - ldr r2, [pc, #76] @ 1f821c <__cxa_atexit@plt+0x1ebed0> │ │ │ │ + bcc 1ef054 <__cxa_atexit@plt+0x1e2d08> │ │ │ │ + ldr r2, [pc, #76] @ 1ef064 <__cxa_atexit@plt+0x1e2d18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f8220 <__cxa_atexit@plt+0x1ebed4> │ │ │ │ + ldr r1, [pc, #72] @ 1ef068 <__cxa_atexit@plt+0x1e2d1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f8224 <__cxa_atexit@plt+0x1ebed8> │ │ │ │ + ldr r8, [pc, #56] @ 1ef06c <__cxa_atexit@plt+0x1e2d20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01225198 │ │ │ │ - rscseq r6, r8, r3, lsr #9 │ │ │ │ + @ instruction: 0x0122e350 │ │ │ │ + rscseq pc, r8, lr, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f828c <__cxa_atexit@plt+0x1ebf40> │ │ │ │ - ldr r2, [pc, #76] @ 1f829c <__cxa_atexit@plt+0x1ebf50> │ │ │ │ + bcc 1ef0d4 <__cxa_atexit@plt+0x1e2d88> │ │ │ │ + ldr r2, [pc, #76] @ 1ef0e4 <__cxa_atexit@plt+0x1e2d98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f82a0 <__cxa_atexit@plt+0x1ebf54> │ │ │ │ + ldr r1, [pc, #72] @ 1ef0e8 <__cxa_atexit@plt+0x1e2d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f82a4 <__cxa_atexit@plt+0x1ebf58> │ │ │ │ + ldr r2, [pc, #52] @ 1ef0ec <__cxa_atexit@plt+0x1e2da0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01225128 │ │ │ │ - strdeq r5, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122e2e0 │ │ │ │ + @ instruction: 0x0122e2b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f82f8 <__cxa_atexit@plt+0x1ebfac> │ │ │ │ + bhi 1ef140 <__cxa_atexit@plt+0x1e2df4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f8300 <__cxa_atexit@plt+0x1ebfb4> │ │ │ │ + ldr lr, [pc, #52] @ 1ef148 <__cxa_atexit@plt+0x1e2dfc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f8304 <__cxa_atexit@plt+0x1ebfb8> │ │ │ │ + ldr r0, [pc, #48] @ 1ef14c <__cxa_atexit@plt+0x1e2e00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f8308 <__cxa_atexit@plt+0x1ebfbc> │ │ │ │ + ldr r1, [pc, #40] @ 1ef150 <__cxa_atexit@plt+0x1e2e04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012250a4 │ │ │ │ - @ instruction: 0x012250a0 │ │ │ │ - @ instruction: 0x0122514c │ │ │ │ + @ instruction: 0x0122e25c │ │ │ │ + @ instruction: 0x0122e258 │ │ │ │ + @ instruction: 0x0122e304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8368 <__cxa_atexit@plt+0x1ec01c> │ │ │ │ - ldr r2, [pc, #48] @ 1f8378 <__cxa_atexit@plt+0x1ec02c> │ │ │ │ + bcc 1ef1b0 <__cxa_atexit@plt+0x1e2e64> │ │ │ │ + ldr r2, [pc, #48] @ 1ef1c0 <__cxa_atexit@plt+0x1e2e74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f837c <__cxa_atexit@plt+0x1ec030> │ │ │ │ + ldr r3, [pc, #44] @ 1ef1c4 <__cxa_atexit@plt+0x1e2e78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, r4, lsr r3 │ │ │ │ + ldrsbteq pc, [r8], #63 @ 0x3f @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f83c8 <__cxa_atexit@plt+0x1ec07c> │ │ │ │ - ldr r1, [pc, #52] @ 1f83d8 <__cxa_atexit@plt+0x1ec08c> │ │ │ │ + bcc 1ef210 <__cxa_atexit@plt+0x1e2ec4> │ │ │ │ + ldr r1, [pc, #52] @ 1ef220 <__cxa_atexit@plt+0x1e2ed4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f83dc <__cxa_atexit@plt+0x1ec090> │ │ │ │ + ldr r0, [pc, #36] @ 1ef224 <__cxa_atexit@plt+0x1e2ed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, r4, pc, r4 @ │ │ │ │ - @ instruction: 0x01224fb4 │ │ │ │ + @ instruction: 0x0122e17c │ │ │ │ + @ instruction: 0x0122e16c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f8440 <__cxa_atexit@plt+0x1ec0f4> │ │ │ │ + bhi 1ef288 <__cxa_atexit@plt+0x1e2f3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f844c <__cxa_atexit@plt+0x1ec100> │ │ │ │ - ldr r2, [pc, #76] @ 1f845c <__cxa_atexit@plt+0x1ec110> │ │ │ │ + bcc 1ef294 <__cxa_atexit@plt+0x1e2f48> │ │ │ │ + ldr r2, [pc, #76] @ 1ef2a4 <__cxa_atexit@plt+0x1e2f58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f8460 <__cxa_atexit@plt+0x1ec114> │ │ │ │ + ldr r1, [pc, #72] @ 1ef2a8 <__cxa_atexit@plt+0x1e2f5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f8464 <__cxa_atexit@plt+0x1ec118> │ │ │ │ + ldr r8, [pc, #56] @ 1ef2ac <__cxa_atexit@plt+0x1e2f60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01224f58 │ │ │ │ - rscseq r6, r8, r8, asr r2 │ │ │ │ + @ instruction: 0x0122e110 │ │ │ │ + rscseq pc, r8, r3, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f84cc <__cxa_atexit@plt+0x1ec180> │ │ │ │ - ldr r2, [pc, #76] @ 1f84dc <__cxa_atexit@plt+0x1ec190> │ │ │ │ + bcc 1ef314 <__cxa_atexit@plt+0x1e2fc8> │ │ │ │ + ldr r2, [pc, #76] @ 1ef324 <__cxa_atexit@plt+0x1e2fd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f84e0 <__cxa_atexit@plt+0x1ec194> │ │ │ │ + ldr r1, [pc, #72] @ 1ef328 <__cxa_atexit@plt+0x1e2fdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f84e4 <__cxa_atexit@plt+0x1ec198> │ │ │ │ + ldr r2, [pc, #52] @ 1ef32c <__cxa_atexit@plt+0x1e2fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01224ee8 │ │ │ │ - @ instruction: 0x01224ebc │ │ │ │ + @ instruction: 0x0122e0a0 │ │ │ │ + @ instruction: 0x0122e074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f8538 <__cxa_atexit@plt+0x1ec1ec> │ │ │ │ + bhi 1ef380 <__cxa_atexit@plt+0x1e3034> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1f8540 <__cxa_atexit@plt+0x1ec1f4> │ │ │ │ + ldr lr, [pc, #52] @ 1ef388 <__cxa_atexit@plt+0x1e303c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1f8544 <__cxa_atexit@plt+0x1ec1f8> │ │ │ │ + ldr r0, [pc, #48] @ 1ef38c <__cxa_atexit@plt+0x1e3040> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1f8548 <__cxa_atexit@plt+0x1ec1fc> │ │ │ │ + ldr r1, [pc, #40] @ 1ef390 <__cxa_atexit@plt+0x1e3044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01224e64 │ │ │ │ - @ instruction: 0x01224e60 │ │ │ │ - @ instruction: 0x01224f0c │ │ │ │ + @ instruction: 0x0122e01c │ │ │ │ + @ instruction: 0x0122e018 │ │ │ │ + smlawteq r2, r4, r0, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f85a8 <__cxa_atexit@plt+0x1ec25c> │ │ │ │ - ldr r2, [pc, #48] @ 1f85b8 <__cxa_atexit@plt+0x1ec26c> │ │ │ │ + bcc 1ef3f0 <__cxa_atexit@plt+0x1e30a4> │ │ │ │ + ldr r2, [pc, #48] @ 1ef400 <__cxa_atexit@plt+0x1e30b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1f85bc <__cxa_atexit@plt+0x1ec270> │ │ │ │ + ldr r3, [pc, #44] @ 1ef404 <__cxa_atexit@plt+0x1e30b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r6, r8, sl, ror #1 │ │ │ │ + smlalseq pc, r8, r5, r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f8608 <__cxa_atexit@plt+0x1ec2bc> │ │ │ │ - ldr r1, [pc, #52] @ 1f8618 <__cxa_atexit@plt+0x1ec2cc> │ │ │ │ + bcc 1ef450 <__cxa_atexit@plt+0x1e3104> │ │ │ │ + ldr r1, [pc, #52] @ 1ef460 <__cxa_atexit@plt+0x1e3114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1f861c <__cxa_atexit@plt+0x1ec2d0> │ │ │ │ + ldr r0, [pc, #36] @ 1ef464 <__cxa_atexit@plt+0x1e3118> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r4, sp, r4 │ │ │ │ - @ instruction: 0x01224d74 │ │ │ │ + @ instruction: 0x0122df3c │ │ │ │ + @ instruction: 0x0122df2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f8680 <__cxa_atexit@plt+0x1ec334> │ │ │ │ + bhi 1ef4c8 <__cxa_atexit@plt+0x1e317c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f868c <__cxa_atexit@plt+0x1ec340> │ │ │ │ - ldr r2, [pc, #76] @ 1f869c <__cxa_atexit@plt+0x1ec350> │ │ │ │ + bcc 1ef4d4 <__cxa_atexit@plt+0x1e3188> │ │ │ │ + ldr r2, [pc, #76] @ 1ef4e4 <__cxa_atexit@plt+0x1e3198> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f86a0 <__cxa_atexit@plt+0x1ec354> │ │ │ │ + ldr r1, [pc, #72] @ 1ef4e8 <__cxa_atexit@plt+0x1e319c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1f86a4 <__cxa_atexit@plt+0x1ec358> │ │ │ │ + ldr r8, [pc, #56] @ 1ef4ec <__cxa_atexit@plt+0x1e31a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01224d18 │ │ │ │ - rscseq r6, r8, lr │ │ │ │ + ldrdeq sp, [r2, -r0]! │ │ │ │ + ldrhteq pc, [r8], #9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f870c <__cxa_atexit@plt+0x1ec3c0> │ │ │ │ - ldr r2, [pc, #76] @ 1f871c <__cxa_atexit@plt+0x1ec3d0> │ │ │ │ + bcc 1ef554 <__cxa_atexit@plt+0x1e3208> │ │ │ │ + ldr r2, [pc, #76] @ 1ef564 <__cxa_atexit@plt+0x1e3218> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1f8720 <__cxa_atexit@plt+0x1ec3d4> │ │ │ │ + ldr r1, [pc, #72] @ 1ef568 <__cxa_atexit@plt+0x1e321c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1f8724 <__cxa_atexit@plt+0x1ec3d8> │ │ │ │ + ldr r2, [pc, #52] @ 1ef56c <__cxa_atexit@plt+0x1e3220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01224ca8 │ │ │ │ - @ instruction: 0x01224c7c │ │ │ │ + @ instruction: 0x0122de60 │ │ │ │ + @ instruction: 0x0122de34 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f8ab0 <__cxa_atexit@plt+0x1ec764> │ │ │ │ + bhi 1ef8f8 <__cxa_atexit@plt+0x1e35ac> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1f87e4 <__cxa_atexit@plt+0x1ec498> │ │ │ │ + beq 1ef62c <__cxa_atexit@plt+0x1e32e0> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 1f8830 <__cxa_atexit@plt+0x1ec4e4> │ │ │ │ + bne 1ef678 <__cxa_atexit@plt+0x1e332c> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r6, r1, #24 │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 1f8a14 <__cxa_atexit@plt+0x1ec6c8> │ │ │ │ + bhi 1ef85c <__cxa_atexit@plt+0x1e3510> │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ add pc, r3, r7 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8b10 <__cxa_atexit@plt+0x1ec7c4> │ │ │ │ - ldr r2, [pc, #968] @ 1f8b7c <__cxa_atexit@plt+0x1ec830> │ │ │ │ + bcc 1ef958 <__cxa_atexit@plt+0x1e360c> │ │ │ │ + ldr r2, [pc, #968] @ 1ef9c4 <__cxa_atexit@plt+0x1e3678> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a80 <__cxa_atexit@plt+0x1ec734> │ │ │ │ - ldr r2, [pc, #932] @ 1f8b84 <__cxa_atexit@plt+0x1ec838> │ │ │ │ + ble 1ef8c8 <__cxa_atexit@plt+0x1e357c> │ │ │ │ + ldr r2, [pc, #932] @ 1ef9cc <__cxa_atexit@plt+0x1e3680> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1f8ac4 <__cxa_atexit@plt+0x1ec778> │ │ │ │ - ldr r7, [pc, #860] @ 1f8b5c <__cxa_atexit@plt+0x1ec810> │ │ │ │ + bcc 1ef90c <__cxa_atexit@plt+0x1e35c0> │ │ │ │ + ldr r7, [pc, #860] @ 1ef9a4 <__cxa_atexit@plt+0x1e3658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r0, [sl, #2] │ │ │ │ mov r2, r1 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r3, #10 │ │ │ │ - ble 1f887c <__cxa_atexit@plt+0x1ec530> │ │ │ │ - ldr r3, [pc, #824] @ 1f8b64 <__cxa_atexit@plt+0x1ec818> │ │ │ │ + ble 1ef6c4 <__cxa_atexit@plt+0x1e3378> │ │ │ │ + ldr r3, [pc, #824] @ 1ef9ac <__cxa_atexit@plt+0x1e3660> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8884 <__cxa_atexit@plt+0x1ec538> │ │ │ │ + b 1ef6cc <__cxa_atexit@plt+0x1e3380> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1f8ad0 <__cxa_atexit@plt+0x1ec784> │ │ │ │ - ldr r7, [pc, #768] @ 1f8b4c <__cxa_atexit@plt+0x1ec800> │ │ │ │ + bcc 1ef918 <__cxa_atexit@plt+0x1e35cc> │ │ │ │ + ldr r7, [pc, #768] @ 1ef994 <__cxa_atexit@plt+0x1e3648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [sl, #3] │ │ │ │ mov r3, r1 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 1f8894 <__cxa_atexit@plt+0x1ec548> │ │ │ │ - ldr r2, [pc, #732] @ 1f8b54 <__cxa_atexit@plt+0x1ec808> │ │ │ │ + ble 1ef6dc <__cxa_atexit@plt+0x1e3390> │ │ │ │ + ldr r2, [pc, #732] @ 1ef99c <__cxa_atexit@plt+0x1e3650> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r3, [pc, #732] @ 1f8b60 <__cxa_atexit@plt+0x1ec814> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r3, [pc, #732] @ 1ef9a8 <__cxa_atexit@plt+0x1e365c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r1, #20] │ │ │ │ str r2, [r1, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #692] @ 1f8b50 <__cxa_atexit@plt+0x1ec804> │ │ │ │ + ldr r2, [pc, #692] @ 1ef998 <__cxa_atexit@plt+0x1e364c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8aec <__cxa_atexit@plt+0x1ec7a0> │ │ │ │ - ldr r2, [pc, #760] @ 1f8bbc <__cxa_atexit@plt+0x1ec870> │ │ │ │ + bcc 1ef934 <__cxa_atexit@plt+0x1e35e8> │ │ │ │ + ldr r2, [pc, #760] @ 1efa04 <__cxa_atexit@plt+0x1e36b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a5c <__cxa_atexit@plt+0x1ec710> │ │ │ │ - ldr r2, [pc, #724] @ 1f8bc4 <__cxa_atexit@plt+0x1ec878> │ │ │ │ + ble 1ef8a4 <__cxa_atexit@plt+0x1e3558> │ │ │ │ + ldr r2, [pc, #724] @ 1efa0c <__cxa_atexit@plt+0x1e36c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8af8 <__cxa_atexit@plt+0x1ec7ac> │ │ │ │ - ldr r2, [pc, #656] @ 1f8b9c <__cxa_atexit@plt+0x1ec850> │ │ │ │ + bcc 1ef940 <__cxa_atexit@plt+0x1e35f4> │ │ │ │ + ldr r2, [pc, #656] @ 1ef9e4 <__cxa_atexit@plt+0x1e3698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a68 <__cxa_atexit@plt+0x1ec71c> │ │ │ │ - ldr r2, [pc, #620] @ 1f8ba4 <__cxa_atexit@plt+0x1ec858> │ │ │ │ + ble 1ef8b0 <__cxa_atexit@plt+0x1e3564> │ │ │ │ + ldr r2, [pc, #620] @ 1ef9ec <__cxa_atexit@plt+0x1e36a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8b04 <__cxa_atexit@plt+0x1ec7b8> │ │ │ │ - ldr r2, [pc, #600] @ 1f8bac <__cxa_atexit@plt+0x1ec860> │ │ │ │ + bcc 1ef94c <__cxa_atexit@plt+0x1e3600> │ │ │ │ + ldr r2, [pc, #600] @ 1ef9f4 <__cxa_atexit@plt+0x1e36a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a74 <__cxa_atexit@plt+0x1ec728> │ │ │ │ - ldr r2, [pc, #564] @ 1f8bb4 <__cxa_atexit@plt+0x1ec868> │ │ │ │ + ble 1ef8bc <__cxa_atexit@plt+0x1e3570> │ │ │ │ + ldr r2, [pc, #564] @ 1ef9fc <__cxa_atexit@plt+0x1e36b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8b1c <__cxa_atexit@plt+0x1ec7d0> │ │ │ │ - ldr r2, [pc, #496] @ 1f8b8c <__cxa_atexit@plt+0x1ec840> │ │ │ │ + bcc 1ef964 <__cxa_atexit@plt+0x1e3618> │ │ │ │ + ldr r2, [pc, #496] @ 1ef9d4 <__cxa_atexit@plt+0x1e3688> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a8c <__cxa_atexit@plt+0x1ec740> │ │ │ │ - ldr r2, [pc, #460] @ 1f8b94 <__cxa_atexit@plt+0x1ec848> │ │ │ │ + ble 1ef8d4 <__cxa_atexit@plt+0x1e3588> │ │ │ │ + ldr r2, [pc, #460] @ 1ef9dc <__cxa_atexit@plt+0x1e3690> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8b28 <__cxa_atexit@plt+0x1ec7dc> │ │ │ │ - ldr r2, [pc, #488] @ 1f8bcc <__cxa_atexit@plt+0x1ec880> │ │ │ │ + bcc 1ef970 <__cxa_atexit@plt+0x1e3624> │ │ │ │ + ldr r2, [pc, #488] @ 1efa14 <__cxa_atexit@plt+0x1e36c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8a98 <__cxa_atexit@plt+0x1ec74c> │ │ │ │ - ldr r2, [pc, #452] @ 1f8bd4 <__cxa_atexit@plt+0x1ec888> │ │ │ │ + ble 1ef8e0 <__cxa_atexit@plt+0x1e3594> │ │ │ │ + ldr r2, [pc, #452] @ 1efa1c <__cxa_atexit@plt+0x1e36d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8b34 <__cxa_atexit@plt+0x1ec7e8> │ │ │ │ - ldr r2, [pc, #320] @ 1f8b6c <__cxa_atexit@plt+0x1ec820> │ │ │ │ + bcc 1ef97c <__cxa_atexit@plt+0x1e3630> │ │ │ │ + ldr r2, [pc, #320] @ 1ef9b4 <__cxa_atexit@plt+0x1e3668> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1f8aa4 <__cxa_atexit@plt+0x1ec758> │ │ │ │ - ldr r2, [pc, #284] @ 1f8b74 <__cxa_atexit@plt+0x1ec828> │ │ │ │ + ble 1ef8ec <__cxa_atexit@plt+0x1e35a0> │ │ │ │ + ldr r2, [pc, #284] @ 1ef9bc <__cxa_atexit@plt+0x1e3670> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #348] @ 1f8bc0 <__cxa_atexit@plt+0x1ec874> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #348] @ 1efa08 <__cxa_atexit@plt+0x1e36bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #304] @ 1f8ba0 <__cxa_atexit@plt+0x1ec854> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #304] @ 1ef9e8 <__cxa_atexit@plt+0x1e369c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #308] @ 1f8bb0 <__cxa_atexit@plt+0x1ec864> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #308] @ 1ef9f8 <__cxa_atexit@plt+0x1e36ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #248] @ 1f8b80 <__cxa_atexit@plt+0x1ec834> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #248] @ 1ef9c8 <__cxa_atexit@plt+0x1e367c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #252] @ 1f8b90 <__cxa_atexit@plt+0x1ec844> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #252] @ 1ef9d8 <__cxa_atexit@plt+0x1e368c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #304] @ 1f8bd0 <__cxa_atexit@plt+0x1ec884> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #304] @ 1efa18 <__cxa_atexit@plt+0x1e36cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r2, [pc, #196] @ 1f8b70 <__cxa_atexit@plt+0x1ec824> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r2, [pc, #196] @ 1ef9b8 <__cxa_atexit@plt+0x1e366c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1f889c <__cxa_atexit@plt+0x1ec550> │ │ │ │ - ldr r7, [pc, #292] @ 1f8bdc <__cxa_atexit@plt+0x1ec890> │ │ │ │ + b 1ef6e4 <__cxa_atexit@plt+0x1e3398> │ │ │ │ + ldr r7, [pc, #292] @ 1efa24 <__cxa_atexit@plt+0x1e36d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 1f8b68 <__cxa_atexit@plt+0x1ec81c> │ │ │ │ + ldr r7, [pc, #156] @ 1ef9b0 <__cxa_atexit@plt+0x1e3664> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1f8ad8 <__cxa_atexit@plt+0x1ec78c> │ │ │ │ - ldr r7, [pc, #128] @ 1f8b58 <__cxa_atexit@plt+0x1ec80c> │ │ │ │ + b 1ef920 <__cxa_atexit@plt+0x1e35d4> │ │ │ │ + ldr r7, [pc, #128] @ 1ef9a0 <__cxa_atexit@plt+0x1e3654> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r3, [pc, #212] @ 1f8bc8 <__cxa_atexit@plt+0x1ec87c> │ │ │ │ + ldr r3, [pc, #212] @ 1efa10 <__cxa_atexit@plt+0x1e36c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #168] @ 1f8ba8 <__cxa_atexit@plt+0x1ec85c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #168] @ 1ef9f0 <__cxa_atexit@plt+0x1e36a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #172] @ 1f8bb8 <__cxa_atexit@plt+0x1ec86c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #172] @ 1efa00 <__cxa_atexit@plt+0x1e36b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #112] @ 1f8b88 <__cxa_atexit@plt+0x1ec83c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #112] @ 1ef9d0 <__cxa_atexit@plt+0x1e3684> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #116] @ 1f8b98 <__cxa_atexit@plt+0x1ec84c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #116] @ 1ef9e0 <__cxa_atexit@plt+0x1e3694> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #168] @ 1f8bd8 <__cxa_atexit@plt+0x1ec88c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #168] @ 1efa20 <__cxa_atexit@plt+0x1e36d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f8b3c <__cxa_atexit@plt+0x1ec7f0> │ │ │ │ - ldr r3, [pc, #60] @ 1f8b78 <__cxa_atexit@plt+0x1ec82c> │ │ │ │ + b 1ef984 <__cxa_atexit@plt+0x1e3638> │ │ │ │ + ldr r3, [pc, #60] @ 1ef9c0 <__cxa_atexit@plt+0x1e3674> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffeaa0 │ │ │ │ @ instruction: 0xffffeacc │ │ │ │ @@ -504353,45 +495027,45 @@ │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0110f79c │ │ │ │ + tsteq r1, r4, asr #5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8c54 <__cxa_atexit@plt+0x1ec908> │ │ │ │ - ldr lr, [pc, #100] @ 1f8c6c <__cxa_atexit@plt+0x1ec920> │ │ │ │ + bcc 1efa9c <__cxa_atexit@plt+0x1e3750> │ │ │ │ + ldr lr, [pc, #100] @ 1efab4 <__cxa_atexit@plt+0x1e3768> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8c3c <__cxa_atexit@plt+0x1ec8f0> │ │ │ │ - ldr r1, [pc, #60] @ 1f8c74 <__cxa_atexit@plt+0x1ec928> │ │ │ │ + ble 1efa84 <__cxa_atexit@plt+0x1e3738> │ │ │ │ + ldr r1, [pc, #60] @ 1efabc <__cxa_atexit@plt+0x1e3770> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8c44 <__cxa_atexit@plt+0x1ec8f8> │ │ │ │ - ldr r1, [pc, #44] @ 1f8c70 <__cxa_atexit@plt+0x1ec924> │ │ │ │ + b 1efa8c <__cxa_atexit@plt+0x1e3740> │ │ │ │ + ldr r1, [pc, #44] @ 1efab8 <__cxa_atexit@plt+0x1e376c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8c78 <__cxa_atexit@plt+0x1ec92c> │ │ │ │ + ldr r3, [pc, #28] @ 1efac0 <__cxa_atexit@plt+0x1e3774> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @@ -504400,37 +495074,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8cf0 <__cxa_atexit@plt+0x1ec9a4> │ │ │ │ - ldr lr, [pc, #100] @ 1f8d08 <__cxa_atexit@plt+0x1ec9bc> │ │ │ │ + bcc 1efb38 <__cxa_atexit@plt+0x1e37ec> │ │ │ │ + ldr lr, [pc, #100] @ 1efb50 <__cxa_atexit@plt+0x1e3804> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8cd8 <__cxa_atexit@plt+0x1ec98c> │ │ │ │ - ldr r1, [pc, #60] @ 1f8d10 <__cxa_atexit@plt+0x1ec9c4> │ │ │ │ + ble 1efb20 <__cxa_atexit@plt+0x1e37d4> │ │ │ │ + ldr r1, [pc, #60] @ 1efb58 <__cxa_atexit@plt+0x1e380c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8ce0 <__cxa_atexit@plt+0x1ec994> │ │ │ │ - ldr r1, [pc, #44] @ 1f8d0c <__cxa_atexit@plt+0x1ec9c0> │ │ │ │ + b 1efb28 <__cxa_atexit@plt+0x1e37dc> │ │ │ │ + ldr r1, [pc, #44] @ 1efb54 <__cxa_atexit@plt+0x1e3808> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8d14 <__cxa_atexit@plt+0x1ec9c8> │ │ │ │ + ldr r3, [pc, #28] @ 1efb5c <__cxa_atexit@plt+0x1e3810> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ @@ -504439,37 +495113,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8d8c <__cxa_atexit@plt+0x1eca40> │ │ │ │ - ldr lr, [pc, #100] @ 1f8da4 <__cxa_atexit@plt+0x1eca58> │ │ │ │ + bcc 1efbd4 <__cxa_atexit@plt+0x1e3888> │ │ │ │ + ldr lr, [pc, #100] @ 1efbec <__cxa_atexit@plt+0x1e38a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8d74 <__cxa_atexit@plt+0x1eca28> │ │ │ │ - ldr r1, [pc, #60] @ 1f8dac <__cxa_atexit@plt+0x1eca60> │ │ │ │ + ble 1efbbc <__cxa_atexit@plt+0x1e3870> │ │ │ │ + ldr r1, [pc, #60] @ 1efbf4 <__cxa_atexit@plt+0x1e38a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8d7c <__cxa_atexit@plt+0x1eca30> │ │ │ │ - ldr r1, [pc, #44] @ 1f8da8 <__cxa_atexit@plt+0x1eca5c> │ │ │ │ + b 1efbc4 <__cxa_atexit@plt+0x1e3878> │ │ │ │ + ldr r1, [pc, #44] @ 1efbf0 <__cxa_atexit@plt+0x1e38a4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8db0 <__cxa_atexit@plt+0x1eca64> │ │ │ │ + ldr r3, [pc, #28] @ 1efbf8 <__cxa_atexit@plt+0x1e38ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ @@ -504478,37 +495152,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8e28 <__cxa_atexit@plt+0x1ecadc> │ │ │ │ - ldr lr, [pc, #100] @ 1f8e40 <__cxa_atexit@plt+0x1ecaf4> │ │ │ │ + bcc 1efc70 <__cxa_atexit@plt+0x1e3924> │ │ │ │ + ldr lr, [pc, #100] @ 1efc88 <__cxa_atexit@plt+0x1e393c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8e10 <__cxa_atexit@plt+0x1ecac4> │ │ │ │ - ldr r1, [pc, #60] @ 1f8e48 <__cxa_atexit@plt+0x1ecafc> │ │ │ │ + ble 1efc58 <__cxa_atexit@plt+0x1e390c> │ │ │ │ + ldr r1, [pc, #60] @ 1efc90 <__cxa_atexit@plt+0x1e3944> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8e18 <__cxa_atexit@plt+0x1ecacc> │ │ │ │ - ldr r1, [pc, #44] @ 1f8e44 <__cxa_atexit@plt+0x1ecaf8> │ │ │ │ + b 1efc60 <__cxa_atexit@plt+0x1e3914> │ │ │ │ + ldr r1, [pc, #44] @ 1efc8c <__cxa_atexit@plt+0x1e3940> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8e4c <__cxa_atexit@plt+0x1ecb00> │ │ │ │ + ldr r3, [pc, #28] @ 1efc94 <__cxa_atexit@plt+0x1e3948> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ @@ -504517,37 +495191,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8ec4 <__cxa_atexit@plt+0x1ecb78> │ │ │ │ - ldr lr, [pc, #100] @ 1f8edc <__cxa_atexit@plt+0x1ecb90> │ │ │ │ + bcc 1efd0c <__cxa_atexit@plt+0x1e39c0> │ │ │ │ + ldr lr, [pc, #100] @ 1efd24 <__cxa_atexit@plt+0x1e39d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8eac <__cxa_atexit@plt+0x1ecb60> │ │ │ │ - ldr r1, [pc, #60] @ 1f8ee4 <__cxa_atexit@plt+0x1ecb98> │ │ │ │ + ble 1efcf4 <__cxa_atexit@plt+0x1e39a8> │ │ │ │ + ldr r1, [pc, #60] @ 1efd2c <__cxa_atexit@plt+0x1e39e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8eb4 <__cxa_atexit@plt+0x1ecb68> │ │ │ │ - ldr r1, [pc, #44] @ 1f8ee0 <__cxa_atexit@plt+0x1ecb94> │ │ │ │ + b 1efcfc <__cxa_atexit@plt+0x1e39b0> │ │ │ │ + ldr r1, [pc, #44] @ 1efd28 <__cxa_atexit@plt+0x1e39dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8ee8 <__cxa_atexit@plt+0x1ecb9c> │ │ │ │ + ldr r3, [pc, #28] @ 1efd30 <__cxa_atexit@plt+0x1e39e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffed74 │ │ │ │ @ instruction: 0xffffedb4 │ │ │ │ @@ -504556,37 +495230,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8f60 <__cxa_atexit@plt+0x1ecc14> │ │ │ │ - ldr lr, [pc, #100] @ 1f8f78 <__cxa_atexit@plt+0x1ecc2c> │ │ │ │ + bcc 1efda8 <__cxa_atexit@plt+0x1e3a5c> │ │ │ │ + ldr lr, [pc, #100] @ 1efdc0 <__cxa_atexit@plt+0x1e3a74> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8f48 <__cxa_atexit@plt+0x1ecbfc> │ │ │ │ - ldr r1, [pc, #60] @ 1f8f80 <__cxa_atexit@plt+0x1ecc34> │ │ │ │ + ble 1efd90 <__cxa_atexit@plt+0x1e3a44> │ │ │ │ + ldr r1, [pc, #60] @ 1efdc8 <__cxa_atexit@plt+0x1e3a7c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8f50 <__cxa_atexit@plt+0x1ecc04> │ │ │ │ - ldr r1, [pc, #44] @ 1f8f7c <__cxa_atexit@plt+0x1ecc30> │ │ │ │ + b 1efd98 <__cxa_atexit@plt+0x1e3a4c> │ │ │ │ + ldr r1, [pc, #44] @ 1efdc4 <__cxa_atexit@plt+0x1e3a78> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f8f84 <__cxa_atexit@plt+0x1ecc38> │ │ │ │ + ldr r3, [pc, #28] @ 1efdcc <__cxa_atexit@plt+0x1e3a80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ @ instruction: 0xffffead8 │ │ │ │ @@ -504595,37 +495269,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f8ffc <__cxa_atexit@plt+0x1eccb0> │ │ │ │ - ldr lr, [pc, #100] @ 1f9014 <__cxa_atexit@plt+0x1eccc8> │ │ │ │ + bcc 1efe44 <__cxa_atexit@plt+0x1e3af8> │ │ │ │ + ldr lr, [pc, #100] @ 1efe5c <__cxa_atexit@plt+0x1e3b10> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f8fe4 <__cxa_atexit@plt+0x1ecc98> │ │ │ │ - ldr r1, [pc, #60] @ 1f901c <__cxa_atexit@plt+0x1eccd0> │ │ │ │ + ble 1efe2c <__cxa_atexit@plt+0x1e3ae0> │ │ │ │ + ldr r1, [pc, #60] @ 1efe64 <__cxa_atexit@plt+0x1e3b18> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f8fec <__cxa_atexit@plt+0x1ecca0> │ │ │ │ - ldr r1, [pc, #44] @ 1f9018 <__cxa_atexit@plt+0x1ecccc> │ │ │ │ + b 1efe34 <__cxa_atexit@plt+0x1e3ae8> │ │ │ │ + ldr r1, [pc, #44] @ 1efe60 <__cxa_atexit@plt+0x1e3b14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f9020 <__cxa_atexit@plt+0x1eccd4> │ │ │ │ + ldr r3, [pc, #28] @ 1efe68 <__cxa_atexit@plt+0x1e3b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe7bc │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ @@ -504634,37 +495308,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f9098 <__cxa_atexit@plt+0x1ecd4c> │ │ │ │ - ldr lr, [pc, #100] @ 1f90b0 <__cxa_atexit@plt+0x1ecd64> │ │ │ │ + bcc 1efee0 <__cxa_atexit@plt+0x1e3b94> │ │ │ │ + ldr lr, [pc, #100] @ 1efef8 <__cxa_atexit@plt+0x1e3bac> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f9080 <__cxa_atexit@plt+0x1ecd34> │ │ │ │ - ldr r1, [pc, #60] @ 1f90b8 <__cxa_atexit@plt+0x1ecd6c> │ │ │ │ + ble 1efec8 <__cxa_atexit@plt+0x1e3b7c> │ │ │ │ + ldr r1, [pc, #60] @ 1eff00 <__cxa_atexit@plt+0x1e3bb4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f9088 <__cxa_atexit@plt+0x1ecd3c> │ │ │ │ - ldr r1, [pc, #44] @ 1f90b4 <__cxa_atexit@plt+0x1ecd68> │ │ │ │ + b 1efed0 <__cxa_atexit@plt+0x1e3b84> │ │ │ │ + ldr r1, [pc, #44] @ 1efefc <__cxa_atexit@plt+0x1e3bb0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f90bc <__cxa_atexit@plt+0x1ecd70> │ │ │ │ + ldr r3, [pc, #28] @ 1eff04 <__cxa_atexit@plt+0x1e3bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ @ instruction: 0xffffe520 │ │ │ │ @@ -504673,289 +495347,289 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f9134 <__cxa_atexit@plt+0x1ecde8> │ │ │ │ - ldr lr, [pc, #100] @ 1f914c <__cxa_atexit@plt+0x1ece00> │ │ │ │ + bcc 1eff7c <__cxa_atexit@plt+0x1e3c30> │ │ │ │ + ldr lr, [pc, #100] @ 1eff94 <__cxa_atexit@plt+0x1e3c48> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1f911c <__cxa_atexit@plt+0x1ecdd0> │ │ │ │ - ldr r1, [pc, #60] @ 1f9154 <__cxa_atexit@plt+0x1ece08> │ │ │ │ + ble 1eff64 <__cxa_atexit@plt+0x1e3c18> │ │ │ │ + ldr r1, [pc, #60] @ 1eff9c <__cxa_atexit@plt+0x1e3c50> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1f9124 <__cxa_atexit@plt+0x1ecdd8> │ │ │ │ - ldr r1, [pc, #44] @ 1f9150 <__cxa_atexit@plt+0x1ece04> │ │ │ │ + b 1eff6c <__cxa_atexit@plt+0x1e3c20> │ │ │ │ + ldr r1, [pc, #44] @ 1eff98 <__cxa_atexit@plt+0x1e3c4c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1f9158 <__cxa_atexit@plt+0x1ece0c> │ │ │ │ + ldr r3, [pc, #28] @ 1effa0 <__cxa_atexit@plt+0x1e3c54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe204 │ │ │ │ @ instruction: 0xffffe244 │ │ │ │ @ instruction: 0xffffe398 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f91d0 <__cxa_atexit@plt+0x1ece84> │ │ │ │ - ldr r3, [pc, #100] @ 1f91e0 <__cxa_atexit@plt+0x1ece94> │ │ │ │ + bhi 1f0018 <__cxa_atexit@plt+0x1e3ccc> │ │ │ │ + ldr r3, [pc, #100] @ 1f0028 <__cxa_atexit@plt+0x1e3cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1f91b0 <__cxa_atexit@plt+0x1ece64> │ │ │ │ - ldr r3, [pc, #84] @ 1f91e4 <__cxa_atexit@plt+0x1ece98> │ │ │ │ + beq 1efff8 <__cxa_atexit@plt+0x1e3cac> │ │ │ │ + ldr r3, [pc, #84] @ 1f002c <__cxa_atexit@plt+0x1e3ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r9, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f91c0 <__cxa_atexit@plt+0x1ece74> │ │ │ │ + beq 1f0008 <__cxa_atexit@plt+0x1e3cbc> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f91e8 <__cxa_atexit@plt+0x1ece9c> │ │ │ │ + ldr r7, [pc, #16] @ 1f0030 <__cxa_atexit@plt+0x1e3ce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tstpeq r0, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1f922c <__cxa_atexit@plt+0x1ecee0> │ │ │ │ + ldr r3, [pc, #48] @ 1f0074 <__cxa_atexit@plt+0x1e3d28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f9220 <__cxa_atexit@plt+0x1eced4> │ │ │ │ + beq 1f0068 <__cxa_atexit@plt+0x1e3d1c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9298 <__cxa_atexit@plt+0x1ecf4c> │ │ │ │ - ldr r2, [pc, #56] @ 1f92a4 <__cxa_atexit@plt+0x1ecf58> │ │ │ │ + bhi 1f00e0 <__cxa_atexit@plt+0x1e3d94> │ │ │ │ + ldr r2, [pc, #56] @ 1f00ec <__cxa_atexit@plt+0x1e3da0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f9288 <__cxa_atexit@plt+0x1ecf3c> │ │ │ │ + beq 1f00d0 <__cxa_atexit@plt+0x1e3d84> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f92f8 <__cxa_atexit@plt+0x1ecfac> │ │ │ │ - ldr r2, [pc, #36] @ 1f9310 <__cxa_atexit@plt+0x1ecfc4> │ │ │ │ + bcc 1f0140 <__cxa_atexit@plt+0x1e3df4> │ │ │ │ + ldr r2, [pc, #36] @ 1f0158 <__cxa_atexit@plt+0x1e3e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1f9314 <__cxa_atexit@plt+0x1ecfc8> │ │ │ │ + ldr r7, [pc, #20] @ 1f015c <__cxa_atexit@plt+0x1e3e10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r0, ip, asr pc │ │ │ │ + tsteq r1, r4, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1f9380 <__cxa_atexit@plt+0x1ed034> │ │ │ │ - ldr r7, [pc, #88] @ 1f9398 <__cxa_atexit@plt+0x1ed04c> │ │ │ │ + bhi 1f01c8 <__cxa_atexit@plt+0x1e3e7c> │ │ │ │ + ldr r7, [pc, #88] @ 1f01e0 <__cxa_atexit@plt+0x1e3e94> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f9374 <__cxa_atexit@plt+0x1ed028> │ │ │ │ - ldr r7, [pc, #72] @ 1f939c <__cxa_atexit@plt+0x1ed050> │ │ │ │ + beq 1f01bc <__cxa_atexit@plt+0x1e3e70> │ │ │ │ + ldr r7, [pc, #72] @ 1f01e4 <__cxa_atexit@plt+0x1e3e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 1f93a0 <__cxa_atexit@plt+0x1ed054> │ │ │ │ + ldr r7, [pc, #64] @ 1f01e8 <__cxa_atexit@plt+0x1e3e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1f93a4 <__cxa_atexit@plt+0x1ed058> │ │ │ │ + ldr r7, [pc, #28] @ 1f01ec <__cxa_atexit@plt+0x1e3ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x012240e8 │ │ │ │ - @ instruction: 0x01224024 │ │ │ │ - @ instruction: 0x0110eed8 │ │ │ │ + @ instruction: 0x0122d2a0 │ │ │ │ + ldrdeq sp, [r2, -ip]! │ │ │ │ + tsteq r1, r0, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1f93dc <__cxa_atexit@plt+0x1ed090> │ │ │ │ + ldr r3, [pc, #36] @ 1f0224 <__cxa_atexit@plt+0x1e3ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 1f93e0 <__cxa_atexit@plt+0x1ed094> │ │ │ │ + ldr r3, [pc, #28] @ 1f0228 <__cxa_atexit@plt+0x1e3edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ - smlawbeq r2, r4, r0, r4 │ │ │ │ - smlawteq r2, r0, pc, r3 @ │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ + @ instruction: 0x0122d23c │ │ │ │ + @ instruction: 0x0122d178 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f9424 <__cxa_atexit@plt+0x1ed0d8> │ │ │ │ - ldr r2, [pc, #36] @ 1f943c <__cxa_atexit@plt+0x1ed0f0> │ │ │ │ + bcc 1f026c <__cxa_atexit@plt+0x1e3f20> │ │ │ │ + ldr r2, [pc, #36] @ 1f0284 <__cxa_atexit@plt+0x1e3f38> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1f9440 <__cxa_atexit@plt+0x1ed0f4> │ │ │ │ + ldr r7, [pc, #20] @ 1f0288 <__cxa_atexit@plt+0x1e3f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + tsteq r1, r8, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f94ac <__cxa_atexit@plt+0x1ed160> │ │ │ │ - ldr r3, [pc, #84] @ 1f94c0 <__cxa_atexit@plt+0x1ed174> │ │ │ │ + bhi 1f02f4 <__cxa_atexit@plt+0x1e3fa8> │ │ │ │ + ldr r3, [pc, #84] @ 1f0308 <__cxa_atexit@plt+0x1e3fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1f949c <__cxa_atexit@plt+0x1ed150> │ │ │ │ - ldr r3, [pc, #68] @ 1f94c4 <__cxa_atexit@plt+0x1ed178> │ │ │ │ + beq 1f02e4 <__cxa_atexit@plt+0x1e3f98> │ │ │ │ + ldr r3, [pc, #68] @ 1f030c <__cxa_atexit@plt+0x1e3fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1f94c8 <__cxa_atexit@plt+0x1ed17c> │ │ │ │ + ldr r2, [pc, #60] @ 1f0310 <__cxa_atexit@plt+0x1e3fc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1f94cc <__cxa_atexit@plt+0x1ed180> │ │ │ │ + ldr r7, [pc, #24] @ 1f0314 <__cxa_atexit@plt+0x1e3fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01223f04 │ │ │ │ - @ instruction: 0x01223fb0 │ │ │ │ - tsteq r0, ip, lsr #27 │ │ │ │ + strheq sp, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122d168 │ │ │ │ + @ instruction: 0x011178d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 1f9168 <__cxa_atexit@plt+0x1ece1c> │ │ │ │ + b 1effb0 <__cxa_atexit@plt+0x1e3c64> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f9564 <__cxa_atexit@plt+0x1ed218> │ │ │ │ - ldr sl, [pc, #104] @ 1f957c <__cxa_atexit@plt+0x1ed230> │ │ │ │ + bcc 1f03ac <__cxa_atexit@plt+0x1e4060> │ │ │ │ + ldr sl, [pc, #104] @ 1f03c4 <__cxa_atexit@plt+0x1e4078> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 1f9580 <__cxa_atexit@plt+0x1ed234> │ │ │ │ + ldr r2, [pc, #100] @ 1f03c8 <__cxa_atexit@plt+0x1e407c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 1f9584 <__cxa_atexit@plt+0x1ed238> │ │ │ │ + ldr r9, [pc, #96] @ 1f03cc <__cxa_atexit@plt+0x1e4080> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 1f9588 <__cxa_atexit@plt+0x1ed23c> │ │ │ │ + ldr lr, [pc, #92] @ 1f03d0 <__cxa_atexit@plt+0x1e4084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -504963,527 +495637,527 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1f958c <__cxa_atexit@plt+0x1ed240> │ │ │ │ + ldr r7, [pc, #32] @ 1f03d4 <__cxa_atexit@plt+0x1e4088> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x01223f08 │ │ │ │ - @ instruction: 0x0110ecf8 │ │ │ │ + smlawteq r2, r0, r0, sp │ │ │ │ + tsteq r1, r0, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f95c0 <__cxa_atexit@plt+0x1ed274> │ │ │ │ - ldr r5, [pc, #32] @ 1f95d0 <__cxa_atexit@plt+0x1ed284> │ │ │ │ + bhi 1f0408 <__cxa_atexit@plt+0x1e40bc> │ │ │ │ + ldr r5, [pc, #32] @ 1f0418 <__cxa_atexit@plt+0x1e40cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f95d4 <__cxa_atexit@plt+0x1ed288> │ │ │ │ + ldr r7, [pc, #12] @ 1f041c <__cxa_atexit@plt+0x1e40d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r0, lsr #25 │ │ │ │ + tsteq r1, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f961c <__cxa_atexit@plt+0x1ed2d0> │ │ │ │ + bne 1f0464 <__cxa_atexit@plt+0x1e4118> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f9640 <__cxa_atexit@plt+0x1ed2f4> │ │ │ │ - ldr r2, [pc, #68] @ 1f964c <__cxa_atexit@plt+0x1ed300> │ │ │ │ + bcc 1f0488 <__cxa_atexit@plt+0x1e413c> │ │ │ │ + ldr r2, [pc, #68] @ 1f0494 <__cxa_atexit@plt+0x1e4148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f9640 <__cxa_atexit@plt+0x1ed2f4> │ │ │ │ - ldr r2, [pc, #36] @ 1f9650 <__cxa_atexit@plt+0x1ed304> │ │ │ │ + bcc 1f0488 <__cxa_atexit@plt+0x1e413c> │ │ │ │ + ldr r2, [pc, #36] @ 1f0498 <__cxa_atexit@plt+0x1e414c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01224424 │ │ │ │ - @ instruction: 0x01224404 │ │ │ │ + @ instruction: 0x0122d5b8 │ │ │ │ + @ instruction: 0x0122d598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f96f8 <__cxa_atexit@plt+0x1ed3ac> │ │ │ │ - ldr r7, [pc, #172] @ 1f9720 <__cxa_atexit@plt+0x1ed3d4> │ │ │ │ + bhi 1f0540 <__cxa_atexit@plt+0x1e41f4> │ │ │ │ + ldr r7, [pc, #172] @ 1f0568 <__cxa_atexit@plt+0x1e421c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r1, r8, #3 │ │ │ │ - beq 1f96bc <__cxa_atexit@plt+0x1ed370> │ │ │ │ + beq 1f0504 <__cxa_atexit@plt+0x1e41b8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f96cc <__cxa_atexit@plt+0x1ed380> │ │ │ │ + bne 1f0514 <__cxa_atexit@plt+0x1e41c8> │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f9708 <__cxa_atexit@plt+0x1ed3bc> │ │ │ │ - ldr r7, [pc, #132] @ 1f9724 <__cxa_atexit@plt+0x1ed3d8> │ │ │ │ + bcc 1f0550 <__cxa_atexit@plt+0x1e4204> │ │ │ │ + ldr r7, [pc, #132] @ 1f056c <__cxa_atexit@plt+0x1e4220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f9708 <__cxa_atexit@plt+0x1ed3bc> │ │ │ │ - ldr r7, [pc, #80] @ 1f972c <__cxa_atexit@plt+0x1ed3e0> │ │ │ │ + bcc 1f0550 <__cxa_atexit@plt+0x1e4204> │ │ │ │ + ldr r7, [pc, #80] @ 1f0574 <__cxa_atexit@plt+0x1e4228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f9728 <__cxa_atexit@plt+0x1ed3dc> │ │ │ │ + ldr r7, [pc, #40] @ 1f0570 <__cxa_atexit@plt+0x1e4224> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01224358 │ │ │ │ - tsteq r0, ip, ror #22 │ │ │ │ - @ instruction: 0x01224300 │ │ │ │ + @ instruction: 0x0122d4ec │ │ │ │ + @ instruction: 0x01117694 │ │ │ │ + @ instruction: 0x0122d494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f9774 <__cxa_atexit@plt+0x1ed428> │ │ │ │ + bne 1f05bc <__cxa_atexit@plt+0x1e4270> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f9798 <__cxa_atexit@plt+0x1ed44c> │ │ │ │ - ldr r2, [pc, #68] @ 1f97a4 <__cxa_atexit@plt+0x1ed458> │ │ │ │ + bcc 1f05e0 <__cxa_atexit@plt+0x1e4294> │ │ │ │ + ldr r2, [pc, #68] @ 1f05ec <__cxa_atexit@plt+0x1e42a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f9798 <__cxa_atexit@plt+0x1ed44c> │ │ │ │ - ldr r2, [pc, #36] @ 1f97a8 <__cxa_atexit@plt+0x1ed45c> │ │ │ │ + bcc 1f05e0 <__cxa_atexit@plt+0x1e4294> │ │ │ │ + ldr r2, [pc, #36] @ 1f05f0 <__cxa_atexit@plt+0x1e42a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01224298 │ │ │ │ - @ instruction: 0x01224258 │ │ │ │ + @ instruction: 0x0122d42c │ │ │ │ + @ instruction: 0x0122d3ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f97dc <__cxa_atexit@plt+0x1ed490> │ │ │ │ - ldr r5, [pc, #32] @ 1f97ec <__cxa_atexit@plt+0x1ed4a0> │ │ │ │ + bhi 1f0624 <__cxa_atexit@plt+0x1e42d8> │ │ │ │ + ldr r5, [pc, #32] @ 1f0634 <__cxa_atexit@plt+0x1e42e8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1f97f0 <__cxa_atexit@plt+0x1ed4a4> │ │ │ │ + ldr r7, [pc, #12] @ 1f0638 <__cxa_atexit@plt+0x1e42ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0110ea9c │ │ │ │ + tsteq r1, r4, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f9838 <__cxa_atexit@plt+0x1ed4ec> │ │ │ │ + bne 1f0680 <__cxa_atexit@plt+0x1e4334> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f985c <__cxa_atexit@plt+0x1ed510> │ │ │ │ - ldr r2, [pc, #68] @ 1f9868 <__cxa_atexit@plt+0x1ed51c> │ │ │ │ + bcc 1f06a4 <__cxa_atexit@plt+0x1e4358> │ │ │ │ + ldr r2, [pc, #68] @ 1f06b0 <__cxa_atexit@plt+0x1e4364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f985c <__cxa_atexit@plt+0x1ed510> │ │ │ │ - ldr r2, [pc, #36] @ 1f986c <__cxa_atexit@plt+0x1ed520> │ │ │ │ + bcc 1f06a4 <__cxa_atexit@plt+0x1e4358> │ │ │ │ + ldr r2, [pc, #36] @ 1f06b4 <__cxa_atexit@plt+0x1e4368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01224208 │ │ │ │ - @ instruction: 0x012241e8 │ │ │ │ + @ instruction: 0x0122d39c │ │ │ │ + @ instruction: 0x0122d37c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9914 <__cxa_atexit@plt+0x1ed5c8> │ │ │ │ - ldr r7, [pc, #172] @ 1f993c <__cxa_atexit@plt+0x1ed5f0> │ │ │ │ + bhi 1f075c <__cxa_atexit@plt+0x1e4410> │ │ │ │ + ldr r7, [pc, #172] @ 1f0784 <__cxa_atexit@plt+0x1e4438> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r1, r8, #3 │ │ │ │ - beq 1f98d8 <__cxa_atexit@plt+0x1ed58c> │ │ │ │ + beq 1f0720 <__cxa_atexit@plt+0x1e43d4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f98e8 <__cxa_atexit@plt+0x1ed59c> │ │ │ │ + bne 1f0730 <__cxa_atexit@plt+0x1e43e4> │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f9924 <__cxa_atexit@plt+0x1ed5d8> │ │ │ │ - ldr r7, [pc, #132] @ 1f9940 <__cxa_atexit@plt+0x1ed5f4> │ │ │ │ + bcc 1f076c <__cxa_atexit@plt+0x1e4420> │ │ │ │ + ldr r7, [pc, #132] @ 1f0788 <__cxa_atexit@plt+0x1e443c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1f9924 <__cxa_atexit@plt+0x1ed5d8> │ │ │ │ - ldr r7, [pc, #80] @ 1f9948 <__cxa_atexit@plt+0x1ed5fc> │ │ │ │ + bcc 1f076c <__cxa_atexit@plt+0x1e4420> │ │ │ │ + ldr r7, [pc, #80] @ 1f0790 <__cxa_atexit@plt+0x1e4444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1f9944 <__cxa_atexit@plt+0x1ed5f8> │ │ │ │ + ldr r7, [pc, #40] @ 1f078c <__cxa_atexit@plt+0x1e4440> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x0122413c │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ - @ instruction: 0x012240e4 │ │ │ │ + ldrdeq sp, [r2, -r0]! │ │ │ │ + @ instruction: 0x01117490 │ │ │ │ + @ instruction: 0x0122d278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 1f9990 <__cxa_atexit@plt+0x1ed644> │ │ │ │ + bne 1f07d8 <__cxa_atexit@plt+0x1e448c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f99b4 <__cxa_atexit@plt+0x1ed668> │ │ │ │ - ldr r2, [pc, #68] @ 1f99c0 <__cxa_atexit@plt+0x1ed674> │ │ │ │ + bcc 1f07fc <__cxa_atexit@plt+0x1e44b0> │ │ │ │ + ldr r2, [pc, #68] @ 1f0808 <__cxa_atexit@plt+0x1e44bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f99b4 <__cxa_atexit@plt+0x1ed668> │ │ │ │ - ldr r2, [pc, #36] @ 1f99c4 <__cxa_atexit@plt+0x1ed678> │ │ │ │ + bcc 1f07fc <__cxa_atexit@plt+0x1e44b0> │ │ │ │ + ldr r2, [pc, #36] @ 1f080c <__cxa_atexit@plt+0x1e44c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122407c │ │ │ │ - @ instruction: 0x0122403c │ │ │ │ + @ instruction: 0x0122d210 │ │ │ │ + ldrdeq sp, [r2, -r0]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f9a18 <__cxa_atexit@plt+0x1ed6cc> │ │ │ │ - ldr r3, [pc, #64] @ 1f9a28 <__cxa_atexit@plt+0x1ed6dc> │ │ │ │ + bhi 1f0860 <__cxa_atexit@plt+0x1e4514> │ │ │ │ + ldr r3, [pc, #64] @ 1f0870 <__cxa_atexit@plt+0x1e4524> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 1f9a08 <__cxa_atexit@plt+0x1ed6bc> │ │ │ │ + beq 1f0850 <__cxa_atexit@plt+0x1e4504> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [r9, #3] │ │ │ │ ldreq r8, [r9, #2] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1f9a2c <__cxa_atexit@plt+0x1ed6e0> │ │ │ │ + ldr r7, [pc, #12] @ 1f0874 <__cxa_atexit@plt+0x1e4528> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r8, ror r8 │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f9ab4 <__cxa_atexit@plt+0x1ed768> │ │ │ │ - ldr r3, [pc, #80] @ 1f9ac4 <__cxa_atexit@plt+0x1ed778> │ │ │ │ + bhi 1f08fc <__cxa_atexit@plt+0x1e45b0> │ │ │ │ + ldr r3, [pc, #80] @ 1f090c <__cxa_atexit@plt+0x1e45c0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1f9a9c <__cxa_atexit@plt+0x1ed750> │ │ │ │ + beq 1f08e4 <__cxa_atexit@plt+0x1e4598> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1f9aa4 <__cxa_atexit@plt+0x1ed758> │ │ │ │ + bne 1f08ec <__cxa_atexit@plt+0x1e45a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r9, #2] │ │ │ │ - b 1f9aa8 <__cxa_atexit@plt+0x1ed75c> │ │ │ │ + b 1f08f0 <__cxa_atexit@plt+0x1e45a4> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #12] @ 1f9ac8 <__cxa_atexit@plt+0x1ed77c> │ │ │ │ + ldr r7, [pc, #12] @ 1f0910 <__cxa_atexit@plt+0x1e45c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x0110e7dc │ │ │ │ + tsteq r1, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f9b04 <__cxa_atexit@plt+0x1ed7b8> │ │ │ │ - ldr r3, [pc, #40] @ 1f9b1c <__cxa_atexit@plt+0x1ed7d0> │ │ │ │ + bcc 1f094c <__cxa_atexit@plt+0x1e4600> │ │ │ │ + ldr r3, [pc, #40] @ 1f0964 <__cxa_atexit@plt+0x1e4618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f9b20 <__cxa_atexit@plt+0x1ed7d4> │ │ │ │ + ldr r7, [pc, #20] @ 1f0968 <__cxa_atexit@plt+0x1e461c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223f38 │ │ │ │ - @ instruction: 0x0110e794 │ │ │ │ + smlawteq r2, ip, r0, sp │ │ │ │ + @ instruction: 0x011172bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1f9b5c <__cxa_atexit@plt+0x1ed810> │ │ │ │ - ldr r3, [pc, #40] @ 1f9b74 <__cxa_atexit@plt+0x1ed828> │ │ │ │ + bcc 1f09a4 <__cxa_atexit@plt+0x1e4658> │ │ │ │ + ldr r3, [pc, #40] @ 1f09bc <__cxa_atexit@plt+0x1e4670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1f9b78 <__cxa_atexit@plt+0x1ed82c> │ │ │ │ + ldr r7, [pc, #20] @ 1f09c0 <__cxa_atexit@plt+0x1e4674> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223ee4 │ │ │ │ - tsteq r0, r0, asr #14 │ │ │ │ + @ instruction: 0x0122d078 │ │ │ │ + tsteq r1, r8, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9bb4 <__cxa_atexit@plt+0x1ed868> │ │ │ │ - ldr r2, [pc, #36] @ 1f9bbc <__cxa_atexit@plt+0x1ed870> │ │ │ │ + bhi 1f09fc <__cxa_atexit@plt+0x1e46b0> │ │ │ │ + ldr r2, [pc, #36] @ 1f0a04 <__cxa_atexit@plt+0x1e46b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f9bc0 <__cxa_atexit@plt+0x1ed874> │ │ │ │ + ldr r1, [pc, #32] @ 1f0a08 <__cxa_atexit@plt+0x1e46bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #14 │ │ │ │ - ldrdeq r3, [r2, -r0]! │ │ │ │ + tsteq r1, r0, lsr r2 │ │ │ │ + smlawbeq r2, r8, r9, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9bfc <__cxa_atexit@plt+0x1ed8b0> │ │ │ │ - ldr r2, [pc, #36] @ 1f9c04 <__cxa_atexit@plt+0x1ed8b8> │ │ │ │ + bhi 1f0a44 <__cxa_atexit@plt+0x1e46f8> │ │ │ │ + ldr r2, [pc, #36] @ 1f0a4c <__cxa_atexit@plt+0x1e4700> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f9c08 <__cxa_atexit@plt+0x1ed8bc> │ │ │ │ + ldr r1, [pc, #32] @ 1f0a50 <__cxa_atexit@plt+0x1e4704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, asr #13 │ │ │ │ - smlawbeq r2, r8, r7, r3 │ │ │ │ - @ instruction: 0x0110e5b8 │ │ │ │ + tsteq r1, ip, ror #3 │ │ │ │ + @ instruction: 0x0122c940 │ │ │ │ + tsteq r1, r0, ror #1 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1f9c88 <__cxa_atexit@plt+0x1ed93c> │ │ │ │ - ldr r2, [pc, #104] @ 1f9c98 <__cxa_atexit@plt+0x1ed94c> │ │ │ │ + bhi 1f0ad0 <__cxa_atexit@plt+0x1e4784> │ │ │ │ + ldr r2, [pc, #104] @ 1f0ae0 <__cxa_atexit@plt+0x1e4794> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f9c70 <__cxa_atexit@plt+0x1ed924> │ │ │ │ - ldr r2, [pc, #72] @ 1f9c9c <__cxa_atexit@plt+0x1ed950> │ │ │ │ + beq 1f0ab8 <__cxa_atexit@plt+0x1e476c> │ │ │ │ + ldr r2, [pc, #72] @ 1f0ae4 <__cxa_atexit@plt+0x1e4798> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 1f9c7c <__cxa_atexit@plt+0x1ed930> │ │ │ │ + beq 1f0ac4 <__cxa_atexit@plt+0x1e4778> │ │ │ │ mov r7, r3 │ │ │ │ - b 1f9ce8 <__cxa_atexit@plt+0x1ed99c> │ │ │ │ + b 1f0b30 <__cxa_atexit@plt+0x1e47e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1f9ca0 <__cxa_atexit@plt+0x1ed954> │ │ │ │ + ldr r7, [pc, #16] @ 1f0ae8 <__cxa_atexit@plt+0x1e479c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r0, r8, lsl r6 │ │ │ │ - tsteq r0, r4, lsr #10 │ │ │ │ + tsteq r1, r0, asr #2 │ │ │ │ + tsteq r1, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1f9cd8 <__cxa_atexit@plt+0x1ed98c> │ │ │ │ + ldr r3, [pc, #32] @ 1f0b20 <__cxa_atexit@plt+0x1e47d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f9cd0 <__cxa_atexit@plt+0x1ed984> │ │ │ │ - b 1f9ce8 <__cxa_atexit@plt+0x1ed99c> │ │ │ │ + beq 1f0b18 <__cxa_atexit@plt+0x1e47cc> │ │ │ │ + b 1f0b30 <__cxa_atexit@plt+0x1e47e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, ip, ror #9 │ │ │ │ + tsteq r1, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1f9d4c <__cxa_atexit@plt+0x1eda00> │ │ │ │ + bne 1f0b94 <__cxa_atexit@plt+0x1e4848> │ │ │ │ add r2, r5, #4 │ │ │ │ - ldr r3, [pc, #152] @ 1f9d98 <__cxa_atexit@plt+0x1eda4c> │ │ │ │ + ldr r3, [pc, #152] @ 1f0be0 <__cxa_atexit@plt+0x1e4894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1f9d58 <__cxa_atexit@plt+0x1eda0c> │ │ │ │ + beq 1f0ba0 <__cxa_atexit@plt+0x1e4854> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1f9d84 <__cxa_atexit@plt+0x1eda38> │ │ │ │ + bcc 1f0bcc <__cxa_atexit@plt+0x1e4880> │ │ │ │ add r1, r5, #20 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r9, r6, #4 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 1f9d64 <__cxa_atexit@plt+0x1eda18> │ │ │ │ - ldr r7, [pc, #88] @ 1f9da0 <__cxa_atexit@plt+0x1eda54> │ │ │ │ + bne 1f0bac <__cxa_atexit@plt+0x1e4860> │ │ │ │ + ldr r7, [pc, #88] @ 1f0be8 <__cxa_atexit@plt+0x1e489c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1f9d6c <__cxa_atexit@plt+0x1eda20> │ │ │ │ + b 1f0bb4 <__cxa_atexit@plt+0x1e4868> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1f9d9c <__cxa_atexit@plt+0x1eda50> │ │ │ │ + ldr r7, [pc, #48] @ 1f0be4 <__cxa_atexit@plt+0x1e4898> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r3] │ │ │ │ str r7, [r9] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ @@ -505499,27 +496173,27 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1f9e08 <__cxa_atexit@plt+0x1edabc> │ │ │ │ + bcc 1f0c50 <__cxa_atexit@plt+0x1e4904> │ │ │ │ add r5, r2, #16 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r8, [r2, #12] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r9, r1, #4 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1f9df4 <__cxa_atexit@plt+0x1edaa8> │ │ │ │ - ldr r3, [pc, #48] @ 1f9e20 <__cxa_atexit@plt+0x1edad4> │ │ │ │ + bne 1f0c3c <__cxa_atexit@plt+0x1e48f0> │ │ │ │ + ldr r3, [pc, #48] @ 1f0c68 <__cxa_atexit@plt+0x1e491c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1f9dfc <__cxa_atexit@plt+0x1edab0> │ │ │ │ - ldr r3, [pc, #32] @ 1f9e1c <__cxa_atexit@plt+0x1edad0> │ │ │ │ + b 1f0c44 <__cxa_atexit@plt+0x1e48f8> │ │ │ │ + ldr r3, [pc, #32] @ 1f0c64 <__cxa_atexit@plt+0x1e4918> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r9] │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ @@ -505527,123 +496201,123 @@ │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9e5c <__cxa_atexit@plt+0x1edb10> │ │ │ │ - ldr r2, [pc, #36] @ 1f9e64 <__cxa_atexit@plt+0x1edb18> │ │ │ │ + bhi 1f0ca4 <__cxa_atexit@plt+0x1e4958> │ │ │ │ + ldr r2, [pc, #36] @ 1f0cac <__cxa_atexit@plt+0x1e4960> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f9e68 <__cxa_atexit@plt+0x1edb1c> │ │ │ │ + ldr r1, [pc, #32] @ 1f0cb0 <__cxa_atexit@plt+0x1e4964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, ror #8 │ │ │ │ - @ instruction: 0x01223528 │ │ │ │ + tsteq r1, ip, lsl #31 │ │ │ │ + @ instruction: 0x0122c6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f9ea4 <__cxa_atexit@plt+0x1edb58> │ │ │ │ - ldr r2, [pc, #36] @ 1f9eac <__cxa_atexit@plt+0x1edb60> │ │ │ │ + bhi 1f0cec <__cxa_atexit@plt+0x1e49a0> │ │ │ │ + ldr r2, [pc, #36] @ 1f0cf4 <__cxa_atexit@plt+0x1e49a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1f9eb0 <__cxa_atexit@plt+0x1edb64> │ │ │ │ + ldr r1, [pc, #32] @ 1f0cf8 <__cxa_atexit@plt+0x1e49ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ - @ instruction: 0x012234e0 │ │ │ │ + tsteq r1, r0, asr #30 │ │ │ │ + @ instruction: 0x0122c698 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1f9f60 <__cxa_atexit@plt+0x1edc14> │ │ │ │ - ldr r6, [pc, #172] @ 1f9f84 <__cxa_atexit@plt+0x1edc38> │ │ │ │ + bhi 1f0da8 <__cxa_atexit@plt+0x1e4a5c> │ │ │ │ + ldr r6, [pc, #172] @ 1f0dcc <__cxa_atexit@plt+0x1e4a80> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 1f9f24 <__cxa_atexit@plt+0x1edbd8> │ │ │ │ + beq 1f0d6c <__cxa_atexit@plt+0x1e4a20> │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #12 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1f9f34 <__cxa_atexit@plt+0x1edbe8> │ │ │ │ + bne 1f0d7c <__cxa_atexit@plt+0x1e4a30> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 1f9f74 <__cxa_atexit@plt+0x1edc28> │ │ │ │ - ldr r0, [pc, #112] @ 1f9f8c <__cxa_atexit@plt+0x1edc40> │ │ │ │ + bcc 1f0dbc <__cxa_atexit@plt+0x1e4a70> │ │ │ │ + ldr r0, [pc, #112] @ 1f0dd4 <__cxa_atexit@plt+0x1e4a88> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ - b 1f9f48 <__cxa_atexit@plt+0x1edbfc> │ │ │ │ + b 1f0d90 <__cxa_atexit@plt+0x1e4a44> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 1f9f74 <__cxa_atexit@plt+0x1edc28> │ │ │ │ - ldr r0, [pc, #68] @ 1f9f88 <__cxa_atexit@plt+0x1edc3c> │ │ │ │ + bcc 1f0dbc <__cxa_atexit@plt+0x1e4a70> │ │ │ │ + ldr r0, [pc, #68] @ 1f0dd0 <__cxa_atexit@plt+0x1e4a84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r0, [r1, #4]! │ │ │ │ str r9, [r1, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, lr │ │ │ │ mov r9, r1 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ - ldr r7, [pc, #40] @ 1f9f90 <__cxa_atexit@plt+0x1edc44> │ │ │ │ + ldr r7, [pc, #40] @ 1f0dd8 <__cxa_atexit@plt+0x1e4a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1f9fdc <__cxa_atexit@plt+0x1edc90> │ │ │ │ + bne 1f0e24 <__cxa_atexit@plt+0x1e4ad8> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fa000 <__cxa_atexit@plt+0x1edcb4> │ │ │ │ - ldr r1, [pc, #64] @ 1fa014 <__cxa_atexit@plt+0x1edcc8> │ │ │ │ + bcc 1f0e48 <__cxa_atexit@plt+0x1e4afc> │ │ │ │ + ldr r1, [pc, #64] @ 1f0e5c <__cxa_atexit@plt+0x1e4b10> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r3, #2] │ │ │ │ - b 1f9ff0 <__cxa_atexit@plt+0x1edca4> │ │ │ │ + b 1f0e38 <__cxa_atexit@plt+0x1e4aec> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fa000 <__cxa_atexit@plt+0x1edcb4> │ │ │ │ - ldr r1, [pc, #36] @ 1fa010 <__cxa_atexit@plt+0x1edcc4> │ │ │ │ + bcc 1f0e48 <__cxa_atexit@plt+0x1e4afc> │ │ │ │ + ldr r1, [pc, #36] @ 1f0e58 <__cxa_atexit@plt+0x1e4b0c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r7, #12 │ │ │ │ @@ -505652,411 +496326,411 @@ │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fa068 <__cxa_atexit@plt+0x1edd1c> │ │ │ │ + bhi 1f0eb0 <__cxa_atexit@plt+0x1e4b64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fa070 <__cxa_atexit@plt+0x1edd24> │ │ │ │ + ldr lr, [pc, #52] @ 1f0eb8 <__cxa_atexit@plt+0x1e4b6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fa074 <__cxa_atexit@plt+0x1edd28> │ │ │ │ + ldr r0, [pc, #48] @ 1f0ebc <__cxa_atexit@plt+0x1e4b70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fa078 <__cxa_atexit@plt+0x1edd2c> │ │ │ │ + ldr r1, [pc, #40] @ 1f0ec0 <__cxa_atexit@plt+0x1e4b74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223334 │ │ │ │ - @ instruction: 0x01223330 │ │ │ │ - ldrdeq r3, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122c4ec │ │ │ │ + @ instruction: 0x0122c4e8 │ │ │ │ + @ instruction: 0x0122c594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa0d8 <__cxa_atexit@plt+0x1edd8c> │ │ │ │ - ldr r2, [pc, #48] @ 1fa0e8 <__cxa_atexit@plt+0x1edd9c> │ │ │ │ + bcc 1f0f20 <__cxa_atexit@plt+0x1e4bd4> │ │ │ │ + ldr r2, [pc, #48] @ 1f0f30 <__cxa_atexit@plt+0x1e4be4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1fa0ec <__cxa_atexit@plt+0x1edda0> │ │ │ │ + ldr r3, [pc, #44] @ 1f0f34 <__cxa_atexit@plt+0x1e4be8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r4, r8, sp, lsr #11 │ │ │ │ + rscseq sp, r8, r8, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa138 <__cxa_atexit@plt+0x1eddec> │ │ │ │ - ldr r1, [pc, #52] @ 1fa148 <__cxa_atexit@plt+0x1eddfc> │ │ │ │ + bcc 1f0f80 <__cxa_atexit@plt+0x1e4c34> │ │ │ │ + ldr r1, [pc, #52] @ 1f0f90 <__cxa_atexit@plt+0x1e4c44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1fa14c <__cxa_atexit@plt+0x1ede00> │ │ │ │ + ldr r0, [pc, #36] @ 1f0f94 <__cxa_atexit@plt+0x1e4c48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223254 │ │ │ │ - @ instruction: 0x01223244 │ │ │ │ + @ instruction: 0x0122c40c │ │ │ │ + strdeq ip, [r2, -ip]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fa1b0 <__cxa_atexit@plt+0x1ede64> │ │ │ │ + bhi 1f0ff8 <__cxa_atexit@plt+0x1e4cac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa1bc <__cxa_atexit@plt+0x1ede70> │ │ │ │ - ldr r2, [pc, #76] @ 1fa1cc <__cxa_atexit@plt+0x1ede80> │ │ │ │ + bcc 1f1004 <__cxa_atexit@plt+0x1e4cb8> │ │ │ │ + ldr r2, [pc, #76] @ 1f1014 <__cxa_atexit@plt+0x1e4cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1fa1d0 <__cxa_atexit@plt+0x1ede84> │ │ │ │ + ldr r1, [pc, #72] @ 1f1018 <__cxa_atexit@plt+0x1e4ccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1fa1d4 <__cxa_atexit@plt+0x1ede88> │ │ │ │ + ldr r8, [pc, #56] @ 1f101c <__cxa_atexit@plt+0x1e4cd0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x012231e8 │ │ │ │ - ldrsbteq r4, [r8], #65 @ 0x41 │ │ │ │ + @ instruction: 0x0122c3a0 │ │ │ │ + rscseq sp, r8, ip, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa23c <__cxa_atexit@plt+0x1edef0> │ │ │ │ - ldr r2, [pc, #76] @ 1fa24c <__cxa_atexit@plt+0x1edf00> │ │ │ │ + bcc 1f1084 <__cxa_atexit@plt+0x1e4d38> │ │ │ │ + ldr r2, [pc, #76] @ 1f1094 <__cxa_atexit@plt+0x1e4d48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1fa250 <__cxa_atexit@plt+0x1edf04> │ │ │ │ + ldr r1, [pc, #72] @ 1f1098 <__cxa_atexit@plt+0x1e4d4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1fa254 <__cxa_atexit@plt+0x1edf08> │ │ │ │ + ldr r2, [pc, #52] @ 1f109c <__cxa_atexit@plt+0x1e4d50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01223178 │ │ │ │ - @ instruction: 0x0122314c │ │ │ │ + @ instruction: 0x0122c330 │ │ │ │ + @ instruction: 0x0122c304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fa2a8 <__cxa_atexit@plt+0x1edf5c> │ │ │ │ + bhi 1f10f0 <__cxa_atexit@plt+0x1e4da4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fa2b0 <__cxa_atexit@plt+0x1edf64> │ │ │ │ + ldr lr, [pc, #52] @ 1f10f8 <__cxa_atexit@plt+0x1e4dac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fa2b4 <__cxa_atexit@plt+0x1edf68> │ │ │ │ + ldr r0, [pc, #48] @ 1f10fc <__cxa_atexit@plt+0x1e4db0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fa2b8 <__cxa_atexit@plt+0x1edf6c> │ │ │ │ + ldr r1, [pc, #40] @ 1f1100 <__cxa_atexit@plt+0x1e4db4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r2, -r4]! │ │ │ │ - strdeq r3, [r2, -r0]! │ │ │ │ - @ instruction: 0x0122319c │ │ │ │ + @ instruction: 0x0122c2ac │ │ │ │ + @ instruction: 0x0122c2a8 │ │ │ │ + @ instruction: 0x0122c354 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa318 <__cxa_atexit@plt+0x1edfcc> │ │ │ │ - ldr r2, [pc, #48] @ 1fa328 <__cxa_atexit@plt+0x1edfdc> │ │ │ │ + bcc 1f1160 <__cxa_atexit@plt+0x1e4e14> │ │ │ │ + ldr r2, [pc, #48] @ 1f1170 <__cxa_atexit@plt+0x1e4e24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 1fa32c <__cxa_atexit@plt+0x1edfe0> │ │ │ │ + ldr r3, [pc, #44] @ 1f1174 <__cxa_atexit@plt+0x1e4e28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r4, r8, lr, asr r3 │ │ │ │ + rscseq sp, r8, r9, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa378 <__cxa_atexit@plt+0x1ee02c> │ │ │ │ - ldr r1, [pc, #52] @ 1fa388 <__cxa_atexit@plt+0x1ee03c> │ │ │ │ + bcc 1f11c0 <__cxa_atexit@plt+0x1e4e74> │ │ │ │ + ldr r1, [pc, #52] @ 1f11d0 <__cxa_atexit@plt+0x1e4e84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 1fa38c <__cxa_atexit@plt+0x1ee040> │ │ │ │ + ldr r0, [pc, #36] @ 1f11d4 <__cxa_atexit@plt+0x1e4e88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01223014 │ │ │ │ - @ instruction: 0x01223004 │ │ │ │ + smlawteq r2, ip, r1, ip │ │ │ │ + @ instruction: 0x0122c1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fa3f0 <__cxa_atexit@plt+0x1ee0a4> │ │ │ │ + bhi 1f1238 <__cxa_atexit@plt+0x1e4eec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa3fc <__cxa_atexit@plt+0x1ee0b0> │ │ │ │ - ldr r2, [pc, #76] @ 1fa40c <__cxa_atexit@plt+0x1ee0c0> │ │ │ │ + bcc 1f1244 <__cxa_atexit@plt+0x1e4ef8> │ │ │ │ + ldr r2, [pc, #76] @ 1f1254 <__cxa_atexit@plt+0x1e4f08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1fa410 <__cxa_atexit@plt+0x1ee0c4> │ │ │ │ + ldr r1, [pc, #72] @ 1f1258 <__cxa_atexit@plt+0x1e4f0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 1fa414 <__cxa_atexit@plt+0x1ee0c8> │ │ │ │ + ldr r8, [pc, #56] @ 1f125c <__cxa_atexit@plt+0x1e4f10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01222fa8 │ │ │ │ - rscseq r4, r8, r2, lsl #5 │ │ │ │ + @ instruction: 0x0122c160 │ │ │ │ + rscseq sp, r8, sp, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa47c <__cxa_atexit@plt+0x1ee130> │ │ │ │ - ldr r2, [pc, #76] @ 1fa48c <__cxa_atexit@plt+0x1ee140> │ │ │ │ + bcc 1f12c4 <__cxa_atexit@plt+0x1e4f78> │ │ │ │ + ldr r2, [pc, #76] @ 1f12d4 <__cxa_atexit@plt+0x1e4f88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 1fa490 <__cxa_atexit@plt+0x1ee144> │ │ │ │ + ldr r1, [pc, #72] @ 1f12d8 <__cxa_atexit@plt+0x1e4f8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1fa494 <__cxa_atexit@plt+0x1ee148> │ │ │ │ + ldr r2, [pc, #52] @ 1f12dc <__cxa_atexit@plt+0x1e4f90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01222f38 │ │ │ │ - @ instruction: 0x01222f0c │ │ │ │ + strdeq ip, [r2, -r0]! │ │ │ │ + smlawteq r2, r4, r0, ip │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fa588 <__cxa_atexit@plt+0x1ee23c> │ │ │ │ + bhi 1f13d0 <__cxa_atexit@plt+0x1e5084> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r6, r1, #24 │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1fa510 <__cxa_atexit@plt+0x1ee1c4> │ │ │ │ + bne 1f1358 <__cxa_atexit@plt+0x1e500c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa59c <__cxa_atexit@plt+0x1ee250> │ │ │ │ - ldr r3, [pc, #240] @ 1fa5d0 <__cxa_atexit@plt+0x1ee284> │ │ │ │ + bcc 1f13e4 <__cxa_atexit@plt+0x1e5098> │ │ │ │ + ldr r3, [pc, #240] @ 1f1418 <__cxa_atexit@plt+0x1e50cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1fa558 <__cxa_atexit@plt+0x1ee20c> │ │ │ │ - ldr r3, [pc, #204] @ 1fa5d8 <__cxa_atexit@plt+0x1ee28c> │ │ │ │ + ble 1f13a0 <__cxa_atexit@plt+0x1e5054> │ │ │ │ + ldr r3, [pc, #204] @ 1f1420 <__cxa_atexit@plt+0x1e50d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1fa560 <__cxa_atexit@plt+0x1ee214> │ │ │ │ + b 1f13a8 <__cxa_atexit@plt+0x1e505c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa5a8 <__cxa_atexit@plt+0x1ee25c> │ │ │ │ - ldr r2, [pc, #152] @ 1fa5c0 <__cxa_atexit@plt+0x1ee274> │ │ │ │ + bcc 1f13f0 <__cxa_atexit@plt+0x1e50a4> │ │ │ │ + ldr r2, [pc, #152] @ 1f1408 <__cxa_atexit@plt+0x1e50bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1fa570 <__cxa_atexit@plt+0x1ee224> │ │ │ │ - ldr r2, [pc, #116] @ 1fa5c8 <__cxa_atexit@plt+0x1ee27c> │ │ │ │ + ble 1f13b8 <__cxa_atexit@plt+0x1e506c> │ │ │ │ + ldr r2, [pc, #116] @ 1f1410 <__cxa_atexit@plt+0x1e50c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fa578 <__cxa_atexit@plt+0x1ee22c> │ │ │ │ - ldr r3, [pc, #116] @ 1fa5d4 <__cxa_atexit@plt+0x1ee288> │ │ │ │ + b 1f13c0 <__cxa_atexit@plt+0x1e5074> │ │ │ │ + ldr r3, [pc, #116] @ 1f141c <__cxa_atexit@plt+0x1e50d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r1, #20] │ │ │ │ str r2, [r1, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 1fa5c4 <__cxa_atexit@plt+0x1ee278> │ │ │ │ + ldr r2, [pc, #76] @ 1f140c <__cxa_atexit@plt+0x1e50c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 1fa5e0 <__cxa_atexit@plt+0x1ee294> │ │ │ │ + ldr r7, [pc, #80] @ 1f1428 <__cxa_atexit@plt+0x1e50dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1fa5dc <__cxa_atexit@plt+0x1ee290> │ │ │ │ + ldr r3, [pc, #56] @ 1f1424 <__cxa_atexit@plt+0x1e50d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1fa5b0 <__cxa_atexit@plt+0x1ee264> │ │ │ │ - ldr r3, [pc, #28] @ 1fa5cc <__cxa_atexit@plt+0x1ee280> │ │ │ │ + b 1f13f8 <__cxa_atexit@plt+0x1e50ac> │ │ │ │ + ldr r3, [pc, #28] @ 1f1414 <__cxa_atexit@plt+0x1e50c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, r4, lsr #26 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa658 <__cxa_atexit@plt+0x1ee30c> │ │ │ │ - ldr lr, [pc, #100] @ 1fa670 <__cxa_atexit@plt+0x1ee324> │ │ │ │ + bcc 1f14a0 <__cxa_atexit@plt+0x1e5154> │ │ │ │ + ldr lr, [pc, #100] @ 1f14b8 <__cxa_atexit@plt+0x1e516c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1fa640 <__cxa_atexit@plt+0x1ee2f4> │ │ │ │ - ldr r1, [pc, #60] @ 1fa678 <__cxa_atexit@plt+0x1ee32c> │ │ │ │ + ble 1f1488 <__cxa_atexit@plt+0x1e513c> │ │ │ │ + ldr r1, [pc, #60] @ 1f14c0 <__cxa_atexit@plt+0x1e5174> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1fa648 <__cxa_atexit@plt+0x1ee2fc> │ │ │ │ - ldr r1, [pc, #44] @ 1fa674 <__cxa_atexit@plt+0x1ee328> │ │ │ │ + b 1f1490 <__cxa_atexit@plt+0x1e5144> │ │ │ │ + ldr r1, [pc, #44] @ 1f14bc <__cxa_atexit@plt+0x1e5170> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1fa67c <__cxa_atexit@plt+0x1ee330> │ │ │ │ + ldr r3, [pc, #28] @ 1f14c4 <__cxa_atexit@plt+0x1e5178> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @@ -506065,289 +496739,289 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa6f4 <__cxa_atexit@plt+0x1ee3a8> │ │ │ │ - ldr lr, [pc, #100] @ 1fa70c <__cxa_atexit@plt+0x1ee3c0> │ │ │ │ + bcc 1f153c <__cxa_atexit@plt+0x1e51f0> │ │ │ │ + ldr lr, [pc, #100] @ 1f1554 <__cxa_atexit@plt+0x1e5208> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1fa6dc <__cxa_atexit@plt+0x1ee390> │ │ │ │ - ldr r1, [pc, #60] @ 1fa714 <__cxa_atexit@plt+0x1ee3c8> │ │ │ │ + ble 1f1524 <__cxa_atexit@plt+0x1e51d8> │ │ │ │ + ldr r1, [pc, #60] @ 1f155c <__cxa_atexit@plt+0x1e5210> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1fa6e4 <__cxa_atexit@plt+0x1ee398> │ │ │ │ - ldr r1, [pc, #44] @ 1fa710 <__cxa_atexit@plt+0x1ee3c4> │ │ │ │ + b 1f152c <__cxa_atexit@plt+0x1e51e0> │ │ │ │ + ldr r1, [pc, #44] @ 1f1558 <__cxa_atexit@plt+0x1e520c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1fa718 <__cxa_atexit@plt+0x1ee3cc> │ │ │ │ + ldr r3, [pc, #28] @ 1f1560 <__cxa_atexit@plt+0x1e5214> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fa790 <__cxa_atexit@plt+0x1ee444> │ │ │ │ - ldr r3, [pc, #100] @ 1fa7a0 <__cxa_atexit@plt+0x1ee454> │ │ │ │ + bhi 1f15d8 <__cxa_atexit@plt+0x1e528c> │ │ │ │ + ldr r3, [pc, #100] @ 1f15e8 <__cxa_atexit@plt+0x1e529c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1fa770 <__cxa_atexit@plt+0x1ee424> │ │ │ │ - ldr r3, [pc, #84] @ 1fa7a4 <__cxa_atexit@plt+0x1ee458> │ │ │ │ + beq 1f15b8 <__cxa_atexit@plt+0x1e526c> │ │ │ │ + ldr r3, [pc, #84] @ 1f15ec <__cxa_atexit@plt+0x1e52a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r9, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fa780 <__cxa_atexit@plt+0x1ee434> │ │ │ │ + beq 1f15c8 <__cxa_atexit@plt+0x1e527c> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fa7a8 <__cxa_atexit@plt+0x1ee45c> │ │ │ │ + ldr r7, [pc, #16] @ 1f15f0 <__cxa_atexit@plt+0x1e52a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + tsteq r1, r8, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1fa7ec <__cxa_atexit@plt+0x1ee4a0> │ │ │ │ + ldr r3, [pc, #48] @ 1f1634 <__cxa_atexit@plt+0x1e52e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fa7e0 <__cxa_atexit@plt+0x1ee494> │ │ │ │ + beq 1f1628 <__cxa_atexit@plt+0x1e52dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fa858 <__cxa_atexit@plt+0x1ee50c> │ │ │ │ - ldr r2, [pc, #56] @ 1fa864 <__cxa_atexit@plt+0x1ee518> │ │ │ │ + bhi 1f16a0 <__cxa_atexit@plt+0x1e5354> │ │ │ │ + ldr r2, [pc, #56] @ 1f16ac <__cxa_atexit@plt+0x1e5360> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fa848 <__cxa_atexit@plt+0x1ee4fc> │ │ │ │ + beq 1f1690 <__cxa_atexit@plt+0x1e5344> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa8b8 <__cxa_atexit@plt+0x1ee56c> │ │ │ │ - ldr r2, [pc, #36] @ 1fa8d0 <__cxa_atexit@plt+0x1ee584> │ │ │ │ + bcc 1f1700 <__cxa_atexit@plt+0x1e53b4> │ │ │ │ + ldr r2, [pc, #36] @ 1f1718 <__cxa_atexit@plt+0x1e53cc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1fa8d4 <__cxa_atexit@plt+0x1ee588> │ │ │ │ + ldr r7, [pc, #20] @ 1f171c <__cxa_atexit@plt+0x1e53d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x0110d9fc │ │ │ │ + tsteq r1, r4, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fa940 <__cxa_atexit@plt+0x1ee5f4> │ │ │ │ - ldr r7, [pc, #88] @ 1fa958 <__cxa_atexit@plt+0x1ee60c> │ │ │ │ + bhi 1f1788 <__cxa_atexit@plt+0x1e543c> │ │ │ │ + ldr r7, [pc, #88] @ 1f17a0 <__cxa_atexit@plt+0x1e5454> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fa934 <__cxa_atexit@plt+0x1ee5e8> │ │ │ │ - ldr r7, [pc, #72] @ 1fa95c <__cxa_atexit@plt+0x1ee610> │ │ │ │ + beq 1f177c <__cxa_atexit@plt+0x1e5430> │ │ │ │ + ldr r7, [pc, #72] @ 1f17a4 <__cxa_atexit@plt+0x1e5458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 1fa960 <__cxa_atexit@plt+0x1ee614> │ │ │ │ + ldr r7, [pc, #64] @ 1f17a8 <__cxa_atexit@plt+0x1e545c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1fa964 <__cxa_atexit@plt+0x1ee618> │ │ │ │ + ldr r7, [pc, #28] @ 1f17ac <__cxa_atexit@plt+0x1e5460> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01222b28 │ │ │ │ - @ instruction: 0x01222a64 │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + @ instruction: 0x0122bce0 │ │ │ │ + @ instruction: 0x0122bc1c │ │ │ │ + tsteq r1, r0, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fa99c <__cxa_atexit@plt+0x1ee650> │ │ │ │ + ldr r3, [pc, #36] @ 1f17e4 <__cxa_atexit@plt+0x1e5498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 1fa9a0 <__cxa_atexit@plt+0x1ee654> │ │ │ │ + ldr r3, [pc, #28] @ 1f17e8 <__cxa_atexit@plt+0x1e549c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ - smlawteq r2, r4, sl, r2 │ │ │ │ - @ instruction: 0x01222a00 │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ + @ instruction: 0x0122bc7c │ │ │ │ + @ instruction: 0x0122bbb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fa9e4 <__cxa_atexit@plt+0x1ee698> │ │ │ │ - ldr r2, [pc, #36] @ 1fa9fc <__cxa_atexit@plt+0x1ee6b0> │ │ │ │ + bcc 1f182c <__cxa_atexit@plt+0x1e54e0> │ │ │ │ + ldr r2, [pc, #36] @ 1f1844 <__cxa_atexit@plt+0x1e54f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1faa00 <__cxa_atexit@plt+0x1ee6b4> │ │ │ │ + ldr r7, [pc, #20] @ 1f1848 <__cxa_atexit@plt+0x1e54fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0x0110d8d0 │ │ │ │ + @ instruction: 0x011163f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1faa6c <__cxa_atexit@plt+0x1ee720> │ │ │ │ - ldr r3, [pc, #84] @ 1faa80 <__cxa_atexit@plt+0x1ee734> │ │ │ │ + bhi 1f18b4 <__cxa_atexit@plt+0x1e5568> │ │ │ │ + ldr r3, [pc, #84] @ 1f18c8 <__cxa_atexit@plt+0x1e557c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1faa5c <__cxa_atexit@plt+0x1ee710> │ │ │ │ - ldr r3, [pc, #68] @ 1faa84 <__cxa_atexit@plt+0x1ee738> │ │ │ │ + beq 1f18a4 <__cxa_atexit@plt+0x1e5558> │ │ │ │ + ldr r3, [pc, #68] @ 1f18cc <__cxa_atexit@plt+0x1e5580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1faa88 <__cxa_atexit@plt+0x1ee73c> │ │ │ │ + ldr r2, [pc, #60] @ 1f18d0 <__cxa_atexit@plt+0x1e5584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1faa8c <__cxa_atexit@plt+0x1ee740> │ │ │ │ + ldr r7, [pc, #24] @ 1f18d4 <__cxa_atexit@plt+0x1e5588> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01222944 │ │ │ │ - strdeq r2, [r2, -r0]! │ │ │ │ - tsteq r0, ip, asr #16 │ │ │ │ + strdeq fp, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122bba8 │ │ │ │ + tsteq r1, r4, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 1fa728 <__cxa_atexit@plt+0x1ee3dc> │ │ │ │ + b 1f1570 <__cxa_atexit@plt+0x1e5224> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fab24 <__cxa_atexit@plt+0x1ee7d8> │ │ │ │ - ldr sl, [pc, #104] @ 1fab3c <__cxa_atexit@plt+0x1ee7f0> │ │ │ │ + bcc 1f196c <__cxa_atexit@plt+0x1e5620> │ │ │ │ + ldr sl, [pc, #104] @ 1f1984 <__cxa_atexit@plt+0x1e5638> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 1fab40 <__cxa_atexit@plt+0x1ee7f4> │ │ │ │ + ldr r2, [pc, #100] @ 1f1988 <__cxa_atexit@plt+0x1e563c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 1fab44 <__cxa_atexit@plt+0x1ee7f8> │ │ │ │ + ldr r9, [pc, #96] @ 1f198c <__cxa_atexit@plt+0x1e5640> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 1fab48 <__cxa_atexit@plt+0x1ee7fc> │ │ │ │ + ldr lr, [pc, #92] @ 1f1990 <__cxa_atexit@plt+0x1e5644> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -506355,636 +497029,636 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1fab4c <__cxa_atexit@plt+0x1ee800> │ │ │ │ + ldr r7, [pc, #32] @ 1f1994 <__cxa_atexit@plt+0x1e5648> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x01222948 │ │ │ │ - @ instruction: 0x0110d798 │ │ │ │ + @ instruction: 0x0122bb00 │ │ │ │ + tsteq r1, r0, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fab80 <__cxa_atexit@plt+0x1ee834> │ │ │ │ - ldr r5, [pc, #32] @ 1fab90 <__cxa_atexit@plt+0x1ee844> │ │ │ │ + bhi 1f19c8 <__cxa_atexit@plt+0x1e567c> │ │ │ │ + ldr r5, [pc, #32] @ 1f19d8 <__cxa_atexit@plt+0x1e568c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1fab94 <__cxa_atexit@plt+0x1ee848> │ │ │ │ + ldr r7, [pc, #12] @ 1f19dc <__cxa_atexit@plt+0x1e5690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r0, asr #14 │ │ │ │ + tsteq r1, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fabd8 <__cxa_atexit@plt+0x1ee88c> │ │ │ │ - ldr r3, [pc, #96] @ 1fac14 <__cxa_atexit@plt+0x1ee8c8> │ │ │ │ + bne 1f1a20 <__cxa_atexit@plt+0x1e56d4> │ │ │ │ + ldr r3, [pc, #96] @ 1f1a5c <__cxa_atexit@plt+0x1e5710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fac04 <__cxa_atexit@plt+0x1ee8b8> │ │ │ │ - ldr r7, [pc, #76] @ 1fac18 <__cxa_atexit@plt+0x1ee8cc> │ │ │ │ + beq 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + ldr r7, [pc, #76] @ 1f1a60 <__cxa_atexit@plt+0x1e5714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 1fac0c <__cxa_atexit@plt+0x1ee8c0> │ │ │ │ + ldr r3, [pc, #44] @ 1f1a54 <__cxa_atexit@plt+0x1e5708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fac04 <__cxa_atexit@plt+0x1ee8b8> │ │ │ │ - ldr r7, [pc, #24] @ 1fac10 <__cxa_atexit@plt+0x1ee8c4> │ │ │ │ + beq 1f1a4c <__cxa_atexit@plt+0x1e5700> │ │ │ │ + ldr r7, [pc, #24] @ 1f1a58 <__cxa_atexit@plt+0x1e570c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01222d28 │ │ │ │ + @ instruction: 0x0122bee0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq r2, [r2, -r0]! │ │ │ │ + smlawbeq r2, ip, r1, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fac38 <__cxa_atexit@plt+0x1ee8ec> │ │ │ │ + ldr r7, [pc, #12] @ 1f1a80 <__cxa_atexit@plt+0x1e5734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01222f90 │ │ │ │ + @ instruction: 0x0122c12c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fac58 <__cxa_atexit@plt+0x1ee90c> │ │ │ │ + ldr r7, [pc, #12] @ 1f1aa0 <__cxa_atexit@plt+0x1e5754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r2, -r4]! │ │ │ │ + smlawbeq r2, ip, lr, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1faccc <__cxa_atexit@plt+0x1ee980> │ │ │ │ - ldr r3, [pc, #96] @ 1facdc <__cxa_atexit@plt+0x1ee990> │ │ │ │ + bhi 1f1b14 <__cxa_atexit@plt+0x1e57c8> │ │ │ │ + ldr r3, [pc, #96] @ 1f1b24 <__cxa_atexit@plt+0x1e57d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1faca4 <__cxa_atexit@plt+0x1ee958> │ │ │ │ + beq 1f1aec <__cxa_atexit@plt+0x1e57a0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1facb8 <__cxa_atexit@plt+0x1ee96c> │ │ │ │ + bne 1f1b00 <__cxa_atexit@plt+0x1e57b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 1face4 <__cxa_atexit@plt+0x1ee998> │ │ │ │ + ldr r7, [pc, #56] @ 1f1b2c <__cxa_atexit@plt+0x1e57e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1face0 <__cxa_atexit@plt+0x1ee994> │ │ │ │ + ldr r7, [pc, #32] @ 1f1b28 <__cxa_atexit@plt+0x1e57dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1face8 <__cxa_atexit@plt+0x1ee99c> │ │ │ │ + ldr r7, [pc, #20] @ 1f1b30 <__cxa_atexit@plt+0x1e57e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r0, ip, lsl #12 │ │ │ │ - tsteq r0, ip, lsr #12 │ │ │ │ - tsteq r0, r0, lsl r6 │ │ │ │ + tsteq r1, r4, lsr r1 │ │ │ │ + tsteq r1, r4, asr r1 │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1fad20 <__cxa_atexit@plt+0x1ee9d4> │ │ │ │ + ldr r2, [pc, #36] @ 1f1b68 <__cxa_atexit@plt+0x1e581c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 1fad24 <__cxa_atexit@plt+0x1ee9d8> │ │ │ │ + ldr r3, [pc, #32] @ 1f1b6c <__cxa_atexit@plt+0x1e5820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0110d5dc │ │ │ │ - tsteq r0, r8, asr #11 │ │ │ │ + tsteq r1, r4, lsl #2 │ │ │ │ + ldrsheq r6, [r1, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fad78 <__cxa_atexit@plt+0x1eea2c> │ │ │ │ - ldr r3, [pc, #64] @ 1fad88 <__cxa_atexit@plt+0x1eea3c> │ │ │ │ + bhi 1f1bc0 <__cxa_atexit@plt+0x1e5874> │ │ │ │ + ldr r3, [pc, #64] @ 1f1bd0 <__cxa_atexit@plt+0x1e5884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1fad68 <__cxa_atexit@plt+0x1eea1c> │ │ │ │ - ldr r7, [pc, #48] @ 1fad8c <__cxa_atexit@plt+0x1eea40> │ │ │ │ + beq 1f1bb0 <__cxa_atexit@plt+0x1e5864> │ │ │ │ + ldr r7, [pc, #48] @ 1f1bd4 <__cxa_atexit@plt+0x1e5888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fad90 <__cxa_atexit@plt+0x1eea44> │ │ │ │ + ldr r7, [pc, #16] @ 1f1bd8 <__cxa_atexit@plt+0x1e588c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01222794 │ │ │ │ - tsteq r0, r8, ror r5 │ │ │ │ + @ instruction: 0x0122b94c │ │ │ │ + tsteq r1, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fadb0 <__cxa_atexit@plt+0x1eea64> │ │ │ │ + ldr r7, [pc, #12] @ 1f1bf8 <__cxa_atexit@plt+0x1e58ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0122274c │ │ │ │ + @ instruction: 0x0122b904 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fae04 <__cxa_atexit@plt+0x1eeab8> │ │ │ │ - ldr r3, [pc, #64] @ 1fae14 <__cxa_atexit@plt+0x1eeac8> │ │ │ │ + bhi 1f1c4c <__cxa_atexit@plt+0x1e5900> │ │ │ │ + ldr r3, [pc, #64] @ 1f1c5c <__cxa_atexit@plt+0x1e5910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1fadf4 <__cxa_atexit@plt+0x1eeaa8> │ │ │ │ - ldr r7, [pc, #48] @ 1fae18 <__cxa_atexit@plt+0x1eeacc> │ │ │ │ + beq 1f1c3c <__cxa_atexit@plt+0x1e58f0> │ │ │ │ + ldr r7, [pc, #48] @ 1f1c60 <__cxa_atexit@plt+0x1e5914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fae1c <__cxa_atexit@plt+0x1eead0> │ │ │ │ + ldr r7, [pc, #16] @ 1f1c64 <__cxa_atexit@plt+0x1e5918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01222708 │ │ │ │ - tsteq r0, ip, ror #9 │ │ │ │ + smlawteq r2, r0, r8, fp │ │ │ │ + tsteq r1, r4, lsl r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fae68 <__cxa_atexit@plt+0x1eeb1c> │ │ │ │ - ldr r3, [pc, #56] @ 1fae78 <__cxa_atexit@plt+0x1eeb2c> │ │ │ │ + bhi 1f1cb0 <__cxa_atexit@plt+0x1e5964> │ │ │ │ + ldr r3, [pc, #56] @ 1f1cc0 <__cxa_atexit@plt+0x1e5974> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fae58 <__cxa_atexit@plt+0x1eeb0c> │ │ │ │ + beq 1f1ca0 <__cxa_atexit@plt+0x1e5954> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r8, sl │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fae7c <__cxa_atexit@plt+0x1eeb30> │ │ │ │ + ldr r7, [pc, #12] @ 1f1cc4 <__cxa_atexit@plt+0x1e5978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0110d490 │ │ │ │ + @ instruction: 0x01115fb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1faf1c <__cxa_atexit@plt+0x1eebd0> │ │ │ │ - ldr r7, [pc, #116] @ 1faf2c <__cxa_atexit@plt+0x1eebe0> │ │ │ │ + bhi 1f1d64 <__cxa_atexit@plt+0x1e5a18> │ │ │ │ + ldr r7, [pc, #116] @ 1f1d74 <__cxa_atexit@plt+0x1e5a28> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 1faf00 <__cxa_atexit@plt+0x1eebb4> │ │ │ │ - ldr r1, [pc, #100] @ 1faf30 <__cxa_atexit@plt+0x1eebe4> │ │ │ │ + beq 1f1d48 <__cxa_atexit@plt+0x1e59fc> │ │ │ │ + ldr r1, [pc, #100] @ 1f1d78 <__cxa_atexit@plt+0x1e5a2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1faf10 <__cxa_atexit@plt+0x1eebc4> │ │ │ │ - ldr r7, [pc, #72] @ 1faf34 <__cxa_atexit@plt+0x1eebe8> │ │ │ │ + beq 1f1d58 <__cxa_atexit@plt+0x1e5a0c> │ │ │ │ + ldr r7, [pc, #72] @ 1f1d7c <__cxa_atexit@plt+0x1e5a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, r1 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1faf38 <__cxa_atexit@plt+0x1eebec> │ │ │ │ + ldr r7, [pc, #20] @ 1f1d80 <__cxa_atexit@plt+0x1e5a34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01222820 │ │ │ │ - tsteq r0, r0, ror #7 │ │ │ │ + ldrdeq fp, [r2, -r8]! │ │ │ │ + tsteq r1, r8, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 1faf90 <__cxa_atexit@plt+0x1eec44> │ │ │ │ + ldr r2, [pc, #64] @ 1f1dd8 <__cxa_atexit@plt+0x1e5a8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1faf88 <__cxa_atexit@plt+0x1eec3c> │ │ │ │ - ldr r7, [pc, #32] @ 1faf94 <__cxa_atexit@plt+0x1eec48> │ │ │ │ + beq 1f1dd0 <__cxa_atexit@plt+0x1e5a84> │ │ │ │ + ldr r7, [pc, #32] @ 1f1ddc <__cxa_atexit@plt+0x1e5a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01222798 │ │ │ │ + @ instruction: 0x0122b950 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1fafc8 <__cxa_atexit@plt+0x1eec7c> │ │ │ │ + ldr r3, [pc, #32] @ 1f1e10 <__cxa_atexit@plt+0x1e5ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01222764 │ │ │ │ + @ instruction: 0x0122b91c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fb060 <__cxa_atexit@plt+0x1eed14> │ │ │ │ - ldr r7, [pc, #132] @ 1fb070 <__cxa_atexit@plt+0x1eed24> │ │ │ │ + bhi 1f1ea8 <__cxa_atexit@plt+0x1e5b5c> │ │ │ │ + ldr r7, [pc, #132] @ 1f1eb8 <__cxa_atexit@plt+0x1e5b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 1fb034 <__cxa_atexit@plt+0x1eece8> │ │ │ │ - ldr r1, [pc, #116] @ 1fb074 <__cxa_atexit@plt+0x1eed28> │ │ │ │ + beq 1f1e7c <__cxa_atexit@plt+0x1e5b30> │ │ │ │ + ldr r1, [pc, #116] @ 1f1ebc <__cxa_atexit@plt+0x1e5b70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ sub r0, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 1fb044 <__cxa_atexit@plt+0x1eecf8> │ │ │ │ + beq 1f1e8c <__cxa_atexit@plt+0x1e5b40> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 1fb050 <__cxa_atexit@plt+0x1eed04> │ │ │ │ - ldr r7, [pc, #76] @ 1fb078 <__cxa_atexit@plt+0x1eed2c> │ │ │ │ + bne 1f1e98 <__cxa_atexit@plt+0x1e5b4c> │ │ │ │ + ldr r7, [pc, #76] @ 1f1ec0 <__cxa_atexit@plt+0x1e5b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1fb080 <__cxa_atexit@plt+0x1eed34> │ │ │ │ + ldr r7, [pc, #40] @ 1f1ec8 <__cxa_atexit@plt+0x1e5b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1fb07c <__cxa_atexit@plt+0x1eed30> │ │ │ │ + ldr r7, [pc, #20] @ 1f1ec4 <__cxa_atexit@plt+0x1e5b78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01222360 │ │ │ │ - tsteq r0, r0, lsr #5 │ │ │ │ - @ instruction: 0x01222338 │ │ │ │ + @ instruction: 0x0122b518 │ │ │ │ + tsteq r1, r8, asr #27 │ │ │ │ + strdeq fp, [r2, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 1fb0e8 <__cxa_atexit@plt+0x1eed9c> │ │ │ │ + ldr r2, [pc, #80] @ 1f1f30 <__cxa_atexit@plt+0x1e5be4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1fb0d0 <__cxa_atexit@plt+0x1eed84> │ │ │ │ + beq 1f1f18 <__cxa_atexit@plt+0x1e5bcc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1fb0d8 <__cxa_atexit@plt+0x1eed8c> │ │ │ │ - ldr r7, [pc, #36] @ 1fb0ec <__cxa_atexit@plt+0x1eeda0> │ │ │ │ + bne 1f1f20 <__cxa_atexit@plt+0x1e5bd4> │ │ │ │ + ldr r7, [pc, #36] @ 1f1f34 <__cxa_atexit@plt+0x1e5be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fb0f0 <__cxa_atexit@plt+0x1eeda4> │ │ │ │ + ldr r7, [pc, #16] @ 1f1f38 <__cxa_atexit@plt+0x1e5bec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlawteq r2, r4, r2, r2 │ │ │ │ - @ instruction: 0x012222b0 │ │ │ │ + @ instruction: 0x0122b47c │ │ │ │ + @ instruction: 0x0122b468 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 1fb130 <__cxa_atexit@plt+0x1eede4> │ │ │ │ + ldr r2, [pc, #44] @ 1f1f78 <__cxa_atexit@plt+0x1e5c2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 1fb134 <__cxa_atexit@plt+0x1eede8> │ │ │ │ + ldr r3, [pc, #40] @ 1f1f7c <__cxa_atexit@plt+0x1e5c30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r8, r2, r2 │ │ │ │ - smlawbeq r2, r4, r2, r2 │ │ │ │ + @ instruction: 0x0122b440 │ │ │ │ + @ instruction: 0x0122b43c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fb1a0 <__cxa_atexit@plt+0x1eee54> │ │ │ │ - ldr r3, [pc, #88] @ 1fb1b0 <__cxa_atexit@plt+0x1eee64> │ │ │ │ + bhi 1f1fe8 <__cxa_atexit@plt+0x1e5c9c> │ │ │ │ + ldr r3, [pc, #88] @ 1f1ff8 <__cxa_atexit@plt+0x1e5cac> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 1fb17c <__cxa_atexit@plt+0x1eee30> │ │ │ │ + beq 1f1fc4 <__cxa_atexit@plt+0x1e5c78> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 1fb18c <__cxa_atexit@plt+0x1eee40> │ │ │ │ - ldr r8, [pc, #64] @ 1fb1b8 <__cxa_atexit@plt+0x1eee6c> │ │ │ │ + bne 1f1fd4 <__cxa_atexit@plt+0x1e5c88> │ │ │ │ + ldr r8, [pc, #64] @ 1f2000 <__cxa_atexit@plt+0x1e5cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1fb194 <__cxa_atexit@plt+0x1eee48> │ │ │ │ + b 1f1fdc <__cxa_atexit@plt+0x1e5c90> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 1fb1b4 <__cxa_atexit@plt+0x1eee68> │ │ │ │ + ldr r8, [pc, #32] @ 1f1ffc <__cxa_atexit@plt+0x1e5cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #20] @ 1fb1bc <__cxa_atexit@plt+0x1eee70> │ │ │ │ + ldr r7, [pc, #20] @ 1f2004 <__cxa_atexit@plt+0x1e5cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r3, r8, r8, lsr #11 │ │ │ │ - ldrsbteq r3, [r8], #76 @ 0x4c │ │ │ │ - tsteq r0, r4, ror r1 │ │ │ │ + rscseq ip, r8, r3, asr r6 │ │ │ │ + rscseq ip, r8, r7, lsl #11 │ │ │ │ + @ instruction: 0x01115c9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1fb1f4 <__cxa_atexit@plt+0x1eeea8> │ │ │ │ + ldr r2, [pc, #36] @ 1f203c <__cxa_atexit@plt+0x1e5cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 1fb1f8 <__cxa_atexit@plt+0x1eeeac> │ │ │ │ + ldr r8, [pc, #32] @ 1f2040 <__cxa_atexit@plt+0x1e5cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r3, r8, r4, lsl #9 │ │ │ │ - rscseq r3, r8, r4, ror #10 │ │ │ │ + rscseq ip, r8, pc, lsr #10 │ │ │ │ + rscseq ip, r8, pc, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fb264 <__cxa_atexit@plt+0x1eef18> │ │ │ │ - ldr r3, [pc, #88] @ 1fb274 <__cxa_atexit@plt+0x1eef28> │ │ │ │ + bhi 1f20ac <__cxa_atexit@plt+0x1e5d60> │ │ │ │ + ldr r3, [pc, #88] @ 1f20bc <__cxa_atexit@plt+0x1e5d70> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 1fb240 <__cxa_atexit@plt+0x1eeef4> │ │ │ │ + beq 1f2088 <__cxa_atexit@plt+0x1e5d3c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fb250 <__cxa_atexit@plt+0x1eef04> │ │ │ │ - ldr r3, [pc, #64] @ 1fb27c <__cxa_atexit@plt+0x1eef30> │ │ │ │ + bne 1f2098 <__cxa_atexit@plt+0x1e5d4c> │ │ │ │ + ldr r3, [pc, #64] @ 1f20c4 <__cxa_atexit@plt+0x1e5d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 1fb258 <__cxa_atexit@plt+0x1eef0c> │ │ │ │ + b 1f20a0 <__cxa_atexit@plt+0x1e5d54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 1fb278 <__cxa_atexit@plt+0x1eef2c> │ │ │ │ + ldr r3, [pc, #32] @ 1f20c0 <__cxa_atexit@plt+0x1e5d74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - ldr r7, [pc, #20] @ 1fb280 <__cxa_atexit@plt+0x1eef34> │ │ │ │ + ldr r7, [pc, #20] @ 1f20c8 <__cxa_atexit@plt+0x1e5d7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r3, r8, r4, ror #9 │ │ │ │ - rscseq r3, r8, r8, lsl r4 │ │ │ │ - ldrheq sp, [r0, -r4] │ │ │ │ + rscseq ip, r8, pc, lsl #11 │ │ │ │ + rscseq ip, r8, r3, asr #9 │ │ │ │ + @ instruction: 0x01115bdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1fb2b8 <__cxa_atexit@plt+0x1eef6c> │ │ │ │ + ldr r2, [pc, #36] @ 1f2100 <__cxa_atexit@plt+0x1e5db4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 1fb2bc <__cxa_atexit@plt+0x1eef70> │ │ │ │ + ldr r8, [pc, #32] @ 1f2104 <__cxa_atexit@plt+0x1e5db8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - rscseq r3, r8, r0, asr #7 │ │ │ │ - rscseq r3, r8, r0, lsr #9 │ │ │ │ + rscseq ip, r8, fp, ror #8 │ │ │ │ + rscseq ip, r8, fp, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 1fb2e4 <__cxa_atexit@plt+0x1eef98> │ │ │ │ + ldr r3, [pc, #8] @ 1f212c <__cxa_atexit@plt+0x1e5de0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - tsteq r0, r4, asr #32 │ │ │ │ - tsteq r0, ip, asr r0 │ │ │ │ + tsteq r1, ip, ror #22 │ │ │ │ + tsteq r1, r4, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fb35c <__cxa_atexit@plt+0x1ef010> │ │ │ │ - ldr r3, [pc, #96] @ 1fb36c <__cxa_atexit@plt+0x1ef020> │ │ │ │ + bhi 1f21a4 <__cxa_atexit@plt+0x1e5e58> │ │ │ │ + ldr r3, [pc, #96] @ 1f21b4 <__cxa_atexit@plt+0x1e5e68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1fb334 <__cxa_atexit@plt+0x1eefe8> │ │ │ │ + beq 1f217c <__cxa_atexit@plt+0x1e5e30> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1fb348 <__cxa_atexit@plt+0x1eeffc> │ │ │ │ + bne 1f2190 <__cxa_atexit@plt+0x1e5e44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1fb378 <__cxa_atexit@plt+0x1ef02c> │ │ │ │ + ldr r7, [pc, #60] @ 1f21c0 <__cxa_atexit@plt+0x1e5e74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 1fb37c <__cxa_atexit@plt+0x1ef030> │ │ │ │ + ldr r0, [pc, #56] @ 1f21c4 <__cxa_atexit@plt+0x1e5e78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1fb370 <__cxa_atexit@plt+0x1ef024> │ │ │ │ + ldr r7, [pc, #32] @ 1f21b8 <__cxa_atexit@plt+0x1e5e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 1fb374 <__cxa_atexit@plt+0x1ef028> │ │ │ │ + ldr r0, [pc, #28] @ 1f21bc <__cxa_atexit@plt+0x1e5e70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1fb380 <__cxa_atexit@plt+0x1ef034> │ │ │ │ + ldr r7, [pc, #28] @ 1f21c8 <__cxa_atexit@plt+0x1e5e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0110cfd8 │ │ │ │ - @ instruction: 0x0110cfd0 │ │ │ │ - tsteq r0, r0 │ │ │ │ - @ instruction: 0x0110cff8 │ │ │ │ - @ instruction: 0x0110cffc │ │ │ │ - tsteq r0, r4, asr #31 │ │ │ │ + tsteq r1, r0, lsl #22 │ │ │ │ + @ instruction: 0x01115af8 │ │ │ │ + tsteq r1, r8, lsr #22 │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ + tsteq r1, r4, lsr #22 │ │ │ │ + tsteq r1, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1fb3bc <__cxa_atexit@plt+0x1ef070> │ │ │ │ + ldr r2, [pc, #36] @ 1f2204 <__cxa_atexit@plt+0x1e5eb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 1fb3c0 <__cxa_atexit@plt+0x1ef074> │ │ │ │ + ldr r3, [pc, #32] @ 1f2208 <__cxa_atexit@plt+0x1e5ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, lsr #31 │ │ │ │ - tsteq r0, r8, lsl #31 │ │ │ │ + tsteq r1, ip, asr #21 │ │ │ │ + @ instruction: 0x01115ab0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fb3f4 <__cxa_atexit@plt+0x1ef0a8> │ │ │ │ - ldr r5, [pc, #32] @ 1fb404 <__cxa_atexit@plt+0x1ef0b8> │ │ │ │ + bhi 1f223c <__cxa_atexit@plt+0x1e5ef0> │ │ │ │ + ldr r5, [pc, #32] @ 1f224c <__cxa_atexit@plt+0x1e5f00> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1fb408 <__cxa_atexit@plt+0x1ef0bc> │ │ │ │ + ldr r7, [pc, #12] @ 1f2250 <__cxa_atexit@plt+0x1e5f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r0, lsl #31 │ │ │ │ + tsteq r1, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fb43c <__cxa_atexit@plt+0x1ef0f0> │ │ │ │ - ldr r3, [pc, #60] @ 1fb464 <__cxa_atexit@plt+0x1ef118> │ │ │ │ + bne 1f2284 <__cxa_atexit@plt+0x1e5f38> │ │ │ │ + ldr r3, [pc, #60] @ 1f22ac <__cxa_atexit@plt+0x1e5f60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb458 <__cxa_atexit@plt+0x1ef10c> │ │ │ │ - b 1fb470 <__cxa_atexit@plt+0x1ef124> │ │ │ │ - ldr r3, [pc, #28] @ 1fb460 <__cxa_atexit@plt+0x1ef114> │ │ │ │ + beq 1f22a0 <__cxa_atexit@plt+0x1e5f54> │ │ │ │ + b 1f22b8 <__cxa_atexit@plt+0x1e5f6c> │ │ │ │ + ldr r3, [pc, #28] @ 1f22a8 <__cxa_atexit@plt+0x1e5f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb458 <__cxa_atexit@plt+0x1ef10c> │ │ │ │ - b 1fb5dc <__cxa_atexit@plt+0x1ef290> │ │ │ │ + beq 1f22a0 <__cxa_atexit@plt+0x1e5f54> │ │ │ │ + b 1f2424 <__cxa_atexit@plt+0x1e60d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fb4b0 <__cxa_atexit@plt+0x1ef164> │ │ │ │ - ldr r3, [pc, #160] @ 1fb524 <__cxa_atexit@plt+0x1ef1d8> │ │ │ │ + bne 1f22f8 <__cxa_atexit@plt+0x1e5fac> │ │ │ │ + ldr r3, [pc, #160] @ 1f236c <__cxa_atexit@plt+0x1e6020> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb504 <__cxa_atexit@plt+0x1ef1b8> │ │ │ │ + beq 1f234c <__cxa_atexit@plt+0x1e6000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb50c <__cxa_atexit@plt+0x1ef1c0> │ │ │ │ - ldr r2, [pc, #124] @ 1fb528 <__cxa_atexit@plt+0x1ef1dc> │ │ │ │ + bcc 1f2354 <__cxa_atexit@plt+0x1e6008> │ │ │ │ + ldr r2, [pc, #124] @ 1f2370 <__cxa_atexit@plt+0x1e6024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1fb4e0 <__cxa_atexit@plt+0x1ef194> │ │ │ │ - ldr r3, [pc, #100] @ 1fb51c <__cxa_atexit@plt+0x1ef1d0> │ │ │ │ + b 1f2328 <__cxa_atexit@plt+0x1e5fdc> │ │ │ │ + ldr r3, [pc, #100] @ 1f2364 <__cxa_atexit@plt+0x1e6018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb504 <__cxa_atexit@plt+0x1ef1b8> │ │ │ │ + beq 1f234c <__cxa_atexit@plt+0x1e6000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb50c <__cxa_atexit@plt+0x1ef1c0> │ │ │ │ - ldr r2, [pc, #64] @ 1fb520 <__cxa_atexit@plt+0x1ef1d4> │ │ │ │ + bcc 1f2354 <__cxa_atexit@plt+0x1e6008> │ │ │ │ + ldr r2, [pc, #64] @ 1f2368 <__cxa_atexit@plt+0x1e601c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -506994,96 +497668,96 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01222540 │ │ │ │ + ldrdeq fp, [r2, -r4]! │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01222578 │ │ │ │ + @ instruction: 0x0122b70c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb570 <__cxa_atexit@plt+0x1ef224> │ │ │ │ - ldr r2, [pc, #44] @ 1fb57c <__cxa_atexit@plt+0x1ef230> │ │ │ │ + bcc 1f23b8 <__cxa_atexit@plt+0x1e606c> │ │ │ │ + ldr r2, [pc, #44] @ 1f23c4 <__cxa_atexit@plt+0x1e6078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r2, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122b668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb5c4 <__cxa_atexit@plt+0x1ef278> │ │ │ │ - ldr r2, [pc, #44] @ 1fb5d0 <__cxa_atexit@plt+0x1ef284> │ │ │ │ + bcc 1f240c <__cxa_atexit@plt+0x1e60c0> │ │ │ │ + ldr r2, [pc, #44] @ 1f2418 <__cxa_atexit@plt+0x1e60cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0122247c │ │ │ │ + @ instruction: 0x0122b610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fb63c <__cxa_atexit@plt+0x1ef2f0> │ │ │ │ - ldr r3, [pc, #188] @ 1fb6ac <__cxa_atexit@plt+0x1ef360> │ │ │ │ + bne 1f2484 <__cxa_atexit@plt+0x1e6138> │ │ │ │ + ldr r3, [pc, #188] @ 1f24f4 <__cxa_atexit@plt+0x1e61a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb690 <__cxa_atexit@plt+0x1ef344> │ │ │ │ + beq 1f24d8 <__cxa_atexit@plt+0x1e618c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb698 <__cxa_atexit@plt+0x1ef34c> │ │ │ │ - ldr r2, [pc, #152] @ 1fb6b0 <__cxa_atexit@plt+0x1ef364> │ │ │ │ + bcc 1f24e0 <__cxa_atexit@plt+0x1e6194> │ │ │ │ + ldr r2, [pc, #152] @ 1f24f8 <__cxa_atexit@plt+0x1e61ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 1fb6a8 <__cxa_atexit@plt+0x1ef35c> │ │ │ │ + ldr r3, [pc, #100] @ 1f24f0 <__cxa_atexit@plt+0x1e61a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb690 <__cxa_atexit@plt+0x1ef344> │ │ │ │ + beq 1f24d8 <__cxa_atexit@plt+0x1e618c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fb698 <__cxa_atexit@plt+0x1ef34c> │ │ │ │ - ldr r2, [pc, #72] @ 1fb6b4 <__cxa_atexit@plt+0x1ef368> │ │ │ │ + bcc 1f24e0 <__cxa_atexit@plt+0x1e6194> │ │ │ │ + ldr r2, [pc, #72] @ 1f24fc <__cxa_atexit@plt+0x1e61b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -507094,256 +497768,256 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01222404 │ │ │ │ - @ instruction: 0x012223bc │ │ │ │ + @ instruction: 0x0122b598 │ │ │ │ + @ instruction: 0x0122b550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb6fc <__cxa_atexit@plt+0x1ef3b0> │ │ │ │ - ldr r2, [pc, #44] @ 1fb708 <__cxa_atexit@plt+0x1ef3bc> │ │ │ │ + bcc 1f2544 <__cxa_atexit@plt+0x1e61f8> │ │ │ │ + ldr r2, [pc, #44] @ 1f2550 <__cxa_atexit@plt+0x1e6204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01222340 │ │ │ │ + ldrdeq fp, [r2, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb750 <__cxa_atexit@plt+0x1ef404> │ │ │ │ - ldr r2, [pc, #44] @ 1fb75c <__cxa_atexit@plt+0x1ef410> │ │ │ │ + bcc 1f2598 <__cxa_atexit@plt+0x1e624c> │ │ │ │ + ldr r2, [pc, #44] @ 1f25a4 <__cxa_atexit@plt+0x1e6258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r2, [r2, -r8]! │ │ │ │ + smlawbeq r2, ip, r4, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fb7a4 <__cxa_atexit@plt+0x1ef458> │ │ │ │ - ldr r7, [pc, #52] @ 1fb7b8 <__cxa_atexit@plt+0x1ef46c> │ │ │ │ + bhi 1f25ec <__cxa_atexit@plt+0x1e62a0> │ │ │ │ + ldr r7, [pc, #52] @ 1f2600 <__cxa_atexit@plt+0x1e62b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1fb798 <__cxa_atexit@plt+0x1ef44c> │ │ │ │ + beq 1f25e0 <__cxa_atexit@plt+0x1e6294> │ │ │ │ mov r7, r8 │ │ │ │ - b 1fb7c8 <__cxa_atexit@plt+0x1ef47c> │ │ │ │ + b 1f2610 <__cxa_atexit@plt+0x1e62c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fb7bc <__cxa_atexit@plt+0x1ef470> │ │ │ │ + ldr r7, [pc, #16] @ 1f2604 <__cxa_atexit@plt+0x1e62b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0110cbd4 │ │ │ │ + @ instruction: 0x011156fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1fb840 <__cxa_atexit@plt+0x1ef4f4> │ │ │ │ + beq 1f2688 <__cxa_atexit@plt+0x1e633c> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1fb894 <__cxa_atexit@plt+0x1ef548> │ │ │ │ + bne 1f26dc <__cxa_atexit@plt+0x1e6390> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldrh r1, [r6, #-2] │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 1fb8e0 <__cxa_atexit@plt+0x1ef594> │ │ │ │ + bne 1f2728 <__cxa_atexit@plt+0x1e63dc> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb92c <__cxa_atexit@plt+0x1ef5e0> │ │ │ │ + bcc 1f2774 <__cxa_atexit@plt+0x1e6428> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r6, #10 │ │ │ │ - ldr lr, [pc, #308] @ 1fb950 <__cxa_atexit@plt+0x1ef604> │ │ │ │ + ldr lr, [pc, #308] @ 1f2798 <__cxa_atexit@plt+0x1e644c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #300] @ 1fb954 <__cxa_atexit@plt+0x1ef608> │ │ │ │ + ldr r1, [pc, #300] @ 1f279c <__cxa_atexit@plt+0x1e6450> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb92c <__cxa_atexit@plt+0x1ef5e0> │ │ │ │ + bcc 1f2774 <__cxa_atexit@plt+0x1e6428> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r9, r6, #10 │ │ │ │ - ldr lr, [pc, #208] @ 1fb938 <__cxa_atexit@plt+0x1ef5ec> │ │ │ │ + ldr lr, [pc, #208] @ 1f2780 <__cxa_atexit@plt+0x1e6434> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r8, [pc, #200] @ 1fb93c <__cxa_atexit@plt+0x1ef5f0> │ │ │ │ + ldr r8, [pc, #200] @ 1f2784 <__cxa_atexit@plt+0x1e6438> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #196] @ 1fb940 <__cxa_atexit@plt+0x1ef5f4> │ │ │ │ + ldr r1, [pc, #196] @ 1f2788 <__cxa_atexit@plt+0x1e643c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb92c <__cxa_atexit@plt+0x1ef5e0> │ │ │ │ + bcc 1f2774 <__cxa_atexit@plt+0x1e6428> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r6, #11 │ │ │ │ - ldr lr, [pc, #156] @ 1fb958 <__cxa_atexit@plt+0x1ef60c> │ │ │ │ + ldr lr, [pc, #156] @ 1f27a0 <__cxa_atexit@plt+0x1e6454> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #148] @ 1fb95c <__cxa_atexit@plt+0x1ef610> │ │ │ │ + ldr r1, [pc, #148] @ 1f27a4 <__cxa_atexit@plt+0x1e6458> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fb92c <__cxa_atexit@plt+0x1ef5e0> │ │ │ │ + bcc 1f2774 <__cxa_atexit@plt+0x1e6428> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr lr, [pc, #68] @ 1fb944 <__cxa_atexit@plt+0x1ef5f8> │ │ │ │ + ldr lr, [pc, #68] @ 1f278c <__cxa_atexit@plt+0x1e6440> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r8, [pc, #60] @ 1fb948 <__cxa_atexit@plt+0x1ef5fc> │ │ │ │ + ldr r8, [pc, #60] @ 1f2790 <__cxa_atexit@plt+0x1e6444> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #56] @ 1fb94c <__cxa_atexit@plt+0x1ef600> │ │ │ │ + ldr r1, [pc, #56] @ 1f2794 <__cxa_atexit@plt+0x1e6448> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01222174 │ │ │ │ - smlawbeq r2, r4, r1, r2 │ │ │ │ - @ instruction: 0x01222158 │ │ │ │ - strdeq r2, [r2, -r8]! │ │ │ │ - ldrdeq r2, [r2, -r0]! │ │ │ │ - smlawteq r2, r0, r0, r2 │ │ │ │ - ldrdeq r2, [r2, -ip]! │ │ │ │ - @ instruction: 0x012221ac │ │ │ │ - @ instruction: 0x01222120 │ │ │ │ - @ instruction: 0x0122210c │ │ │ │ + @ instruction: 0x0122b308 │ │ │ │ + @ instruction: 0x0122b318 │ │ │ │ + @ instruction: 0x0122b2ec │ │ │ │ + smlawbeq r2, ip, r2, fp │ │ │ │ + @ instruction: 0x0122b264 │ │ │ │ + @ instruction: 0x0122b254 │ │ │ │ + @ instruction: 0x0122b370 │ │ │ │ + @ instruction: 0x0122b340 │ │ │ │ + @ instruction: 0x0122b2b4 │ │ │ │ + @ instruction: 0x0122b2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fb990 <__cxa_atexit@plt+0x1ef644> │ │ │ │ - ldr r5, [pc, #32] @ 1fb9a0 <__cxa_atexit@plt+0x1ef654> │ │ │ │ + bhi 1f27d8 <__cxa_atexit@plt+0x1e648c> │ │ │ │ + ldr r5, [pc, #32] @ 1f27e8 <__cxa_atexit@plt+0x1e649c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1fb9a4 <__cxa_atexit@plt+0x1ef658> │ │ │ │ + ldr r7, [pc, #12] @ 1f27ec <__cxa_atexit@plt+0x1e64a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0110c9fc │ │ │ │ + tsteq r1, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fb9d8 <__cxa_atexit@plt+0x1ef68c> │ │ │ │ - ldr r3, [pc, #60] @ 1fba00 <__cxa_atexit@plt+0x1ef6b4> │ │ │ │ + bne 1f2820 <__cxa_atexit@plt+0x1e64d4> │ │ │ │ + ldr r3, [pc, #60] @ 1f2848 <__cxa_atexit@plt+0x1e64fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb9f4 <__cxa_atexit@plt+0x1ef6a8> │ │ │ │ - b 1fba0c <__cxa_atexit@plt+0x1ef6c0> │ │ │ │ - ldr r3, [pc, #28] @ 1fb9fc <__cxa_atexit@plt+0x1ef6b0> │ │ │ │ + beq 1f283c <__cxa_atexit@plt+0x1e64f0> │ │ │ │ + b 1f2854 <__cxa_atexit@plt+0x1e6508> │ │ │ │ + ldr r3, [pc, #28] @ 1f2844 <__cxa_atexit@plt+0x1e64f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fb9f4 <__cxa_atexit@plt+0x1ef6a8> │ │ │ │ - b 1fbb78 <__cxa_atexit@plt+0x1ef82c> │ │ │ │ + beq 1f283c <__cxa_atexit@plt+0x1e64f0> │ │ │ │ + b 1f29c0 <__cxa_atexit@plt+0x1e6674> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fba4c <__cxa_atexit@plt+0x1ef700> │ │ │ │ - ldr r3, [pc, #160] @ 1fbac0 <__cxa_atexit@plt+0x1ef774> │ │ │ │ + bne 1f2894 <__cxa_atexit@plt+0x1e6548> │ │ │ │ + ldr r3, [pc, #160] @ 1f2908 <__cxa_atexit@plt+0x1e65bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fbaa0 <__cxa_atexit@plt+0x1ef754> │ │ │ │ + beq 1f28e8 <__cxa_atexit@plt+0x1e659c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fbaa8 <__cxa_atexit@plt+0x1ef75c> │ │ │ │ - ldr r2, [pc, #124] @ 1fbac4 <__cxa_atexit@plt+0x1ef778> │ │ │ │ + bcc 1f28f0 <__cxa_atexit@plt+0x1e65a4> │ │ │ │ + ldr r2, [pc, #124] @ 1f290c <__cxa_atexit@plt+0x1e65c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 1fba7c <__cxa_atexit@plt+0x1ef730> │ │ │ │ - ldr r3, [pc, #100] @ 1fbab8 <__cxa_atexit@plt+0x1ef76c> │ │ │ │ + b 1f28c4 <__cxa_atexit@plt+0x1e6578> │ │ │ │ + ldr r3, [pc, #100] @ 1f2900 <__cxa_atexit@plt+0x1e65b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fbaa0 <__cxa_atexit@plt+0x1ef754> │ │ │ │ + beq 1f28e8 <__cxa_atexit@plt+0x1e659c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fbaa8 <__cxa_atexit@plt+0x1ef75c> │ │ │ │ - ldr r2, [pc, #64] @ 1fbabc <__cxa_atexit@plt+0x1ef770> │ │ │ │ + bcc 1f28f0 <__cxa_atexit@plt+0x1e65a4> │ │ │ │ + ldr r2, [pc, #64] @ 1f2904 <__cxa_atexit@plt+0x1e65b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -507353,96 +498027,96 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01221fa4 │ │ │ │ + @ instruction: 0x0122b138 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq r1, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122b170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbb0c <__cxa_atexit@plt+0x1ef7c0> │ │ │ │ - ldr r2, [pc, #44] @ 1fbb18 <__cxa_atexit@plt+0x1ef7cc> │ │ │ │ + bcc 1f2954 <__cxa_atexit@plt+0x1e6608> │ │ │ │ + ldr r2, [pc, #44] @ 1f2960 <__cxa_atexit@plt+0x1e6614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01221f38 │ │ │ │ + smlawteq r2, ip, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbb60 <__cxa_atexit@plt+0x1ef814> │ │ │ │ - ldr r2, [pc, #44] @ 1fbb6c <__cxa_atexit@plt+0x1ef820> │ │ │ │ + bcc 1f29a8 <__cxa_atexit@plt+0x1e665c> │ │ │ │ + ldr r2, [pc, #44] @ 1f29b4 <__cxa_atexit@plt+0x1e6668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01221ee0 │ │ │ │ + @ instruction: 0x0122b074 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fbbd8 <__cxa_atexit@plt+0x1ef88c> │ │ │ │ - ldr r3, [pc, #188] @ 1fbc48 <__cxa_atexit@plt+0x1ef8fc> │ │ │ │ + bne 1f2a20 <__cxa_atexit@plt+0x1e66d4> │ │ │ │ + ldr r3, [pc, #188] @ 1f2a90 <__cxa_atexit@plt+0x1e6744> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fbc2c <__cxa_atexit@plt+0x1ef8e0> │ │ │ │ + beq 1f2a74 <__cxa_atexit@plt+0x1e6728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fbc34 <__cxa_atexit@plt+0x1ef8e8> │ │ │ │ - ldr r2, [pc, #152] @ 1fbc4c <__cxa_atexit@plt+0x1ef900> │ │ │ │ + bcc 1f2a7c <__cxa_atexit@plt+0x1e6730> │ │ │ │ + ldr r2, [pc, #152] @ 1f2a94 <__cxa_atexit@plt+0x1e6748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 1fbc44 <__cxa_atexit@plt+0x1ef8f8> │ │ │ │ + ldr r3, [pc, #100] @ 1f2a8c <__cxa_atexit@plt+0x1e6740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fbc2c <__cxa_atexit@plt+0x1ef8e0> │ │ │ │ + beq 1f2a74 <__cxa_atexit@plt+0x1e6728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fbc34 <__cxa_atexit@plt+0x1ef8e8> │ │ │ │ - ldr r2, [pc, #72] @ 1fbc50 <__cxa_atexit@plt+0x1ef904> │ │ │ │ + bcc 1f2a7c <__cxa_atexit@plt+0x1e6730> │ │ │ │ + ldr r2, [pc, #72] @ 1f2a98 <__cxa_atexit@plt+0x1e674c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -507453,286 +498127,286 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01221e68 │ │ │ │ - @ instruction: 0x01221e20 │ │ │ │ + strdeq sl, [r2, -ip]! │ │ │ │ + @ instruction: 0x0122afb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbc98 <__cxa_atexit@plt+0x1ef94c> │ │ │ │ - ldr r2, [pc, #44] @ 1fbca4 <__cxa_atexit@plt+0x1ef958> │ │ │ │ + bcc 1f2ae0 <__cxa_atexit@plt+0x1e6794> │ │ │ │ + ldr r2, [pc, #44] @ 1f2aec <__cxa_atexit@plt+0x1e67a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01221da4 │ │ │ │ + @ instruction: 0x0122af38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbcec <__cxa_atexit@plt+0x1ef9a0> │ │ │ │ - ldr r2, [pc, #44] @ 1fbcf8 <__cxa_atexit@plt+0x1ef9ac> │ │ │ │ + bcc 1f2b34 <__cxa_atexit@plt+0x1e67e8> │ │ │ │ + ldr r2, [pc, #44] @ 1f2b40 <__cxa_atexit@plt+0x1e67f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01221d5c │ │ │ │ + strdeq sl, [r2, -r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fbd40 <__cxa_atexit@plt+0x1ef9f4> │ │ │ │ - ldr r7, [pc, #52] @ 1fbd54 <__cxa_atexit@plt+0x1efa08> │ │ │ │ + bhi 1f2b88 <__cxa_atexit@plt+0x1e683c> │ │ │ │ + ldr r7, [pc, #52] @ 1f2b9c <__cxa_atexit@plt+0x1e6850> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1fbd34 <__cxa_atexit@plt+0x1ef9e8> │ │ │ │ + beq 1f2b7c <__cxa_atexit@plt+0x1e6830> │ │ │ │ mov r7, r8 │ │ │ │ - b 1fbd64 <__cxa_atexit@plt+0x1efa18> │ │ │ │ + b 1f2bac <__cxa_atexit@plt+0x1e6860> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fbd58 <__cxa_atexit@plt+0x1efa0c> │ │ │ │ + ldr r7, [pc, #16] @ 1f2ba0 <__cxa_atexit@plt+0x1e6854> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r0, asr r6 │ │ │ │ + tsteq r1, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1fbddc <__cxa_atexit@plt+0x1efa90> │ │ │ │ + beq 1f2c24 <__cxa_atexit@plt+0x1e68d8> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1fbe30 <__cxa_atexit@plt+0x1efae4> │ │ │ │ + bne 1f2c78 <__cxa_atexit@plt+0x1e692c> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldrh r1, [r6, #-2] │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 1fbe7c <__cxa_atexit@plt+0x1efb30> │ │ │ │ + bne 1f2cc4 <__cxa_atexit@plt+0x1e6978> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbec8 <__cxa_atexit@plt+0x1efb7c> │ │ │ │ + bcc 1f2d10 <__cxa_atexit@plt+0x1e69c4> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r6, #10 │ │ │ │ - ldr lr, [pc, #308] @ 1fbeec <__cxa_atexit@plt+0x1efba0> │ │ │ │ + ldr lr, [pc, #308] @ 1f2d34 <__cxa_atexit@plt+0x1e69e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #300] @ 1fbef0 <__cxa_atexit@plt+0x1efba4> │ │ │ │ + ldr r1, [pc, #300] @ 1f2d38 <__cxa_atexit@plt+0x1e69ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbec8 <__cxa_atexit@plt+0x1efb7c> │ │ │ │ + bcc 1f2d10 <__cxa_atexit@plt+0x1e69c4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r9, r6, #10 │ │ │ │ - ldr lr, [pc, #208] @ 1fbed4 <__cxa_atexit@plt+0x1efb88> │ │ │ │ + ldr lr, [pc, #208] @ 1f2d1c <__cxa_atexit@plt+0x1e69d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r8, [pc, #200] @ 1fbed8 <__cxa_atexit@plt+0x1efb8c> │ │ │ │ + ldr r8, [pc, #200] @ 1f2d20 <__cxa_atexit@plt+0x1e69d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #196] @ 1fbedc <__cxa_atexit@plt+0x1efb90> │ │ │ │ + ldr r1, [pc, #196] @ 1f2d24 <__cxa_atexit@plt+0x1e69d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbec8 <__cxa_atexit@plt+0x1efb7c> │ │ │ │ + bcc 1f2d10 <__cxa_atexit@plt+0x1e69c4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r6, #11 │ │ │ │ - ldr lr, [pc, #156] @ 1fbef4 <__cxa_atexit@plt+0x1efba8> │ │ │ │ + ldr lr, [pc, #156] @ 1f2d3c <__cxa_atexit@plt+0x1e69f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #148] @ 1fbef8 <__cxa_atexit@plt+0x1efbac> │ │ │ │ + ldr r1, [pc, #148] @ 1f2d40 <__cxa_atexit@plt+0x1e69f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fbec8 <__cxa_atexit@plt+0x1efb7c> │ │ │ │ + bcc 1f2d10 <__cxa_atexit@plt+0x1e69c4> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r9, r6, #11 │ │ │ │ - ldr lr, [pc, #68] @ 1fbee0 <__cxa_atexit@plt+0x1efb94> │ │ │ │ + ldr lr, [pc, #68] @ 1f2d28 <__cxa_atexit@plt+0x1e69dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #23 │ │ │ │ - ldr r8, [pc, #60] @ 1fbee4 <__cxa_atexit@plt+0x1efb98> │ │ │ │ + ldr r8, [pc, #60] @ 1f2d2c <__cxa_atexit@plt+0x1e69e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #56] @ 1fbee8 <__cxa_atexit@plt+0x1efb9c> │ │ │ │ + ldr r1, [pc, #56] @ 1f2d30 <__cxa_atexit@plt+0x1e69e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r1, [r2, -r8]! │ │ │ │ - @ instruction: 0x01221be8 │ │ │ │ - @ instruction: 0x01221bbc │ │ │ │ - @ instruction: 0x01221b5c │ │ │ │ - @ instruction: 0x01221b34 │ │ │ │ - @ instruction: 0x01221b24 │ │ │ │ - @ instruction: 0x01221c40 │ │ │ │ - @ instruction: 0x01221c10 │ │ │ │ - smlawbeq r2, r4, fp, r1 │ │ │ │ - @ instruction: 0x01221b70 │ │ │ │ + @ instruction: 0x0122ad6c │ │ │ │ + @ instruction: 0x0122ad7c │ │ │ │ + @ instruction: 0x0122ad50 │ │ │ │ + strdeq sl, [r2, -r0]! │ │ │ │ + smlawteq r2, r8, ip, sl │ │ │ │ + @ instruction: 0x0122acb8 │ │ │ │ + ldrdeq sl, [r2, -r4]! │ │ │ │ + @ instruction: 0x0122ada4 │ │ │ │ + @ instruction: 0x0122ad18 │ │ │ │ + @ instruction: 0x0122ad04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fbf40 <__cxa_atexit@plt+0x1efbf4> │ │ │ │ - ldr r7, [pc, #52] @ 1fbf50 <__cxa_atexit@plt+0x1efc04> │ │ │ │ + bhi 1f2d88 <__cxa_atexit@plt+0x1e6a3c> │ │ │ │ + ldr r7, [pc, #52] @ 1f2d98 <__cxa_atexit@plt+0x1e6a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1fbf34 <__cxa_atexit@plt+0x1efbe8> │ │ │ │ + beq 1f2d7c <__cxa_atexit@plt+0x1e6a30> │ │ │ │ mov r7, r9 │ │ │ │ - b 1fbf60 <__cxa_atexit@plt+0x1efc14> │ │ │ │ + b 1f2da8 <__cxa_atexit@plt+0x1e6a5c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fbf54 <__cxa_atexit@plt+0x1efc08> │ │ │ │ + ldr r7, [pc, #12] @ 1f2d9c <__cxa_atexit@plt+0x1e6a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r4, ror #8 │ │ │ │ + tsteq r1, ip, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1fbfd4 <__cxa_atexit@plt+0x1efc88> │ │ │ │ + beq 1f2e1c <__cxa_atexit@plt+0x1e6ad0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 1fc028 <__cxa_atexit@plt+0x1efcdc> │ │ │ │ + bne 1f2e70 <__cxa_atexit@plt+0x1e6b24> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1fc05c <__cxa_atexit@plt+0x1efd10> │ │ │ │ - ldr r1, [pc, #332] @ 1fc0e0 <__cxa_atexit@plt+0x1efd94> │ │ │ │ + bne 1f2ea4 <__cxa_atexit@plt+0x1e6b58> │ │ │ │ + ldr r1, [pc, #332] @ 1f2f28 <__cxa_atexit@plt+0x1e6bdc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 1fc08c <__cxa_atexit@plt+0x1efd40> │ │ │ │ - ldr r3, [pc, #308] @ 1fc0e4 <__cxa_atexit@plt+0x1efd98> │ │ │ │ + beq 1f2ed4 <__cxa_atexit@plt+0x1e6b88> │ │ │ │ + ldr r3, [pc, #308] @ 1f2f2c <__cxa_atexit@plt+0x1e6be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc0bc <__cxa_atexit@plt+0x1efd70> │ │ │ │ + beq 1f2f04 <__cxa_atexit@plt+0x1e6bb8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc140 <__cxa_atexit@plt+0x1efdf4> │ │ │ │ + b 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #240] @ 1fc0d4 <__cxa_atexit@plt+0x1efd88> │ │ │ │ + ldr r1, [pc, #240] @ 1f2f1c <__cxa_atexit@plt+0x1e6bd0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ ands r7, r3, #3 │ │ │ │ - beq 1fc09c <__cxa_atexit@plt+0x1efd50> │ │ │ │ + beq 1f2ee4 <__cxa_atexit@plt+0x1e6b98> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1fc04c <__cxa_atexit@plt+0x1efd00> │ │ │ │ - ldr r5, [pc, #208] @ 1fc0d8 <__cxa_atexit@plt+0x1efd8c> │ │ │ │ + bne 1f2e94 <__cxa_atexit@plt+0x1e6b48> │ │ │ │ + ldr r5, [pc, #208] @ 1f2f20 <__cxa_atexit@plt+0x1e6bd4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r5, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc0c4 <__cxa_atexit@plt+0x1efd78> │ │ │ │ + beq 1f2f0c <__cxa_atexit@plt+0x1e6bc0> │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 1fc398 <__cxa_atexit@plt+0x1f004c> │ │ │ │ + b 1f31e0 <__cxa_atexit@plt+0x1e6e94> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #152] @ 1fc0d0 <__cxa_atexit@plt+0x1efd84> │ │ │ │ + ldr r2, [pc, #152] @ 1f2f18 <__cxa_atexit@plt+0x1e6bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 1fc0ac <__cxa_atexit@plt+0x1efd60> │ │ │ │ + beq 1f2ef4 <__cxa_atexit@plt+0x1e6ba8> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r1, [pc, #120] @ 1fc0dc <__cxa_atexit@plt+0x1efd90> │ │ │ │ + ldr r1, [pc, #120] @ 1f2f24 <__cxa_atexit@plt+0x1e6bd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 1fc08c <__cxa_atexit@plt+0x1efd40> │ │ │ │ + beq 1f2ed4 <__cxa_atexit@plt+0x1e6b88> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 1fc260 <__cxa_atexit@plt+0x1eff14> │ │ │ │ + b 1f30a8 <__cxa_atexit@plt+0x1e6d5c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -507753,672 +498427,672 @@ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 1fc128 <__cxa_atexit@plt+0x1efddc> │ │ │ │ + ldr r2, [pc, #36] @ 1f2f70 <__cxa_atexit@plt+0x1e6c24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc120 <__cxa_atexit@plt+0x1efdd4> │ │ │ │ + beq 1f2f68 <__cxa_atexit@plt+0x1e6c1c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc140 <__cxa_atexit@plt+0x1efdf4> │ │ │ │ + b 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc140 <__cxa_atexit@plt+0x1efdf4> │ │ │ │ + b 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 1fc1d8 <__cxa_atexit@plt+0x1efe8c> │ │ │ │ + ldr r2, [pc, #140] @ 1f3020 <__cxa_atexit@plt+0x1e6cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1fc1dc <__cxa_atexit@plt+0x1efe90> │ │ │ │ + ldr r1, [pc, #136] @ 1f3024 <__cxa_atexit@plt+0x1e6cd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1fc198 <__cxa_atexit@plt+0x1efe4c> │ │ │ │ + bne 1f2fe0 <__cxa_atexit@plt+0x1e6c94> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc1c4 <__cxa_atexit@plt+0x1efe78> │ │ │ │ + beq 1f300c <__cxa_atexit@plt+0x1e6cc0> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc1d0 <__cxa_atexit@plt+0x1efe84> │ │ │ │ + beq 1f3018 <__cxa_atexit@plt+0x1e6ccc> │ │ │ │ str r7, [r5] │ │ │ │ - b 1fc154 <__cxa_atexit@plt+0x1efe08> │ │ │ │ - ldr r2, [pc, #64] @ 1fc1e0 <__cxa_atexit@plt+0x1efe94> │ │ │ │ + b 1f2f9c <__cxa_atexit@plt+0x1e6c50> │ │ │ │ + ldr r2, [pc, #64] @ 1f3028 <__cxa_atexit@plt+0x1e6cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc1c4 <__cxa_atexit@plt+0x1efe78> │ │ │ │ + beq 1f300c <__cxa_atexit@plt+0x1e6cc0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fc218 <__cxa_atexit@plt+0x1efecc> │ │ │ │ + ldr r3, [pc, #36] @ 1f3060 <__cxa_atexit@plt+0x1e6d14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc210 <__cxa_atexit@plt+0x1efec4> │ │ │ │ + beq 1f3058 <__cxa_atexit@plt+0x1e6d0c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc140 <__cxa_atexit@plt+0x1efdf4> │ │ │ │ + b 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc140 <__cxa_atexit@plt+0x1efdf4> │ │ │ │ + b 1f2f88 <__cxa_atexit@plt+0x1e6c3c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc260 <__cxa_atexit@plt+0x1eff14> │ │ │ │ + b 1f30a8 <__cxa_atexit@plt+0x1e6d5c> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #112] @ 1fc2dc <__cxa_atexit@plt+0x1eff90> │ │ │ │ + ldr r2, [pc, #112] @ 1f3124 <__cxa_atexit@plt+0x1e6dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 1fc2e0 <__cxa_atexit@plt+0x1eff94> │ │ │ │ + ldr r1, [pc, #108] @ 1f3128 <__cxa_atexit@plt+0x1e6ddc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1fc2b8 <__cxa_atexit@plt+0x1eff6c> │ │ │ │ + bne 1f3100 <__cxa_atexit@plt+0x1e6db4> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc2c8 <__cxa_atexit@plt+0x1eff7c> │ │ │ │ + beq 1f3110 <__cxa_atexit@plt+0x1e6dc4> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc2d4 <__cxa_atexit@plt+0x1eff88> │ │ │ │ + beq 1f311c <__cxa_atexit@plt+0x1e6dd0> │ │ │ │ str r7, [r5] │ │ │ │ - b 1fc274 <__cxa_atexit@plt+0x1eff28> │ │ │ │ + b 1f30bc <__cxa_atexit@plt+0x1e6d70> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fc318 <__cxa_atexit@plt+0x1effcc> │ │ │ │ + ldr r3, [pc, #36] @ 1f3160 <__cxa_atexit@plt+0x1e6e14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc310 <__cxa_atexit@plt+0x1effc4> │ │ │ │ + beq 1f3158 <__cxa_atexit@plt+0x1e6e0c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc260 <__cxa_atexit@plt+0x1eff14> │ │ │ │ + b 1f30a8 <__cxa_atexit@plt+0x1e6d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc260 <__cxa_atexit@plt+0x1eff14> │ │ │ │ + b 1f30a8 <__cxa_atexit@plt+0x1e6d5c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fc368 <__cxa_atexit@plt+0x1f001c> │ │ │ │ - ldr r3, [pc, #52] @ 1fc380 <__cxa_atexit@plt+0x1f0034> │ │ │ │ + bne 1f31b0 <__cxa_atexit@plt+0x1e6e64> │ │ │ │ + ldr r3, [pc, #52] @ 1f31c8 <__cxa_atexit@plt+0x1e6e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc378 <__cxa_atexit@plt+0x1f002c> │ │ │ │ + beq 1f31c0 <__cxa_atexit@plt+0x1e6e74> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc398 <__cxa_atexit@plt+0x1f004c> │ │ │ │ + b 1f31e0 <__cxa_atexit@plt+0x1e6e94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc398 <__cxa_atexit@plt+0x1f004c> │ │ │ │ + b 1f31e0 <__cxa_atexit@plt+0x1e6e94> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #112] @ 1fc414 <__cxa_atexit@plt+0x1f00c8> │ │ │ │ + ldr r2, [pc, #112] @ 1f325c <__cxa_atexit@plt+0x1e6f10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 1fc418 <__cxa_atexit@plt+0x1f00cc> │ │ │ │ + ldr r1, [pc, #108] @ 1f3260 <__cxa_atexit@plt+0x1e6f14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1fc3f0 <__cxa_atexit@plt+0x1f00a4> │ │ │ │ + bne 1f3238 <__cxa_atexit@plt+0x1e6eec> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc400 <__cxa_atexit@plt+0x1f00b4> │ │ │ │ + beq 1f3248 <__cxa_atexit@plt+0x1e6efc> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc40c <__cxa_atexit@plt+0x1f00c0> │ │ │ │ + beq 1f3254 <__cxa_atexit@plt+0x1e6f08> │ │ │ │ str r7, [r5] │ │ │ │ - b 1fc3ac <__cxa_atexit@plt+0x1f0060> │ │ │ │ + b 1f31f4 <__cxa_atexit@plt+0x1e6ea8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fc450 <__cxa_atexit@plt+0x1f0104> │ │ │ │ + ldr r3, [pc, #36] @ 1f3298 <__cxa_atexit@plt+0x1e6f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc448 <__cxa_atexit@plt+0x1f00fc> │ │ │ │ + beq 1f3290 <__cxa_atexit@plt+0x1e6f44> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc398 <__cxa_atexit@plt+0x1f004c> │ │ │ │ + b 1f31e0 <__cxa_atexit@plt+0x1e6e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1fc398 <__cxa_atexit@plt+0x1f004c> │ │ │ │ + b 1f31e0 <__cxa_atexit@plt+0x1e6e94> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fc4c4 <__cxa_atexit@plt+0x1f0178> │ │ │ │ - ldr r7, [pc, #52] @ 1fc4d4 <__cxa_atexit@plt+0x1f0188> │ │ │ │ + bhi 1f330c <__cxa_atexit@plt+0x1e6fc0> │ │ │ │ + ldr r7, [pc, #52] @ 1f331c <__cxa_atexit@plt+0x1e6fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1fc4b8 <__cxa_atexit@plt+0x1f016c> │ │ │ │ + beq 1f3300 <__cxa_atexit@plt+0x1e6fb4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1fbf60 <__cxa_atexit@plt+0x1efc14> │ │ │ │ + b 1f2da8 <__cxa_atexit@plt+0x1e6a5c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fc4d8 <__cxa_atexit@plt+0x1f018c> │ │ │ │ + ldr r7, [pc, #12] @ 1f3320 <__cxa_atexit@plt+0x1e6fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - tsteq r0, r0, ror #29 │ │ │ │ + tsteq r1, r8, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fc514 <__cxa_atexit@plt+0x1f01c8> │ │ │ │ - ldr r3, [pc, #40] @ 1fc52c <__cxa_atexit@plt+0x1f01e0> │ │ │ │ + bcc 1f335c <__cxa_atexit@plt+0x1e7010> │ │ │ │ + ldr r3, [pc, #40] @ 1f3374 <__cxa_atexit@plt+0x1e7028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1fc530 <__cxa_atexit@plt+0x1f01e4> │ │ │ │ + ldr r7, [pc, #20] @ 1f3378 <__cxa_atexit@plt+0x1e702c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01221520 │ │ │ │ - @ instruction: 0x0110be98 │ │ │ │ + @ instruction: 0x0122a6b4 │ │ │ │ + tsteq r1, r0, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fc56c <__cxa_atexit@plt+0x1f0220> │ │ │ │ - ldr r3, [pc, #40] @ 1fc584 <__cxa_atexit@plt+0x1f0238> │ │ │ │ + bcc 1f33b4 <__cxa_atexit@plt+0x1e7068> │ │ │ │ + ldr r3, [pc, #40] @ 1f33cc <__cxa_atexit@plt+0x1e7080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1fc588 <__cxa_atexit@plt+0x1f023c> │ │ │ │ + ldr r7, [pc, #20] @ 1f33d0 <__cxa_atexit@plt+0x1e7084> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawteq r2, ip, r4, r1 │ │ │ │ - tsteq r0, r4, asr #28 │ │ │ │ + @ instruction: 0x0122a660 │ │ │ │ + tsteq r1, ip, ror #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fc5c4 <__cxa_atexit@plt+0x1f0278> │ │ │ │ - ldr r3, [pc, #40] @ 1fc5dc <__cxa_atexit@plt+0x1f0290> │ │ │ │ + bcc 1f340c <__cxa_atexit@plt+0x1e70c0> │ │ │ │ + ldr r3, [pc, #40] @ 1f3424 <__cxa_atexit@plt+0x1e70d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1fc5e0 <__cxa_atexit@plt+0x1f0294> │ │ │ │ + ldr r7, [pc, #20] @ 1f3428 <__cxa_atexit@plt+0x1e70dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01221468 │ │ │ │ - @ instruction: 0x0110bdf0 │ │ │ │ + strdeq sl, [r2, -ip]! │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fc61c <__cxa_atexit@plt+0x1f02d0> │ │ │ │ - ldr r3, [pc, #40] @ 1fc634 <__cxa_atexit@plt+0x1f02e8> │ │ │ │ + bcc 1f3464 <__cxa_atexit@plt+0x1e7118> │ │ │ │ + ldr r3, [pc, #40] @ 1f347c <__cxa_atexit@plt+0x1e7130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1fc638 <__cxa_atexit@plt+0x1f02ec> │ │ │ │ + ldr r7, [pc, #20] @ 1f3480 <__cxa_atexit@plt+0x1e7134> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01221414 │ │ │ │ - @ instruction: 0x0110bd9c │ │ │ │ + @ instruction: 0x0122a5a8 │ │ │ │ + tsteq r1, r4, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc674 <__cxa_atexit@plt+0x1f0328> │ │ │ │ - ldr r2, [pc, #36] @ 1fc67c <__cxa_atexit@plt+0x1f0330> │ │ │ │ + bhi 1f34bc <__cxa_atexit@plt+0x1e7170> │ │ │ │ + ldr r2, [pc, #36] @ 1f34c4 <__cxa_atexit@plt+0x1e7178> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fc680 <__cxa_atexit@plt+0x1f0334> │ │ │ │ + ldr r1, [pc, #32] @ 1f34c8 <__cxa_atexit@plt+0x1e717c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, asr sp │ │ │ │ - @ instruction: 0x01220d10 │ │ │ │ - tsteq r0, ip, asr sp │ │ │ │ + tsteq r1, r4, lsl #17 │ │ │ │ + smlawteq r2, r8, lr, r9 │ │ │ │ + tsteq r1, r4, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc6ec <__cxa_atexit@plt+0x1f03a0> │ │ │ │ + bhi 1f3534 <__cxa_atexit@plt+0x1e71e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fc6f8 <__cxa_atexit@plt+0x1f03ac> │ │ │ │ - ldr r1, [pc, #80] @ 1fc708 <__cxa_atexit@plt+0x1f03bc> │ │ │ │ + bcc 1f3540 <__cxa_atexit@plt+0x1e71f4> │ │ │ │ + ldr r1, [pc, #80] @ 1f3550 <__cxa_atexit@plt+0x1e7204> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1fc70c <__cxa_atexit@plt+0x1f03c0> │ │ │ │ + ldr r2, [pc, #76] @ 1f3554 <__cxa_atexit@plt+0x1e7208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fc710 <__cxa_atexit@plt+0x1f03c4> │ │ │ │ + ldr r7, [pc, #52] @ 1f3558 <__cxa_atexit@plt+0x1e720c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01220cb0 │ │ │ │ - @ instruction: 0x012214e4 │ │ │ │ + @ instruction: 0x01229e68 │ │ │ │ + smlawbeq r2, r0, r6, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc74c <__cxa_atexit@plt+0x1f0400> │ │ │ │ - ldr r2, [pc, #36] @ 1fc754 <__cxa_atexit@plt+0x1f0408> │ │ │ │ + bhi 1f3594 <__cxa_atexit@plt+0x1e7248> │ │ │ │ + ldr r2, [pc, #36] @ 1f359c <__cxa_atexit@plt+0x1e7250> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fc758 <__cxa_atexit@plt+0x1f040c> │ │ │ │ + ldr r1, [pc, #32] @ 1f35a0 <__cxa_atexit@plt+0x1e7254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #25 │ │ │ │ - @ instruction: 0x01220c38 │ │ │ │ - tsteq r0, r8, ror ip │ │ │ │ + @ instruction: 0x011147b0 │ │ │ │ + strdeq r9, [r2, -r0]! │ │ │ │ + tsteq r1, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc7c4 <__cxa_atexit@plt+0x1f0478> │ │ │ │ + bhi 1f360c <__cxa_atexit@plt+0x1e72c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fc7d0 <__cxa_atexit@plt+0x1f0484> │ │ │ │ - ldr r1, [pc, #80] @ 1fc7e0 <__cxa_atexit@plt+0x1f0494> │ │ │ │ + bcc 1f3618 <__cxa_atexit@plt+0x1e72cc> │ │ │ │ + ldr r1, [pc, #80] @ 1f3628 <__cxa_atexit@plt+0x1e72dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1fc7e4 <__cxa_atexit@plt+0x1f0498> │ │ │ │ + ldr r2, [pc, #76] @ 1f362c <__cxa_atexit@plt+0x1e72e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fc7e8 <__cxa_atexit@plt+0x1f049c> │ │ │ │ + ldr r7, [pc, #52] @ 1f3630 <__cxa_atexit@plt+0x1e72e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r0, [r2, -r8]! │ │ │ │ - @ instruction: 0x01221410 │ │ │ │ + @ instruction: 0x01229d90 │ │ │ │ + @ instruction: 0x0122a5ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc824 <__cxa_atexit@plt+0x1f04d8> │ │ │ │ - ldr r2, [pc, #36] @ 1fc82c <__cxa_atexit@plt+0x1f04e0> │ │ │ │ + bhi 1f366c <__cxa_atexit@plt+0x1e7320> │ │ │ │ + ldr r2, [pc, #36] @ 1f3674 <__cxa_atexit@plt+0x1e7328> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fc830 <__cxa_atexit@plt+0x1f04e4> │ │ │ │ + ldr r1, [pc, #32] @ 1f3678 <__cxa_atexit@plt+0x1e732c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0110bbb4 │ │ │ │ - @ instruction: 0x01220b60 │ │ │ │ - @ instruction: 0x0110bb94 │ │ │ │ + @ instruction: 0x011146dc │ │ │ │ + @ instruction: 0x01229d18 │ │ │ │ + @ instruction: 0x011146bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc89c <__cxa_atexit@plt+0x1f0550> │ │ │ │ + bhi 1f36e4 <__cxa_atexit@plt+0x1e7398> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fc8a8 <__cxa_atexit@plt+0x1f055c> │ │ │ │ - ldr r1, [pc, #80] @ 1fc8b8 <__cxa_atexit@plt+0x1f056c> │ │ │ │ + bcc 1f36f0 <__cxa_atexit@plt+0x1e73a4> │ │ │ │ + ldr r1, [pc, #80] @ 1f3700 <__cxa_atexit@plt+0x1e73b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1fc8bc <__cxa_atexit@plt+0x1f0570> │ │ │ │ + ldr r2, [pc, #76] @ 1f3704 <__cxa_atexit@plt+0x1e73b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fc8c0 <__cxa_atexit@plt+0x1f0574> │ │ │ │ + ldr r7, [pc, #52] @ 1f3708 <__cxa_atexit@plt+0x1e73bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01220b00 │ │ │ │ - @ instruction: 0x0122133c │ │ │ │ + @ instruction: 0x01229cb8 │ │ │ │ + ldrdeq sl, [r2, -r8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc8fc <__cxa_atexit@plt+0x1f05b0> │ │ │ │ - ldr r2, [pc, #36] @ 1fc904 <__cxa_atexit@plt+0x1f05b8> │ │ │ │ + bhi 1f3744 <__cxa_atexit@plt+0x1e73f8> │ │ │ │ + ldr r2, [pc, #36] @ 1f374c <__cxa_atexit@plt+0x1e7400> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fc908 <__cxa_atexit@plt+0x1f05bc> │ │ │ │ + ldr r1, [pc, #32] @ 1f3750 <__cxa_atexit@plt+0x1e7404> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, ror #21 │ │ │ │ - smlawbeq r2, r8, sl, r0 │ │ │ │ - @ instruction: 0x0110bab0 │ │ │ │ + tsteq r1, r8, lsl #12 │ │ │ │ + @ instruction: 0x01229c40 │ │ │ │ + @ instruction: 0x011145d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fc974 <__cxa_atexit@plt+0x1f0628> │ │ │ │ + bhi 1f37bc <__cxa_atexit@plt+0x1e7470> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fc980 <__cxa_atexit@plt+0x1f0634> │ │ │ │ - ldr r1, [pc, #80] @ 1fc990 <__cxa_atexit@plt+0x1f0644> │ │ │ │ + bcc 1f37c8 <__cxa_atexit@plt+0x1e747c> │ │ │ │ + ldr r1, [pc, #80] @ 1f37d8 <__cxa_atexit@plt+0x1e748c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1fc994 <__cxa_atexit@plt+0x1f0648> │ │ │ │ + ldr r2, [pc, #76] @ 1f37dc <__cxa_atexit@plt+0x1e7490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fc998 <__cxa_atexit@plt+0x1f064c> │ │ │ │ + ldr r7, [pc, #52] @ 1f37e0 <__cxa_atexit@plt+0x1e7494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01220a28 │ │ │ │ - @ instruction: 0x01221268 │ │ │ │ - tsteq r0, r4, ror #20 │ │ │ │ + @ instruction: 0x01229be0 │ │ │ │ + @ instruction: 0x0122a404 │ │ │ │ + tsteq r1, ip, lsl #11 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fc9e4 <__cxa_atexit@plt+0x1f0698> │ │ │ │ - ldr r3, [pc, #52] @ 1fc9f4 <__cxa_atexit@plt+0x1f06a8> │ │ │ │ + bhi 1f382c <__cxa_atexit@plt+0x1e74e0> │ │ │ │ + ldr r3, [pc, #52] @ 1f383c <__cxa_atexit@plt+0x1e74f0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fc9dc <__cxa_atexit@plt+0x1f0690> │ │ │ │ - b 1fca08 <__cxa_atexit@plt+0x1f06bc> │ │ │ │ + beq 1f3824 <__cxa_atexit@plt+0x1e74d8> │ │ │ │ + b 1f3850 <__cxa_atexit@plt+0x1e7504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1fc9f8 <__cxa_atexit@plt+0x1f06ac> │ │ │ │ + ldr r7, [pc, #12] @ 1f3840 <__cxa_atexit@plt+0x1e74f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, r0, lsr sl │ │ │ │ - tsteq r0, r8, lsl #20 │ │ │ │ + tsteq r1, r8, asr r5 │ │ │ │ + tsteq r1, r0, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 1fca6c <__cxa_atexit@plt+0x1f0720> │ │ │ │ + ldr r2, [pc, #88] @ 1f38b4 <__cxa_atexit@plt+0x1e7568> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 1fca50 <__cxa_atexit@plt+0x1f0704> │ │ │ │ + beq 1f3898 <__cxa_atexit@plt+0x1e754c> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 1fca5c <__cxa_atexit@plt+0x1f0710> │ │ │ │ - ldr r3, [pc, #52] @ 1fca70 <__cxa_atexit@plt+0x1f0724> │ │ │ │ + bne 1f38a4 <__cxa_atexit@plt+0x1e7558> │ │ │ │ + ldr r3, [pc, #52] @ 1f38b8 <__cxa_atexit@plt+0x1e756c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fca64 <__cxa_atexit@plt+0x1f0718> │ │ │ │ - b 1fcad0 <__cxa_atexit@plt+0x1f0784> │ │ │ │ + beq 1f38ac <__cxa_atexit@plt+0x1e7560> │ │ │ │ + b 1f3918 <__cxa_atexit@plt+0x1e75cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5], #16 │ │ │ │ b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0110b990 │ │ │ │ + @ instruction: 0x011144b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 1fcaac <__cxa_atexit@plt+0x1f0760> │ │ │ │ + bne 1f38f4 <__cxa_atexit@plt+0x1e75a8> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #40] @ 1fcac0 <__cxa_atexit@plt+0x1f0774> │ │ │ │ + ldr r3, [pc, #40] @ 1f3908 <__cxa_atexit@plt+0x1e75bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fcab8 <__cxa_atexit@plt+0x1f076c> │ │ │ │ - b 1fcad0 <__cxa_atexit@plt+0x1f0784> │ │ │ │ + beq 1f3900 <__cxa_atexit@plt+0x1e75b4> │ │ │ │ + b 1f3918 <__cxa_atexit@plt+0x1e75cc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ b ae33ec <__cxa_atexit@plt+0xad70a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1fcb58 <__cxa_atexit@plt+0x1f080c> │ │ │ │ + bcc 1f39a0 <__cxa_atexit@plt+0x1e7654> │ │ │ │ add r5, r1, #16 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr r8, [r1, #12] │ │ │ │ ldr r2, [r2, #3] │ │ │ │ add r9, r3, #4 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 1fcb34 <__cxa_atexit@plt+0x1f07e8> │ │ │ │ + beq 1f397c <__cxa_atexit@plt+0x1e7630> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 1fcb28 <__cxa_atexit@plt+0x1f07dc> │ │ │ │ + beq 1f3970 <__cxa_atexit@plt+0x1e7624> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 1fcb40 <__cxa_atexit@plt+0x1f07f4> │ │ │ │ - ldr r2, [pc, #84] @ 1fcb78 <__cxa_atexit@plt+0x1f082c> │ │ │ │ + bne 1f3988 <__cxa_atexit@plt+0x1e763c> │ │ │ │ + ldr r2, [pc, #84] @ 1f39c0 <__cxa_atexit@plt+0x1e7674> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fcb48 <__cxa_atexit@plt+0x1f07fc> │ │ │ │ - ldr r2, [pc, #68] @ 1fcb74 <__cxa_atexit@plt+0x1f0828> │ │ │ │ + b 1f3990 <__cxa_atexit@plt+0x1e7644> │ │ │ │ + ldr r2, [pc, #68] @ 1f39bc <__cxa_atexit@plt+0x1e7670> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fcb48 <__cxa_atexit@plt+0x1f07fc> │ │ │ │ - ldr r2, [pc, #52] @ 1fcb70 <__cxa_atexit@plt+0x1f0824> │ │ │ │ + b 1f3990 <__cxa_atexit@plt+0x1e7644> │ │ │ │ + ldr r2, [pc, #52] @ 1f39b8 <__cxa_atexit@plt+0x1e766c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fcb48 <__cxa_atexit@plt+0x1f07fc> │ │ │ │ - ldr r2, [pc, #36] @ 1fcb6c <__cxa_atexit@plt+0x1f0820> │ │ │ │ + b 1f3990 <__cxa_atexit@plt+0x1e7644> │ │ │ │ + ldr r2, [pc, #36] @ 1f39b4 <__cxa_atexit@plt+0x1e7668> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -508429,302 +499103,302 @@ │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcbb4 <__cxa_atexit@plt+0x1f0868> │ │ │ │ - ldr r2, [pc, #36] @ 1fcbbc <__cxa_atexit@plt+0x1f0870> │ │ │ │ + bhi 1f39fc <__cxa_atexit@plt+0x1e76b0> │ │ │ │ + ldr r2, [pc, #36] @ 1f3a04 <__cxa_atexit@plt+0x1e76b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fcbc0 <__cxa_atexit@plt+0x1f0874> │ │ │ │ + ldr r1, [pc, #32] @ 1f3a08 <__cxa_atexit@plt+0x1e76bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ - ldrdeq r0, [r2, -r0]! @ │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ + tsteq r1, r8, asr #6 │ │ │ │ + smlawbeq r2, r8, r9, r9 │ │ │ │ + tsteq r1, r8, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcc30 <__cxa_atexit@plt+0x1f08e4> │ │ │ │ + bhi 1f3a78 <__cxa_atexit@plt+0x1e772c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fcc3c <__cxa_atexit@plt+0x1f08f0> │ │ │ │ - ldr r1, [pc, #84] @ 1fcc4c <__cxa_atexit@plt+0x1f0900> │ │ │ │ + bcc 1f3a84 <__cxa_atexit@plt+0x1e7738> │ │ │ │ + ldr r1, [pc, #84] @ 1f3a94 <__cxa_atexit@plt+0x1e7748> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1fcc50 <__cxa_atexit@plt+0x1f0904> │ │ │ │ + ldr r2, [pc, #80] @ 1f3a98 <__cxa_atexit@plt+0x1e774c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fcc54 <__cxa_atexit@plt+0x1f0908> │ │ │ │ + ldr r7, [pc, #52] @ 1f3a9c <__cxa_atexit@plt+0x1e7750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01220770 │ │ │ │ - smulwbeq r2, r4, pc @ │ │ │ │ + @ instruction: 0x01229928 │ │ │ │ + @ instruction: 0x0122a140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcc90 <__cxa_atexit@plt+0x1f0944> │ │ │ │ - ldr r2, [pc, #36] @ 1fcc98 <__cxa_atexit@plt+0x1f094c> │ │ │ │ + bhi 1f3ad8 <__cxa_atexit@plt+0x1e778c> │ │ │ │ + ldr r2, [pc, #36] @ 1f3ae0 <__cxa_atexit@plt+0x1e7794> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fcc9c <__cxa_atexit@plt+0x1f0950> │ │ │ │ + ldr r1, [pc, #32] @ 1f3ae4 <__cxa_atexit@plt+0x1e7798> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, asr #14 │ │ │ │ - strdeq r0, [r2, -r4]! │ │ │ │ - tsteq r0, r8, lsr #14 │ │ │ │ + tsteq r1, r0, ror r2 │ │ │ │ + @ instruction: 0x012298ac │ │ │ │ + tsteq r1, r0, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcd0c <__cxa_atexit@plt+0x1f09c0> │ │ │ │ + bhi 1f3b54 <__cxa_atexit@plt+0x1e7808> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fcd18 <__cxa_atexit@plt+0x1f09cc> │ │ │ │ - ldr r1, [pc, #84] @ 1fcd28 <__cxa_atexit@plt+0x1f09dc> │ │ │ │ + bcc 1f3b60 <__cxa_atexit@plt+0x1e7814> │ │ │ │ + ldr r1, [pc, #84] @ 1f3b70 <__cxa_atexit@plt+0x1e7824> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1fcd2c <__cxa_atexit@plt+0x1f09e0> │ │ │ │ + ldr r2, [pc, #80] @ 1f3b74 <__cxa_atexit@plt+0x1e7828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fcd30 <__cxa_atexit@plt+0x1f09e4> │ │ │ │ + ldr r7, [pc, #52] @ 1f3b78 <__cxa_atexit@plt+0x1e782c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01220694 │ │ │ │ - smlawteq r2, ip, lr, r0 │ │ │ │ + @ instruction: 0x0122984c │ │ │ │ + @ instruction: 0x0122a068 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcd6c <__cxa_atexit@plt+0x1f0a20> │ │ │ │ - ldr r2, [pc, #36] @ 1fcd74 <__cxa_atexit@plt+0x1f0a28> │ │ │ │ + bhi 1f3bb4 <__cxa_atexit@plt+0x1e7868> │ │ │ │ + ldr r2, [pc, #36] @ 1f3bbc <__cxa_atexit@plt+0x1e7870> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fcd78 <__cxa_atexit@plt+0x1f0a2c> │ │ │ │ + ldr r1, [pc, #32] @ 1f3bc0 <__cxa_atexit@plt+0x1e7874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, ror r6 │ │ │ │ - @ instruction: 0x01220618 │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ + @ instruction: 0x01114198 │ │ │ │ + ldrdeq r9, [r2, -r0]! │ │ │ │ + tsteq r1, r8, ror #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcde8 <__cxa_atexit@plt+0x1f0a9c> │ │ │ │ + bhi 1f3c30 <__cxa_atexit@plt+0x1e78e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fcdf4 <__cxa_atexit@plt+0x1f0aa8> │ │ │ │ - ldr r1, [pc, #84] @ 1fce04 <__cxa_atexit@plt+0x1f0ab8> │ │ │ │ + bcc 1f3c3c <__cxa_atexit@plt+0x1e78f0> │ │ │ │ + ldr r1, [pc, #84] @ 1f3c4c <__cxa_atexit@plt+0x1e7900> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1fce08 <__cxa_atexit@plt+0x1f0abc> │ │ │ │ + ldr r2, [pc, #80] @ 1f3c50 <__cxa_atexit@plt+0x1e7904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fce0c <__cxa_atexit@plt+0x1f0ac0> │ │ │ │ + ldr r7, [pc, #52] @ 1f3c54 <__cxa_atexit@plt+0x1e7908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x012205b8 │ │ │ │ - strdeq r0, [r2, -r4]! │ │ │ │ + @ instruction: 0x01229770 │ │ │ │ + @ instruction: 0x01229f90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fce48 <__cxa_atexit@plt+0x1f0afc> │ │ │ │ - ldr r2, [pc, #36] @ 1fce50 <__cxa_atexit@plt+0x1f0b04> │ │ │ │ + bhi 1f3c90 <__cxa_atexit@plt+0x1e7944> │ │ │ │ + ldr r2, [pc, #36] @ 1f3c98 <__cxa_atexit@plt+0x1e794c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1fce54 <__cxa_atexit@plt+0x1f0b08> │ │ │ │ + ldr r1, [pc, #32] @ 1f3c9c <__cxa_atexit@plt+0x1e7950> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x0122053c │ │ │ │ - tsteq r0, r8, lsl #11 │ │ │ │ + ldrheq r4, [r1, -r0] │ │ │ │ + strdeq r9, [r2, -r4]! │ │ │ │ + ldrheq r4, [r1, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcec4 <__cxa_atexit@plt+0x1f0b78> │ │ │ │ + bhi 1f3d0c <__cxa_atexit@plt+0x1e79c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fced0 <__cxa_atexit@plt+0x1f0b84> │ │ │ │ - ldr r1, [pc, #84] @ 1fcee0 <__cxa_atexit@plt+0x1f0b94> │ │ │ │ + bcc 1f3d18 <__cxa_atexit@plt+0x1e79cc> │ │ │ │ + ldr r1, [pc, #84] @ 1f3d28 <__cxa_atexit@plt+0x1e79dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1fcee4 <__cxa_atexit@plt+0x1f0b98> │ │ │ │ + ldr r2, [pc, #80] @ 1f3d2c <__cxa_atexit@plt+0x1e79e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1fcee8 <__cxa_atexit@plt+0x1f0b9c> │ │ │ │ + ldr r7, [pc, #52] @ 1f3d30 <__cxa_atexit@plt+0x1e79e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r0, [r2, -ip]! │ │ │ │ - @ instruction: 0x01220d0c │ │ │ │ - @ instruction: 0x0110b4fc │ │ │ │ + @ instruction: 0x01229694 │ │ │ │ + @ instruction: 0x01229ea8 │ │ │ │ + tsteq r1, r4, lsr #32 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fcf38 <__cxa_atexit@plt+0x1f0bec> │ │ │ │ - ldr r2, [pc, #56] @ 1fcf4c <__cxa_atexit@plt+0x1f0c00> │ │ │ │ + bhi 1f3d80 <__cxa_atexit@plt+0x1e7a34> │ │ │ │ + ldr r2, [pc, #56] @ 1f3d94 <__cxa_atexit@plt+0x1e7a48> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fcf30 <__cxa_atexit@plt+0x1f0be4> │ │ │ │ - b 1fcf60 <__cxa_atexit@plt+0x1f0c14> │ │ │ │ + beq 1f3d78 <__cxa_atexit@plt+0x1e7a2c> │ │ │ │ + b 1f3da8 <__cxa_atexit@plt+0x1e7a5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1fcf50 <__cxa_atexit@plt+0x1f0c04> │ │ │ │ + ldr r7, [pc, #16] @ 1f3d98 <__cxa_atexit@plt+0x1e7a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r0, r4, ror #9 │ │ │ │ - @ instruction: 0x0110b498 │ │ │ │ + tsteq r1, ip │ │ │ │ + tsteq r1, r0, asr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 1fcfb8 <__cxa_atexit@plt+0x1f0c6c> │ │ │ │ + beq 1f3e00 <__cxa_atexit@plt+0x1e7ab4> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 1fcfdc <__cxa_atexit@plt+0x1f0c90> │ │ │ │ + bne 1f3e24 <__cxa_atexit@plt+0x1e7ad8> │ │ │ │ bic r6, r3, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r0, [r6, #-2] │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r0, #3 │ │ │ │ - bne 1fd000 <__cxa_atexit@plt+0x1f0cb4> │ │ │ │ + bne 1f3e48 <__cxa_atexit@plt+0x1e7afc> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd030 <__cxa_atexit@plt+0x1f0ce4> │ │ │ │ - ldr r1, [pc, #152] @ 1fd04c <__cxa_atexit@plt+0x1f0d00> │ │ │ │ + bcc 1f3e78 <__cxa_atexit@plt+0x1e7b2c> │ │ │ │ + ldr r1, [pc, #152] @ 1f3e94 <__cxa_atexit@plt+0x1e7b48> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1fd010 <__cxa_atexit@plt+0x1f0cc4> │ │ │ │ + b 1f3e58 <__cxa_atexit@plt+0x1e7b0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd030 <__cxa_atexit@plt+0x1f0ce4> │ │ │ │ - ldr r1, [pc, #116] @ 1fd044 <__cxa_atexit@plt+0x1f0cf8> │ │ │ │ + bcc 1f3e78 <__cxa_atexit@plt+0x1e7b2c> │ │ │ │ + ldr r1, [pc, #116] @ 1f3e8c <__cxa_atexit@plt+0x1e7b40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr sl, [r3, #6] │ │ │ │ - b 1fd018 <__cxa_atexit@plt+0x1f0ccc> │ │ │ │ + b 1f3e60 <__cxa_atexit@plt+0x1e7b14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd030 <__cxa_atexit@plt+0x1f0ce4> │ │ │ │ - ldr r1, [pc, #76] @ 1fd040 <__cxa_atexit@plt+0x1f0cf4> │ │ │ │ + bcc 1f3e78 <__cxa_atexit@plt+0x1e7b2c> │ │ │ │ + ldr r1, [pc, #76] @ 1f3e88 <__cxa_atexit@plt+0x1e7b3c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ - b 1fd018 <__cxa_atexit@plt+0x1f0ccc> │ │ │ │ + b 1f3e60 <__cxa_atexit@plt+0x1e7b14> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd030 <__cxa_atexit@plt+0x1f0ce4> │ │ │ │ - ldr r1, [pc, #56] @ 1fd048 <__cxa_atexit@plt+0x1f0cfc> │ │ │ │ + bcc 1f3e78 <__cxa_atexit@plt+0x1e7b2c> │ │ │ │ + ldr r1, [pc, #56] @ 1f3e90 <__cxa_atexit@plt+0x1e7b44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #1] │ │ │ │ ldr sl, [r3, #5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ @@ -508738,306 +499412,306 @@ │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd0a0 <__cxa_atexit@plt+0x1f0d54> │ │ │ │ + bhi 1f3ee8 <__cxa_atexit@plt+0x1e7b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fd0a8 <__cxa_atexit@plt+0x1f0d5c> │ │ │ │ + ldr lr, [pc, #52] @ 1f3ef0 <__cxa_atexit@plt+0x1e7ba4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fd0ac <__cxa_atexit@plt+0x1f0d60> │ │ │ │ + ldr r0, [pc, #48] @ 1f3ef4 <__cxa_atexit@plt+0x1e7ba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fd0b0 <__cxa_atexit@plt+0x1f0d64> │ │ │ │ + ldr r1, [pc, #40] @ 1f3ef8 <__cxa_atexit@plt+0x1e7bac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r2, -ip]! │ │ │ │ - strdeq r0, [r2, -r8]! │ │ │ │ - smulwbeq r2, r4, r3 │ │ │ │ + @ instruction: 0x012294b4 │ │ │ │ + @ instruction: 0x012294b0 │ │ │ │ + @ instruction: 0x0122955c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd0e8 <__cxa_atexit@plt+0x1f0d9c> │ │ │ │ + bhi 1f3f30 <__cxa_atexit@plt+0x1e7be4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1fd0f0 <__cxa_atexit@plt+0x1f0da4> │ │ │ │ + ldr r1, [pc, #24] @ 1f3f38 <__cxa_atexit@plt+0x1e7bec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01220298 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ + @ instruction: 0x01229450 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fd19c <__cxa_atexit@plt+0x1f0e50> │ │ │ │ - ldr r3, [pc, #164] @ 1fd1b8 <__cxa_atexit@plt+0x1f0e6c> │ │ │ │ + bhi 1f3fe4 <__cxa_atexit@plt+0x1e7c98> │ │ │ │ + ldr r3, [pc, #164] @ 1f4000 <__cxa_atexit@plt+0x1e7cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fd190 <__cxa_atexit@plt+0x1f0e44> │ │ │ │ + beq 1f3fd8 <__cxa_atexit@plt+0x1e7c8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1fd1a4 <__cxa_atexit@plt+0x1f0e58> │ │ │ │ - ldr r2, [pc, #116] @ 1fd1bc <__cxa_atexit@plt+0x1f0e70> │ │ │ │ + bcc 1f3fec <__cxa_atexit@plt+0x1e7ca0> │ │ │ │ + ldr r2, [pc, #116] @ 1f4004 <__cxa_atexit@plt+0x1e7cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r5, #-4]! │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 1fd1c0 <__cxa_atexit@plt+0x1f0e74> │ │ │ │ + ldr r0, [pc, #84] @ 1f4008 <__cxa_atexit@plt+0x1e7cbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 1fd1c4 <__cxa_atexit@plt+0x1f0e78> │ │ │ │ + ldr lr, [pc, #76] @ 1f400c <__cxa_atexit@plt+0x1e7cc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r1, r2, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 2f8cb4 <__cxa_atexit@plt+0x2ec968> │ │ │ │ + b 2efafc <__cxa_atexit@plt+0x2e37b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01220210 │ │ │ │ - strdeq r0, [r2, -r4]! │ │ │ │ - tsteq r0, r4, ror r2 │ │ │ │ + smlawteq r2, r8, r3, r9 │ │ │ │ + @ instruction: 0x012293ac │ │ │ │ + @ instruction: 0x01113d9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd234 <__cxa_atexit@plt+0x1f0ee8> │ │ │ │ - ldr r2, [pc, #80] @ 1fd240 <__cxa_atexit@plt+0x1f0ef4> │ │ │ │ + bcc 1f407c <__cxa_atexit@plt+0x1e7d30> │ │ │ │ + ldr r2, [pc, #80] @ 1f4088 <__cxa_atexit@plt+0x1e7d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ sub r0, r6, #6 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [pc, #48] @ 1fd244 <__cxa_atexit@plt+0x1f0ef8> │ │ │ │ + ldr r0, [pc, #48] @ 1f408c <__cxa_atexit@plt+0x1e7d40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #40] @ 1fd248 <__cxa_atexit@plt+0x1f0efc> │ │ │ │ + ldr lr, [pc, #40] @ 1f4090 <__cxa_atexit@plt+0x1e7d44> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 2f8cb4 <__cxa_atexit@plt+0x2ec968> │ │ │ │ + b 2efafc <__cxa_atexit@plt+0x2e37b0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01220168 │ │ │ │ - @ instruction: 0x0122014c │ │ │ │ - tsteq r0, ip, ror #3 │ │ │ │ + @ instruction: 0x01229320 │ │ │ │ + @ instruction: 0x01229304 │ │ │ │ + tsteq r1, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fd2a0 <__cxa_atexit@plt+0x1f0f54> │ │ │ │ - ldr r2, [pc, #56] @ 1fd2b0 <__cxa_atexit@plt+0x1f0f64> │ │ │ │ + bcc 1f40e8 <__cxa_atexit@plt+0x1e7d9c> │ │ │ │ + ldr r2, [pc, #56] @ 1f40f8 <__cxa_atexit@plt+0x1e7dac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 1fd2b4 <__cxa_atexit@plt+0x1f0f68> │ │ │ │ + ldr r3, [pc, #44] @ 1f40fc <__cxa_atexit@plt+0x1e7db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldrhteq r1, [r8], #53 @ 0x35 │ │ │ │ + rscseq sl, r8, r0, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fd31c <__cxa_atexit@plt+0x1f0fd0> │ │ │ │ + bhi 1f4164 <__cxa_atexit@plt+0x1e7e18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd328 <__cxa_atexit@plt+0x1f0fdc> │ │ │ │ - ldr r1, [pc, #80] @ 1fd338 <__cxa_atexit@plt+0x1f0fec> │ │ │ │ + bcc 1f4170 <__cxa_atexit@plt+0x1e7e24> │ │ │ │ + ldr r1, [pc, #80] @ 1f4180 <__cxa_atexit@plt+0x1e7e34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1fd33c <__cxa_atexit@plt+0x1f0ff0> │ │ │ │ + ldr r5, [pc, #72] @ 1f4184 <__cxa_atexit@plt+0x1e7e38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 1fd340 <__cxa_atexit@plt+0x1f0ff4> │ │ │ │ + ldr r0, [pc, #56] @ 1f4188 <__cxa_atexit@plt+0x1e7e3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlawbeq r2, r8, r0, r0 │ │ │ │ - @ instruction: 0x01220074 │ │ │ │ - @ instruction: 0x01220064 │ │ │ │ - ldrsheq fp, [r0, -r8] │ │ │ │ + @ instruction: 0x01229240 │ │ │ │ + @ instruction: 0x0122922c │ │ │ │ + @ instruction: 0x0122921c │ │ │ │ + tsteq r1, r0, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fd3f0 <__cxa_atexit@plt+0x1f10a4> │ │ │ │ - ldr r3, [pc, #168] @ 1fd40c <__cxa_atexit@plt+0x1f10c0> │ │ │ │ + bhi 1f4238 <__cxa_atexit@plt+0x1e7eec> │ │ │ │ + ldr r3, [pc, #168] @ 1f4254 <__cxa_atexit@plt+0x1e7f08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fd3e4 <__cxa_atexit@plt+0x1f1098> │ │ │ │ + beq 1f422c <__cxa_atexit@plt+0x1e7ee0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1fd3f8 <__cxa_atexit@plt+0x1f10ac> │ │ │ │ - ldr r2, [pc, #116] @ 1fd410 <__cxa_atexit@plt+0x1f10c4> │ │ │ │ + bcc 1f4240 <__cxa_atexit@plt+0x1e7ef4> │ │ │ │ + ldr r2, [pc, #116] @ 1f4258 <__cxa_atexit@plt+0x1e7f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r5, #-4]! │ │ │ │ sub r0, r3, #6 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #88] @ 1fd414 <__cxa_atexit@plt+0x1f10c8> │ │ │ │ + ldr r2, [pc, #88] @ 1f425c <__cxa_atexit@plt+0x1e7f10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #80] @ 1fd418 <__cxa_atexit@plt+0x1f10cc> │ │ │ │ + ldr lr, [pc, #80] @ 1f4260 <__cxa_atexit@plt+0x1e7f14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r0, r1, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 2f8cb4 <__cxa_atexit@plt+0x2ec968> │ │ │ │ + b 2efafc <__cxa_atexit@plt+0x2e37b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlawteq r1, r0, pc, pc @ │ │ │ │ - msreq SP_irq, r4 │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x01229178 │ │ │ │ + @ instruction: 0x0122915c │ │ │ │ + tsteq r1, r8, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd488 <__cxa_atexit@plt+0x1f113c> │ │ │ │ - ldr r2, [pc, #80] @ 1fd494 <__cxa_atexit@plt+0x1f1148> │ │ │ │ + bcc 1f42d0 <__cxa_atexit@plt+0x1e7f84> │ │ │ │ + ldr r2, [pc, #80] @ 1f42dc <__cxa_atexit@plt+0x1e7f90> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ sub r0, r6, #6 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 1fd498 <__cxa_atexit@plt+0x1f114c> │ │ │ │ + ldr r2, [pc, #52] @ 1f42e0 <__cxa_atexit@plt+0x1e7f94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #44] @ 1fd49c <__cxa_atexit@plt+0x1f1150> │ │ │ │ + ldr lr, [pc, #44] @ 1f42e4 <__cxa_atexit@plt+0x1e7f98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 2f8cb4 <__cxa_atexit@plt+0x2ec968> │ │ │ │ + b 2efafc <__cxa_atexit@plt+0x2e37b0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - msreq SP_irq, r8 │ │ │ │ - strdeq pc, [r1, -ip]! │ │ │ │ - @ instruction: 0x0110af9c │ │ │ │ + ldrdeq r9, [r2, -r0]! │ │ │ │ + strheq r9, [r2, -r4]! │ │ │ │ + tsteq r1, r4, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd50c <__cxa_atexit@plt+0x1f11c0> │ │ │ │ + bhi 1f4354 <__cxa_atexit@plt+0x1e8008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd518 <__cxa_atexit@plt+0x1f11cc> │ │ │ │ - ldr r2, [pc, #84] @ 1fd528 <__cxa_atexit@plt+0x1f11dc> │ │ │ │ + bcc 1f4360 <__cxa_atexit@plt+0x1e8014> │ │ │ │ + ldr r2, [pc, #84] @ 1f4370 <__cxa_atexit@plt+0x1e8024> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1fd52c <__cxa_atexit@plt+0x1f11e0> │ │ │ │ + ldr r1, [pc, #80] @ 1f4374 <__cxa_atexit@plt+0x1e8028> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1fd530 <__cxa_atexit@plt+0x1f11e4> │ │ │ │ + ldr r8, [pc, #60] @ 1f4378 <__cxa_atexit@plt+0x1e802c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -509045,268 +499719,268 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - msreq R9_usr, r4 │ │ │ │ - rscseq r1, r8, r9, asr #2 │ │ │ │ - tsteq r0, r4, lsl #30 │ │ │ │ + @ instruction: 0x0122904c │ │ │ │ + ldrshteq sl, [r8], #20 │ │ │ │ + tsteq r1, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd5a4 <__cxa_atexit@plt+0x1f1258> │ │ │ │ - ldr lr, [pc, #84] @ 1fd5b4 <__cxa_atexit@plt+0x1f1268> │ │ │ │ + bcc 1f43ec <__cxa_atexit@plt+0x1e80a0> │ │ │ │ + ldr lr, [pc, #84] @ 1f43fc <__cxa_atexit@plt+0x1e80b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1fd5b8 <__cxa_atexit@plt+0x1f126c> │ │ │ │ + ldr r1, [pc, #80] @ 1f4400 <__cxa_atexit@plt+0x1e80b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1fd5bc <__cxa_atexit@plt+0x1f1270> │ │ │ │ + ldr lr, [pc, #56] @ 1f4404 <__cxa_atexit@plt+0x1e80b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - msreq R9_usr, r8 │ │ │ │ - msreq CPSR_c, r8, ror #27 │ │ │ │ - tsteq r0, r0, ror lr │ │ │ │ + ldrdeq r8, [r2, -r0]! │ │ │ │ + @ instruction: 0x01228fa0 │ │ │ │ + @ instruction: 0x01113998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd618 <__cxa_atexit@plt+0x1f12cc> │ │ │ │ - ldr r2, [pc, #64] @ 1fd620 <__cxa_atexit@plt+0x1f12d4> │ │ │ │ + bhi 1f4460 <__cxa_atexit@plt+0x1e8114> │ │ │ │ + ldr r2, [pc, #64] @ 1f4468 <__cxa_atexit@plt+0x1e811c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 1fd624 <__cxa_atexit@plt+0x1f12d8> │ │ │ │ + ldr r1, [pc, #56] @ 1f446c <__cxa_atexit@plt+0x1e8120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fd60c <__cxa_atexit@plt+0x1f12c0> │ │ │ │ + beq 1f4454 <__cxa_atexit@plt+0x1e8108> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f2754 <__cxa_atexit@plt+0x2e6408> │ │ │ │ + b 2e959c <__cxa_atexit@plt+0x2dd250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlawbeq r1, r4, sp, pc @ │ │ │ │ - tsteq r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x01228f3c │ │ │ │ + tsteq r1, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f2754 <__cxa_atexit@plt+0x2e6408> │ │ │ │ + b 2e959c <__cxa_atexit@plt+0x2dd250> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd690 <__cxa_atexit@plt+0x1f1344> │ │ │ │ + bhi 1f44d8 <__cxa_atexit@plt+0x1e818c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fd698 <__cxa_atexit@plt+0x1f134c> │ │ │ │ + ldr lr, [pc, #52] @ 1f44e0 <__cxa_atexit@plt+0x1e8194> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fd69c <__cxa_atexit@plt+0x1f1350> │ │ │ │ + ldr r0, [pc, #48] @ 1f44e4 <__cxa_atexit@plt+0x1e8198> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fd6a0 <__cxa_atexit@plt+0x1f1354> │ │ │ │ + ldr r1, [pc, #40] @ 1f44e8 <__cxa_atexit@plt+0x1e819c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, ip, lsl #26 │ │ │ │ - msreq CPSR_c, r8, lsl #26 │ │ │ │ - msreq CPSR_c, r4 @ │ │ │ │ + smlawteq r2, r4, lr, r8 │ │ │ │ + smlawteq r2, r0, lr, r8 │ │ │ │ + @ instruction: 0x01228f6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd6d8 <__cxa_atexit@plt+0x1f138c> │ │ │ │ + bhi 1f4520 <__cxa_atexit@plt+0x1e81d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1fd6e0 <__cxa_atexit@plt+0x1f1394> │ │ │ │ + ldr r1, [pc, #24] @ 1f4528 <__cxa_atexit@plt+0x1e81dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, r8, lsr #25 │ │ │ │ + @ instruction: 0x01228e60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd748 <__cxa_atexit@plt+0x1f13fc> │ │ │ │ - ldr r1, [pc, #80] @ 1fd758 <__cxa_atexit@plt+0x1f140c> │ │ │ │ + bcc 1f4590 <__cxa_atexit@plt+0x1e8244> │ │ │ │ + ldr r1, [pc, #80] @ 1f45a0 <__cxa_atexit@plt+0x1e8254> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 1fd75c <__cxa_atexit@plt+0x1f1410> │ │ │ │ + ldr r1, [pc, #60] @ 1f45a4 <__cxa_atexit@plt+0x1e8258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 1fd760 <__cxa_atexit@plt+0x1f1414> │ │ │ │ + ldr lr, [pc, #52] @ 1f45a8 <__cxa_atexit@plt+0x1e825c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - msreq CPSR_c, ip, asr ip │ │ │ │ - msreq CPSR_c, r0, asr #24 │ │ │ │ + @ instruction: 0x01228e14 │ │ │ │ + strdeq r8, [r2, -r8]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fd7b4 <__cxa_atexit@plt+0x1f1468> │ │ │ │ - ldr r2, [pc, #56] @ 1fd7c4 <__cxa_atexit@plt+0x1f1478> │ │ │ │ + bcc 1f45fc <__cxa_atexit@plt+0x1e82b0> │ │ │ │ + ldr r2, [pc, #56] @ 1f460c <__cxa_atexit@plt+0x1e82c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 1fd7c8 <__cxa_atexit@plt+0x1f147c> │ │ │ │ + ldr r3, [pc, #44] @ 1f4610 <__cxa_atexit@plt+0x1e82c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r0, r8, ip, lsr #29 │ │ │ │ + rscseq r9, r8, r7, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fd830 <__cxa_atexit@plt+0x1f14e4> │ │ │ │ + bhi 1f4678 <__cxa_atexit@plt+0x1e832c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fd83c <__cxa_atexit@plt+0x1f14f0> │ │ │ │ - ldr r1, [pc, #80] @ 1fd84c <__cxa_atexit@plt+0x1f1500> │ │ │ │ + bcc 1f4684 <__cxa_atexit@plt+0x1e8338> │ │ │ │ + ldr r1, [pc, #80] @ 1f4694 <__cxa_atexit@plt+0x1e8348> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1fd850 <__cxa_atexit@plt+0x1f1504> │ │ │ │ + ldr r5, [pc, #72] @ 1f4698 <__cxa_atexit@plt+0x1e834c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 1fd854 <__cxa_atexit@plt+0x1f1508> │ │ │ │ + ldr r0, [pc, #56] @ 1f469c <__cxa_atexit@plt+0x1e8350> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_irq, r4 │ │ │ │ - msreq SP_irq, r0 │ │ │ │ - msreq SP_irq, r0 │ │ │ │ + @ instruction: 0x01228d2c │ │ │ │ + @ instruction: 0x01228d18 │ │ │ │ + @ instruction: 0x01228d08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd8bc <__cxa_atexit@plt+0x1f1570> │ │ │ │ - ldr r2, [pc, #80] @ 1fd8cc <__cxa_atexit@plt+0x1f1580> │ │ │ │ + bcc 1f4704 <__cxa_atexit@plt+0x1e83b8> │ │ │ │ + ldr r2, [pc, #80] @ 1f4714 <__cxa_atexit@plt+0x1e83c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 1fd8d0 <__cxa_atexit@plt+0x1f1584> │ │ │ │ + ldr r2, [pc, #60] @ 1f4718 <__cxa_atexit@plt+0x1e83cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 1fd8d4 <__cxa_atexit@plt+0x1f1588> │ │ │ │ + ldr lr, [pc, #52] @ 1f471c <__cxa_atexit@plt+0x1e83d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - msreq R9_usr, r8 │ │ │ │ - smlawteq r1, ip, sl, pc @ │ │ │ │ + @ instruction: 0x01228ca0 │ │ │ │ + smlawbeq r2, r4, ip, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd940 <__cxa_atexit@plt+0x1f15f4> │ │ │ │ + bhi 1f4788 <__cxa_atexit@plt+0x1e843c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd94c <__cxa_atexit@plt+0x1f1600> │ │ │ │ - ldr r2, [pc, #84] @ 1fd95c <__cxa_atexit@plt+0x1f1610> │ │ │ │ + bcc 1f4794 <__cxa_atexit@plt+0x1e8448> │ │ │ │ + ldr r2, [pc, #84] @ 1f47a4 <__cxa_atexit@plt+0x1e8458> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1fd960 <__cxa_atexit@plt+0x1f1614> │ │ │ │ + ldr r1, [pc, #80] @ 1f47a8 <__cxa_atexit@plt+0x1e845c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1fd964 <__cxa_atexit@plt+0x1f1618> │ │ │ │ + ldr r8, [pc, #60] @ 1f47ac <__cxa_atexit@plt+0x1e8460> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -509314,119 +499988,119 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - msreq R9_usr, r0 │ │ │ │ - rscseq r0, r8, r0, lsr #26 │ │ │ │ + @ instruction: 0x01228c18 │ │ │ │ + rscseq r9, r8, fp, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fd9d4 <__cxa_atexit@plt+0x1f1688> │ │ │ │ - ldr lr, [pc, #84] @ 1fd9e4 <__cxa_atexit@plt+0x1f1698> │ │ │ │ + bcc 1f481c <__cxa_atexit@plt+0x1e84d0> │ │ │ │ + ldr lr, [pc, #84] @ 1f482c <__cxa_atexit@plt+0x1e84e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1fd9e8 <__cxa_atexit@plt+0x1f169c> │ │ │ │ + ldr r1, [pc, #80] @ 1f4830 <__cxa_atexit@plt+0x1e84e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1fd9ec <__cxa_atexit@plt+0x1f16a0> │ │ │ │ + ldr lr, [pc, #56] @ 1f4834 <__cxa_atexit@plt+0x1e84e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - msreq CPSR_c, r8, ror #19 │ │ │ │ - msreq CPSR_c, r8 @ │ │ │ │ + @ instruction: 0x01228ba0 │ │ │ │ + @ instruction: 0x01228b70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fda40 <__cxa_atexit@plt+0x1f16f4> │ │ │ │ + bhi 1f4888 <__cxa_atexit@plt+0x1e853c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fda48 <__cxa_atexit@plt+0x1f16fc> │ │ │ │ + ldr lr, [pc, #52] @ 1f4890 <__cxa_atexit@plt+0x1e8544> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fda4c <__cxa_atexit@plt+0x1f1700> │ │ │ │ + ldr r0, [pc, #48] @ 1f4894 <__cxa_atexit@plt+0x1e8548> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fda50 <__cxa_atexit@plt+0x1f1704> │ │ │ │ + ldr r1, [pc, #40] @ 1f4898 <__cxa_atexit@plt+0x1e854c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, ip, asr r9 │ │ │ │ - msreq CPSR_c, r8, asr r9 │ │ │ │ - msreq R9_usr, r4 │ │ │ │ + @ instruction: 0x01228b14 │ │ │ │ + @ instruction: 0x01228b10 │ │ │ │ + @ instruction: 0x01228bbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fda88 <__cxa_atexit@plt+0x1f173c> │ │ │ │ + bhi 1f48d0 <__cxa_atexit@plt+0x1e8584> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1fda90 <__cxa_atexit@plt+0x1f1744> │ │ │ │ + ldr r1, [pc, #24] @ 1f48d8 <__cxa_atexit@plt+0x1e858c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r1, -r8]! │ │ │ │ + @ instruction: 0x01228ab0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fdb30 <__cxa_atexit@plt+0x1f17e4> │ │ │ │ - ldr r2, [pc, #156] @ 1fdb4c <__cxa_atexit@plt+0x1f1800> │ │ │ │ + bhi 1f4978 <__cxa_atexit@plt+0x1e862c> │ │ │ │ + ldr r2, [pc, #156] @ 1f4994 <__cxa_atexit@plt+0x1e8648> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fdb24 <__cxa_atexit@plt+0x1f17d8> │ │ │ │ + beq 1f496c <__cxa_atexit@plt+0x1e8620> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1fdb38 <__cxa_atexit@plt+0x1f17ec> │ │ │ │ - ldr r3, [pc, #108] @ 1fdb50 <__cxa_atexit@plt+0x1f1804> │ │ │ │ + bcc 1f4980 <__cxa_atexit@plt+0x1e8634> │ │ │ │ + ldr r3, [pc, #108] @ 1f4998 <__cxa_atexit@plt+0x1e864c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #88] @ 1fdb54 <__cxa_atexit@plt+0x1f1808> │ │ │ │ + ldr r3, [pc, #88] @ 1f499c <__cxa_atexit@plt+0x1e8650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #80] @ 1fdb58 <__cxa_atexit@plt+0x1f180c> │ │ │ │ + ldr lr, [pc, #80] @ 1f49a0 <__cxa_atexit@plt+0x1e8654> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ @@ -509439,137 +500113,137 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - smlawbeq r1, r0, r8, pc @ │ │ │ │ - msreq CPSR_c, r4, ror #16 │ │ │ │ + @ instruction: 0x01228a38 │ │ │ │ + @ instruction: 0x01228a1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fdbc0 <__cxa_atexit@plt+0x1f1874> │ │ │ │ - ldr r2, [pc, #76] @ 1fdbcc <__cxa_atexit@plt+0x1f1880> │ │ │ │ + bcc 1f4a08 <__cxa_atexit@plt+0x1e86bc> │ │ │ │ + ldr r2, [pc, #76] @ 1f4a14 <__cxa_atexit@plt+0x1e86c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1fdbd0 <__cxa_atexit@plt+0x1f1884> │ │ │ │ + ldr r2, [pc, #56] @ 1f4a18 <__cxa_atexit@plt+0x1e86cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 1fdbd4 <__cxa_atexit@plt+0x1f1888> │ │ │ │ + ldr lr, [pc, #48] @ 1f4a1c <__cxa_atexit@plt+0x1e86d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - msreq SP_irq, r4 │ │ │ │ - smlawteq r1, r8, r7, pc @ │ │ │ │ + @ instruction: 0x0122899c │ │ │ │ + smlawbeq r2, r0, r9, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fdc28 <__cxa_atexit@plt+0x1f18dc> │ │ │ │ - ldr r2, [pc, #56] @ 1fdc38 <__cxa_atexit@plt+0x1f18ec> │ │ │ │ + bcc 1f4a70 <__cxa_atexit@plt+0x1e8724> │ │ │ │ + ldr r2, [pc, #56] @ 1f4a80 <__cxa_atexit@plt+0x1e8734> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 1fdc3c <__cxa_atexit@plt+0x1f18f0> │ │ │ │ + ldr r3, [pc, #44] @ 1f4a84 <__cxa_atexit@plt+0x1e8738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rscseq r0, r8, r0, lsr #20 │ │ │ │ + rscseq r9, r8, fp, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fdca4 <__cxa_atexit@plt+0x1f1958> │ │ │ │ + bhi 1f4aec <__cxa_atexit@plt+0x1e87a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fdcb0 <__cxa_atexit@plt+0x1f1964> │ │ │ │ - ldr r1, [pc, #80] @ 1fdcc0 <__cxa_atexit@plt+0x1f1974> │ │ │ │ + bcc 1f4af8 <__cxa_atexit@plt+0x1e87ac> │ │ │ │ + ldr r1, [pc, #80] @ 1f4b08 <__cxa_atexit@plt+0x1e87bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1fdcc4 <__cxa_atexit@plt+0x1f1978> │ │ │ │ + ldr r5, [pc, #72] @ 1f4b0c <__cxa_atexit@plt+0x1e87c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 1fdcc8 <__cxa_atexit@plt+0x1f197c> │ │ │ │ + ldr r0, [pc, #56] @ 1f4b10 <__cxa_atexit@plt+0x1e87c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_irq, r0 │ │ │ │ - msreq R9_usr, ip │ │ │ │ - ldrdeq pc, [r1, -ip]! │ │ │ │ + @ instruction: 0x012288b8 │ │ │ │ + @ instruction: 0x012288a4 │ │ │ │ + @ instruction: 0x01228894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fdd70 <__cxa_atexit@plt+0x1f1a24> │ │ │ │ - ldr r2, [pc, #164] @ 1fdd8c <__cxa_atexit@plt+0x1f1a40> │ │ │ │ + bhi 1f4bb8 <__cxa_atexit@plt+0x1e886c> │ │ │ │ + ldr r2, [pc, #164] @ 1f4bd4 <__cxa_atexit@plt+0x1e8888> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fdd64 <__cxa_atexit@plt+0x1f1a18> │ │ │ │ + beq 1f4bac <__cxa_atexit@plt+0x1e8860> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 1fdd78 <__cxa_atexit@plt+0x1f1a2c> │ │ │ │ - ldr r3, [pc, #112] @ 1fdd90 <__cxa_atexit@plt+0x1f1a44> │ │ │ │ + bcc 1f4bc0 <__cxa_atexit@plt+0x1e8874> │ │ │ │ + ldr r3, [pc, #112] @ 1f4bd8 <__cxa_atexit@plt+0x1e888c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 1fdd94 <__cxa_atexit@plt+0x1f1a48> │ │ │ │ + ldr r3, [pc, #92] @ 1f4bdc <__cxa_atexit@plt+0x1e8890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ 1fdd98 <__cxa_atexit@plt+0x1f1a4c> │ │ │ │ + ldr lr, [pc, #84] @ 1f4be0 <__cxa_atexit@plt+0x1e8894> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r2, #6 │ │ │ │ @@ -509583,67 +500257,67 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - msreq R9_usr, r4 │ │ │ │ - msreq R9_usr, r8 │ │ │ │ + strdeq r8, [r2, -ip]! │ │ │ │ + @ instruction: 0x012287e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fde04 <__cxa_atexit@plt+0x1f1ab8> │ │ │ │ - ldr r2, [pc, #80] @ 1fde10 <__cxa_atexit@plt+0x1f1ac4> │ │ │ │ + bcc 1f4c4c <__cxa_atexit@plt+0x1e8900> │ │ │ │ + ldr r2, [pc, #80] @ 1f4c58 <__cxa_atexit@plt+0x1e890c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 1fde14 <__cxa_atexit@plt+0x1f1ac8> │ │ │ │ + ldr r2, [pc, #60] @ 1f4c5c <__cxa_atexit@plt+0x1e8910> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 1fde18 <__cxa_atexit@plt+0x1f1acc> │ │ │ │ + ldr lr, [pc, #52] @ 1f4c60 <__cxa_atexit@plt+0x1e8914> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ b c55898 <__cxa_atexit@plt+0xc4954c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - msreq CPSR_c, r4, lsr #11 │ │ │ │ - smlawbeq r1, r8, r5, pc @ │ │ │ │ + @ instruction: 0x0122875c │ │ │ │ + @ instruction: 0x01228740 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fde84 <__cxa_atexit@plt+0x1f1b38> │ │ │ │ + bhi 1f4ccc <__cxa_atexit@plt+0x1e8980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fde90 <__cxa_atexit@plt+0x1f1b44> │ │ │ │ - ldr r2, [pc, #84] @ 1fdea0 <__cxa_atexit@plt+0x1f1b54> │ │ │ │ + bcc 1f4cd8 <__cxa_atexit@plt+0x1e898c> │ │ │ │ + ldr r2, [pc, #84] @ 1f4ce8 <__cxa_atexit@plt+0x1e899c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1fdea4 <__cxa_atexit@plt+0x1f1b58> │ │ │ │ + ldr r1, [pc, #80] @ 1f4cec <__cxa_atexit@plt+0x1e89a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1fdea8 <__cxa_atexit@plt+0x1f1b5c> │ │ │ │ + ldr r8, [pc, #60] @ 1f4cf0 <__cxa_atexit@plt+0x1e89a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -509651,138 +500325,138 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - msreq CPSR_c, ip, lsl r5 │ │ │ │ - rscseq r0, r8, r4, asr #15 │ │ │ │ + ldrdeq r8, [r2, -r4]! │ │ │ │ + rscseq r9, r8, pc, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fdf18 <__cxa_atexit@plt+0x1f1bcc> │ │ │ │ - ldr lr, [pc, #84] @ 1fdf28 <__cxa_atexit@plt+0x1f1bdc> │ │ │ │ + bcc 1f4d60 <__cxa_atexit@plt+0x1e8a14> │ │ │ │ + ldr lr, [pc, #84] @ 1f4d70 <__cxa_atexit@plt+0x1e8a24> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1fdf2c <__cxa_atexit@plt+0x1f1be0> │ │ │ │ + ldr r1, [pc, #80] @ 1f4d74 <__cxa_atexit@plt+0x1e8a28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1fdf30 <__cxa_atexit@plt+0x1f1be4> │ │ │ │ + ldr lr, [pc, #56] @ 1f4d78 <__cxa_atexit@plt+0x1e8a2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - msreq CPSR_c, r4, lsr #9 │ │ │ │ - msreq CPSR_c, r4, ror r4 │ │ │ │ + @ instruction: 0x0122865c │ │ │ │ + @ instruction: 0x0122862c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fdf84 <__cxa_atexit@plt+0x1f1c38> │ │ │ │ + bhi 1f4dcc <__cxa_atexit@plt+0x1e8a80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1fdf8c <__cxa_atexit@plt+0x1f1c40> │ │ │ │ + ldr lr, [pc, #52] @ 1f4dd4 <__cxa_atexit@plt+0x1e8a88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1fdf90 <__cxa_atexit@plt+0x1f1c44> │ │ │ │ + ldr r0, [pc, #48] @ 1f4dd8 <__cxa_atexit@plt+0x1e8a8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1fdf94 <__cxa_atexit@plt+0x1f1c48> │ │ │ │ + ldr r1, [pc, #40] @ 1f4ddc <__cxa_atexit@plt+0x1e8a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, r8, lsl r4 │ │ │ │ - msreq CPSR_c, r4, lsl r4 │ │ │ │ - smlawteq r1, r0, r4, pc @ │ │ │ │ + ldrdeq r8, [r2, -r0]! │ │ │ │ + smlawteq r2, ip, r5, r8 │ │ │ │ + @ instruction: 0x01228678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fdfcc <__cxa_atexit@plt+0x1f1c80> │ │ │ │ + bhi 1f4e14 <__cxa_atexit@plt+0x1e8ac8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1fdfd4 <__cxa_atexit@plt+0x1f1c88> │ │ │ │ + ldr r1, [pc, #24] @ 1f4e1c <__cxa_atexit@plt+0x1e8ad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SP_irq, r4 │ │ │ │ - tsteq r0, ip, asr #8 │ │ │ │ + @ instruction: 0x0122856c │ │ │ │ + tsteq r1, r4, ror pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fe0ac <__cxa_atexit@plt+0x1f1d60> │ │ │ │ - ldr r3, [pc, #204] @ 1fe0c8 <__cxa_atexit@plt+0x1f1d7c> │ │ │ │ + bhi 1f4ef4 <__cxa_atexit@plt+0x1e8ba8> │ │ │ │ + ldr r3, [pc, #204] @ 1f4f10 <__cxa_atexit@plt+0x1e8bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r2, #-12] │ │ │ │ stmdb r2, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fe094 <__cxa_atexit@plt+0x1f1d48> │ │ │ │ + beq 1f4edc <__cxa_atexit@plt+0x1e8b90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1fe0b8 <__cxa_atexit@plt+0x1f1d6c> │ │ │ │ - ldr lr, [pc, #156] @ 1fe0cc <__cxa_atexit@plt+0x1f1d80> │ │ │ │ + bcc 1f4f00 <__cxa_atexit@plt+0x1e8bb4> │ │ │ │ + ldr lr, [pc, #156] @ 1f4f14 <__cxa_atexit@plt+0x1e8bc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #152] @ 1fe0d0 <__cxa_atexit@plt+0x1f1d84> │ │ │ │ + ldr r0, [pc, #152] @ 1f4f18 <__cxa_atexit@plt+0x1e8bcc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r7, [r2, #-8] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str lr, [r2, #-12] │ │ │ │ stmdb r2, {r8, sl} │ │ │ │ - ldr r0, [pc, #116] @ 1fe0d4 <__cxa_atexit@plt+0x1f1d88> │ │ │ │ + ldr r0, [pc, #116] @ 1f4f1c <__cxa_atexit@plt+0x1e8bd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #108] @ 1fe0d8 <__cxa_atexit@plt+0x1f1d8c> │ │ │ │ + ldr lr, [pc, #108] @ 1f4f20 <__cxa_atexit@plt+0x1e8bd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r1, r7, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1fe09c <__cxa_atexit@plt+0x1f1d50> │ │ │ │ + beq 1f4ee4 <__cxa_atexit@plt+0x1e8b98> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -509791,176 +500465,176 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - msreq SP_irq, ip │ │ │ │ - msreq SP_irq, r0 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ + ldrdeq r8, [r2, -r4]! │ │ │ │ + @ instruction: 0x012284b8 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fe16c <__cxa_atexit@plt+0x1f1e20> │ │ │ │ - ldr lr, [pc, #116] @ 1fe178 <__cxa_atexit@plt+0x1f1e2c> │ │ │ │ + bcc 1f4fb4 <__cxa_atexit@plt+0x1e8c68> │ │ │ │ + ldr lr, [pc, #116] @ 1f4fc0 <__cxa_atexit@plt+0x1e8c74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 1fe17c <__cxa_atexit@plt+0x1f1e30> │ │ │ │ + ldr r1, [pc, #112] @ 1f4fc4 <__cxa_atexit@plt+0x1e8c78> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub sl, r6, #6 │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - ldr r1, [pc, #80] @ 1fe180 <__cxa_atexit@plt+0x1f1e34> │ │ │ │ + ldr r1, [pc, #80] @ 1f4fc8 <__cxa_atexit@plt+0x1e8c7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 1fe184 <__cxa_atexit@plt+0x1f1e38> │ │ │ │ + ldr lr, [pc, #72] @ 1f4fcc <__cxa_atexit@plt+0x1e8c80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fe164 <__cxa_atexit@plt+0x1f1e18> │ │ │ │ + beq 1f4fac <__cxa_atexit@plt+0x1e8c60> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - msreq R9_usr, ip │ │ │ │ - msreq R9_usr, r0 │ │ │ │ - @ instruction: 0x0110a29c │ │ │ │ + @ instruction: 0x01228404 │ │ │ │ + @ instruction: 0x012283e8 │ │ │ │ + tsteq r1, r4, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ - tsteq r0, ip, ror r2 │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ + tsteq r1, r4, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fe1f8 <__cxa_atexit@plt+0x1f1eac> │ │ │ │ - ldr r2, [pc, #56] @ 1fe208 <__cxa_atexit@plt+0x1f1ebc> │ │ │ │ + bcc 1f5040 <__cxa_atexit@plt+0x1e8cf4> │ │ │ │ + ldr r2, [pc, #56] @ 1f5050 <__cxa_atexit@plt+0x1e8d04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 1fe20c <__cxa_atexit@plt+0x1f1ec0> │ │ │ │ + ldr r3, [pc, #44] @ 1f5054 <__cxa_atexit@plt+0x1e8d08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rscseq r0, r8, r5, asr #8 │ │ │ │ + ldrshteq r9, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fe274 <__cxa_atexit@plt+0x1f1f28> │ │ │ │ + bhi 1f50bc <__cxa_atexit@plt+0x1e8d70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1fe280 <__cxa_atexit@plt+0x1f1f34> │ │ │ │ - ldr r1, [pc, #80] @ 1fe290 <__cxa_atexit@plt+0x1f1f44> │ │ │ │ + bcc 1f50c8 <__cxa_atexit@plt+0x1e8d7c> │ │ │ │ + ldr r1, [pc, #80] @ 1f50d8 <__cxa_atexit@plt+0x1e8d8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1fe294 <__cxa_atexit@plt+0x1f1f48> │ │ │ │ + ldr r5, [pc, #72] @ 1f50dc <__cxa_atexit@plt+0x1e8d90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ + ldr r0, [pc, #56] @ 1f50e0 <__cxa_atexit@plt+0x1e8d94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq CPSR_c, r0, lsr r1 │ │ │ │ - msreq CPSR_c, ip, lsl r1 │ │ │ │ - msreq CPSR_c, ip, lsl #2 │ │ │ │ - tsteq r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x012282e8 │ │ │ │ + ldrdeq r8, [r2, -r4]! │ │ │ │ + smlawteq r2, r4, r2, r8 │ │ │ │ + @ instruction: 0x01112cb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fe374 <__cxa_atexit@plt+0x1f2028> │ │ │ │ - ldr r3, [pc, #208] @ 1fe390 <__cxa_atexit@plt+0x1f2044> │ │ │ │ + bhi 1f51bc <__cxa_atexit@plt+0x1e8e70> │ │ │ │ + ldr r3, [pc, #208] @ 1f51d8 <__cxa_atexit@plt+0x1e8e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r2, #-12] │ │ │ │ str r1, [r2, #-8] │ │ │ │ str r0, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fe35c <__cxa_atexit@plt+0x1f2010> │ │ │ │ + beq 1f51a4 <__cxa_atexit@plt+0x1e8e58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1fe380 <__cxa_atexit@plt+0x1f2034> │ │ │ │ - ldr r1, [pc, #156] @ 1fe394 <__cxa_atexit@plt+0x1f2048> │ │ │ │ + bcc 1f51c8 <__cxa_atexit@plt+0x1e8e7c> │ │ │ │ + ldr r1, [pc, #156] @ 1f51dc <__cxa_atexit@plt+0x1e8e90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #152] @ 1fe398 <__cxa_atexit@plt+0x1f204c> │ │ │ │ + ldr lr, [pc, #152] @ 1f51e0 <__cxa_atexit@plt+0x1e8e94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r7, [r2, #-8] │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ stmdb r2, {r1, r8, sl} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #120] @ 1fe39c <__cxa_atexit@plt+0x1f2050> │ │ │ │ + ldr r1, [pc, #120] @ 1f51e4 <__cxa_atexit@plt+0x1e8e98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #112] @ 1fe3a0 <__cxa_atexit@plt+0x1f2054> │ │ │ │ + ldr lr, [pc, #112] @ 1f51e8 <__cxa_atexit@plt+0x1e8e9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1fe364 <__cxa_atexit@plt+0x1f2018> │ │ │ │ + beq 1f51ac <__cxa_atexit@plt+0x1e8e60> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -509969,84 +500643,84 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - qsubeq pc, r8, r1 @ │ │ │ │ - msreq CPSR_c, ip, lsr r0 │ │ │ │ - tsteq r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x01228210 │ │ │ │ + strdeq r8, [r2, -r4]! │ │ │ │ + tsteq r1, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fe42c <__cxa_atexit@plt+0x1f20e0> │ │ │ │ - ldr r2, [pc, #108] @ 1fe438 <__cxa_atexit@plt+0x1f20ec> │ │ │ │ + bcc 1f5274 <__cxa_atexit@plt+0x1e8f28> │ │ │ │ + ldr r2, [pc, #108] @ 1f5280 <__cxa_atexit@plt+0x1e8f34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 1fe43c <__cxa_atexit@plt+0x1f20f0> │ │ │ │ + ldr lr, [pc, #104] @ 1f5284 <__cxa_atexit@plt+0x1e8f38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub sl, r6, #6 │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ stm r5, {r2, r8, sl} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1fe440 <__cxa_atexit@plt+0x1f20f4> │ │ │ │ + ldr r2, [pc, #76] @ 1f5288 <__cxa_atexit@plt+0x1e8f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #68] @ 1fe444 <__cxa_atexit@plt+0x1f20f8> │ │ │ │ + ldr lr, [pc, #68] @ 1f528c <__cxa_atexit@plt+0x1e8f40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1fe424 <__cxa_atexit@plt+0x1f20d8> │ │ │ │ + beq 1f526c <__cxa_atexit@plt+0x1e8f20> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - smlawbeq r1, r8, pc, lr @ │ │ │ │ - @ instruction: 0x0121ef6c │ │ │ │ - @ instruction: 0x01109fdc │ │ │ │ + @ instruction: 0x01228140 │ │ │ │ + @ instruction: 0x01228124 │ │ │ │ + tsteq r1, r4, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ - tsteq r0, r0, asr #31 │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ + tsteq r1, r8, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fe4d0 <__cxa_atexit@plt+0x1f2184> │ │ │ │ + bhi 1f5318 <__cxa_atexit@plt+0x1e8fcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fe4dc <__cxa_atexit@plt+0x1f2190> │ │ │ │ - ldr r2, [pc, #84] @ 1fe4ec <__cxa_atexit@plt+0x1f21a0> │ │ │ │ + bcc 1f5324 <__cxa_atexit@plt+0x1e8fd8> │ │ │ │ + ldr r2, [pc, #84] @ 1f5334 <__cxa_atexit@plt+0x1e8fe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1fe4f0 <__cxa_atexit@plt+0x1f21a4> │ │ │ │ + ldr r1, [pc, #80] @ 1f5338 <__cxa_atexit@plt+0x1e8fec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1fe4f4 <__cxa_atexit@plt+0x1f21a8> │ │ │ │ + ldr r8, [pc, #60] @ 1f533c <__cxa_atexit@plt+0x1e8ff0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -510054,208 +500728,208 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - ldrdeq lr, [r1, -r0]! │ │ │ │ - rscseq r0, r8, sp, ror #2 │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ + smlawbeq r2, r8, r0, r8 │ │ │ │ + rscseq r9, r8, r8, lsl r2 │ │ │ │ + tsteq r1, r0, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fe568 <__cxa_atexit@plt+0x1f221c> │ │ │ │ - ldr lr, [pc, #84] @ 1fe578 <__cxa_atexit@plt+0x1f222c> │ │ │ │ + bcc 1f53b0 <__cxa_atexit@plt+0x1e9064> │ │ │ │ + ldr lr, [pc, #84] @ 1f53c0 <__cxa_atexit@plt+0x1e9074> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1fe57c <__cxa_atexit@plt+0x1f2230> │ │ │ │ + ldr r1, [pc, #80] @ 1f53c4 <__cxa_atexit@plt+0x1e9078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1fe580 <__cxa_atexit@plt+0x1f2234> │ │ │ │ + ldr lr, [pc, #56] @ 1f53c8 <__cxa_atexit@plt+0x1e907c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0121ee54 │ │ │ │ - @ instruction: 0x0121ee24 │ │ │ │ + @ instruction: 0x0122800c │ │ │ │ + ldrdeq r7, [r2, -ip]! │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fe798 <__cxa_atexit@plt+0x1f244c> │ │ │ │ + bhi 1f55e0 <__cxa_atexit@plt+0x1e9294> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1fe618 <__cxa_atexit@plt+0x1f22cc> │ │ │ │ + beq 1f5460 <__cxa_atexit@plt+0x1e9114> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 1fe690 <__cxa_atexit@plt+0x1f2344> │ │ │ │ + bne 1f54d8 <__cxa_atexit@plt+0x1e918c> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, #3 │ │ │ │ - bne 1fe6e0 <__cxa_atexit@plt+0x1f2394> │ │ │ │ + bne 1f5528 <__cxa_atexit@plt+0x1e91dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fe7e8 <__cxa_atexit@plt+0x1f249c> │ │ │ │ - ldr lr, [pc, #604] @ 1fe840 <__cxa_atexit@plt+0x1f24f4> │ │ │ │ + bcc 1f5630 <__cxa_atexit@plt+0x1e92e4> │ │ │ │ + ldr lr, [pc, #604] @ 1f5688 <__cxa_atexit@plt+0x1e933c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #4]! │ │ │ │ str r8, [r1, #8] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1fe76c <__cxa_atexit@plt+0x1f2420> │ │ │ │ - ldr lr, [pc, #564] @ 1fe848 <__cxa_atexit@plt+0x1f24fc> │ │ │ │ + ble 1f55b4 <__cxa_atexit@plt+0x1e9268> │ │ │ │ + ldr lr, [pc, #564] @ 1f5690 <__cxa_atexit@plt+0x1e9344> │ │ │ │ add lr, pc, lr │ │ │ │ - b 1fe780 <__cxa_atexit@plt+0x1f2434> │ │ │ │ + b 1f55c8 <__cxa_atexit@plt+0x1e927c> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #40 @ 0x28 │ │ │ │ cmp r7, r9 │ │ │ │ - bcc 1fe7a8 <__cxa_atexit@plt+0x1f245c> │ │ │ │ - ldr r7, [pc, #492] @ 1fe820 <__cxa_atexit@plt+0x1f24d4> │ │ │ │ + bcc 1f55f0 <__cxa_atexit@plt+0x1e92a4> │ │ │ │ + ldr r7, [pc, #492] @ 1f5668 <__cxa_atexit@plt+0x1e931c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #488] @ 1fe824 <__cxa_atexit@plt+0x1f24d8> │ │ │ │ + ldr lr, [pc, #488] @ 1f566c <__cxa_atexit@plt+0x1e9320> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #2] │ │ │ │ ldr r0, [sl, #6] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #20] │ │ │ │ str r0, [r2, #24] │ │ │ │ str r1, [r2, #8] │ │ │ │ mov r1, r2 │ │ │ │ str lr, [r1, #12]! │ │ │ │ sub r7, r9, #7 │ │ │ │ cmp r3, #10 │ │ │ │ - ble 1fe72c <__cxa_atexit@plt+0x1f23e0> │ │ │ │ - ldr r3, [pc, #432] @ 1fe828 <__cxa_atexit@plt+0x1f24dc> │ │ │ │ + ble 1f5574 <__cxa_atexit@plt+0x1e9228> │ │ │ │ + ldr r3, [pc, #432] @ 1f5670 <__cxa_atexit@plt+0x1e9324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 1fe7c8 <__cxa_atexit@plt+0x1f247c> │ │ │ │ - ldr r7, [pc, #356] @ 1fe810 <__cxa_atexit@plt+0x1f24c4> │ │ │ │ + bcc 1f5610 <__cxa_atexit@plt+0x1e92c4> │ │ │ │ + ldr r7, [pc, #356] @ 1f5658 <__cxa_atexit@plt+0x1e930c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr lr, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r1, #4]! │ │ │ │ str r8, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 1fe74c <__cxa_atexit@plt+0x1f2400> │ │ │ │ - ldr r0, [pc, #316] @ 1fe818 <__cxa_atexit@plt+0x1f24cc> │ │ │ │ + ble 1f5594 <__cxa_atexit@plt+0x1e9248> │ │ │ │ + ldr r0, [pc, #316] @ 1f5660 <__cxa_atexit@plt+0x1e9314> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 1fe754 <__cxa_atexit@plt+0x1f2408> │ │ │ │ + b 1f559c <__cxa_atexit@plt+0x1e9250> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1fe7f4 <__cxa_atexit@plt+0x1f24a8> │ │ │ │ - ldr lr, [pc, #312] @ 1fe830 <__cxa_atexit@plt+0x1f24e4> │ │ │ │ + bcc 1f563c <__cxa_atexit@plt+0x1e92f0> │ │ │ │ + ldr lr, [pc, #312] @ 1f5678 <__cxa_atexit@plt+0x1e932c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #4]! │ │ │ │ str r8, [r1, #8] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 1fe778 <__cxa_atexit@plt+0x1f242c> │ │ │ │ - ldr lr, [pc, #272] @ 1fe838 <__cxa_atexit@plt+0x1f24ec> │ │ │ │ + ble 1f55c0 <__cxa_atexit@plt+0x1e9274> │ │ │ │ + ldr lr, [pc, #272] @ 1f5680 <__cxa_atexit@plt+0x1e9334> │ │ │ │ add lr, pc, lr │ │ │ │ - b 1fe780 <__cxa_atexit@plt+0x1f2434> │ │ │ │ - ldr r3, [pc, #288] @ 1fe854 <__cxa_atexit@plt+0x1f2508> │ │ │ │ + b 1f55c8 <__cxa_atexit@plt+0x1e927c> │ │ │ │ + ldr r3, [pc, #288] @ 1f569c <__cxa_atexit@plt+0x1e9350> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #192] @ 1fe814 <__cxa_atexit@plt+0x1f24c8> │ │ │ │ + ldr r0, [pc, #192] @ 1f565c <__cxa_atexit@plt+0x1e9310> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r5] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ - ldr lr, [pc, #208] @ 1fe844 <__cxa_atexit@plt+0x1f24f8> │ │ │ │ + ldr lr, [pc, #208] @ 1f568c <__cxa_atexit@plt+0x1e9340> │ │ │ │ add lr, pc, lr │ │ │ │ - b 1fe780 <__cxa_atexit@plt+0x1f2434> │ │ │ │ - ldr lr, [pc, #180] @ 1fe834 <__cxa_atexit@plt+0x1f24e8> │ │ │ │ + b 1f55c8 <__cxa_atexit@plt+0x1e927c> │ │ │ │ + ldr lr, [pc, #180] @ 1f567c <__cxa_atexit@plt+0x1e9330> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #176] @ 1fe850 <__cxa_atexit@plt+0x1f2504> │ │ │ │ + ldr r7, [pc, #176] @ 1f5698 <__cxa_atexit@plt+0x1e934c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 1fe82c <__cxa_atexit@plt+0x1f24e0> │ │ │ │ + ldr r7, [pc, #124] @ 1f5674 <__cxa_atexit@plt+0x1e9328> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r7, [pc, #76] @ 1fe81c <__cxa_atexit@plt+0x1f24d0> │ │ │ │ + ldr r7, [pc, #76] @ 1f5664 <__cxa_atexit@plt+0x1e9318> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r6, [pc, #92] @ 1fe84c <__cxa_atexit@plt+0x1f2500> │ │ │ │ + ldr r6, [pc, #92] @ 1f5694 <__cxa_atexit@plt+0x1e9348> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 1fe7fc <__cxa_atexit@plt+0x1f24b0> │ │ │ │ - ldr r6, [pc, #64] @ 1fe83c <__cxa_atexit@plt+0x1f24f0> │ │ │ │ + b 1f5644 <__cxa_atexit@plt+0x1e92f8> │ │ │ │ + ldr r6, [pc, #64] @ 1f5684 <__cxa_atexit@plt+0x1e9338> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe9a8 │ │ │ │ @@ -510270,49 +500944,49 @@ │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01109cb0 │ │ │ │ + @ instruction: 0x011127d8 │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ - tsteq r0, ip, asr #23 │ │ │ │ + @ instruction: 0x011126f4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fe8d8 <__cxa_atexit@plt+0x1f258c> │ │ │ │ - ldr lr, [pc, #108] @ 1fe8f0 <__cxa_atexit@plt+0x1f25a4> │ │ │ │ + bcc 1f5720 <__cxa_atexit@plt+0x1e93d4> │ │ │ │ + ldr lr, [pc, #108] @ 1f5738 <__cxa_atexit@plt+0x1e93ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 1fe8bc <__cxa_atexit@plt+0x1f2570> │ │ │ │ - ldr r2, [pc, #64] @ 1fe8f8 <__cxa_atexit@plt+0x1f25ac> │ │ │ │ + ble 1f5704 <__cxa_atexit@plt+0x1e93b8> │ │ │ │ + ldr r2, [pc, #64] @ 1f5740 <__cxa_atexit@plt+0x1e93f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fe8c4 <__cxa_atexit@plt+0x1f2578> │ │ │ │ - ldr r2, [pc, #48] @ 1fe8f4 <__cxa_atexit@plt+0x1f25a8> │ │ │ │ + b 1f570c <__cxa_atexit@plt+0x1e93c0> │ │ │ │ + ldr r2, [pc, #48] @ 1f573c <__cxa_atexit@plt+0x1e93f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1fe8fc <__cxa_atexit@plt+0x1f25b0> │ │ │ │ + ldr r3, [pc, #28] @ 1f5744 <__cxa_atexit@plt+0x1e93f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @@ -510321,396 +500995,396 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fe97c <__cxa_atexit@plt+0x1f2630> │ │ │ │ - ldr lr, [pc, #108] @ 1fe994 <__cxa_atexit@plt+0x1f2648> │ │ │ │ + bcc 1f57c4 <__cxa_atexit@plt+0x1e9478> │ │ │ │ + ldr lr, [pc, #108] @ 1f57dc <__cxa_atexit@plt+0x1e9490> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 1fe960 <__cxa_atexit@plt+0x1f2614> │ │ │ │ - ldr r2, [pc, #64] @ 1fe99c <__cxa_atexit@plt+0x1f2650> │ │ │ │ + ble 1f57a8 <__cxa_atexit@plt+0x1e945c> │ │ │ │ + ldr r2, [pc, #64] @ 1f57e4 <__cxa_atexit@plt+0x1e9498> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1fe968 <__cxa_atexit@plt+0x1f261c> │ │ │ │ - ldr r2, [pc, #48] @ 1fe998 <__cxa_atexit@plt+0x1f264c> │ │ │ │ + b 1f57b0 <__cxa_atexit@plt+0x1e9464> │ │ │ │ + ldr r2, [pc, #48] @ 1f57e0 <__cxa_atexit@plt+0x1e9494> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1fe9a0 <__cxa_atexit@plt+0x1f2654> │ │ │ │ + ldr r3, [pc, #28] @ 1f57e8 <__cxa_atexit@plt+0x1e949c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r0, ip, lsl #21 │ │ │ │ + @ instruction: 0x011125b4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fea48 <__cxa_atexit@plt+0x1f26fc> │ │ │ │ - ldr r8, [pc, #144] @ 1fea60 <__cxa_atexit@plt+0x1f2714> │ │ │ │ + bcc 1f5890 <__cxa_atexit@plt+0x1e9544> │ │ │ │ + ldr r8, [pc, #144] @ 1f58a8 <__cxa_atexit@plt+0x1e955c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 1fea64 <__cxa_atexit@plt+0x1f2718> │ │ │ │ + ldr lr, [pc, #140] @ 1f58ac <__cxa_atexit@plt+0x1e9560> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #12]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 1fea2c <__cxa_atexit@plt+0x1f26e0> │ │ │ │ - ldr lr, [pc, #80] @ 1fea68 <__cxa_atexit@plt+0x1f271c> │ │ │ │ + ble 1f5874 <__cxa_atexit@plt+0x1e9528> │ │ │ │ + ldr lr, [pc, #80] @ 1f58b0 <__cxa_atexit@plt+0x1e9564> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #32] │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 1fea70 <__cxa_atexit@plt+0x1f2724> │ │ │ │ + ldr lr, [pc, #60] @ 1f58b8 <__cxa_atexit@plt+0x1e956c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #32] │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1fea6c <__cxa_atexit@plt+0x1f2720> │ │ │ │ + ldr r3, [pc, #28] @ 1f58b4 <__cxa_atexit@plt+0x1e9568> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffebf8 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ - tsteq r0, r8, asr #19 │ │ │ │ + @ instruction: 0x011124f0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1feaf4 <__cxa_atexit@plt+0x1f27a8> │ │ │ │ - ldr lr, [pc, #108] @ 1feb0c <__cxa_atexit@plt+0x1f27c0> │ │ │ │ + bcc 1f593c <__cxa_atexit@plt+0x1e95f0> │ │ │ │ + ldr lr, [pc, #108] @ 1f5954 <__cxa_atexit@plt+0x1e9608> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 1fead8 <__cxa_atexit@plt+0x1f278c> │ │ │ │ - ldr r2, [pc, #64] @ 1feb14 <__cxa_atexit@plt+0x1f27c8> │ │ │ │ + ble 1f5920 <__cxa_atexit@plt+0x1e95d4> │ │ │ │ + ldr r2, [pc, #64] @ 1f595c <__cxa_atexit@plt+0x1e9610> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 1feae0 <__cxa_atexit@plt+0x1f2794> │ │ │ │ - ldr r2, [pc, #48] @ 1feb10 <__cxa_atexit@plt+0x1f27c4> │ │ │ │ + b 1f5928 <__cxa_atexit@plt+0x1e95dc> │ │ │ │ + ldr r2, [pc, #48] @ 1f5958 <__cxa_atexit@plt+0x1e960c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1feb18 <__cxa_atexit@plt+0x1f27cc> │ │ │ │ + ldr r3, [pc, #28] @ 1f5960 <__cxa_atexit@plt+0x1e9614> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe5b4 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ @ instruction: 0xffffea6c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + tsteq r1, r0, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1feb94 <__cxa_atexit@plt+0x1f2848> │ │ │ │ - ldr r3, [pc, #100] @ 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ + bhi 1f59dc <__cxa_atexit@plt+0x1e9690> │ │ │ │ + ldr r3, [pc, #100] @ 1f59ec <__cxa_atexit@plt+0x1e96a0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 1feb74 <__cxa_atexit@plt+0x1f2828> │ │ │ │ - ldr r3, [pc, #84] @ 1feba8 <__cxa_atexit@plt+0x1f285c> │ │ │ │ + beq 1f59bc <__cxa_atexit@plt+0x1e9670> │ │ │ │ + ldr r3, [pc, #84] @ 1f59f0 <__cxa_atexit@plt+0x1e96a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r9, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1feb84 <__cxa_atexit@plt+0x1f2838> │ │ │ │ + beq 1f59cc <__cxa_atexit@plt+0x1e9680> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1febac <__cxa_atexit@plt+0x1f2860> │ │ │ │ + ldr r7, [pc, #16] @ 1f59f4 <__cxa_atexit@plt+0x1e96a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r0, r8, asr #17 │ │ │ │ - @ instruction: 0x01109898 │ │ │ │ + @ instruction: 0x011123f0 │ │ │ │ + tsteq r1, r0, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1febf4 <__cxa_atexit@plt+0x1f28a8> │ │ │ │ + ldr r3, [pc, #48] @ 1f5a3c <__cxa_atexit@plt+0x1e96f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ - beq 1febe8 <__cxa_atexit@plt+0x1f289c> │ │ │ │ + beq 1f5a30 <__cxa_atexit@plt+0x1e96e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r0, r0, asr r8 │ │ │ │ + tsteq r1, r8, ror r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ - tsteq r0, r0, lsr r8 │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fec68 <__cxa_atexit@plt+0x1f291c> │ │ │ │ - ldr r2, [pc, #56] @ 1fec74 <__cxa_atexit@plt+0x1f2928> │ │ │ │ + bhi 1f5ab0 <__cxa_atexit@plt+0x1e9764> │ │ │ │ + ldr r2, [pc, #56] @ 1f5abc <__cxa_atexit@plt+0x1e9770> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fec58 <__cxa_atexit@plt+0x1f290c> │ │ │ │ + beq 1f5aa0 <__cxa_atexit@plt+0x1e9754> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011097d0 │ │ │ │ + @ instruction: 0x011122f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ - tsteq r0, ip, lsr #15 │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ + @ instruction: 0x011122d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fecd0 <__cxa_atexit@plt+0x1f2984> │ │ │ │ - ldr r2, [pc, #36] @ 1fece8 <__cxa_atexit@plt+0x1f299c> │ │ │ │ + bcc 1f5b18 <__cxa_atexit@plt+0x1e97cc> │ │ │ │ + ldr r2, [pc, #36] @ 1f5b30 <__cxa_atexit@plt+0x1e97e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1fecec <__cxa_atexit@plt+0x1f29a0> │ │ │ │ + ldr r7, [pc, #20] @ 1f5b34 <__cxa_atexit@plt+0x1e97e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x01109794 │ │ │ │ - tsteq r0, r4, asr r7 │ │ │ │ + @ instruction: 0x011122bc │ │ │ │ + tsteq r1, ip, ror r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1fed5c <__cxa_atexit@plt+0x1f2a10> │ │ │ │ - ldr r7, [pc, #88] @ 1fed74 <__cxa_atexit@plt+0x1f2a28> │ │ │ │ + bhi 1f5ba4 <__cxa_atexit@plt+0x1e9858> │ │ │ │ + ldr r7, [pc, #88] @ 1f5bbc <__cxa_atexit@plt+0x1e9870> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fed50 <__cxa_atexit@plt+0x1f2a04> │ │ │ │ - ldr r7, [pc, #72] @ 1fed78 <__cxa_atexit@plt+0x1f2a2c> │ │ │ │ + beq 1f5b98 <__cxa_atexit@plt+0x1e984c> │ │ │ │ + ldr r7, [pc, #72] @ 1f5bc0 <__cxa_atexit@plt+0x1e9874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 1fed7c <__cxa_atexit@plt+0x1f2a30> │ │ │ │ + ldr r7, [pc, #64] @ 1f5bc4 <__cxa_atexit@plt+0x1e9878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1fed80 <__cxa_atexit@plt+0x1f2a34> │ │ │ │ + ldr r7, [pc, #28] @ 1f5bc8 <__cxa_atexit@plt+0x1e987c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0121e70c │ │ │ │ - @ instruction: 0x0121e648 │ │ │ │ - tsteq r0, r0, lsl r7 │ │ │ │ - tsteq r0, r4, asr #13 │ │ │ │ + smlawteq r2, r4, r8, r7 │ │ │ │ + @ instruction: 0x01227800 │ │ │ │ + tsteq r1, r8, lsr r2 │ │ │ │ + tsteq r1, ip, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1fedbc <__cxa_atexit@plt+0x1f2a70> │ │ │ │ + ldr r3, [pc, #36] @ 1f5c04 <__cxa_atexit@plt+0x1e98b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 1fedc0 <__cxa_atexit@plt+0x1f2a74> │ │ │ │ + ldr r3, [pc, #28] @ 1f5c08 <__cxa_atexit@plt+0x1e98bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ - @ instruction: 0x0121e6a4 │ │ │ │ - @ instruction: 0x0121e5e0 │ │ │ │ - @ instruction: 0x0110969c │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ + @ instruction: 0x0122785c │ │ │ │ + @ instruction: 0x01227798 │ │ │ │ + tsteq r1, r4, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fee08 <__cxa_atexit@plt+0x1f2abc> │ │ │ │ - ldr r2, [pc, #36] @ 1fee20 <__cxa_atexit@plt+0x1f2ad4> │ │ │ │ + bcc 1f5c50 <__cxa_atexit@plt+0x1e9904> │ │ │ │ + ldr r2, [pc, #36] @ 1f5c68 <__cxa_atexit@plt+0x1e991c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 1fee24 <__cxa_atexit@plt+0x1f2ad8> │ │ │ │ + ldr r7, [pc, #20] @ 1f5c6c <__cxa_atexit@plt+0x1e9920> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r0, ip, asr r6 │ │ │ │ - tsteq r0, r0, asr #12 │ │ │ │ + tsteq r1, r4, lsl #3 │ │ │ │ + tsteq r1, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fee94 <__cxa_atexit@plt+0x1f2b48> │ │ │ │ - ldr r3, [pc, #84] @ 1feea8 <__cxa_atexit@plt+0x1f2b5c> │ │ │ │ + bhi 1f5cdc <__cxa_atexit@plt+0x1e9990> │ │ │ │ + ldr r3, [pc, #84] @ 1f5cf0 <__cxa_atexit@plt+0x1e99a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 1fee84 <__cxa_atexit@plt+0x1f2b38> │ │ │ │ - ldr r3, [pc, #68] @ 1feeac <__cxa_atexit@plt+0x1f2b60> │ │ │ │ + beq 1f5ccc <__cxa_atexit@plt+0x1e9980> │ │ │ │ + ldr r3, [pc, #68] @ 1f5cf4 <__cxa_atexit@plt+0x1e99a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 1feeb0 <__cxa_atexit@plt+0x1f2b64> │ │ │ │ + ldr r2, [pc, #60] @ 1f5cf8 <__cxa_atexit@plt+0x1e99ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1feeb4 <__cxa_atexit@plt+0x1f2b68> │ │ │ │ + ldr r7, [pc, #24] @ 1f5cfc <__cxa_atexit@plt+0x1e99b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x0121e51c │ │ │ │ - smlawteq r1, r8, r5, lr │ │ │ │ - @ instruction: 0x011095d8 │ │ │ │ - tsteq r0, r0, lsr #11 │ │ │ │ + ldrdeq r7, [r2, -r4]! │ │ │ │ + smlawbeq r2, r0, r7, r7 │ │ │ │ + tsteq r1, r0, lsl #2 │ │ │ │ + tsteq r1, r8, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 1feb2c <__cxa_atexit@plt+0x1f27e0> │ │ │ │ + b 1f5974 <__cxa_atexit@plt+0x1e9628> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fef50 <__cxa_atexit@plt+0x1f2c04> │ │ │ │ - ldr sl, [pc, #104] @ 1fef68 <__cxa_atexit@plt+0x1f2c1c> │ │ │ │ + bcc 1f5d98 <__cxa_atexit@plt+0x1e9a4c> │ │ │ │ + ldr sl, [pc, #104] @ 1f5db0 <__cxa_atexit@plt+0x1e9a64> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 1fef6c <__cxa_atexit@plt+0x1f2c20> │ │ │ │ + ldr r2, [pc, #100] @ 1f5db4 <__cxa_atexit@plt+0x1e9a68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 1fef70 <__cxa_atexit@plt+0x1f2c24> │ │ │ │ + ldr r9, [pc, #96] @ 1f5db8 <__cxa_atexit@plt+0x1e9a6c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 1fef74 <__cxa_atexit@plt+0x1f2c28> │ │ │ │ + ldr lr, [pc, #92] @ 1f5dbc <__cxa_atexit@plt+0x1e9a70> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -510718,583 +501392,583 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1fef78 <__cxa_atexit@plt+0x1f2c2c> │ │ │ │ + ldr r7, [pc, #32] @ 1f5dc0 <__cxa_atexit@plt+0x1e9a74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x0121e51c │ │ │ │ - tsteq r0, r4, lsr #10 │ │ │ │ + ldrdeq r7, [r2, -r4]! │ │ │ │ + tsteq r1, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1fefac <__cxa_atexit@plt+0x1f2c60> │ │ │ │ - ldr r5, [pc, #32] @ 1fefbc <__cxa_atexit@plt+0x1f2c70> │ │ │ │ + bhi 1f5df4 <__cxa_atexit@plt+0x1e9aa8> │ │ │ │ + ldr r5, [pc, #32] @ 1f5e04 <__cxa_atexit@plt+0x1e9ab8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1fefc0 <__cxa_atexit@plt+0x1f2c74> │ │ │ │ + ldr r7, [pc, #12] @ 1f5e08 <__cxa_atexit@plt+0x1e9abc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011094dc │ │ │ │ + tsteq r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff008 <__cxa_atexit@plt+0x1f2cbc> │ │ │ │ - ldr r2, [pc, #44] @ 1ff014 <__cxa_atexit@plt+0x1f2cc8> │ │ │ │ + bcc 1f5e50 <__cxa_atexit@plt+0x1e9b04> │ │ │ │ + ldr r2, [pc, #44] @ 1f5e5c <__cxa_atexit@plt+0x1e9b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121ea30 │ │ │ │ + smlawteq r2, r4, fp, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ff090 <__cxa_atexit@plt+0x1f2d44> │ │ │ │ - ldr r3, [pc, #128] @ 1ff0b8 <__cxa_atexit@plt+0x1f2d6c> │ │ │ │ + bhi 1f5ed8 <__cxa_atexit@plt+0x1e9b8c> │ │ │ │ + ldr r3, [pc, #128] @ 1f5f00 <__cxa_atexit@plt+0x1e9bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ff080 <__cxa_atexit@plt+0x1f2d34> │ │ │ │ + beq 1f5ec8 <__cxa_atexit@plt+0x1e9b7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1ff0a0 <__cxa_atexit@plt+0x1f2d54> │ │ │ │ - ldr r7, [pc, #100] @ 1ff0c0 <__cxa_atexit@plt+0x1f2d74> │ │ │ │ + bcc 1f5ee8 <__cxa_atexit@plt+0x1e9b9c> │ │ │ │ + ldr r7, [pc, #100] @ 1f5f08 <__cxa_atexit@plt+0x1e9bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ff0bc <__cxa_atexit@plt+0x1f2d70> │ │ │ │ + ldr r7, [pc, #36] @ 1f5f04 <__cxa_atexit@plt+0x1e9bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x011093fc │ │ │ │ - @ instruction: 0x0121e978 │ │ │ │ + tsteq r1, r4, lsr #30 │ │ │ │ + @ instruction: 0x01227b0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff108 <__cxa_atexit@plt+0x1f2dbc> │ │ │ │ - ldr r2, [pc, #44] @ 1ff114 <__cxa_atexit@plt+0x1f2dc8> │ │ │ │ + bcc 1f5f50 <__cxa_atexit@plt+0x1e9c04> │ │ │ │ + ldr r2, [pc, #44] @ 1f5f5c <__cxa_atexit@plt+0x1e9c10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121e8ec │ │ │ │ + smlawbeq r2, r0, sl, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ff148 <__cxa_atexit@plt+0x1f2dfc> │ │ │ │ - ldr r5, [pc, #32] @ 1ff158 <__cxa_atexit@plt+0x1f2e0c> │ │ │ │ + bhi 1f5f90 <__cxa_atexit@plt+0x1e9c44> │ │ │ │ + ldr r5, [pc, #32] @ 1f5fa0 <__cxa_atexit@plt+0x1e9c54> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 1ff15c <__cxa_atexit@plt+0x1f2e10> │ │ │ │ + ldr r7, [pc, #12] @ 1f5fa4 <__cxa_atexit@plt+0x1e9c58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r8, asr r3 │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff1a4 <__cxa_atexit@plt+0x1f2e58> │ │ │ │ - ldr r2, [pc, #44] @ 1ff1b0 <__cxa_atexit@plt+0x1f2e64> │ │ │ │ + bcc 1f5fec <__cxa_atexit@plt+0x1e9ca0> │ │ │ │ + ldr r2, [pc, #44] @ 1f5ff8 <__cxa_atexit@plt+0x1e9cac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121e894 │ │ │ │ + @ instruction: 0x01227a28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ff22c <__cxa_atexit@plt+0x1f2ee0> │ │ │ │ - ldr r3, [pc, #128] @ 1ff254 <__cxa_atexit@plt+0x1f2f08> │ │ │ │ + bhi 1f6074 <__cxa_atexit@plt+0x1e9d28> │ │ │ │ + ldr r3, [pc, #128] @ 1f609c <__cxa_atexit@plt+0x1e9d50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ff21c <__cxa_atexit@plt+0x1f2ed0> │ │ │ │ + beq 1f6064 <__cxa_atexit@plt+0x1e9d18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1ff23c <__cxa_atexit@plt+0x1f2ef0> │ │ │ │ - ldr r7, [pc, #100] @ 1ff25c <__cxa_atexit@plt+0x1f2f10> │ │ │ │ + bcc 1f6084 <__cxa_atexit@plt+0x1e9d38> │ │ │ │ + ldr r7, [pc, #100] @ 1f60a4 <__cxa_atexit@plt+0x1e9d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ff258 <__cxa_atexit@plt+0x1f2f0c> │ │ │ │ + ldr r7, [pc, #36] @ 1f60a0 <__cxa_atexit@plt+0x1e9d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r0, r8, ror r2 │ │ │ │ - ldrdeq lr, [r1, -ip]! │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ + @ instruction: 0x01227970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff2a4 <__cxa_atexit@plt+0x1f2f58> │ │ │ │ - ldr r2, [pc, #44] @ 1ff2b0 <__cxa_atexit@plt+0x1f2f64> │ │ │ │ + bcc 1f60ec <__cxa_atexit@plt+0x1e9da0> │ │ │ │ + ldr r2, [pc, #44] @ 1f60f8 <__cxa_atexit@plt+0x1e9dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121e750 │ │ │ │ + @ instruction: 0x012278e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1ff360 <__cxa_atexit@plt+0x1f3014> │ │ │ │ - ldr r3, [pc, #156] @ 1ff370 <__cxa_atexit@plt+0x1f3024> │ │ │ │ + bhi 1f61a8 <__cxa_atexit@plt+0x1e9e5c> │ │ │ │ + ldr r3, [pc, #156] @ 1f61b8 <__cxa_atexit@plt+0x1e9e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ff338 <__cxa_atexit@plt+0x1f2fec> │ │ │ │ - ldr r2, [pc, #132] @ 1ff374 <__cxa_atexit@plt+0x1f3028> │ │ │ │ + beq 1f6180 <__cxa_atexit@plt+0x1e9e34> │ │ │ │ + ldr r2, [pc, #132] @ 1f61bc <__cxa_atexit@plt+0x1e9e70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff348 <__cxa_atexit@plt+0x1f2ffc> │ │ │ │ - ldr r2, [pc, #100] @ 1ff378 <__cxa_atexit@plt+0x1f302c> │ │ │ │ + beq 1f6190 <__cxa_atexit@plt+0x1e9e44> │ │ │ │ + ldr r2, [pc, #100] @ 1f61c0 <__cxa_atexit@plt+0x1e9e74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 1ff354 <__cxa_atexit@plt+0x1f3008> │ │ │ │ + beq 1f619c <__cxa_atexit@plt+0x1e9e50> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ff37c <__cxa_atexit@plt+0x1f3030> │ │ │ │ + ldr r7, [pc, #20] @ 1f61c4 <__cxa_atexit@plt+0x1e9e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ + tsteq r1, r0, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #88] @ 1ff3f4 <__cxa_atexit@plt+0x1f30a8> │ │ │ │ + ldr r2, [pc, #88] @ 1f623c <__cxa_atexit@plt+0x1e9ef0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff3dc <__cxa_atexit@plt+0x1f3090> │ │ │ │ - ldr r2, [pc, #64] @ 1ff3f8 <__cxa_atexit@plt+0x1f30ac> │ │ │ │ + beq 1f6224 <__cxa_atexit@plt+0x1e9ed8> │ │ │ │ + ldr r2, [pc, #64] @ 1f6240 <__cxa_atexit@plt+0x1e9ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 1ff3e8 <__cxa_atexit@plt+0x1f309c> │ │ │ │ + beq 1f6230 <__cxa_atexit@plt+0x1e9ee4> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 1ff43c <__cxa_atexit@plt+0x1f30f0> │ │ │ │ + ldr r2, [pc, #36] @ 1f6284 <__cxa_atexit@plt+0x1e9f38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff434 <__cxa_atexit@plt+0x1f30e8> │ │ │ │ + beq 1f627c <__cxa_atexit@plt+0x1e9f30> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 1ff4ec <__cxa_atexit@plt+0x1f31a0> │ │ │ │ + ldr r2, [pc, #140] @ 1f6334 <__cxa_atexit@plt+0x1e9fe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1ff4f0 <__cxa_atexit@plt+0x1f31a4> │ │ │ │ + ldr r1, [pc, #136] @ 1f6338 <__cxa_atexit@plt+0x1e9fec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 1ff4ac <__cxa_atexit@plt+0x1f3160> │ │ │ │ + bne 1f62f4 <__cxa_atexit@plt+0x1e9fa8> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff4d8 <__cxa_atexit@plt+0x1f318c> │ │ │ │ + beq 1f6320 <__cxa_atexit@plt+0x1e9fd4> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff4e4 <__cxa_atexit@plt+0x1f3198> │ │ │ │ + beq 1f632c <__cxa_atexit@plt+0x1e9fe0> │ │ │ │ str r7, [r5] │ │ │ │ - b 1ff468 <__cxa_atexit@plt+0x1f311c> │ │ │ │ - ldr r2, [pc, #64] @ 1ff4f4 <__cxa_atexit@plt+0x1f31a8> │ │ │ │ + b 1f62b0 <__cxa_atexit@plt+0x1e9f64> │ │ │ │ + ldr r2, [pc, #64] @ 1f633c <__cxa_atexit@plt+0x1e9ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff4d8 <__cxa_atexit@plt+0x1f318c> │ │ │ │ + beq 1f6320 <__cxa_atexit@plt+0x1e9fd4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1ff52c <__cxa_atexit@plt+0x1f31e0> │ │ │ │ + ldr r3, [pc, #36] @ 1f6374 <__cxa_atexit@plt+0x1ea028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff524 <__cxa_atexit@plt+0x1f31d8> │ │ │ │ + beq 1f636c <__cxa_atexit@plt+0x1ea020> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ + b 1f629c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 1ff2c0 <__cxa_atexit@plt+0x1f2f74> │ │ │ │ + b 1f6108 <__cxa_atexit@plt+0x1e9dbc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ff5a4 <__cxa_atexit@plt+0x1f3258> │ │ │ │ - ldr r3, [pc, #40] @ 1ff5bc <__cxa_atexit@plt+0x1f3270> │ │ │ │ + bcc 1f63ec <__cxa_atexit@plt+0x1ea0a0> │ │ │ │ + ldr r3, [pc, #40] @ 1f6404 <__cxa_atexit@plt+0x1ea0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1ff5c0 <__cxa_atexit@plt+0x1f3274> │ │ │ │ + ldr r7, [pc, #20] @ 1f6408 <__cxa_atexit@plt+0x1ea0bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlawbeq r1, r4, r4, lr │ │ │ │ - tsteq r0, ip, lsl pc │ │ │ │ + @ instruction: 0x01227618 │ │ │ │ + tsteq r1, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff5fc <__cxa_atexit@plt+0x1f32b0> │ │ │ │ - ldr r2, [pc, #36] @ 1ff604 <__cxa_atexit@plt+0x1f32b8> │ │ │ │ + bhi 1f6444 <__cxa_atexit@plt+0x1ea0f8> │ │ │ │ + ldr r2, [pc, #36] @ 1f644c <__cxa_atexit@plt+0x1ea100> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1ff608 <__cxa_atexit@plt+0x1f32bc> │ │ │ │ + ldr r1, [pc, #32] @ 1f6450 <__cxa_atexit@plt+0x1ea104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror #29 │ │ │ │ - smlawbeq r1, r8, sp, sp │ │ │ │ - @ instruction: 0x01108dd4 │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ + @ instruction: 0x01226f40 │ │ │ │ + @ instruction: 0x011118fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff674 <__cxa_atexit@plt+0x1f3328> │ │ │ │ + bhi 1f64bc <__cxa_atexit@plt+0x1ea170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff680 <__cxa_atexit@plt+0x1f3334> │ │ │ │ - ldr r1, [pc, #80] @ 1ff690 <__cxa_atexit@plt+0x1f3344> │ │ │ │ + bcc 1f64c8 <__cxa_atexit@plt+0x1ea17c> │ │ │ │ + ldr r1, [pc, #80] @ 1f64d8 <__cxa_atexit@plt+0x1ea18c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 1ff694 <__cxa_atexit@plt+0x1f3348> │ │ │ │ + ldr r2, [pc, #76] @ 1f64dc <__cxa_atexit@plt+0x1ea190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1ff698 <__cxa_atexit@plt+0x1f334c> │ │ │ │ + ldr r7, [pc, #52] @ 1f64e0 <__cxa_atexit@plt+0x1ea194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0121dd28 │ │ │ │ - @ instruction: 0x0121e55c │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ + @ instruction: 0x01226ee0 │ │ │ │ + strdeq r7, [r2, -r8]! │ │ │ │ + tsteq r1, r8, ror #16 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1ff6e4 <__cxa_atexit@plt+0x1f3398> │ │ │ │ - ldr r7, [pc, #52] @ 1ff6fc <__cxa_atexit@plt+0x1f33b0> │ │ │ │ + bcc 1f652c <__cxa_atexit@plt+0x1ea1e0> │ │ │ │ + ldr r7, [pc, #52] @ 1f6544 <__cxa_atexit@plt+0x1ea1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ - ldr r7, [pc, #20] @ 1ff700 <__cxa_atexit@plt+0x1f33b4> │ │ │ │ + ldr r7, [pc, #20] @ 1f6548 <__cxa_atexit@plt+0x1ea1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r0, r0, ror #27 │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff73c <__cxa_atexit@plt+0x1f33f0> │ │ │ │ - ldr r2, [pc, #36] @ 1ff744 <__cxa_atexit@plt+0x1f33f8> │ │ │ │ + bhi 1f6584 <__cxa_atexit@plt+0x1ea238> │ │ │ │ + ldr r2, [pc, #36] @ 1f658c <__cxa_atexit@plt+0x1ea240> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1ff748 <__cxa_atexit@plt+0x1f33fc> │ │ │ │ + ldr r1, [pc, #32] @ 1f6590 <__cxa_atexit@plt+0x1ea244> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsr #27 │ │ │ │ - @ instruction: 0x0121dc48 │ │ │ │ - @ instruction: 0x01108c94 │ │ │ │ + @ instruction: 0x011118d0 │ │ │ │ + @ instruction: 0x01226e00 │ │ │ │ + @ instruction: 0x011117bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff7b8 <__cxa_atexit@plt+0x1f346c> │ │ │ │ + bhi 1f6600 <__cxa_atexit@plt+0x1ea2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ff7c4 <__cxa_atexit@plt+0x1f3478> │ │ │ │ - ldr r1, [pc, #84] @ 1ff7d4 <__cxa_atexit@plt+0x1f3488> │ │ │ │ + bcc 1f660c <__cxa_atexit@plt+0x1ea2c0> │ │ │ │ + ldr r1, [pc, #84] @ 1f661c <__cxa_atexit@plt+0x1ea2d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 1ff7d8 <__cxa_atexit@plt+0x1f348c> │ │ │ │ + ldr r2, [pc, #80] @ 1f6620 <__cxa_atexit@plt+0x1ea2d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 1ff7dc <__cxa_atexit@plt+0x1f3490> │ │ │ │ + ldr r7, [pc, #52] @ 1f6624 <__cxa_atexit@plt+0x1ea2d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0121dbe8 │ │ │ │ - @ instruction: 0x0121e418 │ │ │ │ - @ instruction: 0x01108bfc │ │ │ │ + @ instruction: 0x01226da0 │ │ │ │ + @ instruction: 0x012275b4 │ │ │ │ + tsteq r1, r4, lsr #14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff874 <__cxa_atexit@plt+0x1f3528> │ │ │ │ - ldr r6, [pc, #144] @ 1ff898 <__cxa_atexit@plt+0x1f354c> │ │ │ │ + bhi 1f66bc <__cxa_atexit@plt+0x1ea370> │ │ │ │ + ldr r6, [pc, #144] @ 1f66e0 <__cxa_atexit@plt+0x1ea394> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ff864 <__cxa_atexit@plt+0x1f3518> │ │ │ │ + beq 1f66ac <__cxa_atexit@plt+0x1ea360> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ff888 <__cxa_atexit@plt+0x1f353c> │ │ │ │ - ldr r3, [pc, #104] @ 1ff8a0 <__cxa_atexit@plt+0x1f3554> │ │ │ │ + bcc 1f66d0 <__cxa_atexit@plt+0x1ea384> │ │ │ │ + ldr r3, [pc, #104] @ 1f66e8 <__cxa_atexit@plt+0x1ea39c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldmda r5, {r0, r8} │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r1, [r2, #8] │ │ │ │ @@ -511303,35 +501977,35 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1ff89c <__cxa_atexit@plt+0x1f3550> │ │ │ │ + ldr r7, [pc, #32] @ 1f66e4 <__cxa_atexit@plt+0x1ea398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, r8, asr ip │ │ │ │ + tsteq r1, r0, lsl #15 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r0, ip, lsr fp │ │ │ │ + tsteq r1, r4, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ff8f8 <__cxa_atexit@plt+0x1f35ac> │ │ │ │ - ldr r3, [pc, #56] @ 1ff904 <__cxa_atexit@plt+0x1f35b8> │ │ │ │ + bcc 1f6740 <__cxa_atexit@plt+0x1ea3f4> │ │ │ │ + ldr r3, [pc, #56] @ 1f674c <__cxa_atexit@plt+0x1ea400> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ @@ -511346,136 +502020,136 @@ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ff978 <__cxa_atexit@plt+0x1f362c> │ │ │ │ - ldr r8, [pc, #108] @ 1ff998 <__cxa_atexit@plt+0x1f364c> │ │ │ │ + bcc 1f67c0 <__cxa_atexit@plt+0x1ea474> │ │ │ │ + ldr r8, [pc, #108] @ 1f67e0 <__cxa_atexit@plt+0x1ea494> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 1ff95c <__cxa_atexit@plt+0x1f3610> │ │ │ │ - ldr r1, [pc, #72] @ 1ff9a0 <__cxa_atexit@plt+0x1f3654> │ │ │ │ + ble 1f67a4 <__cxa_atexit@plt+0x1ea458> │ │ │ │ + ldr r1, [pc, #72] @ 1f67e8 <__cxa_atexit@plt+0x1ea49c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1ff964 <__cxa_atexit@plt+0x1f3618> │ │ │ │ - ldr r1, [pc, #56] @ 1ff99c <__cxa_atexit@plt+0x1f3650> │ │ │ │ + b 1f67ac <__cxa_atexit@plt+0x1ea460> │ │ │ │ + ldr r1, [pc, #56] @ 1f67e4 <__cxa_atexit@plt+0x1ea498> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ bx r2 │ │ │ │ - ldr r7, [pc, #36] @ 1ff9a4 <__cxa_atexit@plt+0x1f3658> │ │ │ │ + ldr r7, [pc, #36] @ 1f67ec <__cxa_atexit@plt+0x1ea4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ - tsteq r0, ip, asr fp │ │ │ │ + tsteq r1, r4, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff9f8 <__cxa_atexit@plt+0x1f36ac> │ │ │ │ + bhi 1f6840 <__cxa_atexit@plt+0x1ea4f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 1ffa00 <__cxa_atexit@plt+0x1f36b4> │ │ │ │ + ldr lr, [pc, #52] @ 1f6848 <__cxa_atexit@plt+0x1ea4fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 1ffa04 <__cxa_atexit@plt+0x1f36b8> │ │ │ │ + ldr r0, [pc, #48] @ 1f684c <__cxa_atexit@plt+0x1ea500> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 1ffa08 <__cxa_atexit@plt+0x1f36bc> │ │ │ │ + ldr r1, [pc, #40] @ 1f6850 <__cxa_atexit@plt+0x1ea504> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121d9a4 │ │ │ │ - @ instruction: 0x0121d9a0 │ │ │ │ - @ instruction: 0x0121da4c │ │ │ │ + @ instruction: 0x01226b5c │ │ │ │ + @ instruction: 0x01226b58 │ │ │ │ + @ instruction: 0x01226c04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ffa40 <__cxa_atexit@plt+0x1f36f4> │ │ │ │ + bhi 1f6888 <__cxa_atexit@plt+0x1ea53c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ffa48 <__cxa_atexit@plt+0x1f36fc> │ │ │ │ + ldr r1, [pc, #24] @ 1f6890 <__cxa_atexit@plt+0x1ea544> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121d940 │ │ │ │ - @ instruction: 0x011089d8 │ │ │ │ + strdeq r6, [r2, -r8]! │ │ │ │ + tsteq r1, r0, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ffb20 <__cxa_atexit@plt+0x1f37d4> │ │ │ │ - ldr r3, [pc, #204] @ 1ffb3c <__cxa_atexit@plt+0x1f37f0> │ │ │ │ + bhi 1f6968 <__cxa_atexit@plt+0x1ea61c> │ │ │ │ + ldr r3, [pc, #204] @ 1f6984 <__cxa_atexit@plt+0x1ea638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r2, #-12] │ │ │ │ stmdb r2, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ffb08 <__cxa_atexit@plt+0x1f37bc> │ │ │ │ + beq 1f6950 <__cxa_atexit@plt+0x1ea604> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1ffb2c <__cxa_atexit@plt+0x1f37e0> │ │ │ │ - ldr lr, [pc, #156] @ 1ffb40 <__cxa_atexit@plt+0x1f37f4> │ │ │ │ + bcc 1f6974 <__cxa_atexit@plt+0x1ea628> │ │ │ │ + ldr lr, [pc, #156] @ 1f6988 <__cxa_atexit@plt+0x1ea63c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #152] @ 1ffb44 <__cxa_atexit@plt+0x1f37f8> │ │ │ │ + ldr r0, [pc, #152] @ 1f698c <__cxa_atexit@plt+0x1ea640> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r7, [r2, #-8] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ str r0, [r6, #4]! │ │ │ │ str lr, [r2, #-12] │ │ │ │ stmdb r2, {r8, sl} │ │ │ │ - ldr r0, [pc, #116] @ 1ffb48 <__cxa_atexit@plt+0x1f37fc> │ │ │ │ + ldr r0, [pc, #116] @ 1f6990 <__cxa_atexit@plt+0x1ea644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #108] @ 1ffb4c <__cxa_atexit@plt+0x1f3800> │ │ │ │ + ldr lr, [pc, #108] @ 1f6994 <__cxa_atexit@plt+0x1ea648> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r6, #8 │ │ │ │ stm ip, {r1, r7, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ffb10 <__cxa_atexit@plt+0x1f37c4> │ │ │ │ + beq 1f6958 <__cxa_atexit@plt+0x1ea60c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -511484,176 +502158,176 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x0121d8a8 │ │ │ │ - smlawbeq r1, ip, r8, sp │ │ │ │ - @ instruction: 0x011088d4 │ │ │ │ + @ instruction: 0x01226a60 │ │ │ │ + @ instruction: 0x01226a44 │ │ │ │ + @ instruction: 0x011113fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ffbe0 <__cxa_atexit@plt+0x1f3894> │ │ │ │ - ldr lr, [pc, #116] @ 1ffbec <__cxa_atexit@plt+0x1f38a0> │ │ │ │ + bcc 1f6a28 <__cxa_atexit@plt+0x1ea6dc> │ │ │ │ + ldr lr, [pc, #116] @ 1f6a34 <__cxa_atexit@plt+0x1ea6e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 1ffbf0 <__cxa_atexit@plt+0x1f38a4> │ │ │ │ + ldr r1, [pc, #112] @ 1f6a38 <__cxa_atexit@plt+0x1ea6ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub sl, r6, #6 │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - ldr r1, [pc, #80] @ 1ffbf4 <__cxa_atexit@plt+0x1f38a8> │ │ │ │ + ldr r1, [pc, #80] @ 1f6a3c <__cxa_atexit@plt+0x1ea6f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 1ffbf8 <__cxa_atexit@plt+0x1f38ac> │ │ │ │ + ldr lr, [pc, #72] @ 1f6a40 <__cxa_atexit@plt+0x1ea6f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ffbd8 <__cxa_atexit@plt+0x1f388c> │ │ │ │ + beq 1f6a20 <__cxa_atexit@plt+0x1ea6d4> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrdeq sp, [r1, -r8]! │ │ │ │ - @ instruction: 0x0121d7bc │ │ │ │ - tsteq r0, r8, lsr #16 │ │ │ │ + @ instruction: 0x01226990 │ │ │ │ + @ instruction: 0x01226974 │ │ │ │ + tsteq r1, r0, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ + tsteq r1, r0, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ffc6c <__cxa_atexit@plt+0x1f3920> │ │ │ │ - ldr r2, [pc, #56] @ 1ffc7c <__cxa_atexit@plt+0x1f3930> │ │ │ │ + bcc 1f6ab4 <__cxa_atexit@plt+0x1ea768> │ │ │ │ + ldr r2, [pc, #56] @ 1f6ac4 <__cxa_atexit@plt+0x1ea778> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 1ffc80 <__cxa_atexit@plt+0x1f3934> │ │ │ │ + ldr r3, [pc, #44] @ 1f6ac8 <__cxa_atexit@plt+0x1ea77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rscseq lr, r7, r8, asr #19 │ │ │ │ + rscseq r7, r8, r3, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1ffce8 <__cxa_atexit@plt+0x1f399c> │ │ │ │ + bhi 1f6b30 <__cxa_atexit@plt+0x1ea7e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ffcf4 <__cxa_atexit@plt+0x1f39a8> │ │ │ │ - ldr r1, [pc, #80] @ 1ffd04 <__cxa_atexit@plt+0x1f39b8> │ │ │ │ + bcc 1f6b3c <__cxa_atexit@plt+0x1ea7f0> │ │ │ │ + ldr r1, [pc, #80] @ 1f6b4c <__cxa_atexit@plt+0x1ea800> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 1ffd08 <__cxa_atexit@plt+0x1f39bc> │ │ │ │ + ldr r5, [pc, #72] @ 1f6b50 <__cxa_atexit@plt+0x1ea804> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 1ffd0c <__cxa_atexit@plt+0x1f39c0> │ │ │ │ + ldr r0, [pc, #56] @ 1f6b54 <__cxa_atexit@plt+0x1ea808> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121d6bc │ │ │ │ - @ instruction: 0x0121d6a8 │ │ │ │ - @ instruction: 0x0121d698 │ │ │ │ - tsteq r0, r4, lsl r7 │ │ │ │ + @ instruction: 0x01226874 │ │ │ │ + @ instruction: 0x01226860 │ │ │ │ + @ instruction: 0x01226850 │ │ │ │ + tsteq r1, ip, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1ffde8 <__cxa_atexit@plt+0x1f3a9c> │ │ │ │ - ldr r3, [pc, #208] @ 1ffe04 <__cxa_atexit@plt+0x1f3ab8> │ │ │ │ + bhi 1f6c30 <__cxa_atexit@plt+0x1ea8e4> │ │ │ │ + ldr r3, [pc, #208] @ 1f6c4c <__cxa_atexit@plt+0x1ea900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r2, #-12] │ │ │ │ str r1, [r2, #-8] │ │ │ │ str r0, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ffdd0 <__cxa_atexit@plt+0x1f3a84> │ │ │ │ + beq 1f6c18 <__cxa_atexit@plt+0x1ea8cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 1ffdf4 <__cxa_atexit@plt+0x1f3aa8> │ │ │ │ - ldr r1, [pc, #156] @ 1ffe08 <__cxa_atexit@plt+0x1f3abc> │ │ │ │ + bcc 1f6c3c <__cxa_atexit@plt+0x1ea8f0> │ │ │ │ + ldr r1, [pc, #156] @ 1f6c50 <__cxa_atexit@plt+0x1ea904> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #152] @ 1ffe0c <__cxa_atexit@plt+0x1f3ac0> │ │ │ │ + ldr lr, [pc, #152] @ 1f6c54 <__cxa_atexit@plt+0x1ea908> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r7, [r2, #-8] │ │ │ │ ldr r0, [r2, #-4] │ │ │ │ stmdb r2, {r1, r8, sl} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #120] @ 1ffe10 <__cxa_atexit@plt+0x1f3ac4> │ │ │ │ + ldr r1, [pc, #120] @ 1f6c58 <__cxa_atexit@plt+0x1ea90c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #112] @ 1ffe14 <__cxa_atexit@plt+0x1f3ac8> │ │ │ │ + ldr lr, [pc, #112] @ 1f6c5c <__cxa_atexit@plt+0x1ea910> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ tst r9, #3 │ │ │ │ - beq 1ffdd8 <__cxa_atexit@plt+0x1f3a8c> │ │ │ │ + beq 1f6c20 <__cxa_atexit@plt+0x1ea8d4> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -511662,84 +502336,84 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x0121d5e4 │ │ │ │ - smlawteq r1, r8, r5, sp │ │ │ │ - tsteq r0, ip, lsl #12 │ │ │ │ + @ instruction: 0x0122679c │ │ │ │ + smlawbeq r2, r0, r7, r6 │ │ │ │ + tsteq r1, r4, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ffea0 <__cxa_atexit@plt+0x1f3b54> │ │ │ │ - ldr r2, [pc, #108] @ 1ffeac <__cxa_atexit@plt+0x1f3b60> │ │ │ │ + bcc 1f6ce8 <__cxa_atexit@plt+0x1ea99c> │ │ │ │ + ldr r2, [pc, #108] @ 1f6cf4 <__cxa_atexit@plt+0x1ea9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 1ffeb0 <__cxa_atexit@plt+0x1f3b64> │ │ │ │ + ldr lr, [pc, #104] @ 1f6cf8 <__cxa_atexit@plt+0x1ea9ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub sl, r6, #6 │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ stm r5, {r2, r8, sl} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1ffeb4 <__cxa_atexit@plt+0x1f3b68> │ │ │ │ + ldr r2, [pc, #76] @ 1f6cfc <__cxa_atexit@plt+0x1ea9b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #68] @ 1ffeb8 <__cxa_atexit@plt+0x1f3b6c> │ │ │ │ + ldr lr, [pc, #68] @ 1f6d00 <__cxa_atexit@plt+0x1ea9b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ffe98 <__cxa_atexit@plt+0x1f3b4c> │ │ │ │ + beq 1f6ce0 <__cxa_atexit@plt+0x1ea994> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x0121d514 │ │ │ │ - strdeq sp, [r1, -r8]! │ │ │ │ - tsteq r0, r8, ror #10 │ │ │ │ + smlawteq r2, ip, r6, r6 │ │ │ │ + @ instruction: 0x012266b0 │ │ │ │ + @ instruction: 0x01111090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f360c <__cxa_atexit@plt+0x2e72c0> │ │ │ │ - tsteq r0, ip, asr #10 │ │ │ │ + b 2ea454 <__cxa_atexit@plt+0x2de108> │ │ │ │ + tsteq r1, r4, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fff44 <__cxa_atexit@plt+0x1f3bf8> │ │ │ │ + bhi 1f6d8c <__cxa_atexit@plt+0x1eaa40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fff50 <__cxa_atexit@plt+0x1f3c04> │ │ │ │ - ldr r2, [pc, #84] @ 1fff60 <__cxa_atexit@plt+0x1f3c14> │ │ │ │ + bcc 1f6d98 <__cxa_atexit@plt+0x1eaa4c> │ │ │ │ + ldr r2, [pc, #84] @ 1f6da8 <__cxa_atexit@plt+0x1eaa5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1fff64 <__cxa_atexit@plt+0x1f3c18> │ │ │ │ + ldr r1, [pc, #80] @ 1f6dac <__cxa_atexit@plt+0x1eaa60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1fff68 <__cxa_atexit@plt+0x1f3c1c> │ │ │ │ + ldr r8, [pc, #60] @ 1f6db0 <__cxa_atexit@plt+0x1eaa64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -511747,244 +502421,244 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x0121d45c │ │ │ │ - ldrshteq lr, [r7], #96 @ 0x60 │ │ │ │ - @ instruction: 0x011084b4 │ │ │ │ + @ instruction: 0x01226614 │ │ │ │ + smlalseq r7, r8, fp, r7 │ │ │ │ + @ instruction: 0x01110fdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1fffdc <__cxa_atexit@plt+0x1f3c90> │ │ │ │ - ldr lr, [pc, #84] @ 1fffec <__cxa_atexit@plt+0x1f3ca0> │ │ │ │ + bcc 1f6e24 <__cxa_atexit@plt+0x1eaad8> │ │ │ │ + ldr lr, [pc, #84] @ 1f6e34 <__cxa_atexit@plt+0x1eaae8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1ffff0 <__cxa_atexit@plt+0x1f3ca4> │ │ │ │ + ldr r1, [pc, #80] @ 1f6e38 <__cxa_atexit@plt+0x1eaaec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 1ffff4 <__cxa_atexit@plt+0x1f3ca8> │ │ │ │ + ldr lr, [pc, #56] @ 1f6e3c <__cxa_atexit@plt+0x1eaaf0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x0121d3e0 │ │ │ │ - @ instruction: 0x0121d3b0 │ │ │ │ + @ instruction: 0x01226598 │ │ │ │ + @ instruction: 0x01226568 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ + tsteq r1, r8, asr #30 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 200074 <__cxa_atexit@plt+0x1f3d28> │ │ │ │ - ldr r7, [pc, #104] @ 200094 <__cxa_atexit@plt+0x1f3d48> │ │ │ │ + bcc 1f6ebc <__cxa_atexit@plt+0x1eab70> │ │ │ │ + ldr r7, [pc, #104] @ 1f6edc <__cxa_atexit@plt+0x1eab90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5], #4 │ │ │ │ mov r3, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 200058 <__cxa_atexit@plt+0x1f3d0c> │ │ │ │ - ldr r1, [pc, #72] @ 20009c <__cxa_atexit@plt+0x1f3d50> │ │ │ │ + ble 1f6ea0 <__cxa_atexit@plt+0x1eab54> │ │ │ │ + ldr r1, [pc, #72] @ 1f6ee4 <__cxa_atexit@plt+0x1eab98> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 200060 <__cxa_atexit@plt+0x1f3d14> │ │ │ │ - ldr r1, [pc, #56] @ 200098 <__cxa_atexit@plt+0x1f3d4c> │ │ │ │ + b 1f6ea8 <__cxa_atexit@plt+0x1eab5c> │ │ │ │ + ldr r1, [pc, #56] @ 1f6ee0 <__cxa_atexit@plt+0x1eab94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ str sl, [r2, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2000a0 <__cxa_atexit@plt+0x1f3d54> │ │ │ │ + ldr r7, [pc, #36] @ 1f6ee8 <__cxa_atexit@plt+0x1eab9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r0, r0, ror #8 │ │ │ │ - tsteq r0, ip, lsr #8 │ │ │ │ + tsteq r1, r8, lsl #31 │ │ │ │ + tsteq r1, r4, asr pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2000ec <__cxa_atexit@plt+0x1f3da0> │ │ │ │ - ldr r7, [pc, #52] @ 200100 <__cxa_atexit@plt+0x1f3db4> │ │ │ │ + bhi 1f6f34 <__cxa_atexit@plt+0x1eabe8> │ │ │ │ + ldr r7, [pc, #52] @ 1f6f48 <__cxa_atexit@plt+0x1eabfc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2000e0 <__cxa_atexit@plt+0x1f3d94> │ │ │ │ + beq 1f6f28 <__cxa_atexit@plt+0x1eabdc> │ │ │ │ mov r7, r9 │ │ │ │ - b 200114 <__cxa_atexit@plt+0x1f3dc8> │ │ │ │ + b 1f6f5c <__cxa_atexit@plt+0x1eac10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 200104 <__cxa_atexit@plt+0x1f3db8> │ │ │ │ + ldr r7, [pc, #16] @ 1f6f4c <__cxa_atexit@plt+0x1eac00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x011083f0 │ │ │ │ - tsteq r0, ip, asr #7 │ │ │ │ + tsteq r1, r8, lsl pc │ │ │ │ + @ instruction: 0x01110ef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #184] @ 2001d4 <__cxa_atexit@plt+0x1f3e88> │ │ │ │ + ldr r3, [pc, #184] @ 1f701c <__cxa_atexit@plt+0x1eacd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 200188 <__cxa_atexit@plt+0x1f3e3c> │ │ │ │ + beq 1f6fd0 <__cxa_atexit@plt+0x1eac84> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2001b0 <__cxa_atexit@plt+0x1f3e64> │ │ │ │ - ldr r8, [pc, #124] @ 2001d8 <__cxa_atexit@plt+0x1f3e8c> │ │ │ │ + bcc 1f6ff8 <__cxa_atexit@plt+0x1eacac> │ │ │ │ + ldr r8, [pc, #124] @ 1f7020 <__cxa_atexit@plt+0x1eacd4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r2, #4]! │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 200190 <__cxa_atexit@plt+0x1f3e44> │ │ │ │ - ldr r0, [pc, #92] @ 2001e0 <__cxa_atexit@plt+0x1f3e94> │ │ │ │ + ble 1f6fd8 <__cxa_atexit@plt+0x1eac8c> │ │ │ │ + ldr r0, [pc, #92] @ 1f7028 <__cxa_atexit@plt+0x1eacdc> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 200198 <__cxa_atexit@plt+0x1f3e4c> │ │ │ │ + b 1f6fe0 <__cxa_atexit@plt+0x1eac94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #68] @ 2001dc <__cxa_atexit@plt+0x1f3e90> │ │ │ │ + ldr r0, [pc, #68] @ 1f7024 <__cxa_atexit@plt+0x1eacd8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r5] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #44] @ 2001e4 <__cxa_atexit@plt+0x1f3e98> │ │ │ │ + ldr r7, [pc, #44] @ 1f702c <__cxa_atexit@plt+0x1eace0> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r1, lr} │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq r0, r4, lsr #6 │ │ │ │ - tsteq r0, ip, ror #5 │ │ │ │ + tsteq r1, ip, asr #28 │ │ │ │ + tsteq r1, r4, lsl lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 20026c <__cxa_atexit@plt+0x1f3f20> │ │ │ │ - ldr r8, [pc, #104] @ 20028c <__cxa_atexit@plt+0x1f3f40> │ │ │ │ + bcc 1f70b4 <__cxa_atexit@plt+0x1ead68> │ │ │ │ + ldr r8, [pc, #104] @ 1f70d4 <__cxa_atexit@plt+0x1ead88> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 200250 <__cxa_atexit@plt+0x1f3f04> │ │ │ │ - ldr r0, [pc, #72] @ 200294 <__cxa_atexit@plt+0x1f3f48> │ │ │ │ + ble 1f7098 <__cxa_atexit@plt+0x1ead4c> │ │ │ │ + ldr r0, [pc, #72] @ 1f70dc <__cxa_atexit@plt+0x1ead90> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 200258 <__cxa_atexit@plt+0x1f3f0c> │ │ │ │ - ldr r0, [pc, #56] @ 200290 <__cxa_atexit@plt+0x1f3f44> │ │ │ │ + b 1f70a0 <__cxa_atexit@plt+0x1ead54> │ │ │ │ + ldr r0, [pc, #56] @ 1f70d8 <__cxa_atexit@plt+0x1ead8c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r5] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ str lr, [r2, #28] │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #36] @ 200298 <__cxa_atexit@plt+0x1f3f4c> │ │ │ │ + ldr r7, [pc, #36] @ 1f70e0 <__cxa_atexit@plt+0x1ead94> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r0, lr} │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ - tsteq r0, r4, lsr r2 │ │ │ │ + @ instruction: 0x01110d90 │ │ │ │ + tsteq r1, ip, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 200334 <__cxa_atexit@plt+0x1f3fe8> │ │ │ │ - ldr r2, [pc, #168] @ 200368 <__cxa_atexit@plt+0x1f401c> │ │ │ │ + bhi 1f717c <__cxa_atexit@plt+0x1eae30> │ │ │ │ + ldr r2, [pc, #168] @ 1f71b0 <__cxa_atexit@plt+0x1eae64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 200324 <__cxa_atexit@plt+0x1f3fd8> │ │ │ │ + beq 1f716c <__cxa_atexit@plt+0x1eae20> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20033c <__cxa_atexit@plt+0x1f3ff0> │ │ │ │ - ldr lr, [pc, #120] @ 200370 <__cxa_atexit@plt+0x1f4024> │ │ │ │ + bcc 1f7184 <__cxa_atexit@plt+0x1eae38> │ │ │ │ + ldr lr, [pc, #120] @ 1f71b8 <__cxa_atexit@plt+0x1eae6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #116] @ 200374 <__cxa_atexit@plt+0x1f4028> │ │ │ │ + ldr r8, [pc, #116] @ 1f71bc <__cxa_atexit@plt+0x1eae70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -511993,276 +502667,276 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 20036c <__cxa_atexit@plt+0x1f4020> │ │ │ │ + ldr r7, [pc, #40] @ 1f71b4 <__cxa_atexit@plt+0x1eae68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01108198 │ │ │ │ + tsteq r1, r0, asr #25 │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - tsteq r0, ip, asr r1 │ │ │ │ + tsteq r1, r4, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 2003d8 <__cxa_atexit@plt+0x1f408c> │ │ │ │ - ldr lr, [pc, #80] @ 200400 <__cxa_atexit@plt+0x1f40b4> │ │ │ │ + bcc 1f7220 <__cxa_atexit@plt+0x1eaed4> │ │ │ │ + ldr lr, [pc, #80] @ 1f7248 <__cxa_atexit@plt+0x1eaefc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 200404 <__cxa_atexit@plt+0x1f40b8> │ │ │ │ + ldr r8, [pc, #76] @ 1f724c <__cxa_atexit@plt+0x1eaf00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 200408 <__cxa_atexit@plt+0x1f40bc> │ │ │ │ + ldr r7, [pc, #40] @ 1f7250 <__cxa_atexit@plt+0x1eaf04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - ldrsheq r8, [r0, -ip] │ │ │ │ - tsteq r0, r4, asr #1 │ │ │ │ + tsteq r1, r4, lsr #24 │ │ │ │ + tsteq r1, ip, ror #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 200444 <__cxa_atexit@plt+0x1f40f8> │ │ │ │ - ldr r2, [pc, #36] @ 20045c <__cxa_atexit@plt+0x1f4110> │ │ │ │ + bcc 1f728c <__cxa_atexit@plt+0x1eaf40> │ │ │ │ + ldr r2, [pc, #36] @ 1f72a4 <__cxa_atexit@plt+0x1eaf58> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 200460 <__cxa_atexit@plt+0x1f4114> │ │ │ │ + ldr r7, [pc, #20] @ 1f72a8 <__cxa_atexit@plt+0x1eaf5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq r0, r0, lsr #1 │ │ │ │ - tsteq r0, ip, rrx │ │ │ │ + tsteq r1, r8, asr #23 │ │ │ │ + @ instruction: 0x01110b94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20051c <__cxa_atexit@plt+0x1f41d0> │ │ │ │ - ldr r7, [pc, #204] @ 200554 <__cxa_atexit@plt+0x1f4208> │ │ │ │ + bhi 1f7364 <__cxa_atexit@plt+0x1eb018> │ │ │ │ + ldr r7, [pc, #204] @ 1f739c <__cxa_atexit@plt+0x1eb050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ str r8, [r2, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 20050c <__cxa_atexit@plt+0x1f41c0> │ │ │ │ - ldr r3, [pc, #180] @ 200558 <__cxa_atexit@plt+0x1f420c> │ │ │ │ + beq 1f7354 <__cxa_atexit@plt+0x1eb008> │ │ │ │ + ldr r3, [pc, #180] @ 1f73a0 <__cxa_atexit@plt+0x1eb054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr lr, [r9, #3] │ │ │ │ ldr r7, [r9, #7] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #164] @ 20055c <__cxa_atexit@plt+0x1f4210> │ │ │ │ + ldr r3, [pc, #164] @ 1f73a4 <__cxa_atexit@plt+0x1eb058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20052c <__cxa_atexit@plt+0x1f41e0> │ │ │ │ - ldr r1, [pc, #136] @ 200568 <__cxa_atexit@plt+0x1f421c> │ │ │ │ + bcc 1f7374 <__cxa_atexit@plt+0x1eb028> │ │ │ │ + ldr r1, [pc, #136] @ 1f73b0 <__cxa_atexit@plt+0x1eb064> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r5, [pc, #132] @ 20056c <__cxa_atexit@plt+0x1f4220> │ │ │ │ + ldr r5, [pc, #132] @ 1f73b4 <__cxa_atexit@plt+0x1eb068> │ │ │ │ add r5, pc, r5 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add r0, r6, #16 │ │ │ │ stm r0, {r5, r6, lr} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 200564 <__cxa_atexit@plt+0x1f4218> │ │ │ │ + ldr r7, [pc, #64] @ 1f73ac <__cxa_atexit@plt+0x1eb060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 200560 <__cxa_atexit@plt+0x1f4214> │ │ │ │ + ldr r7, [pc, #44] @ 1f73a8 <__cxa_atexit@plt+0x1eb05c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0121cf98 │ │ │ │ - smlawteq r1, ip, lr, ip │ │ │ │ - tsteq r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x01107fd8 │ │ │ │ + @ instruction: 0x01226150 │ │ │ │ + smlawbeq r2, r4, r0, r6 │ │ │ │ + @ instruction: 0x01110ad0 │ │ │ │ + tsteq r1, r0, lsl #22 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - tsteq r0, r4, ror #30 │ │ │ │ + tsteq r1, ip, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #140] @ 200614 <__cxa_atexit@plt+0x1f42c8> │ │ │ │ + ldr r6, [pc, #140] @ 1f745c <__cxa_atexit@plt+0x1eb110> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #124] @ 200618 <__cxa_atexit@plt+0x1f42cc> │ │ │ │ + ldr r6, [pc, #124] @ 1f7460 <__cxa_atexit@plt+0x1eb114> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 2005ec <__cxa_atexit@plt+0x1f42a0> │ │ │ │ - ldr lr, [pc, #88] @ 20061c <__cxa_atexit@plt+0x1f42d0> │ │ │ │ + bcc 1f7434 <__cxa_atexit@plt+0x1eb0e8> │ │ │ │ + ldr lr, [pc, #88] @ 1f7464 <__cxa_atexit@plt+0x1eb118> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 200620 <__cxa_atexit@plt+0x1f42d4> │ │ │ │ + ldr r8, [pc, #84] @ 1f7468 <__cxa_atexit@plt+0x1eb11c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 200624 <__cxa_atexit@plt+0x1f42d8> │ │ │ │ + ldr r7, [pc, #48] @ 1f746c <__cxa_atexit@plt+0x1eb120> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121ceb4 │ │ │ │ - @ instruction: 0x0121cde8 │ │ │ │ + @ instruction: 0x0122606c │ │ │ │ + @ instruction: 0x01225fa0 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - tsteq r0, r8, ror #29 │ │ │ │ - @ instruction: 0x01107eb8 │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ + tsteq r1, r0, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20066c <__cxa_atexit@plt+0x1f4320> │ │ │ │ - ldr r2, [pc, #36] @ 200684 <__cxa_atexit@plt+0x1f4338> │ │ │ │ + bcc 1f74b4 <__cxa_atexit@plt+0x1eb168> │ │ │ │ + ldr r2, [pc, #36] @ 1f74cc <__cxa_atexit@plt+0x1eb180> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 200688 <__cxa_atexit@plt+0x1f433c> │ │ │ │ + ldr r7, [pc, #20] @ 1f74d0 <__cxa_atexit@plt+0x1eb184> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ - tsteq r0, r4, ror #28 │ │ │ │ + tsteq r1, r0, lsr #19 │ │ │ │ + tsteq r1, ip, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 200474 <__cxa_atexit@plt+0x1f4128> │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + b 1f72bc <__cxa_atexit@plt+0x1eaf70> │ │ │ │ + tsteq r1, r8, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2006fc <__cxa_atexit@plt+0x1f43b0> │ │ │ │ - ldr r7, [pc, #52] @ 200710 <__cxa_atexit@plt+0x1f43c4> │ │ │ │ + bhi 1f7544 <__cxa_atexit@plt+0x1eb1f8> │ │ │ │ + ldr r7, [pc, #52] @ 1f7558 <__cxa_atexit@plt+0x1eb20c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2006f0 <__cxa_atexit@plt+0x1f43a4> │ │ │ │ + beq 1f7538 <__cxa_atexit@plt+0x1eb1ec> │ │ │ │ mov r7, r9 │ │ │ │ - b 200114 <__cxa_atexit@plt+0x1f3dc8> │ │ │ │ + b 1f6f5c <__cxa_atexit@plt+0x1eac10> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 200714 <__cxa_atexit@plt+0x1f43c8> │ │ │ │ + ldr r7, [pc, #16] @ 1f755c <__cxa_atexit@plt+0x1eb210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - tsteq r0, r0, ror #27 │ │ │ │ + tsteq r1, r8, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 200790 <__cxa_atexit@plt+0x1f4444> │ │ │ │ - ldr sl, [pc, #104] @ 2007a8 <__cxa_atexit@plt+0x1f445c> │ │ │ │ + bcc 1f75d8 <__cxa_atexit@plt+0x1eb28c> │ │ │ │ + ldr sl, [pc, #104] @ 1f75f0 <__cxa_atexit@plt+0x1eb2a4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 2007ac <__cxa_atexit@plt+0x1f4460> │ │ │ │ + ldr r2, [pc, #100] @ 1f75f4 <__cxa_atexit@plt+0x1eb2a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 2007b0 <__cxa_atexit@plt+0x1f4464> │ │ │ │ + ldr r9, [pc, #96] @ 1f75f8 <__cxa_atexit@plt+0x1eb2ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 2007b4 <__cxa_atexit@plt+0x1f4468> │ │ │ │ + ldr lr, [pc, #92] @ 1f75fc <__cxa_atexit@plt+0x1eb2b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -512270,72 +502944,72 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2007b8 <__cxa_atexit@plt+0x1f446c> │ │ │ │ + ldr r7, [pc, #32] @ 1f7600 <__cxa_atexit@plt+0x1eb2b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldrdeq ip, [r1, -ip]! @ │ │ │ │ - tsteq r0, ip, ror #26 │ │ │ │ + @ instruction: 0x01225e94 │ │ │ │ + @ instruction: 0x01110894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2007e8 <__cxa_atexit@plt+0x1f449c> │ │ │ │ - ldr r7, [pc, #28] @ 2007f8 <__cxa_atexit@plt+0x1f44ac> │ │ │ │ + bhi 1f7630 <__cxa_atexit@plt+0x1eb2e4> │ │ │ │ + ldr r7, [pc, #28] @ 1f7640 <__cxa_atexit@plt+0x1eb2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2007fc <__cxa_atexit@plt+0x1f44b0> │ │ │ │ + ldr r7, [pc, #12] @ 1f7644 <__cxa_atexit@plt+0x1eb2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r8, lsr #26 │ │ │ │ + tsteq r1, r0, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 2008c8 <__cxa_atexit@plt+0x1f457c> │ │ │ │ + ldr r2, [pc, #172] @ 1f7710 <__cxa_atexit@plt+0x1eb3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20089c <__cxa_atexit@plt+0x1f4550> │ │ │ │ + beq 1f76e4 <__cxa_atexit@plt+0x1eb398> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 2008cc <__cxa_atexit@plt+0x1f4580> │ │ │ │ + ldr r3, [pc, #140] @ 1f7714 <__cxa_atexit@plt+0x1eb3c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2008a8 <__cxa_atexit@plt+0x1f455c> │ │ │ │ + beq 1f76f0 <__cxa_atexit@plt+0x1eb3a4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 2008b4 <__cxa_atexit@plt+0x1f4568> │ │ │ │ + bcc 1f76fc <__cxa_atexit@plt+0x1eb3b0> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 2008d0 <__cxa_atexit@plt+0x1f4584> │ │ │ │ + ldr r2, [pc, #84] @ 1f7718 <__cxa_atexit@plt+0x1eb3cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ @@ -512350,32 +503024,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0121d324 │ │ │ │ + @ instruction: 0x012264b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 200970 <__cxa_atexit@plt+0x1f4624> │ │ │ │ + ldr r1, [pc, #132] @ 1f77b8 <__cxa_atexit@plt+0x1eb46c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200950 <__cxa_atexit@plt+0x1f4604> │ │ │ │ + beq 1f7798 <__cxa_atexit@plt+0x1eb44c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20095c <__cxa_atexit@plt+0x1f4610> │ │ │ │ - ldr lr, [pc, #88] @ 200974 <__cxa_atexit@plt+0x1f4628> │ │ │ │ + bcc 1f77a4 <__cxa_atexit@plt+0x1eb458> │ │ │ │ + ldr lr, [pc, #88] @ 1f77bc <__cxa_atexit@plt+0x1eb470> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -512391,23 +503065,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq r1, r4, r2, sp │ │ │ │ + @ instruction: 0x01226418 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2009cc <__cxa_atexit@plt+0x1f4680> │ │ │ │ - ldr lr, [pc, #60] @ 2009d8 <__cxa_atexit@plt+0x1f468c> │ │ │ │ + bcc 1f7814 <__cxa_atexit@plt+0x1eb4c8> │ │ │ │ + ldr lr, [pc, #60] @ 1f7820 <__cxa_atexit@plt+0x1eb4d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -512416,38 +503090,38 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121d204 │ │ │ │ + @ instruction: 0x01226398 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 200a74 <__cxa_atexit@plt+0x1f4728> │ │ │ │ - ldr r7, [pc, #160] @ 200a9c <__cxa_atexit@plt+0x1f4750> │ │ │ │ + bhi 1f78bc <__cxa_atexit@plt+0x1eb570> │ │ │ │ + ldr r7, [pc, #160] @ 1f78e4 <__cxa_atexit@plt+0x1eb598> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 200a64 <__cxa_atexit@plt+0x1f4718> │ │ │ │ + beq 1f78ac <__cxa_atexit@plt+0x1eb560> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 200a84 <__cxa_atexit@plt+0x1f4738> │ │ │ │ + bcc 1f78cc <__cxa_atexit@plt+0x1eb580> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ sub r3, r2, #31 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r2, #19 │ │ │ │ - ldr r7, [pc, #104] @ 200aa4 <__cxa_atexit@plt+0x1f4758> │ │ │ │ + ldr r7, [pc, #104] @ 1f78ec <__cxa_atexit@plt+0x1eb5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr ip, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, r9, lr} │ │ │ │ str r7, [r6, #28] │ │ │ │ @@ -512455,104 +503129,104 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 200aa0 <__cxa_atexit@plt+0x1f4754> │ │ │ │ + ldr r7, [pc, #36] @ 1f78e8 <__cxa_atexit@plt+0x1eb59c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, r0, lsr #21 │ │ │ │ - @ instruction: 0x0121cf98 │ │ │ │ + tsteq r1, r8, asr #11 │ │ │ │ + @ instruction: 0x0122612c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 200b10 <__cxa_atexit@plt+0x1f47c4> │ │ │ │ + bcc 1f7958 <__cxa_atexit@plt+0x1eb60c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #31 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr r2, [pc, #48] @ 200b1c <__cxa_atexit@plt+0x1f47d0> │ │ │ │ + ldr r2, [pc, #48] @ 1f7964 <__cxa_atexit@plt+0x1eb618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121cee8 │ │ │ │ + @ instruction: 0x0122607c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 200b4c <__cxa_atexit@plt+0x1f4800> │ │ │ │ - ldr r7, [pc, #28] @ 200b5c <__cxa_atexit@plt+0x1f4810> │ │ │ │ + bhi 1f7994 <__cxa_atexit@plt+0x1eb648> │ │ │ │ + ldr r7, [pc, #28] @ 1f79a4 <__cxa_atexit@plt+0x1eb658> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 200b60 <__cxa_atexit@plt+0x1f4814> │ │ │ │ + ldr r7, [pc, #12] @ 1f79a8 <__cxa_atexit@plt+0x1eb65c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011079dc │ │ │ │ + tsteq r1, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 200c2c <__cxa_atexit@plt+0x1f48e0> │ │ │ │ + ldr r2, [pc, #172] @ 1f7a74 <__cxa_atexit@plt+0x1eb728> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200c00 <__cxa_atexit@plt+0x1f48b4> │ │ │ │ + beq 1f7a48 <__cxa_atexit@plt+0x1eb6fc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 200c30 <__cxa_atexit@plt+0x1f48e4> │ │ │ │ + ldr r3, [pc, #140] @ 1f7a78 <__cxa_atexit@plt+0x1eb72c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200c0c <__cxa_atexit@plt+0x1f48c0> │ │ │ │ + beq 1f7a54 <__cxa_atexit@plt+0x1eb708> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 200c18 <__cxa_atexit@plt+0x1f48cc> │ │ │ │ + bcc 1f7a60 <__cxa_atexit@plt+0x1eb714> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 200c34 <__cxa_atexit@plt+0x1f48e8> │ │ │ │ + ldr r2, [pc, #84] @ 1f7a7c <__cxa_atexit@plt+0x1eb730> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ @@ -512567,32 +503241,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlawteq r1, r0, pc, ip @ │ │ │ │ + @ instruction: 0x01226154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 200cd4 <__cxa_atexit@plt+0x1f4988> │ │ │ │ + ldr r1, [pc, #132] @ 1f7b1c <__cxa_atexit@plt+0x1eb7d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200cb4 <__cxa_atexit@plt+0x1f4968> │ │ │ │ + beq 1f7afc <__cxa_atexit@plt+0x1eb7b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 200cc0 <__cxa_atexit@plt+0x1f4974> │ │ │ │ - ldr lr, [pc, #88] @ 200cd8 <__cxa_atexit@plt+0x1f498c> │ │ │ │ + bcc 1f7b08 <__cxa_atexit@plt+0x1eb7bc> │ │ │ │ + ldr lr, [pc, #88] @ 1f7b20 <__cxa_atexit@plt+0x1eb7d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -512608,23 +503282,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121cf20 │ │ │ │ + strheq r6, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 200d30 <__cxa_atexit@plt+0x1f49e4> │ │ │ │ - ldr lr, [pc, #60] @ 200d3c <__cxa_atexit@plt+0x1f49f0> │ │ │ │ + bcc 1f7b78 <__cxa_atexit@plt+0x1eb82c> │ │ │ │ + ldr lr, [pc, #60] @ 1f7b84 <__cxa_atexit@plt+0x1eb838> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -512633,38 +503307,38 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121cea0 │ │ │ │ + @ instruction: 0x01226034 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 200dd8 <__cxa_atexit@plt+0x1f4a8c> │ │ │ │ - ldr r7, [pc, #160] @ 200e00 <__cxa_atexit@plt+0x1f4ab4> │ │ │ │ + bhi 1f7c20 <__cxa_atexit@plt+0x1eb8d4> │ │ │ │ + ldr r7, [pc, #160] @ 1f7c48 <__cxa_atexit@plt+0x1eb8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 200dc8 <__cxa_atexit@plt+0x1f4a7c> │ │ │ │ + beq 1f7c10 <__cxa_atexit@plt+0x1eb8c4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 200de8 <__cxa_atexit@plt+0x1f4a9c> │ │ │ │ + bcc 1f7c30 <__cxa_atexit@plt+0x1eb8e4> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ sub r3, r2, #31 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r2, #19 │ │ │ │ - ldr r7, [pc, #104] @ 200e08 <__cxa_atexit@plt+0x1f4abc> │ │ │ │ + ldr r7, [pc, #104] @ 1f7c50 <__cxa_atexit@plt+0x1eb904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr ip, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, r9, lr} │ │ │ │ str r7, [r6, #28] │ │ │ │ @@ -512672,218 +503346,218 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 200e04 <__cxa_atexit@plt+0x1f4ab8> │ │ │ │ + ldr r7, [pc, #36] @ 1f7c4c <__cxa_atexit@plt+0x1eb900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, r4, asr r7 │ │ │ │ - @ instruction: 0x0121cc34 │ │ │ │ + tsteq r1, ip, ror r2 │ │ │ │ + smlawteq r2, r8, sp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 200e74 <__cxa_atexit@plt+0x1f4b28> │ │ │ │ + bcc 1f7cbc <__cxa_atexit@plt+0x1eb970> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #31 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr r2, [pc, #48] @ 200e80 <__cxa_atexit@plt+0x1f4b34> │ │ │ │ + ldr r2, [pc, #48] @ 1f7cc8 <__cxa_atexit@plt+0x1eb97c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, r4, fp, ip │ │ │ │ + @ instruction: 0x01225d18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 200eec <__cxa_atexit@plt+0x1f4ba0> │ │ │ │ - ldr r2, [pc, #84] @ 200ef4 <__cxa_atexit@plt+0x1f4ba8> │ │ │ │ + bhi 1f7d34 <__cxa_atexit@plt+0x1eb9e8> │ │ │ │ + ldr r2, [pc, #84] @ 1f7d3c <__cxa_atexit@plt+0x1eb9f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 200ef8 <__cxa_atexit@plt+0x1f4bac> │ │ │ │ + ldr r1, [pc, #76] @ 1f7d40 <__cxa_atexit@plt+0x1eb9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 200ee4 <__cxa_atexit@plt+0x1f4b98> │ │ │ │ + beq 1f7d2c <__cxa_atexit@plt+0x1eb9e0> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 200ed8 <__cxa_atexit@plt+0x1f4b8c> │ │ │ │ + bne 1f7d20 <__cxa_atexit@plt+0x1eb9d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 200efc <__cxa_atexit@plt+0x1f4bb0> │ │ │ │ + ldr r7, [pc, #28] @ 1f7d44 <__cxa_atexit@plt+0x1eb9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlawteq r1, r4, r4, ip │ │ │ │ - @ instruction: 0x0121c4ec │ │ │ │ + @ instruction: 0x0122567c │ │ │ │ + @ instruction: 0x012256a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 200f24 <__cxa_atexit@plt+0x1f4bd8> │ │ │ │ + ldr r3, [pc, #20] @ 1f7d6c <__cxa_atexit@plt+0x1eba20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121c4bc │ │ │ │ + @ instruction: 0x01225674 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 200f54 <__cxa_atexit@plt+0x1f4c08> │ │ │ │ - ldr r7, [pc, #28] @ 200f64 <__cxa_atexit@plt+0x1f4c18> │ │ │ │ + bhi 1f7d9c <__cxa_atexit@plt+0x1eba50> │ │ │ │ + ldr r7, [pc, #28] @ 1f7dac <__cxa_atexit@plt+0x1eba60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 200f68 <__cxa_atexit@plt+0x1f4c1c> │ │ │ │ + ldr r7, [pc, #12] @ 1f7db0 <__cxa_atexit@plt+0x1eba64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, ip, ror #11 │ │ │ │ + tsteq r1, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #120] @ 201000 <__cxa_atexit@plt+0x1f4cb4> │ │ │ │ + ldr r2, [pc, #120] @ 1f7e48 <__cxa_atexit@plt+0x1ebafc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200fec <__cxa_atexit@plt+0x1f4ca0> │ │ │ │ - ldr r2, [pc, #96] @ 201004 <__cxa_atexit@plt+0x1f4cb8> │ │ │ │ + beq 1f7e34 <__cxa_atexit@plt+0x1ebae8> │ │ │ │ + ldr r2, [pc, #96] @ 1f7e4c <__cxa_atexit@plt+0x1ebb00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 200fec <__cxa_atexit@plt+0x1f4ca0> │ │ │ │ + beq 1f7e34 <__cxa_atexit@plt+0x1ebae8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #56] @ 201008 <__cxa_atexit@plt+0x1f4cbc> │ │ │ │ + ldr r1, [pc, #56] @ 1f7e50 <__cxa_atexit@plt+0x1ebb04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 200ff8 <__cxa_atexit@plt+0x1f4cac> │ │ │ │ - b 2010c8 <__cxa_atexit@plt+0x1f4d7c> │ │ │ │ + beq 1f7e40 <__cxa_atexit@plt+0x1ebaf4> │ │ │ │ + b 1f7f10 <__cxa_atexit@plt+0x1ebbc4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 201078 <__cxa_atexit@plt+0x1f4d2c> │ │ │ │ + ldr r2, [pc, #84] @ 1f7ec0 <__cxa_atexit@plt+0x1ebb74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201064 <__cxa_atexit@plt+0x1f4d18> │ │ │ │ - ldr r3, [pc, #60] @ 20107c <__cxa_atexit@plt+0x1f4d30> │ │ │ │ + beq 1f7eac <__cxa_atexit@plt+0x1ebb60> │ │ │ │ + ldr r3, [pc, #60] @ 1f7ec4 <__cxa_atexit@plt+0x1ebb78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201070 <__cxa_atexit@plt+0x1f4d24> │ │ │ │ - b 2010c8 <__cxa_atexit@plt+0x1f4d7c> │ │ │ │ + beq 1f7eb8 <__cxa_atexit@plt+0x1ebb6c> │ │ │ │ + b 1f7f10 <__cxa_atexit@plt+0x1ebbc4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 2010bc <__cxa_atexit@plt+0x1f4d70> │ │ │ │ + ldr r1, [pc, #36] @ 1f7f04 <__cxa_atexit@plt+0x1ebbb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2010b4 <__cxa_atexit@plt+0x1f4d68> │ │ │ │ - b 2010c8 <__cxa_atexit@plt+0x1f4d7c> │ │ │ │ + beq 1f7efc <__cxa_atexit@plt+0x1ebbb0> │ │ │ │ + b 1f7f10 <__cxa_atexit@plt+0x1ebbc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ 201174 <__cxa_atexit@plt+0x1f4e28> │ │ │ │ + ldr r1, [pc, #156] @ 1f7fbc <__cxa_atexit@plt+0x1ebc70> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201154 <__cxa_atexit@plt+0x1f4e08> │ │ │ │ + beq 1f7f9c <__cxa_atexit@plt+0x1ebc50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 201160 <__cxa_atexit@plt+0x1f4e14> │ │ │ │ - ldr r8, [pc, #116] @ 201178 <__cxa_atexit@plt+0x1f4e2c> │ │ │ │ + bcc 1f7fa8 <__cxa_atexit@plt+0x1ebc5c> │ │ │ │ + ldr r8, [pc, #116] @ 1f7fc0 <__cxa_atexit@plt+0x1ebc74> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 20117c <__cxa_atexit@plt+0x1f4e30> │ │ │ │ + ldr lr, [pc, #112] @ 1f7fc4 <__cxa_atexit@plt+0x1ebc78> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r2, #16]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ ldm r5, {r0, r1, r7} │ │ │ │ @@ -512905,25 +503579,25 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0x0121ca90 │ │ │ │ + @ instruction: 0x01225c24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2011e4 <__cxa_atexit@plt+0x1f4e98> │ │ │ │ - ldr r2, [pc, #76] @ 2011f0 <__cxa_atexit@plt+0x1f4ea4> │ │ │ │ + bcc 1f802c <__cxa_atexit@plt+0x1ebce0> │ │ │ │ + ldr r2, [pc, #76] @ 1f8038 <__cxa_atexit@plt+0x1ebcec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #72] @ 2011f4 <__cxa_atexit@plt+0x1f4ea8> │ │ │ │ + ldr lr, [pc, #72] @ 1f803c <__cxa_atexit@plt+0x1ebcf0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldmdb r5, {r0, r1, r7} │ │ │ │ @@ -512935,85 +503609,85 @@ │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strdeq ip, [r1, -r0]! │ │ │ │ + smlawbeq r2, r4, fp, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 201260 <__cxa_atexit@plt+0x1f4f14> │ │ │ │ - ldr r2, [pc, #84] @ 201268 <__cxa_atexit@plt+0x1f4f1c> │ │ │ │ + bhi 1f80a8 <__cxa_atexit@plt+0x1ebd5c> │ │ │ │ + ldr r2, [pc, #84] @ 1f80b0 <__cxa_atexit@plt+0x1ebd64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 20126c <__cxa_atexit@plt+0x1f4f20> │ │ │ │ + ldr r1, [pc, #76] @ 1f80b4 <__cxa_atexit@plt+0x1ebd68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 201258 <__cxa_atexit@plt+0x1f4f0c> │ │ │ │ + beq 1f80a0 <__cxa_atexit@plt+0x1ebd54> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 20124c <__cxa_atexit@plt+0x1f4f00> │ │ │ │ + bne 1f8094 <__cxa_atexit@plt+0x1ebd48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 201270 <__cxa_atexit@plt+0x1f4f24> │ │ │ │ + ldr r7, [pc, #28] @ 1f80b8 <__cxa_atexit@plt+0x1ebd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0121c150 │ │ │ │ - @ instruction: 0x0121c178 │ │ │ │ + @ instruction: 0x01225308 │ │ │ │ + @ instruction: 0x01225330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 201298 <__cxa_atexit@plt+0x1f4f4c> │ │ │ │ + ldr r3, [pc, #20] @ 1f80e0 <__cxa_atexit@plt+0x1ebd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121c148 │ │ │ │ + @ instruction: 0x01225300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 201378 <__cxa_atexit@plt+0x1f502c> │ │ │ │ - ldr r7, [pc, #228] @ 2013a0 <__cxa_atexit@plt+0x1f5054> │ │ │ │ + bhi 1f81c0 <__cxa_atexit@plt+0x1ebe74> │ │ │ │ + ldr r7, [pc, #228] @ 1f81e8 <__cxa_atexit@plt+0x1ebe9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 201368 <__cxa_atexit@plt+0x1f501c> │ │ │ │ + beq 1f81b0 <__cxa_atexit@plt+0x1ebe64> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #72 @ 0x48 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 201388 <__cxa_atexit@plt+0x1f503c> │ │ │ │ - ldr lr, [pc, #200] @ 2013a8 <__cxa_atexit@plt+0x1f505c> │ │ │ │ + bcc 1f81d0 <__cxa_atexit@plt+0x1ebe84> │ │ │ │ + ldr lr, [pc, #200] @ 1f81f0 <__cxa_atexit@plt+0x1ebea4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r8, #3] │ │ │ │ str r0, [sp] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r1, [r8, #23] │ │ │ │ str lr, [r6, #40]! @ 0x28 │ │ │ │ sub r9, r2, #55 @ 0x37 │ │ │ │ sub r8, r2, #19 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ - ldr lr, [pc, #152] @ 2013ac <__cxa_atexit@plt+0x1f5060> │ │ │ │ + ldr lr, [pc, #152] @ 1f81f4 <__cxa_atexit@plt+0x1ebea8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #-4] │ │ │ │ sub r0, r2, #67 @ 0x43 │ │ │ │ str lr, [r6, #-36] @ 0xffffffdc │ │ │ │ str r3, [r6, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ @@ -513032,49 +503706,49 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2013a4 <__cxa_atexit@plt+0x1f5058> │ │ │ │ + ldr r7, [pc, #36] @ 1f81ec <__cxa_atexit@plt+0x1ebea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, ip, asr #3 │ │ │ │ + @ instruction: 0x0110fcf4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - smlawteq r1, r0, r6, ip │ │ │ │ + @ instruction: 0x01225854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 201454 <__cxa_atexit@plt+0x1f5108> │ │ │ │ - ldr lr, [pc, #140] @ 201460 <__cxa_atexit@plt+0x1f5114> │ │ │ │ + bcc 1f829c <__cxa_atexit@plt+0x1ebf50> │ │ │ │ + ldr lr, [pc, #140] @ 1f82a8 <__cxa_atexit@plt+0x1ebf5c> │ │ │ │ add lr, pc, lr │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ str lr, [r3, #40]! @ 0x28 │ │ │ │ sub r8, r6, #55 @ 0x37 │ │ │ │ sub sl, r6, #19 │ │ │ │ sub ip, r6, #43 @ 0x2b │ │ │ │ - ldr lr, [pc, #92] @ 201464 <__cxa_atexit@plt+0x1f5118> │ │ │ │ + ldr lr, [pc, #92] @ 1f82ac <__cxa_atexit@plt+0x1ebf60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #-4] │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ @@ -513091,106 +503765,106 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlawteq r1, ip, r5, ip │ │ │ │ + @ instruction: 0x01225760 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 201494 <__cxa_atexit@plt+0x1f5148> │ │ │ │ - ldr r7, [pc, #28] @ 2014a4 <__cxa_atexit@plt+0x1f5158> │ │ │ │ + bhi 1f82dc <__cxa_atexit@plt+0x1ebf90> │ │ │ │ + ldr r7, [pc, #28] @ 1f82ec <__cxa_atexit@plt+0x1ebfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2014a8 <__cxa_atexit@plt+0x1f515c> │ │ │ │ + ldr r7, [pc, #12] @ 1f82f0 <__cxa_atexit@plt+0x1ebfa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r4, asr #1 │ │ │ │ + tstpeq r0, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #76] @ 201514 <__cxa_atexit@plt+0x1f51c8> │ │ │ │ + ldr r2, [pc, #76] @ 1f835c <__cxa_atexit@plt+0x1ec010> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201500 <__cxa_atexit@plt+0x1f51b4> │ │ │ │ - ldr r3, [pc, #52] @ 201518 <__cxa_atexit@plt+0x1f51cc> │ │ │ │ + beq 1f8348 <__cxa_atexit@plt+0x1ebffc> │ │ │ │ + ldr r3, [pc, #52] @ 1f8360 <__cxa_atexit@plt+0x1ec014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20150c <__cxa_atexit@plt+0x1f51c0> │ │ │ │ - b 20155c <__cxa_atexit@plt+0x1f5210> │ │ │ │ + beq 1f8354 <__cxa_atexit@plt+0x1ec008> │ │ │ │ + b 1f83a4 <__cxa_atexit@plt+0x1ec058> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 201550 <__cxa_atexit@plt+0x1f5204> │ │ │ │ + ldr r2, [pc, #28] @ 1f8398 <__cxa_atexit@plt+0x1ec04c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201548 <__cxa_atexit@plt+0x1f51fc> │ │ │ │ - b 20155c <__cxa_atexit@plt+0x1f5210> │ │ │ │ + beq 1f8390 <__cxa_atexit@plt+0x1ec044> │ │ │ │ + b 1f83a4 <__cxa_atexit@plt+0x1ec058> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #184] @ 201624 <__cxa_atexit@plt+0x1f52d8> │ │ │ │ + ldr r1, [pc, #184] @ 1f846c <__cxa_atexit@plt+0x1ec120> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2015f8 <__cxa_atexit@plt+0x1f52ac> │ │ │ │ - ldr r3, [pc, #152] @ 201628 <__cxa_atexit@plt+0x1f52dc> │ │ │ │ + beq 1f8440 <__cxa_atexit@plt+0x1ec0f4> │ │ │ │ + ldr r3, [pc, #152] @ 1f8470 <__cxa_atexit@plt+0x1ec124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201604 <__cxa_atexit@plt+0x1f52b8> │ │ │ │ + beq 1f844c <__cxa_atexit@plt+0x1ec100> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 201610 <__cxa_atexit@plt+0x1f52c4> │ │ │ │ + bcc 1f8458 <__cxa_atexit@plt+0x1ec10c> │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r7, [pc, #84] @ 20162c <__cxa_atexit@plt+0x1f52e0> │ │ │ │ + ldr r7, [pc, #84] @ 1f8474 <__cxa_atexit@plt+0x1ec128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ add r7, r6, #8 │ │ │ │ stm r7, {r0, r2, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ sub r7, r3, #23 │ │ │ │ @@ -513205,31 +503879,31 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlawteq r1, r4, r5, ip │ │ │ │ + @ instruction: 0x01225758 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 2016d4 <__cxa_atexit@plt+0x1f5388> │ │ │ │ + ldr r1, [pc, #140] @ 1f851c <__cxa_atexit@plt+0x1ec1d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2016b4 <__cxa_atexit@plt+0x1f5368> │ │ │ │ + beq 1f84fc <__cxa_atexit@plt+0x1ec1b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2016c0 <__cxa_atexit@plt+0x1f5374> │ │ │ │ - ldr lr, [pc, #100] @ 2016d8 <__cxa_atexit@plt+0x1f538c> │ │ │ │ + bcc 1f8508 <__cxa_atexit@plt+0x1ec1bc> │ │ │ │ + ldr lr, [pc, #100] @ 1f8520 <__cxa_atexit@plt+0x1ec1d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r2, #16]! │ │ │ │ ldm r5, {r0, r1, r7} │ │ │ │ ldr r5, [r5, #12] │ │ │ │ @@ -513248,23 +503922,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x0121c528 │ │ │ │ + @ instruction: 0x012256bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 201730 <__cxa_atexit@plt+0x1f53e4> │ │ │ │ - ldr lr, [pc, #60] @ 20173c <__cxa_atexit@plt+0x1f53f0> │ │ │ │ + bcc 1f8578 <__cxa_atexit@plt+0x1ec22c> │ │ │ │ + ldr lr, [pc, #60] @ 1f8584 <__cxa_atexit@plt+0x1ec238> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldmdb r5, {r0, r1, r7} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -513273,43 +503947,43 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121c49c │ │ │ │ + @ instruction: 0x01225630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 201814 <__cxa_atexit@plt+0x1f54c8> │ │ │ │ - ldr r7, [pc, #220] @ 20183c <__cxa_atexit@plt+0x1f54f0> │ │ │ │ + bhi 1f865c <__cxa_atexit@plt+0x1ec310> │ │ │ │ + ldr r7, [pc, #220] @ 1f8684 <__cxa_atexit@plt+0x1ec338> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 201804 <__cxa_atexit@plt+0x1f54b8> │ │ │ │ + beq 1f864c <__cxa_atexit@plt+0x1ec300> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #60 @ 0x3c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 201824 <__cxa_atexit@plt+0x1f54d8> │ │ │ │ + bcc 1f866c <__cxa_atexit@plt+0x1ec320> │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [r8, #19] │ │ │ │ ldr r9, [r8, #23] │ │ │ │ sub r0, r2, #43 @ 0x2b │ │ │ │ sub r3, r2, #19 │ │ │ │ sub r7, r2, #31 │ │ │ │ sub r8, r2, #55 @ 0x37 │ │ │ │ - ldr lr, [pc, #144] @ 201844 <__cxa_atexit@plt+0x1f54f8> │ │ │ │ + ldr lr, [pc, #144] @ 1f868c <__cxa_atexit@plt+0x1ec340> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str ip, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str lr, [r6, #52] @ 0x34 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ @@ -513327,48 +504001,48 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 201840 <__cxa_atexit@plt+0x1f54f4> │ │ │ │ + ldr r7, [pc, #36] @ 1f8688 <__cxa_atexit@plt+0x1ec33c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r0, r8, asr #26 │ │ │ │ - @ instruction: 0x0121c220 │ │ │ │ + tstpeq r0, r0, ror r8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012253b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2018ec <__cxa_atexit@plt+0x1f55a0> │ │ │ │ + bcc 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r4, [r7, #7] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r4, [r7, #15] │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ sub r1, r6, #43 @ 0x2b │ │ │ │ sub r7, r6, #19 │ │ │ │ sub r2, r6, #31 │ │ │ │ sub r4, r6, #55 @ 0x37 │ │ │ │ - ldr lr, [pc, #92] @ 2018fc <__cxa_atexit@plt+0x1f55b0> │ │ │ │ + ldr lr, [pc, #92] @ 1f8744 <__cxa_atexit@plt+0x1ec3f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str ip, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str lr, [r3, #52] @ 0x34 │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ @@ -513385,363 +504059,363 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #60 @ 0x3c │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121c134 │ │ │ │ + smlawteq r2, r8, r2, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 201930 <__cxa_atexit@plt+0x1f55e4> │ │ │ │ - ldr r5, [pc, #32] @ 201940 <__cxa_atexit@plt+0x1f55f4> │ │ │ │ + bhi 1f8778 <__cxa_atexit@plt+0x1ec42c> │ │ │ │ + ldr r5, [pc, #32] @ 1f8788 <__cxa_atexit@plt+0x1ec43c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 201944 <__cxa_atexit@plt+0x1f55f8> │ │ │ │ + ldr r7, [pc, #12] @ 1f878c <__cxa_atexit@plt+0x1ec440> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ + tstpeq r0, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2019b0 <__cxa_atexit@plt+0x1f5664> │ │ │ │ - ldr r3, [pc, #156] @ 201a00 <__cxa_atexit@plt+0x1f56b4> │ │ │ │ + bne 1f87f8 <__cxa_atexit@plt+0x1ec4ac> │ │ │ │ + ldr r3, [pc, #156] @ 1f8848 <__cxa_atexit@plt+0x1ec4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2019e0 <__cxa_atexit@plt+0x1f5694> │ │ │ │ + beq 1f8828 <__cxa_atexit@plt+0x1ec4dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2019f0 <__cxa_atexit@plt+0x1f56a4> │ │ │ │ - ldr r2, [pc, #124] @ 201a08 <__cxa_atexit@plt+0x1f56bc> │ │ │ │ + bcc 1f8838 <__cxa_atexit@plt+0x1ec4ec> │ │ │ │ + ldr r2, [pc, #124] @ 1f8850 <__cxa_atexit@plt+0x1ec504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2019e8 <__cxa_atexit@plt+0x1f569c> │ │ │ │ - ldr r2, [pc, #60] @ 201a04 <__cxa_atexit@plt+0x1f56b8> │ │ │ │ + bcc 1f8830 <__cxa_atexit@plt+0x1ec4e4> │ │ │ │ + ldr r2, [pc, #60] @ 1f884c <__cxa_atexit@plt+0x1ec500> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ - b 2019f4 <__cxa_atexit@plt+0x1f56a8> │ │ │ │ + b 1f883c <__cxa_atexit@plt+0x1ec4f0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0121c208 │ │ │ │ - smlawteq r1, r0, r1, ip │ │ │ │ + @ instruction: 0x012253a4 │ │ │ │ + @ instruction: 0x01225354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 201a50 <__cxa_atexit@plt+0x1f5704> │ │ │ │ - ldr r2, [pc, #44] @ 201a5c <__cxa_atexit@plt+0x1f5710> │ │ │ │ + bcc 1f8898 <__cxa_atexit@plt+0x1ec54c> │ │ │ │ + ldr r2, [pc, #44] @ 1f88a4 <__cxa_atexit@plt+0x1ec558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121c11c │ │ │ │ + @ instruction: 0x012252b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 201aa4 <__cxa_atexit@plt+0x1f5758> │ │ │ │ - ldr r7, [pc, #52] @ 201ab8 <__cxa_atexit@plt+0x1f576c> │ │ │ │ + bhi 1f88ec <__cxa_atexit@plt+0x1ec5a0> │ │ │ │ + ldr r7, [pc, #52] @ 1f8900 <__cxa_atexit@plt+0x1ec5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 201a98 <__cxa_atexit@plt+0x1f574c> │ │ │ │ + beq 1f88e0 <__cxa_atexit@plt+0x1ec594> │ │ │ │ mov r7, r8 │ │ │ │ - b 201ac8 <__cxa_atexit@plt+0x1f577c> │ │ │ │ + b 1f8910 <__cxa_atexit@plt+0x1ec5c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 201abc <__cxa_atexit@plt+0x1f5770> │ │ │ │ + ldr r7, [pc, #16] @ 1f8904 <__cxa_atexit@plt+0x1ec5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01106ad0 │ │ │ │ + @ instruction: 0x0110f5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 201b18 <__cxa_atexit@plt+0x1f57cc> │ │ │ │ + bne 1f8960 <__cxa_atexit@plt+0x1ec614> │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201b44 <__cxa_atexit@plt+0x1f57f8> │ │ │ │ + bcc 1f898c <__cxa_atexit@plt+0x1ec640> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #100] @ 201b60 <__cxa_atexit@plt+0x1f5814> │ │ │ │ + ldr lr, [pc, #100] @ 1f89a8 <__cxa_atexit@plt+0x1ec65c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 201b64 <__cxa_atexit@plt+0x1f5818> │ │ │ │ + ldr r0, [pc, #96] @ 1f89ac <__cxa_atexit@plt+0x1ec660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201b4c <__cxa_atexit@plt+0x1f5800> │ │ │ │ - ldr r2, [pc, #48] @ 201b5c <__cxa_atexit@plt+0x1f5810> │ │ │ │ + bcc 1f8994 <__cxa_atexit@plt+0x1ec648> │ │ │ │ + ldr r2, [pc, #48] @ 1f89a4 <__cxa_atexit@plt+0x1ec658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ - b 201b50 <__cxa_atexit@plt+0x1f5804> │ │ │ │ + b 1f8998 <__cxa_atexit@plt+0x1ec64c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121beb0 │ │ │ │ - strdeq fp, [r1, -ip]! │ │ │ │ - ldrdeq fp, [r1, -r0]! │ │ │ │ + @ instruction: 0x01225044 │ │ │ │ + @ instruction: 0x01225090 │ │ │ │ + @ instruction: 0x01225064 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 201b98 <__cxa_atexit@plt+0x1f584c> │ │ │ │ - ldr r5, [pc, #32] @ 201ba8 <__cxa_atexit@plt+0x1f585c> │ │ │ │ + bhi 1f89e0 <__cxa_atexit@plt+0x1ec694> │ │ │ │ + ldr r5, [pc, #32] @ 1f89f0 <__cxa_atexit@plt+0x1ec6a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 201bac <__cxa_atexit@plt+0x1f5860> │ │ │ │ + ldr r7, [pc, #12] @ 1f89f4 <__cxa_atexit@plt+0x1ec6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011069f0 │ │ │ │ + tstpeq r0, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 201c18 <__cxa_atexit@plt+0x1f58cc> │ │ │ │ - ldr r3, [pc, #156] @ 201c68 <__cxa_atexit@plt+0x1f591c> │ │ │ │ + bne 1f8a60 <__cxa_atexit@plt+0x1ec714> │ │ │ │ + ldr r3, [pc, #156] @ 1f8ab0 <__cxa_atexit@plt+0x1ec764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201c48 <__cxa_atexit@plt+0x1f58fc> │ │ │ │ + beq 1f8a90 <__cxa_atexit@plt+0x1ec744> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201c58 <__cxa_atexit@plt+0x1f590c> │ │ │ │ - ldr r2, [pc, #124] @ 201c70 <__cxa_atexit@plt+0x1f5924> │ │ │ │ + bcc 1f8aa0 <__cxa_atexit@plt+0x1ec754> │ │ │ │ + ldr r2, [pc, #124] @ 1f8ab8 <__cxa_atexit@plt+0x1ec76c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201c50 <__cxa_atexit@plt+0x1f5904> │ │ │ │ - ldr r2, [pc, #60] @ 201c6c <__cxa_atexit@plt+0x1f5920> │ │ │ │ + bcc 1f8a98 <__cxa_atexit@plt+0x1ec74c> │ │ │ │ + ldr r2, [pc, #60] @ 1f8ab4 <__cxa_atexit@plt+0x1ec768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ - b 201c5c <__cxa_atexit@plt+0x1f5910> │ │ │ │ + b 1f8aa4 <__cxa_atexit@plt+0x1ec758> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0121bfa0 │ │ │ │ - @ instruction: 0x0121bf58 │ │ │ │ + @ instruction: 0x0122513c │ │ │ │ + @ instruction: 0x012250ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 201cb8 <__cxa_atexit@plt+0x1f596c> │ │ │ │ - ldr r2, [pc, #44] @ 201cc4 <__cxa_atexit@plt+0x1f5978> │ │ │ │ + bcc 1f8b00 <__cxa_atexit@plt+0x1ec7b4> │ │ │ │ + ldr r2, [pc, #44] @ 1f8b0c <__cxa_atexit@plt+0x1ec7c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121beb4 │ │ │ │ + @ instruction: 0x01225048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 201d0c <__cxa_atexit@plt+0x1f59c0> │ │ │ │ - ldr r7, [pc, #52] @ 201d20 <__cxa_atexit@plt+0x1f59d4> │ │ │ │ + bhi 1f8b54 <__cxa_atexit@plt+0x1ec808> │ │ │ │ + ldr r7, [pc, #52] @ 1f8b68 <__cxa_atexit@plt+0x1ec81c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 201d00 <__cxa_atexit@plt+0x1f59b4> │ │ │ │ + beq 1f8b48 <__cxa_atexit@plt+0x1ec7fc> │ │ │ │ mov r7, r8 │ │ │ │ - b 201d30 <__cxa_atexit@plt+0x1f59e4> │ │ │ │ + b 1f8b78 <__cxa_atexit@plt+0x1ec82c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 201d24 <__cxa_atexit@plt+0x1f59d8> │ │ │ │ + ldr r7, [pc, #16] @ 1f8b6c <__cxa_atexit@plt+0x1ec820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r0, lsl #17 │ │ │ │ + tstpeq r0, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 201d80 <__cxa_atexit@plt+0x1f5a34> │ │ │ │ + bne 1f8bc8 <__cxa_atexit@plt+0x1ec87c> │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201dac <__cxa_atexit@plt+0x1f5a60> │ │ │ │ + bcc 1f8bf4 <__cxa_atexit@plt+0x1ec8a8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #100] @ 201dc8 <__cxa_atexit@plt+0x1f5a7c> │ │ │ │ + ldr lr, [pc, #100] @ 1f8c10 <__cxa_atexit@plt+0x1ec8c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 201dcc <__cxa_atexit@plt+0x1f5a80> │ │ │ │ + ldr r0, [pc, #96] @ 1f8c14 <__cxa_atexit@plt+0x1ec8c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201db4 <__cxa_atexit@plt+0x1f5a68> │ │ │ │ - ldr r2, [pc, #48] @ 201dc4 <__cxa_atexit@plt+0x1f5a78> │ │ │ │ + bcc 1f8bfc <__cxa_atexit@plt+0x1ec8b0> │ │ │ │ + ldr r2, [pc, #48] @ 1f8c0c <__cxa_atexit@plt+0x1ec8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ - b 201db8 <__cxa_atexit@plt+0x1f5a6c> │ │ │ │ + b 1f8c00 <__cxa_atexit@plt+0x1ec8b4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121bc48 │ │ │ │ - @ instruction: 0x0121bc94 │ │ │ │ - @ instruction: 0x0121bc68 │ │ │ │ + ldrdeq r4, [r2, -ip]! │ │ │ │ + @ instruction: 0x01224e28 │ │ │ │ + strdeq r4, [r2, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 201dfc <__cxa_atexit@plt+0x1f5ab0> │ │ │ │ - ldr r7, [pc, #28] @ 201e0c <__cxa_atexit@plt+0x1f5ac0> │ │ │ │ + bhi 1f8c44 <__cxa_atexit@plt+0x1ec8f8> │ │ │ │ + ldr r7, [pc, #28] @ 1f8c54 <__cxa_atexit@plt+0x1ec908> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 201e10 <__cxa_atexit@plt+0x1f5ac4> │ │ │ │ + ldr r7, [pc, #12] @ 1f8c58 <__cxa_atexit@plt+0x1ec90c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r4, lsr #15 │ │ │ │ + tstpeq r0, ip, asr #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 201e44 <__cxa_atexit@plt+0x1f5af8> │ │ │ │ - ldr r3, [pc, #132] @ 201eb4 <__cxa_atexit@plt+0x1f5b68> │ │ │ │ + bne 1f8c8c <__cxa_atexit@plt+0x1ec940> │ │ │ │ + ldr r3, [pc, #132] @ 1f8cfc <__cxa_atexit@plt+0x1ec9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201e98 <__cxa_atexit@plt+0x1f5b4c> │ │ │ │ - b 201ec4 <__cxa_atexit@plt+0x1f5b78> │ │ │ │ - ldr r3, [pc, #100] @ 201eb0 <__cxa_atexit@plt+0x1f5b64> │ │ │ │ + beq 1f8ce0 <__cxa_atexit@plt+0x1ec994> │ │ │ │ + b 1f8d0c <__cxa_atexit@plt+0x1ec9c0> │ │ │ │ + ldr r3, [pc, #100] @ 1f8cf8 <__cxa_atexit@plt+0x1ec9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201e98 <__cxa_atexit@plt+0x1f5b4c> │ │ │ │ + beq 1f8ce0 <__cxa_atexit@plt+0x1ec994> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 201ea0 <__cxa_atexit@plt+0x1f5b54> │ │ │ │ - ldr r2, [pc, #68] @ 201eb8 <__cxa_atexit@plt+0x1f5b6c> │ │ │ │ + bcc 1f8ce8 <__cxa_atexit@plt+0x1ec99c> │ │ │ │ + ldr r2, [pc, #68] @ 1f8d00 <__cxa_atexit@plt+0x1ec9b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -513752,71 +504426,71 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121b9e4 │ │ │ │ + @ instruction: 0x01224b9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 201f40 <__cxa_atexit@plt+0x1f5bf4> │ │ │ │ - ldr r3, [pc, #264] @ 201fe0 <__cxa_atexit@plt+0x1f5c94> │ │ │ │ + bne 1f8d88 <__cxa_atexit@plt+0x1eca3c> │ │ │ │ + ldr r3, [pc, #264] @ 1f8e28 <__cxa_atexit@plt+0x1ecadc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201fb0 <__cxa_atexit@plt+0x1f5c64> │ │ │ │ + beq 1f8df8 <__cxa_atexit@plt+0x1ecaac> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #236] @ 201fe4 <__cxa_atexit@plt+0x1f5c98> │ │ │ │ + ldr r3, [pc, #236] @ 1f8e2c <__cxa_atexit@plt+0x1ecae0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201fb8 <__cxa_atexit@plt+0x1f5c6c> │ │ │ │ + beq 1f8e00 <__cxa_atexit@plt+0x1ecab4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 201fc4 <__cxa_atexit@plt+0x1f5c78> │ │ │ │ + bcc 1f8e0c <__cxa_atexit@plt+0x1ecac0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #184] @ 201fe8 <__cxa_atexit@plt+0x1f5c9c> │ │ │ │ + ldr r0, [pc, #184] @ 1f8e30 <__cxa_atexit@plt+0x1ecae4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #144] @ 201fd8 <__cxa_atexit@plt+0x1f5c8c> │ │ │ │ + ldr r3, [pc, #144] @ 1f8e20 <__cxa_atexit@plt+0x1ecad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 201fb0 <__cxa_atexit@plt+0x1f5c64> │ │ │ │ + beq 1f8df8 <__cxa_atexit@plt+0x1ecaac> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 201fdc <__cxa_atexit@plt+0x1f5c90> │ │ │ │ + ldr r3, [pc, #116] @ 1f8e24 <__cxa_atexit@plt+0x1ecad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 201fb8 <__cxa_atexit@plt+0x1f5c6c> │ │ │ │ + beq 1f8e00 <__cxa_atexit@plt+0x1ecab4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 201fc4 <__cxa_atexit@plt+0x1f5c78> │ │ │ │ + bcc 1f8e0c <__cxa_atexit@plt+0x1ecac0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 201fec <__cxa_atexit@plt+0x1f5ca0> │ │ │ │ + ldr r0, [pc, #76] @ 1f8e34 <__cxa_atexit@plt+0x1ecae8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -513828,32 +504502,32 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - @ instruction: 0x0121b92c │ │ │ │ - @ instruction: 0x0121bba8 │ │ │ │ + @ instruction: 0x01224ae4 │ │ │ │ + @ instruction: 0x01224d3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 202088 <__cxa_atexit@plt+0x1f5d3c> │ │ │ │ + ldr r1, [pc, #128] @ 1f8ed0 <__cxa_atexit@plt+0x1ecb84> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202068 <__cxa_atexit@plt+0x1f5d1c> │ │ │ │ + beq 1f8eb0 <__cxa_atexit@plt+0x1ecb64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 202074 <__cxa_atexit@plt+0x1f5d28> │ │ │ │ - ldr lr, [pc, #88] @ 20208c <__cxa_atexit@plt+0x1f5d40> │ │ │ │ + bcc 1f8ebc <__cxa_atexit@plt+0x1ecb70> │ │ │ │ + ldr lr, [pc, #88] @ 1f8ed4 <__cxa_atexit@plt+0x1ecb88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -513869,54 +504543,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0121b828 │ │ │ │ + @ instruction: 0x012249e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2020dc <__cxa_atexit@plt+0x1f5d90> │ │ │ │ - ldr lr, [pc, #52] @ 2020e8 <__cxa_atexit@plt+0x1f5d9c> │ │ │ │ + bcc 1f8f24 <__cxa_atexit@plt+0x1ecbd8> │ │ │ │ + ldr lr, [pc, #52] @ 1f8f30 <__cxa_atexit@plt+0x1ecbe4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121b7a8 │ │ │ │ + @ instruction: 0x01224960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 202184 <__cxa_atexit@plt+0x1f5e38> │ │ │ │ + ldr r1, [pc, #128] @ 1f8fcc <__cxa_atexit@plt+0x1ecc80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202164 <__cxa_atexit@plt+0x1f5e18> │ │ │ │ + beq 1f8fac <__cxa_atexit@plt+0x1ecc60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 202170 <__cxa_atexit@plt+0x1f5e24> │ │ │ │ - ldr lr, [pc, #88] @ 202188 <__cxa_atexit@plt+0x1f5e3c> │ │ │ │ + bcc 1f8fb8 <__cxa_atexit@plt+0x1ecc6c> │ │ │ │ + ldr lr, [pc, #88] @ 1f8fd0 <__cxa_atexit@plt+0x1ecc84> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -513932,271 +504606,271 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0121ba18 │ │ │ │ + @ instruction: 0x01224bac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2021d8 <__cxa_atexit@plt+0x1f5e8c> │ │ │ │ - ldr lr, [pc, #52] @ 2021e4 <__cxa_atexit@plt+0x1f5e98> │ │ │ │ + bcc 1f9020 <__cxa_atexit@plt+0x1eccd4> │ │ │ │ + ldr lr, [pc, #52] @ 1f902c <__cxa_atexit@plt+0x1ecce0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121b998 │ │ │ │ + @ instruction: 0x01224b2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20222c <__cxa_atexit@plt+0x1f5ee0> │ │ │ │ - ldr r2, [pc, #44] @ 202238 <__cxa_atexit@plt+0x1f5eec> │ │ │ │ + bcc 1f9074 <__cxa_atexit@plt+0x1ecd28> │ │ │ │ + ldr r2, [pc, #44] @ 1f9080 <__cxa_atexit@plt+0x1ecd34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121b64c │ │ │ │ + @ instruction: 0x01224804 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 202280 <__cxa_atexit@plt+0x1f5f34> │ │ │ │ - ldr r7, [pc, #52] @ 202294 <__cxa_atexit@plt+0x1f5f48> │ │ │ │ + bhi 1f90c8 <__cxa_atexit@plt+0x1ecd7c> │ │ │ │ + ldr r7, [pc, #52] @ 1f90dc <__cxa_atexit@plt+0x1ecd90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 202274 <__cxa_atexit@plt+0x1f5f28> │ │ │ │ + beq 1f90bc <__cxa_atexit@plt+0x1ecd70> │ │ │ │ mov r7, r8 │ │ │ │ - b 2022a4 <__cxa_atexit@plt+0x1f5f58> │ │ │ │ + b 1f90ec <__cxa_atexit@plt+0x1ecda0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 202298 <__cxa_atexit@plt+0x1f5f4c> │ │ │ │ + ldr r7, [pc, #16] @ 1f90e0 <__cxa_atexit@plt+0x1ecd94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r4, lsr #6 │ │ │ │ + tsteq r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 202318 <__cxa_atexit@plt+0x1f5fcc> │ │ │ │ + beq 1f9160 <__cxa_atexit@plt+0x1ece14> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 202384 <__cxa_atexit@plt+0x1f6038> │ │ │ │ + bne 1f91cc <__cxa_atexit@plt+0x1ece80> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2023c4 <__cxa_atexit@plt+0x1f6078> │ │ │ │ + bcc 1f920c <__cxa_atexit@plt+0x1ecec0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr lr, [pc, #260] @ 2023e8 <__cxa_atexit@plt+0x1f609c> │ │ │ │ + ldr lr, [pc, #260] @ 1f9230 <__cxa_atexit@plt+0x1ecee4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #240] @ 2023ec <__cxa_atexit@plt+0x1f60a0> │ │ │ │ + ldr r9, [pc, #240] @ 1f9234 <__cxa_atexit@plt+0x1ecee8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ - b 202374 <__cxa_atexit@plt+0x1f6028> │ │ │ │ + b 1f91bc <__cxa_atexit@plt+0x1ece70> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2023c4 <__cxa_atexit@plt+0x1f6078> │ │ │ │ + bcc 1f920c <__cxa_atexit@plt+0x1ecec0> │ │ │ │ ldr lr, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr r2, [pc, #156] @ 2023dc <__cxa_atexit@plt+0x1f6090> │ │ │ │ + ldr r2, [pc, #156] @ 1f9224 <__cxa_atexit@plt+0x1eced8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ - ldr r8, [pc, #140] @ 2023e0 <__cxa_atexit@plt+0x1f6094> │ │ │ │ + ldr r8, [pc, #140] @ 1f9228 <__cxa_atexit@plt+0x1ecedc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #132] @ 2023e4 <__cxa_atexit@plt+0x1f6098> │ │ │ │ + ldr r9, [pc, #132] @ 1f922c <__cxa_atexit@plt+0x1ecee0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9, lr} │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2023cc <__cxa_atexit@plt+0x1f6080> │ │ │ │ + bcc 1f9214 <__cxa_atexit@plt+0x1ecec8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #72] @ 2023f0 <__cxa_atexit@plt+0x1f60a4> │ │ │ │ + ldr lr, [pc, #72] @ 1f9238 <__cxa_atexit@plt+0x1eceec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ 2023f4 <__cxa_atexit@plt+0x1f60a8> │ │ │ │ + ldr r0, [pc, #68] @ 1f923c <__cxa_atexit@plt+0x1ecef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 2023d0 <__cxa_atexit@plt+0x1f6084> │ │ │ │ + b 1f9218 <__cxa_atexit@plt+0x1ececc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121b6b8 │ │ │ │ - smlawbeq r1, r8, r6, fp │ │ │ │ - @ instruction: 0x0121b674 │ │ │ │ - @ instruction: 0x0121b714 │ │ │ │ - ldrdeq fp, [r1, -r8]! │ │ │ │ - @ instruction: 0x0121b634 │ │ │ │ - @ instruction: 0x0121b624 │ │ │ │ + @ instruction: 0x0122484c │ │ │ │ + @ instruction: 0x0122481c │ │ │ │ + @ instruction: 0x01224808 │ │ │ │ + @ instruction: 0x012248a8 │ │ │ │ + @ instruction: 0x0122486c │ │ │ │ + smlawteq r2, r8, r7, r4 │ │ │ │ + @ instruction: 0x012247b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 202460 <__cxa_atexit@plt+0x1f6114> │ │ │ │ - ldr r2, [pc, #84] @ 202468 <__cxa_atexit@plt+0x1f611c> │ │ │ │ + bhi 1f92a8 <__cxa_atexit@plt+0x1ecf5c> │ │ │ │ + ldr r2, [pc, #84] @ 1f92b0 <__cxa_atexit@plt+0x1ecf64> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 20246c <__cxa_atexit@plt+0x1f6120> │ │ │ │ + ldr r1, [pc, #76] @ 1f92b4 <__cxa_atexit@plt+0x1ecf68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 202458 <__cxa_atexit@plt+0x1f610c> │ │ │ │ + beq 1f92a0 <__cxa_atexit@plt+0x1ecf54> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 20244c <__cxa_atexit@plt+0x1f6100> │ │ │ │ + bne 1f9294 <__cxa_atexit@plt+0x1ecf48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 202470 <__cxa_atexit@plt+0x1f6124> │ │ │ │ + ldr r7, [pc, #28] @ 1f92b8 <__cxa_atexit@plt+0x1ecf6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0121af50 │ │ │ │ - @ instruction: 0x0121af78 │ │ │ │ + @ instruction: 0x01224108 │ │ │ │ + @ instruction: 0x01224130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 202498 <__cxa_atexit@plt+0x1f614c> │ │ │ │ + ldr r3, [pc, #20] @ 1f92e0 <__cxa_atexit@plt+0x1ecf94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121af48 │ │ │ │ + @ instruction: 0x01224100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2024c8 <__cxa_atexit@plt+0x1f617c> │ │ │ │ - ldr r7, [pc, #28] @ 2024d8 <__cxa_atexit@plt+0x1f618c> │ │ │ │ + bhi 1f9310 <__cxa_atexit@plt+0x1ecfc4> │ │ │ │ + ldr r7, [pc, #28] @ 1f9320 <__cxa_atexit@plt+0x1ecfd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2024dc <__cxa_atexit@plt+0x1f6190> │ │ │ │ + ldr r7, [pc, #12] @ 1f9324 <__cxa_atexit@plt+0x1ecfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq r6, [r0, -r0] │ │ │ │ + tsteq r0, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 202518 <__cxa_atexit@plt+0x1f61cc> │ │ │ │ + ldr r2, [pc, #28] @ 1f9360 <__cxa_atexit@plt+0x1ed014> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202510 <__cxa_atexit@plt+0x1f61c4> │ │ │ │ - b 202524 <__cxa_atexit@plt+0x1f61d8> │ │ │ │ + beq 1f9358 <__cxa_atexit@plt+0x1ed00c> │ │ │ │ + b 1f936c <__cxa_atexit@plt+0x1ed020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #192] @ 2025f4 <__cxa_atexit@plt+0x1f62a8> │ │ │ │ + ldr r1, [pc, #192] @ 1f943c <__cxa_atexit@plt+0x1ed0f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2025c8 <__cxa_atexit@plt+0x1f627c> │ │ │ │ - ldr r3, [pc, #164] @ 2025f8 <__cxa_atexit@plt+0x1f62ac> │ │ │ │ + beq 1f9410 <__cxa_atexit@plt+0x1ed0c4> │ │ │ │ + ldr r3, [pc, #164] @ 1f9440 <__cxa_atexit@plt+0x1ed0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2025d4 <__cxa_atexit@plt+0x1f6288> │ │ │ │ + beq 1f941c <__cxa_atexit@plt+0x1ed0d0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 2025e0 <__cxa_atexit@plt+0x1f6294> │ │ │ │ - ldr r8, [pc, #116] @ 2025fc <__cxa_atexit@plt+0x1f62b0> │ │ │ │ + bcc 1f9428 <__cxa_atexit@plt+0x1ed0dc> │ │ │ │ + ldr r8, [pc, #116] @ 1f9444 <__cxa_atexit@plt+0x1ed0f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 202600 <__cxa_atexit@plt+0x1f62b4> │ │ │ │ + ldr lr, [pc, #112] @ 1f9448 <__cxa_atexit@plt+0x1ed0fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ @@ -514218,39 +504892,39 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x0121af7c │ │ │ │ + @ instruction: 0x01224134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 2026a8 <__cxa_atexit@plt+0x1f635c> │ │ │ │ + ldr r1, [pc, #140] @ 1f94f0 <__cxa_atexit@plt+0x1ed1a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202688 <__cxa_atexit@plt+0x1f633c> │ │ │ │ + beq 1f94d0 <__cxa_atexit@plt+0x1ed184> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 202694 <__cxa_atexit@plt+0x1f6348> │ │ │ │ - ldr lr, [pc, #100] @ 2026ac <__cxa_atexit@plt+0x1f6360> │ │ │ │ + bcc 1f94dc <__cxa_atexit@plt+0x1ed190> │ │ │ │ + ldr lr, [pc, #100] @ 1f94f4 <__cxa_atexit@plt+0x1ed1a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r1, r2} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 2026b0 <__cxa_atexit@plt+0x1f6364> │ │ │ │ + ldr lr, [pc, #72] @ 1f94f8 <__cxa_atexit@plt+0x1ed1ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r2, r6, r8} │ │ │ │ str r7, [r6, #32] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -514262,29 +504936,29 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x0121aea4 │ │ │ │ + qsubeq r4, ip, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 202718 <__cxa_atexit@plt+0x1f63cc> │ │ │ │ - ldr r2, [pc, #76] @ 202724 <__cxa_atexit@plt+0x1f63d8> │ │ │ │ + bcc 1f9560 <__cxa_atexit@plt+0x1ed214> │ │ │ │ + ldr r2, [pc, #76] @ 1f956c <__cxa_atexit@plt+0x1ed220> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 202728 <__cxa_atexit@plt+0x1f63dc> │ │ │ │ + ldr lr, [pc, #56] @ 1f9570 <__cxa_atexit@plt+0x1ed224> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ @@ -514292,84 +504966,84 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0x0121ae1c │ │ │ │ + ldrdeq r3, [r2, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 202794 <__cxa_atexit@plt+0x1f6448> │ │ │ │ - ldr r2, [pc, #84] @ 20279c <__cxa_atexit@plt+0x1f6450> │ │ │ │ + bhi 1f95dc <__cxa_atexit@plt+0x1ed290> │ │ │ │ + ldr r2, [pc, #84] @ 1f95e4 <__cxa_atexit@plt+0x1ed298> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 2027a0 <__cxa_atexit@plt+0x1f6454> │ │ │ │ + ldr r1, [pc, #76] @ 1f95e8 <__cxa_atexit@plt+0x1ed29c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 20278c <__cxa_atexit@plt+0x1f6440> │ │ │ │ + beq 1f95d4 <__cxa_atexit@plt+0x1ed288> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 202780 <__cxa_atexit@plt+0x1f6434> │ │ │ │ + bne 1f95c8 <__cxa_atexit@plt+0x1ed27c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2027a4 <__cxa_atexit@plt+0x1f6458> │ │ │ │ + ldr r7, [pc, #28] @ 1f95ec <__cxa_atexit@plt+0x1ed2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0121ac1c │ │ │ │ - @ instruction: 0x0121ac44 │ │ │ │ + ldrdeq r3, [r2, -r4]! │ │ │ │ + strdeq r3, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2027cc <__cxa_atexit@plt+0x1f6480> │ │ │ │ + ldr r3, [pc, #20] @ 1f9614 <__cxa_atexit@plt+0x1ed2c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121ac14 │ │ │ │ + smlawteq r2, ip, sp, r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 202890 <__cxa_atexit@plt+0x1f6544> │ │ │ │ - ldr r7, [pc, #200] @ 2028b8 <__cxa_atexit@plt+0x1f656c> │ │ │ │ + bhi 1f96d8 <__cxa_atexit@plt+0x1ed38c> │ │ │ │ + ldr r7, [pc, #200] @ 1f9700 <__cxa_atexit@plt+0x1ed3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 202880 <__cxa_atexit@plt+0x1f6534> │ │ │ │ + beq 1f96c8 <__cxa_atexit@plt+0x1ed37c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #60 @ 0x3c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 2028a0 <__cxa_atexit@plt+0x1f6554> │ │ │ │ - ldr lr, [pc, #172] @ 2028c0 <__cxa_atexit@plt+0x1f6574> │ │ │ │ + bcc 1f96e8 <__cxa_atexit@plt+0x1ed39c> │ │ │ │ + ldr lr, [pc, #172] @ 1f9708 <__cxa_atexit@plt+0x1ed3bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr ip, [r8, #11] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr r1, [r8, #19] │ │ │ │ str lr, [r6, #16]! │ │ │ │ sub r3, r2, #31 │ │ │ │ sub r0, r2, #19 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #128] @ 2028c4 <__cxa_atexit@plt+0x1f6578> │ │ │ │ + ldr r3, [pc, #128] @ 1f970c <__cxa_atexit@plt+0x1ed3c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r0, r2, #55 @ 0x37 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -514382,48 +505056,48 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2028bc <__cxa_atexit@plt+0x1f6570> │ │ │ │ + ldr r7, [pc, #36] @ 1f9704 <__cxa_atexit@plt+0x1ed3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r0, ip, lsr #26 │ │ │ │ + tsteq r0, r4, asr r8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0121b190 │ │ │ │ + @ instruction: 0x01224324 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 202950 <__cxa_atexit@plt+0x1f6604> │ │ │ │ - ldr lr, [pc, #112] @ 20295c <__cxa_atexit@plt+0x1f6610> │ │ │ │ + bcc 1f9798 <__cxa_atexit@plt+0x1ed44c> │ │ │ │ + ldr lr, [pc, #112] @ 1f97a4 <__cxa_atexit@plt+0x1ed458> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #16]! │ │ │ │ sub r1, r6, #31 │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #68] @ 202960 <__cxa_atexit@plt+0x1f6614> │ │ │ │ + ldr r2, [pc, #68] @ 1f97a8 <__cxa_atexit@plt+0x1ed45c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ @@ -514434,73 +505108,73 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strheq fp, [r1, -r8]! │ │ │ │ + @ instruction: 0x0122424c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 202990 <__cxa_atexit@plt+0x1f6644> │ │ │ │ - ldr r7, [pc, #28] @ 2029a0 <__cxa_atexit@plt+0x1f6654> │ │ │ │ + bhi 1f97d8 <__cxa_atexit@plt+0x1ed48c> │ │ │ │ + ldr r7, [pc, #28] @ 1f97e8 <__cxa_atexit@plt+0x1ed49c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2029a4 <__cxa_atexit@plt+0x1f6658> │ │ │ │ + ldr r7, [pc, #12] @ 1f97ec <__cxa_atexit@plt+0x1ed4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ + tsteq r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 2029e0 <__cxa_atexit@plt+0x1f6694> │ │ │ │ + ldr r2, [pc, #28] @ 1f9828 <__cxa_atexit@plt+0x1ed4dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2029d8 <__cxa_atexit@plt+0x1f668c> │ │ │ │ - b 2029ec <__cxa_atexit@plt+0x1f66a0> │ │ │ │ + beq 1f9820 <__cxa_atexit@plt+0x1ed4d4> │ │ │ │ + b 1f9834 <__cxa_atexit@plt+0x1ed4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #176] @ 202aac <__cxa_atexit@plt+0x1f6760> │ │ │ │ + ldr r1, [pc, #176] @ 1f98f4 <__cxa_atexit@plt+0x1ed5a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202a80 <__cxa_atexit@plt+0x1f6734> │ │ │ │ - ldr r3, [pc, #148] @ 202ab0 <__cxa_atexit@plt+0x1f6764> │ │ │ │ + beq 1f98c8 <__cxa_atexit@plt+0x1ed57c> │ │ │ │ + ldr r3, [pc, #148] @ 1f98f8 <__cxa_atexit@plt+0x1ed5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 202a8c <__cxa_atexit@plt+0x1f6740> │ │ │ │ + beq 1f98d4 <__cxa_atexit@plt+0x1ed588> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 202a98 <__cxa_atexit@plt+0x1f674c> │ │ │ │ - ldr lr, [pc, #100] @ 202ab4 <__cxa_atexit@plt+0x1f6768> │ │ │ │ + bcc 1f98e0 <__cxa_atexit@plt+0x1ed594> │ │ │ │ + ldr lr, [pc, #100] @ 1f98fc <__cxa_atexit@plt+0x1ed5b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -514519,37 +505193,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x0121aabc │ │ │ │ + @ instruction: 0x01223c74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 202b54 <__cxa_atexit@plt+0x1f6808> │ │ │ │ + ldr r1, [pc, #132] @ 1f999c <__cxa_atexit@plt+0x1ed650> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202b34 <__cxa_atexit@plt+0x1f67e8> │ │ │ │ + beq 1f997c <__cxa_atexit@plt+0x1ed630> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 202b40 <__cxa_atexit@plt+0x1f67f4> │ │ │ │ + bcc 1f9988 <__cxa_atexit@plt+0x1ed63c> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 202b58 <__cxa_atexit@plt+0x1f680c> │ │ │ │ + ldr r1, [pc, #68] @ 1f99a0 <__cxa_atexit@plt+0x1ed654> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -514560,23 +505234,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq sl, [r1, -r8]! │ │ │ │ + @ instruction: 0x01223bb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 202bb0 <__cxa_atexit@plt+0x1f6864> │ │ │ │ - ldr lr, [pc, #60] @ 202bbc <__cxa_atexit@plt+0x1f6870> │ │ │ │ + bcc 1f99f8 <__cxa_atexit@plt+0x1ed6ac> │ │ │ │ + ldr lr, [pc, #60] @ 1f9a04 <__cxa_atexit@plt+0x1ed6b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -514585,38 +505259,38 @@ │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, ip, r9, sl │ │ │ │ + @ instruction: 0x01223b44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 202c68 <__cxa_atexit@plt+0x1f691c> │ │ │ │ - ldr r7, [pc, #176] @ 202c90 <__cxa_atexit@plt+0x1f6944> │ │ │ │ + bhi 1f9ab0 <__cxa_atexit@plt+0x1ed764> │ │ │ │ + ldr r7, [pc, #176] @ 1f9ad8 <__cxa_atexit@plt+0x1ed78c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 202c58 <__cxa_atexit@plt+0x1f690c> │ │ │ │ + beq 1f9aa0 <__cxa_atexit@plt+0x1ed754> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 202c78 <__cxa_atexit@plt+0x1f692c> │ │ │ │ + bcc 1f9ac0 <__cxa_atexit@plt+0x1ed774> │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add ip, r8, #7 │ │ │ │ ldm ip, {r3, r9, ip} │ │ │ │ ldr r8, [r8, #19] │ │ │ │ sub r0, r2, #31 │ │ │ │ sub r1, r2, #19 │ │ │ │ sub sl, r2, #43 @ 0x2b │ │ │ │ - ldr r7, [pc, #120] @ 202c98 <__cxa_atexit@plt+0x1f694c> │ │ │ │ + ldr r7, [pc, #120] @ 1f9ae0 <__cxa_atexit@plt+0x1ed794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r7, ip} │ │ │ │ @@ -514628,41 +505302,41 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 202c94 <__cxa_atexit@plt+0x1f6948> │ │ │ │ + ldr r7, [pc, #36] @ 1f9adc <__cxa_atexit@plt+0x1ed790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r0, ip, ror #18 │ │ │ │ - @ instruction: 0x0121adb4 │ │ │ │ + @ instruction: 0x0110e494 │ │ │ │ + @ instruction: 0x01223f48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 202d10 <__cxa_atexit@plt+0x1f69c4> │ │ │ │ + bcc 1f9b58 <__cxa_atexit@plt+0x1ed80c> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r1, r8, r9, sl} │ │ │ │ sub r2, r6, #31 │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r7, [pc, #68] @ 202d1c <__cxa_atexit@plt+0x1f69d0> │ │ │ │ + ldr r7, [pc, #68] @ 1f9b64 <__cxa_atexit@plt+0x1ed818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #43 @ 0x2b │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ @@ -514673,116 +505347,116 @@ │ │ │ │ str fp, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq sl, [r1, -ip]! │ │ │ │ + @ instruction: 0x01223e90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 202d88 <__cxa_atexit@plt+0x1f6a3c> │ │ │ │ - ldr r2, [pc, #84] @ 202d90 <__cxa_atexit@plt+0x1f6a44> │ │ │ │ + bhi 1f9bd0 <__cxa_atexit@plt+0x1ed884> │ │ │ │ + ldr r2, [pc, #84] @ 1f9bd8 <__cxa_atexit@plt+0x1ed88c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 202d94 <__cxa_atexit@plt+0x1f6a48> │ │ │ │ + ldr r1, [pc, #76] @ 1f9bdc <__cxa_atexit@plt+0x1ed890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 202d80 <__cxa_atexit@plt+0x1f6a34> │ │ │ │ + beq 1f9bc8 <__cxa_atexit@plt+0x1ed87c> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 202d74 <__cxa_atexit@plt+0x1f6a28> │ │ │ │ + bne 1f9bbc <__cxa_atexit@plt+0x1ed870> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 202d98 <__cxa_atexit@plt+0x1f6a4c> │ │ │ │ + ldr r7, [pc, #28] @ 1f9be0 <__cxa_atexit@plt+0x1ed894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0121a628 │ │ │ │ - @ instruction: 0x0121a650 │ │ │ │ + @ instruction: 0x012237e0 │ │ │ │ + @ instruction: 0x01223808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 202dc0 <__cxa_atexit@plt+0x1f6a74> │ │ │ │ + ldr r3, [pc, #20] @ 1f9c08 <__cxa_atexit@plt+0x1ed8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121a620 │ │ │ │ + ldrdeq r3, [r2, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 202df0 <__cxa_atexit@plt+0x1f6aa4> │ │ │ │ - ldr r7, [pc, #28] @ 202e00 <__cxa_atexit@plt+0x1f6ab4> │ │ │ │ + bhi 1f9c38 <__cxa_atexit@plt+0x1ed8ec> │ │ │ │ + ldr r7, [pc, #28] @ 1f9c48 <__cxa_atexit@plt+0x1ed8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 202e04 <__cxa_atexit@plt+0x1f6ab8> │ │ │ │ + ldr r7, [pc, #12] @ 1f9c4c <__cxa_atexit@plt+0x1ed900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011057f8 │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 202e40 <__cxa_atexit@plt+0x1f6af4> │ │ │ │ + ldr r2, [pc, #28] @ 1f9c88 <__cxa_atexit@plt+0x1ed93c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202e38 <__cxa_atexit@plt+0x1f6aec> │ │ │ │ - b 202e4c <__cxa_atexit@plt+0x1f6b00> │ │ │ │ + beq 1f9c80 <__cxa_atexit@plt+0x1ed934> │ │ │ │ + b 1f9c94 <__cxa_atexit@plt+0x1ed948> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #192] @ 202f1c <__cxa_atexit@plt+0x1f6bd0> │ │ │ │ + ldr r1, [pc, #192] @ 1f9d64 <__cxa_atexit@plt+0x1eda18> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202ef0 <__cxa_atexit@plt+0x1f6ba4> │ │ │ │ - ldr r3, [pc, #164] @ 202f20 <__cxa_atexit@plt+0x1f6bd4> │ │ │ │ + beq 1f9d38 <__cxa_atexit@plt+0x1ed9ec> │ │ │ │ + ldr r3, [pc, #164] @ 1f9d68 <__cxa_atexit@plt+0x1eda1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 202efc <__cxa_atexit@plt+0x1f6bb0> │ │ │ │ + beq 1f9d44 <__cxa_atexit@plt+0x1ed9f8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 202f08 <__cxa_atexit@plt+0x1f6bbc> │ │ │ │ - ldr r8, [pc, #116] @ 202f24 <__cxa_atexit@plt+0x1f6bd8> │ │ │ │ + bcc 1f9d50 <__cxa_atexit@plt+0x1eda04> │ │ │ │ + ldr r8, [pc, #116] @ 1f9d6c <__cxa_atexit@plt+0x1eda20> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 202f28 <__cxa_atexit@plt+0x1f6bdc> │ │ │ │ + ldr lr, [pc, #112] @ 1f9d70 <__cxa_atexit@plt+0x1eda24> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ @@ -514804,39 +505478,39 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - smlawbeq r1, ip, ip, sl │ │ │ │ + @ instruction: 0x01223e20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ 202fd0 <__cxa_atexit@plt+0x1f6c84> │ │ │ │ + ldr r1, [pc, #140] @ 1f9e18 <__cxa_atexit@plt+0x1edacc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 202fb0 <__cxa_atexit@plt+0x1f6c64> │ │ │ │ + beq 1f9df8 <__cxa_atexit@plt+0x1edaac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 202fbc <__cxa_atexit@plt+0x1f6c70> │ │ │ │ - ldr lr, [pc, #100] @ 202fd4 <__cxa_atexit@plt+0x1f6c88> │ │ │ │ + bcc 1f9e04 <__cxa_atexit@plt+0x1edab8> │ │ │ │ + ldr lr, [pc, #100] @ 1f9e1c <__cxa_atexit@plt+0x1edad0> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r1, r2} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 202fd8 <__cxa_atexit@plt+0x1f6c8c> │ │ │ │ + ldr lr, [pc, #72] @ 1f9e20 <__cxa_atexit@plt+0x1edad4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r2, r6, r8} │ │ │ │ str r7, [r6, #32] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -514848,29 +505522,29 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x0121abb4 │ │ │ │ + @ instruction: 0x01223d48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203040 <__cxa_atexit@plt+0x1f6cf4> │ │ │ │ - ldr r2, [pc, #76] @ 20304c <__cxa_atexit@plt+0x1f6d00> │ │ │ │ + bcc 1f9e88 <__cxa_atexit@plt+0x1edb3c> │ │ │ │ + ldr r2, [pc, #76] @ 1f9e94 <__cxa_atexit@plt+0x1edb48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 203050 <__cxa_atexit@plt+0x1f6d04> │ │ │ │ + ldr lr, [pc, #56] @ 1f9e98 <__cxa_atexit@plt+0x1edb4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ @@ -514878,84 +505552,84 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0x0121ab2c │ │ │ │ + smlawteq r2, r0, ip, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2030bc <__cxa_atexit@plt+0x1f6d70> │ │ │ │ - ldr r2, [pc, #84] @ 2030c4 <__cxa_atexit@plt+0x1f6d78> │ │ │ │ + bhi 1f9f04 <__cxa_atexit@plt+0x1edbb8> │ │ │ │ + ldr r2, [pc, #84] @ 1f9f0c <__cxa_atexit@plt+0x1edbc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 2030c8 <__cxa_atexit@plt+0x1f6d7c> │ │ │ │ + ldr r1, [pc, #76] @ 1f9f10 <__cxa_atexit@plt+0x1edbc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 2030b4 <__cxa_atexit@plt+0x1f6d68> │ │ │ │ + beq 1f9efc <__cxa_atexit@plt+0x1edbb0> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 2030a8 <__cxa_atexit@plt+0x1f6d5c> │ │ │ │ + bne 1f9ef0 <__cxa_atexit@plt+0x1edba4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2030cc <__cxa_atexit@plt+0x1f6d80> │ │ │ │ + ldr r7, [pc, #28] @ 1f9f14 <__cxa_atexit@plt+0x1edbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strdeq sl, [r1, -r4]! │ │ │ │ - @ instruction: 0x0121a31c │ │ │ │ + @ instruction: 0x012234ac │ │ │ │ + ldrdeq r3, [r2, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2030f4 <__cxa_atexit@plt+0x1f6da8> │ │ │ │ + ldr r3, [pc, #20] @ 1f9f3c <__cxa_atexit@plt+0x1edbf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0121a2ec │ │ │ │ + @ instruction: 0x012234a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2031b8 <__cxa_atexit@plt+0x1f6e6c> │ │ │ │ - ldr r7, [pc, #200] @ 2031e0 <__cxa_atexit@plt+0x1f6e94> │ │ │ │ + bhi 1fa000 <__cxa_atexit@plt+0x1edcb4> │ │ │ │ + ldr r7, [pc, #200] @ 1fa028 <__cxa_atexit@plt+0x1edcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2031a8 <__cxa_atexit@plt+0x1f6e5c> │ │ │ │ + beq 1f9ff0 <__cxa_atexit@plt+0x1edca4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #60 @ 0x3c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 2031c8 <__cxa_atexit@plt+0x1f6e7c> │ │ │ │ - ldr lr, [pc, #172] @ 2031e8 <__cxa_atexit@plt+0x1f6e9c> │ │ │ │ + bcc 1fa010 <__cxa_atexit@plt+0x1edcc4> │ │ │ │ + ldr lr, [pc, #172] @ 1fa030 <__cxa_atexit@plt+0x1edce4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr ip, [r8, #11] │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr r1, [r8, #19] │ │ │ │ str lr, [r6, #16]! │ │ │ │ sub r3, r2, #31 │ │ │ │ sub r0, r2, #19 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #128] @ 2031ec <__cxa_atexit@plt+0x1f6ea0> │ │ │ │ + ldr r3, [pc, #128] @ 1fa034 <__cxa_atexit@plt+0x1edce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r0, r2, #55 @ 0x37 │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -514968,48 +505642,48 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2031e4 <__cxa_atexit@plt+0x1f6e98> │ │ │ │ + ldr r7, [pc, #36] @ 1fa02c <__cxa_atexit@plt+0x1edce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r0, r4, lsr r4 │ │ │ │ + tsteq r0, ip, asr pc │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0121a868 │ │ │ │ + strdeq r3, [r2, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203278 <__cxa_atexit@plt+0x1f6f2c> │ │ │ │ - ldr lr, [pc, #112] @ 203284 <__cxa_atexit@plt+0x1f6f38> │ │ │ │ + bcc 1fa0c0 <__cxa_atexit@plt+0x1edd74> │ │ │ │ + ldr lr, [pc, #112] @ 1fa0cc <__cxa_atexit@plt+0x1edd80> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #16]! │ │ │ │ sub r1, r6, #31 │ │ │ │ sub r2, r6, #19 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #68] @ 203288 <__cxa_atexit@plt+0x1f6f3c> │ │ │ │ + ldr r2, [pc, #68] @ 1fa0d0 <__cxa_atexit@plt+0x1edd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ @@ -515020,73 +505694,73 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x0121a790 │ │ │ │ + @ instruction: 0x01223924 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2032b8 <__cxa_atexit@plt+0x1f6f6c> │ │ │ │ - ldr r7, [pc, #28] @ 2032c8 <__cxa_atexit@plt+0x1f6f7c> │ │ │ │ + bhi 1fa100 <__cxa_atexit@plt+0x1eddb4> │ │ │ │ + ldr r7, [pc, #28] @ 1fa110 <__cxa_atexit@plt+0x1eddc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2032cc <__cxa_atexit@plt+0x1f6f80> │ │ │ │ + ldr r7, [pc, #12] @ 1fa114 <__cxa_atexit@plt+0x1eddc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r8, asr #6 │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 203308 <__cxa_atexit@plt+0x1f6fbc> │ │ │ │ + ldr r2, [pc, #28] @ 1fa150 <__cxa_atexit@plt+0x1ede04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 203300 <__cxa_atexit@plt+0x1f6fb4> │ │ │ │ - b 203314 <__cxa_atexit@plt+0x1f6fc8> │ │ │ │ + beq 1fa148 <__cxa_atexit@plt+0x1eddfc> │ │ │ │ + b 1fa15c <__cxa_atexit@plt+0x1ede10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #176] @ 2033d4 <__cxa_atexit@plt+0x1f7088> │ │ │ │ + ldr r1, [pc, #176] @ 1fa21c <__cxa_atexit@plt+0x1eded0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2033a8 <__cxa_atexit@plt+0x1f705c> │ │ │ │ - ldr r3, [pc, #148] @ 2033d8 <__cxa_atexit@plt+0x1f708c> │ │ │ │ + beq 1fa1f0 <__cxa_atexit@plt+0x1edea4> │ │ │ │ + ldr r3, [pc, #148] @ 1fa220 <__cxa_atexit@plt+0x1eded4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2033b4 <__cxa_atexit@plt+0x1f7068> │ │ │ │ + beq 1fa1fc <__cxa_atexit@plt+0x1edeb0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 2033c0 <__cxa_atexit@plt+0x1f7074> │ │ │ │ - ldr lr, [pc, #100] @ 2033dc <__cxa_atexit@plt+0x1f7090> │ │ │ │ + bcc 1fa208 <__cxa_atexit@plt+0x1edebc> │ │ │ │ + ldr lr, [pc, #100] @ 1fa224 <__cxa_atexit@plt+0x1eded8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -515105,37 +505779,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - smlawteq r1, ip, r7, sl │ │ │ │ + @ instruction: 0x01223960 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20347c <__cxa_atexit@plt+0x1f7130> │ │ │ │ + ldr r1, [pc, #132] @ 1fa2c4 <__cxa_atexit@plt+0x1edf78> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20345c <__cxa_atexit@plt+0x1f7110> │ │ │ │ + beq 1fa2a4 <__cxa_atexit@plt+0x1edf58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 203468 <__cxa_atexit@plt+0x1f711c> │ │ │ │ + bcc 1fa2b0 <__cxa_atexit@plt+0x1edf64> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 203480 <__cxa_atexit@plt+0x1f7134> │ │ │ │ + ldr r1, [pc, #68] @ 1fa2c8 <__cxa_atexit@plt+0x1edf7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -515146,23 +505820,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121a708 │ │ │ │ + @ instruction: 0x0122389c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2034d8 <__cxa_atexit@plt+0x1f718c> │ │ │ │ - ldr lr, [pc, #60] @ 2034e4 <__cxa_atexit@plt+0x1f7198> │ │ │ │ + bcc 1fa320 <__cxa_atexit@plt+0x1edfd4> │ │ │ │ + ldr lr, [pc, #60] @ 1fa32c <__cxa_atexit@plt+0x1edfe0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -515171,38 +505845,38 @@ │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121a69c │ │ │ │ + @ instruction: 0x01223830 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203590 <__cxa_atexit@plt+0x1f7244> │ │ │ │ - ldr r7, [pc, #176] @ 2035b8 <__cxa_atexit@plt+0x1f726c> │ │ │ │ + bhi 1fa3d8 <__cxa_atexit@plt+0x1ee08c> │ │ │ │ + ldr r7, [pc, #176] @ 1fa400 <__cxa_atexit@plt+0x1ee0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 203580 <__cxa_atexit@plt+0x1f7234> │ │ │ │ + beq 1fa3c8 <__cxa_atexit@plt+0x1ee07c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 2035a0 <__cxa_atexit@plt+0x1f7254> │ │ │ │ + bcc 1fa3e8 <__cxa_atexit@plt+0x1ee09c> │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add ip, r8, #7 │ │ │ │ ldm ip, {r3, r9, ip} │ │ │ │ ldr r8, [r8, #19] │ │ │ │ sub r0, r2, #31 │ │ │ │ sub r1, r2, #19 │ │ │ │ sub sl, r2, #43 @ 0x2b │ │ │ │ - ldr r7, [pc, #120] @ 2035c0 <__cxa_atexit@plt+0x1f7274> │ │ │ │ + ldr r7, [pc, #120] @ 1fa408 <__cxa_atexit@plt+0x1ee0bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r7, ip} │ │ │ │ @@ -515214,41 +505888,41 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2035bc <__cxa_atexit@plt+0x1f7270> │ │ │ │ + ldr r7, [pc, #36] @ 1fa404 <__cxa_atexit@plt+0x1ee0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r0, r4, ror r0 │ │ │ │ - smlawbeq r1, ip, r4, sl │ │ │ │ + @ instruction: 0x0110db9c │ │ │ │ + @ instruction: 0x01223620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203638 <__cxa_atexit@plt+0x1f72ec> │ │ │ │ + bcc 1fa480 <__cxa_atexit@plt+0x1ee134> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r1, r8, r9, sl} │ │ │ │ sub r2, r6, #31 │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r7, [pc, #68] @ 203644 <__cxa_atexit@plt+0x1f72f8> │ │ │ │ + ldr r7, [pc, #68] @ 1fa48c <__cxa_atexit@plt+0x1ee140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #43 @ 0x2b │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ @@ -515259,286 +505933,286 @@ │ │ │ │ str fp, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq sl, [r1, -r4]! │ │ │ │ + @ instruction: 0x01223568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2036b0 <__cxa_atexit@plt+0x1f7364> │ │ │ │ - ldr r2, [pc, #84] @ 2036b8 <__cxa_atexit@plt+0x1f736c> │ │ │ │ + bhi 1fa4f8 <__cxa_atexit@plt+0x1ee1ac> │ │ │ │ + ldr r2, [pc, #84] @ 1fa500 <__cxa_atexit@plt+0x1ee1b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 2036bc <__cxa_atexit@plt+0x1f7370> │ │ │ │ + ldr r1, [pc, #76] @ 1fa504 <__cxa_atexit@plt+0x1ee1b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 2036a8 <__cxa_atexit@plt+0x1f735c> │ │ │ │ + beq 1fa4f0 <__cxa_atexit@plt+0x1ee1a4> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 20369c <__cxa_atexit@plt+0x1f7350> │ │ │ │ + bne 1fa4e4 <__cxa_atexit@plt+0x1ee198> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2036c0 <__cxa_atexit@plt+0x1f7374> │ │ │ │ + ldr r7, [pc, #28] @ 1fa508 <__cxa_atexit@plt+0x1ee1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01219d00 │ │ │ │ - @ instruction: 0x01219d28 │ │ │ │ + @ instruction: 0x01222eb8 │ │ │ │ + @ instruction: 0x01222ee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2036e8 <__cxa_atexit@plt+0x1f739c> │ │ │ │ + ldr r3, [pc, #20] @ 1fa530 <__cxa_atexit@plt+0x1ee1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r1, -r8]! │ │ │ │ + @ instruction: 0x01222eb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203774 <__cxa_atexit@plt+0x1f7428> │ │ │ │ - ldr r7, [pc, #144] @ 20379c <__cxa_atexit@plt+0x1f7450> │ │ │ │ + bhi 1fa5bc <__cxa_atexit@plt+0x1ee270> │ │ │ │ + ldr r7, [pc, #144] @ 1fa5e4 <__cxa_atexit@plt+0x1ee298> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 203764 <__cxa_atexit@plt+0x1f7418> │ │ │ │ + beq 1fa5ac <__cxa_atexit@plt+0x1ee260> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 203784 <__cxa_atexit@plt+0x1f7438> │ │ │ │ - ldr r7, [pc, #116] @ 2037a4 <__cxa_atexit@plt+0x1f7458> │ │ │ │ + bcc 1fa5cc <__cxa_atexit@plt+0x1ee280> │ │ │ │ + ldr r7, [pc, #116] @ 1fa5ec <__cxa_atexit@plt+0x1ee2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ 2037a8 <__cxa_atexit@plt+0x1f745c> │ │ │ │ + ldr r7, [pc, #96] @ 1fa5f0 <__cxa_atexit@plt+0x1ee2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2037a0 <__cxa_atexit@plt+0x1f7454> │ │ │ │ + ldr r7, [pc, #36] @ 1fa5e8 <__cxa_atexit@plt+0x1ee29c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, r4, lsr #29 │ │ │ │ + tsteq r0, ip, asr #19 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x01219c94 │ │ │ │ + @ instruction: 0x01222e4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203800 <__cxa_atexit@plt+0x1f74b4> │ │ │ │ - ldr r2, [pc, #60] @ 20380c <__cxa_atexit@plt+0x1f74c0> │ │ │ │ + bcc 1fa648 <__cxa_atexit@plt+0x1ee2fc> │ │ │ │ + ldr r2, [pc, #60] @ 1fa654 <__cxa_atexit@plt+0x1ee308> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 203810 <__cxa_atexit@plt+0x1f74c4> │ │ │ │ + ldr r2, [pc, #40] @ 1fa658 <__cxa_atexit@plt+0x1ee30c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strdeq r9, [r1, -r4]! │ │ │ │ + @ instruction: 0x01222dac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20384c <__cxa_atexit@plt+0x1f7500> │ │ │ │ - ldr r2, [pc, #36] @ 203854 <__cxa_atexit@plt+0x1f7508> │ │ │ │ + bhi 1fa694 <__cxa_atexit@plt+0x1ee348> │ │ │ │ + ldr r2, [pc, #36] @ 1fa69c <__cxa_atexit@plt+0x1ee350> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 203858 <__cxa_atexit@plt+0x1f750c> │ │ │ │ + ldr r1, [pc, #32] @ 1fa6a0 <__cxa_atexit@plt+0x1ee354> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01104df0 │ │ │ │ - @ instruction: 0x01219b38 │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ + strdeq r2, [r2, -r0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203904 <__cxa_atexit@plt+0x1f75b8> │ │ │ │ - ldr r2, [pc, #168] @ 203920 <__cxa_atexit@plt+0x1f75d4> │ │ │ │ + bhi 1fa74c <__cxa_atexit@plt+0x1ee400> │ │ │ │ + ldr r2, [pc, #168] @ 1fa768 <__cxa_atexit@plt+0x1ee41c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 203924 <__cxa_atexit@plt+0x1f75d8> │ │ │ │ + ldr r1, [pc, #160] @ 1fa76c <__cxa_atexit@plt+0x1ee420> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 2038e4 <__cxa_atexit@plt+0x1f7598> │ │ │ │ + beq 1fa72c <__cxa_atexit@plt+0x1ee3e0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2038f0 <__cxa_atexit@plt+0x1f75a4> │ │ │ │ + bne 1fa738 <__cxa_atexit@plt+0x1ee3ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 20390c <__cxa_atexit@plt+0x1f75c0> │ │ │ │ - ldr r3, [pc, #116] @ 20392c <__cxa_atexit@plt+0x1f75e0> │ │ │ │ + bcc 1fa754 <__cxa_atexit@plt+0x1ee408> │ │ │ │ + ldr r3, [pc, #116] @ 1fa774 <__cxa_atexit@plt+0x1ee428> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 203930 <__cxa_atexit@plt+0x1f75e4> │ │ │ │ + ldr r1, [pc, #112] @ 1fa778 <__cxa_atexit@plt+0x1ee42c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 203928 <__cxa_atexit@plt+0x1f75dc> │ │ │ │ + ldr r7, [pc, #48] @ 1fa770 <__cxa_atexit@plt+0x1ee424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01219aec │ │ │ │ - ldrdeq r9, [r1, -r4]! │ │ │ │ + @ instruction: 0x01222ca4 │ │ │ │ + smlawbeq r2, ip, ip, r2 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01219b98 │ │ │ │ + @ instruction: 0x01222d50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20398c <__cxa_atexit@plt+0x1f7640> │ │ │ │ + bne 1fa7d4 <__cxa_atexit@plt+0x1ee488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2039a0 <__cxa_atexit@plt+0x1f7654> │ │ │ │ - ldr r2, [pc, #84] @ 2039b4 <__cxa_atexit@plt+0x1f7668> │ │ │ │ + bcc 1fa7e8 <__cxa_atexit@plt+0x1ee49c> │ │ │ │ + ldr r2, [pc, #84] @ 1fa7fc <__cxa_atexit@plt+0x1ee4b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2039b8 <__cxa_atexit@plt+0x1f766c> │ │ │ │ + ldr r1, [pc, #80] @ 1fa800 <__cxa_atexit@plt+0x1ee4b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2039b0 <__cxa_atexit@plt+0x1f7664> │ │ │ │ + ldr r7, [pc, #28] @ 1fa7f8 <__cxa_atexit@plt+0x1ee4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01219a38 │ │ │ │ + strdeq r2, [r2, -r0]! │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x01222ca8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2039e8 <__cxa_atexit@plt+0x1f769c> │ │ │ │ - ldr r7, [pc, #28] @ 2039f8 <__cxa_atexit@plt+0x1f76ac> │ │ │ │ + bhi 1fa830 <__cxa_atexit@plt+0x1ee4e4> │ │ │ │ + ldr r7, [pc, #28] @ 1fa840 <__cxa_atexit@plt+0x1ee4f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2039fc <__cxa_atexit@plt+0x1f76b0> │ │ │ │ + ldr r7, [pc, #12] @ 1fa844 <__cxa_atexit@plt+0x1ee4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r4, lsr ip │ │ │ │ + tsteq r0, ip, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #188] @ 203ad8 <__cxa_atexit@plt+0x1f778c> │ │ │ │ + ldr r2, [pc, #188] @ 1fa920 <__cxa_atexit@plt+0x1ee5d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 203aac <__cxa_atexit@plt+0x1f7760> │ │ │ │ + beq 1fa8f4 <__cxa_atexit@plt+0x1ee5a8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #156] @ 203adc <__cxa_atexit@plt+0x1f7790> │ │ │ │ + ldr r3, [pc, #156] @ 1fa924 <__cxa_atexit@plt+0x1ee5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 203ab8 <__cxa_atexit@plt+0x1f776c> │ │ │ │ + beq 1fa900 <__cxa_atexit@plt+0x1ee5b4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 203ac4 <__cxa_atexit@plt+0x1f7778> │ │ │ │ - ldr lr, [pc, #112] @ 203ae0 <__cxa_atexit@plt+0x1f7794> │ │ │ │ + bcc 1fa90c <__cxa_atexit@plt+0x1ee5c0> │ │ │ │ + ldr lr, [pc, #112] @ 1fa928 <__cxa_atexit@plt+0x1ee5dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 203ae4 <__cxa_atexit@plt+0x1f7798> │ │ │ │ + ldr lr, [pc, #92] @ 1fa92c <__cxa_atexit@plt+0x1ee5e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ @@ -515555,34 +506229,34 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0x01219dec │ │ │ │ + @ instruction: 0x01222fa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #148] @ 203b94 <__cxa_atexit@plt+0x1f7848> │ │ │ │ + ldr r1, [pc, #148] @ 1fa9dc <__cxa_atexit@plt+0x1ee690> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 203b74 <__cxa_atexit@plt+0x1f7828> │ │ │ │ + beq 1fa9bc <__cxa_atexit@plt+0x1ee670> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 203b80 <__cxa_atexit@plt+0x1f7834> │ │ │ │ - ldr r8, [pc, #104] @ 203b98 <__cxa_atexit@plt+0x1f784c> │ │ │ │ + bcc 1fa9c8 <__cxa_atexit@plt+0x1ee67c> │ │ │ │ + ldr r8, [pc, #104] @ 1fa9e0 <__cxa_atexit@plt+0x1ee694> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #100] @ 203b9c <__cxa_atexit@plt+0x1f7850> │ │ │ │ + ldr lr, [pc, #100] @ 1fa9e4 <__cxa_atexit@plt+0x1ee698> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r8, [r6, #4]! │ │ │ │ @@ -515601,29 +506275,29 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x01219d3c │ │ │ │ + strdeq r2, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203c04 <__cxa_atexit@plt+0x1f78b8> │ │ │ │ - ldr r2, [pc, #76] @ 203c10 <__cxa_atexit@plt+0x1f78c4> │ │ │ │ + bcc 1faa4c <__cxa_atexit@plt+0x1ee700> │ │ │ │ + ldr r2, [pc, #76] @ 1faa58 <__cxa_atexit@plt+0x1ee70c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 203c14 <__cxa_atexit@plt+0x1f78c8> │ │ │ │ + ldr lr, [pc, #56] @ 1faa5c <__cxa_atexit@plt+0x1ee710> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ @@ -515631,261 +506305,261 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0x01219c98 │ │ │ │ + @ instruction: 0x01222e50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203c80 <__cxa_atexit@plt+0x1f7934> │ │ │ │ - ldr r2, [pc, #84] @ 203c88 <__cxa_atexit@plt+0x1f793c> │ │ │ │ + bhi 1faac8 <__cxa_atexit@plt+0x1ee77c> │ │ │ │ + ldr r2, [pc, #84] @ 1faad0 <__cxa_atexit@plt+0x1ee784> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 203c8c <__cxa_atexit@plt+0x1f7940> │ │ │ │ + ldr r1, [pc, #76] @ 1faad4 <__cxa_atexit@plt+0x1ee788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 203c78 <__cxa_atexit@plt+0x1f792c> │ │ │ │ + beq 1faac0 <__cxa_atexit@plt+0x1ee774> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 203c6c <__cxa_atexit@plt+0x1f7920> │ │ │ │ + bne 1faab4 <__cxa_atexit@plt+0x1ee768> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 203c90 <__cxa_atexit@plt+0x1f7944> │ │ │ │ + ldr r7, [pc, #28] @ 1faad8 <__cxa_atexit@plt+0x1ee78c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01219730 │ │ │ │ - @ instruction: 0x01219758 │ │ │ │ + @ instruction: 0x012228e8 │ │ │ │ + @ instruction: 0x01222910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 203cb8 <__cxa_atexit@plt+0x1f796c> │ │ │ │ + ldr r3, [pc, #20] @ 1fab00 <__cxa_atexit@plt+0x1ee7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01219728 │ │ │ │ + @ instruction: 0x012228e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203d44 <__cxa_atexit@plt+0x1f79f8> │ │ │ │ - ldr r7, [pc, #144] @ 203d6c <__cxa_atexit@plt+0x1f7a20> │ │ │ │ + bhi 1fab8c <__cxa_atexit@plt+0x1ee840> │ │ │ │ + ldr r7, [pc, #144] @ 1fabb4 <__cxa_atexit@plt+0x1ee868> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 203d34 <__cxa_atexit@plt+0x1f79e8> │ │ │ │ + beq 1fab7c <__cxa_atexit@plt+0x1ee830> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 203d54 <__cxa_atexit@plt+0x1f7a08> │ │ │ │ - ldr r7, [pc, #116] @ 203d74 <__cxa_atexit@plt+0x1f7a28> │ │ │ │ + bcc 1fab9c <__cxa_atexit@plt+0x1ee850> │ │ │ │ + ldr r7, [pc, #116] @ 1fabbc <__cxa_atexit@plt+0x1ee870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ 203d78 <__cxa_atexit@plt+0x1f7a2c> │ │ │ │ + ldr r7, [pc, #96] @ 1fabc0 <__cxa_atexit@plt+0x1ee874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 203d70 <__cxa_atexit@plt+0x1f7a24> │ │ │ │ + ldr r7, [pc, #36] @ 1fabb8 <__cxa_atexit@plt+0x1ee86c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x011048dc │ │ │ │ + tsteq r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - smlawteq r1, r4, r6, r9 │ │ │ │ + @ instruction: 0x0122287c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203dd0 <__cxa_atexit@plt+0x1f7a84> │ │ │ │ - ldr r2, [pc, #60] @ 203ddc <__cxa_atexit@plt+0x1f7a90> │ │ │ │ + bcc 1fac18 <__cxa_atexit@plt+0x1ee8cc> │ │ │ │ + ldr r2, [pc, #60] @ 1fac24 <__cxa_atexit@plt+0x1ee8d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 203de0 <__cxa_atexit@plt+0x1f7a94> │ │ │ │ + ldr r2, [pc, #40] @ 1fac28 <__cxa_atexit@plt+0x1ee8dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x01219624 │ │ │ │ + ldrdeq r2, [r2, -ip]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203e1c <__cxa_atexit@plt+0x1f7ad0> │ │ │ │ - ldr r2, [pc, #36] @ 203e24 <__cxa_atexit@plt+0x1f7ad8> │ │ │ │ + bhi 1fac64 <__cxa_atexit@plt+0x1ee918> │ │ │ │ + ldr r2, [pc, #36] @ 1fac6c <__cxa_atexit@plt+0x1ee920> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 203e28 <__cxa_atexit@plt+0x1f7adc> │ │ │ │ + ldr r1, [pc, #32] @ 1fac70 <__cxa_atexit@plt+0x1ee924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b c55d04 <__cxa_atexit@plt+0xc499b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsr #16 │ │ │ │ - @ instruction: 0x01219568 │ │ │ │ + tsteq r0, r0, asr r3 │ │ │ │ + @ instruction: 0x01222720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 203ed4 <__cxa_atexit@plt+0x1f7b88> │ │ │ │ - ldr r2, [pc, #168] @ 203ef0 <__cxa_atexit@plt+0x1f7ba4> │ │ │ │ + bhi 1fad1c <__cxa_atexit@plt+0x1ee9d0> │ │ │ │ + ldr r2, [pc, #168] @ 1fad38 <__cxa_atexit@plt+0x1ee9ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 203ef4 <__cxa_atexit@plt+0x1f7ba8> │ │ │ │ + ldr r1, [pc, #160] @ 1fad3c <__cxa_atexit@plt+0x1ee9f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 203eb4 <__cxa_atexit@plt+0x1f7b68> │ │ │ │ + beq 1facfc <__cxa_atexit@plt+0x1ee9b0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 203ec0 <__cxa_atexit@plt+0x1f7b74> │ │ │ │ + bne 1fad08 <__cxa_atexit@plt+0x1ee9bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 203edc <__cxa_atexit@plt+0x1f7b90> │ │ │ │ - ldr r3, [pc, #116] @ 203efc <__cxa_atexit@plt+0x1f7bb0> │ │ │ │ + bcc 1fad24 <__cxa_atexit@plt+0x1ee9d8> │ │ │ │ + ldr r3, [pc, #116] @ 1fad44 <__cxa_atexit@plt+0x1ee9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 203f00 <__cxa_atexit@plt+0x1f7bb4> │ │ │ │ + ldr r1, [pc, #112] @ 1fad48 <__cxa_atexit@plt+0x1ee9fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 203ef8 <__cxa_atexit@plt+0x1f7bac> │ │ │ │ + ldr r7, [pc, #48] @ 1fad40 <__cxa_atexit@plt+0x1ee9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x0121951c │ │ │ │ - @ instruction: 0x01219504 │ │ │ │ + ldrdeq r2, [r2, -r4]! │ │ │ │ + @ instruction: 0x012226bc │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - smlawteq r1, r8, r5, r9 │ │ │ │ + smlawbeq r2, r0, r7, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 203f5c <__cxa_atexit@plt+0x1f7c10> │ │ │ │ + bne 1fada4 <__cxa_atexit@plt+0x1eea58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 203f70 <__cxa_atexit@plt+0x1f7c24> │ │ │ │ - ldr r2, [pc, #84] @ 203f84 <__cxa_atexit@plt+0x1f7c38> │ │ │ │ + bcc 1fadb8 <__cxa_atexit@plt+0x1eea6c> │ │ │ │ + ldr r2, [pc, #84] @ 1fadcc <__cxa_atexit@plt+0x1eea80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 203f88 <__cxa_atexit@plt+0x1f7c3c> │ │ │ │ + ldr r1, [pc, #80] @ 1fadd0 <__cxa_atexit@plt+0x1eea84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 203f80 <__cxa_atexit@plt+0x1f7c34> │ │ │ │ + ldr r7, [pc, #28] @ 1fadc8 <__cxa_atexit@plt+0x1eea7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01219468 │ │ │ │ + @ instruction: 0x01222620 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0x01219520 │ │ │ │ + ldrdeq r2, [r2, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 204038 <__cxa_atexit@plt+0x1f7cec> │ │ │ │ - ldr r7, [pc, #180] @ 204060 <__cxa_atexit@plt+0x1f7d14> │ │ │ │ + bhi 1fae80 <__cxa_atexit@plt+0x1eeb34> │ │ │ │ + ldr r7, [pc, #180] @ 1faea8 <__cxa_atexit@plt+0x1eeb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 204028 <__cxa_atexit@plt+0x1f7cdc> │ │ │ │ + beq 1fae70 <__cxa_atexit@plt+0x1eeb24> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 204048 <__cxa_atexit@plt+0x1f7cfc> │ │ │ │ - ldr lr, [pc, #152] @ 204068 <__cxa_atexit@plt+0x1f7d1c> │ │ │ │ + bcc 1fae90 <__cxa_atexit@plt+0x1eeb44> │ │ │ │ + ldr lr, [pc, #152] @ 1faeb0 <__cxa_atexit@plt+0x1eeb64> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ str lr, [r6, #16]! │ │ │ │ sub lr, r2, #43 @ 0x2b │ │ │ │ sub r3, r2, #19 │ │ │ │ - ldr r1, [pc, #120] @ 20406c <__cxa_atexit@plt+0x1f7d20> │ │ │ │ + ldr r1, [pc, #120] @ 1faeb4 <__cxa_atexit@plt+0x1eeb68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ @@ -515896,46 +506570,46 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 204064 <__cxa_atexit@plt+0x1f7d18> │ │ │ │ + ldr r7, [pc, #36] @ 1faeac <__cxa_atexit@plt+0x1eeb60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r0, ip, ror #11 │ │ │ │ + tsteq r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x012199e0 │ │ │ │ + @ instruction: 0x01222b74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2040e4 <__cxa_atexit@plt+0x1f7d98> │ │ │ │ - ldr lr, [pc, #92] @ 2040f0 <__cxa_atexit@plt+0x1f7da4> │ │ │ │ + bcc 1faf2c <__cxa_atexit@plt+0x1eebe0> │ │ │ │ + ldr lr, [pc, #92] @ 1faf38 <__cxa_atexit@plt+0x1eebec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str lr, [r3, #16]! │ │ │ │ sub lr, r6, #43 @ 0x2b │ │ │ │ sub r2, r6, #19 │ │ │ │ - ldr r1, [pc, #56] @ 2040f4 <__cxa_atexit@plt+0x1f7da8> │ │ │ │ + ldr r1, [pc, #56] @ 1faf3c <__cxa_atexit@plt+0x1eebf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ @@ -515943,62 +506617,62 @@ │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x01219918 │ │ │ │ + @ instruction: 0x01222aac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 204124 <__cxa_atexit@plt+0x1f7dd8> │ │ │ │ - ldr r7, [pc, #28] @ 204134 <__cxa_atexit@plt+0x1f7de8> │ │ │ │ + bhi 1faf6c <__cxa_atexit@plt+0x1eec20> │ │ │ │ + ldr r7, [pc, #28] @ 1faf7c <__cxa_atexit@plt+0x1eec30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 204138 <__cxa_atexit@plt+0x1f7dec> │ │ │ │ + ldr r7, [pc, #12] @ 1faf80 <__cxa_atexit@plt+0x1eec34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r4, lsl r5 │ │ │ │ + tsteq r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 204204 <__cxa_atexit@plt+0x1f7eb8> │ │ │ │ + ldr r2, [pc, #172] @ 1fb04c <__cxa_atexit@plt+0x1eed00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2041d8 <__cxa_atexit@plt+0x1f7e8c> │ │ │ │ + beq 1fb020 <__cxa_atexit@plt+0x1eecd4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 204208 <__cxa_atexit@plt+0x1f7ebc> │ │ │ │ + ldr r3, [pc, #140] @ 1fb050 <__cxa_atexit@plt+0x1eed04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2041e4 <__cxa_atexit@plt+0x1f7e98> │ │ │ │ + beq 1fb02c <__cxa_atexit@plt+0x1eece0> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 2041f0 <__cxa_atexit@plt+0x1f7ea4> │ │ │ │ + bcc 1fb038 <__cxa_atexit@plt+0x1eecec> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20420c <__cxa_atexit@plt+0x1f7ec0> │ │ │ │ + ldr r2, [pc, #84] @ 1fb054 <__cxa_atexit@plt+0x1eed08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ @@ -516013,32 +506687,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x012196bc │ │ │ │ + @ instruction: 0x01222874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 2042ac <__cxa_atexit@plt+0x1f7f60> │ │ │ │ + ldr r1, [pc, #132] @ 1fb0f4 <__cxa_atexit@plt+0x1eeda8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20428c <__cxa_atexit@plt+0x1f7f40> │ │ │ │ + beq 1fb0d4 <__cxa_atexit@plt+0x1eed88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 204298 <__cxa_atexit@plt+0x1f7f4c> │ │ │ │ - ldr lr, [pc, #88] @ 2042b0 <__cxa_atexit@plt+0x1f7f64> │ │ │ │ + bcc 1fb0e0 <__cxa_atexit@plt+0x1eed94> │ │ │ │ + ldr lr, [pc, #88] @ 1fb0f8 <__cxa_atexit@plt+0x1eedac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -516054,23 +506728,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121961c │ │ │ │ + ldrdeq r2, [r2, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204308 <__cxa_atexit@plt+0x1f7fbc> │ │ │ │ - ldr lr, [pc, #60] @ 204314 <__cxa_atexit@plt+0x1f7fc8> │ │ │ │ + bcc 1fb150 <__cxa_atexit@plt+0x1eee04> │ │ │ │ + ldr lr, [pc, #60] @ 1fb15c <__cxa_atexit@plt+0x1eee10> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -516079,38 +506753,38 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121959c │ │ │ │ + @ instruction: 0x01222754 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2043b0 <__cxa_atexit@plt+0x1f8064> │ │ │ │ - ldr r7, [pc, #160] @ 2043d8 <__cxa_atexit@plt+0x1f808c> │ │ │ │ + bhi 1fb1f8 <__cxa_atexit@plt+0x1eeeac> │ │ │ │ + ldr r7, [pc, #160] @ 1fb220 <__cxa_atexit@plt+0x1eeed4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2043a0 <__cxa_atexit@plt+0x1f8054> │ │ │ │ + beq 1fb1e8 <__cxa_atexit@plt+0x1eee9c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 2043c0 <__cxa_atexit@plt+0x1f8074> │ │ │ │ + bcc 1fb208 <__cxa_atexit@plt+0x1eeebc> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ sub r3, r2, #31 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r2, #19 │ │ │ │ - ldr r7, [pc, #104] @ 2043e0 <__cxa_atexit@plt+0x1f8094> │ │ │ │ + ldr r7, [pc, #104] @ 1fb228 <__cxa_atexit@plt+0x1eeedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr ip, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r7, r9, lr} │ │ │ │ str r7, [r6, #28] │ │ │ │ @@ -516118,166 +506792,166 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2043dc <__cxa_atexit@plt+0x1f8090> │ │ │ │ + ldr r7, [pc, #36] @ 1fb224 <__cxa_atexit@plt+0x1eeed8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, ip, lsl #5 │ │ │ │ - @ instruction: 0x0121965c │ │ │ │ + @ instruction: 0x0110cdb4 │ │ │ │ + strdeq r2, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20444c <__cxa_atexit@plt+0x1f8100> │ │ │ │ + bcc 1fb294 <__cxa_atexit@plt+0x1eef48> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #31 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ sub r1, r6, #19 │ │ │ │ - ldr r2, [pc, #48] @ 204458 <__cxa_atexit@plt+0x1f810c> │ │ │ │ + ldr r2, [pc, #48] @ 1fb2a0 <__cxa_atexit@plt+0x1eef54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, r8, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012195ac │ │ │ │ + @ instruction: 0x01222740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 204488 <__cxa_atexit@plt+0x1f813c> │ │ │ │ - ldr r7, [pc, #28] @ 204498 <__cxa_atexit@plt+0x1f814c> │ │ │ │ + bhi 1fb2d0 <__cxa_atexit@plt+0x1eef84> │ │ │ │ + ldr r7, [pc, #28] @ 1fb2e0 <__cxa_atexit@plt+0x1eef94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20449c <__cxa_atexit@plt+0x1f8150> │ │ │ │ + ldr r7, [pc, #12] @ 1fb2e4 <__cxa_atexit@plt+0x1eef98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0110ccf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2044d0 <__cxa_atexit@plt+0x1f8184> │ │ │ │ - ldr r3, [pc, #60] @ 2044f8 <__cxa_atexit@plt+0x1f81ac> │ │ │ │ + bne 1fb318 <__cxa_atexit@plt+0x1eefcc> │ │ │ │ + ldr r3, [pc, #60] @ 1fb340 <__cxa_atexit@plt+0x1eeff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2044ec <__cxa_atexit@plt+0x1f81a0> │ │ │ │ - b 204504 <__cxa_atexit@plt+0x1f81b8> │ │ │ │ - ldr r3, [pc, #28] @ 2044f4 <__cxa_atexit@plt+0x1f81a8> │ │ │ │ + beq 1fb334 <__cxa_atexit@plt+0x1eefe8> │ │ │ │ + b 1fb34c <__cxa_atexit@plt+0x1ef000> │ │ │ │ + ldr r3, [pc, #28] @ 1fb33c <__cxa_atexit@plt+0x1eeff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2044ec <__cxa_atexit@plt+0x1f81a0> │ │ │ │ - b 204e3c <__cxa_atexit@plt+0x1f8af0> │ │ │ │ + beq 1fb334 <__cxa_atexit@plt+0x1eefe8> │ │ │ │ + b 1fbc84 <__cxa_atexit@plt+0x1ef938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20452c <__cxa_atexit@plt+0x1f81e0> │ │ │ │ - ldr r3, [pc, #60] @ 204554 <__cxa_atexit@plt+0x1f8208> │ │ │ │ + bne 1fb374 <__cxa_atexit@plt+0x1ef028> │ │ │ │ + ldr r3, [pc, #60] @ 1fb39c <__cxa_atexit@plt+0x1ef050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204548 <__cxa_atexit@plt+0x1f81fc> │ │ │ │ - b 204560 <__cxa_atexit@plt+0x1f8214> │ │ │ │ - ldr r3, [pc, #28] @ 204550 <__cxa_atexit@plt+0x1f8204> │ │ │ │ + beq 1fb390 <__cxa_atexit@plt+0x1ef044> │ │ │ │ + b 1fb3a8 <__cxa_atexit@plt+0x1ef05c> │ │ │ │ + ldr r3, [pc, #28] @ 1fb398 <__cxa_atexit@plt+0x1ef04c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204548 <__cxa_atexit@plt+0x1f81fc> │ │ │ │ - b 204a8c <__cxa_atexit@plt+0x1f8740> │ │ │ │ + beq 1fb390 <__cxa_atexit@plt+0x1ef044> │ │ │ │ + b 1fb8d4 <__cxa_atexit@plt+0x1ef588> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204588 <__cxa_atexit@plt+0x1f823c> │ │ │ │ - ldr r3, [pc, #60] @ 2045b0 <__cxa_atexit@plt+0x1f8264> │ │ │ │ + bne 1fb3d0 <__cxa_atexit@plt+0x1ef084> │ │ │ │ + ldr r3, [pc, #60] @ 1fb3f8 <__cxa_atexit@plt+0x1ef0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2045a4 <__cxa_atexit@plt+0x1f8258> │ │ │ │ - b 2045bc <__cxa_atexit@plt+0x1f8270> │ │ │ │ - ldr r3, [pc, #28] @ 2045ac <__cxa_atexit@plt+0x1f8260> │ │ │ │ + beq 1fb3ec <__cxa_atexit@plt+0x1ef0a0> │ │ │ │ + b 1fb404 <__cxa_atexit@plt+0x1ef0b8> │ │ │ │ + ldr r3, [pc, #28] @ 1fb3f4 <__cxa_atexit@plt+0x1ef0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2045a4 <__cxa_atexit@plt+0x1f8258> │ │ │ │ - b 204824 <__cxa_atexit@plt+0x1f84d8> │ │ │ │ + beq 1fb3ec <__cxa_atexit@plt+0x1ef0a0> │ │ │ │ + b 1fb66c <__cxa_atexit@plt+0x1ef320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2045e4 <__cxa_atexit@plt+0x1f8298> │ │ │ │ - ldr r3, [pc, #132] @ 204654 <__cxa_atexit@plt+0x1f8308> │ │ │ │ + bne 1fb42c <__cxa_atexit@plt+0x1ef0e0> │ │ │ │ + ldr r3, [pc, #132] @ 1fb49c <__cxa_atexit@plt+0x1ef150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204638 <__cxa_atexit@plt+0x1f82ec> │ │ │ │ - b 204664 <__cxa_atexit@plt+0x1f8318> │ │ │ │ - ldr r3, [pc, #100] @ 204650 <__cxa_atexit@plt+0x1f8304> │ │ │ │ + beq 1fb480 <__cxa_atexit@plt+0x1ef134> │ │ │ │ + b 1fb4ac <__cxa_atexit@plt+0x1ef160> │ │ │ │ + ldr r3, [pc, #100] @ 1fb498 <__cxa_atexit@plt+0x1ef14c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204638 <__cxa_atexit@plt+0x1f82ec> │ │ │ │ + beq 1fb480 <__cxa_atexit@plt+0x1ef134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204640 <__cxa_atexit@plt+0x1f82f4> │ │ │ │ - ldr r2, [pc, #68] @ 204658 <__cxa_atexit@plt+0x1f830c> │ │ │ │ + bcc 1fb488 <__cxa_atexit@plt+0x1ef13c> │ │ │ │ + ldr r2, [pc, #68] @ 1fb4a0 <__cxa_atexit@plt+0x1ef154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -516288,44 +506962,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121951c │ │ │ │ + @ instruction: 0x012226b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2046a4 <__cxa_atexit@plt+0x1f8358> │ │ │ │ - ldr r3, [pc, #160] @ 204718 <__cxa_atexit@plt+0x1f83cc> │ │ │ │ + bne 1fb4ec <__cxa_atexit@plt+0x1ef1a0> │ │ │ │ + ldr r3, [pc, #160] @ 1fb560 <__cxa_atexit@plt+0x1ef214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2046f8 <__cxa_atexit@plt+0x1f83ac> │ │ │ │ + beq 1fb540 <__cxa_atexit@plt+0x1ef1f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204700 <__cxa_atexit@plt+0x1f83b4> │ │ │ │ - ldr r2, [pc, #124] @ 20471c <__cxa_atexit@plt+0x1f83d0> │ │ │ │ + bcc 1fb548 <__cxa_atexit@plt+0x1ef1fc> │ │ │ │ + ldr r2, [pc, #124] @ 1fb564 <__cxa_atexit@plt+0x1ef218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 2046d4 <__cxa_atexit@plt+0x1f8388> │ │ │ │ - ldr r3, [pc, #100] @ 204710 <__cxa_atexit@plt+0x1f83c4> │ │ │ │ + b 1fb51c <__cxa_atexit@plt+0x1ef1d0> │ │ │ │ + ldr r3, [pc, #100] @ 1fb558 <__cxa_atexit@plt+0x1ef20c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2046f8 <__cxa_atexit@plt+0x1f83ac> │ │ │ │ + beq 1fb540 <__cxa_atexit@plt+0x1ef1f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204700 <__cxa_atexit@plt+0x1f83b4> │ │ │ │ - ldr r2, [pc, #64] @ 204714 <__cxa_atexit@plt+0x1f83c8> │ │ │ │ + bcc 1fb548 <__cxa_atexit@plt+0x1ef1fc> │ │ │ │ + ldr r2, [pc, #64] @ 1fb55c <__cxa_atexit@plt+0x1ef210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -516335,103 +507009,103 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01219460 │ │ │ │ + strdeq r2, [r2, -r4]! │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01219498 │ │ │ │ + @ instruction: 0x0122262c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204764 <__cxa_atexit@plt+0x1f8418> │ │ │ │ - ldr r2, [pc, #44] @ 204770 <__cxa_atexit@plt+0x1f8424> │ │ │ │ + bcc 1fb5ac <__cxa_atexit@plt+0x1ef260> │ │ │ │ + ldr r2, [pc, #44] @ 1fb5b8 <__cxa_atexit@plt+0x1ef26c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r9, [r1, -r4]! │ │ │ │ + smlawbeq r2, r8, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2047b8 <__cxa_atexit@plt+0x1f846c> │ │ │ │ - ldr r2, [pc, #44] @ 2047c4 <__cxa_atexit@plt+0x1f8478> │ │ │ │ + bcc 1fb600 <__cxa_atexit@plt+0x1ef2b4> │ │ │ │ + ldr r2, [pc, #44] @ 1fb60c <__cxa_atexit@plt+0x1ef2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121939c │ │ │ │ + @ instruction: 0x01222530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20480c <__cxa_atexit@plt+0x1f84c0> │ │ │ │ - ldr r2, [pc, #44] @ 204818 <__cxa_atexit@plt+0x1f84cc> │ │ │ │ + bcc 1fb654 <__cxa_atexit@plt+0x1ef308> │ │ │ │ + ldr r2, [pc, #44] @ 1fb660 <__cxa_atexit@plt+0x1ef314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01219344 │ │ │ │ + ldrdeq r2, [r2, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20484c <__cxa_atexit@plt+0x1f8500> │ │ │ │ - ldr r3, [pc, #132] @ 2048bc <__cxa_atexit@plt+0x1f8570> │ │ │ │ + bne 1fb694 <__cxa_atexit@plt+0x1ef348> │ │ │ │ + ldr r3, [pc, #132] @ 1fb704 <__cxa_atexit@plt+0x1ef3b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2048a0 <__cxa_atexit@plt+0x1f8554> │ │ │ │ - b 2048cc <__cxa_atexit@plt+0x1f8580> │ │ │ │ - ldr r3, [pc, #100] @ 2048b8 <__cxa_atexit@plt+0x1f856c> │ │ │ │ + beq 1fb6e8 <__cxa_atexit@plt+0x1ef39c> │ │ │ │ + b 1fb714 <__cxa_atexit@plt+0x1ef3c8> │ │ │ │ + ldr r3, [pc, #100] @ 1fb700 <__cxa_atexit@plt+0x1ef3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2048a0 <__cxa_atexit@plt+0x1f8554> │ │ │ │ + beq 1fb6e8 <__cxa_atexit@plt+0x1ef39c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2048a8 <__cxa_atexit@plt+0x1f855c> │ │ │ │ - ldr r2, [pc, #68] @ 2048c0 <__cxa_atexit@plt+0x1f8574> │ │ │ │ + bcc 1fb6f0 <__cxa_atexit@plt+0x1ef3a4> │ │ │ │ + ldr r2, [pc, #68] @ 1fb708 <__cxa_atexit@plt+0x1ef3bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -516442,44 +507116,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01218cbc │ │ │ │ + @ instruction: 0x01221e74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20490c <__cxa_atexit@plt+0x1f85c0> │ │ │ │ - ldr r3, [pc, #160] @ 204980 <__cxa_atexit@plt+0x1f8634> │ │ │ │ + bne 1fb754 <__cxa_atexit@plt+0x1ef408> │ │ │ │ + ldr r3, [pc, #160] @ 1fb7c8 <__cxa_atexit@plt+0x1ef47c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204960 <__cxa_atexit@plt+0x1f8614> │ │ │ │ + beq 1fb7a8 <__cxa_atexit@plt+0x1ef45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204968 <__cxa_atexit@plt+0x1f861c> │ │ │ │ - ldr r2, [pc, #124] @ 204984 <__cxa_atexit@plt+0x1f8638> │ │ │ │ + bcc 1fb7b0 <__cxa_atexit@plt+0x1ef464> │ │ │ │ + ldr r2, [pc, #124] @ 1fb7cc <__cxa_atexit@plt+0x1ef480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20493c <__cxa_atexit@plt+0x1f85f0> │ │ │ │ - ldr r3, [pc, #100] @ 204978 <__cxa_atexit@plt+0x1f862c> │ │ │ │ + b 1fb784 <__cxa_atexit@plt+0x1ef438> │ │ │ │ + ldr r3, [pc, #100] @ 1fb7c0 <__cxa_atexit@plt+0x1ef474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204960 <__cxa_atexit@plt+0x1f8614> │ │ │ │ + beq 1fb7a8 <__cxa_atexit@plt+0x1ef45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204968 <__cxa_atexit@plt+0x1f861c> │ │ │ │ - ldr r2, [pc, #64] @ 20497c <__cxa_atexit@plt+0x1f8630> │ │ │ │ + bcc 1fb7b0 <__cxa_atexit@plt+0x1ef464> │ │ │ │ + ldr r2, [pc, #64] @ 1fb7c4 <__cxa_atexit@plt+0x1ef478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -516489,199 +507163,199 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012191ec │ │ │ │ + smlawbeq r2, r0, r3, r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01219224 │ │ │ │ + @ instruction: 0x012223b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2049cc <__cxa_atexit@plt+0x1f8680> │ │ │ │ - ldr r2, [pc, #44] @ 2049d8 <__cxa_atexit@plt+0x1f868c> │ │ │ │ + bcc 1fb814 <__cxa_atexit@plt+0x1ef4c8> │ │ │ │ + ldr r2, [pc, #44] @ 1fb820 <__cxa_atexit@plt+0x1ef4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, r0, r1, r9 │ │ │ │ + @ instruction: 0x01222314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204a20 <__cxa_atexit@plt+0x1f86d4> │ │ │ │ - ldr r2, [pc, #44] @ 204a2c <__cxa_atexit@plt+0x1f86e0> │ │ │ │ + bcc 1fb868 <__cxa_atexit@plt+0x1ef51c> │ │ │ │ + ldr r2, [pc, #44] @ 1fb874 <__cxa_atexit@plt+0x1ef528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01219128 │ │ │ │ + @ instruction: 0x012222bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204a74 <__cxa_atexit@plt+0x1f8728> │ │ │ │ - ldr r2, [pc, #44] @ 204a80 <__cxa_atexit@plt+0x1f8734> │ │ │ │ + bcc 1fb8bc <__cxa_atexit@plt+0x1ef570> │ │ │ │ + ldr r2, [pc, #44] @ 1fb8c8 <__cxa_atexit@plt+0x1ef57c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218ae4 │ │ │ │ + @ instruction: 0x01221c9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204ab4 <__cxa_atexit@plt+0x1f8768> │ │ │ │ - ldr r3, [pc, #164] @ 204b44 <__cxa_atexit@plt+0x1f87f8> │ │ │ │ + bne 1fb8fc <__cxa_atexit@plt+0x1ef5b0> │ │ │ │ + ldr r3, [pc, #164] @ 1fb98c <__cxa_atexit@plt+0x1ef640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204af4 <__cxa_atexit@plt+0x1f87a8> │ │ │ │ - b 204b50 <__cxa_atexit@plt+0x1f8804> │ │ │ │ - ldr r3, [pc, #124] @ 204b38 <__cxa_atexit@plt+0x1f87ec> │ │ │ │ + beq 1fb93c <__cxa_atexit@plt+0x1ef5f0> │ │ │ │ + b 1fb998 <__cxa_atexit@plt+0x1ef64c> │ │ │ │ + ldr r3, [pc, #124] @ 1fb980 <__cxa_atexit@plt+0x1ef634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 204af4 <__cxa_atexit@plt+0x1f87a8> │ │ │ │ + beq 1fb93c <__cxa_atexit@plt+0x1ef5f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 204afc <__cxa_atexit@plt+0x1f87b0> │ │ │ │ + bne 1fb944 <__cxa_atexit@plt+0x1ef5f8> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204b28 <__cxa_atexit@plt+0x1f87dc> │ │ │ │ - ldr r2, [pc, #84] @ 204b40 <__cxa_atexit@plt+0x1f87f4> │ │ │ │ + bcc 1fb970 <__cxa_atexit@plt+0x1ef624> │ │ │ │ + ldr r2, [pc, #84] @ 1fb988 <__cxa_atexit@plt+0x1ef63c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 204b10 <__cxa_atexit@plt+0x1f87c4> │ │ │ │ + b 1fb958 <__cxa_atexit@plt+0x1ef60c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204b28 <__cxa_atexit@plt+0x1f87dc> │ │ │ │ - ldr r2, [pc, #48] @ 204b3c <__cxa_atexit@plt+0x1f87f0> │ │ │ │ + bcc 1fb970 <__cxa_atexit@plt+0x1ef624> │ │ │ │ + ldr r2, [pc, #48] @ 1fb984 <__cxa_atexit@plt+0x1ef638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x0121900c │ │ │ │ - @ instruction: 0x01219030 │ │ │ │ + @ instruction: 0x012221a0 │ │ │ │ + smlawteq r2, r4, r1, r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204b78 <__cxa_atexit@plt+0x1f882c> │ │ │ │ - ldr r3, [pc, #92] @ 204bc0 <__cxa_atexit@plt+0x1f8874> │ │ │ │ + bne 1fb9c0 <__cxa_atexit@plt+0x1ef674> │ │ │ │ + ldr r3, [pc, #92] @ 1fba08 <__cxa_atexit@plt+0x1ef6bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204ba8 <__cxa_atexit@plt+0x1f885c> │ │ │ │ - b 204bd0 <__cxa_atexit@plt+0x1f8884> │ │ │ │ + beq 1fb9f0 <__cxa_atexit@plt+0x1ef6a4> │ │ │ │ + b 1fba18 <__cxa_atexit@plt+0x1ef6cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204bb0 <__cxa_atexit@plt+0x1f8864> │ │ │ │ - ldr r2, [pc, #52] @ 204bc4 <__cxa_atexit@plt+0x1f8878> │ │ │ │ + bcc 1fb9f8 <__cxa_atexit@plt+0x1ef6ac> │ │ │ │ + ldr r2, [pc, #52] @ 1fba0c <__cxa_atexit@plt+0x1ef6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01218f90 │ │ │ │ + @ instruction: 0x01222124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204c4c <__cxa_atexit@plt+0x1f8900> │ │ │ │ - ldr r3, [pc, #208] @ 204cb4 <__cxa_atexit@plt+0x1f8968> │ │ │ │ + bne 1fba94 <__cxa_atexit@plt+0x1ef748> │ │ │ │ + ldr r3, [pc, #208] @ 1fbafc <__cxa_atexit@plt+0x1ef7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204c7c <__cxa_atexit@plt+0x1f8930> │ │ │ │ + beq 1fbac4 <__cxa_atexit@plt+0x1ef778> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 204cb8 <__cxa_atexit@plt+0x1f896c> │ │ │ │ + ldr r3, [pc, #180] @ 1fbb00 <__cxa_atexit@plt+0x1ef7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 204c84 <__cxa_atexit@plt+0x1f8938> │ │ │ │ + beq 1fbacc <__cxa_atexit@plt+0x1ef780> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 204ca0 <__cxa_atexit@plt+0x1f8954> │ │ │ │ + bcc 1fbae8 <__cxa_atexit@plt+0x1ef79c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #132] @ 204cc0 <__cxa_atexit@plt+0x1f8974> │ │ │ │ + ldr r0, [pc, #132] @ 1fbb08 <__cxa_atexit@plt+0x1ef7bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204c90 <__cxa_atexit@plt+0x1f8944> │ │ │ │ - ldr r2, [pc, #88] @ 204cbc <__cxa_atexit@plt+0x1f8970> │ │ │ │ + bcc 1fbad8 <__cxa_atexit@plt+0x1ef78c> │ │ │ │ + ldr r2, [pc, #88] @ 1fbb04 <__cxa_atexit@plt+0x1ef7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -516697,32 +507371,32 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - smlawteq r1, r0, lr, r8 │ │ │ │ - @ instruction: 0x01218f04 │ │ │ │ + qsubeq r2, r4, r2 │ │ │ │ + @ instruction: 0x01222098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 204d5c <__cxa_atexit@plt+0x1f8a10> │ │ │ │ + ldr r1, [pc, #128] @ 1fbba4 <__cxa_atexit@plt+0x1ef858> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 204d3c <__cxa_atexit@plt+0x1f89f0> │ │ │ │ + beq 1fbb84 <__cxa_atexit@plt+0x1ef838> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 204d48 <__cxa_atexit@plt+0x1f89fc> │ │ │ │ - ldr lr, [pc, #88] @ 204d60 <__cxa_atexit@plt+0x1f8a14> │ │ │ │ + bcc 1fbb90 <__cxa_atexit@plt+0x1ef844> │ │ │ │ + ldr lr, [pc, #88] @ 1fbba8 <__cxa_atexit@plt+0x1ef85c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -516738,445 +507412,445 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01218e38 │ │ │ │ + smlawteq r2, ip, pc, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204db0 <__cxa_atexit@plt+0x1f8a64> │ │ │ │ - ldr lr, [pc, #52] @ 204dbc <__cxa_atexit@plt+0x1f8a70> │ │ │ │ + bcc 1fbbf8 <__cxa_atexit@plt+0x1ef8ac> │ │ │ │ + ldr lr, [pc, #52] @ 1fbc04 <__cxa_atexit@plt+0x1ef8b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218db8 │ │ │ │ + @ instruction: 0x01221f4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 204df8 <__cxa_atexit@plt+0x1f8aac> │ │ │ │ + bne 1fbc40 <__cxa_atexit@plt+0x1ef8f4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204e20 <__cxa_atexit@plt+0x1f8ad4> │ │ │ │ - ldr r2, [pc, #64] @ 204e30 <__cxa_atexit@plt+0x1f8ae4> │ │ │ │ + bcc 1fbc68 <__cxa_atexit@plt+0x1ef91c> │ │ │ │ + ldr r2, [pc, #64] @ 1fbc78 <__cxa_atexit@plt+0x1ef92c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 204e0c <__cxa_atexit@plt+0x1f8ac0> │ │ │ │ + b 1fbc54 <__cxa_atexit@plt+0x1ef908> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 204e20 <__cxa_atexit@plt+0x1f8ad4> │ │ │ │ - ldr r2, [pc, #36] @ 204e2c <__cxa_atexit@plt+0x1f8ae0> │ │ │ │ + bcc 1fbc68 <__cxa_atexit@plt+0x1ef91c> │ │ │ │ + ldr r2, [pc, #36] @ 1fbc74 <__cxa_atexit@plt+0x1ef928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218d10 │ │ │ │ - @ instruction: 0x01218d2c │ │ │ │ + @ instruction: 0x01221ea4 │ │ │ │ + smlawteq r2, r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204e64 <__cxa_atexit@plt+0x1f8b18> │ │ │ │ - ldr r3, [pc, #60] @ 204e8c <__cxa_atexit@plt+0x1f8b40> │ │ │ │ + bne 1fbcac <__cxa_atexit@plt+0x1ef960> │ │ │ │ + ldr r3, [pc, #60] @ 1fbcd4 <__cxa_atexit@plt+0x1ef988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204e80 <__cxa_atexit@plt+0x1f8b34> │ │ │ │ - b 204e98 <__cxa_atexit@plt+0x1f8b4c> │ │ │ │ - ldr r3, [pc, #28] @ 204e88 <__cxa_atexit@plt+0x1f8b3c> │ │ │ │ + beq 1fbcc8 <__cxa_atexit@plt+0x1ef97c> │ │ │ │ + b 1fbce0 <__cxa_atexit@plt+0x1ef994> │ │ │ │ + ldr r3, [pc, #28] @ 1fbcd0 <__cxa_atexit@plt+0x1ef984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204e80 <__cxa_atexit@plt+0x1f8b34> │ │ │ │ - b 205108 <__cxa_atexit@plt+0x1f8dbc> │ │ │ │ + beq 1fbcc8 <__cxa_atexit@plt+0x1ef97c> │ │ │ │ + b 1fbf50 <__cxa_atexit@plt+0x1efc04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204ec0 <__cxa_atexit@plt+0x1f8b74> │ │ │ │ - ldr r3, [pc, #164] @ 204f50 <__cxa_atexit@plt+0x1f8c04> │ │ │ │ + bne 1fbd08 <__cxa_atexit@plt+0x1ef9bc> │ │ │ │ + ldr r3, [pc, #164] @ 1fbd98 <__cxa_atexit@plt+0x1efa4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 204f00 <__cxa_atexit@plt+0x1f8bb4> │ │ │ │ - b 204f5c <__cxa_atexit@plt+0x1f8c10> │ │ │ │ - ldr r3, [pc, #124] @ 204f44 <__cxa_atexit@plt+0x1f8bf8> │ │ │ │ + beq 1fbd48 <__cxa_atexit@plt+0x1ef9fc> │ │ │ │ + b 1fbda4 <__cxa_atexit@plt+0x1efa58> │ │ │ │ + ldr r3, [pc, #124] @ 1fbd8c <__cxa_atexit@plt+0x1efa40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 204f00 <__cxa_atexit@plt+0x1f8bb4> │ │ │ │ + beq 1fbd48 <__cxa_atexit@plt+0x1ef9fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 204f08 <__cxa_atexit@plt+0x1f8bbc> │ │ │ │ + bne 1fbd50 <__cxa_atexit@plt+0x1efa04> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204f34 <__cxa_atexit@plt+0x1f8be8> │ │ │ │ - ldr r2, [pc, #84] @ 204f4c <__cxa_atexit@plt+0x1f8c00> │ │ │ │ + bcc 1fbd7c <__cxa_atexit@plt+0x1efa30> │ │ │ │ + ldr r2, [pc, #84] @ 1fbd94 <__cxa_atexit@plt+0x1efa48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 204f1c <__cxa_atexit@plt+0x1f8bd0> │ │ │ │ + b 1fbd64 <__cxa_atexit@plt+0x1efa18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204f34 <__cxa_atexit@plt+0x1f8be8> │ │ │ │ - ldr r2, [pc, #48] @ 204f48 <__cxa_atexit@plt+0x1f8bfc> │ │ │ │ + bcc 1fbd7c <__cxa_atexit@plt+0x1efa30> │ │ │ │ + ldr r2, [pc, #48] @ 1fbd90 <__cxa_atexit@plt+0x1efa44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x01218bec │ │ │ │ - @ instruction: 0x01218c10 │ │ │ │ + smlawbeq r2, r0, sp, r1 │ │ │ │ + @ instruction: 0x01221da4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 204fa8 <__cxa_atexit@plt+0x1f8c5c> │ │ │ │ - ldr r3, [pc, #156] @ 20500c <__cxa_atexit@plt+0x1f8cc0> │ │ │ │ + bne 1fbdf0 <__cxa_atexit@plt+0x1efaa4> │ │ │ │ + ldr r3, [pc, #156] @ 1fbe54 <__cxa_atexit@plt+0x1efb08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 204fc4 <__cxa_atexit@plt+0x1f8c78> │ │ │ │ + beq 1fbe0c <__cxa_atexit@plt+0x1efac0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 204fcc <__cxa_atexit@plt+0x1f8c80> │ │ │ │ + bne 1fbe14 <__cxa_atexit@plt+0x1efac8> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204ff8 <__cxa_atexit@plt+0x1f8cac> │ │ │ │ - ldr r2, [pc, #116] @ 205014 <__cxa_atexit@plt+0x1f8cc8> │ │ │ │ + bcc 1fbe40 <__cxa_atexit@plt+0x1efaf4> │ │ │ │ + ldr r2, [pc, #116] @ 1fbe5c <__cxa_atexit@plt+0x1efb10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 204fe0 <__cxa_atexit@plt+0x1f8c94> │ │ │ │ + b 1fbe28 <__cxa_atexit@plt+0x1efadc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204ff8 <__cxa_atexit@plt+0x1f8cac> │ │ │ │ - ldr r2, [pc, #72] @ 205008 <__cxa_atexit@plt+0x1f8cbc> │ │ │ │ + bcc 1fbe40 <__cxa_atexit@plt+0x1efaf4> │ │ │ │ + ldr r2, [pc, #72] @ 1fbe50 <__cxa_atexit@plt+0x1efb04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 204fdc <__cxa_atexit@plt+0x1f8c90> │ │ │ │ + b 1fbe24 <__cxa_atexit@plt+0x1efad8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 204ff8 <__cxa_atexit@plt+0x1f8cac> │ │ │ │ - ldr r2, [pc, #52] @ 205010 <__cxa_atexit@plt+0x1f8cc4> │ │ │ │ + bcc 1fbe40 <__cxa_atexit@plt+0x1efaf4> │ │ │ │ + ldr r2, [pc, #52] @ 1fbe58 <__cxa_atexit@plt+0x1efb0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218b4c │ │ │ │ + @ instruction: 0x01221ce0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01218b34 │ │ │ │ - @ instruction: 0x01218b74 │ │ │ │ + smlawteq r2, r8, ip, r1 │ │ │ │ + @ instruction: 0x01221d08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 205050 <__cxa_atexit@plt+0x1f8d04> │ │ │ │ + bne 1fbe98 <__cxa_atexit@plt+0x1efb4c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 205078 <__cxa_atexit@plt+0x1f8d2c> │ │ │ │ - ldr r2, [pc, #64] @ 205088 <__cxa_atexit@plt+0x1f8d3c> │ │ │ │ + bcc 1fbec0 <__cxa_atexit@plt+0x1efb74> │ │ │ │ + ldr r2, [pc, #64] @ 1fbed0 <__cxa_atexit@plt+0x1efb84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 205064 <__cxa_atexit@plt+0x1f8d18> │ │ │ │ + b 1fbeac <__cxa_atexit@plt+0x1efb60> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 205078 <__cxa_atexit@plt+0x1f8d2c> │ │ │ │ - ldr r2, [pc, #36] @ 205084 <__cxa_atexit@plt+0x1f8d38> │ │ │ │ + bcc 1fbec0 <__cxa_atexit@plt+0x1efb74> │ │ │ │ + ldr r2, [pc, #36] @ 1fbecc <__cxa_atexit@plt+0x1efb80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218ab0 │ │ │ │ - smlawteq r1, ip, sl, r8 │ │ │ │ + @ instruction: 0x01221c44 │ │ │ │ + @ instruction: 0x01221c60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2050c4 <__cxa_atexit@plt+0x1f8d78> │ │ │ │ + bne 1fbf0c <__cxa_atexit@plt+0x1efbc0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2050ec <__cxa_atexit@plt+0x1f8da0> │ │ │ │ - ldr r2, [pc, #64] @ 2050fc <__cxa_atexit@plt+0x1f8db0> │ │ │ │ + bcc 1fbf34 <__cxa_atexit@plt+0x1efbe8> │ │ │ │ + ldr r2, [pc, #64] @ 1fbf44 <__cxa_atexit@plt+0x1efbf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2050d8 <__cxa_atexit@plt+0x1f8d8c> │ │ │ │ + b 1fbf20 <__cxa_atexit@plt+0x1efbd4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2050ec <__cxa_atexit@plt+0x1f8da0> │ │ │ │ - ldr r2, [pc, #36] @ 2050f8 <__cxa_atexit@plt+0x1f8dac> │ │ │ │ + bcc 1fbf34 <__cxa_atexit@plt+0x1efbe8> │ │ │ │ + ldr r2, [pc, #36] @ 1fbf40 <__cxa_atexit@plt+0x1efbf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218a30 │ │ │ │ - @ instruction: 0x01218a4c │ │ │ │ + smlawteq r2, r4, fp, r1 │ │ │ │ + @ instruction: 0x01221be0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205130 <__cxa_atexit@plt+0x1f8de4> │ │ │ │ - ldr r3, [pc, #172] @ 2051c8 <__cxa_atexit@plt+0x1f8e7c> │ │ │ │ + bne 1fbf78 <__cxa_atexit@plt+0x1efc2c> │ │ │ │ + ldr r3, [pc, #172] @ 1fc010 <__cxa_atexit@plt+0x1efcc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205180 <__cxa_atexit@plt+0x1f8e34> │ │ │ │ - b 2051d8 <__cxa_atexit@plt+0x1f8e8c> │ │ │ │ - ldr r3, [pc, #136] @ 2051c0 <__cxa_atexit@plt+0x1f8e74> │ │ │ │ + beq 1fbfc8 <__cxa_atexit@plt+0x1efc7c> │ │ │ │ + b 1fc020 <__cxa_atexit@plt+0x1efcd4> │ │ │ │ + ldr r3, [pc, #136] @ 1fc008 <__cxa_atexit@plt+0x1efcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 205180 <__cxa_atexit@plt+0x1f8e34> │ │ │ │ + beq 1fbfc8 <__cxa_atexit@plt+0x1efc7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 205188 <__cxa_atexit@plt+0x1f8e3c> │ │ │ │ + bne 1fbfd0 <__cxa_atexit@plt+0x1efc84> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2051b0 <__cxa_atexit@plt+0x1f8e64> │ │ │ │ - ldr r2, [pc, #92] @ 2051c4 <__cxa_atexit@plt+0x1f8e78> │ │ │ │ + bcc 1fbff8 <__cxa_atexit@plt+0x1efcac> │ │ │ │ + ldr r2, [pc, #92] @ 1fc00c <__cxa_atexit@plt+0x1efcc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2051b0 <__cxa_atexit@plt+0x1f8e64> │ │ │ │ - ldr r2, [pc, #52] @ 2051cc <__cxa_atexit@plt+0x1f8e80> │ │ │ │ + bcc 1fbff8 <__cxa_atexit@plt+0x1efcac> │ │ │ │ + ldr r2, [pc, #52] @ 1fc014 <__cxa_atexit@plt+0x1efcc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x012186b8 │ │ │ │ + @ instruction: 0x01221870 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x012189a4 │ │ │ │ + @ instruction: 0x01221b38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205224 <__cxa_atexit@plt+0x1f8ed8> │ │ │ │ - ldr r3, [pc, #156] @ 205288 <__cxa_atexit@plt+0x1f8f3c> │ │ │ │ + bne 1fc06c <__cxa_atexit@plt+0x1efd20> │ │ │ │ + ldr r3, [pc, #156] @ 1fc0d0 <__cxa_atexit@plt+0x1efd84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 205240 <__cxa_atexit@plt+0x1f8ef4> │ │ │ │ + beq 1fc088 <__cxa_atexit@plt+0x1efd3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 205248 <__cxa_atexit@plt+0x1f8efc> │ │ │ │ + bne 1fc090 <__cxa_atexit@plt+0x1efd44> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205274 <__cxa_atexit@plt+0x1f8f28> │ │ │ │ - ldr r2, [pc, #116] @ 205290 <__cxa_atexit@plt+0x1f8f44> │ │ │ │ + bcc 1fc0bc <__cxa_atexit@plt+0x1efd70> │ │ │ │ + ldr r2, [pc, #116] @ 1fc0d8 <__cxa_atexit@plt+0x1efd8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20525c <__cxa_atexit@plt+0x1f8f10> │ │ │ │ + b 1fc0a4 <__cxa_atexit@plt+0x1efd58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205274 <__cxa_atexit@plt+0x1f8f28> │ │ │ │ - ldr r2, [pc, #72] @ 205284 <__cxa_atexit@plt+0x1f8f38> │ │ │ │ + bcc 1fc0bc <__cxa_atexit@plt+0x1efd70> │ │ │ │ + ldr r2, [pc, #72] @ 1fc0cc <__cxa_atexit@plt+0x1efd80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 205258 <__cxa_atexit@plt+0x1f8f0c> │ │ │ │ + b 1fc0a0 <__cxa_atexit@plt+0x1efd54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205274 <__cxa_atexit@plt+0x1f8f28> │ │ │ │ - ldr r2, [pc, #52] @ 20528c <__cxa_atexit@plt+0x1f8f40> │ │ │ │ + bcc 1fc0bc <__cxa_atexit@plt+0x1efd70> │ │ │ │ + ldr r2, [pc, #52] @ 1fc0d4 <__cxa_atexit@plt+0x1efd88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012188bc │ │ │ │ + @ instruction: 0x01221a50 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x012188a4 │ │ │ │ - @ instruction: 0x012188e4 │ │ │ │ + @ instruction: 0x01221a38 │ │ │ │ + @ instruction: 0x01221a78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2052cc <__cxa_atexit@plt+0x1f8f80> │ │ │ │ + bne 1fc114 <__cxa_atexit@plt+0x1efdc8> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2052f4 <__cxa_atexit@plt+0x1f8fa8> │ │ │ │ - ldr r2, [pc, #64] @ 205304 <__cxa_atexit@plt+0x1f8fb8> │ │ │ │ + bcc 1fc13c <__cxa_atexit@plt+0x1efdf0> │ │ │ │ + ldr r2, [pc, #64] @ 1fc14c <__cxa_atexit@plt+0x1efe00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2052e0 <__cxa_atexit@plt+0x1f8f94> │ │ │ │ + b 1fc128 <__cxa_atexit@plt+0x1efddc> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2052f4 <__cxa_atexit@plt+0x1f8fa8> │ │ │ │ - ldr r2, [pc, #36] @ 205300 <__cxa_atexit@plt+0x1f8fb4> │ │ │ │ + bcc 1fc13c <__cxa_atexit@plt+0x1efdf0> │ │ │ │ + ldr r2, [pc, #36] @ 1fc148 <__cxa_atexit@plt+0x1efdfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01218820 │ │ │ │ - @ instruction: 0x0121883c │ │ │ │ + @ instruction: 0x012219b4 │ │ │ │ + ldrdeq r1, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20534c <__cxa_atexit@plt+0x1f9000> │ │ │ │ + bne 1fc194 <__cxa_atexit@plt+0x1efe48> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 205370 <__cxa_atexit@plt+0x1f9024> │ │ │ │ - ldr r2, [pc, #68] @ 20537c <__cxa_atexit@plt+0x1f9030> │ │ │ │ + bcc 1fc1b8 <__cxa_atexit@plt+0x1efe6c> │ │ │ │ + ldr r2, [pc, #68] @ 1fc1c4 <__cxa_atexit@plt+0x1efe78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 205370 <__cxa_atexit@plt+0x1f9024> │ │ │ │ - ldr r2, [pc, #36] @ 205380 <__cxa_atexit@plt+0x1f9034> │ │ │ │ + bcc 1fc1b8 <__cxa_atexit@plt+0x1efe6c> │ │ │ │ + ldr r2, [pc, #36] @ 1fc1c8 <__cxa_atexit@plt+0x1efe7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012184e8 │ │ │ │ - @ instruction: 0x012187e0 │ │ │ │ + @ instruction: 0x012216a0 │ │ │ │ + @ instruction: 0x01221974 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2053c8 <__cxa_atexit@plt+0x1f907c> │ │ │ │ - ldr r7, [pc, #52] @ 2053dc <__cxa_atexit@plt+0x1f9090> │ │ │ │ + bhi 1fc210 <__cxa_atexit@plt+0x1efec4> │ │ │ │ + ldr r7, [pc, #52] @ 1fc224 <__cxa_atexit@plt+0x1efed8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2053bc <__cxa_atexit@plt+0x1f9070> │ │ │ │ + beq 1fc204 <__cxa_atexit@plt+0x1efeb8> │ │ │ │ mov r7, r8 │ │ │ │ - b 2053ec <__cxa_atexit@plt+0x1f90a0> │ │ │ │ + b 1fc234 <__cxa_atexit@plt+0x1efee8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2053e0 <__cxa_atexit@plt+0x1f9094> │ │ │ │ + ldr r7, [pc, #16] @ 1fc228 <__cxa_atexit@plt+0x1efedc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, ip, lsl #5 │ │ │ │ + @ instruction: 0x0110bdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2054d0 <__cxa_atexit@plt+0x1f9184> │ │ │ │ + beq 1fc318 <__cxa_atexit@plt+0x1effcc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20551c <__cxa_atexit@plt+0x1f91d0> │ │ │ │ + bne 1fc364 <__cxa_atexit@plt+0x1f0018> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 205aec <__cxa_atexit@plt+0x1f97a0> │ │ │ │ + bhi 1fc934 <__cxa_atexit@plt+0x1f05e8> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ @@ -517192,63 +507866,63 @@ │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205be8 <__cxa_atexit@plt+0x1f989c> │ │ │ │ + bcc 1fca30 <__cxa_atexit@plt+0x1f06e4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #1932] @ 205c1c <__cxa_atexit@plt+0x1f98d0> │ │ │ │ + ldr r8, [pc, #1932] @ 1fca64 <__cxa_atexit@plt+0x1f0718> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r0, r3, #26 │ │ │ │ - ldr lr, [pc, #1912] @ 205c20 <__cxa_atexit@plt+0x1f98d4> │ │ │ │ + ldr lr, [pc, #1912] @ 1fca68 <__cxa_atexit@plt+0x1f071c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 205568 <__cxa_atexit@plt+0x1f921c> │ │ │ │ + b 1fc3b0 <__cxa_atexit@plt+0x1f0064> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #1816] @ 205c0c <__cxa_atexit@plt+0x1f98c0> │ │ │ │ + ldr r8, [pc, #1816] @ 1fca54 <__cxa_atexit@plt+0x1f0708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #19 │ │ │ │ sub r2, r3, #26 │ │ │ │ - ldr r1, [pc, #1804] @ 205c10 <__cxa_atexit@plt+0x1f98c4> │ │ │ │ + ldr r1, [pc, #1804] @ 1fca58 <__cxa_atexit@plt+0x1f070c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 205564 <__cxa_atexit@plt+0x1f9218> │ │ │ │ + b 1fc3ac <__cxa_atexit@plt+0x1f0060> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #1736] @ 205c08 <__cxa_atexit@plt+0x1f98bc> │ │ │ │ + ldr r1, [pc, #1736] @ 1fca50 <__cxa_atexit@plt+0x1f0704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ sub r2, r3, #27 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ @@ -517257,408 +507931,408 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf0 <__cxa_atexit@plt+0x1f98a4> │ │ │ │ + bcc 1fca38 <__cxa_atexit@plt+0x1f06ec> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1804] @ 205ca4 <__cxa_atexit@plt+0x1f9958> │ │ │ │ + ldr r0, [pc, #1804] @ 1fcaec <__cxa_atexit@plt+0x1f07a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r9, [pc, #1764] @ 205ca8 <__cxa_atexit@plt+0x1f995c> │ │ │ │ + ldr r9, [pc, #1764] @ 1fcaf0 <__cxa_atexit@plt+0x1f07a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #1760] @ 205cac <__cxa_atexit@plt+0x1f9960> │ │ │ │ + ldr r7, [pc, #1760] @ 1fcaf4 <__cxa_atexit@plt+0x1f07a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ - b 2059c0 <__cxa_atexit@plt+0x1f9674> │ │ │ │ + b 1fc808 <__cxa_atexit@plt+0x1f04bc> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf0 <__cxa_atexit@plt+0x1f98a4> │ │ │ │ + bcc 1fca38 <__cxa_atexit@plt+0x1f06ec> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1676] @ 205c8c <__cxa_atexit@plt+0x1f9940> │ │ │ │ + ldr r0, [pc, #1676] @ 1fcad4 <__cxa_atexit@plt+0x1f0788> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r9, [pc, #1644] @ 205c90 <__cxa_atexit@plt+0x1f9944> │ │ │ │ + ldr r9, [pc, #1644] @ 1fcad8 <__cxa_atexit@plt+0x1f078c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #1632] @ 205c94 <__cxa_atexit@plt+0x1f9948> │ │ │ │ + ldr r1, [pc, #1632] @ 1fcadc <__cxa_atexit@plt+0x1f0790> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 205a98 <__cxa_atexit@plt+0x1f974c> │ │ │ │ + b 1fc8e0 <__cxa_atexit@plt+0x1f0594> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205c00 <__cxa_atexit@plt+0x1f98b4> │ │ │ │ + bcc 1fca48 <__cxa_atexit@plt+0x1f06fc> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ sub ip, r3, #11 │ │ │ │ - ldr r2, [pc, #1616] @ 205cb8 <__cxa_atexit@plt+0x1f996c> │ │ │ │ + ldr r2, [pc, #1616] @ 1fcb00 <__cxa_atexit@plt+0x1f07b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r9, [pc, #1608] @ 205cbc <__cxa_atexit@plt+0x1f9970> │ │ │ │ + ldr r9, [pc, #1608] @ 1fcb04 <__cxa_atexit@plt+0x1f07b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r7, r3, #26 │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r9, [r6, #52] @ 0x34 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ stm r0, {r1, r2, ip} │ │ │ │ sub r0, r3, #47 @ 0x2f │ │ │ │ sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r7, [pc, #1560] @ 205cc0 <__cxa_atexit@plt+0x1f9974> │ │ │ │ + ldr r7, [pc, #1560] @ 1fcb08 <__cxa_atexit@plt+0x1f07bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, sl} │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #1356] @ 205c3c <__cxa_atexit@plt+0x1f98f0> │ │ │ │ + ldr lr, [pc, #1356] @ 1fca84 <__cxa_atexit@plt+0x1f0738> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r8, [pc, #1348] @ 205c40 <__cxa_atexit@plt+0x1f98f4> │ │ │ │ + ldr r8, [pc, #1348] @ 1fca88 <__cxa_atexit@plt+0x1f073c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #27 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - b 2058a8 <__cxa_atexit@plt+0x1f955c> │ │ │ │ + b 1fc6f0 <__cxa_atexit@plt+0x1f03a4> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf8 <__cxa_atexit@plt+0x1f98ac> │ │ │ │ + bcc 1fca40 <__cxa_atexit@plt+0x1f06f4> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1344] @ 205c74 <__cxa_atexit@plt+0x1f9928> │ │ │ │ + ldr lr, [pc, #1344] @ 1fcabc <__cxa_atexit@plt+0x1f0770> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr r8, [pc, #1320] @ 205c78 <__cxa_atexit@plt+0x1f992c> │ │ │ │ + ldr r8, [pc, #1320] @ 1fcac0 <__cxa_atexit@plt+0x1f0774> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #1312] @ 205c7c <__cxa_atexit@plt+0x1f9930> │ │ │ │ + ldr r2, [pc, #1312] @ 1fcac4 <__cxa_atexit@plt+0x1f0778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ - b 205860 <__cxa_atexit@plt+0x1f9514> │ │ │ │ + b 1fc6a8 <__cxa_atexit@plt+0x1f035c> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #1232] @ 205c64 <__cxa_atexit@plt+0x1f9918> │ │ │ │ + ldr lr, [pc, #1232] @ 1fcaac <__cxa_atexit@plt+0x1f0760> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r8, [pc, #1224] @ 205c68 <__cxa_atexit@plt+0x1f991c> │ │ │ │ + ldr r8, [pc, #1224] @ 1fcab0 <__cxa_atexit@plt+0x1f0764> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #27 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ - b 205bb8 <__cxa_atexit@plt+0x1f986c> │ │ │ │ + b 1fca00 <__cxa_atexit@plt+0x1f06b4> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #1112] @ 205c2c <__cxa_atexit@plt+0x1f98e0> │ │ │ │ + ldr r1, [pc, #1112] @ 1fca74 <__cxa_atexit@plt+0x1f0728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #1104] @ 205c30 <__cxa_atexit@plt+0x1f98e4> │ │ │ │ + ldr lr, [pc, #1104] @ 1fca78 <__cxa_atexit@plt+0x1f072c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r3, #27 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add r7, r6, #12 │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 205568 <__cxa_atexit@plt+0x1f921c> │ │ │ │ + b 1fc3b0 <__cxa_atexit@plt+0x1f0064> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf8 <__cxa_atexit@plt+0x1f98ac> │ │ │ │ + bcc 1fca40 <__cxa_atexit@plt+0x1f06f4> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1140] @ 205c98 <__cxa_atexit@plt+0x1f994c> │ │ │ │ + ldr lr, [pc, #1140] @ 1fcae0 <__cxa_atexit@plt+0x1f0794> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #1112] @ 205c9c <__cxa_atexit@plt+0x1f9950> │ │ │ │ + ldr r8, [pc, #1112] @ 1fcae4 <__cxa_atexit@plt+0x1f0798> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #1108] @ 205ca0 <__cxa_atexit@plt+0x1f9954> │ │ │ │ + ldr r2, [pc, #1108] @ 1fcae8 <__cxa_atexit@plt+0x1f079c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 205bcc <__cxa_atexit@plt+0x1f9880> │ │ │ │ + b 1fca14 <__cxa_atexit@plt+0x1f06c8> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #936] @ 205c34 <__cxa_atexit@plt+0x1f98e8> │ │ │ │ + ldr lr, [pc, #936] @ 1fca7c <__cxa_atexit@plt+0x1f0730> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r8, [pc, #928] @ 205c38 <__cxa_atexit@plt+0x1f98ec> │ │ │ │ + ldr r8, [pc, #928] @ 1fca80 <__cxa_atexit@plt+0x1f0734> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #26 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 205568 <__cxa_atexit@plt+0x1f921c> │ │ │ │ + b 1fc3b0 <__cxa_atexit@plt+0x1f0064> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #884] @ 205c54 <__cxa_atexit@plt+0x1f9908> │ │ │ │ + ldr lr, [pc, #884] @ 1fca9c <__cxa_atexit@plt+0x1f0750> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #876] @ 205c58 <__cxa_atexit@plt+0x1f990c> │ │ │ │ + ldr r0, [pc, #876] @ 1fcaa0 <__cxa_atexit@plt+0x1f0754> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #27 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 205bcc <__cxa_atexit@plt+0x1f9880> │ │ │ │ + b 1fca14 <__cxa_atexit@plt+0x1f06c8> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205be8 <__cxa_atexit@plt+0x1f989c> │ │ │ │ + bcc 1fca30 <__cxa_atexit@plt+0x1f06e4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #760] @ 205c24 <__cxa_atexit@plt+0x1f98d8> │ │ │ │ + ldr lr, [pc, #760] @ 1fca6c <__cxa_atexit@plt+0x1f0720> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r8, r3, #18 │ │ │ │ sub r1, r3, #26 │ │ │ │ - ldr r0, [pc, #740] @ 205c28 <__cxa_atexit@plt+0x1f98dc> │ │ │ │ + ldr r0, [pc, #740] @ 1fca70 <__cxa_atexit@plt+0x1f0724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 205568 <__cxa_atexit@plt+0x1f921c> │ │ │ │ + b 1fc3b0 <__cxa_atexit@plt+0x1f0064> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf0 <__cxa_atexit@plt+0x1f98a4> │ │ │ │ + bcc 1fca38 <__cxa_atexit@plt+0x1f06ec> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #808] @ 205cb0 <__cxa_atexit@plt+0x1f9964> │ │ │ │ + ldr r0, [pc, #808] @ 1fcaf8 <__cxa_atexit@plt+0x1f07ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, #768] @ 205cb4 <__cxa_atexit@plt+0x1f9968> │ │ │ │ + ldr r7, [pc, #768] @ 1fcafc <__cxa_atexit@plt+0x1f07b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ - b 205bcc <__cxa_atexit@plt+0x1f9880> │ │ │ │ + b 1fca14 <__cxa_atexit@plt+0x1f06c8> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205be8 <__cxa_atexit@plt+0x1f989c> │ │ │ │ + bcc 1fca30 <__cxa_atexit@plt+0x1f06e4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #592] @ 205c44 <__cxa_atexit@plt+0x1f98f8> │ │ │ │ + ldr lr, [pc, #592] @ 1fca8c <__cxa_atexit@plt+0x1f0740> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r8, r3, #18 │ │ │ │ - ldr r0, [pc, #576] @ 205c48 <__cxa_atexit@plt+0x1f98fc> │ │ │ │ + ldr r0, [pc, #576] @ 1fca90 <__cxa_atexit@plt+0x1f0744> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #26 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 205568 <__cxa_atexit@plt+0x1f921c> │ │ │ │ + b 1fc3b0 <__cxa_atexit@plt+0x1f0064> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bf0 <__cxa_atexit@plt+0x1f98a4> │ │ │ │ + bcc 1fca38 <__cxa_atexit@plt+0x1f06ec> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #552] @ 205c80 <__cxa_atexit@plt+0x1f9934> │ │ │ │ + ldr r0, [pc, #552] @ 1fcac8 <__cxa_atexit@plt+0x1f077c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r9, [pc, #520] @ 205c84 <__cxa_atexit@plt+0x1f9938> │ │ │ │ + ldr r9, [pc, #520] @ 1fcacc <__cxa_atexit@plt+0x1f0780> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #508] @ 205c88 <__cxa_atexit@plt+0x1f993c> │ │ │ │ + ldr r1, [pc, #508] @ 1fcad0 <__cxa_atexit@plt+0x1f0784> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ - b 205bcc <__cxa_atexit@plt+0x1f9880> │ │ │ │ + b 1fca14 <__cxa_atexit@plt+0x1f06c8> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205be8 <__cxa_atexit@plt+0x1f989c> │ │ │ │ + bcc 1fca30 <__cxa_atexit@plt+0x1f06e4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #384] @ 205c4c <__cxa_atexit@plt+0x1f9900> │ │ │ │ + ldr r1, [pc, #384] @ 1fca94 <__cxa_atexit@plt+0x1f0748> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub lr, r3, #18 │ │ │ │ - ldr r1, [pc, #368] @ 205c50 <__cxa_atexit@plt+0x1f9904> │ │ │ │ + ldr r1, [pc, #368] @ 1fca98 <__cxa_atexit@plt+0x1f074c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ - b 205548 <__cxa_atexit@plt+0x1f91fc> │ │ │ │ + b 1fc390 <__cxa_atexit@plt+0x1f0044> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #264] @ 205c14 <__cxa_atexit@plt+0x1f98c8> │ │ │ │ + ldr r1, [pc, #264] @ 1fca5c <__cxa_atexit@plt+0x1f0710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r8, [pc, #252] @ 205c18 <__cxa_atexit@plt+0x1f98cc> │ │ │ │ + ldr r8, [pc, #252] @ 1fca60 <__cxa_atexit@plt+0x1f0714> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ - b 205554 <__cxa_atexit@plt+0x1f9208> │ │ │ │ + b 1fc39c <__cxa_atexit@plt+0x1f0050> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205be8 <__cxa_atexit@plt+0x1f989c> │ │ │ │ + bcc 1fca30 <__cxa_atexit@plt+0x1f06e4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #296] @ 205c6c <__cxa_atexit@plt+0x1f9920> │ │ │ │ + ldr r8, [pc, #296] @ 1fcab4 <__cxa_atexit@plt+0x1f0768> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r2, r3, #18 │ │ │ │ - ldr lr, [pc, #280] @ 205c70 <__cxa_atexit@plt+0x1f9924> │ │ │ │ + ldr lr, [pc, #280] @ 1fcab8 <__cxa_atexit@plt+0x1f076c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ - b 205bc4 <__cxa_atexit@plt+0x1f9878> │ │ │ │ + b 1fca0c <__cxa_atexit@plt+0x1f06c0> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205bd8 <__cxa_atexit@plt+0x1f988c> │ │ │ │ + bcc 1fca20 <__cxa_atexit@plt+0x1f06d4> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #192] @ 205c5c <__cxa_atexit@plt+0x1f9910> │ │ │ │ + ldr lr, [pc, #192] @ 1fcaa4 <__cxa_atexit@plt+0x1f0758> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r8, [pc, #184] @ 205c60 <__cxa_atexit@plt+0x1f9914> │ │ │ │ + ldr r8, [pc, #184] @ 1fcaa8 <__cxa_atexit@plt+0x1f075c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #26 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ @@ -517669,177 +508343,177 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 205bdc <__cxa_atexit@plt+0x1f9890> │ │ │ │ + b 1fca24 <__cxa_atexit@plt+0x1f06d8> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ - b 205bdc <__cxa_atexit@plt+0x1f9890> │ │ │ │ + b 1fca24 <__cxa_atexit@plt+0x1f06d8> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - b 205bdc <__cxa_atexit@plt+0x1f9890> │ │ │ │ + b 1fca24 <__cxa_atexit@plt+0x1f06d8> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ - b 205bdc <__cxa_atexit@plt+0x1f9890> │ │ │ │ - @ instruction: 0x0121849c │ │ │ │ - @ instruction: 0x012184e8 │ │ │ │ - strdeq r8, [r1, -r4]! │ │ │ │ - ldrdeq r7, [r1, -r0]! │ │ │ │ - ldrdeq r7, [r1, -ip]! │ │ │ │ - @ instruction: 0x0121854c │ │ │ │ - @ instruction: 0x01218550 │ │ │ │ - strheq r8, [r1, -r0]! │ │ │ │ - strheq r8, [r1, -r4]! │ │ │ │ - @ instruction: 0x01218208 │ │ │ │ - @ instruction: 0x01218218 │ │ │ │ - @ instruction: 0x01218150 │ │ │ │ - @ instruction: 0x01218160 │ │ │ │ - @ instruction: 0x012182ec │ │ │ │ - strdeq r8, [r1, -ip]! │ │ │ │ - @ instruction: 0x01217fe8 │ │ │ │ - strdeq r7, [r1, -r0]! │ │ │ │ - @ instruction: 0x01217f10 │ │ │ │ - @ instruction: 0x01217f18 │ │ │ │ - @ instruction: 0x01218118 │ │ │ │ - strdeq r8, [r1, -r0]! │ │ │ │ - @ instruction: 0x01217e5c │ │ │ │ - @ instruction: 0x01217e34 │ │ │ │ - @ instruction: 0x01218264 │ │ │ │ - @ instruction: 0x0121823c │ │ │ │ - @ instruction: 0x01217eb4 │ │ │ │ - smlawbeq r1, r4, lr, r7 │ │ │ │ - smlawteq r1, r4, r2, r8 │ │ │ │ - smlawbeq r1, ip, r2, r8 │ │ │ │ - @ instruction: 0x01218278 │ │ │ │ - @ instruction: 0x01217fa0 │ │ │ │ - @ instruction: 0x01217f60 │ │ │ │ - @ instruction: 0x01217f48 │ │ │ │ - strdeq r8, [r1, -r8]! @ │ │ │ │ - @ instruction: 0x012183b8 │ │ │ │ - @ instruction: 0x012183a0 │ │ │ │ - ldrdeq r8, [r1, -r4]! │ │ │ │ - @ instruction: 0x01218198 │ │ │ │ - smlawbeq r1, r8, r1, r8 │ │ │ │ - @ instruction: 0x01218460 │ │ │ │ - @ instruction: 0x01218418 │ │ │ │ - @ instruction: 0x01218408 │ │ │ │ - @ instruction: 0x01218070 │ │ │ │ - @ instruction: 0x01218020 │ │ │ │ - @ instruction: 0x01218390 │ │ │ │ - @ instruction: 0x01218368 │ │ │ │ - @ instruction: 0x0121832c │ │ │ │ + b 1fca24 <__cxa_atexit@plt+0x1f06d8> │ │ │ │ + @ instruction: 0x01221630 │ │ │ │ + @ instruction: 0x0122167c │ │ │ │ + smlawbeq r2, r8, r6, r1 │ │ │ │ + @ instruction: 0x01221064 │ │ │ │ + @ instruction: 0x01221070 │ │ │ │ + @ instruction: 0x012216e0 │ │ │ │ + @ instruction: 0x012216e4 │ │ │ │ + @ instruction: 0x01221244 │ │ │ │ + @ instruction: 0x01221248 │ │ │ │ + @ instruction: 0x0122139c │ │ │ │ + @ instruction: 0x012213ac │ │ │ │ + @ instruction: 0x012212e4 │ │ │ │ + strdeq r1, [r2, -r4]! │ │ │ │ + smlawbeq r2, r0, r4, r1 │ │ │ │ + @ instruction: 0x01221490 │ │ │ │ + @ instruction: 0x0122117c │ │ │ │ + smlawbeq r2, r4, r1, r1 │ │ │ │ + @ instruction: 0x012210a4 │ │ │ │ + @ instruction: 0x012210ac │ │ │ │ + @ instruction: 0x012212ac │ │ │ │ + smlawbeq r2, r4, r2, r1 │ │ │ │ + strdeq r0, [r2, -r0]! @ │ │ │ │ + smlawteq r2, r8, pc, r0 @ │ │ │ │ + strdeq r1, [r2, -r8]! │ │ │ │ + ldrdeq r1, [r2, -r0]! │ │ │ │ + @ instruction: 0x01221048 │ │ │ │ + @ instruction: 0x01221018 │ │ │ │ + @ instruction: 0x01221458 │ │ │ │ + @ instruction: 0x01221420 │ │ │ │ + @ instruction: 0x0122140c │ │ │ │ + @ instruction: 0x01221134 │ │ │ │ + strdeq r1, [r2, -r4]! │ │ │ │ + ldrdeq r1, [r2, -ip]! │ │ │ │ + smlawbeq r2, ip, r5, r1 │ │ │ │ + @ instruction: 0x0122154c │ │ │ │ + @ instruction: 0x01221534 │ │ │ │ + @ instruction: 0x01221368 │ │ │ │ + @ instruction: 0x0122132c │ │ │ │ + @ instruction: 0x0122131c │ │ │ │ + strdeq r1, [r2, -r4]! │ │ │ │ + @ instruction: 0x012215ac │ │ │ │ + @ instruction: 0x0122159c │ │ │ │ + @ instruction: 0x01221204 │ │ │ │ + @ instruction: 0x012211b4 │ │ │ │ + @ instruction: 0x01221524 │ │ │ │ + strdeq r1, [r2, -ip]! │ │ │ │ + smlawteq r2, r0, r4, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 205cf0 <__cxa_atexit@plt+0x1f99a4> │ │ │ │ - ldr r7, [pc, #28] @ 205d00 <__cxa_atexit@plt+0x1f99b4> │ │ │ │ + bhi 1fcb38 <__cxa_atexit@plt+0x1f07ec> │ │ │ │ + ldr r7, [pc, #28] @ 1fcb48 <__cxa_atexit@plt+0x1f07fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 205d04 <__cxa_atexit@plt+0x1f99b8> │ │ │ │ + ldr r7, [pc, #12] @ 1fcb4c <__cxa_atexit@plt+0x1f0800> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + tsteq r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205d38 <__cxa_atexit@plt+0x1f99ec> │ │ │ │ - ldr r3, [pc, #60] @ 205d60 <__cxa_atexit@plt+0x1f9a14> │ │ │ │ + bne 1fcb80 <__cxa_atexit@plt+0x1f0834> │ │ │ │ + ldr r3, [pc, #60] @ 1fcba8 <__cxa_atexit@plt+0x1f085c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205d54 <__cxa_atexit@plt+0x1f9a08> │ │ │ │ - b 205d6c <__cxa_atexit@plt+0x1f9a20> │ │ │ │ - ldr r3, [pc, #28] @ 205d5c <__cxa_atexit@plt+0x1f9a10> │ │ │ │ + beq 1fcb9c <__cxa_atexit@plt+0x1f0850> │ │ │ │ + b 1fcbb4 <__cxa_atexit@plt+0x1f0868> │ │ │ │ + ldr r3, [pc, #28] @ 1fcba4 <__cxa_atexit@plt+0x1f0858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205d54 <__cxa_atexit@plt+0x1f9a08> │ │ │ │ - b 2066a4 <__cxa_atexit@plt+0x1fa358> │ │ │ │ + beq 1fcb9c <__cxa_atexit@plt+0x1f0850> │ │ │ │ + b 1fd4ec <__cxa_atexit@plt+0x1f11a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205d94 <__cxa_atexit@plt+0x1f9a48> │ │ │ │ - ldr r3, [pc, #60] @ 205dbc <__cxa_atexit@plt+0x1f9a70> │ │ │ │ + bne 1fcbdc <__cxa_atexit@plt+0x1f0890> │ │ │ │ + ldr r3, [pc, #60] @ 1fcc04 <__cxa_atexit@plt+0x1f08b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205db0 <__cxa_atexit@plt+0x1f9a64> │ │ │ │ - b 205dc8 <__cxa_atexit@plt+0x1f9a7c> │ │ │ │ - ldr r3, [pc, #28] @ 205db8 <__cxa_atexit@plt+0x1f9a6c> │ │ │ │ + beq 1fcbf8 <__cxa_atexit@plt+0x1f08ac> │ │ │ │ + b 1fcc10 <__cxa_atexit@plt+0x1f08c4> │ │ │ │ + ldr r3, [pc, #28] @ 1fcc00 <__cxa_atexit@plt+0x1f08b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205db0 <__cxa_atexit@plt+0x1f9a64> │ │ │ │ - b 2062f4 <__cxa_atexit@plt+0x1f9fa8> │ │ │ │ + beq 1fcbf8 <__cxa_atexit@plt+0x1f08ac> │ │ │ │ + b 1fd13c <__cxa_atexit@plt+0x1f0df0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205df0 <__cxa_atexit@plt+0x1f9aa4> │ │ │ │ - ldr r3, [pc, #60] @ 205e18 <__cxa_atexit@plt+0x1f9acc> │ │ │ │ + bne 1fcc38 <__cxa_atexit@plt+0x1f08ec> │ │ │ │ + ldr r3, [pc, #60] @ 1fcc60 <__cxa_atexit@plt+0x1f0914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205e0c <__cxa_atexit@plt+0x1f9ac0> │ │ │ │ - b 205e24 <__cxa_atexit@plt+0x1f9ad8> │ │ │ │ - ldr r3, [pc, #28] @ 205e14 <__cxa_atexit@plt+0x1f9ac8> │ │ │ │ + beq 1fcc54 <__cxa_atexit@plt+0x1f0908> │ │ │ │ + b 1fcc6c <__cxa_atexit@plt+0x1f0920> │ │ │ │ + ldr r3, [pc, #28] @ 1fcc5c <__cxa_atexit@plt+0x1f0910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205e0c <__cxa_atexit@plt+0x1f9ac0> │ │ │ │ - b 20608c <__cxa_atexit@plt+0x1f9d40> │ │ │ │ + beq 1fcc54 <__cxa_atexit@plt+0x1f0908> │ │ │ │ + b 1fced4 <__cxa_atexit@plt+0x1f0b88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205e4c <__cxa_atexit@plt+0x1f9b00> │ │ │ │ - ldr r3, [pc, #132] @ 205ebc <__cxa_atexit@plt+0x1f9b70> │ │ │ │ + bne 1fcc94 <__cxa_atexit@plt+0x1f0948> │ │ │ │ + ldr r3, [pc, #132] @ 1fcd04 <__cxa_atexit@plt+0x1f09b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205ea0 <__cxa_atexit@plt+0x1f9b54> │ │ │ │ - b 205ecc <__cxa_atexit@plt+0x1f9b80> │ │ │ │ - ldr r3, [pc, #100] @ 205eb8 <__cxa_atexit@plt+0x1f9b6c> │ │ │ │ + beq 1fcce8 <__cxa_atexit@plt+0x1f099c> │ │ │ │ + b 1fcd14 <__cxa_atexit@plt+0x1f09c8> │ │ │ │ + ldr r3, [pc, #100] @ 1fcd00 <__cxa_atexit@plt+0x1f09b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205ea0 <__cxa_atexit@plt+0x1f9b54> │ │ │ │ + beq 1fcce8 <__cxa_atexit@plt+0x1f099c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205ea8 <__cxa_atexit@plt+0x1f9b5c> │ │ │ │ - ldr r2, [pc, #68] @ 205ec0 <__cxa_atexit@plt+0x1f9b74> │ │ │ │ + bcc 1fccf0 <__cxa_atexit@plt+0x1f09a4> │ │ │ │ + ldr r2, [pc, #68] @ 1fcd08 <__cxa_atexit@plt+0x1f09bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -517850,44 +508524,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01217cb4 │ │ │ │ + @ instruction: 0x01220e48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 205f0c <__cxa_atexit@plt+0x1f9bc0> │ │ │ │ - ldr r3, [pc, #160] @ 205f80 <__cxa_atexit@plt+0x1f9c34> │ │ │ │ + bne 1fcd54 <__cxa_atexit@plt+0x1f0a08> │ │ │ │ + ldr r3, [pc, #160] @ 1fcdc8 <__cxa_atexit@plt+0x1f0a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205f60 <__cxa_atexit@plt+0x1f9c14> │ │ │ │ + beq 1fcda8 <__cxa_atexit@plt+0x1f0a5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205f68 <__cxa_atexit@plt+0x1f9c1c> │ │ │ │ - ldr r2, [pc, #124] @ 205f84 <__cxa_atexit@plt+0x1f9c38> │ │ │ │ + bcc 1fcdb0 <__cxa_atexit@plt+0x1f0a64> │ │ │ │ + ldr r2, [pc, #124] @ 1fcdcc <__cxa_atexit@plt+0x1f0a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 205f3c <__cxa_atexit@plt+0x1f9bf0> │ │ │ │ - ldr r3, [pc, #100] @ 205f78 <__cxa_atexit@plt+0x1f9c2c> │ │ │ │ + b 1fcd84 <__cxa_atexit@plt+0x1f0a38> │ │ │ │ + ldr r3, [pc, #100] @ 1fcdc0 <__cxa_atexit@plt+0x1f0a74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 205f60 <__cxa_atexit@plt+0x1f9c14> │ │ │ │ + beq 1fcda8 <__cxa_atexit@plt+0x1f0a5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 205f68 <__cxa_atexit@plt+0x1f9c1c> │ │ │ │ - ldr r2, [pc, #64] @ 205f7c <__cxa_atexit@plt+0x1f9c30> │ │ │ │ + bcc 1fcdb0 <__cxa_atexit@plt+0x1f0a64> │ │ │ │ + ldr r2, [pc, #64] @ 1fcdc4 <__cxa_atexit@plt+0x1f0a78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -517897,103 +508571,103 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r7, [r1, -r8]! │ │ │ │ + smlawbeq r2, ip, sp, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01217c30 │ │ │ │ + smlawteq r2, r4, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 205fcc <__cxa_atexit@plt+0x1f9c80> │ │ │ │ - ldr r2, [pc, #44] @ 205fd8 <__cxa_atexit@plt+0x1f9c8c> │ │ │ │ + bcc 1fce14 <__cxa_atexit@plt+0x1f0ac8> │ │ │ │ + ldr r2, [pc, #44] @ 1fce20 <__cxa_atexit@plt+0x1f0ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, ip, fp, r7 │ │ │ │ + @ instruction: 0x01220d20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206020 <__cxa_atexit@plt+0x1f9cd4> │ │ │ │ - ldr r2, [pc, #44] @ 20602c <__cxa_atexit@plt+0x1f9ce0> │ │ │ │ + bcc 1fce68 <__cxa_atexit@plt+0x1f0b1c> │ │ │ │ + ldr r2, [pc, #44] @ 1fce74 <__cxa_atexit@plt+0x1f0b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01217b34 │ │ │ │ + smlawteq r2, r8, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206074 <__cxa_atexit@plt+0x1f9d28> │ │ │ │ - ldr r2, [pc, #44] @ 206080 <__cxa_atexit@plt+0x1f9d34> │ │ │ │ + bcc 1fcebc <__cxa_atexit@plt+0x1f0b70> │ │ │ │ + ldr r2, [pc, #44] @ 1fcec8 <__cxa_atexit@plt+0x1f0b7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r7, [r1, -ip]! │ │ │ │ + @ instruction: 0x01220c70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2060b4 <__cxa_atexit@plt+0x1f9d68> │ │ │ │ - ldr r3, [pc, #132] @ 206124 <__cxa_atexit@plt+0x1f9dd8> │ │ │ │ + bne 1fcefc <__cxa_atexit@plt+0x1f0bb0> │ │ │ │ + ldr r3, [pc, #132] @ 1fcf6c <__cxa_atexit@plt+0x1f0c20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 206108 <__cxa_atexit@plt+0x1f9dbc> │ │ │ │ - b 206134 <__cxa_atexit@plt+0x1f9de8> │ │ │ │ - ldr r3, [pc, #100] @ 206120 <__cxa_atexit@plt+0x1f9dd4> │ │ │ │ + beq 1fcf50 <__cxa_atexit@plt+0x1f0c04> │ │ │ │ + b 1fcf7c <__cxa_atexit@plt+0x1f0c30> │ │ │ │ + ldr r3, [pc, #100] @ 1fcf68 <__cxa_atexit@plt+0x1f0c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 206108 <__cxa_atexit@plt+0x1f9dbc> │ │ │ │ + beq 1fcf50 <__cxa_atexit@plt+0x1f0c04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206110 <__cxa_atexit@plt+0x1f9dc4> │ │ │ │ - ldr r2, [pc, #68] @ 206128 <__cxa_atexit@plt+0x1f9ddc> │ │ │ │ + bcc 1fcf58 <__cxa_atexit@plt+0x1f0c0c> │ │ │ │ + ldr r2, [pc, #68] @ 1fcf70 <__cxa_atexit@plt+0x1f0c24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -518004,44 +508678,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01217454 │ │ │ │ + @ instruction: 0x0122060c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 206174 <__cxa_atexit@plt+0x1f9e28> │ │ │ │ - ldr r3, [pc, #160] @ 2061e8 <__cxa_atexit@plt+0x1f9e9c> │ │ │ │ + bne 1fcfbc <__cxa_atexit@plt+0x1f0c70> │ │ │ │ + ldr r3, [pc, #160] @ 1fd030 <__cxa_atexit@plt+0x1f0ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2061c8 <__cxa_atexit@plt+0x1f9e7c> │ │ │ │ + beq 1fd010 <__cxa_atexit@plt+0x1f0cc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2061d0 <__cxa_atexit@plt+0x1f9e84> │ │ │ │ - ldr r2, [pc, #124] @ 2061ec <__cxa_atexit@plt+0x1f9ea0> │ │ │ │ + bcc 1fd018 <__cxa_atexit@plt+0x1f0ccc> │ │ │ │ + ldr r2, [pc, #124] @ 1fd034 <__cxa_atexit@plt+0x1f0ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 2061a4 <__cxa_atexit@plt+0x1f9e58> │ │ │ │ - ldr r3, [pc, #100] @ 2061e0 <__cxa_atexit@plt+0x1f9e94> │ │ │ │ + b 1fcfec <__cxa_atexit@plt+0x1f0ca0> │ │ │ │ + ldr r3, [pc, #100] @ 1fd028 <__cxa_atexit@plt+0x1f0cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2061c8 <__cxa_atexit@plt+0x1f9e7c> │ │ │ │ + beq 1fd010 <__cxa_atexit@plt+0x1f0cc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2061d0 <__cxa_atexit@plt+0x1f9e84> │ │ │ │ - ldr r2, [pc, #64] @ 2061e4 <__cxa_atexit@plt+0x1f9e98> │ │ │ │ + bcc 1fd018 <__cxa_atexit@plt+0x1f0ccc> │ │ │ │ + ldr r2, [pc, #64] @ 1fd02c <__cxa_atexit@plt+0x1f0ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -518051,199 +508725,199 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawbeq r1, r4, r9, r7 │ │ │ │ + @ instruction: 0x01220b18 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x012179bc │ │ │ │ + @ instruction: 0x01220b50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206234 <__cxa_atexit@plt+0x1f9ee8> │ │ │ │ - ldr r2, [pc, #44] @ 206240 <__cxa_atexit@plt+0x1f9ef4> │ │ │ │ + bcc 1fd07c <__cxa_atexit@plt+0x1f0d30> │ │ │ │ + ldr r2, [pc, #44] @ 1fd088 <__cxa_atexit@plt+0x1f0d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01217918 │ │ │ │ + smulwbeq r2, ip, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206288 <__cxa_atexit@plt+0x1f9f3c> │ │ │ │ - ldr r2, [pc, #44] @ 206294 <__cxa_atexit@plt+0x1f9f48> │ │ │ │ + bcc 1fd0d0 <__cxa_atexit@plt+0x1f0d84> │ │ │ │ + ldr r2, [pc, #44] @ 1fd0dc <__cxa_atexit@plt+0x1f0d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r0, r8, r7 │ │ │ │ + @ instruction: 0x01220a54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2062dc <__cxa_atexit@plt+0x1f9f90> │ │ │ │ - ldr r2, [pc, #44] @ 2062e8 <__cxa_atexit@plt+0x1f9f9c> │ │ │ │ + bcc 1fd124 <__cxa_atexit@plt+0x1f0dd8> │ │ │ │ + ldr r2, [pc, #44] @ 1fd130 <__cxa_atexit@plt+0x1f0de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121727c │ │ │ │ + @ instruction: 0x01220434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20631c <__cxa_atexit@plt+0x1f9fd0> │ │ │ │ - ldr r3, [pc, #164] @ 2063ac <__cxa_atexit@plt+0x1fa060> │ │ │ │ + bne 1fd164 <__cxa_atexit@plt+0x1f0e18> │ │ │ │ + ldr r3, [pc, #164] @ 1fd1f4 <__cxa_atexit@plt+0x1f0ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20635c <__cxa_atexit@plt+0x1fa010> │ │ │ │ - b 2063b8 <__cxa_atexit@plt+0x1fa06c> │ │ │ │ - ldr r3, [pc, #124] @ 2063a0 <__cxa_atexit@plt+0x1fa054> │ │ │ │ + beq 1fd1a4 <__cxa_atexit@plt+0x1f0e58> │ │ │ │ + b 1fd200 <__cxa_atexit@plt+0x1f0eb4> │ │ │ │ + ldr r3, [pc, #124] @ 1fd1e8 <__cxa_atexit@plt+0x1f0e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20635c <__cxa_atexit@plt+0x1fa010> │ │ │ │ + beq 1fd1a4 <__cxa_atexit@plt+0x1f0e58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206364 <__cxa_atexit@plt+0x1fa018> │ │ │ │ + bne 1fd1ac <__cxa_atexit@plt+0x1f0e60> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206390 <__cxa_atexit@plt+0x1fa044> │ │ │ │ - ldr r2, [pc, #84] @ 2063a8 <__cxa_atexit@plt+0x1fa05c> │ │ │ │ + bcc 1fd1d8 <__cxa_atexit@plt+0x1f0e8c> │ │ │ │ + ldr r2, [pc, #84] @ 1fd1f0 <__cxa_atexit@plt+0x1f0ea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206378 <__cxa_atexit@plt+0x1fa02c> │ │ │ │ + b 1fd1c0 <__cxa_atexit@plt+0x1f0e74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206390 <__cxa_atexit@plt+0x1fa044> │ │ │ │ - ldr r2, [pc, #48] @ 2063a4 <__cxa_atexit@plt+0x1fa058> │ │ │ │ + bcc 1fd1d8 <__cxa_atexit@plt+0x1f0e8c> │ │ │ │ + ldr r2, [pc, #48] @ 1fd1ec <__cxa_atexit@plt+0x1f0ea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x012177a4 │ │ │ │ - smlawteq r1, r8, r7, r7 │ │ │ │ + @ instruction: 0x01220938 │ │ │ │ + @ instruction: 0x0122095c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2063e0 <__cxa_atexit@plt+0x1fa094> │ │ │ │ - ldr r3, [pc, #92] @ 206428 <__cxa_atexit@plt+0x1fa0dc> │ │ │ │ + bne 1fd228 <__cxa_atexit@plt+0x1f0edc> │ │ │ │ + ldr r3, [pc, #92] @ 1fd270 <__cxa_atexit@plt+0x1f0f24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 206410 <__cxa_atexit@plt+0x1fa0c4> │ │ │ │ - b 206438 <__cxa_atexit@plt+0x1fa0ec> │ │ │ │ + beq 1fd258 <__cxa_atexit@plt+0x1f0f0c> │ │ │ │ + b 1fd280 <__cxa_atexit@plt+0x1f0f34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206418 <__cxa_atexit@plt+0x1fa0cc> │ │ │ │ - ldr r2, [pc, #52] @ 20642c <__cxa_atexit@plt+0x1fa0e0> │ │ │ │ + bcc 1fd260 <__cxa_atexit@plt+0x1f0f14> │ │ │ │ + ldr r2, [pc, #52] @ 1fd274 <__cxa_atexit@plt+0x1f0f28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01217728 │ │ │ │ + @ instruction: 0x012208bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2064b4 <__cxa_atexit@plt+0x1fa168> │ │ │ │ - ldr r3, [pc, #208] @ 20651c <__cxa_atexit@plt+0x1fa1d0> │ │ │ │ + bne 1fd2fc <__cxa_atexit@plt+0x1f0fb0> │ │ │ │ + ldr r3, [pc, #208] @ 1fd364 <__cxa_atexit@plt+0x1f1018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2064e4 <__cxa_atexit@plt+0x1fa198> │ │ │ │ + beq 1fd32c <__cxa_atexit@plt+0x1f0fe0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #180] @ 206520 <__cxa_atexit@plt+0x1fa1d4> │ │ │ │ + ldr r3, [pc, #180] @ 1fd368 <__cxa_atexit@plt+0x1f101c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2064ec <__cxa_atexit@plt+0x1fa1a0> │ │ │ │ + beq 1fd334 <__cxa_atexit@plt+0x1f0fe8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 206508 <__cxa_atexit@plt+0x1fa1bc> │ │ │ │ + bcc 1fd350 <__cxa_atexit@plt+0x1f1004> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #132] @ 206528 <__cxa_atexit@plt+0x1fa1dc> │ │ │ │ + ldr r0, [pc, #132] @ 1fd370 <__cxa_atexit@plt+0x1f1024> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2064f8 <__cxa_atexit@plt+0x1fa1ac> │ │ │ │ - ldr r2, [pc, #88] @ 206524 <__cxa_atexit@plt+0x1fa1d8> │ │ │ │ + bcc 1fd340 <__cxa_atexit@plt+0x1f0ff4> │ │ │ │ + ldr r2, [pc, #88] @ 1fd36c <__cxa_atexit@plt+0x1f1020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -518259,32 +508933,32 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x01217658 │ │ │ │ - @ instruction: 0x0121769c │ │ │ │ + smulwteq r2, ip, r7 │ │ │ │ + @ instruction: 0x01220830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 2065c4 <__cxa_atexit@plt+0x1fa278> │ │ │ │ + ldr r1, [pc, #128] @ 1fd40c <__cxa_atexit@plt+0x1f10c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2065a4 <__cxa_atexit@plt+0x1fa258> │ │ │ │ + beq 1fd3ec <__cxa_atexit@plt+0x1f10a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2065b0 <__cxa_atexit@plt+0x1fa264> │ │ │ │ - ldr lr, [pc, #88] @ 2065c8 <__cxa_atexit@plt+0x1fa27c> │ │ │ │ + bcc 1fd3f8 <__cxa_atexit@plt+0x1f10ac> │ │ │ │ + ldr lr, [pc, #88] @ 1fd410 <__cxa_atexit@plt+0x1f10c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -518300,445 +508974,445 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r7, [r1, -r0]! │ │ │ │ + @ instruction: 0x01220764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206618 <__cxa_atexit@plt+0x1fa2cc> │ │ │ │ - ldr lr, [pc, #52] @ 206624 <__cxa_atexit@plt+0x1fa2d8> │ │ │ │ + bcc 1fd460 <__cxa_atexit@plt+0x1f1114> │ │ │ │ + ldr lr, [pc, #52] @ 1fd46c <__cxa_atexit@plt+0x1f1120> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01217550 │ │ │ │ + smulwteq r2, r4, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206660 <__cxa_atexit@plt+0x1fa314> │ │ │ │ + bne 1fd4a8 <__cxa_atexit@plt+0x1f115c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206688 <__cxa_atexit@plt+0x1fa33c> │ │ │ │ - ldr r2, [pc, #64] @ 206698 <__cxa_atexit@plt+0x1fa34c> │ │ │ │ + bcc 1fd4d0 <__cxa_atexit@plt+0x1f1184> │ │ │ │ + ldr r2, [pc, #64] @ 1fd4e0 <__cxa_atexit@plt+0x1f1194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206674 <__cxa_atexit@plt+0x1fa328> │ │ │ │ + b 1fd4bc <__cxa_atexit@plt+0x1f1170> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206688 <__cxa_atexit@plt+0x1fa33c> │ │ │ │ - ldr r2, [pc, #36] @ 206694 <__cxa_atexit@plt+0x1fa348> │ │ │ │ + bcc 1fd4d0 <__cxa_atexit@plt+0x1f1184> │ │ │ │ + ldr r2, [pc, #36] @ 1fd4dc <__cxa_atexit@plt+0x1f1190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012174a8 │ │ │ │ - smlawteq r1, r4, r4, r7 │ │ │ │ + @ instruction: 0x0122063c │ │ │ │ + @ instruction: 0x01220658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2066cc <__cxa_atexit@plt+0x1fa380> │ │ │ │ - ldr r3, [pc, #60] @ 2066f4 <__cxa_atexit@plt+0x1fa3a8> │ │ │ │ + bne 1fd514 <__cxa_atexit@plt+0x1f11c8> │ │ │ │ + ldr r3, [pc, #60] @ 1fd53c <__cxa_atexit@plt+0x1f11f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2066e8 <__cxa_atexit@plt+0x1fa39c> │ │ │ │ - b 206700 <__cxa_atexit@plt+0x1fa3b4> │ │ │ │ - ldr r3, [pc, #28] @ 2066f0 <__cxa_atexit@plt+0x1fa3a4> │ │ │ │ + beq 1fd530 <__cxa_atexit@plt+0x1f11e4> │ │ │ │ + b 1fd548 <__cxa_atexit@plt+0x1f11fc> │ │ │ │ + ldr r3, [pc, #28] @ 1fd538 <__cxa_atexit@plt+0x1f11ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2066e8 <__cxa_atexit@plt+0x1fa39c> │ │ │ │ - b 206970 <__cxa_atexit@plt+0x1fa624> │ │ │ │ + beq 1fd530 <__cxa_atexit@plt+0x1f11e4> │ │ │ │ + b 1fd7b8 <__cxa_atexit@plt+0x1f146c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 206728 <__cxa_atexit@plt+0x1fa3dc> │ │ │ │ - ldr r3, [pc, #164] @ 2067b8 <__cxa_atexit@plt+0x1fa46c> │ │ │ │ + bne 1fd570 <__cxa_atexit@plt+0x1f1224> │ │ │ │ + ldr r3, [pc, #164] @ 1fd600 <__cxa_atexit@plt+0x1f12b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 206768 <__cxa_atexit@plt+0x1fa41c> │ │ │ │ - b 2067c4 <__cxa_atexit@plt+0x1fa478> │ │ │ │ - ldr r3, [pc, #124] @ 2067ac <__cxa_atexit@plt+0x1fa460> │ │ │ │ + beq 1fd5b0 <__cxa_atexit@plt+0x1f1264> │ │ │ │ + b 1fd60c <__cxa_atexit@plt+0x1f12c0> │ │ │ │ + ldr r3, [pc, #124] @ 1fd5f4 <__cxa_atexit@plt+0x1f12a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 206768 <__cxa_atexit@plt+0x1fa41c> │ │ │ │ + beq 1fd5b0 <__cxa_atexit@plt+0x1f1264> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206770 <__cxa_atexit@plt+0x1fa424> │ │ │ │ + bne 1fd5b8 <__cxa_atexit@plt+0x1f126c> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20679c <__cxa_atexit@plt+0x1fa450> │ │ │ │ - ldr r2, [pc, #84] @ 2067b4 <__cxa_atexit@plt+0x1fa468> │ │ │ │ + bcc 1fd5e4 <__cxa_atexit@plt+0x1f1298> │ │ │ │ + ldr r2, [pc, #84] @ 1fd5fc <__cxa_atexit@plt+0x1f12b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206784 <__cxa_atexit@plt+0x1fa438> │ │ │ │ + b 1fd5cc <__cxa_atexit@plt+0x1f1280> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20679c <__cxa_atexit@plt+0x1fa450> │ │ │ │ - ldr r2, [pc, #48] @ 2067b0 <__cxa_atexit@plt+0x1fa464> │ │ │ │ + bcc 1fd5e4 <__cxa_atexit@plt+0x1f1298> │ │ │ │ + ldr r2, [pc, #48] @ 1fd5f8 <__cxa_atexit@plt+0x1f12ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - smlawbeq r1, r4, r3, r7 │ │ │ │ - @ instruction: 0x012173a8 │ │ │ │ + @ instruction: 0x01220518 │ │ │ │ + @ instruction: 0x0122053c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 206810 <__cxa_atexit@plt+0x1fa4c4> │ │ │ │ - ldr r3, [pc, #156] @ 206874 <__cxa_atexit@plt+0x1fa528> │ │ │ │ + bne 1fd658 <__cxa_atexit@plt+0x1f130c> │ │ │ │ + ldr r3, [pc, #156] @ 1fd6bc <__cxa_atexit@plt+0x1f1370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20682c <__cxa_atexit@plt+0x1fa4e0> │ │ │ │ + beq 1fd674 <__cxa_atexit@plt+0x1f1328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206834 <__cxa_atexit@plt+0x1fa4e8> │ │ │ │ + bne 1fd67c <__cxa_atexit@plt+0x1f1330> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206860 <__cxa_atexit@plt+0x1fa514> │ │ │ │ - ldr r2, [pc, #116] @ 20687c <__cxa_atexit@plt+0x1fa530> │ │ │ │ + bcc 1fd6a8 <__cxa_atexit@plt+0x1f135c> │ │ │ │ + ldr r2, [pc, #116] @ 1fd6c4 <__cxa_atexit@plt+0x1f1378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206848 <__cxa_atexit@plt+0x1fa4fc> │ │ │ │ + b 1fd690 <__cxa_atexit@plt+0x1f1344> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206860 <__cxa_atexit@plt+0x1fa514> │ │ │ │ - ldr r2, [pc, #72] @ 206870 <__cxa_atexit@plt+0x1fa524> │ │ │ │ + bcc 1fd6a8 <__cxa_atexit@plt+0x1f135c> │ │ │ │ + ldr r2, [pc, #72] @ 1fd6b8 <__cxa_atexit@plt+0x1f136c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 206844 <__cxa_atexit@plt+0x1fa4f8> │ │ │ │ + b 1fd68c <__cxa_atexit@plt+0x1f1340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206860 <__cxa_atexit@plt+0x1fa514> │ │ │ │ - ldr r2, [pc, #52] @ 206878 <__cxa_atexit@plt+0x1fa52c> │ │ │ │ + bcc 1fd6a8 <__cxa_atexit@plt+0x1f135c> │ │ │ │ + ldr r2, [pc, #52] @ 1fd6c0 <__cxa_atexit@plt+0x1f1374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012172e4 │ │ │ │ + @ instruction: 0x01220478 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlawteq r1, ip, r2, r7 │ │ │ │ - @ instruction: 0x0121730c │ │ │ │ + @ instruction: 0x01220460 │ │ │ │ + smulwbeq r2, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2068b8 <__cxa_atexit@plt+0x1fa56c> │ │ │ │ + bne 1fd700 <__cxa_atexit@plt+0x1f13b4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2068e0 <__cxa_atexit@plt+0x1fa594> │ │ │ │ - ldr r2, [pc, #64] @ 2068f0 <__cxa_atexit@plt+0x1fa5a4> │ │ │ │ + bcc 1fd728 <__cxa_atexit@plt+0x1f13dc> │ │ │ │ + ldr r2, [pc, #64] @ 1fd738 <__cxa_atexit@plt+0x1f13ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2068cc <__cxa_atexit@plt+0x1fa580> │ │ │ │ + b 1fd714 <__cxa_atexit@plt+0x1f13c8> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2068e0 <__cxa_atexit@plt+0x1fa594> │ │ │ │ - ldr r2, [pc, #36] @ 2068ec <__cxa_atexit@plt+0x1fa5a0> │ │ │ │ + bcc 1fd728 <__cxa_atexit@plt+0x1f13dc> │ │ │ │ + ldr r2, [pc, #36] @ 1fd734 <__cxa_atexit@plt+0x1f13e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01217248 │ │ │ │ - @ instruction: 0x01217264 │ │ │ │ + ldrdeq r0, [r2, -ip]! │ │ │ │ + strdeq r0, [r2, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20692c <__cxa_atexit@plt+0x1fa5e0> │ │ │ │ + bne 1fd774 <__cxa_atexit@plt+0x1f1428> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206954 <__cxa_atexit@plt+0x1fa608> │ │ │ │ - ldr r2, [pc, #64] @ 206964 <__cxa_atexit@plt+0x1fa618> │ │ │ │ + bcc 1fd79c <__cxa_atexit@plt+0x1f1450> │ │ │ │ + ldr r2, [pc, #64] @ 1fd7ac <__cxa_atexit@plt+0x1f1460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206940 <__cxa_atexit@plt+0x1fa5f4> │ │ │ │ + b 1fd788 <__cxa_atexit@plt+0x1f143c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206954 <__cxa_atexit@plt+0x1fa608> │ │ │ │ - ldr r2, [pc, #36] @ 206960 <__cxa_atexit@plt+0x1fa614> │ │ │ │ + bcc 1fd79c <__cxa_atexit@plt+0x1f1450> │ │ │ │ + ldr r2, [pc, #36] @ 1fd7a8 <__cxa_atexit@plt+0x1f145c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r8, r1, r7 │ │ │ │ - @ instruction: 0x012171e4 │ │ │ │ + @ instruction: 0x0122035c │ │ │ │ + @ instruction: 0x01220378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 206998 <__cxa_atexit@plt+0x1fa64c> │ │ │ │ - ldr r3, [pc, #172] @ 206a30 <__cxa_atexit@plt+0x1fa6e4> │ │ │ │ + bne 1fd7e0 <__cxa_atexit@plt+0x1f1494> │ │ │ │ + ldr r3, [pc, #172] @ 1fd878 <__cxa_atexit@plt+0x1f152c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2069e8 <__cxa_atexit@plt+0x1fa69c> │ │ │ │ - b 206a40 <__cxa_atexit@plt+0x1fa6f4> │ │ │ │ - ldr r3, [pc, #136] @ 206a28 <__cxa_atexit@plt+0x1fa6dc> │ │ │ │ + beq 1fd830 <__cxa_atexit@plt+0x1f14e4> │ │ │ │ + b 1fd888 <__cxa_atexit@plt+0x1f153c> │ │ │ │ + ldr r3, [pc, #136] @ 1fd870 <__cxa_atexit@plt+0x1f1524> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 2069e8 <__cxa_atexit@plt+0x1fa69c> │ │ │ │ + beq 1fd830 <__cxa_atexit@plt+0x1f14e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2069f0 <__cxa_atexit@plt+0x1fa6a4> │ │ │ │ + bne 1fd838 <__cxa_atexit@plt+0x1f14ec> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206a18 <__cxa_atexit@plt+0x1fa6cc> │ │ │ │ - ldr r2, [pc, #92] @ 206a2c <__cxa_atexit@plt+0x1fa6e0> │ │ │ │ + bcc 1fd860 <__cxa_atexit@plt+0x1f1514> │ │ │ │ + ldr r2, [pc, #92] @ 1fd874 <__cxa_atexit@plt+0x1f1528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206a18 <__cxa_atexit@plt+0x1fa6cc> │ │ │ │ - ldr r2, [pc, #52] @ 206a34 <__cxa_atexit@plt+0x1fa6e8> │ │ │ │ + bcc 1fd860 <__cxa_atexit@plt+0x1f1514> │ │ │ │ + ldr r2, [pc, #52] @ 1fd87c <__cxa_atexit@plt+0x1f1530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01216e50 │ │ │ │ + @ instruction: 0x01220008 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0121713c │ │ │ │ + ldrdeq r0, [r2, -r0]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 206a8c <__cxa_atexit@plt+0x1fa740> │ │ │ │ - ldr r3, [pc, #156] @ 206af0 <__cxa_atexit@plt+0x1fa7a4> │ │ │ │ + bne 1fd8d4 <__cxa_atexit@plt+0x1f1588> │ │ │ │ + ldr r3, [pc, #156] @ 1fd938 <__cxa_atexit@plt+0x1f15ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 206aa8 <__cxa_atexit@plt+0x1fa75c> │ │ │ │ + beq 1fd8f0 <__cxa_atexit@plt+0x1f15a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206ab0 <__cxa_atexit@plt+0x1fa764> │ │ │ │ + bne 1fd8f8 <__cxa_atexit@plt+0x1f15ac> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206adc <__cxa_atexit@plt+0x1fa790> │ │ │ │ - ldr r2, [pc, #116] @ 206af8 <__cxa_atexit@plt+0x1fa7ac> │ │ │ │ + bcc 1fd924 <__cxa_atexit@plt+0x1f15d8> │ │ │ │ + ldr r2, [pc, #116] @ 1fd940 <__cxa_atexit@plt+0x1f15f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206ac4 <__cxa_atexit@plt+0x1fa778> │ │ │ │ + b 1fd90c <__cxa_atexit@plt+0x1f15c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206adc <__cxa_atexit@plt+0x1fa790> │ │ │ │ - ldr r2, [pc, #72] @ 206aec <__cxa_atexit@plt+0x1fa7a0> │ │ │ │ + bcc 1fd924 <__cxa_atexit@plt+0x1f15d8> │ │ │ │ + ldr r2, [pc, #72] @ 1fd934 <__cxa_atexit@plt+0x1f15e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 206ac0 <__cxa_atexit@plt+0x1fa774> │ │ │ │ + b 1fd908 <__cxa_atexit@plt+0x1f15bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 206adc <__cxa_atexit@plt+0x1fa790> │ │ │ │ - ldr r2, [pc, #52] @ 206af4 <__cxa_atexit@plt+0x1fa7a8> │ │ │ │ + bcc 1fd924 <__cxa_atexit@plt+0x1f15d8> │ │ │ │ + ldr r2, [pc, #52] @ 1fd93c <__cxa_atexit@plt+0x1f15f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - qsubeq r7, r4, r1 │ │ │ │ + smulwteq r2, r8, r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0121703c │ │ │ │ - @ instruction: 0x0121707c │ │ │ │ + ldrdeq r0, [r2, -r0]! @ │ │ │ │ + @ instruction: 0x01220210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206b34 <__cxa_atexit@plt+0x1fa7e8> │ │ │ │ + bne 1fd97c <__cxa_atexit@plt+0x1f1630> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206b5c <__cxa_atexit@plt+0x1fa810> │ │ │ │ - ldr r2, [pc, #64] @ 206b6c <__cxa_atexit@plt+0x1fa820> │ │ │ │ + bcc 1fd9a4 <__cxa_atexit@plt+0x1f1658> │ │ │ │ + ldr r2, [pc, #64] @ 1fd9b4 <__cxa_atexit@plt+0x1f1668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 206b48 <__cxa_atexit@plt+0x1fa7fc> │ │ │ │ + b 1fd990 <__cxa_atexit@plt+0x1f1644> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206b5c <__cxa_atexit@plt+0x1fa810> │ │ │ │ - ldr r2, [pc, #36] @ 206b68 <__cxa_atexit@plt+0x1fa81c> │ │ │ │ + bcc 1fd9a4 <__cxa_atexit@plt+0x1f1658> │ │ │ │ + ldr r2, [pc, #36] @ 1fd9b0 <__cxa_atexit@plt+0x1f1664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01216fb8 │ │ │ │ - ldrdeq r6, [r1, -r4]! │ │ │ │ + @ instruction: 0x0122014c │ │ │ │ + @ instruction: 0x01220168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 206bb4 <__cxa_atexit@plt+0x1fa868> │ │ │ │ + bne 1fd9fc <__cxa_atexit@plt+0x1f16b0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206bd8 <__cxa_atexit@plt+0x1fa88c> │ │ │ │ - ldr r2, [pc, #68] @ 206be4 <__cxa_atexit@plt+0x1fa898> │ │ │ │ + bcc 1fda20 <__cxa_atexit@plt+0x1f16d4> │ │ │ │ + ldr r2, [pc, #68] @ 1fda2c <__cxa_atexit@plt+0x1f16e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 206bd8 <__cxa_atexit@plt+0x1fa88c> │ │ │ │ - ldr r2, [pc, #36] @ 206be8 <__cxa_atexit@plt+0x1fa89c> │ │ │ │ + bcc 1fda20 <__cxa_atexit@plt+0x1f16d4> │ │ │ │ + ldr r2, [pc, #36] @ 1fda30 <__cxa_atexit@plt+0x1f16e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, r0, ip, r6 │ │ │ │ - @ instruction: 0x01216f78 │ │ │ │ + msreq R9_usr, r8 │ │ │ │ + @ instruction: 0x0122010c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 206c30 <__cxa_atexit@plt+0x1fa8e4> │ │ │ │ - ldr r7, [pc, #52] @ 206c44 <__cxa_atexit@plt+0x1fa8f8> │ │ │ │ + bhi 1fda78 <__cxa_atexit@plt+0x1f172c> │ │ │ │ + ldr r7, [pc, #52] @ 1fda8c <__cxa_atexit@plt+0x1f1740> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 206c24 <__cxa_atexit@plt+0x1fa8d8> │ │ │ │ + beq 1fda6c <__cxa_atexit@plt+0x1f1720> │ │ │ │ mov r7, r8 │ │ │ │ - b 206c54 <__cxa_atexit@plt+0x1fa908> │ │ │ │ + b 1fda9c <__cxa_atexit@plt+0x1f1750> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 206c48 <__cxa_atexit@plt+0x1fa8fc> │ │ │ │ + ldr r7, [pc, #16] @ 1fda90 <__cxa_atexit@plt+0x1f1744> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, ip, lsr sl │ │ │ │ + tsteq r0, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 206d38 <__cxa_atexit@plt+0x1fa9ec> │ │ │ │ + beq 1fdb80 <__cxa_atexit@plt+0x1f1834> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 206d84 <__cxa_atexit@plt+0x1faa38> │ │ │ │ + bne 1fdbcc <__cxa_atexit@plt+0x1f1880> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #17 │ │ │ │ - bhi 207354 <__cxa_atexit@plt+0x1fb008> │ │ │ │ + bhi 1fe19c <__cxa_atexit@plt+0x1f1e50> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ @@ -518754,63 +509428,63 @@ │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ + bcc 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #1932] @ 207484 <__cxa_atexit@plt+0x1fb138> │ │ │ │ + ldr r8, [pc, #1932] @ 1fe2cc <__cxa_atexit@plt+0x1f1f80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r0, r3, #26 │ │ │ │ - ldr lr, [pc, #1912] @ 207488 <__cxa_atexit@plt+0x1fb13c> │ │ │ │ + ldr lr, [pc, #1912] @ 1fe2d0 <__cxa_atexit@plt+0x1f1f84> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 206dd0 <__cxa_atexit@plt+0x1faa84> │ │ │ │ + b 1fdc18 <__cxa_atexit@plt+0x1f18cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #1816] @ 207474 <__cxa_atexit@plt+0x1fb128> │ │ │ │ + ldr r8, [pc, #1816] @ 1fe2bc <__cxa_atexit@plt+0x1f1f70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #19 │ │ │ │ sub r2, r3, #26 │ │ │ │ - ldr r1, [pc, #1804] @ 207478 <__cxa_atexit@plt+0x1fb12c> │ │ │ │ + ldr r1, [pc, #1804] @ 1fe2c0 <__cxa_atexit@plt+0x1f1f74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 206dcc <__cxa_atexit@plt+0x1faa80> │ │ │ │ + b 1fdc14 <__cxa_atexit@plt+0x1f18c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #1736] @ 207470 <__cxa_atexit@plt+0x1fb124> │ │ │ │ + ldr r1, [pc, #1736] @ 1fe2b8 <__cxa_atexit@plt+0x1f1f6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ sub r2, r3, #27 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ @@ -518819,408 +509493,408 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207458 <__cxa_atexit@plt+0x1fb10c> │ │ │ │ + bcc 1fe2a0 <__cxa_atexit@plt+0x1f1f54> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1804] @ 20750c <__cxa_atexit@plt+0x1fb1c0> │ │ │ │ + ldr r0, [pc, #1804] @ 1fe354 <__cxa_atexit@plt+0x1f2008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r9, [pc, #1764] @ 207510 <__cxa_atexit@plt+0x1fb1c4> │ │ │ │ + ldr r9, [pc, #1764] @ 1fe358 <__cxa_atexit@plt+0x1f200c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #1760] @ 207514 <__cxa_atexit@plt+0x1fb1c8> │ │ │ │ + ldr r7, [pc, #1760] @ 1fe35c <__cxa_atexit@plt+0x1f2010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ - b 207228 <__cxa_atexit@plt+0x1faedc> │ │ │ │ + b 1fe070 <__cxa_atexit@plt+0x1f1d24> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207458 <__cxa_atexit@plt+0x1fb10c> │ │ │ │ + bcc 1fe2a0 <__cxa_atexit@plt+0x1f1f54> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1676] @ 2074f4 <__cxa_atexit@plt+0x1fb1a8> │ │ │ │ + ldr r0, [pc, #1676] @ 1fe33c <__cxa_atexit@plt+0x1f1ff0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r9, [pc, #1644] @ 2074f8 <__cxa_atexit@plt+0x1fb1ac> │ │ │ │ + ldr r9, [pc, #1644] @ 1fe340 <__cxa_atexit@plt+0x1f1ff4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #1632] @ 2074fc <__cxa_atexit@plt+0x1fb1b0> │ │ │ │ + ldr r1, [pc, #1632] @ 1fe344 <__cxa_atexit@plt+0x1f1ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 207300 <__cxa_atexit@plt+0x1fafb4> │ │ │ │ + b 1fe148 <__cxa_atexit@plt+0x1f1dfc> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207468 <__cxa_atexit@plt+0x1fb11c> │ │ │ │ + bcc 1fe2b0 <__cxa_atexit@plt+0x1f1f64> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ sub ip, r3, #11 │ │ │ │ - ldr r2, [pc, #1616] @ 207520 <__cxa_atexit@plt+0x1fb1d4> │ │ │ │ + ldr r2, [pc, #1616] @ 1fe368 <__cxa_atexit@plt+0x1f201c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r9, [pc, #1608] @ 207524 <__cxa_atexit@plt+0x1fb1d8> │ │ │ │ + ldr r9, [pc, #1608] @ 1fe36c <__cxa_atexit@plt+0x1f2020> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r7, r3, #26 │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r9, [r6, #52] @ 0x34 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ stm r0, {r1, r2, ip} │ │ │ │ sub r0, r3, #47 @ 0x2f │ │ │ │ sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r7, [pc, #1560] @ 207528 <__cxa_atexit@plt+0x1fb1dc> │ │ │ │ + ldr r7, [pc, #1560] @ 1fe370 <__cxa_atexit@plt+0x1f2024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, sl} │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #1356] @ 2074a4 <__cxa_atexit@plt+0x1fb158> │ │ │ │ + ldr lr, [pc, #1356] @ 1fe2ec <__cxa_atexit@plt+0x1f1fa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r8, [pc, #1348] @ 2074a8 <__cxa_atexit@plt+0x1fb15c> │ │ │ │ + ldr r8, [pc, #1348] @ 1fe2f0 <__cxa_atexit@plt+0x1f1fa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #27 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - b 207110 <__cxa_atexit@plt+0x1fadc4> │ │ │ │ + b 1fdf58 <__cxa_atexit@plt+0x1f1c0c> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207460 <__cxa_atexit@plt+0x1fb114> │ │ │ │ + bcc 1fe2a8 <__cxa_atexit@plt+0x1f1f5c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1344] @ 2074dc <__cxa_atexit@plt+0x1fb190> │ │ │ │ + ldr lr, [pc, #1344] @ 1fe324 <__cxa_atexit@plt+0x1f1fd8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr r8, [pc, #1320] @ 2074e0 <__cxa_atexit@plt+0x1fb194> │ │ │ │ + ldr r8, [pc, #1320] @ 1fe328 <__cxa_atexit@plt+0x1f1fdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #1312] @ 2074e4 <__cxa_atexit@plt+0x1fb198> │ │ │ │ + ldr r2, [pc, #1312] @ 1fe32c <__cxa_atexit@plt+0x1f1fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ - b 2070c8 <__cxa_atexit@plt+0x1fad7c> │ │ │ │ + b 1fdf10 <__cxa_atexit@plt+0x1f1bc4> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #1232] @ 2074cc <__cxa_atexit@plt+0x1fb180> │ │ │ │ + ldr lr, [pc, #1232] @ 1fe314 <__cxa_atexit@plt+0x1f1fc8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r8, [pc, #1224] @ 2074d0 <__cxa_atexit@plt+0x1fb184> │ │ │ │ + ldr r8, [pc, #1224] @ 1fe318 <__cxa_atexit@plt+0x1f1fcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #27 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ - b 207420 <__cxa_atexit@plt+0x1fb0d4> │ │ │ │ + b 1fe268 <__cxa_atexit@plt+0x1f1f1c> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #1112] @ 207494 <__cxa_atexit@plt+0x1fb148> │ │ │ │ + ldr r1, [pc, #1112] @ 1fe2dc <__cxa_atexit@plt+0x1f1f90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #1104] @ 207498 <__cxa_atexit@plt+0x1fb14c> │ │ │ │ + ldr lr, [pc, #1104] @ 1fe2e0 <__cxa_atexit@plt+0x1f1f94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r3, #27 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add r7, r6, #12 │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 206dd0 <__cxa_atexit@plt+0x1faa84> │ │ │ │ + b 1fdc18 <__cxa_atexit@plt+0x1f18cc> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207460 <__cxa_atexit@plt+0x1fb114> │ │ │ │ + bcc 1fe2a8 <__cxa_atexit@plt+0x1f1f5c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1140] @ 207500 <__cxa_atexit@plt+0x1fb1b4> │ │ │ │ + ldr lr, [pc, #1140] @ 1fe348 <__cxa_atexit@plt+0x1f1ffc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #1112] @ 207504 <__cxa_atexit@plt+0x1fb1b8> │ │ │ │ + ldr r8, [pc, #1112] @ 1fe34c <__cxa_atexit@plt+0x1f2000> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #1108] @ 207508 <__cxa_atexit@plt+0x1fb1bc> │ │ │ │ + ldr r2, [pc, #1108] @ 1fe350 <__cxa_atexit@plt+0x1f2004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 207434 <__cxa_atexit@plt+0x1fb0e8> │ │ │ │ + b 1fe27c <__cxa_atexit@plt+0x1f1f30> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #936] @ 20749c <__cxa_atexit@plt+0x1fb150> │ │ │ │ + ldr lr, [pc, #936] @ 1fe2e4 <__cxa_atexit@plt+0x1f1f98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r8, [pc, #928] @ 2074a0 <__cxa_atexit@plt+0x1fb154> │ │ │ │ + ldr r8, [pc, #928] @ 1fe2e8 <__cxa_atexit@plt+0x1f1f9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #26 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 206dd0 <__cxa_atexit@plt+0x1faa84> │ │ │ │ + b 1fdc18 <__cxa_atexit@plt+0x1f18cc> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #884] @ 2074bc <__cxa_atexit@plt+0x1fb170> │ │ │ │ + ldr lr, [pc, #884] @ 1fe304 <__cxa_atexit@plt+0x1f1fb8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #876] @ 2074c0 <__cxa_atexit@plt+0x1fb174> │ │ │ │ + ldr r0, [pc, #876] @ 1fe308 <__cxa_atexit@plt+0x1f1fbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #27 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 207434 <__cxa_atexit@plt+0x1fb0e8> │ │ │ │ + b 1fe27c <__cxa_atexit@plt+0x1f1f30> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ + bcc 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #760] @ 20748c <__cxa_atexit@plt+0x1fb140> │ │ │ │ + ldr lr, [pc, #760] @ 1fe2d4 <__cxa_atexit@plt+0x1f1f88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r8, r3, #18 │ │ │ │ sub r1, r3, #26 │ │ │ │ - ldr r0, [pc, #740] @ 207490 <__cxa_atexit@plt+0x1fb144> │ │ │ │ + ldr r0, [pc, #740] @ 1fe2d8 <__cxa_atexit@plt+0x1f1f8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 206dd0 <__cxa_atexit@plt+0x1faa84> │ │ │ │ + b 1fdc18 <__cxa_atexit@plt+0x1f18cc> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207458 <__cxa_atexit@plt+0x1fb10c> │ │ │ │ + bcc 1fe2a0 <__cxa_atexit@plt+0x1f1f54> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #808] @ 207518 <__cxa_atexit@plt+0x1fb1cc> │ │ │ │ + ldr r0, [pc, #808] @ 1fe360 <__cxa_atexit@plt+0x1f2014> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, #768] @ 20751c <__cxa_atexit@plt+0x1fb1d0> │ │ │ │ + ldr r7, [pc, #768] @ 1fe364 <__cxa_atexit@plt+0x1f2018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ - b 207434 <__cxa_atexit@plt+0x1fb0e8> │ │ │ │ + b 1fe27c <__cxa_atexit@plt+0x1f1f30> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ + bcc 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #592] @ 2074ac <__cxa_atexit@plt+0x1fb160> │ │ │ │ + ldr lr, [pc, #592] @ 1fe2f4 <__cxa_atexit@plt+0x1f1fa8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r8, r3, #18 │ │ │ │ - ldr r0, [pc, #576] @ 2074b0 <__cxa_atexit@plt+0x1fb164> │ │ │ │ + ldr r0, [pc, #576] @ 1fe2f8 <__cxa_atexit@plt+0x1f1fac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #26 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 206dd0 <__cxa_atexit@plt+0x1faa84> │ │ │ │ + b 1fdc18 <__cxa_atexit@plt+0x1f18cc> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207458 <__cxa_atexit@plt+0x1fb10c> │ │ │ │ + bcc 1fe2a0 <__cxa_atexit@plt+0x1f1f54> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #552] @ 2074e8 <__cxa_atexit@plt+0x1fb19c> │ │ │ │ + ldr r0, [pc, #552] @ 1fe330 <__cxa_atexit@plt+0x1f1fe4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r9, [pc, #520] @ 2074ec <__cxa_atexit@plt+0x1fb1a0> │ │ │ │ + ldr r9, [pc, #520] @ 1fe334 <__cxa_atexit@plt+0x1f1fe8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #508] @ 2074f0 <__cxa_atexit@plt+0x1fb1a4> │ │ │ │ + ldr r1, [pc, #508] @ 1fe338 <__cxa_atexit@plt+0x1f1fec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ - b 207434 <__cxa_atexit@plt+0x1fb0e8> │ │ │ │ + b 1fe27c <__cxa_atexit@plt+0x1f1f30> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ + bcc 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #384] @ 2074b4 <__cxa_atexit@plt+0x1fb168> │ │ │ │ + ldr r1, [pc, #384] @ 1fe2fc <__cxa_atexit@plt+0x1f1fb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub lr, r3, #18 │ │ │ │ - ldr r1, [pc, #368] @ 2074b8 <__cxa_atexit@plt+0x1fb16c> │ │ │ │ + ldr r1, [pc, #368] @ 1fe300 <__cxa_atexit@plt+0x1f1fb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ - b 206db0 <__cxa_atexit@plt+0x1faa64> │ │ │ │ + b 1fdbf8 <__cxa_atexit@plt+0x1f18ac> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #264] @ 20747c <__cxa_atexit@plt+0x1fb130> │ │ │ │ + ldr r1, [pc, #264] @ 1fe2c4 <__cxa_atexit@plt+0x1f1f78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r8, [pc, #252] @ 207480 <__cxa_atexit@plt+0x1fb134> │ │ │ │ + ldr r8, [pc, #252] @ 1fe2c8 <__cxa_atexit@plt+0x1f1f7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ - b 206dbc <__cxa_atexit@plt+0x1faa70> │ │ │ │ + b 1fdc04 <__cxa_atexit@plt+0x1f18b8> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ + bcc 1fe298 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #296] @ 2074d4 <__cxa_atexit@plt+0x1fb188> │ │ │ │ + ldr r8, [pc, #296] @ 1fe31c <__cxa_atexit@plt+0x1f1fd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub r2, r3, #18 │ │ │ │ - ldr lr, [pc, #280] @ 2074d8 <__cxa_atexit@plt+0x1fb18c> │ │ │ │ + ldr lr, [pc, #280] @ 1fe320 <__cxa_atexit@plt+0x1f1fd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ - b 20742c <__cxa_atexit@plt+0x1fb0e0> │ │ │ │ + b 1fe274 <__cxa_atexit@plt+0x1f1f28> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ + bcc 1fe288 <__cxa_atexit@plt+0x1f1f3c> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #192] @ 2074c4 <__cxa_atexit@plt+0x1fb178> │ │ │ │ + ldr lr, [pc, #192] @ 1fe30c <__cxa_atexit@plt+0x1f1fc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r8, [pc, #184] @ 2074c8 <__cxa_atexit@plt+0x1fb17c> │ │ │ │ + ldr r8, [pc, #184] @ 1fe310 <__cxa_atexit@plt+0x1f1fc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #26 │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ @@ -519231,566 +509905,566 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ + b 1fe28c <__cxa_atexit@plt+0x1f1f40> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ - b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ + b 1fe28c <__cxa_atexit@plt+0x1f1f40> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ + b 1fe28c <__cxa_atexit@plt+0x1f1f40> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ - b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ - @ instruction: 0x01216c34 │ │ │ │ - smlawbeq r1, r0, ip, r6 │ │ │ │ - smlawbeq r1, ip, ip, r6 │ │ │ │ - @ instruction: 0x01216668 │ │ │ │ - @ instruction: 0x01216674 │ │ │ │ - @ instruction: 0x01216ce4 │ │ │ │ - @ instruction: 0x01216ce8 │ │ │ │ - @ instruction: 0x01216848 │ │ │ │ - @ instruction: 0x0121684c │ │ │ │ - @ instruction: 0x012169a0 │ │ │ │ - @ instruction: 0x012169b0 │ │ │ │ - @ instruction: 0x012168e8 │ │ │ │ - strdeq r6, [r1, -r8]! │ │ │ │ - smlawbeq r1, r4, sl, r6 │ │ │ │ - @ instruction: 0x01216a94 │ │ │ │ - smlawbeq r1, r0, r7, r6 │ │ │ │ - smlawbeq r1, r8, r7, r6 │ │ │ │ - @ instruction: 0x012166a8 │ │ │ │ - @ instruction: 0x012166b0 │ │ │ │ - @ instruction: 0x012168b0 │ │ │ │ - smlawbeq r1, r8, r8, r6 │ │ │ │ - strdeq r6, [r1, -r4]! │ │ │ │ - smlawteq r1, ip, r5, r6 │ │ │ │ - strdeq r6, [r1, -ip]! │ │ │ │ - ldrdeq r6, [r1, -r4]! │ │ │ │ - @ instruction: 0x0121664c │ │ │ │ - @ instruction: 0x0121661c │ │ │ │ - @ instruction: 0x01216a5c │ │ │ │ - @ instruction: 0x01216a24 │ │ │ │ - @ instruction: 0x01216a10 │ │ │ │ - @ instruction: 0x01216738 │ │ │ │ - strdeq r6, [r1, -r8]! │ │ │ │ - @ instruction: 0x012166e0 │ │ │ │ - @ instruction: 0x01216b90 │ │ │ │ - @ instruction: 0x01216b50 │ │ │ │ - @ instruction: 0x01216b38 │ │ │ │ - @ instruction: 0x0121696c │ │ │ │ - @ instruction: 0x01216930 │ │ │ │ - @ instruction: 0x01216920 │ │ │ │ - strdeq r6, [r1, -r8]! │ │ │ │ - @ instruction: 0x01216bb0 │ │ │ │ - @ instruction: 0x01216ba0 │ │ │ │ - @ instruction: 0x01216808 │ │ │ │ - @ instruction: 0x012167b8 │ │ │ │ - @ instruction: 0x01216b28 │ │ │ │ - @ instruction: 0x01216b00 │ │ │ │ - smlawteq r1, r4, sl, r6 │ │ │ │ + b 1fe28c <__cxa_atexit@plt+0x1f1f40> │ │ │ │ + smlawteq r1, r8, sp, pc @ │ │ │ │ + msreq R9_usr, r4 │ │ │ │ + msreq R9_usr, r0 │ │ │ │ + strdeq pc, [r1, -ip]! │ │ │ │ + msreq CPSR_c, r8, lsl #16 │ │ │ │ + msreq R9_usr, r8 │ │ │ │ + msreq R9_usr, ip │ │ │ │ + ldrdeq pc, [r1, -ip]! │ │ │ │ + msreq CPSR_c, r0, ror #19 │ │ │ │ + msreq SP_irq, r4 │ │ │ │ + msreq SP_irq, r4 │ │ │ │ + msreq R9_usr, ip │ │ │ │ + smlawbeq r1, ip, sl, pc @ │ │ │ │ + msreq CPSR_c, r8, lsl ip │ │ │ │ + msreq CPSR_c, r8, lsr #24 │ │ │ │ + msreq CPSR_c, r4, lsl r9 │ │ │ │ + msreq CPSR_c, ip, lsl r9 │ │ │ │ + msreq CPSR_c, ip, lsr r8 │ │ │ │ + msreq CPSR_c, r4, asr #16 │ │ │ │ + msreq R9_usr, r4 │ │ │ │ + msreq R9_usr, ip │ │ │ │ + smlawbeq r1, r8, r7, pc @ │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + msreq SP_irq, r8 │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + strdeq pc, [r1, -r0]! │ │ │ │ + msreq SP_irq, r8 │ │ │ │ + msreq SP_irq, r4 │ │ │ │ + smlawteq r1, ip, r8, pc @ │ │ │ │ + smlawbeq r1, ip, r8, pc @ │ │ │ │ + msreq CPSR_c, r4, ror r8 │ │ │ │ + msreq CPSR_c, r4, lsr #26 │ │ │ │ + msreq CPSR_c, r4, ror #25 │ │ │ │ + smlawteq r1, ip, ip, pc @ │ │ │ │ + msreq SP_irq, r0 │ │ │ │ + smlawteq r1, r4, sl, pc @ │ │ │ │ + msreq R9_usr, r4 │ │ │ │ + smlawbeq r1, ip, sp, pc @ │ │ │ │ + msreq CPSR_c, r4, asr #26 │ │ │ │ + msreq CPSR_c, r4, lsr sp │ │ │ │ + msreq CPSR_c, ip @ │ │ │ │ + msreq CPSR_c, ip, asr #18 │ │ │ │ + msreq CPSR_c, ip @ │ │ │ │ + msreq CPSR_c, r4 @ │ │ │ │ + msreq CPSR_c, r8, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20755c <__cxa_atexit@plt+0x1fb210> │ │ │ │ - ldr r5, [pc, #32] @ 20756c <__cxa_atexit@plt+0x1fb220> │ │ │ │ + bhi 1fe3a4 <__cxa_atexit@plt+0x1f2058> │ │ │ │ + ldr r5, [pc, #32] @ 1fe3b4 <__cxa_atexit@plt+0x1f2068> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 207570 <__cxa_atexit@plt+0x1fb224> │ │ │ │ + ldr r7, [pc, #12] @ 1fe3b8 <__cxa_atexit@plt+0x1f206c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r4, lsr #2 │ │ │ │ + tsteq r0, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2075a4 <__cxa_atexit@plt+0x1fb258> │ │ │ │ - ldr r3, [pc, #60] @ 2075cc <__cxa_atexit@plt+0x1fb280> │ │ │ │ + bne 1fe3ec <__cxa_atexit@plt+0x1f20a0> │ │ │ │ + ldr r3, [pc, #60] @ 1fe414 <__cxa_atexit@plt+0x1f20c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2075c0 <__cxa_atexit@plt+0x1fb274> │ │ │ │ - b 2075d8 <__cxa_atexit@plt+0x1fb28c> │ │ │ │ - ldr r3, [pc, #28] @ 2075c8 <__cxa_atexit@plt+0x1fb27c> │ │ │ │ + beq 1fe408 <__cxa_atexit@plt+0x1f20bc> │ │ │ │ + b 1fe420 <__cxa_atexit@plt+0x1f20d4> │ │ │ │ + ldr r3, [pc, #28] @ 1fe410 <__cxa_atexit@plt+0x1f20c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2075c0 <__cxa_atexit@plt+0x1fb274> │ │ │ │ - b 207848 <__cxa_atexit@plt+0x1fb4fc> │ │ │ │ + beq 1fe408 <__cxa_atexit@plt+0x1f20bc> │ │ │ │ + b 1fe690 <__cxa_atexit@plt+0x1f2344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 207600 <__cxa_atexit@plt+0x1fb2b4> │ │ │ │ - ldr r3, [pc, #164] @ 207690 <__cxa_atexit@plt+0x1fb344> │ │ │ │ + bne 1fe448 <__cxa_atexit@plt+0x1f20fc> │ │ │ │ + ldr r3, [pc, #164] @ 1fe4d8 <__cxa_atexit@plt+0x1f218c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 207640 <__cxa_atexit@plt+0x1fb2f4> │ │ │ │ - b 20769c <__cxa_atexit@plt+0x1fb350> │ │ │ │ - ldr r3, [pc, #124] @ 207684 <__cxa_atexit@plt+0x1fb338> │ │ │ │ + beq 1fe488 <__cxa_atexit@plt+0x1f213c> │ │ │ │ + b 1fe4e4 <__cxa_atexit@plt+0x1f2198> │ │ │ │ + ldr r3, [pc, #124] @ 1fe4cc <__cxa_atexit@plt+0x1f2180> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 207640 <__cxa_atexit@plt+0x1fb2f4> │ │ │ │ + beq 1fe488 <__cxa_atexit@plt+0x1f213c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207648 <__cxa_atexit@plt+0x1fb2fc> │ │ │ │ + bne 1fe490 <__cxa_atexit@plt+0x1f2144> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207674 <__cxa_atexit@plt+0x1fb328> │ │ │ │ - ldr r2, [pc, #84] @ 20768c <__cxa_atexit@plt+0x1fb340> │ │ │ │ + bcc 1fe4bc <__cxa_atexit@plt+0x1f2170> │ │ │ │ + ldr r2, [pc, #84] @ 1fe4d4 <__cxa_atexit@plt+0x1f2188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20765c <__cxa_atexit@plt+0x1fb310> │ │ │ │ + b 1fe4a4 <__cxa_atexit@plt+0x1f2158> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207674 <__cxa_atexit@plt+0x1fb328> │ │ │ │ - ldr r2, [pc, #48] @ 207688 <__cxa_atexit@plt+0x1fb33c> │ │ │ │ + bcc 1fe4bc <__cxa_atexit@plt+0x1f2170> │ │ │ │ + ldr r2, [pc, #48] @ 1fe4d0 <__cxa_atexit@plt+0x1f2184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x0121647c │ │ │ │ - @ instruction: 0x012164a0 │ │ │ │ + msreq R9_usr, r0 │ │ │ │ + msreq R9_usr, r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2076e8 <__cxa_atexit@plt+0x1fb39c> │ │ │ │ - ldr r3, [pc, #156] @ 20774c <__cxa_atexit@plt+0x1fb400> │ │ │ │ + bne 1fe530 <__cxa_atexit@plt+0x1f21e4> │ │ │ │ + ldr r3, [pc, #156] @ 1fe594 <__cxa_atexit@plt+0x1f2248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 207704 <__cxa_atexit@plt+0x1fb3b8> │ │ │ │ + beq 1fe54c <__cxa_atexit@plt+0x1f2200> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20770c <__cxa_atexit@plt+0x1fb3c0> │ │ │ │ + bne 1fe554 <__cxa_atexit@plt+0x1f2208> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207738 <__cxa_atexit@plt+0x1fb3ec> │ │ │ │ - ldr r2, [pc, #116] @ 207754 <__cxa_atexit@plt+0x1fb408> │ │ │ │ + bcc 1fe580 <__cxa_atexit@plt+0x1f2234> │ │ │ │ + ldr r2, [pc, #116] @ 1fe59c <__cxa_atexit@plt+0x1f2250> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 207720 <__cxa_atexit@plt+0x1fb3d4> │ │ │ │ + b 1fe568 <__cxa_atexit@plt+0x1f221c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207738 <__cxa_atexit@plt+0x1fb3ec> │ │ │ │ - ldr r2, [pc, #72] @ 207748 <__cxa_atexit@plt+0x1fb3fc> │ │ │ │ + bcc 1fe580 <__cxa_atexit@plt+0x1f2234> │ │ │ │ + ldr r2, [pc, #72] @ 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20771c <__cxa_atexit@plt+0x1fb3d0> │ │ │ │ + b 1fe564 <__cxa_atexit@plt+0x1f2218> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207738 <__cxa_atexit@plt+0x1fb3ec> │ │ │ │ - ldr r2, [pc, #52] @ 207750 <__cxa_atexit@plt+0x1fb404> │ │ │ │ + bcc 1fe580 <__cxa_atexit@plt+0x1f2234> │ │ │ │ + ldr r2, [pc, #52] @ 1fe598 <__cxa_atexit@plt+0x1f224c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r6, [r1, -ip]! │ │ │ │ + msreq CPSR_c, r0, ror r5 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlawteq r1, r4, r3, r6 │ │ │ │ - @ instruction: 0x01216404 │ │ │ │ + msreq CPSR_c, r8, asr r5 │ │ │ │ + msreq CPSR_c, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207790 <__cxa_atexit@plt+0x1fb444> │ │ │ │ + bne 1fe5d8 <__cxa_atexit@plt+0x1f228c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2077b8 <__cxa_atexit@plt+0x1fb46c> │ │ │ │ - ldr r2, [pc, #64] @ 2077c8 <__cxa_atexit@plt+0x1fb47c> │ │ │ │ + bcc 1fe600 <__cxa_atexit@plt+0x1f22b4> │ │ │ │ + ldr r2, [pc, #64] @ 1fe610 <__cxa_atexit@plt+0x1f22c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2077a4 <__cxa_atexit@plt+0x1fb458> │ │ │ │ + b 1fe5ec <__cxa_atexit@plt+0x1f22a0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2077b8 <__cxa_atexit@plt+0x1fb46c> │ │ │ │ - ldr r2, [pc, #36] @ 2077c4 <__cxa_atexit@plt+0x1fb478> │ │ │ │ + bcc 1fe600 <__cxa_atexit@plt+0x1f22b4> │ │ │ │ + ldr r2, [pc, #36] @ 1fe60c <__cxa_atexit@plt+0x1f22c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01216340 │ │ │ │ - @ instruction: 0x0121635c │ │ │ │ + ldrdeq pc, [r1, -r4]! │ │ │ │ + strdeq pc, [r1, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207804 <__cxa_atexit@plt+0x1fb4b8> │ │ │ │ + bne 1fe64c <__cxa_atexit@plt+0x1f2300> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20782c <__cxa_atexit@plt+0x1fb4e0> │ │ │ │ - ldr r2, [pc, #64] @ 20783c <__cxa_atexit@plt+0x1fb4f0> │ │ │ │ + bcc 1fe674 <__cxa_atexit@plt+0x1f2328> │ │ │ │ + ldr r2, [pc, #64] @ 1fe684 <__cxa_atexit@plt+0x1f2338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 207818 <__cxa_atexit@plt+0x1fb4cc> │ │ │ │ + b 1fe660 <__cxa_atexit@plt+0x1f2314> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20782c <__cxa_atexit@plt+0x1fb4e0> │ │ │ │ - ldr r2, [pc, #36] @ 207838 <__cxa_atexit@plt+0x1fb4ec> │ │ │ │ + bcc 1fe674 <__cxa_atexit@plt+0x1f2328> │ │ │ │ + ldr r2, [pc, #36] @ 1fe680 <__cxa_atexit@plt+0x1f2334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r0, r2, r6 │ │ │ │ - ldrdeq r6, [r1, -ip]! │ │ │ │ + msreq CPSR_c, r4, asr r4 │ │ │ │ + msreq CPSR_c, r0, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 207894 <__cxa_atexit@plt+0x1fb548> │ │ │ │ - ldr r3, [pc, #252] @ 207958 <__cxa_atexit@plt+0x1fb60c> │ │ │ │ + bne 1fe6dc <__cxa_atexit@plt+0x1f2390> │ │ │ │ + ldr r3, [pc, #252] @ 1fe7a0 <__cxa_atexit@plt+0x1f2454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 2078e4 <__cxa_atexit@plt+0x1fb598> │ │ │ │ + beq 1fe72c <__cxa_atexit@plt+0x1f23e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2078ec <__cxa_atexit@plt+0x1fb5a0> │ │ │ │ + bne 1fe734 <__cxa_atexit@plt+0x1f23e8> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207940 <__cxa_atexit@plt+0x1fb5f4> │ │ │ │ - ldr r2, [pc, #212] @ 207960 <__cxa_atexit@plt+0x1fb614> │ │ │ │ + bcc 1fe788 <__cxa_atexit@plt+0x1f243c> │ │ │ │ + ldr r2, [pc, #212] @ 1fe7a8 <__cxa_atexit@plt+0x1f245c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 207900 <__cxa_atexit@plt+0x1fb5b4> │ │ │ │ - ldr r3, [pc, #180] @ 207950 <__cxa_atexit@plt+0x1fb604> │ │ │ │ + b 1fe748 <__cxa_atexit@plt+0x1f23fc> │ │ │ │ + ldr r3, [pc, #180] @ 1fe798 <__cxa_atexit@plt+0x1f244c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 2078e4 <__cxa_atexit@plt+0x1fb598> │ │ │ │ + beq 1fe72c <__cxa_atexit@plt+0x1f23e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207918 <__cxa_atexit@plt+0x1fb5cc> │ │ │ │ + bne 1fe760 <__cxa_atexit@plt+0x1f2414> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207940 <__cxa_atexit@plt+0x1fb5f4> │ │ │ │ - ldr r2, [pc, #136] @ 207954 <__cxa_atexit@plt+0x1fb608> │ │ │ │ + bcc 1fe788 <__cxa_atexit@plt+0x1f243c> │ │ │ │ + ldr r2, [pc, #136] @ 1fe79c <__cxa_atexit@plt+0x1f2450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207940 <__cxa_atexit@plt+0x1fb5f4> │ │ │ │ - ldr r2, [pc, #96] @ 20795c <__cxa_atexit@plt+0x1fb610> │ │ │ │ + bcc 1fe788 <__cxa_atexit@plt+0x1f243c> │ │ │ │ + ldr r2, [pc, #96] @ 1fe7a4 <__cxa_atexit@plt+0x1f2458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207940 <__cxa_atexit@plt+0x1fb5f4> │ │ │ │ - ldr r2, [pc, #60] @ 207964 <__cxa_atexit@plt+0x1fb618> │ │ │ │ + bcc 1fe788 <__cxa_atexit@plt+0x1f243c> │ │ │ │ + ldr r2, [pc, #60] @ 1fe7ac <__cxa_atexit@plt+0x1f2460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq r6, [r1, -ip]! │ │ │ │ + msreq SP_irq, r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq r6, [r1, -r0]! │ │ │ │ - @ instruction: 0x01216244 │ │ │ │ - smlawteq r1, r0, r1, r6 │ │ │ │ + msreq SP_irq, r4 │ │ │ │ + ldrdeq pc, [r1, -r8]! │ │ │ │ + msreq SP_irq, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2079a0 <__cxa_atexit@plt+0x1fb654> │ │ │ │ + bne 1fe7e8 <__cxa_atexit@plt+0x1f249c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2079c8 <__cxa_atexit@plt+0x1fb67c> │ │ │ │ - ldr r2, [pc, #64] @ 2079d8 <__cxa_atexit@plt+0x1fb68c> │ │ │ │ + bcc 1fe810 <__cxa_atexit@plt+0x1f24c4> │ │ │ │ + ldr r2, [pc, #64] @ 1fe820 <__cxa_atexit@plt+0x1f24d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2079b4 <__cxa_atexit@plt+0x1fb668> │ │ │ │ + b 1fe7fc <__cxa_atexit@plt+0x1f24b0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2079c8 <__cxa_atexit@plt+0x1fb67c> │ │ │ │ - ldr r2, [pc, #36] @ 2079d4 <__cxa_atexit@plt+0x1fb688> │ │ │ │ + bcc 1fe810 <__cxa_atexit@plt+0x1f24c4> │ │ │ │ + ldr r2, [pc, #36] @ 1fe81c <__cxa_atexit@plt+0x1f24d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121611c │ │ │ │ - @ instruction: 0x01216138 │ │ │ │ + msreq R9_usr, r0 │ │ │ │ + smlawteq r1, ip, r2, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207a20 <__cxa_atexit@plt+0x1fb6d4> │ │ │ │ + bne 1fe868 <__cxa_atexit@plt+0x1f251c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 207a44 <__cxa_atexit@plt+0x1fb6f8> │ │ │ │ - ldr r2, [pc, #68] @ 207a50 <__cxa_atexit@plt+0x1fb704> │ │ │ │ + bcc 1fe88c <__cxa_atexit@plt+0x1f2540> │ │ │ │ + ldr r2, [pc, #68] @ 1fe898 <__cxa_atexit@plt+0x1f254c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 207a44 <__cxa_atexit@plt+0x1fb6f8> │ │ │ │ - ldr r2, [pc, #36] @ 207a54 <__cxa_atexit@plt+0x1fb708> │ │ │ │ + bcc 1fe88c <__cxa_atexit@plt+0x1f2540> │ │ │ │ + ldr r2, [pc, #36] @ 1fe89c <__cxa_atexit@plt+0x1f2550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strheq r6, [r1, -ip]! │ │ │ │ - strheq r6, [r1, -r8]! │ │ │ │ + msreq R9_usr, r0 │ │ │ │ + msreq R9_usr, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 207a9c <__cxa_atexit@plt+0x1fb750> │ │ │ │ - ldr r7, [pc, #52] @ 207ab0 <__cxa_atexit@plt+0x1fb764> │ │ │ │ + bhi 1fe8e4 <__cxa_atexit@plt+0x1f2598> │ │ │ │ + ldr r7, [pc, #52] @ 1fe8f8 <__cxa_atexit@plt+0x1f25ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 207a90 <__cxa_atexit@plt+0x1fb744> │ │ │ │ + beq 1fe8d8 <__cxa_atexit@plt+0x1f258c> │ │ │ │ mov r7, r8 │ │ │ │ - b 207ac0 <__cxa_atexit@plt+0x1fb774> │ │ │ │ + b 1fe908 <__cxa_atexit@plt+0x1f25bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 207ab4 <__cxa_atexit@plt+0x1fb768> │ │ │ │ + ldr r7, [pc, #16] @ 1fe8fc <__cxa_atexit@plt+0x1f25b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r8, ror #23 │ │ │ │ + tsteq r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 207b50 <__cxa_atexit@plt+0x1fb804> │ │ │ │ + beq 1fe998 <__cxa_atexit@plt+0x1f264c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 207b90 <__cxa_atexit@plt+0x1fb844> │ │ │ │ + bne 1fe9d8 <__cxa_atexit@plt+0x1f268c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 207d28 <__cxa_atexit@plt+0x1fb9dc> │ │ │ │ + bhi 1feb70 <__cxa_atexit@plt+0x1f2824> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #596] @ 207d88 <__cxa_atexit@plt+0x1fba3c> │ │ │ │ + ldr lr, [pc, #596] @ 1febd0 <__cxa_atexit@plt+0x1f2884> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r0, [pc, #588] @ 207d8c <__cxa_atexit@plt+0x1fba40> │ │ │ │ + ldr r0, [pc, #588] @ 1febd4 <__cxa_atexit@plt+0x1f2888> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - b 207b88 <__cxa_atexit@plt+0x1fb83c> │ │ │ │ + b 1fe9d0 <__cxa_atexit@plt+0x1f2684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #516] @ 207d78 <__cxa_atexit@plt+0x1fba2c> │ │ │ │ + ldr lr, [pc, #516] @ 1febc0 <__cxa_atexit@plt+0x1f2874> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r1, [pc, #508] @ 207d7c <__cxa_atexit@plt+0x1fba30> │ │ │ │ + ldr r1, [pc, #508] @ 1febc4 <__cxa_atexit@plt+0x1f2878> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ - b 207bc8 <__cxa_atexit@plt+0x1fb87c> │ │ │ │ + b 1fea10 <__cxa_atexit@plt+0x1f26c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #448] @ 207d74 <__cxa_atexit@plt+0x1fba28> │ │ │ │ + ldr r1, [pc, #448] @ 1febbc <__cxa_atexit@plt+0x1f2870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d6c <__cxa_atexit@plt+0x1fba20> │ │ │ │ + bcc 1febb4 <__cxa_atexit@plt+0x1f2868> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #432] @ 207da8 <__cxa_atexit@plt+0x1fba5c> │ │ │ │ + ldr r8, [pc, #432] @ 1febf0 <__cxa_atexit@plt+0x1f28a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #420] @ 207dac <__cxa_atexit@plt+0x1fba60> │ │ │ │ + ldr r1, [pc, #420] @ 1febf4 <__cxa_atexit@plt+0x1f28a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 207d18 <__cxa_atexit@plt+0x1fb9cc> │ │ │ │ + b 1feb60 <__cxa_atexit@plt+0x1f2814> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #344] @ 207d98 <__cxa_atexit@plt+0x1fba4c> │ │ │ │ + ldr r1, [pc, #344] @ 1febe0 <__cxa_atexit@plt+0x1f2894> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr lr, [pc, #336] @ 207d9c <__cxa_atexit@plt+0x1fba50> │ │ │ │ + ldr lr, [pc, #336] @ 1febe4 <__cxa_atexit@plt+0x1f2898> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ + b 1feb18 <__cxa_atexit@plt+0x1f27cc> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #292] @ 207da0 <__cxa_atexit@plt+0x1fba54> │ │ │ │ + ldr lr, [pc, #292] @ 1febe8 <__cxa_atexit@plt+0x1f289c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #284] @ 207da4 <__cxa_atexit@plt+0x1fba58> │ │ │ │ + ldr r1, [pc, #284] @ 1febec <__cxa_atexit@plt+0x1f28a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 207ccc <__cxa_atexit@plt+0x1fb980> │ │ │ │ + b 1feb14 <__cxa_atexit@plt+0x1f27c8> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #220] @ 207d90 <__cxa_atexit@plt+0x1fba44> │ │ │ │ + ldr lr, [pc, #220] @ 1febd8 <__cxa_atexit@plt+0x1f288c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #212] @ 207d94 <__cxa_atexit@plt+0x1fba48> │ │ │ │ + ldr r0, [pc, #212] @ 1febdc <__cxa_atexit@plt+0x1f2890> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - b 207d1c <__cxa_atexit@plt+0x1fb9d0> │ │ │ │ + b 1feb64 <__cxa_atexit@plt+0x1f2818> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d6c <__cxa_atexit@plt+0x1fba20> │ │ │ │ + bcc 1febb4 <__cxa_atexit@plt+0x1f2868> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #184] @ 207db0 <__cxa_atexit@plt+0x1fba64> │ │ │ │ + ldr r1, [pc, #184] @ 1febf8 <__cxa_atexit@plt+0x1f28ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #26 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -519798,545 +510472,545 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ + bcc 1feba4 <__cxa_atexit@plt+0x1f2858> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #56] @ 207d80 <__cxa_atexit@plt+0x1fba34> │ │ │ │ + ldr r1, [pc, #56] @ 1febc8 <__cxa_atexit@plt+0x1f287c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #48] @ 207d84 <__cxa_atexit@plt+0x1fba38> │ │ │ │ + ldr lr, [pc, #48] @ 1febcc <__cxa_atexit@plt+0x1f2880> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 207bc0 <__cxa_atexit@plt+0x1fb874> │ │ │ │ + b 1fea08 <__cxa_atexit@plt+0x1f26bc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 207d60 <__cxa_atexit@plt+0x1fba14> │ │ │ │ - @ instruction: 0x01215e28 │ │ │ │ - @ instruction: 0x01215e68 │ │ │ │ - @ instruction: 0x01215e78 │ │ │ │ - @ instruction: 0x01215c94 │ │ │ │ - @ instruction: 0x01215ca4 │ │ │ │ - @ instruction: 0x01215ea8 │ │ │ │ - @ instruction: 0x01215eb8 │ │ │ │ - @ instruction: 0x01215d44 │ │ │ │ - @ instruction: 0x01215d1c │ │ │ │ - @ instruction: 0x01215db8 │ │ │ │ - @ instruction: 0x01215d90 │ │ │ │ - @ instruction: 0x01215d7c │ │ │ │ - @ instruction: 0x01215d54 │ │ │ │ - @ instruction: 0x01215e00 │ │ │ │ - ldrdeq r5, [r1, -r4]! │ │ │ │ - @ instruction: 0x01215d00 │ │ │ │ + b 1feba8 <__cxa_atexit@plt+0x1f285c> │ │ │ │ + @ instruction: 0x0121efbc │ │ │ │ + strdeq lr, [r1, -ip]! │ │ │ │ + msreq CPSR_c, ip │ │ │ │ + @ instruction: 0x0121ee28 │ │ │ │ + @ instruction: 0x0121ee38 │ │ │ │ + msreq CPSR_c, ip, lsr r0 │ │ │ │ + msreq CPSR_c, ip, asr #32 │ │ │ │ + ldrdeq lr, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121eeb0 │ │ │ │ + @ instruction: 0x0121ef4c │ │ │ │ + @ instruction: 0x0121ef24 │ │ │ │ + @ instruction: 0x0121ef10 │ │ │ │ + @ instruction: 0x0121eee8 │ │ │ │ + @ instruction: 0x0121ef94 │ │ │ │ + @ instruction: 0x0121ef68 │ │ │ │ + @ instruction: 0x0121ee94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 207de4 <__cxa_atexit@plt+0x1fba98> │ │ │ │ - ldr r5, [pc, #32] @ 207df4 <__cxa_atexit@plt+0x1fbaa8> │ │ │ │ + bhi 1fec2c <__cxa_atexit@plt+0x1f28e0> │ │ │ │ + ldr r5, [pc, #32] @ 1fec3c <__cxa_atexit@plt+0x1f28f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 207df8 <__cxa_atexit@plt+0x1fbaac> │ │ │ │ + ldr r7, [pc, #12] @ 1fec40 <__cxa_atexit@plt+0x1f28f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x011008b4 │ │ │ │ + @ instruction: 0x011093dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 207e2c <__cxa_atexit@plt+0x1fbae0> │ │ │ │ - ldr r3, [pc, #60] @ 207e54 <__cxa_atexit@plt+0x1fbb08> │ │ │ │ + bne 1fec74 <__cxa_atexit@plt+0x1f2928> │ │ │ │ + ldr r3, [pc, #60] @ 1fec9c <__cxa_atexit@plt+0x1f2950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 207e48 <__cxa_atexit@plt+0x1fbafc> │ │ │ │ - b 207e60 <__cxa_atexit@plt+0x1fbb14> │ │ │ │ - ldr r3, [pc, #28] @ 207e50 <__cxa_atexit@plt+0x1fbb04> │ │ │ │ + beq 1fec90 <__cxa_atexit@plt+0x1f2944> │ │ │ │ + b 1feca8 <__cxa_atexit@plt+0x1f295c> │ │ │ │ + ldr r3, [pc, #28] @ 1fec98 <__cxa_atexit@plt+0x1f294c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 207e48 <__cxa_atexit@plt+0x1fbafc> │ │ │ │ - b 2080d0 <__cxa_atexit@plt+0x1fbd84> │ │ │ │ + beq 1fec90 <__cxa_atexit@plt+0x1f2944> │ │ │ │ + b 1fef18 <__cxa_atexit@plt+0x1f2bcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 207e88 <__cxa_atexit@plt+0x1fbb3c> │ │ │ │ - ldr r3, [pc, #164] @ 207f18 <__cxa_atexit@plt+0x1fbbcc> │ │ │ │ + bne 1fecd0 <__cxa_atexit@plt+0x1f2984> │ │ │ │ + ldr r3, [pc, #164] @ 1fed60 <__cxa_atexit@plt+0x1f2a14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 207ec8 <__cxa_atexit@plt+0x1fbb7c> │ │ │ │ - b 207f24 <__cxa_atexit@plt+0x1fbbd8> │ │ │ │ - ldr r3, [pc, #124] @ 207f0c <__cxa_atexit@plt+0x1fbbc0> │ │ │ │ + beq 1fed10 <__cxa_atexit@plt+0x1f29c4> │ │ │ │ + b 1fed6c <__cxa_atexit@plt+0x1f2a20> │ │ │ │ + ldr r3, [pc, #124] @ 1fed54 <__cxa_atexit@plt+0x1f2a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 207ec8 <__cxa_atexit@plt+0x1fbb7c> │ │ │ │ + beq 1fed10 <__cxa_atexit@plt+0x1f29c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207ed0 <__cxa_atexit@plt+0x1fbb84> │ │ │ │ + bne 1fed18 <__cxa_atexit@plt+0x1f29cc> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207efc <__cxa_atexit@plt+0x1fbbb0> │ │ │ │ - ldr r2, [pc, #84] @ 207f14 <__cxa_atexit@plt+0x1fbbc8> │ │ │ │ + bcc 1fed44 <__cxa_atexit@plt+0x1f29f8> │ │ │ │ + ldr r2, [pc, #84] @ 1fed5c <__cxa_atexit@plt+0x1f2a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 207ee4 <__cxa_atexit@plt+0x1fbb98> │ │ │ │ + b 1fed2c <__cxa_atexit@plt+0x1f29e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207efc <__cxa_atexit@plt+0x1fbbb0> │ │ │ │ - ldr r2, [pc, #48] @ 207f10 <__cxa_atexit@plt+0x1fbbc4> │ │ │ │ + bcc 1fed44 <__cxa_atexit@plt+0x1f29f8> │ │ │ │ + ldr r2, [pc, #48] @ 1fed58 <__cxa_atexit@plt+0x1f2a0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ - @ instruction: 0x01215c18 │ │ │ │ + smlawbeq r1, r8, sp, lr │ │ │ │ + @ instruction: 0x0121edac │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 207f70 <__cxa_atexit@plt+0x1fbc24> │ │ │ │ - ldr r3, [pc, #156] @ 207fd4 <__cxa_atexit@plt+0x1fbc88> │ │ │ │ + bne 1fedb8 <__cxa_atexit@plt+0x1f2a6c> │ │ │ │ + ldr r3, [pc, #156] @ 1fee1c <__cxa_atexit@plt+0x1f2ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 207f8c <__cxa_atexit@plt+0x1fbc40> │ │ │ │ + beq 1fedd4 <__cxa_atexit@plt+0x1f2a88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 207f94 <__cxa_atexit@plt+0x1fbc48> │ │ │ │ + bne 1feddc <__cxa_atexit@plt+0x1f2a90> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207fc0 <__cxa_atexit@plt+0x1fbc74> │ │ │ │ - ldr r2, [pc, #116] @ 207fdc <__cxa_atexit@plt+0x1fbc90> │ │ │ │ + bcc 1fee08 <__cxa_atexit@plt+0x1f2abc> │ │ │ │ + ldr r2, [pc, #116] @ 1fee24 <__cxa_atexit@plt+0x1f2ad8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 207fa8 <__cxa_atexit@plt+0x1fbc5c> │ │ │ │ + b 1fedf0 <__cxa_atexit@plt+0x1f2aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207fc0 <__cxa_atexit@plt+0x1fbc74> │ │ │ │ - ldr r2, [pc, #72] @ 207fd0 <__cxa_atexit@plt+0x1fbc84> │ │ │ │ + bcc 1fee08 <__cxa_atexit@plt+0x1f2abc> │ │ │ │ + ldr r2, [pc, #72] @ 1fee18 <__cxa_atexit@plt+0x1f2acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 207fa4 <__cxa_atexit@plt+0x1fbc58> │ │ │ │ + b 1fedec <__cxa_atexit@plt+0x1f2aa0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 207fc0 <__cxa_atexit@plt+0x1fbc74> │ │ │ │ - ldr r2, [pc, #52] @ 207fd8 <__cxa_atexit@plt+0x1fbc8c> │ │ │ │ + bcc 1fee08 <__cxa_atexit@plt+0x1f2abc> │ │ │ │ + ldr r2, [pc, #52] @ 1fee20 <__cxa_atexit@plt+0x1f2ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215b54 │ │ │ │ + @ instruction: 0x0121ece8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01215b3c │ │ │ │ - @ instruction: 0x01215b7c │ │ │ │ + ldrdeq lr, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121ed10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208018 <__cxa_atexit@plt+0x1fbccc> │ │ │ │ + bne 1fee60 <__cxa_atexit@plt+0x1f2b14> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208040 <__cxa_atexit@plt+0x1fbcf4> │ │ │ │ - ldr r2, [pc, #64] @ 208050 <__cxa_atexit@plt+0x1fbd04> │ │ │ │ + bcc 1fee88 <__cxa_atexit@plt+0x1f2b3c> │ │ │ │ + ldr r2, [pc, #64] @ 1fee98 <__cxa_atexit@plt+0x1f2b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20802c <__cxa_atexit@plt+0x1fbce0> │ │ │ │ + b 1fee74 <__cxa_atexit@plt+0x1f2b28> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208040 <__cxa_atexit@plt+0x1fbcf4> │ │ │ │ - ldr r2, [pc, #36] @ 20804c <__cxa_atexit@plt+0x1fbd00> │ │ │ │ + bcc 1fee88 <__cxa_atexit@plt+0x1f2b3c> │ │ │ │ + ldr r2, [pc, #36] @ 1fee94 <__cxa_atexit@plt+0x1f2b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215ab8 │ │ │ │ - ldrdeq r5, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121ec4c │ │ │ │ + @ instruction: 0x0121ec68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20808c <__cxa_atexit@plt+0x1fbd40> │ │ │ │ + bne 1feed4 <__cxa_atexit@plt+0x1f2b88> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2080b4 <__cxa_atexit@plt+0x1fbd68> │ │ │ │ - ldr r2, [pc, #64] @ 2080c4 <__cxa_atexit@plt+0x1fbd78> │ │ │ │ + bcc 1feefc <__cxa_atexit@plt+0x1f2bb0> │ │ │ │ + ldr r2, [pc, #64] @ 1fef0c <__cxa_atexit@plt+0x1f2bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2080a0 <__cxa_atexit@plt+0x1fbd54> │ │ │ │ + b 1feee8 <__cxa_atexit@plt+0x1f2b9c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2080b4 <__cxa_atexit@plt+0x1fbd68> │ │ │ │ - ldr r2, [pc, #36] @ 2080c0 <__cxa_atexit@plt+0x1fbd74> │ │ │ │ + bcc 1feefc <__cxa_atexit@plt+0x1f2bb0> │ │ │ │ + ldr r2, [pc, #36] @ 1fef08 <__cxa_atexit@plt+0x1f2bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215a38 │ │ │ │ - @ instruction: 0x01215a54 │ │ │ │ + smlawteq r1, ip, fp, lr │ │ │ │ + @ instruction: 0x0121ebe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20811c <__cxa_atexit@plt+0x1fbdd0> │ │ │ │ - ldr r3, [pc, #252] @ 2081e0 <__cxa_atexit@plt+0x1fbe94> │ │ │ │ + bne 1fef64 <__cxa_atexit@plt+0x1f2c18> │ │ │ │ + ldr r3, [pc, #252] @ 1ff028 <__cxa_atexit@plt+0x1f2cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20816c <__cxa_atexit@plt+0x1fbe20> │ │ │ │ + beq 1fefb4 <__cxa_atexit@plt+0x1f2c68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208174 <__cxa_atexit@plt+0x1fbe28> │ │ │ │ + bne 1fefbc <__cxa_atexit@plt+0x1f2c70> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2081c8 <__cxa_atexit@plt+0x1fbe7c> │ │ │ │ - ldr r2, [pc, #212] @ 2081e8 <__cxa_atexit@plt+0x1fbe9c> │ │ │ │ + bcc 1ff010 <__cxa_atexit@plt+0x1f2cc4> │ │ │ │ + ldr r2, [pc, #212] @ 1ff030 <__cxa_atexit@plt+0x1f2ce4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 208188 <__cxa_atexit@plt+0x1fbe3c> │ │ │ │ - ldr r3, [pc, #180] @ 2081d8 <__cxa_atexit@plt+0x1fbe8c> │ │ │ │ + b 1fefd0 <__cxa_atexit@plt+0x1f2c84> │ │ │ │ + ldr r3, [pc, #180] @ 1ff020 <__cxa_atexit@plt+0x1f2cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20816c <__cxa_atexit@plt+0x1fbe20> │ │ │ │ + beq 1fefb4 <__cxa_atexit@plt+0x1f2c68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2081a0 <__cxa_atexit@plt+0x1fbe54> │ │ │ │ + bne 1fefe8 <__cxa_atexit@plt+0x1f2c9c> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2081c8 <__cxa_atexit@plt+0x1fbe7c> │ │ │ │ - ldr r2, [pc, #136] @ 2081dc <__cxa_atexit@plt+0x1fbe90> │ │ │ │ + bcc 1ff010 <__cxa_atexit@plt+0x1f2cc4> │ │ │ │ + ldr r2, [pc, #136] @ 1ff024 <__cxa_atexit@plt+0x1f2cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2081c8 <__cxa_atexit@plt+0x1fbe7c> │ │ │ │ - ldr r2, [pc, #96] @ 2081e4 <__cxa_atexit@plt+0x1fbe98> │ │ │ │ + bcc 1ff010 <__cxa_atexit@plt+0x1f2cc4> │ │ │ │ + ldr r2, [pc, #96] @ 1ff02c <__cxa_atexit@plt+0x1f2ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2081c8 <__cxa_atexit@plt+0x1fbe7c> │ │ │ │ - ldr r2, [pc, #60] @ 2081ec <__cxa_atexit@plt+0x1fbea0> │ │ │ │ + bcc 1ff010 <__cxa_atexit@plt+0x1f2cc4> │ │ │ │ + ldr r2, [pc, #60] @ 1ff034 <__cxa_atexit@plt+0x1f2ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01215974 │ │ │ │ + @ instruction: 0x0121eb08 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x01215948 │ │ │ │ - @ instruction: 0x012159bc │ │ │ │ - @ instruction: 0x01215938 │ │ │ │ + ldrdeq lr, [r1, -ip]! │ │ │ │ + @ instruction: 0x0121eb50 │ │ │ │ + smlawteq r1, ip, sl, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208228 <__cxa_atexit@plt+0x1fbedc> │ │ │ │ + bne 1ff070 <__cxa_atexit@plt+0x1f2d24> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208250 <__cxa_atexit@plt+0x1fbf04> │ │ │ │ - ldr r2, [pc, #64] @ 208260 <__cxa_atexit@plt+0x1fbf14> │ │ │ │ + bcc 1ff098 <__cxa_atexit@plt+0x1f2d4c> │ │ │ │ + ldr r2, [pc, #64] @ 1ff0a8 <__cxa_atexit@plt+0x1f2d5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20823c <__cxa_atexit@plt+0x1fbef0> │ │ │ │ + b 1ff084 <__cxa_atexit@plt+0x1f2d38> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208250 <__cxa_atexit@plt+0x1fbf04> │ │ │ │ - ldr r2, [pc, #36] @ 20825c <__cxa_atexit@plt+0x1fbf10> │ │ │ │ + bcc 1ff098 <__cxa_atexit@plt+0x1f2d4c> │ │ │ │ + ldr r2, [pc, #36] @ 1ff0a4 <__cxa_atexit@plt+0x1f2d58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215894 │ │ │ │ - @ instruction: 0x012158b0 │ │ │ │ + @ instruction: 0x0121ea28 │ │ │ │ + @ instruction: 0x0121ea44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2082a8 <__cxa_atexit@plt+0x1fbf5c> │ │ │ │ + bne 1ff0f0 <__cxa_atexit@plt+0x1f2da4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2082cc <__cxa_atexit@plt+0x1fbf80> │ │ │ │ - ldr r2, [pc, #68] @ 2082d8 <__cxa_atexit@plt+0x1fbf8c> │ │ │ │ + bcc 1ff114 <__cxa_atexit@plt+0x1f2dc8> │ │ │ │ + ldr r2, [pc, #68] @ 1ff120 <__cxa_atexit@plt+0x1f2dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2082cc <__cxa_atexit@plt+0x1fbf80> │ │ │ │ - ldr r2, [pc, #36] @ 2082dc <__cxa_atexit@plt+0x1fbf90> │ │ │ │ + bcc 1ff114 <__cxa_atexit@plt+0x1f2dc8> │ │ │ │ + ldr r2, [pc, #36] @ 1ff124 <__cxa_atexit@plt+0x1f2dd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215834 │ │ │ │ - @ instruction: 0x01215830 │ │ │ │ + smlawteq r1, r8, r9, lr │ │ │ │ + smlawteq r1, r4, r9, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 208324 <__cxa_atexit@plt+0x1fbfd8> │ │ │ │ - ldr r7, [pc, #52] @ 208338 <__cxa_atexit@plt+0x1fbfec> │ │ │ │ + bhi 1ff16c <__cxa_atexit@plt+0x1f2e20> │ │ │ │ + ldr r7, [pc, #52] @ 1ff180 <__cxa_atexit@plt+0x1f2e34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 208318 <__cxa_atexit@plt+0x1fbfcc> │ │ │ │ + beq 1ff160 <__cxa_atexit@plt+0x1f2e14> │ │ │ │ mov r7, r8 │ │ │ │ - b 208348 <__cxa_atexit@plt+0x1fbffc> │ │ │ │ + b 1ff190 <__cxa_atexit@plt+0x1f2e44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20833c <__cxa_atexit@plt+0x1fbff0> │ │ │ │ + ldr r7, [pc, #16] @ 1ff184 <__cxa_atexit@plt+0x1f2e38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2083d8 <__cxa_atexit@plt+0x1fc08c> │ │ │ │ + beq 1ff220 <__cxa_atexit@plt+0x1f2ed4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 208418 <__cxa_atexit@plt+0x1fc0cc> │ │ │ │ + bne 1ff260 <__cxa_atexit@plt+0x1f2f14> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 2085b0 <__cxa_atexit@plt+0x1fc264> │ │ │ │ + bhi 1ff3f8 <__cxa_atexit@plt+0x1f30ac> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #596] @ 208610 <__cxa_atexit@plt+0x1fc2c4> │ │ │ │ + ldr lr, [pc, #596] @ 1ff458 <__cxa_atexit@plt+0x1f310c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #18 │ │ │ │ - ldr r0, [pc, #588] @ 208614 <__cxa_atexit@plt+0x1fc2c8> │ │ │ │ + ldr r0, [pc, #588] @ 1ff45c <__cxa_atexit@plt+0x1f3110> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - b 208410 <__cxa_atexit@plt+0x1fc0c4> │ │ │ │ + b 1ff258 <__cxa_atexit@plt+0x1f2f0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #516] @ 208600 <__cxa_atexit@plt+0x1fc2b4> │ │ │ │ + ldr lr, [pc, #516] @ 1ff448 <__cxa_atexit@plt+0x1f30fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r1, [pc, #508] @ 208604 <__cxa_atexit@plt+0x1fc2b8> │ │ │ │ + ldr r1, [pc, #508] @ 1ff44c <__cxa_atexit@plt+0x1f3100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ - b 208450 <__cxa_atexit@plt+0x1fc104> │ │ │ │ + b 1ff298 <__cxa_atexit@plt+0x1f2f4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #448] @ 2085fc <__cxa_atexit@plt+0x1fc2b0> │ │ │ │ + ldr r1, [pc, #448] @ 1ff444 <__cxa_atexit@plt+0x1f30f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085f4 <__cxa_atexit@plt+0x1fc2a8> │ │ │ │ + bcc 1ff43c <__cxa_atexit@plt+0x1f30f0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r8, [pc, #432] @ 208630 <__cxa_atexit@plt+0x1fc2e4> │ │ │ │ + ldr r8, [pc, #432] @ 1ff478 <__cxa_atexit@plt+0x1f312c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #420] @ 208634 <__cxa_atexit@plt+0x1fc2e8> │ │ │ │ + ldr r1, [pc, #420] @ 1ff47c <__cxa_atexit@plt+0x1f3130> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 2085a0 <__cxa_atexit@plt+0x1fc254> │ │ │ │ + b 1ff3e8 <__cxa_atexit@plt+0x1f309c> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #344] @ 208620 <__cxa_atexit@plt+0x1fc2d4> │ │ │ │ + ldr r1, [pc, #344] @ 1ff468 <__cxa_atexit@plt+0x1f311c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr lr, [pc, #336] @ 208624 <__cxa_atexit@plt+0x1fc2d8> │ │ │ │ + ldr lr, [pc, #336] @ 1ff46c <__cxa_atexit@plt+0x1f3120> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 208558 <__cxa_atexit@plt+0x1fc20c> │ │ │ │ + b 1ff3a0 <__cxa_atexit@plt+0x1f3054> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #292] @ 208628 <__cxa_atexit@plt+0x1fc2dc> │ │ │ │ + ldr lr, [pc, #292] @ 1ff470 <__cxa_atexit@plt+0x1f3124> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #284] @ 20862c <__cxa_atexit@plt+0x1fc2e0> │ │ │ │ + ldr r1, [pc, #284] @ 1ff474 <__cxa_atexit@plt+0x1f3128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 208554 <__cxa_atexit@plt+0x1fc208> │ │ │ │ + b 1ff39c <__cxa_atexit@plt+0x1f3050> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #220] @ 208618 <__cxa_atexit@plt+0x1fc2cc> │ │ │ │ + ldr lr, [pc, #220] @ 1ff460 <__cxa_atexit@plt+0x1f3114> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r0, [pc, #212] @ 20861c <__cxa_atexit@plt+0x1fc2d0> │ │ │ │ + ldr r0, [pc, #212] @ 1ff464 <__cxa_atexit@plt+0x1f3118> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - b 2085a4 <__cxa_atexit@plt+0x1fc258> │ │ │ │ + b 1ff3ec <__cxa_atexit@plt+0x1f30a0> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085f4 <__cxa_atexit@plt+0x1fc2a8> │ │ │ │ + bcc 1ff43c <__cxa_atexit@plt+0x1f30f0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #184] @ 208638 <__cxa_atexit@plt+0x1fc2ec> │ │ │ │ + ldr r1, [pc, #184] @ 1ff480 <__cxa_atexit@plt+0x1f3134> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ sub r2, r3, #26 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -520344,102 +511018,102 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + bcc 1ff42c <__cxa_atexit@plt+0x1f30e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #56] @ 208608 <__cxa_atexit@plt+0x1fc2bc> │ │ │ │ + ldr r1, [pc, #56] @ 1ff450 <__cxa_atexit@plt+0x1f3104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #48] @ 20860c <__cxa_atexit@plt+0x1fc2c0> │ │ │ │ + ldr lr, [pc, #48] @ 1ff454 <__cxa_atexit@plt+0x1f3108> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 208448 <__cxa_atexit@plt+0x1fc0fc> │ │ │ │ + b 1ff290 <__cxa_atexit@plt+0x1f2f44> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 2085e8 <__cxa_atexit@plt+0x1fc29c> │ │ │ │ - @ instruction: 0x012155a0 │ │ │ │ - @ instruction: 0x012155e0 │ │ │ │ - strdeq r5, [r1, -r0]! │ │ │ │ - @ instruction: 0x0121540c │ │ │ │ - @ instruction: 0x0121541c │ │ │ │ - @ instruction: 0x01215620 │ │ │ │ - @ instruction: 0x01215630 │ │ │ │ - @ instruction: 0x012154bc │ │ │ │ - @ instruction: 0x01215494 │ │ │ │ - @ instruction: 0x01215530 │ │ │ │ - @ instruction: 0x01215508 │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ - smlawteq r1, ip, r4, r5 │ │ │ │ - @ instruction: 0x01215578 │ │ │ │ - @ instruction: 0x0121554c │ │ │ │ - @ instruction: 0x01215478 │ │ │ │ + b 1ff430 <__cxa_atexit@plt+0x1f30e4> │ │ │ │ + @ instruction: 0x0121e734 │ │ │ │ + @ instruction: 0x0121e774 │ │ │ │ + smlawbeq r1, r4, r7, lr │ │ │ │ + @ instruction: 0x0121e5a0 │ │ │ │ + @ instruction: 0x0121e5b0 │ │ │ │ + @ instruction: 0x0121e7b4 │ │ │ │ + smlawteq r1, r4, r7, lr │ │ │ │ + @ instruction: 0x0121e650 │ │ │ │ + @ instruction: 0x0121e628 │ │ │ │ + smlawteq r1, r4, r6, lr │ │ │ │ + @ instruction: 0x0121e69c │ │ │ │ + smlawbeq r1, r8, r6, lr │ │ │ │ + @ instruction: 0x0121e660 │ │ │ │ + @ instruction: 0x0121e70c │ │ │ │ + @ instruction: 0x0121e6e0 │ │ │ │ + @ instruction: 0x0121e60c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20866c <__cxa_atexit@plt+0x1fc320> │ │ │ │ - ldr r5, [pc, #32] @ 20867c <__cxa_atexit@plt+0x1fc330> │ │ │ │ + bhi 1ff4b4 <__cxa_atexit@plt+0x1f3168> │ │ │ │ + ldr r5, [pc, #32] @ 1ff4c4 <__cxa_atexit@plt+0x1f3178> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 208680 <__cxa_atexit@plt+0x1fc334> │ │ │ │ + ldr r7, [pc, #12] @ 1ff4c8 <__cxa_atexit@plt+0x1f317c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r4, asr #32 │ │ │ │ + tsteq r0, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2086ec <__cxa_atexit@plt+0x1fc3a0> │ │ │ │ - ldr r3, [pc, #188] @ 20875c <__cxa_atexit@plt+0x1fc410> │ │ │ │ + bne 1ff534 <__cxa_atexit@plt+0x1f31e8> │ │ │ │ + ldr r3, [pc, #188] @ 1ff5a4 <__cxa_atexit@plt+0x1f3258> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 208740 <__cxa_atexit@plt+0x1fc3f4> │ │ │ │ + beq 1ff588 <__cxa_atexit@plt+0x1f323c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208748 <__cxa_atexit@plt+0x1fc3fc> │ │ │ │ - ldr r2, [pc, #152] @ 208760 <__cxa_atexit@plt+0x1fc414> │ │ │ │ + bcc 1ff590 <__cxa_atexit@plt+0x1f3244> │ │ │ │ + ldr r2, [pc, #152] @ 1ff5a8 <__cxa_atexit@plt+0x1f325c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 208758 <__cxa_atexit@plt+0x1fc40c> │ │ │ │ + ldr r3, [pc, #100] @ 1ff5a0 <__cxa_atexit@plt+0x1f3254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 208740 <__cxa_atexit@plt+0x1fc3f4> │ │ │ │ + beq 1ff588 <__cxa_atexit@plt+0x1f323c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208748 <__cxa_atexit@plt+0x1fc3fc> │ │ │ │ - ldr r2, [pc, #72] @ 208764 <__cxa_atexit@plt+0x1fc418> │ │ │ │ + bcc 1ff590 <__cxa_atexit@plt+0x1f3244> │ │ │ │ + ldr r2, [pc, #72] @ 1ff5ac <__cxa_atexit@plt+0x1f3260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -520450,180 +511124,180 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01215428 │ │ │ │ - ldrdeq r5, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121e5bc │ │ │ │ + @ instruction: 0x0121e56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2087ac <__cxa_atexit@plt+0x1fc460> │ │ │ │ - ldr r2, [pc, #44] @ 2087b8 <__cxa_atexit@plt+0x1fc46c> │ │ │ │ + bcc 1ff5f4 <__cxa_atexit@plt+0x1f32a8> │ │ │ │ + ldr r2, [pc, #44] @ 1ff600 <__cxa_atexit@plt+0x1f32b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215364 │ │ │ │ + strdeq lr, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208800 <__cxa_atexit@plt+0x1fc4b4> │ │ │ │ - ldr r2, [pc, #44] @ 20880c <__cxa_atexit@plt+0x1fc4c0> │ │ │ │ + bcc 1ff648 <__cxa_atexit@plt+0x1f32fc> │ │ │ │ + ldr r2, [pc, #44] @ 1ff654 <__cxa_atexit@plt+0x1f3308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215314 │ │ │ │ + @ instruction: 0x0121e4a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 208854 <__cxa_atexit@plt+0x1fc508> │ │ │ │ - ldr r7, [pc, #52] @ 208868 <__cxa_atexit@plt+0x1fc51c> │ │ │ │ + bhi 1ff69c <__cxa_atexit@plt+0x1f3350> │ │ │ │ + ldr r7, [pc, #52] @ 1ff6b0 <__cxa_atexit@plt+0x1f3364> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 208848 <__cxa_atexit@plt+0x1fc4fc> │ │ │ │ + beq 1ff690 <__cxa_atexit@plt+0x1f3344> │ │ │ │ mov r7, r8 │ │ │ │ - b 208878 <__cxa_atexit@plt+0x1fc52c> │ │ │ │ + b 1ff6c0 <__cxa_atexit@plt+0x1f3374> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20886c <__cxa_atexit@plt+0x1fc520> │ │ │ │ + ldr r7, [pc, #16] @ 1ff6b4 <__cxa_atexit@plt+0x1f3368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq pc, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r8, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2088c8 <__cxa_atexit@plt+0x1fc57c> │ │ │ │ + bne 1ff710 <__cxa_atexit@plt+0x1f33c4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208900 <__cxa_atexit@plt+0x1fc5b4> │ │ │ │ + bcc 1ff748 <__cxa_atexit@plt+0x1f33fc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #92] @ 20890c <__cxa_atexit@plt+0x1fc5c0> │ │ │ │ + ldr lr, [pc, #92] @ 1ff754 <__cxa_atexit@plt+0x1f3408> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 208910 <__cxa_atexit@plt+0x1fc5c4> │ │ │ │ + ldr r0, [pc, #88] @ 1ff758 <__cxa_atexit@plt+0x1f340c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208900 <__cxa_atexit@plt+0x1fc5b4> │ │ │ │ + bcc 1ff748 <__cxa_atexit@plt+0x1f33fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #44] @ 208914 <__cxa_atexit@plt+0x1fc5c8> │ │ │ │ + ldr lr, [pc, #44] @ 1ff75c <__cxa_atexit@plt+0x1f3410> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 208918 <__cxa_atexit@plt+0x1fc5cc> │ │ │ │ + ldr r0, [pc, #40] @ 1ff760 <__cxa_atexit@plt+0x1f3414> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215148 │ │ │ │ - @ instruction: 0x0121511c │ │ │ │ - strdeq r5, [r1, -r4]! │ │ │ │ - @ instruction: 0x012150e4 │ │ │ │ + ldrdeq lr, [r1, -ip]! │ │ │ │ + @ instruction: 0x0121e2b0 │ │ │ │ + smlawbeq r1, r8, r2, lr │ │ │ │ + @ instruction: 0x0121e278 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20894c <__cxa_atexit@plt+0x1fc600> │ │ │ │ - ldr r5, [pc, #32] @ 20895c <__cxa_atexit@plt+0x1fc610> │ │ │ │ + bhi 1ff794 <__cxa_atexit@plt+0x1f3448> │ │ │ │ + ldr r5, [pc, #32] @ 1ff7a4 <__cxa_atexit@plt+0x1f3458> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 208960 <__cxa_atexit@plt+0x1fc614> │ │ │ │ + ldr r7, [pc, #12] @ 1ff7a8 <__cxa_atexit@plt+0x1f345c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq pc, ip, ror sp @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2089cc <__cxa_atexit@plt+0x1fc680> │ │ │ │ - ldr r3, [pc, #188] @ 208a3c <__cxa_atexit@plt+0x1fc6f0> │ │ │ │ + bne 1ff814 <__cxa_atexit@plt+0x1f34c8> │ │ │ │ + ldr r3, [pc, #188] @ 1ff884 <__cxa_atexit@plt+0x1f3538> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 208a20 <__cxa_atexit@plt+0x1fc6d4> │ │ │ │ + beq 1ff868 <__cxa_atexit@plt+0x1f351c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208a28 <__cxa_atexit@plt+0x1fc6dc> │ │ │ │ - ldr r2, [pc, #152] @ 208a40 <__cxa_atexit@plt+0x1fc6f4> │ │ │ │ + bcc 1ff870 <__cxa_atexit@plt+0x1f3524> │ │ │ │ + ldr r2, [pc, #152] @ 1ff888 <__cxa_atexit@plt+0x1f353c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 208a38 <__cxa_atexit@plt+0x1fc6ec> │ │ │ │ + ldr r3, [pc, #100] @ 1ff880 <__cxa_atexit@plt+0x1f3534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 208a20 <__cxa_atexit@plt+0x1fc6d4> │ │ │ │ + beq 1ff868 <__cxa_atexit@plt+0x1f351c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208a28 <__cxa_atexit@plt+0x1fc6dc> │ │ │ │ - ldr r2, [pc, #72] @ 208a44 <__cxa_atexit@plt+0x1fc6f8> │ │ │ │ + bcc 1ff870 <__cxa_atexit@plt+0x1f3524> │ │ │ │ + ldr r2, [pc, #72] @ 1ff88c <__cxa_atexit@plt+0x1f3540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -520634,797 +511308,797 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01215148 │ │ │ │ - strdeq r5, [r1, -r8]! │ │ │ │ + ldrdeq lr, [r1, -ip]! │ │ │ │ + smlawbeq r1, ip, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208a8c <__cxa_atexit@plt+0x1fc740> │ │ │ │ - ldr r2, [pc, #44] @ 208a98 <__cxa_atexit@plt+0x1fc74c> │ │ │ │ + bcc 1ff8d4 <__cxa_atexit@plt+0x1f3588> │ │ │ │ + ldr r2, [pc, #44] @ 1ff8e0 <__cxa_atexit@plt+0x1f3594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, r4, r0, r5 │ │ │ │ + @ instruction: 0x0121e218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208ae0 <__cxa_atexit@plt+0x1fc794> │ │ │ │ - ldr r2, [pc, #44] @ 208aec <__cxa_atexit@plt+0x1fc7a0> │ │ │ │ + bcc 1ff928 <__cxa_atexit@plt+0x1f35dc> │ │ │ │ + ldr r2, [pc, #44] @ 1ff934 <__cxa_atexit@plt+0x1f35e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01215034 │ │ │ │ + smlawteq r1, r8, r1, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 208b34 <__cxa_atexit@plt+0x1fc7e8> │ │ │ │ - ldr r7, [pc, #52] @ 208b48 <__cxa_atexit@plt+0x1fc7fc> │ │ │ │ + bhi 1ff97c <__cxa_atexit@plt+0x1f3630> │ │ │ │ + ldr r7, [pc, #52] @ 1ff990 <__cxa_atexit@plt+0x1f3644> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 208b28 <__cxa_atexit@plt+0x1fc7dc> │ │ │ │ + beq 1ff970 <__cxa_atexit@plt+0x1f3624> │ │ │ │ mov r7, r8 │ │ │ │ - b 208b58 <__cxa_atexit@plt+0x1fc80c> │ │ │ │ + b 1ff9a0 <__cxa_atexit@plt+0x1f3654> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 208b4c <__cxa_atexit@plt+0x1fc800> │ │ │ │ + ldr r7, [pc, #16] @ 1ff994 <__cxa_atexit@plt+0x1f3648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010ffb98 │ │ │ │ + tsteq r0, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208ba8 <__cxa_atexit@plt+0x1fc85c> │ │ │ │ + bne 1ff9f0 <__cxa_atexit@plt+0x1f36a4> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208be0 <__cxa_atexit@plt+0x1fc894> │ │ │ │ + bcc 1ffa28 <__cxa_atexit@plt+0x1f36dc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #92] @ 208bec <__cxa_atexit@plt+0x1fc8a0> │ │ │ │ + ldr lr, [pc, #92] @ 1ffa34 <__cxa_atexit@plt+0x1f36e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 208bf0 <__cxa_atexit@plt+0x1fc8a4> │ │ │ │ + ldr r0, [pc, #88] @ 1ffa38 <__cxa_atexit@plt+0x1f36ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208be0 <__cxa_atexit@plt+0x1fc894> │ │ │ │ + bcc 1ffa28 <__cxa_atexit@plt+0x1f36dc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #44] @ 208bf4 <__cxa_atexit@plt+0x1fc8a8> │ │ │ │ + ldr lr, [pc, #44] @ 1ffa3c <__cxa_atexit@plt+0x1f36f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 208bf8 <__cxa_atexit@plt+0x1fc8ac> │ │ │ │ + ldr r0, [pc, #40] @ 1ffa40 <__cxa_atexit@plt+0x1f36f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01214e68 │ │ │ │ - @ instruction: 0x01214e3c │ │ │ │ - @ instruction: 0x01214e14 │ │ │ │ - @ instruction: 0x01214e04 │ │ │ │ + strdeq sp, [r1, -ip]! │ │ │ │ + ldrdeq sp, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121dfa8 │ │ │ │ + @ instruction: 0x0121df98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 208c2c <__cxa_atexit@plt+0x1fc8e0> │ │ │ │ - ldr r5, [pc, #32] @ 208c3c <__cxa_atexit@plt+0x1fc8f0> │ │ │ │ + bhi 1ffa74 <__cxa_atexit@plt+0x1f3728> │ │ │ │ + ldr r5, [pc, #32] @ 1ffa84 <__cxa_atexit@plt+0x1f3738> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 208c40 <__cxa_atexit@plt+0x1fc8f4> │ │ │ │ + ldr r7, [pc, #12] @ 1ffa88 <__cxa_atexit@plt+0x1f373c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x010ffab4 │ │ │ │ + @ instruction: 0x011085dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 208c74 <__cxa_atexit@plt+0x1fc928> │ │ │ │ - ldr r3, [pc, #172] @ 208d0c <__cxa_atexit@plt+0x1fc9c0> │ │ │ │ + bne 1ffabc <__cxa_atexit@plt+0x1f3770> │ │ │ │ + ldr r3, [pc, #172] @ 1ffb54 <__cxa_atexit@plt+0x1f3808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 208cc4 <__cxa_atexit@plt+0x1fc978> │ │ │ │ - b 208d1c <__cxa_atexit@plt+0x1fc9d0> │ │ │ │ - ldr r3, [pc, #136] @ 208d04 <__cxa_atexit@plt+0x1fc9b8> │ │ │ │ + beq 1ffb0c <__cxa_atexit@plt+0x1f37c0> │ │ │ │ + b 1ffb64 <__cxa_atexit@plt+0x1f3818> │ │ │ │ + ldr r3, [pc, #136] @ 1ffb4c <__cxa_atexit@plt+0x1f3800> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 208cc4 <__cxa_atexit@plt+0x1fc978> │ │ │ │ + beq 1ffb0c <__cxa_atexit@plt+0x1f37c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208ccc <__cxa_atexit@plt+0x1fc980> │ │ │ │ + bne 1ffb14 <__cxa_atexit@plt+0x1f37c8> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208cf4 <__cxa_atexit@plt+0x1fc9a8> │ │ │ │ - ldr r2, [pc, #92] @ 208d08 <__cxa_atexit@plt+0x1fc9bc> │ │ │ │ + bcc 1ffb3c <__cxa_atexit@plt+0x1f37f0> │ │ │ │ + ldr r2, [pc, #92] @ 1ffb50 <__cxa_atexit@plt+0x1f3804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208cf4 <__cxa_atexit@plt+0x1fc9a8> │ │ │ │ - ldr r2, [pc, #52] @ 208d10 <__cxa_atexit@plt+0x1fc9c4> │ │ │ │ + bcc 1ffb3c <__cxa_atexit@plt+0x1f37f0> │ │ │ │ + ldr r2, [pc, #52] @ 1ffb58 <__cxa_atexit@plt+0x1f380c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01214890 │ │ │ │ + @ instruction: 0x0121da48 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01214de8 │ │ │ │ + @ instruction: 0x0121df7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 208d68 <__cxa_atexit@plt+0x1fca1c> │ │ │ │ - ldr r3, [pc, #156] @ 208dcc <__cxa_atexit@plt+0x1fca80> │ │ │ │ + bne 1ffbb0 <__cxa_atexit@plt+0x1f3864> │ │ │ │ + ldr r3, [pc, #156] @ 1ffc14 <__cxa_atexit@plt+0x1f38c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 208d84 <__cxa_atexit@plt+0x1fca38> │ │ │ │ + beq 1ffbcc <__cxa_atexit@plt+0x1f3880> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208d8c <__cxa_atexit@plt+0x1fca40> │ │ │ │ + bne 1ffbd4 <__cxa_atexit@plt+0x1f3888> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208db8 <__cxa_atexit@plt+0x1fca6c> │ │ │ │ - ldr r2, [pc, #116] @ 208dd4 <__cxa_atexit@plt+0x1fca88> │ │ │ │ + bcc 1ffc00 <__cxa_atexit@plt+0x1f38b4> │ │ │ │ + ldr r2, [pc, #116] @ 1ffc1c <__cxa_atexit@plt+0x1f38d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 208da0 <__cxa_atexit@plt+0x1fca54> │ │ │ │ + b 1ffbe8 <__cxa_atexit@plt+0x1f389c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208db8 <__cxa_atexit@plt+0x1fca6c> │ │ │ │ - ldr r2, [pc, #72] @ 208dc8 <__cxa_atexit@plt+0x1fca7c> │ │ │ │ + bcc 1ffc00 <__cxa_atexit@plt+0x1f38b4> │ │ │ │ + ldr r2, [pc, #72] @ 1ffc10 <__cxa_atexit@plt+0x1f38c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 208d9c <__cxa_atexit@plt+0x1fca50> │ │ │ │ + b 1ffbe4 <__cxa_atexit@plt+0x1f3898> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 208db8 <__cxa_atexit@plt+0x1fca6c> │ │ │ │ - ldr r2, [pc, #52] @ 208dd0 <__cxa_atexit@plt+0x1fca84> │ │ │ │ + bcc 1ffc00 <__cxa_atexit@plt+0x1f38b4> │ │ │ │ + ldr r2, [pc, #52] @ 1ffc18 <__cxa_atexit@plt+0x1f38cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01214d38 │ │ │ │ + smlawteq r1, ip, lr, sp │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01214d20 │ │ │ │ - @ instruction: 0x01214d60 │ │ │ │ + @ instruction: 0x0121deb4 │ │ │ │ + strdeq sp, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208e10 <__cxa_atexit@plt+0x1fcac4> │ │ │ │ + bne 1ffc58 <__cxa_atexit@plt+0x1f390c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208e38 <__cxa_atexit@plt+0x1fcaec> │ │ │ │ - ldr r2, [pc, #64] @ 208e48 <__cxa_atexit@plt+0x1fcafc> │ │ │ │ + bcc 1ffc80 <__cxa_atexit@plt+0x1f3934> │ │ │ │ + ldr r2, [pc, #64] @ 1ffc90 <__cxa_atexit@plt+0x1f3944> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 208e24 <__cxa_atexit@plt+0x1fcad8> │ │ │ │ + b 1ffc6c <__cxa_atexit@plt+0x1f3920> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208e38 <__cxa_atexit@plt+0x1fcaec> │ │ │ │ - ldr r2, [pc, #36] @ 208e44 <__cxa_atexit@plt+0x1fcaf8> │ │ │ │ + bcc 1ffc80 <__cxa_atexit@plt+0x1f3934> │ │ │ │ + ldr r2, [pc, #36] @ 1ffc8c <__cxa_atexit@plt+0x1f3940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01214c9c │ │ │ │ - @ instruction: 0x01214cb8 │ │ │ │ + @ instruction: 0x0121de30 │ │ │ │ + @ instruction: 0x0121de4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 208e90 <__cxa_atexit@plt+0x1fcb44> │ │ │ │ + bne 1ffcd8 <__cxa_atexit@plt+0x1f398c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208eb4 <__cxa_atexit@plt+0x1fcb68> │ │ │ │ - ldr r2, [pc, #68] @ 208ec0 <__cxa_atexit@plt+0x1fcb74> │ │ │ │ + bcc 1ffcfc <__cxa_atexit@plt+0x1f39b0> │ │ │ │ + ldr r2, [pc, #68] @ 1ffd08 <__cxa_atexit@plt+0x1f39bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208eb4 <__cxa_atexit@plt+0x1fcb68> │ │ │ │ - ldr r2, [pc, #36] @ 208ec4 <__cxa_atexit@plt+0x1fcb78> │ │ │ │ + bcc 1ffcfc <__cxa_atexit@plt+0x1f39b0> │ │ │ │ + ldr r2, [pc, #36] @ 1ffd0c <__cxa_atexit@plt+0x1f39c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r0, r6, r4 │ │ │ │ - @ instruction: 0x01214c24 │ │ │ │ + @ instruction: 0x0121d878 │ │ │ │ + @ instruction: 0x0121ddb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 208f0c <__cxa_atexit@plt+0x1fcbc0> │ │ │ │ - ldr r7, [pc, #52] @ 208f20 <__cxa_atexit@plt+0x1fcbd4> │ │ │ │ + bhi 1ffd54 <__cxa_atexit@plt+0x1f3a08> │ │ │ │ + ldr r7, [pc, #52] @ 1ffd68 <__cxa_atexit@plt+0x1f3a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 208f00 <__cxa_atexit@plt+0x1fcbb4> │ │ │ │ + beq 1ffd48 <__cxa_atexit@plt+0x1f39fc> │ │ │ │ mov r7, r8 │ │ │ │ - b 208f30 <__cxa_atexit@plt+0x1fcbe4> │ │ │ │ + b 1ffd78 <__cxa_atexit@plt+0x1f3a2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 208f24 <__cxa_atexit@plt+0x1fcbd8> │ │ │ │ + ldr r7, [pc, #16] @ 1ffd6c <__cxa_atexit@plt+0x1f3a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq pc, [pc, -r8] │ │ │ │ + tsteq r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 208f9c <__cxa_atexit@plt+0x1fcc50> │ │ │ │ + beq 1ffde4 <__cxa_atexit@plt+0x1f3a98> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 208fd0 <__cxa_atexit@plt+0x1fcc84> │ │ │ │ + bne 1ffe18 <__cxa_atexit@plt+0x1f3acc> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 20900c <__cxa_atexit@plt+0x1fccc0> │ │ │ │ + beq 1ffe54 <__cxa_atexit@plt+0x1f3b08> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 209054 <__cxa_atexit@plt+0x1fcd08> │ │ │ │ + bne 1ffe9c <__cxa_atexit@plt+0x1f3b50> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209098 <__cxa_atexit@plt+0x1fcd4c> │ │ │ │ + bcc 1ffee0 <__cxa_atexit@plt+0x1f3b94> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #320] @ 2090c4 <__cxa_atexit@plt+0x1fcd78> │ │ │ │ + ldr r1, [pc, #320] @ 1fff0c <__cxa_atexit@plt+0x1f3bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 209044 <__cxa_atexit@plt+0x1fccf8> │ │ │ │ + b 1ffe8c <__cxa_atexit@plt+0x1f3b40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209090 <__cxa_atexit@plt+0x1fcd44> │ │ │ │ + bcc 1ffed8 <__cxa_atexit@plt+0x1f3b8c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #236] @ 2090ac <__cxa_atexit@plt+0x1fcd60> │ │ │ │ + ldr lr, [pc, #236] @ 1ffef4 <__cxa_atexit@plt+0x1f3ba8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #232] @ 2090b0 <__cxa_atexit@plt+0x1fcd64> │ │ │ │ + ldr r1, [pc, #232] @ 1ffef8 <__cxa_atexit@plt+0x1f3bac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 208ffc <__cxa_atexit@plt+0x1fccb0> │ │ │ │ + b 1ffe44 <__cxa_atexit@plt+0x1f3af8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209090 <__cxa_atexit@plt+0x1fcd44> │ │ │ │ + bcc 1ffed8 <__cxa_atexit@plt+0x1f3b8c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #180] @ 2090a8 <__cxa_atexit@plt+0x1fcd5c> │ │ │ │ + ldr r1, [pc, #180] @ 1ffef0 <__cxa_atexit@plt+0x1f3ba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209098 <__cxa_atexit@plt+0x1fcd4c> │ │ │ │ + bcc 1ffee0 <__cxa_atexit@plt+0x1f3b94> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #144] @ 2090bc <__cxa_atexit@plt+0x1fcd70> │ │ │ │ + ldr lr, [pc, #144] @ 1fff04 <__cxa_atexit@plt+0x1f3bb8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #136] @ 2090c0 <__cxa_atexit@plt+0x1fcd74> │ │ │ │ + ldr r1, [pc, #136] @ 1fff08 <__cxa_atexit@plt+0x1f3bbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209090 <__cxa_atexit@plt+0x1fcd44> │ │ │ │ + bcc 1ffed8 <__cxa_atexit@plt+0x1f3b8c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #64] @ 2090b4 <__cxa_atexit@plt+0x1fcd68> │ │ │ │ + ldr lr, [pc, #64] @ 1ffefc <__cxa_atexit@plt+0x1f3bb0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 2090b8 <__cxa_atexit@plt+0x1fcd6c> │ │ │ │ + ldr r1, [pc, #60] @ 1fff00 <__cxa_atexit@plt+0x1f3bb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ - b 20909c <__cxa_atexit@plt+0x1fcd50> │ │ │ │ + b 1ffee4 <__cxa_atexit@plt+0x1f3b98> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012149e8 │ │ │ │ - @ instruction: 0x01214a1c │ │ │ │ - @ instruction: 0x01214a30 │ │ │ │ - smlawbeq r1, r4, r9, r4 │ │ │ │ - @ instruction: 0x01214960 │ │ │ │ - smlawteq r1, ip, r9, r4 │ │ │ │ - @ instruction: 0x012149a4 │ │ │ │ - @ instruction: 0x01214a74 │ │ │ │ + @ instruction: 0x0121db7c │ │ │ │ + @ instruction: 0x0121dbb0 │ │ │ │ + smlawteq r1, r4, fp, sp │ │ │ │ + @ instruction: 0x0121db18 │ │ │ │ + strdeq sp, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121db60 │ │ │ │ + @ instruction: 0x0121db38 │ │ │ │ + @ instruction: 0x0121dc08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2090f8 <__cxa_atexit@plt+0x1fcdac> │ │ │ │ - ldr r5, [pc, #32] @ 209108 <__cxa_atexit@plt+0x1fcdbc> │ │ │ │ + bhi 1fff40 <__cxa_atexit@plt+0x1f3bf4> │ │ │ │ + ldr r5, [pc, #32] @ 1fff50 <__cxa_atexit@plt+0x1f3c04> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20910c <__cxa_atexit@plt+0x1fcdc0> │ │ │ │ + ldr r7, [pc, #12] @ 1fff54 <__cxa_atexit@plt+0x1f3c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq pc, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 209140 <__cxa_atexit@plt+0x1fcdf4> │ │ │ │ - ldr r3, [pc, #172] @ 2091d8 <__cxa_atexit@plt+0x1fce8c> │ │ │ │ + bne 1fff88 <__cxa_atexit@plt+0x1f3c3c> │ │ │ │ + ldr r3, [pc, #172] @ 200020 <__cxa_atexit@plt+0x1f3cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 209190 <__cxa_atexit@plt+0x1fce44> │ │ │ │ - b 2091e8 <__cxa_atexit@plt+0x1fce9c> │ │ │ │ - ldr r3, [pc, #136] @ 2091d0 <__cxa_atexit@plt+0x1fce84> │ │ │ │ + beq 1fffd8 <__cxa_atexit@plt+0x1f3c8c> │ │ │ │ + b 200030 <__cxa_atexit@plt+0x1f3ce4> │ │ │ │ + ldr r3, [pc, #136] @ 200018 <__cxa_atexit@plt+0x1f3ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 209190 <__cxa_atexit@plt+0x1fce44> │ │ │ │ + beq 1fffd8 <__cxa_atexit@plt+0x1f3c8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 209198 <__cxa_atexit@plt+0x1fce4c> │ │ │ │ + bne 1fffe0 <__cxa_atexit@plt+0x1f3c94> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2091c0 <__cxa_atexit@plt+0x1fce74> │ │ │ │ - ldr r2, [pc, #92] @ 2091d4 <__cxa_atexit@plt+0x1fce88> │ │ │ │ + bcc 200008 <__cxa_atexit@plt+0x1f3cbc> │ │ │ │ + ldr r2, [pc, #92] @ 20001c <__cxa_atexit@plt+0x1f3cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2091c0 <__cxa_atexit@plt+0x1fce74> │ │ │ │ - ldr r2, [pc, #52] @ 2091dc <__cxa_atexit@plt+0x1fce90> │ │ │ │ + bcc 200008 <__cxa_atexit@plt+0x1f3cbc> │ │ │ │ + ldr r2, [pc, #52] @ 200024 <__cxa_atexit@plt+0x1f3cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlawteq r1, r4, r3, r4 │ │ │ │ + @ instruction: 0x0121d57c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0121491c │ │ │ │ + @ instruction: 0x0121dab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 209234 <__cxa_atexit@plt+0x1fcee8> │ │ │ │ - ldr r3, [pc, #156] @ 209298 <__cxa_atexit@plt+0x1fcf4c> │ │ │ │ + bne 20007c <__cxa_atexit@plt+0x1f3d30> │ │ │ │ + ldr r3, [pc, #156] @ 2000e0 <__cxa_atexit@plt+0x1f3d94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 209250 <__cxa_atexit@plt+0x1fcf04> │ │ │ │ + beq 200098 <__cxa_atexit@plt+0x1f3d4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 209258 <__cxa_atexit@plt+0x1fcf0c> │ │ │ │ + bne 2000a0 <__cxa_atexit@plt+0x1f3d54> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209284 <__cxa_atexit@plt+0x1fcf38> │ │ │ │ - ldr r2, [pc, #116] @ 2092a0 <__cxa_atexit@plt+0x1fcf54> │ │ │ │ + bcc 2000cc <__cxa_atexit@plt+0x1f3d80> │ │ │ │ + ldr r2, [pc, #116] @ 2000e8 <__cxa_atexit@plt+0x1f3d9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20926c <__cxa_atexit@plt+0x1fcf20> │ │ │ │ + b 2000b4 <__cxa_atexit@plt+0x1f3d68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209284 <__cxa_atexit@plt+0x1fcf38> │ │ │ │ - ldr r2, [pc, #72] @ 209294 <__cxa_atexit@plt+0x1fcf48> │ │ │ │ + bcc 2000cc <__cxa_atexit@plt+0x1f3d80> │ │ │ │ + ldr r2, [pc, #72] @ 2000dc <__cxa_atexit@plt+0x1f3d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 209268 <__cxa_atexit@plt+0x1fcf1c> │ │ │ │ + b 2000b0 <__cxa_atexit@plt+0x1f3d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209284 <__cxa_atexit@plt+0x1fcf38> │ │ │ │ - ldr r2, [pc, #52] @ 20929c <__cxa_atexit@plt+0x1fcf50> │ │ │ │ + bcc 2000cc <__cxa_atexit@plt+0x1f3d80> │ │ │ │ + ldr r2, [pc, #52] @ 2000e4 <__cxa_atexit@plt+0x1f3d98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121486c │ │ │ │ + @ instruction: 0x0121da00 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01214854 │ │ │ │ - @ instruction: 0x01214894 │ │ │ │ + @ instruction: 0x0121d9e8 │ │ │ │ + @ instruction: 0x0121da28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2092dc <__cxa_atexit@plt+0x1fcf90> │ │ │ │ + bne 200124 <__cxa_atexit@plt+0x1f3dd8> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209304 <__cxa_atexit@plt+0x1fcfb8> │ │ │ │ - ldr r2, [pc, #64] @ 209314 <__cxa_atexit@plt+0x1fcfc8> │ │ │ │ + bcc 20014c <__cxa_atexit@plt+0x1f3e00> │ │ │ │ + ldr r2, [pc, #64] @ 20015c <__cxa_atexit@plt+0x1f3e10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 2092f0 <__cxa_atexit@plt+0x1fcfa4> │ │ │ │ + b 200138 <__cxa_atexit@plt+0x1f3dec> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209304 <__cxa_atexit@plt+0x1fcfb8> │ │ │ │ - ldr r2, [pc, #36] @ 209310 <__cxa_atexit@plt+0x1fcfc4> │ │ │ │ + bcc 20014c <__cxa_atexit@plt+0x1f3e00> │ │ │ │ + ldr r2, [pc, #36] @ 200158 <__cxa_atexit@plt+0x1f3e0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq r4, [r1, -r0]! │ │ │ │ - @ instruction: 0x012147ec │ │ │ │ + @ instruction: 0x0121d964 │ │ │ │ + smlawbeq r1, r0, r9, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20935c <__cxa_atexit@plt+0x1fd010> │ │ │ │ + bne 2001a4 <__cxa_atexit@plt+0x1f3e58> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209380 <__cxa_atexit@plt+0x1fd034> │ │ │ │ - ldr r2, [pc, #68] @ 20938c <__cxa_atexit@plt+0x1fd040> │ │ │ │ + bcc 2001c8 <__cxa_atexit@plt+0x1f3e7c> │ │ │ │ + ldr r2, [pc, #68] @ 2001d4 <__cxa_atexit@plt+0x1f3e88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209380 <__cxa_atexit@plt+0x1fd034> │ │ │ │ - ldr r2, [pc, #36] @ 209390 <__cxa_atexit@plt+0x1fd044> │ │ │ │ + bcc 2001c8 <__cxa_atexit@plt+0x1f3e7c> │ │ │ │ + ldr r2, [pc, #36] @ 2001d8 <__cxa_atexit@plt+0x1f3e8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r4, [r1, -r4]! @ │ │ │ │ - @ instruction: 0x01214758 │ │ │ │ + @ instruction: 0x0121d3ac │ │ │ │ + @ instruction: 0x0121d8ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2093d8 <__cxa_atexit@plt+0x1fd08c> │ │ │ │ - ldr r7, [pc, #52] @ 2093ec <__cxa_atexit@plt+0x1fd0a0> │ │ │ │ + bhi 200220 <__cxa_atexit@plt+0x1f3ed4> │ │ │ │ + ldr r7, [pc, #52] @ 200234 <__cxa_atexit@plt+0x1f3ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2093cc <__cxa_atexit@plt+0x1fd080> │ │ │ │ + beq 200214 <__cxa_atexit@plt+0x1f3ec8> │ │ │ │ mov r7, r8 │ │ │ │ - b 2093fc <__cxa_atexit@plt+0x1fd0b0> │ │ │ │ + b 200244 <__cxa_atexit@plt+0x1f3ef8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2093f0 <__cxa_atexit@plt+0x1fd0a4> │ │ │ │ + ldr r7, [pc, #16] @ 200238 <__cxa_atexit@plt+0x1f3eec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tstpeq pc, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq r0, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 209468 <__cxa_atexit@plt+0x1fd11c> │ │ │ │ + beq 2002b0 <__cxa_atexit@plt+0x1f3f64> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20949c <__cxa_atexit@plt+0x1fd150> │ │ │ │ + bne 2002e4 <__cxa_atexit@plt+0x1f3f98> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 2094d8 <__cxa_atexit@plt+0x1fd18c> │ │ │ │ + beq 200320 <__cxa_atexit@plt+0x1f3fd4> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 209520 <__cxa_atexit@plt+0x1fd1d4> │ │ │ │ + bne 200368 <__cxa_atexit@plt+0x1f401c> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209564 <__cxa_atexit@plt+0x1fd218> │ │ │ │ + bcc 2003ac <__cxa_atexit@plt+0x1f4060> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #320] @ 209590 <__cxa_atexit@plt+0x1fd244> │ │ │ │ + ldr r1, [pc, #320] @ 2003d8 <__cxa_atexit@plt+0x1f408c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #18 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 209510 <__cxa_atexit@plt+0x1fd1c4> │ │ │ │ + b 200358 <__cxa_atexit@plt+0x1f400c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20955c <__cxa_atexit@plt+0x1fd210> │ │ │ │ + bcc 2003a4 <__cxa_atexit@plt+0x1f4058> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #236] @ 209578 <__cxa_atexit@plt+0x1fd22c> │ │ │ │ + ldr lr, [pc, #236] @ 2003c0 <__cxa_atexit@plt+0x1f4074> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #232] @ 20957c <__cxa_atexit@plt+0x1fd230> │ │ │ │ + ldr r1, [pc, #232] @ 2003c4 <__cxa_atexit@plt+0x1f4078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ - b 2094c8 <__cxa_atexit@plt+0x1fd17c> │ │ │ │ + b 200310 <__cxa_atexit@plt+0x1f3fc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20955c <__cxa_atexit@plt+0x1fd210> │ │ │ │ + bcc 2003a4 <__cxa_atexit@plt+0x1f4058> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #180] @ 209574 <__cxa_atexit@plt+0x1fd228> │ │ │ │ + ldr r1, [pc, #180] @ 2003bc <__cxa_atexit@plt+0x1f4070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209564 <__cxa_atexit@plt+0x1fd218> │ │ │ │ + bcc 2003ac <__cxa_atexit@plt+0x1f4060> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #144] @ 209588 <__cxa_atexit@plt+0x1fd23c> │ │ │ │ + ldr lr, [pc, #144] @ 2003d0 <__cxa_atexit@plt+0x1f4084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r1, [pc, #136] @ 20958c <__cxa_atexit@plt+0x1fd240> │ │ │ │ + ldr r1, [pc, #136] @ 2003d4 <__cxa_atexit@plt+0x1f4088> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20955c <__cxa_atexit@plt+0x1fd210> │ │ │ │ + bcc 2003a4 <__cxa_atexit@plt+0x1f4058> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #64] @ 209580 <__cxa_atexit@plt+0x1fd234> │ │ │ │ + ldr lr, [pc, #64] @ 2003c8 <__cxa_atexit@plt+0x1f407c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ + ldr r1, [pc, #60] @ 2003cc <__cxa_atexit@plt+0x1f4080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ - b 209568 <__cxa_atexit@plt+0x1fd21c> │ │ │ │ + b 2003b0 <__cxa_atexit@plt+0x1f4064> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121451c │ │ │ │ - @ instruction: 0x01214550 │ │ │ │ - @ instruction: 0x01214564 │ │ │ │ - @ instruction: 0x012144b8 │ │ │ │ - @ instruction: 0x01214494 │ │ │ │ - @ instruction: 0x01214500 │ │ │ │ - ldrdeq r4, [r1, -r8]! │ │ │ │ - @ instruction: 0x012145a8 │ │ │ │ + @ instruction: 0x0121d6b0 │ │ │ │ + @ instruction: 0x0121d6e4 │ │ │ │ + strdeq sp, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121d64c │ │ │ │ + @ instruction: 0x0121d628 │ │ │ │ + @ instruction: 0x0121d694 │ │ │ │ + @ instruction: 0x0121d66c │ │ │ │ + @ instruction: 0x0121d73c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2095c0 <__cxa_atexit@plt+0x1fd274> │ │ │ │ - ldr r7, [pc, #28] @ 2095d0 <__cxa_atexit@plt+0x1fd284> │ │ │ │ + bhi 200408 <__cxa_atexit@plt+0x1f40bc> │ │ │ │ + ldr r7, [pc, #28] @ 200418 <__cxa_atexit@plt+0x1f40cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 2095d4 <__cxa_atexit@plt+0x1fd288> │ │ │ │ + ldr r7, [pc, #12] @ 20041c <__cxa_atexit@plt+0x1f40d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tstpeq pc, r0, asr r1 @ p-variant is OBSOLETE @ │ │ │ │ + tsteq r0, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 209610 <__cxa_atexit@plt+0x1fd2c4> │ │ │ │ + ldr r2, [pc, #28] @ 200458 <__cxa_atexit@plt+0x1f410c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 209608 <__cxa_atexit@plt+0x1fd2bc> │ │ │ │ - b 20961c <__cxa_atexit@plt+0x1fd2d0> │ │ │ │ + beq 200450 <__cxa_atexit@plt+0x1f4104> │ │ │ │ + b 200464 <__cxa_atexit@plt+0x1f4118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #176] @ 2096dc <__cxa_atexit@plt+0x1fd390> │ │ │ │ + ldr r1, [pc, #176] @ 200524 <__cxa_atexit@plt+0x1f41d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2096b0 <__cxa_atexit@plt+0x1fd364> │ │ │ │ - ldr r3, [pc, #148] @ 2096e0 <__cxa_atexit@plt+0x1fd394> │ │ │ │ + beq 2004f8 <__cxa_atexit@plt+0x1f41ac> │ │ │ │ + ldr r3, [pc, #148] @ 200528 <__cxa_atexit@plt+0x1f41dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2096bc <__cxa_atexit@plt+0x1fd370> │ │ │ │ + beq 200504 <__cxa_atexit@plt+0x1f41b8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 2096c8 <__cxa_atexit@plt+0x1fd37c> │ │ │ │ - ldr lr, [pc, #100] @ 2096e4 <__cxa_atexit@plt+0x1fd398> │ │ │ │ + bcc 200510 <__cxa_atexit@plt+0x1f41c4> │ │ │ │ + ldr lr, [pc, #100] @ 20052c <__cxa_atexit@plt+0x1f41e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -521443,37 +512117,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x012141b8 │ │ │ │ + @ instruction: 0x0121d370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 209784 <__cxa_atexit@plt+0x1fd438> │ │ │ │ + ldr r1, [pc, #132] @ 2005cc <__cxa_atexit@plt+0x1f4280> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 209764 <__cxa_atexit@plt+0x1fd418> │ │ │ │ + beq 2005ac <__cxa_atexit@plt+0x1f4260> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 209770 <__cxa_atexit@plt+0x1fd424> │ │ │ │ + bcc 2005b8 <__cxa_atexit@plt+0x1f426c> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 209788 <__cxa_atexit@plt+0x1fd43c> │ │ │ │ + ldr r1, [pc, #68] @ 2005d0 <__cxa_atexit@plt+0x1f4284> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -521484,23 +512158,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq r4, [r1, -r4]! @ │ │ │ │ + @ instruction: 0x0121d2ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2097e0 <__cxa_atexit@plt+0x1fd494> │ │ │ │ - ldr lr, [pc, #60] @ 2097ec <__cxa_atexit@plt+0x1fd4a0> │ │ │ │ + bcc 200628 <__cxa_atexit@plt+0x1f42dc> │ │ │ │ + ldr lr, [pc, #60] @ 200634 <__cxa_atexit@plt+0x1f42e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -521509,38 +512183,38 @@ │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, r8, r0, r4 │ │ │ │ + @ instruction: 0x0121d240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 209898 <__cxa_atexit@plt+0x1fd54c> │ │ │ │ - ldr r7, [pc, #176] @ 2098c0 <__cxa_atexit@plt+0x1fd574> │ │ │ │ + bhi 2006e0 <__cxa_atexit@plt+0x1f4394> │ │ │ │ + ldr r7, [pc, #176] @ 200708 <__cxa_atexit@plt+0x1f43bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 209888 <__cxa_atexit@plt+0x1fd53c> │ │ │ │ + beq 2006d0 <__cxa_atexit@plt+0x1f4384> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 2098a8 <__cxa_atexit@plt+0x1fd55c> │ │ │ │ + bcc 2006f0 <__cxa_atexit@plt+0x1f43a4> │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add ip, r8, #7 │ │ │ │ ldm ip, {r3, r9, ip} │ │ │ │ ldr r8, [r8, #19] │ │ │ │ sub r0, r2, #31 │ │ │ │ sub r1, r2, #19 │ │ │ │ sub sl, r2, #43 @ 0x2b │ │ │ │ - ldr r7, [pc, #120] @ 2098c8 <__cxa_atexit@plt+0x1fd57c> │ │ │ │ + ldr r7, [pc, #120] @ 200710 <__cxa_atexit@plt+0x1f43c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r7, ip} │ │ │ │ @@ -521552,41 +512226,41 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2098c4 <__cxa_atexit@plt+0x1fd578> │ │ │ │ + ldr r7, [pc, #36] @ 20070c <__cxa_atexit@plt+0x1f43c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq pc, ip, ror lr @ │ │ │ │ - smlawbeq r1, r4, r1, r4 │ │ │ │ + tsteq r0, r4, lsr #19 │ │ │ │ + @ instruction: 0x0121d318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209940 <__cxa_atexit@plt+0x1fd5f4> │ │ │ │ + bcc 200788 <__cxa_atexit@plt+0x1f443c> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r1, r8, r9, sl} │ │ │ │ sub r2, r6, #31 │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r7, [pc, #68] @ 20994c <__cxa_atexit@plt+0x1fd600> │ │ │ │ + ldr r7, [pc, #68] @ 200794 <__cxa_atexit@plt+0x1f4448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #43 @ 0x2b │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ @@ -521597,73 +512271,73 @@ │ │ │ │ str fp, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, ip, r0, r4 │ │ │ │ + @ instruction: 0x0121d260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20997c <__cxa_atexit@plt+0x1fd630> │ │ │ │ - ldr r7, [pc, #28] @ 20998c <__cxa_atexit@plt+0x1fd640> │ │ │ │ + bhi 2007c4 <__cxa_atexit@plt+0x1f4478> │ │ │ │ + ldr r7, [pc, #28] @ 2007d4 <__cxa_atexit@plt+0x1f4488> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 209990 <__cxa_atexit@plt+0x1fd644> │ │ │ │ + ldr r7, [pc, #12] @ 2007d8 <__cxa_atexit@plt+0x1f448c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq pc, ip, sp, lr @ │ │ │ │ + @ instruction: 0x011078d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 2099cc <__cxa_atexit@plt+0x1fd680> │ │ │ │ + ldr r2, [pc, #28] @ 200814 <__cxa_atexit@plt+0x1f44c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2099c4 <__cxa_atexit@plt+0x1fd678> │ │ │ │ - b 2099d8 <__cxa_atexit@plt+0x1fd68c> │ │ │ │ + beq 20080c <__cxa_atexit@plt+0x1f44c0> │ │ │ │ + b 200820 <__cxa_atexit@plt+0x1f44d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #176] @ 209a98 <__cxa_atexit@plt+0x1fd74c> │ │ │ │ + ldr r1, [pc, #176] @ 2008e0 <__cxa_atexit@plt+0x1f4594> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 209a6c <__cxa_atexit@plt+0x1fd720> │ │ │ │ - ldr r3, [pc, #148] @ 209a9c <__cxa_atexit@plt+0x1fd750> │ │ │ │ + beq 2008b4 <__cxa_atexit@plt+0x1f4568> │ │ │ │ + ldr r3, [pc, #148] @ 2008e4 <__cxa_atexit@plt+0x1f4598> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 209a78 <__cxa_atexit@plt+0x1fd72c> │ │ │ │ + beq 2008c0 <__cxa_atexit@plt+0x1f4574> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 209a84 <__cxa_atexit@plt+0x1fd738> │ │ │ │ - ldr lr, [pc, #100] @ 209aa0 <__cxa_atexit@plt+0x1fd754> │ │ │ │ + bcc 2008cc <__cxa_atexit@plt+0x1f4580> │ │ │ │ + ldr lr, [pc, #100] @ 2008e8 <__cxa_atexit@plt+0x1f459c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -521682,37 +512356,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq r3, [r1, -ip]! │ │ │ │ + @ instruction: 0x0121cfb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 209b40 <__cxa_atexit@plt+0x1fd7f4> │ │ │ │ + ldr r1, [pc, #132] @ 200988 <__cxa_atexit@plt+0x1f463c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 209b20 <__cxa_atexit@plt+0x1fd7d4> │ │ │ │ + beq 200968 <__cxa_atexit@plt+0x1f461c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 209b2c <__cxa_atexit@plt+0x1fd7e0> │ │ │ │ + bcc 200974 <__cxa_atexit@plt+0x1f4628> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 209b44 <__cxa_atexit@plt+0x1fd7f8> │ │ │ │ + ldr r1, [pc, #68] @ 20098c <__cxa_atexit@plt+0x1f4640> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ @@ -521723,23 +512397,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01213d38 │ │ │ │ + strdeq ip, [r1, -r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209b9c <__cxa_atexit@plt+0x1fd850> │ │ │ │ - ldr lr, [pc, #60] @ 209ba8 <__cxa_atexit@plt+0x1fd85c> │ │ │ │ + bcc 2009e4 <__cxa_atexit@plt+0x1f4698> │ │ │ │ + ldr lr, [pc, #60] @ 2009f0 <__cxa_atexit@plt+0x1f46a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -521748,38 +512422,38 @@ │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, ip, ip, r3 │ │ │ │ + smlawbeq r1, r4, lr, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 209c54 <__cxa_atexit@plt+0x1fd908> │ │ │ │ - ldr r7, [pc, #176] @ 209c7c <__cxa_atexit@plt+0x1fd930> │ │ │ │ + bhi 200a9c <__cxa_atexit@plt+0x1f4750> │ │ │ │ + ldr r7, [pc, #176] @ 200ac4 <__cxa_atexit@plt+0x1f4778> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 209c44 <__cxa_atexit@plt+0x1fd8f8> │ │ │ │ + beq 200a8c <__cxa_atexit@plt+0x1f4740> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 209c64 <__cxa_atexit@plt+0x1fd918> │ │ │ │ + bcc 200aac <__cxa_atexit@plt+0x1f4760> │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add ip, r8, #7 │ │ │ │ ldm ip, {r3, r9, ip} │ │ │ │ ldr r8, [r8, #19] │ │ │ │ sub r0, r2, #31 │ │ │ │ sub r1, r2, #19 │ │ │ │ sub sl, r2, #43 @ 0x2b │ │ │ │ - ldr r7, [pc, #120] @ 209c84 <__cxa_atexit@plt+0x1fd938> │ │ │ │ + ldr r7, [pc, #120] @ 200acc <__cxa_atexit@plt+0x1f4780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r7, ip} │ │ │ │ @@ -521791,41 +512465,41 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 209c80 <__cxa_atexit@plt+0x1fd934> │ │ │ │ + ldr r7, [pc, #36] @ 200ac8 <__cxa_atexit@plt+0x1f477c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq lr, [pc, -r8] │ │ │ │ - smlawteq r1, r8, sp, r3 │ │ │ │ + tsteq r0, r0, lsl #12 │ │ │ │ + @ instruction: 0x0121cf5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209cfc <__cxa_atexit@plt+0x1fd9b0> │ │ │ │ + bcc 200b44 <__cxa_atexit@plt+0x1f47f8> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r1, r8, r9, sl} │ │ │ │ sub r2, r6, #31 │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr r7, [pc, #68] @ 209d08 <__cxa_atexit@plt+0x1fd9bc> │ │ │ │ + ldr r7, [pc, #68] @ 200b50 <__cxa_atexit@plt+0x1f4804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub lr, r6, #43 @ 0x2b │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ @@ -521836,418 +512510,418 @@ │ │ │ │ str fp, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213d10 │ │ │ │ + @ instruction: 0x0121cea4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 209d3c <__cxa_atexit@plt+0x1fd9f0> │ │ │ │ - ldr r5, [pc, #32] @ 209d4c <__cxa_atexit@plt+0x1fda00> │ │ │ │ + bhi 200b84 <__cxa_atexit@plt+0x1f4838> │ │ │ │ + ldr r5, [pc, #32] @ 200b94 <__cxa_atexit@plt+0x1f4848> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 209d50 <__cxa_atexit@plt+0x1fda04> │ │ │ │ + ldr r7, [pc, #12] @ 200b98 <__cxa_atexit@plt+0x1f484c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r4, lsl #20 │ │ │ │ + tsteq r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 209db8 <__cxa_atexit@plt+0x1fda6c> │ │ │ │ - ldr r3, [pc, #184] @ 209e28 <__cxa_atexit@plt+0x1fdadc> │ │ │ │ + bne 200c00 <__cxa_atexit@plt+0x1f48b4> │ │ │ │ + ldr r3, [pc, #184] @ 200c70 <__cxa_atexit@plt+0x1f4924> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 209de8 <__cxa_atexit@plt+0x1fda9c> │ │ │ │ + beq 200c30 <__cxa_atexit@plt+0x1f48e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 209df0 <__cxa_atexit@plt+0x1fdaa4> │ │ │ │ + bne 200c38 <__cxa_atexit@plt+0x1f48ec> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209e18 <__cxa_atexit@plt+0x1fdacc> │ │ │ │ - ldr r2, [pc, #144] @ 209e30 <__cxa_atexit@plt+0x1fdae4> │ │ │ │ + bcc 200c60 <__cxa_atexit@plt+0x1f4914> │ │ │ │ + ldr r2, [pc, #144] @ 200c78 <__cxa_atexit@plt+0x1f492c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209e18 <__cxa_atexit@plt+0x1fdacc> │ │ │ │ - ldr r2, [pc, #100] @ 209e34 <__cxa_atexit@plt+0x1fdae8> │ │ │ │ + bcc 200c60 <__cxa_atexit@plt+0x1f4914> │ │ │ │ + ldr r2, [pc, #100] @ 200c7c <__cxa_atexit@plt+0x1f4930> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209e18 <__cxa_atexit@plt+0x1fdacc> │ │ │ │ - ldr r2, [pc, #44] @ 209e2c <__cxa_atexit@plt+0x1fdae0> │ │ │ │ + bcc 200c60 <__cxa_atexit@plt+0x1f4914> │ │ │ │ + ldr r2, [pc, #44] @ 200c74 <__cxa_atexit@plt+0x1f4928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01213da4 │ │ │ │ - @ instruction: 0x01213e08 │ │ │ │ - @ instruction: 0x01213a74 │ │ │ │ + @ instruction: 0x0121cf38 │ │ │ │ + @ instruction: 0x0121cf9c │ │ │ │ + @ instruction: 0x0121cc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 209e7c <__cxa_atexit@plt+0x1fdb30> │ │ │ │ + bne 200cc4 <__cxa_atexit@plt+0x1f4978> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209ea0 <__cxa_atexit@plt+0x1fdb54> │ │ │ │ - ldr r2, [pc, #68] @ 209eac <__cxa_atexit@plt+0x1fdb60> │ │ │ │ + bcc 200ce8 <__cxa_atexit@plt+0x1f499c> │ │ │ │ + ldr r2, [pc, #68] @ 200cf4 <__cxa_atexit@plt+0x1f49a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 209ea0 <__cxa_atexit@plt+0x1fdb54> │ │ │ │ - ldr r2, [pc, #36] @ 209eb0 <__cxa_atexit@plt+0x1fdb64> │ │ │ │ + bcc 200ce8 <__cxa_atexit@plt+0x1f499c> │ │ │ │ + ldr r2, [pc, #36] @ 200cf8 <__cxa_atexit@plt+0x1f49ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213d40 │ │ │ │ - @ instruction: 0x01213d18 │ │ │ │ + ldrdeq ip, [r1, -r4]! │ │ │ │ + @ instruction: 0x0121ceac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 209ef8 <__cxa_atexit@plt+0x1fdbac> │ │ │ │ - ldr r7, [pc, #52] @ 209f0c <__cxa_atexit@plt+0x1fdbc0> │ │ │ │ + bhi 200d40 <__cxa_atexit@plt+0x1f49f4> │ │ │ │ + ldr r7, [pc, #52] @ 200d54 <__cxa_atexit@plt+0x1f4a08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 209eec <__cxa_atexit@plt+0x1fdba0> │ │ │ │ + beq 200d34 <__cxa_atexit@plt+0x1f49e8> │ │ │ │ mov r7, r8 │ │ │ │ - b 209f1c <__cxa_atexit@plt+0x1fdbd0> │ │ │ │ + b 200d64 <__cxa_atexit@plt+0x1f4a18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 209f10 <__cxa_atexit@plt+0x1fdbc4> │ │ │ │ + ldr r7, [pc, #16] @ 200d58 <__cxa_atexit@plt+0x1f4a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, ip, asr #16 │ │ │ │ + tsteq r0, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 209f60 <__cxa_atexit@plt+0x1fdc14> │ │ │ │ + beq 200da8 <__cxa_atexit@plt+0x1f4a5c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 209f9c <__cxa_atexit@plt+0x1fdc50> │ │ │ │ + bne 200de4 <__cxa_atexit@plt+0x1f4a98> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209fc8 <__cxa_atexit@plt+0x1fdc7c> │ │ │ │ + bcc 200e10 <__cxa_atexit@plt+0x1f4ac4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #148] @ 209fe8 <__cxa_atexit@plt+0x1fdc9c> │ │ │ │ + ldr r1, [pc, #148] @ 200e30 <__cxa_atexit@plt+0x1f4ae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ - b 209f8c <__cxa_atexit@plt+0x1fdc40> │ │ │ │ + b 200dd4 <__cxa_atexit@plt+0x1f4a88> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209fc8 <__cxa_atexit@plt+0x1fdc7c> │ │ │ │ + bcc 200e10 <__cxa_atexit@plt+0x1f4ac4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #96] @ 209fe0 <__cxa_atexit@plt+0x1fdc94> │ │ │ │ + ldr lr, [pc, #96] @ 200e28 <__cxa_atexit@plt+0x1f4adc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #92] @ 209fe4 <__cxa_atexit@plt+0x1fdc98> │ │ │ │ + ldr r1, [pc, #92] @ 200e2c <__cxa_atexit@plt+0x1f4ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 209fd0 <__cxa_atexit@plt+0x1fdc84> │ │ │ │ - ldr r2, [pc, #60] @ 209fec <__cxa_atexit@plt+0x1fdca0> │ │ │ │ + bcc 200e18 <__cxa_atexit@plt+0x1f4acc> │ │ │ │ + ldr r2, [pc, #60] @ 200e34 <__cxa_atexit@plt+0x1f4ae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ - b 209fd4 <__cxa_atexit@plt+0x1fdc88> │ │ │ │ + b 200e1c <__cxa_atexit@plt+0x1f4ad0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213a78 │ │ │ │ - @ instruction: 0x01213a54 │ │ │ │ - @ instruction: 0x01213aa4 │ │ │ │ - @ instruction: 0x01213a2c │ │ │ │ + @ instruction: 0x0121cc0c │ │ │ │ + @ instruction: 0x0121cbe8 │ │ │ │ + @ instruction: 0x0121cc38 │ │ │ │ + smlawteq r1, r0, fp, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20a020 <__cxa_atexit@plt+0x1fdcd4> │ │ │ │ - ldr r5, [pc, #32] @ 20a030 <__cxa_atexit@plt+0x1fdce4> │ │ │ │ + bhi 200e68 <__cxa_atexit@plt+0x1f4b1c> │ │ │ │ + ldr r5, [pc, #32] @ 200e78 <__cxa_atexit@plt+0x1f4b2c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20a034 <__cxa_atexit@plt+0x1fdce8> │ │ │ │ + ldr r7, [pc, #12] @ 200e7c <__cxa_atexit@plt+0x1f4b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r8, lsr r7 @ │ │ │ │ + tsteq r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a09c <__cxa_atexit@plt+0x1fdd50> │ │ │ │ - ldr r3, [pc, #184] @ 20a10c <__cxa_atexit@plt+0x1fddc0> │ │ │ │ + bne 200ee4 <__cxa_atexit@plt+0x1f4b98> │ │ │ │ + ldr r3, [pc, #184] @ 200f54 <__cxa_atexit@plt+0x1f4c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20a0cc <__cxa_atexit@plt+0x1fdd80> │ │ │ │ + beq 200f14 <__cxa_atexit@plt+0x1f4bc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20a0d4 <__cxa_atexit@plt+0x1fdd88> │ │ │ │ + bne 200f1c <__cxa_atexit@plt+0x1f4bd0> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a0fc <__cxa_atexit@plt+0x1fddb0> │ │ │ │ - ldr r2, [pc, #144] @ 20a114 <__cxa_atexit@plt+0x1fddc8> │ │ │ │ + bcc 200f44 <__cxa_atexit@plt+0x1f4bf8> │ │ │ │ + ldr r2, [pc, #144] @ 200f5c <__cxa_atexit@plt+0x1f4c10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a0fc <__cxa_atexit@plt+0x1fddb0> │ │ │ │ - ldr r2, [pc, #100] @ 20a118 <__cxa_atexit@plt+0x1fddcc> │ │ │ │ + bcc 200f44 <__cxa_atexit@plt+0x1f4bf8> │ │ │ │ + ldr r2, [pc, #100] @ 200f60 <__cxa_atexit@plt+0x1f4c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a0fc <__cxa_atexit@plt+0x1fddb0> │ │ │ │ - ldr r2, [pc, #44] @ 20a110 <__cxa_atexit@plt+0x1fddc4> │ │ │ │ + bcc 200f44 <__cxa_atexit@plt+0x1f4bf8> │ │ │ │ + ldr r2, [pc, #44] @ 200f58 <__cxa_atexit@plt+0x1f4c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlawteq r1, r0, sl, r3 │ │ │ │ - @ instruction: 0x01213b24 │ │ │ │ - @ instruction: 0x01213790 │ │ │ │ + @ instruction: 0x0121cc54 │ │ │ │ + @ instruction: 0x0121ccb8 │ │ │ │ + @ instruction: 0x0121c948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20a160 <__cxa_atexit@plt+0x1fde14> │ │ │ │ + bne 200fa8 <__cxa_atexit@plt+0x1f4c5c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a184 <__cxa_atexit@plt+0x1fde38> │ │ │ │ - ldr r2, [pc, #68] @ 20a190 <__cxa_atexit@plt+0x1fde44> │ │ │ │ + bcc 200fcc <__cxa_atexit@plt+0x1f4c80> │ │ │ │ + ldr r2, [pc, #68] @ 200fd8 <__cxa_atexit@plt+0x1f4c8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a184 <__cxa_atexit@plt+0x1fde38> │ │ │ │ - ldr r2, [pc, #36] @ 20a194 <__cxa_atexit@plt+0x1fde48> │ │ │ │ + bcc 200fcc <__cxa_atexit@plt+0x1f4c80> │ │ │ │ + ldr r2, [pc, #36] @ 200fdc <__cxa_atexit@plt+0x1f4c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213a5c │ │ │ │ - @ instruction: 0x01213a34 │ │ │ │ + strdeq ip, [r1, -r0]! │ │ │ │ + smlawteq r1, r8, fp, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20a1dc <__cxa_atexit@plt+0x1fde90> │ │ │ │ - ldr r7, [pc, #52] @ 20a1f0 <__cxa_atexit@plt+0x1fdea4> │ │ │ │ + bhi 201024 <__cxa_atexit@plt+0x1f4cd8> │ │ │ │ + ldr r7, [pc, #52] @ 201038 <__cxa_atexit@plt+0x1f4cec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20a1d0 <__cxa_atexit@plt+0x1fde84> │ │ │ │ + beq 201018 <__cxa_atexit@plt+0x1f4ccc> │ │ │ │ mov r7, r8 │ │ │ │ - b 20a200 <__cxa_atexit@plt+0x1fdeb4> │ │ │ │ + b 201048 <__cxa_atexit@plt+0x1f4cfc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20a1f4 <__cxa_atexit@plt+0x1fdea8> │ │ │ │ + ldr r7, [pc, #16] @ 20103c <__cxa_atexit@plt+0x1f4cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq pc, r0, r5, lr @ │ │ │ │ + tsteq r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 20a244 <__cxa_atexit@plt+0x1fdef8> │ │ │ │ + beq 20108c <__cxa_atexit@plt+0x1f4d40> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20a280 <__cxa_atexit@plt+0x1fdf34> │ │ │ │ + bne 2010c8 <__cxa_atexit@plt+0x1f4d7c> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a2ac <__cxa_atexit@plt+0x1fdf60> │ │ │ │ + bcc 2010f4 <__cxa_atexit@plt+0x1f4da8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #148] @ 20a2cc <__cxa_atexit@plt+0x1fdf80> │ │ │ │ + ldr r1, [pc, #148] @ 201114 <__cxa_atexit@plt+0x1f4dc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ - b 20a270 <__cxa_atexit@plt+0x1fdf24> │ │ │ │ + b 2010b8 <__cxa_atexit@plt+0x1f4d6c> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a2ac <__cxa_atexit@plt+0x1fdf60> │ │ │ │ + bcc 2010f4 <__cxa_atexit@plt+0x1f4da8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #96] @ 20a2c4 <__cxa_atexit@plt+0x1fdf78> │ │ │ │ + ldr lr, [pc, #96] @ 20110c <__cxa_atexit@plt+0x1f4dc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #92] @ 20a2c8 <__cxa_atexit@plt+0x1fdf7c> │ │ │ │ + ldr r1, [pc, #92] @ 201110 <__cxa_atexit@plt+0x1f4dc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a2b4 <__cxa_atexit@plt+0x1fdf68> │ │ │ │ - ldr r2, [pc, #60] @ 20a2d0 <__cxa_atexit@plt+0x1fdf84> │ │ │ │ + bcc 2010fc <__cxa_atexit@plt+0x1f4db0> │ │ │ │ + ldr r2, [pc, #60] @ 201118 <__cxa_atexit@plt+0x1f4dcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ - b 20a2b8 <__cxa_atexit@plt+0x1fdf6c> │ │ │ │ + b 201100 <__cxa_atexit@plt+0x1f4db4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213794 │ │ │ │ - @ instruction: 0x01213770 │ │ │ │ - smlawteq r1, r0, r7, r3 │ │ │ │ - @ instruction: 0x01213748 │ │ │ │ + @ instruction: 0x0121c928 │ │ │ │ + @ instruction: 0x0121c904 │ │ │ │ + @ instruction: 0x0121c954 │ │ │ │ + ldrdeq ip, [r1, -ip]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20a300 <__cxa_atexit@plt+0x1fdfb4> │ │ │ │ - ldr r7, [pc, #28] @ 20a310 <__cxa_atexit@plt+0x1fdfc4> │ │ │ │ + bhi 201148 <__cxa_atexit@plt+0x1f4dfc> │ │ │ │ + ldr r7, [pc, #28] @ 201158 <__cxa_atexit@plt+0x1f4e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20a314 <__cxa_atexit@plt+0x1fdfc8> │ │ │ │ + ldr r7, [pc, #12] @ 20115c <__cxa_atexit@plt+0x1f4e10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ + @ instruction: 0x01106f98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20a3b0 <__cxa_atexit@plt+0x1fe064> │ │ │ │ + ldr r1, [pc, #128] @ 2011f8 <__cxa_atexit@plt+0x1f4eac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a390 <__cxa_atexit@plt+0x1fe044> │ │ │ │ + beq 2011d8 <__cxa_atexit@plt+0x1f4e8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20a39c <__cxa_atexit@plt+0x1fe050> │ │ │ │ - ldr lr, [pc, #88] @ 20a3b4 <__cxa_atexit@plt+0x1fe068> │ │ │ │ + bcc 2011e4 <__cxa_atexit@plt+0x1f4e98> │ │ │ │ + ldr lr, [pc, #88] @ 2011fc <__cxa_atexit@plt+0x1f4eb0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -522263,58 +512937,58 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01213790 │ │ │ │ + @ instruction: 0x0121c924 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a404 <__cxa_atexit@plt+0x1fe0b8> │ │ │ │ - ldr lr, [pc, #52] @ 20a410 <__cxa_atexit@plt+0x1fe0c4> │ │ │ │ + bcc 20124c <__cxa_atexit@plt+0x1f4f00> │ │ │ │ + ldr lr, [pc, #52] @ 201258 <__cxa_atexit@plt+0x1f4f0c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213710 │ │ │ │ + @ instruction: 0x0121c8a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20a4a0 <__cxa_atexit@plt+0x1fe154> │ │ │ │ - ldr r7, [pc, #148] @ 20a4c8 <__cxa_atexit@plt+0x1fe17c> │ │ │ │ + bhi 2012e8 <__cxa_atexit@plt+0x1f4f9c> │ │ │ │ + ldr r7, [pc, #148] @ 201310 <__cxa_atexit@plt+0x1f4fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20a490 <__cxa_atexit@plt+0x1fe144> │ │ │ │ + beq 2012d8 <__cxa_atexit@plt+0x1f4f8c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 20a4b0 <__cxa_atexit@plt+0x1fe164> │ │ │ │ + bcc 2012f8 <__cxa_atexit@plt+0x1f4fac> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ sub r0, r2, #19 │ │ │ │ - ldr lr, [pc, #104] @ 20a4d0 <__cxa_atexit@plt+0x1fe184> │ │ │ │ + ldr lr, [pc, #104] @ 201318 <__cxa_atexit@plt+0x1f4fcc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ @@ -522322,85 +512996,85 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20a4cc <__cxa_atexit@plt+0x1fe180> │ │ │ │ + ldr r7, [pc, #36] @ 201314 <__cxa_atexit@plt+0x1f4fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq lr, [pc, -r4] │ │ │ │ - @ instruction: 0x0121356c │ │ │ │ + @ instruction: 0x01106dfc │ │ │ │ + @ instruction: 0x0121c700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a528 <__cxa_atexit@plt+0x1fe1dc> │ │ │ │ + bcc 201370 <__cxa_atexit@plt+0x1f5024> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #40] @ 20a534 <__cxa_atexit@plt+0x1fe1e8> │ │ │ │ + ldr lr, [pc, #40] @ 20137c <__cxa_atexit@plt+0x1f5030> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r3, #4] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r8, r4, r3 │ │ │ │ + @ instruction: 0x0121c65c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20a564 <__cxa_atexit@plt+0x1fe218> │ │ │ │ - ldr r7, [pc, #28] @ 20a574 <__cxa_atexit@plt+0x1fe228> │ │ │ │ + bhi 2013ac <__cxa_atexit@plt+0x1f5060> │ │ │ │ + ldr r7, [pc, #28] @ 2013bc <__cxa_atexit@plt+0x1f5070> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20a578 <__cxa_atexit@plt+0x1fe22c> │ │ │ │ + ldr r7, [pc, #12] @ 2013c0 <__cxa_atexit@plt+0x1f5074> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r4, lsr #4 │ │ │ │ + tsteq r0, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20a614 <__cxa_atexit@plt+0x1fe2c8> │ │ │ │ + ldr r1, [pc, #128] @ 20145c <__cxa_atexit@plt+0x1f5110> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a5f4 <__cxa_atexit@plt+0x1fe2a8> │ │ │ │ + beq 20143c <__cxa_atexit@plt+0x1f50f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20a600 <__cxa_atexit@plt+0x1fe2b4> │ │ │ │ - ldr lr, [pc, #88] @ 20a618 <__cxa_atexit@plt+0x1fe2cc> │ │ │ │ + bcc 201448 <__cxa_atexit@plt+0x1f50fc> │ │ │ │ + ldr lr, [pc, #88] @ 201460 <__cxa_atexit@plt+0x1f5114> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -522416,58 +513090,58 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0121352c │ │ │ │ + smlawteq r1, r0, r6, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a668 <__cxa_atexit@plt+0x1fe31c> │ │ │ │ - ldr lr, [pc, #52] @ 20a674 <__cxa_atexit@plt+0x1fe328> │ │ │ │ + bcc 2014b0 <__cxa_atexit@plt+0x1f5164> │ │ │ │ + ldr lr, [pc, #52] @ 2014bc <__cxa_atexit@plt+0x1f5170> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012134ac │ │ │ │ + @ instruction: 0x0121c640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20a704 <__cxa_atexit@plt+0x1fe3b8> │ │ │ │ - ldr r7, [pc, #148] @ 20a72c <__cxa_atexit@plt+0x1fe3e0> │ │ │ │ + bhi 20154c <__cxa_atexit@plt+0x1f5200> │ │ │ │ + ldr r7, [pc, #148] @ 201574 <__cxa_atexit@plt+0x1f5228> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20a6f4 <__cxa_atexit@plt+0x1fe3a8> │ │ │ │ + beq 20153c <__cxa_atexit@plt+0x1f51f0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 20a714 <__cxa_atexit@plt+0x1fe3c8> │ │ │ │ + bcc 20155c <__cxa_atexit@plt+0x1f5210> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ sub r0, r2, #19 │ │ │ │ - ldr lr, [pc, #104] @ 20a734 <__cxa_atexit@plt+0x1fe3e8> │ │ │ │ + ldr lr, [pc, #104] @ 20157c <__cxa_atexit@plt+0x1f5230> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ @@ -522475,193 +513149,193 @@ │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20a730 <__cxa_atexit@plt+0x1fe3e4> │ │ │ │ + ldr r7, [pc, #36] @ 201578 <__cxa_atexit@plt+0x1f522c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlabbeq pc, r8, r0, lr @ │ │ │ │ - @ instruction: 0x01213308 │ │ │ │ + @ instruction: 0x01106bb0 │ │ │ │ + @ instruction: 0x0121c49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a78c <__cxa_atexit@plt+0x1fe440> │ │ │ │ + bcc 2015d4 <__cxa_atexit@plt+0x1f5288> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #40] @ 20a798 <__cxa_atexit@plt+0x1fe44c> │ │ │ │ + ldr lr, [pc, #40] @ 2015e0 <__cxa_atexit@plt+0x1f5294> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r3, #4] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213264 │ │ │ │ + strdeq ip, [r1, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20a7c8 <__cxa_atexit@plt+0x1fe47c> │ │ │ │ - ldr r7, [pc, #28] @ 20a7d8 <__cxa_atexit@plt+0x1fe48c> │ │ │ │ + bhi 201610 <__cxa_atexit@plt+0x1f52c4> │ │ │ │ + ldr r7, [pc, #28] @ 201620 <__cxa_atexit@plt+0x1f52d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20a7dc <__cxa_atexit@plt+0x1fe490> │ │ │ │ + ldr r7, [pc, #12] @ 201624 <__cxa_atexit@plt+0x1f52d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sp, [pc, -r8] │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a810 <__cxa_atexit@plt+0x1fe4c4> │ │ │ │ - ldr r3, [pc, #60] @ 20a838 <__cxa_atexit@plt+0x1fe4ec> │ │ │ │ + bne 201658 <__cxa_atexit@plt+0x1f530c> │ │ │ │ + ldr r3, [pc, #60] @ 201680 <__cxa_atexit@plt+0x1f5334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a82c <__cxa_atexit@plt+0x1fe4e0> │ │ │ │ - b 20a844 <__cxa_atexit@plt+0x1fe4f8> │ │ │ │ - ldr r3, [pc, #28] @ 20a834 <__cxa_atexit@plt+0x1fe4e8> │ │ │ │ + beq 201674 <__cxa_atexit@plt+0x1f5328> │ │ │ │ + b 20168c <__cxa_atexit@plt+0x1f5340> │ │ │ │ + ldr r3, [pc, #28] @ 20167c <__cxa_atexit@plt+0x1f5330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a82c <__cxa_atexit@plt+0x1fe4e0> │ │ │ │ - b 20b18c <__cxa_atexit@plt+0x1fee40> │ │ │ │ + beq 201674 <__cxa_atexit@plt+0x1f5328> │ │ │ │ + b 201fd4 <__cxa_atexit@plt+0x1f5c88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a86c <__cxa_atexit@plt+0x1fe520> │ │ │ │ - ldr r3, [pc, #60] @ 20a894 <__cxa_atexit@plt+0x1fe548> │ │ │ │ + bne 2016b4 <__cxa_atexit@plt+0x1f5368> │ │ │ │ + ldr r3, [pc, #60] @ 2016dc <__cxa_atexit@plt+0x1f5390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a888 <__cxa_atexit@plt+0x1fe53c> │ │ │ │ - b 20a8a0 <__cxa_atexit@plt+0x1fe554> │ │ │ │ - ldr r3, [pc, #28] @ 20a890 <__cxa_atexit@plt+0x1fe544> │ │ │ │ + beq 2016d0 <__cxa_atexit@plt+0x1f5384> │ │ │ │ + b 2016e8 <__cxa_atexit@plt+0x1f539c> │ │ │ │ + ldr r3, [pc, #28] @ 2016d8 <__cxa_atexit@plt+0x1f538c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a888 <__cxa_atexit@plt+0x1fe53c> │ │ │ │ - b 20ab44 <__cxa_atexit@plt+0x1fe7f8> │ │ │ │ + beq 2016d0 <__cxa_atexit@plt+0x1f5384> │ │ │ │ + b 20198c <__cxa_atexit@plt+0x1f5640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a8c8 <__cxa_atexit@plt+0x1fe57c> │ │ │ │ - ldr r3, [pc, #164] @ 20a958 <__cxa_atexit@plt+0x1fe60c> │ │ │ │ + bne 201710 <__cxa_atexit@plt+0x1f53c4> │ │ │ │ + ldr r3, [pc, #164] @ 2017a0 <__cxa_atexit@plt+0x1f5454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a908 <__cxa_atexit@plt+0x1fe5bc> │ │ │ │ - b 20a964 <__cxa_atexit@plt+0x1fe618> │ │ │ │ - ldr r3, [pc, #124] @ 20a94c <__cxa_atexit@plt+0x1fe600> │ │ │ │ + beq 201750 <__cxa_atexit@plt+0x1f5404> │ │ │ │ + b 2017ac <__cxa_atexit@plt+0x1f5460> │ │ │ │ + ldr r3, [pc, #124] @ 201794 <__cxa_atexit@plt+0x1f5448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 20a908 <__cxa_atexit@plt+0x1fe5bc> │ │ │ │ + beq 201750 <__cxa_atexit@plt+0x1f5404> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20a910 <__cxa_atexit@plt+0x1fe5c4> │ │ │ │ + bne 201758 <__cxa_atexit@plt+0x1f540c> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a93c <__cxa_atexit@plt+0x1fe5f0> │ │ │ │ - ldr r2, [pc, #84] @ 20a954 <__cxa_atexit@plt+0x1fe608> │ │ │ │ + bcc 201784 <__cxa_atexit@plt+0x1f5438> │ │ │ │ + ldr r2, [pc, #84] @ 20179c <__cxa_atexit@plt+0x1f5450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20a924 <__cxa_atexit@plt+0x1fe5d8> │ │ │ │ + b 20176c <__cxa_atexit@plt+0x1f5420> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20a93c <__cxa_atexit@plt+0x1fe5f0> │ │ │ │ - ldr r2, [pc, #48] @ 20a950 <__cxa_atexit@plt+0x1fe604> │ │ │ │ + bcc 201784 <__cxa_atexit@plt+0x1f5438> │ │ │ │ + ldr r2, [pc, #48] @ 201798 <__cxa_atexit@plt+0x1f544c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01213268 │ │ │ │ - smlawbeq r1, ip, r2, r3 │ │ │ │ + strdeq ip, [r1, -ip]! @ │ │ │ │ + @ instruction: 0x0121c420 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20a9a4 <__cxa_atexit@plt+0x1fe658> │ │ │ │ - ldr r3, [pc, #160] @ 20aa18 <__cxa_atexit@plt+0x1fe6cc> │ │ │ │ + bne 2017ec <__cxa_atexit@plt+0x1f54a0> │ │ │ │ + ldr r3, [pc, #160] @ 201860 <__cxa_atexit@plt+0x1f5514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a9f8 <__cxa_atexit@plt+0x1fe6ac> │ │ │ │ + beq 201840 <__cxa_atexit@plt+0x1f54f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20aa00 <__cxa_atexit@plt+0x1fe6b4> │ │ │ │ - ldr r2, [pc, #124] @ 20aa1c <__cxa_atexit@plt+0x1fe6d0> │ │ │ │ + bcc 201848 <__cxa_atexit@plt+0x1f54fc> │ │ │ │ + ldr r2, [pc, #124] @ 201864 <__cxa_atexit@plt+0x1f5518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20a9d4 <__cxa_atexit@plt+0x1fe688> │ │ │ │ - ldr r3, [pc, #100] @ 20aa10 <__cxa_atexit@plt+0x1fe6c4> │ │ │ │ + b 20181c <__cxa_atexit@plt+0x1f54d0> │ │ │ │ + ldr r3, [pc, #100] @ 201858 <__cxa_atexit@plt+0x1f550c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20a9f8 <__cxa_atexit@plt+0x1fe6ac> │ │ │ │ + beq 201840 <__cxa_atexit@plt+0x1f54f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20aa00 <__cxa_atexit@plt+0x1fe6b4> │ │ │ │ - ldr r2, [pc, #64] @ 20aa14 <__cxa_atexit@plt+0x1fe6c8> │ │ │ │ + bcc 201848 <__cxa_atexit@plt+0x1f54fc> │ │ │ │ + ldr r2, [pc, #64] @ 20185c <__cxa_atexit@plt+0x1f5510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -522671,140 +513345,140 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01212e74 │ │ │ │ + @ instruction: 0x0121c02c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r3, [r1, -r0]! │ │ │ │ + smlawbeq r1, r4, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20aa64 <__cxa_atexit@plt+0x1fe718> │ │ │ │ - ldr r2, [pc, #44] @ 20aa70 <__cxa_atexit@plt+0x1fe724> │ │ │ │ + bcc 2018ac <__cxa_atexit@plt+0x1f5560> │ │ │ │ + ldr r2, [pc, #44] @ 2018b8 <__cxa_atexit@plt+0x1f556c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121314c │ │ │ │ + @ instruction: 0x0121c2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20aab8 <__cxa_atexit@plt+0x1fe76c> │ │ │ │ - ldr r2, [pc, #44] @ 20aac4 <__cxa_atexit@plt+0x1fe778> │ │ │ │ + bcc 201900 <__cxa_atexit@plt+0x1f55b4> │ │ │ │ + ldr r2, [pc, #44] @ 20190c <__cxa_atexit@plt+0x1f55c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212db0 │ │ │ │ + @ instruction: 0x0121bf68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20ab00 <__cxa_atexit@plt+0x1fe7b4> │ │ │ │ + bne 201948 <__cxa_atexit@plt+0x1f55fc> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ab28 <__cxa_atexit@plt+0x1fe7dc> │ │ │ │ - ldr r2, [pc, #64] @ 20ab38 <__cxa_atexit@plt+0x1fe7ec> │ │ │ │ + bcc 201970 <__cxa_atexit@plt+0x1f5624> │ │ │ │ + ldr r2, [pc, #64] @ 201980 <__cxa_atexit@plt+0x1f5634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 20ab14 <__cxa_atexit@plt+0x1fe7c8> │ │ │ │ + b 20195c <__cxa_atexit@plt+0x1f5610> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ab28 <__cxa_atexit@plt+0x1fe7dc> │ │ │ │ - ldr r2, [pc, #36] @ 20ab34 <__cxa_atexit@plt+0x1fe7e8> │ │ │ │ + bcc 201970 <__cxa_atexit@plt+0x1f5624> │ │ │ │ + ldr r2, [pc, #36] @ 20197c <__cxa_atexit@plt+0x1f5630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01213078 │ │ │ │ - @ instruction: 0x01213094 │ │ │ │ + @ instruction: 0x0121c20c │ │ │ │ + @ instruction: 0x0121c228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ab6c <__cxa_atexit@plt+0x1fe820> │ │ │ │ - ldr r3, [pc, #60] @ 20ab94 <__cxa_atexit@plt+0x1fe848> │ │ │ │ + bne 2019b4 <__cxa_atexit@plt+0x1f5668> │ │ │ │ + ldr r3, [pc, #60] @ 2019dc <__cxa_atexit@plt+0x1f5690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ab88 <__cxa_atexit@plt+0x1fe83c> │ │ │ │ - b 20aba0 <__cxa_atexit@plt+0x1fe854> │ │ │ │ - ldr r3, [pc, #28] @ 20ab90 <__cxa_atexit@plt+0x1fe844> │ │ │ │ + beq 2019d0 <__cxa_atexit@plt+0x1f5684> │ │ │ │ + b 2019e8 <__cxa_atexit@plt+0x1f569c> │ │ │ │ + ldr r3, [pc, #28] @ 2019d8 <__cxa_atexit@plt+0x1f568c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ab88 <__cxa_atexit@plt+0x1fe83c> │ │ │ │ - b 20ad0c <__cxa_atexit@plt+0x1fe9c0> │ │ │ │ + beq 2019d0 <__cxa_atexit@plt+0x1f5684> │ │ │ │ + b 201b54 <__cxa_atexit@plt+0x1f5808> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20abe0 <__cxa_atexit@plt+0x1fe894> │ │ │ │ - ldr r3, [pc, #160] @ 20ac54 <__cxa_atexit@plt+0x1fe908> │ │ │ │ + bne 201a28 <__cxa_atexit@plt+0x1f56dc> │ │ │ │ + ldr r3, [pc, #160] @ 201a9c <__cxa_atexit@plt+0x1f5750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ac34 <__cxa_atexit@plt+0x1fe8e8> │ │ │ │ + beq 201a7c <__cxa_atexit@plt+0x1f5730> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20ac3c <__cxa_atexit@plt+0x1fe8f0> │ │ │ │ - ldr r2, [pc, #124] @ 20ac58 <__cxa_atexit@plt+0x1fe90c> │ │ │ │ + bcc 201a84 <__cxa_atexit@plt+0x1f5738> │ │ │ │ + ldr r2, [pc, #124] @ 201aa0 <__cxa_atexit@plt+0x1f5754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20ac10 <__cxa_atexit@plt+0x1fe8c4> │ │ │ │ - ldr r3, [pc, #100] @ 20ac4c <__cxa_atexit@plt+0x1fe900> │ │ │ │ + b 201a58 <__cxa_atexit@plt+0x1f570c> │ │ │ │ + ldr r3, [pc, #100] @ 201a94 <__cxa_atexit@plt+0x1f5748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ac34 <__cxa_atexit@plt+0x1fe8e8> │ │ │ │ + beq 201a7c <__cxa_atexit@plt+0x1f5730> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20ac3c <__cxa_atexit@plt+0x1fe8f0> │ │ │ │ - ldr r2, [pc, #64] @ 20ac50 <__cxa_atexit@plt+0x1fe904> │ │ │ │ + bcc 201a84 <__cxa_atexit@plt+0x1f5738> │ │ │ │ + ldr r2, [pc, #64] @ 201a98 <__cxa_atexit@plt+0x1f574c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -522814,135 +513488,135 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01212f70 │ │ │ │ + @ instruction: 0x0121c104 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01212fa8 │ │ │ │ + @ instruction: 0x0121c13c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20aca0 <__cxa_atexit@plt+0x1fe954> │ │ │ │ - ldr r2, [pc, #44] @ 20acac <__cxa_atexit@plt+0x1fe960> │ │ │ │ + bcc 201ae8 <__cxa_atexit@plt+0x1f579c> │ │ │ │ + ldr r2, [pc, #44] @ 201af4 <__cxa_atexit@plt+0x1f57a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212f04 │ │ │ │ + @ instruction: 0x0121c098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20acf4 <__cxa_atexit@plt+0x1fe9a8> │ │ │ │ - ldr r2, [pc, #44] @ 20ad00 <__cxa_atexit@plt+0x1fe9b4> │ │ │ │ + bcc 201b3c <__cxa_atexit@plt+0x1f57f0> │ │ │ │ + ldr r2, [pc, #44] @ 201b48 <__cxa_atexit@plt+0x1f57fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212eac │ │ │ │ + @ instruction: 0x0121c040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ad54 <__cxa_atexit@plt+0x1fea08> │ │ │ │ - ldr r2, [pc, #104] @ 20ad88 <__cxa_atexit@plt+0x1fea3c> │ │ │ │ + bne 201b9c <__cxa_atexit@plt+0x1f5850> │ │ │ │ + ldr r2, [pc, #104] @ 201bd0 <__cxa_atexit@plt+0x1f5884> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 20ad78 <__cxa_atexit@plt+0x1fea2c> │ │ │ │ + beq 201bc0 <__cxa_atexit@plt+0x1f5874> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #76] @ 20ad8c <__cxa_atexit@plt+0x1fea40> │ │ │ │ + ldr r2, [pc, #76] @ 201bd4 <__cxa_atexit@plt+0x1f5888> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ad70 <__cxa_atexit@plt+0x1fea24> │ │ │ │ - b 20add4 <__cxa_atexit@plt+0x1fea88> │ │ │ │ - ldr r3, [pc, #40] @ 20ad84 <__cxa_atexit@plt+0x1fea38> │ │ │ │ + beq 201bb8 <__cxa_atexit@plt+0x1f586c> │ │ │ │ + b 201c1c <__cxa_atexit@plt+0x1f58d0> │ │ │ │ + ldr r3, [pc, #40] @ 201bcc <__cxa_atexit@plt+0x1f5880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ad70 <__cxa_atexit@plt+0x1fea24> │ │ │ │ - b 20afb0 <__cxa_atexit@plt+0x1fec64> │ │ │ │ + beq 201bb8 <__cxa_atexit@plt+0x1f586c> │ │ │ │ + b 201df8 <__cxa_atexit@plt+0x1f5aac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 20adc8 <__cxa_atexit@plt+0x1fea7c> │ │ │ │ + ldr r2, [pc, #28] @ 201c10 <__cxa_atexit@plt+0x1f58c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20adc0 <__cxa_atexit@plt+0x1fea74> │ │ │ │ - b 20add4 <__cxa_atexit@plt+0x1fea88> │ │ │ │ + beq 201c08 <__cxa_atexit@plt+0x1f58bc> │ │ │ │ + b 201c1c <__cxa_atexit@plt+0x1f58d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #176] @ 20ae94 <__cxa_atexit@plt+0x1feb48> │ │ │ │ + ldr r1, [pc, #176] @ 201cdc <__cxa_atexit@plt+0x1f5990> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ae68 <__cxa_atexit@plt+0x1feb1c> │ │ │ │ - ldr r3, [pc, #148] @ 20ae98 <__cxa_atexit@plt+0x1feb4c> │ │ │ │ + beq 201cb0 <__cxa_atexit@plt+0x1f5964> │ │ │ │ + ldr r3, [pc, #148] @ 201ce0 <__cxa_atexit@plt+0x1f5994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ae74 <__cxa_atexit@plt+0x1feb28> │ │ │ │ + beq 201cbc <__cxa_atexit@plt+0x1f5970> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20ae80 <__cxa_atexit@plt+0x1feb34> │ │ │ │ - ldr lr, [pc, #100] @ 20ae9c <__cxa_atexit@plt+0x1feb50> │ │ │ │ + bcc 201cc8 <__cxa_atexit@plt+0x1f597c> │ │ │ │ + ldr lr, [pc, #100] @ 201ce4 <__cxa_atexit@plt+0x1f5998> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -522961,37 +513635,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01212d60 │ │ │ │ + strdeq fp, [r1, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20af3c <__cxa_atexit@plt+0x1febf0> │ │ │ │ + ldr r1, [pc, #132] @ 201d84 <__cxa_atexit@plt+0x1f5a38> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20af1c <__cxa_atexit@plt+0x1febd0> │ │ │ │ + beq 201d64 <__cxa_atexit@plt+0x1f5a18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20af28 <__cxa_atexit@plt+0x1febdc> │ │ │ │ + bcc 201d70 <__cxa_atexit@plt+0x1f5a24> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 20af40 <__cxa_atexit@plt+0x1febf4> │ │ │ │ + ldr r1, [pc, #68] @ 201d88 <__cxa_atexit@plt+0x1f5a3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #17 │ │ │ │ @@ -523002,23 +513676,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01212c9c │ │ │ │ + @ instruction: 0x0121be30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20af98 <__cxa_atexit@plt+0x1fec4c> │ │ │ │ - ldr lr, [pc, #60] @ 20afa4 <__cxa_atexit@plt+0x1fec58> │ │ │ │ + bcc 201de0 <__cxa_atexit@plt+0x1f5a94> │ │ │ │ + ldr lr, [pc, #60] @ 201dec <__cxa_atexit@plt+0x1f5aa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -523027,45 +513701,45 @@ │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #17 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212c30 │ │ │ │ + smlawteq r1, r4, sp, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20b070 <__cxa_atexit@plt+0x1fed24> │ │ │ │ + ldr r2, [pc, #172] @ 201eb8 <__cxa_atexit@plt+0x1f5b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b044 <__cxa_atexit@plt+0x1fecf8> │ │ │ │ + beq 201e8c <__cxa_atexit@plt+0x1f5b40> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20b074 <__cxa_atexit@plt+0x1fed28> │ │ │ │ + ldr r3, [pc, #140] @ 201ebc <__cxa_atexit@plt+0x1f5b70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b050 <__cxa_atexit@plt+0x1fed04> │ │ │ │ + beq 201e98 <__cxa_atexit@plt+0x1f5b4c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20b05c <__cxa_atexit@plt+0x1fed10> │ │ │ │ + bcc 201ea4 <__cxa_atexit@plt+0x1f5b58> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20b078 <__cxa_atexit@plt+0x1fed2c> │ │ │ │ + ldr r2, [pc, #84] @ 201ec0 <__cxa_atexit@plt+0x1f5b74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -523080,32 +513754,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01212b58 │ │ │ │ + @ instruction: 0x0121bcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20b118 <__cxa_atexit@plt+0x1fedcc> │ │ │ │ + ldr r1, [pc, #132] @ 201f60 <__cxa_atexit@plt+0x1f5c14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b0f8 <__cxa_atexit@plt+0x1fedac> │ │ │ │ + beq 201f40 <__cxa_atexit@plt+0x1f5bf4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20b104 <__cxa_atexit@plt+0x1fedb8> │ │ │ │ - ldr lr, [pc, #88] @ 20b11c <__cxa_atexit@plt+0x1fedd0> │ │ │ │ + bcc 201f4c <__cxa_atexit@plt+0x1f5c00> │ │ │ │ + ldr lr, [pc, #88] @ 201f64 <__cxa_atexit@plt+0x1f5c18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523121,23 +513795,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01212ab8 │ │ │ │ + @ instruction: 0x0121bc4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b174 <__cxa_atexit@plt+0x1fee28> │ │ │ │ - ldr lr, [pc, #60] @ 20b180 <__cxa_atexit@plt+0x1fee34> │ │ │ │ + bcc 201fbc <__cxa_atexit@plt+0x1f5c70> │ │ │ │ + ldr lr, [pc, #60] @ 201fc8 <__cxa_atexit@plt+0x1f5c7c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -523146,131 +513820,131 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212a38 │ │ │ │ + smlawteq r1, ip, fp, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b1b4 <__cxa_atexit@plt+0x1fee68> │ │ │ │ - ldr r3, [pc, #60] @ 20b1dc <__cxa_atexit@plt+0x1fee90> │ │ │ │ + bne 201ffc <__cxa_atexit@plt+0x1f5cb0> │ │ │ │ + ldr r3, [pc, #60] @ 202024 <__cxa_atexit@plt+0x1f5cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b1d0 <__cxa_atexit@plt+0x1fee84> │ │ │ │ - b 20b1e8 <__cxa_atexit@plt+0x1fee9c> │ │ │ │ - ldr r3, [pc, #28] @ 20b1d8 <__cxa_atexit@plt+0x1fee8c> │ │ │ │ + beq 202018 <__cxa_atexit@plt+0x1f5ccc> │ │ │ │ + b 202030 <__cxa_atexit@plt+0x1f5ce4> │ │ │ │ + ldr r3, [pc, #28] @ 202020 <__cxa_atexit@plt+0x1f5cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b1d0 <__cxa_atexit@plt+0x1fee84> │ │ │ │ - b 20b868 <__cxa_atexit@plt+0x1ff51c> │ │ │ │ + beq 202018 <__cxa_atexit@plt+0x1f5ccc> │ │ │ │ + b 2026b0 <__cxa_atexit@plt+0x1f6364> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b210 <__cxa_atexit@plt+0x1feec4> │ │ │ │ - ldr r3, [pc, #60] @ 20b238 <__cxa_atexit@plt+0x1feeec> │ │ │ │ + bne 202058 <__cxa_atexit@plt+0x1f5d0c> │ │ │ │ + ldr r3, [pc, #60] @ 202080 <__cxa_atexit@plt+0x1f5d34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b22c <__cxa_atexit@plt+0x1feee0> │ │ │ │ - b 20b244 <__cxa_atexit@plt+0x1feef8> │ │ │ │ - ldr r3, [pc, #28] @ 20b234 <__cxa_atexit@plt+0x1feee8> │ │ │ │ + beq 202074 <__cxa_atexit@plt+0x1f5d28> │ │ │ │ + b 20208c <__cxa_atexit@plt+0x1f5d40> │ │ │ │ + ldr r3, [pc, #28] @ 20207c <__cxa_atexit@plt+0x1f5d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b22c <__cxa_atexit@plt+0x1feee0> │ │ │ │ - b 20b5f4 <__cxa_atexit@plt+0x1ff2a8> │ │ │ │ + beq 202074 <__cxa_atexit@plt+0x1f5d28> │ │ │ │ + b 20243c <__cxa_atexit@plt+0x1f60f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b2c0 <__cxa_atexit@plt+0x1fef74> │ │ │ │ - ldr r3, [pc, #176] @ 20b308 <__cxa_atexit@plt+0x1fefbc> │ │ │ │ + bne 202108 <__cxa_atexit@plt+0x1f5dbc> │ │ │ │ + ldr r3, [pc, #176] @ 202150 <__cxa_atexit@plt+0x1f5e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b2dc <__cxa_atexit@plt+0x1fef90> │ │ │ │ + beq 202124 <__cxa_atexit@plt+0x1f5dd8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #148] @ 20b30c <__cxa_atexit@plt+0x1fefc0> │ │ │ │ + ldr r3, [pc, #148] @ 202154 <__cxa_atexit@plt+0x1f5e08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b2e4 <__cxa_atexit@plt+0x1fef98> │ │ │ │ + beq 20212c <__cxa_atexit@plt+0x1f5de0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20b2f0 <__cxa_atexit@plt+0x1fefa4> │ │ │ │ + bcc 202138 <__cxa_atexit@plt+0x1f5dec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ 20b310 <__cxa_atexit@plt+0x1fefc4> │ │ │ │ + ldr r0, [pc, #96] @ 202158 <__cxa_atexit@plt+0x1f5e0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #60] @ 20b304 <__cxa_atexit@plt+0x1fefb8> │ │ │ │ + ldr r3, [pc, #60] @ 20214c <__cxa_atexit@plt+0x1f5e00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b2dc <__cxa_atexit@plt+0x1fef90> │ │ │ │ - b 20b418 <__cxa_atexit@plt+0x1ff0cc> │ │ │ │ + beq 202124 <__cxa_atexit@plt+0x1f5dd8> │ │ │ │ + b 202260 <__cxa_atexit@plt+0x1f5f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlawteq r1, r8, r8, r2 │ │ │ │ + @ instruction: 0x0121ba5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20b3ac <__cxa_atexit@plt+0x1ff060> │ │ │ │ + ldr r1, [pc, #128] @ 2021f4 <__cxa_atexit@plt+0x1f5ea8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b38c <__cxa_atexit@plt+0x1ff040> │ │ │ │ + beq 2021d4 <__cxa_atexit@plt+0x1f5e88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20b398 <__cxa_atexit@plt+0x1ff04c> │ │ │ │ - ldr lr, [pc, #88] @ 20b3b0 <__cxa_atexit@plt+0x1ff064> │ │ │ │ + bcc 2021e0 <__cxa_atexit@plt+0x1f5e94> │ │ │ │ + ldr lr, [pc, #88] @ 2021f8 <__cxa_atexit@plt+0x1f5eac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523286,68 +513960,68 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01212820 │ │ │ │ + @ instruction: 0x0121b9b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b400 <__cxa_atexit@plt+0x1ff0b4> │ │ │ │ - ldr lr, [pc, #52] @ 20b40c <__cxa_atexit@plt+0x1ff0c0> │ │ │ │ + bcc 202248 <__cxa_atexit@plt+0x1f5efc> │ │ │ │ + ldr lr, [pc, #52] @ 202254 <__cxa_atexit@plt+0x1f5f08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012127a0 │ │ │ │ + @ instruction: 0x0121b934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20b4d8 <__cxa_atexit@plt+0x1ff18c> │ │ │ │ + ldr r2, [pc, #172] @ 202320 <__cxa_atexit@plt+0x1f5fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b4ac <__cxa_atexit@plt+0x1ff160> │ │ │ │ + beq 2022f4 <__cxa_atexit@plt+0x1f5fa8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20b4dc <__cxa_atexit@plt+0x1ff190> │ │ │ │ + ldr r3, [pc, #140] @ 202324 <__cxa_atexit@plt+0x1f5fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b4b8 <__cxa_atexit@plt+0x1ff16c> │ │ │ │ + beq 202300 <__cxa_atexit@plt+0x1f5fb4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20b4c4 <__cxa_atexit@plt+0x1ff178> │ │ │ │ + bcc 20230c <__cxa_atexit@plt+0x1f5fc0> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20b4e0 <__cxa_atexit@plt+0x1ff194> │ │ │ │ + ldr r2, [pc, #84] @ 202328 <__cxa_atexit@plt+0x1f5fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -523362,32 +514036,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x012126e8 │ │ │ │ + @ instruction: 0x0121b87c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20b580 <__cxa_atexit@plt+0x1ff234> │ │ │ │ + ldr r1, [pc, #132] @ 2023c8 <__cxa_atexit@plt+0x1f607c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b560 <__cxa_atexit@plt+0x1ff214> │ │ │ │ + beq 2023a8 <__cxa_atexit@plt+0x1f605c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20b56c <__cxa_atexit@plt+0x1ff220> │ │ │ │ - ldr lr, [pc, #88] @ 20b584 <__cxa_atexit@plt+0x1ff238> │ │ │ │ + bcc 2023b4 <__cxa_atexit@plt+0x1f6068> │ │ │ │ + ldr lr, [pc, #88] @ 2023cc <__cxa_atexit@plt+0x1f6080> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523403,23 +514077,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01212648 │ │ │ │ + ldrdeq fp, [r1, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b5dc <__cxa_atexit@plt+0x1ff290> │ │ │ │ - ldr lr, [pc, #60] @ 20b5e8 <__cxa_atexit@plt+0x1ff29c> │ │ │ │ + bcc 202424 <__cxa_atexit@plt+0x1f60d8> │ │ │ │ + ldr lr, [pc, #60] @ 202430 <__cxa_atexit@plt+0x1f60e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -523428,59 +514102,59 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawteq r1, r8, r5, r2 │ │ │ │ + @ instruction: 0x0121b75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b670 <__cxa_atexit@plt+0x1ff324> │ │ │ │ - ldr r3, [pc, #248] @ 20b700 <__cxa_atexit@plt+0x1ff3b4> │ │ │ │ + bne 2024b8 <__cxa_atexit@plt+0x1f616c> │ │ │ │ + ldr r3, [pc, #248] @ 202548 <__cxa_atexit@plt+0x1f61fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b6c4 <__cxa_atexit@plt+0x1ff378> │ │ │ │ + beq 20250c <__cxa_atexit@plt+0x1f61c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #220] @ 20b704 <__cxa_atexit@plt+0x1ff3b8> │ │ │ │ + ldr r3, [pc, #220] @ 20254c <__cxa_atexit@plt+0x1f6200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b6cc <__cxa_atexit@plt+0x1ff380> │ │ │ │ + beq 202514 <__cxa_atexit@plt+0x1f61c8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20b6e8 <__cxa_atexit@plt+0x1ff39c> │ │ │ │ + bcc 202530 <__cxa_atexit@plt+0x1f61e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #172] @ 20b70c <__cxa_atexit@plt+0x1ff3c0> │ │ │ │ + ldr r0, [pc, #172] @ 202554 <__cxa_atexit@plt+0x1f6208> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #132] @ 20b6fc <__cxa_atexit@plt+0x1ff3b0> │ │ │ │ + ldr r3, [pc, #132] @ 202544 <__cxa_atexit@plt+0x1f61f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b6c4 <__cxa_atexit@plt+0x1ff378> │ │ │ │ + beq 20250c <__cxa_atexit@plt+0x1f61c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20b6d8 <__cxa_atexit@plt+0x1ff38c> │ │ │ │ - ldr r2, [pc, #104] @ 20b708 <__cxa_atexit@plt+0x1ff3bc> │ │ │ │ + bcc 202520 <__cxa_atexit@plt+0x1f61d4> │ │ │ │ + ldr r2, [pc, #104] @ 202550 <__cxa_atexit@plt+0x1f6204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -523500,32 +514174,32 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - ldrdeq r2, [r1, -r0]! │ │ │ │ - ldrdeq r2, [r1, -ip]! │ │ │ │ + @ instruction: 0x0121b664 │ │ │ │ + @ instruction: 0x0121b394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20b7a8 <__cxa_atexit@plt+0x1ff45c> │ │ │ │ + ldr r1, [pc, #128] @ 2025f0 <__cxa_atexit@plt+0x1f62a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b788 <__cxa_atexit@plt+0x1ff43c> │ │ │ │ + beq 2025d0 <__cxa_atexit@plt+0x1f6284> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20b794 <__cxa_atexit@plt+0x1ff448> │ │ │ │ - ldr lr, [pc, #88] @ 20b7ac <__cxa_atexit@plt+0x1ff460> │ │ │ │ + bcc 2025dc <__cxa_atexit@plt+0x1f6290> │ │ │ │ + ldr lr, [pc, #88] @ 2025f4 <__cxa_atexit@plt+0x1f62a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523541,175 +514215,175 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x012120e8 │ │ │ │ + @ instruction: 0x0121b2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b7fc <__cxa_atexit@plt+0x1ff4b0> │ │ │ │ - ldr lr, [pc, #52] @ 20b808 <__cxa_atexit@plt+0x1ff4bc> │ │ │ │ + bcc 202644 <__cxa_atexit@plt+0x1f62f8> │ │ │ │ + ldr lr, [pc, #52] @ 202650 <__cxa_atexit@plt+0x1f6304> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212068 │ │ │ │ + @ instruction: 0x0121b220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b850 <__cxa_atexit@plt+0x1ff504> │ │ │ │ - ldr r2, [pc, #44] @ 20b85c <__cxa_atexit@plt+0x1ff510> │ │ │ │ + bcc 202698 <__cxa_atexit@plt+0x1f634c> │ │ │ │ + ldr r2, [pc, #44] @ 2026a4 <__cxa_atexit@plt+0x1f6358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212340 │ │ │ │ + ldrdeq fp, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b890 <__cxa_atexit@plt+0x1ff544> │ │ │ │ - ldr r3, [pc, #60] @ 20b8b8 <__cxa_atexit@plt+0x1ff56c> │ │ │ │ + bne 2026d8 <__cxa_atexit@plt+0x1f638c> │ │ │ │ + ldr r3, [pc, #60] @ 202700 <__cxa_atexit@plt+0x1f63b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b8ac <__cxa_atexit@plt+0x1ff560> │ │ │ │ - b 20b8c4 <__cxa_atexit@plt+0x1ff578> │ │ │ │ - ldr r3, [pc, #28] @ 20b8b4 <__cxa_atexit@plt+0x1ff568> │ │ │ │ + beq 2026f4 <__cxa_atexit@plt+0x1f63a8> │ │ │ │ + b 20270c <__cxa_atexit@plt+0x1f63c0> │ │ │ │ + ldr r3, [pc, #28] @ 2026fc <__cxa_atexit@plt+0x1f63b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b8ac <__cxa_atexit@plt+0x1ff560> │ │ │ │ - b 20bb9c <__cxa_atexit@plt+0x1ff850> │ │ │ │ + beq 2026f4 <__cxa_atexit@plt+0x1f63a8> │ │ │ │ + b 2029e4 <__cxa_atexit@plt+0x1f6698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20b924 <__cxa_atexit@plt+0x1ff5d8> │ │ │ │ - ldr r3, [pc, #132] @ 20b95c <__cxa_atexit@plt+0x1ff610> │ │ │ │ + bne 20276c <__cxa_atexit@plt+0x1f6420> │ │ │ │ + ldr r3, [pc, #132] @ 2027a4 <__cxa_atexit@plt+0x1f6458> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b940 <__cxa_atexit@plt+0x1ff5f4> │ │ │ │ + beq 202788 <__cxa_atexit@plt+0x1f643c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20b948 <__cxa_atexit@plt+0x1ff5fc> │ │ │ │ - ldr r2, [pc, #96] @ 20b960 <__cxa_atexit@plt+0x1ff614> │ │ │ │ + bcc 202790 <__cxa_atexit@plt+0x1f6444> │ │ │ │ + ldr r2, [pc, #96] @ 2027a8 <__cxa_atexit@plt+0x1f645c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 20b958 <__cxa_atexit@plt+0x1ff60c> │ │ │ │ + ldr r3, [pc, #44] @ 2027a0 <__cxa_atexit@plt+0x1f6454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b940 <__cxa_atexit@plt+0x1ff5f4> │ │ │ │ - b 20b9c0 <__cxa_atexit@plt+0x1ff674> │ │ │ │ + beq 202788 <__cxa_atexit@plt+0x1f643c> │ │ │ │ + b 202808 <__cxa_atexit@plt+0x1f64bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0121226c │ │ │ │ + @ instruction: 0x0121b400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20b9a8 <__cxa_atexit@plt+0x1ff65c> │ │ │ │ - ldr r2, [pc, #44] @ 20b9b4 <__cxa_atexit@plt+0x1ff668> │ │ │ │ + bcc 2027f0 <__cxa_atexit@plt+0x1f64a4> │ │ │ │ + ldr r2, [pc, #44] @ 2027fc <__cxa_atexit@plt+0x1f64b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x012121e4 │ │ │ │ + @ instruction: 0x0121b378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20ba80 <__cxa_atexit@plt+0x1ff734> │ │ │ │ + ldr r2, [pc, #172] @ 2028c8 <__cxa_atexit@plt+0x1f657c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ba54 <__cxa_atexit@plt+0x1ff708> │ │ │ │ + beq 20289c <__cxa_atexit@plt+0x1f6550> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20ba84 <__cxa_atexit@plt+0x1ff738> │ │ │ │ + ldr r3, [pc, #140] @ 2028cc <__cxa_atexit@plt+0x1f6580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ba60 <__cxa_atexit@plt+0x1ff714> │ │ │ │ + beq 2028a8 <__cxa_atexit@plt+0x1f655c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20ba6c <__cxa_atexit@plt+0x1ff720> │ │ │ │ + bcc 2028b4 <__cxa_atexit@plt+0x1f6568> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20ba88 <__cxa_atexit@plt+0x1ff73c> │ │ │ │ + ldr r2, [pc, #84] @ 2028d0 <__cxa_atexit@plt+0x1f6584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -523724,32 +514398,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01212134 │ │ │ │ + smlawteq r1, r8, r2, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20bb28 <__cxa_atexit@plt+0x1ff7dc> │ │ │ │ + ldr r1, [pc, #132] @ 202970 <__cxa_atexit@plt+0x1f6624> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bb08 <__cxa_atexit@plt+0x1ff7bc> │ │ │ │ + beq 202950 <__cxa_atexit@plt+0x1f6604> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20bb14 <__cxa_atexit@plt+0x1ff7c8> │ │ │ │ - ldr lr, [pc, #88] @ 20bb2c <__cxa_atexit@plt+0x1ff7e0> │ │ │ │ + bcc 20295c <__cxa_atexit@plt+0x1f6610> │ │ │ │ + ldr lr, [pc, #88] @ 202974 <__cxa_atexit@plt+0x1f6628> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523765,23 +514439,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01212094 │ │ │ │ + @ instruction: 0x0121b228 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20bb84 <__cxa_atexit@plt+0x1ff838> │ │ │ │ - ldr lr, [pc, #60] @ 20bb90 <__cxa_atexit@plt+0x1ff844> │ │ │ │ + bcc 2029cc <__cxa_atexit@plt+0x1f6680> │ │ │ │ + ldr lr, [pc, #60] @ 2029d8 <__cxa_atexit@plt+0x1f668c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -523790,85 +514464,85 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01212014 │ │ │ │ + @ instruction: 0x0121b1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20bc18 <__cxa_atexit@plt+0x1ff8cc> │ │ │ │ - ldr r3, [pc, #176] @ 20bc60 <__cxa_atexit@plt+0x1ff914> │ │ │ │ + bne 202a60 <__cxa_atexit@plt+0x1f6714> │ │ │ │ + ldr r3, [pc, #176] @ 202aa8 <__cxa_atexit@plt+0x1f675c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bc34 <__cxa_atexit@plt+0x1ff8e8> │ │ │ │ + beq 202a7c <__cxa_atexit@plt+0x1f6730> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #148] @ 20bc64 <__cxa_atexit@plt+0x1ff918> │ │ │ │ + ldr r3, [pc, #148] @ 202aac <__cxa_atexit@plt+0x1f6760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bc3c <__cxa_atexit@plt+0x1ff8f0> │ │ │ │ + beq 202a84 <__cxa_atexit@plt+0x1f6738> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20bc48 <__cxa_atexit@plt+0x1ff8fc> │ │ │ │ + bcc 202a90 <__cxa_atexit@plt+0x1f6744> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ 20bc68 <__cxa_atexit@plt+0x1ff91c> │ │ │ │ + ldr r0, [pc, #96] @ 202ab0 <__cxa_atexit@plt+0x1f6764> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #60] @ 20bc5c <__cxa_atexit@plt+0x1ff910> │ │ │ │ + ldr r3, [pc, #60] @ 202aa4 <__cxa_atexit@plt+0x1f6758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bc34 <__cxa_atexit@plt+0x1ff8e8> │ │ │ │ - b 20bd70 <__cxa_atexit@plt+0x1ffa24> │ │ │ │ + beq 202a7c <__cxa_atexit@plt+0x1f6730> │ │ │ │ + b 202bb8 <__cxa_atexit@plt+0x1f686c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlawbeq r1, ip, pc, r1 @ │ │ │ │ + @ instruction: 0x0121b120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20bd04 <__cxa_atexit@plt+0x1ff9b8> │ │ │ │ + ldr r1, [pc, #128] @ 202b4c <__cxa_atexit@plt+0x1f6800> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20bce4 <__cxa_atexit@plt+0x1ff998> │ │ │ │ + beq 202b2c <__cxa_atexit@plt+0x1f67e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20bcf0 <__cxa_atexit@plt+0x1ff9a4> │ │ │ │ - ldr lr, [pc, #88] @ 20bd08 <__cxa_atexit@plt+0x1ff9bc> │ │ │ │ + bcc 202b38 <__cxa_atexit@plt+0x1f67ec> │ │ │ │ + ldr lr, [pc, #88] @ 202b50 <__cxa_atexit@plt+0x1f6804> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -523884,68 +514558,68 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01211ee4 │ │ │ │ + @ instruction: 0x0121b078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20bd58 <__cxa_atexit@plt+0x1ffa0c> │ │ │ │ - ldr lr, [pc, #52] @ 20bd64 <__cxa_atexit@plt+0x1ffa18> │ │ │ │ + bcc 202ba0 <__cxa_atexit@plt+0x1f6854> │ │ │ │ + ldr lr, [pc, #52] @ 202bac <__cxa_atexit@plt+0x1f6860> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01211e64 │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20be30 <__cxa_atexit@plt+0x1ffae4> │ │ │ │ + ldr r2, [pc, #172] @ 202c78 <__cxa_atexit@plt+0x1f692c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20be04 <__cxa_atexit@plt+0x1ffab8> │ │ │ │ + beq 202c4c <__cxa_atexit@plt+0x1f6900> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20be34 <__cxa_atexit@plt+0x1ffae8> │ │ │ │ + ldr r3, [pc, #140] @ 202c7c <__cxa_atexit@plt+0x1f6930> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20be10 <__cxa_atexit@plt+0x1ffac4> │ │ │ │ + beq 202c58 <__cxa_atexit@plt+0x1f690c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20be1c <__cxa_atexit@plt+0x1ffad0> │ │ │ │ + bcc 202c64 <__cxa_atexit@plt+0x1f6918> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20be38 <__cxa_atexit@plt+0x1ffaec> │ │ │ │ + ldr r2, [pc, #84] @ 202c80 <__cxa_atexit@plt+0x1f6934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ @@ -523960,32 +514634,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlawbeq r1, r0, sp, r1 │ │ │ │ + @ instruction: 0x0121af14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20bed8 <__cxa_atexit@plt+0x1ffb8c> │ │ │ │ + ldr r1, [pc, #132] @ 202d20 <__cxa_atexit@plt+0x1f69d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20beb8 <__cxa_atexit@plt+0x1ffb6c> │ │ │ │ + beq 202d00 <__cxa_atexit@plt+0x1f69b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20bec4 <__cxa_atexit@plt+0x1ffb78> │ │ │ │ - ldr lr, [pc, #88] @ 20bedc <__cxa_atexit@plt+0x1ffb90> │ │ │ │ + bcc 202d0c <__cxa_atexit@plt+0x1f69c0> │ │ │ │ + ldr lr, [pc, #88] @ 202d24 <__cxa_atexit@plt+0x1f69d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -524001,23 +514675,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01211ce0 │ │ │ │ + @ instruction: 0x0121ae74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20bf34 <__cxa_atexit@plt+0x1ffbe8> │ │ │ │ - ldr lr, [pc, #60] @ 20bf40 <__cxa_atexit@plt+0x1ffbf4> │ │ │ │ + bcc 202d7c <__cxa_atexit@plt+0x1f6a30> │ │ │ │ + ldr lr, [pc, #60] @ 202d88 <__cxa_atexit@plt+0x1f6a3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -524026,53 +514700,53 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01211c60 │ │ │ │ + strdeq sl, [r1, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20bf88 <__cxa_atexit@plt+0x1ffc3c> │ │ │ │ - ldr r7, [pc, #52] @ 20bf9c <__cxa_atexit@plt+0x1ffc50> │ │ │ │ + bhi 202dd0 <__cxa_atexit@plt+0x1f6a84> │ │ │ │ + ldr r7, [pc, #52] @ 202de4 <__cxa_atexit@plt+0x1f6a98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20bf7c <__cxa_atexit@plt+0x1ffc30> │ │ │ │ + beq 202dc4 <__cxa_atexit@plt+0x1f6a78> │ │ │ │ mov r7, r8 │ │ │ │ - b 20bfac <__cxa_atexit@plt+0x1ffc60> │ │ │ │ + b 202df4 <__cxa_atexit@plt+0x1f6aa8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20bfa0 <__cxa_atexit@plt+0x1ffc54> │ │ │ │ + ldr r7, [pc, #16] @ 202de8 <__cxa_atexit@plt+0x1f6a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, ip, lsl r8 @ │ │ │ │ + tsteq r0, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 20c088 <__cxa_atexit@plt+0x1ffd3c> │ │ │ │ + beq 202ed0 <__cxa_atexit@plt+0x1f6b84> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20c110 <__cxa_atexit@plt+0x1ffdc4> │ │ │ │ + bne 202f58 <__cxa_atexit@plt+0x1f6c0c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #12 │ │ │ │ - bhi 20c58c <__cxa_atexit@plt+0x200240> │ │ │ │ + bhi 2033d4 <__cxa_atexit@plt+0x1f7088> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ @@ -524083,598 +514757,598 @@ │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ muleq r0, r8, r2 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr lr, [pc, #1936] @ 20c7d0 <__cxa_atexit@plt+0x200484> │ │ │ │ + ldr lr, [pc, #1936] @ 203618 <__cxa_atexit@plt+0x1f72cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #26 │ │ │ │ - ldr r8, [pc, #1912] @ 20c7d4 <__cxa_atexit@plt+0x200488> │ │ │ │ + ldr r8, [pc, #1912] @ 20361c <__cxa_atexit@plt+0x1f72d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #1904] @ 20c7d8 <__cxa_atexit@plt+0x20048c> │ │ │ │ + ldr r2, [pc, #1904] @ 203620 <__cxa_atexit@plt+0x1f72d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 20c104 <__cxa_atexit@plt+0x1ffdb8> │ │ │ │ + b 202f4c <__cxa_atexit@plt+0x1f6c00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c788 <__cxa_atexit@plt+0x20043c> │ │ │ │ + bcc 2035d0 <__cxa_atexit@plt+0x1f7284> │ │ │ │ ldr lr, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ ldr r9, [r7, #10] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr r2, [pc, #1796] @ 20c7b8 <__cxa_atexit@plt+0x20046c> │ │ │ │ + ldr r2, [pc, #1796] @ 203600 <__cxa_atexit@plt+0x1f72b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ - ldr r1, [pc, #1756] @ 20c7bc <__cxa_atexit@plt+0x200470> │ │ │ │ + ldr r1, [pc, #1756] @ 203604 <__cxa_atexit@plt+0x1f72b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r2, r3, #51 @ 0x33 │ │ │ │ - ldr r7, [pc, #1748] @ 20c7c0 <__cxa_atexit@plt+0x200474> │ │ │ │ + ldr r7, [pc, #1748] @ 203608 <__cxa_atexit@plt+0x1f72bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c780 <__cxa_atexit@plt+0x200434> │ │ │ │ + bcc 2035c8 <__cxa_atexit@plt+0x1f727c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #1648] @ 20c7b0 <__cxa_atexit@plt+0x200464> │ │ │ │ + ldr r1, [pc, #1648] @ 2035f8 <__cxa_atexit@plt+0x1f72ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub ip, r3, #19 │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub r2, r3, #63 @ 0x3f │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ stm r2, {r0, r1, ip} │ │ │ │ str r1, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, #1596] @ 20c7b4 <__cxa_atexit@plt+0x200468> │ │ │ │ + ldr r1, [pc, #1596] @ 2035fc <__cxa_atexit@plt+0x1f72b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, sl} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1680] @ 20c854 <__cxa_atexit@plt+0x200508> │ │ │ │ + ldr lr, [pc, #1680] @ 20369c <__cxa_atexit@plt+0x1f7350> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #1652] @ 20c858 <__cxa_atexit@plt+0x20050c> │ │ │ │ + ldr r8, [pc, #1652] @ 2036a0 <__cxa_atexit@plt+0x1f7354> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #1648] @ 20c85c <__cxa_atexit@plt+0x200510> │ │ │ │ + ldr r2, [pc, #1648] @ 2036a4 <__cxa_atexit@plt+0x1f7358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 20c774 <__cxa_atexit@plt+0x200428> │ │ │ │ + b 2035bc <__cxa_atexit@plt+0x1f7270> │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c788 <__cxa_atexit@plt+0x20043c> │ │ │ │ + bcc 2035d0 <__cxa_atexit@plt+0x1f7284> │ │ │ │ add sl, r7, #1 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr lr, [pc, #1488] @ 20c800 <__cxa_atexit@plt+0x2004b4> │ │ │ │ + ldr lr, [pc, #1488] @ 203648 <__cxa_atexit@plt+0x1f72fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r3, #18 │ │ │ │ - ldr r1, [pc, #1480] @ 20c804 <__cxa_atexit@plt+0x2004b8> │ │ │ │ + ldr r1, [pc, #1480] @ 20364c <__cxa_atexit@plt+0x1f7300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r7, r3, #26 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ add r7, r6, #44 @ 0x2c │ │ │ │ stm r7, {r1, r2, lr} │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub r2, r3, #51 @ 0x33 │ │ │ │ - ldr r0, [pc, #1444] @ 20c808 <__cxa_atexit@plt+0x2004bc> │ │ │ │ + ldr r0, [pc, #1444] @ 203650 <__cxa_atexit@plt+0x1f7304> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r9, sl} │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ - b 20c104 <__cxa_atexit@plt+0x1ffdb8> │ │ │ │ + b 202f4c <__cxa_atexit@plt+0x1f6c00> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1468] @ 20c860 <__cxa_atexit@plt+0x200514> │ │ │ │ + ldr r0, [pc, #1468] @ 2036a8 <__cxa_atexit@plt+0x1f735c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r1, r3, #26 │ │ │ │ sub r2, r3, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #1440] @ 20c864 <__cxa_atexit@plt+0x200518> │ │ │ │ + ldr r7, [pc, #1440] @ 2036ac <__cxa_atexit@plt+0x1f7360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ - b 20c774 <__cxa_atexit@plt+0x200428> │ │ │ │ + b 2035bc <__cxa_atexit@plt+0x1f7270> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c798 <__cxa_atexit@plt+0x20044c> │ │ │ │ + bcc 2035e0 <__cxa_atexit@plt+0x1f7294> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #1344] @ 20c844 <__cxa_atexit@plt+0x2004f8> │ │ │ │ + ldr lr, [pc, #1344] @ 20368c <__cxa_atexit@plt+0x1f7340> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr r2, [pc, #1332] @ 20c848 <__cxa_atexit@plt+0x2004fc> │ │ │ │ + ldr r2, [pc, #1332] @ 203690 <__cxa_atexit@plt+0x1f7344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ - b 20c770 <__cxa_atexit@plt+0x200424> │ │ │ │ + b 2035b8 <__cxa_atexit@plt+0x1f726c> │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c788 <__cxa_atexit@plt+0x20043c> │ │ │ │ + bcc 2035d0 <__cxa_atexit@plt+0x1f7284> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr r2, [pc, #1168] @ 20c7e8 <__cxa_atexit@plt+0x20049c> │ │ │ │ + ldr r2, [pc, #1168] @ 203630 <__cxa_atexit@plt+0x1f72e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ - ldr sl, [pc, #1156] @ 20c7ec <__cxa_atexit@plt+0x2004a0> │ │ │ │ + ldr sl, [pc, #1156] @ 203634 <__cxa_atexit@plt+0x1f72e8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ sub r1, r3, #51 @ 0x33 │ │ │ │ - ldr r2, [pc, #1120] @ 20c7f0 <__cxa_atexit@plt+0x2004a4> │ │ │ │ + ldr r2, [pc, #1120] @ 203638 <__cxa_atexit@plt+0x1f72ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ - b 20c100 <__cxa_atexit@plt+0x1ffdb4> │ │ │ │ + b 202f48 <__cxa_atexit@plt+0x1f6bfc> │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c780 <__cxa_atexit@plt+0x200434> │ │ │ │ + bcc 2035c8 <__cxa_atexit@plt+0x1f727c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r2, [r7, #5] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ ldr ip, [r7, #13] │ │ │ │ sub r1, r3, #10 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r9, [pc, #1052] @ 20c7f4 <__cxa_atexit@plt+0x2004a8> │ │ │ │ + ldr r9, [pc, #1052] @ 20363c <__cxa_atexit@plt+0x1f72f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #18 │ │ │ │ - ldr r1, [pc, #1044] @ 20c7f8 <__cxa_atexit@plt+0x2004ac> │ │ │ │ + ldr r1, [pc, #1044] @ 203640 <__cxa_atexit@plt+0x1f72f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub lr, r3, #63 @ 0x3f │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ add lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r2, r9} │ │ │ │ sub r7, r3, #51 @ 0x33 │ │ │ │ - ldr r2, [pc, #1000] @ 20c7fc <__cxa_atexit@plt+0x2004b0> │ │ │ │ + ldr r2, [pc, #1000] @ 203644 <__cxa_atexit@plt+0x1f72f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, sl, ip} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 20c190 <__cxa_atexit@plt+0x1ffe44> │ │ │ │ + b 202fd8 <__cxa_atexit@plt+0x1f6c8c> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr lr, [pc, #984] @ 20c82c <__cxa_atexit@plt+0x2004e0> │ │ │ │ + ldr lr, [pc, #984] @ 203674 <__cxa_atexit@plt+0x1f7328> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #964] @ 20c830 <__cxa_atexit@plt+0x2004e4> │ │ │ │ + ldr r8, [pc, #964] @ 203678 <__cxa_atexit@plt+0x1f732c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r3, #27 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #952] @ 20c834 <__cxa_atexit@plt+0x2004e8> │ │ │ │ + ldr r2, [pc, #952] @ 20367c <__cxa_atexit@plt+0x1f7330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ - b 20c770 <__cxa_atexit@plt+0x200424> │ │ │ │ + b 2035b8 <__cxa_atexit@plt+0x1f726c> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #800] @ 20c7dc <__cxa_atexit@plt+0x200490> │ │ │ │ + ldr r0, [pc, #800] @ 203624 <__cxa_atexit@plt+0x1f72d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #780] @ 20c7e0 <__cxa_atexit@plt+0x200494> │ │ │ │ + ldr r8, [pc, #780] @ 203628 <__cxa_atexit@plt+0x1f72dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #27 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #768] @ 20c7e4 <__cxa_atexit@plt+0x200498> │ │ │ │ + ldr r7, [pc, #768] @ 20362c <__cxa_atexit@plt+0x1f72e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ - b 20c104 <__cxa_atexit@plt+0x1ffdb8> │ │ │ │ + b 202f4c <__cxa_atexit@plt+0x1f6c00> │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c780 <__cxa_atexit@plt+0x200434> │ │ │ │ + bcc 2035c8 <__cxa_atexit@plt+0x1f727c> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr lr, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ ldr ip, [r7, #13] │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r2, [pc, #732] @ 20c80c <__cxa_atexit@plt+0x2004c0> │ │ │ │ + ldr r2, [pc, #732] @ 203654 <__cxa_atexit@plt+0x1f7308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub r8, r3, #63 @ 0x3f │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #688] @ 20c810 <__cxa_atexit@plt+0x2004c4> │ │ │ │ + ldr r0, [pc, #688] @ 203658 <__cxa_atexit@plt+0x1f730c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, #676] @ 20c814 <__cxa_atexit@plt+0x2004c8> │ │ │ │ + ldr r1, [pc, #676] @ 20365c <__cxa_atexit@plt+0x1f7310> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, sl, ip} │ │ │ │ add r2, r6, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ - b 20c194 <__cxa_atexit@plt+0x1ffe48> │ │ │ │ + b 202fdc <__cxa_atexit@plt+0x1f6c90> │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c780 <__cxa_atexit@plt+0x200434> │ │ │ │ + bcc 2035c8 <__cxa_atexit@plt+0x1f727c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr lr, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr ip, [r7, #13] │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #524] @ 20c7c4 <__cxa_atexit@plt+0x200478> │ │ │ │ + ldr r1, [pc, #524] @ 20360c <__cxa_atexit@plt+0x1f72c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub sl, r3, #63 @ 0x3f │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #492] @ 20c7c8 <__cxa_atexit@plt+0x20047c> │ │ │ │ + ldr r7, [pc, #492] @ 203610 <__cxa_atexit@plt+0x1f72c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ add r7, r6, #52 @ 0x34 │ │ │ │ stm r7, {r0, r1, r2} │ │ │ │ str r1, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, #468] @ 20c7cc <__cxa_atexit@plt+0x200480> │ │ │ │ + ldr r1, [pc, #468] @ 203614 <__cxa_atexit@plt+0x1f72c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, ip} │ │ │ │ - b 20c17c <__cxa_atexit@plt+0x1ffe30> │ │ │ │ + b 202fc4 <__cxa_atexit@plt+0x1f6c78> │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c7a0 <__cxa_atexit@plt+0x200454> │ │ │ │ + bcc 2035e8 <__cxa_atexit@plt+0x1f729c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r2, [r7, #9] │ │ │ │ str r2, [sp] │ │ │ │ ldr sl, [r7, #13] │ │ │ │ ldr ip, [r7, #17] │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr r7, [pc, #484] @ 20c818 <__cxa_atexit@plt+0x2004cc> │ │ │ │ + ldr r7, [pc, #484] @ 203660 <__cxa_atexit@plt+0x1f7314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r9, r3, #26 │ │ │ │ - ldr r0, [pc, #472] @ 20c81c <__cxa_atexit@plt+0x2004d0> │ │ │ │ + ldr r0, [pc, #472] @ 203664 <__cxa_atexit@plt+0x1f7318> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r6, #68 @ 0x44 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r6, #80] @ 0x50 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ sub r2, r3, #63 @ 0x3f │ │ │ │ sub lr, r3, #51 @ 0x33 │ │ │ │ - ldr r0, [pc, #444] @ 20c820 <__cxa_atexit@plt+0x2004d4> │ │ │ │ + ldr r0, [pc, #444] @ 203668 <__cxa_atexit@plt+0x1f731c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r7, r3, #75 @ 0x4b │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str lr, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #420] @ 20c824 <__cxa_atexit@plt+0x2004d8> │ │ │ │ + ldr r2, [pc, #420] @ 20366c <__cxa_atexit@plt+0x1f7320> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #408] @ 20c828 <__cxa_atexit@plt+0x2004dc> │ │ │ │ + ldr r2, [pc, #408] @ 203670 <__cxa_atexit@plt+0x1f7324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ str r9, [r6, #64] @ 0x40 │ │ │ │ stmib r6, {r0, sl, ip} │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ - b 20c194 <__cxa_atexit@plt+0x1ffe48> │ │ │ │ + b 202fdc <__cxa_atexit@plt+0x1f6c90> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c798 <__cxa_atexit@plt+0x20044c> │ │ │ │ + bcc 2035e0 <__cxa_atexit@plt+0x1f7294> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub lr, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #364] @ 20c84c <__cxa_atexit@plt+0x200500> │ │ │ │ + ldr r1, [pc, #364] @ 203694 <__cxa_atexit@plt+0x1f7348> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #19 │ │ │ │ sub r2, r3, #26 │ │ │ │ - ldr r8, [pc, #352] @ 20c850 <__cxa_atexit@plt+0x200504> │ │ │ │ + ldr r8, [pc, #352] @ 203698 <__cxa_atexit@plt+0x1f734c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ stmib r6, {r1, r7, r8} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 20c774 <__cxa_atexit@plt+0x200428> │ │ │ │ + b 2035bc <__cxa_atexit@plt+0x1f7270> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c790 <__cxa_atexit@plt+0x200444> │ │ │ │ + bcc 2035d8 <__cxa_atexit@plt+0x1f728c> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr r0, [pc, #264] @ 20c838 <__cxa_atexit@plt+0x2004ec> │ │ │ │ + ldr r0, [pc, #264] @ 203680 <__cxa_atexit@plt+0x1f7334> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #244] @ 20c83c <__cxa_atexit@plt+0x2004f0> │ │ │ │ + ldr r8, [pc, #244] @ 203684 <__cxa_atexit@plt+0x1f7338> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #26 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #232] @ 20c840 <__cxa_atexit@plt+0x2004f4> │ │ │ │ + ldr r7, [pc, #232] @ 203688 <__cxa_atexit@plt+0x1f733c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ - b 20c7a4 <__cxa_atexit@plt+0x200458> │ │ │ │ + b 2035ec <__cxa_atexit@plt+0x1f72a0> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ - b 20c7a4 <__cxa_atexit@plt+0x200458> │ │ │ │ + b 2035ec <__cxa_atexit@plt+0x1f72a0> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - b 20c7a4 <__cxa_atexit@plt+0x200458> │ │ │ │ + b 2035ec <__cxa_atexit@plt+0x1f72a0> │ │ │ │ mov r6, #32 │ │ │ │ - b 20c7a4 <__cxa_atexit@plt+0x200458> │ │ │ │ + b 2035ec <__cxa_atexit@plt+0x1f72a0> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121189c │ │ │ │ - @ instruction: 0x0121185c │ │ │ │ - @ instruction: 0x01211928 │ │ │ │ - @ instruction: 0x01211918 │ │ │ │ - @ instruction: 0x012118e8 │ │ │ │ - @ instruction: 0x01211424 │ │ │ │ - @ instruction: 0x0121141c │ │ │ │ - ldrdeq r1, [r1, -ip]! │ │ │ │ - @ instruction: 0x0121199c │ │ │ │ - @ instruction: 0x0121199c │ │ │ │ - @ instruction: 0x0121196c │ │ │ │ - @ instruction: 0x01211520 │ │ │ │ - @ instruction: 0x01211524 │ │ │ │ - strdeq r1, [r1, -r0]! │ │ │ │ - smlawbeq r1, r4, r6, r1 │ │ │ │ - @ instruction: 0x01211690 │ │ │ │ - @ instruction: 0x01211644 │ │ │ │ - @ instruction: 0x01211604 │ │ │ │ - @ instruction: 0x01211614 │ │ │ │ - smlawteq r1, r0, r5, r1 │ │ │ │ - @ instruction: 0x012117ac │ │ │ │ - @ instruction: 0x012117bc │ │ │ │ - @ instruction: 0x01211770 │ │ │ │ - @ instruction: 0x012114ac │ │ │ │ - @ instruction: 0x01211498 │ │ │ │ - @ instruction: 0x01211464 │ │ │ │ - smlawteq r1, r4, r3, r1 │ │ │ │ - @ instruction: 0x01211398 │ │ │ │ - @ instruction: 0x01211370 │ │ │ │ - @ instruction: 0x01211378 │ │ │ │ - @ instruction: 0x0121134c │ │ │ │ - @ instruction: 0x012115a4 │ │ │ │ - @ instruction: 0x01211570 │ │ │ │ - @ instruction: 0x01211558 │ │ │ │ - smlawteq r1, r8, r2, r1 │ │ │ │ - @ instruction: 0x01211294 │ │ │ │ - @ instruction: 0x0121127c │ │ │ │ - strdeq r1, [r1, -r4]! │ │ │ │ - smlawteq r1, r8, r6, r1 │ │ │ │ - @ instruction: 0x01211318 │ │ │ │ - @ instruction: 0x012112ec │ │ │ │ - @ instruction: 0x01211834 │ │ │ │ - strdeq r1, [r1, -r8]! │ │ │ │ - @ instruction: 0x012117e8 │ │ │ │ - @ instruction: 0x01211754 │ │ │ │ - @ instruction: 0x01211710 │ │ │ │ + @ instruction: 0x0121aa30 │ │ │ │ + strdeq sl, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121aabc │ │ │ │ + @ instruction: 0x0121aaac │ │ │ │ + @ instruction: 0x0121aa7c │ │ │ │ + @ instruction: 0x0121a5b8 │ │ │ │ + @ instruction: 0x0121a5b0 │ │ │ │ + @ instruction: 0x0121a570 │ │ │ │ + @ instruction: 0x0121ab30 │ │ │ │ + @ instruction: 0x0121ab30 │ │ │ │ + @ instruction: 0x0121ab00 │ │ │ │ + @ instruction: 0x0121a6b4 │ │ │ │ + @ instruction: 0x0121a6b8 │ │ │ │ + smlawbeq r1, r4, r6, sl │ │ │ │ + @ instruction: 0x0121a818 │ │ │ │ + @ instruction: 0x0121a824 │ │ │ │ + ldrdeq sl, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121a798 │ │ │ │ + @ instruction: 0x0121a7a8 │ │ │ │ + @ instruction: 0x0121a754 │ │ │ │ + @ instruction: 0x0121a940 │ │ │ │ + @ instruction: 0x0121a950 │ │ │ │ + @ instruction: 0x0121a904 │ │ │ │ + @ instruction: 0x0121a640 │ │ │ │ + @ instruction: 0x0121a62c │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121a558 │ │ │ │ + @ instruction: 0x0121a52c │ │ │ │ + @ instruction: 0x0121a504 │ │ │ │ + @ instruction: 0x0121a50c │ │ │ │ + @ instruction: 0x0121a4e0 │ │ │ │ + @ instruction: 0x0121a738 │ │ │ │ + @ instruction: 0x0121a704 │ │ │ │ + @ instruction: 0x0121a6ec │ │ │ │ + @ instruction: 0x0121a45c │ │ │ │ + @ instruction: 0x0121a428 │ │ │ │ + @ instruction: 0x0121a410 │ │ │ │ + smlawbeq r1, r8, r8, sl │ │ │ │ + @ instruction: 0x0121a85c │ │ │ │ + @ instruction: 0x0121a4ac │ │ │ │ + smlawbeq r1, r0, r4, sl │ │ │ │ + smlawteq r1, r8, r9, sl │ │ │ │ + smlawbeq r1, ip, r9, sl │ │ │ │ + @ instruction: 0x0121a97c │ │ │ │ + @ instruction: 0x0121a8e8 │ │ │ │ + @ instruction: 0x0121a8a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20c898 <__cxa_atexit@plt+0x20054c> │ │ │ │ - ldr r5, [pc, #32] @ 20c8a8 <__cxa_atexit@plt+0x20055c> │ │ │ │ + bhi 2036e0 <__cxa_atexit@plt+0x1f7394> │ │ │ │ + ldr r5, [pc, #32] @ 2036f0 <__cxa_atexit@plt+0x1f73a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20c8ac <__cxa_atexit@plt+0x200560> │ │ │ │ + ldr r7, [pc, #12] @ 2036f4 <__cxa_atexit@plt+0x1f73a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq pc, r0, lsr #30 │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20c918 <__cxa_atexit@plt+0x2005cc> │ │ │ │ - ldr r3, [pc, #188] @ 20c988 <__cxa_atexit@plt+0x20063c> │ │ │ │ + bne 203760 <__cxa_atexit@plt+0x1f7414> │ │ │ │ + ldr r3, [pc, #188] @ 2037d0 <__cxa_atexit@plt+0x1f7484> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20c96c <__cxa_atexit@plt+0x200620> │ │ │ │ + beq 2037b4 <__cxa_atexit@plt+0x1f7468> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c974 <__cxa_atexit@plt+0x200628> │ │ │ │ - ldr r2, [pc, #152] @ 20c98c <__cxa_atexit@plt+0x200640> │ │ │ │ + bcc 2037bc <__cxa_atexit@plt+0x1f7470> │ │ │ │ + ldr r2, [pc, #152] @ 2037d4 <__cxa_atexit@plt+0x1f7488> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 20c984 <__cxa_atexit@plt+0x200638> │ │ │ │ + ldr r3, [pc, #100] @ 2037cc <__cxa_atexit@plt+0x1f7480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20c96c <__cxa_atexit@plt+0x200620> │ │ │ │ + beq 2037b4 <__cxa_atexit@plt+0x1f7468> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20c974 <__cxa_atexit@plt+0x200628> │ │ │ │ - ldr r2, [pc, #72] @ 20c990 <__cxa_atexit@plt+0x200644> │ │ │ │ + bcc 2037bc <__cxa_atexit@plt+0x1f7470> │ │ │ │ + ldr r2, [pc, #72] @ 2037d8 <__cxa_atexit@plt+0x1f748c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -524685,165 +515359,165 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x012111bc │ │ │ │ - @ instruction: 0x01210f38 │ │ │ │ + @ instruction: 0x0121a350 │ │ │ │ + strdeq sl, [r1, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20c9d8 <__cxa_atexit@plt+0x20068c> │ │ │ │ - ldr r2, [pc, #44] @ 20c9e4 <__cxa_atexit@plt+0x200698> │ │ │ │ + bcc 203820 <__cxa_atexit@plt+0x1f74d4> │ │ │ │ + ldr r2, [pc, #44] @ 20382c <__cxa_atexit@plt+0x1f74e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r1, [r1, -r8]! │ │ │ │ + smlawbeq r1, ip, r2, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ca2c <__cxa_atexit@plt+0x2006e0> │ │ │ │ - ldr r2, [pc, #44] @ 20ca38 <__cxa_atexit@plt+0x2006ec> │ │ │ │ + bcc 203874 <__cxa_atexit@plt+0x1f7528> │ │ │ │ + ldr r2, [pc, #44] @ 203880 <__cxa_atexit@plt+0x1f7534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210e74 │ │ │ │ + @ instruction: 0x0121a02c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20ca80 <__cxa_atexit@plt+0x200734> │ │ │ │ - ldr r7, [pc, #52] @ 20ca94 <__cxa_atexit@plt+0x200748> │ │ │ │ + bhi 2038c8 <__cxa_atexit@plt+0x1f757c> │ │ │ │ + ldr r7, [pc, #52] @ 2038dc <__cxa_atexit@plt+0x1f7590> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20ca74 <__cxa_atexit@plt+0x200728> │ │ │ │ + beq 2038bc <__cxa_atexit@plt+0x1f7570> │ │ │ │ mov r7, r8 │ │ │ │ - b 20caa4 <__cxa_atexit@plt+0x200758> │ │ │ │ + b 2038ec <__cxa_atexit@plt+0x1f75a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20ca98 <__cxa_atexit@plt+0x20074c> │ │ │ │ + ldr r7, [pc, #16] @ 2038e0 <__cxa_atexit@plt+0x1f7594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ + tsteq r0, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 20caf4 <__cxa_atexit@plt+0x2007a8> │ │ │ │ + bne 20393c <__cxa_atexit@plt+0x1f75f0> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20cb2c <__cxa_atexit@plt+0x2007e0> │ │ │ │ + bcc 203974 <__cxa_atexit@plt+0x1f7628> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #92] @ 20cb38 <__cxa_atexit@plt+0x2007ec> │ │ │ │ + ldr lr, [pc, #92] @ 203980 <__cxa_atexit@plt+0x1f7634> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 20cb3c <__cxa_atexit@plt+0x2007f0> │ │ │ │ + ldr r0, [pc, #88] @ 203984 <__cxa_atexit@plt+0x1f7638> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20cb2c <__cxa_atexit@plt+0x2007e0> │ │ │ │ + bcc 203974 <__cxa_atexit@plt+0x1f7628> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #44] @ 20cb40 <__cxa_atexit@plt+0x2007f4> │ │ │ │ + ldr lr, [pc, #44] @ 203988 <__cxa_atexit@plt+0x1f763c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 20cb44 <__cxa_atexit@plt+0x2007f8> │ │ │ │ + ldr r0, [pc, #40] @ 20398c <__cxa_atexit@plt+0x1f7640> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210f1c │ │ │ │ - strdeq r0, [r1, -r0]! @ │ │ │ │ - smlawteq r1, r8, lr, r0 │ │ │ │ - @ instruction: 0x01210eb8 │ │ │ │ + strheq sl, [r1, -r0]! │ │ │ │ + smlawbeq r1, r4, r0, sl │ │ │ │ + qsubeq sl, ip, r1 │ │ │ │ + @ instruction: 0x0121a04c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20cb74 <__cxa_atexit@plt+0x200828> │ │ │ │ - ldr r7, [pc, #28] @ 20cb84 <__cxa_atexit@plt+0x200838> │ │ │ │ + bhi 2039bc <__cxa_atexit@plt+0x1f7670> │ │ │ │ + ldr r7, [pc, #28] @ 2039cc <__cxa_atexit@plt+0x1f7680> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20cb88 <__cxa_atexit@plt+0x20083c> │ │ │ │ + ldr r7, [pc, #12] @ 2039d0 <__cxa_atexit@plt+0x1f7684> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, ip, asr ip @ │ │ │ │ + tsteq r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20cbbc <__cxa_atexit@plt+0x200870> │ │ │ │ - ldr r3, [pc, #132] @ 20cc2c <__cxa_atexit@plt+0x2008e0> │ │ │ │ + bne 203a04 <__cxa_atexit@plt+0x1f76b8> │ │ │ │ + ldr r3, [pc, #132] @ 203a74 <__cxa_atexit@plt+0x1f7728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cc10 <__cxa_atexit@plt+0x2008c4> │ │ │ │ - b 20cc3c <__cxa_atexit@plt+0x2008f0> │ │ │ │ - ldr r3, [pc, #100] @ 20cc28 <__cxa_atexit@plt+0x2008dc> │ │ │ │ + beq 203a58 <__cxa_atexit@plt+0x1f770c> │ │ │ │ + b 203a84 <__cxa_atexit@plt+0x1f7738> │ │ │ │ + ldr r3, [pc, #100] @ 203a70 <__cxa_atexit@plt+0x1f7724> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cc10 <__cxa_atexit@plt+0x2008c4> │ │ │ │ + beq 203a58 <__cxa_atexit@plt+0x1f770c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20cc18 <__cxa_atexit@plt+0x2008cc> │ │ │ │ - ldr r2, [pc, #68] @ 20cc30 <__cxa_atexit@plt+0x2008e4> │ │ │ │ + bcc 203a60 <__cxa_atexit@plt+0x1f7714> │ │ │ │ + ldr r2, [pc, #68] @ 203a78 <__cxa_atexit@plt+0x1f772c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -524854,59 +515528,59 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01210e6c │ │ │ │ + @ instruction: 0x0121a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ccb8 <__cxa_atexit@plt+0x20096c> │ │ │ │ - ldr r3, [pc, #248] @ 20cd48 <__cxa_atexit@plt+0x2009fc> │ │ │ │ + bne 203b00 <__cxa_atexit@plt+0x1f77b4> │ │ │ │ + ldr r3, [pc, #248] @ 203b90 <__cxa_atexit@plt+0x1f7844> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cd0c <__cxa_atexit@plt+0x2009c0> │ │ │ │ + beq 203b54 <__cxa_atexit@plt+0x1f7808> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #220] @ 20cd4c <__cxa_atexit@plt+0x200a00> │ │ │ │ + ldr r3, [pc, #220] @ 203b94 <__cxa_atexit@plt+0x1f7848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cd14 <__cxa_atexit@plt+0x2009c8> │ │ │ │ + beq 203b5c <__cxa_atexit@plt+0x1f7810> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20cd30 <__cxa_atexit@plt+0x2009e4> │ │ │ │ + bcc 203b78 <__cxa_atexit@plt+0x1f782c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #172] @ 20cd54 <__cxa_atexit@plt+0x200a08> │ │ │ │ + ldr r0, [pc, #172] @ 203b9c <__cxa_atexit@plt+0x1f7850> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #132] @ 20cd44 <__cxa_atexit@plt+0x2009f8> │ │ │ │ + ldr r3, [pc, #132] @ 203b8c <__cxa_atexit@plt+0x1f7840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cd0c <__cxa_atexit@plt+0x2009c0> │ │ │ │ + beq 203b54 <__cxa_atexit@plt+0x1f7808> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20cd20 <__cxa_atexit@plt+0x2009d4> │ │ │ │ - ldr r2, [pc, #104] @ 20cd50 <__cxa_atexit@plt+0x200a04> │ │ │ │ + bcc 203b68 <__cxa_atexit@plt+0x1f781c> │ │ │ │ + ldr r2, [pc, #104] @ 203b98 <__cxa_atexit@plt+0x1f784c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -524926,32 +515600,32 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01210d74 │ │ │ │ - @ instruction: 0x01210db8 │ │ │ │ + @ instruction: 0x01219f08 │ │ │ │ + @ instruction: 0x01219f4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20cdf0 <__cxa_atexit@plt+0x200aa4> │ │ │ │ + ldr r1, [pc, #128] @ 203c38 <__cxa_atexit@plt+0x1f78ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20cdd0 <__cxa_atexit@plt+0x200a84> │ │ │ │ + beq 203c18 <__cxa_atexit@plt+0x1f78cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20cddc <__cxa_atexit@plt+0x200a90> │ │ │ │ - ldr lr, [pc, #88] @ 20cdf4 <__cxa_atexit@plt+0x200aa8> │ │ │ │ + bcc 203c24 <__cxa_atexit@plt+0x1f78d8> │ │ │ │ + ldr lr, [pc, #88] @ 203c3c <__cxa_atexit@plt+0x1f78f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -524967,263 +515641,263 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r1, r4, ip, r0 │ │ │ │ + @ instruction: 0x01219e58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ce44 <__cxa_atexit@plt+0x200af8> │ │ │ │ - ldr lr, [pc, #52] @ 20ce50 <__cxa_atexit@plt+0x200b04> │ │ │ │ + bcc 203c8c <__cxa_atexit@plt+0x1f7940> │ │ │ │ + ldr lr, [pc, #52] @ 203c98 <__cxa_atexit@plt+0x1f794c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210c44 │ │ │ │ + ldrdeq r9, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ce98 <__cxa_atexit@plt+0x200b4c> │ │ │ │ - ldr r2, [pc, #44] @ 20cea4 <__cxa_atexit@plt+0x200b58> │ │ │ │ + bcc 203ce0 <__cxa_atexit@plt+0x1f7994> │ │ │ │ + ldr r2, [pc, #44] @ 203cec <__cxa_atexit@plt+0x1f79a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smulwteq r1, r4, fp │ │ │ │ + @ instruction: 0x01219d78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ceec <__cxa_atexit@plt+0x200ba0> │ │ │ │ - ldr r2, [pc, #44] @ 20cef8 <__cxa_atexit@plt+0x200bac> │ │ │ │ + bcc 203d34 <__cxa_atexit@plt+0x1f79e8> │ │ │ │ + ldr r2, [pc, #44] @ 203d40 <__cxa_atexit@plt+0x1f79f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r1, ip, fp, r0 │ │ │ │ + @ instruction: 0x01219d20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20cf40 <__cxa_atexit@plt+0x200bf4> │ │ │ │ - ldr r7, [pc, #52] @ 20cf54 <__cxa_atexit@plt+0x200c08> │ │ │ │ + bhi 203d88 <__cxa_atexit@plt+0x1f7a3c> │ │ │ │ + ldr r7, [pc, #52] @ 203d9c <__cxa_atexit@plt+0x1f7a50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20cf34 <__cxa_atexit@plt+0x200be8> │ │ │ │ + beq 203d7c <__cxa_atexit@plt+0x1f7a30> │ │ │ │ mov r7, r8 │ │ │ │ - b 20cf64 <__cxa_atexit@plt+0x200c18> │ │ │ │ + b 203dac <__cxa_atexit@plt+0x1f7a60> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20cf58 <__cxa_atexit@plt+0x200c0c> │ │ │ │ + ldr r7, [pc, #16] @ 203da0 <__cxa_atexit@plt+0x1f7a54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x010fb894 │ │ │ │ + @ instruction: 0x011043bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 20cfdc <__cxa_atexit@plt+0x200c90> │ │ │ │ + beq 203e24 <__cxa_atexit@plt+0x1f7ad8> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20d030 <__cxa_atexit@plt+0x200ce4> │ │ │ │ + bne 203e78 <__cxa_atexit@plt+0x1f7b2c> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20d070 <__cxa_atexit@plt+0x200d24> │ │ │ │ + bcc 203eb8 <__cxa_atexit@plt+0x1f7b6c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr lr, [pc, #248] @ 20d09c <__cxa_atexit@plt+0x200d50> │ │ │ │ + ldr lr, [pc, #248] @ 203ee4 <__cxa_atexit@plt+0x1f7b98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #228] @ 20d0a0 <__cxa_atexit@plt+0x200d54> │ │ │ │ + ldr r9, [pc, #228] @ 203ee8 <__cxa_atexit@plt+0x1f7b9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ - b 20d024 <__cxa_atexit@plt+0x200cd8> │ │ │ │ + b 203e6c <__cxa_atexit@plt+0x1f7b20> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20d078 <__cxa_atexit@plt+0x200d2c> │ │ │ │ + bcc 203ec0 <__cxa_atexit@plt+0x1f7b74> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r9, r3, #11 │ │ │ │ - ldr lr, [pc, #144] @ 20d090 <__cxa_atexit@plt+0x200d44> │ │ │ │ + ldr lr, [pc, #144] @ 203ed8 <__cxa_atexit@plt+0x1f7b8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #23 │ │ │ │ - ldr r8, [pc, #136] @ 20d094 <__cxa_atexit@plt+0x200d48> │ │ │ │ + ldr r8, [pc, #136] @ 203edc <__cxa_atexit@plt+0x1f7b90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #132] @ 20d098 <__cxa_atexit@plt+0x200d4c> │ │ │ │ + ldr r1, [pc, #132] @ 203ee0 <__cxa_atexit@plt+0x1f7b94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r7, r8} │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20d080 <__cxa_atexit@plt+0x200d34> │ │ │ │ + bcc 203ec8 <__cxa_atexit@plt+0x1f7b7c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #80] @ 20d0a4 <__cxa_atexit@plt+0x200d58> │ │ │ │ + ldr lr, [pc, #80] @ 203eec <__cxa_atexit@plt+0x1f7ba0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 20d0a8 <__cxa_atexit@plt+0x200d5c> │ │ │ │ + ldr r0, [pc, #76] @ 203ef0 <__cxa_atexit@plt+0x1f7ba4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 20d084 <__cxa_atexit@plt+0x200d38> │ │ │ │ + b 203ecc <__cxa_atexit@plt+0x1f7b80> │ │ │ │ mov r6, #28 │ │ │ │ - b 20d084 <__cxa_atexit@plt+0x200d38> │ │ │ │ + b 203ecc <__cxa_atexit@plt+0x1f7b80> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq r0, [r1, -r8]! │ │ │ │ - ldrdeq r0, [r1, -r0]! @ │ │ │ │ - smlawteq r1, r0, r9, r0 │ │ │ │ - @ instruction: 0x01210a54 │ │ │ │ - @ instruction: 0x01210a18 │ │ │ │ - smlawbeq r1, r8, r9, r0 │ │ │ │ - @ instruction: 0x01210978 │ │ │ │ + smlawbeq r1, ip, fp, r9 │ │ │ │ + @ instruction: 0x01219b64 │ │ │ │ + @ instruction: 0x01219b54 │ │ │ │ + @ instruction: 0x01219be8 │ │ │ │ + @ instruction: 0x01219bac │ │ │ │ + @ instruction: 0x01219b1c │ │ │ │ + @ instruction: 0x01219b0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20d0d8 <__cxa_atexit@plt+0x200d8c> │ │ │ │ - ldr r7, [pc, #28] @ 20d0e8 <__cxa_atexit@plt+0x200d9c> │ │ │ │ + bhi 203f20 <__cxa_atexit@plt+0x1f7bd4> │ │ │ │ + ldr r7, [pc, #28] @ 203f30 <__cxa_atexit@plt+0x1f7be4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20d0ec <__cxa_atexit@plt+0x200da0> │ │ │ │ + ldr r7, [pc, #12] @ 203f34 <__cxa_atexit@plt+0x1f7be8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r0, lsl r7 @ │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20d120 <__cxa_atexit@plt+0x200dd4> │ │ │ │ - ldr r3, [pc, #60] @ 20d148 <__cxa_atexit@plt+0x200dfc> │ │ │ │ + bne 203f68 <__cxa_atexit@plt+0x1f7c1c> │ │ │ │ + ldr r3, [pc, #60] @ 203f90 <__cxa_atexit@plt+0x1f7c44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d13c <__cxa_atexit@plt+0x200df0> │ │ │ │ - b 20d154 <__cxa_atexit@plt+0x200e08> │ │ │ │ - ldr r3, [pc, #28] @ 20d144 <__cxa_atexit@plt+0x200df8> │ │ │ │ + beq 203f84 <__cxa_atexit@plt+0x1f7c38> │ │ │ │ + b 203f9c <__cxa_atexit@plt+0x1f7c50> │ │ │ │ + ldr r3, [pc, #28] @ 203f8c <__cxa_atexit@plt+0x1f7c40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d13c <__cxa_atexit@plt+0x200df0> │ │ │ │ - b 20d654 <__cxa_atexit@plt+0x201308> │ │ │ │ + beq 203f84 <__cxa_atexit@plt+0x1f7c38> │ │ │ │ + b 20449c <__cxa_atexit@plt+0x1f8150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20d17c <__cxa_atexit@plt+0x200e30> │ │ │ │ - ldr r3, [pc, #180] @ 20d21c <__cxa_atexit@plt+0x200ed0> │ │ │ │ + bne 203fc4 <__cxa_atexit@plt+0x1f7c78> │ │ │ │ + ldr r3, [pc, #180] @ 204064 <__cxa_atexit@plt+0x1f7d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d1ec <__cxa_atexit@plt+0x200ea0> │ │ │ │ - b 20d22c <__cxa_atexit@plt+0x200ee0> │ │ │ │ - ldr r3, [pc, #144] @ 20d214 <__cxa_atexit@plt+0x200ec8> │ │ │ │ + beq 204034 <__cxa_atexit@plt+0x1f7ce8> │ │ │ │ + b 204074 <__cxa_atexit@plt+0x1f7d28> │ │ │ │ + ldr r3, [pc, #144] @ 20405c <__cxa_atexit@plt+0x1f7d10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d1ec <__cxa_atexit@plt+0x200ea0> │ │ │ │ + beq 204034 <__cxa_atexit@plt+0x1f7ce8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 20d218 <__cxa_atexit@plt+0x200ecc> │ │ │ │ + ldr r3, [pc, #116] @ 204060 <__cxa_atexit@plt+0x1f7d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d1f4 <__cxa_atexit@plt+0x200ea8> │ │ │ │ + beq 20403c <__cxa_atexit@plt+0x1f7cf0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20d200 <__cxa_atexit@plt+0x200eb4> │ │ │ │ + bcc 204048 <__cxa_atexit@plt+0x1f7cfc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #68] @ 20d220 <__cxa_atexit@plt+0x200ed4> │ │ │ │ + ldr r0, [pc, #68] @ 204068 <__cxa_atexit@plt+0x1f7d1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -525234,68 +515908,68 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01210978 │ │ │ │ + @ instruction: 0x01219b0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20d29c <__cxa_atexit@plt+0x200f50> │ │ │ │ - ldr r3, [pc, #268] @ 20d34c <__cxa_atexit@plt+0x201000> │ │ │ │ + bne 2040e4 <__cxa_atexit@plt+0x1f7d98> │ │ │ │ + ldr r3, [pc, #268] @ 204194 <__cxa_atexit@plt+0x1f7e48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d318 <__cxa_atexit@plt+0x200fcc> │ │ │ │ + beq 204160 <__cxa_atexit@plt+0x1f7e14> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #240] @ 20d350 <__cxa_atexit@plt+0x201004> │ │ │ │ + ldr r3, [pc, #240] @ 204198 <__cxa_atexit@plt+0x1f7e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d320 <__cxa_atexit@plt+0x200fd4> │ │ │ │ + beq 204168 <__cxa_atexit@plt+0x1f7e1c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20d32c <__cxa_atexit@plt+0x200fe0> │ │ │ │ + bcc 204174 <__cxa_atexit@plt+0x1f7e28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #188] @ 20d354 <__cxa_atexit@plt+0x201008> │ │ │ │ + ldr r0, [pc, #188] @ 20419c <__cxa_atexit@plt+0x1f7e50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - b 20d2fc <__cxa_atexit@plt+0x200fb0> │ │ │ │ - ldr r3, [pc, #156] @ 20d340 <__cxa_atexit@plt+0x200ff4> │ │ │ │ + b 204144 <__cxa_atexit@plt+0x1f7df8> │ │ │ │ + ldr r3, [pc, #156] @ 204188 <__cxa_atexit@plt+0x1f7e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d318 <__cxa_atexit@plt+0x200fcc> │ │ │ │ + beq 204160 <__cxa_atexit@plt+0x1f7e14> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #128] @ 20d344 <__cxa_atexit@plt+0x200ff8> │ │ │ │ + ldr r3, [pc, #128] @ 20418c <__cxa_atexit@plt+0x1f7e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d320 <__cxa_atexit@plt+0x200fd4> │ │ │ │ + beq 204168 <__cxa_atexit@plt+0x1f7e1c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20d32c <__cxa_atexit@plt+0x200fe0> │ │ │ │ + bcc 204174 <__cxa_atexit@plt+0x1f7e28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 20d348 <__cxa_atexit@plt+0x200ffc> │ │ │ │ + ldr r0, [pc, #76] @ 204190 <__cxa_atexit@plt+0x1f7e44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -525308,34 +515982,34 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x0121085c │ │ │ │ + strdeq r9, [r1, -r0]! │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - smlawteq r1, r4, r8, r0 │ │ │ │ + @ instruction: 0x01219a58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20d3f0 <__cxa_atexit@plt+0x2010a4> │ │ │ │ + ldr r1, [pc, #128] @ 204238 <__cxa_atexit@plt+0x1f7eec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d3d0 <__cxa_atexit@plt+0x201084> │ │ │ │ + beq 204218 <__cxa_atexit@plt+0x1f7ecc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20d3dc <__cxa_atexit@plt+0x201090> │ │ │ │ - ldr lr, [pc, #88] @ 20d3f4 <__cxa_atexit@plt+0x2010a8> │ │ │ │ + bcc 204224 <__cxa_atexit@plt+0x1f7ed8> │ │ │ │ + ldr lr, [pc, #88] @ 20423c <__cxa_atexit@plt+0x1f7ef0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -525351,54 +516025,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r1, r0, r7, r0 │ │ │ │ + @ instruction: 0x01219954 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20d444 <__cxa_atexit@plt+0x2010f8> │ │ │ │ - ldr lr, [pc, #52] @ 20d450 <__cxa_atexit@plt+0x201104> │ │ │ │ + bcc 20428c <__cxa_atexit@plt+0x1f7f40> │ │ │ │ + ldr lr, [pc, #52] @ 204298 <__cxa_atexit@plt+0x1f7f4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210740 │ │ │ │ + ldrdeq r9, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20d4ec <__cxa_atexit@plt+0x2011a0> │ │ │ │ + ldr r1, [pc, #128] @ 204334 <__cxa_atexit@plt+0x1f7fe8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d4cc <__cxa_atexit@plt+0x201180> │ │ │ │ + beq 204314 <__cxa_atexit@plt+0x1f7fc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20d4d8 <__cxa_atexit@plt+0x20118c> │ │ │ │ - ldr lr, [pc, #88] @ 20d4f0 <__cxa_atexit@plt+0x2011a4> │ │ │ │ + bcc 204320 <__cxa_atexit@plt+0x1f7fd4> │ │ │ │ + ldr lr, [pc, #88] @ 204338 <__cxa_atexit@plt+0x1f7fec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -525414,54 +516088,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r1, r0, r6, r0 │ │ │ │ + @ instruction: 0x01219854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20d540 <__cxa_atexit@plt+0x2011f4> │ │ │ │ - ldr lr, [pc, #52] @ 20d54c <__cxa_atexit@plt+0x201200> │ │ │ │ + bcc 204388 <__cxa_atexit@plt+0x1f803c> │ │ │ │ + ldr lr, [pc, #52] @ 204394 <__cxa_atexit@plt+0x1f8048> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210640 │ │ │ │ + ldrdeq r9, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20d5e8 <__cxa_atexit@plt+0x20129c> │ │ │ │ + ldr r1, [pc, #128] @ 204430 <__cxa_atexit@plt+0x1f80e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d5c8 <__cxa_atexit@plt+0x20127c> │ │ │ │ + beq 204410 <__cxa_atexit@plt+0x1f80c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20d5d4 <__cxa_atexit@plt+0x201288> │ │ │ │ - ldr lr, [pc, #88] @ 20d5ec <__cxa_atexit@plt+0x2012a0> │ │ │ │ + bcc 20441c <__cxa_atexit@plt+0x1f80d0> │ │ │ │ + ldr lr, [pc, #88] @ 204434 <__cxa_atexit@plt+0x1f80e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -525477,94 +516151,94 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r1, r0, r5, r0 │ │ │ │ + @ instruction: 0x01219754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20d63c <__cxa_atexit@plt+0x2012f0> │ │ │ │ - ldr lr, [pc, #52] @ 20d648 <__cxa_atexit@plt+0x2012fc> │ │ │ │ + bcc 204484 <__cxa_atexit@plt+0x1f8138> │ │ │ │ + ldr lr, [pc, #52] @ 204490 <__cxa_atexit@plt+0x1f8144> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210540 │ │ │ │ + ldrdeq r9, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20d6d0 <__cxa_atexit@plt+0x201384> │ │ │ │ - ldr r3, [pc, #264] @ 20d770 <__cxa_atexit@plt+0x201424> │ │ │ │ + bne 204518 <__cxa_atexit@plt+0x1f81cc> │ │ │ │ + ldr r3, [pc, #264] @ 2045b8 <__cxa_atexit@plt+0x1f826c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d740 <__cxa_atexit@plt+0x2013f4> │ │ │ │ + beq 204588 <__cxa_atexit@plt+0x1f823c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #236] @ 20d774 <__cxa_atexit@plt+0x201428> │ │ │ │ + ldr r3, [pc, #236] @ 2045bc <__cxa_atexit@plt+0x1f8270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d748 <__cxa_atexit@plt+0x2013fc> │ │ │ │ + beq 204590 <__cxa_atexit@plt+0x1f8244> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20d754 <__cxa_atexit@plt+0x201408> │ │ │ │ + bcc 20459c <__cxa_atexit@plt+0x1f8250> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #184] @ 20d778 <__cxa_atexit@plt+0x20142c> │ │ │ │ + ldr r0, [pc, #184] @ 2045c0 <__cxa_atexit@plt+0x1f8274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #144] @ 20d768 <__cxa_atexit@plt+0x20141c> │ │ │ │ + ldr r3, [pc, #144] @ 2045b0 <__cxa_atexit@plt+0x1f8264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d740 <__cxa_atexit@plt+0x2013f4> │ │ │ │ + beq 204588 <__cxa_atexit@plt+0x1f823c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 20d76c <__cxa_atexit@plt+0x201420> │ │ │ │ + ldr r3, [pc, #116] @ 2045b4 <__cxa_atexit@plt+0x1f8268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d748 <__cxa_atexit@plt+0x2013fc> │ │ │ │ + beq 204590 <__cxa_atexit@plt+0x1f8244> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20d754 <__cxa_atexit@plt+0x201408> │ │ │ │ + bcc 20459c <__cxa_atexit@plt+0x1f8250> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 20d77c <__cxa_atexit@plt+0x201430> │ │ │ │ + ldr r0, [pc, #76] @ 2045c4 <__cxa_atexit@plt+0x1f8278> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -525576,32 +516250,32 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - @ instruction: 0x01210490 │ │ │ │ - @ instruction: 0x01210430 │ │ │ │ + @ instruction: 0x01219624 │ │ │ │ + smlawteq r1, r4, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20d818 <__cxa_atexit@plt+0x2014cc> │ │ │ │ + ldr r1, [pc, #128] @ 204660 <__cxa_atexit@plt+0x1f8314> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d7f8 <__cxa_atexit@plt+0x2014ac> │ │ │ │ + beq 204640 <__cxa_atexit@plt+0x1f82f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20d804 <__cxa_atexit@plt+0x2014b8> │ │ │ │ - ldr lr, [pc, #88] @ 20d81c <__cxa_atexit@plt+0x2014d0> │ │ │ │ + bcc 20464c <__cxa_atexit@plt+0x1f8300> │ │ │ │ + ldr lr, [pc, #88] @ 204664 <__cxa_atexit@plt+0x1f8318> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -525617,54 +516291,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawbeq r1, ip, r3, r0 │ │ │ │ + @ instruction: 0x01219520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20d86c <__cxa_atexit@plt+0x201520> │ │ │ │ - ldr lr, [pc, #52] @ 20d878 <__cxa_atexit@plt+0x20152c> │ │ │ │ + bcc 2046b4 <__cxa_atexit@plt+0x1f8368> │ │ │ │ + ldr lr, [pc, #52] @ 2046c0 <__cxa_atexit@plt+0x1f8374> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0121030c │ │ │ │ + @ instruction: 0x012194a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20d914 <__cxa_atexit@plt+0x2015c8> │ │ │ │ + ldr r1, [pc, #128] @ 20475c <__cxa_atexit@plt+0x1f8410> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20d8f4 <__cxa_atexit@plt+0x2015a8> │ │ │ │ + beq 20473c <__cxa_atexit@plt+0x1f83f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ - ldr lr, [pc, #88] @ 20d918 <__cxa_atexit@plt+0x2015cc> │ │ │ │ + bcc 204748 <__cxa_atexit@plt+0x1f83fc> │ │ │ │ + ldr lr, [pc, #88] @ 204760 <__cxa_atexit@plt+0x1f8414> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -525680,337 +516354,337 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smulwbeq r1, r0, r2 │ │ │ │ + @ instruction: 0x01219434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20d968 <__cxa_atexit@plt+0x20161c> │ │ │ │ - ldr lr, [pc, #52] @ 20d974 <__cxa_atexit@plt+0x201628> │ │ │ │ + bcc 2047b0 <__cxa_atexit@plt+0x1f8464> │ │ │ │ + ldr lr, [pc, #52] @ 2047bc <__cxa_atexit@plt+0x1f8470> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x01210220 │ │ │ │ + @ instruction: 0x012193b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20d9bc <__cxa_atexit@plt+0x201670> │ │ │ │ - ldr r7, [pc, #52] @ 20d9d0 <__cxa_atexit@plt+0x201684> │ │ │ │ + bhi 204804 <__cxa_atexit@plt+0x1f84b8> │ │ │ │ + ldr r7, [pc, #52] @ 204818 <__cxa_atexit@plt+0x1f84cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20d9b0 <__cxa_atexit@plt+0x201664> │ │ │ │ + beq 2047f8 <__cxa_atexit@plt+0x1f84ac> │ │ │ │ mov r7, r8 │ │ │ │ - b 20d9e0 <__cxa_atexit@plt+0x201694> │ │ │ │ + b 204828 <__cxa_atexit@plt+0x1f84dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20d9d4 <__cxa_atexit@plt+0x201688> │ │ │ │ + ldr r7, [pc, #16] @ 20481c <__cxa_atexit@plt+0x1f84d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r0, lsr lr @ │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 20da78 <__cxa_atexit@plt+0x20172c> │ │ │ │ + beq 2048c0 <__cxa_atexit@plt+0x1f8574> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20dadc <__cxa_atexit@plt+0x201790> │ │ │ │ + bne 204924 <__cxa_atexit@plt+0x1f85d8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 20db48 <__cxa_atexit@plt+0x2017fc> │ │ │ │ + beq 204990 <__cxa_atexit@plt+0x1f8644> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 20dbb8 <__cxa_atexit@plt+0x20186c> │ │ │ │ + bne 204a00 <__cxa_atexit@plt+0x1f86b4> │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20dc2c <__cxa_atexit@plt+0x2018e0> │ │ │ │ + bcc 204a74 <__cxa_atexit@plt+0x1f8728> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr r9, [pc, #556] @ 20dc68 <__cxa_atexit@plt+0x20191c> │ │ │ │ + ldr r9, [pc, #556] @ 204ab0 <__cxa_atexit@plt+0x1f8764> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r1, r3, #18 │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ sub r0, r3, #31 │ │ │ │ sub r1, r3, #43 @ 0x2b │ │ │ │ - ldr r2, [pc, #524] @ 20dc6c <__cxa_atexit@plt+0x201920> │ │ │ │ + ldr r2, [pc, #524] @ 204ab4 <__cxa_atexit@plt+0x1f8768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ - b 20dbb0 <__cxa_atexit@plt+0x201864> │ │ │ │ + b 2049f8 <__cxa_atexit@plt+0x1f86ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20dc24 <__cxa_atexit@plt+0x2018d8> │ │ │ │ + bcc 204a6c <__cxa_atexit@plt+0x1f8720> │ │ │ │ ldr lr, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr r2, [pc, #416] @ 20dc44 <__cxa_atexit@plt+0x2018f8> │ │ │ │ + ldr r2, [pc, #416] @ 204a8c <__cxa_atexit@plt+0x1f8740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ - ldr r8, [pc, #400] @ 20dc48 <__cxa_atexit@plt+0x2018fc> │ │ │ │ + ldr r8, [pc, #400] @ 204a90 <__cxa_atexit@plt+0x1f8744> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #392] @ 20dc4c <__cxa_atexit@plt+0x201900> │ │ │ │ + ldr r9, [pc, #392] @ 204a94 <__cxa_atexit@plt+0x1f8748> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9, lr} │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ - b 20db38 <__cxa_atexit@plt+0x2017ec> │ │ │ │ + b 204980 <__cxa_atexit@plt+0x1f8634> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20dc24 <__cxa_atexit@plt+0x2018d8> │ │ │ │ + bcc 204a6c <__cxa_atexit@plt+0x1f8720> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr lr, [pc, #308] @ 20dc3c <__cxa_atexit@plt+0x2018f0> │ │ │ │ + ldr lr, [pc, #308] @ 204a84 <__cxa_atexit@plt+0x1f8738> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #288] @ 20dc40 <__cxa_atexit@plt+0x2018f4> │ │ │ │ + ldr r9, [pc, #288] @ 204a88 <__cxa_atexit@plt+0x1f873c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20dc2c <__cxa_atexit@plt+0x2018e0> │ │ │ │ + bcc 204a74 <__cxa_atexit@plt+0x1f8728> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr r2, [pc, #236] @ 20dc5c <__cxa_atexit@plt+0x201910> │ │ │ │ + ldr r2, [pc, #236] @ 204aa4 <__cxa_atexit@plt+0x1f8758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #19 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r9, [pc, #208] @ 20dc60 <__cxa_atexit@plt+0x201914> │ │ │ │ + ldr r9, [pc, #208] @ 204aa8 <__cxa_atexit@plt+0x1f875c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #43 @ 0x2b │ │ │ │ - ldr r1, [pc, #200] @ 20dc64 <__cxa_atexit@plt+0x201918> │ │ │ │ + ldr r1, [pc, #200] @ 204aac <__cxa_atexit@plt+0x1f8760> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ - b 20dc14 <__cxa_atexit@plt+0x2018c8> │ │ │ │ + b 204a5c <__cxa_atexit@plt+0x1f8710> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20dc24 <__cxa_atexit@plt+0x2018d8> │ │ │ │ + bcc 204a6c <__cxa_atexit@plt+0x1f8720> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr r2, [pc, #112] @ 20dc50 <__cxa_atexit@plt+0x201904> │ │ │ │ + ldr r2, [pc, #112] @ 204a98 <__cxa_atexit@plt+0x1f874c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #23 │ │ │ │ - ldr r8, [pc, #96] @ 20dc54 <__cxa_atexit@plt+0x201908> │ │ │ │ + ldr r8, [pc, #96] @ 204a9c <__cxa_atexit@plt+0x1f8750> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #88] @ 20dc58 <__cxa_atexit@plt+0x20190c> │ │ │ │ + ldr r9, [pc, #88] @ 204aa0 <__cxa_atexit@plt+0x1f8754> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r1, r7, r9, lr} │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 20dc30 <__cxa_atexit@plt+0x2018e4> │ │ │ │ + b 204a78 <__cxa_atexit@plt+0x1f872c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq pc, [r0, -r4]! │ │ │ │ - msreq R8_usr, r4 │ │ │ │ - msreq LR_irq, r8 │ │ │ │ - msreq LR_irq, r0 │ │ │ │ - msreq LR_irq, r0 │ │ │ │ - msreq R8_usr, r8 │ │ │ │ - msreq CPSR_, r8, ror #27 │ │ │ │ - ldrdeq pc, [r0, -r4]! │ │ │ │ - smlawbeq r0, r8, lr, pc @ │ │ │ │ - msreq R8_usr, ip │ │ │ │ - msreq R8_usr, r8 │ │ │ │ - msreq LR_irq, ip │ │ │ │ - msreq LR_irq, r4 │ │ │ │ + @ instruction: 0x01219068 │ │ │ │ + @ instruction: 0x01219048 │ │ │ │ + smlawteq r1, ip, r0, r9 │ │ │ │ + ldrdeq r9, [r1, -r4]! │ │ │ │ + @ instruction: 0x012190a4 │ │ │ │ + @ instruction: 0x01218fac │ │ │ │ + @ instruction: 0x01218f7c │ │ │ │ + @ instruction: 0x01218f68 │ │ │ │ + @ instruction: 0x0121901c │ │ │ │ + @ instruction: 0x01218fe0 │ │ │ │ + smlawteq r1, ip, pc, r8 @ │ │ │ │ + @ instruction: 0x01219150 │ │ │ │ + @ instruction: 0x01219108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20dc9c <__cxa_atexit@plt+0x201950> │ │ │ │ - ldr r7, [pc, #28] @ 20dcac <__cxa_atexit@plt+0x201960> │ │ │ │ + bhi 204ae4 <__cxa_atexit@plt+0x1f8798> │ │ │ │ + ldr r7, [pc, #28] @ 204af4 <__cxa_atexit@plt+0x1f87a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 20dcb0 <__cxa_atexit@plt+0x201964> │ │ │ │ + ldr r7, [pc, #12] @ 204af8 <__cxa_atexit@plt+0x1f87ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq pc, r4, ror #22 │ │ │ │ + tsteq r0, ip, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20dce4 <__cxa_atexit@plt+0x201998> │ │ │ │ - ldr r3, [pc, #60] @ 20dd0c <__cxa_atexit@plt+0x2019c0> │ │ │ │ + bne 204b2c <__cxa_atexit@plt+0x1f87e0> │ │ │ │ + ldr r3, [pc, #60] @ 204b54 <__cxa_atexit@plt+0x1f8808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20dd00 <__cxa_atexit@plt+0x2019b4> │ │ │ │ - b 20dd18 <__cxa_atexit@plt+0x2019cc> │ │ │ │ - ldr r3, [pc, #28] @ 20dd08 <__cxa_atexit@plt+0x2019bc> │ │ │ │ + beq 204b48 <__cxa_atexit@plt+0x1f87fc> │ │ │ │ + b 204b60 <__cxa_atexit@plt+0x1f8814> │ │ │ │ + ldr r3, [pc, #28] @ 204b50 <__cxa_atexit@plt+0x1f8804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20dd00 <__cxa_atexit@plt+0x2019b4> │ │ │ │ - b 20eb0c <__cxa_atexit@plt+0x2027c0> │ │ │ │ + beq 204b48 <__cxa_atexit@plt+0x1f87fc> │ │ │ │ + b 205954 <__cxa_atexit@plt+0x1f9608> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20dd40 <__cxa_atexit@plt+0x2019f4> │ │ │ │ - ldr r3, [pc, #60] @ 20dd68 <__cxa_atexit@plt+0x201a1c> │ │ │ │ + bne 204b88 <__cxa_atexit@plt+0x1f883c> │ │ │ │ + ldr r3, [pc, #60] @ 204bb0 <__cxa_atexit@plt+0x1f8864> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20dd5c <__cxa_atexit@plt+0x201a10> │ │ │ │ - b 20dd74 <__cxa_atexit@plt+0x201a28> │ │ │ │ - ldr r3, [pc, #28] @ 20dd64 <__cxa_atexit@plt+0x201a18> │ │ │ │ + beq 204ba4 <__cxa_atexit@plt+0x1f8858> │ │ │ │ + b 204bbc <__cxa_atexit@plt+0x1f8870> │ │ │ │ + ldr r3, [pc, #28] @ 204bac <__cxa_atexit@plt+0x1f8860> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20dd5c <__cxa_atexit@plt+0x201a10> │ │ │ │ - b 20e390 <__cxa_atexit@plt+0x202044> │ │ │ │ + beq 204ba4 <__cxa_atexit@plt+0x1f8858> │ │ │ │ + b 2051d8 <__cxa_atexit@plt+0x1f8e8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20dd9c <__cxa_atexit@plt+0x201a50> │ │ │ │ - ldr r3, [pc, #60] @ 20ddc4 <__cxa_atexit@plt+0x201a78> │ │ │ │ + bne 204be4 <__cxa_atexit@plt+0x1f8898> │ │ │ │ + ldr r3, [pc, #60] @ 204c0c <__cxa_atexit@plt+0x1f88c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ddb8 <__cxa_atexit@plt+0x201a6c> │ │ │ │ - b 20ddd0 <__cxa_atexit@plt+0x201a84> │ │ │ │ - ldr r3, [pc, #28] @ 20ddc0 <__cxa_atexit@plt+0x201a74> │ │ │ │ + beq 204c00 <__cxa_atexit@plt+0x1f88b4> │ │ │ │ + b 204c18 <__cxa_atexit@plt+0x1f88cc> │ │ │ │ + ldr r3, [pc, #28] @ 204c08 <__cxa_atexit@plt+0x1f88bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ddb8 <__cxa_atexit@plt+0x201a6c> │ │ │ │ - b 20dfe4 <__cxa_atexit@plt+0x201c98> │ │ │ │ + beq 204c00 <__cxa_atexit@plt+0x1f88b4> │ │ │ │ + b 204e2c <__cxa_atexit@plt+0x1f8ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ddf8 <__cxa_atexit@plt+0x201aac> │ │ │ │ - ldr r3, [pc, #132] @ 20de68 <__cxa_atexit@plt+0x201b1c> │ │ │ │ + bne 204c40 <__cxa_atexit@plt+0x1f88f4> │ │ │ │ + ldr r3, [pc, #132] @ 204cb0 <__cxa_atexit@plt+0x1f8964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20de4c <__cxa_atexit@plt+0x201b00> │ │ │ │ - b 20de78 <__cxa_atexit@plt+0x201b2c> │ │ │ │ - ldr r3, [pc, #100] @ 20de64 <__cxa_atexit@plt+0x201b18> │ │ │ │ + beq 204c94 <__cxa_atexit@plt+0x1f8948> │ │ │ │ + b 204cc0 <__cxa_atexit@plt+0x1f8974> │ │ │ │ + ldr r3, [pc, #100] @ 204cac <__cxa_atexit@plt+0x1f8960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20de4c <__cxa_atexit@plt+0x201b00> │ │ │ │ + beq 204c94 <__cxa_atexit@plt+0x1f8948> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20de54 <__cxa_atexit@plt+0x201b08> │ │ │ │ - ldr r2, [pc, #68] @ 20de6c <__cxa_atexit@plt+0x201b20> │ │ │ │ + bcc 204c9c <__cxa_atexit@plt+0x1f8950> │ │ │ │ + ldr r2, [pc, #68] @ 204cb4 <__cxa_atexit@plt+0x1f8968> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -526021,191 +516695,191 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - msreq CPSR_, r4, ror ip │ │ │ │ + @ instruction: 0x01218e08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20deb4 <__cxa_atexit@plt+0x201b68> │ │ │ │ + bne 204cfc <__cxa_atexit@plt+0x1f89b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20df10 <__cxa_atexit@plt+0x201bc4> │ │ │ │ - ldr r2, [pc, #148] @ 20df30 <__cxa_atexit@plt+0x201be4> │ │ │ │ + bcc 204d58 <__cxa_atexit@plt+0x1f8a0c> │ │ │ │ + ldr r2, [pc, #148] @ 204d78 <__cxa_atexit@plt+0x1f8a2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #108] @ 20df28 <__cxa_atexit@plt+0x201bdc> │ │ │ │ + ldr r3, [pc, #108] @ 204d70 <__cxa_atexit@plt+0x1f8a24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20df08 <__cxa_atexit@plt+0x201bbc> │ │ │ │ + beq 204d50 <__cxa_atexit@plt+0x1f8a04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20df18 <__cxa_atexit@plt+0x201bcc> │ │ │ │ - ldr r2, [pc, #72] @ 20df2c <__cxa_atexit@plt+0x201be0> │ │ │ │ + bcc 204d60 <__cxa_atexit@plt+0x1f8a14> │ │ │ │ + ldr r2, [pc, #72] @ 204d74 <__cxa_atexit@plt+0x1f8a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ - b 20df1c <__cxa_atexit@plt+0x201bd0> │ │ │ │ + b 204d64 <__cxa_atexit@plt+0x1f8a18> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - msreq LR_irq, ip │ │ │ │ - msreq CPSR_, r8, lsl #24 │ │ │ │ + @ instruction: 0x01218d50 │ │ │ │ + @ instruction: 0x01218d9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20df78 <__cxa_atexit@plt+0x201c2c> │ │ │ │ - ldr r2, [pc, #44] @ 20df84 <__cxa_atexit@plt+0x201c38> │ │ │ │ + bcc 204dc0 <__cxa_atexit@plt+0x1f8a74> │ │ │ │ + ldr r2, [pc, #44] @ 204dcc <__cxa_atexit@plt+0x1f8a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq LR_irq, r8 │ │ │ │ + ldrdeq r8, [r1, -ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20dfcc <__cxa_atexit@plt+0x201c80> │ │ │ │ - ldr r2, [pc, #44] @ 20dfd8 <__cxa_atexit@plt+0x201c8c> │ │ │ │ + bcc 204e14 <__cxa_atexit@plt+0x1f8ac8> │ │ │ │ + ldr r2, [pc, #44] @ 204e20 <__cxa_atexit@plt+0x1f8ad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - strdeq pc, [r0, -r0]! │ │ │ │ + smlawbeq r1, r4, ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e00c <__cxa_atexit@plt+0x201cc0> │ │ │ │ - ldr r3, [pc, #92] @ 20e054 <__cxa_atexit@plt+0x201d08> │ │ │ │ + bne 204e54 <__cxa_atexit@plt+0x1f8b08> │ │ │ │ + ldr r3, [pc, #92] @ 204e9c <__cxa_atexit@plt+0x1f8b50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e03c <__cxa_atexit@plt+0x201cf0> │ │ │ │ - b 20e064 <__cxa_atexit@plt+0x201d18> │ │ │ │ + beq 204e84 <__cxa_atexit@plt+0x1f8b38> │ │ │ │ + b 204eac <__cxa_atexit@plt+0x1f8b60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20e044 <__cxa_atexit@plt+0x201cf8> │ │ │ │ - ldr r2, [pc, #52] @ 20e058 <__cxa_atexit@plt+0x201d0c> │ │ │ │ + bcc 204e8c <__cxa_atexit@plt+0x1f8b40> │ │ │ │ + ldr r2, [pc, #52] @ 204ea0 <__cxa_atexit@plt+0x1f8b54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - msreq R8_usr, ip │ │ │ │ + @ instruction: 0x01218c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e0d4 <__cxa_atexit@plt+0x201d88> │ │ │ │ - ldr r3, [pc, #268] @ 20e184 <__cxa_atexit@plt+0x201e38> │ │ │ │ + bne 204f1c <__cxa_atexit@plt+0x1f8bd0> │ │ │ │ + ldr r3, [pc, #268] @ 204fcc <__cxa_atexit@plt+0x1f8c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e150 <__cxa_atexit@plt+0x201e04> │ │ │ │ + beq 204f98 <__cxa_atexit@plt+0x1f8c4c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #240] @ 20e188 <__cxa_atexit@plt+0x201e3c> │ │ │ │ + ldr r3, [pc, #240] @ 204fd0 <__cxa_atexit@plt+0x1f8c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e158 <__cxa_atexit@plt+0x201e0c> │ │ │ │ + beq 204fa0 <__cxa_atexit@plt+0x1f8c54> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20e164 <__cxa_atexit@plt+0x201e18> │ │ │ │ + bcc 204fac <__cxa_atexit@plt+0x1f8c60> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #188] @ 20e18c <__cxa_atexit@plt+0x201e40> │ │ │ │ + ldr r0, [pc, #188] @ 204fd4 <__cxa_atexit@plt+0x1f8c88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - b 20e134 <__cxa_atexit@plt+0x201de8> │ │ │ │ - ldr r3, [pc, #156] @ 20e178 <__cxa_atexit@plt+0x201e2c> │ │ │ │ + b 204f7c <__cxa_atexit@plt+0x1f8c30> │ │ │ │ + ldr r3, [pc, #156] @ 204fc0 <__cxa_atexit@plt+0x1f8c74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e150 <__cxa_atexit@plt+0x201e04> │ │ │ │ + beq 204f98 <__cxa_atexit@plt+0x1f8c4c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #128] @ 20e17c <__cxa_atexit@plt+0x201e30> │ │ │ │ + ldr r3, [pc, #128] @ 204fc4 <__cxa_atexit@plt+0x1f8c78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e158 <__cxa_atexit@plt+0x201e0c> │ │ │ │ + beq 204fa0 <__cxa_atexit@plt+0x1f8c54> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20e164 <__cxa_atexit@plt+0x201e18> │ │ │ │ + bcc 204fac <__cxa_atexit@plt+0x1f8c60> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 20e180 <__cxa_atexit@plt+0x201e34> │ │ │ │ + ldr r0, [pc, #76] @ 204fc8 <__cxa_atexit@plt+0x1f8c7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -526218,34 +516892,34 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - msreq CPSR_, r0, ror #18 │ │ │ │ + strdeq r8, [r1, -r4]! │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - smlawteq r0, r8, r9, pc @ │ │ │ │ + @ instruction: 0x01218b5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20e228 <__cxa_atexit@plt+0x201edc> │ │ │ │ + ldr r1, [pc, #128] @ 205070 <__cxa_atexit@plt+0x1f8d24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e208 <__cxa_atexit@plt+0x201ebc> │ │ │ │ + beq 205050 <__cxa_atexit@plt+0x1f8d04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20e214 <__cxa_atexit@plt+0x201ec8> │ │ │ │ - ldr lr, [pc, #88] @ 20e22c <__cxa_atexit@plt+0x201ee0> │ │ │ │ + bcc 20505c <__cxa_atexit@plt+0x1f8d10> │ │ │ │ + ldr lr, [pc, #88] @ 205074 <__cxa_atexit@plt+0x1f8d28> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -526261,54 +516935,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r0, r4, r8, pc @ │ │ │ │ + @ instruction: 0x01218a58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e27c <__cxa_atexit@plt+0x201f30> │ │ │ │ - ldr lr, [pc, #52] @ 20e288 <__cxa_atexit@plt+0x201f3c> │ │ │ │ + bcc 2050c4 <__cxa_atexit@plt+0x1f8d78> │ │ │ │ + ldr lr, [pc, #52] @ 2050d0 <__cxa_atexit@plt+0x1f8d84> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq CPSR_, r4, asr #16 │ │ │ │ + ldrdeq r8, [r1, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20e324 <__cxa_atexit@plt+0x201fd8> │ │ │ │ + ldr r1, [pc, #128] @ 20516c <__cxa_atexit@plt+0x1f8e20> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e304 <__cxa_atexit@plt+0x201fb8> │ │ │ │ + beq 20514c <__cxa_atexit@plt+0x1f8e00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20e310 <__cxa_atexit@plt+0x201fc4> │ │ │ │ - ldr lr, [pc, #88] @ 20e328 <__cxa_atexit@plt+0x201fdc> │ │ │ │ + bcc 205158 <__cxa_atexit@plt+0x1f8e0c> │ │ │ │ + ldr lr, [pc, #88] @ 205170 <__cxa_atexit@plt+0x1f8e24> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -526324,96 +516998,96 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawteq r0, r4, r7, pc @ │ │ │ │ + @ instruction: 0x01218958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e378 <__cxa_atexit@plt+0x20202c> │ │ │ │ - ldr lr, [pc, #52] @ 20e384 <__cxa_atexit@plt+0x202038> │ │ │ │ + bcc 2051c0 <__cxa_atexit@plt+0x1f8e74> │ │ │ │ + ldr lr, [pc, #52] @ 2051cc <__cxa_atexit@plt+0x1f8e80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq LR_irq, r4 │ │ │ │ + ldrdeq r8, [r1, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e3b8 <__cxa_atexit@plt+0x20206c> │ │ │ │ - ldr r3, [pc, #60] @ 20e3e0 <__cxa_atexit@plt+0x202094> │ │ │ │ + bne 205200 <__cxa_atexit@plt+0x1f8eb4> │ │ │ │ + ldr r3, [pc, #60] @ 205228 <__cxa_atexit@plt+0x1f8edc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e3d4 <__cxa_atexit@plt+0x202088> │ │ │ │ - b 20e3ec <__cxa_atexit@plt+0x2020a0> │ │ │ │ - ldr r3, [pc, #28] @ 20e3dc <__cxa_atexit@plt+0x202090> │ │ │ │ + beq 20521c <__cxa_atexit@plt+0x1f8ed0> │ │ │ │ + b 205234 <__cxa_atexit@plt+0x1f8ee8> │ │ │ │ + ldr r3, [pc, #28] @ 205224 <__cxa_atexit@plt+0x1f8ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e3d4 <__cxa_atexit@plt+0x202088> │ │ │ │ - b 20e898 <__cxa_atexit@plt+0x20254c> │ │ │ │ + beq 20521c <__cxa_atexit@plt+0x1f8ed0> │ │ │ │ + b 2056e0 <__cxa_atexit@plt+0x1f9394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e414 <__cxa_atexit@plt+0x2020c8> │ │ │ │ - ldr r3, [pc, #180] @ 20e4b4 <__cxa_atexit@plt+0x202168> │ │ │ │ + bne 20525c <__cxa_atexit@plt+0x1f8f10> │ │ │ │ + ldr r3, [pc, #180] @ 2052fc <__cxa_atexit@plt+0x1f8fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e484 <__cxa_atexit@plt+0x202138> │ │ │ │ - b 20e4c4 <__cxa_atexit@plt+0x202178> │ │ │ │ - ldr r3, [pc, #144] @ 20e4ac <__cxa_atexit@plt+0x202160> │ │ │ │ + beq 2052cc <__cxa_atexit@plt+0x1f8f80> │ │ │ │ + b 20530c <__cxa_atexit@plt+0x1f8fc0> │ │ │ │ + ldr r3, [pc, #144] @ 2052f4 <__cxa_atexit@plt+0x1f8fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e484 <__cxa_atexit@plt+0x202138> │ │ │ │ + beq 2052cc <__cxa_atexit@plt+0x1f8f80> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 20e4b0 <__cxa_atexit@plt+0x202164> │ │ │ │ + ldr r3, [pc, #116] @ 2052f8 <__cxa_atexit@plt+0x1f8fac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e48c <__cxa_atexit@plt+0x202140> │ │ │ │ + beq 2052d4 <__cxa_atexit@plt+0x1f8f88> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20e498 <__cxa_atexit@plt+0x20214c> │ │ │ │ + bcc 2052e0 <__cxa_atexit@plt+0x1f8f94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #68] @ 20e4b8 <__cxa_atexit@plt+0x20216c> │ │ │ │ + ldr r0, [pc, #68] @ 205300 <__cxa_atexit@plt+0x1f8fb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -526424,108 +517098,108 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - msreq LR_irq, ip │ │ │ │ + @ instruction: 0x012185a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e524 <__cxa_atexit@plt+0x2021d8> │ │ │ │ - ldr r3, [pc, #132] @ 20e55c <__cxa_atexit@plt+0x202210> │ │ │ │ + bne 20536c <__cxa_atexit@plt+0x1f9020> │ │ │ │ + ldr r3, [pc, #132] @ 2053a4 <__cxa_atexit@plt+0x1f9058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e540 <__cxa_atexit@plt+0x2021f4> │ │ │ │ + beq 205388 <__cxa_atexit@plt+0x1f903c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20e548 <__cxa_atexit@plt+0x2021fc> │ │ │ │ - ldr r2, [pc, #96] @ 20e560 <__cxa_atexit@plt+0x202214> │ │ │ │ + bcc 205390 <__cxa_atexit@plt+0x1f9044> │ │ │ │ + ldr r2, [pc, #96] @ 2053a8 <__cxa_atexit@plt+0x1f905c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 20e558 <__cxa_atexit@plt+0x20220c> │ │ │ │ + ldr r3, [pc, #44] @ 2053a0 <__cxa_atexit@plt+0x1f9054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e540 <__cxa_atexit@plt+0x2021f4> │ │ │ │ - b 20e5c0 <__cxa_atexit@plt+0x202274> │ │ │ │ + beq 205388 <__cxa_atexit@plt+0x1f903c> │ │ │ │ + b 205408 <__cxa_atexit@plt+0x1f90bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - msreq LR_irq, ip │ │ │ │ + @ instruction: 0x012184e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e5a8 <__cxa_atexit@plt+0x20225c> │ │ │ │ - ldr r2, [pc, #44] @ 20e5b4 <__cxa_atexit@plt+0x202268> │ │ │ │ + bcc 2053f0 <__cxa_atexit@plt+0x1f90a4> │ │ │ │ + ldr r2, [pc, #44] @ 2053fc <__cxa_atexit@plt+0x1f90b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq R8_usr, r4 │ │ │ │ + @ instruction: 0x0121845c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20e680 <__cxa_atexit@plt+0x202334> │ │ │ │ + ldr r2, [pc, #172] @ 2054c8 <__cxa_atexit@plt+0x1f917c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e654 <__cxa_atexit@plt+0x202308> │ │ │ │ + beq 20549c <__cxa_atexit@plt+0x1f9150> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20e684 <__cxa_atexit@plt+0x202338> │ │ │ │ + ldr r3, [pc, #140] @ 2054cc <__cxa_atexit@plt+0x1f9180> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e660 <__cxa_atexit@plt+0x202314> │ │ │ │ + beq 2054a8 <__cxa_atexit@plt+0x1f915c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20e66c <__cxa_atexit@plt+0x202320> │ │ │ │ + bcc 2054b4 <__cxa_atexit@plt+0x1f9168> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20e688 <__cxa_atexit@plt+0x20233c> │ │ │ │ + ldr r2, [pc, #84] @ 2054d0 <__cxa_atexit@plt+0x1f9184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -526540,32 +517214,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - msreq CPSR_, r8, ror r4 │ │ │ │ + @ instruction: 0x0121860c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20e728 <__cxa_atexit@plt+0x2023dc> │ │ │ │ + ldr r1, [pc, #132] @ 205570 <__cxa_atexit@plt+0x1f9224> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e708 <__cxa_atexit@plt+0x2023bc> │ │ │ │ + beq 205550 <__cxa_atexit@plt+0x1f9204> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20e714 <__cxa_atexit@plt+0x2023c8> │ │ │ │ - ldr lr, [pc, #88] @ 20e72c <__cxa_atexit@plt+0x2023e0> │ │ │ │ + bcc 20555c <__cxa_atexit@plt+0x1f9210> │ │ │ │ + ldr lr, [pc, #88] @ 205574 <__cxa_atexit@plt+0x1f9228> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -526581,23 +517255,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq pc, [r0, -r8]! │ │ │ │ + @ instruction: 0x0121856c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e784 <__cxa_atexit@plt+0x202438> │ │ │ │ - ldr lr, [pc, #60] @ 20e790 <__cxa_atexit@plt+0x202444> │ │ │ │ + bcc 2055cc <__cxa_atexit@plt+0x1f9280> │ │ │ │ + ldr lr, [pc, #60] @ 2055d8 <__cxa_atexit@plt+0x1f928c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -526606,31 +517280,31 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq LR_irq, r8 │ │ │ │ + @ instruction: 0x012184ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20e82c <__cxa_atexit@plt+0x2024e0> │ │ │ │ + ldr r1, [pc, #128] @ 205674 <__cxa_atexit@plt+0x1f9328> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e80c <__cxa_atexit@plt+0x2024c0> │ │ │ │ + beq 205654 <__cxa_atexit@plt+0x1f9308> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20e818 <__cxa_atexit@plt+0x2024cc> │ │ │ │ - ldr lr, [pc, #88] @ 20e830 <__cxa_atexit@plt+0x2024e4> │ │ │ │ + bcc 205660 <__cxa_atexit@plt+0x1f9314> │ │ │ │ + ldr lr, [pc, #88] @ 205678 <__cxa_atexit@plt+0x1f932c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -526646,82 +517320,82 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawbeq r0, r8, r0, pc @ │ │ │ │ + @ instruction: 0x01218240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e880 <__cxa_atexit@plt+0x202534> │ │ │ │ - ldr lr, [pc, #52] @ 20e88c <__cxa_atexit@plt+0x202540> │ │ │ │ + bcc 2056c8 <__cxa_atexit@plt+0x1f937c> │ │ │ │ + ldr lr, [pc, #52] @ 2056d4 <__cxa_atexit@plt+0x1f9388> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq CPSR_, r8 │ │ │ │ + smlawteq r1, r0, r1, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20e914 <__cxa_atexit@plt+0x2025c8> │ │ │ │ - ldr r3, [pc, #248] @ 20e9a4 <__cxa_atexit@plt+0x202658> │ │ │ │ + bne 20575c <__cxa_atexit@plt+0x1f9410> │ │ │ │ + ldr r3, [pc, #248] @ 2057ec <__cxa_atexit@plt+0x1f94a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e968 <__cxa_atexit@plt+0x20261c> │ │ │ │ + beq 2057b0 <__cxa_atexit@plt+0x1f9464> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #220] @ 20e9a8 <__cxa_atexit@plt+0x20265c> │ │ │ │ + ldr r3, [pc, #220] @ 2057f0 <__cxa_atexit@plt+0x1f94a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e970 <__cxa_atexit@plt+0x202624> │ │ │ │ + beq 2057b8 <__cxa_atexit@plt+0x1f946c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20e98c <__cxa_atexit@plt+0x202640> │ │ │ │ + bcc 2057d4 <__cxa_atexit@plt+0x1f9488> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #172] @ 20e9b0 <__cxa_atexit@plt+0x202664> │ │ │ │ + ldr r0, [pc, #172] @ 2057f8 <__cxa_atexit@plt+0x1f94ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #132] @ 20e9a0 <__cxa_atexit@plt+0x202654> │ │ │ │ + ldr r3, [pc, #132] @ 2057e8 <__cxa_atexit@plt+0x1f949c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20e968 <__cxa_atexit@plt+0x20261c> │ │ │ │ + beq 2057b0 <__cxa_atexit@plt+0x1f9464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20e97c <__cxa_atexit@plt+0x202630> │ │ │ │ - ldr r2, [pc, #104] @ 20e9ac <__cxa_atexit@plt+0x202660> │ │ │ │ + bcc 2057c4 <__cxa_atexit@plt+0x1f9478> │ │ │ │ + ldr r2, [pc, #104] @ 2057f4 <__cxa_atexit@plt+0x1f94a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -526741,32 +517415,32 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - msreq CPSR_, r4, asr #2 │ │ │ │ - smlawbeq r0, r8, r1, pc @ │ │ │ │ + ldrdeq r8, [r1, -r8]! @ │ │ │ │ + @ instruction: 0x0121831c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20ea4c <__cxa_atexit@plt+0x202700> │ │ │ │ + ldr r1, [pc, #128] @ 205894 <__cxa_atexit@plt+0x1f9548> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ea2c <__cxa_atexit@plt+0x2026e0> │ │ │ │ + beq 205874 <__cxa_atexit@plt+0x1f9528> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20ea38 <__cxa_atexit@plt+0x2026ec> │ │ │ │ - ldr lr, [pc, #88] @ 20ea50 <__cxa_atexit@plt+0x202704> │ │ │ │ + bcc 205880 <__cxa_atexit@plt+0x1f9534> │ │ │ │ + ldr lr, [pc, #88] @ 205898 <__cxa_atexit@plt+0x1f954c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -526782,128 +517456,128 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - msreq CPSR_, r4 @ │ │ │ │ + @ instruction: 0x01218228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20eaa0 <__cxa_atexit@plt+0x202754> │ │ │ │ - ldr lr, [pc, #52] @ 20eaac <__cxa_atexit@plt+0x202760> │ │ │ │ + bcc 2058e8 <__cxa_atexit@plt+0x1f959c> │ │ │ │ + ldr lr, [pc, #52] @ 2058f4 <__cxa_atexit@plt+0x1f95a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - msreq CPSR_, r4, lsl r0 │ │ │ │ + @ instruction: 0x012181a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20eaf4 <__cxa_atexit@plt+0x2027a8> │ │ │ │ - ldr r2, [pc, #44] @ 20eb00 <__cxa_atexit@plt+0x2027b4> │ │ │ │ + bcc 20593c <__cxa_atexit@plt+0x1f95f0> │ │ │ │ + ldr r2, [pc, #44] @ 205948 <__cxa_atexit@plt+0x1f95fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120efb4 │ │ │ │ + @ instruction: 0x01218148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20eb34 <__cxa_atexit@plt+0x2027e8> │ │ │ │ - ldr r3, [pc, #60] @ 20eb5c <__cxa_atexit@plt+0x202810> │ │ │ │ + bne 20597c <__cxa_atexit@plt+0x1f9630> │ │ │ │ + ldr r3, [pc, #60] @ 2059a4 <__cxa_atexit@plt+0x1f9658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20eb50 <__cxa_atexit@plt+0x202804> │ │ │ │ - b 20eb68 <__cxa_atexit@plt+0x20281c> │ │ │ │ - ldr r3, [pc, #28] @ 20eb58 <__cxa_atexit@plt+0x20280c> │ │ │ │ + beq 205998 <__cxa_atexit@plt+0x1f964c> │ │ │ │ + b 2059b0 <__cxa_atexit@plt+0x1f9664> │ │ │ │ + ldr r3, [pc, #28] @ 2059a0 <__cxa_atexit@plt+0x1f9654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20eb50 <__cxa_atexit@plt+0x202804> │ │ │ │ - b 20f16c <__cxa_atexit@plt+0x202e20> │ │ │ │ + beq 205998 <__cxa_atexit@plt+0x1f964c> │ │ │ │ + b 205fb4 <__cxa_atexit@plt+0x1f9c68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20eb90 <__cxa_atexit@plt+0x202844> │ │ │ │ - ldr r3, [pc, #60] @ 20ebb8 <__cxa_atexit@plt+0x20286c> │ │ │ │ + bne 2059d8 <__cxa_atexit@plt+0x1f968c> │ │ │ │ + ldr r3, [pc, #60] @ 205a00 <__cxa_atexit@plt+0x1f96b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ebac <__cxa_atexit@plt+0x202860> │ │ │ │ - b 20ebc4 <__cxa_atexit@plt+0x202878> │ │ │ │ - ldr r3, [pc, #28] @ 20ebb4 <__cxa_atexit@plt+0x202868> │ │ │ │ + beq 2059f4 <__cxa_atexit@plt+0x1f96a8> │ │ │ │ + b 205a0c <__cxa_atexit@plt+0x1f96c0> │ │ │ │ + ldr r3, [pc, #28] @ 2059fc <__cxa_atexit@plt+0x1f96b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ebac <__cxa_atexit@plt+0x202860> │ │ │ │ - b 20ee2c <__cxa_atexit@plt+0x202ae0> │ │ │ │ + beq 2059f4 <__cxa_atexit@plt+0x1f96a8> │ │ │ │ + b 205c74 <__cxa_atexit@plt+0x1f9928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ebec <__cxa_atexit@plt+0x2028a0> │ │ │ │ - ldr r3, [pc, #132] @ 20ec5c <__cxa_atexit@plt+0x202910> │ │ │ │ + bne 205a34 <__cxa_atexit@plt+0x1f96e8> │ │ │ │ + ldr r3, [pc, #132] @ 205aa4 <__cxa_atexit@plt+0x1f9758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ec40 <__cxa_atexit@plt+0x2028f4> │ │ │ │ - b 20ec6c <__cxa_atexit@plt+0x202920> │ │ │ │ - ldr r3, [pc, #100] @ 20ec58 <__cxa_atexit@plt+0x20290c> │ │ │ │ + beq 205a88 <__cxa_atexit@plt+0x1f973c> │ │ │ │ + b 205ab4 <__cxa_atexit@plt+0x1f9768> │ │ │ │ + ldr r3, [pc, #100] @ 205aa0 <__cxa_atexit@plt+0x1f9754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ec40 <__cxa_atexit@plt+0x2028f4> │ │ │ │ + beq 205a88 <__cxa_atexit@plt+0x1f973c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20ec48 <__cxa_atexit@plt+0x2028fc> │ │ │ │ - ldr r2, [pc, #68] @ 20ec60 <__cxa_atexit@plt+0x202914> │ │ │ │ + bcc 205a90 <__cxa_atexit@plt+0x1f9744> │ │ │ │ + ldr r2, [pc, #68] @ 205aa8 <__cxa_atexit@plt+0x1f975c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -526914,44 +517588,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0120ee60 │ │ │ │ + strdeq r7, [r1, -r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ecac <__cxa_atexit@plt+0x202960> │ │ │ │ - ldr r3, [pc, #160] @ 20ed20 <__cxa_atexit@plt+0x2029d4> │ │ │ │ + bne 205af4 <__cxa_atexit@plt+0x1f97a8> │ │ │ │ + ldr r3, [pc, #160] @ 205b68 <__cxa_atexit@plt+0x1f981c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ed00 <__cxa_atexit@plt+0x2029b4> │ │ │ │ + beq 205b48 <__cxa_atexit@plt+0x1f97fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20ed08 <__cxa_atexit@plt+0x2029bc> │ │ │ │ - ldr r2, [pc, #124] @ 20ed24 <__cxa_atexit@plt+0x2029d8> │ │ │ │ + bcc 205b50 <__cxa_atexit@plt+0x1f9804> │ │ │ │ + ldr r2, [pc, #124] @ 205b6c <__cxa_atexit@plt+0x1f9820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20ecdc <__cxa_atexit@plt+0x202990> │ │ │ │ - ldr r3, [pc, #100] @ 20ed18 <__cxa_atexit@plt+0x2029cc> │ │ │ │ + b 205b24 <__cxa_atexit@plt+0x1f97d8> │ │ │ │ + ldr r3, [pc, #100] @ 205b60 <__cxa_atexit@plt+0x1f9814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ed00 <__cxa_atexit@plt+0x2029b4> │ │ │ │ + beq 205b48 <__cxa_atexit@plt+0x1f97fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20ed08 <__cxa_atexit@plt+0x2029bc> │ │ │ │ - ldr r2, [pc, #64] @ 20ed1c <__cxa_atexit@plt+0x2029d0> │ │ │ │ + bcc 205b50 <__cxa_atexit@plt+0x1f9804> │ │ │ │ + ldr r2, [pc, #64] @ 205b64 <__cxa_atexit@plt+0x1f9818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -526961,115 +517635,115 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0120eda4 │ │ │ │ + @ instruction: 0x01217f38 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq lr, [r0, -ip]! │ │ │ │ + @ instruction: 0x01217f70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ed6c <__cxa_atexit@plt+0x202a20> │ │ │ │ - ldr r2, [pc, #44] @ 20ed78 <__cxa_atexit@plt+0x202a2c> │ │ │ │ + bcc 205bb4 <__cxa_atexit@plt+0x1f9868> │ │ │ │ + ldr r2, [pc, #44] @ 205bc0 <__cxa_atexit@plt+0x1f9874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120ed38 │ │ │ │ + smlawteq r1, ip, lr, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20edc0 <__cxa_atexit@plt+0x202a74> │ │ │ │ - ldr r2, [pc, #44] @ 20edcc <__cxa_atexit@plt+0x202a80> │ │ │ │ + bcc 205c08 <__cxa_atexit@plt+0x1f98bc> │ │ │ │ + ldr r2, [pc, #44] @ 205c14 <__cxa_atexit@plt+0x1f98c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120ece0 │ │ │ │ + @ instruction: 0x01217e74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20ee14 <__cxa_atexit@plt+0x202ac8> │ │ │ │ - ldr r2, [pc, #44] @ 20ee20 <__cxa_atexit@plt+0x202ad4> │ │ │ │ + bcc 205c5c <__cxa_atexit@plt+0x1f9910> │ │ │ │ + ldr r2, [pc, #44] @ 205c68 <__cxa_atexit@plt+0x1f991c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - smlawbeq r0, r8, ip, lr │ │ │ │ + @ instruction: 0x01217e1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ee54 <__cxa_atexit@plt+0x202b08> │ │ │ │ - ldr r3, [pc, #180] @ 20eef4 <__cxa_atexit@plt+0x202ba8> │ │ │ │ + bne 205c9c <__cxa_atexit@plt+0x1f9950> │ │ │ │ + ldr r3, [pc, #180] @ 205d3c <__cxa_atexit@plt+0x1f99f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20eec4 <__cxa_atexit@plt+0x202b78> │ │ │ │ - b 20ef04 <__cxa_atexit@plt+0x202bb8> │ │ │ │ - ldr r3, [pc, #144] @ 20eeec <__cxa_atexit@plt+0x202ba0> │ │ │ │ + beq 205d0c <__cxa_atexit@plt+0x1f99c0> │ │ │ │ + b 205d4c <__cxa_atexit@plt+0x1f9a00> │ │ │ │ + ldr r3, [pc, #144] @ 205d34 <__cxa_atexit@plt+0x1f99e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20eec4 <__cxa_atexit@plt+0x202b78> │ │ │ │ + beq 205d0c <__cxa_atexit@plt+0x1f99c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 20eef0 <__cxa_atexit@plt+0x202ba4> │ │ │ │ + ldr r3, [pc, #116] @ 205d38 <__cxa_atexit@plt+0x1f99ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20eecc <__cxa_atexit@plt+0x202b80> │ │ │ │ + beq 205d14 <__cxa_atexit@plt+0x1f99c8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20eed8 <__cxa_atexit@plt+0x202b8c> │ │ │ │ + bcc 205d20 <__cxa_atexit@plt+0x1f99d4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #68] @ 20eef8 <__cxa_atexit@plt+0x202bac> │ │ │ │ + ldr r0, [pc, #68] @ 205d40 <__cxa_atexit@plt+0x1f99f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -527080,44 +517754,44 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlawbeq r0, r0, r9, lr │ │ │ │ + @ instruction: 0x01217b38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20ef44 <__cxa_atexit@plt+0x202bf8> │ │ │ │ - ldr r3, [pc, #160] @ 20efb8 <__cxa_atexit@plt+0x202c6c> │ │ │ │ + bne 205d8c <__cxa_atexit@plt+0x1f9a40> │ │ │ │ + ldr r3, [pc, #160] @ 205e00 <__cxa_atexit@plt+0x1f9ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ef98 <__cxa_atexit@plt+0x202c4c> │ │ │ │ + beq 205de0 <__cxa_atexit@plt+0x1f9a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20efa0 <__cxa_atexit@plt+0x202c54> │ │ │ │ - ldr r2, [pc, #124] @ 20efbc <__cxa_atexit@plt+0x202c70> │ │ │ │ + bcc 205de8 <__cxa_atexit@plt+0x1f9a9c> │ │ │ │ + ldr r2, [pc, #124] @ 205e04 <__cxa_atexit@plt+0x1f9ab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - b 20ef74 <__cxa_atexit@plt+0x202c28> │ │ │ │ - ldr r3, [pc, #100] @ 20efb0 <__cxa_atexit@plt+0x202c64> │ │ │ │ + b 205dbc <__cxa_atexit@plt+0x1f9a70> │ │ │ │ + ldr r3, [pc, #100] @ 205df8 <__cxa_atexit@plt+0x1f9aac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20ef98 <__cxa_atexit@plt+0x202c4c> │ │ │ │ + beq 205de0 <__cxa_atexit@plt+0x1f9a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20efa0 <__cxa_atexit@plt+0x202c54> │ │ │ │ - ldr r2, [pc, #64] @ 20efb4 <__cxa_atexit@plt+0x202c68> │ │ │ │ + bcc 205de8 <__cxa_atexit@plt+0x1f9a9c> │ │ │ │ + ldr r2, [pc, #64] @ 205dfc <__cxa_atexit@plt+0x1f9ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -527127,75 +517801,75 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0120eb00 │ │ │ │ + @ instruction: 0x01217c94 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0120eb38 │ │ │ │ + smlawteq r1, ip, ip, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f004 <__cxa_atexit@plt+0x202cb8> │ │ │ │ - ldr r2, [pc, #44] @ 20f010 <__cxa_atexit@plt+0x202cc4> │ │ │ │ + bcc 205e4c <__cxa_atexit@plt+0x1f9b00> │ │ │ │ + ldr r2, [pc, #44] @ 205e58 <__cxa_atexit@plt+0x1f9b0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120ea94 │ │ │ │ + @ instruction: 0x01217c28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f058 <__cxa_atexit@plt+0x202d0c> │ │ │ │ - ldr r2, [pc, #44] @ 20f064 <__cxa_atexit@plt+0x202d18> │ │ │ │ + bcc 205ea0 <__cxa_atexit@plt+0x1f9b54> │ │ │ │ + ldr r2, [pc, #44] @ 205eac <__cxa_atexit@plt+0x1f9b60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120ea3c │ │ │ │ + ldrdeq r7, [r1, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20f100 <__cxa_atexit@plt+0x202db4> │ │ │ │ + ldr r1, [pc, #128] @ 205f48 <__cxa_atexit@plt+0x1f9bfc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f0e0 <__cxa_atexit@plt+0x202d94> │ │ │ │ + beq 205f28 <__cxa_atexit@plt+0x1f9bdc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20f0ec <__cxa_atexit@plt+0x202da0> │ │ │ │ - ldr lr, [pc, #88] @ 20f104 <__cxa_atexit@plt+0x202db8> │ │ │ │ + bcc 205f34 <__cxa_atexit@plt+0x1f9be8> │ │ │ │ + ldr lr, [pc, #88] @ 205f4c <__cxa_atexit@plt+0x1f9c00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -527211,154 +517885,154 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlawbeq r0, r8, r7, lr │ │ │ │ + @ instruction: 0x01217940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f154 <__cxa_atexit@plt+0x202e08> │ │ │ │ - ldr lr, [pc, #52] @ 20f160 <__cxa_atexit@plt+0x202e14> │ │ │ │ + bcc 205f9c <__cxa_atexit@plt+0x1f9c50> │ │ │ │ + ldr lr, [pc, #52] @ 205fa8 <__cxa_atexit@plt+0x1f9c5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120e708 │ │ │ │ + smlawteq r1, r0, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20f194 <__cxa_atexit@plt+0x202e48> │ │ │ │ - ldr r3, [pc, #60] @ 20f1bc <__cxa_atexit@plt+0x202e70> │ │ │ │ + bne 205fdc <__cxa_atexit@plt+0x1f9c90> │ │ │ │ + ldr r3, [pc, #60] @ 206004 <__cxa_atexit@plt+0x1f9cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f1b0 <__cxa_atexit@plt+0x202e64> │ │ │ │ - b 20f1c8 <__cxa_atexit@plt+0x202e7c> │ │ │ │ - ldr r3, [pc, #28] @ 20f1b8 <__cxa_atexit@plt+0x202e6c> │ │ │ │ + beq 205ff8 <__cxa_atexit@plt+0x1f9cac> │ │ │ │ + b 206010 <__cxa_atexit@plt+0x1f9cc4> │ │ │ │ + ldr r3, [pc, #28] @ 206000 <__cxa_atexit@plt+0x1f9cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f1b0 <__cxa_atexit@plt+0x202e64> │ │ │ │ - b 20f7b0 <__cxa_atexit@plt+0x203464> │ │ │ │ + beq 205ff8 <__cxa_atexit@plt+0x1f9cac> │ │ │ │ + b 2065f8 <__cxa_atexit@plt+0x1fa2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20f1f0 <__cxa_atexit@plt+0x202ea4> │ │ │ │ - ldr r3, [pc, #60] @ 20f218 <__cxa_atexit@plt+0x202ecc> │ │ │ │ + bne 206038 <__cxa_atexit@plt+0x1f9cec> │ │ │ │ + ldr r3, [pc, #60] @ 206060 <__cxa_atexit@plt+0x1f9d14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f20c <__cxa_atexit@plt+0x202ec0> │ │ │ │ - b 20f224 <__cxa_atexit@plt+0x202ed8> │ │ │ │ - ldr r3, [pc, #28] @ 20f214 <__cxa_atexit@plt+0x202ec8> │ │ │ │ + beq 206054 <__cxa_atexit@plt+0x1f9d08> │ │ │ │ + b 20606c <__cxa_atexit@plt+0x1f9d20> │ │ │ │ + ldr r3, [pc, #28] @ 20605c <__cxa_atexit@plt+0x1f9d10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f20c <__cxa_atexit@plt+0x202ec0> │ │ │ │ - b 20f5d4 <__cxa_atexit@plt+0x203288> │ │ │ │ + beq 206054 <__cxa_atexit@plt+0x1f9d08> │ │ │ │ + b 20641c <__cxa_atexit@plt+0x1fa0d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20f2a0 <__cxa_atexit@plt+0x202f54> │ │ │ │ - ldr r3, [pc, #176] @ 20f2e8 <__cxa_atexit@plt+0x202f9c> │ │ │ │ + bne 2060e8 <__cxa_atexit@plt+0x1f9d9c> │ │ │ │ + ldr r3, [pc, #176] @ 206130 <__cxa_atexit@plt+0x1f9de4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f2bc <__cxa_atexit@plt+0x202f70> │ │ │ │ + beq 206104 <__cxa_atexit@plt+0x1f9db8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #148] @ 20f2ec <__cxa_atexit@plt+0x202fa0> │ │ │ │ + ldr r3, [pc, #148] @ 206134 <__cxa_atexit@plt+0x1f9de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f2c4 <__cxa_atexit@plt+0x202f78> │ │ │ │ + beq 20610c <__cxa_atexit@plt+0x1f9dc0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 20f2d0 <__cxa_atexit@plt+0x202f84> │ │ │ │ + bcc 206118 <__cxa_atexit@plt+0x1f9dcc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ 20f2f0 <__cxa_atexit@plt+0x202fa4> │ │ │ │ + ldr r0, [pc, #96] @ 206138 <__cxa_atexit@plt+0x1f9dec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #60] @ 20f2e4 <__cxa_atexit@plt+0x202f98> │ │ │ │ + ldr r3, [pc, #60] @ 20612c <__cxa_atexit@plt+0x1f9de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f2bc <__cxa_atexit@plt+0x202f70> │ │ │ │ - b 20f3f8 <__cxa_atexit@plt+0x2030ac> │ │ │ │ + beq 206104 <__cxa_atexit@plt+0x1f9db8> │ │ │ │ + b 206240 <__cxa_atexit@plt+0x1f9ef4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0120e7e0 │ │ │ │ + @ instruction: 0x01217974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 20f38c <__cxa_atexit@plt+0x203040> │ │ │ │ + ldr r1, [pc, #128] @ 2061d4 <__cxa_atexit@plt+0x1f9e88> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f36c <__cxa_atexit@plt+0x203020> │ │ │ │ + beq 2061b4 <__cxa_atexit@plt+0x1f9e68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20f378 <__cxa_atexit@plt+0x20302c> │ │ │ │ - ldr lr, [pc, #88] @ 20f390 <__cxa_atexit@plt+0x203044> │ │ │ │ + bcc 2061c0 <__cxa_atexit@plt+0x1f9e74> │ │ │ │ + ldr lr, [pc, #88] @ 2061d8 <__cxa_atexit@plt+0x1f9e8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -527374,68 +518048,68 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0120e738 │ │ │ │ + smlawteq r1, ip, r8, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f3e0 <__cxa_atexit@plt+0x203094> │ │ │ │ - ldr lr, [pc, #52] @ 20f3ec <__cxa_atexit@plt+0x2030a0> │ │ │ │ + bcc 206228 <__cxa_atexit@plt+0x1f9edc> │ │ │ │ + ldr lr, [pc, #52] @ 206234 <__cxa_atexit@plt+0x1f9ee8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120e6b8 │ │ │ │ + @ instruction: 0x0121784c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20f4b8 <__cxa_atexit@plt+0x20316c> │ │ │ │ + ldr r2, [pc, #172] @ 206300 <__cxa_atexit@plt+0x1f9fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f48c <__cxa_atexit@plt+0x203140> │ │ │ │ + beq 2062d4 <__cxa_atexit@plt+0x1f9f88> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20f4bc <__cxa_atexit@plt+0x203170> │ │ │ │ + ldr r3, [pc, #140] @ 206304 <__cxa_atexit@plt+0x1f9fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f498 <__cxa_atexit@plt+0x20314c> │ │ │ │ + beq 2062e0 <__cxa_atexit@plt+0x1f9f94> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20f4a4 <__cxa_atexit@plt+0x203158> │ │ │ │ + bcc 2062ec <__cxa_atexit@plt+0x1f9fa0> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20f4c0 <__cxa_atexit@plt+0x203174> │ │ │ │ + ldr r2, [pc, #84] @ 206308 <__cxa_atexit@plt+0x1f9fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -527450,32 +518124,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0120e600 │ │ │ │ + @ instruction: 0x01217794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20f560 <__cxa_atexit@plt+0x203214> │ │ │ │ + ldr r1, [pc, #132] @ 2063a8 <__cxa_atexit@plt+0x1fa05c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f540 <__cxa_atexit@plt+0x2031f4> │ │ │ │ + beq 206388 <__cxa_atexit@plt+0x1fa03c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20f54c <__cxa_atexit@plt+0x203200> │ │ │ │ - ldr lr, [pc, #88] @ 20f564 <__cxa_atexit@plt+0x203218> │ │ │ │ + bcc 206394 <__cxa_atexit@plt+0x1fa048> │ │ │ │ + ldr lr, [pc, #88] @ 2063ac <__cxa_atexit@plt+0x1fa060> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -527491,23 +518165,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0120e560 │ │ │ │ + strdeq r7, [r1, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f5bc <__cxa_atexit@plt+0x203270> │ │ │ │ - ldr lr, [pc, #60] @ 20f5c8 <__cxa_atexit@plt+0x20327c> │ │ │ │ + bcc 206404 <__cxa_atexit@plt+0x1fa0b8> │ │ │ │ + ldr lr, [pc, #60] @ 206410 <__cxa_atexit@plt+0x1fa0c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -527516,45 +518190,45 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120e4e0 │ │ │ │ + @ instruction: 0x01217674 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20f694 <__cxa_atexit@plt+0x203348> │ │ │ │ + ldr r2, [pc, #172] @ 2064dc <__cxa_atexit@plt+0x1fa190> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f668 <__cxa_atexit@plt+0x20331c> │ │ │ │ + beq 2064b0 <__cxa_atexit@plt+0x1fa164> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20f698 <__cxa_atexit@plt+0x20334c> │ │ │ │ + ldr r3, [pc, #140] @ 2064e0 <__cxa_atexit@plt+0x1fa194> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f674 <__cxa_atexit@plt+0x203328> │ │ │ │ + beq 2064bc <__cxa_atexit@plt+0x1fa170> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20f680 <__cxa_atexit@plt+0x203334> │ │ │ │ + bcc 2064c8 <__cxa_atexit@plt+0x1fa17c> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20f69c <__cxa_atexit@plt+0x203350> │ │ │ │ + ldr r2, [pc, #84] @ 2064e4 <__cxa_atexit@plt+0x1fa198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #13 │ │ │ │ @@ -527569,32 +518243,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0120e420 │ │ │ │ + @ instruction: 0x012175b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20f73c <__cxa_atexit@plt+0x2033f0> │ │ │ │ + ldr r1, [pc, #132] @ 206584 <__cxa_atexit@plt+0x1fa238> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f71c <__cxa_atexit@plt+0x2033d0> │ │ │ │ + beq 206564 <__cxa_atexit@plt+0x1fa218> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20f728 <__cxa_atexit@plt+0x2033dc> │ │ │ │ - ldr lr, [pc, #88] @ 20f740 <__cxa_atexit@plt+0x2033f4> │ │ │ │ + bcc 206570 <__cxa_atexit@plt+0x1fa224> │ │ │ │ + ldr lr, [pc, #88] @ 206588 <__cxa_atexit@plt+0x1fa23c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -527610,23 +518284,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlawbeq r0, r0, r3, lr │ │ │ │ + @ instruction: 0x01217514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20f798 <__cxa_atexit@plt+0x20344c> │ │ │ │ - ldr lr, [pc, #60] @ 20f7a4 <__cxa_atexit@plt+0x203458> │ │ │ │ + bcc 2065e0 <__cxa_atexit@plt+0x1fa294> │ │ │ │ + ldr lr, [pc, #60] @ 2065ec <__cxa_atexit@plt+0x1fa2a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -527635,38 +518309,38 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #13 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120e300 │ │ │ │ + @ instruction: 0x01217494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 20f7d8 <__cxa_atexit@plt+0x20348c> │ │ │ │ - ldr r3, [pc, #132] @ 20f848 <__cxa_atexit@plt+0x2034fc> │ │ │ │ + bne 206620 <__cxa_atexit@plt+0x1fa2d4> │ │ │ │ + ldr r3, [pc, #132] @ 206690 <__cxa_atexit@plt+0x1fa344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f82c <__cxa_atexit@plt+0x2034e0> │ │ │ │ - b 20f858 <__cxa_atexit@plt+0x20350c> │ │ │ │ - ldr r3, [pc, #100] @ 20f844 <__cxa_atexit@plt+0x2034f8> │ │ │ │ + beq 206674 <__cxa_atexit@plt+0x1fa328> │ │ │ │ + b 2066a0 <__cxa_atexit@plt+0x1fa354> │ │ │ │ + ldr r3, [pc, #100] @ 20668c <__cxa_atexit@plt+0x1fa340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f82c <__cxa_atexit@plt+0x2034e0> │ │ │ │ + beq 206674 <__cxa_atexit@plt+0x1fa328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 20f834 <__cxa_atexit@plt+0x2034e8> │ │ │ │ - ldr r2, [pc, #68] @ 20f84c <__cxa_atexit@plt+0x203500> │ │ │ │ + bcc 20667c <__cxa_atexit@plt+0x1fa330> │ │ │ │ + ldr r2, [pc, #68] @ 206694 <__cxa_atexit@plt+0x1fa348> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -527677,45 +518351,45 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0120e2a0 │ │ │ │ + @ instruction: 0x01217434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #172] @ 20f918 <__cxa_atexit@plt+0x2035cc> │ │ │ │ + ldr r2, [pc, #172] @ 206760 <__cxa_atexit@plt+0x1fa414> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f8ec <__cxa_atexit@plt+0x2035a0> │ │ │ │ + beq 206734 <__cxa_atexit@plt+0x1fa3e8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #140] @ 20f91c <__cxa_atexit@plt+0x2035d0> │ │ │ │ + ldr r3, [pc, #140] @ 206764 <__cxa_atexit@plt+0x1fa418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f8f8 <__cxa_atexit@plt+0x2035ac> │ │ │ │ + beq 206740 <__cxa_atexit@plt+0x1fa3f4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 20f904 <__cxa_atexit@plt+0x2035b8> │ │ │ │ + bcc 20674c <__cxa_atexit@plt+0x1fa400> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 20f920 <__cxa_atexit@plt+0x2035d4> │ │ │ │ + ldr r2, [pc, #84] @ 206768 <__cxa_atexit@plt+0x1fa41c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #14 │ │ │ │ @@ -527730,32 +518404,32 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0120e198 │ │ │ │ + @ instruction: 0x0121732c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #132] @ 20f9c0 <__cxa_atexit@plt+0x203674> │ │ │ │ + ldr r1, [pc, #132] @ 206808 <__cxa_atexit@plt+0x1fa4bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 20f9a0 <__cxa_atexit@plt+0x203654> │ │ │ │ + beq 2067e8 <__cxa_atexit@plt+0x1fa49c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 20f9ac <__cxa_atexit@plt+0x203660> │ │ │ │ - ldr lr, [pc, #88] @ 20f9c4 <__cxa_atexit@plt+0x203678> │ │ │ │ + bcc 2067f4 <__cxa_atexit@plt+0x1fa4a8> │ │ │ │ + ldr lr, [pc, #88] @ 20680c <__cxa_atexit@plt+0x1fa4c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -527771,23 +518445,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq lr, [r0, -r8]! │ │ │ │ + smlawbeq r1, ip, r2, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20fa1c <__cxa_atexit@plt+0x2036d0> │ │ │ │ - ldr lr, [pc, #60] @ 20fa28 <__cxa_atexit@plt+0x2036dc> │ │ │ │ + bcc 206864 <__cxa_atexit@plt+0x1fa518> │ │ │ │ + ldr lr, [pc, #60] @ 206870 <__cxa_atexit@plt+0x1fa524> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ @@ -527796,74 +518470,74 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120e078 │ │ │ │ + @ instruction: 0x0121720c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20fa70 <__cxa_atexit@plt+0x203724> │ │ │ │ - ldr r2, [pc, #44] @ 20fa7c <__cxa_atexit@plt+0x203730> │ │ │ │ + bcc 2068b8 <__cxa_atexit@plt+0x1fa56c> │ │ │ │ + ldr r2, [pc, #44] @ 2068c4 <__cxa_atexit@plt+0x1fa578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - qsubeq lr, r8, r0 │ │ │ │ + @ instruction: 0x012171ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20fac4 <__cxa_atexit@plt+0x203778> │ │ │ │ - ldr r7, [pc, #52] @ 20fad8 <__cxa_atexit@plt+0x20378c> │ │ │ │ + bhi 20690c <__cxa_atexit@plt+0x1fa5c0> │ │ │ │ + ldr r7, [pc, #52] @ 206920 <__cxa_atexit@plt+0x1fa5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 20fab8 <__cxa_atexit@plt+0x20376c> │ │ │ │ + beq 206900 <__cxa_atexit@plt+0x1fa5b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 20fae8 <__cxa_atexit@plt+0x20379c> │ │ │ │ + b 206930 <__cxa_atexit@plt+0x1fa5e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20fadc <__cxa_atexit@plt+0x203790> │ │ │ │ + ldr r7, [pc, #16] @ 206924 <__cxa_atexit@plt+0x1fa5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r0, asr #26 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 20fbf8 <__cxa_atexit@plt+0x2038ac> │ │ │ │ + beq 206a40 <__cxa_atexit@plt+0x1fa6f4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 20fc94 <__cxa_atexit@plt+0x203948> │ │ │ │ + bne 206adc <__cxa_atexit@plt+0x1fa790> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #18 │ │ │ │ - bhi 210528 <__cxa_atexit@plt+0x2041dc> │ │ │ │ + bhi 207370 <__cxa_atexit@plt+0x1fb024> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ add pc, r1, r3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ @@ -527881,824 +518555,824 @@ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ str fp, [sp] │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105d0 <__cxa_atexit@plt+0x204284> │ │ │ │ + bcc 207418 <__cxa_atexit@plt+0x1fb0cc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr lr, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr sl, [r7, #13] │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr ip, [pc, #2700] @ 210628 <__cxa_atexit@plt+0x2042dc> │ │ │ │ + ldr ip, [pc, #2700] @ 207470 <__cxa_atexit@plt+0x1fb124> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ str ip, [r6, #72] @ 0x48 │ │ │ │ str r1, [r6, #76] @ 0x4c │ │ │ │ sub r0, r3, #26 │ │ │ │ - ldr fp, [pc, #2676] @ 21062c <__cxa_atexit@plt+0x2042e0> │ │ │ │ + ldr fp, [pc, #2676] @ 207474 <__cxa_atexit@plt+0x1fb128> │ │ │ │ ldr fp, [pc, fp] │ │ │ │ sub r7, r3, #35 @ 0x23 │ │ │ │ sub r1, r3, #47 @ 0x2f │ │ │ │ sub r2, r3, #71 @ 0x47 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str ip, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str fp, [r6, #48] @ 0x30 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str fp, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str ip, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #59 @ 0x3b │ │ │ │ - ldr r1, [pc, #2624] @ 210630 <__cxa_atexit@plt+0x2042e4> │ │ │ │ + ldr r1, [pc, #2624] @ 207478 <__cxa_atexit@plt+0x1fb12c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, sl} │ │ │ │ - b 2105a0 <__cxa_atexit@plt+0x204254> │ │ │ │ + b 2073e8 <__cxa_atexit@plt+0x1fb09c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105f8 <__cxa_atexit@plt+0x2042ac> │ │ │ │ + bcc 207440 <__cxa_atexit@plt+0x1fb0f4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #6] │ │ │ │ ldr r9, [r7, #10] │ │ │ │ ldr sl, [r7, #14] │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr lr, [pc, #2532] @ 210610 <__cxa_atexit@plt+0x2042c4> │ │ │ │ + ldr lr, [pc, #2532] @ 207458 <__cxa_atexit@plt+0x1fb10c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub ip, r3, #63 @ 0x3f │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #2508] @ 210614 <__cxa_atexit@plt+0x2042c8> │ │ │ │ + ldr r1, [pc, #2508] @ 20745c <__cxa_atexit@plt+0x1fb110> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add ip, r6, #40 @ 0x28 │ │ │ │ stm ip, {r1, r7, lr} │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str lr, [r6, #56] @ 0x38 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ str lr, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, #2476] @ 210618 <__cxa_atexit@plt+0x2042cc> │ │ │ │ + ldr r1, [pc, #2476] @ 207460 <__cxa_atexit@plt+0x1fb114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, sl} │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r8, fp} │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b0 <__cxa_atexit@plt+0x204264> │ │ │ │ + bcc 2073f8 <__cxa_atexit@plt+0x1fb0ac> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr r0, [pc, #2380] @ 210608 <__cxa_atexit@plt+0x2042bc> │ │ │ │ + ldr r0, [pc, #2380] @ 207450 <__cxa_atexit@plt+0x1fb104> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #19 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r1, r3, #27 │ │ │ │ sub r2, r3, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #2352] @ 21060c <__cxa_atexit@plt+0x2042c0> │ │ │ │ + ldr r7, [pc, #2352] @ 207454 <__cxa_atexit@plt+0x1fb108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b0 <__cxa_atexit@plt+0x204264> │ │ │ │ + bcc 2073f8 <__cxa_atexit@plt+0x1fb0ac> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #2492] @ 2106e4 <__cxa_atexit@plt+0x204398> │ │ │ │ + ldr lr, [pc, #2492] @ 20752c <__cxa_atexit@plt+0x1fb1e0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ - ldr r8, [pc, #2464] @ 2106e8 <__cxa_atexit@plt+0x20439c> │ │ │ │ + ldr r8, [pc, #2464] @ 207530 <__cxa_atexit@plt+0x1fb1e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #2460] @ 2106ec <__cxa_atexit@plt+0x2043a0> │ │ │ │ + ldr r2, [pc, #2460] @ 207534 <__cxa_atexit@plt+0x1fb1e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 2104b4 <__cxa_atexit@plt+0x204168> │ │ │ │ + b 2072fc <__cxa_atexit@plt+0x1fafb0> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c0 <__cxa_atexit@plt+0x204274> │ │ │ │ + bcc 207408 <__cxa_atexit@plt+0x1fb0bc> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ sub ip, r3, #10 │ │ │ │ - ldr r2, [pc, #2360] @ 2106cc <__cxa_atexit@plt+0x204380> │ │ │ │ + ldr r2, [pc, #2360] @ 207514 <__cxa_atexit@plt+0x1fb1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ - ldr sl, [pc, #2348] @ 2106d0 <__cxa_atexit@plt+0x204384> │ │ │ │ + ldr sl, [pc, #2348] @ 207518 <__cxa_atexit@plt+0x1fb1cc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r0, r3, #35 @ 0x23 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ stm r0, {r1, r2, ip} │ │ │ │ sub r0, r3, #47 @ 0x2f │ │ │ │ sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r2, [pc, #2304] @ 2106d4 <__cxa_atexit@plt+0x204388> │ │ │ │ + ldr r2, [pc, #2304] @ 20751c <__cxa_atexit@plt+0x1fb1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ - b 2100c4 <__cxa_atexit@plt+0x203d78> │ │ │ │ + b 206f0c <__cxa_atexit@plt+0x1fabc0> │ │ │ │ str fp, [sp] │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105d0 <__cxa_atexit@plt+0x204284> │ │ │ │ + bcc 207418 <__cxa_atexit@plt+0x1fb0cc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr lr, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr fp, [r7, #13] │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr ip, [pc, #2196] @ 2106ac <__cxa_atexit@plt+0x204360> │ │ │ │ + ldr ip, [pc, #2196] @ 2074f4 <__cxa_atexit@plt+0x1fb1a8> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ str ip, [r6, #72] @ 0x48 │ │ │ │ str r1, [r6, #76] @ 0x4c │ │ │ │ - ldr sl, [pc, #2176] @ 2106b0 <__cxa_atexit@plt+0x204364> │ │ │ │ + ldr sl, [pc, #2176] @ 2074f8 <__cxa_atexit@plt+0x1fb1ac> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r1, r3, #26 │ │ │ │ sub r0, r3, #35 @ 0x23 │ │ │ │ sub r7, r3, #47 @ 0x2f │ │ │ │ sub r2, r3, #71 @ 0x47 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ str sl, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #59 @ 0x3b │ │ │ │ - ldr r1, [pc, #2120] @ 2106b4 <__cxa_atexit@plt+0x204368> │ │ │ │ + ldr r1, [pc, #2120] @ 2074fc <__cxa_atexit@plt+0x1fb1b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, fp} │ │ │ │ add r2, r6, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ - b 20fc84 <__cxa_atexit@plt+0x203938> │ │ │ │ + b 206acc <__cxa_atexit@plt+0x1fa780> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1964] @ 210658 <__cxa_atexit@plt+0x20430c> │ │ │ │ + ldr lr, [pc, #1964] @ 2074a0 <__cxa_atexit@plt+0x1fb154> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r2, [pc, #1956] @ 21065c <__cxa_atexit@plt+0x204310> │ │ │ │ + ldr r2, [pc, #1956] @ 2074a4 <__cxa_atexit@plt+0x1fb158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, #1920] @ 210660 <__cxa_atexit@plt+0x204314> │ │ │ │ + ldr r7, [pc, #1920] @ 2074a8 <__cxa_atexit@plt+0x1fb15c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - b 21013c <__cxa_atexit@plt+0x203df0> │ │ │ │ + b 206f84 <__cxa_atexit@plt+0x1fac38> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr r0, [pc, #1952] @ 2106b8 <__cxa_atexit@plt+0x20436c> │ │ │ │ + ldr r0, [pc, #1952] @ 207500 <__cxa_atexit@plt+0x1fb1b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ - ldr r8, [pc, #1944] @ 2106bc <__cxa_atexit@plt+0x204370> │ │ │ │ + ldr r8, [pc, #1944] @ 207504 <__cxa_atexit@plt+0x1fb1b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, #1908] @ 2106c0 <__cxa_atexit@plt+0x204374> │ │ │ │ + ldr r7, [pc, #1908] @ 207508 <__cxa_atexit@plt+0x1fb1bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - b 2102ac <__cxa_atexit@plt+0x203f60> │ │ │ │ + b 2070f4 <__cxa_atexit@plt+0x1fada8> │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c8 <__cxa_atexit@plt+0x20427c> │ │ │ │ + bcc 207410 <__cxa_atexit@plt+0x1fb0c4> │ │ │ │ add sl, r7, #1 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr lr, [pc, #1812] @ 210694 <__cxa_atexit@plt+0x204348> │ │ │ │ + ldr lr, [pc, #1812] @ 2074dc <__cxa_atexit@plt+0x1fb190> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r3, #19 │ │ │ │ sub r1, r3, #26 │ │ │ │ - ldr r7, [pc, #1800] @ 210698 <__cxa_atexit@plt+0x20434c> │ │ │ │ + ldr r7, [pc, #1800] @ 2074e0 <__cxa_atexit@plt+0x1fb194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str lr, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ sub r1, r3, #51 @ 0x33 │ │ │ │ - ldr r2, [pc, #1764] @ 21069c <__cxa_atexit@plt+0x204350> │ │ │ │ + ldr r2, [pc, #1764] @ 2074e4 <__cxa_atexit@plt+0x1fb198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9, sl} │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ - b 2104b0 <__cxa_atexit@plt+0x204164> │ │ │ │ + b 2072f8 <__cxa_atexit@plt+0x1fafac> │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c8 <__cxa_atexit@plt+0x20427c> │ │ │ │ + bcc 207410 <__cxa_atexit@plt+0x1fb0c4> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #10 │ │ │ │ - ldr sl, [pc, #1608] @ 210640 <__cxa_atexit@plt+0x2042f4> │ │ │ │ + ldr sl, [pc, #1608] @ 207488 <__cxa_atexit@plt+0x1fb13c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r1, r3, #19 │ │ │ │ - ldr r9, [pc, #1600] @ 210644 <__cxa_atexit@plt+0x2042f8> │ │ │ │ + ldr r9, [pc, #1600] @ 20748c <__cxa_atexit@plt+0x1fb140> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r2, r3, #27 │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ sub r1, r3, #51 @ 0x33 │ │ │ │ - ldr r2, [pc, #1560] @ 210648 <__cxa_atexit@plt+0x2042fc> │ │ │ │ + ldr r2, [pc, #1560] @ 207490 <__cxa_atexit@plt+0x1fb144> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8} │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ - b 20fcf4 <__cxa_atexit@plt+0x2039a8> │ │ │ │ + b 206b3c <__cxa_atexit@plt+0x1fa7f0> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c0 <__cxa_atexit@plt+0x204274> │ │ │ │ + bcc 207408 <__cxa_atexit@plt+0x1fb0bc> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ sub ip, r3, #10 │ │ │ │ - ldr r2, [pc, #1640] @ 2106d8 <__cxa_atexit@plt+0x20438c> │ │ │ │ + ldr r2, [pc, #1640] @ 207520 <__cxa_atexit@plt+0x1fb1d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r7, r3, #26 │ │ │ │ - ldr sl, [pc, #1628] @ 2106dc <__cxa_atexit@plt+0x204390> │ │ │ │ + ldr sl, [pc, #1628] @ 207524 <__cxa_atexit@plt+0x1fb1d8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ add r0, r6, #56 @ 0x38 │ │ │ │ stm r0, {r1, r2, ip} │ │ │ │ sub r0, r3, #47 @ 0x2f │ │ │ │ sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r7, [pc, #1584] @ 2106e0 <__cxa_atexit@plt+0x204394> │ │ │ │ + ldr r7, [pc, #1584] @ 207528 <__cxa_atexit@plt+0x1fb1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ str r7, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ - b 21023c <__cxa_atexit@plt+0x203ef0> │ │ │ │ + b 207084 <__cxa_atexit@plt+0x1fad38> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1368] @ 21064c <__cxa_atexit@plt+0x204300> │ │ │ │ + ldr lr, [pc, #1368] @ 207494 <__cxa_atexit@plt+0x1fb148> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ - ldr r8, [pc, #1360] @ 210650 <__cxa_atexit@plt+0x204304> │ │ │ │ + ldr r8, [pc, #1360] @ 207498 <__cxa_atexit@plt+0x1fb14c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #26 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r3, #35 @ 0x23 │ │ │ │ sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r2, [pc, #1324] @ 210654 <__cxa_atexit@plt+0x204308> │ │ │ │ + ldr r2, [pc, #1324] @ 20749c <__cxa_atexit@plt+0x1fb150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 20fcf8 <__cxa_atexit@plt+0x2039ac> │ │ │ │ + b 206b40 <__cxa_atexit@plt+0x1fa7f4> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #1296] @ 21067c <__cxa_atexit@plt+0x204330> │ │ │ │ + ldr lr, [pc, #1296] @ 2074c4 <__cxa_atexit@plt+0x1fb178> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r2, [pc, #1288] @ 210680 <__cxa_atexit@plt+0x204334> │ │ │ │ + ldr r2, [pc, #1288] @ 2074c8 <__cxa_atexit@plt+0x1fb17c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #34 @ 0x22 │ │ │ │ sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r0, [pc, #1252] @ 210684 <__cxa_atexit@plt+0x204338> │ │ │ │ + ldr r0, [pc, #1252] @ 2074cc <__cxa_atexit@plt+0x1fb180> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r8, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 20fcf8 <__cxa_atexit@plt+0x2039ac> │ │ │ │ + b 206b40 <__cxa_atexit@plt+0x1fa7f4> │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c0 <__cxa_atexit@plt+0x204274> │ │ │ │ + bcc 207408 <__cxa_atexit@plt+0x1fb0bc> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr r8, [pc, #1112] @ 210634 <__cxa_atexit@plt+0x2042e8> │ │ │ │ + ldr r8, [pc, #1112] @ 20747c <__cxa_atexit@plt+0x1fb130> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r1, r3, #26 │ │ │ │ - ldr ip, [pc, #1100] @ 210638 <__cxa_atexit@plt+0x2042ec> │ │ │ │ + ldr ip, [pc, #1100] @ 207480 <__cxa_atexit@plt+0x1fb134> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ sub r7, r3, #34 @ 0x22 │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str ip, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r8, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #47 @ 0x2f │ │ │ │ sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r2, [pc, #1052] @ 21063c <__cxa_atexit@plt+0x2042f0> │ │ │ │ + ldr r2, [pc, #1052] @ 207484 <__cxa_atexit@plt+0x1fb138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9, sl} │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr r0, [pc, #1156] @ 2106f0 <__cxa_atexit@plt+0x2043a4> │ │ │ │ + ldr r0, [pc, #1156] @ 207538 <__cxa_atexit@plt+0x1fb1ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r1, r3, #35 @ 0x23 │ │ │ │ sub r2, r3, #47 @ 0x2f │ │ │ │ - ldr r9, [pc, #1116] @ 2106f4 <__cxa_atexit@plt+0x2043a8> │ │ │ │ + ldr r9, [pc, #1116] @ 20753c <__cxa_atexit@plt+0x1fb1f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #1112] @ 2106f8 <__cxa_atexit@plt+0x2043ac> │ │ │ │ + ldr r7, [pc, #1112] @ 207540 <__cxa_atexit@plt+0x1fb1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, lr} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ - b 2104b0 <__cxa_atexit@plt+0x204164> │ │ │ │ + b 2072f8 <__cxa_atexit@plt+0x1fafac> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b0 <__cxa_atexit@plt+0x204264> │ │ │ │ + bcc 2073f8 <__cxa_atexit@plt+0x1fb0ac> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #900] @ 210664 <__cxa_atexit@plt+0x204318> │ │ │ │ + ldr lr, [pc, #900] @ 2074ac <__cxa_atexit@plt+0x1fb160> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #880] @ 210668 <__cxa_atexit@plt+0x20431c> │ │ │ │ + ldr r8, [pc, #880] @ 2074b0 <__cxa_atexit@plt+0x1fb164> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r3, #27 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #868] @ 21066c <__cxa_atexit@plt+0x204320> │ │ │ │ + ldr r2, [pc, #868] @ 2074b4 <__cxa_atexit@plt+0x1fb168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 20fcf8 <__cxa_atexit@plt+0x2039ac> │ │ │ │ + b 206b40 <__cxa_atexit@plt+0x1fa7f4> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105e4 <__cxa_atexit@plt+0x204298> │ │ │ │ + bcc 20742c <__cxa_atexit@plt+0x1fb0e0> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r8, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr lr, [pc, #892] @ 2106c4 <__cxa_atexit@plt+0x204378> │ │ │ │ + ldr lr, [pc, #892] @ 20750c <__cxa_atexit@plt+0x1fb1c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r1, r3, #19 │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr r2, [pc, #880] @ 2106c8 <__cxa_atexit@plt+0x20437c> │ │ │ │ + ldr r2, [pc, #880] @ 207510 <__cxa_atexit@plt+0x1fb1c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 2104b4 <__cxa_atexit@plt+0x204168> │ │ │ │ + b 2072fc <__cxa_atexit@plt+0x1fafb0> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b8 <__cxa_atexit@plt+0x20426c> │ │ │ │ + bcc 207400 <__cxa_atexit@plt+0x1fb0b4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #724] @ 210670 <__cxa_atexit@plt+0x204324> │ │ │ │ + ldr lr, [pc, #724] @ 2074b8 <__cxa_atexit@plt+0x1fb16c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #18 │ │ │ │ - ldr r2, [pc, #716] @ 210674 <__cxa_atexit@plt+0x204328> │ │ │ │ + ldr r2, [pc, #716] @ 2074bc <__cxa_atexit@plt+0x1fb170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r7, r3, #26 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r3, #35 @ 0x23 │ │ │ │ sub r1, r3, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, #680] @ 210678 <__cxa_atexit@plt+0x20432c> │ │ │ │ + ldr r7, [pc, #680] @ 2074c0 <__cxa_atexit@plt+0x1fb174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, r9, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - b 20fcf8 <__cxa_atexit@plt+0x2039ac> │ │ │ │ + b 206b40 <__cxa_atexit@plt+0x1fa7f4> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105ec <__cxa_atexit@plt+0x2042a0> │ │ │ │ + bcc 207434 <__cxa_atexit@plt+0x1fb0e8> │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r2, r3, #10 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #756] @ 2106fc <__cxa_atexit@plt+0x2043b0> │ │ │ │ + ldr r1, [pc, #756] @ 207544 <__cxa_atexit@plt+0x1fb1f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ sub lr, r3, #18 │ │ │ │ sub r0, r3, #26 │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ - b 2104b4 <__cxa_atexit@plt+0x204168> │ │ │ │ + b 2072fc <__cxa_atexit@plt+0x1fafb0> │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105c8 <__cxa_atexit@plt+0x20427c> │ │ │ │ + bcc 207410 <__cxa_atexit@plt+0x1fb0c4> │ │ │ │ ldr lr, [r7, #1] │ │ │ │ ldr r8, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r3, #11 │ │ │ │ - ldr r2, [pc, #572] @ 2106a0 <__cxa_atexit@plt+0x204354> │ │ │ │ + ldr r2, [pc, #572] @ 2074e8 <__cxa_atexit@plt+0x1fb19c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r1, r3, #18 │ │ │ │ sub r7, r3, #27 │ │ │ │ - ldr sl, [pc, #560] @ 2106a4 <__cxa_atexit@plt+0x204358> │ │ │ │ + ldr sl, [pc, #560] @ 2074ec <__cxa_atexit@plt+0x1fb1a0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r0, r3, #39 @ 0x27 │ │ │ │ sub r1, r3, #51 @ 0x33 │ │ │ │ - ldr r2, [pc, #524] @ 2106a8 <__cxa_atexit@plt+0x20435c> │ │ │ │ + ldr r2, [pc, #524] @ 2074f0 <__cxa_atexit@plt+0x1fb1a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r8, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105b0 <__cxa_atexit@plt+0x204264> │ │ │ │ + bcc 2073f8 <__cxa_atexit@plt+0x1fb0ac> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r1, r3, #11 │ │ │ │ - ldr lr, [pc, #420] @ 210688 <__cxa_atexit@plt+0x20433c> │ │ │ │ + ldr lr, [pc, #420] @ 2074d0 <__cxa_atexit@plt+0x1fb184> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #19 │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #400] @ 21068c <__cxa_atexit@plt+0x204340> │ │ │ │ + ldr r1, [pc, #400] @ 2074d4 <__cxa_atexit@plt+0x1fb188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r3, #27 │ │ │ │ sub r2, r3, #39 @ 0x27 │ │ │ │ - ldr r7, [pc, #388] @ 210690 <__cxa_atexit@plt+0x204344> │ │ │ │ + ldr r7, [pc, #388] @ 2074d8 <__cxa_atexit@plt+0x1fb18c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ - b 2104b4 <__cxa_atexit@plt+0x204168> │ │ │ │ + b 2072fc <__cxa_atexit@plt+0x1fafb0> │ │ │ │ str fp, [sp] │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2105f4 <__cxa_atexit@plt+0x2042a8> │ │ │ │ + bcc 20743c <__cxa_atexit@plt+0x1fb0f0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr lr, [r7, #5] │ │ │ │ ldr r9, [r7, #9] │ │ │ │ ldr fp, [r7, #13] │ │ │ │ sub r1, r3, #11 │ │ │ │ str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr ip, [pc, #196] @ 21061c <__cxa_atexit@plt+0x2042d0> │ │ │ │ + ldr ip, [pc, #196] @ 207464 <__cxa_atexit@plt+0x1fb118> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ sub r2, r3, #18 │ │ │ │ sub r0, r3, #27 │ │ │ │ - ldr sl, [pc, #184] @ 210620 <__cxa_atexit@plt+0x2042d4> │ │ │ │ + ldr sl, [pc, #184] @ 207468 <__cxa_atexit@plt+0x1fb11c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ sub r1, r3, #63 @ 0x3f │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str ip, [r6, #40] @ 0x28 │ │ │ │ str r7, [r6, #44] @ 0x2c │ │ │ │ str sl, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ str ip, [r6, #64] @ 0x40 │ │ │ │ sub r0, r3, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, #136] @ 210624 <__cxa_atexit@plt+0x2042d8> │ │ │ │ + ldr r1, [pc, #136] @ 20746c <__cxa_atexit@plt+0x1fb120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r9, fp} │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ - b 20fc78 <__cxa_atexit@plt+0x20392c> │ │ │ │ + b 206ac0 <__cxa_atexit@plt+0x1fa774> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r6, #32 │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ - b 2105fc <__cxa_atexit@plt+0x2042b0> │ │ │ │ + b 207444 <__cxa_atexit@plt+0x1fb0f8> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120dd20 │ │ │ │ - strdeq sp, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120ddb0 │ │ │ │ - @ instruction: 0x0120ddb0 │ │ │ │ - @ instruction: 0x0120dd68 │ │ │ │ - smlawbeq r0, r4, r4, sp │ │ │ │ - @ instruction: 0x0120d490 │ │ │ │ - @ instruction: 0x0120d438 │ │ │ │ - @ instruction: 0x0120de40 │ │ │ │ - @ instruction: 0x0120de40 │ │ │ │ - @ instruction: 0x0120dde4 │ │ │ │ - @ instruction: 0x0120d800 │ │ │ │ - @ instruction: 0x0120d80c │ │ │ │ - @ instruction: 0x0120d7b4 │ │ │ │ - @ instruction: 0x0120d9e4 │ │ │ │ - strdeq sp, [r0, -r4]! │ │ │ │ - @ instruction: 0x0120d9a4 │ │ │ │ - @ instruction: 0x0120d8e8 │ │ │ │ - strdeq sp, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120d8ac │ │ │ │ - @ instruction: 0x0120db30 │ │ │ │ - @ instruction: 0x0120db40 │ │ │ │ - strdeq sp, [r0, -r4]! │ │ │ │ - strdeq sp, [r0, -ip]! │ │ │ │ - @ instruction: 0x0120d700 │ │ │ │ - smlawteq r0, ip, r6, sp │ │ │ │ - @ instruction: 0x0120d640 │ │ │ │ - @ instruction: 0x0120d650 │ │ │ │ - @ instruction: 0x0120d604 │ │ │ │ - @ instruction: 0x0120d870 │ │ │ │ - smlawbeq r0, r0, r8, sp │ │ │ │ - @ instruction: 0x0120d834 │ │ │ │ - @ instruction: 0x0120d514 │ │ │ │ - @ instruction: 0x0120d4e0 │ │ │ │ - smlawteq r0, r8, r4, sp │ │ │ │ - @ instruction: 0x0120da78 │ │ │ │ - @ instruction: 0x0120da4c │ │ │ │ - @ instruction: 0x0120da1c │ │ │ │ - @ instruction: 0x0120d594 │ │ │ │ - @ instruction: 0x0120d568 │ │ │ │ - @ instruction: 0x0120d538 │ │ │ │ - @ instruction: 0x0120dbe0 │ │ │ │ - @ instruction: 0x0120dbac │ │ │ │ - @ instruction: 0x0120db68 │ │ │ │ - @ instruction: 0x0120dae0 │ │ │ │ - @ instruction: 0x0120dab8 │ │ │ │ - smlawbeq r0, r8, sl, sp │ │ │ │ - @ instruction: 0x0120d6b0 │ │ │ │ - smlawbeq r0, r4, r6, sp │ │ │ │ - @ instruction: 0x0120dc64 │ │ │ │ - @ instruction: 0x0120dc38 │ │ │ │ - @ instruction: 0x0120dc00 │ │ │ │ - smlawbeq r0, r8, r9, sp │ │ │ │ - @ instruction: 0x0120d95c │ │ │ │ - @ instruction: 0x0120d924 │ │ │ │ - ldrdeq sp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120dc94 │ │ │ │ - smlawbeq r0, r4, ip, sp │ │ │ │ - smlawbeq r0, ip, r7, sp │ │ │ │ - @ instruction: 0x0120d744 │ │ │ │ - @ instruction: 0x0120d734 │ │ │ │ - strdeq sp, [r0, -r0]! │ │ │ │ + @ instruction: 0x01216eb4 │ │ │ │ + smlawbeq r1, ip, lr, r6 │ │ │ │ + @ instruction: 0x01216f44 │ │ │ │ + @ instruction: 0x01216f44 │ │ │ │ + strdeq r6, [r1, -ip]! │ │ │ │ + @ instruction: 0x01216618 │ │ │ │ + @ instruction: 0x01216624 │ │ │ │ + smlawteq r1, ip, r5, r6 │ │ │ │ + ldrdeq r6, [r1, -r4]! │ │ │ │ + ldrdeq r6, [r1, -r4]! │ │ │ │ + @ instruction: 0x01216f78 │ │ │ │ + @ instruction: 0x01216994 │ │ │ │ + @ instruction: 0x012169a0 │ │ │ │ + @ instruction: 0x01216948 │ │ │ │ + @ instruction: 0x01216b78 │ │ │ │ + smlawbeq r1, r8, fp, r6 │ │ │ │ + @ instruction: 0x01216b38 │ │ │ │ + @ instruction: 0x01216a7c │ │ │ │ + smlawbeq r1, ip, sl, r6 │ │ │ │ + @ instruction: 0x01216a40 │ │ │ │ + smlawteq r1, r4, ip, r6 │ │ │ │ + ldrdeq r6, [r1, -r4]! │ │ │ │ + smlawbeq r1, r8, ip, r6 │ │ │ │ + @ instruction: 0x01216890 │ │ │ │ + @ instruction: 0x01216894 │ │ │ │ + @ instruction: 0x01216860 │ │ │ │ + ldrdeq r6, [r1, -r4]! │ │ │ │ + @ instruction: 0x012167e4 │ │ │ │ + @ instruction: 0x01216798 │ │ │ │ + @ instruction: 0x01216a04 │ │ │ │ + @ instruction: 0x01216a14 │ │ │ │ + smlawteq r1, r8, r9, r6 │ │ │ │ + @ instruction: 0x012166a8 │ │ │ │ + @ instruction: 0x01216674 │ │ │ │ + @ instruction: 0x0121665c │ │ │ │ + @ instruction: 0x01216c0c │ │ │ │ + @ instruction: 0x01216be0 │ │ │ │ + @ instruction: 0x01216bb0 │ │ │ │ + @ instruction: 0x01216728 │ │ │ │ + strdeq r6, [r1, -ip]! │ │ │ │ + smlawteq r1, ip, r6, r6 │ │ │ │ + @ instruction: 0x01216d74 │ │ │ │ + @ instruction: 0x01216d40 │ │ │ │ + strdeq r6, [r1, -ip]! │ │ │ │ + @ instruction: 0x01216c74 │ │ │ │ + @ instruction: 0x01216c4c │ │ │ │ + @ instruction: 0x01216c1c │ │ │ │ + @ instruction: 0x01216844 │ │ │ │ + @ instruction: 0x01216818 │ │ │ │ + strdeq r6, [r1, -r8]! │ │ │ │ + smlawteq r1, ip, sp, r6 │ │ │ │ + @ instruction: 0x01216d94 │ │ │ │ + @ instruction: 0x01216b1c │ │ │ │ + strdeq r6, [r1, -r0]! │ │ │ │ + @ instruction: 0x01216ab8 │ │ │ │ + @ instruction: 0x01216e64 │ │ │ │ + @ instruction: 0x01216e28 │ │ │ │ + @ instruction: 0x01216e18 │ │ │ │ + @ instruction: 0x01216920 │ │ │ │ + ldrdeq r6, [r1, -r8]! │ │ │ │ + smlawteq r1, r8, r8, r6 │ │ │ │ + smlawbeq r1, r4, r7, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21072c <__cxa_atexit@plt+0x2043e0> │ │ │ │ - ldr r7, [pc, #28] @ 21073c <__cxa_atexit@plt+0x2043f0> │ │ │ │ + bhi 207574 <__cxa_atexit@plt+0x1fb228> │ │ │ │ + ldr r7, [pc, #28] @ 207584 <__cxa_atexit@plt+0x1fb238> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 11485a4 <__cxa_atexit@plt+0x113c258> │ │ │ │ - ldr r7, [pc, #12] @ 210740 <__cxa_atexit@plt+0x2043f4> │ │ │ │ + ldr r7, [pc, #12] @ 207588 <__cxa_atexit@plt+0x1fb23c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq pc, ip, r0, r8 │ │ │ │ + tsteq r0, r4, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2107c8 <__cxa_atexit@plt+0x20447c> │ │ │ │ - ldr r3, [pc, #264] @ 210868 <__cxa_atexit@plt+0x20451c> │ │ │ │ + bne 207610 <__cxa_atexit@plt+0x1fb2c4> │ │ │ │ + ldr r3, [pc, #264] @ 2076b0 <__cxa_atexit@plt+0x1fb364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210838 <__cxa_atexit@plt+0x2044ec> │ │ │ │ + beq 207680 <__cxa_atexit@plt+0x1fb334> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #236] @ 21086c <__cxa_atexit@plt+0x204520> │ │ │ │ + ldr r3, [pc, #236] @ 2076b4 <__cxa_atexit@plt+0x1fb368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 210840 <__cxa_atexit@plt+0x2044f4> │ │ │ │ + beq 207688 <__cxa_atexit@plt+0x1fb33c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 21084c <__cxa_atexit@plt+0x204500> │ │ │ │ + bcc 207694 <__cxa_atexit@plt+0x1fb348> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #184] @ 210870 <__cxa_atexit@plt+0x204524> │ │ │ │ + ldr r0, [pc, #184] @ 2076b8 <__cxa_atexit@plt+0x1fb36c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #144] @ 210860 <__cxa_atexit@plt+0x204514> │ │ │ │ + ldr r3, [pc, #144] @ 2076a8 <__cxa_atexit@plt+0x1fb35c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210838 <__cxa_atexit@plt+0x2044ec> │ │ │ │ + beq 207680 <__cxa_atexit@plt+0x1fb334> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #116] @ 210864 <__cxa_atexit@plt+0x204518> │ │ │ │ + ldr r3, [pc, #116] @ 2076ac <__cxa_atexit@plt+0x1fb360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 210840 <__cxa_atexit@plt+0x2044f4> │ │ │ │ + beq 207688 <__cxa_atexit@plt+0x1fb33c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 21084c <__cxa_atexit@plt+0x204500> │ │ │ │ + bcc 207694 <__cxa_atexit@plt+0x1fb348> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 210874 <__cxa_atexit@plt+0x204528> │ │ │ │ + ldr r0, [pc, #76] @ 2076bc <__cxa_atexit@plt+0x1fb370> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -528710,32 +519384,32 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strdeq sp, [r0, -ip]! │ │ │ │ - @ instruction: 0x0120cce0 │ │ │ │ + @ instruction: 0x01216490 │ │ │ │ + @ instruction: 0x01215e98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 210910 <__cxa_atexit@plt+0x2045c4> │ │ │ │ + ldr r1, [pc, #128] @ 207758 <__cxa_atexit@plt+0x1fb40c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2108f0 <__cxa_atexit@plt+0x2045a4> │ │ │ │ + beq 207738 <__cxa_atexit@plt+0x1fb3ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2108fc <__cxa_atexit@plt+0x2045b0> │ │ │ │ - ldr lr, [pc, #88] @ 210914 <__cxa_atexit@plt+0x2045c8> │ │ │ │ + bcc 207744 <__cxa_atexit@plt+0x1fb3f8> │ │ │ │ + ldr lr, [pc, #88] @ 20775c <__cxa_atexit@plt+0x1fb410> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -528751,54 +519425,54 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq sp, [r0, -r8]! │ │ │ │ + smlawbeq r1, ip, r3, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 210964 <__cxa_atexit@plt+0x204618> │ │ │ │ - ldr lr, [pc, #52] @ 210970 <__cxa_atexit@plt+0x204624> │ │ │ │ + bcc 2077ac <__cxa_atexit@plt+0x1fb460> │ │ │ │ + ldr lr, [pc, #52] @ 2077b8 <__cxa_atexit@plt+0x1fb46c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120d178 │ │ │ │ + @ instruction: 0x0121630c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 210a0c <__cxa_atexit@plt+0x2046c0> │ │ │ │ + ldr r1, [pc, #128] @ 207854 <__cxa_atexit@plt+0x1fb508> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2109ec <__cxa_atexit@plt+0x2046a0> │ │ │ │ + beq 207834 <__cxa_atexit@plt+0x1fb4e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2109f8 <__cxa_atexit@plt+0x2046ac> │ │ │ │ - ldr lr, [pc, #88] @ 210a10 <__cxa_atexit@plt+0x2046c4> │ │ │ │ + bcc 207840 <__cxa_atexit@plt+0x1fb4f4> │ │ │ │ + ldr lr, [pc, #88] @ 207858 <__cxa_atexit@plt+0x1fb50c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -528814,146 +519488,146 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0120cb50 │ │ │ │ + @ instruction: 0x01215d08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 210a60 <__cxa_atexit@plt+0x204714> │ │ │ │ - ldr lr, [pc, #52] @ 210a6c <__cxa_atexit@plt+0x204720> │ │ │ │ + bcc 2078a8 <__cxa_atexit@plt+0x1fb55c> │ │ │ │ + ldr lr, [pc, #52] @ 2078b4 <__cxa_atexit@plt+0x1fb568> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldrdeq ip, [r0, -r0]! │ │ │ │ + smlawbeq r1, r8, ip, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 210ab4 <__cxa_atexit@plt+0x204768> │ │ │ │ - ldr r7, [pc, #52] @ 210ac8 <__cxa_atexit@plt+0x20477c> │ │ │ │ + bhi 2078fc <__cxa_atexit@plt+0x1fb5b0> │ │ │ │ + ldr r7, [pc, #52] @ 207910 <__cxa_atexit@plt+0x1fb5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 210aa8 <__cxa_atexit@plt+0x20475c> │ │ │ │ + beq 2078f0 <__cxa_atexit@plt+0x1fb5a4> │ │ │ │ mov r7, r8 │ │ │ │ - b 210ad8 <__cxa_atexit@plt+0x20478c> │ │ │ │ + b 207920 <__cxa_atexit@plt+0x1fb5d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 210acc <__cxa_atexit@plt+0x204780> │ │ │ │ + ldr r7, [pc, #16] @ 207914 <__cxa_atexit@plt+0x1fb5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ + @ instruction: 0x01100890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 210b44 <__cxa_atexit@plt+0x2047f8> │ │ │ │ + bne 20798c <__cxa_atexit@plt+0x1fb640> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 210b98 <__cxa_atexit@plt+0x20484c> │ │ │ │ + bcc 2079e0 <__cxa_atexit@plt+0x1fb694> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #144] @ 210ba4 <__cxa_atexit@plt+0x204858> │ │ │ │ + ldr lr, [pc, #144] @ 2079ec <__cxa_atexit@plt+0x1fb6a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r6, #27 │ │ │ │ - ldr r9, [pc, #136] @ 210ba8 <__cxa_atexit@plt+0x20485c> │ │ │ │ + ldr r9, [pc, #136] @ 2079f0 <__cxa_atexit@plt+0x1fb6a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 210b98 <__cxa_atexit@plt+0x20484c> │ │ │ │ + bcc 2079e0 <__cxa_atexit@plt+0x1fb694> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #68] @ 210bac <__cxa_atexit@plt+0x204860> │ │ │ │ + ldr lr, [pc, #68] @ 2079f4 <__cxa_atexit@plt+0x1fb6a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r2, r6, #27 │ │ │ │ - ldr r9, [pc, #60] @ 210bb0 <__cxa_atexit@plt+0x204864> │ │ │ │ + ldr r9, [pc, #60] @ 2079f8 <__cxa_atexit@plt+0x1fb6ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - @ instruction: 0x0120cee4 │ │ │ │ - @ instruction: 0x0120ceb4 │ │ │ │ - @ instruction: 0x0120ce74 │ │ │ │ - @ instruction: 0x0120ce60 │ │ │ │ + @ instruction: 0x01216078 │ │ │ │ + @ instruction: 0x01216048 │ │ │ │ + @ instruction: 0x01216008 │ │ │ │ + strdeq r5, [r1, -r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 210c94 <__cxa_atexit@plt+0x204948> │ │ │ │ - ldr r2, [pc, #232] @ 210cbc <__cxa_atexit@plt+0x204970> │ │ │ │ + bhi 207adc <__cxa_atexit@plt+0x1fb790> │ │ │ │ + ldr r2, [pc, #232] @ 207b04 <__cxa_atexit@plt+0x1fb7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 210ca0 <__cxa_atexit@plt+0x204954> │ │ │ │ - ldr r7, [pc, #208] @ 210cc4 <__cxa_atexit@plt+0x204978> │ │ │ │ + bcc 207ae8 <__cxa_atexit@plt+0x1fb79c> │ │ │ │ + ldr r7, [pc, #208] @ 207b0c <__cxa_atexit@plt+0x1fb7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 210cc8 <__cxa_atexit@plt+0x20497c> │ │ │ │ + ldr lr, [pc, #204] @ 207b10 <__cxa_atexit@plt+0x1fb7c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 210ccc <__cxa_atexit@plt+0x204980> │ │ │ │ + ldr r1, [pc, #200] @ 207b14 <__cxa_atexit@plt+0x1fb7c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 210cd0 <__cxa_atexit@plt+0x204984> │ │ │ │ + ldr r0, [pc, #196] @ 207b18 <__cxa_atexit@plt+0x1fb7cc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 210cd4 <__cxa_atexit@plt+0x204988> │ │ │ │ + ldr r2, [pc, #192] @ 207b1c <__cxa_atexit@plt+0x1fb7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 210cd8 <__cxa_atexit@plt+0x20498c> │ │ │ │ + ldr r9, [pc, #188] @ 207b20 <__cxa_atexit@plt+0x1fb7d4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 210cdc <__cxa_atexit@plt+0x204990> │ │ │ │ + ldr sl, [pc, #184] @ 207b24 <__cxa_atexit@plt+0x1fb7d8> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -528978,66 +519652,66 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 210cc0 <__cxa_atexit@plt+0x204974> │ │ │ │ + ldr r7, [pc, #24] @ 207b08 <__cxa_atexit@plt+0x1fb7bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120c79c │ │ │ │ - @ instruction: 0x010f7b94 │ │ │ │ + @ instruction: 0x01215954 │ │ │ │ + @ instruction: 0x011006bc │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 210d98 <__cxa_atexit@plt+0x204a4c> │ │ │ │ - ldr r3, [pc, #160] @ 210da0 <__cxa_atexit@plt+0x204a54> │ │ │ │ + bhi 207be0 <__cxa_atexit@plt+0x1fb894> │ │ │ │ + ldr r3, [pc, #160] @ 207be8 <__cxa_atexit@plt+0x1fb89c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 210d70 <__cxa_atexit@plt+0x204a24> │ │ │ │ - ldr r2, [pc, #128] @ 210da4 <__cxa_atexit@plt+0x204a58> │ │ │ │ + beq 207bb8 <__cxa_atexit@plt+0x1fb86c> │ │ │ │ + ldr r2, [pc, #128] @ 207bec <__cxa_atexit@plt+0x1fb8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ stmib r3, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 210d80 <__cxa_atexit@plt+0x204a34> │ │ │ │ - ldr r2, [pc, #92] @ 210da8 <__cxa_atexit@plt+0x204a5c> │ │ │ │ + beq 207bc8 <__cxa_atexit@plt+0x1fb87c> │ │ │ │ + ldr r2, [pc, #92] @ 207bf0 <__cxa_atexit@plt+0x1fb8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 210d8c <__cxa_atexit@plt+0x204a40> │ │ │ │ + beq 207bd4 <__cxa_atexit@plt+0x1fb888> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -529051,143 +519725,143 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #92] @ 210e28 <__cxa_atexit@plt+0x204adc> │ │ │ │ + ldr r1, [pc, #92] @ 207c70 <__cxa_atexit@plt+0x1fb924> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 210e10 <__cxa_atexit@plt+0x204ac4> │ │ │ │ - ldr r2, [pc, #64] @ 210e2c <__cxa_atexit@plt+0x204ae0> │ │ │ │ + beq 207c58 <__cxa_atexit@plt+0x1fb90c> │ │ │ │ + ldr r2, [pc, #64] @ 207c74 <__cxa_atexit@plt+0x1fb928> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 210e1c <__cxa_atexit@plt+0x204ad0> │ │ │ │ + beq 207c64 <__cxa_atexit@plt+0x1fb918> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 210e70 <__cxa_atexit@plt+0x204b24> │ │ │ │ + ldr r2, [pc, #36] @ 207cb8 <__cxa_atexit@plt+0x1fb96c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 210e68 <__cxa_atexit@plt+0x204b1c> │ │ │ │ + beq 207cb0 <__cxa_atexit@plt+0x1fb964> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 210f20 <__cxa_atexit@plt+0x204bd4> │ │ │ │ + ldr r2, [pc, #140] @ 207d68 <__cxa_atexit@plt+0x1fba1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 210f24 <__cxa_atexit@plt+0x204bd8> │ │ │ │ + ldr r1, [pc, #136] @ 207d6c <__cxa_atexit@plt+0x1fba20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 210ee0 <__cxa_atexit@plt+0x204b94> │ │ │ │ + bne 207d28 <__cxa_atexit@plt+0x1fb9dc> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 210f14 <__cxa_atexit@plt+0x204bc8> │ │ │ │ + beq 207d5c <__cxa_atexit@plt+0x1fba10> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210f0c <__cxa_atexit@plt+0x204bc0> │ │ │ │ + beq 207d54 <__cxa_atexit@plt+0x1fba08> │ │ │ │ str r7, [r5] │ │ │ │ - b 210e9c <__cxa_atexit@plt+0x204b50> │ │ │ │ - ldr r3, [pc, #64] @ 210f28 <__cxa_atexit@plt+0x204bdc> │ │ │ │ + b 207ce4 <__cxa_atexit@plt+0x1fb998> │ │ │ │ + ldr r3, [pc, #64] @ 207d70 <__cxa_atexit@plt+0x1fba24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210f0c <__cxa_atexit@plt+0x204bc0> │ │ │ │ - ldr r3, [pc, #44] @ 210f2c <__cxa_atexit@plt+0x204be0> │ │ │ │ + beq 207d54 <__cxa_atexit@plt+0x1fba08> │ │ │ │ + ldr r3, [pc, #44] @ 207d74 <__cxa_atexit@plt+0x1fba28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 210f64 <__cxa_atexit@plt+0x204c18> │ │ │ │ + ldr r3, [pc, #36] @ 207dac <__cxa_atexit@plt+0x1fba60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 210f5c <__cxa_atexit@plt+0x204c10> │ │ │ │ + beq 207da4 <__cxa_atexit@plt+0x1fba58> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 210e88 <__cxa_atexit@plt+0x204b3c> │ │ │ │ + b 207cd0 <__cxa_atexit@plt+0x1fb984> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 210f98 <__cxa_atexit@plt+0x204c4c> │ │ │ │ + ldr r3, [pc, #12] @ 207de0 <__cxa_atexit@plt+0x1fba94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 210ffc <__cxa_atexit@plt+0x204cb0> │ │ │ │ + ldr r3, [pc, #80] @ 207e44 <__cxa_atexit@plt+0x1fbaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 210fe4 <__cxa_atexit@plt+0x204c98> │ │ │ │ + beq 207e2c <__cxa_atexit@plt+0x1fbae0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 210fec <__cxa_atexit@plt+0x204ca0> │ │ │ │ - ldr r3, [pc, #52] @ 211000 <__cxa_atexit@plt+0x204cb4> │ │ │ │ + bne 207e34 <__cxa_atexit@plt+0x1fbae8> │ │ │ │ + ldr r3, [pc, #52] @ 207e48 <__cxa_atexit@plt+0x1fbafc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -529200,39 +519874,39 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21103c <__cxa_atexit@plt+0x204cf0> │ │ │ │ - ldr r3, [pc, #40] @ 21104c <__cxa_atexit@plt+0x204d00> │ │ │ │ + bne 207e84 <__cxa_atexit@plt+0x1fbb38> │ │ │ │ + ldr r3, [pc, #40] @ 207e94 <__cxa_atexit@plt+0x1fbb48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 2110b0 <__cxa_atexit@plt+0x204d64> │ │ │ │ + ldr r3, [pc, #80] @ 207ef8 <__cxa_atexit@plt+0x1fbbac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 211098 <__cxa_atexit@plt+0x204d4c> │ │ │ │ + beq 207ee0 <__cxa_atexit@plt+0x1fbb94> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2110a0 <__cxa_atexit@plt+0x204d54> │ │ │ │ - ldr r3, [pc, #52] @ 2110b4 <__cxa_atexit@plt+0x204d68> │ │ │ │ + bne 207ee8 <__cxa_atexit@plt+0x1fbb9c> │ │ │ │ + ldr r3, [pc, #52] @ 207efc <__cxa_atexit@plt+0x1fbbb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -529245,16 +519919,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2110f0 <__cxa_atexit@plt+0x204da4> │ │ │ │ - ldr r3, [pc, #40] @ 211100 <__cxa_atexit@plt+0x204db4> │ │ │ │ + bne 207f38 <__cxa_atexit@plt+0x1fbbec> │ │ │ │ + ldr r3, [pc, #40] @ 207f48 <__cxa_atexit@plt+0x1fbbfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -529266,58 +519940,58 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 211150 <__cxa_atexit@plt+0x204e04> │ │ │ │ - ldr r3, [pc, #60] @ 211168 <__cxa_atexit@plt+0x204e1c> │ │ │ │ + bcc 207f98 <__cxa_atexit@plt+0x1fbc4c> │ │ │ │ + ldr r3, [pc, #60] @ 207fb0 <__cxa_atexit@plt+0x1fbc64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 21116c <__cxa_atexit@plt+0x204e20> │ │ │ │ + ldr r2, [pc, #56] @ 207fb4 <__cxa_atexit@plt+0x1fbc68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 211170 <__cxa_atexit@plt+0x204e24> │ │ │ │ + ldr r7, [pc, #24] @ 207fb8 <__cxa_atexit@plt+0x1fbc6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - smlatteq pc, r0, r6, r7 │ │ │ │ + tsteq r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 211220 <__cxa_atexit@plt+0x204ed4> │ │ │ │ - ldr r2, [pc, #180] @ 211248 <__cxa_atexit@plt+0x204efc> │ │ │ │ + bhi 208068 <__cxa_atexit@plt+0x1fbd1c> │ │ │ │ + ldr r2, [pc, #180] @ 208090 <__cxa_atexit@plt+0x1fbd44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21122c <__cxa_atexit@plt+0x204ee0> │ │ │ │ - ldr r7, [pc, #156] @ 211250 <__cxa_atexit@plt+0x204f04> │ │ │ │ + bcc 208074 <__cxa_atexit@plt+0x1fbd28> │ │ │ │ + ldr r7, [pc, #156] @ 208098 <__cxa_atexit@plt+0x1fbd4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 211254 <__cxa_atexit@plt+0x204f08> │ │ │ │ + ldr lr, [pc, #152] @ 20809c <__cxa_atexit@plt+0x1fbd50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 211258 <__cxa_atexit@plt+0x204f0c> │ │ │ │ + ldr r1, [pc, #148] @ 2080a0 <__cxa_atexit@plt+0x1fbd54> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21125c <__cxa_atexit@plt+0x204f10> │ │ │ │ + ldr r0, [pc, #144] @ 2080a4 <__cxa_atexit@plt+0x1fbd58> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 211260 <__cxa_atexit@plt+0x204f14> │ │ │ │ + ldr r2, [pc, #140] @ 2080a8 <__cxa_atexit@plt+0x1fbd5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -529333,55 +520007,55 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21124c <__cxa_atexit@plt+0x204f00> │ │ │ │ + ldr r7, [pc, #24] @ 208094 <__cxa_atexit@plt+0x1fbd48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r0, -ip]! @ │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ + @ instruction: 0x01215394 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ @ instruction: 0x000034b8 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 211344 <__cxa_atexit@plt+0x204ff8> │ │ │ │ - ldr r2, [pc, #232] @ 21136c <__cxa_atexit@plt+0x205020> │ │ │ │ + bhi 20818c <__cxa_atexit@plt+0x1fbe40> │ │ │ │ + ldr r2, [pc, #232] @ 2081b4 <__cxa_atexit@plt+0x1fbe68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 211350 <__cxa_atexit@plt+0x205004> │ │ │ │ - ldr r7, [pc, #208] @ 211374 <__cxa_atexit@plt+0x205028> │ │ │ │ + bcc 208198 <__cxa_atexit@plt+0x1fbe4c> │ │ │ │ + ldr r7, [pc, #208] @ 2081bc <__cxa_atexit@plt+0x1fbe70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 211378 <__cxa_atexit@plt+0x20502c> │ │ │ │ + ldr lr, [pc, #204] @ 2081c0 <__cxa_atexit@plt+0x1fbe74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21137c <__cxa_atexit@plt+0x205030> │ │ │ │ + ldr r1, [pc, #200] @ 2081c4 <__cxa_atexit@plt+0x1fbe78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 211380 <__cxa_atexit@plt+0x205034> │ │ │ │ + ldr r0, [pc, #196] @ 2081c8 <__cxa_atexit@plt+0x1fbe7c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 211384 <__cxa_atexit@plt+0x205038> │ │ │ │ + ldr r2, [pc, #192] @ 2081cc <__cxa_atexit@plt+0x1fbe80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 211388 <__cxa_atexit@plt+0x20503c> │ │ │ │ + ldr r9, [pc, #188] @ 2081d0 <__cxa_atexit@plt+0x1fbe84> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21138c <__cxa_atexit@plt+0x205040> │ │ │ │ + ldr sl, [pc, #184] @ 2081d4 <__cxa_atexit@plt+0x1fbe88> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -529406,91 +520080,91 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 211370 <__cxa_atexit@plt+0x205024> │ │ │ │ + ldr r7, [pc, #24] @ 2081b8 <__cxa_atexit@plt+0x1fbe6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120c0ec │ │ │ │ - smlatteq pc, r4, r4, r7 │ │ │ │ + @ instruction: 0x012152a4 │ │ │ │ + tsteq r0, ip │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2113f8 <__cxa_atexit@plt+0x2050ac> │ │ │ │ - ldr r2, [pc, #112] @ 211420 <__cxa_atexit@plt+0x2050d4> │ │ │ │ + bhi 208240 <__cxa_atexit@plt+0x1fbef4> │ │ │ │ + ldr r2, [pc, #112] @ 208268 <__cxa_atexit@plt+0x1fbf1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 211404 <__cxa_atexit@plt+0x2050b8> │ │ │ │ - ldr r7, [pc, #88] @ 211428 <__cxa_atexit@plt+0x2050dc> │ │ │ │ + bcc 20824c <__cxa_atexit@plt+0x1fbf00> │ │ │ │ + ldr r7, [pc, #88] @ 208270 <__cxa_atexit@plt+0x1fbf24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 21142c <__cxa_atexit@plt+0x2050e0> │ │ │ │ + ldr r2, [pc, #84] @ 208274 <__cxa_atexit@plt+0x1fbf28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 211424 <__cxa_atexit@plt+0x2050d8> │ │ │ │ + ldr r7, [pc, #24] @ 20826c <__cxa_atexit@plt+0x1fbf20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r0, r0, pc, fp @ │ │ │ │ - tsteq pc, r4, lsr r4 @ │ │ │ │ + @ instruction: 0x01215178 │ │ │ │ + tstpeq pc, ip, asr pc @ p-variant is OBSOLETE @ │ │ │ │ andeq r2, r0, r4, ror #25 │ │ │ │ andeq r2, r0, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2114c4 <__cxa_atexit@plt+0x205178> │ │ │ │ - ldr r2, [pc, #156] @ 2114ec <__cxa_atexit@plt+0x2051a0> │ │ │ │ + bhi 20830c <__cxa_atexit@plt+0x1fbfc0> │ │ │ │ + ldr r2, [pc, #156] @ 208334 <__cxa_atexit@plt+0x1fbfe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2114d0 <__cxa_atexit@plt+0x205184> │ │ │ │ - ldr r7, [pc, #132] @ 2114f4 <__cxa_atexit@plt+0x2051a8> │ │ │ │ + bcc 208318 <__cxa_atexit@plt+0x1fbfcc> │ │ │ │ + ldr r7, [pc, #132] @ 20833c <__cxa_atexit@plt+0x1fbff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 2114f8 <__cxa_atexit@plt+0x2051ac> │ │ │ │ + ldr r2, [pc, #128] @ 208340 <__cxa_atexit@plt+0x1fbff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 2114fc <__cxa_atexit@plt+0x2051b0> │ │ │ │ + ldr r1, [pc, #124] @ 208344 <__cxa_atexit@plt+0x1fbff8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 211500 <__cxa_atexit@plt+0x2051b4> │ │ │ │ + ldr r0, [pc, #120] @ 208348 <__cxa_atexit@plt+0x1fbffc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -529502,54 +520176,54 @@ │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2114f0 <__cxa_atexit@plt+0x2051a4> │ │ │ │ + ldr r7, [pc, #24] @ 208338 <__cxa_atexit@plt+0x1fbfec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120bf20 │ │ │ │ - @ instruction: 0x010f7390 │ │ │ │ + ldrdeq r5, [r1, -r8]! │ │ │ │ + @ instruction: 0x010ffeb8 │ │ │ │ andeq r8, r0, r8, lsr #30 │ │ │ │ andeq r9, r0, r4, asr #3 │ │ │ │ andeq r9, r0, r4, ror #1 │ │ │ │ andeq r9, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2115e4 <__cxa_atexit@plt+0x205298> │ │ │ │ - ldr r2, [pc, #232] @ 21160c <__cxa_atexit@plt+0x2052c0> │ │ │ │ + bhi 20842c <__cxa_atexit@plt+0x1fc0e0> │ │ │ │ + ldr r2, [pc, #232] @ 208454 <__cxa_atexit@plt+0x1fc108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2115f0 <__cxa_atexit@plt+0x2052a4> │ │ │ │ - ldr r7, [pc, #208] @ 211614 <__cxa_atexit@plt+0x2052c8> │ │ │ │ + bcc 208438 <__cxa_atexit@plt+0x1fc0ec> │ │ │ │ + ldr r7, [pc, #208] @ 20845c <__cxa_atexit@plt+0x1fc110> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 211618 <__cxa_atexit@plt+0x2052cc> │ │ │ │ + ldr lr, [pc, #204] @ 208460 <__cxa_atexit@plt+0x1fc114> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21161c <__cxa_atexit@plt+0x2052d0> │ │ │ │ + ldr r1, [pc, #200] @ 208464 <__cxa_atexit@plt+0x1fc118> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 211620 <__cxa_atexit@plt+0x2052d4> │ │ │ │ + ldr r0, [pc, #196] @ 208468 <__cxa_atexit@plt+0x1fc11c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 211624 <__cxa_atexit@plt+0x2052d8> │ │ │ │ + ldr r2, [pc, #192] @ 20846c <__cxa_atexit@plt+0x1fc120> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 211628 <__cxa_atexit@plt+0x2052dc> │ │ │ │ + ldr r9, [pc, #188] @ 208470 <__cxa_atexit@plt+0x1fc124> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21162c <__cxa_atexit@plt+0x2052e0> │ │ │ │ + ldr sl, [pc, #184] @ 208474 <__cxa_atexit@plt+0x1fc128> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -529574,51 +520248,51 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 211610 <__cxa_atexit@plt+0x2052c4> │ │ │ │ + ldr r7, [pc, #24] @ 208458 <__cxa_atexit@plt+0x1fc10c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120be4c │ │ │ │ - tsteq pc, r8, ror r2 @ │ │ │ │ + @ instruction: 0x01215004 │ │ │ │ + smlatbeq pc, r0, sp, pc @ │ │ │ │ andeq sl, r0, r8, lsr r1 │ │ │ │ andeq sl, r0, r4, lsr #13 │ │ │ │ ldrdeq sl, [r0], -ip │ │ │ │ andeq sl, r0, r4, ror #9 │ │ │ │ andeq sl, r0, r0, ror r3 │ │ │ │ andeq sl, r0, ip, lsr r2 │ │ │ │ strdeq sl, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2116c8 <__cxa_atexit@plt+0x20537c> │ │ │ │ - ldr r2, [pc, #160] @ 2116f0 <__cxa_atexit@plt+0x2053a4> │ │ │ │ + bhi 208510 <__cxa_atexit@plt+0x1fc1c4> │ │ │ │ + ldr r2, [pc, #160] @ 208538 <__cxa_atexit@plt+0x1fc1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2116d4 <__cxa_atexit@plt+0x205388> │ │ │ │ - ldr r7, [pc, #136] @ 2116f8 <__cxa_atexit@plt+0x2053ac> │ │ │ │ + bcc 20851c <__cxa_atexit@plt+0x1fc1d0> │ │ │ │ + ldr r7, [pc, #136] @ 208540 <__cxa_atexit@plt+0x1fc1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ 2116fc <__cxa_atexit@plt+0x2053b0> │ │ │ │ + ldr r2, [pc, #132] @ 208544 <__cxa_atexit@plt+0x1fc1f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 211700 <__cxa_atexit@plt+0x2053b4> │ │ │ │ + ldr r1, [pc, #128] @ 208548 <__cxa_atexit@plt+0x1fc1fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #124] @ 211704 <__cxa_atexit@plt+0x2053b8> │ │ │ │ + ldr r0, [pc, #124] @ 20854c <__cxa_atexit@plt+0x1fc200> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -529631,35 +520305,35 @@ │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2116f4 <__cxa_atexit@plt+0x2053a8> │ │ │ │ + ldr r7, [pc, #24] @ 20853c <__cxa_atexit@plt+0x1fc1f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120bd20 │ │ │ │ - @ instruction: 0x010f7190 │ │ │ │ + ldrdeq r4, [r1, -r8]! │ │ │ │ + @ instruction: 0x010ffcb8 │ │ │ │ andeq r9, r0, r0, asr #9 │ │ │ │ andeq r9, r0, r8, ror r7 │ │ │ │ andeq r9, r0, r0, lsr #11 │ │ │ │ andeq r9, r0, r4, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21179c <__cxa_atexit@plt+0x205450> │ │ │ │ - ldr lr, [pc, #140] @ 2117b8 <__cxa_atexit@plt+0x20546c> │ │ │ │ + bhi 2085e4 <__cxa_atexit@plt+0x1fc298> │ │ │ │ + ldr lr, [pc, #140] @ 208600 <__cxa_atexit@plt+0x1fc2b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ @@ -529668,125 +520342,125 @@ │ │ │ │ stm lr, {r2, r7, ip} │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2117a8 <__cxa_atexit@plt+0x20545c> │ │ │ │ - ldr r5, [pc, #72] @ 2117bc <__cxa_atexit@plt+0x205470> │ │ │ │ + bhi 2085f0 <__cxa_atexit@plt+0x1fc2a4> │ │ │ │ + ldr r5, [pc, #72] @ 208604 <__cxa_atexit@plt+0x1fc2b8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21178c <__cxa_atexit@plt+0x205440> │ │ │ │ + beq 2085d4 <__cxa_atexit@plt+0x1fc288> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 20fae8 <__cxa_atexit@plt+0x20379c> │ │ │ │ + b 206930 <__cxa_atexit@plt+0x1fa5e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2117c0 <__cxa_atexit@plt+0x205474> │ │ │ │ + ldr r7, [pc, #16] @ 208608 <__cxa_atexit@plt+0x1fc2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe370 │ │ │ │ - qaddeq r7, ip, pc @ │ │ │ │ + smlabbeq pc, r4, fp, pc @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2117f4 <__cxa_atexit@plt+0x2054a8> │ │ │ │ - ldr r3, [pc, #60] @ 21181c <__cxa_atexit@plt+0x2054d0> │ │ │ │ + bne 20863c <__cxa_atexit@plt+0x1fc2f0> │ │ │ │ + ldr r3, [pc, #60] @ 208664 <__cxa_atexit@plt+0x1fc318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211810 <__cxa_atexit@plt+0x2054c4> │ │ │ │ - b 211828 <__cxa_atexit@plt+0x2054dc> │ │ │ │ - ldr r3, [pc, #28] @ 211818 <__cxa_atexit@plt+0x2054cc> │ │ │ │ + beq 208658 <__cxa_atexit@plt+0x1fc30c> │ │ │ │ + b 208670 <__cxa_atexit@plt+0x1fc324> │ │ │ │ + ldr r3, [pc, #28] @ 208660 <__cxa_atexit@plt+0x1fc314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211810 <__cxa_atexit@plt+0x2054c4> │ │ │ │ - b 212f60 <__cxa_atexit@plt+0x206c14> │ │ │ │ + beq 208658 <__cxa_atexit@plt+0x1fc30c> │ │ │ │ + b 209da8 <__cxa_atexit@plt+0x1fda5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211850 <__cxa_atexit@plt+0x205504> │ │ │ │ - ldr r3, [pc, #60] @ 211878 <__cxa_atexit@plt+0x20552c> │ │ │ │ + bne 208698 <__cxa_atexit@plt+0x1fc34c> │ │ │ │ + ldr r3, [pc, #60] @ 2086c0 <__cxa_atexit@plt+0x1fc374> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21186c <__cxa_atexit@plt+0x205520> │ │ │ │ - b 211884 <__cxa_atexit@plt+0x205538> │ │ │ │ - ldr r3, [pc, #28] @ 211874 <__cxa_atexit@plt+0x205528> │ │ │ │ + beq 2086b4 <__cxa_atexit@plt+0x1fc368> │ │ │ │ + b 2086cc <__cxa_atexit@plt+0x1fc380> │ │ │ │ + ldr r3, [pc, #28] @ 2086bc <__cxa_atexit@plt+0x1fc370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21186c <__cxa_atexit@plt+0x205520> │ │ │ │ - b 212494 <__cxa_atexit@plt+0x206148> │ │ │ │ + beq 2086b4 <__cxa_atexit@plt+0x1fc368> │ │ │ │ + b 2092dc <__cxa_atexit@plt+0x1fcf90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2118ac <__cxa_atexit@plt+0x205560> │ │ │ │ - ldr r3, [pc, #60] @ 2118d4 <__cxa_atexit@plt+0x205588> │ │ │ │ + bne 2086f4 <__cxa_atexit@plt+0x1fc3a8> │ │ │ │ + ldr r3, [pc, #60] @ 20871c <__cxa_atexit@plt+0x1fc3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2118c8 <__cxa_atexit@plt+0x20557c> │ │ │ │ - b 2118e0 <__cxa_atexit@plt+0x205594> │ │ │ │ - ldr r3, [pc, #28] @ 2118d0 <__cxa_atexit@plt+0x205584> │ │ │ │ + beq 208710 <__cxa_atexit@plt+0x1fc3c4> │ │ │ │ + b 208728 <__cxa_atexit@plt+0x1fc3dc> │ │ │ │ + ldr r3, [pc, #28] @ 208718 <__cxa_atexit@plt+0x1fc3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2118c8 <__cxa_atexit@plt+0x20557c> │ │ │ │ - b 211c54 <__cxa_atexit@plt+0x205908> │ │ │ │ + beq 208710 <__cxa_atexit@plt+0x1fc3c4> │ │ │ │ + b 208a9c <__cxa_atexit@plt+0x1fc750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211908 <__cxa_atexit@plt+0x2055bc> │ │ │ │ - ldr r3, [pc, #92] @ 211950 <__cxa_atexit@plt+0x205604> │ │ │ │ + bne 208750 <__cxa_atexit@plt+0x1fc404> │ │ │ │ + ldr r3, [pc, #92] @ 208798 <__cxa_atexit@plt+0x1fc44c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211940 <__cxa_atexit@plt+0x2055f4> │ │ │ │ - b 21195c <__cxa_atexit@plt+0x205610> │ │ │ │ - ldr r3, [pc, #56] @ 211948 <__cxa_atexit@plt+0x2055fc> │ │ │ │ + beq 208788 <__cxa_atexit@plt+0x1fc43c> │ │ │ │ + b 2087a4 <__cxa_atexit@plt+0x1fc458> │ │ │ │ + ldr r3, [pc, #56] @ 208790 <__cxa_atexit@plt+0x1fc444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211940 <__cxa_atexit@plt+0x2055f4> │ │ │ │ - ldr r3, [pc, #36] @ 21194c <__cxa_atexit@plt+0x205600> │ │ │ │ + beq 208788 <__cxa_atexit@plt+0x1fc43c> │ │ │ │ + ldr r3, [pc, #36] @ 208794 <__cxa_atexit@plt+0x1fc448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -529795,186 +520469,186 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21197c <__cxa_atexit@plt+0x205630> │ │ │ │ + bne 2087c4 <__cxa_atexit@plt+0x1fc478> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #116] @ 2119f8 <__cxa_atexit@plt+0x2056ac> │ │ │ │ + ldr r2, [pc, #116] @ 208840 <__cxa_atexit@plt+0x1fc4f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2119e4 <__cxa_atexit@plt+0x205698> │ │ │ │ - ldr r2, [pc, #96] @ 2119fc <__cxa_atexit@plt+0x2056b0> │ │ │ │ + beq 20882c <__cxa_atexit@plt+0x1fc4e0> │ │ │ │ + ldr r2, [pc, #96] @ 208844 <__cxa_atexit@plt+0x1fc4f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2119f0 <__cxa_atexit@plt+0x2056a4> │ │ │ │ - ldr r2, [pc, #68] @ 211a00 <__cxa_atexit@plt+0x2056b4> │ │ │ │ + beq 208838 <__cxa_atexit@plt+0x1fc4ec> │ │ │ │ + ldr r2, [pc, #68] @ 208848 <__cxa_atexit@plt+0x1fc4fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2119e4 <__cxa_atexit@plt+0x205698> │ │ │ │ + beq 20882c <__cxa_atexit@plt+0x1fc4e0> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 211a74 <__cxa_atexit@plt+0x205728> │ │ │ │ + ldr r2, [pc, #92] @ 2088bc <__cxa_atexit@plt+0x1fc570> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211a60 <__cxa_atexit@plt+0x205714> │ │ │ │ - ldr r2, [pc, #64] @ 211a78 <__cxa_atexit@plt+0x20572c> │ │ │ │ + beq 2088a8 <__cxa_atexit@plt+0x1fc55c> │ │ │ │ + ldr r2, [pc, #64] @ 2088c0 <__cxa_atexit@plt+0x1fc574> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 211a68 <__cxa_atexit@plt+0x20571c> │ │ │ │ + beq 2088b0 <__cxa_atexit@plt+0x1fc564> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 211ac0 <__cxa_atexit@plt+0x205774> │ │ │ │ + ldr r2, [pc, #48] @ 208908 <__cxa_atexit@plt+0x1fc5bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211ab8 <__cxa_atexit@plt+0x20576c> │ │ │ │ + beq 208900 <__cxa_atexit@plt+0x1fc5b4> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 211b70 <__cxa_atexit@plt+0x205824> │ │ │ │ + ldr r2, [pc, #132] @ 2089b8 <__cxa_atexit@plt+0x1fc66c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 211b74 <__cxa_atexit@plt+0x205828> │ │ │ │ + ldr r1, [pc, #128] @ 2089bc <__cxa_atexit@plt+0x1fc670> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 211b38 <__cxa_atexit@plt+0x2057ec> │ │ │ │ + bne 208980 <__cxa_atexit@plt+0x1fc634> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211b30 <__cxa_atexit@plt+0x2057e4> │ │ │ │ + beq 208978 <__cxa_atexit@plt+0x1fc62c> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 211af4 <__cxa_atexit@plt+0x2057a8> │ │ │ │ + bne 20893c <__cxa_atexit@plt+0x1fc5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 211b78 <__cxa_atexit@plt+0x20582c> │ │ │ │ + ldr r7, [pc, #56] @ 2089c0 <__cxa_atexit@plt+0x1fc674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 211b64 <__cxa_atexit@plt+0x205818> │ │ │ │ - ldr r7, [pc, #36] @ 211b7c <__cxa_atexit@plt+0x205830> │ │ │ │ + beq 2089ac <__cxa_atexit@plt+0x1fc660> │ │ │ │ + ldr r7, [pc, #36] @ 2089c4 <__cxa_atexit@plt+0x1fc678> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 211bb4 <__cxa_atexit@plt+0x205868> │ │ │ │ + ldr r3, [pc, #36] @ 2089fc <__cxa_atexit@plt+0x1fc6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211bac <__cxa_atexit@plt+0x205860> │ │ │ │ + beq 2089f4 <__cxa_atexit@plt+0x1fc6a8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211adc <__cxa_atexit@plt+0x205790> │ │ │ │ + b 208924 <__cxa_atexit@plt+0x1fc5d8> │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 211bec <__cxa_atexit@plt+0x2058a0> │ │ │ │ + ldr r3, [pc, #12] @ 208a34 <__cxa_atexit@plt+0x1fc6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 211c30 <__cxa_atexit@plt+0x2058e4> │ │ │ │ + ldr r3, [pc, #24] @ 208a78 <__cxa_atexit@plt+0x1fc72c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -529985,72 +520659,72 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211c7c <__cxa_atexit@plt+0x205930> │ │ │ │ - ldr r3, [pc, #120] @ 211ce0 <__cxa_atexit@plt+0x205994> │ │ │ │ + bne 208ac4 <__cxa_atexit@plt+0x1fc778> │ │ │ │ + ldr r3, [pc, #120] @ 208b28 <__cxa_atexit@plt+0x1fc7dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211cb0 <__cxa_atexit@plt+0x205964> │ │ │ │ - b 211cec <__cxa_atexit@plt+0x2059a0> │ │ │ │ + beq 208af8 <__cxa_atexit@plt+0x1fc7ac> │ │ │ │ + b 208b34 <__cxa_atexit@plt+0x1fc7e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 211cc4 <__cxa_atexit@plt+0x205978> │ │ │ │ - ldr r7, [pc, #64] @ 211cd8 <__cxa_atexit@plt+0x20598c> │ │ │ │ + bhi 208b0c <__cxa_atexit@plt+0x1fc7c0> │ │ │ │ + ldr r7, [pc, #64] @ 208b20 <__cxa_atexit@plt+0x1fc7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #24]! │ │ │ │ str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 211cb8 <__cxa_atexit@plt+0x20596c> │ │ │ │ + beq 208b00 <__cxa_atexit@plt+0x1fc7b4> │ │ │ │ mov r7, r9 │ │ │ │ - b 1fbf60 <__cxa_atexit@plt+0x1efc14> │ │ │ │ + b 1f2da8 <__cxa_atexit@plt+0x1e6a5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 211cdc <__cxa_atexit@plt+0x205990> │ │ │ │ + ldr r7, [pc, #16] @ 208b24 <__cxa_atexit@plt+0x1fc7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffea2c4 │ │ │ │ - smlatteq pc, r0, r6, r6 │ │ │ │ + tstpeq pc, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211d28 <__cxa_atexit@plt+0x2059dc> │ │ │ │ - ldr r3, [pc, #112] @ 211d70 <__cxa_atexit@plt+0x205a24> │ │ │ │ + bne 208b70 <__cxa_atexit@plt+0x1fc824> │ │ │ │ + ldr r3, [pc, #112] @ 208bb8 <__cxa_atexit@plt+0x1fc86c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211d60 <__cxa_atexit@plt+0x205a14> │ │ │ │ - ldr r3, [pc, #92] @ 211d74 <__cxa_atexit@plt+0x205a28> │ │ │ │ + beq 208ba8 <__cxa_atexit@plt+0x1fc85c> │ │ │ │ + ldr r3, [pc, #92] @ 208bbc <__cxa_atexit@plt+0x1fc870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - b 211d54 <__cxa_atexit@plt+0x205a08> │ │ │ │ - ldr r3, [pc, #56] @ 211d68 <__cxa_atexit@plt+0x205a1c> │ │ │ │ + b 208b9c <__cxa_atexit@plt+0x1fc850> │ │ │ │ + ldr r3, [pc, #56] @ 208bb0 <__cxa_atexit@plt+0x1fc864> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211d60 <__cxa_atexit@plt+0x205a14> │ │ │ │ - ldr r3, [pc, #36] @ 211d6c <__cxa_atexit@plt+0x205a20> │ │ │ │ + beq 208ba8 <__cxa_atexit@plt+0x1fc85c> │ │ │ │ + ldr r3, [pc, #36] @ 208bb4 <__cxa_atexit@plt+0x1fc868> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -530058,311 +520732,311 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 211da0 <__cxa_atexit@plt+0x205a54> │ │ │ │ + ldr r3, [pc, #24] @ 208be8 <__cxa_atexit@plt+0x1fc89c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 211e08 <__cxa_atexit@plt+0x205abc> │ │ │ │ + ldr r3, [pc, #84] @ 208c50 <__cxa_atexit@plt+0x1fc904> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211df4 <__cxa_atexit@plt+0x205aa8> │ │ │ │ - ldr r2, [pc, #64] @ 211e0c <__cxa_atexit@plt+0x205ac0> │ │ │ │ + beq 208c3c <__cxa_atexit@plt+0x1fc8f0> │ │ │ │ + ldr r2, [pc, #64] @ 208c54 <__cxa_atexit@plt+0x1fc908> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 211dfc <__cxa_atexit@plt+0x205ab0> │ │ │ │ + beq 208c44 <__cxa_atexit@plt+0x1fc8f8> │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 211e54 <__cxa_atexit@plt+0x205b08> │ │ │ │ + ldr r2, [pc, #48] @ 208c9c <__cxa_atexit@plt+0x1fc950> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 211e4c <__cxa_atexit@plt+0x205b00> │ │ │ │ + beq 208c94 <__cxa_atexit@plt+0x1fc948> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211ee4 <__cxa_atexit@plt+0x205b98> │ │ │ │ - ldr r1, [pc, #156] @ 211f28 <__cxa_atexit@plt+0x205bdc> │ │ │ │ + bne 208d2c <__cxa_atexit@plt+0x1fc9e0> │ │ │ │ + ldr r1, [pc, #156] @ 208d70 <__cxa_atexit@plt+0x1fca24> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r7, [r3, #24] │ │ │ │ tst r2, #3 │ │ │ │ - beq 211ef4 <__cxa_atexit@plt+0x205ba8> │ │ │ │ - ldr r1, [pc, #124] @ 211f2c <__cxa_atexit@plt+0x205be0> │ │ │ │ + beq 208d3c <__cxa_atexit@plt+0x1fc9f0> │ │ │ │ + ldr r1, [pc, #124] @ 208d74 <__cxa_atexit@plt+0x1fca28> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r8, [r5, #16] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 211f04 <__cxa_atexit@plt+0x205bb8> │ │ │ │ + beq 208d4c <__cxa_atexit@plt+0x1fca00> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 211f10 <__cxa_atexit@plt+0x205bc4> │ │ │ │ - ldr r2, [pc, #92] @ 211f34 <__cxa_atexit@plt+0x205be8> │ │ │ │ + bne 208d58 <__cxa_atexit@plt+0x1fca0c> │ │ │ │ + ldr r2, [pc, #92] @ 208d7c <__cxa_atexit@plt+0x1fca30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - b 211f1c <__cxa_atexit@plt+0x205bd0> │ │ │ │ + b 208d64 <__cxa_atexit@plt+0x1fca18> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 211f30 <__cxa_atexit@plt+0x205be4> │ │ │ │ + ldr r2, [pc, #24] @ 208d78 <__cxa_atexit@plt+0x1fca2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 211fa0 <__cxa_atexit@plt+0x205c54> │ │ │ │ + ldr r2, [pc, #84] @ 208de8 <__cxa_atexit@plt+0x1fca9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 211f84 <__cxa_atexit@plt+0x205c38> │ │ │ │ + beq 208dcc <__cxa_atexit@plt+0x1fca80> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211f8c <__cxa_atexit@plt+0x205c40> │ │ │ │ - ldr r3, [pc, #48] @ 211fa4 <__cxa_atexit@plt+0x205c58> │ │ │ │ + bne 208dd4 <__cxa_atexit@plt+0x1fca88> │ │ │ │ + ldr r3, [pc, #48] @ 208dec <__cxa_atexit@plt+0x1fcaa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 211fa8 <__cxa_atexit@plt+0x205c5c> │ │ │ │ + ldr r3, [pc, #20] @ 208df0 <__cxa_atexit@plt+0x1fcaa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 211fd8 <__cxa_atexit@plt+0x205c8c> │ │ │ │ - ldr r3, [pc, #52] @ 211ffc <__cxa_atexit@plt+0x205cb0> │ │ │ │ + bne 208e20 <__cxa_atexit@plt+0x1fcad4> │ │ │ │ + ldr r3, [pc, #52] @ 208e44 <__cxa_atexit@plt+0x1fcaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, #8 │ │ │ │ - b 211fec <__cxa_atexit@plt+0x205ca0> │ │ │ │ - ldr r7, [pc, #24] @ 211ff8 <__cxa_atexit@plt+0x205cac> │ │ │ │ + b 208e34 <__cxa_atexit@plt+0x1fcae8> │ │ │ │ + ldr r7, [pc, #24] @ 208e40 <__cxa_atexit@plt+0x1fcaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #20 │ │ │ │ mov r7, #12 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ ldr r8, [r3] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 212020 <__cxa_atexit@plt+0x205cd4> │ │ │ │ + ldr r3, [pc, #16] @ 208e68 <__cxa_atexit@plt+0x1fcb1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 212058 <__cxa_atexit@plt+0x205d0c> │ │ │ │ + ldr r3, [pc, #36] @ 208ea0 <__cxa_atexit@plt+0x1fcb54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212050 <__cxa_atexit@plt+0x205d04> │ │ │ │ + beq 208e98 <__cxa_atexit@plt+0x1fcb4c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2120a8 <__cxa_atexit@plt+0x205d5c> │ │ │ │ + ldr r3, [pc, #36] @ 208ef0 <__cxa_atexit@plt+0x1fcba4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2120a0 <__cxa_atexit@plt+0x205d54> │ │ │ │ + beq 208ee8 <__cxa_atexit@plt+0x1fcb9c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 211e70 <__cxa_atexit@plt+0x205b24> │ │ │ │ + b 208cb8 <__cxa_atexit@plt+0x1fc96c> │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2120ec <__cxa_atexit@plt+0x205da0> │ │ │ │ + ldr r3, [pc, #24] @ 208f34 <__cxa_atexit@plt+0x1fcbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 212154 <__cxa_atexit@plt+0x205e08> │ │ │ │ + ldr r3, [pc, #84] @ 208f9c <__cxa_atexit@plt+0x1fcc50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212140 <__cxa_atexit@plt+0x205df4> │ │ │ │ - ldr r2, [pc, #64] @ 212158 <__cxa_atexit@plt+0x205e0c> │ │ │ │ + beq 208f88 <__cxa_atexit@plt+0x1fcc3c> │ │ │ │ + ldr r2, [pc, #64] @ 208fa0 <__cxa_atexit@plt+0x1fcc54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212148 <__cxa_atexit@plt+0x205dfc> │ │ │ │ + beq 208f90 <__cxa_atexit@plt+0x1fcc44> │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2121bc <__cxa_atexit@plt+0x205e70> │ │ │ │ + b 209004 <__cxa_atexit@plt+0x1fccb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 2121a0 <__cxa_atexit@plt+0x205e54> │ │ │ │ + ldr r2, [pc, #48] @ 208fe8 <__cxa_atexit@plt+0x1fcc9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212198 <__cxa_atexit@plt+0x205e4c> │ │ │ │ + beq 208fe0 <__cxa_atexit@plt+0x1fcc94> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2121bc <__cxa_atexit@plt+0x205e70> │ │ │ │ + b 209004 <__cxa_atexit@plt+0x1fccb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2121bc <__cxa_atexit@plt+0x205e70> │ │ │ │ + b 209004 <__cxa_atexit@plt+0x1fccb8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212244 <__cxa_atexit@plt+0x205ef8> │ │ │ │ - ldr r1, [pc, #176] @ 212288 <__cxa_atexit@plt+0x205f3c> │ │ │ │ + bne 20908c <__cxa_atexit@plt+0x1fcd40> │ │ │ │ + ldr r1, [pc, #176] @ 2090d0 <__cxa_atexit@plt+0x1fcd84> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r7, [r3, #24] │ │ │ │ tst r2, #3 │ │ │ │ - beq 212254 <__cxa_atexit@plt+0x205f08> │ │ │ │ - ldr r1, [pc, #144] @ 21228c <__cxa_atexit@plt+0x205f40> │ │ │ │ + beq 20909c <__cxa_atexit@plt+0x1fcd50> │ │ │ │ + ldr r1, [pc, #144] @ 2090d4 <__cxa_atexit@plt+0x1fcd88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r8, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 212264 <__cxa_atexit@plt+0x205f18> │ │ │ │ + beq 2090ac <__cxa_atexit@plt+0x1fcd60> │ │ │ │ str r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 212270 <__cxa_atexit@plt+0x205f24> │ │ │ │ - ldr r2, [pc, #104] @ 212290 <__cxa_atexit@plt+0x205f44> │ │ │ │ + bne 2090b8 <__cxa_atexit@plt+0x1fcd6c> │ │ │ │ + ldr r2, [pc, #104] @ 2090d8 <__cxa_atexit@plt+0x1fcd8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -530374,191 +521048,191 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 212294 <__cxa_atexit@plt+0x205f48> │ │ │ │ + ldr r2, [pc, #28] @ 2090dc <__cxa_atexit@plt+0x1fcd90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 21230c <__cxa_atexit@plt+0x205fc0> │ │ │ │ + ldr r2, [pc, #96] @ 209154 <__cxa_atexit@plt+0x1fce08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 2122f0 <__cxa_atexit@plt+0x205fa4> │ │ │ │ + beq 209138 <__cxa_atexit@plt+0x1fcdec> │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2122f8 <__cxa_atexit@plt+0x205fac> │ │ │ │ - ldr r3, [pc, #56] @ 212310 <__cxa_atexit@plt+0x205fc4> │ │ │ │ + bne 209140 <__cxa_atexit@plt+0x1fcdf4> │ │ │ │ + ldr r3, [pc, #56] @ 209158 <__cxa_atexit@plt+0x1fce0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 212314 <__cxa_atexit@plt+0x205fc8> │ │ │ │ + ldr r3, [pc, #20] @ 20915c <__cxa_atexit@plt+0x1fce10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212350 <__cxa_atexit@plt+0x206004> │ │ │ │ - ldr r3, [pc, #52] @ 21236c <__cxa_atexit@plt+0x206020> │ │ │ │ + bne 209198 <__cxa_atexit@plt+0x1fce4c> │ │ │ │ + ldr r3, [pc, #52] @ 2091b4 <__cxa_atexit@plt+0x1fce68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #16] @ 212368 <__cxa_atexit@plt+0x20601c> │ │ │ │ + ldr r3, [pc, #16] @ 2091b0 <__cxa_atexit@plt+0x1fce64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 2123d8 <__cxa_atexit@plt+0x20608c> │ │ │ │ + ldr r3, [pc, #88] @ 209220 <__cxa_atexit@plt+0x1fced4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 2123b8 <__cxa_atexit@plt+0x20606c> │ │ │ │ + beq 209200 <__cxa_atexit@plt+0x1fceb4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2123c0 <__cxa_atexit@plt+0x206074> │ │ │ │ - ldr r3, [pc, #60] @ 2123dc <__cxa_atexit@plt+0x206090> │ │ │ │ + bne 209208 <__cxa_atexit@plt+0x1fcebc> │ │ │ │ + ldr r3, [pc, #60] @ 209224 <__cxa_atexit@plt+0x1fced8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2123e0 <__cxa_atexit@plt+0x206094> │ │ │ │ + ldr r3, [pc, #24] @ 209228 <__cxa_atexit@plt+0x1fcedc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21241c <__cxa_atexit@plt+0x2060d0> │ │ │ │ - ldr r3, [pc, #52] @ 212438 <__cxa_atexit@plt+0x2060ec> │ │ │ │ + bne 209264 <__cxa_atexit@plt+0x1fcf18> │ │ │ │ + ldr r3, [pc, #52] @ 209280 <__cxa_atexit@plt+0x1fcf34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #16] @ 212434 <__cxa_atexit@plt+0x2060e8> │ │ │ │ + ldr r3, [pc, #16] @ 20927c <__cxa_atexit@plt+0x1fcf30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 212470 <__cxa_atexit@plt+0x206124> │ │ │ │ + ldr r3, [pc, #36] @ 2092b8 <__cxa_atexit@plt+0x1fcf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212468 <__cxa_atexit@plt+0x20611c> │ │ │ │ + beq 2092b0 <__cxa_atexit@plt+0x1fcf64> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2121bc <__cxa_atexit@plt+0x205e70> │ │ │ │ + b 209004 <__cxa_atexit@plt+0x1fccb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2121bc <__cxa_atexit@plt+0x205e70> │ │ │ │ + b 209004 <__cxa_atexit@plt+0x1fccb8> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2124bc <__cxa_atexit@plt+0x206170> │ │ │ │ - ldr r3, [pc, #60] @ 2124e4 <__cxa_atexit@plt+0x206198> │ │ │ │ + bne 209304 <__cxa_atexit@plt+0x1fcfb8> │ │ │ │ + ldr r3, [pc, #60] @ 20932c <__cxa_atexit@plt+0x1fcfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2124d8 <__cxa_atexit@plt+0x20618c> │ │ │ │ - b 2124f0 <__cxa_atexit@plt+0x2061a4> │ │ │ │ - ldr r3, [pc, #28] @ 2124e0 <__cxa_atexit@plt+0x206194> │ │ │ │ + beq 209320 <__cxa_atexit@plt+0x1fcfd4> │ │ │ │ + b 209338 <__cxa_atexit@plt+0x1fcfec> │ │ │ │ + ldr r3, [pc, #28] @ 209328 <__cxa_atexit@plt+0x1fcfdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2124d8 <__cxa_atexit@plt+0x20618c> │ │ │ │ - b 212dd4 <__cxa_atexit@plt+0x206a88> │ │ │ │ + beq 209320 <__cxa_atexit@plt+0x1fcfd4> │ │ │ │ + b 209c1c <__cxa_atexit@plt+0x1fd8d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212518 <__cxa_atexit@plt+0x2061cc> │ │ │ │ - ldr r3, [pc, #92] @ 212560 <__cxa_atexit@plt+0x206214> │ │ │ │ + bne 209360 <__cxa_atexit@plt+0x1fd014> │ │ │ │ + ldr r3, [pc, #92] @ 2093a8 <__cxa_atexit@plt+0x1fd05c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212550 <__cxa_atexit@plt+0x206204> │ │ │ │ - b 21256c <__cxa_atexit@plt+0x206220> │ │ │ │ - ldr r3, [pc, #56] @ 212558 <__cxa_atexit@plt+0x20620c> │ │ │ │ + beq 209398 <__cxa_atexit@plt+0x1fd04c> │ │ │ │ + b 2093b4 <__cxa_atexit@plt+0x1fd068> │ │ │ │ + ldr r3, [pc, #56] @ 2093a0 <__cxa_atexit@plt+0x1fd054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212550 <__cxa_atexit@plt+0x206204> │ │ │ │ - ldr r3, [pc, #36] @ 21255c <__cxa_atexit@plt+0x206210> │ │ │ │ + beq 209398 <__cxa_atexit@plt+0x1fd04c> │ │ │ │ + ldr r3, [pc, #36] @ 2093a4 <__cxa_atexit@plt+0x1fd058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -530567,56 +521241,56 @@ │ │ │ │ andeq r0, r0, r8, ror r6 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2125e0 <__cxa_atexit@plt+0x206294> │ │ │ │ - ldr r2, [pc, #216] @ 212658 <__cxa_atexit@plt+0x20630c> │ │ │ │ + bne 209428 <__cxa_atexit@plt+0x1fd0dc> │ │ │ │ + ldr r2, [pc, #216] @ 2094a0 <__cxa_atexit@plt+0x1fd154> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212638 <__cxa_atexit@plt+0x2062ec> │ │ │ │ - ldr r2, [pc, #196] @ 21265c <__cxa_atexit@plt+0x206310> │ │ │ │ + beq 209480 <__cxa_atexit@plt+0x1fd134> │ │ │ │ + ldr r2, [pc, #196] @ 2094a4 <__cxa_atexit@plt+0x1fd158> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212644 <__cxa_atexit@plt+0x2062f8> │ │ │ │ - ldr r2, [pc, #168] @ 212660 <__cxa_atexit@plt+0x206314> │ │ │ │ + beq 20948c <__cxa_atexit@plt+0x1fd140> │ │ │ │ + ldr r2, [pc, #168] @ 2094a8 <__cxa_atexit@plt+0x1fd15c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212638 <__cxa_atexit@plt+0x2062ec> │ │ │ │ + beq 209480 <__cxa_atexit@plt+0x1fd134> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ - ldr r2, [pc, #100] @ 21264c <__cxa_atexit@plt+0x206300> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ + ldr r2, [pc, #100] @ 209494 <__cxa_atexit@plt+0x1fd148> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212638 <__cxa_atexit@plt+0x2062ec> │ │ │ │ - ldr r2, [pc, #80] @ 212650 <__cxa_atexit@plt+0x206304> │ │ │ │ + beq 209480 <__cxa_atexit@plt+0x1fd134> │ │ │ │ + ldr r2, [pc, #80] @ 209498 <__cxa_atexit@plt+0x1fd14c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212644 <__cxa_atexit@plt+0x2062f8> │ │ │ │ - ldr r3, [pc, #52] @ 212654 <__cxa_atexit@plt+0x206308> │ │ │ │ + beq 20948c <__cxa_atexit@plt+0x1fd140> │ │ │ │ + ldr r3, [pc, #52] @ 20949c <__cxa_atexit@plt+0x1fd150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -530630,374 +521304,374 @@ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 2126d4 <__cxa_atexit@plt+0x206388> │ │ │ │ + ldr r2, [pc, #92] @ 20951c <__cxa_atexit@plt+0x1fd1d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2126c0 <__cxa_atexit@plt+0x206374> │ │ │ │ - ldr r2, [pc, #64] @ 2126d8 <__cxa_atexit@plt+0x20638c> │ │ │ │ + beq 209508 <__cxa_atexit@plt+0x1fd1bc> │ │ │ │ + ldr r2, [pc, #64] @ 209520 <__cxa_atexit@plt+0x1fd1d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2126c8 <__cxa_atexit@plt+0x20637c> │ │ │ │ + beq 209510 <__cxa_atexit@plt+0x1fd1c4> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 212720 <__cxa_atexit@plt+0x2063d4> │ │ │ │ + ldr r2, [pc, #48] @ 209568 <__cxa_atexit@plt+0x1fd21c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212718 <__cxa_atexit@plt+0x2063cc> │ │ │ │ + beq 209560 <__cxa_atexit@plt+0x1fd214> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 2127d0 <__cxa_atexit@plt+0x206484> │ │ │ │ + ldr r2, [pc, #132] @ 209618 <__cxa_atexit@plt+0x1fd2cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 2127d4 <__cxa_atexit@plt+0x206488> │ │ │ │ + ldr r1, [pc, #128] @ 20961c <__cxa_atexit@plt+0x1fd2d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 212798 <__cxa_atexit@plt+0x20644c> │ │ │ │ + bne 2095e0 <__cxa_atexit@plt+0x1fd294> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212790 <__cxa_atexit@plt+0x206444> │ │ │ │ + beq 2095d8 <__cxa_atexit@plt+0x1fd28c> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 212754 <__cxa_atexit@plt+0x206408> │ │ │ │ + bne 20959c <__cxa_atexit@plt+0x1fd250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 2127d8 <__cxa_atexit@plt+0x20648c> │ │ │ │ + ldr r7, [pc, #56] @ 209620 <__cxa_atexit@plt+0x1fd2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2127c4 <__cxa_atexit@plt+0x206478> │ │ │ │ - ldr r7, [pc, #36] @ 2127dc <__cxa_atexit@plt+0x206490> │ │ │ │ + beq 20960c <__cxa_atexit@plt+0x1fd2c0> │ │ │ │ + ldr r7, [pc, #36] @ 209624 <__cxa_atexit@plt+0x1fd2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 212814 <__cxa_atexit@plt+0x2064c8> │ │ │ │ + ldr r3, [pc, #36] @ 20965c <__cxa_atexit@plt+0x1fd310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21280c <__cxa_atexit@plt+0x2064c0> │ │ │ │ + beq 209654 <__cxa_atexit@plt+0x1fd308> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21273c <__cxa_atexit@plt+0x2063f0> │ │ │ │ + b 209584 <__cxa_atexit@plt+0x1fd238> │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 21284c <__cxa_atexit@plt+0x206500> │ │ │ │ + ldr r3, [pc, #12] @ 209694 <__cxa_atexit@plt+0x1fd348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 2128bc <__cxa_atexit@plt+0x206570> │ │ │ │ + ldr r2, [pc, #64] @ 209704 <__cxa_atexit@plt+0x1fd3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2128b4 <__cxa_atexit@plt+0x206568> │ │ │ │ - ldr r3, [pc, #36] @ 2128c0 <__cxa_atexit@plt+0x206574> │ │ │ │ + beq 2096fc <__cxa_atexit@plt+0x1fd3b0> │ │ │ │ + ldr r3, [pc, #36] @ 209708 <__cxa_atexit@plt+0x1fd3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2128ec <__cxa_atexit@plt+0x2065a0> │ │ │ │ + ldr r3, [pc, #24] @ 209734 <__cxa_atexit@plt+0x1fd3e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 212954 <__cxa_atexit@plt+0x206608> │ │ │ │ + ldr r3, [pc, #84] @ 20979c <__cxa_atexit@plt+0x1fd450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212940 <__cxa_atexit@plt+0x2065f4> │ │ │ │ - ldr r2, [pc, #64] @ 212958 <__cxa_atexit@plt+0x20660c> │ │ │ │ + beq 209788 <__cxa_atexit@plt+0x1fd43c> │ │ │ │ + ldr r2, [pc, #64] @ 2097a0 <__cxa_atexit@plt+0x1fd454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212948 <__cxa_atexit@plt+0x2065fc> │ │ │ │ + beq 209790 <__cxa_atexit@plt+0x1fd444> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2129bc <__cxa_atexit@plt+0x206670> │ │ │ │ + b 209804 <__cxa_atexit@plt+0x1fd4b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 2129a0 <__cxa_atexit@plt+0x206654> │ │ │ │ + ldr r2, [pc, #48] @ 2097e8 <__cxa_atexit@plt+0x1fd49c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212998 <__cxa_atexit@plt+0x20664c> │ │ │ │ + beq 2097e0 <__cxa_atexit@plt+0x1fd494> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2129bc <__cxa_atexit@plt+0x206670> │ │ │ │ + b 209804 <__cxa_atexit@plt+0x1fd4b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2129bc <__cxa_atexit@plt+0x206670> │ │ │ │ + b 209804 <__cxa_atexit@plt+0x1fd4b8> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 212a50 <__cxa_atexit@plt+0x206704> │ │ │ │ + ldr r2, [pc, #132] @ 209898 <__cxa_atexit@plt+0x1fd54c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 212a54 <__cxa_atexit@plt+0x206708> │ │ │ │ + ldr r1, [pc, #128] @ 20989c <__cxa_atexit@plt+0x1fd550> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 212a18 <__cxa_atexit@plt+0x2066cc> │ │ │ │ + bne 209860 <__cxa_atexit@plt+0x1fd514> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212a10 <__cxa_atexit@plt+0x2066c4> │ │ │ │ + beq 209858 <__cxa_atexit@plt+0x1fd50c> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 2129d4 <__cxa_atexit@plt+0x206688> │ │ │ │ + bne 20981c <__cxa_atexit@plt+0x1fd4d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 212a58 <__cxa_atexit@plt+0x20670c> │ │ │ │ + ldr r7, [pc, #56] @ 2098a0 <__cxa_atexit@plt+0x1fd554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 212a44 <__cxa_atexit@plt+0x2066f8> │ │ │ │ - ldr r7, [pc, #36] @ 212a5c <__cxa_atexit@plt+0x206710> │ │ │ │ + beq 20988c <__cxa_atexit@plt+0x1fd540> │ │ │ │ + ldr r7, [pc, #36] @ 2098a4 <__cxa_atexit@plt+0x1fd558> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 212a94 <__cxa_atexit@plt+0x206748> │ │ │ │ + ldr r3, [pc, #36] @ 2098dc <__cxa_atexit@plt+0x1fd590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212a8c <__cxa_atexit@plt+0x206740> │ │ │ │ + beq 2098d4 <__cxa_atexit@plt+0x1fd588> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2129bc <__cxa_atexit@plt+0x206670> │ │ │ │ + b 209804 <__cxa_atexit@plt+0x1fd4b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 2129bc <__cxa_atexit@plt+0x206670> │ │ │ │ + b 209804 <__cxa_atexit@plt+0x1fd4b8> │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 212acc <__cxa_atexit@plt+0x206780> │ │ │ │ + ldr r3, [pc, #12] @ 209914 <__cxa_atexit@plt+0x1fd5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 212b30 <__cxa_atexit@plt+0x2067e4> │ │ │ │ + ldr r3, [pc, #80] @ 209978 <__cxa_atexit@plt+0x1fd62c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212b1c <__cxa_atexit@plt+0x2067d0> │ │ │ │ - ldr r2, [pc, #60] @ 212b34 <__cxa_atexit@plt+0x2067e8> │ │ │ │ + beq 209964 <__cxa_atexit@plt+0x1fd618> │ │ │ │ + ldr r2, [pc, #60] @ 20997c <__cxa_atexit@plt+0x1fd630> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212b24 <__cxa_atexit@plt+0x2067d8> │ │ │ │ + beq 20996c <__cxa_atexit@plt+0x1fd620> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 212b78 <__cxa_atexit@plt+0x20682c> │ │ │ │ + ldr r2, [pc, #44] @ 2099c0 <__cxa_atexit@plt+0x1fd674> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212b70 <__cxa_atexit@plt+0x206824> │ │ │ │ + beq 2099b8 <__cxa_atexit@plt+0x1fd66c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 212bbc <__cxa_atexit@plt+0x206870> │ │ │ │ + ldr r3, [pc, #24] @ 209a04 <__cxa_atexit@plt+0x1fd6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #124] @ 212c4c <__cxa_atexit@plt+0x206900> │ │ │ │ + ldr r7, [pc, #124] @ 209a94 <__cxa_atexit@plt+0x1fd748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 212c2c <__cxa_atexit@plt+0x2068e0> │ │ │ │ - ldr r2, [pc, #104] @ 212c50 <__cxa_atexit@plt+0x206904> │ │ │ │ + beq 209a74 <__cxa_atexit@plt+0x1fd728> │ │ │ │ + ldr r2, [pc, #104] @ 209a98 <__cxa_atexit@plt+0x1fd74c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 212c38 <__cxa_atexit@plt+0x2068ec> │ │ │ │ + beq 209a80 <__cxa_atexit@plt+0x1fd734> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212c40 <__cxa_atexit@plt+0x2068f4> │ │ │ │ - ldr r3, [pc, #64] @ 212c54 <__cxa_atexit@plt+0x206908> │ │ │ │ + bne 209a88 <__cxa_atexit@plt+0x1fd73c> │ │ │ │ + ldr r3, [pc, #64] @ 209a9c <__cxa_atexit@plt+0x1fd750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531011,26 +521685,26 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 212cc4 <__cxa_atexit@plt+0x206978> │ │ │ │ + ldr r2, [pc, #88] @ 209b0c <__cxa_atexit@plt+0x1fd7c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 212cb0 <__cxa_atexit@plt+0x206964> │ │ │ │ + beq 209af8 <__cxa_atexit@plt+0x1fd7ac> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212cb8 <__cxa_atexit@plt+0x20696c> │ │ │ │ - ldr r3, [pc, #48] @ 212cc8 <__cxa_atexit@plt+0x20697c> │ │ │ │ + bne 209b00 <__cxa_atexit@plt+0x1fd7b4> │ │ │ │ + ldr r3, [pc, #48] @ 209b10 <__cxa_atexit@plt+0x1fd7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531042,39 +521716,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212d04 <__cxa_atexit@plt+0x2069b8> │ │ │ │ - ldr r3, [pc, #40] @ 212d14 <__cxa_atexit@plt+0x2069c8> │ │ │ │ + bne 209b4c <__cxa_atexit@plt+0x1fd800> │ │ │ │ + ldr r3, [pc, #40] @ 209b5c <__cxa_atexit@plt+0x1fd810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 212d78 <__cxa_atexit@plt+0x206a2c> │ │ │ │ + ldr r3, [pc, #80] @ 209bc0 <__cxa_atexit@plt+0x1fd874> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 212d60 <__cxa_atexit@plt+0x206a14> │ │ │ │ + beq 209ba8 <__cxa_atexit@plt+0x1fd85c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212d68 <__cxa_atexit@plt+0x206a1c> │ │ │ │ - ldr r3, [pc, #52] @ 212d7c <__cxa_atexit@plt+0x206a30> │ │ │ │ + bne 209bb0 <__cxa_atexit@plt+0x1fd864> │ │ │ │ + ldr r3, [pc, #52] @ 209bc4 <__cxa_atexit@plt+0x1fd878> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531087,16 +521761,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212db8 <__cxa_atexit@plt+0x206a6c> │ │ │ │ - ldr r3, [pc, #40] @ 212dc8 <__cxa_atexit@plt+0x206a7c> │ │ │ │ + bne 209c00 <__cxa_atexit@plt+0x1fd8b4> │ │ │ │ + ldr r3, [pc, #40] @ 209c10 <__cxa_atexit@plt+0x1fd8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531105,31 +521779,31 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212e04 <__cxa_atexit@plt+0x206ab8> │ │ │ │ - ldr r3, [pc, #100] @ 212e4c <__cxa_atexit@plt+0x206b00> │ │ │ │ + bne 209c4c <__cxa_atexit@plt+0x1fd900> │ │ │ │ + ldr r3, [pc, #100] @ 209c94 <__cxa_atexit@plt+0x1fd948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212e3c <__cxa_atexit@plt+0x206af0> │ │ │ │ - ldr r3, [pc, #80] @ 212e50 <__cxa_atexit@plt+0x206b04> │ │ │ │ + beq 209c84 <__cxa_atexit@plt+0x1fd938> │ │ │ │ + ldr r3, [pc, #80] @ 209c98 <__cxa_atexit@plt+0x1fd94c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 212e24 <__cxa_atexit@plt+0x206ad8> │ │ │ │ - ldr r3, [pc, #56] @ 212e44 <__cxa_atexit@plt+0x206af8> │ │ │ │ + b 209c6c <__cxa_atexit@plt+0x1fd920> │ │ │ │ + ldr r3, [pc, #56] @ 209c8c <__cxa_atexit@plt+0x1fd940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212e3c <__cxa_atexit@plt+0x206af0> │ │ │ │ - ldr r3, [pc, #36] @ 212e48 <__cxa_atexit@plt+0x206afc> │ │ │ │ + beq 209c84 <__cxa_atexit@plt+0x1fd938> │ │ │ │ + ldr r3, [pc, #36] @ 209c90 <__cxa_atexit@plt+0x1fd944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531137,46 +521811,46 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 212e7c <__cxa_atexit@plt+0x206b30> │ │ │ │ + ldr r3, [pc, #24] @ 209cc4 <__cxa_atexit@plt+0x1fd978> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 212ec8 <__cxa_atexit@plt+0x206b7c> │ │ │ │ + ldr r3, [pc, #56] @ 209d10 <__cxa_atexit@plt+0x1fd9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212ec0 <__cxa_atexit@plt+0x206b74> │ │ │ │ - ldr r3, [pc, #36] @ 212ecc <__cxa_atexit@plt+0x206b80> │ │ │ │ + beq 209d08 <__cxa_atexit@plt+0x1fd9bc> │ │ │ │ + ldr r3, [pc, #36] @ 209d14 <__cxa_atexit@plt+0x1fd9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 212ef8 <__cxa_atexit@plt+0x206bac> │ │ │ │ + ldr r3, [pc, #24] @ 209d40 <__cxa_atexit@plt+0x1fd9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531185,15 +521859,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 212f3c <__cxa_atexit@plt+0x206bf0> │ │ │ │ + ldr r3, [pc, #24] @ 209d84 <__cxa_atexit@plt+0x1fda38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531204,75 +521878,75 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212f88 <__cxa_atexit@plt+0x206c3c> │ │ │ │ - ldr r3, [pc, #60] @ 212fb0 <__cxa_atexit@plt+0x206c64> │ │ │ │ + bne 209dd0 <__cxa_atexit@plt+0x1fda84> │ │ │ │ + ldr r3, [pc, #60] @ 209df8 <__cxa_atexit@plt+0x1fdaac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212fa4 <__cxa_atexit@plt+0x206c58> │ │ │ │ - b 212fbc <__cxa_atexit@plt+0x206c70> │ │ │ │ - ldr r3, [pc, #28] @ 212fac <__cxa_atexit@plt+0x206c60> │ │ │ │ + beq 209dec <__cxa_atexit@plt+0x1fdaa0> │ │ │ │ + b 209e04 <__cxa_atexit@plt+0x1fdab8> │ │ │ │ + ldr r3, [pc, #28] @ 209df4 <__cxa_atexit@plt+0x1fdaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 212fa4 <__cxa_atexit@plt+0x206c58> │ │ │ │ - b 2134e4 <__cxa_atexit@plt+0x207198> │ │ │ │ + beq 209dec <__cxa_atexit@plt+0x1fdaa0> │ │ │ │ + b 20a32c <__cxa_atexit@plt+0x1fdfe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 212fe4 <__cxa_atexit@plt+0x206c98> │ │ │ │ - ldr r3, [pc, #60] @ 21300c <__cxa_atexit@plt+0x206cc0> │ │ │ │ + bne 209e2c <__cxa_atexit@plt+0x1fdae0> │ │ │ │ + ldr r3, [pc, #60] @ 209e54 <__cxa_atexit@plt+0x1fdb08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213000 <__cxa_atexit@plt+0x206cb4> │ │ │ │ - b 213018 <__cxa_atexit@plt+0x206ccc> │ │ │ │ - ldr r3, [pc, #28] @ 213008 <__cxa_atexit@plt+0x206cbc> │ │ │ │ + beq 209e48 <__cxa_atexit@plt+0x1fdafc> │ │ │ │ + b 209e60 <__cxa_atexit@plt+0x1fdb14> │ │ │ │ + ldr r3, [pc, #28] @ 209e50 <__cxa_atexit@plt+0x1fdb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213000 <__cxa_atexit@plt+0x206cb4> │ │ │ │ - b 2131f4 <__cxa_atexit@plt+0x206ea8> │ │ │ │ + beq 209e48 <__cxa_atexit@plt+0x1fdafc> │ │ │ │ + b 20a03c <__cxa_atexit@plt+0x1fdcf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213040 <__cxa_atexit@plt+0x206cf4> │ │ │ │ - ldr r3, [pc, #92] @ 213088 <__cxa_atexit@plt+0x206d3c> │ │ │ │ + bne 209e88 <__cxa_atexit@plt+0x1fdb3c> │ │ │ │ + ldr r3, [pc, #92] @ 209ed0 <__cxa_atexit@plt+0x1fdb84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213078 <__cxa_atexit@plt+0x206d2c> │ │ │ │ - b 213094 <__cxa_atexit@plt+0x206d48> │ │ │ │ - ldr r3, [pc, #56] @ 213080 <__cxa_atexit@plt+0x206d34> │ │ │ │ + beq 209ec0 <__cxa_atexit@plt+0x1fdb74> │ │ │ │ + b 209edc <__cxa_atexit@plt+0x1fdb90> │ │ │ │ + ldr r3, [pc, #56] @ 209ec8 <__cxa_atexit@plt+0x1fdb7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213078 <__cxa_atexit@plt+0x206d2c> │ │ │ │ - ldr r3, [pc, #36] @ 213084 <__cxa_atexit@plt+0x206d38> │ │ │ │ + beq 209ec0 <__cxa_atexit@plt+0x1fdb74> │ │ │ │ + ldr r3, [pc, #36] @ 209ecc <__cxa_atexit@plt+0x1fdb80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531281,34 +521955,34 @@ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2130d0 <__cxa_atexit@plt+0x206d84> │ │ │ │ - ldr r3, [pc, #112] @ 213118 <__cxa_atexit@plt+0x206dcc> │ │ │ │ + bne 209f18 <__cxa_atexit@plt+0x1fdbcc> │ │ │ │ + ldr r3, [pc, #112] @ 209f60 <__cxa_atexit@plt+0x1fdc14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213108 <__cxa_atexit@plt+0x206dbc> │ │ │ │ - ldr r3, [pc, #92] @ 21311c <__cxa_atexit@plt+0x206dd0> │ │ │ │ + beq 209f50 <__cxa_atexit@plt+0x1fdc04> │ │ │ │ + ldr r3, [pc, #92] @ 209f64 <__cxa_atexit@plt+0x1fdc18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - b 2130fc <__cxa_atexit@plt+0x206db0> │ │ │ │ - ldr r3, [pc, #56] @ 213110 <__cxa_atexit@plt+0x206dc4> │ │ │ │ + b 209f44 <__cxa_atexit@plt+0x1fdbf8> │ │ │ │ + ldr r3, [pc, #56] @ 209f58 <__cxa_atexit@plt+0x1fdc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213108 <__cxa_atexit@plt+0x206dbc> │ │ │ │ - ldr r3, [pc, #36] @ 213114 <__cxa_atexit@plt+0x206dc8> │ │ │ │ + beq 209f50 <__cxa_atexit@plt+0x1fdc04> │ │ │ │ + ldr r3, [pc, #36] @ 209f5c <__cxa_atexit@plt+0x1fdc10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531316,15 +521990,15 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 213148 <__cxa_atexit@plt+0x206dfc> │ │ │ │ + ldr r3, [pc, #24] @ 209f90 <__cxa_atexit@plt+0x1fdc44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531333,15 +522007,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21318c <__cxa_atexit@plt+0x206e40> │ │ │ │ + ldr r3, [pc, #24] @ 209fd4 <__cxa_atexit@plt+0x1fdc88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531350,15 +522024,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2131d0 <__cxa_atexit@plt+0x206e84> │ │ │ │ + ldr r3, [pc, #24] @ 20a018 <__cxa_atexit@plt+0x1fdccc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531369,42 +522043,42 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21321c <__cxa_atexit@plt+0x206ed0> │ │ │ │ - ldr r3, [pc, #164] @ 2132ac <__cxa_atexit@plt+0x206f60> │ │ │ │ + bne 20a064 <__cxa_atexit@plt+0x1fdd18> │ │ │ │ + ldr r3, [pc, #164] @ 20a0f4 <__cxa_atexit@plt+0x1fdda8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213288 <__cxa_atexit@plt+0x206f3c> │ │ │ │ - b 2132b8 <__cxa_atexit@plt+0x206f6c> │ │ │ │ - ldr r3, [pc, #120] @ 21329c <__cxa_atexit@plt+0x206f50> │ │ │ │ + beq 20a0d0 <__cxa_atexit@plt+0x1fdd84> │ │ │ │ + b 20a100 <__cxa_atexit@plt+0x1fddb4> │ │ │ │ + ldr r3, [pc, #120] @ 20a0e4 <__cxa_atexit@plt+0x1fdd98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213288 <__cxa_atexit@plt+0x206f3c> │ │ │ │ - ldr r2, [pc, #100] @ 2132a0 <__cxa_atexit@plt+0x206f54> │ │ │ │ + beq 20a0d0 <__cxa_atexit@plt+0x1fdd84> │ │ │ │ + ldr r2, [pc, #100] @ 20a0e8 <__cxa_atexit@plt+0x1fdd9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213290 <__cxa_atexit@plt+0x206f44> │ │ │ │ - ldr r3, [pc, #72] @ 2132a4 <__cxa_atexit@plt+0x206f58> │ │ │ │ + beq 20a0d8 <__cxa_atexit@plt+0x1fdd8c> │ │ │ │ + ldr r3, [pc, #72] @ 20a0ec <__cxa_atexit@plt+0x1fdda0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213288 <__cxa_atexit@plt+0x206f3c> │ │ │ │ - ldr r3, [pc, #56] @ 2132a8 <__cxa_atexit@plt+0x206f5c> │ │ │ │ + beq 20a0d0 <__cxa_atexit@plt+0x1fdd84> │ │ │ │ + ldr r3, [pc, #56] @ 20a0f0 <__cxa_atexit@plt+0x1fdda4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531418,34 +522092,34 @@ │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2132f4 <__cxa_atexit@plt+0x206fa8> │ │ │ │ - ldr r3, [pc, #112] @ 21333c <__cxa_atexit@plt+0x206ff0> │ │ │ │ + bne 20a13c <__cxa_atexit@plt+0x1fddf0> │ │ │ │ + ldr r3, [pc, #112] @ 20a184 <__cxa_atexit@plt+0x1fde38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21332c <__cxa_atexit@plt+0x206fe0> │ │ │ │ - ldr r3, [pc, #92] @ 213340 <__cxa_atexit@plt+0x206ff4> │ │ │ │ + beq 20a174 <__cxa_atexit@plt+0x1fde28> │ │ │ │ + ldr r3, [pc, #92] @ 20a188 <__cxa_atexit@plt+0x1fde3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - b 213320 <__cxa_atexit@plt+0x206fd4> │ │ │ │ - ldr r3, [pc, #56] @ 213334 <__cxa_atexit@plt+0x206fe8> │ │ │ │ + b 20a168 <__cxa_atexit@plt+0x1fde1c> │ │ │ │ + ldr r3, [pc, #56] @ 20a17c <__cxa_atexit@plt+0x1fde30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21332c <__cxa_atexit@plt+0x206fe0> │ │ │ │ - ldr r3, [pc, #36] @ 213338 <__cxa_atexit@plt+0x206fec> │ │ │ │ + beq 20a174 <__cxa_atexit@plt+0x1fde28> │ │ │ │ + ldr r3, [pc, #36] @ 20a180 <__cxa_atexit@plt+0x1fde34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531453,15 +522127,15 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21336c <__cxa_atexit@plt+0x207020> │ │ │ │ + ldr r3, [pc, #24] @ 20a1b4 <__cxa_atexit@plt+0x1fde68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531470,15 +522144,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2133b0 <__cxa_atexit@plt+0x207064> │ │ │ │ + ldr r3, [pc, #24] @ 20a1f8 <__cxa_atexit@plt+0x1fdeac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531487,28 +522161,28 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 21343c <__cxa_atexit@plt+0x2070f0> │ │ │ │ + ldr r2, [pc, #96] @ 20a284 <__cxa_atexit@plt+0x1fdf38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213428 <__cxa_atexit@plt+0x2070dc> │ │ │ │ - ldr r3, [pc, #68] @ 213440 <__cxa_atexit@plt+0x2070f4> │ │ │ │ + beq 20a270 <__cxa_atexit@plt+0x1fdf24> │ │ │ │ + ldr r3, [pc, #68] @ 20a288 <__cxa_atexit@plt+0x1fdf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213434 <__cxa_atexit@plt+0x2070e8> │ │ │ │ - ldr r3, [pc, #52] @ 213444 <__cxa_atexit@plt+0x2070f8> │ │ │ │ + beq 20a27c <__cxa_atexit@plt+0x1fdf30> │ │ │ │ + ldr r3, [pc, #52] @ 20a28c <__cxa_atexit@plt+0x1fdf40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531518,35 +522192,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 213490 <__cxa_atexit@plt+0x207144> │ │ │ │ + ldr r3, [pc, #56] @ 20a2d8 <__cxa_atexit@plt+0x1fdf8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213488 <__cxa_atexit@plt+0x20713c> │ │ │ │ - ldr r3, [pc, #36] @ 213494 <__cxa_atexit@plt+0x207148> │ │ │ │ + beq 20a2d0 <__cxa_atexit@plt+0x1fdf84> │ │ │ │ + ldr r3, [pc, #36] @ 20a2dc <__cxa_atexit@plt+0x1fdf90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2134c0 <__cxa_atexit@plt+0x207174> │ │ │ │ + ldr r3, [pc, #24] @ 20a308 <__cxa_atexit@plt+0x1fdfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531557,60 +522231,60 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21350c <__cxa_atexit@plt+0x2071c0> │ │ │ │ - ldr r3, [pc, #60] @ 213534 <__cxa_atexit@plt+0x2071e8> │ │ │ │ + bne 20a354 <__cxa_atexit@plt+0x1fe008> │ │ │ │ + ldr r3, [pc, #60] @ 20a37c <__cxa_atexit@plt+0x1fe030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213528 <__cxa_atexit@plt+0x2071dc> │ │ │ │ - b 213540 <__cxa_atexit@plt+0x2071f4> │ │ │ │ - ldr r3, [pc, #28] @ 213530 <__cxa_atexit@plt+0x2071e4> │ │ │ │ + beq 20a370 <__cxa_atexit@plt+0x1fe024> │ │ │ │ + b 20a388 <__cxa_atexit@plt+0x1fe03c> │ │ │ │ + ldr r3, [pc, #28] @ 20a378 <__cxa_atexit@plt+0x1fe02c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213528 <__cxa_atexit@plt+0x2071dc> │ │ │ │ - b 213b9c <__cxa_atexit@plt+0x207850> │ │ │ │ + beq 20a370 <__cxa_atexit@plt+0x1fe024> │ │ │ │ + b 20a9e4 <__cxa_atexit@plt+0x1fe698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213568 <__cxa_atexit@plt+0x20721c> │ │ │ │ - ldr r3, [pc, #140] @ 2135e0 <__cxa_atexit@plt+0x207294> │ │ │ │ + bne 20a3b0 <__cxa_atexit@plt+0x1fe064> │ │ │ │ + ldr r3, [pc, #140] @ 20a428 <__cxa_atexit@plt+0x1fe0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2135c0 <__cxa_atexit@plt+0x207274> │ │ │ │ - b 2135ec <__cxa_atexit@plt+0x2072a0> │ │ │ │ - ldr r2, [pc, #100] @ 2135d4 <__cxa_atexit@plt+0x207288> │ │ │ │ + beq 20a408 <__cxa_atexit@plt+0x1fe0bc> │ │ │ │ + b 20a434 <__cxa_atexit@plt+0x1fe0e8> │ │ │ │ + ldr r2, [pc, #100] @ 20a41c <__cxa_atexit@plt+0x1fe0d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2135c8 <__cxa_atexit@plt+0x20727c> │ │ │ │ - ldr r2, [pc, #80] @ 2135d8 <__cxa_atexit@plt+0x20728c> │ │ │ │ + beq 20a410 <__cxa_atexit@plt+0x1fe0c4> │ │ │ │ + ldr r2, [pc, #80] @ 20a420 <__cxa_atexit@plt+0x1fe0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2135c0 <__cxa_atexit@plt+0x207274> │ │ │ │ - ldr r3, [pc, #52] @ 2135dc <__cxa_atexit@plt+0x207290> │ │ │ │ + beq 20a408 <__cxa_atexit@plt+0x1fe0bc> │ │ │ │ + ldr r3, [pc, #52] @ 20a424 <__cxa_atexit@plt+0x1fe0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531623,101 +522297,101 @@ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213630 <__cxa_atexit@plt+0x2072e4> │ │ │ │ - ldr r3, [pc, #192] @ 2136c0 <__cxa_atexit@plt+0x207374> │ │ │ │ + bne 20a478 <__cxa_atexit@plt+0x1fe12c> │ │ │ │ + ldr r3, [pc, #192] @ 20a508 <__cxa_atexit@plt+0x1fe1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21369c <__cxa_atexit@plt+0x207350> │ │ │ │ - ldr r3, [pc, #172] @ 2136c4 <__cxa_atexit@plt+0x207378> │ │ │ │ + beq 20a4e4 <__cxa_atexit@plt+0x1fe198> │ │ │ │ + ldr r3, [pc, #172] @ 20a50c <__cxa_atexit@plt+0x1fe1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #120] @ 2136b0 <__cxa_atexit@plt+0x207364> │ │ │ │ + ldr r3, [pc, #120] @ 20a4f8 <__cxa_atexit@plt+0x1fe1ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21369c <__cxa_atexit@plt+0x207350> │ │ │ │ - ldr r2, [pc, #100] @ 2136b4 <__cxa_atexit@plt+0x207368> │ │ │ │ + beq 20a4e4 <__cxa_atexit@plt+0x1fe198> │ │ │ │ + ldr r2, [pc, #100] @ 20a4fc <__cxa_atexit@plt+0x1fe1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2136a4 <__cxa_atexit@plt+0x207358> │ │ │ │ - ldr r2, [pc, #72] @ 2136b8 <__cxa_atexit@plt+0x20736c> │ │ │ │ + beq 20a4ec <__cxa_atexit@plt+0x1fe1a0> │ │ │ │ + ldr r2, [pc, #72] @ 20a500 <__cxa_atexit@plt+0x1fe1b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21369c <__cxa_atexit@plt+0x207350> │ │ │ │ - ldr r3, [pc, #44] @ 2136bc <__cxa_atexit@plt+0x207370> │ │ │ │ + beq 20a4e4 <__cxa_atexit@plt+0x1fe198> │ │ │ │ + ldr r3, [pc, #44] @ 20a504 <__cxa_atexit@plt+0x1fe1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 305d70 <__cxa_atexit@plt+0x2f9a24> │ │ │ │ + b 2fcbb8 <__cxa_atexit@plt+0x2f086c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2136f0 <__cxa_atexit@plt+0x2073a4> │ │ │ │ + ldr r3, [pc, #24] @ 20a538 <__cxa_atexit@plt+0x1fe1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21373c <__cxa_atexit@plt+0x2073f0> │ │ │ │ + ldr r3, [pc, #56] @ 20a584 <__cxa_atexit@plt+0x1fe238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213734 <__cxa_atexit@plt+0x2073e8> │ │ │ │ - ldr r3, [pc, #36] @ 213740 <__cxa_atexit@plt+0x2073f4> │ │ │ │ + beq 20a57c <__cxa_atexit@plt+0x1fe230> │ │ │ │ + ldr r3, [pc, #36] @ 20a588 <__cxa_atexit@plt+0x1fe23c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21376c <__cxa_atexit@plt+0x207420> │ │ │ │ + ldr r3, [pc, #24] @ 20a5b4 <__cxa_atexit@plt+0x1fe268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531726,103 +522400,103 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 2137f8 <__cxa_atexit@plt+0x2074ac> │ │ │ │ + ldr r2, [pc, #96] @ 20a640 <__cxa_atexit@plt+0x1fe2f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2137e4 <__cxa_atexit@plt+0x207498> │ │ │ │ - ldr r2, [pc, #68] @ 2137fc <__cxa_atexit@plt+0x2074b0> │ │ │ │ + beq 20a62c <__cxa_atexit@plt+0x1fe2e0> │ │ │ │ + ldr r2, [pc, #68] @ 20a644 <__cxa_atexit@plt+0x1fe2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2137f0 <__cxa_atexit@plt+0x2074a4> │ │ │ │ - ldr r3, [pc, #40] @ 213800 <__cxa_atexit@plt+0x2074b4> │ │ │ │ + beq 20a638 <__cxa_atexit@plt+0x1fe2ec> │ │ │ │ + ldr r3, [pc, #40] @ 20a648 <__cxa_atexit@plt+0x1fe2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 305d70 <__cxa_atexit@plt+0x2f9a24> │ │ │ │ + b 2fcbb8 <__cxa_atexit@plt+0x2f086c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 21384c <__cxa_atexit@plt+0x207500> │ │ │ │ + ldr r2, [pc, #52] @ 20a694 <__cxa_atexit@plt+0x1fe348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213844 <__cxa_atexit@plt+0x2074f8> │ │ │ │ - ldr r3, [pc, #24] @ 213850 <__cxa_atexit@plt+0x207504> │ │ │ │ + beq 20a68c <__cxa_atexit@plt+0x1fe340> │ │ │ │ + ldr r3, [pc, #24] @ 20a698 <__cxa_atexit@plt+0x1fe34c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 305d70 <__cxa_atexit@plt+0x2f9a24> │ │ │ │ + b 2fcbb8 <__cxa_atexit@plt+0x2f086c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 213870 <__cxa_atexit@plt+0x207524> │ │ │ │ + ldr r3, [pc, #12] @ 20a6b8 <__cxa_atexit@plt+0x1fe36c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 305d70 <__cxa_atexit@plt+0x2f9a24> │ │ │ │ + b 2fcbb8 <__cxa_atexit@plt+0x2f086c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 213894 <__cxa_atexit@plt+0x207548> │ │ │ │ + ldr r3, [pc, #16] @ 20a6dc <__cxa_atexit@plt+0x1fe390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 2138e0 <__cxa_atexit@plt+0x207594> │ │ │ │ + ldr r3, [pc, #56] @ 20a728 <__cxa_atexit@plt+0x1fe3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2138d8 <__cxa_atexit@plt+0x20758c> │ │ │ │ - ldr r3, [pc, #36] @ 2138e4 <__cxa_atexit@plt+0x207598> │ │ │ │ + beq 20a720 <__cxa_atexit@plt+0x1fe3d4> │ │ │ │ + ldr r3, [pc, #36] @ 20a72c <__cxa_atexit@plt+0x1fe3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 213910 <__cxa_atexit@plt+0x2075c4> │ │ │ │ + ldr r3, [pc, #24] @ 20a758 <__cxa_atexit@plt+0x1fe40c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531832,68 +522506,68 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 213980 <__cxa_atexit@plt+0x207634> │ │ │ │ + ldr r2, [pc, #64] @ 20a7c8 <__cxa_atexit@plt+0x1fe47c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213978 <__cxa_atexit@plt+0x20762c> │ │ │ │ - ldr r3, [pc, #36] @ 213984 <__cxa_atexit@plt+0x207638> │ │ │ │ + beq 20a7c0 <__cxa_atexit@plt+0x1fe474> │ │ │ │ + ldr r3, [pc, #36] @ 20a7cc <__cxa_atexit@plt+0x1fe480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2139b0 <__cxa_atexit@plt+0x207664> │ │ │ │ + ldr r3, [pc, #24] @ 20a7f8 <__cxa_atexit@plt+0x1fe4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 213a34 <__cxa_atexit@plt+0x2076e8> │ │ │ │ + ldr r3, [pc, #112] @ 20a87c <__cxa_atexit@plt+0x1fe530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 213a2c <__cxa_atexit@plt+0x2076e0> │ │ │ │ + beq 20a874 <__cxa_atexit@plt+0x1fe528> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2139f4 <__cxa_atexit@plt+0x2076a8> │ │ │ │ - ldr r3, [pc, #92] @ 213a40 <__cxa_atexit@plt+0x2076f4> │ │ │ │ + bne 20a83c <__cxa_atexit@plt+0x1fe4f0> │ │ │ │ + ldr r3, [pc, #92] @ 20a888 <__cxa_atexit@plt+0x1fe53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #60] @ 213a38 <__cxa_atexit@plt+0x2076ec> │ │ │ │ + ldr r3, [pc, #60] @ 20a880 <__cxa_atexit@plt+0x1fe534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213a2c <__cxa_atexit@plt+0x2076e0> │ │ │ │ - ldr r3, [pc, #40] @ 213a3c <__cxa_atexit@plt+0x2076f0> │ │ │ │ + beq 20a874 <__cxa_atexit@plt+0x1fe528> │ │ │ │ + ldr r3, [pc, #40] @ 20a884 <__cxa_atexit@plt+0x1fe538> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531903,63 +522577,63 @@ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213a70 <__cxa_atexit@plt+0x207724> │ │ │ │ - ldr r3, [pc, #88] @ 213ab8 <__cxa_atexit@plt+0x20776c> │ │ │ │ + bne 20a8b8 <__cxa_atexit@plt+0x1fe56c> │ │ │ │ + ldr r3, [pc, #88] @ 20a900 <__cxa_atexit@plt+0x1fe5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #56] @ 213ab0 <__cxa_atexit@plt+0x207764> │ │ │ │ + ldr r3, [pc, #56] @ 20a8f8 <__cxa_atexit@plt+0x1fe5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213aa8 <__cxa_atexit@plt+0x20775c> │ │ │ │ - ldr r3, [pc, #36] @ 213ab4 <__cxa_atexit@plt+0x207768> │ │ │ │ + beq 20a8f0 <__cxa_atexit@plt+0x1fe5a4> │ │ │ │ + ldr r3, [pc, #36] @ 20a8fc <__cxa_atexit@plt+0x1fe5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 213b04 <__cxa_atexit@plt+0x2077b8> │ │ │ │ + ldr r3, [pc, #56] @ 20a94c <__cxa_atexit@plt+0x1fe600> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213afc <__cxa_atexit@plt+0x2077b0> │ │ │ │ - ldr r3, [pc, #36] @ 213b08 <__cxa_atexit@plt+0x2077bc> │ │ │ │ + beq 20a944 <__cxa_atexit@plt+0x1fe5f8> │ │ │ │ + ldr r3, [pc, #36] @ 20a950 <__cxa_atexit@plt+0x1fe604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 213b34 <__cxa_atexit@plt+0x2077e8> │ │ │ │ + ldr r3, [pc, #24] @ 20a97c <__cxa_atexit@plt+0x1fe630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531968,15 +522642,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 213b78 <__cxa_atexit@plt+0x20782c> │ │ │ │ + ldr r3, [pc, #24] @ 20a9c0 <__cxa_atexit@plt+0x1fe674> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -531987,60 +522661,60 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213c14 <__cxa_atexit@plt+0x2078c8> │ │ │ │ - ldr r2, [pc, #244] @ 213ca4 <__cxa_atexit@plt+0x207958> │ │ │ │ + bne 20aa5c <__cxa_atexit@plt+0x1fe710> │ │ │ │ + ldr r2, [pc, #244] @ 20aaec <__cxa_atexit@plt+0x1fe7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213c78 <__cxa_atexit@plt+0x20792c> │ │ │ │ - ldr r2, [pc, #224] @ 213ca8 <__cxa_atexit@plt+0x20795c> │ │ │ │ + beq 20aac0 <__cxa_atexit@plt+0x1fe774> │ │ │ │ + ldr r2, [pc, #224] @ 20aaf0 <__cxa_atexit@plt+0x1fe7a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213c84 <__cxa_atexit@plt+0x207938> │ │ │ │ - ldr r2, [pc, #196] @ 213cac <__cxa_atexit@plt+0x207960> │ │ │ │ + beq 20aacc <__cxa_atexit@plt+0x1fe780> │ │ │ │ + ldr r2, [pc, #196] @ 20aaf4 <__cxa_atexit@plt+0x1fe7a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213c78 <__cxa_atexit@plt+0x20792c> │ │ │ │ - ldr r3, [pc, #168] @ 213cb0 <__cxa_atexit@plt+0x207964> │ │ │ │ + beq 20aac0 <__cxa_atexit@plt+0x1fe774> │ │ │ │ + ldr r3, [pc, #168] @ 20aaf8 <__cxa_atexit@plt+0x1fe7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #124] @ 213c98 <__cxa_atexit@plt+0x20794c> │ │ │ │ + ldr r2, [pc, #124] @ 20aae0 <__cxa_atexit@plt+0x1fe794> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213c78 <__cxa_atexit@plt+0x20792c> │ │ │ │ - ldr r2, [pc, #104] @ 213c9c <__cxa_atexit@plt+0x207950> │ │ │ │ + beq 20aac0 <__cxa_atexit@plt+0x1fe774> │ │ │ │ + ldr r2, [pc, #104] @ 20aae4 <__cxa_atexit@plt+0x1fe798> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 213c84 <__cxa_atexit@plt+0x207938> │ │ │ │ + beq 20aacc <__cxa_atexit@plt+0x1fe780> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213c8c <__cxa_atexit@plt+0x207940> │ │ │ │ - ldr r3, [pc, #64] @ 213ca0 <__cxa_atexit@plt+0x207954> │ │ │ │ + bne 20aad4 <__cxa_atexit@plt+0x1fe788> │ │ │ │ + ldr r3, [pc, #64] @ 20aae8 <__cxa_atexit@plt+0x1fe79c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -532058,31 +522732,31 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #96] @ 213d28 <__cxa_atexit@plt+0x2079dc> │ │ │ │ + ldr r2, [pc, #96] @ 20ab70 <__cxa_atexit@plt+0x1fe824> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213d14 <__cxa_atexit@plt+0x2079c8> │ │ │ │ - ldr r2, [pc, #68] @ 213d2c <__cxa_atexit@plt+0x2079e0> │ │ │ │ + beq 20ab5c <__cxa_atexit@plt+0x1fe810> │ │ │ │ + ldr r2, [pc, #68] @ 20ab74 <__cxa_atexit@plt+0x1fe828> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 213d1c <__cxa_atexit@plt+0x2079d0> │ │ │ │ - ldr r3, [pc, #40] @ 213d30 <__cxa_atexit@plt+0x2079e4> │ │ │ │ + beq 20ab64 <__cxa_atexit@plt+0x1fe818> │ │ │ │ + ldr r3, [pc, #40] @ 20ab78 <__cxa_atexit@plt+0x1fe82c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -532090,63 +522764,63 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 213d7c <__cxa_atexit@plt+0x207a30> │ │ │ │ + ldr r2, [pc, #52] @ 20abc4 <__cxa_atexit@plt+0x1fe878> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213d74 <__cxa_atexit@plt+0x207a28> │ │ │ │ - ldr r3, [pc, #24] @ 213d80 <__cxa_atexit@plt+0x207a34> │ │ │ │ + beq 20abbc <__cxa_atexit@plt+0x1fe870> │ │ │ │ + ldr r3, [pc, #24] @ 20abc8 <__cxa_atexit@plt+0x1fe87c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 213da4 <__cxa_atexit@plt+0x207a58> │ │ │ │ + ldr r3, [pc, #16] @ 20abec <__cxa_atexit@plt+0x1fe8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ + ldr r3, [pc, #56] @ 20ac38 <__cxa_atexit@plt+0x1fe8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 213de8 <__cxa_atexit@plt+0x207a9c> │ │ │ │ - ldr r3, [pc, #36] @ 213df4 <__cxa_atexit@plt+0x207aa8> │ │ │ │ + beq 20ac30 <__cxa_atexit@plt+0x1fe8e4> │ │ │ │ + ldr r3, [pc, #36] @ 20ac3c <__cxa_atexit@plt+0x1fe8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 213e20 <__cxa_atexit@plt+0x207ad4> │ │ │ │ + ldr r3, [pc, #24] @ 20ac68 <__cxa_atexit@plt+0x1fe91c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -532156,26 +522830,26 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 213ea8 <__cxa_atexit@plt+0x207b5c> │ │ │ │ + ldr r2, [pc, #88] @ 20acf0 <__cxa_atexit@plt+0x1fe9a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 213e94 <__cxa_atexit@plt+0x207b48> │ │ │ │ + beq 20acdc <__cxa_atexit@plt+0x1fe990> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213e9c <__cxa_atexit@plt+0x207b50> │ │ │ │ - ldr r3, [pc, #48] @ 213eac <__cxa_atexit@plt+0x207b60> │ │ │ │ + bne 20ace4 <__cxa_atexit@plt+0x1fe998> │ │ │ │ + ldr r3, [pc, #48] @ 20acf4 <__cxa_atexit@plt+0x1fe9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -532187,39 +522861,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213ee8 <__cxa_atexit@plt+0x207b9c> │ │ │ │ - ldr r3, [pc, #40] @ 213ef8 <__cxa_atexit@plt+0x207bac> │ │ │ │ + bne 20ad30 <__cxa_atexit@plt+0x1fe9e4> │ │ │ │ + ldr r3, [pc, #40] @ 20ad40 <__cxa_atexit@plt+0x1fe9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 213f5c <__cxa_atexit@plt+0x207c10> │ │ │ │ + ldr r3, [pc, #80] @ 20ada4 <__cxa_atexit@plt+0x1fea58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 213f44 <__cxa_atexit@plt+0x207bf8> │ │ │ │ + beq 20ad8c <__cxa_atexit@plt+0x1fea40> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213f4c <__cxa_atexit@plt+0x207c00> │ │ │ │ - ldr r3, [pc, #52] @ 213f60 <__cxa_atexit@plt+0x207c14> │ │ │ │ + bne 20ad94 <__cxa_atexit@plt+0x1fea48> │ │ │ │ + ldr r3, [pc, #52] @ 20ada8 <__cxa_atexit@plt+0x1fea5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -532232,16 +522906,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 213f9c <__cxa_atexit@plt+0x207c50> │ │ │ │ - ldr r3, [pc, #40] @ 213fac <__cxa_atexit@plt+0x207c60> │ │ │ │ + bne 20ade4 <__cxa_atexit@plt+0x1fea98> │ │ │ │ + ldr r3, [pc, #40] @ 20adf4 <__cxa_atexit@plt+0x1feaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -532253,28 +522927,28 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 214078 <__cxa_atexit@plt+0x207d2c> │ │ │ │ - ldr r3, [pc, #184] @ 214090 <__cxa_atexit@plt+0x207d44> │ │ │ │ + bcc 20aec0 <__cxa_atexit@plt+0x1feb74> │ │ │ │ + ldr r3, [pc, #184] @ 20aed8 <__cxa_atexit@plt+0x1feb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #180] @ 214094 <__cxa_atexit@plt+0x207d48> │ │ │ │ + ldr lr, [pc, #180] @ 20aedc <__cxa_atexit@plt+0x1feb90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #176] @ 214098 <__cxa_atexit@plt+0x207d4c> │ │ │ │ + ldr r1, [pc, #176] @ 20aee0 <__cxa_atexit@plt+0x1feb94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #172] @ 21409c <__cxa_atexit@plt+0x207d50> │ │ │ │ + ldr r0, [pc, #172] @ 20aee4 <__cxa_atexit@plt+0x1feb98> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #168] @ 2140a0 <__cxa_atexit@plt+0x207d54> │ │ │ │ + ldr r2, [pc, #168] @ 20aee8 <__cxa_atexit@plt+0x1feb9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #164] @ 2140a4 <__cxa_atexit@plt+0x207d58> │ │ │ │ + ldr r9, [pc, #164] @ 20aeec <__cxa_atexit@plt+0x1feba0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #160] @ 2140a8 <__cxa_atexit@plt+0x207d5c> │ │ │ │ + ldr sl, [pc, #160] @ 20aef0 <__cxa_atexit@plt+0x1feba4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ @@ -532296,55 +522970,55 @@ │ │ │ │ str r8, [r7, #84] @ 0x54 │ │ │ │ str r7, [r7, #88] @ 0x58 │ │ │ │ str r0, [r7, #92] @ 0x5c │ │ │ │ str r1, [r7, #96] @ 0x60 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2140ac <__cxa_atexit@plt+0x207d60> │ │ │ │ + ldr r7, [pc, #44] @ 20aef4 <__cxa_atexit@plt+0x1feba8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd1a0 │ │ │ │ @ instruction: 0xffffd730 │ │ │ │ @ instruction: 0xffffd520 │ │ │ │ @ instruction: 0xffffd644 │ │ │ │ @ instruction: 0xffffd270 │ │ │ │ @ instruction: 0xffffd434 │ │ │ │ @ instruction: 0xffffd38c │ │ │ │ - @ instruction: 0x010f47bc │ │ │ │ + smlatteq pc, r4, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 214190 <__cxa_atexit@plt+0x207e44> │ │ │ │ - ldr r2, [pc, #232] @ 2141b8 <__cxa_atexit@plt+0x207e6c> │ │ │ │ + bhi 20afd8 <__cxa_atexit@plt+0x1fec8c> │ │ │ │ + ldr r2, [pc, #232] @ 20b000 <__cxa_atexit@plt+0x1fecb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21419c <__cxa_atexit@plt+0x207e50> │ │ │ │ - ldr r7, [pc, #208] @ 2141c0 <__cxa_atexit@plt+0x207e74> │ │ │ │ + bcc 20afe4 <__cxa_atexit@plt+0x1fec98> │ │ │ │ + ldr r7, [pc, #208] @ 20b008 <__cxa_atexit@plt+0x1fecbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 2141c4 <__cxa_atexit@plt+0x207e78> │ │ │ │ + ldr lr, [pc, #204] @ 20b00c <__cxa_atexit@plt+0x1fecc0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 2141c8 <__cxa_atexit@plt+0x207e7c> │ │ │ │ + ldr r1, [pc, #200] @ 20b010 <__cxa_atexit@plt+0x1fecc4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 2141cc <__cxa_atexit@plt+0x207e80> │ │ │ │ + ldr r0, [pc, #196] @ 20b014 <__cxa_atexit@plt+0x1fecc8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 2141d0 <__cxa_atexit@plt+0x207e84> │ │ │ │ + ldr r2, [pc, #192] @ 20b018 <__cxa_atexit@plt+0x1feccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 2141d4 <__cxa_atexit@plt+0x207e88> │ │ │ │ + ldr r9, [pc, #188] @ 20b01c <__cxa_atexit@plt+0x1fecd0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 2141d8 <__cxa_atexit@plt+0x207e8c> │ │ │ │ + ldr sl, [pc, #184] @ 20b020 <__cxa_atexit@plt+0x1fecd4> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -532369,90 +523043,90 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2141bc <__cxa_atexit@plt+0x207e70> │ │ │ │ + ldr r7, [pc, #24] @ 20b004 <__cxa_atexit@plt+0x1fecb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012092a0 │ │ │ │ - @ instruction: 0x010f4698 │ │ │ │ + @ instruction: 0x01212458 │ │ │ │ + smlabteq pc, r0, r1, sp @ │ │ │ │ @ instruction: 0xffffd088 │ │ │ │ @ instruction: 0xffffd618 │ │ │ │ @ instruction: 0xffffd408 │ │ │ │ @ instruction: 0xffffd52c │ │ │ │ @ instruction: 0xffffd158 │ │ │ │ @ instruction: 0xffffd31c │ │ │ │ @ instruction: 0xffffd274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 214228 <__cxa_atexit@plt+0x207edc> │ │ │ │ - ldr r3, [pc, #52] @ 214230 <__cxa_atexit@plt+0x207ee4> │ │ │ │ + bhi 20b070 <__cxa_atexit@plt+0x1fed24> │ │ │ │ + ldr r3, [pc, #52] @ 20b078 <__cxa_atexit@plt+0x1fed2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 21421c <__cxa_atexit@plt+0x207ed0> │ │ │ │ + beq 20b064 <__cxa_atexit@plt+0x1fed18> │ │ │ │ mov r7, r8 │ │ │ │ - b 21423c <__cxa_atexit@plt+0x207ef0> │ │ │ │ + b 20b084 <__cxa_atexit@plt+0x1fed38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 21427c <__cxa_atexit@plt+0x207f30> │ │ │ │ + beq 20b0c4 <__cxa_atexit@plt+0x1fed78> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 2142c8 <__cxa_atexit@plt+0x207f7c> │ │ │ │ + bne 20b110 <__cxa_atexit@plt+0x1fedc4> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r2, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ - ldr r1, [pc, #152] @ 214304 <__cxa_atexit@plt+0x207fb8> │ │ │ │ + ldr r1, [pc, #152] @ 20b14c <__cxa_atexit@plt+0x1fee00> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #120] @ 2142fc <__cxa_atexit@plt+0x207fb0> │ │ │ │ + ldr r7, [pc, #120] @ 20b144 <__cxa_atexit@plt+0x1fedf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 2142e4 <__cxa_atexit@plt+0x207f98> │ │ │ │ + beq 20b12c <__cxa_atexit@plt+0x1fede0> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ - ldr r2, [pc, #84] @ 214300 <__cxa_atexit@plt+0x207fb4> │ │ │ │ + ldr r2, [pc, #84] @ 20b148 <__cxa_atexit@plt+0x1fedfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2142f0 <__cxa_atexit@plt+0x207fa4> │ │ │ │ + beq 20b138 <__cxa_atexit@plt+0x1fedec> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21439c <__cxa_atexit@plt+0x208050> │ │ │ │ - ldr r2, [pc, #40] @ 2142f8 <__cxa_atexit@plt+0x207fac> │ │ │ │ + b 20b1e4 <__cxa_atexit@plt+0x1fee98> │ │ │ │ + ldr r2, [pc, #40] @ 20b140 <__cxa_atexit@plt+0x1fedf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -532462,15 +523136,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 214328 <__cxa_atexit@plt+0x207fdc> │ │ │ │ + ldr r3, [pc, #16] @ 20b170 <__cxa_atexit@plt+0x1fee24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @@ -532480,99 +523154,99 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 214384 <__cxa_atexit@plt+0x208038> │ │ │ │ + ldr r2, [pc, #36] @ 20b1cc <__cxa_atexit@plt+0x1fee80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21437c <__cxa_atexit@plt+0x208030> │ │ │ │ + beq 20b1c4 <__cxa_atexit@plt+0x1fee78> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21439c <__cxa_atexit@plt+0x208050> │ │ │ │ + b 20b1e4 <__cxa_atexit@plt+0x1fee98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21439c <__cxa_atexit@plt+0x208050> │ │ │ │ + b 20b1e4 <__cxa_atexit@plt+0x1fee98> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 214434 <__cxa_atexit@plt+0x2080e8> │ │ │ │ + ldr r2, [pc, #140] @ 20b27c <__cxa_atexit@plt+0x1fef30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 214438 <__cxa_atexit@plt+0x2080ec> │ │ │ │ + ldr r1, [pc, #136] @ 20b280 <__cxa_atexit@plt+0x1fef34> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 2143f4 <__cxa_atexit@plt+0x2080a8> │ │ │ │ + bne 20b23c <__cxa_atexit@plt+0x1feef0> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 214428 <__cxa_atexit@plt+0x2080dc> │ │ │ │ + beq 20b270 <__cxa_atexit@plt+0x1fef24> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214420 <__cxa_atexit@plt+0x2080d4> │ │ │ │ + beq 20b268 <__cxa_atexit@plt+0x1fef1c> │ │ │ │ str r7, [r5] │ │ │ │ - b 2143b0 <__cxa_atexit@plt+0x208064> │ │ │ │ - ldr r3, [pc, #64] @ 21443c <__cxa_atexit@plt+0x2080f0> │ │ │ │ + b 20b1f8 <__cxa_atexit@plt+0x1feeac> │ │ │ │ + ldr r3, [pc, #64] @ 20b284 <__cxa_atexit@plt+0x1fef38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214420 <__cxa_atexit@plt+0x2080d4> │ │ │ │ - ldr r3, [pc, #44] @ 214440 <__cxa_atexit@plt+0x2080f4> │ │ │ │ + beq 20b268 <__cxa_atexit@plt+0x1fef1c> │ │ │ │ + ldr r3, [pc, #44] @ 20b288 <__cxa_atexit@plt+0x1fef3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 214478 <__cxa_atexit@plt+0x20812c> │ │ │ │ + ldr r3, [pc, #36] @ 20b2c0 <__cxa_atexit@plt+0x1fef74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214470 <__cxa_atexit@plt+0x208124> │ │ │ │ + beq 20b2b8 <__cxa_atexit@plt+0x1fef6c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21439c <__cxa_atexit@plt+0x208050> │ │ │ │ + b 20b1e4 <__cxa_atexit@plt+0x1fee98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21439c <__cxa_atexit@plt+0x208050> │ │ │ │ + b 20b1e4 <__cxa_atexit@plt+0x1fee98> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2144ac <__cxa_atexit@plt+0x208160> │ │ │ │ + ldr r3, [pc, #12] @ 20b2f4 <__cxa_atexit@plt+0x1fefa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -532583,63 +523257,63 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 214528 <__cxa_atexit@plt+0x2081dc> │ │ │ │ - ldr r3, [pc, #64] @ 214540 <__cxa_atexit@plt+0x2081f4> │ │ │ │ + bcc 20b370 <__cxa_atexit@plt+0x1ff024> │ │ │ │ + ldr r3, [pc, #64] @ 20b388 <__cxa_atexit@plt+0x1ff03c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 214544 <__cxa_atexit@plt+0x2081f8> │ │ │ │ + ldr r2, [pc, #60] @ 20b38c <__cxa_atexit@plt+0x1ff040> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 214548 <__cxa_atexit@plt+0x2081fc> │ │ │ │ + ldr r7, [pc, #24] @ 20b390 <__cxa_atexit@plt+0x1ff044> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - tsteq pc, r0, lsl r3 @ │ │ │ │ + tsteq pc, r8, lsr lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21462c <__cxa_atexit@plt+0x2082e0> │ │ │ │ - ldr r2, [pc, #232] @ 214654 <__cxa_atexit@plt+0x208308> │ │ │ │ + bhi 20b474 <__cxa_atexit@plt+0x1ff128> │ │ │ │ + ldr r2, [pc, #232] @ 20b49c <__cxa_atexit@plt+0x1ff150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 214638 <__cxa_atexit@plt+0x2082ec> │ │ │ │ - ldr r7, [pc, #208] @ 21465c <__cxa_atexit@plt+0x208310> │ │ │ │ + bcc 20b480 <__cxa_atexit@plt+0x1ff134> │ │ │ │ + ldr r7, [pc, #208] @ 20b4a4 <__cxa_atexit@plt+0x1ff158> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 214660 <__cxa_atexit@plt+0x208314> │ │ │ │ + ldr lr, [pc, #204] @ 20b4a8 <__cxa_atexit@plt+0x1ff15c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 214664 <__cxa_atexit@plt+0x208318> │ │ │ │ + ldr r1, [pc, #200] @ 20b4ac <__cxa_atexit@plt+0x1ff160> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 214668 <__cxa_atexit@plt+0x20831c> │ │ │ │ + ldr r0, [pc, #196] @ 20b4b0 <__cxa_atexit@plt+0x1ff164> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21466c <__cxa_atexit@plt+0x208320> │ │ │ │ + ldr r2, [pc, #192] @ 20b4b4 <__cxa_atexit@plt+0x1ff168> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 214670 <__cxa_atexit@plt+0x208324> │ │ │ │ + ldr r9, [pc, #188] @ 20b4b8 <__cxa_atexit@plt+0x1ff16c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 214674 <__cxa_atexit@plt+0x208328> │ │ │ │ + ldr sl, [pc, #184] @ 20b4bc <__cxa_atexit@plt+0x1ff170> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -532664,51 +523338,51 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 214658 <__cxa_atexit@plt+0x20830c> │ │ │ │ + ldr r7, [pc, #24] @ 20b4a0 <__cxa_atexit@plt+0x1ff154> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01208e04 │ │ │ │ - strdeq r4, [pc, -ip] │ │ │ │ + @ instruction: 0x01211fbc │ │ │ │ + tsteq pc, r4, lsr #26 │ │ │ │ @ instruction: 0xffffcbec │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ @ instruction: 0xffffcf6c │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ @ instruction: 0xffffccbc │ │ │ │ @ instruction: 0xffffce80 │ │ │ │ @ instruction: 0xffffcdd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21470c <__cxa_atexit@plt+0x2083c0> │ │ │ │ - ldr r2, [pc, #156] @ 214734 <__cxa_atexit@plt+0x2083e8> │ │ │ │ + bhi 20b554 <__cxa_atexit@plt+0x1ff208> │ │ │ │ + ldr r2, [pc, #156] @ 20b57c <__cxa_atexit@plt+0x1ff230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 214718 <__cxa_atexit@plt+0x2083cc> │ │ │ │ - ldr r7, [pc, #132] @ 21473c <__cxa_atexit@plt+0x2083f0> │ │ │ │ + bcc 20b560 <__cxa_atexit@plt+0x1ff214> │ │ │ │ + ldr r7, [pc, #132] @ 20b584 <__cxa_atexit@plt+0x1ff238> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 214740 <__cxa_atexit@plt+0x2083f4> │ │ │ │ + ldr r2, [pc, #128] @ 20b588 <__cxa_atexit@plt+0x1ff23c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 214744 <__cxa_atexit@plt+0x2083f8> │ │ │ │ + ldr r1, [pc, #124] @ 20b58c <__cxa_atexit@plt+0x1ff240> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 214748 <__cxa_atexit@plt+0x2083fc> │ │ │ │ + ldr r0, [pc, #120] @ 20b590 <__cxa_atexit@plt+0x1ff244> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -532720,46 +523394,46 @@ │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 214738 <__cxa_atexit@plt+0x2083ec> │ │ │ │ + ldr r7, [pc, #24] @ 20b580 <__cxa_atexit@plt+0x1ff234> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - tsteq pc, r4, lsr r1 @ │ │ │ │ + @ instruction: 0x01211e90 │ │ │ │ + tsteq pc, ip, asr ip @ │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ andeq r2, r0, r4, lsl #29 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2147cc <__cxa_atexit@plt+0x208480> │ │ │ │ - ldr r2, [pc, #136] @ 2147f4 <__cxa_atexit@plt+0x2084a8> │ │ │ │ + bhi 20b614 <__cxa_atexit@plt+0x1ff2c8> │ │ │ │ + ldr r2, [pc, #136] @ 20b63c <__cxa_atexit@plt+0x1ff2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2147d8 <__cxa_atexit@plt+0x20848c> │ │ │ │ - ldr r7, [pc, #112] @ 2147fc <__cxa_atexit@plt+0x2084b0> │ │ │ │ + bcc 20b620 <__cxa_atexit@plt+0x1ff2d4> │ │ │ │ + ldr r7, [pc, #112] @ 20b644 <__cxa_atexit@plt+0x1ff2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 214800 <__cxa_atexit@plt+0x2084b4> │ │ │ │ + ldr r2, [pc, #108] @ 20b648 <__cxa_atexit@plt+0x1ff2fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 214804 <__cxa_atexit@plt+0x2084b8> │ │ │ │ + ldr r1, [pc, #104] @ 20b64c <__cxa_atexit@plt+0x1ff300> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -532768,47 +523442,47 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2147f8 <__cxa_atexit@plt+0x2084ac> │ │ │ │ + ldr r7, [pc, #24] @ 20b640 <__cxa_atexit@plt+0x1ff2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01208c04 │ │ │ │ - tsteq pc, r8, rrx │ │ │ │ + @ instruction: 0x01211dbc │ │ │ │ + @ instruction: 0x010fcb90 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ @ instruction: 0x00000dbc │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21489c <__cxa_atexit@plt+0x208550> │ │ │ │ - ldr r2, [pc, #156] @ 2148c4 <__cxa_atexit@plt+0x208578> │ │ │ │ + bhi 20b6e4 <__cxa_atexit@plt+0x1ff398> │ │ │ │ + ldr r2, [pc, #156] @ 20b70c <__cxa_atexit@plt+0x1ff3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2148a8 <__cxa_atexit@plt+0x20855c> │ │ │ │ - ldr r7, [pc, #132] @ 2148cc <__cxa_atexit@plt+0x208580> │ │ │ │ + bcc 20b6f0 <__cxa_atexit@plt+0x1ff3a4> │ │ │ │ + ldr r7, [pc, #132] @ 20b714 <__cxa_atexit@plt+0x1ff3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 2148d0 <__cxa_atexit@plt+0x208584> │ │ │ │ + ldr r2, [pc, #128] @ 20b718 <__cxa_atexit@plt+0x1ff3cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 2148d4 <__cxa_atexit@plt+0x208588> │ │ │ │ + ldr r1, [pc, #124] @ 20b71c <__cxa_atexit@plt+0x1ff3d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 2148d8 <__cxa_atexit@plt+0x20858c> │ │ │ │ + ldr r0, [pc, #120] @ 20b720 <__cxa_atexit@plt+0x1ff3d4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -532820,261 +523494,261 @@ │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2148c8 <__cxa_atexit@plt+0x20857c> │ │ │ │ + ldr r7, [pc, #24] @ 20b710 <__cxa_atexit@plt+0x1ff3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01208b48 │ │ │ │ - @ instruction: 0x010f3fb8 │ │ │ │ + @ instruction: 0x01211d00 │ │ │ │ + smlatteq pc, r0, sl, ip │ │ │ │ andeq r5, r0, r0, asr fp │ │ │ │ andeq r5, r0, ip, ror #27 │ │ │ │ andeq r5, r0, ip, lsl #26 │ │ │ │ andeq r5, r0, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 214940 <__cxa_atexit@plt+0x2085f4> │ │ │ │ - ldr lr, [pc, #76] @ 214948 <__cxa_atexit@plt+0x2085fc> │ │ │ │ + bhi 20b788 <__cxa_atexit@plt+0x1ff43c> │ │ │ │ + ldr lr, [pc, #76] @ 20b790 <__cxa_atexit@plt+0x1ff444> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 214934 <__cxa_atexit@plt+0x2085e8> │ │ │ │ + beq 20b77c <__cxa_atexit@plt+0x1ff430> │ │ │ │ mov r7, r8 │ │ │ │ - b 214954 <__cxa_atexit@plt+0x208608> │ │ │ │ + b 20b79c <__cxa_atexit@plt+0x1ff450> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 214988 <__cxa_atexit@plt+0x20863c> │ │ │ │ - ldr r3, [pc, #188] @ 214a24 <__cxa_atexit@plt+0x2086d8> │ │ │ │ + bne 20b7d0 <__cxa_atexit@plt+0x1ff484> │ │ │ │ + ldr r3, [pc, #188] @ 20b86c <__cxa_atexit@plt+0x1ff520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [r7, #10] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #120] @ 214a18 <__cxa_atexit@plt+0x2086cc> │ │ │ │ + ldr r1, [pc, #120] @ 20b860 <__cxa_atexit@plt+0x1ff514> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 214a0c <__cxa_atexit@plt+0x2086c0> │ │ │ │ + beq 20b854 <__cxa_atexit@plt+0x1ff508> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2149e4 <__cxa_atexit@plt+0x208698> │ │ │ │ - ldr r3, [pc, #84] @ 214a20 <__cxa_atexit@plt+0x2086d4> │ │ │ │ + bne 20b82c <__cxa_atexit@plt+0x1ff4e0> │ │ │ │ + ldr r3, [pc, #84] @ 20b868 <__cxa_atexit@plt+0x1ff51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #48] @ 214a1c <__cxa_atexit@plt+0x2086d0> │ │ │ │ + ldr r2, [pc, #48] @ 20b864 <__cxa_atexit@plt+0x1ff518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214a0c <__cxa_atexit@plt+0x2086c0> │ │ │ │ + beq 20b854 <__cxa_atexit@plt+0x1ff508> │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #116] @ 214aac <__cxa_atexit@plt+0x208760> │ │ │ │ + ldr r7, [pc, #116] @ 20b8f4 <__cxa_atexit@plt+0x1ff5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 214a98 <__cxa_atexit@plt+0x20874c> │ │ │ │ - ldr r2, [pc, #96] @ 214ab0 <__cxa_atexit@plt+0x208764> │ │ │ │ + beq 20b8e0 <__cxa_atexit@plt+0x1ff594> │ │ │ │ + ldr r2, [pc, #96] @ 20b8f8 <__cxa_atexit@plt+0x1ff5ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214aa4 <__cxa_atexit@plt+0x208758> │ │ │ │ - ldr r2, [pc, #68] @ 214ab4 <__cxa_atexit@plt+0x208768> │ │ │ │ + beq 20b8ec <__cxa_atexit@plt+0x1ff5a0> │ │ │ │ + ldr r2, [pc, #68] @ 20b8fc <__cxa_atexit@plt+0x1ff5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 214a98 <__cxa_atexit@plt+0x20874c> │ │ │ │ + beq 20b8e0 <__cxa_atexit@plt+0x1ff594> │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 214b28 <__cxa_atexit@plt+0x2087dc> │ │ │ │ + ldr r2, [pc, #92] @ 20b970 <__cxa_atexit@plt+0x1ff624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214b14 <__cxa_atexit@plt+0x2087c8> │ │ │ │ - ldr r2, [pc, #64] @ 214b2c <__cxa_atexit@plt+0x2087e0> │ │ │ │ + beq 20b95c <__cxa_atexit@plt+0x1ff610> │ │ │ │ + ldr r2, [pc, #64] @ 20b974 <__cxa_atexit@plt+0x1ff628> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 214b1c <__cxa_atexit@plt+0x2087d0> │ │ │ │ + beq 20b964 <__cxa_atexit@plt+0x1ff618> │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 214b74 <__cxa_atexit@plt+0x208828> │ │ │ │ + ldr r2, [pc, #48] @ 20b9bc <__cxa_atexit@plt+0x1ff670> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214b6c <__cxa_atexit@plt+0x208820> │ │ │ │ + beq 20b9b4 <__cxa_atexit@plt+0x1ff668> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 214c18 <__cxa_atexit@plt+0x2088cc> │ │ │ │ + ldr r2, [pc, #120] @ 20ba60 <__cxa_atexit@plt+0x1ff714> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 214c1c <__cxa_atexit@plt+0x2088d0> │ │ │ │ + ldr r1, [pc, #116] @ 20ba64 <__cxa_atexit@plt+0x1ff718> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 214be8 <__cxa_atexit@plt+0x20889c> │ │ │ │ + bne 20ba30 <__cxa_atexit@plt+0x1ff6e4> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ ldrne r7, [r3, #4] │ │ │ │ strne r1, [r3, #-4] │ │ │ │ tstne r7, #3 │ │ │ │ - bne 214ba8 <__cxa_atexit@plt+0x20885c> │ │ │ │ + bne 20b9f0 <__cxa_atexit@plt+0x1ff6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 214c20 <__cxa_atexit@plt+0x2088d4> │ │ │ │ + ldr r2, [pc, #48] @ 20ba68 <__cxa_atexit@plt+0x1ff71c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214be0 <__cxa_atexit@plt+0x208894> │ │ │ │ - ldr r2, [pc, #28] @ 214c24 <__cxa_atexit@plt+0x2088d8> │ │ │ │ + beq 20ba28 <__cxa_atexit@plt+0x1ff6dc> │ │ │ │ + ldr r2, [pc, #28] @ 20ba6c <__cxa_atexit@plt+0x1ff720> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r2, [r3, #-4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 214c5c <__cxa_atexit@plt+0x208910> │ │ │ │ + ldr r3, [pc, #36] @ 20baa4 <__cxa_atexit@plt+0x1ff758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214c54 <__cxa_atexit@plt+0x208908> │ │ │ │ + beq 20ba9c <__cxa_atexit@plt+0x1ff750> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214b90 <__cxa_atexit@plt+0x208844> │ │ │ │ + b 20b9d8 <__cxa_atexit@plt+0x1ff68c> │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 214c98 <__cxa_atexit@plt+0x20894c> │ │ │ │ + ldr r3, [pc, #16] @ 20bae0 <__cxa_atexit@plt+0x1ff794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ @@ -533084,135 +523758,135 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 214cec <__cxa_atexit@plt+0x2089a0> │ │ │ │ + bne 20bb34 <__cxa_atexit@plt+0x1ff7e8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #68] @ 214d20 <__cxa_atexit@plt+0x2089d4> │ │ │ │ + ldr r2, [pc, #68] @ 20bb68 <__cxa_atexit@plt+0x1ff81c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #40] @ 214d1c <__cxa_atexit@plt+0x2089d0> │ │ │ │ + ldr r3, [pc, #40] @ 20bb64 <__cxa_atexit@plt+0x1ff818> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214d14 <__cxa_atexit@plt+0x2089c8> │ │ │ │ + beq 20bb5c <__cxa_atexit@plt+0x1ff810> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 214da8 <__cxa_atexit@plt+0x208a5c> │ │ │ │ + ldr r2, [pc, #116] @ 20bbf0 <__cxa_atexit@plt+0x1ff8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 214d9c <__cxa_atexit@plt+0x208a50> │ │ │ │ + beq 20bbe4 <__cxa_atexit@plt+0x1ff898> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 214d74 <__cxa_atexit@plt+0x208a28> │ │ │ │ - ldr r3, [pc, #84] @ 214db0 <__cxa_atexit@plt+0x208a64> │ │ │ │ + bne 20bbbc <__cxa_atexit@plt+0x1ff870> │ │ │ │ + ldr r3, [pc, #84] @ 20bbf8 <__cxa_atexit@plt+0x1ff8ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #48] @ 214dac <__cxa_atexit@plt+0x208a60> │ │ │ │ + ldr r2, [pc, #48] @ 20bbf4 <__cxa_atexit@plt+0x1ff8a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214d9c <__cxa_atexit@plt+0x208a50> │ │ │ │ + beq 20bbe4 <__cxa_atexit@plt+0x1ff898> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 214dec <__cxa_atexit@plt+0x208aa0> │ │ │ │ + bne 20bc34 <__cxa_atexit@plt+0x1ff8e8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #68] @ 214e20 <__cxa_atexit@plt+0x208ad4> │ │ │ │ + ldr r2, [pc, #68] @ 20bc68 <__cxa_atexit@plt+0x1ff91c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #40] @ 214e1c <__cxa_atexit@plt+0x208ad0> │ │ │ │ + ldr r3, [pc, #40] @ 20bc64 <__cxa_atexit@plt+0x1ff918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214e14 <__cxa_atexit@plt+0x208ac8> │ │ │ │ + beq 20bc5c <__cxa_atexit@plt+0x1ff910> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 214ec4 <__cxa_atexit@plt+0x208b78> │ │ │ │ - ldr r2, [pc, #188] @ 214f14 <__cxa_atexit@plt+0x208bc8> │ │ │ │ + bne 20bd0c <__cxa_atexit@plt+0x1ff9c0> │ │ │ │ + ldr r2, [pc, #188] @ 20bd5c <__cxa_atexit@plt+0x1ffa10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ str r1, [r7, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 214ed4 <__cxa_atexit@plt+0x208b88> │ │ │ │ - ldr r2, [pc, #156] @ 214f18 <__cxa_atexit@plt+0x208bcc> │ │ │ │ + beq 20bd1c <__cxa_atexit@plt+0x1ff9d0> │ │ │ │ + ldr r2, [pc, #156] @ 20bd60 <__cxa_atexit@plt+0x1ffa14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 214ee4 <__cxa_atexit@plt+0x208b98> │ │ │ │ + beq 20bd2c <__cxa_atexit@plt+0x1ff9e0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 214ef0 <__cxa_atexit@plt+0x208ba4> │ │ │ │ - ldr r2, [pc, #112] @ 214f20 <__cxa_atexit@plt+0x208bd4> │ │ │ │ + bne 20bd38 <__cxa_atexit@plt+0x1ff9ec> │ │ │ │ + ldr r2, [pc, #112] @ 20bd68 <__cxa_atexit@plt+0x1ffa1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -533222,287 +523896,287 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 214f1c <__cxa_atexit@plt+0x208bd0> │ │ │ │ + ldr r7, [pc, #36] @ 20bd64 <__cxa_atexit@plt+0x1ffa18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214f0c <__cxa_atexit@plt+0x208bc0> │ │ │ │ - b 215040 <__cxa_atexit@plt+0x208cf4> │ │ │ │ + beq 20bd54 <__cxa_atexit@plt+0x1ffa08> │ │ │ │ + b 20be88 <__cxa_atexit@plt+0x1ffb3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ - ldr r1, [pc, #92] @ 214fa4 <__cxa_atexit@plt+0x208c58> │ │ │ │ + ldr r1, [pc, #92] @ 20bdec <__cxa_atexit@plt+0x1ffaa0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r3, #8] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 214f9c <__cxa_atexit@plt+0x208c50> │ │ │ │ + beq 20bde4 <__cxa_atexit@plt+0x1ffa98> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 214f80 <__cxa_atexit@plt+0x208c34> │ │ │ │ - ldr r2, [pc, #60] @ 214fac <__cxa_atexit@plt+0x208c60> │ │ │ │ + bne 20bdc8 <__cxa_atexit@plt+0x1ffa7c> │ │ │ │ + ldr r2, [pc, #60] @ 20bdf4 <__cxa_atexit@plt+0x1ffaa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ str r2, [r3, #-4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #32] @ 214fa8 <__cxa_atexit@plt+0x208c5c> │ │ │ │ + ldr r2, [pc, #32] @ 20bdf0 <__cxa_atexit@plt+0x1ffaa4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214f9c <__cxa_atexit@plt+0x208c50> │ │ │ │ - b 215040 <__cxa_atexit@plt+0x208cf4> │ │ │ │ + beq 20bde4 <__cxa_atexit@plt+0x1ffa98> │ │ │ │ + b 20be88 <__cxa_atexit@plt+0x1ffb3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 214fdc <__cxa_atexit@plt+0x208c90> │ │ │ │ - ldr r3, [pc, #56] @ 215004 <__cxa_atexit@plt+0x208cb8> │ │ │ │ + bne 20be24 <__cxa_atexit@plt+0x1ffad8> │ │ │ │ + ldr r3, [pc, #56] @ 20be4c <__cxa_atexit@plt+0x1ffb00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #28] @ 215000 <__cxa_atexit@plt+0x208cb4> │ │ │ │ + ldr r3, [pc, #28] @ 20be48 <__cxa_atexit@plt+0x1ffafc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 214ff8 <__cxa_atexit@plt+0x208cac> │ │ │ │ - b 215040 <__cxa_atexit@plt+0x208cf4> │ │ │ │ + beq 20be40 <__cxa_atexit@plt+0x1ffaf4> │ │ │ │ + b 20be88 <__cxa_atexit@plt+0x1ffb3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 215034 <__cxa_atexit@plt+0x208ce8> │ │ │ │ + ldr r3, [pc, #28] @ 20be7c <__cxa_atexit@plt+0x1ffb30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21502c <__cxa_atexit@plt+0x208ce0> │ │ │ │ - b 215040 <__cxa_atexit@plt+0x208cf4> │ │ │ │ + beq 20be74 <__cxa_atexit@plt+0x1ffb28> │ │ │ │ + b 20be88 <__cxa_atexit@plt+0x1ffb3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ - ldr r3, [pc, #140] @ 2150e0 <__cxa_atexit@plt+0x208d94> │ │ │ │ + bne 20beac <__cxa_atexit@plt+0x1ffb60> │ │ │ │ + ldr r3, [pc, #140] @ 20bf28 <__cxa_atexit@plt+0x1ffbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #104] @ 2150d4 <__cxa_atexit@plt+0x208d88> │ │ │ │ + ldr r2, [pc, #104] @ 20bf1c <__cxa_atexit@plt+0x1ffbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 2150c8 <__cxa_atexit@plt+0x208d7c> │ │ │ │ + beq 20bf10 <__cxa_atexit@plt+0x1ffbc4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2150a4 <__cxa_atexit@plt+0x208d58> │ │ │ │ - ldr r2, [pc, #76] @ 2150dc <__cxa_atexit@plt+0x208d90> │ │ │ │ + bne 20beec <__cxa_atexit@plt+0x1ffba0> │ │ │ │ + ldr r2, [pc, #76] @ 20bf24 <__cxa_atexit@plt+0x1ffbd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #44] @ 2150d8 <__cxa_atexit@plt+0x208d8c> │ │ │ │ + ldr r2, [pc, #44] @ 20bf20 <__cxa_atexit@plt+0x1ffbd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2150c8 <__cxa_atexit@plt+0x208d7c> │ │ │ │ + beq 20bf10 <__cxa_atexit@plt+0x1ffbc4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 215154 <__cxa_atexit@plt+0x208e08> │ │ │ │ + ldr r2, [pc, #92] @ 20bf9c <__cxa_atexit@plt+0x1ffc50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21514c <__cxa_atexit@plt+0x208e00> │ │ │ │ + beq 20bf94 <__cxa_atexit@plt+0x1ffc48> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 215128 <__cxa_atexit@plt+0x208ddc> │ │ │ │ - ldr r2, [pc, #68] @ 21515c <__cxa_atexit@plt+0x208e10> │ │ │ │ + bne 20bf70 <__cxa_atexit@plt+0x1ffc24> │ │ │ │ + ldr r2, [pc, #68] @ 20bfa4 <__cxa_atexit@plt+0x1ffc58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r3, #20] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #40] @ 215158 <__cxa_atexit@plt+0x208e0c> │ │ │ │ + ldr r2, [pc, #40] @ 20bfa0 <__cxa_atexit@plt+0x1ffc54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21514c <__cxa_atexit@plt+0x208e00> │ │ │ │ + beq 20bf94 <__cxa_atexit@plt+0x1ffc48> │ │ │ │ add r5, r3, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21518c <__cxa_atexit@plt+0x208e40> │ │ │ │ - ldr r3, [pc, #64] @ 2151bc <__cxa_atexit@plt+0x208e70> │ │ │ │ + bne 20bfd4 <__cxa_atexit@plt+0x1ffc88> │ │ │ │ + ldr r3, [pc, #64] @ 20c004 <__cxa_atexit@plt+0x1ffcb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #36] @ 2151b8 <__cxa_atexit@plt+0x208e6c> │ │ │ │ + ldr r3, [pc, #36] @ 20c000 <__cxa_atexit@plt+0x1ffcb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2151b0 <__cxa_atexit@plt+0x208e64> │ │ │ │ + beq 20bff8 <__cxa_atexit@plt+0x1ffcac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2151f4 <__cxa_atexit@plt+0x208ea8> │ │ │ │ + ldr r3, [pc, #36] @ 20c03c <__cxa_atexit@plt+0x1ffcf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2151ec <__cxa_atexit@plt+0x208ea0> │ │ │ │ + beq 20c034 <__cxa_atexit@plt+0x1ffce8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215254 <__cxa_atexit@plt+0x208f08> │ │ │ │ - ldr r3, [pc, #64] @ 215284 <__cxa_atexit@plt+0x208f38> │ │ │ │ + bne 20c09c <__cxa_atexit@plt+0x1ffd50> │ │ │ │ + ldr r3, [pc, #64] @ 20c0cc <__cxa_atexit@plt+0x1ffd80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #36] @ 215280 <__cxa_atexit@plt+0x208f34> │ │ │ │ + ldr r3, [pc, #36] @ 20c0c8 <__cxa_atexit@plt+0x1ffd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215278 <__cxa_atexit@plt+0x208f2c> │ │ │ │ + beq 20c0c0 <__cxa_atexit@plt+0x1ffd74> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2152bc <__cxa_atexit@plt+0x208f70> │ │ │ │ + ldr r3, [pc, #36] @ 20c104 <__cxa_atexit@plt+0x1ffdb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2152b4 <__cxa_atexit@plt+0x208f68> │ │ │ │ + beq 20c0fc <__cxa_atexit@plt+0x1ffdb0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 214e3c <__cxa_atexit@plt+0x208af0> │ │ │ │ + b 20bc84 <__cxa_atexit@plt+0x1ff938> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 215388 <__cxa_atexit@plt+0x20903c> │ │ │ │ - ldr r3, [pc, #136] @ 2153a0 <__cxa_atexit@plt+0x209054> │ │ │ │ + bcc 20c1d0 <__cxa_atexit@plt+0x1ffe84> │ │ │ │ + ldr r3, [pc, #136] @ 20c1e8 <__cxa_atexit@plt+0x1ffe9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #132] @ 2153a4 <__cxa_atexit@plt+0x209058> │ │ │ │ + ldr lr, [pc, #132] @ 20c1ec <__cxa_atexit@plt+0x1ffea0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 2153a8 <__cxa_atexit@plt+0x20905c> │ │ │ │ + ldr r1, [pc, #128] @ 20c1f0 <__cxa_atexit@plt+0x1ffea4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #124] @ 2153ac <__cxa_atexit@plt+0x209060> │ │ │ │ + ldr r2, [pc, #124] @ 20c1f4 <__cxa_atexit@plt+0x1ffea8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 2153b0 <__cxa_atexit@plt+0x209064> │ │ │ │ + ldr r9, [pc, #120] @ 20c1f8 <__cxa_atexit@plt+0x1ffeac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -533516,49 +524190,49 @@ │ │ │ │ str r7, [r7, #52] @ 0x34 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r1, [r7, #60] @ 0x3c │ │ │ │ str r8, [r7, #64] @ 0x40 │ │ │ │ str r3, [r7, #68] @ 0x44 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2153b4 <__cxa_atexit@plt+0x209068> │ │ │ │ + ldr r7, [pc, #36] @ 20c1fc <__cxa_atexit@plt+0x1ffeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ - @ instruction: 0x010f34b4 │ │ │ │ + ldrdeq fp, [pc, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 215468 <__cxa_atexit@plt+0x20911c> │ │ │ │ - ldr r2, [pc, #184] @ 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ + bhi 20c2b0 <__cxa_atexit@plt+0x1fff64> │ │ │ │ + ldr r2, [pc, #184] @ 20c2d8 <__cxa_atexit@plt+0x1fff8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 215474 <__cxa_atexit@plt+0x209128> │ │ │ │ - ldr r7, [pc, #160] @ 215498 <__cxa_atexit@plt+0x20914c> │ │ │ │ + bcc 20c2bc <__cxa_atexit@plt+0x1fff70> │ │ │ │ + ldr r7, [pc, #160] @ 20c2e0 <__cxa_atexit@plt+0x1fff94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 21549c <__cxa_atexit@plt+0x209150> │ │ │ │ + ldr lr, [pc, #156] @ 20c2e4 <__cxa_atexit@plt+0x1fff98> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #152] @ 2154a0 <__cxa_atexit@plt+0x209154> │ │ │ │ + ldr r1, [pc, #152] @ 20c2e8 <__cxa_atexit@plt+0x1fff9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #148] @ 2154a4 <__cxa_atexit@plt+0x209158> │ │ │ │ + ldr r0, [pc, #148] @ 20c2ec <__cxa_atexit@plt+0x1fffa0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #144] @ 2154a8 <__cxa_atexit@plt+0x20915c> │ │ │ │ + ldr r2, [pc, #144] @ 20c2f0 <__cxa_atexit@plt+0x1fffa4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -533575,100 +524249,100 @@ │ │ │ │ str r6, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 215494 <__cxa_atexit@plt+0x209148> │ │ │ │ + ldr r7, [pc, #24] @ 20c2dc <__cxa_atexit@plt+0x1fff90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01207f98 │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ + @ instruction: 0x01211150 │ │ │ │ + strdeq fp, [pc, -r8] │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 215510 <__cxa_atexit@plt+0x2091c4> │ │ │ │ - ldr r2, [pc, #108] @ 215538 <__cxa_atexit@plt+0x2091ec> │ │ │ │ + bhi 20c358 <__cxa_atexit@plt+0x20000c> │ │ │ │ + ldr r2, [pc, #108] @ 20c380 <__cxa_atexit@plt+0x200034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21551c <__cxa_atexit@plt+0x2091d0> │ │ │ │ - ldr r7, [pc, #84] @ 215540 <__cxa_atexit@plt+0x2091f4> │ │ │ │ + bcc 20c364 <__cxa_atexit@plt+0x200018> │ │ │ │ + ldr r7, [pc, #84] @ 20c388 <__cxa_atexit@plt+0x20003c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 215544 <__cxa_atexit@plt+0x2091f8> │ │ │ │ + ldr r2, [pc, #80] @ 20c38c <__cxa_atexit@plt+0x200040> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21553c <__cxa_atexit@plt+0x2091f0> │ │ │ │ + ldr r7, [pc, #24] @ 20c384 <__cxa_atexit@plt+0x200038> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01207ea4 │ │ │ │ - tsteq pc, r4, lsl r3 @ │ │ │ │ + qsubeq r1, ip, r1 │ │ │ │ + tsteq pc, ip, lsr lr @ │ │ │ │ @ instruction: 0xffffb6cc │ │ │ │ @ instruction: 0xffffb7f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2155e4 <__cxa_atexit@plt+0x209298> │ │ │ │ - ldr r3, [pc, #132] @ 2155ec <__cxa_atexit@plt+0x2092a0> │ │ │ │ + bhi 20c42c <__cxa_atexit@plt+0x2000e0> │ │ │ │ + ldr r3, [pc, #132] @ 20c434 <__cxa_atexit@plt+0x2000e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r2, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2155cc <__cxa_atexit@plt+0x209280> │ │ │ │ - ldr lr, [pc, #88] @ 2155f0 <__cxa_atexit@plt+0x2092a4> │ │ │ │ + beq 20c414 <__cxa_atexit@plt+0x2000c8> │ │ │ │ + ldr lr, [pc, #88] @ 20c438 <__cxa_atexit@plt+0x2000ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ ldr r3, [r8, #19] │ │ │ │ str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2155dc <__cxa_atexit@plt+0x209290> │ │ │ │ - b 21564c <__cxa_atexit@plt+0x209300> │ │ │ │ + beq 20c424 <__cxa_atexit@plt+0x2000d8> │ │ │ │ + b 20c494 <__cxa_atexit@plt+0x200148> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -533679,302 +524353,302 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r0, [r3, #15] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ - ldr lr, [pc, #36] @ 215640 <__cxa_atexit@plt+0x2092f4> │ │ │ │ + ldr lr, [pc, #36] @ 20c488 <__cxa_atexit@plt+0x20013c> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 215638 <__cxa_atexit@plt+0x2092ec> │ │ │ │ - b 21564c <__cxa_atexit@plt+0x209300> │ │ │ │ + beq 20c480 <__cxa_atexit@plt+0x200134> │ │ │ │ + b 20c494 <__cxa_atexit@plt+0x200148> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21569c <__cxa_atexit@plt+0x209350> │ │ │ │ - ldr r2, [pc, #84] @ 2156b4 <__cxa_atexit@plt+0x209368> │ │ │ │ + bne 20c4e4 <__cxa_atexit@plt+0x200198> │ │ │ │ + ldr r2, [pc, #84] @ 20c4fc <__cxa_atexit@plt+0x2001b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2156a0 <__cxa_atexit@plt+0x209354> │ │ │ │ + beq 20c4e8 <__cxa_atexit@plt+0x20019c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #56] @ 2156b8 <__cxa_atexit@plt+0x20936c> │ │ │ │ + ldr r2, [pc, #56] @ 20c500 <__cxa_atexit@plt+0x2001b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2156ac <__cxa_atexit@plt+0x209360> │ │ │ │ + beq 20c4f4 <__cxa_atexit@plt+0x2001a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215714 <__cxa_atexit@plt+0x2093c8> │ │ │ │ - b 215830 <__cxa_atexit@plt+0x2094e4> │ │ │ │ + b 20c55c <__cxa_atexit@plt+0x200210> │ │ │ │ + b 20c678 <__cxa_atexit@plt+0x20032c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 2156fc <__cxa_atexit@plt+0x2093b0> │ │ │ │ + ldr r2, [pc, #36] @ 20c544 <__cxa_atexit@plt+0x2001f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2156f4 <__cxa_atexit@plt+0x2093a8> │ │ │ │ + beq 20c53c <__cxa_atexit@plt+0x2001f0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215714 <__cxa_atexit@plt+0x2093c8> │ │ │ │ + b 20c55c <__cxa_atexit@plt+0x200210> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215714 <__cxa_atexit@plt+0x2093c8> │ │ │ │ + b 20c55c <__cxa_atexit@plt+0x200210> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 2157ac <__cxa_atexit@plt+0x209460> │ │ │ │ + ldr r2, [pc, #140] @ 20c5f4 <__cxa_atexit@plt+0x2002a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 2157b0 <__cxa_atexit@plt+0x209464> │ │ │ │ + ldr r1, [pc, #136] @ 20c5f8 <__cxa_atexit@plt+0x2002ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21576c <__cxa_atexit@plt+0x209420> │ │ │ │ + bne 20c5b4 <__cxa_atexit@plt+0x200268> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2157a0 <__cxa_atexit@plt+0x209454> │ │ │ │ + beq 20c5e8 <__cxa_atexit@plt+0x20029c> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215798 <__cxa_atexit@plt+0x20944c> │ │ │ │ + beq 20c5e0 <__cxa_atexit@plt+0x200294> │ │ │ │ str r7, [r5] │ │ │ │ - b 215728 <__cxa_atexit@plt+0x2093dc> │ │ │ │ - ldr r3, [pc, #64] @ 2157b4 <__cxa_atexit@plt+0x209468> │ │ │ │ + b 20c570 <__cxa_atexit@plt+0x200224> │ │ │ │ + ldr r3, [pc, #64] @ 20c5fc <__cxa_atexit@plt+0x2002b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215798 <__cxa_atexit@plt+0x20944c> │ │ │ │ - ldr r3, [pc, #44] @ 2157b8 <__cxa_atexit@plt+0x20946c> │ │ │ │ + beq 20c5e0 <__cxa_atexit@plt+0x200294> │ │ │ │ + ldr r3, [pc, #44] @ 20c600 <__cxa_atexit@plt+0x2002b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2157f0 <__cxa_atexit@plt+0x2094a4> │ │ │ │ + ldr r3, [pc, #36] @ 20c638 <__cxa_atexit@plt+0x2002ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2157e8 <__cxa_atexit@plt+0x20949c> │ │ │ │ + beq 20c630 <__cxa_atexit@plt+0x2002e4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215714 <__cxa_atexit@plt+0x2093c8> │ │ │ │ + b 20c55c <__cxa_atexit@plt+0x200210> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215714 <__cxa_atexit@plt+0x2093c8> │ │ │ │ + b 20c55c <__cxa_atexit@plt+0x200210> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 215824 <__cxa_atexit@plt+0x2094d8> │ │ │ │ + ldr r3, [pc, #12] @ 20c66c <__cxa_atexit@plt+0x200320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 215898 <__cxa_atexit@plt+0x20954c> │ │ │ │ + ldr r3, [pc, #96] @ 20c6e0 <__cxa_atexit@plt+0x200394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 215890 <__cxa_atexit@plt+0x209544> │ │ │ │ + beq 20c6d8 <__cxa_atexit@plt+0x20038c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215870 <__cxa_atexit@plt+0x209524> │ │ │ │ - ldr r3, [pc, #72] @ 2158a0 <__cxa_atexit@plt+0x209554> │ │ │ │ + bne 20c6b8 <__cxa_atexit@plt+0x20036c> │ │ │ │ + ldr r3, [pc, #72] @ 20c6e8 <__cxa_atexit@plt+0x20039c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #32] @ 21589c <__cxa_atexit@plt+0x209550> │ │ │ │ + ldr r3, [pc, #32] @ 20c6e4 <__cxa_atexit@plt+0x200398> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215890 <__cxa_atexit@plt+0x209544> │ │ │ │ - b 2159f8 <__cxa_atexit@plt+0x2096ac> │ │ │ │ + beq 20c6d8 <__cxa_atexit@plt+0x20038c> │ │ │ │ + b 20c840 <__cxa_atexit@plt+0x2004f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2158dc <__cxa_atexit@plt+0x209590> │ │ │ │ - ldr r3, [pc, #68] @ 215908 <__cxa_atexit@plt+0x2095bc> │ │ │ │ + bne 20c724 <__cxa_atexit@plt+0x2003d8> │ │ │ │ + ldr r3, [pc, #68] @ 20c750 <__cxa_atexit@plt+0x200404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #28] @ 215904 <__cxa_atexit@plt+0x2095b8> │ │ │ │ + ldr r3, [pc, #28] @ 20c74c <__cxa_atexit@plt+0x200400> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2158fc <__cxa_atexit@plt+0x2095b0> │ │ │ │ - b 2159f8 <__cxa_atexit@plt+0x2096ac> │ │ │ │ + beq 20c744 <__cxa_atexit@plt+0x2003f8> │ │ │ │ + b 20c840 <__cxa_atexit@plt+0x2004f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 21597c <__cxa_atexit@plt+0x209630> │ │ │ │ + ldr r3, [pc, #96] @ 20c7c4 <__cxa_atexit@plt+0x200478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 215974 <__cxa_atexit@plt+0x209628> │ │ │ │ + beq 20c7bc <__cxa_atexit@plt+0x200470> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215954 <__cxa_atexit@plt+0x209608> │ │ │ │ - ldr r3, [pc, #72] @ 215984 <__cxa_atexit@plt+0x209638> │ │ │ │ + bne 20c79c <__cxa_atexit@plt+0x200450> │ │ │ │ + ldr r3, [pc, #72] @ 20c7cc <__cxa_atexit@plt+0x200480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #32] @ 215980 <__cxa_atexit@plt+0x209634> │ │ │ │ + ldr r3, [pc, #32] @ 20c7c8 <__cxa_atexit@plt+0x20047c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215974 <__cxa_atexit@plt+0x209628> │ │ │ │ - b 2159f8 <__cxa_atexit@plt+0x2096ac> │ │ │ │ + beq 20c7bc <__cxa_atexit@plt+0x200470> │ │ │ │ + b 20c840 <__cxa_atexit@plt+0x2004f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2159c0 <__cxa_atexit@plt+0x209674> │ │ │ │ - ldr r3, [pc, #68] @ 2159ec <__cxa_atexit@plt+0x2096a0> │ │ │ │ + bne 20c808 <__cxa_atexit@plt+0x2004bc> │ │ │ │ + ldr r3, [pc, #68] @ 20c834 <__cxa_atexit@plt+0x2004e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, #28] @ 2159e8 <__cxa_atexit@plt+0x20969c> │ │ │ │ + ldr r3, [pc, #28] @ 20c830 <__cxa_atexit@plt+0x2004e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2159e0 <__cxa_atexit@plt+0x209694> │ │ │ │ - b 2159f8 <__cxa_atexit@plt+0x2096ac> │ │ │ │ + beq 20c828 <__cxa_atexit@plt+0x2004dc> │ │ │ │ + b 20c840 <__cxa_atexit@plt+0x2004f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215a68 <__cxa_atexit@plt+0x20971c> │ │ │ │ - ldr r2, [pc, #224] @ 215aec <__cxa_atexit@plt+0x2097a0> │ │ │ │ + bne 20c8b0 <__cxa_atexit@plt+0x200564> │ │ │ │ + ldr r2, [pc, #224] @ 20c934 <__cxa_atexit@plt+0x2005e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 215ab4 <__cxa_atexit@plt+0x209768> │ │ │ │ - ldr r2, [pc, #204] @ 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ + beq 20c8fc <__cxa_atexit@plt+0x2005b0> │ │ │ │ + ldr r2, [pc, #204] @ 20c938 <__cxa_atexit@plt+0x2005ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215adc <__cxa_atexit@plt+0x209790> │ │ │ │ - ldr r2, [pc, #176] @ 215af4 <__cxa_atexit@plt+0x2097a8> │ │ │ │ + beq 20c924 <__cxa_atexit@plt+0x2005d8> │ │ │ │ + ldr r2, [pc, #176] @ 20c93c <__cxa_atexit@plt+0x2005f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 215ab4 <__cxa_atexit@plt+0x209768> │ │ │ │ + beq 20c8fc <__cxa_atexit@plt+0x2005b0> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ - ldr r2, [pc, #116] @ 215ae4 <__cxa_atexit@plt+0x209798> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ + ldr r2, [pc, #116] @ 20c92c <__cxa_atexit@plt+0x2005e0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 215ac0 <__cxa_atexit@plt+0x209774> │ │ │ │ + beq 20c908 <__cxa_atexit@plt+0x2005bc> │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 215acc <__cxa_atexit@plt+0x209780> │ │ │ │ - ldr r2, [pc, #80] @ 215ae8 <__cxa_atexit@plt+0x20979c> │ │ │ │ + bne 20c914 <__cxa_atexit@plt+0x2005c8> │ │ │ │ + ldr r2, [pc, #80] @ 20c930 <__cxa_atexit@plt+0x2005e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -533995,91 +524669,91 @@ │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 215b64 <__cxa_atexit@plt+0x209818> │ │ │ │ + ldr r2, [pc, #88] @ 20c9ac <__cxa_atexit@plt+0x200660> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215b50 <__cxa_atexit@plt+0x209804> │ │ │ │ - ldr r2, [pc, #60] @ 215b68 <__cxa_atexit@plt+0x20981c> │ │ │ │ + beq 20c998 <__cxa_atexit@plt+0x20064c> │ │ │ │ + ldr r2, [pc, #60] @ 20c9b0 <__cxa_atexit@plt+0x200664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 215b58 <__cxa_atexit@plt+0x20980c> │ │ │ │ + beq 20c9a0 <__cxa_atexit@plt+0x200654> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 215bac <__cxa_atexit@plt+0x209860> │ │ │ │ + ldr r2, [pc, #44] @ 20c9f4 <__cxa_atexit@plt+0x2006a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215ba4 <__cxa_atexit@plt+0x209858> │ │ │ │ + beq 20c9ec <__cxa_atexit@plt+0x2006a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #144] @ 215c60 <__cxa_atexit@plt+0x209914> │ │ │ │ + ldr r2, [pc, #144] @ 20caa8 <__cxa_atexit@plt+0x20075c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 215c64 <__cxa_atexit@plt+0x209918> │ │ │ │ + ldr r1, [pc, #140] @ 20caac <__cxa_atexit@plt+0x200760> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 215c1c <__cxa_atexit@plt+0x2098d0> │ │ │ │ + bne 20ca64 <__cxa_atexit@plt+0x200718> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 215c54 <__cxa_atexit@plt+0x209908> │ │ │ │ + beq 20ca9c <__cxa_atexit@plt+0x200750> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215c4c <__cxa_atexit@plt+0x209900> │ │ │ │ + beq 20ca94 <__cxa_atexit@plt+0x200748> │ │ │ │ str r7, [r5] │ │ │ │ - b 215bd8 <__cxa_atexit@plt+0x20988c> │ │ │ │ - ldr r3, [pc, #68] @ 215c68 <__cxa_atexit@plt+0x20991c> │ │ │ │ + b 20ca20 <__cxa_atexit@plt+0x2006d4> │ │ │ │ + ldr r3, [pc, #68] @ 20cab0 <__cxa_atexit@plt+0x200764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215c4c <__cxa_atexit@plt+0x209900> │ │ │ │ - ldr r3, [pc, #48] @ 215c6c <__cxa_atexit@plt+0x209920> │ │ │ │ + beq 20ca94 <__cxa_atexit@plt+0x200748> │ │ │ │ + ldr r3, [pc, #48] @ 20cab4 <__cxa_atexit@plt+0x200768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -534088,53 +524762,53 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 215ca4 <__cxa_atexit@plt+0x209958> │ │ │ │ + ldr r3, [pc, #36] @ 20caec <__cxa_atexit@plt+0x2007a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 215c9c <__cxa_atexit@plt+0x209950> │ │ │ │ + beq 20cae4 <__cxa_atexit@plt+0x200798> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ + b 20ca0c <__cxa_atexit@plt+0x2006c0> │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 215cdc <__cxa_atexit@plt+0x209990> │ │ │ │ + ldr r3, [pc, #16] @ 20cb24 <__cxa_atexit@plt+0x2007d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 215d50 <__cxa_atexit@plt+0x209a04> │ │ │ │ + ldr r2, [pc, #96] @ 20cb98 <__cxa_atexit@plt+0x20084c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 215d34 <__cxa_atexit@plt+0x2099e8> │ │ │ │ + beq 20cb7c <__cxa_atexit@plt+0x200830> │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 215d40 <__cxa_atexit@plt+0x2099f4> │ │ │ │ - ldr r2, [pc, #60] @ 215d54 <__cxa_atexit@plt+0x209a08> │ │ │ │ + bne 20cb88 <__cxa_atexit@plt+0x20083c> │ │ │ │ + ldr r2, [pc, #60] @ 20cb9c <__cxa_atexit@plt+0x200850> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -534149,39 +524823,39 @@ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215d90 <__cxa_atexit@plt+0x209a44> │ │ │ │ - ldr r3, [pc, #40] @ 215da0 <__cxa_atexit@plt+0x209a54> │ │ │ │ + bne 20cbd8 <__cxa_atexit@plt+0x20088c> │ │ │ │ + ldr r3, [pc, #40] @ 20cbe8 <__cxa_atexit@plt+0x20089c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 215e04 <__cxa_atexit@plt+0x209ab8> │ │ │ │ + ldr r3, [pc, #80] @ 20cc4c <__cxa_atexit@plt+0x200900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 215dec <__cxa_atexit@plt+0x209aa0> │ │ │ │ + beq 20cc34 <__cxa_atexit@plt+0x2008e8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215df4 <__cxa_atexit@plt+0x209aa8> │ │ │ │ - ldr r3, [pc, #52] @ 215e08 <__cxa_atexit@plt+0x209abc> │ │ │ │ + bne 20cc3c <__cxa_atexit@plt+0x2008f0> │ │ │ │ + ldr r3, [pc, #52] @ 20cc50 <__cxa_atexit@plt+0x200904> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534194,16 +524868,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 215e44 <__cxa_atexit@plt+0x209af8> │ │ │ │ - ldr r3, [pc, #40] @ 215e54 <__cxa_atexit@plt+0x209b08> │ │ │ │ + bne 20cc8c <__cxa_atexit@plt+0x200940> │ │ │ │ + ldr r3, [pc, #40] @ 20cc9c <__cxa_atexit@plt+0x200950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534215,110 +524889,110 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 215ec0 <__cxa_atexit@plt+0x209b74> │ │ │ │ - ldr r3, [pc, #88] @ 215ed8 <__cxa_atexit@plt+0x209b8c> │ │ │ │ + bcc 20cd08 <__cxa_atexit@plt+0x2009bc> │ │ │ │ + ldr r3, [pc, #88] @ 20cd20 <__cxa_atexit@plt+0x2009d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 215edc <__cxa_atexit@plt+0x209b90> │ │ │ │ + ldr r2, [pc, #84] @ 20cd24 <__cxa_atexit@plt+0x2009d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 215ee0 <__cxa_atexit@plt+0x209b94> │ │ │ │ + ldr r1, [pc, #80] @ 20cd28 <__cxa_atexit@plt+0x2009dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 215ee4 <__cxa_atexit@plt+0x209b98> │ │ │ │ + ldr r7, [pc, #28] @ 20cd2c <__cxa_atexit@plt+0x2009e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - smlabbeq pc, r0, r9, r2 @ │ │ │ │ + smlatbeq pc, r8, r4, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 215f50 <__cxa_atexit@plt+0x209c04> │ │ │ │ - ldr r2, [pc, #112] @ 215f78 <__cxa_atexit@plt+0x209c2c> │ │ │ │ + bhi 20cd98 <__cxa_atexit@plt+0x200a4c> │ │ │ │ + ldr r2, [pc, #112] @ 20cdc0 <__cxa_atexit@plt+0x200a74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 215f5c <__cxa_atexit@plt+0x209c10> │ │ │ │ - ldr r7, [pc, #88] @ 215f80 <__cxa_atexit@plt+0x209c34> │ │ │ │ + bcc 20cda4 <__cxa_atexit@plt+0x200a58> │ │ │ │ + ldr r7, [pc, #88] @ 20cdc8 <__cxa_atexit@plt+0x200a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 215f84 <__cxa_atexit@plt+0x209c38> │ │ │ │ + ldr r2, [pc, #84] @ 20cdcc <__cxa_atexit@plt+0x200a80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 215f7c <__cxa_atexit@plt+0x209c30> │ │ │ │ + ldr r7, [pc, #24] @ 20cdc4 <__cxa_atexit@plt+0x200a78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01207468 │ │ │ │ - smlatteq pc, ip, r8, r2 │ │ │ │ + @ instruction: 0x01210620 │ │ │ │ + tsteq pc, r4, lsl r4 @ │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 216068 <__cxa_atexit@plt+0x209d1c> │ │ │ │ - ldr r2, [pc, #232] @ 216090 <__cxa_atexit@plt+0x209d44> │ │ │ │ + bhi 20ceb0 <__cxa_atexit@plt+0x200b64> │ │ │ │ + ldr r2, [pc, #232] @ 20ced8 <__cxa_atexit@plt+0x200b8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 216074 <__cxa_atexit@plt+0x209d28> │ │ │ │ - ldr r7, [pc, #208] @ 216098 <__cxa_atexit@plt+0x209d4c> │ │ │ │ + bcc 20cebc <__cxa_atexit@plt+0x200b70> │ │ │ │ + ldr r7, [pc, #208] @ 20cee0 <__cxa_atexit@plt+0x200b94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21609c <__cxa_atexit@plt+0x209d50> │ │ │ │ + ldr lr, [pc, #204] @ 20cee4 <__cxa_atexit@plt+0x200b98> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 2160a0 <__cxa_atexit@plt+0x209d54> │ │ │ │ + ldr r1, [pc, #200] @ 20cee8 <__cxa_atexit@plt+0x200b9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 2160a4 <__cxa_atexit@plt+0x209d58> │ │ │ │ + ldr r0, [pc, #196] @ 20ceec <__cxa_atexit@plt+0x200ba0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 2160a8 <__cxa_atexit@plt+0x209d5c> │ │ │ │ + ldr r2, [pc, #192] @ 20cef0 <__cxa_atexit@plt+0x200ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 2160ac <__cxa_atexit@plt+0x209d60> │ │ │ │ + ldr r9, [pc, #188] @ 20cef4 <__cxa_atexit@plt+0x200ba8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 2160b0 <__cxa_atexit@plt+0x209d64> │ │ │ │ + ldr sl, [pc, #184] @ 20cef8 <__cxa_atexit@plt+0x200bac> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -534343,53 +525017,53 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 216094 <__cxa_atexit@plt+0x209d48> │ │ │ │ + ldr r7, [pc, #24] @ 20cedc <__cxa_atexit@plt+0x200b90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawteq r0, r8, r3, r7 │ │ │ │ - smlabteq pc, r0, r7, r2 @ │ │ │ │ + smlawbeq r1, r0, r5, r0 │ │ │ │ + smlatteq pc, r8, r2, fp │ │ │ │ @ instruction: 0xffffb1b0 │ │ │ │ @ instruction: 0xffffb740 │ │ │ │ @ instruction: 0xffffb530 │ │ │ │ @ instruction: 0xffffb654 │ │ │ │ @ instruction: 0xffffb280 │ │ │ │ @ instruction: 0xffffb444 │ │ │ │ @ instruction: 0xffffb39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 216160 <__cxa_atexit@plt+0x209e14> │ │ │ │ - ldr r2, [pc, #180] @ 216188 <__cxa_atexit@plt+0x209e3c> │ │ │ │ + bhi 20cfa8 <__cxa_atexit@plt+0x200c5c> │ │ │ │ + ldr r2, [pc, #180] @ 20cfd0 <__cxa_atexit@plt+0x200c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21616c <__cxa_atexit@plt+0x209e20> │ │ │ │ - ldr r7, [pc, #156] @ 216190 <__cxa_atexit@plt+0x209e44> │ │ │ │ + bcc 20cfb4 <__cxa_atexit@plt+0x200c68> │ │ │ │ + ldr r7, [pc, #156] @ 20cfd8 <__cxa_atexit@plt+0x200c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 216194 <__cxa_atexit@plt+0x209e48> │ │ │ │ + ldr lr, [pc, #152] @ 20cfdc <__cxa_atexit@plt+0x200c90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 216198 <__cxa_atexit@plt+0x209e4c> │ │ │ │ + ldr r1, [pc, #148] @ 20cfe0 <__cxa_atexit@plt+0x200c94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21619c <__cxa_atexit@plt+0x209e50> │ │ │ │ + ldr r0, [pc, #144] @ 20cfe4 <__cxa_atexit@plt+0x200c98> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 2161a0 <__cxa_atexit@plt+0x209e54> │ │ │ │ + ldr r2, [pc, #140] @ 20cfe8 <__cxa_atexit@plt+0x200c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -534405,201 +525079,201 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21618c <__cxa_atexit@plt+0x209e40> │ │ │ │ + ldr r7, [pc, #24] @ 20cfd4 <__cxa_atexit@plt+0x200c88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0120729c │ │ │ │ - ldrdeq r2, [pc, -r0] │ │ │ │ + @ instruction: 0x01210454 │ │ │ │ + strdeq fp, [pc, -r8] │ │ │ │ @ instruction: 0xffffe45c │ │ │ │ @ instruction: 0xffffe7e8 │ │ │ │ @ instruction: 0xffffe578 │ │ │ │ @ instruction: 0xffffe644 │ │ │ │ @ instruction: 0xffffe6f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 216208 <__cxa_atexit@plt+0x209ebc> │ │ │ │ - ldr r2, [pc, #108] @ 216230 <__cxa_atexit@plt+0x209ee4> │ │ │ │ + bhi 20d050 <__cxa_atexit@plt+0x200d04> │ │ │ │ + ldr r2, [pc, #108] @ 20d078 <__cxa_atexit@plt+0x200d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 216214 <__cxa_atexit@plt+0x209ec8> │ │ │ │ - ldr r7, [pc, #84] @ 216238 <__cxa_atexit@plt+0x209eec> │ │ │ │ + bcc 20d05c <__cxa_atexit@plt+0x200d10> │ │ │ │ + ldr r7, [pc, #84] @ 20d080 <__cxa_atexit@plt+0x200d34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 21623c <__cxa_atexit@plt+0x209ef0> │ │ │ │ + ldr r2, [pc, #80] @ 20d084 <__cxa_atexit@plt+0x200d38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 216234 <__cxa_atexit@plt+0x209ee8> │ │ │ │ + ldr r7, [pc, #24] @ 20d07c <__cxa_atexit@plt+0x200d30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012071ac │ │ │ │ - tsteq pc, ip, lsl r6 @ │ │ │ │ + @ instruction: 0x01210364 │ │ │ │ + tsteq pc, r4, asr #2 │ │ │ │ @ instruction: 0xffffa9d4 │ │ │ │ @ instruction: 0xffffaafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2162a0 <__cxa_atexit@plt+0x209f54> │ │ │ │ - ldr lr, [pc, #72] @ 2162a8 <__cxa_atexit@plt+0x209f5c> │ │ │ │ + bhi 20d0e8 <__cxa_atexit@plt+0x200d9c> │ │ │ │ + ldr lr, [pc, #72] @ 20d0f0 <__cxa_atexit@plt+0x200da4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 216294 <__cxa_atexit@plt+0x209f48> │ │ │ │ + beq 20d0dc <__cxa_atexit@plt+0x200d90> │ │ │ │ mov r7, r8 │ │ │ │ - b 2162b4 <__cxa_atexit@plt+0x209f68> │ │ │ │ + b 20d0fc <__cxa_atexit@plt+0x200db0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 216324 <__cxa_atexit@plt+0x209fd8> │ │ │ │ + beq 20d16c <__cxa_atexit@plt+0x200e20> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 2163c0 <__cxa_atexit@plt+0x20a074> │ │ │ │ + bne 20d208 <__cxa_atexit@plt+0x200ebc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 21648c <__cxa_atexit@plt+0x20a140> │ │ │ │ + bcc 20d2d4 <__cxa_atexit@plt+0x200f88> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ sub r8, r6, #15 │ │ │ │ - ldr lr, [pc, #452] @ 2164b8 <__cxa_atexit@plt+0x20a16c> │ │ │ │ + ldr lr, [pc, #452] @ 20d300 <__cxa_atexit@plt+0x200fb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #27 │ │ │ │ - ldr r9, [pc, #444] @ 2164bc <__cxa_atexit@plt+0x20a170> │ │ │ │ + ldr r9, [pc, #444] @ 20d304 <__cxa_atexit@plt+0x200fb8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 216378 <__cxa_atexit@plt+0x20a02c> │ │ │ │ + b 20d1c0 <__cxa_atexit@plt+0x200e74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 21648c <__cxa_atexit@plt+0x20a140> │ │ │ │ + bcc 20d2d4 <__cxa_atexit@plt+0x200f88> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ sub r8, r6, #15 │ │ │ │ - ldr lr, [pc, #340] @ 2164a0 <__cxa_atexit@plt+0x20a154> │ │ │ │ + ldr lr, [pc, #340] @ 20d2e8 <__cxa_atexit@plt+0x200f9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r6, #27 │ │ │ │ - ldr r9, [pc, #332] @ 2164a4 <__cxa_atexit@plt+0x20a158> │ │ │ │ + ldr r9, [pc, #332] @ 20d2ec <__cxa_atexit@plt+0x200fa0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r7, r9} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216410 <__cxa_atexit@plt+0x20a0c4> │ │ │ │ - ldr r2, [pc, #292] @ 2164b0 <__cxa_atexit@plt+0x20a164> │ │ │ │ + bne 20d258 <__cxa_atexit@plt+0x200f0c> │ │ │ │ + ldr r2, [pc, #292] @ 20d2f8 <__cxa_atexit@plt+0x200fac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 216458 <__cxa_atexit@plt+0x20a10c> │ │ │ │ - ldr r2, [pc, #272] @ 2164b4 <__cxa_atexit@plt+0x20a168> │ │ │ │ + beq 20d2a0 <__cxa_atexit@plt+0x200f54> │ │ │ │ + ldr r2, [pc, #272] @ 20d2fc <__cxa_atexit@plt+0x200fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216464 <__cxa_atexit@plt+0x20a118> │ │ │ │ - b 216504 <__cxa_atexit@plt+0x20a1b8> │ │ │ │ - ldr r6, [pc, #208] @ 216498 <__cxa_atexit@plt+0x20a14c> │ │ │ │ + beq 20d2ac <__cxa_atexit@plt+0x200f60> │ │ │ │ + b 20d34c <__cxa_atexit@plt+0x201000> │ │ │ │ + ldr r6, [pc, #208] @ 20d2e0 <__cxa_atexit@plt+0x200f94> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ ands r7, r2, #3 │ │ │ │ - beq 21646c <__cxa_atexit@plt+0x20a120> │ │ │ │ + beq 20d2b4 <__cxa_atexit@plt+0x200f68> │ │ │ │ str r2, [r5, #16] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21647c <__cxa_atexit@plt+0x20a130> │ │ │ │ - ldr r6, [pc, #168] @ 21649c <__cxa_atexit@plt+0x20a150> │ │ │ │ + bne 20d2c4 <__cxa_atexit@plt+0x200f78> │ │ │ │ + ldr r6, [pc, #168] @ 20d2e4 <__cxa_atexit@plt+0x200f98> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r6, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #144] @ 2164a8 <__cxa_atexit@plt+0x20a15c> │ │ │ │ + ldr r3, [pc, #144] @ 20d2f0 <__cxa_atexit@plt+0x200fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216464 <__cxa_atexit@plt+0x20a118> │ │ │ │ - ldr r2, [pc, #124] @ 2164ac <__cxa_atexit@plt+0x20a160> │ │ │ │ + beq 20d2ac <__cxa_atexit@plt+0x200f60> │ │ │ │ + ldr r2, [pc, #124] @ 20d2f4 <__cxa_atexit@plt+0x200fa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 216458 <__cxa_atexit@plt+0x20a10c> │ │ │ │ + beq 20d2a0 <__cxa_atexit@plt+0x200f54> │ │ │ │ str r3, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216df0 <__cxa_atexit@plt+0x20aaa4> │ │ │ │ + b 20dc38 <__cxa_atexit@plt+0x2018ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ @@ -534610,201 +525284,201 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r4, asr ip │ │ │ │ - @ instruction: 0x01207690 │ │ │ │ - @ instruction: 0x0120767c │ │ │ │ + @ instruction: 0x01210824 │ │ │ │ + @ instruction: 0x01210810 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x01207704 │ │ │ │ - ldrdeq r7, [r0, -r4]! │ │ │ │ + @ instruction: 0x01210898 │ │ │ │ + @ instruction: 0x01210868 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 2164f8 <__cxa_atexit@plt+0x20a1ac> │ │ │ │ + ldr r2, [pc, #36] @ 20d340 <__cxa_atexit@plt+0x200ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2164f0 <__cxa_atexit@plt+0x20a1a4> │ │ │ │ - b 216504 <__cxa_atexit@plt+0x20a1b8> │ │ │ │ + beq 20d338 <__cxa_atexit@plt+0x200fec> │ │ │ │ + b 20d34c <__cxa_atexit@plt+0x201000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21652c <__cxa_atexit@plt+0x20a1e0> │ │ │ │ - ldr r3, [pc, #72] @ 216560 <__cxa_atexit@plt+0x20a214> │ │ │ │ + bne 20d374 <__cxa_atexit@plt+0x201028> │ │ │ │ + ldr r3, [pc, #72] @ 20d3a8 <__cxa_atexit@plt+0x20105c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216554 <__cxa_atexit@plt+0x20a208> │ │ │ │ - b 21656c <__cxa_atexit@plt+0x20a220> │ │ │ │ - ldr r3, [pc, #40] @ 21655c <__cxa_atexit@plt+0x20a210> │ │ │ │ + beq 20d39c <__cxa_atexit@plt+0x201050> │ │ │ │ + b 20d3b4 <__cxa_atexit@plt+0x201068> │ │ │ │ + ldr r3, [pc, #40] @ 20d3a4 <__cxa_atexit@plt+0x201058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216554 <__cxa_atexit@plt+0x20a208> │ │ │ │ + beq 20d39c <__cxa_atexit@plt+0x201050> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216960 <__cxa_atexit@plt+0x20a614> │ │ │ │ + b 20d7a8 <__cxa_atexit@plt+0x20145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 2165e4 <__cxa_atexit@plt+0x20a298> │ │ │ │ + ldr r2, [pc, #112] @ 20d42c <__cxa_atexit@plt+0x2010e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 2165b8 <__cxa_atexit@plt+0x20a26c> │ │ │ │ + beq 20d400 <__cxa_atexit@plt+0x2010b4> │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2165c4 <__cxa_atexit@plt+0x20a278> │ │ │ │ + bne 20d40c <__cxa_atexit@plt+0x2010c0> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #68] @ 2165ec <__cxa_atexit@plt+0x20a2a0> │ │ │ │ + ldr r2, [pc, #68] @ 20d434 <__cxa_atexit@plt+0x2010e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2165e8 <__cxa_atexit@plt+0x20a29c> │ │ │ │ + ldr r3, [pc, #28] @ 20d430 <__cxa_atexit@plt+0x2010e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2165dc <__cxa_atexit@plt+0x20a290> │ │ │ │ - b 216744 <__cxa_atexit@plt+0x20a3f8> │ │ │ │ + beq 20d424 <__cxa_atexit@plt+0x2010d8> │ │ │ │ + b 20d58c <__cxa_atexit@plt+0x201240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216628 <__cxa_atexit@plt+0x20a2dc> │ │ │ │ + bne 20d470 <__cxa_atexit@plt+0x201124> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 216650 <__cxa_atexit@plt+0x20a304> │ │ │ │ + ldr r2, [pc, #56] @ 20d498 <__cxa_atexit@plt+0x20114c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #28] @ 21664c <__cxa_atexit@plt+0x20a300> │ │ │ │ + ldr r3, [pc, #28] @ 20d494 <__cxa_atexit@plt+0x201148> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216644 <__cxa_atexit@plt+0x20a2f8> │ │ │ │ - b 216744 <__cxa_atexit@plt+0x20a3f8> │ │ │ │ + beq 20d48c <__cxa_atexit@plt+0x201140> │ │ │ │ + b 20d58c <__cxa_atexit@plt+0x201240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #100] @ 2166cc <__cxa_atexit@plt+0x20a380> │ │ │ │ + ldr r2, [pc, #100] @ 20d514 <__cxa_atexit@plt+0x2011c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 2166c4 <__cxa_atexit@plt+0x20a378> │ │ │ │ + beq 20d50c <__cxa_atexit@plt+0x2011c0> │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2166a8 <__cxa_atexit@plt+0x20a35c> │ │ │ │ - ldr r5, [pc, #72] @ 2166d4 <__cxa_atexit@plt+0x20a388> │ │ │ │ + bne 20d4f0 <__cxa_atexit@plt+0x2011a4> │ │ │ │ + ldr r5, [pc, #72] @ 20d51c <__cxa_atexit@plt+0x2011d0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r3, #20] │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #32] @ 2166d0 <__cxa_atexit@plt+0x20a384> │ │ │ │ + ldr r2, [pc, #32] @ 20d518 <__cxa_atexit@plt+0x2011cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2166c4 <__cxa_atexit@plt+0x20a378> │ │ │ │ - b 216744 <__cxa_atexit@plt+0x20a3f8> │ │ │ │ + beq 20d50c <__cxa_atexit@plt+0x2011c0> │ │ │ │ + b 20d58c <__cxa_atexit@plt+0x201240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216710 <__cxa_atexit@plt+0x20a3c4> │ │ │ │ + bne 20d558 <__cxa_atexit@plt+0x20120c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 216738 <__cxa_atexit@plt+0x20a3ec> │ │ │ │ + ldr r2, [pc, #56] @ 20d580 <__cxa_atexit@plt+0x201234> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #28] @ 216734 <__cxa_atexit@plt+0x20a3e8> │ │ │ │ + ldr r3, [pc, #28] @ 20d57c <__cxa_atexit@plt+0x201230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21672c <__cxa_atexit@plt+0x20a3e0> │ │ │ │ - b 216744 <__cxa_atexit@plt+0x20a3f8> │ │ │ │ + beq 20d574 <__cxa_atexit@plt+0x201228> │ │ │ │ + b 20d58c <__cxa_atexit@plt+0x201240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #124] @ 2167c8 <__cxa_atexit@plt+0x20a47c> │ │ │ │ + ldr r7, [pc, #124] @ 20d610 <__cxa_atexit@plt+0x2012c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2167a8 <__cxa_atexit@plt+0x20a45c> │ │ │ │ - ldr r2, [pc, #104] @ 2167cc <__cxa_atexit@plt+0x20a480> │ │ │ │ + beq 20d5f0 <__cxa_atexit@plt+0x2012a4> │ │ │ │ + ldr r2, [pc, #104] @ 20d614 <__cxa_atexit@plt+0x2012c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 2167b4 <__cxa_atexit@plt+0x20a468> │ │ │ │ + beq 20d5fc <__cxa_atexit@plt+0x2012b0> │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2167bc <__cxa_atexit@plt+0x20a470> │ │ │ │ - ldr r3, [pc, #64] @ 2167d0 <__cxa_atexit@plt+0x20a484> │ │ │ │ + bne 20d604 <__cxa_atexit@plt+0x2012b8> │ │ │ │ + ldr r3, [pc, #64] @ 20d618 <__cxa_atexit@plt+0x2012cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534818,26 +525492,26 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 216840 <__cxa_atexit@plt+0x20a4f4> │ │ │ │ + ldr r2, [pc, #88] @ 20d688 <__cxa_atexit@plt+0x20133c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21682c <__cxa_atexit@plt+0x20a4e0> │ │ │ │ + beq 20d674 <__cxa_atexit@plt+0x201328> │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216834 <__cxa_atexit@plt+0x20a4e8> │ │ │ │ - ldr r3, [pc, #48] @ 216844 <__cxa_atexit@plt+0x20a4f8> │ │ │ │ + bne 20d67c <__cxa_atexit@plt+0x201330> │ │ │ │ + ldr r3, [pc, #48] @ 20d68c <__cxa_atexit@plt+0x201340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534849,39 +525523,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216880 <__cxa_atexit@plt+0x20a534> │ │ │ │ - ldr r3, [pc, #40] @ 216890 <__cxa_atexit@plt+0x20a544> │ │ │ │ + bne 20d6c8 <__cxa_atexit@plt+0x20137c> │ │ │ │ + ldr r3, [pc, #40] @ 20d6d8 <__cxa_atexit@plt+0x20138c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 2168f4 <__cxa_atexit@plt+0x20a5a8> │ │ │ │ + ldr r3, [pc, #80] @ 20d73c <__cxa_atexit@plt+0x2013f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 2168dc <__cxa_atexit@plt+0x20a590> │ │ │ │ + beq 20d724 <__cxa_atexit@plt+0x2013d8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2168e4 <__cxa_atexit@plt+0x20a598> │ │ │ │ - ldr r3, [pc, #52] @ 2168f8 <__cxa_atexit@plt+0x20a5ac> │ │ │ │ + bne 20d72c <__cxa_atexit@plt+0x2013e0> │ │ │ │ + ldr r3, [pc, #52] @ 20d740 <__cxa_atexit@plt+0x2013f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534894,16 +525568,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216934 <__cxa_atexit@plt+0x20a5e8> │ │ │ │ - ldr r3, [pc, #40] @ 216944 <__cxa_atexit@plt+0x20a5f8> │ │ │ │ + bne 20d77c <__cxa_atexit@plt+0x201430> │ │ │ │ + ldr r3, [pc, #40] @ 20d78c <__cxa_atexit@plt+0x201440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534913,59 +525587,59 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216960 <__cxa_atexit@plt+0x20a614> │ │ │ │ + b 20d7a8 <__cxa_atexit@plt+0x20145c> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r5, r5, #4 │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 2169c8 <__cxa_atexit@plt+0x20a67c> │ │ │ │ - ldr r1, [pc, #212] @ 216a58 <__cxa_atexit@plt+0x20a70c> │ │ │ │ + bne 20d810 <__cxa_atexit@plt+0x2014c4> │ │ │ │ + ldr r1, [pc, #212] @ 20d8a0 <__cxa_atexit@plt+0x201554> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216a38 <__cxa_atexit@plt+0x20a6ec> │ │ │ │ - ldr r1, [pc, #184] @ 216a5c <__cxa_atexit@plt+0x20a710> │ │ │ │ + beq 20d880 <__cxa_atexit@plt+0x201534> │ │ │ │ + ldr r1, [pc, #184] @ 20d8a4 <__cxa_atexit@plt+0x201558> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 216a2c <__cxa_atexit@plt+0x20a6e0> │ │ │ │ + beq 20d874 <__cxa_atexit@plt+0x201528> │ │ │ │ str r2, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 216ab8 <__cxa_atexit@plt+0x20a76c> │ │ │ │ - ldr r7, [pc, #124] @ 216a4c <__cxa_atexit@plt+0x20a700> │ │ │ │ + b 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ + ldr r7, [pc, #124] @ 20d894 <__cxa_atexit@plt+0x201548> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 216a2c <__cxa_atexit@plt+0x20a6e0> │ │ │ │ - ldr r1, [pc, #104] @ 216a50 <__cxa_atexit@plt+0x20a704> │ │ │ │ + beq 20d874 <__cxa_atexit@plt+0x201528> │ │ │ │ + ldr r1, [pc, #104] @ 20d898 <__cxa_atexit@plt+0x20154c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r8, [r3, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 216a38 <__cxa_atexit@plt+0x20a6ec> │ │ │ │ + beq 20d880 <__cxa_atexit@plt+0x201534> │ │ │ │ str r7, [r3, #8] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 216a40 <__cxa_atexit@plt+0x20a6f4> │ │ │ │ - ldr r2, [pc, #64] @ 216a54 <__cxa_atexit@plt+0x20a708> │ │ │ │ + bne 20d888 <__cxa_atexit@plt+0x20153c> │ │ │ │ + ldr r2, [pc, #64] @ 20d89c <__cxa_atexit@plt+0x201550> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -534981,137 +525655,137 @@ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 216aa0 <__cxa_atexit@plt+0x20a754> │ │ │ │ + ldr r2, [pc, #44] @ 20d8e8 <__cxa_atexit@plt+0x20159c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216a98 <__cxa_atexit@plt+0x20a74c> │ │ │ │ + beq 20d8e0 <__cxa_atexit@plt+0x201594> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 216ab8 <__cxa_atexit@plt+0x20a76c> │ │ │ │ + b 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 216ab8 <__cxa_atexit@plt+0x20a76c> │ │ │ │ + b 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 216b50 <__cxa_atexit@plt+0x20a804> │ │ │ │ + ldr r2, [pc, #140] @ 20d998 <__cxa_atexit@plt+0x20164c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 216b54 <__cxa_atexit@plt+0x20a808> │ │ │ │ + ldr r1, [pc, #136] @ 20d99c <__cxa_atexit@plt+0x201650> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 216b10 <__cxa_atexit@plt+0x20a7c4> │ │ │ │ + bne 20d958 <__cxa_atexit@plt+0x20160c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 216b44 <__cxa_atexit@plt+0x20a7f8> │ │ │ │ + beq 20d98c <__cxa_atexit@plt+0x201640> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216b3c <__cxa_atexit@plt+0x20a7f0> │ │ │ │ + beq 20d984 <__cxa_atexit@plt+0x201638> │ │ │ │ str r7, [r5] │ │ │ │ - b 216acc <__cxa_atexit@plt+0x20a780> │ │ │ │ - ldr r3, [pc, #64] @ 216b58 <__cxa_atexit@plt+0x20a80c> │ │ │ │ + b 20d914 <__cxa_atexit@plt+0x2015c8> │ │ │ │ + ldr r3, [pc, #64] @ 20d9a0 <__cxa_atexit@plt+0x201654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216b3c <__cxa_atexit@plt+0x20a7f0> │ │ │ │ - ldr r3, [pc, #44] @ 216b5c <__cxa_atexit@plt+0x20a810> │ │ │ │ + beq 20d984 <__cxa_atexit@plt+0x201638> │ │ │ │ + ldr r3, [pc, #44] @ 20d9a4 <__cxa_atexit@plt+0x201658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 216b94 <__cxa_atexit@plt+0x20a848> │ │ │ │ + ldr r3, [pc, #36] @ 20d9dc <__cxa_atexit@plt+0x201690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216b8c <__cxa_atexit@plt+0x20a840> │ │ │ │ + beq 20d9d4 <__cxa_atexit@plt+0x201688> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 216ab8 <__cxa_atexit@plt+0x20a76c> │ │ │ │ + b 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 216ab8 <__cxa_atexit@plt+0x20a76c> │ │ │ │ + b 20d900 <__cxa_atexit@plt+0x2015b4> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 216bc8 <__cxa_atexit@plt+0x20a87c> │ │ │ │ + ldr r3, [pc, #12] @ 20da10 <__cxa_atexit@plt+0x2016c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 216c00 <__cxa_atexit@plt+0x20a8b4> │ │ │ │ + ldr r3, [pc, #36] @ 20da48 <__cxa_atexit@plt+0x2016fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216bf8 <__cxa_atexit@plt+0x20a8ac> │ │ │ │ + beq 20da40 <__cxa_atexit@plt+0x2016f4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216960 <__cxa_atexit@plt+0x20a614> │ │ │ │ + b 20d7a8 <__cxa_atexit@plt+0x20145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216960 <__cxa_atexit@plt+0x20a614> │ │ │ │ + b 20d7a8 <__cxa_atexit@plt+0x20145c> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 216c88 <__cxa_atexit@plt+0x20a93c> │ │ │ │ + ldr r2, [pc, #88] @ 20dad0 <__cxa_atexit@plt+0x201784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 216c74 <__cxa_atexit@plt+0x20a928> │ │ │ │ + beq 20dabc <__cxa_atexit@plt+0x201770> │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216c7c <__cxa_atexit@plt+0x20a930> │ │ │ │ - ldr r3, [pc, #48] @ 216c8c <__cxa_atexit@plt+0x20a940> │ │ │ │ + bne 20dac4 <__cxa_atexit@plt+0x201778> │ │ │ │ + ldr r3, [pc, #48] @ 20dad4 <__cxa_atexit@plt+0x201788> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -535123,39 +525797,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216cc8 <__cxa_atexit@plt+0x20a97c> │ │ │ │ - ldr r3, [pc, #40] @ 216cd8 <__cxa_atexit@plt+0x20a98c> │ │ │ │ + bne 20db10 <__cxa_atexit@plt+0x2017c4> │ │ │ │ + ldr r3, [pc, #40] @ 20db20 <__cxa_atexit@plt+0x2017d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 216d3c <__cxa_atexit@plt+0x20a9f0> │ │ │ │ + ldr r3, [pc, #80] @ 20db84 <__cxa_atexit@plt+0x201838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 216d24 <__cxa_atexit@plt+0x20a9d8> │ │ │ │ + beq 20db6c <__cxa_atexit@plt+0x201820> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216d2c <__cxa_atexit@plt+0x20a9e0> │ │ │ │ - ldr r3, [pc, #52] @ 216d40 <__cxa_atexit@plt+0x20a9f4> │ │ │ │ + bne 20db74 <__cxa_atexit@plt+0x201828> │ │ │ │ + ldr r3, [pc, #52] @ 20db88 <__cxa_atexit@plt+0x20183c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -535168,16 +525842,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216d7c <__cxa_atexit@plt+0x20aa30> │ │ │ │ - ldr r3, [pc, #40] @ 216d8c <__cxa_atexit@plt+0x20aa40> │ │ │ │ + bne 20dbc4 <__cxa_atexit@plt+0x201878> │ │ │ │ + ldr r3, [pc, #40] @ 20dbd4 <__cxa_atexit@plt+0x201888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -535185,147 +525859,147 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 216dd4 <__cxa_atexit@plt+0x20aa88> │ │ │ │ + ldr r2, [pc, #48] @ 20dc1c <__cxa_atexit@plt+0x2018d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216dcc <__cxa_atexit@plt+0x20aa80> │ │ │ │ + beq 20dc14 <__cxa_atexit@plt+0x2018c8> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216df0 <__cxa_atexit@plt+0x20aaa4> │ │ │ │ + b 20dc38 <__cxa_atexit@plt+0x2018ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216df0 <__cxa_atexit@plt+0x20aaa4> │ │ │ │ + b 20dc38 <__cxa_atexit@plt+0x2018ec> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ sub r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 216e2c <__cxa_atexit@plt+0x20aae0> │ │ │ │ - ldr r2, [pc, #112] @ 216e84 <__cxa_atexit@plt+0x20ab38> │ │ │ │ + bne 20dc74 <__cxa_atexit@plt+0x201928> │ │ │ │ + ldr r2, [pc, #112] @ 20dccc <__cxa_atexit@plt+0x201980> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #72] @ 216e7c <__cxa_atexit@plt+0x20ab30> │ │ │ │ + ldr r7, [pc, #72] @ 20dcc4 <__cxa_atexit@plt+0x201978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 216e68 <__cxa_atexit@plt+0x20ab1c> │ │ │ │ - ldr r1, [pc, #52] @ 216e80 <__cxa_atexit@plt+0x20ab34> │ │ │ │ + beq 20dcb0 <__cxa_atexit@plt+0x201964> │ │ │ │ + ldr r1, [pc, #52] @ 20dcc8 <__cxa_atexit@plt+0x20197c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216e74 <__cxa_atexit@plt+0x20ab28> │ │ │ │ - b 216f1c <__cxa_atexit@plt+0x20abd0> │ │ │ │ + beq 20dcbc <__cxa_atexit@plt+0x201970> │ │ │ │ + b 20dd64 <__cxa_atexit@plt+0x201a18> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 216ebc <__cxa_atexit@plt+0x20ab70> │ │ │ │ + ldr r3, [pc, #36] @ 20dd04 <__cxa_atexit@plt+0x2019b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216eb4 <__cxa_atexit@plt+0x20ab68> │ │ │ │ + beq 20dcfc <__cxa_atexit@plt+0x2019b0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216df0 <__cxa_atexit@plt+0x20aaa4> │ │ │ │ + b 20dc38 <__cxa_atexit@plt+0x2018ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 216df0 <__cxa_atexit@plt+0x20aaa4> │ │ │ │ + b 20dc38 <__cxa_atexit@plt+0x2018ec> │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 216f10 <__cxa_atexit@plt+0x20abc4> │ │ │ │ + ldr r2, [pc, #36] @ 20dd58 <__cxa_atexit@plt+0x201a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216f08 <__cxa_atexit@plt+0x20abbc> │ │ │ │ - b 216f1c <__cxa_atexit@plt+0x20abd0> │ │ │ │ + beq 20dd50 <__cxa_atexit@plt+0x201a04> │ │ │ │ + b 20dd64 <__cxa_atexit@plt+0x201a18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 216f5c <__cxa_atexit@plt+0x20ac10> │ │ │ │ - ldr r2, [pc, #108] @ 216f9c <__cxa_atexit@plt+0x20ac50> │ │ │ │ + bne 20dda4 <__cxa_atexit@plt+0x201a58> │ │ │ │ + ldr r2, [pc, #108] @ 20dde4 <__cxa_atexit@plt+0x201a98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 216f84 <__cxa_atexit@plt+0x20ac38> │ │ │ │ - ldr r3, [pc, #80] @ 216fa0 <__cxa_atexit@plt+0x20ac54> │ │ │ │ + beq 20ddcc <__cxa_atexit@plt+0x201a80> │ │ │ │ + ldr r3, [pc, #80] @ 20dde8 <__cxa_atexit@plt+0x201a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #52] @ 216f98 <__cxa_atexit@plt+0x20ac4c> │ │ │ │ + ldr r3, [pc, #52] @ 20dde0 <__cxa_atexit@plt+0x201a94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 216f90 <__cxa_atexit@plt+0x20ac44> │ │ │ │ + beq 20ddd8 <__cxa_atexit@plt+0x201a8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 216fc4 <__cxa_atexit@plt+0x20ac78> │ │ │ │ + ldr r3, [pc, #16] @ 20de0c <__cxa_atexit@plt+0x201ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ @@ -535341,39 +526015,39 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 217030 <__cxa_atexit@plt+0x20ace4> │ │ │ │ - ldr r3, [pc, #40] @ 217040 <__cxa_atexit@plt+0x20acf4> │ │ │ │ + bne 20de78 <__cxa_atexit@plt+0x201b2c> │ │ │ │ + ldr r3, [pc, #40] @ 20de88 <__cxa_atexit@plt+0x201b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 2170a4 <__cxa_atexit@plt+0x20ad58> │ │ │ │ + ldr r3, [pc, #80] @ 20deec <__cxa_atexit@plt+0x201ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21708c <__cxa_atexit@plt+0x20ad40> │ │ │ │ + beq 20ded4 <__cxa_atexit@plt+0x201b88> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 217094 <__cxa_atexit@plt+0x20ad48> │ │ │ │ - ldr r3, [pc, #52] @ 2170a8 <__cxa_atexit@plt+0x20ad5c> │ │ │ │ + bne 20dedc <__cxa_atexit@plt+0x201b90> │ │ │ │ + ldr r3, [pc, #52] @ 20def0 <__cxa_atexit@plt+0x201ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -535386,16 +526060,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2170e4 <__cxa_atexit@plt+0x20ad98> │ │ │ │ - ldr r3, [pc, #40] @ 2170f4 <__cxa_atexit@plt+0x20ada8> │ │ │ │ + bne 20df2c <__cxa_atexit@plt+0x201be0> │ │ │ │ + ldr r3, [pc, #40] @ 20df3c <__cxa_atexit@plt+0x201bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -535407,24 +526081,24 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21718c <__cxa_atexit@plt+0x20ae40> │ │ │ │ - ldr r3, [pc, #132] @ 2171a4 <__cxa_atexit@plt+0x20ae58> │ │ │ │ + bcc 20dfd4 <__cxa_atexit@plt+0x201c88> │ │ │ │ + ldr r3, [pc, #132] @ 20dfec <__cxa_atexit@plt+0x201ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #128] @ 2171a8 <__cxa_atexit@plt+0x20ae5c> │ │ │ │ + ldr lr, [pc, #128] @ 20dff0 <__cxa_atexit@plt+0x201ca4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 2171ac <__cxa_atexit@plt+0x20ae60> │ │ │ │ + ldr r1, [pc, #124] @ 20dff4 <__cxa_atexit@plt+0x201ca8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #120] @ 2171b0 <__cxa_atexit@plt+0x20ae64> │ │ │ │ + ldr r2, [pc, #120] @ 20dff8 <__cxa_atexit@plt+0x201cac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #116] @ 2171b4 <__cxa_atexit@plt+0x20ae68> │ │ │ │ + ldr r9, [pc, #116] @ 20dffc <__cxa_atexit@plt+0x201cb0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -535437,105 +526111,105 @@ │ │ │ │ str lr, [r7, #48] @ 0x30 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ add lr, r7, #60 @ 0x3c │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2171b8 <__cxa_atexit@plt+0x20ae6c> │ │ │ │ + ldr r7, [pc, #36] @ 20e000 <__cxa_atexit@plt+0x201cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ @ instruction: 0xffffee5c │ │ │ │ @ instruction: 0xffffef80 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ - @ instruction: 0x010f16b8 │ │ │ │ + smlatteq pc, r0, r1, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217220 <__cxa_atexit@plt+0x20aed4> │ │ │ │ - ldr r2, [pc, #108] @ 217248 <__cxa_atexit@plt+0x20aefc> │ │ │ │ + bhi 20e068 <__cxa_atexit@plt+0x201d1c> │ │ │ │ + ldr r2, [pc, #108] @ 20e090 <__cxa_atexit@plt+0x201d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21722c <__cxa_atexit@plt+0x20aee0> │ │ │ │ - ldr r7, [pc, #84] @ 217250 <__cxa_atexit@plt+0x20af04> │ │ │ │ + bcc 20e074 <__cxa_atexit@plt+0x201d28> │ │ │ │ + ldr r7, [pc, #84] @ 20e098 <__cxa_atexit@plt+0x201d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 217254 <__cxa_atexit@plt+0x20af08> │ │ │ │ + ldr r2, [pc, #80] @ 20e09c <__cxa_atexit@plt+0x201d50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21724c <__cxa_atexit@plt+0x20af00> │ │ │ │ + ldr r7, [pc, #24] @ 20e094 <__cxa_atexit@plt+0x201d48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01206194 │ │ │ │ - tsteq pc, r4, lsl #12 │ │ │ │ + msreq LR_irq, ip │ │ │ │ + tsteq pc, ip, lsr #2 │ │ │ │ @ instruction: 0xffff99bc │ │ │ │ @ instruction: 0xffff9ae4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2172a8 <__cxa_atexit@plt+0x20af5c> │ │ │ │ - ldr r2, [pc, #56] @ 2172b4 <__cxa_atexit@plt+0x20af68> │ │ │ │ + bhi 20e0f0 <__cxa_atexit@plt+0x201da4> │ │ │ │ + ldr r2, [pc, #56] @ 20e0fc <__cxa_atexit@plt+0x201db0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 21729c <__cxa_atexit@plt+0x20af50> │ │ │ │ + beq 20e0e4 <__cxa_atexit@plt+0x201d98> │ │ │ │ mov r7, r8 │ │ │ │ - b 2172c0 <__cxa_atexit@plt+0x20af74> │ │ │ │ + b 20e108 <__cxa_atexit@plt+0x201dbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 217324 <__cxa_atexit@plt+0x20afd8> │ │ │ │ + beq 20e16c <__cxa_atexit@plt+0x201e20> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 217330 <__cxa_atexit@plt+0x20afe4> │ │ │ │ + bne 20e178 <__cxa_atexit@plt+0x201e2c> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ ldr r8, [r3, #1] │ │ │ │ sub r3, r2, #3 │ │ │ │ cmp r3, #5 │ │ │ │ - bhi 21731c <__cxa_atexit@plt+0x20afd0> │ │ │ │ + bhi 20e164 <__cxa_atexit@plt+0x201e18> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @@ -535555,59 +526229,59 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 217398 <__cxa_atexit@plt+0x20b04c> │ │ │ │ - ldr r3, [pc, #64] @ 2173b0 <__cxa_atexit@plt+0x20b064> │ │ │ │ + bcc 20e1e0 <__cxa_atexit@plt+0x201e94> │ │ │ │ + ldr r3, [pc, #64] @ 20e1f8 <__cxa_atexit@plt+0x201eac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 2173b4 <__cxa_atexit@plt+0x20b068> │ │ │ │ + ldr r2, [pc, #60] @ 20e1fc <__cxa_atexit@plt+0x201eb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2173b8 <__cxa_atexit@plt+0x20b06c> │ │ │ │ + ldr r7, [pc, #24] @ 20e200 <__cxa_atexit@plt+0x201eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x010f14b0 │ │ │ │ + ldrdeq r9, [pc, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217464 <__cxa_atexit@plt+0x20b118> │ │ │ │ - ldr r2, [pc, #176] @ 21748c <__cxa_atexit@plt+0x20b140> │ │ │ │ + bhi 20e2ac <__cxa_atexit@plt+0x201f60> │ │ │ │ + ldr r2, [pc, #176] @ 20e2d4 <__cxa_atexit@plt+0x201f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217470 <__cxa_atexit@plt+0x20b124> │ │ │ │ - ldr r7, [pc, #152] @ 217494 <__cxa_atexit@plt+0x20b148> │ │ │ │ + bcc 20e2b8 <__cxa_atexit@plt+0x201f6c> │ │ │ │ + ldr r7, [pc, #152] @ 20e2dc <__cxa_atexit@plt+0x201f90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #148] @ 217498 <__cxa_atexit@plt+0x20b14c> │ │ │ │ + ldr lr, [pc, #148] @ 20e2e0 <__cxa_atexit@plt+0x201f94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #144] @ 21749c <__cxa_atexit@plt+0x20b150> │ │ │ │ + ldr r1, [pc, #144] @ 20e2e4 <__cxa_atexit@plt+0x201f98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #140] @ 2174a0 <__cxa_atexit@plt+0x20b154> │ │ │ │ + ldr r0, [pc, #140] @ 20e2e8 <__cxa_atexit@plt+0x201f9c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #136] @ 2174a4 <__cxa_atexit@plt+0x20b158> │ │ │ │ + ldr r2, [pc, #136] @ 20e2ec <__cxa_atexit@plt+0x201fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #36]! @ 0x24 │ │ │ │ @@ -535622,87 +526296,87 @@ │ │ │ │ stm lr, {r0, r1, r6, r7} │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217490 <__cxa_atexit@plt+0x20b144> │ │ │ │ + ldr r7, [pc, #24] @ 20e2d8 <__cxa_atexit@plt+0x201f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205f94 │ │ │ │ - smlatteq pc, r4, r3, r1 │ │ │ │ + msreq CPSR_, ip, asr #2 │ │ │ │ + tsteq pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #23 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217510 <__cxa_atexit@plt+0x20b1c4> │ │ │ │ - ldr r2, [pc, #112] @ 217538 <__cxa_atexit@plt+0x20b1ec> │ │ │ │ + bhi 20e358 <__cxa_atexit@plt+0x20200c> │ │ │ │ + ldr r2, [pc, #112] @ 20e380 <__cxa_atexit@plt+0x202034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21751c <__cxa_atexit@plt+0x20b1d0> │ │ │ │ - ldr r7, [pc, #88] @ 217540 <__cxa_atexit@plt+0x20b1f4> │ │ │ │ + bcc 20e364 <__cxa_atexit@plt+0x202018> │ │ │ │ + ldr r7, [pc, #88] @ 20e388 <__cxa_atexit@plt+0x20203c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 217544 <__cxa_atexit@plt+0x20b1f8> │ │ │ │ + ldr r2, [pc, #84] @ 20e38c <__cxa_atexit@plt+0x202040> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21753c <__cxa_atexit@plt+0x20b1f0> │ │ │ │ + ldr r7, [pc, #24] @ 20e384 <__cxa_atexit@plt+0x202038> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205ea8 │ │ │ │ - tsteq pc, ip, lsr #6 │ │ │ │ + msreq CPSR_, r0, rrx │ │ │ │ + tsteq pc, r4, asr lr @ │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2175c8 <__cxa_atexit@plt+0x20b27c> │ │ │ │ - ldr r2, [pc, #136] @ 2175f0 <__cxa_atexit@plt+0x20b2a4> │ │ │ │ + bhi 20e410 <__cxa_atexit@plt+0x2020c4> │ │ │ │ + ldr r2, [pc, #136] @ 20e438 <__cxa_atexit@plt+0x2020ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2175d4 <__cxa_atexit@plt+0x20b288> │ │ │ │ - ldr r7, [pc, #112] @ 2175f8 <__cxa_atexit@plt+0x20b2ac> │ │ │ │ + bcc 20e41c <__cxa_atexit@plt+0x2020d0> │ │ │ │ + ldr r7, [pc, #112] @ 20e440 <__cxa_atexit@plt+0x2020f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 2175fc <__cxa_atexit@plt+0x20b2b0> │ │ │ │ + ldr r2, [pc, #108] @ 20e444 <__cxa_atexit@plt+0x2020f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 217600 <__cxa_atexit@plt+0x20b2b4> │ │ │ │ + ldr r1, [pc, #104] @ 20e448 <__cxa_atexit@plt+0x2020fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -535711,147 +526385,147 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2175f4 <__cxa_atexit@plt+0x20b2a8> │ │ │ │ + ldr r7, [pc, #24] @ 20e43c <__cxa_atexit@plt+0x2020f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205e08 │ │ │ │ - tsteq pc, ip, ror r2 @ │ │ │ │ + smlawteq r0, r0, pc, lr @ │ │ │ │ + smlatbeq pc, r4, sp, r9 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217658 <__cxa_atexit@plt+0x20b30c> │ │ │ │ - ldr lr, [pc, #60] @ 217664 <__cxa_atexit@plt+0x20b318> │ │ │ │ + bhi 20e4a0 <__cxa_atexit@plt+0x202154> │ │ │ │ + ldr lr, [pc, #60] @ 20e4ac <__cxa_atexit@plt+0x202160> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ stmdb r3, {r0, r1, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 21764c <__cxa_atexit@plt+0x20b300> │ │ │ │ + beq 20e494 <__cxa_atexit@plt+0x202148> │ │ │ │ mov r7, r8 │ │ │ │ - b 217670 <__cxa_atexit@plt+0x20b324> │ │ │ │ + b 20e4b8 <__cxa_atexit@plt+0x20216c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2176b8 <__cxa_atexit@plt+0x20b36c> │ │ │ │ + beq 20e500 <__cxa_atexit@plt+0x2021b4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 2176cc <__cxa_atexit@plt+0x20b380> │ │ │ │ + bne 20e514 <__cxa_atexit@plt+0x2021c8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 217710 <__cxa_atexit@plt+0x20b3c4> │ │ │ │ + beq 20e558 <__cxa_atexit@plt+0x20220c> │ │ │ │ cmp r3, #4 │ │ │ │ ldrne r7, [r5, #12] │ │ │ │ ldreq r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r9 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21776c <__cxa_atexit@plt+0x20b420> │ │ │ │ - ldr r3, [pc, #184] @ 21779c <__cxa_atexit@plt+0x20b450> │ │ │ │ + bhi 20e5b4 <__cxa_atexit@plt+0x202268> │ │ │ │ + ldr r3, [pc, #184] @ 20e5e4 <__cxa_atexit@plt+0x202298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ tst r9, #3 │ │ │ │ - beq 217700 <__cxa_atexit@plt+0x20b3b4> │ │ │ │ + beq 20e548 <__cxa_atexit@plt+0x2021fc> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 1f471c <__cxa_atexit@plt+0x1e83d0> │ │ │ │ + b 1eb564 <__cxa_atexit@plt+0x1df218> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r1, r5, #20 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 217784 <__cxa_atexit@plt+0x20b438> │ │ │ │ - ldr r7, [pc, #124] @ 2177a4 <__cxa_atexit@plt+0x20b458> │ │ │ │ + bhi 20e5cc <__cxa_atexit@plt+0x202280> │ │ │ │ + ldr r7, [pc, #124] @ 20e5ec <__cxa_atexit@plt+0x2022a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 217754 <__cxa_atexit@plt+0x20b408> │ │ │ │ + beq 20e59c <__cxa_atexit@plt+0x202250> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 21775c <__cxa_atexit@plt+0x20b410> │ │ │ │ + bne 20e5a4 <__cxa_atexit@plt+0x202258> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r9, #2] │ │ │ │ - b 217760 <__cxa_atexit@plt+0x20b414> │ │ │ │ + b 20e5a8 <__cxa_atexit@plt+0x20225c> │ │ │ │ ldr r8, [r9, #3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r7, [pc, #44] @ 2177a0 <__cxa_atexit@plt+0x20b454> │ │ │ │ + ldr r7, [pc, #44] @ 20e5e8 <__cxa_atexit@plt+0x20229c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2177a8 <__cxa_atexit@plt+0x20b45c> │ │ │ │ + ldr r7, [pc, #28] @ 20e5f0 <__cxa_atexit@plt+0x2022a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffdd034 │ │ │ │ - tsteq pc, r0, lsr sl @ │ │ │ │ + tsteq pc, r8, asr r5 @ │ │ │ │ @ instruction: 0xfffe230c │ │ │ │ - tsteq pc, ip, lsl #22 │ │ │ │ + tsteq pc, r4, lsr r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21782c <__cxa_atexit@plt+0x20b4e0> │ │ │ │ - ldr r3, [pc, #112] @ 217844 <__cxa_atexit@plt+0x20b4f8> │ │ │ │ + bcc 20e674 <__cxa_atexit@plt+0x202328> │ │ │ │ + ldr r3, [pc, #112] @ 20e68c <__cxa_atexit@plt+0x202340> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 217848 <__cxa_atexit@plt+0x20b4fc> │ │ │ │ + ldr lr, [pc, #108] @ 20e690 <__cxa_atexit@plt+0x202344> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 21784c <__cxa_atexit@plt+0x20b500> │ │ │ │ + ldr r1, [pc, #104] @ 20e694 <__cxa_atexit@plt+0x202348> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ 217850 <__cxa_atexit@plt+0x20b504> │ │ │ │ + ldr r2, [pc, #100] @ 20e698 <__cxa_atexit@plt+0x20234c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -535861,48 +526535,48 @@ │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r7, [r7, #40] @ 0x28 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r1, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 217854 <__cxa_atexit@plt+0x20b508> │ │ │ │ + ldr r7, [pc, #32] @ 20e69c <__cxa_atexit@plt+0x202350> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217904 <__cxa_atexit@plt+0x20b5b8> │ │ │ │ - ldr r2, [pc, #180] @ 21792c <__cxa_atexit@plt+0x20b5e0> │ │ │ │ + bhi 20e74c <__cxa_atexit@plt+0x202400> │ │ │ │ + ldr r2, [pc, #180] @ 20e774 <__cxa_atexit@plt+0x202428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217910 <__cxa_atexit@plt+0x20b5c4> │ │ │ │ - ldr r7, [pc, #156] @ 217934 <__cxa_atexit@plt+0x20b5e8> │ │ │ │ + bcc 20e758 <__cxa_atexit@plt+0x20240c> │ │ │ │ + ldr r7, [pc, #156] @ 20e77c <__cxa_atexit@plt+0x202430> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 217938 <__cxa_atexit@plt+0x20b5ec> │ │ │ │ + ldr lr, [pc, #152] @ 20e780 <__cxa_atexit@plt+0x202434> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 21793c <__cxa_atexit@plt+0x20b5f0> │ │ │ │ + ldr r1, [pc, #148] @ 20e784 <__cxa_atexit@plt+0x202438> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 217940 <__cxa_atexit@plt+0x20b5f4> │ │ │ │ + ldr r0, [pc, #144] @ 20e788 <__cxa_atexit@plt+0x20243c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 217944 <__cxa_atexit@plt+0x20b5f8> │ │ │ │ + ldr r2, [pc, #140] @ 20e78c <__cxa_atexit@plt+0x202440> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -535918,55 +526592,55 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217930 <__cxa_atexit@plt+0x20b5e4> │ │ │ │ + ldr r7, [pc, #24] @ 20e778 <__cxa_atexit@plt+0x20242c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - tsteq pc, ip, lsr #30 │ │ │ │ + @ instruction: 0x0120ecb0 │ │ │ │ + tsteq pc, r4, asr sl @ │ │ │ │ @ instruction: 0xffffccb8 │ │ │ │ @ instruction: 0xffffd044 │ │ │ │ @ instruction: 0xffffcdd4 │ │ │ │ @ instruction: 0xffffcea0 │ │ │ │ @ instruction: 0xffffcf54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217a28 <__cxa_atexit@plt+0x20b6dc> │ │ │ │ - ldr r2, [pc, #232] @ 217a50 <__cxa_atexit@plt+0x20b704> │ │ │ │ + bhi 20e870 <__cxa_atexit@plt+0x202524> │ │ │ │ + ldr r2, [pc, #232] @ 20e898 <__cxa_atexit@plt+0x20254c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217a34 <__cxa_atexit@plt+0x20b6e8> │ │ │ │ - ldr r7, [pc, #208] @ 217a58 <__cxa_atexit@plt+0x20b70c> │ │ │ │ + bcc 20e87c <__cxa_atexit@plt+0x202530> │ │ │ │ + ldr r7, [pc, #208] @ 20e8a0 <__cxa_atexit@plt+0x202554> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 217a5c <__cxa_atexit@plt+0x20b710> │ │ │ │ + ldr lr, [pc, #204] @ 20e8a4 <__cxa_atexit@plt+0x202558> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 217a60 <__cxa_atexit@plt+0x20b714> │ │ │ │ + ldr r1, [pc, #200] @ 20e8a8 <__cxa_atexit@plt+0x20255c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 217a64 <__cxa_atexit@plt+0x20b718> │ │ │ │ + ldr r0, [pc, #196] @ 20e8ac <__cxa_atexit@plt+0x202560> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 217a68 <__cxa_atexit@plt+0x20b71c> │ │ │ │ + ldr r2, [pc, #192] @ 20e8b0 <__cxa_atexit@plt+0x202564> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 217a6c <__cxa_atexit@plt+0x20b720> │ │ │ │ + ldr r9, [pc, #188] @ 20e8b4 <__cxa_atexit@plt+0x202568> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 217a70 <__cxa_atexit@plt+0x20b724> │ │ │ │ + ldr sl, [pc, #184] @ 20e8b8 <__cxa_atexit@plt+0x20256c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -535991,60 +526665,60 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217a54 <__cxa_atexit@plt+0x20b708> │ │ │ │ + ldr r7, [pc, #24] @ 20e89c <__cxa_atexit@plt+0x202550> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205a08 │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ + smlawteq r0, r0, fp, lr │ │ │ │ + tsteq pc, r8, lsr #18 │ │ │ │ @ instruction: 0xffff97f0 │ │ │ │ @ instruction: 0xffff9d80 │ │ │ │ @ instruction: 0xffff9b70 │ │ │ │ @ instruction: 0xffff9c94 │ │ │ │ @ instruction: 0xffff98c0 │ │ │ │ @ instruction: 0xffff9a84 │ │ │ │ @ instruction: 0xffff99dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217b0c <__cxa_atexit@plt+0x20b7c0> │ │ │ │ - ldr r2, [pc, #128] @ 217b18 <__cxa_atexit@plt+0x20b7cc> │ │ │ │ + bhi 20e954 <__cxa_atexit@plt+0x202608> │ │ │ │ + ldr r2, [pc, #128] @ 20e960 <__cxa_atexit@plt+0x202614> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 217adc <__cxa_atexit@plt+0x20b790> │ │ │ │ + beq 20e924 <__cxa_atexit@plt+0x2025d8> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 217ae8 <__cxa_atexit@plt+0x20b79c> │ │ │ │ - ldr r1, [pc, #84] @ 217b20 <__cxa_atexit@plt+0x20b7d4> │ │ │ │ + bne 20e930 <__cxa_atexit@plt+0x2025e4> │ │ │ │ + ldr r1, [pc, #84] @ 20e968 <__cxa_atexit@plt+0x20261c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #2] │ │ │ │ ldr r0, [r8, #6] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ - b 217afc <__cxa_atexit@plt+0x20b7b0> │ │ │ │ + b 20e944 <__cxa_atexit@plt+0x2025f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #44] @ 217b1c <__cxa_atexit@plt+0x20b7d0> │ │ │ │ + ldr r1, [pc, #44] @ 20e964 <__cxa_atexit@plt+0x202618> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-4] │ │ │ │ mov r8, r2 │ │ │ │ @@ -536055,22 +526729,22 @@ │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 217b50 <__cxa_atexit@plt+0x20b804> │ │ │ │ - ldr r3, [pc, #52] @ 217b74 <__cxa_atexit@plt+0x20b828> │ │ │ │ + bne 20e998 <__cxa_atexit@plt+0x20264c> │ │ │ │ + ldr r3, [pc, #52] @ 20e9bc <__cxa_atexit@plt+0x202670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - b 217b64 <__cxa_atexit@plt+0x20b818> │ │ │ │ - ldr r3, [pc, #24] @ 217b70 <__cxa_atexit@plt+0x20b824> │ │ │ │ + b 20e9ac <__cxa_atexit@plt+0x202660> │ │ │ │ + ldr r3, [pc, #24] @ 20e9b8 <__cxa_atexit@plt+0x20266c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536091,66 +526765,66 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 217c10 <__cxa_atexit@plt+0x20b8c4> │ │ │ │ - ldr r3, [pc, #88] @ 217c28 <__cxa_atexit@plt+0x20b8dc> │ │ │ │ + bcc 20ea58 <__cxa_atexit@plt+0x20270c> │ │ │ │ + ldr r3, [pc, #88] @ 20ea70 <__cxa_atexit@plt+0x202724> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 217c2c <__cxa_atexit@plt+0x20b8e0> │ │ │ │ + ldr r2, [pc, #84] @ 20ea74 <__cxa_atexit@plt+0x202728> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 217c30 <__cxa_atexit@plt+0x20b8e4> │ │ │ │ + ldr r1, [pc, #80] @ 20ea78 <__cxa_atexit@plt+0x20272c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 217c34 <__cxa_atexit@plt+0x20b8e8> │ │ │ │ + ldr r7, [pc, #28] @ 20ea7c <__cxa_atexit@plt+0x202730> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq pc, r0, asr #24 │ │ │ │ + tsteq pc, r8, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217ce4 <__cxa_atexit@plt+0x20b998> │ │ │ │ - ldr r2, [pc, #180] @ 217d0c <__cxa_atexit@plt+0x20b9c0> │ │ │ │ + bhi 20eb2c <__cxa_atexit@plt+0x2027e0> │ │ │ │ + ldr r2, [pc, #180] @ 20eb54 <__cxa_atexit@plt+0x202808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217cf0 <__cxa_atexit@plt+0x20b9a4> │ │ │ │ - ldr r7, [pc, #156] @ 217d14 <__cxa_atexit@plt+0x20b9c8> │ │ │ │ + bcc 20eb38 <__cxa_atexit@plt+0x2027ec> │ │ │ │ + ldr r7, [pc, #156] @ 20eb5c <__cxa_atexit@plt+0x202810> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 217d18 <__cxa_atexit@plt+0x20b9cc> │ │ │ │ + ldr lr, [pc, #152] @ 20eb60 <__cxa_atexit@plt+0x202814> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 217d1c <__cxa_atexit@plt+0x20b9d0> │ │ │ │ + ldr r1, [pc, #148] @ 20eb64 <__cxa_atexit@plt+0x202818> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 217d20 <__cxa_atexit@plt+0x20b9d4> │ │ │ │ + ldr r0, [pc, #144] @ 20eb68 <__cxa_atexit@plt+0x20281c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 217d24 <__cxa_atexit@plt+0x20b9d8> │ │ │ │ + ldr r2, [pc, #140] @ 20eb6c <__cxa_atexit@plt+0x202820> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -536166,47 +526840,47 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217d10 <__cxa_atexit@plt+0x20b9c4> │ │ │ │ + ldr r7, [pc, #24] @ 20eb58 <__cxa_atexit@plt+0x20280c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205718 │ │ │ │ - tsteq pc, ip, asr #22 │ │ │ │ + ldrdeq lr, [r0, -r0]! │ │ │ │ + tsteq pc, r4, ror r6 @ │ │ │ │ @ instruction: 0xffffc8d8 │ │ │ │ @ instruction: 0xffffcc64 │ │ │ │ @ instruction: 0xffffc9f4 │ │ │ │ @ instruction: 0xffffcac0 │ │ │ │ @ instruction: 0xffffcb74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217da4 <__cxa_atexit@plt+0x20ba58> │ │ │ │ - ldr r2, [pc, #132] @ 217dcc <__cxa_atexit@plt+0x20ba80> │ │ │ │ + bhi 20ebec <__cxa_atexit@plt+0x2028a0> │ │ │ │ + ldr r2, [pc, #132] @ 20ec14 <__cxa_atexit@plt+0x2028c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217db0 <__cxa_atexit@plt+0x20ba64> │ │ │ │ - ldr r7, [pc, #108] @ 217dd4 <__cxa_atexit@plt+0x20ba88> │ │ │ │ + bcc 20ebf8 <__cxa_atexit@plt+0x2028ac> │ │ │ │ + ldr r7, [pc, #108] @ 20ec1c <__cxa_atexit@plt+0x2028d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 217dd8 <__cxa_atexit@plt+0x20ba8c> │ │ │ │ + ldr r2, [pc, #104] @ 20ec20 <__cxa_atexit@plt+0x2028d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 217ddc <__cxa_atexit@plt+0x20ba90> │ │ │ │ + ldr r1, [pc, #100] @ 20ec24 <__cxa_atexit@plt+0x2028d8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ @@ -536214,98 +526888,98 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217dd0 <__cxa_atexit@plt+0x20ba84> │ │ │ │ + ldr r7, [pc, #24] @ 20ec18 <__cxa_atexit@plt+0x2028cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205628 │ │ │ │ - smlatbeq pc, r8, sl, r0 @ │ │ │ │ + @ instruction: 0x0120e7e0 │ │ │ │ + ldrdeq r9, [pc, -r0] │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ andeq r1, r0, r8, asr #3 │ │ │ │ andeq r1, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217e58 <__cxa_atexit@plt+0x20bb0c> │ │ │ │ - ldr r2, [pc, #128] @ 217e80 <__cxa_atexit@plt+0x20bb34> │ │ │ │ + bhi 20eca0 <__cxa_atexit@plt+0x202954> │ │ │ │ + ldr r2, [pc, #128] @ 20ecc8 <__cxa_atexit@plt+0x20297c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217e64 <__cxa_atexit@plt+0x20bb18> │ │ │ │ - ldr r7, [pc, #104] @ 217e88 <__cxa_atexit@plt+0x20bb3c> │ │ │ │ + bcc 20ecac <__cxa_atexit@plt+0x202960> │ │ │ │ + ldr r7, [pc, #104] @ 20ecd0 <__cxa_atexit@plt+0x202984> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 217e8c <__cxa_atexit@plt+0x20bb40> │ │ │ │ + ldr r2, [pc, #100] @ 20ecd4 <__cxa_atexit@plt+0x202988> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 217e90 <__cxa_atexit@plt+0x20bb44> │ │ │ │ + ldr r1, [pc, #96] @ 20ecd8 <__cxa_atexit@plt+0x20298c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r2, r6, r7, r8} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217e84 <__cxa_atexit@plt+0x20bb38> │ │ │ │ + ldr r7, [pc, #24] @ 20eccc <__cxa_atexit@plt+0x202980> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01205570 │ │ │ │ - strdeq r0, [pc, -r8] │ │ │ │ + @ instruction: 0x0120e728 │ │ │ │ + tsteq pc, r0, lsr #10 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00001abc │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 217f74 <__cxa_atexit@plt+0x20bc28> │ │ │ │ - ldr r2, [pc, #232] @ 217f9c <__cxa_atexit@plt+0x20bc50> │ │ │ │ + bhi 20edbc <__cxa_atexit@plt+0x202a70> │ │ │ │ + ldr r2, [pc, #232] @ 20ede4 <__cxa_atexit@plt+0x202a98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 217f80 <__cxa_atexit@plt+0x20bc34> │ │ │ │ - ldr r7, [pc, #208] @ 217fa4 <__cxa_atexit@plt+0x20bc58> │ │ │ │ + bcc 20edc8 <__cxa_atexit@plt+0x202a7c> │ │ │ │ + ldr r7, [pc, #208] @ 20edec <__cxa_atexit@plt+0x202aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 217fa8 <__cxa_atexit@plt+0x20bc5c> │ │ │ │ + ldr lr, [pc, #204] @ 20edf0 <__cxa_atexit@plt+0x202aa4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 217fac <__cxa_atexit@plt+0x20bc60> │ │ │ │ + ldr r1, [pc, #200] @ 20edf4 <__cxa_atexit@plt+0x202aa8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 217fb0 <__cxa_atexit@plt+0x20bc64> │ │ │ │ + ldr r0, [pc, #196] @ 20edf8 <__cxa_atexit@plt+0x202aac> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 217fb4 <__cxa_atexit@plt+0x20bc68> │ │ │ │ + ldr r2, [pc, #192] @ 20edfc <__cxa_atexit@plt+0x202ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 217fb8 <__cxa_atexit@plt+0x20bc6c> │ │ │ │ + ldr r9, [pc, #188] @ 20ee00 <__cxa_atexit@plt+0x202ab4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 217fbc <__cxa_atexit@plt+0x20bc70> │ │ │ │ + ldr sl, [pc, #184] @ 20ee04 <__cxa_atexit@plt+0x202ab8> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -536330,162 +527004,162 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 217fa0 <__cxa_atexit@plt+0x20bc54> │ │ │ │ + ldr r7, [pc, #24] @ 20ede8 <__cxa_atexit@plt+0x202a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012054bc │ │ │ │ - @ instruction: 0x010f08b4 │ │ │ │ + @ instruction: 0x0120e674 │ │ │ │ + ldrdeq r9, [pc, -ip] │ │ │ │ @ instruction: 0xffff92a4 │ │ │ │ @ instruction: 0xffff9834 │ │ │ │ @ instruction: 0xffff9624 │ │ │ │ @ instruction: 0xffff9748 │ │ │ │ @ instruction: 0xffff9374 │ │ │ │ @ instruction: 0xffff9538 │ │ │ │ @ instruction: 0xffff9490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 218048 <__cxa_atexit@plt+0x20bcfc> │ │ │ │ - ldr lr, [pc, #128] @ 218064 <__cxa_atexit@plt+0x20bd18> │ │ │ │ + bhi 20ee90 <__cxa_atexit@plt+0x202b44> │ │ │ │ + ldr lr, [pc, #128] @ 20eeac <__cxa_atexit@plt+0x202b60> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 218054 <__cxa_atexit@plt+0x20bd08> │ │ │ │ - ldr r5, [pc, #72] @ 218068 <__cxa_atexit@plt+0x20bd1c> │ │ │ │ + bhi 20ee9c <__cxa_atexit@plt+0x202b50> │ │ │ │ + ldr r5, [pc, #72] @ 20eeb0 <__cxa_atexit@plt+0x202b64> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 218038 <__cxa_atexit@plt+0x20bcec> │ │ │ │ + beq 20ee80 <__cxa_atexit@plt+0x202b34> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 206c54 <__cxa_atexit@plt+0x1fa908> │ │ │ │ + b 1fda9c <__cxa_atexit@plt+0x1f1750> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21806c <__cxa_atexit@plt+0x20bd20> │ │ │ │ + ldr r7, [pc, #16] @ 20eeb4 <__cxa_atexit@plt+0x202b68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffeec30 │ │ │ │ - tsteq pc, r8, lsl r6 @ │ │ │ │ + tsteq pc, r0, asr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2180a0 <__cxa_atexit@plt+0x20bd54> │ │ │ │ - ldr r3, [pc, #60] @ 2180c8 <__cxa_atexit@plt+0x20bd7c> │ │ │ │ + bne 20eee8 <__cxa_atexit@plt+0x202b9c> │ │ │ │ + ldr r3, [pc, #60] @ 20ef10 <__cxa_atexit@plt+0x202bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2180bc <__cxa_atexit@plt+0x20bd70> │ │ │ │ - b 2180d4 <__cxa_atexit@plt+0x20bd88> │ │ │ │ - ldr r3, [pc, #28] @ 2180c4 <__cxa_atexit@plt+0x20bd78> │ │ │ │ + beq 20ef04 <__cxa_atexit@plt+0x202bb8> │ │ │ │ + b 20ef1c <__cxa_atexit@plt+0x202bd0> │ │ │ │ + ldr r3, [pc, #28] @ 20ef0c <__cxa_atexit@plt+0x202bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2180bc <__cxa_atexit@plt+0x20bd70> │ │ │ │ - b 2189e8 <__cxa_atexit@plt+0x20c69c> │ │ │ │ + beq 20ef04 <__cxa_atexit@plt+0x202bb8> │ │ │ │ + b 20f830 <__cxa_atexit@plt+0x2034e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2180fc <__cxa_atexit@plt+0x20bdb0> │ │ │ │ - ldr r3, [pc, #60] @ 218124 <__cxa_atexit@plt+0x20bdd8> │ │ │ │ + bne 20ef44 <__cxa_atexit@plt+0x202bf8> │ │ │ │ + ldr r3, [pc, #60] @ 20ef6c <__cxa_atexit@plt+0x202c20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218118 <__cxa_atexit@plt+0x20bdcc> │ │ │ │ - b 218130 <__cxa_atexit@plt+0x20bde4> │ │ │ │ - ldr r3, [pc, #28] @ 218120 <__cxa_atexit@plt+0x20bdd4> │ │ │ │ + beq 20ef60 <__cxa_atexit@plt+0x202c14> │ │ │ │ + b 20ef78 <__cxa_atexit@plt+0x202c2c> │ │ │ │ + ldr r3, [pc, #28] @ 20ef68 <__cxa_atexit@plt+0x202c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218118 <__cxa_atexit@plt+0x20bdcc> │ │ │ │ - b 218740 <__cxa_atexit@plt+0x20c3f4> │ │ │ │ + beq 20ef60 <__cxa_atexit@plt+0x202c14> │ │ │ │ + b 20f588 <__cxa_atexit@plt+0x20323c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218158 <__cxa_atexit@plt+0x20be0c> │ │ │ │ - ldr r3, [pc, #60] @ 218180 <__cxa_atexit@plt+0x20be34> │ │ │ │ + bne 20efa0 <__cxa_atexit@plt+0x202c54> │ │ │ │ + ldr r3, [pc, #60] @ 20efc8 <__cxa_atexit@plt+0x202c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218174 <__cxa_atexit@plt+0x20be28> │ │ │ │ - b 21818c <__cxa_atexit@plt+0x20be40> │ │ │ │ - ldr r3, [pc, #28] @ 21817c <__cxa_atexit@plt+0x20be30> │ │ │ │ + beq 20efbc <__cxa_atexit@plt+0x202c70> │ │ │ │ + b 20efd4 <__cxa_atexit@plt+0x202c88> │ │ │ │ + ldr r3, [pc, #28] @ 20efc4 <__cxa_atexit@plt+0x202c78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218174 <__cxa_atexit@plt+0x20be28> │ │ │ │ - b 21835c <__cxa_atexit@plt+0x20c010> │ │ │ │ + beq 20efbc <__cxa_atexit@plt+0x202c70> │ │ │ │ + b 20f1a4 <__cxa_atexit@plt+0x202e58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2181b4 <__cxa_atexit@plt+0x20be68> │ │ │ │ - ldr r3, [pc, #92] @ 2181fc <__cxa_atexit@plt+0x20beb0> │ │ │ │ + bne 20effc <__cxa_atexit@plt+0x202cb0> │ │ │ │ + ldr r3, [pc, #92] @ 20f044 <__cxa_atexit@plt+0x202cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2181ec <__cxa_atexit@plt+0x20bea0> │ │ │ │ - b 218208 <__cxa_atexit@plt+0x20bebc> │ │ │ │ - ldr r3, [pc, #56] @ 2181f4 <__cxa_atexit@plt+0x20bea8> │ │ │ │ + beq 20f034 <__cxa_atexit@plt+0x202ce8> │ │ │ │ + b 20f050 <__cxa_atexit@plt+0x202d04> │ │ │ │ + ldr r3, [pc, #56] @ 20f03c <__cxa_atexit@plt+0x202cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2181ec <__cxa_atexit@plt+0x20bea0> │ │ │ │ - ldr r3, [pc, #36] @ 2181f8 <__cxa_atexit@plt+0x20beac> │ │ │ │ + beq 20f034 <__cxa_atexit@plt+0x202ce8> │ │ │ │ + ldr r3, [pc, #36] @ 20f040 <__cxa_atexit@plt+0x202cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536494,31 +527168,31 @@ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218238 <__cxa_atexit@plt+0x20beec> │ │ │ │ - ldr r3, [pc, #100] @ 218280 <__cxa_atexit@plt+0x20bf34> │ │ │ │ + bne 20f080 <__cxa_atexit@plt+0x202d34> │ │ │ │ + ldr r3, [pc, #100] @ 20f0c8 <__cxa_atexit@plt+0x202d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218270 <__cxa_atexit@plt+0x20bf24> │ │ │ │ - ldr r3, [pc, #80] @ 218284 <__cxa_atexit@plt+0x20bf38> │ │ │ │ + beq 20f0b8 <__cxa_atexit@plt+0x202d6c> │ │ │ │ + ldr r3, [pc, #80] @ 20f0cc <__cxa_atexit@plt+0x202d80> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 218258 <__cxa_atexit@plt+0x20bf0c> │ │ │ │ - ldr r3, [pc, #56] @ 218278 <__cxa_atexit@plt+0x20bf2c> │ │ │ │ + b 20f0a0 <__cxa_atexit@plt+0x202d54> │ │ │ │ + ldr r3, [pc, #56] @ 20f0c0 <__cxa_atexit@plt+0x202d74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218270 <__cxa_atexit@plt+0x20bf24> │ │ │ │ - ldr r3, [pc, #36] @ 21827c <__cxa_atexit@plt+0x20bf30> │ │ │ │ + beq 20f0b8 <__cxa_atexit@plt+0x202d6c> │ │ │ │ + ldr r3, [pc, #36] @ 20f0c4 <__cxa_atexit@plt+0x202d78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536526,15 +527200,15 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2182b0 <__cxa_atexit@plt+0x20bf64> │ │ │ │ + ldr r3, [pc, #24] @ 20f0f8 <__cxa_atexit@plt+0x202dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536543,15 +527217,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2182f4 <__cxa_atexit@plt+0x20bfa8> │ │ │ │ + ldr r3, [pc, #24] @ 20f13c <__cxa_atexit@plt+0x202df0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536560,15 +527234,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 218338 <__cxa_atexit@plt+0x20bfec> │ │ │ │ + ldr r3, [pc, #24] @ 20f180 <__cxa_atexit@plt+0x202e34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536579,29 +527253,29 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218384 <__cxa_atexit@plt+0x20c038> │ │ │ │ - ldr r3, [pc, #92] @ 2183cc <__cxa_atexit@plt+0x20c080> │ │ │ │ + bne 20f1cc <__cxa_atexit@plt+0x202e80> │ │ │ │ + ldr r3, [pc, #92] @ 20f214 <__cxa_atexit@plt+0x202ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2183bc <__cxa_atexit@plt+0x20c070> │ │ │ │ - b 2183d8 <__cxa_atexit@plt+0x20c08c> │ │ │ │ - ldr r3, [pc, #56] @ 2183c4 <__cxa_atexit@plt+0x20c078> │ │ │ │ + beq 20f204 <__cxa_atexit@plt+0x202eb8> │ │ │ │ + b 20f220 <__cxa_atexit@plt+0x202ed4> │ │ │ │ + ldr r3, [pc, #56] @ 20f20c <__cxa_atexit@plt+0x202ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2183bc <__cxa_atexit@plt+0x20c070> │ │ │ │ - ldr r3, [pc, #36] @ 2183c8 <__cxa_atexit@plt+0x20c07c> │ │ │ │ + beq 20f204 <__cxa_atexit@plt+0x202eb8> │ │ │ │ + ldr r3, [pc, #36] @ 20f210 <__cxa_atexit@plt+0x202ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536610,48 +527284,48 @@ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21844c <__cxa_atexit@plt+0x20c100> │ │ │ │ - ldr r2, [pc, #180] @ 2184a0 <__cxa_atexit@plt+0x20c154> │ │ │ │ + bne 20f294 <__cxa_atexit@plt+0x202f48> │ │ │ │ + ldr r2, [pc, #180] @ 20f2e8 <__cxa_atexit@plt+0x202f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21848c <__cxa_atexit@plt+0x20c140> │ │ │ │ - ldr r2, [pc, #160] @ 2184a4 <__cxa_atexit@plt+0x20c158> │ │ │ │ + beq 20f2d4 <__cxa_atexit@plt+0x202f88> │ │ │ │ + ldr r2, [pc, #160] @ 20f2ec <__cxa_atexit@plt+0x202fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218484 <__cxa_atexit@plt+0x20c138> │ │ │ │ - ldr r2, [pc, #132] @ 2184a8 <__cxa_atexit@plt+0x20c15c> │ │ │ │ + beq 20f2cc <__cxa_atexit@plt+0x202f80> │ │ │ │ + ldr r2, [pc, #132] @ 20f2f0 <__cxa_atexit@plt+0x202fa4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21848c <__cxa_atexit@plt+0x20c140> │ │ │ │ + beq 20f2d4 <__cxa_atexit@plt+0x202f88> │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ - ldr r3, [pc, #68] @ 218498 <__cxa_atexit@plt+0x20c14c> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ + ldr r3, [pc, #68] @ 20f2e0 <__cxa_atexit@plt+0x202f94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218484 <__cxa_atexit@plt+0x20c138> │ │ │ │ - ldr r3, [pc, #48] @ 21849c <__cxa_atexit@plt+0x20c150> │ │ │ │ + beq 20f2cc <__cxa_atexit@plt+0x202f80> │ │ │ │ + ldr r3, [pc, #48] @ 20f2e4 <__cxa_atexit@plt+0x202f98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536664,143 +527338,143 @@ │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 21851c <__cxa_atexit@plt+0x20c1d0> │ │ │ │ + ldr r2, [pc, #92] @ 20f364 <__cxa_atexit@plt+0x203018> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218508 <__cxa_atexit@plt+0x20c1bc> │ │ │ │ - ldr r2, [pc, #64] @ 218520 <__cxa_atexit@plt+0x20c1d4> │ │ │ │ + beq 20f350 <__cxa_atexit@plt+0x203004> │ │ │ │ + ldr r2, [pc, #64] @ 20f368 <__cxa_atexit@plt+0x20301c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 218510 <__cxa_atexit@plt+0x20c1c4> │ │ │ │ + beq 20f358 <__cxa_atexit@plt+0x20300c> │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 218568 <__cxa_atexit@plt+0x20c21c> │ │ │ │ + ldr r2, [pc, #48] @ 20f3b0 <__cxa_atexit@plt+0x203064> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218560 <__cxa_atexit@plt+0x20c214> │ │ │ │ + beq 20f3a8 <__cxa_atexit@plt+0x20305c> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 218618 <__cxa_atexit@plt+0x20c2cc> │ │ │ │ + ldr r2, [pc, #132] @ 20f460 <__cxa_atexit@plt+0x203114> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 21861c <__cxa_atexit@plt+0x20c2d0> │ │ │ │ + ldr r1, [pc, #128] @ 20f464 <__cxa_atexit@plt+0x203118> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 2185e0 <__cxa_atexit@plt+0x20c294> │ │ │ │ + bne 20f428 <__cxa_atexit@plt+0x2030dc> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2185d8 <__cxa_atexit@plt+0x20c28c> │ │ │ │ + beq 20f420 <__cxa_atexit@plt+0x2030d4> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 21859c <__cxa_atexit@plt+0x20c250> │ │ │ │ + bne 20f3e4 <__cxa_atexit@plt+0x203098> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 218620 <__cxa_atexit@plt+0x20c2d4> │ │ │ │ + ldr r7, [pc, #56] @ 20f468 <__cxa_atexit@plt+0x20311c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21860c <__cxa_atexit@plt+0x20c2c0> │ │ │ │ - ldr r7, [pc, #36] @ 218624 <__cxa_atexit@plt+0x20c2d8> │ │ │ │ + beq 20f454 <__cxa_atexit@plt+0x203108> │ │ │ │ + ldr r7, [pc, #36] @ 20f46c <__cxa_atexit@plt+0x203120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21865c <__cxa_atexit@plt+0x20c310> │ │ │ │ + ldr r3, [pc, #36] @ 20f4a4 <__cxa_atexit@plt+0x203158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218654 <__cxa_atexit@plt+0x20c308> │ │ │ │ + beq 20f49c <__cxa_atexit@plt+0x203150> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 218584 <__cxa_atexit@plt+0x20c238> │ │ │ │ + b 20f3cc <__cxa_atexit@plt+0x203080> │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 218694 <__cxa_atexit@plt+0x20c348> │ │ │ │ + ldr r3, [pc, #12] @ 20f4dc <__cxa_atexit@plt+0x203190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2186d8 <__cxa_atexit@plt+0x20c38c> │ │ │ │ + ldr r3, [pc, #24] @ 20f520 <__cxa_atexit@plt+0x2031d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536809,15 +527483,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21871c <__cxa_atexit@plt+0x20c3d0> │ │ │ │ + ldr r3, [pc, #24] @ 20f564 <__cxa_atexit@plt+0x203218> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536828,28 +527502,28 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218768 <__cxa_atexit@plt+0x20c41c> │ │ │ │ - ldr r3, [pc, #84] @ 2187a8 <__cxa_atexit@plt+0x20c45c> │ │ │ │ + bne 20f5b0 <__cxa_atexit@plt+0x203264> │ │ │ │ + ldr r3, [pc, #84] @ 20f5f0 <__cxa_atexit@plt+0x2032a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21879c <__cxa_atexit@plt+0x20c450> │ │ │ │ - b 2187b4 <__cxa_atexit@plt+0x20c468> │ │ │ │ - ldr r3, [pc, #52] @ 2187a4 <__cxa_atexit@plt+0x20c458> │ │ │ │ + beq 20f5e4 <__cxa_atexit@plt+0x203298> │ │ │ │ + b 20f5fc <__cxa_atexit@plt+0x2032b0> │ │ │ │ + ldr r3, [pc, #52] @ 20f5ec <__cxa_atexit@plt+0x2032a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21879c <__cxa_atexit@plt+0x20c450> │ │ │ │ + beq 20f5e4 <__cxa_atexit@plt+0x203298> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -536857,130 +527531,130 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2187fc <__cxa_atexit@plt+0x20c4b0> │ │ │ │ - ldr r3, [pc, #80] @ 218818 <__cxa_atexit@plt+0x20c4cc> │ │ │ │ + bne 20f644 <__cxa_atexit@plt+0x2032f8> │ │ │ │ + ldr r3, [pc, #80] @ 20f660 <__cxa_atexit@plt+0x203314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 218810 <__cxa_atexit@plt+0x20c4c4> │ │ │ │ + beq 20f658 <__cxa_atexit@plt+0x20330c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2187fc <__cxa_atexit@plt+0x20c4b0> │ │ │ │ - ldr r3, [pc, #52] @ 21881c <__cxa_atexit@plt+0x20c4d0> │ │ │ │ + bne 20f644 <__cxa_atexit@plt+0x2032f8> │ │ │ │ + ldr r3, [pc, #52] @ 20f664 <__cxa_atexit@plt+0x203318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218810 <__cxa_atexit@plt+0x20c4c4> │ │ │ │ - b 218878 <__cxa_atexit@plt+0x20c52c> │ │ │ │ + beq 20f658 <__cxa_atexit@plt+0x20330c> │ │ │ │ + b 20f6c0 <__cxa_atexit@plt+0x203374> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218850 <__cxa_atexit@plt+0x20c504> │ │ │ │ - ldr r3, [pc, #48] @ 21886c <__cxa_atexit@plt+0x20c520> │ │ │ │ + bne 20f698 <__cxa_atexit@plt+0x20334c> │ │ │ │ + ldr r3, [pc, #48] @ 20f6b4 <__cxa_atexit@plt+0x203368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218864 <__cxa_atexit@plt+0x20c518> │ │ │ │ - b 218878 <__cxa_atexit@plt+0x20c52c> │ │ │ │ + beq 20f6ac <__cxa_atexit@plt+0x203360> │ │ │ │ + b 20f6c0 <__cxa_atexit@plt+0x203374> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 2188ec <__cxa_atexit@plt+0x20c5a0> │ │ │ │ + ldr r2, [pc, #108] @ 20f734 <__cxa_atexit@plt+0x2033e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2188d8 <__cxa_atexit@plt+0x20c58c> │ │ │ │ - ldr r3, [pc, #80] @ 2188f0 <__cxa_atexit@plt+0x20c5a4> │ │ │ │ + beq 20f720 <__cxa_atexit@plt+0x2033d4> │ │ │ │ + ldr r3, [pc, #80] @ 20f738 <__cxa_atexit@plt+0x2033ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2188e4 <__cxa_atexit@plt+0x20c598> │ │ │ │ - ldr r2, [pc, #64] @ 2188f4 <__cxa_atexit@plt+0x20c5a8> │ │ │ │ + beq 20f72c <__cxa_atexit@plt+0x2033e0> │ │ │ │ + ldr r2, [pc, #64] @ 20f73c <__cxa_atexit@plt+0x2033f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 2188d8 <__cxa_atexit@plt+0x20c58c> │ │ │ │ + beq 20f720 <__cxa_atexit@plt+0x2033d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 218958 <__cxa_atexit@plt+0x20c60c> │ │ │ │ + ldr r3, [pc, #80] @ 20f7a0 <__cxa_atexit@plt+0x203454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218944 <__cxa_atexit@plt+0x20c5f8> │ │ │ │ - ldr r2, [pc, #60] @ 21895c <__cxa_atexit@plt+0x20c610> │ │ │ │ + beq 20f78c <__cxa_atexit@plt+0x203440> │ │ │ │ + ldr r2, [pc, #60] @ 20f7a4 <__cxa_atexit@plt+0x203458> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21894c <__cxa_atexit@plt+0x20c600> │ │ │ │ + beq 20f794 <__cxa_atexit@plt+0x203448> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 2189a0 <__cxa_atexit@plt+0x20c654> │ │ │ │ + ldr r2, [pc, #44] @ 20f7e8 <__cxa_atexit@plt+0x20349c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218998 <__cxa_atexit@plt+0x20c64c> │ │ │ │ + beq 20f7e0 <__cxa_atexit@plt+0x203494> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ @@ -536998,56 +527672,56 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218a10 <__cxa_atexit@plt+0x20c6c4> │ │ │ │ - ldr r3, [pc, #60] @ 218a38 <__cxa_atexit@plt+0x20c6ec> │ │ │ │ + bne 20f858 <__cxa_atexit@plt+0x20350c> │ │ │ │ + ldr r3, [pc, #60] @ 20f880 <__cxa_atexit@plt+0x203534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218a2c <__cxa_atexit@plt+0x20c6e0> │ │ │ │ - b 218a44 <__cxa_atexit@plt+0x20c6f8> │ │ │ │ - ldr r3, [pc, #28] @ 218a34 <__cxa_atexit@plt+0x20c6e8> │ │ │ │ + beq 20f874 <__cxa_atexit@plt+0x203528> │ │ │ │ + b 20f88c <__cxa_atexit@plt+0x203540> │ │ │ │ + ldr r3, [pc, #28] @ 20f87c <__cxa_atexit@plt+0x203530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218a2c <__cxa_atexit@plt+0x20c6e0> │ │ │ │ - b 218b94 <__cxa_atexit@plt+0x20c848> │ │ │ │ + beq 20f874 <__cxa_atexit@plt+0x203528> │ │ │ │ + b 20f9dc <__cxa_atexit@plt+0x203690> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218a80 <__cxa_atexit@plt+0x20c734> │ │ │ │ - ldr r3, [pc, #124] @ 218ad4 <__cxa_atexit@plt+0x20c788> │ │ │ │ + bne 20f8c8 <__cxa_atexit@plt+0x20357c> │ │ │ │ + ldr r3, [pc, #124] @ 20f91c <__cxa_atexit@plt+0x2035d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 218ab4 <__cxa_atexit@plt+0x20c768> │ │ │ │ + beq 20f8fc <__cxa_atexit@plt+0x2035b0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218abc <__cxa_atexit@plt+0x20c770> │ │ │ │ - ldr r3, [pc, #96] @ 218ad8 <__cxa_atexit@plt+0x20c78c> │ │ │ │ + bne 20f904 <__cxa_atexit@plt+0x2035b8> │ │ │ │ + ldr r3, [pc, #96] @ 20f920 <__cxa_atexit@plt+0x2035d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 218a8c <__cxa_atexit@plt+0x20c740> │ │ │ │ - ldr r3, [pc, #72] @ 218ad0 <__cxa_atexit@plt+0x20c784> │ │ │ │ + b 20f8d4 <__cxa_atexit@plt+0x203588> │ │ │ │ + ldr r3, [pc, #72] @ 20f918 <__cxa_atexit@plt+0x2035cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 218ab4 <__cxa_atexit@plt+0x20c768> │ │ │ │ + beq 20f8fc <__cxa_atexit@plt+0x2035b0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537061,21 +527735,21 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218b24 <__cxa_atexit@plt+0x20c7d8> │ │ │ │ - ldr r3, [pc, #72] @ 218b40 <__cxa_atexit@plt+0x20c7f4> │ │ │ │ + bne 20f96c <__cxa_atexit@plt+0x203620> │ │ │ │ + ldr r3, [pc, #72] @ 20f988 <__cxa_atexit@plt+0x20363c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 218b38 <__cxa_atexit@plt+0x20c7ec> │ │ │ │ + beq 20f980 <__cxa_atexit@plt+0x203634> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537105,33 +527779,33 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218bd0 <__cxa_atexit@plt+0x20c884> │ │ │ │ - ldr r3, [pc, #124] @ 218c24 <__cxa_atexit@plt+0x20c8d8> │ │ │ │ + bne 20fa18 <__cxa_atexit@plt+0x2036cc> │ │ │ │ + ldr r3, [pc, #124] @ 20fa6c <__cxa_atexit@plt+0x203720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 218c04 <__cxa_atexit@plt+0x20c8b8> │ │ │ │ + beq 20fa4c <__cxa_atexit@plt+0x203700> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218c0c <__cxa_atexit@plt+0x20c8c0> │ │ │ │ - ldr r3, [pc, #96] @ 218c28 <__cxa_atexit@plt+0x20c8dc> │ │ │ │ + bne 20fa54 <__cxa_atexit@plt+0x203708> │ │ │ │ + ldr r3, [pc, #96] @ 20fa70 <__cxa_atexit@plt+0x203724> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 218bdc <__cxa_atexit@plt+0x20c890> │ │ │ │ - ldr r3, [pc, #72] @ 218c20 <__cxa_atexit@plt+0x20c8d4> │ │ │ │ + b 20fa24 <__cxa_atexit@plt+0x2036d8> │ │ │ │ + ldr r3, [pc, #72] @ 20fa68 <__cxa_atexit@plt+0x20371c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 218c04 <__cxa_atexit@plt+0x20c8b8> │ │ │ │ + beq 20fa4c <__cxa_atexit@plt+0x203700> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537145,21 +527819,21 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 218c74 <__cxa_atexit@plt+0x20c928> │ │ │ │ - ldr r3, [pc, #72] @ 218c90 <__cxa_atexit@plt+0x20c944> │ │ │ │ + bne 20fabc <__cxa_atexit@plt+0x203770> │ │ │ │ + ldr r3, [pc, #72] @ 20fad8 <__cxa_atexit@plt+0x20378c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 218c88 <__cxa_atexit@plt+0x20c93c> │ │ │ │ + beq 20fad0 <__cxa_atexit@plt+0x203784> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537192,24 +527866,24 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 218d74 <__cxa_atexit@plt+0x20ca28> │ │ │ │ - ldr r3, [pc, #136] @ 218d8c <__cxa_atexit@plt+0x20ca40> │ │ │ │ + bcc 20fbbc <__cxa_atexit@plt+0x203870> │ │ │ │ + ldr r3, [pc, #136] @ 20fbd4 <__cxa_atexit@plt+0x203888> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #132] @ 218d90 <__cxa_atexit@plt+0x20ca44> │ │ │ │ + ldr lr, [pc, #132] @ 20fbd8 <__cxa_atexit@plt+0x20388c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 218d94 <__cxa_atexit@plt+0x20ca48> │ │ │ │ + ldr r1, [pc, #128] @ 20fbdc <__cxa_atexit@plt+0x203890> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #124] @ 218d98 <__cxa_atexit@plt+0x20ca4c> │ │ │ │ + ldr r2, [pc, #124] @ 20fbe0 <__cxa_atexit@plt+0x203894> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 218d9c <__cxa_atexit@plt+0x20ca50> │ │ │ │ + ldr r9, [pc, #120] @ 20fbe4 <__cxa_atexit@plt+0x203898> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -537223,49 +527897,49 @@ │ │ │ │ str r8, [r7, #52] @ 0x34 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r1, [r7, #60] @ 0x3c │ │ │ │ str r7, [r7, #64] @ 0x40 │ │ │ │ str r3, [r7, #68] @ 0x44 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 218da0 <__cxa_atexit@plt+0x20ca54> │ │ │ │ + ldr r7, [pc, #36] @ 20fbe8 <__cxa_atexit@plt+0x20389c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef38 │ │ │ │ @ instruction: 0xfffff2bc │ │ │ │ @ instruction: 0xfffff184 │ │ │ │ @ instruction: 0xfffff010 │ │ │ │ @ instruction: 0xfffff0c0 │ │ │ │ - smlatteq lr, r0, sl, pc @ │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 218e50 <__cxa_atexit@plt+0x20cb04> │ │ │ │ - ldr r2, [pc, #180] @ 218e78 <__cxa_atexit@plt+0x20cb2c> │ │ │ │ + bhi 20fc98 <__cxa_atexit@plt+0x20394c> │ │ │ │ + ldr r2, [pc, #180] @ 20fcc0 <__cxa_atexit@plt+0x203974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 218e5c <__cxa_atexit@plt+0x20cb10> │ │ │ │ - ldr r7, [pc, #156] @ 218e80 <__cxa_atexit@plt+0x20cb34> │ │ │ │ + bcc 20fca4 <__cxa_atexit@plt+0x203958> │ │ │ │ + ldr r7, [pc, #156] @ 20fcc8 <__cxa_atexit@plt+0x20397c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 218e84 <__cxa_atexit@plt+0x20cb38> │ │ │ │ + ldr lr, [pc, #152] @ 20fccc <__cxa_atexit@plt+0x203980> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 218e88 <__cxa_atexit@plt+0x20cb3c> │ │ │ │ + ldr r1, [pc, #148] @ 20fcd0 <__cxa_atexit@plt+0x203984> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 218e8c <__cxa_atexit@plt+0x20cb40> │ │ │ │ + ldr r0, [pc, #144] @ 20fcd4 <__cxa_atexit@plt+0x203988> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 218e90 <__cxa_atexit@plt+0x20cb44> │ │ │ │ + ldr r2, [pc, #140] @ 20fcd8 <__cxa_atexit@plt+0x20398c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -537281,104 +527955,104 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 218e7c <__cxa_atexit@plt+0x20cb30> │ │ │ │ + ldr r7, [pc, #24] @ 20fcc4 <__cxa_atexit@plt+0x203978> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012045ac │ │ │ │ - smlatteq lr, r0, r9, pc @ │ │ │ │ + @ instruction: 0x0120d764 │ │ │ │ + tsteq pc, r8, lsl #10 │ │ │ │ @ instruction: 0xffffb76c │ │ │ │ @ instruction: 0xffffbaf8 │ │ │ │ @ instruction: 0xffffb888 │ │ │ │ @ instruction: 0xffffb954 │ │ │ │ @ instruction: 0xffffba08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 218ef8 <__cxa_atexit@plt+0x20cbac> │ │ │ │ - ldr r2, [pc, #108] @ 218f20 <__cxa_atexit@plt+0x20cbd4> │ │ │ │ + bhi 20fd40 <__cxa_atexit@plt+0x2039f4> │ │ │ │ + ldr r2, [pc, #108] @ 20fd68 <__cxa_atexit@plt+0x203a1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 218f04 <__cxa_atexit@plt+0x20cbb8> │ │ │ │ - ldr r7, [pc, #84] @ 218f28 <__cxa_atexit@plt+0x20cbdc> │ │ │ │ + bcc 20fd4c <__cxa_atexit@plt+0x203a00> │ │ │ │ + ldr r7, [pc, #84] @ 20fd70 <__cxa_atexit@plt+0x203a24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 218f2c <__cxa_atexit@plt+0x20cbe0> │ │ │ │ + ldr r2, [pc, #80] @ 20fd74 <__cxa_atexit@plt+0x203a28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 218f24 <__cxa_atexit@plt+0x20cbd8> │ │ │ │ + ldr r7, [pc, #24] @ 20fd6c <__cxa_atexit@plt+0x203a20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012044bc │ │ │ │ - tstpeq lr, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120d674 │ │ │ │ + tsteq pc, r4, asr r4 @ │ │ │ │ @ instruction: 0xffff7ce4 │ │ │ │ @ instruction: 0xffff7e0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 218fe8 <__cxa_atexit@plt+0x20cc9c> │ │ │ │ - ldr r3, [pc, #160] @ 218ff0 <__cxa_atexit@plt+0x20cca4> │ │ │ │ + bhi 20fe30 <__cxa_atexit@plt+0x203ae4> │ │ │ │ + ldr r3, [pc, #160] @ 20fe38 <__cxa_atexit@plt+0x203aec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ str r1, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 218fc4 <__cxa_atexit@plt+0x20cc78> │ │ │ │ - ldr lr, [pc, #116] @ 218ff4 <__cxa_atexit@plt+0x20cca8> │ │ │ │ + beq 20fe0c <__cxa_atexit@plt+0x203ac0> │ │ │ │ + ldr lr, [pc, #116] @ 20fe3c <__cxa_atexit@plt+0x203af0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r1, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 218fd4 <__cxa_atexit@plt+0x20cc88> │ │ │ │ - ldr r3, [pc, #68] @ 218ff8 <__cxa_atexit@plt+0x20ccac> │ │ │ │ + beq 20fe1c <__cxa_atexit@plt+0x203ad0> │ │ │ │ + ldr r3, [pc, #68] @ 20fe40 <__cxa_atexit@plt+0x203af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 218fe0 <__cxa_atexit@plt+0x20cc94> │ │ │ │ - b 2190a4 <__cxa_atexit@plt+0x20cd58> │ │ │ │ + beq 20fe28 <__cxa_atexit@plt+0x203adc> │ │ │ │ + b 20feec <__cxa_atexit@plt+0x203ba0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -537394,211 +528068,211 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldr r0, [r2, #15] │ │ │ │ ldr r2, [r2, #19] │ │ │ │ - ldr lr, [pc, #60] @ 219064 <__cxa_atexit@plt+0x20cd18> │ │ │ │ + ldr lr, [pc, #60] @ 20feac <__cxa_atexit@plt+0x203b60> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #-12] │ │ │ │ stmda r3, {r0, r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21905c <__cxa_atexit@plt+0x20cd10> │ │ │ │ - ldr r2, [pc, #32] @ 219068 <__cxa_atexit@plt+0x20cd1c> │ │ │ │ + beq 20fea4 <__cxa_atexit@plt+0x203b58> │ │ │ │ + ldr r2, [pc, #32] @ 20feb0 <__cxa_atexit@plt+0x203b64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21905c <__cxa_atexit@plt+0x20cd10> │ │ │ │ - b 2190a4 <__cxa_atexit@plt+0x20cd58> │ │ │ │ + beq 20fea4 <__cxa_atexit@plt+0x203b58> │ │ │ │ + b 20feec <__cxa_atexit@plt+0x203ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 219098 <__cxa_atexit@plt+0x20cd4c> │ │ │ │ + ldr r3, [pc, #28] @ 20fee0 <__cxa_atexit@plt+0x203b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219090 <__cxa_atexit@plt+0x20cd44> │ │ │ │ - b 2190a4 <__cxa_atexit@plt+0x20cd58> │ │ │ │ + beq 20fed8 <__cxa_atexit@plt+0x203b8c> │ │ │ │ + b 20feec <__cxa_atexit@plt+0x203ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2190f4 <__cxa_atexit@plt+0x20cda8> │ │ │ │ - ldr r3, [pc, #112] @ 219128 <__cxa_atexit@plt+0x20cddc> │ │ │ │ + bne 20ff3c <__cxa_atexit@plt+0x203bf0> │ │ │ │ + ldr r3, [pc, #112] @ 20ff70 <__cxa_atexit@plt+0x203c24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219110 <__cxa_atexit@plt+0x20cdc4> │ │ │ │ - ldr r2, [pc, #92] @ 21912c <__cxa_atexit@plt+0x20cde0> │ │ │ │ + beq 20ff58 <__cxa_atexit@plt+0x203c0c> │ │ │ │ + ldr r2, [pc, #92] @ 20ff74 <__cxa_atexit@plt+0x203c28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ tst r3, #3 │ │ │ │ - beq 219118 <__cxa_atexit@plt+0x20cdcc> │ │ │ │ + beq 20ff60 <__cxa_atexit@plt+0x203c14> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219188 <__cxa_atexit@plt+0x20ce3c> │ │ │ │ - ldr r3, [pc, #40] @ 219124 <__cxa_atexit@plt+0x20cdd8> │ │ │ │ + b 20ffd0 <__cxa_atexit@plt+0x203c84> │ │ │ │ + ldr r3, [pc, #40] @ 20ff6c <__cxa_atexit@plt+0x203c20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219110 <__cxa_atexit@plt+0x20cdc4> │ │ │ │ - b 2192d4 <__cxa_atexit@plt+0x20cf88> │ │ │ │ + beq 20ff58 <__cxa_atexit@plt+0x203c0c> │ │ │ │ + b 21011c <__cxa_atexit@plt+0x203dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 219170 <__cxa_atexit@plt+0x20ce24> │ │ │ │ + ldr r2, [pc, #44] @ 20ffb8 <__cxa_atexit@plt+0x203c6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219168 <__cxa_atexit@plt+0x20ce1c> │ │ │ │ + beq 20ffb0 <__cxa_atexit@plt+0x203c64> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219188 <__cxa_atexit@plt+0x20ce3c> │ │ │ │ + b 20ffd0 <__cxa_atexit@plt+0x203c84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219188 <__cxa_atexit@plt+0x20ce3c> │ │ │ │ + b 20ffd0 <__cxa_atexit@plt+0x203c84> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 219220 <__cxa_atexit@plt+0x20ced4> │ │ │ │ + ldr r2, [pc, #140] @ 210068 <__cxa_atexit@plt+0x203d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 219224 <__cxa_atexit@plt+0x20ced8> │ │ │ │ + ldr r1, [pc, #136] @ 21006c <__cxa_atexit@plt+0x203d20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 2191e0 <__cxa_atexit@plt+0x20ce94> │ │ │ │ + bne 210028 <__cxa_atexit@plt+0x203cdc> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219214 <__cxa_atexit@plt+0x20cec8> │ │ │ │ + beq 21005c <__cxa_atexit@plt+0x203d10> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21920c <__cxa_atexit@plt+0x20cec0> │ │ │ │ + beq 210054 <__cxa_atexit@plt+0x203d08> │ │ │ │ str r7, [r5] │ │ │ │ - b 21919c <__cxa_atexit@plt+0x20ce50> │ │ │ │ - ldr r3, [pc, #64] @ 219228 <__cxa_atexit@plt+0x20cedc> │ │ │ │ + b 20ffe4 <__cxa_atexit@plt+0x203c98> │ │ │ │ + ldr r3, [pc, #64] @ 210070 <__cxa_atexit@plt+0x203d24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21920c <__cxa_atexit@plt+0x20cec0> │ │ │ │ - ldr r3, [pc, #44] @ 21922c <__cxa_atexit@plt+0x20cee0> │ │ │ │ + beq 210054 <__cxa_atexit@plt+0x203d08> │ │ │ │ + ldr r3, [pc, #44] @ 210074 <__cxa_atexit@plt+0x203d28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 219264 <__cxa_atexit@plt+0x20cf18> │ │ │ │ + ldr r3, [pc, #36] @ 2100ac <__cxa_atexit@plt+0x203d60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21925c <__cxa_atexit@plt+0x20cf10> │ │ │ │ + beq 2100a4 <__cxa_atexit@plt+0x203d58> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219188 <__cxa_atexit@plt+0x20ce3c> │ │ │ │ + b 20ffd0 <__cxa_atexit@plt+0x203c84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219188 <__cxa_atexit@plt+0x20ce3c> │ │ │ │ + b 20ffd0 <__cxa_atexit@plt+0x203c84> │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 219298 <__cxa_atexit@plt+0x20cf4c> │ │ │ │ + ldr r3, [pc, #12] @ 2100e0 <__cxa_atexit@plt+0x203d94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2192c8 <__cxa_atexit@plt+0x20cf7c> │ │ │ │ + ldr r3, [pc, #28] @ 210110 <__cxa_atexit@plt+0x203dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2192c0 <__cxa_atexit@plt+0x20cf74> │ │ │ │ - b 2192d4 <__cxa_atexit@plt+0x20cf88> │ │ │ │ + beq 210108 <__cxa_atexit@plt+0x203dbc> │ │ │ │ + b 21011c <__cxa_atexit@plt+0x203dd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219308 <__cxa_atexit@plt+0x20cfbc> │ │ │ │ - ldr r3, [pc, #152] @ 219380 <__cxa_atexit@plt+0x20d034> │ │ │ │ + bne 210150 <__cxa_atexit@plt+0x203e04> │ │ │ │ + ldr r3, [pc, #152] @ 2101c8 <__cxa_atexit@plt+0x203e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219354 <__cxa_atexit@plt+0x20d008> │ │ │ │ + beq 21019c <__cxa_atexit@plt+0x203e50> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21939c <__cxa_atexit@plt+0x20d050> │ │ │ │ - ldr r2, [pc, #104] @ 219378 <__cxa_atexit@plt+0x20d02c> │ │ │ │ + b 2101e4 <__cxa_atexit@plt+0x203e98> │ │ │ │ + ldr r2, [pc, #104] @ 2101c0 <__cxa_atexit@plt+0x203e74> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21935c <__cxa_atexit@plt+0x20d010> │ │ │ │ + beq 2101a4 <__cxa_atexit@plt+0x203e58> │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 219368 <__cxa_atexit@plt+0x20d01c> │ │ │ │ - ldr r2, [pc, #68] @ 21937c <__cxa_atexit@plt+0x20d030> │ │ │ │ + bne 2101b0 <__cxa_atexit@plt+0x203e64> │ │ │ │ + ldr r2, [pc, #68] @ 2101c4 <__cxa_atexit@plt+0x203e78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -537616,38 +528290,38 @@ │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21939c <__cxa_atexit@plt+0x20d050> │ │ │ │ + b 2101e4 <__cxa_atexit@plt+0x203e98> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2193d0 <__cxa_atexit@plt+0x20d084> │ │ │ │ - ldr r3, [pc, #124] @ 219434 <__cxa_atexit@plt+0x20d0e8> │ │ │ │ + bne 210218 <__cxa_atexit@plt+0x203ecc> │ │ │ │ + ldr r3, [pc, #124] @ 21027c <__cxa_atexit@plt+0x203f30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #84] @ 21942c <__cxa_atexit@plt+0x20d0e0> │ │ │ │ + ldr r3, [pc, #84] @ 210274 <__cxa_atexit@plt+0x203f28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 219414 <__cxa_atexit@plt+0x20d0c8> │ │ │ │ + beq 21025c <__cxa_atexit@plt+0x203f10> │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21941c <__cxa_atexit@plt+0x20d0d0> │ │ │ │ - ldr r3, [pc, #52] @ 219430 <__cxa_atexit@plt+0x20d0e4> │ │ │ │ + bne 210264 <__cxa_atexit@plt+0x203f18> │ │ │ │ + ldr r3, [pc, #52] @ 210278 <__cxa_atexit@plt+0x203f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537658,62 +528332,62 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21946c <__cxa_atexit@plt+0x20d120> │ │ │ │ + ldr r3, [pc, #36] @ 2102b4 <__cxa_atexit@plt+0x203f68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219464 <__cxa_atexit@plt+0x20d118> │ │ │ │ + beq 2102ac <__cxa_atexit@plt+0x203f60> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21939c <__cxa_atexit@plt+0x20d050> │ │ │ │ + b 2101e4 <__cxa_atexit@plt+0x203e98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21939c <__cxa_atexit@plt+0x20d050> │ │ │ │ + b 2101e4 <__cxa_atexit@plt+0x203e98> │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2194c0 <__cxa_atexit@plt+0x20d174> │ │ │ │ - ldr r3, [pc, #40] @ 2194d0 <__cxa_atexit@plt+0x20d184> │ │ │ │ + bne 210308 <__cxa_atexit@plt+0x203fbc> │ │ │ │ + ldr r3, [pc, #40] @ 210318 <__cxa_atexit@plt+0x203fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 219534 <__cxa_atexit@plt+0x20d1e8> │ │ │ │ + ldr r3, [pc, #80] @ 21037c <__cxa_atexit@plt+0x204030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21951c <__cxa_atexit@plt+0x20d1d0> │ │ │ │ + beq 210364 <__cxa_atexit@plt+0x204018> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219524 <__cxa_atexit@plt+0x20d1d8> │ │ │ │ - ldr r3, [pc, #52] @ 219538 <__cxa_atexit@plt+0x20d1ec> │ │ │ │ + bne 21036c <__cxa_atexit@plt+0x204020> │ │ │ │ + ldr r3, [pc, #52] @ 210380 <__cxa_atexit@plt+0x204034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537726,16 +528400,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219574 <__cxa_atexit@plt+0x20d228> │ │ │ │ - ldr r3, [pc, #40] @ 219584 <__cxa_atexit@plt+0x20d238> │ │ │ │ + bne 2103bc <__cxa_atexit@plt+0x204070> │ │ │ │ + ldr r3, [pc, #40] @ 2103cc <__cxa_atexit@plt+0x204080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537745,39 +528419,39 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2195c0 <__cxa_atexit@plt+0x20d274> │ │ │ │ - ldr r3, [pc, #40] @ 2195d0 <__cxa_atexit@plt+0x20d284> │ │ │ │ + bne 210408 <__cxa_atexit@plt+0x2040bc> │ │ │ │ + ldr r3, [pc, #40] @ 210418 <__cxa_atexit@plt+0x2040cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 219634 <__cxa_atexit@plt+0x20d2e8> │ │ │ │ + ldr r3, [pc, #80] @ 21047c <__cxa_atexit@plt+0x204130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21961c <__cxa_atexit@plt+0x20d2d0> │ │ │ │ + beq 210464 <__cxa_atexit@plt+0x204118> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219624 <__cxa_atexit@plt+0x20d2d8> │ │ │ │ - ldr r3, [pc, #52] @ 219638 <__cxa_atexit@plt+0x20d2ec> │ │ │ │ + bne 21046c <__cxa_atexit@plt+0x204120> │ │ │ │ + ldr r3, [pc, #52] @ 210480 <__cxa_atexit@plt+0x204134> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537790,16 +528464,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219674 <__cxa_atexit@plt+0x20d328> │ │ │ │ - ldr r3, [pc, #40] @ 219684 <__cxa_atexit@plt+0x20d338> │ │ │ │ + bne 2104bc <__cxa_atexit@plt+0x204170> │ │ │ │ + ldr r3, [pc, #40] @ 2104cc <__cxa_atexit@plt+0x204180> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -537811,69 +528485,69 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2196ec <__cxa_atexit@plt+0x20d3a0> │ │ │ │ - ldr r3, [pc, #84] @ 219704 <__cxa_atexit@plt+0x20d3b8> │ │ │ │ + bcc 210534 <__cxa_atexit@plt+0x2041e8> │ │ │ │ + ldr r3, [pc, #84] @ 21054c <__cxa_atexit@plt+0x204200> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 219708 <__cxa_atexit@plt+0x20d3bc> │ │ │ │ + ldr r2, [pc, #80] @ 210550 <__cxa_atexit@plt+0x204204> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 21970c <__cxa_atexit@plt+0x20d3c0> │ │ │ │ + ldr r1, [pc, #76] @ 210554 <__cxa_atexit@plt+0x204208> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 219710 <__cxa_atexit@plt+0x20d3c4> │ │ │ │ + ldr r7, [pc, #28] @ 210558 <__cxa_atexit@plt+0x20420c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - tstpeq lr, ip, ror #2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010f7c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2197f4 <__cxa_atexit@plt+0x20d4a8> │ │ │ │ - ldr r2, [pc, #232] @ 21981c <__cxa_atexit@plt+0x20d4d0> │ │ │ │ + bhi 21063c <__cxa_atexit@plt+0x2042f0> │ │ │ │ + ldr r2, [pc, #232] @ 210664 <__cxa_atexit@plt+0x204318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 219800 <__cxa_atexit@plt+0x20d4b4> │ │ │ │ - ldr r7, [pc, #208] @ 219824 <__cxa_atexit@plt+0x20d4d8> │ │ │ │ + bcc 210648 <__cxa_atexit@plt+0x2042fc> │ │ │ │ + ldr r7, [pc, #208] @ 21066c <__cxa_atexit@plt+0x204320> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 219828 <__cxa_atexit@plt+0x20d4dc> │ │ │ │ + ldr lr, [pc, #204] @ 210670 <__cxa_atexit@plt+0x204324> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21982c <__cxa_atexit@plt+0x20d4e0> │ │ │ │ + ldr r1, [pc, #200] @ 210674 <__cxa_atexit@plt+0x204328> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 219830 <__cxa_atexit@plt+0x20d4e4> │ │ │ │ + ldr r0, [pc, #196] @ 210678 <__cxa_atexit@plt+0x20432c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 219834 <__cxa_atexit@plt+0x20d4e8> │ │ │ │ + ldr r2, [pc, #192] @ 21067c <__cxa_atexit@plt+0x204330> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 219838 <__cxa_atexit@plt+0x20d4ec> │ │ │ │ + ldr r9, [pc, #188] @ 210680 <__cxa_atexit@plt+0x204334> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21983c <__cxa_atexit@plt+0x20d4f0> │ │ │ │ + ldr sl, [pc, #184] @ 210684 <__cxa_atexit@plt+0x204338> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -537898,99 +528572,99 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 219820 <__cxa_atexit@plt+0x20d4d4> │ │ │ │ + ldr r7, [pc, #24] @ 210668 <__cxa_atexit@plt+0x20431c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01203c3c │ │ │ │ - tstpeq lr, r4, lsr r0 @ p-variant is OBSOLETE │ │ │ │ + strdeq ip, [r0, -r4]! │ │ │ │ + tsteq pc, ip, asr fp @ │ │ │ │ @ instruction: 0xffff7a24 │ │ │ │ @ instruction: 0xffff7fb4 │ │ │ │ @ instruction: 0xffff7da4 │ │ │ │ @ instruction: 0xffff7ec8 │ │ │ │ @ instruction: 0xffff7af4 │ │ │ │ @ instruction: 0xffff7cb8 │ │ │ │ @ instruction: 0xffff7c10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2198a4 <__cxa_atexit@plt+0x20d558> │ │ │ │ - ldr r2, [pc, #108] @ 2198cc <__cxa_atexit@plt+0x20d580> │ │ │ │ + bhi 2106ec <__cxa_atexit@plt+0x2043a0> │ │ │ │ + ldr r2, [pc, #108] @ 210714 <__cxa_atexit@plt+0x2043c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2198b0 <__cxa_atexit@plt+0x20d564> │ │ │ │ - ldr r7, [pc, #84] @ 2198d4 <__cxa_atexit@plt+0x20d588> │ │ │ │ + bcc 2106f8 <__cxa_atexit@plt+0x2043ac> │ │ │ │ + ldr r7, [pc, #84] @ 21071c <__cxa_atexit@plt+0x2043d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 2198d8 <__cxa_atexit@plt+0x20d58c> │ │ │ │ + ldr r2, [pc, #80] @ 210720 <__cxa_atexit@plt+0x2043d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2198d0 <__cxa_atexit@plt+0x20d584> │ │ │ │ + ldr r7, [pc, #24] @ 210718 <__cxa_atexit@plt+0x2043cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01203b10 │ │ │ │ - smlabbeq lr, r0, pc, lr @ │ │ │ │ + smlawteq r0, r8, ip, ip │ │ │ │ + smlatbeq pc, r8, sl, r7 @ │ │ │ │ @ instruction: 0xffff7338 │ │ │ │ @ instruction: 0xffff7460 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21996c <__cxa_atexit@plt+0x20d620> │ │ │ │ - ldr r3, [pc, #120] @ 219974 <__cxa_atexit@plt+0x20d628> │ │ │ │ + bhi 2107b4 <__cxa_atexit@plt+0x204468> │ │ │ │ + ldr r3, [pc, #120] @ 2107bc <__cxa_atexit@plt+0x204470> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-16]! │ │ │ │ stmib r7, {r0, r2} │ │ │ │ str r1, [r7, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 219954 <__cxa_atexit@plt+0x20d608> │ │ │ │ - ldr r3, [pc, #80] @ 219978 <__cxa_atexit@plt+0x20d62c> │ │ │ │ + beq 21079c <__cxa_atexit@plt+0x204450> │ │ │ │ + ldr r3, [pc, #80] @ 2107c0 <__cxa_atexit@plt+0x204474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219964 <__cxa_atexit@plt+0x20d618> │ │ │ │ - b 2199cc <__cxa_atexit@plt+0x20d680> │ │ │ │ + beq 2107ac <__cxa_atexit@plt+0x204460> │ │ │ │ + b 210814 <__cxa_atexit@plt+0x2044c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -538000,191 +528674,191 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ - ldr r0, [pc, #32] @ 2199c0 <__cxa_atexit@plt+0x20d674> │ │ │ │ + ldr r0, [pc, #32] @ 210808 <__cxa_atexit@plt+0x2044bc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2199b8 <__cxa_atexit@plt+0x20d66c> │ │ │ │ - b 2199cc <__cxa_atexit@plt+0x20d680> │ │ │ │ + beq 210800 <__cxa_atexit@plt+0x2044b4> │ │ │ │ + b 210814 <__cxa_atexit@plt+0x2044c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219a1c <__cxa_atexit@plt+0x20d6d0> │ │ │ │ - ldr r2, [pc, #112] @ 219a50 <__cxa_atexit@plt+0x20d704> │ │ │ │ + bne 210864 <__cxa_atexit@plt+0x204518> │ │ │ │ + ldr r2, [pc, #112] @ 210898 <__cxa_atexit@plt+0x20454c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 219a40 <__cxa_atexit@plt+0x20d6f4> │ │ │ │ + beq 210888 <__cxa_atexit@plt+0x20453c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #84] @ 219a54 <__cxa_atexit@plt+0x20d708> │ │ │ │ + ldr r2, [pc, #84] @ 21089c <__cxa_atexit@plt+0x204550> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219a38 <__cxa_atexit@plt+0x20d6ec> │ │ │ │ + beq 210880 <__cxa_atexit@plt+0x204534> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219ab0 <__cxa_atexit@plt+0x20d764> │ │ │ │ - ldr r3, [pc, #40] @ 219a4c <__cxa_atexit@plt+0x20d700> │ │ │ │ + b 2108f8 <__cxa_atexit@plt+0x2045ac> │ │ │ │ + ldr r3, [pc, #40] @ 210894 <__cxa_atexit@plt+0x204548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219a38 <__cxa_atexit@plt+0x20d6ec> │ │ │ │ - b 219bfc <__cxa_atexit@plt+0x20d8b0> │ │ │ │ + beq 210880 <__cxa_atexit@plt+0x204534> │ │ │ │ + b 210a44 <__cxa_atexit@plt+0x2046f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 219a98 <__cxa_atexit@plt+0x20d74c> │ │ │ │ + ldr r2, [pc, #36] @ 2108e0 <__cxa_atexit@plt+0x204594> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219a90 <__cxa_atexit@plt+0x20d744> │ │ │ │ + beq 2108d8 <__cxa_atexit@plt+0x20458c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219ab0 <__cxa_atexit@plt+0x20d764> │ │ │ │ + b 2108f8 <__cxa_atexit@plt+0x2045ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219ab0 <__cxa_atexit@plt+0x20d764> │ │ │ │ + b 2108f8 <__cxa_atexit@plt+0x2045ac> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 219b48 <__cxa_atexit@plt+0x20d7fc> │ │ │ │ + ldr r2, [pc, #140] @ 210990 <__cxa_atexit@plt+0x204644> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 219b4c <__cxa_atexit@plt+0x20d800> │ │ │ │ + ldr r1, [pc, #136] @ 210994 <__cxa_atexit@plt+0x204648> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 219b08 <__cxa_atexit@plt+0x20d7bc> │ │ │ │ + bne 210950 <__cxa_atexit@plt+0x204604> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219b3c <__cxa_atexit@plt+0x20d7f0> │ │ │ │ + beq 210984 <__cxa_atexit@plt+0x204638> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219b34 <__cxa_atexit@plt+0x20d7e8> │ │ │ │ + beq 21097c <__cxa_atexit@plt+0x204630> │ │ │ │ str r7, [r5] │ │ │ │ - b 219ac4 <__cxa_atexit@plt+0x20d778> │ │ │ │ - ldr r3, [pc, #64] @ 219b50 <__cxa_atexit@plt+0x20d804> │ │ │ │ + b 21090c <__cxa_atexit@plt+0x2045c0> │ │ │ │ + ldr r3, [pc, #64] @ 210998 <__cxa_atexit@plt+0x20464c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219b34 <__cxa_atexit@plt+0x20d7e8> │ │ │ │ - ldr r3, [pc, #44] @ 219b54 <__cxa_atexit@plt+0x20d808> │ │ │ │ + beq 21097c <__cxa_atexit@plt+0x204630> │ │ │ │ + ldr r3, [pc, #44] @ 21099c <__cxa_atexit@plt+0x204650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 219b8c <__cxa_atexit@plt+0x20d840> │ │ │ │ + ldr r3, [pc, #36] @ 2109d4 <__cxa_atexit@plt+0x204688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219b84 <__cxa_atexit@plt+0x20d838> │ │ │ │ + beq 2109cc <__cxa_atexit@plt+0x204680> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219ab0 <__cxa_atexit@plt+0x20d764> │ │ │ │ + b 2108f8 <__cxa_atexit@plt+0x2045ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219ab0 <__cxa_atexit@plt+0x20d764> │ │ │ │ + b 2108f8 <__cxa_atexit@plt+0x2045ac> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 219bc0 <__cxa_atexit@plt+0x20d874> │ │ │ │ + ldr r3, [pc, #12] @ 210a08 <__cxa_atexit@plt+0x2046bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 219bf0 <__cxa_atexit@plt+0x20d8a4> │ │ │ │ + ldr r3, [pc, #28] @ 210a38 <__cxa_atexit@plt+0x2046ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219be8 <__cxa_atexit@plt+0x20d89c> │ │ │ │ - b 219bfc <__cxa_atexit@plt+0x20d8b0> │ │ │ │ + beq 210a30 <__cxa_atexit@plt+0x2046e4> │ │ │ │ + b 210a44 <__cxa_atexit@plt+0x2046f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219c30 <__cxa_atexit@plt+0x20d8e4> │ │ │ │ - ldr r3, [pc, #152] @ 219ca8 <__cxa_atexit@plt+0x20d95c> │ │ │ │ + bne 210a78 <__cxa_atexit@plt+0x20472c> │ │ │ │ + ldr r3, [pc, #152] @ 210af0 <__cxa_atexit@plt+0x2047a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219c7c <__cxa_atexit@plt+0x20d930> │ │ │ │ + beq 210ac4 <__cxa_atexit@plt+0x204778> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ - ldr r2, [pc, #104] @ 219ca0 <__cxa_atexit@plt+0x20d954> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ + ldr r2, [pc, #104] @ 210ae8 <__cxa_atexit@plt+0x20479c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 219c84 <__cxa_atexit@plt+0x20d938> │ │ │ │ + beq 210acc <__cxa_atexit@plt+0x204780> │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 219c90 <__cxa_atexit@plt+0x20d944> │ │ │ │ - ldr r2, [pc, #68] @ 219ca4 <__cxa_atexit@plt+0x20d958> │ │ │ │ + bne 210ad8 <__cxa_atexit@plt+0x20478c> │ │ │ │ + ldr r2, [pc, #68] @ 210aec <__cxa_atexit@plt+0x2047a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -538202,59 +528876,59 @@ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 219d4c <__cxa_atexit@plt+0x20da00> │ │ │ │ - ldr r2, [pc, #236] @ 219dcc <__cxa_atexit@plt+0x20da80> │ │ │ │ + bne 210b94 <__cxa_atexit@plt+0x204848> │ │ │ │ + ldr r2, [pc, #236] @ 210c14 <__cxa_atexit@plt+0x2048c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r1, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219d98 <__cxa_atexit@plt+0x20da4c> │ │ │ │ - ldr r2, [pc, #204] @ 219dd0 <__cxa_atexit@plt+0x20da84> │ │ │ │ + beq 210be0 <__cxa_atexit@plt+0x204894> │ │ │ │ + ldr r2, [pc, #204] @ 210c18 <__cxa_atexit@plt+0x2048cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r1, [r7, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 219db4 <__cxa_atexit@plt+0x20da68> │ │ │ │ - ldr r2, [pc, #172] @ 219dd4 <__cxa_atexit@plt+0x20da88> │ │ │ │ + beq 210bfc <__cxa_atexit@plt+0x2048b0> │ │ │ │ + ldr r2, [pc, #172] @ 210c1c <__cxa_atexit@plt+0x2048d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219d90 <__cxa_atexit@plt+0x20da44> │ │ │ │ + beq 210bd8 <__cxa_atexit@plt+0x20488c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ - ldr r3, [pc, #112] @ 219dc4 <__cxa_atexit@plt+0x20da78> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ + ldr r3, [pc, #112] @ 210c0c <__cxa_atexit@plt+0x2048c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 219d90 <__cxa_atexit@plt+0x20da44> │ │ │ │ + beq 210bd8 <__cxa_atexit@plt+0x20488c> │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 219da4 <__cxa_atexit@plt+0x20da58> │ │ │ │ - ldr r3, [pc, #80] @ 219dc8 <__cxa_atexit@plt+0x20da7c> │ │ │ │ + bne 210bec <__cxa_atexit@plt+0x2048a0> │ │ │ │ + ldr r3, [pc, #80] @ 210c10 <__cxa_atexit@plt+0x2048c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538277,242 +528951,242 @@ │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #88] @ 219e4c <__cxa_atexit@plt+0x20db00> │ │ │ │ + ldr r2, [pc, #88] @ 210c94 <__cxa_atexit@plt+0x204948> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219e34 <__cxa_atexit@plt+0x20dae8> │ │ │ │ - ldr r2, [pc, #64] @ 219e50 <__cxa_atexit@plt+0x20db04> │ │ │ │ + beq 210c7c <__cxa_atexit@plt+0x204930> │ │ │ │ + ldr r2, [pc, #64] @ 210c98 <__cxa_atexit@plt+0x20494c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 219e40 <__cxa_atexit@plt+0x20daf4> │ │ │ │ + beq 210c88 <__cxa_atexit@plt+0x20493c> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 219e94 <__cxa_atexit@plt+0x20db48> │ │ │ │ + ldr r2, [pc, #36] @ 210cdc <__cxa_atexit@plt+0x204990> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219e8c <__cxa_atexit@plt+0x20db40> │ │ │ │ + beq 210cd4 <__cxa_atexit@plt+0x204988> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 219f44 <__cxa_atexit@plt+0x20dbf8> │ │ │ │ + ldr r2, [pc, #140] @ 210d8c <__cxa_atexit@plt+0x204a40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 219f48 <__cxa_atexit@plt+0x20dbfc> │ │ │ │ + ldr r1, [pc, #136] @ 210d90 <__cxa_atexit@plt+0x204a44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 219f04 <__cxa_atexit@plt+0x20dbb8> │ │ │ │ + bne 210d4c <__cxa_atexit@plt+0x204a00> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219f38 <__cxa_atexit@plt+0x20dbec> │ │ │ │ + beq 210d80 <__cxa_atexit@plt+0x204a34> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219f30 <__cxa_atexit@plt+0x20dbe4> │ │ │ │ + beq 210d78 <__cxa_atexit@plt+0x204a2c> │ │ │ │ str r7, [r5] │ │ │ │ - b 219ec0 <__cxa_atexit@plt+0x20db74> │ │ │ │ - ldr r3, [pc, #64] @ 219f4c <__cxa_atexit@plt+0x20dc00> │ │ │ │ + b 210d08 <__cxa_atexit@plt+0x2049bc> │ │ │ │ + ldr r3, [pc, #64] @ 210d94 <__cxa_atexit@plt+0x204a48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219f30 <__cxa_atexit@plt+0x20dbe4> │ │ │ │ - ldr r3, [pc, #44] @ 219f50 <__cxa_atexit@plt+0x20dc04> │ │ │ │ + beq 210d78 <__cxa_atexit@plt+0x204a2c> │ │ │ │ + ldr r3, [pc, #44] @ 210d98 <__cxa_atexit@plt+0x204a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 219f88 <__cxa_atexit@plt+0x20dc3c> │ │ │ │ + ldr r3, [pc, #36] @ 210dd0 <__cxa_atexit@plt+0x204a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 219f80 <__cxa_atexit@plt+0x20dc34> │ │ │ │ + beq 210dc8 <__cxa_atexit@plt+0x204a7c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 219eac <__cxa_atexit@plt+0x20db60> │ │ │ │ + b 210cf4 <__cxa_atexit@plt+0x2049a8> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 219fbc <__cxa_atexit@plt+0x20dc70> │ │ │ │ + ldr r3, [pc, #12] @ 210e04 <__cxa_atexit@plt+0x204ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 21a030 <__cxa_atexit@plt+0x20dce4> │ │ │ │ + ldr r2, [pc, #92] @ 210e78 <__cxa_atexit@plt+0x204b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21a028 <__cxa_atexit@plt+0x20dcdc> │ │ │ │ + beq 210e70 <__cxa_atexit@plt+0x204b24> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21a004 <__cxa_atexit@plt+0x20dcb8> │ │ │ │ - ldr r2, [pc, #68] @ 21a038 <__cxa_atexit@plt+0x20dcec> │ │ │ │ + bne 210e4c <__cxa_atexit@plt+0x204b00> │ │ │ │ + ldr r2, [pc, #68] @ 210e80 <__cxa_atexit@plt+0x204b34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #40] @ 21a034 <__cxa_atexit@plt+0x20dce8> │ │ │ │ + ldr r2, [pc, #40] @ 210e7c <__cxa_atexit@plt+0x204b30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21a028 <__cxa_atexit@plt+0x20dcdc> │ │ │ │ + beq 210e70 <__cxa_atexit@plt+0x204b24> │ │ │ │ add r5, r3, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a068 <__cxa_atexit@plt+0x20dd1c> │ │ │ │ - ldr r3, [pc, #64] @ 21a098 <__cxa_atexit@plt+0x20dd4c> │ │ │ │ + bne 210eb0 <__cxa_atexit@plt+0x204b64> │ │ │ │ + ldr r3, [pc, #64] @ 210ee0 <__cxa_atexit@plt+0x204b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #36] @ 21a094 <__cxa_atexit@plt+0x20dd48> │ │ │ │ + ldr r3, [pc, #36] @ 210edc <__cxa_atexit@plt+0x204b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21a08c <__cxa_atexit@plt+0x20dd40> │ │ │ │ + beq 210ed4 <__cxa_atexit@plt+0x204b88> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21a0d0 <__cxa_atexit@plt+0x20dd84> │ │ │ │ + ldr r3, [pc, #36] @ 210f18 <__cxa_atexit@plt+0x204bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21a0c8 <__cxa_atexit@plt+0x20dd7c> │ │ │ │ + beq 210f10 <__cxa_atexit@plt+0x204bc4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 219cc4 <__cxa_atexit@plt+0x20d978> │ │ │ │ + b 210b0c <__cxa_atexit@plt+0x2047c0> │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a13c <__cxa_atexit@plt+0x20ddf0> │ │ │ │ - ldr r3, [pc, #40] @ 21a14c <__cxa_atexit@plt+0x20de00> │ │ │ │ + bne 210f84 <__cxa_atexit@plt+0x204c38> │ │ │ │ + ldr r3, [pc, #40] @ 210f94 <__cxa_atexit@plt+0x204c48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21a1b0 <__cxa_atexit@plt+0x20de64> │ │ │ │ + ldr r3, [pc, #80] @ 210ff8 <__cxa_atexit@plt+0x204cac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21a198 <__cxa_atexit@plt+0x20de4c> │ │ │ │ + beq 210fe0 <__cxa_atexit@plt+0x204c94> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a1a0 <__cxa_atexit@plt+0x20de54> │ │ │ │ - ldr r3, [pc, #52] @ 21a1b4 <__cxa_atexit@plt+0x20de68> │ │ │ │ + bne 210fe8 <__cxa_atexit@plt+0x204c9c> │ │ │ │ + ldr r3, [pc, #52] @ 210ffc <__cxa_atexit@plt+0x204cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538525,16 +529199,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a1f0 <__cxa_atexit@plt+0x20dea4> │ │ │ │ - ldr r3, [pc, #40] @ 21a200 <__cxa_atexit@plt+0x20deb4> │ │ │ │ + bne 211038 <__cxa_atexit@plt+0x204cec> │ │ │ │ + ldr r3, [pc, #40] @ 211048 <__cxa_atexit@plt+0x204cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538544,39 +529218,39 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a23c <__cxa_atexit@plt+0x20def0> │ │ │ │ - ldr r3, [pc, #40] @ 21a24c <__cxa_atexit@plt+0x20df00> │ │ │ │ + bne 211084 <__cxa_atexit@plt+0x204d38> │ │ │ │ + ldr r3, [pc, #40] @ 211094 <__cxa_atexit@plt+0x204d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21a2b0 <__cxa_atexit@plt+0x20df64> │ │ │ │ + ldr r3, [pc, #80] @ 2110f8 <__cxa_atexit@plt+0x204dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21a298 <__cxa_atexit@plt+0x20df4c> │ │ │ │ + beq 2110e0 <__cxa_atexit@plt+0x204d94> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a2a0 <__cxa_atexit@plt+0x20df54> │ │ │ │ - ldr r3, [pc, #52] @ 21a2b4 <__cxa_atexit@plt+0x20df68> │ │ │ │ + bne 2110e8 <__cxa_atexit@plt+0x204d9c> │ │ │ │ + ldr r3, [pc, #52] @ 2110fc <__cxa_atexit@plt+0x204db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538589,16 +529263,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a2f0 <__cxa_atexit@plt+0x20dfa4> │ │ │ │ - ldr r3, [pc, #40] @ 21a300 <__cxa_atexit@plt+0x20dfb4> │ │ │ │ + bne 211138 <__cxa_atexit@plt+0x204dec> │ │ │ │ + ldr r3, [pc, #40] @ 211148 <__cxa_atexit@plt+0x204dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538610,70 +529284,70 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21a36c <__cxa_atexit@plt+0x20e020> │ │ │ │ - ldr r3, [pc, #88] @ 21a384 <__cxa_atexit@plt+0x20e038> │ │ │ │ + bcc 2111b4 <__cxa_atexit@plt+0x204e68> │ │ │ │ + ldr r3, [pc, #88] @ 2111cc <__cxa_atexit@plt+0x204e80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 21a388 <__cxa_atexit@plt+0x20e03c> │ │ │ │ + ldr r2, [pc, #84] @ 2111d0 <__cxa_atexit@plt+0x204e84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 21a38c <__cxa_atexit@plt+0x20e040> │ │ │ │ + ldr r1, [pc, #80] @ 2111d4 <__cxa_atexit@plt+0x204e88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 21a390 <__cxa_atexit@plt+0x20e044> │ │ │ │ + ldr r7, [pc, #28] @ 2111d8 <__cxa_atexit@plt+0x204e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ - strdeq lr, [lr, -r0] │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21a474 <__cxa_atexit@plt+0x20e128> │ │ │ │ - ldr r2, [pc, #232] @ 21a49c <__cxa_atexit@plt+0x20e150> │ │ │ │ + bhi 2112bc <__cxa_atexit@plt+0x204f70> │ │ │ │ + ldr r2, [pc, #232] @ 2112e4 <__cxa_atexit@plt+0x204f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21a480 <__cxa_atexit@plt+0x20e134> │ │ │ │ - ldr r7, [pc, #208] @ 21a4a4 <__cxa_atexit@plt+0x20e158> │ │ │ │ + bcc 2112c8 <__cxa_atexit@plt+0x204f7c> │ │ │ │ + ldr r7, [pc, #208] @ 2112ec <__cxa_atexit@plt+0x204fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21a4a8 <__cxa_atexit@plt+0x20e15c> │ │ │ │ + ldr lr, [pc, #204] @ 2112f0 <__cxa_atexit@plt+0x204fa4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21a4ac <__cxa_atexit@plt+0x20e160> │ │ │ │ + ldr r1, [pc, #200] @ 2112f4 <__cxa_atexit@plt+0x204fa8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21a4b0 <__cxa_atexit@plt+0x20e164> │ │ │ │ + ldr r0, [pc, #196] @ 2112f8 <__cxa_atexit@plt+0x204fac> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21a4b4 <__cxa_atexit@plt+0x20e168> │ │ │ │ + ldr r2, [pc, #192] @ 2112fc <__cxa_atexit@plt+0x204fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21a4b8 <__cxa_atexit@plt+0x20e16c> │ │ │ │ + ldr r9, [pc, #188] @ 211300 <__cxa_atexit@plt+0x204fb4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21a4bc <__cxa_atexit@plt+0x20e170> │ │ │ │ + ldr sl, [pc, #184] @ 211304 <__cxa_atexit@plt+0x204fb8> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -538698,91 +529372,91 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21a4a0 <__cxa_atexit@plt+0x20e154> │ │ │ │ + ldr r7, [pc, #24] @ 2112e8 <__cxa_atexit@plt+0x204f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01202fbc │ │ │ │ - @ instruction: 0x010ee3b4 │ │ │ │ + @ instruction: 0x0120c174 │ │ │ │ + ldrdeq r6, [pc, -ip] │ │ │ │ @ instruction: 0xffff6da4 │ │ │ │ @ instruction: 0xffff7334 │ │ │ │ @ instruction: 0xffff7124 │ │ │ │ @ instruction: 0xffff7248 │ │ │ │ @ instruction: 0xffff6e74 │ │ │ │ @ instruction: 0xffff7038 │ │ │ │ @ instruction: 0xffff6f90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21a528 <__cxa_atexit@plt+0x20e1dc> │ │ │ │ - ldr r2, [pc, #112] @ 21a550 <__cxa_atexit@plt+0x20e204> │ │ │ │ + bhi 211370 <__cxa_atexit@plt+0x205024> │ │ │ │ + ldr r2, [pc, #112] @ 211398 <__cxa_atexit@plt+0x20504c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21a534 <__cxa_atexit@plt+0x20e1e8> │ │ │ │ - ldr r7, [pc, #88] @ 21a558 <__cxa_atexit@plt+0x20e20c> │ │ │ │ + bcc 21137c <__cxa_atexit@plt+0x205030> │ │ │ │ + ldr r7, [pc, #88] @ 2113a0 <__cxa_atexit@plt+0x205054> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 21a55c <__cxa_atexit@plt+0x20e210> │ │ │ │ + ldr r2, [pc, #84] @ 2113a4 <__cxa_atexit@plt+0x205058> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21a554 <__cxa_atexit@plt+0x20e208> │ │ │ │ + ldr r7, [pc, #24] @ 21139c <__cxa_atexit@plt+0x205050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01202e90 │ │ │ │ - tsteq lr, r4, lsl #6 │ │ │ │ + @ instruction: 0x0120c048 │ │ │ │ + tsteq pc, ip, lsr #28 │ │ │ │ @ instruction: 0xffff9bb4 │ │ │ │ @ instruction: 0xffff9cdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21a5f4 <__cxa_atexit@plt+0x20e2a8> │ │ │ │ - ldr r2, [pc, #156] @ 21a61c <__cxa_atexit@plt+0x20e2d0> │ │ │ │ + bhi 21143c <__cxa_atexit@plt+0x2050f0> │ │ │ │ + ldr r2, [pc, #156] @ 211464 <__cxa_atexit@plt+0x205118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21a600 <__cxa_atexit@plt+0x20e2b4> │ │ │ │ - ldr r7, [pc, #132] @ 21a624 <__cxa_atexit@plt+0x20e2d8> │ │ │ │ + bcc 211448 <__cxa_atexit@plt+0x2050fc> │ │ │ │ + ldr r7, [pc, #132] @ 21146c <__cxa_atexit@plt+0x205120> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 21a628 <__cxa_atexit@plt+0x20e2dc> │ │ │ │ + ldr r2, [pc, #128] @ 211470 <__cxa_atexit@plt+0x205124> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 21a62c <__cxa_atexit@plt+0x20e2e0> │ │ │ │ + ldr r1, [pc, #124] @ 211474 <__cxa_atexit@plt+0x205128> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 21a630 <__cxa_atexit@plt+0x20e2e4> │ │ │ │ + ldr r0, [pc, #120] @ 211478 <__cxa_atexit@plt+0x20512c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -538794,63 +529468,63 @@ │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21a620 <__cxa_atexit@plt+0x20e2d4> │ │ │ │ + ldr r7, [pc, #24] @ 211468 <__cxa_atexit@plt+0x20511c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - tsteq lr, r0, ror #4 │ │ │ │ + @ instruction: 0x0120bfa8 │ │ │ │ + smlabbeq pc, r8, sp, r6 @ │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21a6ec <__cxa_atexit@plt+0x20e3a0> │ │ │ │ - ldr lr, [pc, #160] @ 21a6f8 <__cxa_atexit@plt+0x20e3ac> │ │ │ │ + bhi 211534 <__cxa_atexit@plt+0x2051e8> │ │ │ │ + ldr lr, [pc, #160] @ 211540 <__cxa_atexit@plt+0x2051f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 21a6b4 <__cxa_atexit@plt+0x20e368> │ │ │ │ + beq 2114fc <__cxa_atexit@plt+0x2051b0> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21a6c0 <__cxa_atexit@plt+0x20e374> │ │ │ │ - ldr r2, [pc, #108] @ 21a6fc <__cxa_atexit@plt+0x20e3b0> │ │ │ │ + bne 211508 <__cxa_atexit@plt+0x2051bc> │ │ │ │ + ldr r2, [pc, #108] @ 211544 <__cxa_atexit@plt+0x2051f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21a6e4 <__cxa_atexit@plt+0x20e398> │ │ │ │ + beq 21152c <__cxa_atexit@plt+0x2051e0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21a78c <__cxa_atexit@plt+0x20e440> │ │ │ │ + b 2115d4 <__cxa_atexit@plt+0x205288> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #56] @ 21a700 <__cxa_atexit@plt+0x20e3b4> │ │ │ │ + ldr r1, [pc, #56] @ 211548 <__cxa_atexit@plt+0x2051fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r7, [r3, #-12] │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-4] │ │ │ │ mov r8, r2 │ │ │ │ @@ -538863,27 +529537,27 @@ │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a744 <__cxa_atexit@plt+0x20e3f8> │ │ │ │ - ldr r2, [pc, #80] @ 21a770 <__cxa_atexit@plt+0x20e424> │ │ │ │ + bne 21158c <__cxa_atexit@plt+0x205240> │ │ │ │ + ldr r2, [pc, #80] @ 2115b8 <__cxa_atexit@plt+0x20526c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21a764 <__cxa_atexit@plt+0x20e418> │ │ │ │ + beq 2115ac <__cxa_atexit@plt+0x205260> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21a78c <__cxa_atexit@plt+0x20e440> │ │ │ │ - ldr r3, [pc, #40] @ 21a774 <__cxa_atexit@plt+0x20e428> │ │ │ │ + b 2115d4 <__cxa_atexit@plt+0x205288> │ │ │ │ + ldr r3, [pc, #40] @ 2115bc <__cxa_atexit@plt+0x205270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538892,42 +529566,42 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21a78c <__cxa_atexit@plt+0x20e440> │ │ │ │ + b 2115d4 <__cxa_atexit@plt+0x205288> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a814 <__cxa_atexit@plt+0x20e4c8> │ │ │ │ + bne 21165c <__cxa_atexit@plt+0x205310> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #164] @ 21a854 <__cxa_atexit@plt+0x20e508> │ │ │ │ + ldr r1, [pc, #164] @ 21169c <__cxa_atexit@plt+0x205350> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 21a820 <__cxa_atexit@plt+0x20e4d4> │ │ │ │ - ldr r1, [pc, #140] @ 21a858 <__cxa_atexit@plt+0x20e50c> │ │ │ │ + beq 211668 <__cxa_atexit@plt+0x20531c> │ │ │ │ + ldr r1, [pc, #140] @ 2116a0 <__cxa_atexit@plt+0x205354> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r8, [r2, #4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 21a830 <__cxa_atexit@plt+0x20e4e4> │ │ │ │ + beq 211678 <__cxa_atexit@plt+0x20532c> │ │ │ │ str r7, [r2] │ │ │ │ cmp r1, #2 │ │ │ │ - bne 21a83c <__cxa_atexit@plt+0x20e4f0> │ │ │ │ - ldr r3, [pc, #96] @ 21a85c <__cxa_atexit@plt+0x20e510> │ │ │ │ + bne 211684 <__cxa_atexit@plt+0x205338> │ │ │ │ + ldr r3, [pc, #96] @ 2116a4 <__cxa_atexit@plt+0x205358> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -538937,175 +529611,175 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 21a860 <__cxa_atexit@plt+0x20e514> │ │ │ │ + ldr r2, [pc, #28] @ 2116a8 <__cxa_atexit@plt+0x20535c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #100] @ 21a8e4 <__cxa_atexit@plt+0x20e598> │ │ │ │ + ldr r2, [pc, #100] @ 21172c <__cxa_atexit@plt+0x2053e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21a8c0 <__cxa_atexit@plt+0x20e574> │ │ │ │ + beq 211708 <__cxa_atexit@plt+0x2053bc> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21a8cc <__cxa_atexit@plt+0x20e580> │ │ │ │ - ldr r3, [pc, #64] @ 21a8e8 <__cxa_atexit@plt+0x20e59c> │ │ │ │ + bne 211714 <__cxa_atexit@plt+0x2053c8> │ │ │ │ + ldr r3, [pc, #64] @ 211730 <__cxa_atexit@plt+0x2053e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 21a8ec <__cxa_atexit@plt+0x20e5a0> │ │ │ │ + ldr r3, [pc, #24] @ 211734 <__cxa_atexit@plt+0x2053e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21a928 <__cxa_atexit@plt+0x20e5dc> │ │ │ │ + bne 211770 <__cxa_atexit@plt+0x205424> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ 21a944 <__cxa_atexit@plt+0x20e5f8> │ │ │ │ + ldr r2, [pc, #44] @ 21178c <__cxa_atexit@plt+0x205440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 21a940 <__cxa_atexit@plt+0x20e5f4> │ │ │ │ + ldr r3, [pc, #12] @ 211788 <__cxa_atexit@plt+0x20543c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 21a9bc <__cxa_atexit@plt+0x20e670> │ │ │ │ + ldr r2, [pc, #100] @ 211804 <__cxa_atexit@plt+0x2054b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21a998 <__cxa_atexit@plt+0x20e64c> │ │ │ │ + beq 2117e0 <__cxa_atexit@plt+0x205494> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21a9a4 <__cxa_atexit@plt+0x20e658> │ │ │ │ - ldr r3, [pc, #64] @ 21a9c0 <__cxa_atexit@plt+0x20e674> │ │ │ │ + bne 2117ec <__cxa_atexit@plt+0x2054a0> │ │ │ │ + ldr r3, [pc, #64] @ 211808 <__cxa_atexit@plt+0x2054bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 21a9c4 <__cxa_atexit@plt+0x20e678> │ │ │ │ + ldr r3, [pc, #20] @ 21180c <__cxa_atexit@plt+0x2054c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21aa00 <__cxa_atexit@plt+0x20e6b4> │ │ │ │ + bne 211848 <__cxa_atexit@plt+0x2054fc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ 21aa1c <__cxa_atexit@plt+0x20e6d0> │ │ │ │ + ldr r2, [pc, #44] @ 211864 <__cxa_atexit@plt+0x205518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 21aa18 <__cxa_atexit@plt+0x20e6cc> │ │ │ │ + ldr r3, [pc, #12] @ 211860 <__cxa_atexit@plt+0x205514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21aa54 <__cxa_atexit@plt+0x20e708> │ │ │ │ + ldr r3, [pc, #36] @ 21189c <__cxa_atexit@plt+0x205550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21aa4c <__cxa_atexit@plt+0x20e700> │ │ │ │ + beq 211894 <__cxa_atexit@plt+0x205548> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21a78c <__cxa_atexit@plt+0x20e440> │ │ │ │ + b 2115d4 <__cxa_atexit@plt+0x205288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21a78c <__cxa_atexit@plt+0x20e440> │ │ │ │ + b 2115d4 <__cxa_atexit@plt+0x205288> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21ab00 <__cxa_atexit@plt+0x20e7b4> │ │ │ │ - ldr r3, [pc, #108] @ 21ab18 <__cxa_atexit@plt+0x20e7cc> │ │ │ │ + bcc 211948 <__cxa_atexit@plt+0x2055fc> │ │ │ │ + ldr r3, [pc, #108] @ 211960 <__cxa_atexit@plt+0x205614> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 21ab1c <__cxa_atexit@plt+0x20e7d0> │ │ │ │ + ldr lr, [pc, #104] @ 211964 <__cxa_atexit@plt+0x205618> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 21ab20 <__cxa_atexit@plt+0x20e7d4> │ │ │ │ + ldr r1, [pc, #100] @ 211968 <__cxa_atexit@plt+0x20561c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #96] @ 21ab24 <__cxa_atexit@plt+0x20e7d8> │ │ │ │ + ldr r2, [pc, #96] @ 21196c <__cxa_atexit@plt+0x205620> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -539114,48 +529788,48 @@ │ │ │ │ str r8, [r7, #32] │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ add lr, r7, #40 @ 0x28 │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ str r7, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 21ab28 <__cxa_atexit@plt+0x20e7dc> │ │ │ │ + ldr r7, [pc, #32] @ 211970 <__cxa_atexit@plt+0x205624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - tsteq lr, r0, ror #26 │ │ │ │ + smlabbeq pc, r8, r8, r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21abd8 <__cxa_atexit@plt+0x20e88c> │ │ │ │ - ldr r2, [pc, #180] @ 21ac00 <__cxa_atexit@plt+0x20e8b4> │ │ │ │ + bhi 211a20 <__cxa_atexit@plt+0x2056d4> │ │ │ │ + ldr r2, [pc, #180] @ 211a48 <__cxa_atexit@plt+0x2056fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21abe4 <__cxa_atexit@plt+0x20e898> │ │ │ │ - ldr r7, [pc, #156] @ 21ac08 <__cxa_atexit@plt+0x20e8bc> │ │ │ │ + bcc 211a2c <__cxa_atexit@plt+0x2056e0> │ │ │ │ + ldr r7, [pc, #156] @ 211a50 <__cxa_atexit@plt+0x205704> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 21ac0c <__cxa_atexit@plt+0x20e8c0> │ │ │ │ + ldr lr, [pc, #152] @ 211a54 <__cxa_atexit@plt+0x205708> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 21ac10 <__cxa_atexit@plt+0x20e8c4> │ │ │ │ + ldr r1, [pc, #148] @ 211a58 <__cxa_atexit@plt+0x20570c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21ac14 <__cxa_atexit@plt+0x20e8c8> │ │ │ │ + ldr r0, [pc, #144] @ 211a5c <__cxa_atexit@plt+0x205710> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 21ac18 <__cxa_atexit@plt+0x20e8cc> │ │ │ │ + ldr r2, [pc, #140] @ 211a60 <__cxa_atexit@plt+0x205714> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -539171,55 +529845,55 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21ac04 <__cxa_atexit@plt+0x20e8b8> │ │ │ │ + ldr r7, [pc, #24] @ 211a4c <__cxa_atexit@plt+0x205700> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01202824 │ │ │ │ - tsteq lr, r8, asr ip │ │ │ │ + ldrdeq fp, [r0, -ip]! │ │ │ │ + smlabbeq pc, r0, r7, r6 @ │ │ │ │ @ instruction: 0xffff99e4 │ │ │ │ @ instruction: 0xffff9d70 │ │ │ │ @ instruction: 0xffff9b00 │ │ │ │ @ instruction: 0xffff9bcc │ │ │ │ @ instruction: 0xffff9c80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21acfc <__cxa_atexit@plt+0x20e9b0> │ │ │ │ - ldr r2, [pc, #232] @ 21ad24 <__cxa_atexit@plt+0x20e9d8> │ │ │ │ + bhi 211b44 <__cxa_atexit@plt+0x2057f8> │ │ │ │ + ldr r2, [pc, #232] @ 211b6c <__cxa_atexit@plt+0x205820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21ad08 <__cxa_atexit@plt+0x20e9bc> │ │ │ │ - ldr r7, [pc, #208] @ 21ad2c <__cxa_atexit@plt+0x20e9e0> │ │ │ │ + bcc 211b50 <__cxa_atexit@plt+0x205804> │ │ │ │ + ldr r7, [pc, #208] @ 211b74 <__cxa_atexit@plt+0x205828> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21ad30 <__cxa_atexit@plt+0x20e9e4> │ │ │ │ + ldr lr, [pc, #204] @ 211b78 <__cxa_atexit@plt+0x20582c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21ad34 <__cxa_atexit@plt+0x20e9e8> │ │ │ │ + ldr r1, [pc, #200] @ 211b7c <__cxa_atexit@plt+0x205830> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21ad38 <__cxa_atexit@plt+0x20e9ec> │ │ │ │ + ldr r0, [pc, #196] @ 211b80 <__cxa_atexit@plt+0x205834> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21ad3c <__cxa_atexit@plt+0x20e9f0> │ │ │ │ + ldr r2, [pc, #192] @ 211b84 <__cxa_atexit@plt+0x205838> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21ad40 <__cxa_atexit@plt+0x20e9f4> │ │ │ │ + ldr r9, [pc, #188] @ 211b88 <__cxa_atexit@plt+0x20583c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21ad44 <__cxa_atexit@plt+0x20e9f8> │ │ │ │ + ldr sl, [pc, #184] @ 211b8c <__cxa_atexit@plt+0x205840> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -539244,153 +529918,153 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21ad28 <__cxa_atexit@plt+0x20e9dc> │ │ │ │ + ldr r7, [pc, #24] @ 211b70 <__cxa_atexit@plt+0x205824> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01202734 │ │ │ │ - tsteq lr, ip, lsr #22 │ │ │ │ + @ instruction: 0x0120b8ec │ │ │ │ + tsteq pc, r4, asr r6 @ │ │ │ │ @ instruction: 0xffff651c │ │ │ │ @ instruction: 0xffff6aac │ │ │ │ @ instruction: 0xffff689c │ │ │ │ @ instruction: 0xffff69c0 │ │ │ │ @ instruction: 0xffff65ec │ │ │ │ @ instruction: 0xffff67b0 │ │ │ │ @ instruction: 0xffff6708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21adb0 <__cxa_atexit@plt+0x20ea64> │ │ │ │ - ldr r2, [pc, #112] @ 21add8 <__cxa_atexit@plt+0x20ea8c> │ │ │ │ + bhi 211bf8 <__cxa_atexit@plt+0x2058ac> │ │ │ │ + ldr r2, [pc, #112] @ 211c20 <__cxa_atexit@plt+0x2058d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21adbc <__cxa_atexit@plt+0x20ea70> │ │ │ │ - ldr r7, [pc, #88] @ 21ade0 <__cxa_atexit@plt+0x20ea94> │ │ │ │ + bcc 211c04 <__cxa_atexit@plt+0x2058b8> │ │ │ │ + ldr r7, [pc, #88] @ 211c28 <__cxa_atexit@plt+0x2058dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 21ade4 <__cxa_atexit@plt+0x20ea98> │ │ │ │ + ldr r2, [pc, #84] @ 211c2c <__cxa_atexit@plt+0x2058e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21addc <__cxa_atexit@plt+0x20ea90> │ │ │ │ + ldr r7, [pc, #24] @ 211c24 <__cxa_atexit@plt+0x2058d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01202608 │ │ │ │ - tsteq lr, ip, ror sl │ │ │ │ + smlawteq r0, r0, r7, fp │ │ │ │ + smlatbeq pc, r4, r5, r6 @ │ │ │ │ @ instruction: 0xffff932c │ │ │ │ @ instruction: 0xffff9454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21ae64 <__cxa_atexit@plt+0x20eb18> │ │ │ │ - ldr lr, [pc, #116] @ 21ae80 <__cxa_atexit@plt+0x20eb34> │ │ │ │ + bhi 211cac <__cxa_atexit@plt+0x205960> │ │ │ │ + ldr lr, [pc, #116] @ 211cc8 <__cxa_atexit@plt+0x20597c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r3, #-4] │ │ │ │ sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21ae70 <__cxa_atexit@plt+0x20eb24> │ │ │ │ - ldr r5, [pc, #72] @ 21ae84 <__cxa_atexit@plt+0x20eb38> │ │ │ │ + bhi 211cb8 <__cxa_atexit@plt+0x20596c> │ │ │ │ + ldr r5, [pc, #72] @ 211ccc <__cxa_atexit@plt+0x205980> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21ae54 <__cxa_atexit@plt+0x20eb08> │ │ │ │ + beq 211c9c <__cxa_atexit@plt+0x205950> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 20d9e0 <__cxa_atexit@plt+0x201694> │ │ │ │ + b 204828 <__cxa_atexit@plt+0x1f84dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21ae88 <__cxa_atexit@plt+0x20eb3c> │ │ │ │ + ldr r7, [pc, #16] @ 211cd0 <__cxa_atexit@plt+0x205984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff2ba0 │ │ │ │ - tsteq lr, ip, ror r9 │ │ │ │ + smlatbeq pc, r4, r4, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21aebc <__cxa_atexit@plt+0x20eb70> │ │ │ │ - ldr r3, [pc, #60] @ 21aee4 <__cxa_atexit@plt+0x20eb98> │ │ │ │ + bne 211d04 <__cxa_atexit@plt+0x2059b8> │ │ │ │ + ldr r3, [pc, #60] @ 211d2c <__cxa_atexit@plt+0x2059e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21aed8 <__cxa_atexit@plt+0x20eb8c> │ │ │ │ - b 21aef0 <__cxa_atexit@plt+0x20eba4> │ │ │ │ - ldr r3, [pc, #28] @ 21aee0 <__cxa_atexit@plt+0x20eb94> │ │ │ │ + beq 211d20 <__cxa_atexit@plt+0x2059d4> │ │ │ │ + b 211d38 <__cxa_atexit@plt+0x2059ec> │ │ │ │ + ldr r3, [pc, #28] @ 211d28 <__cxa_atexit@plt+0x2059dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21aed8 <__cxa_atexit@plt+0x20eb8c> │ │ │ │ - b 21b240 <__cxa_atexit@plt+0x20eef4> │ │ │ │ + beq 211d20 <__cxa_atexit@plt+0x2059d4> │ │ │ │ + b 212088 <__cxa_atexit@plt+0x205d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21af18 <__cxa_atexit@plt+0x20ebcc> │ │ │ │ - ldr r3, [pc, #92] @ 21af60 <__cxa_atexit@plt+0x20ec14> │ │ │ │ + bne 211d60 <__cxa_atexit@plt+0x205a14> │ │ │ │ + ldr r3, [pc, #92] @ 211da8 <__cxa_atexit@plt+0x205a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21af50 <__cxa_atexit@plt+0x20ec04> │ │ │ │ - b 21af6c <__cxa_atexit@plt+0x20ec20> │ │ │ │ - ldr r3, [pc, #56] @ 21af58 <__cxa_atexit@plt+0x20ec0c> │ │ │ │ + beq 211d98 <__cxa_atexit@plt+0x205a4c> │ │ │ │ + b 211db4 <__cxa_atexit@plt+0x205a68> │ │ │ │ + ldr r3, [pc, #56] @ 211da0 <__cxa_atexit@plt+0x205a54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21af50 <__cxa_atexit@plt+0x20ec04> │ │ │ │ - ldr r3, [pc, #36] @ 21af5c <__cxa_atexit@plt+0x20ec10> │ │ │ │ + beq 211d98 <__cxa_atexit@plt+0x205a4c> │ │ │ │ + ldr r3, [pc, #36] @ 211da4 <__cxa_atexit@plt+0x205a58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539399,34 +530073,34 @@ │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21afa8 <__cxa_atexit@plt+0x20ec5c> │ │ │ │ - ldr r3, [pc, #112] @ 21aff0 <__cxa_atexit@plt+0x20eca4> │ │ │ │ + bne 211df0 <__cxa_atexit@plt+0x205aa4> │ │ │ │ + ldr r3, [pc, #112] @ 211e38 <__cxa_atexit@plt+0x205aec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21afe0 <__cxa_atexit@plt+0x20ec94> │ │ │ │ - ldr r3, [pc, #92] @ 21aff4 <__cxa_atexit@plt+0x20eca8> │ │ │ │ + beq 211e28 <__cxa_atexit@plt+0x205adc> │ │ │ │ + ldr r3, [pc, #92] @ 211e3c <__cxa_atexit@plt+0x205af0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - b 21afd4 <__cxa_atexit@plt+0x20ec88> │ │ │ │ - ldr r3, [pc, #56] @ 21afe8 <__cxa_atexit@plt+0x20ec9c> │ │ │ │ + b 211e1c <__cxa_atexit@plt+0x205ad0> │ │ │ │ + ldr r3, [pc, #56] @ 211e30 <__cxa_atexit@plt+0x205ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21afe0 <__cxa_atexit@plt+0x20ec94> │ │ │ │ - ldr r3, [pc, #36] @ 21afec <__cxa_atexit@plt+0x20eca0> │ │ │ │ + beq 211e28 <__cxa_atexit@plt+0x205adc> │ │ │ │ + ldr r3, [pc, #36] @ 211e34 <__cxa_atexit@plt+0x205ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539434,46 +530108,46 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b020 <__cxa_atexit@plt+0x20ecd4> │ │ │ │ + ldr r3, [pc, #24] @ 211e68 <__cxa_atexit@plt+0x205b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21b06c <__cxa_atexit@plt+0x20ed20> │ │ │ │ + ldr r3, [pc, #56] @ 211eb4 <__cxa_atexit@plt+0x205b68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b064 <__cxa_atexit@plt+0x20ed18> │ │ │ │ - ldr r3, [pc, #36] @ 21b070 <__cxa_atexit@plt+0x20ed24> │ │ │ │ + beq 211eac <__cxa_atexit@plt+0x205b60> │ │ │ │ + ldr r3, [pc, #36] @ 211eb8 <__cxa_atexit@plt+0x205b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b09c <__cxa_atexit@plt+0x20ed50> │ │ │ │ + ldr r3, [pc, #24] @ 211ee4 <__cxa_atexit@plt+0x205b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539482,46 +530156,46 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b0e0 <__cxa_atexit@plt+0x20ed94> │ │ │ │ + ldr r3, [pc, #24] @ 211f28 <__cxa_atexit@plt+0x205bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21b12c <__cxa_atexit@plt+0x20ede0> │ │ │ │ + ldr r3, [pc, #56] @ 211f74 <__cxa_atexit@plt+0x205c28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b124 <__cxa_atexit@plt+0x20edd8> │ │ │ │ - ldr r3, [pc, #36] @ 21b130 <__cxa_atexit@plt+0x20ede4> │ │ │ │ + beq 211f6c <__cxa_atexit@plt+0x205c20> │ │ │ │ + ldr r3, [pc, #36] @ 211f78 <__cxa_atexit@plt+0x205c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b15c <__cxa_atexit@plt+0x20ee10> │ │ │ │ + ldr r3, [pc, #24] @ 211fa4 <__cxa_atexit@plt+0x205c58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539530,46 +530204,46 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b1a0 <__cxa_atexit@plt+0x20ee54> │ │ │ │ + ldr r3, [pc, #24] @ 211fe8 <__cxa_atexit@plt+0x205c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21b1ec <__cxa_atexit@plt+0x20eea0> │ │ │ │ + ldr r3, [pc, #56] @ 212034 <__cxa_atexit@plt+0x205ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b1e4 <__cxa_atexit@plt+0x20ee98> │ │ │ │ - ldr r3, [pc, #36] @ 21b1f0 <__cxa_atexit@plt+0x20eea4> │ │ │ │ + beq 21202c <__cxa_atexit@plt+0x205ce0> │ │ │ │ + ldr r3, [pc, #36] @ 212038 <__cxa_atexit@plt+0x205cec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b21c <__cxa_atexit@plt+0x20eed0> │ │ │ │ + ldr r3, [pc, #24] @ 212064 <__cxa_atexit@plt+0x205d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539580,36 +530254,36 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b284 <__cxa_atexit@plt+0x20ef38> │ │ │ │ - ldr r3, [pc, #120] @ 21b2cc <__cxa_atexit@plt+0x20ef80> │ │ │ │ + bne 2120cc <__cxa_atexit@plt+0x205d80> │ │ │ │ + ldr r3, [pc, #120] @ 212114 <__cxa_atexit@plt+0x205dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b2bc <__cxa_atexit@plt+0x20ef70> │ │ │ │ - ldr r3, [pc, #100] @ 21b2d0 <__cxa_atexit@plt+0x20ef84> │ │ │ │ + beq 212104 <__cxa_atexit@plt+0x205db8> │ │ │ │ + ldr r3, [pc, #100] @ 212118 <__cxa_atexit@plt+0x205dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #56] @ 21b2c4 <__cxa_atexit@plt+0x20ef78> │ │ │ │ + ldr r3, [pc, #56] @ 21210c <__cxa_atexit@plt+0x205dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b2bc <__cxa_atexit@plt+0x20ef70> │ │ │ │ - ldr r3, [pc, #36] @ 21b2c8 <__cxa_atexit@plt+0x20ef7c> │ │ │ │ + beq 212104 <__cxa_atexit@plt+0x205db8> │ │ │ │ + ldr r3, [pc, #36] @ 212110 <__cxa_atexit@plt+0x205dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539617,43 +530291,43 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b2fc <__cxa_atexit@plt+0x20efb0> │ │ │ │ + ldr r3, [pc, #24] @ 212144 <__cxa_atexit@plt+0x205df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #124] @ 21b38c <__cxa_atexit@plt+0x20f040> │ │ │ │ + ldr r7, [pc, #124] @ 2121d4 <__cxa_atexit@plt+0x205e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21b36c <__cxa_atexit@plt+0x20f020> │ │ │ │ - ldr r2, [pc, #104] @ 21b390 <__cxa_atexit@plt+0x20f044> │ │ │ │ + beq 2121b4 <__cxa_atexit@plt+0x205e68> │ │ │ │ + ldr r2, [pc, #104] @ 2121d8 <__cxa_atexit@plt+0x205e8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21b378 <__cxa_atexit@plt+0x20f02c> │ │ │ │ + beq 2121c0 <__cxa_atexit@plt+0x205e74> │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b380 <__cxa_atexit@plt+0x20f034> │ │ │ │ - ldr r3, [pc, #64] @ 21b394 <__cxa_atexit@plt+0x20f048> │ │ │ │ + bne 2121c8 <__cxa_atexit@plt+0x205e7c> │ │ │ │ + ldr r3, [pc, #64] @ 2121dc <__cxa_atexit@plt+0x205e90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539667,26 +530341,26 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 21b404 <__cxa_atexit@plt+0x20f0b8> │ │ │ │ + ldr r2, [pc, #88] @ 21224c <__cxa_atexit@plt+0x205f00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21b3f0 <__cxa_atexit@plt+0x20f0a4> │ │ │ │ + beq 212238 <__cxa_atexit@plt+0x205eec> │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b3f8 <__cxa_atexit@plt+0x20f0ac> │ │ │ │ - ldr r3, [pc, #48] @ 21b408 <__cxa_atexit@plt+0x20f0bc> │ │ │ │ + bne 212240 <__cxa_atexit@plt+0x205ef4> │ │ │ │ + ldr r3, [pc, #48] @ 212250 <__cxa_atexit@plt+0x205f04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539698,39 +530372,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b444 <__cxa_atexit@plt+0x20f0f8> │ │ │ │ - ldr r3, [pc, #40] @ 21b454 <__cxa_atexit@plt+0x20f108> │ │ │ │ + bne 21228c <__cxa_atexit@plt+0x205f40> │ │ │ │ + ldr r3, [pc, #40] @ 21229c <__cxa_atexit@plt+0x205f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21b4b8 <__cxa_atexit@plt+0x20f16c> │ │ │ │ + ldr r3, [pc, #80] @ 212300 <__cxa_atexit@plt+0x205fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21b4a0 <__cxa_atexit@plt+0x20f154> │ │ │ │ + beq 2122e8 <__cxa_atexit@plt+0x205f9c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b4a8 <__cxa_atexit@plt+0x20f15c> │ │ │ │ - ldr r3, [pc, #52] @ 21b4bc <__cxa_atexit@plt+0x20f170> │ │ │ │ + bne 2122f0 <__cxa_atexit@plt+0x205fa4> │ │ │ │ + ldr r3, [pc, #52] @ 212304 <__cxa_atexit@plt+0x205fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539743,62 +530417,62 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21b4f8 <__cxa_atexit@plt+0x20f1ac> │ │ │ │ - ldr r3, [pc, #40] @ 21b508 <__cxa_atexit@plt+0x20f1bc> │ │ │ │ + bne 212340 <__cxa_atexit@plt+0x205ff4> │ │ │ │ + ldr r3, [pc, #40] @ 212350 <__cxa_atexit@plt+0x206004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b534 <__cxa_atexit@plt+0x20f1e8> │ │ │ │ + ldr r3, [pc, #24] @ 21237c <__cxa_atexit@plt+0x206030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21b580 <__cxa_atexit@plt+0x20f234> │ │ │ │ + ldr r3, [pc, #56] @ 2123c8 <__cxa_atexit@plt+0x20607c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21b578 <__cxa_atexit@plt+0x20f22c> │ │ │ │ - ldr r3, [pc, #36] @ 21b584 <__cxa_atexit@plt+0x20f238> │ │ │ │ + beq 2123c0 <__cxa_atexit@plt+0x206074> │ │ │ │ + ldr r3, [pc, #36] @ 2123cc <__cxa_atexit@plt+0x206080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b5b0 <__cxa_atexit@plt+0x20f264> │ │ │ │ + ldr r3, [pc, #24] @ 2123f8 <__cxa_atexit@plt+0x2060ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -539812,22 +530486,22 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21b64c <__cxa_atexit@plt+0x20f300> │ │ │ │ - ldr r3, [pc, #112] @ 21b664 <__cxa_atexit@plt+0x20f318> │ │ │ │ + bcc 212494 <__cxa_atexit@plt+0x206148> │ │ │ │ + ldr r3, [pc, #112] @ 2124ac <__cxa_atexit@plt+0x206160> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 21b668 <__cxa_atexit@plt+0x20f31c> │ │ │ │ + ldr lr, [pc, #108] @ 2124b0 <__cxa_atexit@plt+0x206164> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 21b66c <__cxa_atexit@plt+0x20f320> │ │ │ │ + ldr r1, [pc, #104] @ 2124b4 <__cxa_atexit@plt+0x206168> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ 21b670 <__cxa_atexit@plt+0x20f324> │ │ │ │ + ldr r2, [pc, #100] @ 2124b8 <__cxa_atexit@plt+0x20616c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ @@ -539837,52 +530511,52 @@ │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r7, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 21b674 <__cxa_atexit@plt+0x20f328> │ │ │ │ + ldr r7, [pc, #32] @ 2124bc <__cxa_atexit@plt+0x206170> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - tsteq lr, r8, lsl r2 │ │ │ │ + tsteq pc, r0, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21b758 <__cxa_atexit@plt+0x20f40c> │ │ │ │ - ldr r2, [pc, #232] @ 21b780 <__cxa_atexit@plt+0x20f434> │ │ │ │ + bhi 2125a0 <__cxa_atexit@plt+0x206254> │ │ │ │ + ldr r2, [pc, #232] @ 2125c8 <__cxa_atexit@plt+0x20627c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21b764 <__cxa_atexit@plt+0x20f418> │ │ │ │ - ldr r7, [pc, #208] @ 21b788 <__cxa_atexit@plt+0x20f43c> │ │ │ │ + bcc 2125ac <__cxa_atexit@plt+0x206260> │ │ │ │ + ldr r7, [pc, #208] @ 2125d0 <__cxa_atexit@plt+0x206284> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21b78c <__cxa_atexit@plt+0x20f440> │ │ │ │ + ldr lr, [pc, #204] @ 2125d4 <__cxa_atexit@plt+0x206288> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21b790 <__cxa_atexit@plt+0x20f444> │ │ │ │ + ldr r1, [pc, #200] @ 2125d8 <__cxa_atexit@plt+0x20628c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21b794 <__cxa_atexit@plt+0x20f448> │ │ │ │ + ldr r0, [pc, #196] @ 2125dc <__cxa_atexit@plt+0x206290> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21b798 <__cxa_atexit@plt+0x20f44c> │ │ │ │ + ldr r2, [pc, #192] @ 2125e0 <__cxa_atexit@plt+0x206294> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21b79c <__cxa_atexit@plt+0x20f450> │ │ │ │ + ldr r9, [pc, #188] @ 2125e4 <__cxa_atexit@plt+0x206298> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21b7a0 <__cxa_atexit@plt+0x20f454> │ │ │ │ + ldr sl, [pc, #184] @ 2125e8 <__cxa_atexit@plt+0x20629c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -539907,57 +530581,57 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21b784 <__cxa_atexit@plt+0x20f438> │ │ │ │ + ldr r7, [pc, #24] @ 2125cc <__cxa_atexit@plt+0x206280> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - ldrdeq sp, [lr, -r0] │ │ │ │ + @ instruction: 0x0120ae90 │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ @ instruction: 0xffff5ac0 │ │ │ │ @ instruction: 0xffff6050 │ │ │ │ @ instruction: 0xffff5e40 │ │ │ │ @ instruction: 0xffff5f64 │ │ │ │ @ instruction: 0xffff5b90 │ │ │ │ @ instruction: 0xffff5d54 │ │ │ │ @ instruction: 0xffff5cac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21b884 <__cxa_atexit@plt+0x20f538> │ │ │ │ - ldr r2, [pc, #232] @ 21b8ac <__cxa_atexit@plt+0x20f560> │ │ │ │ + bhi 2126cc <__cxa_atexit@plt+0x206380> │ │ │ │ + ldr r2, [pc, #232] @ 2126f4 <__cxa_atexit@plt+0x2063a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21b890 <__cxa_atexit@plt+0x20f544> │ │ │ │ - ldr r7, [pc, #208] @ 21b8b4 <__cxa_atexit@plt+0x20f568> │ │ │ │ + bcc 2126d8 <__cxa_atexit@plt+0x20638c> │ │ │ │ + ldr r7, [pc, #208] @ 2126fc <__cxa_atexit@plt+0x2063b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21b8b8 <__cxa_atexit@plt+0x20f56c> │ │ │ │ + ldr lr, [pc, #204] @ 212700 <__cxa_atexit@plt+0x2063b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21b8bc <__cxa_atexit@plt+0x20f570> │ │ │ │ + ldr r1, [pc, #200] @ 212704 <__cxa_atexit@plt+0x2063b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21b8c0 <__cxa_atexit@plt+0x20f574> │ │ │ │ + ldr r0, [pc, #196] @ 212708 <__cxa_atexit@plt+0x2063bc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21b8c4 <__cxa_atexit@plt+0x20f578> │ │ │ │ + ldr r2, [pc, #192] @ 21270c <__cxa_atexit@plt+0x2063c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21b8c8 <__cxa_atexit@plt+0x20f57c> │ │ │ │ + ldr r9, [pc, #188] @ 212710 <__cxa_atexit@plt+0x2063c4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21b8cc <__cxa_atexit@plt+0x20f580> │ │ │ │ + ldr sl, [pc, #184] @ 212714 <__cxa_atexit@plt+0x2063c8> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -539982,90 +530656,90 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21b8b0 <__cxa_atexit@plt+0x20f564> │ │ │ │ + ldr r7, [pc, #24] @ 2126f8 <__cxa_atexit@plt+0x2063ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01201bac │ │ │ │ - ldrdeq ip, [lr, -r8] │ │ │ │ + @ instruction: 0x0120ad64 │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21b934 <__cxa_atexit@plt+0x20f5e8> │ │ │ │ - ldr r2, [pc, #108] @ 21b95c <__cxa_atexit@plt+0x20f610> │ │ │ │ + bhi 21277c <__cxa_atexit@plt+0x206430> │ │ │ │ + ldr r2, [pc, #108] @ 2127a4 <__cxa_atexit@plt+0x206458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21b940 <__cxa_atexit@plt+0x20f5f4> │ │ │ │ - ldr r7, [pc, #84] @ 21b964 <__cxa_atexit@plt+0x20f618> │ │ │ │ + bcc 212788 <__cxa_atexit@plt+0x20643c> │ │ │ │ + ldr r7, [pc, #84] @ 2127ac <__cxa_atexit@plt+0x206460> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 21b968 <__cxa_atexit@plt+0x20f61c> │ │ │ │ + ldr r2, [pc, #80] @ 2127b0 <__cxa_atexit@plt+0x206464> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21b960 <__cxa_atexit@plt+0x20f614> │ │ │ │ + ldr r7, [pc, #24] @ 2127a8 <__cxa_atexit@plt+0x20645c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlawbeq r0, r0, sl, r1 │ │ │ │ - strdeq ip, [lr, -r0] │ │ │ │ + @ instruction: 0x0120ac38 │ │ │ │ + tsteq pc, r8, lsl sl @ │ │ │ │ @ instruction: 0xffff52a8 │ │ │ │ @ instruction: 0xffff53d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21b9fc <__cxa_atexit@plt+0x20f6b0> │ │ │ │ - ldr r2, [pc, #152] @ 21ba24 <__cxa_atexit@plt+0x20f6d8> │ │ │ │ + bhi 212844 <__cxa_atexit@plt+0x2064f8> │ │ │ │ + ldr r2, [pc, #152] @ 21286c <__cxa_atexit@plt+0x206520> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21ba08 <__cxa_atexit@plt+0x20f6bc> │ │ │ │ - ldr r7, [pc, #128] @ 21ba2c <__cxa_atexit@plt+0x20f6e0> │ │ │ │ + bcc 212850 <__cxa_atexit@plt+0x206504> │ │ │ │ + ldr r7, [pc, #128] @ 212874 <__cxa_atexit@plt+0x206528> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 21ba30 <__cxa_atexit@plt+0x20f6e4> │ │ │ │ + ldr r2, [pc, #124] @ 212878 <__cxa_atexit@plt+0x20652c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ 21ba34 <__cxa_atexit@plt+0x20f6e8> │ │ │ │ + ldr r1, [pc, #120] @ 21287c <__cxa_atexit@plt+0x206530> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ 21ba38 <__cxa_atexit@plt+0x20f6ec> │ │ │ │ + ldr r0, [pc, #116] @ 212880 <__cxa_atexit@plt+0x206534> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -540076,50 +530750,50 @@ │ │ │ │ stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21ba28 <__cxa_atexit@plt+0x20f6dc> │ │ │ │ + ldr r7, [pc, #24] @ 212870 <__cxa_atexit@plt+0x206524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x012019e4 │ │ │ │ - tsteq lr, ip, ror #28 │ │ │ │ + @ instruction: 0x0120ab9c │ │ │ │ + @ instruction: 0x010f5994 │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ andeq r3, r0, r8, asr #18 │ │ │ │ andeq r3, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21bae8 <__cxa_atexit@plt+0x20f79c> │ │ │ │ - ldr r2, [pc, #180] @ 21bb10 <__cxa_atexit@plt+0x20f7c4> │ │ │ │ + bhi 212930 <__cxa_atexit@plt+0x2065e4> │ │ │ │ + ldr r2, [pc, #180] @ 212958 <__cxa_atexit@plt+0x20660c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21baf4 <__cxa_atexit@plt+0x20f7a8> │ │ │ │ - ldr r7, [pc, #156] @ 21bb18 <__cxa_atexit@plt+0x20f7cc> │ │ │ │ + bcc 21293c <__cxa_atexit@plt+0x2065f0> │ │ │ │ + ldr r7, [pc, #156] @ 212960 <__cxa_atexit@plt+0x206614> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 21bb1c <__cxa_atexit@plt+0x20f7d0> │ │ │ │ + ldr lr, [pc, #152] @ 212964 <__cxa_atexit@plt+0x206618> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 21bb20 <__cxa_atexit@plt+0x20f7d4> │ │ │ │ + ldr r1, [pc, #148] @ 212968 <__cxa_atexit@plt+0x20661c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21bb24 <__cxa_atexit@plt+0x20f7d8> │ │ │ │ + ldr r0, [pc, #144] @ 21296c <__cxa_atexit@plt+0x206620> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 21bb28 <__cxa_atexit@plt+0x20f7dc> │ │ │ │ + ldr r2, [pc, #140] @ 212970 <__cxa_atexit@plt+0x206624> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -540135,47 +530809,47 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21bb14 <__cxa_atexit@plt+0x20f7c8> │ │ │ │ + ldr r7, [pc, #24] @ 21295c <__cxa_atexit@plt+0x206610> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01201914 │ │ │ │ - tsteq lr, r8, asr #26 │ │ │ │ + smlawteq r0, ip, sl, sl │ │ │ │ + tsteq pc, r0, ror r8 @ │ │ │ │ @ instruction: 0xffff8ad4 │ │ │ │ @ instruction: 0xffff8e60 │ │ │ │ @ instruction: 0xffff8bf0 │ │ │ │ @ instruction: 0xffff8cbc │ │ │ │ @ instruction: 0xffff8d70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21bbac <__cxa_atexit@plt+0x20f860> │ │ │ │ - ldr r2, [pc, #136] @ 21bbd4 <__cxa_atexit@plt+0x20f888> │ │ │ │ + bhi 2129f4 <__cxa_atexit@plt+0x2066a8> │ │ │ │ + ldr r2, [pc, #136] @ 212a1c <__cxa_atexit@plt+0x2066d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21bbb8 <__cxa_atexit@plt+0x20f86c> │ │ │ │ - ldr r7, [pc, #112] @ 21bbdc <__cxa_atexit@plt+0x20f890> │ │ │ │ + bcc 212a00 <__cxa_atexit@plt+0x2066b4> │ │ │ │ + ldr r7, [pc, #112] @ 212a24 <__cxa_atexit@plt+0x2066d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 21bbe0 <__cxa_atexit@plt+0x20f894> │ │ │ │ + ldr r2, [pc, #108] @ 212a28 <__cxa_atexit@plt+0x2066dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 21bbe4 <__cxa_atexit@plt+0x20f898> │ │ │ │ + ldr r1, [pc, #104] @ 212a2c <__cxa_atexit@plt+0x2066e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -540184,34 +530858,34 @@ │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21bbd8 <__cxa_atexit@plt+0x20f88c> │ │ │ │ + ldr r7, [pc, #24] @ 212a20 <__cxa_atexit@plt+0x2066d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01201824 │ │ │ │ - @ instruction: 0x010eccb4 │ │ │ │ + ldrdeq sl, [r0, -ip]! │ │ │ │ + ldrdeq r5, [pc, -ip] │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21bc78 <__cxa_atexit@plt+0x20f92c> │ │ │ │ - ldr lr, [pc, #136] @ 21bc94 <__cxa_atexit@plt+0x20f948> │ │ │ │ + bhi 212ac0 <__cxa_atexit@plt+0x206774> │ │ │ │ + ldr lr, [pc, #136] @ 212adc <__cxa_atexit@plt+0x206790> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #27] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ ldr ip, [r7, #19] │ │ │ │ str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ @@ -540219,101 +530893,101 @@ │ │ │ │ sub lr, r3, #28 │ │ │ │ stm lr, {r0, r2, r7, ip} │ │ │ │ str r1, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21bc84 <__cxa_atexit@plt+0x20f938> │ │ │ │ - ldr r5, [pc, #72] @ 21bc98 <__cxa_atexit@plt+0x20f94c> │ │ │ │ + bhi 212acc <__cxa_atexit@plt+0x206780> │ │ │ │ + ldr r5, [pc, #72] @ 212ae0 <__cxa_atexit@plt+0x206794> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21bc68 <__cxa_atexit@plt+0x20f91c> │ │ │ │ + beq 212ab0 <__cxa_atexit@plt+0x206764> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 20bfac <__cxa_atexit@plt+0x1ffc60> │ │ │ │ + b 202df4 <__cxa_atexit@plt+0x1f6aa8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21bc9c <__cxa_atexit@plt+0x20f950> │ │ │ │ + ldr r7, [pc, #16] @ 212ae4 <__cxa_atexit@plt+0x206798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffff0358 │ │ │ │ - tsteq lr, r0, lsr #22 │ │ │ │ + tsteq pc, r8, asr #12 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bcd0 <__cxa_atexit@plt+0x20f984> │ │ │ │ - ldr r3, [pc, #60] @ 21bcf8 <__cxa_atexit@plt+0x20f9ac> │ │ │ │ + bne 212b18 <__cxa_atexit@plt+0x2067cc> │ │ │ │ + ldr r3, [pc, #60] @ 212b40 <__cxa_atexit@plt+0x2067f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21bcec <__cxa_atexit@plt+0x20f9a0> │ │ │ │ - b 21bd04 <__cxa_atexit@plt+0x20f9b8> │ │ │ │ - ldr r3, [pc, #28] @ 21bcf4 <__cxa_atexit@plt+0x20f9a8> │ │ │ │ + beq 212b34 <__cxa_atexit@plt+0x2067e8> │ │ │ │ + b 212b4c <__cxa_atexit@plt+0x206800> │ │ │ │ + ldr r3, [pc, #28] @ 212b3c <__cxa_atexit@plt+0x2067f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21bcec <__cxa_atexit@plt+0x20f9a0> │ │ │ │ - b 21ca2c <__cxa_atexit@plt+0x2106e0> │ │ │ │ + beq 212b34 <__cxa_atexit@plt+0x2067e8> │ │ │ │ + b 213874 <__cxa_atexit@plt+0x207528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bd2c <__cxa_atexit@plt+0x20f9e0> │ │ │ │ - ldr r3, [pc, #60] @ 21bd54 <__cxa_atexit@plt+0x20fa08> │ │ │ │ + bne 212b74 <__cxa_atexit@plt+0x206828> │ │ │ │ + ldr r3, [pc, #60] @ 212b9c <__cxa_atexit@plt+0x206850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21bd48 <__cxa_atexit@plt+0x20f9fc> │ │ │ │ - b 21bd60 <__cxa_atexit@plt+0x20fa14> │ │ │ │ - ldr r3, [pc, #28] @ 21bd50 <__cxa_atexit@plt+0x20fa04> │ │ │ │ + beq 212b90 <__cxa_atexit@plt+0x206844> │ │ │ │ + b 212ba8 <__cxa_atexit@plt+0x20685c> │ │ │ │ + ldr r3, [pc, #28] @ 212b98 <__cxa_atexit@plt+0x20684c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21bd48 <__cxa_atexit@plt+0x20f9fc> │ │ │ │ - b 21bfd4 <__cxa_atexit@plt+0x20fc88> │ │ │ │ + beq 212b90 <__cxa_atexit@plt+0x206844> │ │ │ │ + b 212e1c <__cxa_atexit@plt+0x206ad0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bd88 <__cxa_atexit@plt+0x20fa3c> │ │ │ │ - ldr r3, [pc, #84] @ 21bdc8 <__cxa_atexit@plt+0x20fa7c> │ │ │ │ + bne 212bd0 <__cxa_atexit@plt+0x206884> │ │ │ │ + ldr r3, [pc, #84] @ 212c10 <__cxa_atexit@plt+0x2068c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21bdbc <__cxa_atexit@plt+0x20fa70> │ │ │ │ - b 21bdd4 <__cxa_atexit@plt+0x20fa88> │ │ │ │ - ldr r3, [pc, #52] @ 21bdc4 <__cxa_atexit@plt+0x20fa78> │ │ │ │ + beq 212c04 <__cxa_atexit@plt+0x2068b8> │ │ │ │ + b 212c1c <__cxa_atexit@plt+0x2068d0> │ │ │ │ + ldr r3, [pc, #52] @ 212c0c <__cxa_atexit@plt+0x2068c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21bdbc <__cxa_atexit@plt+0x20fa70> │ │ │ │ + beq 212c04 <__cxa_atexit@plt+0x2068b8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r7, #3] │ │ │ │ ldreq r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -540321,46 +530995,46 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21be18 <__cxa_atexit@plt+0x20facc> │ │ │ │ - ldr r3, [pc, #180] @ 21be9c <__cxa_atexit@plt+0x20fb50> │ │ │ │ + bne 212c60 <__cxa_atexit@plt+0x206914> │ │ │ │ + ldr r3, [pc, #180] @ 212ce4 <__cxa_atexit@plt+0x206998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21be70 <__cxa_atexit@plt+0x20fb24> │ │ │ │ - ldr r3, [pc, #160] @ 21bea0 <__cxa_atexit@plt+0x20fb54> │ │ │ │ + beq 212cb8 <__cxa_atexit@plt+0x20696c> │ │ │ │ + ldr r3, [pc, #160] @ 212ce8 <__cxa_atexit@plt+0x20699c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #112] @ 21be90 <__cxa_atexit@plt+0x20fb44> │ │ │ │ + ldr r2, [pc, #112] @ 212cd8 <__cxa_atexit@plt+0x20698c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21be78 <__cxa_atexit@plt+0x20fb2c> │ │ │ │ - ldr r2, [pc, #92] @ 21be94 <__cxa_atexit@plt+0x20fb48> │ │ │ │ + beq 212cc0 <__cxa_atexit@plt+0x206974> │ │ │ │ + ldr r2, [pc, #92] @ 212cdc <__cxa_atexit@plt+0x206990> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21be70 <__cxa_atexit@plt+0x20fb24> │ │ │ │ + beq 212cb8 <__cxa_atexit@plt+0x20696c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21be84 <__cxa_atexit@plt+0x20fb38> │ │ │ │ - ldr r3, [pc, #56] @ 21be98 <__cxa_atexit@plt+0x20fb4c> │ │ │ │ + bne 212ccc <__cxa_atexit@plt+0x206980> │ │ │ │ + ldr r3, [pc, #56] @ 212ce0 <__cxa_atexit@plt+0x206994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -540373,15 +531047,15 @@ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21becc <__cxa_atexit@plt+0x20fb80> │ │ │ │ + ldr r3, [pc, #24] @ 212d14 <__cxa_atexit@plt+0x2069c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -540391,25 +531065,25 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 21bf48 <__cxa_atexit@plt+0x20fbfc> │ │ │ │ + ldr r2, [pc, #76] @ 212d90 <__cxa_atexit@plt+0x206a44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21bf34 <__cxa_atexit@plt+0x20fbe8> │ │ │ │ + beq 212d7c <__cxa_atexit@plt+0x206a30> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bf3c <__cxa_atexit@plt+0x20fbf0> │ │ │ │ - ldr r3, [pc, #40] @ 21bf4c <__cxa_atexit@plt+0x20fc00> │ │ │ │ + bne 212d84 <__cxa_atexit@plt+0x206a38> │ │ │ │ + ldr r3, [pc, #40] @ 212d94 <__cxa_atexit@plt+0x206a48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -540418,16 +531092,16 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bf7c <__cxa_atexit@plt+0x20fc30> │ │ │ │ - ldr r3, [pc, #32] @ 21bf8c <__cxa_atexit@plt+0x20fc40> │ │ │ │ + bne 212dc4 <__cxa_atexit@plt+0x206a78> │ │ │ │ + ldr r3, [pc, #32] @ 212dd4 <__cxa_atexit@plt+0x206a88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -540449,91 +531123,91 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21bffc <__cxa_atexit@plt+0x20fcb0> │ │ │ │ - ldr r3, [pc, #60] @ 21c024 <__cxa_atexit@plt+0x20fcd8> │ │ │ │ + bne 212e44 <__cxa_atexit@plt+0x206af8> │ │ │ │ + ldr r3, [pc, #60] @ 212e6c <__cxa_atexit@plt+0x206b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c018 <__cxa_atexit@plt+0x20fccc> │ │ │ │ - b 21c030 <__cxa_atexit@plt+0x20fce4> │ │ │ │ - ldr r3, [pc, #28] @ 21c020 <__cxa_atexit@plt+0x20fcd4> │ │ │ │ + beq 212e60 <__cxa_atexit@plt+0x206b14> │ │ │ │ + b 212e78 <__cxa_atexit@plt+0x206b2c> │ │ │ │ + ldr r3, [pc, #28] @ 212e68 <__cxa_atexit@plt+0x206b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c018 <__cxa_atexit@plt+0x20fccc> │ │ │ │ - b 21c354 <__cxa_atexit@plt+0x210008> │ │ │ │ + beq 212e60 <__cxa_atexit@plt+0x206b14> │ │ │ │ + b 21319c <__cxa_atexit@plt+0x206e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c074 <__cxa_atexit@plt+0x20fd28> │ │ │ │ - ldr r3, [pc, #184] @ 21c0fc <__cxa_atexit@plt+0x20fdb0> │ │ │ │ + bne 212ebc <__cxa_atexit@plt+0x206b70> │ │ │ │ + ldr r3, [pc, #184] @ 212f44 <__cxa_atexit@plt+0x206bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c0dc <__cxa_atexit@plt+0x20fd90> │ │ │ │ - ldr r3, [pc, #164] @ 21c100 <__cxa_atexit@plt+0x20fdb4> │ │ │ │ + beq 212f24 <__cxa_atexit@plt+0x206bd8> │ │ │ │ + ldr r3, [pc, #164] @ 212f48 <__cxa_atexit@plt+0x206bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #116] @ 21c0f0 <__cxa_atexit@plt+0x20fda4> │ │ │ │ + ldr r2, [pc, #116] @ 212f38 <__cxa_atexit@plt+0x206bec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c0e4 <__cxa_atexit@plt+0x20fd98> │ │ │ │ - ldr r2, [pc, #96] @ 21c0f4 <__cxa_atexit@plt+0x20fda8> │ │ │ │ + beq 212f2c <__cxa_atexit@plt+0x206be0> │ │ │ │ + ldr r2, [pc, #96] @ 212f3c <__cxa_atexit@plt+0x206bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c0dc <__cxa_atexit@plt+0x20fd90> │ │ │ │ - ldr r2, [pc, #68] @ 21c0f8 <__cxa_atexit@plt+0x20fdac> │ │ │ │ + beq 212f24 <__cxa_atexit@plt+0x206bd8> │ │ │ │ + ldr r2, [pc, #68] @ 212f40 <__cxa_atexit@plt+0x206bf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c0e4 <__cxa_atexit@plt+0x20fd98> │ │ │ │ + beq 212f2c <__cxa_atexit@plt+0x206be0> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21c12c <__cxa_atexit@plt+0x20fde0> │ │ │ │ + ldr r3, [pc, #24] @ 212f74 <__cxa_atexit@plt+0x206c28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -540543,183 +531217,183 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 21c1b8 <__cxa_atexit@plt+0x20fe6c> │ │ │ │ + ldr r2, [pc, #92] @ 213000 <__cxa_atexit@plt+0x206cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c1a4 <__cxa_atexit@plt+0x20fe58> │ │ │ │ - ldr r2, [pc, #64] @ 21c1bc <__cxa_atexit@plt+0x20fe70> │ │ │ │ + beq 212fec <__cxa_atexit@plt+0x206ca0> │ │ │ │ + ldr r2, [pc, #64] @ 213004 <__cxa_atexit@plt+0x206cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c1ac <__cxa_atexit@plt+0x20fe60> │ │ │ │ + beq 212ff4 <__cxa_atexit@plt+0x206ca8> │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 21c204 <__cxa_atexit@plt+0x20feb8> │ │ │ │ + ldr r2, [pc, #48] @ 21304c <__cxa_atexit@plt+0x206d00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c1fc <__cxa_atexit@plt+0x20feb0> │ │ │ │ + beq 213044 <__cxa_atexit@plt+0x206cf8> │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 21c2b4 <__cxa_atexit@plt+0x20ff68> │ │ │ │ + ldr r2, [pc, #132] @ 2130fc <__cxa_atexit@plt+0x206db0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 21c2b8 <__cxa_atexit@plt+0x20ff6c> │ │ │ │ + ldr r1, [pc, #128] @ 213100 <__cxa_atexit@plt+0x206db4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21c27c <__cxa_atexit@plt+0x20ff30> │ │ │ │ + bne 2130c4 <__cxa_atexit@plt+0x206d78> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c274 <__cxa_atexit@plt+0x20ff28> │ │ │ │ + beq 2130bc <__cxa_atexit@plt+0x206d70> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 21c238 <__cxa_atexit@plt+0x20feec> │ │ │ │ + bne 213080 <__cxa_atexit@plt+0x206d34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 21c2bc <__cxa_atexit@plt+0x20ff70> │ │ │ │ + ldr r7, [pc, #56] @ 213104 <__cxa_atexit@plt+0x206db8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21c2a8 <__cxa_atexit@plt+0x20ff5c> │ │ │ │ - ldr r7, [pc, #36] @ 21c2c0 <__cxa_atexit@plt+0x20ff74> │ │ │ │ + beq 2130f0 <__cxa_atexit@plt+0x206da4> │ │ │ │ + ldr r7, [pc, #36] @ 213108 <__cxa_atexit@plt+0x206dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21c2f8 <__cxa_atexit@plt+0x20ffac> │ │ │ │ + ldr r3, [pc, #36] @ 213140 <__cxa_atexit@plt+0x206df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c2f0 <__cxa_atexit@plt+0x20ffa4> │ │ │ │ + beq 213138 <__cxa_atexit@plt+0x206dec> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + b 213068 <__cxa_atexit@plt+0x206d1c> │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 21c330 <__cxa_atexit@plt+0x20ffe4> │ │ │ │ + ldr r3, [pc, #12] @ 213178 <__cxa_atexit@plt+0x206e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c3bc <__cxa_atexit@plt+0x210070> │ │ │ │ - ldr r3, [pc, #204] @ 21c434 <__cxa_atexit@plt+0x2100e8> │ │ │ │ + bne 213204 <__cxa_atexit@plt+0x206eb8> │ │ │ │ + ldr r3, [pc, #204] @ 21327c <__cxa_atexit@plt+0x206f30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c414 <__cxa_atexit@plt+0x2100c8> │ │ │ │ - ldr r2, [pc, #184] @ 21c438 <__cxa_atexit@plt+0x2100ec> │ │ │ │ + beq 21325c <__cxa_atexit@plt+0x206f10> │ │ │ │ + ldr r2, [pc, #184] @ 213280 <__cxa_atexit@plt+0x206f34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c41c <__cxa_atexit@plt+0x2100d0> │ │ │ │ - ldr r2, [pc, #156] @ 21c43c <__cxa_atexit@plt+0x2100f0> │ │ │ │ + beq 213264 <__cxa_atexit@plt+0x206f18> │ │ │ │ + ldr r2, [pc, #156] @ 213284 <__cxa_atexit@plt+0x206f38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c414 <__cxa_atexit@plt+0x2100c8> │ │ │ │ - b 21c4ec <__cxa_atexit@plt+0x2101a0> │ │ │ │ - ldr r2, [pc, #100] @ 21c428 <__cxa_atexit@plt+0x2100dc> │ │ │ │ + beq 21325c <__cxa_atexit@plt+0x206f10> │ │ │ │ + b 213334 <__cxa_atexit@plt+0x206fe8> │ │ │ │ + ldr r2, [pc, #100] @ 213270 <__cxa_atexit@plt+0x206f24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c41c <__cxa_atexit@plt+0x2100d0> │ │ │ │ - ldr r2, [pc, #80] @ 21c42c <__cxa_atexit@plt+0x2100e0> │ │ │ │ + beq 213264 <__cxa_atexit@plt+0x206f18> │ │ │ │ + ldr r2, [pc, #80] @ 213274 <__cxa_atexit@plt+0x206f28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c414 <__cxa_atexit@plt+0x2100c8> │ │ │ │ - ldr r3, [pc, #52] @ 21c430 <__cxa_atexit@plt+0x2100e4> │ │ │ │ + beq 21325c <__cxa_atexit@plt+0x206f10> │ │ │ │ + ldr r3, [pc, #52] @ 213278 <__cxa_atexit@plt+0x206f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -540732,200 +531406,200 @@ │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r7, lsl #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 21c4a0 <__cxa_atexit@plt+0x210154> │ │ │ │ + ldr r2, [pc, #80] @ 2132e8 <__cxa_atexit@plt+0x206f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c48c <__cxa_atexit@plt+0x210140> │ │ │ │ - ldr r2, [pc, #52] @ 21c4a4 <__cxa_atexit@plt+0x210158> │ │ │ │ + beq 2132d4 <__cxa_atexit@plt+0x206f88> │ │ │ │ + ldr r2, [pc, #52] @ 2132ec <__cxa_atexit@plt+0x206fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c498 <__cxa_atexit@plt+0x21014c> │ │ │ │ - b 21c4ec <__cxa_atexit@plt+0x2101a0> │ │ │ │ + beq 2132e0 <__cxa_atexit@plt+0x206f94> │ │ │ │ + b 213334 <__cxa_atexit@plt+0x206fe8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 21c4e0 <__cxa_atexit@plt+0x210194> │ │ │ │ + ldr r2, [pc, #36] @ 213328 <__cxa_atexit@plt+0x206fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c4d8 <__cxa_atexit@plt+0x21018c> │ │ │ │ - b 21c4ec <__cxa_atexit@plt+0x2101a0> │ │ │ │ + beq 213320 <__cxa_atexit@plt+0x206fd4> │ │ │ │ + b 213334 <__cxa_atexit@plt+0x206fe8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c510 <__cxa_atexit@plt+0x2101c4> │ │ │ │ - ldr r3, [pc, #100] @ 21c564 <__cxa_atexit@plt+0x210218> │ │ │ │ + bne 213358 <__cxa_atexit@plt+0x20700c> │ │ │ │ + ldr r3, [pc, #100] @ 2133ac <__cxa_atexit@plt+0x207060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #68] @ 21c55c <__cxa_atexit@plt+0x210210> │ │ │ │ + ldr r3, [pc, #68] @ 2133a4 <__cxa_atexit@plt+0x207058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21c548 <__cxa_atexit@plt+0x2101fc> │ │ │ │ + beq 213390 <__cxa_atexit@plt+0x207044> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c550 <__cxa_atexit@plt+0x210204> │ │ │ │ - ldr r3, [pc, #40] @ 21c560 <__cxa_atexit@plt+0x210214> │ │ │ │ + bne 213398 <__cxa_atexit@plt+0x20704c> │ │ │ │ + ldr r3, [pc, #40] @ 2133a8 <__cxa_atexit@plt+0x20705c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c5cc <__cxa_atexit@plt+0x210280> │ │ │ │ + b 213414 <__cxa_atexit@plt+0x2070c8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 21c5cc <__cxa_atexit@plt+0x210280> │ │ │ │ + b 213414 <__cxa_atexit@plt+0x2070c8> │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c5a8 <__cxa_atexit@plt+0x21025c> │ │ │ │ - ldr r3, [pc, #28] @ 21c5b4 <__cxa_atexit@plt+0x210268> │ │ │ │ + bne 2133f0 <__cxa_atexit@plt+0x2070a4> │ │ │ │ + ldr r3, [pc, #28] @ 2133fc <__cxa_atexit@plt+0x2070b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21c5cc <__cxa_atexit@plt+0x210280> │ │ │ │ + b 213414 <__cxa_atexit@plt+0x2070c8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 21c5cc <__cxa_atexit@plt+0x210280> │ │ │ │ + b 213414 <__cxa_atexit@plt+0x2070c8> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #84] @ 21c630 <__cxa_atexit@plt+0x2102e4> │ │ │ │ + ldr r7, [pc, #84] @ 213478 <__cxa_atexit@plt+0x20712c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21c628 <__cxa_atexit@plt+0x2102dc> │ │ │ │ + beq 213470 <__cxa_atexit@plt+0x207124> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21c60c <__cxa_atexit@plt+0x2102c0> │ │ │ │ - ldr r2, [pc, #60] @ 21c638 <__cxa_atexit@plt+0x2102ec> │ │ │ │ + bne 213454 <__cxa_atexit@plt+0x207108> │ │ │ │ + ldr r2, [pc, #60] @ 213480 <__cxa_atexit@plt+0x207134> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r2, [r3, #-4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #32] @ 21c634 <__cxa_atexit@plt+0x2102e8> │ │ │ │ + ldr r2, [pc, #32] @ 21347c <__cxa_atexit@plt+0x207130> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c628 <__cxa_atexit@plt+0x2102dc> │ │ │ │ - b 21c6cc <__cxa_atexit@plt+0x210380> │ │ │ │ + beq 213470 <__cxa_atexit@plt+0x207124> │ │ │ │ + b 213514 <__cxa_atexit@plt+0x2071c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c668 <__cxa_atexit@plt+0x21031c> │ │ │ │ - ldr r3, [pc, #56] @ 21c690 <__cxa_atexit@plt+0x210344> │ │ │ │ + bne 2134b0 <__cxa_atexit@plt+0x207164> │ │ │ │ + ldr r3, [pc, #56] @ 2134d8 <__cxa_atexit@plt+0x20718c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #28] @ 21c68c <__cxa_atexit@plt+0x210340> │ │ │ │ + ldr r3, [pc, #28] @ 2134d4 <__cxa_atexit@plt+0x207188> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c684 <__cxa_atexit@plt+0x210338> │ │ │ │ - b 21c6cc <__cxa_atexit@plt+0x210380> │ │ │ │ + beq 2134cc <__cxa_atexit@plt+0x207180> │ │ │ │ + b 213514 <__cxa_atexit@plt+0x2071c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 21c6c0 <__cxa_atexit@plt+0x210374> │ │ │ │ + ldr r3, [pc, #28] @ 213508 <__cxa_atexit@plt+0x2071bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c6b8 <__cxa_atexit@plt+0x21036c> │ │ │ │ - b 21c6cc <__cxa_atexit@plt+0x210380> │ │ │ │ + beq 213500 <__cxa_atexit@plt+0x2071b4> │ │ │ │ + b 213514 <__cxa_atexit@plt+0x2071c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ 21c754 <__cxa_atexit@plt+0x210408> │ │ │ │ + ldr r2, [pc, #128] @ 21359c <__cxa_atexit@plt+0x207250> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 21c70c <__cxa_atexit@plt+0x2103c0> │ │ │ │ + beq 213554 <__cxa_atexit@plt+0x207208> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21c718 <__cxa_atexit@plt+0x2103cc> │ │ │ │ - ldr r2, [pc, #100] @ 21c760 <__cxa_atexit@plt+0x210414> │ │ │ │ + bne 213560 <__cxa_atexit@plt+0x207214> │ │ │ │ + ldr r2, [pc, #100] @ 2135a8 <__cxa_atexit@plt+0x20725c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 21c758 <__cxa_atexit@plt+0x21040c> │ │ │ │ + ldr r3, [pc, #56] @ 2135a0 <__cxa_atexit@plt+0x207254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c74c <__cxa_atexit@plt+0x210400> │ │ │ │ - ldr r3, [pc, #40] @ 21c75c <__cxa_atexit@plt+0x210410> │ │ │ │ + beq 213594 <__cxa_atexit@plt+0x207248> │ │ │ │ + ldr r3, [pc, #40] @ 2135a4 <__cxa_atexit@plt+0x207258> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -540935,63 +531609,63 @@ │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c790 <__cxa_atexit@plt+0x210444> │ │ │ │ - ldr r3, [pc, #88] @ 21c7d8 <__cxa_atexit@plt+0x21048c> │ │ │ │ + bne 2135d8 <__cxa_atexit@plt+0x20728c> │ │ │ │ + ldr r3, [pc, #88] @ 213620 <__cxa_atexit@plt+0x2072d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #56] @ 21c7d0 <__cxa_atexit@plt+0x210484> │ │ │ │ + ldr r3, [pc, #56] @ 213618 <__cxa_atexit@plt+0x2072cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c7c8 <__cxa_atexit@plt+0x21047c> │ │ │ │ - ldr r3, [pc, #36] @ 21c7d4 <__cxa_atexit@plt+0x210488> │ │ │ │ + beq 213610 <__cxa_atexit@plt+0x2072c4> │ │ │ │ + ldr r3, [pc, #36] @ 21361c <__cxa_atexit@plt+0x2072d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21c824 <__cxa_atexit@plt+0x2104d8> │ │ │ │ + ldr r3, [pc, #56] @ 21366c <__cxa_atexit@plt+0x207320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c81c <__cxa_atexit@plt+0x2104d0> │ │ │ │ - ldr r3, [pc, #36] @ 21c828 <__cxa_atexit@plt+0x2104dc> │ │ │ │ + beq 213664 <__cxa_atexit@plt+0x207318> │ │ │ │ + ldr r3, [pc, #36] @ 213670 <__cxa_atexit@plt+0x207324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21c854 <__cxa_atexit@plt+0x210508> │ │ │ │ + ldr r3, [pc, #24] @ 21369c <__cxa_atexit@plt+0x207350> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541000,15 +531674,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21c898 <__cxa_atexit@plt+0x21054c> │ │ │ │ + ldr r3, [pc, #24] @ 2136e0 <__cxa_atexit@plt+0x207394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541018,91 +531692,91 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 21c908 <__cxa_atexit@plt+0x2105bc> │ │ │ │ + ldr r2, [pc, #64] @ 213750 <__cxa_atexit@plt+0x207404> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c900 <__cxa_atexit@plt+0x2105b4> │ │ │ │ - ldr r3, [pc, #36] @ 21c90c <__cxa_atexit@plt+0x2105c0> │ │ │ │ + beq 213748 <__cxa_atexit@plt+0x2073fc> │ │ │ │ + ldr r3, [pc, #36] @ 213754 <__cxa_atexit@plt+0x207408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21c938 <__cxa_atexit@plt+0x2105ec> │ │ │ │ + ldr r3, [pc, #24] @ 213780 <__cxa_atexit@plt+0x207434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21c95c <__cxa_atexit@plt+0x210610> │ │ │ │ + ldr r3, [pc, #16] @ 2137a4 <__cxa_atexit@plt+0x207458> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21c9c0 <__cxa_atexit@plt+0x210674> │ │ │ │ + ldr r3, [pc, #80] @ 213808 <__cxa_atexit@plt+0x2074bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21c9ac <__cxa_atexit@plt+0x210660> │ │ │ │ - ldr r2, [pc, #60] @ 21c9c4 <__cxa_atexit@plt+0x210678> │ │ │ │ + beq 2137f4 <__cxa_atexit@plt+0x2074a8> │ │ │ │ + ldr r2, [pc, #60] @ 21380c <__cxa_atexit@plt+0x2074c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21c9b4 <__cxa_atexit@plt+0x210668> │ │ │ │ + beq 2137fc <__cxa_atexit@plt+0x2074b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 21ca08 <__cxa_atexit@plt+0x2106bc> │ │ │ │ + ldr r2, [pc, #44] @ 213850 <__cxa_atexit@plt+0x207504> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ca00 <__cxa_atexit@plt+0x2106b4> │ │ │ │ + beq 213848 <__cxa_atexit@plt+0x2074fc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ @@ -541111,90 +531785,90 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21ca54 <__cxa_atexit@plt+0x210708> │ │ │ │ - ldr r3, [pc, #60] @ 21ca7c <__cxa_atexit@plt+0x210730> │ │ │ │ + bne 21389c <__cxa_atexit@plt+0x207550> │ │ │ │ + ldr r3, [pc, #60] @ 2138c4 <__cxa_atexit@plt+0x207578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ca70 <__cxa_atexit@plt+0x210724> │ │ │ │ - b 21ca88 <__cxa_atexit@plt+0x21073c> │ │ │ │ - ldr r3, [pc, #28] @ 21ca78 <__cxa_atexit@plt+0x21072c> │ │ │ │ + beq 2138b8 <__cxa_atexit@plt+0x20756c> │ │ │ │ + b 2138d0 <__cxa_atexit@plt+0x207584> │ │ │ │ + ldr r3, [pc, #28] @ 2138c0 <__cxa_atexit@plt+0x207574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ca70 <__cxa_atexit@plt+0x210724> │ │ │ │ - b 21d4ac <__cxa_atexit@plt+0x211160> │ │ │ │ + beq 2138b8 <__cxa_atexit@plt+0x20756c> │ │ │ │ + b 2142f4 <__cxa_atexit@plt+0x207fa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cab0 <__cxa_atexit@plt+0x210764> │ │ │ │ - ldr r3, [pc, #60] @ 21cad8 <__cxa_atexit@plt+0x21078c> │ │ │ │ + bne 2138f8 <__cxa_atexit@plt+0x2075ac> │ │ │ │ + ldr r3, [pc, #60] @ 213920 <__cxa_atexit@plt+0x2075d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cacc <__cxa_atexit@plt+0x210780> │ │ │ │ - b 21cae4 <__cxa_atexit@plt+0x210798> │ │ │ │ - ldr r3, [pc, #28] @ 21cad4 <__cxa_atexit@plt+0x210788> │ │ │ │ + beq 213914 <__cxa_atexit@plt+0x2075c8> │ │ │ │ + b 21392c <__cxa_atexit@plt+0x2075e0> │ │ │ │ + ldr r3, [pc, #28] @ 21391c <__cxa_atexit@plt+0x2075d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cacc <__cxa_atexit@plt+0x210780> │ │ │ │ - b 21ce68 <__cxa_atexit@plt+0x210b1c> │ │ │ │ + beq 213914 <__cxa_atexit@plt+0x2075c8> │ │ │ │ + b 213cb0 <__cxa_atexit@plt+0x207964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cb28 <__cxa_atexit@plt+0x2107dc> │ │ │ │ - ldr r3, [pc, #168] @ 21cba0 <__cxa_atexit@plt+0x210854> │ │ │ │ + bne 213970 <__cxa_atexit@plt+0x207624> │ │ │ │ + ldr r3, [pc, #168] @ 2139e8 <__cxa_atexit@plt+0x20769c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cb80 <__cxa_atexit@plt+0x210834> │ │ │ │ - ldr r3, [pc, #148] @ 21cba4 <__cxa_atexit@plt+0x210858> │ │ │ │ + beq 2139c8 <__cxa_atexit@plt+0x20767c> │ │ │ │ + ldr r3, [pc, #148] @ 2139ec <__cxa_atexit@plt+0x2076a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #100] @ 21cb94 <__cxa_atexit@plt+0x210848> │ │ │ │ + ldr r2, [pc, #100] @ 2139dc <__cxa_atexit@plt+0x207690> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21cb88 <__cxa_atexit@plt+0x21083c> │ │ │ │ - ldr r2, [pc, #80] @ 21cb98 <__cxa_atexit@plt+0x21084c> │ │ │ │ + beq 2139d0 <__cxa_atexit@plt+0x207684> │ │ │ │ + ldr r2, [pc, #80] @ 2139e0 <__cxa_atexit@plt+0x207694> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cb80 <__cxa_atexit@plt+0x210834> │ │ │ │ - ldr r3, [pc, #52] @ 21cb9c <__cxa_atexit@plt+0x210850> │ │ │ │ + beq 2139c8 <__cxa_atexit@plt+0x20767c> │ │ │ │ + ldr r3, [pc, #52] @ 2139e4 <__cxa_atexit@plt+0x207698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541206,46 +531880,46 @@ │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21cbd0 <__cxa_atexit@plt+0x210884> │ │ │ │ + ldr r3, [pc, #24] @ 213a18 <__cxa_atexit@plt+0x2076cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21cc1c <__cxa_atexit@plt+0x2108d0> │ │ │ │ + ldr r3, [pc, #56] @ 213a64 <__cxa_atexit@plt+0x207718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cc14 <__cxa_atexit@plt+0x2108c8> │ │ │ │ - ldr r3, [pc, #36] @ 21cc20 <__cxa_atexit@plt+0x2108d4> │ │ │ │ + beq 213a5c <__cxa_atexit@plt+0x207710> │ │ │ │ + ldr r3, [pc, #36] @ 213a68 <__cxa_atexit@plt+0x20771c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21cc4c <__cxa_atexit@plt+0x210900> │ │ │ │ + ldr r3, [pc, #24] @ 213a94 <__cxa_atexit@plt+0x207748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541255,73 +531929,73 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 21ccbc <__cxa_atexit@plt+0x210970> │ │ │ │ + ldr r2, [pc, #64] @ 213b04 <__cxa_atexit@plt+0x2077b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ccb4 <__cxa_atexit@plt+0x210968> │ │ │ │ - ldr r3, [pc, #36] @ 21ccc0 <__cxa_atexit@plt+0x210974> │ │ │ │ + beq 213afc <__cxa_atexit@plt+0x2077b0> │ │ │ │ + ldr r3, [pc, #36] @ 213b08 <__cxa_atexit@plt+0x2077bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21ccec <__cxa_atexit@plt+0x2109a0> │ │ │ │ + ldr r3, [pc, #24] @ 213b34 <__cxa_atexit@plt+0x2077e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21cd10 <__cxa_atexit@plt+0x2109c4> │ │ │ │ + ldr r3, [pc, #16] @ 213b58 <__cxa_atexit@plt+0x20780c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #112] @ 21cd94 <__cxa_atexit@plt+0x210a48> │ │ │ │ + ldr r7, [pc, #112] @ 213bdc <__cxa_atexit@plt+0x207890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21cd74 <__cxa_atexit@plt+0x210a28> │ │ │ │ - ldr r2, [pc, #92] @ 21cd98 <__cxa_atexit@plt+0x210a4c> │ │ │ │ + beq 213bbc <__cxa_atexit@plt+0x207870> │ │ │ │ + ldr r2, [pc, #92] @ 213be0 <__cxa_atexit@plt+0x207894> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21cd80 <__cxa_atexit@plt+0x210a34> │ │ │ │ + beq 213bc8 <__cxa_atexit@plt+0x20787c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cd88 <__cxa_atexit@plt+0x210a3c> │ │ │ │ - ldr r3, [pc, #56] @ 21cd9c <__cxa_atexit@plt+0x210a50> │ │ │ │ + bne 213bd0 <__cxa_atexit@plt+0x207884> │ │ │ │ + ldr r3, [pc, #56] @ 213be4 <__cxa_atexit@plt+0x207898> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -541333,25 +532007,25 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 21ce00 <__cxa_atexit@plt+0x210ab4> │ │ │ │ + ldr r2, [pc, #76] @ 213c48 <__cxa_atexit@plt+0x2078fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21cdec <__cxa_atexit@plt+0x210aa0> │ │ │ │ + beq 213c34 <__cxa_atexit@plt+0x2078e8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cdf4 <__cxa_atexit@plt+0x210aa8> │ │ │ │ - ldr r3, [pc, #40] @ 21ce04 <__cxa_atexit@plt+0x210ab8> │ │ │ │ + bne 213c3c <__cxa_atexit@plt+0x2078f0> │ │ │ │ + ldr r3, [pc, #40] @ 213c4c <__cxa_atexit@plt+0x207900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -541360,16 +532034,16 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21ce34 <__cxa_atexit@plt+0x210ae8> │ │ │ │ - ldr r3, [pc, #32] @ 21ce44 <__cxa_atexit@plt+0x210af8> │ │ │ │ + bne 213c7c <__cxa_atexit@plt+0x207930> │ │ │ │ + ldr r3, [pc, #32] @ 213c8c <__cxa_atexit@plt+0x207940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -541382,50 +532056,50 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cebc <__cxa_atexit@plt+0x210b70> │ │ │ │ - ldr r3, [pc, #196] @ 21cf40 <__cxa_atexit@plt+0x210bf4> │ │ │ │ + bne 213d04 <__cxa_atexit@plt+0x2079b8> │ │ │ │ + ldr r3, [pc, #196] @ 213d88 <__cxa_atexit@plt+0x207a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cf20 <__cxa_atexit@plt+0x210bd4> │ │ │ │ - ldr r2, [pc, #176] @ 21cf44 <__cxa_atexit@plt+0x210bf8> │ │ │ │ + beq 213d68 <__cxa_atexit@plt+0x207a1c> │ │ │ │ + ldr r2, [pc, #176] @ 213d8c <__cxa_atexit@plt+0x207a40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #28] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21cf14 <__cxa_atexit@plt+0x210bc8> │ │ │ │ + beq 213d5c <__cxa_atexit@plt+0x207a10> │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21cfa8 <__cxa_atexit@plt+0x210c5c> │ │ │ │ - ldr r2, [pc, #112] @ 21cf34 <__cxa_atexit@plt+0x210be8> │ │ │ │ + b 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ + ldr r2, [pc, #112] @ 213d7c <__cxa_atexit@plt+0x207a30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21cf14 <__cxa_atexit@plt+0x210bc8> │ │ │ │ - ldr r2, [pc, #92] @ 21cf38 <__cxa_atexit@plt+0x210bec> │ │ │ │ + beq 213d5c <__cxa_atexit@plt+0x207a10> │ │ │ │ + ldr r2, [pc, #92] @ 213d80 <__cxa_atexit@plt+0x207a34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21cf20 <__cxa_atexit@plt+0x210bd4> │ │ │ │ + beq 213d68 <__cxa_atexit@plt+0x207a1c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21cf28 <__cxa_atexit@plt+0x210bdc> │ │ │ │ - ldr r3, [pc, #56] @ 21cf3c <__cxa_atexit@plt+0x210bf0> │ │ │ │ + bne 213d70 <__cxa_atexit@plt+0x207a24> │ │ │ │ + ldr r3, [pc, #56] @ 213d84 <__cxa_atexit@plt+0x207a38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -541439,80 +532113,80 @@ │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 21cf8c <__cxa_atexit@plt+0x210c40> │ │ │ │ + ldr r2, [pc, #48] @ 213dd4 <__cxa_atexit@plt+0x207a88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21cf84 <__cxa_atexit@plt+0x210c38> │ │ │ │ + beq 213dcc <__cxa_atexit@plt+0x207a80> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21cfa8 <__cxa_atexit@plt+0x210c5c> │ │ │ │ + b 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21cfa8 <__cxa_atexit@plt+0x210c5c> │ │ │ │ + b 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ sub r5, r5, #4 │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21d014 <__cxa_atexit@plt+0x210cc8> │ │ │ │ - ldr r1, [pc, #216] @ 21d0a4 <__cxa_atexit@plt+0x210d58> │ │ │ │ + bne 213e5c <__cxa_atexit@plt+0x207b10> │ │ │ │ + ldr r1, [pc, #216] @ 213eec <__cxa_atexit@plt+0x207ba0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d084 <__cxa_atexit@plt+0x210d38> │ │ │ │ - ldr r1, [pc, #188] @ 21d0a8 <__cxa_atexit@plt+0x210d5c> │ │ │ │ + beq 213ecc <__cxa_atexit@plt+0x207b80> │ │ │ │ + ldr r1, [pc, #188] @ 213ef0 <__cxa_atexit@plt+0x207ba4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ tst r2, #3 │ │ │ │ - beq 21d078 <__cxa_atexit@plt+0x210d2c> │ │ │ │ + beq 213ec0 <__cxa_atexit@plt+0x207b74> │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 21d10c <__cxa_atexit@plt+0x210dc0> │ │ │ │ - ldr r7, [pc, #124] @ 21d098 <__cxa_atexit@plt+0x210d4c> │ │ │ │ + b 213f54 <__cxa_atexit@plt+0x207c08> │ │ │ │ + ldr r7, [pc, #124] @ 213ee0 <__cxa_atexit@plt+0x207b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 21d078 <__cxa_atexit@plt+0x210d2c> │ │ │ │ - ldr r1, [pc, #104] @ 21d09c <__cxa_atexit@plt+0x210d50> │ │ │ │ + beq 213ec0 <__cxa_atexit@plt+0x207b74> │ │ │ │ + ldr r1, [pc, #104] @ 213ee4 <__cxa_atexit@plt+0x207b98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r8, [r3, #24] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21d084 <__cxa_atexit@plt+0x210d38> │ │ │ │ + beq 213ecc <__cxa_atexit@plt+0x207b80> │ │ │ │ str r7, [r3, #20] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21d08c <__cxa_atexit@plt+0x210d40> │ │ │ │ - ldr r2, [pc, #64] @ 21d0a0 <__cxa_atexit@plt+0x210d54> │ │ │ │ + bne 213ed4 <__cxa_atexit@plt+0x207b88> │ │ │ │ + ldr r2, [pc, #64] @ 213ee8 <__cxa_atexit@plt+0x207b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3, #20] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541528,139 +532202,139 @@ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 21d0f0 <__cxa_atexit@plt+0x210da4> │ │ │ │ + ldr r2, [pc, #48] @ 213f38 <__cxa_atexit@plt+0x207bec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d0e8 <__cxa_atexit@plt+0x210d9c> │ │ │ │ + beq 213f30 <__cxa_atexit@plt+0x207be4> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21d10c <__cxa_atexit@plt+0x210dc0> │ │ │ │ + b 213f54 <__cxa_atexit@plt+0x207c08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21d10c <__cxa_atexit@plt+0x210dc0> │ │ │ │ + b 213f54 <__cxa_atexit@plt+0x207c08> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 21d1a0 <__cxa_atexit@plt+0x210e54> │ │ │ │ + ldr r2, [pc, #132] @ 213fe8 <__cxa_atexit@plt+0x207c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 21d1a4 <__cxa_atexit@plt+0x210e58> │ │ │ │ + ldr r1, [pc, #128] @ 213fec <__cxa_atexit@plt+0x207ca0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21d168 <__cxa_atexit@plt+0x210e1c> │ │ │ │ + bne 213fb0 <__cxa_atexit@plt+0x207c64> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d160 <__cxa_atexit@plt+0x210e14> │ │ │ │ + beq 213fa8 <__cxa_atexit@plt+0x207c5c> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 21d124 <__cxa_atexit@plt+0x210dd8> │ │ │ │ + bne 213f6c <__cxa_atexit@plt+0x207c20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 21d1a8 <__cxa_atexit@plt+0x210e5c> │ │ │ │ + ldr r7, [pc, #56] @ 213ff0 <__cxa_atexit@plt+0x207ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21d194 <__cxa_atexit@plt+0x210e48> │ │ │ │ - ldr r7, [pc, #36] @ 21d1ac <__cxa_atexit@plt+0x210e60> │ │ │ │ + beq 213fdc <__cxa_atexit@plt+0x207c90> │ │ │ │ + ldr r7, [pc, #36] @ 213ff4 <__cxa_atexit@plt+0x207ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21d1e4 <__cxa_atexit@plt+0x210e98> │ │ │ │ + ldr r3, [pc, #36] @ 21402c <__cxa_atexit@plt+0x207ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d1dc <__cxa_atexit@plt+0x210e90> │ │ │ │ + beq 214024 <__cxa_atexit@plt+0x207cd8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21d10c <__cxa_atexit@plt+0x210dc0> │ │ │ │ + b 213f54 <__cxa_atexit@plt+0x207c08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21d10c <__cxa_atexit@plt+0x210dc0> │ │ │ │ + b 213f54 <__cxa_atexit@plt+0x207c08> │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 21d21c <__cxa_atexit@plt+0x210ed0> │ │ │ │ + ldr r3, [pc, #12] @ 214064 <__cxa_atexit@plt+0x207d18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21d254 <__cxa_atexit@plt+0x210f08> │ │ │ │ + ldr r3, [pc, #36] @ 21409c <__cxa_atexit@plt+0x207d50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d24c <__cxa_atexit@plt+0x210f00> │ │ │ │ + beq 214094 <__cxa_atexit@plt+0x207d48> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21cfa8 <__cxa_atexit@plt+0x210c5c> │ │ │ │ + b 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21cfa8 <__cxa_atexit@plt+0x210c5c> │ │ │ │ + b 213df0 <__cxa_atexit@plt+0x207aa4> │ │ │ │ andeq r0, r0, r7, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 21d2dc <__cxa_atexit@plt+0x210f90> │ │ │ │ + ldr r2, [pc, #88] @ 214124 <__cxa_atexit@plt+0x207dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21d2c8 <__cxa_atexit@plt+0x210f7c> │ │ │ │ + beq 214110 <__cxa_atexit@plt+0x207dc4> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d2d0 <__cxa_atexit@plt+0x210f84> │ │ │ │ - ldr r3, [pc, #48] @ 21d2e0 <__cxa_atexit@plt+0x210f94> │ │ │ │ + bne 214118 <__cxa_atexit@plt+0x207dcc> │ │ │ │ + ldr r3, [pc, #48] @ 214128 <__cxa_atexit@plt+0x207ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541672,39 +532346,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d31c <__cxa_atexit@plt+0x210fd0> │ │ │ │ - ldr r3, [pc, #40] @ 21d32c <__cxa_atexit@plt+0x210fe0> │ │ │ │ + bne 214164 <__cxa_atexit@plt+0x207e18> │ │ │ │ + ldr r3, [pc, #40] @ 214174 <__cxa_atexit@plt+0x207e28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21d390 <__cxa_atexit@plt+0x211044> │ │ │ │ + ldr r3, [pc, #80] @ 2141d8 <__cxa_atexit@plt+0x207e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21d378 <__cxa_atexit@plt+0x21102c> │ │ │ │ + beq 2141c0 <__cxa_atexit@plt+0x207e74> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d380 <__cxa_atexit@plt+0x211034> │ │ │ │ - ldr r3, [pc, #52] @ 21d394 <__cxa_atexit@plt+0x211048> │ │ │ │ + bne 2141c8 <__cxa_atexit@plt+0x207e7c> │ │ │ │ + ldr r3, [pc, #52] @ 2141dc <__cxa_atexit@plt+0x207e90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541717,16 +532391,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d3d0 <__cxa_atexit@plt+0x211084> │ │ │ │ - ldr r3, [pc, #40] @ 21d3e0 <__cxa_atexit@plt+0x211094> │ │ │ │ + bne 214218 <__cxa_atexit@plt+0x207ecc> │ │ │ │ + ldr r3, [pc, #40] @ 214228 <__cxa_atexit@plt+0x207edc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541734,25 +532408,25 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #76] @ 21d444 <__cxa_atexit@plt+0x2110f8> │ │ │ │ + ldr r2, [pc, #76] @ 21428c <__cxa_atexit@plt+0x207f40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21d430 <__cxa_atexit@plt+0x2110e4> │ │ │ │ + beq 214278 <__cxa_atexit@plt+0x207f2c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d438 <__cxa_atexit@plt+0x2110ec> │ │ │ │ - ldr r3, [pc, #40] @ 21d448 <__cxa_atexit@plt+0x2110fc> │ │ │ │ + bne 214280 <__cxa_atexit@plt+0x207f34> │ │ │ │ + ldr r3, [pc, #40] @ 214290 <__cxa_atexit@plt+0x207f44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -541761,16 +532435,16 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d478 <__cxa_atexit@plt+0x21112c> │ │ │ │ - ldr r3, [pc, #32] @ 21d488 <__cxa_atexit@plt+0x21113c> │ │ │ │ + bne 2142c0 <__cxa_atexit@plt+0x207f74> │ │ │ │ + ldr r3, [pc, #32] @ 2142d0 <__cxa_atexit@plt+0x207f84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ @@ -541783,67 +532457,67 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d4d4 <__cxa_atexit@plt+0x211188> │ │ │ │ - ldr r3, [pc, #60] @ 21d4fc <__cxa_atexit@plt+0x2111b0> │ │ │ │ + bne 21431c <__cxa_atexit@plt+0x207fd0> │ │ │ │ + ldr r3, [pc, #60] @ 214344 <__cxa_atexit@plt+0x207ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d4f0 <__cxa_atexit@plt+0x2111a4> │ │ │ │ - b 21d508 <__cxa_atexit@plt+0x2111bc> │ │ │ │ - ldr r3, [pc, #28] @ 21d4f8 <__cxa_atexit@plt+0x2111ac> │ │ │ │ + beq 214338 <__cxa_atexit@plt+0x207fec> │ │ │ │ + b 214350 <__cxa_atexit@plt+0x208004> │ │ │ │ + ldr r3, [pc, #28] @ 214340 <__cxa_atexit@plt+0x207ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d4f0 <__cxa_atexit@plt+0x2111a4> │ │ │ │ - b 21d758 <__cxa_atexit@plt+0x21140c> │ │ │ │ + beq 214338 <__cxa_atexit@plt+0x207fec> │ │ │ │ + b 2145a0 <__cxa_atexit@plt+0x208254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d54c <__cxa_atexit@plt+0x211200> │ │ │ │ - ldr r3, [pc, #168] @ 21d5c4 <__cxa_atexit@plt+0x211278> │ │ │ │ + bne 214394 <__cxa_atexit@plt+0x208048> │ │ │ │ + ldr r3, [pc, #168] @ 21440c <__cxa_atexit@plt+0x2080c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d5a4 <__cxa_atexit@plt+0x211258> │ │ │ │ - ldr r3, [pc, #148] @ 21d5c8 <__cxa_atexit@plt+0x21127c> │ │ │ │ + beq 2143ec <__cxa_atexit@plt+0x2080a0> │ │ │ │ + ldr r3, [pc, #148] @ 214410 <__cxa_atexit@plt+0x2080c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #100] @ 21d5b8 <__cxa_atexit@plt+0x21126c> │ │ │ │ + ldr r2, [pc, #100] @ 214400 <__cxa_atexit@plt+0x2080b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21d5ac <__cxa_atexit@plt+0x211260> │ │ │ │ - ldr r2, [pc, #80] @ 21d5bc <__cxa_atexit@plt+0x211270> │ │ │ │ + beq 2143f4 <__cxa_atexit@plt+0x2080a8> │ │ │ │ + ldr r2, [pc, #80] @ 214404 <__cxa_atexit@plt+0x2080b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d5a4 <__cxa_atexit@plt+0x211258> │ │ │ │ - ldr r3, [pc, #52] @ 21d5c0 <__cxa_atexit@plt+0x211274> │ │ │ │ + beq 2143ec <__cxa_atexit@plt+0x2080a0> │ │ │ │ + ldr r3, [pc, #52] @ 214408 <__cxa_atexit@plt+0x2080bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541855,15 +532529,15 @@ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21d5f4 <__cxa_atexit@plt+0x2112a8> │ │ │ │ + ldr r3, [pc, #24] @ 21443c <__cxa_atexit@plt+0x2080f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541873,77 +532547,77 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 21d664 <__cxa_atexit@plt+0x211318> │ │ │ │ + ldr r2, [pc, #64] @ 2144ac <__cxa_atexit@plt+0x208160> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d65c <__cxa_atexit@plt+0x211310> │ │ │ │ - ldr r3, [pc, #36] @ 21d668 <__cxa_atexit@plt+0x21131c> │ │ │ │ + beq 2144a4 <__cxa_atexit@plt+0x208158> │ │ │ │ + ldr r3, [pc, #36] @ 2144b0 <__cxa_atexit@plt+0x208164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21d694 <__cxa_atexit@plt+0x211348> │ │ │ │ + ldr r3, [pc, #24] @ 2144dc <__cxa_atexit@plt+0x208190> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21d6b8 <__cxa_atexit@plt+0x21136c> │ │ │ │ + ldr r3, [pc, #16] @ 214500 <__cxa_atexit@plt+0x2081b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21d704 <__cxa_atexit@plt+0x2113b8> │ │ │ │ + ldr r3, [pc, #56] @ 21454c <__cxa_atexit@plt+0x208200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d6fc <__cxa_atexit@plt+0x2113b0> │ │ │ │ - ldr r3, [pc, #36] @ 21d708 <__cxa_atexit@plt+0x2113bc> │ │ │ │ + beq 214544 <__cxa_atexit@plt+0x2081f8> │ │ │ │ + ldr r3, [pc, #36] @ 214550 <__cxa_atexit@plt+0x208204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21d734 <__cxa_atexit@plt+0x2113e8> │ │ │ │ + ldr r3, [pc, #24] @ 21457c <__cxa_atexit@plt+0x208230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -541954,75 +532628,75 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d79c <__cxa_atexit@plt+0x211450> │ │ │ │ - ldr r3, [pc, #88] @ 21d7c4 <__cxa_atexit@plt+0x211478> │ │ │ │ + bne 2145e4 <__cxa_atexit@plt+0x208298> │ │ │ │ + ldr r3, [pc, #88] @ 21460c <__cxa_atexit@plt+0x2082c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d7b8 <__cxa_atexit@plt+0x21146c> │ │ │ │ - ldr r3, [pc, #68] @ 21d7c8 <__cxa_atexit@plt+0x21147c> │ │ │ │ + beq 214600 <__cxa_atexit@plt+0x2082b4> │ │ │ │ + ldr r3, [pc, #68] @ 214610 <__cxa_atexit@plt+0x2082c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #28] @ 21d7c0 <__cxa_atexit@plt+0x211474> │ │ │ │ + ldr r3, [pc, #28] @ 214608 <__cxa_atexit@plt+0x2082bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d7b8 <__cxa_atexit@plt+0x21146c> │ │ │ │ - b 21d894 <__cxa_atexit@plt+0x211548> │ │ │ │ + beq 214600 <__cxa_atexit@plt+0x2082b4> │ │ │ │ + b 2146dc <__cxa_atexit@plt+0x208390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21d7f4 <__cxa_atexit@plt+0x2114a8> │ │ │ │ + ldr r3, [pc, #24] @ 21463c <__cxa_atexit@plt+0x2082f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 21d840 <__cxa_atexit@plt+0x2114f4> │ │ │ │ + ldr r3, [pc, #56] @ 214688 <__cxa_atexit@plt+0x20833c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d838 <__cxa_atexit@plt+0x2114ec> │ │ │ │ - ldr r3, [pc, #36] @ 21d844 <__cxa_atexit@plt+0x2114f8> │ │ │ │ + beq 214680 <__cxa_atexit@plt+0x208334> │ │ │ │ + ldr r3, [pc, #36] @ 21468c <__cxa_atexit@plt+0x208340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21d870 <__cxa_atexit@plt+0x211524> │ │ │ │ + ldr r3, [pc, #24] @ 2146b8 <__cxa_atexit@plt+0x20836c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -542032,202 +532706,202 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r7, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #124] @ 21d91c <__cxa_atexit@plt+0x2115d0> │ │ │ │ + ldr r2, [pc, #124] @ 214764 <__cxa_atexit@plt+0x208418> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d908 <__cxa_atexit@plt+0x2115bc> │ │ │ │ - ldr r2, [pc, #96] @ 21d920 <__cxa_atexit@plt+0x2115d4> │ │ │ │ + beq 214750 <__cxa_atexit@plt+0x208404> │ │ │ │ + ldr r2, [pc, #96] @ 214768 <__cxa_atexit@plt+0x20841c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21d910 <__cxa_atexit@plt+0x2115c4> │ │ │ │ - ldr r2, [pc, #68] @ 21d924 <__cxa_atexit@plt+0x2115d8> │ │ │ │ + beq 214758 <__cxa_atexit@plt+0x20840c> │ │ │ │ + ldr r2, [pc, #68] @ 21476c <__cxa_atexit@plt+0x208420> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d908 <__cxa_atexit@plt+0x2115bc> │ │ │ │ + beq 214750 <__cxa_atexit@plt+0x208404> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 21d998 <__cxa_atexit@plt+0x21164c> │ │ │ │ + ldr r2, [pc, #92] @ 2147e0 <__cxa_atexit@plt+0x208494> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d984 <__cxa_atexit@plt+0x211638> │ │ │ │ - ldr r2, [pc, #64] @ 21d99c <__cxa_atexit@plt+0x211650> │ │ │ │ + beq 2147cc <__cxa_atexit@plt+0x208480> │ │ │ │ + ldr r2, [pc, #64] @ 2147e4 <__cxa_atexit@plt+0x208498> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21d98c <__cxa_atexit@plt+0x211640> │ │ │ │ + beq 2147d4 <__cxa_atexit@plt+0x208488> │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ 21d9e4 <__cxa_atexit@plt+0x211698> │ │ │ │ + ldr r2, [pc, #48] @ 21482c <__cxa_atexit@plt+0x2084e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21d9dc <__cxa_atexit@plt+0x211690> │ │ │ │ + beq 214824 <__cxa_atexit@plt+0x2084d8> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #132] @ 21da94 <__cxa_atexit@plt+0x211748> │ │ │ │ + ldr r2, [pc, #132] @ 2148dc <__cxa_atexit@plt+0x208590> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 21da98 <__cxa_atexit@plt+0x21174c> │ │ │ │ + ldr r1, [pc, #128] @ 2148e0 <__cxa_atexit@plt+0x208594> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r3, #4 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21da5c <__cxa_atexit@plt+0x211710> │ │ │ │ + bne 2148a4 <__cxa_atexit@plt+0x208558> │ │ │ │ ldr r7, [r0, #2] │ │ │ │ ldr r0, [r0, #6] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r0, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21da54 <__cxa_atexit@plt+0x211708> │ │ │ │ + beq 21489c <__cxa_atexit@plt+0x208550> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - bne 21da18 <__cxa_atexit@plt+0x2116cc> │ │ │ │ + bne 214860 <__cxa_atexit@plt+0x208514> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 21da9c <__cxa_atexit@plt+0x211750> │ │ │ │ + ldr r7, [pc, #56] @ 2148e4 <__cxa_atexit@plt+0x208598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21da88 <__cxa_atexit@plt+0x21173c> │ │ │ │ - ldr r7, [pc, #36] @ 21daa0 <__cxa_atexit@plt+0x211754> │ │ │ │ + beq 2148d0 <__cxa_atexit@plt+0x208584> │ │ │ │ + ldr r7, [pc, #36] @ 2148e8 <__cxa_atexit@plt+0x20859c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21dad8 <__cxa_atexit@plt+0x21178c> │ │ │ │ + ldr r3, [pc, #36] @ 214920 <__cxa_atexit@plt+0x2085d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21dad0 <__cxa_atexit@plt+0x211784> │ │ │ │ + beq 214918 <__cxa_atexit@plt+0x2085cc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21da00 <__cxa_atexit@plt+0x2116b4> │ │ │ │ + b 214848 <__cxa_atexit@plt+0x2084fc> │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 21db10 <__cxa_atexit@plt+0x2117c4> │ │ │ │ + ldr r3, [pc, #12] @ 214958 <__cxa_atexit@plt+0x20860c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21db34 <__cxa_atexit@plt+0x2117e8> │ │ │ │ + ldr r3, [pc, #16] @ 21497c <__cxa_atexit@plt+0x208630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #124] @ 21dbc4 <__cxa_atexit@plt+0x211878> │ │ │ │ + ldr r7, [pc, #124] @ 214a0c <__cxa_atexit@plt+0x2086c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21dba4 <__cxa_atexit@plt+0x211858> │ │ │ │ - ldr r2, [pc, #104] @ 21dbc8 <__cxa_atexit@plt+0x21187c> │ │ │ │ + beq 2149ec <__cxa_atexit@plt+0x2086a0> │ │ │ │ + ldr r2, [pc, #104] @ 214a10 <__cxa_atexit@plt+0x2086c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21dbb0 <__cxa_atexit@plt+0x211864> │ │ │ │ + beq 2149f8 <__cxa_atexit@plt+0x2086ac> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21dbb8 <__cxa_atexit@plt+0x21186c> │ │ │ │ - ldr r3, [pc, #64] @ 21dbcc <__cxa_atexit@plt+0x211880> │ │ │ │ + bne 214a00 <__cxa_atexit@plt+0x2086b4> │ │ │ │ + ldr r3, [pc, #64] @ 214a14 <__cxa_atexit@plt+0x2086c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -542241,26 +532915,26 @@ │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 21dc3c <__cxa_atexit@plt+0x2118f0> │ │ │ │ + ldr r2, [pc, #88] @ 214a84 <__cxa_atexit@plt+0x208738> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21dc28 <__cxa_atexit@plt+0x2118dc> │ │ │ │ + beq 214a70 <__cxa_atexit@plt+0x208724> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21dc30 <__cxa_atexit@plt+0x2118e4> │ │ │ │ - ldr r3, [pc, #48] @ 21dc40 <__cxa_atexit@plt+0x2118f4> │ │ │ │ + bne 214a78 <__cxa_atexit@plt+0x20872c> │ │ │ │ + ldr r3, [pc, #48] @ 214a88 <__cxa_atexit@plt+0x20873c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -542272,39 +532946,39 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21dc7c <__cxa_atexit@plt+0x211930> │ │ │ │ - ldr r3, [pc, #40] @ 21dc8c <__cxa_atexit@plt+0x211940> │ │ │ │ + bne 214ac4 <__cxa_atexit@plt+0x208778> │ │ │ │ + ldr r3, [pc, #40] @ 214ad4 <__cxa_atexit@plt+0x208788> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 21dcf0 <__cxa_atexit@plt+0x2119a4> │ │ │ │ + ldr r3, [pc, #80] @ 214b38 <__cxa_atexit@plt+0x2087ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21dcd8 <__cxa_atexit@plt+0x21198c> │ │ │ │ + beq 214b20 <__cxa_atexit@plt+0x2087d4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21dce0 <__cxa_atexit@plt+0x211994> │ │ │ │ - ldr r3, [pc, #52] @ 21dcf4 <__cxa_atexit@plt+0x2119a8> │ │ │ │ + bne 214b28 <__cxa_atexit@plt+0x2087dc> │ │ │ │ + ldr r3, [pc, #52] @ 214b3c <__cxa_atexit@plt+0x2087f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -542317,16 +532991,16 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21dd30 <__cxa_atexit@plt+0x2119e4> │ │ │ │ - ldr r3, [pc, #40] @ 21dd40 <__cxa_atexit@plt+0x2119f4> │ │ │ │ + bne 214b78 <__cxa_atexit@plt+0x20882c> │ │ │ │ + ldr r3, [pc, #40] @ 214b88 <__cxa_atexit@plt+0x20883c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ @@ -542338,28 +533012,28 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21de0c <__cxa_atexit@plt+0x211ac0> │ │ │ │ - ldr r3, [pc, #184] @ 21de24 <__cxa_atexit@plt+0x211ad8> │ │ │ │ + bcc 214c54 <__cxa_atexit@plt+0x208908> │ │ │ │ + ldr r3, [pc, #184] @ 214c6c <__cxa_atexit@plt+0x208920> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #180] @ 21de28 <__cxa_atexit@plt+0x211adc> │ │ │ │ + ldr lr, [pc, #180] @ 214c70 <__cxa_atexit@plt+0x208924> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #176] @ 21de2c <__cxa_atexit@plt+0x211ae0> │ │ │ │ + ldr r1, [pc, #176] @ 214c74 <__cxa_atexit@plt+0x208928> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #172] @ 21de30 <__cxa_atexit@plt+0x211ae4> │ │ │ │ + ldr r0, [pc, #172] @ 214c78 <__cxa_atexit@plt+0x20892c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #168] @ 21de34 <__cxa_atexit@plt+0x211ae8> │ │ │ │ + ldr r2, [pc, #168] @ 214c7c <__cxa_atexit@plt+0x208930> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #164] @ 21de38 <__cxa_atexit@plt+0x211aec> │ │ │ │ + ldr r9, [pc, #164] @ 214c80 <__cxa_atexit@plt+0x208934> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #160] @ 21de3c <__cxa_atexit@plt+0x211af0> │ │ │ │ + ldr sl, [pc, #160] @ 214c84 <__cxa_atexit@plt+0x208938> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ @@ -542381,303 +533055,303 @@ │ │ │ │ str r7, [r7, #84] @ 0x54 │ │ │ │ str r2, [r7, #88] @ 0x58 │ │ │ │ str r0, [r7, #92] @ 0x5c │ │ │ │ str r1, [r7, #96] @ 0x60 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 21de40 <__cxa_atexit@plt+0x211af4> │ │ │ │ + ldr r7, [pc, #44] @ 214c88 <__cxa_atexit@plt+0x20893c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd910 │ │ │ │ @ instruction: 0xffffde7c │ │ │ │ @ instruction: 0xffffddb4 │ │ │ │ @ instruction: 0xffffdcbc │ │ │ │ @ instruction: 0xffffdb48 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ @ instruction: 0xffffdbd4 │ │ │ │ - tsteq lr, ip, asr sl │ │ │ │ + smlabbeq pc, r4, r5, r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21deac <__cxa_atexit@plt+0x211b60> │ │ │ │ - ldr r2, [pc, #112] @ 21ded4 <__cxa_atexit@plt+0x211b88> │ │ │ │ + bhi 214cf4 <__cxa_atexit@plt+0x2089a8> │ │ │ │ + ldr r2, [pc, #112] @ 214d1c <__cxa_atexit@plt+0x2089d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21deb8 <__cxa_atexit@plt+0x211b6c> │ │ │ │ - ldr r7, [pc, #88] @ 21dedc <__cxa_atexit@plt+0x211b90> │ │ │ │ + bcc 214d00 <__cxa_atexit@plt+0x2089b4> │ │ │ │ + ldr r7, [pc, #88] @ 214d24 <__cxa_atexit@plt+0x2089d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 21dee0 <__cxa_atexit@plt+0x211b94> │ │ │ │ + ldr r2, [pc, #84] @ 214d28 <__cxa_atexit@plt+0x2089dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21ded8 <__cxa_atexit@plt+0x211b8c> │ │ │ │ + ldr r7, [pc, #24] @ 214d20 <__cxa_atexit@plt+0x2089d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010ea9b8 │ │ │ │ + smlawteq r0, r4, r6, r8 │ │ │ │ + smlatteq pc, r0, r4, r3 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21df4c <__cxa_atexit@plt+0x211c00> │ │ │ │ - ldr r2, [pc, #112] @ 21df74 <__cxa_atexit@plt+0x211c28> │ │ │ │ + bhi 214d94 <__cxa_atexit@plt+0x208a48> │ │ │ │ + ldr r2, [pc, #112] @ 214dbc <__cxa_atexit@plt+0x208a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21df58 <__cxa_atexit@plt+0x211c0c> │ │ │ │ - ldr r7, [pc, #88] @ 21df7c <__cxa_atexit@plt+0x211c30> │ │ │ │ + bcc 214da0 <__cxa_atexit@plt+0x208a54> │ │ │ │ + ldr r7, [pc, #88] @ 214dc4 <__cxa_atexit@plt+0x208a78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 21df80 <__cxa_atexit@plt+0x211c34> │ │ │ │ + ldr r2, [pc, #84] @ 214dc8 <__cxa_atexit@plt+0x208a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21df78 <__cxa_atexit@plt+0x211c2c> │ │ │ │ + ldr r7, [pc, #24] @ 214dc0 <__cxa_atexit@plt+0x208a74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq pc, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ - strdeq sl, [lr, -r0] │ │ │ │ + @ instruction: 0x01208624 │ │ │ │ + tsteq pc, r8, lsl r4 @ │ │ │ │ @ instruction: 0xffff929c │ │ │ │ @ instruction: 0xffff9334 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21dfdc <__cxa_atexit@plt+0x211c90> │ │ │ │ - ldr r3, [pc, #64] @ 21dfe4 <__cxa_atexit@plt+0x211c98> │ │ │ │ + bhi 214e24 <__cxa_atexit@plt+0x208ad8> │ │ │ │ + ldr r3, [pc, #64] @ 214e2c <__cxa_atexit@plt+0x208ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21dfd0 <__cxa_atexit@plt+0x211c84> │ │ │ │ + beq 214e18 <__cxa_atexit@plt+0x208acc> │ │ │ │ mov r7, r8 │ │ │ │ - b 21dff0 <__cxa_atexit@plt+0x211ca4> │ │ │ │ + b 214e38 <__cxa_atexit@plt+0x208aec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #112] @ 21e06c <__cxa_atexit@plt+0x211d20> │ │ │ │ + ldr lr, [pc, #112] @ 214eb4 <__cxa_atexit@plt+0x208b68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r8} │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21e054 <__cxa_atexit@plt+0x211d08> │ │ │ │ + beq 214e9c <__cxa_atexit@plt+0x208b50> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21e060 <__cxa_atexit@plt+0x211d14> │ │ │ │ - ldr r2, [pc, #48] @ 21e070 <__cxa_atexit@plt+0x211d24> │ │ │ │ + bne 214ea8 <__cxa_atexit@plt+0x208b5c> │ │ │ │ + ldr r2, [pc, #48] @ 214eb8 <__cxa_atexit@plt+0x208b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ - b 21e0c4 <__cxa_atexit@plt+0x211d78> │ │ │ │ + b 214f0c <__cxa_atexit@plt+0x208bc0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e0a0 <__cxa_atexit@plt+0x211d54> │ │ │ │ - ldr r3, [pc, #28] @ 21e0ac <__cxa_atexit@plt+0x211d60> │ │ │ │ + bne 214ee8 <__cxa_atexit@plt+0x208b9c> │ │ │ │ + ldr r3, [pc, #28] @ 214ef4 <__cxa_atexit@plt+0x208ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e0c4 <__cxa_atexit@plt+0x211d78> │ │ │ │ + b 214f0c <__cxa_atexit@plt+0x208bc0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - b 21e0c4 <__cxa_atexit@plt+0x211d78> │ │ │ │ + b 214f0c <__cxa_atexit@plt+0x208bc0> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #112] @ 21e144 <__cxa_atexit@plt+0x211df8> │ │ │ │ + ldr r7, [pc, #112] @ 214f8c <__cxa_atexit@plt+0x208c40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r2, [r5, #20] │ │ │ │ tst r2, #3 │ │ │ │ - beq 21e130 <__cxa_atexit@plt+0x211de4> │ │ │ │ - ldr r1, [pc, #92] @ 21e148 <__cxa_atexit@plt+0x211dfc> │ │ │ │ + beq 214f78 <__cxa_atexit@plt+0x208c2c> │ │ │ │ + ldr r1, [pc, #92] @ 214f90 <__cxa_atexit@plt+0x208c44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e13c <__cxa_atexit@plt+0x211df0> │ │ │ │ - ldr r1, [pc, #64] @ 21e14c <__cxa_atexit@plt+0x211e00> │ │ │ │ + beq 214f84 <__cxa_atexit@plt+0x208c38> │ │ │ │ + ldr r1, [pc, #64] @ 214f94 <__cxa_atexit@plt+0x208c48> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #16] │ │ │ │ tst r2, #3 │ │ │ │ - beq 21e130 <__cxa_atexit@plt+0x211de4> │ │ │ │ + beq 214f78 <__cxa_atexit@plt+0x208c2c> │ │ │ │ str r2, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 21e1bc <__cxa_atexit@plt+0x211e70> │ │ │ │ + ldr r2, [pc, #88] @ 215004 <__cxa_atexit@plt+0x208cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e1a8 <__cxa_atexit@plt+0x211e5c> │ │ │ │ - ldr r2, [pc, #60] @ 21e1c0 <__cxa_atexit@plt+0x211e74> │ │ │ │ + beq 214ff0 <__cxa_atexit@plt+0x208ca4> │ │ │ │ + ldr r2, [pc, #60] @ 215008 <__cxa_atexit@plt+0x208cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21e1b0 <__cxa_atexit@plt+0x211e64> │ │ │ │ + beq 214ff8 <__cxa_atexit@plt+0x208cac> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 21e204 <__cxa_atexit@plt+0x211eb8> │ │ │ │ + ldr r2, [pc, #44] @ 21504c <__cxa_atexit@plt+0x208d00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e1fc <__cxa_atexit@plt+0x211eb0> │ │ │ │ + beq 215044 <__cxa_atexit@plt+0x208cf8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #144] @ 21e2b8 <__cxa_atexit@plt+0x211f6c> │ │ │ │ + ldr r2, [pc, #144] @ 215100 <__cxa_atexit@plt+0x208db4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 21e2bc <__cxa_atexit@plt+0x211f70> │ │ │ │ + ldr r1, [pc, #140] @ 215104 <__cxa_atexit@plt+0x208db8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21e274 <__cxa_atexit@plt+0x211f28> │ │ │ │ + bne 2150bc <__cxa_atexit@plt+0x208d70> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e2ac <__cxa_atexit@plt+0x211f60> │ │ │ │ + beq 2150f4 <__cxa_atexit@plt+0x208da8> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e2a4 <__cxa_atexit@plt+0x211f58> │ │ │ │ + beq 2150ec <__cxa_atexit@plt+0x208da0> │ │ │ │ str r7, [r5] │ │ │ │ - b 21e230 <__cxa_atexit@plt+0x211ee4> │ │ │ │ - ldr r3, [pc, #68] @ 21e2c0 <__cxa_atexit@plt+0x211f74> │ │ │ │ + b 215078 <__cxa_atexit@plt+0x208d2c> │ │ │ │ + ldr r3, [pc, #68] @ 215108 <__cxa_atexit@plt+0x208dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e2a4 <__cxa_atexit@plt+0x211f58> │ │ │ │ - ldr r3, [pc, #48] @ 21e2c4 <__cxa_atexit@plt+0x211f78> │ │ │ │ + beq 2150ec <__cxa_atexit@plt+0x208da0> │ │ │ │ + ldr r3, [pc, #48] @ 21510c <__cxa_atexit@plt+0x208dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -542686,270 +533360,270 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21e2fc <__cxa_atexit@plt+0x211fb0> │ │ │ │ + ldr r3, [pc, #36] @ 215144 <__cxa_atexit@plt+0x208df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e2f4 <__cxa_atexit@plt+0x211fa8> │ │ │ │ + beq 21513c <__cxa_atexit@plt+0x208df0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e21c <__cxa_atexit@plt+0x211ed0> │ │ │ │ + b 215064 <__cxa_atexit@plt+0x208d18> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21e334 <__cxa_atexit@plt+0x211fe8> │ │ │ │ + ldr r3, [pc, #16] @ 21517c <__cxa_atexit@plt+0x208e30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 21e378 <__cxa_atexit@plt+0x21202c> │ │ │ │ + ldr r2, [pc, #48] @ 2151c0 <__cxa_atexit@plt+0x208e74> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e36c <__cxa_atexit@plt+0x212020> │ │ │ │ + beq 2151b4 <__cxa_atexit@plt+0x208e68> │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 21e394 <__cxa_atexit@plt+0x212048> │ │ │ │ + b 2151dc <__cxa_atexit@plt+0x208e90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e394 <__cxa_atexit@plt+0x212048> │ │ │ │ + b 2151dc <__cxa_atexit@plt+0x208e90> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e3c8 <__cxa_atexit@plt+0x21207c> │ │ │ │ - ldr r3, [pc, #168] @ 21e458 <__cxa_atexit@plt+0x21210c> │ │ │ │ + bne 215210 <__cxa_atexit@plt+0x208ec4> │ │ │ │ + ldr r3, [pc, #168] @ 2152a0 <__cxa_atexit@plt+0x208f54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #124] @ 21e44c <__cxa_atexit@plt+0x212100> │ │ │ │ + ldr r3, [pc, #124] @ 215294 <__cxa_atexit@plt+0x208f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21e40c <__cxa_atexit@plt+0x2120c0> │ │ │ │ + beq 215254 <__cxa_atexit@plt+0x208f08> │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e414 <__cxa_atexit@plt+0x2120c8> │ │ │ │ - ldr r3, [pc, #96] @ 21e454 <__cxa_atexit@plt+0x212108> │ │ │ │ + bne 21525c <__cxa_atexit@plt+0x208f10> │ │ │ │ + ldr r3, [pc, #96] @ 21529c <__cxa_atexit@plt+0x208f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #48] @ 21e450 <__cxa_atexit@plt+0x212104> │ │ │ │ + ldr r2, [pc, #48] @ 215298 <__cxa_atexit@plt+0x208f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e440 <__cxa_atexit@plt+0x2120f4> │ │ │ │ + beq 215288 <__cxa_atexit@plt+0x208f3c> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21e490 <__cxa_atexit@plt+0x212144> │ │ │ │ + ldr r3, [pc, #36] @ 2152d8 <__cxa_atexit@plt+0x208f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e488 <__cxa_atexit@plt+0x21213c> │ │ │ │ + beq 2152d0 <__cxa_atexit@plt+0x208f84> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e394 <__cxa_atexit@plt+0x212048> │ │ │ │ + b 2151dc <__cxa_atexit@plt+0x208e90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e394 <__cxa_atexit@plt+0x212048> │ │ │ │ + b 2151dc <__cxa_atexit@plt+0x208e90> │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e4e4 <__cxa_atexit@plt+0x212198> │ │ │ │ - ldr r3, [pc, #84] @ 21e520 <__cxa_atexit@plt+0x2121d4> │ │ │ │ + bne 21532c <__cxa_atexit@plt+0x208fe0> │ │ │ │ + ldr r3, [pc, #84] @ 215368 <__cxa_atexit@plt+0x20901c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #44] @ 21e51c <__cxa_atexit@plt+0x2121d0> │ │ │ │ + ldr r2, [pc, #44] @ 215364 <__cxa_atexit@plt+0x209018> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e510 <__cxa_atexit@plt+0x2121c4> │ │ │ │ + beq 215358 <__cxa_atexit@plt+0x20900c> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 21e5ac <__cxa_atexit@plt+0x212260> │ │ │ │ + ldr r3, [pc, #120] @ 2153f4 <__cxa_atexit@plt+0x2090a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21e56c <__cxa_atexit@plt+0x212220> │ │ │ │ + beq 2153b4 <__cxa_atexit@plt+0x209068> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e574 <__cxa_atexit@plt+0x212228> │ │ │ │ - ldr r3, [pc, #96] @ 21e5b4 <__cxa_atexit@plt+0x212268> │ │ │ │ + bne 2153bc <__cxa_atexit@plt+0x209070> │ │ │ │ + ldr r3, [pc, #96] @ 2153fc <__cxa_atexit@plt+0x2090b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #48] @ 21e5b0 <__cxa_atexit@plt+0x212264> │ │ │ │ + ldr r2, [pc, #48] @ 2153f8 <__cxa_atexit@plt+0x2090ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e5a0 <__cxa_atexit@plt+0x212254> │ │ │ │ + beq 2153e8 <__cxa_atexit@plt+0x20909c> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e5f0 <__cxa_atexit@plt+0x2122a4> │ │ │ │ - ldr r3, [pc, #84] @ 21e62c <__cxa_atexit@plt+0x2122e0> │ │ │ │ + bne 215438 <__cxa_atexit@plt+0x2090ec> │ │ │ │ + ldr r3, [pc, #84] @ 215474 <__cxa_atexit@plt+0x209128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #44] @ 21e628 <__cxa_atexit@plt+0x2122dc> │ │ │ │ + ldr r2, [pc, #44] @ 215470 <__cxa_atexit@plt+0x209124> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e61c <__cxa_atexit@plt+0x2122d0> │ │ │ │ + beq 215464 <__cxa_atexit@plt+0x209118> │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ and r7, r5, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21e6d0 <__cxa_atexit@plt+0x212384> │ │ │ │ - ldr r2, [pc, #140] @ 21e6f4 <__cxa_atexit@plt+0x2123a8> │ │ │ │ + bne 215518 <__cxa_atexit@plt+0x2091cc> │ │ │ │ + ldr r2, [pc, #140] @ 21553c <__cxa_atexit@plt+0x2091f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #2] │ │ │ │ ldr r1, [r5, #6] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e6e0 <__cxa_atexit@plt+0x212394> │ │ │ │ - ldr r1, [pc, #108] @ 21e6f8 <__cxa_atexit@plt+0x2123ac> │ │ │ │ + beq 215528 <__cxa_atexit@plt+0x2091dc> │ │ │ │ + ldr r1, [pc, #108] @ 215540 <__cxa_atexit@plt+0x2091f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ tst r2, #3 │ │ │ │ - beq 21e6e8 <__cxa_atexit@plt+0x21239c> │ │ │ │ - ldr r1, [pc, #80] @ 21e6fc <__cxa_atexit@plt+0x2123b0> │ │ │ │ + beq 215530 <__cxa_atexit@plt+0x2091e4> │ │ │ │ + ldr r1, [pc, #80] @ 215544 <__cxa_atexit@plt+0x2091f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e6e0 <__cxa_atexit@plt+0x212394> │ │ │ │ + beq 215528 <__cxa_atexit@plt+0x2091dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ ldr r8, [r3] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ add r5, r3, #20 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -542957,91 +533631,91 @@ │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 21e76c <__cxa_atexit@plt+0x212420> │ │ │ │ + ldr r2, [pc, #88] @ 2155b4 <__cxa_atexit@plt+0x209268> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e758 <__cxa_atexit@plt+0x21240c> │ │ │ │ - ldr r2, [pc, #60] @ 21e770 <__cxa_atexit@plt+0x212424> │ │ │ │ + beq 2155a0 <__cxa_atexit@plt+0x209254> │ │ │ │ + ldr r2, [pc, #60] @ 2155b8 <__cxa_atexit@plt+0x20926c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21e760 <__cxa_atexit@plt+0x212414> │ │ │ │ + beq 2155a8 <__cxa_atexit@plt+0x20925c> │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 21e7b4 <__cxa_atexit@plt+0x212468> │ │ │ │ + ldr r2, [pc, #44] @ 2155fc <__cxa_atexit@plt+0x2092b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e7ac <__cxa_atexit@plt+0x212460> │ │ │ │ + beq 2155f4 <__cxa_atexit@plt+0x2092a8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #144] @ 21e868 <__cxa_atexit@plt+0x21251c> │ │ │ │ + ldr r2, [pc, #144] @ 2156b0 <__cxa_atexit@plt+0x209364> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 21e86c <__cxa_atexit@plt+0x212520> │ │ │ │ + ldr r1, [pc, #140] @ 2156b4 <__cxa_atexit@plt+0x209368> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21e824 <__cxa_atexit@plt+0x2124d8> │ │ │ │ + bne 21566c <__cxa_atexit@plt+0x209320> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e85c <__cxa_atexit@plt+0x212510> │ │ │ │ + beq 2156a4 <__cxa_atexit@plt+0x209358> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e854 <__cxa_atexit@plt+0x212508> │ │ │ │ + beq 21569c <__cxa_atexit@plt+0x209350> │ │ │ │ str r7, [r5] │ │ │ │ - b 21e7e0 <__cxa_atexit@plt+0x212494> │ │ │ │ - ldr r3, [pc, #68] @ 21e870 <__cxa_atexit@plt+0x212524> │ │ │ │ + b 215628 <__cxa_atexit@plt+0x2092dc> │ │ │ │ + ldr r3, [pc, #68] @ 2156b8 <__cxa_atexit@plt+0x20936c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e854 <__cxa_atexit@plt+0x212508> │ │ │ │ - ldr r3, [pc, #48] @ 21e874 <__cxa_atexit@plt+0x212528> │ │ │ │ + beq 21569c <__cxa_atexit@plt+0x209350> │ │ │ │ + ldr r3, [pc, #48] @ 2156bc <__cxa_atexit@plt+0x209370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -543050,123 +533724,123 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21e8ac <__cxa_atexit@plt+0x212560> │ │ │ │ + ldr r3, [pc, #36] @ 2156f4 <__cxa_atexit@plt+0x2093a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e8a4 <__cxa_atexit@plt+0x212558> │ │ │ │ + beq 2156ec <__cxa_atexit@plt+0x2093a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21e7cc <__cxa_atexit@plt+0x212480> │ │ │ │ + b 215614 <__cxa_atexit@plt+0x2092c8> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21e8e4 <__cxa_atexit@plt+0x212598> │ │ │ │ + ldr r3, [pc, #16] @ 21572c <__cxa_atexit@plt+0x2093e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21e91c <__cxa_atexit@plt+0x2125d0> │ │ │ │ + ldr r3, [pc, #36] @ 215764 <__cxa_atexit@plt+0x209418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21e914 <__cxa_atexit@plt+0x2125c8> │ │ │ │ + beq 21575c <__cxa_atexit@plt+0x209410> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 21e648 <__cxa_atexit@plt+0x2122fc> │ │ │ │ + b 215490 <__cxa_atexit@plt+0x209144> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21e9a0 <__cxa_atexit@plt+0x212654> │ │ │ │ - ldr r3, [pc, #88] @ 21e9b8 <__cxa_atexit@plt+0x21266c> │ │ │ │ + bcc 2157e8 <__cxa_atexit@plt+0x20949c> │ │ │ │ + ldr r3, [pc, #88] @ 215800 <__cxa_atexit@plt+0x2094b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 21e9bc <__cxa_atexit@plt+0x212670> │ │ │ │ + ldr r2, [pc, #84] @ 215804 <__cxa_atexit@plt+0x2094b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 21e9c0 <__cxa_atexit@plt+0x212674> │ │ │ │ + ldr r1, [pc, #80] @ 215808 <__cxa_atexit@plt+0x2094bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r7, [r7, #32] │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 21e9c4 <__cxa_atexit@plt+0x212678> │ │ │ │ + ldr r7, [pc, #28] @ 21580c <__cxa_atexit@plt+0x2094c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ - smlabteq lr, ip, lr, r9 │ │ │ │ + strdeq r2, [pc, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21eaa8 <__cxa_atexit@plt+0x21275c> │ │ │ │ - ldr r2, [pc, #232] @ 21ead0 <__cxa_atexit@plt+0x212784> │ │ │ │ + bhi 2158f0 <__cxa_atexit@plt+0x2095a4> │ │ │ │ + ldr r2, [pc, #232] @ 215918 <__cxa_atexit@plt+0x2095cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21eab4 <__cxa_atexit@plt+0x212768> │ │ │ │ - ldr r7, [pc, #208] @ 21ead8 <__cxa_atexit@plt+0x21278c> │ │ │ │ + bcc 2158fc <__cxa_atexit@plt+0x2095b0> │ │ │ │ + ldr r7, [pc, #208] @ 215920 <__cxa_atexit@plt+0x2095d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21eadc <__cxa_atexit@plt+0x212790> │ │ │ │ + ldr lr, [pc, #204] @ 215924 <__cxa_atexit@plt+0x2095d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21eae0 <__cxa_atexit@plt+0x212794> │ │ │ │ + ldr r1, [pc, #200] @ 215928 <__cxa_atexit@plt+0x2095dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21eae4 <__cxa_atexit@plt+0x212798> │ │ │ │ + ldr r0, [pc, #196] @ 21592c <__cxa_atexit@plt+0x2095e0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21eae8 <__cxa_atexit@plt+0x21279c> │ │ │ │ + ldr r2, [pc, #192] @ 215930 <__cxa_atexit@plt+0x2095e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21eaec <__cxa_atexit@plt+0x2127a0> │ │ │ │ + ldr r9, [pc, #188] @ 215934 <__cxa_atexit@plt+0x2095e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21eaf0 <__cxa_atexit@plt+0x2127a4> │ │ │ │ + ldr sl, [pc, #184] @ 215938 <__cxa_atexit@plt+0x2095ec> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -543191,59 +533865,59 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21ead4 <__cxa_atexit@plt+0x212788> │ │ │ │ + ldr r7, [pc, #24] @ 21591c <__cxa_atexit@plt+0x2095d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl #19 │ │ │ │ - smlabbeq lr, r0, sp, r9 │ │ │ │ + @ instruction: 0x01207b40 │ │ │ │ + smlatbeq pc, r8, r8, r2 @ │ │ │ │ @ instruction: 0xffff2770 │ │ │ │ @ instruction: 0xffff2d00 │ │ │ │ @ instruction: 0xffff2af0 │ │ │ │ @ instruction: 0xffff2c14 │ │ │ │ @ instruction: 0xffff2840 │ │ │ │ @ instruction: 0xffff2a04 │ │ │ │ @ instruction: 0xffff295c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21eb80 <__cxa_atexit@plt+0x212834> │ │ │ │ - ldr r3, [pc, #116] @ 21eb88 <__cxa_atexit@plt+0x21283c> │ │ │ │ + bhi 2159c8 <__cxa_atexit@plt+0x20967c> │ │ │ │ + ldr r3, [pc, #116] @ 2159d0 <__cxa_atexit@plt+0x209684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ str r2, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21eb68 <__cxa_atexit@plt+0x21281c> │ │ │ │ - ldr r3, [pc, #80] @ 21eb8c <__cxa_atexit@plt+0x212840> │ │ │ │ + beq 2159b0 <__cxa_atexit@plt+0x209664> │ │ │ │ + ldr r3, [pc, #80] @ 2159d4 <__cxa_atexit@plt+0x209688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ ldr r0, [r8, #15] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21eb78 <__cxa_atexit@plt+0x21282c> │ │ │ │ - b 21ebe0 <__cxa_atexit@plt+0x212894> │ │ │ │ + beq 2159c0 <__cxa_atexit@plt+0x209674> │ │ │ │ + b 215a28 <__cxa_atexit@plt+0x2096dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -543253,261 +533927,261 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ - ldr r0, [pc, #32] @ 21ebd4 <__cxa_atexit@plt+0x212888> │ │ │ │ + ldr r0, [pc, #32] @ 215a1c <__cxa_atexit@plt+0x2096d0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ebcc <__cxa_atexit@plt+0x212880> │ │ │ │ - b 21ebe0 <__cxa_atexit@plt+0x212894> │ │ │ │ + beq 215a14 <__cxa_atexit@plt+0x2096c8> │ │ │ │ + b 215a28 <__cxa_atexit@plt+0x2096dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21ec30 <__cxa_atexit@plt+0x2128e4> │ │ │ │ - ldr r2, [pc, #84] @ 21ec48 <__cxa_atexit@plt+0x2128fc> │ │ │ │ + bne 215a78 <__cxa_atexit@plt+0x20972c> │ │ │ │ + ldr r2, [pc, #84] @ 215a90 <__cxa_atexit@plt+0x209744> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21ec34 <__cxa_atexit@plt+0x2128e8> │ │ │ │ + beq 215a7c <__cxa_atexit@plt+0x209730> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #56] @ 21ec4c <__cxa_atexit@plt+0x212900> │ │ │ │ + ldr r2, [pc, #56] @ 215a94 <__cxa_atexit@plt+0x209748> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ec40 <__cxa_atexit@plt+0x2128f4> │ │ │ │ + beq 215a88 <__cxa_atexit@plt+0x20973c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21eca8 <__cxa_atexit@plt+0x21295c> │ │ │ │ - b 21edc4 <__cxa_atexit@plt+0x212a78> │ │ │ │ + b 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ + b 215c0c <__cxa_atexit@plt+0x2098c0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 21ec90 <__cxa_atexit@plt+0x212944> │ │ │ │ + ldr r2, [pc, #36] @ 215ad8 <__cxa_atexit@plt+0x20978c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ec88 <__cxa_atexit@plt+0x21293c> │ │ │ │ + beq 215ad0 <__cxa_atexit@plt+0x209784> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21eca8 <__cxa_atexit@plt+0x21295c> │ │ │ │ + b 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21eca8 <__cxa_atexit@plt+0x21295c> │ │ │ │ + b 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #140] @ 21ed40 <__cxa_atexit@plt+0x2129f4> │ │ │ │ + ldr r2, [pc, #140] @ 215b88 <__cxa_atexit@plt+0x20983c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 21ed44 <__cxa_atexit@plt+0x2129f8> │ │ │ │ + ldr r1, [pc, #136] @ 215b8c <__cxa_atexit@plt+0x209840> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21ed00 <__cxa_atexit@plt+0x2129b4> │ │ │ │ + bne 215b48 <__cxa_atexit@plt+0x2097fc> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ed34 <__cxa_atexit@plt+0x2129e8> │ │ │ │ + beq 215b7c <__cxa_atexit@plt+0x209830> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ed2c <__cxa_atexit@plt+0x2129e0> │ │ │ │ + beq 215b74 <__cxa_atexit@plt+0x209828> │ │ │ │ str r7, [r5] │ │ │ │ - b 21ecbc <__cxa_atexit@plt+0x212970> │ │ │ │ - ldr r3, [pc, #64] @ 21ed48 <__cxa_atexit@plt+0x2129fc> │ │ │ │ + b 215b04 <__cxa_atexit@plt+0x2097b8> │ │ │ │ + ldr r3, [pc, #64] @ 215b90 <__cxa_atexit@plt+0x209844> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ed2c <__cxa_atexit@plt+0x2129e0> │ │ │ │ - ldr r3, [pc, #44] @ 21ed4c <__cxa_atexit@plt+0x212a00> │ │ │ │ + beq 215b74 <__cxa_atexit@plt+0x209828> │ │ │ │ + ldr r3, [pc, #44] @ 215b94 <__cxa_atexit@plt+0x209848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21ed84 <__cxa_atexit@plt+0x212a38> │ │ │ │ + ldr r3, [pc, #36] @ 215bcc <__cxa_atexit@plt+0x209880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ed7c <__cxa_atexit@plt+0x212a30> │ │ │ │ + beq 215bc4 <__cxa_atexit@plt+0x209878> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21eca8 <__cxa_atexit@plt+0x21295c> │ │ │ │ + b 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21eca8 <__cxa_atexit@plt+0x21295c> │ │ │ │ + b 215af0 <__cxa_atexit@plt+0x2097a4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 21edb8 <__cxa_atexit@plt+0x212a6c> │ │ │ │ + ldr r3, [pc, #12] @ 215c00 <__cxa_atexit@plt+0x2098b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1d3c7c <__cxa_atexit@plt+0x1c7930> │ │ │ │ + b 1caac4 <__cxa_atexit@plt+0x1be778> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 21ee3c <__cxa_atexit@plt+0x212af0> │ │ │ │ + ldr r3, [pc, #112] @ 215c84 <__cxa_atexit@plt+0x209938> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ee28 <__cxa_atexit@plt+0x212adc> │ │ │ │ - ldr r2, [pc, #92] @ 21ee40 <__cxa_atexit@plt+0x212af4> │ │ │ │ + beq 215c70 <__cxa_atexit@plt+0x209924> │ │ │ │ + ldr r2, [pc, #92] @ 215c88 <__cxa_atexit@plt+0x20993c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21ee30 <__cxa_atexit@plt+0x212ae4> │ │ │ │ + beq 215c78 <__cxa_atexit@plt+0x20992c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #56] @ 21ee44 <__cxa_atexit@plt+0x212af8> │ │ │ │ + ldr r2, [pc, #56] @ 215c8c <__cxa_atexit@plt+0x209940> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ee28 <__cxa_atexit@plt+0x212adc> │ │ │ │ + beq 215c70 <__cxa_atexit@plt+0x209924> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 21eeb0 <__cxa_atexit@plt+0x212b64> │ │ │ │ + ldr r2, [pc, #88] @ 215cf8 <__cxa_atexit@plt+0x2099ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 21ee9c <__cxa_atexit@plt+0x212b50> │ │ │ │ + beq 215ce4 <__cxa_atexit@plt+0x209998> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ 21eeb4 <__cxa_atexit@plt+0x212b68> │ │ │ │ + ldr r2, [pc, #52] @ 215cfc <__cxa_atexit@plt+0x2099b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21eea8 <__cxa_atexit@plt+0x212b5c> │ │ │ │ + beq 215cf0 <__cxa_atexit@plt+0x2099a4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #36] @ 21eef8 <__cxa_atexit@plt+0x212bac> │ │ │ │ + ldr r2, [pc, #36] @ 215d40 <__cxa_atexit@plt+0x2099f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21eef0 <__cxa_atexit@plt+0x212ba4> │ │ │ │ + beq 215d38 <__cxa_atexit@plt+0x2099ec> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r2, [pc, #152] @ 21efb4 <__cxa_atexit@plt+0x212c68> │ │ │ │ + ldr r2, [pc, #152] @ 215dfc <__cxa_atexit@plt+0x209ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #148] @ 21efb8 <__cxa_atexit@plt+0x212c6c> │ │ │ │ + ldr r1, [pc, #148] @ 215e00 <__cxa_atexit@plt+0x209ab4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 21ef68 <__cxa_atexit@plt+0x212c1c> │ │ │ │ + bne 215db0 <__cxa_atexit@plt+0x209a64> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21efa0 <__cxa_atexit@plt+0x212c54> │ │ │ │ + beq 215de8 <__cxa_atexit@plt+0x209a9c> │ │ │ │ ldr r7, [r5] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21efac <__cxa_atexit@plt+0x212c60> │ │ │ │ + beq 215df4 <__cxa_atexit@plt+0x209aa8> │ │ │ │ str r7, [r5] │ │ │ │ - b 21ef24 <__cxa_atexit@plt+0x212bd8> │ │ │ │ - ldr r2, [pc, #76] @ 21efbc <__cxa_atexit@plt+0x212c70> │ │ │ │ + b 215d6c <__cxa_atexit@plt+0x209a20> │ │ │ │ + ldr r2, [pc, #76] @ 215e04 <__cxa_atexit@plt+0x209ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21efa0 <__cxa_atexit@plt+0x212c54> │ │ │ │ - ldr r2, [pc, #52] @ 21efc0 <__cxa_atexit@plt+0x212c74> │ │ │ │ + beq 215de8 <__cxa_atexit@plt+0x209a9c> │ │ │ │ + ldr r2, [pc, #52] @ 215e08 <__cxa_atexit@plt+0x209abc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -543517,44 +534191,44 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 21eff8 <__cxa_atexit@plt+0x212cac> │ │ │ │ + ldr r3, [pc, #36] @ 215e40 <__cxa_atexit@plt+0x209af4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21eff0 <__cxa_atexit@plt+0x212ca4> │ │ │ │ + beq 215e38 <__cxa_atexit@plt+0x209aec> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 21ef10 <__cxa_atexit@plt+0x212bc4> │ │ │ │ + b 215d58 <__cxa_atexit@plt+0x209a0c> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21f030 <__cxa_atexit@plt+0x212ce4> │ │ │ │ + ldr r3, [pc, #16] @ 215e78 <__cxa_atexit@plt+0x209b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 21f054 <__cxa_atexit@plt+0x212d08> │ │ │ │ + ldr r3, [pc, #12] @ 215e9c <__cxa_atexit@plt+0x209b50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -543565,63 +534239,63 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21f0c0 <__cxa_atexit@plt+0x212d74> │ │ │ │ - ldr r3, [pc, #64] @ 21f0d8 <__cxa_atexit@plt+0x212d8c> │ │ │ │ + bcc 215f08 <__cxa_atexit@plt+0x209bbc> │ │ │ │ + ldr r3, [pc, #64] @ 215f20 <__cxa_atexit@plt+0x209bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 21f0dc <__cxa_atexit@plt+0x212d90> │ │ │ │ + ldr r2, [pc, #60] @ 215f24 <__cxa_atexit@plt+0x209bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f0e0 <__cxa_atexit@plt+0x212d94> │ │ │ │ + ldr r7, [pc, #24] @ 215f28 <__cxa_atexit@plt+0x209bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - @ instruction: 0x010e97b0 │ │ │ │ + ldrdeq r2, [pc, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f1c4 <__cxa_atexit@plt+0x212e78> │ │ │ │ - ldr r2, [pc, #232] @ 21f1ec <__cxa_atexit@plt+0x212ea0> │ │ │ │ + bhi 21600c <__cxa_atexit@plt+0x209cc0> │ │ │ │ + ldr r2, [pc, #232] @ 216034 <__cxa_atexit@plt+0x209ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f1d0 <__cxa_atexit@plt+0x212e84> │ │ │ │ - ldr r7, [pc, #208] @ 21f1f4 <__cxa_atexit@plt+0x212ea8> │ │ │ │ + bcc 216018 <__cxa_atexit@plt+0x209ccc> │ │ │ │ + ldr r7, [pc, #208] @ 21603c <__cxa_atexit@plt+0x209cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21f1f8 <__cxa_atexit@plt+0x212eac> │ │ │ │ + ldr lr, [pc, #204] @ 216040 <__cxa_atexit@plt+0x209cf4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21f1fc <__cxa_atexit@plt+0x212eb0> │ │ │ │ + ldr r1, [pc, #200] @ 216044 <__cxa_atexit@plt+0x209cf8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21f200 <__cxa_atexit@plt+0x212eb4> │ │ │ │ + ldr r0, [pc, #196] @ 216048 <__cxa_atexit@plt+0x209cfc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21f204 <__cxa_atexit@plt+0x212eb8> │ │ │ │ + ldr r2, [pc, #192] @ 21604c <__cxa_atexit@plt+0x209d00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21f208 <__cxa_atexit@plt+0x212ebc> │ │ │ │ + ldr r9, [pc, #188] @ 216050 <__cxa_atexit@plt+0x209d04> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21f20c <__cxa_atexit@plt+0x212ec0> │ │ │ │ + ldr sl, [pc, #184] @ 216054 <__cxa_atexit@plt+0x209d08> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -543646,53 +534320,53 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f1f0 <__cxa_atexit@plt+0x212ea4> │ │ │ │ + ldr r7, [pc, #24] @ 216038 <__cxa_atexit@plt+0x209cec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #4 │ │ │ │ - @ instruction: 0x010e9698 │ │ │ │ + @ instruction: 0x01207424 │ │ │ │ + smlabteq pc, r0, r1, r2 @ │ │ │ │ @ instruction: 0xffffc558 │ │ │ │ @ instruction: 0xffffcac4 │ │ │ │ @ instruction: 0xffffc9fc │ │ │ │ @ instruction: 0xffffc904 │ │ │ │ @ instruction: 0xffffc790 │ │ │ │ @ instruction: 0xffffc65c │ │ │ │ @ instruction: 0xffffc81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f2bc <__cxa_atexit@plt+0x212f70> │ │ │ │ - ldr r2, [pc, #180] @ 21f2e4 <__cxa_atexit@plt+0x212f98> │ │ │ │ + bhi 216104 <__cxa_atexit@plt+0x209db8> │ │ │ │ + ldr r2, [pc, #180] @ 21612c <__cxa_atexit@plt+0x209de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f2c8 <__cxa_atexit@plt+0x212f7c> │ │ │ │ - ldr r7, [pc, #156] @ 21f2ec <__cxa_atexit@plt+0x212fa0> │ │ │ │ + bcc 216110 <__cxa_atexit@plt+0x209dc4> │ │ │ │ + ldr r7, [pc, #156] @ 216134 <__cxa_atexit@plt+0x209de8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 21f2f0 <__cxa_atexit@plt+0x212fa4> │ │ │ │ + ldr lr, [pc, #152] @ 216138 <__cxa_atexit@plt+0x209dec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 21f2f4 <__cxa_atexit@plt+0x212fa8> │ │ │ │ + ldr r1, [pc, #148] @ 21613c <__cxa_atexit@plt+0x209df0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21f2f8 <__cxa_atexit@plt+0x212fac> │ │ │ │ + ldr r0, [pc, #144] @ 216140 <__cxa_atexit@plt+0x209df4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 21f2fc <__cxa_atexit@plt+0x212fb0> │ │ │ │ + ldr r2, [pc, #140] @ 216144 <__cxa_atexit@plt+0x209df8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -543708,51 +534382,51 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f2e8 <__cxa_atexit@plt+0x212f9c> │ │ │ │ + ldr r7, [pc, #24] @ 216130 <__cxa_atexit@plt+0x209de4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ - tsteq lr, r4, ror r5 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + swpeq r2, ip, [pc] @ │ │ │ │ @ instruction: 0xffff5300 │ │ │ │ @ instruction: 0xffff568c │ │ │ │ @ instruction: 0xffff541c │ │ │ │ @ instruction: 0xffff54e8 │ │ │ │ @ instruction: 0xffff559c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f3b0 <__cxa_atexit@plt+0x213064> │ │ │ │ - ldr r2, [pc, #184] @ 21f3d8 <__cxa_atexit@plt+0x21308c> │ │ │ │ + bhi 2161f8 <__cxa_atexit@plt+0x209eac> │ │ │ │ + ldr r2, [pc, #184] @ 216220 <__cxa_atexit@plt+0x209ed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f3bc <__cxa_atexit@plt+0x213070> │ │ │ │ - ldr r7, [pc, #160] @ 21f3e0 <__cxa_atexit@plt+0x213094> │ │ │ │ + bcc 216204 <__cxa_atexit@plt+0x209eb8> │ │ │ │ + ldr r7, [pc, #160] @ 216228 <__cxa_atexit@plt+0x209edc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 21f3e4 <__cxa_atexit@plt+0x213098> │ │ │ │ + ldr lr, [pc, #156] @ 21622c <__cxa_atexit@plt+0x209ee0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #152] @ 21f3e8 <__cxa_atexit@plt+0x21309c> │ │ │ │ + ldr r1, [pc, #152] @ 216230 <__cxa_atexit@plt+0x209ee4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #148] @ 21f3ec <__cxa_atexit@plt+0x2130a0> │ │ │ │ + ldr r0, [pc, #148] @ 216234 <__cxa_atexit@plt+0x209ee8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #144] @ 21f3f0 <__cxa_atexit@plt+0x2130a4> │ │ │ │ + ldr r2, [pc, #144] @ 216238 <__cxa_atexit@plt+0x209eec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -543769,47 +534443,47 @@ │ │ │ │ str r6, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f3dc <__cxa_atexit@plt+0x213090> │ │ │ │ + ldr r7, [pc, #24] @ 216224 <__cxa_atexit@plt+0x209ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr r0 @ │ │ │ │ - @ instruction: 0x010e94bc │ │ │ │ + @ instruction: 0x01207208 │ │ │ │ + smlatteq pc, r4, pc, r1 @ │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21f474 <__cxa_atexit@plt+0x213128> │ │ │ │ - ldr r2, [pc, #104] @ 21f47c <__cxa_atexit@plt+0x213130> │ │ │ │ + bhi 2162bc <__cxa_atexit@plt+0x209f70> │ │ │ │ + ldr r2, [pc, #104] @ 2162c4 <__cxa_atexit@plt+0x209f78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 21f44c <__cxa_atexit@plt+0x213100> │ │ │ │ + beq 216294 <__cxa_atexit@plt+0x209f48> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 21f45c <__cxa_atexit@plt+0x213110> │ │ │ │ + beq 2162a4 <__cxa_atexit@plt+0x209f58> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 21f468 <__cxa_atexit@plt+0x21311c> │ │ │ │ + bne 2162b0 <__cxa_atexit@plt+0x209f64> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r8, [r8, #1] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -543822,45 +534496,45 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 21f4a8 <__cxa_atexit@plt+0x21315c> │ │ │ │ + beq 2162f0 <__cxa_atexit@plt+0x209fa4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 21f4b4 <__cxa_atexit@plt+0x213168> │ │ │ │ + bne 2162fc <__cxa_atexit@plt+0x209fb0> │ │ │ │ mov r3, #12 │ │ │ │ mov r2, #1 │ │ │ │ - b 21f4bc <__cxa_atexit@plt+0x213170> │ │ │ │ + b 216304 <__cxa_atexit@plt+0x209fb8> │ │ │ │ mov r3, #8 │ │ │ │ mov r2, #2 │ │ │ │ - b 21f4bc <__cxa_atexit@plt+0x213170> │ │ │ │ + b 216304 <__cxa_atexit@plt+0x209fb8> │ │ │ │ mov r3, #4 │ │ │ │ mov r2, #3 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r7, r2] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21f54c <__cxa_atexit@plt+0x213200> │ │ │ │ - ldr r3, [pc, #108] @ 21f564 <__cxa_atexit@plt+0x213218> │ │ │ │ + bcc 216394 <__cxa_atexit@plt+0x20a048> │ │ │ │ + ldr r3, [pc, #108] @ 2163ac <__cxa_atexit@plt+0x20a060> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 21f568 <__cxa_atexit@plt+0x21321c> │ │ │ │ + ldr lr, [pc, #104] @ 2163b0 <__cxa_atexit@plt+0x20a064> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 21f56c <__cxa_atexit@plt+0x213220> │ │ │ │ + ldr r1, [pc, #100] @ 2163b4 <__cxa_atexit@plt+0x20a068> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #96] @ 21f570 <__cxa_atexit@plt+0x213224> │ │ │ │ + ldr r2, [pc, #96] @ 2163b8 <__cxa_atexit@plt+0x20a06c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -543869,46 +534543,46 @@ │ │ │ │ str r8, [r7, #32] │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ str r7, [r7, #44] @ 0x2c │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 21f574 <__cxa_atexit@plt+0x213228> │ │ │ │ + ldr r7, [pc, #32] @ 2163bc <__cxa_atexit@plt+0x20a070> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - tsteq lr, r8, lsr #6 │ │ │ │ + tsteq pc, r0, asr lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f60c <__cxa_atexit@plt+0x2132c0> │ │ │ │ - ldr r2, [pc, #156] @ 21f634 <__cxa_atexit@plt+0x2132e8> │ │ │ │ + bhi 216454 <__cxa_atexit@plt+0x20a108> │ │ │ │ + ldr r2, [pc, #156] @ 21647c <__cxa_atexit@plt+0x20a130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f618 <__cxa_atexit@plt+0x2132cc> │ │ │ │ - ldr r7, [pc, #132] @ 21f63c <__cxa_atexit@plt+0x2132f0> │ │ │ │ + bcc 216460 <__cxa_atexit@plt+0x20a114> │ │ │ │ + ldr r7, [pc, #132] @ 216484 <__cxa_atexit@plt+0x20a138> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 21f640 <__cxa_atexit@plt+0x2132f4> │ │ │ │ + ldr r2, [pc, #128] @ 216488 <__cxa_atexit@plt+0x20a13c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 21f644 <__cxa_atexit@plt+0x2132f8> │ │ │ │ + ldr r1, [pc, #124] @ 21648c <__cxa_atexit@plt+0x20a140> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 21f648 <__cxa_atexit@plt+0x2132fc> │ │ │ │ + ldr r0, [pc, #120] @ 216490 <__cxa_atexit@plt+0x20a144> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ @@ -543920,46 +534594,46 @@ │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f638 <__cxa_atexit@plt+0x2132ec> │ │ │ │ + ldr r7, [pc, #24] @ 216480 <__cxa_atexit@plt+0x20a134> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fddd8 │ │ │ │ - tsteq lr, r4, lsr r2 │ │ │ │ + @ instruction: 0x01206f90 │ │ │ │ + tsteq pc, ip, asr sp @ │ │ │ │ @ instruction: 0xffff7e08 │ │ │ │ @ instruction: 0xffff804c │ │ │ │ @ instruction: 0xffff7f84 │ │ │ │ @ instruction: 0xffff7edc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f6cc <__cxa_atexit@plt+0x213380> │ │ │ │ - ldr r2, [pc, #136] @ 21f6f4 <__cxa_atexit@plt+0x2133a8> │ │ │ │ + bhi 216514 <__cxa_atexit@plt+0x20a1c8> │ │ │ │ + ldr r2, [pc, #136] @ 21653c <__cxa_atexit@plt+0x20a1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f6d8 <__cxa_atexit@plt+0x21338c> │ │ │ │ - ldr r7, [pc, #112] @ 21f6fc <__cxa_atexit@plt+0x2133b0> │ │ │ │ + bcc 216520 <__cxa_atexit@plt+0x20a1d4> │ │ │ │ + ldr r7, [pc, #112] @ 216544 <__cxa_atexit@plt+0x20a1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 21f700 <__cxa_atexit@plt+0x2133b4> │ │ │ │ + ldr r2, [pc, #108] @ 216548 <__cxa_atexit@plt+0x20a1fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 21f704 <__cxa_atexit@plt+0x2133b8> │ │ │ │ + ldr r1, [pc, #104] @ 21654c <__cxa_atexit@plt+0x20a200> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -543968,49 +534642,49 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f6f8 <__cxa_atexit@plt+0x2133ac> │ │ │ │ + ldr r7, [pc, #24] @ 216540 <__cxa_atexit@plt+0x20a1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl #26 │ │ │ │ - tsteq lr, r8, ror #2 │ │ │ │ + @ instruction: 0x01206ebc │ │ │ │ + @ instruction: 0x010f1c90 │ │ │ │ @ instruction: 0xffff5d30 │ │ │ │ @ instruction: 0xffff5ebc │ │ │ │ @ instruction: 0xffff5e14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f7b4 <__cxa_atexit@plt+0x213468> │ │ │ │ - ldr r2, [pc, #180] @ 21f7dc <__cxa_atexit@plt+0x213490> │ │ │ │ + bhi 2165fc <__cxa_atexit@plt+0x20a2b0> │ │ │ │ + ldr r2, [pc, #180] @ 216624 <__cxa_atexit@plt+0x20a2d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f7c0 <__cxa_atexit@plt+0x213474> │ │ │ │ - ldr r7, [pc, #156] @ 21f7e4 <__cxa_atexit@plt+0x213498> │ │ │ │ + bcc 216608 <__cxa_atexit@plt+0x20a2bc> │ │ │ │ + ldr r7, [pc, #156] @ 21662c <__cxa_atexit@plt+0x20a2e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 21f7e8 <__cxa_atexit@plt+0x21349c> │ │ │ │ + ldr lr, [pc, #152] @ 216630 <__cxa_atexit@plt+0x20a2e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 21f7ec <__cxa_atexit@plt+0x2134a0> │ │ │ │ + ldr r1, [pc, #148] @ 216634 <__cxa_atexit@plt+0x20a2e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 21f7f0 <__cxa_atexit@plt+0x2134a4> │ │ │ │ + ldr r0, [pc, #144] @ 216638 <__cxa_atexit@plt+0x20a2ec> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #140] @ 21f7f4 <__cxa_atexit@plt+0x2134a8> │ │ │ │ + ldr r2, [pc, #140] @ 21663c <__cxa_atexit@plt+0x20a2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ @@ -544026,55 +534700,55 @@ │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f7e0 <__cxa_atexit@plt+0x213494> │ │ │ │ + ldr r7, [pc, #24] @ 216628 <__cxa_atexit@plt+0x20a2dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #24 │ │ │ │ - tsteq lr, ip, ror r0 │ │ │ │ + @ instruction: 0x01206e00 │ │ │ │ + smlatbeq pc, r4, fp, r1 @ │ │ │ │ @ instruction: 0xffff4e08 │ │ │ │ @ instruction: 0xffff5194 │ │ │ │ @ instruction: 0xffff4f24 │ │ │ │ @ instruction: 0xffff4ff0 │ │ │ │ @ instruction: 0xffff50a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21f8d8 <__cxa_atexit@plt+0x21358c> │ │ │ │ - ldr r2, [pc, #232] @ 21f900 <__cxa_atexit@plt+0x2135b4> │ │ │ │ + bhi 216720 <__cxa_atexit@plt+0x20a3d4> │ │ │ │ + ldr r2, [pc, #232] @ 216748 <__cxa_atexit@plt+0x20a3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21f8e4 <__cxa_atexit@plt+0x213598> │ │ │ │ - ldr r7, [pc, #208] @ 21f908 <__cxa_atexit@plt+0x2135bc> │ │ │ │ + bcc 21672c <__cxa_atexit@plt+0x20a3e0> │ │ │ │ + ldr r7, [pc, #208] @ 216750 <__cxa_atexit@plt+0x20a404> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21f90c <__cxa_atexit@plt+0x2135c0> │ │ │ │ + ldr lr, [pc, #204] @ 216754 <__cxa_atexit@plt+0x20a408> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21f910 <__cxa_atexit@plt+0x2135c4> │ │ │ │ + ldr r1, [pc, #200] @ 216758 <__cxa_atexit@plt+0x20a40c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21f914 <__cxa_atexit@plt+0x2135c8> │ │ │ │ + ldr r0, [pc, #196] @ 21675c <__cxa_atexit@plt+0x20a410> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21f918 <__cxa_atexit@plt+0x2135cc> │ │ │ │ + ldr r2, [pc, #192] @ 216760 <__cxa_atexit@plt+0x20a414> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21f91c <__cxa_atexit@plt+0x2135d0> │ │ │ │ + ldr r9, [pc, #188] @ 216764 <__cxa_atexit@plt+0x20a418> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21f920 <__cxa_atexit@plt+0x2135d4> │ │ │ │ + ldr sl, [pc, #184] @ 216768 <__cxa_atexit@plt+0x20a41c> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -544099,275 +534773,275 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21f904 <__cxa_atexit@plt+0x2135b8> │ │ │ │ + ldr r7, [pc, #24] @ 21674c <__cxa_atexit@plt+0x20a400> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ - smlabbeq lr, r4, pc, r8 @ │ │ │ │ + @ instruction: 0x01206d10 │ │ │ │ + smlatbeq pc, ip, sl, r1 @ │ │ │ │ @ instruction: 0xffffbe44 │ │ │ │ @ instruction: 0xffffc3b0 │ │ │ │ @ instruction: 0xffffc2e8 │ │ │ │ @ instruction: 0xffffc1f0 │ │ │ │ @ instruction: 0xffffc07c │ │ │ │ @ instruction: 0xffffbf48 │ │ │ │ @ instruction: 0xffffc108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21f984 <__cxa_atexit@plt+0x213638> │ │ │ │ - ldr lr, [pc, #72] @ 21f98c <__cxa_atexit@plt+0x213640> │ │ │ │ + bhi 2167cc <__cxa_atexit@plt+0x20a480> │ │ │ │ + ldr lr, [pc, #72] @ 2167d4 <__cxa_atexit@plt+0x20a488> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r7, r7, #11 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21f978 <__cxa_atexit@plt+0x21362c> │ │ │ │ + beq 2167c0 <__cxa_atexit@plt+0x20a474> │ │ │ │ mov r7, r8 │ │ │ │ - b 21f998 <__cxa_atexit@plt+0x21364c> │ │ │ │ + b 2167e0 <__cxa_atexit@plt+0x20a494> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r0, [r3, #15] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ - ldr lr, [pc, #112] @ 21fa28 <__cxa_atexit@plt+0x2136dc> │ │ │ │ + ldr lr, [pc, #112] @ 216870 <__cxa_atexit@plt+0x20a524> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r3, #-16]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21fa00 <__cxa_atexit@plt+0x2136b4> │ │ │ │ + beq 216848 <__cxa_atexit@plt+0x20a4fc> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21fa0c <__cxa_atexit@plt+0x2136c0> │ │ │ │ - ldr r3, [pc, #68] @ 21fa2c <__cxa_atexit@plt+0x2136e0> │ │ │ │ + bne 216854 <__cxa_atexit@plt+0x20a508> │ │ │ │ + ldr r3, [pc, #68] @ 216874 <__cxa_atexit@plt+0x20a528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 21fa30 <__cxa_atexit@plt+0x2136e4> │ │ │ │ + ldr r2, [pc, #28] @ 216878 <__cxa_atexit@plt+0x20a52c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21fa6c <__cxa_atexit@plt+0x213720> │ │ │ │ + bne 2168b4 <__cxa_atexit@plt+0x20a568> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ 21fa88 <__cxa_atexit@plt+0x21373c> │ │ │ │ + ldr r2, [pc, #44] @ 2168d0 <__cxa_atexit@plt+0x20a584> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #16] @ 21fa84 <__cxa_atexit@plt+0x213738> │ │ │ │ + ldr r3, [pc, #16] @ 2168cc <__cxa_atexit@plt+0x20a580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 21fb04 <__cxa_atexit@plt+0x2137b8> │ │ │ │ + ldr r2, [pc, #104] @ 21694c <__cxa_atexit@plt+0x20a600> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21fadc <__cxa_atexit@plt+0x213790> │ │ │ │ + beq 216924 <__cxa_atexit@plt+0x20a5d8> │ │ │ │ str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21fae8 <__cxa_atexit@plt+0x21379c> │ │ │ │ - ldr r3, [pc, #68] @ 21fb08 <__cxa_atexit@plt+0x2137bc> │ │ │ │ + bne 216930 <__cxa_atexit@plt+0x20a5e4> │ │ │ │ + ldr r3, [pc, #68] @ 216950 <__cxa_atexit@plt+0x20a604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 21fb0c <__cxa_atexit@plt+0x2137c0> │ │ │ │ + ldr r2, [pc, #28] @ 216954 <__cxa_atexit@plt+0x20a608> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21fb48 <__cxa_atexit@plt+0x2137fc> │ │ │ │ + bne 216990 <__cxa_atexit@plt+0x20a644> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ 21fb64 <__cxa_atexit@plt+0x213818> │ │ │ │ + ldr r2, [pc, #44] @ 2169ac <__cxa_atexit@plt+0x20a660> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r3, [pc, #16] @ 21fb60 <__cxa_atexit@plt+0x213814> │ │ │ │ + ldr r3, [pc, #16] @ 2169a8 <__cxa_atexit@plt+0x20a65c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r9, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 21fbe0 <__cxa_atexit@plt+0x213894> │ │ │ │ + ldr r2, [pc, #104] @ 216a28 <__cxa_atexit@plt+0x20a6dc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 21fbbc <__cxa_atexit@plt+0x213870> │ │ │ │ + beq 216a04 <__cxa_atexit@plt+0x20a6b8> │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 21fbc8 <__cxa_atexit@plt+0x21387c> │ │ │ │ - ldr r2, [pc, #68] @ 21fbe4 <__cxa_atexit@plt+0x213898> │ │ │ │ + bne 216a10 <__cxa_atexit@plt+0x20a6c4> │ │ │ │ + ldr r2, [pc, #68] @ 216a2c <__cxa_atexit@plt+0x20a6e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 21fbe8 <__cxa_atexit@plt+0x21389c> │ │ │ │ + ldr r3, [pc, #20] @ 216a30 <__cxa_atexit@plt+0x20a6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21fc24 <__cxa_atexit@plt+0x2138d8> │ │ │ │ - ldr r3, [pc, #52] @ 21fc40 <__cxa_atexit@plt+0x2138f4> │ │ │ │ + bne 216a6c <__cxa_atexit@plt+0x20a720> │ │ │ │ + ldr r3, [pc, #52] @ 216a88 <__cxa_atexit@plt+0x20a73c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 21fc3c <__cxa_atexit@plt+0x2138f0> │ │ │ │ + ldr r3, [pc, #12] @ 216a84 <__cxa_atexit@plt+0x20a738> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 21fcac <__cxa_atexit@plt+0x213960> │ │ │ │ + ldr r3, [pc, #88] @ 216af4 <__cxa_atexit@plt+0x20a7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 21fc8c <__cxa_atexit@plt+0x213940> │ │ │ │ + beq 216ad4 <__cxa_atexit@plt+0x20a788> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21fc94 <__cxa_atexit@plt+0x213948> │ │ │ │ - ldr r3, [pc, #60] @ 21fcb0 <__cxa_atexit@plt+0x213964> │ │ │ │ + bne 216adc <__cxa_atexit@plt+0x20a790> │ │ │ │ + ldr r3, [pc, #60] @ 216af8 <__cxa_atexit@plt+0x20a7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 21fcb4 <__cxa_atexit@plt+0x213968> │ │ │ │ + ldr r3, [pc, #20] @ 216afc <__cxa_atexit@plt+0x20a7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21fcf0 <__cxa_atexit@plt+0x2139a4> │ │ │ │ - ldr r3, [pc, #52] @ 21fd0c <__cxa_atexit@plt+0x2139c0> │ │ │ │ + bne 216b38 <__cxa_atexit@plt+0x20a7ec> │ │ │ │ + ldr r3, [pc, #52] @ 216b54 <__cxa_atexit@plt+0x20a808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 21fd08 <__cxa_atexit@plt+0x2139bc> │ │ │ │ + ldr r3, [pc, #12] @ 216b50 <__cxa_atexit@plt+0x20a804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ @@ -544379,24 +535053,24 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 21fdbc <__cxa_atexit@plt+0x213a70> │ │ │ │ - ldr r3, [pc, #132] @ 21fdd4 <__cxa_atexit@plt+0x213a88> │ │ │ │ + bcc 216c04 <__cxa_atexit@plt+0x20a8b8> │ │ │ │ + ldr r3, [pc, #132] @ 216c1c <__cxa_atexit@plt+0x20a8d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #128] @ 21fdd8 <__cxa_atexit@plt+0x213a8c> │ │ │ │ + ldr lr, [pc, #128] @ 216c20 <__cxa_atexit@plt+0x20a8d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 21fddc <__cxa_atexit@plt+0x213a90> │ │ │ │ + ldr r1, [pc, #124] @ 216c24 <__cxa_atexit@plt+0x20a8d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #120] @ 21fde0 <__cxa_atexit@plt+0x213a94> │ │ │ │ + ldr r2, [pc, #120] @ 216c28 <__cxa_atexit@plt+0x20a8dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #116] @ 21fde4 <__cxa_atexit@plt+0x213a98> │ │ │ │ + ldr r9, [pc, #116] @ 216c2c <__cxa_atexit@plt+0x20a8e0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -544409,53 +535083,53 @@ │ │ │ │ str lr, [r7, #48] @ 0x30 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ add lr, r7, #60 @ 0x3c │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 21fde8 <__cxa_atexit@plt+0x213a9c> │ │ │ │ + ldr r7, [pc, #36] @ 216c30 <__cxa_atexit@plt+0x20a8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0x010e8abc │ │ │ │ + smlatteq pc, r4, r5, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 21fecc <__cxa_atexit@plt+0x213b80> │ │ │ │ - ldr r2, [pc, #232] @ 21fef4 <__cxa_atexit@plt+0x213ba8> │ │ │ │ + bhi 216d14 <__cxa_atexit@plt+0x20a9c8> │ │ │ │ + ldr r2, [pc, #232] @ 216d3c <__cxa_atexit@plt+0x20a9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 21fed8 <__cxa_atexit@plt+0x213b8c> │ │ │ │ - ldr r7, [pc, #208] @ 21fefc <__cxa_atexit@plt+0x213bb0> │ │ │ │ + bcc 216d20 <__cxa_atexit@plt+0x20a9d4> │ │ │ │ + ldr r7, [pc, #208] @ 216d44 <__cxa_atexit@plt+0x20a9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #204] @ 21ff00 <__cxa_atexit@plt+0x213bb4> │ │ │ │ + ldr lr, [pc, #204] @ 216d48 <__cxa_atexit@plt+0x20a9fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #200] @ 21ff04 <__cxa_atexit@plt+0x213bb8> │ │ │ │ + ldr r1, [pc, #200] @ 216d4c <__cxa_atexit@plt+0x20aa00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #196] @ 21ff08 <__cxa_atexit@plt+0x213bbc> │ │ │ │ + ldr r0, [pc, #196] @ 216d50 <__cxa_atexit@plt+0x20aa04> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #192] @ 21ff0c <__cxa_atexit@plt+0x213bc0> │ │ │ │ + ldr r2, [pc, #192] @ 216d54 <__cxa_atexit@plt+0x20aa08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 21ff10 <__cxa_atexit@plt+0x213bc4> │ │ │ │ + ldr r9, [pc, #188] @ 216d58 <__cxa_atexit@plt+0x20aa0c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #184] @ 21ff14 <__cxa_atexit@plt+0x213bc8> │ │ │ │ + ldr sl, [pc, #184] @ 216d5c <__cxa_atexit@plt+0x20aa10> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ @@ -544480,240 +535154,240 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub r7, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 21fef8 <__cxa_atexit@plt+0x213bac> │ │ │ │ + ldr r7, [pc, #24] @ 216d40 <__cxa_atexit@plt+0x20a9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #10 │ │ │ │ - tsteq lr, ip, asr r9 │ │ │ │ + @ instruction: 0x0120671c │ │ │ │ + smlabbeq pc, r4, r4, r1 @ │ │ │ │ @ instruction: 0xffff134c │ │ │ │ @ instruction: 0xffff18dc │ │ │ │ @ instruction: 0xffff16cc │ │ │ │ @ instruction: 0xffff17f0 │ │ │ │ @ instruction: 0xffff141c │ │ │ │ @ instruction: 0xffff15e0 │ │ │ │ @ instruction: 0xffff1538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21ff60 <__cxa_atexit@plt+0x213c14> │ │ │ │ - ldr r3, [pc, #48] @ 21ff68 <__cxa_atexit@plt+0x213c1c> │ │ │ │ + bhi 216da8 <__cxa_atexit@plt+0x20aa5c> │ │ │ │ + ldr r3, [pc, #48] @ 216db0 <__cxa_atexit@plt+0x20aa64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 21ff54 <__cxa_atexit@plt+0x213c08> │ │ │ │ + beq 216d9c <__cxa_atexit@plt+0x20aa50> │ │ │ │ mov r7, r8 │ │ │ │ - b 21ff74 <__cxa_atexit@plt+0x213c28> │ │ │ │ + b 216dbc <__cxa_atexit@plt+0x20aa70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21ffb8 <__cxa_atexit@plt+0x213c6c> │ │ │ │ + bne 216e00 <__cxa_atexit@plt+0x20aab4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #104] @ 21fffc <__cxa_atexit@plt+0x213cb0> │ │ │ │ + ldr r2, [pc, #104] @ 216e44 <__cxa_atexit@plt+0x20aaf8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ffe8 <__cxa_atexit@plt+0x213c9c> │ │ │ │ + beq 216e30 <__cxa_atexit@plt+0x20aae4> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ - ldr r2, [pc, #52] @ 21fff4 <__cxa_atexit@plt+0x213ca8> │ │ │ │ + ldr r2, [pc, #52] @ 216e3c <__cxa_atexit@plt+0x20aaf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21ffe8 <__cxa_atexit@plt+0x213c9c> │ │ │ │ - ldr r7, [pc, #28] @ 21fff8 <__cxa_atexit@plt+0x213cac> │ │ │ │ + beq 216e30 <__cxa_atexit@plt+0x20aae4> │ │ │ │ + ldr r7, [pc, #28] @ 216e40 <__cxa_atexit@plt+0x20aaf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq pc, r4, lsl r5 @ │ │ │ │ + smlawteq r0, ip, r6, r6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 220034 <__cxa_atexit@plt+0x213ce8> │ │ │ │ + ldr r7, [pc, #12] @ 216e7c <__cxa_atexit@plt+0x20ab30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #9 │ │ │ │ + smlawbeq r0, r0, r6, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220084 <__cxa_atexit@plt+0x213d38> │ │ │ │ - ldr r3, [pc, #60] @ 22009c <__cxa_atexit@plt+0x213d50> │ │ │ │ + bcc 216ecc <__cxa_atexit@plt+0x20ab80> │ │ │ │ + ldr r3, [pc, #60] @ 216ee4 <__cxa_atexit@plt+0x20ab98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 2200a0 <__cxa_atexit@plt+0x213d54> │ │ │ │ + ldr r2, [pc, #56] @ 216ee8 <__cxa_atexit@plt+0x20ab9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2200a4 <__cxa_atexit@plt+0x213d58> │ │ │ │ + ldr r7, [pc, #24] @ 216eec <__cxa_atexit@plt+0x20aba0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strdeq r8, [lr, -r8] │ │ │ │ + tsteq pc, r0, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2200f4 <__cxa_atexit@plt+0x213da8> │ │ │ │ - ldr r3, [pc, #60] @ 22010c <__cxa_atexit@plt+0x213dc0> │ │ │ │ + bcc 216f3c <__cxa_atexit@plt+0x20abf0> │ │ │ │ + ldr r3, [pc, #60] @ 216f54 <__cxa_atexit@plt+0x20ac08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 220110 <__cxa_atexit@plt+0x213dc4> │ │ │ │ + ldr r2, [pc, #56] @ 216f58 <__cxa_atexit@plt+0x20ac0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 220114 <__cxa_atexit@plt+0x213dc8> │ │ │ │ + ldr r7, [pc, #24] @ 216f5c <__cxa_atexit@plt+0x20ac10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff0ae8 │ │ │ │ @ instruction: 0xffff0c10 │ │ │ │ - tsteq lr, ip, lsr r7 │ │ │ │ + tsteq pc, r4, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220168 <__cxa_atexit@plt+0x213e1c> │ │ │ │ - ldr r3, [pc, #64] @ 220180 <__cxa_atexit@plt+0x213e34> │ │ │ │ + bcc 216fb0 <__cxa_atexit@plt+0x20ac64> │ │ │ │ + ldr r3, [pc, #64] @ 216fc8 <__cxa_atexit@plt+0x20ac7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 220184 <__cxa_atexit@plt+0x213e38> │ │ │ │ + ldr r2, [pc, #60] @ 216fcc <__cxa_atexit@plt+0x20ac80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 220188 <__cxa_atexit@plt+0x213e3c> │ │ │ │ + ldr r7, [pc, #24] @ 216fd0 <__cxa_atexit@plt+0x20ac84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff7080 │ │ │ │ @ instruction: 0xffff7118 │ │ │ │ - smlatteq lr, r0, r6, r8 │ │ │ │ + tsteq pc, r8, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2201f4 <__cxa_atexit@plt+0x213ea8> │ │ │ │ - ldr r3, [pc, #88] @ 22020c <__cxa_atexit@plt+0x213ec0> │ │ │ │ + bcc 21703c <__cxa_atexit@plt+0x20acf0> │ │ │ │ + ldr r3, [pc, #88] @ 217054 <__cxa_atexit@plt+0x20ad08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 220210 <__cxa_atexit@plt+0x213ec4> │ │ │ │ + ldr r2, [pc, #84] @ 217058 <__cxa_atexit@plt+0x20ad0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 220214 <__cxa_atexit@plt+0x213ec8> │ │ │ │ + ldr r1, [pc, #80] @ 21705c <__cxa_atexit@plt+0x20ad10> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 220218 <__cxa_atexit@plt+0x213ecc> │ │ │ │ + ldr r7, [pc, #28] @ 217060 <__cxa_atexit@plt+0x20ad14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5208 │ │ │ │ @ instruction: 0xffff5394 │ │ │ │ @ instruction: 0xffff52ec │ │ │ │ - tsteq lr, ip, asr #12 │ │ │ │ + tsteq pc, r4, ror r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2202b0 <__cxa_atexit@plt+0x213f64> │ │ │ │ - ldr r3, [pc, #132] @ 2202c8 <__cxa_atexit@plt+0x213f7c> │ │ │ │ + bcc 2170f8 <__cxa_atexit@plt+0x20adac> │ │ │ │ + ldr r3, [pc, #132] @ 217110 <__cxa_atexit@plt+0x20adc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #128] @ 2202cc <__cxa_atexit@plt+0x213f80> │ │ │ │ + ldr lr, [pc, #128] @ 217114 <__cxa_atexit@plt+0x20adc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 2202d0 <__cxa_atexit@plt+0x213f84> │ │ │ │ + ldr r1, [pc, #124] @ 217118 <__cxa_atexit@plt+0x20adcc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #120] @ 2202d4 <__cxa_atexit@plt+0x213f88> │ │ │ │ + ldr r2, [pc, #120] @ 21711c <__cxa_atexit@plt+0x20add0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #116] @ 2202d8 <__cxa_atexit@plt+0x213f8c> │ │ │ │ + ldr r9, [pc, #116] @ 217120 <__cxa_atexit@plt+0x20add4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -544726,41 +535400,41 @@ │ │ │ │ str lr, [r7, #48] @ 0x30 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ add lr, r7, #60 @ 0x3c │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2202dc <__cxa_atexit@plt+0x213f90> │ │ │ │ + ldr r7, [pc, #36] @ 217124 <__cxa_atexit@plt+0x20add8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ - smlabteq lr, r8, r5, r8 │ │ │ │ + strdeq r1, [pc, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22035c <__cxa_atexit@plt+0x214010> │ │ │ │ - ldr r3, [pc, #108] @ 220374 <__cxa_atexit@plt+0x214028> │ │ │ │ + bcc 2171a4 <__cxa_atexit@plt+0x20ae58> │ │ │ │ + ldr r3, [pc, #108] @ 2171bc <__cxa_atexit@plt+0x20ae70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 220378 <__cxa_atexit@plt+0x21402c> │ │ │ │ + ldr lr, [pc, #104] @ 2171c0 <__cxa_atexit@plt+0x20ae74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 22037c <__cxa_atexit@plt+0x214030> │ │ │ │ + ldr r1, [pc, #100] @ 2171c4 <__cxa_atexit@plt+0x20ae78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #96] @ 220380 <__cxa_atexit@plt+0x214034> │ │ │ │ + ldr r2, [pc, #96] @ 2171c8 <__cxa_atexit@plt+0x20ae7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -544769,46 +535443,46 @@ │ │ │ │ str r8, [r7, #32] │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ str r7, [r7, #44] @ 0x2c │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 220384 <__cxa_atexit@plt+0x214038> │ │ │ │ + ldr r7, [pc, #32] @ 2171cc <__cxa_atexit@plt+0x20ae80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ @ instruction: 0xffffefec │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - tsteq lr, r8, lsl r5 │ │ │ │ + tsteq pc, r0, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220450 <__cxa_atexit@plt+0x214104> │ │ │ │ - ldr r3, [pc, #184] @ 220468 <__cxa_atexit@plt+0x21411c> │ │ │ │ + bcc 217298 <__cxa_atexit@plt+0x20af4c> │ │ │ │ + ldr r3, [pc, #184] @ 2172b0 <__cxa_atexit@plt+0x20af64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #180] @ 22046c <__cxa_atexit@plt+0x214120> │ │ │ │ + ldr lr, [pc, #180] @ 2172b4 <__cxa_atexit@plt+0x20af68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #176] @ 220470 <__cxa_atexit@plt+0x214124> │ │ │ │ + ldr r1, [pc, #176] @ 2172b8 <__cxa_atexit@plt+0x20af6c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #172] @ 220474 <__cxa_atexit@plt+0x214128> │ │ │ │ + ldr r0, [pc, #172] @ 2172bc <__cxa_atexit@plt+0x20af70> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #168] @ 220478 <__cxa_atexit@plt+0x21412c> │ │ │ │ + ldr r2, [pc, #168] @ 2172c0 <__cxa_atexit@plt+0x20af74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #164] @ 22047c <__cxa_atexit@plt+0x214130> │ │ │ │ + ldr r9, [pc, #164] @ 2172c4 <__cxa_atexit@plt+0x20af78> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #160] @ 220480 <__cxa_atexit@plt+0x214134> │ │ │ │ + ldr sl, [pc, #160] @ 2172c8 <__cxa_atexit@plt+0x20af7c> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ @@ -544830,108 +535504,108 @@ │ │ │ │ str r7, [r7, #84] @ 0x54 │ │ │ │ str r2, [r7, #88] @ 0x58 │ │ │ │ str r0, [r7, #92] @ 0x5c │ │ │ │ str r1, [r7, #96] @ 0x60 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 220484 <__cxa_atexit@plt+0x214138> │ │ │ │ + ldr r7, [pc, #44] @ 2172cc <__cxa_atexit@plt+0x20af80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb2cc │ │ │ │ @ instruction: 0xffffb838 │ │ │ │ @ instruction: 0xffffb770 │ │ │ │ @ instruction: 0xffffb678 │ │ │ │ @ instruction: 0xffffb504 │ │ │ │ @ instruction: 0xffffb3d0 │ │ │ │ @ instruction: 0xffffb590 │ │ │ │ - tsteq lr, r8, lsl r4 │ │ │ │ + tsteq pc, r0, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2204f0 <__cxa_atexit@plt+0x2141a4> │ │ │ │ - ldr r3, [pc, #88] @ 220508 <__cxa_atexit@plt+0x2141bc> │ │ │ │ + bcc 217338 <__cxa_atexit@plt+0x20afec> │ │ │ │ + ldr r3, [pc, #88] @ 217350 <__cxa_atexit@plt+0x20b004> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 22050c <__cxa_atexit@plt+0x2141c0> │ │ │ │ + ldr r2, [pc, #84] @ 217354 <__cxa_atexit@plt+0x20b008> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 220510 <__cxa_atexit@plt+0x2141c4> │ │ │ │ + ldr r1, [pc, #80] @ 217358 <__cxa_atexit@plt+0x20b00c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r7, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 220514 <__cxa_atexit@plt+0x2141c8> │ │ │ │ + ldr r7, [pc, #28] @ 21735c <__cxa_atexit@plt+0x20b010> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9268 │ │ │ │ @ instruction: 0xffff942c │ │ │ │ @ instruction: 0xffff9384 │ │ │ │ - tsteq lr, ip, ror #6 │ │ │ │ + @ instruction: 0x010f0e94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220568 <__cxa_atexit@plt+0x21421c> │ │ │ │ - ldr r3, [pc, #64] @ 220580 <__cxa_atexit@plt+0x214234> │ │ │ │ + bcc 2173b0 <__cxa_atexit@plt+0x20b064> │ │ │ │ + ldr r3, [pc, #64] @ 2173c8 <__cxa_atexit@plt+0x20b07c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 220584 <__cxa_atexit@plt+0x214238> │ │ │ │ + ldr r2, [pc, #60] @ 2173cc <__cxa_atexit@plt+0x20b080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 220588 <__cxa_atexit@plt+0x21423c> │ │ │ │ + ldr r7, [pc, #24] @ 2173d0 <__cxa_atexit@plt+0x20b084> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3b74 │ │ │ │ @ instruction: 0xffff3c9c │ │ │ │ - ldrdeq r8, [lr, -r0] │ │ │ │ + strdeq r0, [pc, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220608 <__cxa_atexit@plt+0x2142bc> │ │ │ │ - ldr r3, [pc, #108] @ 220620 <__cxa_atexit@plt+0x2142d4> │ │ │ │ + bcc 217450 <__cxa_atexit@plt+0x20b104> │ │ │ │ + ldr r3, [pc, #108] @ 217468 <__cxa_atexit@plt+0x20b11c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 220624 <__cxa_atexit@plt+0x2142d8> │ │ │ │ + ldr lr, [pc, #104] @ 21746c <__cxa_atexit@plt+0x20b120> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 220628 <__cxa_atexit@plt+0x2142dc> │ │ │ │ + ldr r1, [pc, #100] @ 217470 <__cxa_atexit@plt+0x20b124> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #96] @ 22062c <__cxa_atexit@plt+0x2142e0> │ │ │ │ + ldr r2, [pc, #96] @ 217474 <__cxa_atexit@plt+0x20b128> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -544940,107 +535614,107 @@ │ │ │ │ str r8, [r7, #32] │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ add lr, r7, #40 @ 0x28 │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ str r7, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 220630 <__cxa_atexit@plt+0x2142e4> │ │ │ │ + ldr r7, [pc, #32] @ 217478 <__cxa_atexit@plt+0x20b12c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9de4 │ │ │ │ @ instruction: 0xffffa080 │ │ │ │ @ instruction: 0xffff9fa0 │ │ │ │ @ instruction: 0xffff9ef8 │ │ │ │ - tsteq lr, r8, asr r2 │ │ │ │ + smlabbeq pc, r0, sp, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220684 <__cxa_atexit@plt+0x214338> │ │ │ │ - ldr r3, [pc, #64] @ 22069c <__cxa_atexit@plt+0x214350> │ │ │ │ + bcc 2174cc <__cxa_atexit@plt+0x20b180> │ │ │ │ + ldr r3, [pc, #64] @ 2174e4 <__cxa_atexit@plt+0x20b198> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 2206a0 <__cxa_atexit@plt+0x214354> │ │ │ │ + ldr r2, [pc, #60] @ 2174e8 <__cxa_atexit@plt+0x20b19c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2206a4 <__cxa_atexit@plt+0x214358> │ │ │ │ + ldr r7, [pc, #24] @ 2174ec <__cxa_atexit@plt+0x20b1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe370 │ │ │ │ @ instruction: 0xffffe498 │ │ │ │ - smlatteq lr, ip, r1, r8 │ │ │ │ + tsteq pc, r4, lsl sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220710 <__cxa_atexit@plt+0x2143c4> │ │ │ │ - ldr r3, [pc, #88] @ 220728 <__cxa_atexit@plt+0x2143dc> │ │ │ │ + bcc 217558 <__cxa_atexit@plt+0x20b20c> │ │ │ │ + ldr r3, [pc, #88] @ 217570 <__cxa_atexit@plt+0x20b224> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 22072c <__cxa_atexit@plt+0x2143e0> │ │ │ │ + ldr r2, [pc, #84] @ 217574 <__cxa_atexit@plt+0x20b228> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 220730 <__cxa_atexit@plt+0x2143e4> │ │ │ │ + ldr r1, [pc, #80] @ 217578 <__cxa_atexit@plt+0x20b22c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r7, [r7, #32] │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 220734 <__cxa_atexit@plt+0x2143e8> │ │ │ │ + ldr r7, [pc, #28] @ 21757c <__cxa_atexit@plt+0x20b230> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd778 │ │ │ │ @ instruction: 0xffffd8b4 │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - tsteq lr, ip, asr r1 │ │ │ │ + smlabbeq pc, r4, ip, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2207d0 <__cxa_atexit@plt+0x214484> │ │ │ │ - ldr r3, [pc, #136] @ 2207e8 <__cxa_atexit@plt+0x21449c> │ │ │ │ + bcc 217618 <__cxa_atexit@plt+0x20b2cc> │ │ │ │ + ldr r3, [pc, #136] @ 217630 <__cxa_atexit@plt+0x20b2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #132] @ 2207ec <__cxa_atexit@plt+0x2144a0> │ │ │ │ + ldr lr, [pc, #132] @ 217634 <__cxa_atexit@plt+0x20b2e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 2207f0 <__cxa_atexit@plt+0x2144a4> │ │ │ │ + ldr r1, [pc, #128] @ 217638 <__cxa_atexit@plt+0x20b2ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #124] @ 2207f4 <__cxa_atexit@plt+0x2144a8> │ │ │ │ + ldr r2, [pc, #124] @ 21763c <__cxa_atexit@plt+0x20b2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 2207f8 <__cxa_atexit@plt+0x2144ac> │ │ │ │ + ldr r9, [pc, #120] @ 217640 <__cxa_atexit@plt+0x20b2f4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -545054,41 +535728,41 @@ │ │ │ │ str r8, [r7, #52] @ 0x34 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r1, [r7, #60] @ 0x3c │ │ │ │ str r7, [r7, #64] @ 0x40 │ │ │ │ str r3, [r7, #68] @ 0x44 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2207fc <__cxa_atexit@plt+0x2144b0> │ │ │ │ + ldr r7, [pc, #36] @ 217644 <__cxa_atexit@plt+0x20b2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff74dc │ │ │ │ @ instruction: 0xffff7860 │ │ │ │ @ instruction: 0xffff7728 │ │ │ │ @ instruction: 0xffff75b4 │ │ │ │ @ instruction: 0xffff7664 │ │ │ │ - smlabbeq lr, r4, r0, r8 │ │ │ │ + smlatbeq pc, ip, fp, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220880 <__cxa_atexit@plt+0x214534> │ │ │ │ - ldr r3, [pc, #112] @ 220898 <__cxa_atexit@plt+0x21454c> │ │ │ │ + bcc 2176c8 <__cxa_atexit@plt+0x20b37c> │ │ │ │ + ldr r3, [pc, #112] @ 2176e0 <__cxa_atexit@plt+0x20b394> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 22089c <__cxa_atexit@plt+0x214550> │ │ │ │ + ldr lr, [pc, #108] @ 2176e4 <__cxa_atexit@plt+0x20b398> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 2208a0 <__cxa_atexit@plt+0x214554> │ │ │ │ + ldr r1, [pc, #104] @ 2176e8 <__cxa_atexit@plt+0x20b39c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ 2208a4 <__cxa_atexit@plt+0x214558> │ │ │ │ + ldr r2, [pc, #100] @ 2176ec <__cxa_atexit@plt+0x20b3a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #24]! │ │ │ │ @@ -545098,42 +535772,42 @@ │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r7, [r7, #40] @ 0x28 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r1, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2208a8 <__cxa_atexit@plt+0x21455c> │ │ │ │ + ldr r7, [pc, #32] @ 2176f0 <__cxa_atexit@plt+0x20b3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6b98 │ │ │ │ @ instruction: 0xffff6ddc │ │ │ │ @ instruction: 0xffff6d14 │ │ │ │ @ instruction: 0xffff6c6c │ │ │ │ - smlabteq lr, ip, pc, r7 @ │ │ │ │ + strdeq r0, [pc, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220944 <__cxa_atexit@plt+0x2145f8> │ │ │ │ - ldr r3, [pc, #136] @ 22095c <__cxa_atexit@plt+0x214610> │ │ │ │ + bcc 21778c <__cxa_atexit@plt+0x20b440> │ │ │ │ + ldr r3, [pc, #136] @ 2177a4 <__cxa_atexit@plt+0x20b458> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #132] @ 220960 <__cxa_atexit@plt+0x214614> │ │ │ │ + ldr lr, [pc, #132] @ 2177a8 <__cxa_atexit@plt+0x20b45c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 220964 <__cxa_atexit@plt+0x214618> │ │ │ │ + ldr r1, [pc, #128] @ 2177ac <__cxa_atexit@plt+0x20b460> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #124] @ 220968 <__cxa_atexit@plt+0x21461c> │ │ │ │ + ldr r2, [pc, #124] @ 2177b0 <__cxa_atexit@plt+0x20b464> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 22096c <__cxa_atexit@plt+0x214620> │ │ │ │ + ldr r9, [pc, #120] @ 2177b4 <__cxa_atexit@plt+0x20b468> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -545147,146 +535821,146 @@ │ │ │ │ str r7, [r7, #52] @ 0x34 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r1, [r7, #60] @ 0x3c │ │ │ │ str r8, [r7, #64] @ 0x40 │ │ │ │ str r3, [r7, #68] @ 0x44 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 220970 <__cxa_atexit@plt+0x214624> │ │ │ │ + ldr r7, [pc, #36] @ 2177b8 <__cxa_atexit@plt+0x20b46c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3c7c │ │ │ │ @ instruction: 0xffff4008 │ │ │ │ @ instruction: 0xffff3d98 │ │ │ │ @ instruction: 0xffff3e64 │ │ │ │ @ instruction: 0xffff3f18 │ │ │ │ - strdeq r7, [lr, -r8] │ │ │ │ + tsteq pc, r0, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2209dc <__cxa_atexit@plt+0x214690> │ │ │ │ - ldr r3, [pc, #88] @ 2209f4 <__cxa_atexit@plt+0x2146a8> │ │ │ │ + bcc 217824 <__cxa_atexit@plt+0x20b4d8> │ │ │ │ + ldr r3, [pc, #88] @ 21783c <__cxa_atexit@plt+0x20b4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 2209f8 <__cxa_atexit@plt+0x2146ac> │ │ │ │ + ldr r2, [pc, #84] @ 217840 <__cxa_atexit@plt+0x20b4f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2209fc <__cxa_atexit@plt+0x2146b0> │ │ │ │ + ldr r1, [pc, #80] @ 217844 <__cxa_atexit@plt+0x20b4f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r8, [r7, #28] │ │ │ │ str r3, [r7, #32] │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 220a00 <__cxa_atexit@plt+0x2146b4> │ │ │ │ + ldr r7, [pc, #28] @ 217848 <__cxa_atexit@plt+0x20b4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6ec0 │ │ │ │ @ instruction: 0xffff70d8 │ │ │ │ @ instruction: 0xffff6fa0 │ │ │ │ - tsteq lr, r4, ror lr │ │ │ │ + @ instruction: 0x010f099c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220a68 <__cxa_atexit@plt+0x21471c> │ │ │ │ - ldr r3, [pc, #84] @ 220a80 <__cxa_atexit@plt+0x214734> │ │ │ │ + bcc 2178b0 <__cxa_atexit@plt+0x20b564> │ │ │ │ + ldr r3, [pc, #84] @ 2178c8 <__cxa_atexit@plt+0x20b57c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 220a84 <__cxa_atexit@plt+0x214738> │ │ │ │ + ldr r2, [pc, #80] @ 2178cc <__cxa_atexit@plt+0x20b580> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 220a88 <__cxa_atexit@plt+0x21473c> │ │ │ │ + ldr r1, [pc, #76] @ 2178d0 <__cxa_atexit@plt+0x20b584> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ add lr, r7, #24 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ str r7, [r7, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 220a8c <__cxa_atexit@plt+0x214740> │ │ │ │ + ldr r7, [pc, #28] @ 2178d4 <__cxa_atexit@plt+0x20b588> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff837c │ │ │ │ @ instruction: 0xffff8504 │ │ │ │ @ instruction: 0xffff845c │ │ │ │ - strdeq r7, [lr, -r0] │ │ │ │ + tsteq pc, r8, lsl r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220adc <__cxa_atexit@plt+0x214790> │ │ │ │ - ldr r3, [pc, #60] @ 220af4 <__cxa_atexit@plt+0x2147a8> │ │ │ │ + bcc 217924 <__cxa_atexit@plt+0x20b5d8> │ │ │ │ + ldr r3, [pc, #60] @ 21793c <__cxa_atexit@plt+0x20b5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 220af8 <__cxa_atexit@plt+0x2147ac> │ │ │ │ + ldr r2, [pc, #56] @ 217940 <__cxa_atexit@plt+0x20b5f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 220afc <__cxa_atexit@plt+0x2147b0> │ │ │ │ + ldr r7, [pc, #24] @ 217944 <__cxa_atexit@plt+0x20b5f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - smlatbeq lr, r0, sp, r7 │ │ │ │ + smlabteq pc, r8, r8, r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220bc8 <__cxa_atexit@plt+0x21487c> │ │ │ │ - ldr r3, [pc, #184] @ 220be0 <__cxa_atexit@plt+0x214894> │ │ │ │ + bcc 217a10 <__cxa_atexit@plt+0x20b6c4> │ │ │ │ + ldr r3, [pc, #184] @ 217a28 <__cxa_atexit@plt+0x20b6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #180] @ 220be4 <__cxa_atexit@plt+0x214898> │ │ │ │ + ldr lr, [pc, #180] @ 217a2c <__cxa_atexit@plt+0x20b6e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #176] @ 220be8 <__cxa_atexit@plt+0x21489c> │ │ │ │ + ldr r1, [pc, #176] @ 217a30 <__cxa_atexit@plt+0x20b6e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #172] @ 220bec <__cxa_atexit@plt+0x2148a0> │ │ │ │ + ldr r0, [pc, #172] @ 217a34 <__cxa_atexit@plt+0x20b6e8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #168] @ 220bf0 <__cxa_atexit@plt+0x2148a4> │ │ │ │ + ldr r2, [pc, #168] @ 217a38 <__cxa_atexit@plt+0x20b6ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #164] @ 220bf4 <__cxa_atexit@plt+0x2148a8> │ │ │ │ + ldr r9, [pc, #164] @ 217a3c <__cxa_atexit@plt+0x20b6f0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #160] @ 220bf8 <__cxa_atexit@plt+0x2148ac> │ │ │ │ + ldr sl, [pc, #160] @ 217a40 <__cxa_atexit@plt+0x20b6f4> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ @@ -545308,43 +535982,43 @@ │ │ │ │ str r8, [r7, #84] @ 0x54 │ │ │ │ str r7, [r7, #88] @ 0x58 │ │ │ │ str r0, [r7, #92] @ 0x5c │ │ │ │ str r1, [r7, #96] @ 0x60 │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 220bfc <__cxa_atexit@plt+0x2148b0> │ │ │ │ + ldr r7, [pc, #44] @ 217a44 <__cxa_atexit@plt+0x20b6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff0650 │ │ │ │ @ instruction: 0xffff0be0 │ │ │ │ @ instruction: 0xffff09d0 │ │ │ │ @ instruction: 0xffff0af4 │ │ │ │ @ instruction: 0xffff0720 │ │ │ │ @ instruction: 0xffff08e4 │ │ │ │ @ instruction: 0xffff083c │ │ │ │ - tsteq lr, ip, ror #24 │ │ │ │ + @ instruction: 0x010f0794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220c80 <__cxa_atexit@plt+0x214934> │ │ │ │ - ldr r3, [pc, #112] @ 220c98 <__cxa_atexit@plt+0x21494c> │ │ │ │ + bcc 217ac8 <__cxa_atexit@plt+0x20b77c> │ │ │ │ + ldr r3, [pc, #112] @ 217ae0 <__cxa_atexit@plt+0x20b794> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 220c9c <__cxa_atexit@plt+0x214950> │ │ │ │ + ldr lr, [pc, #108] @ 217ae4 <__cxa_atexit@plt+0x20b798> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 220ca0 <__cxa_atexit@plt+0x214954> │ │ │ │ + ldr r1, [pc, #104] @ 217ae8 <__cxa_atexit@plt+0x20b79c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #100] @ 220ca4 <__cxa_atexit@plt+0x214958> │ │ │ │ + ldr r2, [pc, #100] @ 217aec <__cxa_atexit@plt+0x20b7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [r3, #12]! │ │ │ │ @@ -545354,42 +536028,42 @@ │ │ │ │ str lr, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ str r8, [r7, #44] @ 0x2c │ │ │ │ str r7, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 220ca8 <__cxa_atexit@plt+0x21495c> │ │ │ │ + ldr r7, [pc, #32] @ 217af0 <__cxa_atexit@plt+0x20b7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9f08 │ │ │ │ @ instruction: 0xffffa1c0 │ │ │ │ @ instruction: 0xffff9fe8 │ │ │ │ @ instruction: 0xffffa10c │ │ │ │ - smlatteq lr, r4, fp, r7 │ │ │ │ + tsteq pc, ip, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 220d40 <__cxa_atexit@plt+0x2149f4> │ │ │ │ - ldr r3, [pc, #132] @ 220d58 <__cxa_atexit@plt+0x214a0c> │ │ │ │ + bcc 217b88 <__cxa_atexit@plt+0x20b83c> │ │ │ │ + ldr r3, [pc, #132] @ 217ba0 <__cxa_atexit@plt+0x20b854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #128] @ 220d5c <__cxa_atexit@plt+0x214a10> │ │ │ │ + ldr lr, [pc, #128] @ 217ba4 <__cxa_atexit@plt+0x20b858> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #124] @ 220d60 <__cxa_atexit@plt+0x214a14> │ │ │ │ + ldr r1, [pc, #124] @ 217ba8 <__cxa_atexit@plt+0x20b85c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #120] @ 220d64 <__cxa_atexit@plt+0x214a18> │ │ │ │ + ldr r2, [pc, #120] @ 217bac <__cxa_atexit@plt+0x20b860> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #116] @ 220d68 <__cxa_atexit@plt+0x214a1c> │ │ │ │ + ldr r9, [pc, #116] @ 217bb0 <__cxa_atexit@plt+0x20b864> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ @@ -545402,124 +536076,124 @@ │ │ │ │ str lr, [r7, #48] @ 0x30 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ str r8, [r7, #56] @ 0x38 │ │ │ │ add lr, r7, #60 @ 0x3c │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 220d6c <__cxa_atexit@plt+0x214a20> │ │ │ │ + ldr r7, [pc, #36] @ 217bb4 <__cxa_atexit@plt+0x20b868> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5218 │ │ │ │ @ instruction: 0xffff556c │ │ │ │ @ instruction: 0xffff52a8 │ │ │ │ @ instruction: 0xffff53cc │ │ │ │ @ instruction: 0xffff54b4 │ │ │ │ - tsteq lr, r4, lsl #22 │ │ │ │ - @ instruction: 0x010e7b90 │ │ │ │ + tsteq pc, ip, lsr #12 │ │ │ │ + @ instruction: 0x010f06b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 220dc0 <__cxa_atexit@plt+0x214a74> │ │ │ │ + bhi 217c08 <__cxa_atexit@plt+0x20b8bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 220dc8 <__cxa_atexit@plt+0x214a7c> │ │ │ │ + ldr r2, [pc, #52] @ 217c10 <__cxa_atexit@plt+0x20b8c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 220dcc <__cxa_atexit@plt+0x214a80> │ │ │ │ + ldr r2, [pc, #44] @ 217c14 <__cxa_atexit@plt+0x20b8c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 220dd0 <__cxa_atexit@plt+0x214a84> │ │ │ │ + ldr r2, [pc, #32] @ 217c18 <__cxa_atexit@plt+0x20b8cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fc5dc │ │ │ │ - @ instruction: 0x011fc5d4 │ │ │ │ - tsteq pc, ip, lsl #13 │ │ │ │ - tsteq lr, r8, lsr #22 │ │ │ │ + @ instruction: 0x01205794 │ │ │ │ + smlawbeq r0, ip, r7, r5 │ │ │ │ + @ instruction: 0x01205844 │ │ │ │ + tsteq pc, r0, asr r6 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 220e10 <__cxa_atexit@plt+0x214ac4> │ │ │ │ - ldr r2, [pc, #40] @ 220e28 <__cxa_atexit@plt+0x214adc> │ │ │ │ + bcc 217c58 <__cxa_atexit@plt+0x20b90c> │ │ │ │ + ldr r2, [pc, #40] @ 217c70 <__cxa_atexit@plt+0x20b924> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 220e2c <__cxa_atexit@plt+0x214ae0> │ │ │ │ + ldr r7, [pc, #20] @ 217c74 <__cxa_atexit@plt+0x20b928> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - smlatteq lr, r8, sl, r7 │ │ │ │ - ldrdeq r7, [lr, -r0] │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ + strdeq r0, [pc, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 220e80 <__cxa_atexit@plt+0x214b34> │ │ │ │ + bhi 217cc8 <__cxa_atexit@plt+0x20b97c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 220e88 <__cxa_atexit@plt+0x214b3c> │ │ │ │ + ldr r2, [pc, #52] @ 217cd0 <__cxa_atexit@plt+0x20b984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 220e8c <__cxa_atexit@plt+0x214b40> │ │ │ │ + ldr r2, [pc, #44] @ 217cd4 <__cxa_atexit@plt+0x20b988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 220e90 <__cxa_atexit@plt+0x214b44> │ │ │ │ + ldr r2, [pc, #32] @ 217cd8 <__cxa_atexit@plt+0x20b98c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl r5 @ │ │ │ │ - tsteq pc, r4, lsl r5 @ │ │ │ │ - tsteq pc, ip, asr #11 │ │ │ │ - tsteq lr, ip, ror #20 │ │ │ │ + ldrdeq r5, [r0, -r4]! │ │ │ │ + smlawteq r0, ip, r6, r5 │ │ │ │ + smlawbeq r0, r4, r7, r5 │ │ │ │ + @ instruction: 0x010f0594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 220f28 <__cxa_atexit@plt+0x214bdc> │ │ │ │ - ldr r2, [pc, #152] @ 220f50 <__cxa_atexit@plt+0x214c04> │ │ │ │ + bhi 217d70 <__cxa_atexit@plt+0x20ba24> │ │ │ │ + ldr r2, [pc, #152] @ 217d98 <__cxa_atexit@plt+0x20ba4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 220f34 <__cxa_atexit@plt+0x214be8> │ │ │ │ - ldr r7, [pc, #128] @ 220f58 <__cxa_atexit@plt+0x214c0c> │ │ │ │ + bcc 217d7c <__cxa_atexit@plt+0x20ba30> │ │ │ │ + ldr r7, [pc, #128] @ 217da0 <__cxa_atexit@plt+0x20ba54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 220f5c <__cxa_atexit@plt+0x214c10> │ │ │ │ + ldr lr, [pc, #124] @ 217da4 <__cxa_atexit@plt+0x20ba58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 220f60 <__cxa_atexit@plt+0x214c14> │ │ │ │ + ldr r1, [pc, #120] @ 217da8 <__cxa_atexit@plt+0x20ba5c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 220f64 <__cxa_atexit@plt+0x214c18> │ │ │ │ + ldr r2, [pc, #104] @ 217dac <__cxa_atexit@plt+0x20ba60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -545527,74 +536201,74 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 220f54 <__cxa_atexit@plt+0x214c08> │ │ │ │ + ldr r7, [pc, #24] @ 217d9c <__cxa_atexit@plt+0x20ba50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fc4b8 │ │ │ │ - smlabbeq lr, r4, sl, r7 │ │ │ │ + @ instruction: 0x01205670 │ │ │ │ + smlatbeq pc, ip, r5, r0 @ │ │ │ │ andeq r9, r0, ip, asr #12 │ │ │ │ ldrdeq r9, [r0], -r0 │ │ │ │ andeq r9, r0, r0, ror #10 │ │ │ │ - tsteq pc, r8, lsr r5 @ │ │ │ │ - @ instruction: 0x010e7998 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + smlabteq pc, r0, r4, r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 220f9c <__cxa_atexit@plt+0x214c50> │ │ │ │ + bhi 217de4 <__cxa_atexit@plt+0x20ba98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 220fa4 <__cxa_atexit@plt+0x214c58> │ │ │ │ + ldr r2, [pc, #24] @ 217dec <__cxa_atexit@plt+0x20baa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #7 │ │ │ │ - tsteq lr, r8, asr r9 │ │ │ │ + @ instruction: 0x0120559c │ │ │ │ + smlabbeq pc, r0, r4, r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 221094 <__cxa_atexit@plt+0x214d48> │ │ │ │ - ldr r2, [pc, #240] @ 2210bc <__cxa_atexit@plt+0x214d70> │ │ │ │ + bhi 217edc <__cxa_atexit@plt+0x20bb90> │ │ │ │ + ldr r2, [pc, #240] @ 217f04 <__cxa_atexit@plt+0x20bbb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2210a0 <__cxa_atexit@plt+0x214d54> │ │ │ │ - ldr r2, [pc, #216] @ 2210c4 <__cxa_atexit@plt+0x214d78> │ │ │ │ + bcc 217ee8 <__cxa_atexit@plt+0x20bb9c> │ │ │ │ + ldr r2, [pc, #216] @ 217f0c <__cxa_atexit@plt+0x20bbc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #212] @ 2210c8 <__cxa_atexit@plt+0x214d7c> │ │ │ │ + ldr sl, [pc, #212] @ 217f10 <__cxa_atexit@plt+0x20bbc4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #208] @ 2210cc <__cxa_atexit@plt+0x214d80> │ │ │ │ + ldr r0, [pc, #208] @ 217f14 <__cxa_atexit@plt+0x20bbc8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #204] @ 2210d0 <__cxa_atexit@plt+0x214d84> │ │ │ │ + ldr r7, [pc, #204] @ 217f18 <__cxa_atexit@plt+0x20bbcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #200] @ 2210d4 <__cxa_atexit@plt+0x214d88> │ │ │ │ + ldr r9, [pc, #200] @ 217f1c <__cxa_atexit@plt+0x20bbd0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #184] @ 2210d8 <__cxa_atexit@plt+0x214d8c> │ │ │ │ + ldr ip, [pc, #184] @ 217f20 <__cxa_atexit@plt+0x20bbd4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #180] @ 2210dc <__cxa_atexit@plt+0x214d90> │ │ │ │ + ldr lr, [pc, #180] @ 217f24 <__cxa_atexit@plt+0x20bbd8> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -545608,307 +536282,307 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #96] @ 2210e0 <__cxa_atexit@plt+0x214d94> │ │ │ │ + ldr r7, [pc, #96] @ 217f28 <__cxa_atexit@plt+0x20bbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2210c0 <__cxa_atexit@plt+0x214d74> │ │ │ │ + ldr r7, [pc, #24] @ 217f08 <__cxa_atexit@plt+0x20bbbc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #7 │ │ │ │ - tsteq lr, r8, lsr #18 │ │ │ │ + @ instruction: 0x0120555c │ │ │ │ + tsteq pc, r0, asr r4 @ │ │ │ │ andeq r9, r0, r4, lsr r7 │ │ │ │ andeq sl, r0, r8, lsr fp │ │ │ │ andeq r9, r0, r8, lsl #13 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r9, r0, r4, asr ip │ │ │ │ andeq r9, r0, r8, lsr #17 │ │ │ │ andeq r9, r0, ip, asr #15 │ │ │ │ andeq r9, r0, r8, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 221174 <__cxa_atexit@plt+0x214e28> │ │ │ │ + bhi 217fbc <__cxa_atexit@plt+0x20bc70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 221180 <__cxa_atexit@plt+0x214e34> │ │ │ │ - ldr lr, [pc, #124] @ 221190 <__cxa_atexit@plt+0x214e44> │ │ │ │ + bcc 217fc8 <__cxa_atexit@plt+0x20bc7c> │ │ │ │ + ldr lr, [pc, #124] @ 217fd8 <__cxa_atexit@plt+0x20bc8c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 221194 <__cxa_atexit@plt+0x214e48> │ │ │ │ + ldr r1, [pc, #116] @ 217fdc <__cxa_atexit@plt+0x20bc90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #108] @ 221198 <__cxa_atexit@plt+0x214e4c> │ │ │ │ + ldr r0, [pc, #108] @ 217fe0 <__cxa_atexit@plt+0x20bc94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #88] @ 22119c <__cxa_atexit@plt+0x214e50> │ │ │ │ + ldr r8, [pc, #88] @ 217fe4 <__cxa_atexit@plt+0x20bc98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ 2211a0 <__cxa_atexit@plt+0x214e54> │ │ │ │ + ldr r7, [pc, #60] @ 217fe8 <__cxa_atexit@plt+0x20bc9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ - tsteq pc, ip, lsr r2 @ │ │ │ │ - tsteq pc, r8, lsr #4 │ │ │ │ - tsteq pc, r4, asr #5 │ │ │ │ + @ instruction: 0x01205408 │ │ │ │ + strdeq r5, [r0, -r4]! │ │ │ │ + @ instruction: 0x012053e0 │ │ │ │ + @ instruction: 0x0120547c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2211c8 <__cxa_atexit@plt+0x214e7c> │ │ │ │ + ldr r3, [pc, #20] @ 218010 <__cxa_atexit@plt+0x20bcc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - @ instruction: 0x011fc1d0 │ │ │ │ + smlawbeq r0, r8, r3, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22125c <__cxa_atexit@plt+0x214f10> │ │ │ │ + bhi 2180a4 <__cxa_atexit@plt+0x20bd58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 221268 <__cxa_atexit@plt+0x214f1c> │ │ │ │ - ldr lr, [pc, #124] @ 221278 <__cxa_atexit@plt+0x214f2c> │ │ │ │ + bcc 2180b0 <__cxa_atexit@plt+0x20bd64> │ │ │ │ + ldr lr, [pc, #124] @ 2180c0 <__cxa_atexit@plt+0x20bd74> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 22127c <__cxa_atexit@plt+0x214f30> │ │ │ │ + ldr r1, [pc, #116] @ 2180c4 <__cxa_atexit@plt+0x20bd78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #108] @ 221280 <__cxa_atexit@plt+0x214f34> │ │ │ │ + ldr r0, [pc, #108] @ 2180c8 <__cxa_atexit@plt+0x20bd7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #88] @ 221284 <__cxa_atexit@plt+0x214f38> │ │ │ │ + ldr r8, [pc, #88] @ 2180cc <__cxa_atexit@plt+0x20bd80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ 221288 <__cxa_atexit@plt+0x214f3c> │ │ │ │ + ldr r7, [pc, #60] @ 2180d0 <__cxa_atexit@plt+0x20bd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq pc, r8, ror #2 │ │ │ │ - tsteq pc, r4, asr r1 @ │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ - @ instruction: 0x011fc1dc │ │ │ │ + @ instruction: 0x01205320 │ │ │ │ + @ instruction: 0x0120530c │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2212b0 <__cxa_atexit@plt+0x214f64> │ │ │ │ + ldr r3, [pc, #20] @ 2180f8 <__cxa_atexit@plt+0x20bdac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - tsteq pc, r8, ror #1 │ │ │ │ + @ instruction: 0x012052a0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221330 <__cxa_atexit@plt+0x214fe4> │ │ │ │ - ldr lr, [pc, #104] @ 221340 <__cxa_atexit@plt+0x214ff4> │ │ │ │ + bcc 218178 <__cxa_atexit@plt+0x20be2c> │ │ │ │ + ldr lr, [pc, #104] @ 218188 <__cxa_atexit@plt+0x20be3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 221344 <__cxa_atexit@plt+0x214ff8> │ │ │ │ + ldr r0, [pc, #76] @ 21818c <__cxa_atexit@plt+0x20be40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 221348 <__cxa_atexit@plt+0x214ffc> │ │ │ │ + ldr lr, [pc, #68] @ 218190 <__cxa_atexit@plt+0x20be44> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - ldr r3, [pc, #40] @ 22134c <__cxa_atexit@plt+0x215000> │ │ │ │ + ldr r3, [pc, #40] @ 218194 <__cxa_atexit@plt+0x20be48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub sl, r6, #6 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - tsteq pc, r8, lsr r1 @ │ │ │ │ - tsteq pc, r8, rrx │ │ │ │ - @ instruction: 0x011fc8b0 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205220 │ │ │ │ + @ instruction: 0x01205a4c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2213bc <__cxa_atexit@plt+0x215070> │ │ │ │ - ldr lr, [pc, #88] @ 2213c8 <__cxa_atexit@plt+0x21507c> │ │ │ │ + bhi 218204 <__cxa_atexit@plt+0x20beb8> │ │ │ │ + ldr lr, [pc, #88] @ 218210 <__cxa_atexit@plt+0x20bec4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 2213cc <__cxa_atexit@plt+0x215080> │ │ │ │ + ldr r1, [pc, #64] @ 218214 <__cxa_atexit@plt+0x20bec8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 2213b4 <__cxa_atexit@plt+0x215068> │ │ │ │ - b 2213d8 <__cxa_atexit@plt+0x21508c> │ │ │ │ + beq 2181fc <__cxa_atexit@plt+0x20beb0> │ │ │ │ + b 218220 <__cxa_atexit@plt+0x20bed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq pc, r4, ror #31 │ │ │ │ + @ instruction: 0x0120519c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 22143c <__cxa_atexit@plt+0x2150f0> │ │ │ │ + bne 218284 <__cxa_atexit@plt+0x20bf38> │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 221494 <__cxa_atexit@plt+0x215148> │ │ │ │ - ldr lr, [pc, #176] @ 2214bc <__cxa_atexit@plt+0x215170> │ │ │ │ + bcc 2182dc <__cxa_atexit@plt+0x20bf90> │ │ │ │ + ldr lr, [pc, #176] @ 218304 <__cxa_atexit@plt+0x20bfb8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r8, [r9, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r8, [pc, #136] @ 2214c0 <__cxa_atexit@plt+0x215174> │ │ │ │ + ldr r8, [pc, #136] @ 218308 <__cxa_atexit@plt+0x20bfbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 2214a0 <__cxa_atexit@plt+0x215154> │ │ │ │ - ldr r0, [pc, #92] @ 2214ac <__cxa_atexit@plt+0x215160> │ │ │ │ + bcc 2182e8 <__cxa_atexit@plt+0x20bf9c> │ │ │ │ + ldr r0, [pc, #92] @ 2182f4 <__cxa_atexit@plt+0x20bfa8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 2214b0 <__cxa_atexit@plt+0x215164> │ │ │ │ + ldr r0, [pc, #84] @ 2182f8 <__cxa_atexit@plt+0x20bfac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 2214b4 <__cxa_atexit@plt+0x215168> │ │ │ │ + ldr lr, [pc, #76] @ 2182fc <__cxa_atexit@plt+0x20bfb0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r9, [r9, #28] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #40] @ 2214b8 <__cxa_atexit@plt+0x21516c> │ │ │ │ + ldr r8, [pc, #40] @ 218300 <__cxa_atexit@plt+0x20bfb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - @ instruction: 0x011fbfd4 │ │ │ │ - tsteq pc, r4, lsl #30 │ │ │ │ - tsteq pc, r8, asr #14 │ │ │ │ + smlawbeq r0, ip, r1, r5 │ │ │ │ + strheq r5, [r0, -ip]! │ │ │ │ + @ instruction: 0x012058e4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x011fc4f4 │ │ │ │ + @ instruction: 0x012056ac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221534 <__cxa_atexit@plt+0x2151e8> │ │ │ │ - ldr lr, [pc, #88] @ 221544 <__cxa_atexit@plt+0x2151f8> │ │ │ │ + bcc 21837c <__cxa_atexit@plt+0x20c030> │ │ │ │ + ldr lr, [pc, #88] @ 21838c <__cxa_atexit@plt+0x20c040> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 221548 <__cxa_atexit@plt+0x2151fc> │ │ │ │ + ldr r1, [pc, #84] @ 218390 <__cxa_atexit@plt+0x20c044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 22154c <__cxa_atexit@plt+0x215200> │ │ │ │ + ldr lr, [pc, #60] @ 218394 <__cxa_atexit@plt+0x20c048> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ @@ -545916,45 +536590,45 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq pc, ip, lsl #29 │ │ │ │ - tsteq pc, ip, asr lr @ │ │ │ │ + @ instruction: 0x01205044 │ │ │ │ + @ instruction: 0x01205014 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221600 <__cxa_atexit@plt+0x2152b4> │ │ │ │ - ldr r2, [pc, #176] @ 221620 <__cxa_atexit@plt+0x2152d4> │ │ │ │ + bhi 218448 <__cxa_atexit@plt+0x20c0fc> │ │ │ │ + ldr r2, [pc, #176] @ 218468 <__cxa_atexit@plt+0x20c11c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 2215f0 <__cxa_atexit@plt+0x2152a4> │ │ │ │ + beq 218438 <__cxa_atexit@plt+0x20c0ec> │ │ │ │ ldmdb r5, {r7, sl} │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 221608 <__cxa_atexit@plt+0x2152bc> │ │ │ │ - ldr lr, [pc, #128] @ 221624 <__cxa_atexit@plt+0x2152d8> │ │ │ │ + bcc 218450 <__cxa_atexit@plt+0x20c104> │ │ │ │ + ldr lr, [pc, #128] @ 21846c <__cxa_atexit@plt+0x20c120> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ 221628 <__cxa_atexit@plt+0x2152dc> │ │ │ │ + ldr r0, [pc, #124] @ 218470 <__cxa_atexit@plt+0x20c124> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 22162c <__cxa_atexit@plt+0x2152e0> │ │ │ │ + ldr lr, [pc, #100] @ 218474 <__cxa_atexit@plt+0x20c128> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ add r3, r6, #20 │ │ │ │ stm r3, {r7, ip, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ @@ -545972,39 +536646,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0x011fbdd4 │ │ │ │ - tsteq pc, r4, lsr #27 │ │ │ │ + smlawbeq r0, ip, pc, r4 @ │ │ │ │ + @ instruction: 0x01204f5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r7, sl} │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2216b4 <__cxa_atexit@plt+0x215368> │ │ │ │ - ldr lr, [pc, #88] @ 2216c4 <__cxa_atexit@plt+0x215378> │ │ │ │ + bcc 2184fc <__cxa_atexit@plt+0x20c1b0> │ │ │ │ + ldr lr, [pc, #88] @ 21850c <__cxa_atexit@plt+0x20c1c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 2216c8 <__cxa_atexit@plt+0x21537c> │ │ │ │ + ldr r1, [pc, #84] @ 218510 <__cxa_atexit@plt+0x20c1c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 2216cc <__cxa_atexit@plt+0x215380> │ │ │ │ + ldr lr, [pc, #60] @ 218514 <__cxa_atexit@plt+0x20c1c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ @@ -546012,238 +536686,238 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq pc, ip, lsl #26 │ │ │ │ - @ instruction: 0x011fbcdc │ │ │ │ - tsteq lr, ip, lsr #4 │ │ │ │ + smlawteq r0, r4, lr, r4 │ │ │ │ + @ instruction: 0x01204e94 │ │ │ │ + tstpeq lr, r4, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221724 <__cxa_atexit@plt+0x2153d8> │ │ │ │ - ldr r2, [pc, #56] @ 221730 <__cxa_atexit@plt+0x2153e4> │ │ │ │ + bhi 21856c <__cxa_atexit@plt+0x20c220> │ │ │ │ + ldr r2, [pc, #56] @ 218578 <__cxa_atexit@plt+0x20c22c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 221714 <__cxa_atexit@plt+0x2153c8> │ │ │ │ + beq 21855c <__cxa_atexit@plt+0x20c210> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq lr, ip, r1, r7 │ │ │ │ + strdeq pc, [lr, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ - smlatbeq lr, ip, r1, r7 │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ + ldrdeq pc, [lr, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 221808 <__cxa_atexit@plt+0x2154bc> │ │ │ │ + bhi 218650 <__cxa_atexit@plt+0x20c304> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 221814 <__cxa_atexit@plt+0x2154c8> │ │ │ │ - ldr lr, [pc, #156] @ 221824 <__cxa_atexit@plt+0x2154d8> │ │ │ │ + bcc 21865c <__cxa_atexit@plt+0x20c310> │ │ │ │ + ldr lr, [pc, #156] @ 21866c <__cxa_atexit@plt+0x20c320> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #148] @ 221828 <__cxa_atexit@plt+0x2154dc> │ │ │ │ + ldr r0, [pc, #148] @ 218670 <__cxa_atexit@plt+0x20c324> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #140] @ 22182c <__cxa_atexit@plt+0x2154e0> │ │ │ │ + ldr r0, [pc, #140] @ 218674 <__cxa_atexit@plt+0x20c328> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ 221830 <__cxa_atexit@plt+0x2154e4> │ │ │ │ + ldr r8, [pc, #120] @ 218678 <__cxa_atexit@plt+0x20c32c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 2217f8 <__cxa_atexit@plt+0x2154ac> │ │ │ │ - ldr r7, [pc, #80] @ 221834 <__cxa_atexit@plt+0x2154e8> │ │ │ │ + beq 218640 <__cxa_atexit@plt+0x20c2f4> │ │ │ │ + ldr r7, [pc, #80] @ 21867c <__cxa_atexit@plt+0x20c330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011fbbdc │ │ │ │ - tsteq pc, r8, asr #23 │ │ │ │ - @ instruction: 0x011fbbb4 │ │ │ │ + @ instruction: 0x01204d94 │ │ │ │ + smlawbeq r0, r0, sp, r4 │ │ │ │ + @ instruction: 0x01204d6c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabteq lr, r8, r0, r7 │ │ │ │ + strdeq pc, [lr, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 221860 <__cxa_atexit@plt+0x215514> │ │ │ │ + ldr r3, [pc, #20] @ 2186a8 <__cxa_atexit@plt+0x20c35c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 221888 <__cxa_atexit@plt+0x21553c> │ │ │ │ + ldr r3, [pc, #20] @ 2186d0 <__cxa_atexit@plt+0x20c384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - tsteq pc, r0, lsl fp @ │ │ │ │ - tsteq lr, r4, ror r0 │ │ │ │ + smlawteq r0, r8, ip, r4 │ │ │ │ + @ instruction: 0x010efb9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 221918 <__cxa_atexit@plt+0x2155cc> │ │ │ │ + bhi 218760 <__cxa_atexit@plt+0x20c414> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 221920 <__cxa_atexit@plt+0x2155d4> │ │ │ │ - ldr lr, [pc, #112] @ 221934 <__cxa_atexit@plt+0x2155e8> │ │ │ │ + bcc 218768 <__cxa_atexit@plt+0x20c41c> │ │ │ │ + ldr lr, [pc, #112] @ 21877c <__cxa_atexit@plt+0x20c430> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 221938 <__cxa_atexit@plt+0x2155ec> │ │ │ │ + ldr r0, [pc, #108] @ 218780 <__cxa_atexit@plt+0x20c434> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 22193c <__cxa_atexit@plt+0x2155f0> │ │ │ │ + ldr r0, [pc, #80] @ 218784 <__cxa_atexit@plt+0x20c438> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 221940 <__cxa_atexit@plt+0x2155f4> │ │ │ │ + ldr lr, [pc, #72] @ 218788 <__cxa_atexit@plt+0x20c43c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 221928 <__cxa_atexit@plt+0x2155dc> │ │ │ │ + b 218770 <__cxa_atexit@plt+0x20c424> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq pc, r4, lsr #21 │ │ │ │ - tsteq pc, r4, asr #22 │ │ │ │ - tsteq pc, r4, ror sl @ │ │ │ │ - @ instruction: 0x010e6fb8 │ │ │ │ + @ instruction: 0x01204c5c │ │ │ │ + strdeq r4, [r0, -ip]! │ │ │ │ + @ instruction: 0x01204c2c │ │ │ │ + smlatteq lr, r0, sl, pc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2219b4 <__cxa_atexit@plt+0x215668> │ │ │ │ - ldr lr, [pc, #84] @ 2219c4 <__cxa_atexit@plt+0x215678> │ │ │ │ + bcc 2187fc <__cxa_atexit@plt+0x20c4b0> │ │ │ │ + ldr lr, [pc, #84] @ 21880c <__cxa_atexit@plt+0x20c4c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2219c8 <__cxa_atexit@plt+0x21567c> │ │ │ │ + ldr r1, [pc, #80] @ 218810 <__cxa_atexit@plt+0x20c4c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2219cc <__cxa_atexit@plt+0x215680> │ │ │ │ + ldr lr, [pc, #56] @ 218814 <__cxa_atexit@plt+0x20c4c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, r8, lsl #20 │ │ │ │ - @ instruction: 0x011fb9d8 │ │ │ │ - tsteq lr, ip, lsr #30 │ │ │ │ + smlawteq r0, r0, fp, r4 │ │ │ │ + @ instruction: 0x01204b90 │ │ │ │ + tstpeq lr, r4, asr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221a80 <__cxa_atexit@plt+0x215734> │ │ │ │ - ldr r2, [pc, #172] @ 221aa0 <__cxa_atexit@plt+0x215754> │ │ │ │ + bhi 2188c8 <__cxa_atexit@plt+0x20c57c> │ │ │ │ + ldr r2, [pc, #172] @ 2188e8 <__cxa_atexit@plt+0x20c59c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 221a70 <__cxa_atexit@plt+0x215724> │ │ │ │ + beq 2188b8 <__cxa_atexit@plt+0x20c56c> │ │ │ │ ldmdb r5, {r7, sl} │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 221a88 <__cxa_atexit@plt+0x21573c> │ │ │ │ - ldr lr, [pc, #124] @ 221aa4 <__cxa_atexit@plt+0x215758> │ │ │ │ + bcc 2188d0 <__cxa_atexit@plt+0x20c584> │ │ │ │ + ldr lr, [pc, #124] @ 2188ec <__cxa_atexit@plt+0x20c5a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 221aa8 <__cxa_atexit@plt+0x21575c> │ │ │ │ + ldr r0, [pc, #120] @ 2188f0 <__cxa_atexit@plt+0x20c5a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 221aac <__cxa_atexit@plt+0x215760> │ │ │ │ + ldr lr, [pc, #96] @ 2188f4 <__cxa_atexit@plt+0x20c5a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r3, r9, sl} │ │ │ │ add r3, r6, #20 │ │ │ │ stm r3, {r7, ip, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ @@ -546260,313 +536934,313 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq pc, r0, asr r9 @ │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ + @ instruction: 0x01204b08 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + tstpeq lr, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r7, sl} │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221b34 <__cxa_atexit@plt+0x2157e8> │ │ │ │ - ldr lr, [pc, #84] @ 221b44 <__cxa_atexit@plt+0x2157f8> │ │ │ │ + bcc 21897c <__cxa_atexit@plt+0x20c630> │ │ │ │ + ldr lr, [pc, #84] @ 21898c <__cxa_atexit@plt+0x20c640> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 221b48 <__cxa_atexit@plt+0x2157fc> │ │ │ │ + ldr r1, [pc, #80] @ 218990 <__cxa_atexit@plt+0x20c644> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 221b4c <__cxa_atexit@plt+0x215800> │ │ │ │ + ldr lr, [pc, #56] @ 218994 <__cxa_atexit@plt+0x20c648> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq pc, r8, lsl #17 │ │ │ │ - tsteq pc, r8, asr r8 @ │ │ │ │ - @ instruction: 0x010e6db0 │ │ │ │ + @ instruction: 0x01204a40 │ │ │ │ + @ instruction: 0x01204a10 │ │ │ │ + ldrdeq pc, [lr, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 221c10 <__cxa_atexit@plt+0x2158c4> │ │ │ │ - ldr r3, [pc, #208] @ 221c40 <__cxa_atexit@plt+0x2158f4> │ │ │ │ + bhi 218a58 <__cxa_atexit@plt+0x20c70c> │ │ │ │ + ldr r3, [pc, #208] @ 218a88 <__cxa_atexit@plt+0x20c73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 221c18 <__cxa_atexit@plt+0x2158cc> │ │ │ │ + bhi 218a60 <__cxa_atexit@plt+0x20c714> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 221c20 <__cxa_atexit@plt+0x2158d4> │ │ │ │ - ldr r1, [pc, #172] @ 221c48 <__cxa_atexit@plt+0x2158fc> │ │ │ │ + bcc 218a68 <__cxa_atexit@plt+0x20c71c> │ │ │ │ + ldr r1, [pc, #172] @ 218a90 <__cxa_atexit@plt+0x20c744> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #168] @ 221c4c <__cxa_atexit@plt+0x215900> │ │ │ │ + ldr r9, [pc, #168] @ 218a94 <__cxa_atexit@plt+0x20c748> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #164] @ 221c50 <__cxa_atexit@plt+0x215904> │ │ │ │ + ldr ip, [pc, #164] @ 218a98 <__cxa_atexit@plt+0x20c74c> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #160] @ 221c54 <__cxa_atexit@plt+0x215908> │ │ │ │ + ldr r0, [pc, #160] @ 218a9c <__cxa_atexit@plt+0x20c750> │ │ │ │ add r0, pc, r0 │ │ │ │ sub sl, r3, #26 │ │ │ │ sub lr, r3, #34 @ 0x22 │ │ │ │ str r1, [r6, #20]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str ip, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #12]! │ │ │ │ - ldr r0, [pc, #112] @ 221c58 <__cxa_atexit@plt+0x21590c> │ │ │ │ + ldr r0, [pc, #112] @ 218aa0 <__cxa_atexit@plt+0x20c754> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ b f4ab60 <__cxa_atexit@plt+0xf3e814> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 221c28 <__cxa_atexit@plt+0x2158dc> │ │ │ │ + b 218a70 <__cxa_atexit@plt+0x20c724> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 221c44 <__cxa_atexit@plt+0x2158f8> │ │ │ │ + ldr r7, [pc, #20] @ 218a8c <__cxa_atexit@plt+0x20c740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ - tsteq lr, r8, asr #28 │ │ │ │ + @ instruction: 0x012049b8 │ │ │ │ + tstpeq lr, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq pc, r1, r8, lsl #2 │ │ │ │ andeq pc, r1, r4, rrx │ │ │ │ muleq r1, ip, lr │ │ │ │ andeq pc, r1, r4, asr #3 │ │ │ │ andeq r5, r2, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221cac <__cxa_atexit@plt+0x215960> │ │ │ │ + bhi 218af4 <__cxa_atexit@plt+0x20c7a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 221cb4 <__cxa_atexit@plt+0x215968> │ │ │ │ + ldr lr, [pc, #52] @ 218afc <__cxa_atexit@plt+0x20c7b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 221cb8 <__cxa_atexit@plt+0x21596c> │ │ │ │ + ldr r0, [pc, #48] @ 218b00 <__cxa_atexit@plt+0x20c7b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 221cbc <__cxa_atexit@plt+0x215970> │ │ │ │ + ldr r1, [pc, #40] @ 218b04 <__cxa_atexit@plt+0x20c7b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fb6f0 │ │ │ │ - tsteq pc, ip, ror #13 │ │ │ │ - @ instruction: 0x011fb798 │ │ │ │ + @ instruction: 0x012048a8 │ │ │ │ + @ instruction: 0x012048a4 │ │ │ │ + @ instruction: 0x01204950 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221cf4 <__cxa_atexit@plt+0x2159a8> │ │ │ │ + bhi 218b3c <__cxa_atexit@plt+0x20c7f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 221cfc <__cxa_atexit@plt+0x2159b0> │ │ │ │ + ldr r1, [pc, #24] @ 218b44 <__cxa_atexit@plt+0x20c7f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #13 │ │ │ │ + @ instruction: 0x01204844 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221d68 <__cxa_atexit@plt+0x215a1c> │ │ │ │ - ldr r2, [pc, #84] @ 221d78 <__cxa_atexit@plt+0x215a2c> │ │ │ │ + bcc 218bb0 <__cxa_atexit@plt+0x20c864> │ │ │ │ + ldr r2, [pc, #84] @ 218bc0 <__cxa_atexit@plt+0x20c874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 221d7c <__cxa_atexit@plt+0x215a30> │ │ │ │ + ldr r2, [pc, #60] @ 218bc4 <__cxa_atexit@plt+0x20c878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 221d80 <__cxa_atexit@plt+0x215a34> │ │ │ │ + ldr lr, [pc, #52] @ 218bc8 <__cxa_atexit@plt+0x20c87c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, ip, lsr r6 @ │ │ │ │ - tsteq pc, r0, lsr #12 │ │ │ │ + strdeq r4, [r0, -r4]! @ │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 221ddc <__cxa_atexit@plt+0x215a90> │ │ │ │ - ldr r2, [pc, #64] @ 221dec <__cxa_atexit@plt+0x215aa0> │ │ │ │ + bcc 218c24 <__cxa_atexit@plt+0x20c8d8> │ │ │ │ + ldr r2, [pc, #64] @ 218c34 <__cxa_atexit@plt+0x20c8e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 221df0 <__cxa_atexit@plt+0x215aa4> │ │ │ │ + ldr lr, [pc, #48] @ 218c38 <__cxa_atexit@plt+0x20c8ec> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rscseq ip, r5, r8, lsl #15 │ │ │ │ + rscseq r5, r6, r3, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 221e58 <__cxa_atexit@plt+0x215b0c> │ │ │ │ + bhi 218ca0 <__cxa_atexit@plt+0x20c954> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 221e64 <__cxa_atexit@plt+0x215b18> │ │ │ │ - ldr r1, [pc, #80] @ 221e74 <__cxa_atexit@plt+0x215b28> │ │ │ │ + bcc 218cac <__cxa_atexit@plt+0x20c960> │ │ │ │ + ldr r1, [pc, #80] @ 218cbc <__cxa_atexit@plt+0x20c970> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 221e78 <__cxa_atexit@plt+0x215b2c> │ │ │ │ + ldr r5, [pc, #72] @ 218cc0 <__cxa_atexit@plt+0x20c974> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 221e7c <__cxa_atexit@plt+0x215b30> │ │ │ │ + ldr r0, [pc, #56] @ 218cc4 <__cxa_atexit@plt+0x20c978> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #10 │ │ │ │ - tsteq pc, r8, lsr r5 @ │ │ │ │ - tsteq pc, r8, lsr #10 │ │ │ │ + @ instruction: 0x01204704 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x012046e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221ee8 <__cxa_atexit@plt+0x215b9c> │ │ │ │ - ldr r2, [pc, #84] @ 221ef8 <__cxa_atexit@plt+0x215bac> │ │ │ │ + bcc 218d30 <__cxa_atexit@plt+0x20c9e4> │ │ │ │ + ldr r2, [pc, #84] @ 218d40 <__cxa_atexit@plt+0x20c9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 221efc <__cxa_atexit@plt+0x215bb0> │ │ │ │ + ldr r2, [pc, #60] @ 218d44 <__cxa_atexit@plt+0x20c9f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 221f00 <__cxa_atexit@plt+0x215bb4> │ │ │ │ + ldr lr, [pc, #52] @ 218d48 <__cxa_atexit@plt+0x20c9fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011fb4bc │ │ │ │ - tsteq pc, r0, lsr #9 │ │ │ │ + @ instruction: 0x01204674 │ │ │ │ + @ instruction: 0x01204658 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 221f74 <__cxa_atexit@plt+0x215c28> │ │ │ │ + bhi 218dbc <__cxa_atexit@plt+0x20ca70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 221f80 <__cxa_atexit@plt+0x215c34> │ │ │ │ - ldr lr, [pc, #92] @ 221f90 <__cxa_atexit@plt+0x215c44> │ │ │ │ + bcc 218dc8 <__cxa_atexit@plt+0x20ca7c> │ │ │ │ + ldr lr, [pc, #92] @ 218dd8 <__cxa_atexit@plt+0x20ca8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 221f94 <__cxa_atexit@plt+0x215c48> │ │ │ │ + ldr r1, [pc, #88] @ 218ddc <__cxa_atexit@plt+0x20ca90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 221f98 <__cxa_atexit@plt+0x215c4c> │ │ │ │ + ldr r8, [pc, #64] @ 218de0 <__cxa_atexit@plt+0x20ca94> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -546575,960 +537249,960 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq pc, r4, lsr r4 @ │ │ │ │ - ldrshteq ip, [r5], #80 @ 0x50 │ │ │ │ + @ instruction: 0x012045ec │ │ │ │ + smlalseq r5, r6, fp, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222008 <__cxa_atexit@plt+0x215cbc> │ │ │ │ - ldr lr, [pc, #84] @ 222018 <__cxa_atexit@plt+0x215ccc> │ │ │ │ + bcc 218e50 <__cxa_atexit@plt+0x20cb04> │ │ │ │ + ldr lr, [pc, #84] @ 218e60 <__cxa_atexit@plt+0x20cb14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22201c <__cxa_atexit@plt+0x215cd0> │ │ │ │ + ldr r1, [pc, #80] @ 218e64 <__cxa_atexit@plt+0x20cb18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 222020 <__cxa_atexit@plt+0x215cd4> │ │ │ │ + ldr lr, [pc, #52] @ 218e68 <__cxa_atexit@plt+0x20cb1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r7, r8, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011fb3b4 │ │ │ │ - tsteq pc, r0, lsl #7 │ │ │ │ + @ instruction: 0x0120456c │ │ │ │ + @ instruction: 0x01204538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222064 <__cxa_atexit@plt+0x215d18> │ │ │ │ + bhi 218eac <__cxa_atexit@plt+0x20cb60> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 22206c <__cxa_atexit@plt+0x215d20> │ │ │ │ + ldr r1, [pc, #36] @ 218eb4 <__cxa_atexit@plt+0x20cb68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 222070 <__cxa_atexit@plt+0x215d24> │ │ │ │ + ldr r7, [pc, #28] @ 218eb8 <__cxa_atexit@plt+0x20cb6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #6 │ │ │ │ - tsteq pc, r0, lsr #6 │ │ │ │ + @ instruction: 0x012044e0 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2220b4 <__cxa_atexit@plt+0x215d68> │ │ │ │ + bhi 218efc <__cxa_atexit@plt+0x20cbb0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2220bc <__cxa_atexit@plt+0x215d70> │ │ │ │ + ldr r1, [pc, #36] @ 218f04 <__cxa_atexit@plt+0x20cbb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2220c0 <__cxa_atexit@plt+0x215d74> │ │ │ │ + ldr r7, [pc, #28] @ 218f08 <__cxa_atexit@plt+0x20cbbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011fb2d8 │ │ │ │ - @ instruction: 0x011fb2d0 │ │ │ │ + @ instruction: 0x01204490 │ │ │ │ + smlawbeq r0, r8, r4, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222114 <__cxa_atexit@plt+0x215dc8> │ │ │ │ + bhi 218f5c <__cxa_atexit@plt+0x20cc10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22211c <__cxa_atexit@plt+0x215dd0> │ │ │ │ + ldr lr, [pc, #52] @ 218f64 <__cxa_atexit@plt+0x20cc18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 222120 <__cxa_atexit@plt+0x215dd4> │ │ │ │ + ldr r0, [pc, #48] @ 218f68 <__cxa_atexit@plt+0x20cc1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 222124 <__cxa_atexit@plt+0x215dd8> │ │ │ │ + ldr r1, [pc, #40] @ 218f6c <__cxa_atexit@plt+0x20cc20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl #5 │ │ │ │ - tsteq pc, r4, lsl #5 │ │ │ │ - tsteq pc, r0, lsr r3 @ │ │ │ │ + @ instruction: 0x01204440 │ │ │ │ + @ instruction: 0x0120443c │ │ │ │ + @ instruction: 0x012044e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22215c <__cxa_atexit@plt+0x215e10> │ │ │ │ + bhi 218fa4 <__cxa_atexit@plt+0x20cc58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 222164 <__cxa_atexit@plt+0x215e18> │ │ │ │ + ldr r1, [pc, #24] @ 218fac <__cxa_atexit@plt+0x20cc60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #4 │ │ │ │ + ldrdeq r4, [r0, -ip]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2221e8 <__cxa_atexit@plt+0x215e9c> │ │ │ │ + bhi 219030 <__cxa_atexit@plt+0x20cce4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2221f0 <__cxa_atexit@plt+0x215ea4> │ │ │ │ - ldr r1, [pc, #104] @ 222204 <__cxa_atexit@plt+0x215eb8> │ │ │ │ + bcc 219038 <__cxa_atexit@plt+0x20ccec> │ │ │ │ + ldr r1, [pc, #104] @ 21904c <__cxa_atexit@plt+0x20cd00> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 222208 <__cxa_atexit@plt+0x215ebc> │ │ │ │ + ldr r0, [pc, #100] @ 219050 <__cxa_atexit@plt+0x20cd04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22220c <__cxa_atexit@plt+0x215ec0> │ │ │ │ + ldr r1, [pc, #76] @ 219054 <__cxa_atexit@plt+0x20cd08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 222210 <__cxa_atexit@plt+0x215ec4> │ │ │ │ + ldr lr, [pc, #68] @ 219058 <__cxa_atexit@plt+0x20cd0c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2221f8 <__cxa_atexit@plt+0x215eac> │ │ │ │ + b 219040 <__cxa_atexit@plt+0x20ccf4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, ip, asr #3 │ │ │ │ - @ instruction: 0x011fb1bc │ │ │ │ - tsteq pc, r0, lsr #3 │ │ │ │ + smlawbeq r0, r4, r3, r4 │ │ │ │ + @ instruction: 0x01204374 │ │ │ │ + @ instruction: 0x01204358 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22229c <__cxa_atexit@plt+0x215f50> │ │ │ │ + bhi 2190e4 <__cxa_atexit@plt+0x20cd98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2222a4 <__cxa_atexit@plt+0x215f58> │ │ │ │ - ldr lr, [pc, #112] @ 2222b8 <__cxa_atexit@plt+0x215f6c> │ │ │ │ + bcc 2190ec <__cxa_atexit@plt+0x20cda0> │ │ │ │ + ldr lr, [pc, #112] @ 219100 <__cxa_atexit@plt+0x20cdb4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 2222bc <__cxa_atexit@plt+0x215f70> │ │ │ │ + ldr r0, [pc, #108] @ 219104 <__cxa_atexit@plt+0x20cdb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 2222c0 <__cxa_atexit@plt+0x215f74> │ │ │ │ + ldr r0, [pc, #80] @ 219108 <__cxa_atexit@plt+0x20cdbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 2222c4 <__cxa_atexit@plt+0x215f78> │ │ │ │ + ldr lr, [pc, #72] @ 21910c <__cxa_atexit@plt+0x20cdc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2222ac <__cxa_atexit@plt+0x215f60> │ │ │ │ + b 2190f4 <__cxa_atexit@plt+0x20cda8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, r0, lsr #2 │ │ │ │ - tsteq pc, ip, lsl #2 │ │ │ │ - ldrsheq fp, [pc, -r0] │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + smlawteq r0, r4, r2, r4 │ │ │ │ + @ instruction: 0x012042a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 222370 <__cxa_atexit@plt+0x216024> │ │ │ │ + bhi 2191b8 <__cxa_atexit@plt+0x20ce6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22237c <__cxa_atexit@plt+0x216030> │ │ │ │ - ldr r9, [pc, #144] @ 22238c <__cxa_atexit@plt+0x216040> │ │ │ │ + bcc 2191c4 <__cxa_atexit@plt+0x20ce78> │ │ │ │ + ldr r9, [pc, #144] @ 2191d4 <__cxa_atexit@plt+0x20ce88> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #140] @ 222390 <__cxa_atexit@plt+0x216044> │ │ │ │ + ldr lr, [pc, #140] @ 2191d8 <__cxa_atexit@plt+0x20ce8c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 222394 <__cxa_atexit@plt+0x216048> │ │ │ │ + ldr r1, [pc, #104] @ 2191dc <__cxa_atexit@plt+0x20ce90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 222398 <__cxa_atexit@plt+0x21604c> │ │ │ │ + ldr lr, [pc, #96] @ 2191e0 <__cxa_atexit@plt+0x20ce94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r8, ip} │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 222364 <__cxa_atexit@plt+0x216018> │ │ │ │ + beq 2191ac <__cxa_atexit@plt+0x20ce60> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 3035c4 <__cxa_atexit@plt+0x2f7278> │ │ │ │ + b 2fa40c <__cxa_atexit@plt+0x2ee0c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq pc, r0, asr r0 @ │ │ │ │ - tsteq pc, r4, lsr r0 @ │ │ │ │ + @ instruction: 0x01204208 │ │ │ │ + @ instruction: 0x012041ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3035c4 <__cxa_atexit@plt+0x2f7278> │ │ │ │ + b 2fa40c <__cxa_atexit@plt+0x2ee0c0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 222460 <__cxa_atexit@plt+0x216114> │ │ │ │ + bhi 2192a8 <__cxa_atexit@plt+0x20cf5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22246c <__cxa_atexit@plt+0x216120> │ │ │ │ - ldr sl, [pc, #144] @ 22247c <__cxa_atexit@plt+0x216130> │ │ │ │ + bcc 2192b4 <__cxa_atexit@plt+0x20cf68> │ │ │ │ + ldr sl, [pc, #144] @ 2192c4 <__cxa_atexit@plt+0x20cf78> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #140] @ 222480 <__cxa_atexit@plt+0x216134> │ │ │ │ + ldr r1, [pc, #140] @ 2192c8 <__cxa_atexit@plt+0x20cf7c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r9, r6, #6 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 222484 <__cxa_atexit@plt+0x216138> │ │ │ │ + ldr r1, [pc, #104] @ 2192cc <__cxa_atexit@plt+0x20cf80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr sl, [pc, #96] @ 222488 <__cxa_atexit@plt+0x21613c> │ │ │ │ + ldr sl, [pc, #96] @ 2192d0 <__cxa_atexit@plt+0x20cf84> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 222454 <__cxa_atexit@plt+0x216108> │ │ │ │ + beq 21929c <__cxa_atexit@plt+0x20cf50> │ │ │ │ mov r8, r7 │ │ │ │ - b 3035c4 <__cxa_atexit@plt+0x2f7278> │ │ │ │ + b 2fa40c <__cxa_atexit@plt+0x2ee0c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq pc, r0, ror #30 │ │ │ │ - tsteq pc, r4, asr #30 │ │ │ │ + @ instruction: 0x01204118 │ │ │ │ + strdeq r4, [r0, -ip]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2224d4 <__cxa_atexit@plt+0x216188> │ │ │ │ - ldr r2, [pc, #48] @ 2224e4 <__cxa_atexit@plt+0x216198> │ │ │ │ + bcc 21931c <__cxa_atexit@plt+0x20cfd0> │ │ │ │ + ldr r2, [pc, #48] @ 21932c <__cxa_atexit@plt+0x20cfe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 2224e8 <__cxa_atexit@plt+0x21619c> │ │ │ │ + ldr r3, [pc, #44] @ 219330 <__cxa_atexit@plt+0x20cfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - smlalseq ip, r5, r4, r0 │ │ │ │ + rscseq r5, r6, pc, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 2225cc <__cxa_atexit@plt+0x216280> │ │ │ │ - ldr r1, [pc, #220] @ 2225f0 <__cxa_atexit@plt+0x2162a4> │ │ │ │ + bcc 219414 <__cxa_atexit@plt+0x20d0c8> │ │ │ │ + ldr r1, [pc, #220] @ 219438 <__cxa_atexit@plt+0x20d0ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #204] @ 2225f4 <__cxa_atexit@plt+0x2162a8> │ │ │ │ + ldr lr, [pc, #204] @ 21943c <__cxa_atexit@plt+0x20d0f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 2225e8 <__cxa_atexit@plt+0x21629c> │ │ │ │ + bhi 219430 <__cxa_atexit@plt+0x20d0e4> │ │ │ │ add r6, r2, #48 @ 0x30 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 2225e0 <__cxa_atexit@plt+0x216294> │ │ │ │ - ldr ip, [pc, #160] @ 2225f8 <__cxa_atexit@plt+0x2162ac> │ │ │ │ + bcc 219428 <__cxa_atexit@plt+0x20d0dc> │ │ │ │ + ldr ip, [pc, #160] @ 219440 <__cxa_atexit@plt+0x20d0f4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #156] @ 2225fc <__cxa_atexit@plt+0x2162b0> │ │ │ │ + ldr r3, [pc, #156] @ 219444 <__cxa_atexit@plt+0x20d0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r9, r6, #6 │ │ │ │ str ip, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r3, [r2, #16]! │ │ │ │ - ldr r3, [pc, #120] @ 222600 <__cxa_atexit@plt+0x2162b4> │ │ │ │ + ldr r3, [pc, #120] @ 219448 <__cxa_atexit@plt+0x20d0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ - ldr r1, [pc, #96] @ 222604 <__cxa_atexit@plt+0x2162b8> │ │ │ │ + ldr r1, [pc, #96] @ 21944c <__cxa_atexit@plt+0x20d100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2225c0 <__cxa_atexit@plt+0x216274> │ │ │ │ + beq 219408 <__cxa_atexit@plt+0x20d0bc> │ │ │ │ mov r8, r7 │ │ │ │ - b 3035c4 <__cxa_atexit@plt+0x2f7278> │ │ │ │ + b 2fa40c <__cxa_atexit@plt+0x2ee0c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr lr @ │ │ │ │ - tsteq pc, r4, asr #28 │ │ │ │ + @ instruction: 0x0120400c │ │ │ │ + strdeq r3, [r0, -ip]! │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0x011fadf4 │ │ │ │ - tsteq pc, r8, asr #27 │ │ │ │ + @ instruction: 0x01203fac │ │ │ │ + smlawbeq r0, r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222668 <__cxa_atexit@plt+0x21631c> │ │ │ │ + bhi 2194b0 <__cxa_atexit@plt+0x20d164> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222674 <__cxa_atexit@plt+0x216328> │ │ │ │ - ldr r2, [pc, #76] @ 222684 <__cxa_atexit@plt+0x216338> │ │ │ │ + bcc 2194bc <__cxa_atexit@plt+0x20d170> │ │ │ │ + ldr r2, [pc, #76] @ 2194cc <__cxa_atexit@plt+0x20d180> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 222688 <__cxa_atexit@plt+0x21633c> │ │ │ │ + ldr r1, [pc, #72] @ 2194d0 <__cxa_atexit@plt+0x20d184> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22268c <__cxa_atexit@plt+0x216340> │ │ │ │ + ldr r8, [pc, #56] @ 2194d4 <__cxa_atexit@plt+0x20d188> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq pc, r0, lsr sp @ │ │ │ │ - ldrshteq fp, [r5], #236 @ 0xec │ │ │ │ + @ instruction: 0x01203ee8 │ │ │ │ + rscseq r4, r6, r7, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2226f4 <__cxa_atexit@plt+0x2163a8> │ │ │ │ - ldr r2, [pc, #76] @ 222704 <__cxa_atexit@plt+0x2163b8> │ │ │ │ + bcc 21953c <__cxa_atexit@plt+0x20d1f0> │ │ │ │ + ldr r2, [pc, #76] @ 21954c <__cxa_atexit@plt+0x20d200> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 222708 <__cxa_atexit@plt+0x2163bc> │ │ │ │ + ldr r1, [pc, #72] @ 219550 <__cxa_atexit@plt+0x20d204> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22270c <__cxa_atexit@plt+0x2163c0> │ │ │ │ + ldr r2, [pc, #52] @ 219554 <__cxa_atexit@plt+0x20d208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - @ instruction: 0x011fac94 │ │ │ │ + @ instruction: 0x01203e78 │ │ │ │ + @ instruction: 0x01203e4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222750 <__cxa_atexit@plt+0x216404> │ │ │ │ + bhi 219598 <__cxa_atexit@plt+0x20d24c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 222758 <__cxa_atexit@plt+0x21640c> │ │ │ │ + ldr r1, [pc, #36] @ 2195a0 <__cxa_atexit@plt+0x20d254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 22275c <__cxa_atexit@plt+0x216410> │ │ │ │ + ldr r7, [pc, #28] @ 2195a4 <__cxa_atexit@plt+0x20d258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr ip @ │ │ │ │ - tsteq pc, r4, lsr ip @ │ │ │ │ + strdeq r3, [r0, -r4]! │ │ │ │ + @ instruction: 0x01203dec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22279c <__cxa_atexit@plt+0x216450> │ │ │ │ + bhi 2195e4 <__cxa_atexit@plt+0x20d298> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 2227a4 <__cxa_atexit@plt+0x216458> │ │ │ │ + ldr r2, [pc, #32] @ 2195ec <__cxa_atexit@plt+0x20d2a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 2227a8 <__cxa_atexit@plt+0x21645c> │ │ │ │ + ldr r5, [pc, #24] @ 2195f0 <__cxa_atexit@plt+0x20d2a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #23 │ │ │ │ - tsteq pc, r4, ror #23 │ │ │ │ + @ instruction: 0x01203da4 │ │ │ │ + @ instruction: 0x01203d9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2227ec <__cxa_atexit@plt+0x2164a0> │ │ │ │ + bhi 219634 <__cxa_atexit@plt+0x20d2e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2227f4 <__cxa_atexit@plt+0x2164a8> │ │ │ │ + ldr r1, [pc, #36] @ 21963c <__cxa_atexit@plt+0x20d2f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2227f8 <__cxa_atexit@plt+0x2164ac> │ │ │ │ + ldr r7, [pc, #28] @ 219640 <__cxa_atexit@plt+0x20d2f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #23 │ │ │ │ - @ instruction: 0x011fab98 │ │ │ │ + @ instruction: 0x01203d58 │ │ │ │ + @ instruction: 0x01203d50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22284c <__cxa_atexit@plt+0x216500> │ │ │ │ + bhi 219694 <__cxa_atexit@plt+0x20d348> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 222854 <__cxa_atexit@plt+0x216508> │ │ │ │ + ldr lr, [pc, #52] @ 21969c <__cxa_atexit@plt+0x20d350> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 222858 <__cxa_atexit@plt+0x21650c> │ │ │ │ + ldr r0, [pc, #48] @ 2196a0 <__cxa_atexit@plt+0x20d354> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22285c <__cxa_atexit@plt+0x216510> │ │ │ │ + ldr r1, [pc, #40] @ 2196a4 <__cxa_atexit@plt+0x20d358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr fp @ │ │ │ │ - tsteq pc, ip, asr #22 │ │ │ │ - @ instruction: 0x011fabf8 │ │ │ │ + @ instruction: 0x01203d08 │ │ │ │ + @ instruction: 0x01203d04 │ │ │ │ + @ instruction: 0x01203db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222894 <__cxa_atexit@plt+0x216548> │ │ │ │ + bhi 2196dc <__cxa_atexit@plt+0x20d390> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22289c <__cxa_atexit@plt+0x216550> │ │ │ │ + ldr r1, [pc, #24] @ 2196e4 <__cxa_atexit@plt+0x20d398> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #21 │ │ │ │ + @ instruction: 0x01203ca4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 222920 <__cxa_atexit@plt+0x2165d4> │ │ │ │ + bhi 219768 <__cxa_atexit@plt+0x20d41c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 222928 <__cxa_atexit@plt+0x2165dc> │ │ │ │ - ldr r1, [pc, #104] @ 22293c <__cxa_atexit@plt+0x2165f0> │ │ │ │ + bcc 219770 <__cxa_atexit@plt+0x20d424> │ │ │ │ + ldr r1, [pc, #104] @ 219784 <__cxa_atexit@plt+0x20d438> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 222940 <__cxa_atexit@plt+0x2165f4> │ │ │ │ + ldr r0, [pc, #100] @ 219788 <__cxa_atexit@plt+0x20d43c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 222944 <__cxa_atexit@plt+0x2165f8> │ │ │ │ + ldr r1, [pc, #76] @ 21978c <__cxa_atexit@plt+0x20d440> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 222948 <__cxa_atexit@plt+0x2165fc> │ │ │ │ + ldr lr, [pc, #68] @ 219790 <__cxa_atexit@plt+0x20d444> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 222930 <__cxa_atexit@plt+0x2165e4> │ │ │ │ + b 219778 <__cxa_atexit@plt+0x20d42c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011faa94 │ │ │ │ - tsteq pc, r4, lsl #21 │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ + @ instruction: 0x01203c4c │ │ │ │ + @ instruction: 0x01203c3c │ │ │ │ + @ instruction: 0x01203c20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2229d4 <__cxa_atexit@plt+0x216688> │ │ │ │ + bhi 21981c <__cxa_atexit@plt+0x20d4d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2229dc <__cxa_atexit@plt+0x216690> │ │ │ │ - ldr lr, [pc, #112] @ 2229f0 <__cxa_atexit@plt+0x2166a4> │ │ │ │ + bcc 219824 <__cxa_atexit@plt+0x20d4d8> │ │ │ │ + ldr lr, [pc, #112] @ 219838 <__cxa_atexit@plt+0x20d4ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 2229f4 <__cxa_atexit@plt+0x2166a8> │ │ │ │ + ldr r0, [pc, #108] @ 21983c <__cxa_atexit@plt+0x20d4f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 2229f8 <__cxa_atexit@plt+0x2166ac> │ │ │ │ + ldr r0, [pc, #80] @ 219840 <__cxa_atexit@plt+0x20d4f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 2229fc <__cxa_atexit@plt+0x2166b0> │ │ │ │ + ldr lr, [pc, #72] @ 219844 <__cxa_atexit@plt+0x20d4f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2229e4 <__cxa_atexit@plt+0x216698> │ │ │ │ + b 21982c <__cxa_atexit@plt+0x20d4e0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, r8, ror #19 │ │ │ │ - @ instruction: 0x011fa9d4 │ │ │ │ - @ instruction: 0x011fa9b8 │ │ │ │ + @ instruction: 0x01203ba0 │ │ │ │ + smlawbeq r0, ip, fp, r3 │ │ │ │ + @ instruction: 0x01203b70 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222a70 <__cxa_atexit@plt+0x216724> │ │ │ │ - ldr lr, [pc, #92] @ 222a80 <__cxa_atexit@plt+0x216734> │ │ │ │ + bcc 2198b8 <__cxa_atexit@plt+0x20d56c> │ │ │ │ + ldr lr, [pc, #92] @ 2198c8 <__cxa_atexit@plt+0x20d57c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 222a84 <__cxa_atexit@plt+0x216738> │ │ │ │ + ldr r0, [pc, #64] @ 2198cc <__cxa_atexit@plt+0x20d580> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 222a88 <__cxa_atexit@plt+0x21673c> │ │ │ │ + ldr lr, [pc, #56] @ 2198d0 <__cxa_atexit@plt+0x20d584> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ - tsteq pc, ip, lsl r9 @ │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + ldrdeq r3, [r0, -r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 222aec <__cxa_atexit@plt+0x2167a0> │ │ │ │ - ldr sl, [pc, #72] @ 222afc <__cxa_atexit@plt+0x2167b0> │ │ │ │ + bcc 219934 <__cxa_atexit@plt+0x20d5e8> │ │ │ │ + ldr sl, [pc, #72] @ 219944 <__cxa_atexit@plt+0x20d5f8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 222b00 <__cxa_atexit@plt+0x2167b4> │ │ │ │ + ldr lr, [pc, #52] @ 219948 <__cxa_atexit@plt+0x20d5fc> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq fp, r5, ip, lsl r7 │ │ │ │ + rscseq r4, r6, r7, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 222b68 <__cxa_atexit@plt+0x21681c> │ │ │ │ + bhi 2199b0 <__cxa_atexit@plt+0x20d664> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 222b74 <__cxa_atexit@plt+0x216828> │ │ │ │ - ldr r1, [pc, #80] @ 222b84 <__cxa_atexit@plt+0x216838> │ │ │ │ + bcc 2199bc <__cxa_atexit@plt+0x20d670> │ │ │ │ + ldr r1, [pc, #80] @ 2199cc <__cxa_atexit@plt+0x20d680> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 222b88 <__cxa_atexit@plt+0x21683c> │ │ │ │ + ldr r5, [pc, #72] @ 2199d0 <__cxa_atexit@plt+0x20d684> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 222b8c <__cxa_atexit@plt+0x216840> │ │ │ │ + ldr r0, [pc, #56] @ 2199d4 <__cxa_atexit@plt+0x20d688> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr r8 @ │ │ │ │ - tsteq pc, r8, lsr #16 │ │ │ │ - tsteq pc, r8, lsl r8 @ │ │ │ │ + strdeq r3, [r0, -r4]! │ │ │ │ + @ instruction: 0x012039e0 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 222c10 <__cxa_atexit@plt+0x2168c4> │ │ │ │ + bhi 219a58 <__cxa_atexit@plt+0x20d70c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 222c18 <__cxa_atexit@plt+0x2168cc> │ │ │ │ - ldr r1, [pc, #104] @ 222c2c <__cxa_atexit@plt+0x2168e0> │ │ │ │ + bcc 219a60 <__cxa_atexit@plt+0x20d714> │ │ │ │ + ldr r1, [pc, #104] @ 219a74 <__cxa_atexit@plt+0x20d728> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 222c30 <__cxa_atexit@plt+0x2168e4> │ │ │ │ + ldr r0, [pc, #100] @ 219a78 <__cxa_atexit@plt+0x20d72c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 222c34 <__cxa_atexit@plt+0x2168e8> │ │ │ │ + ldr r1, [pc, #76] @ 219a7c <__cxa_atexit@plt+0x20d730> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 222c38 <__cxa_atexit@plt+0x2168ec> │ │ │ │ + ldr lr, [pc, #68] @ 219a80 <__cxa_atexit@plt+0x20d734> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 222c20 <__cxa_atexit@plt+0x2168d4> │ │ │ │ + b 219a68 <__cxa_atexit@plt+0x20d71c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r4, lsr #15 │ │ │ │ - @ instruction: 0x011fa794 │ │ │ │ - tsteq pc, r8, ror r7 @ │ │ │ │ + @ instruction: 0x0120395c │ │ │ │ + @ instruction: 0x0120394c │ │ │ │ + @ instruction: 0x01203930 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 222cc4 <__cxa_atexit@plt+0x216978> │ │ │ │ + bhi 219b0c <__cxa_atexit@plt+0x20d7c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 222ccc <__cxa_atexit@plt+0x216980> │ │ │ │ - ldr lr, [pc, #112] @ 222ce0 <__cxa_atexit@plt+0x216994> │ │ │ │ + bcc 219b14 <__cxa_atexit@plt+0x20d7c8> │ │ │ │ + ldr lr, [pc, #112] @ 219b28 <__cxa_atexit@plt+0x20d7dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 222ce4 <__cxa_atexit@plt+0x216998> │ │ │ │ + ldr r0, [pc, #108] @ 219b2c <__cxa_atexit@plt+0x20d7e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 222ce8 <__cxa_atexit@plt+0x21699c> │ │ │ │ + ldr r0, [pc, #80] @ 219b30 <__cxa_atexit@plt+0x20d7e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 222cec <__cxa_atexit@plt+0x2169a0> │ │ │ │ + ldr lr, [pc, #72] @ 219b34 <__cxa_atexit@plt+0x20d7e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 222cd4 <__cxa_atexit@plt+0x216988> │ │ │ │ + b 219b1c <__cxa_atexit@plt+0x20d7d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x011fa6f8 │ │ │ │ - tsteq pc, r4, ror #13 │ │ │ │ - tsteq pc, r8, asr #13 │ │ │ │ + @ instruction: 0x012038b0 │ │ │ │ + @ instruction: 0x0120389c │ │ │ │ + smlawbeq r0, r0, r8, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222d60 <__cxa_atexit@plt+0x216a14> │ │ │ │ - ldr lr, [pc, #92] @ 222d70 <__cxa_atexit@plt+0x216a24> │ │ │ │ + bcc 219ba8 <__cxa_atexit@plt+0x20d85c> │ │ │ │ + ldr lr, [pc, #92] @ 219bb8 <__cxa_atexit@plt+0x20d86c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 222d74 <__cxa_atexit@plt+0x216a28> │ │ │ │ + ldr r0, [pc, #64] @ 219bbc <__cxa_atexit@plt+0x20d870> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 222d78 <__cxa_atexit@plt+0x216a2c> │ │ │ │ + ldr lr, [pc, #56] @ 219bc0 <__cxa_atexit@plt+0x20d874> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq pc, r8, asr #12 │ │ │ │ - tsteq pc, ip, lsr #12 │ │ │ │ + @ instruction: 0x01203800 │ │ │ │ + @ instruction: 0x012037e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 222dec <__cxa_atexit@plt+0x216aa0> │ │ │ │ + bhi 219c34 <__cxa_atexit@plt+0x20d8e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222df4 <__cxa_atexit@plt+0x216aa8> │ │ │ │ - ldr lr, [pc, #88] @ 222e08 <__cxa_atexit@plt+0x216abc> │ │ │ │ + bcc 219c3c <__cxa_atexit@plt+0x20d8f0> │ │ │ │ + ldr lr, [pc, #88] @ 219c50 <__cxa_atexit@plt+0x20d904> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 222e0c <__cxa_atexit@plt+0x216ac0> │ │ │ │ + ldr r1, [pc, #84] @ 219c54 <__cxa_atexit@plt+0x20d908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 222e10 <__cxa_atexit@plt+0x216ac4> │ │ │ │ + ldr r8, [pc, #56] @ 219c58 <__cxa_atexit@plt+0x20d90c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 222dfc <__cxa_atexit@plt+0x216ab0> │ │ │ │ + b 219c44 <__cxa_atexit@plt+0x20d8f8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011fa5b8 │ │ │ │ - rscseq fp, r5, r0, lsl r4 │ │ │ │ + @ instruction: 0x01203770 │ │ │ │ + ldrhteq r4, [r6], #75 @ 0x4b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 222e8c <__cxa_atexit@plt+0x216b40> │ │ │ │ - ldr lr, [pc, #96] @ 222e9c <__cxa_atexit@plt+0x216b50> │ │ │ │ + bcc 219cd4 <__cxa_atexit@plt+0x20d988> │ │ │ │ + ldr lr, [pc, #96] @ 219ce4 <__cxa_atexit@plt+0x20d998> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 222ea0 <__cxa_atexit@plt+0x216b54> │ │ │ │ + ldr r0, [pc, #76] @ 219ce8 <__cxa_atexit@plt+0x20d99c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 222ea4 <__cxa_atexit@plt+0x216b58> │ │ │ │ + ldr lr, [pc, #68] @ 219cec <__cxa_atexit@plt+0x20d9a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -547538,777 +538212,777 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, lsr #10 │ │ │ │ - tsteq pc, ip, lsl #10 │ │ │ │ + @ instruction: 0x012036e4 │ │ │ │ + smlawteq r0, r4, r6, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222ee8 <__cxa_atexit@plt+0x216b9c> │ │ │ │ + bhi 219d30 <__cxa_atexit@plt+0x20d9e4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 222ef0 <__cxa_atexit@plt+0x216ba4> │ │ │ │ + ldr r1, [pc, #36] @ 219d38 <__cxa_atexit@plt+0x20d9ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 222ef4 <__cxa_atexit@plt+0x216ba8> │ │ │ │ + ldr r7, [pc, #28] @ 219d3c <__cxa_atexit@plt+0x20d9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #9 │ │ │ │ - @ instruction: 0x011fa49c │ │ │ │ + @ instruction: 0x0120365c │ │ │ │ + @ instruction: 0x01203654 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222f38 <__cxa_atexit@plt+0x216bec> │ │ │ │ + bhi 219d80 <__cxa_atexit@plt+0x20da34> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 222f40 <__cxa_atexit@plt+0x216bf4> │ │ │ │ + ldr r1, [pc, #36] @ 219d88 <__cxa_atexit@plt+0x20da3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 222f44 <__cxa_atexit@plt+0x216bf8> │ │ │ │ + ldr r7, [pc, #28] @ 219d8c <__cxa_atexit@plt+0x20da40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr r4 @ │ │ │ │ - tsteq pc, ip, asr #8 │ │ │ │ + @ instruction: 0x0120360c │ │ │ │ + @ instruction: 0x01203604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222f98 <__cxa_atexit@plt+0x216c4c> │ │ │ │ + bhi 219de0 <__cxa_atexit@plt+0x20da94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 222fa0 <__cxa_atexit@plt+0x216c54> │ │ │ │ + ldr lr, [pc, #52] @ 219de8 <__cxa_atexit@plt+0x20da9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 222fa4 <__cxa_atexit@plt+0x216c58> │ │ │ │ + ldr r0, [pc, #48] @ 219dec <__cxa_atexit@plt+0x20daa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 222fa8 <__cxa_atexit@plt+0x216c5c> │ │ │ │ + ldr r1, [pc, #40] @ 219df0 <__cxa_atexit@plt+0x20daa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl #8 │ │ │ │ - tsteq pc, r0, lsl #8 │ │ │ │ - tsteq pc, ip, lsr #9 │ │ │ │ + @ instruction: 0x012035bc │ │ │ │ + @ instruction: 0x012035b8 │ │ │ │ + @ instruction: 0x01203664 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222fe0 <__cxa_atexit@plt+0x216c94> │ │ │ │ + bhi 219e28 <__cxa_atexit@plt+0x20dadc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 222fe8 <__cxa_atexit@plt+0x216c9c> │ │ │ │ + ldr r1, [pc, #24] @ 219e30 <__cxa_atexit@plt+0x20dae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #7 │ │ │ │ + @ instruction: 0x01203558 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22306c <__cxa_atexit@plt+0x216d20> │ │ │ │ + bhi 219eb4 <__cxa_atexit@plt+0x20db68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223074 <__cxa_atexit@plt+0x216d28> │ │ │ │ - ldr r1, [pc, #104] @ 223088 <__cxa_atexit@plt+0x216d3c> │ │ │ │ + bcc 219ebc <__cxa_atexit@plt+0x20db70> │ │ │ │ + ldr r1, [pc, #104] @ 219ed0 <__cxa_atexit@plt+0x20db84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 22308c <__cxa_atexit@plt+0x216d40> │ │ │ │ + ldr r0, [pc, #100] @ 219ed4 <__cxa_atexit@plt+0x20db88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 223090 <__cxa_atexit@plt+0x216d44> │ │ │ │ + ldr r1, [pc, #76] @ 219ed8 <__cxa_atexit@plt+0x20db8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 223094 <__cxa_atexit@plt+0x216d48> │ │ │ │ + ldr lr, [pc, #68] @ 219edc <__cxa_atexit@plt+0x20db90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 22307c <__cxa_atexit@plt+0x216d30> │ │ │ │ + b 219ec4 <__cxa_atexit@plt+0x20db78> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r8, asr #6 │ │ │ │ - tsteq pc, r8, lsr r3 @ │ │ │ │ - tsteq pc, ip, lsl r3 @ │ │ │ │ + @ instruction: 0x01203500 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + ldrdeq r3, [r0, -r4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 223120 <__cxa_atexit@plt+0x216dd4> │ │ │ │ + bhi 219f68 <__cxa_atexit@plt+0x20dc1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223128 <__cxa_atexit@plt+0x216ddc> │ │ │ │ - ldr lr, [pc, #112] @ 22313c <__cxa_atexit@plt+0x216df0> │ │ │ │ + bcc 219f70 <__cxa_atexit@plt+0x20dc24> │ │ │ │ + ldr lr, [pc, #112] @ 219f84 <__cxa_atexit@plt+0x20dc38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 223140 <__cxa_atexit@plt+0x216df4> │ │ │ │ + ldr r0, [pc, #108] @ 219f88 <__cxa_atexit@plt+0x20dc3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 223144 <__cxa_atexit@plt+0x216df8> │ │ │ │ + ldr r0, [pc, #80] @ 219f8c <__cxa_atexit@plt+0x20dc40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 223148 <__cxa_atexit@plt+0x216dfc> │ │ │ │ + ldr lr, [pc, #72] @ 219f90 <__cxa_atexit@plt+0x20dc44> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 223130 <__cxa_atexit@plt+0x216de4> │ │ │ │ + b 219f78 <__cxa_atexit@plt+0x20dc2c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x011fa29c │ │ │ │ - tsteq pc, r8, lsl #5 │ │ │ │ - tsteq pc, ip, ror #4 │ │ │ │ + @ instruction: 0x01203454 │ │ │ │ + @ instruction: 0x01203440 │ │ │ │ + @ instruction: 0x01203424 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 2231f4 <__cxa_atexit@plt+0x216ea8> │ │ │ │ + bhi 21a03c <__cxa_atexit@plt+0x20dcf0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223200 <__cxa_atexit@plt+0x216eb4> │ │ │ │ - ldr r9, [pc, #144] @ 223210 <__cxa_atexit@plt+0x216ec4> │ │ │ │ + bcc 21a048 <__cxa_atexit@plt+0x20dcfc> │ │ │ │ + ldr r9, [pc, #144] @ 21a058 <__cxa_atexit@plt+0x20dd0c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #140] @ 223214 <__cxa_atexit@plt+0x216ec8> │ │ │ │ + ldr lr, [pc, #140] @ 21a05c <__cxa_atexit@plt+0x20dd10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 223218 <__cxa_atexit@plt+0x216ecc> │ │ │ │ + ldr r1, [pc, #104] @ 21a060 <__cxa_atexit@plt+0x20dd14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 22321c <__cxa_atexit@plt+0x216ed0> │ │ │ │ + ldr lr, [pc, #96] @ 21a064 <__cxa_atexit@plt+0x20dd18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r0, r8, ip} │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2231e8 <__cxa_atexit@plt+0x216e9c> │ │ │ │ + beq 21a030 <__cxa_atexit@plt+0x20dce4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 3064f4 <__cxa_atexit@plt+0x2fa1a8> │ │ │ │ + b 2fd33c <__cxa_atexit@plt+0x2f0ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - tsteq pc, ip, asr #3 │ │ │ │ - @ instruction: 0x011fa1b0 │ │ │ │ + smlawbeq r0, r4, r3, r3 │ │ │ │ + @ instruction: 0x01203368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3064f4 <__cxa_atexit@plt+0x2fa1a8> │ │ │ │ + b 2fd33c <__cxa_atexit@plt+0x2f0ff0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ - bhi 2232e4 <__cxa_atexit@plt+0x216f98> │ │ │ │ + bhi 21a12c <__cxa_atexit@plt+0x20dde0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2232f0 <__cxa_atexit@plt+0x216fa4> │ │ │ │ - ldr sl, [pc, #144] @ 223300 <__cxa_atexit@plt+0x216fb4> │ │ │ │ + bcc 21a138 <__cxa_atexit@plt+0x20ddec> │ │ │ │ + ldr sl, [pc, #144] @ 21a148 <__cxa_atexit@plt+0x20ddfc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #140] @ 223304 <__cxa_atexit@plt+0x216fb8> │ │ │ │ + ldr r1, [pc, #140] @ 21a14c <__cxa_atexit@plt+0x20de00> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r9, r6, #6 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 223308 <__cxa_atexit@plt+0x216fbc> │ │ │ │ + ldr r1, [pc, #104] @ 21a150 <__cxa_atexit@plt+0x20de04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr sl, [pc, #96] @ 22330c <__cxa_atexit@plt+0x216fc0> │ │ │ │ + ldr sl, [pc, #96] @ 21a154 <__cxa_atexit@plt+0x20de08> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2232d8 <__cxa_atexit@plt+0x216f8c> │ │ │ │ + beq 21a120 <__cxa_atexit@plt+0x20ddd4> │ │ │ │ mov r8, r7 │ │ │ │ - b 3064f4 <__cxa_atexit@plt+0x2fa1a8> │ │ │ │ + b 2fd33c <__cxa_atexit@plt+0x2f0ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrsbeq sl, [pc, -ip] │ │ │ │ - tsteq pc, r0, asr #1 │ │ │ │ + @ instruction: 0x01203294 │ │ │ │ + @ instruction: 0x01203278 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 223358 <__cxa_atexit@plt+0x21700c> │ │ │ │ - ldr r2, [pc, #48] @ 223368 <__cxa_atexit@plt+0x21701c> │ │ │ │ + bcc 21a1a0 <__cxa_atexit@plt+0x20de54> │ │ │ │ + ldr r2, [pc, #48] @ 21a1b0 <__cxa_atexit@plt+0x20de64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22336c <__cxa_atexit@plt+0x217020> │ │ │ │ + ldr r3, [pc, #44] @ 21a1b4 <__cxa_atexit@plt+0x20de68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rscseq fp, r5, r9, lsl r2 │ │ │ │ + rscseq r4, r6, r4, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 223450 <__cxa_atexit@plt+0x217104> │ │ │ │ - ldr r1, [pc, #220] @ 223474 <__cxa_atexit@plt+0x217128> │ │ │ │ + bcc 21a298 <__cxa_atexit@plt+0x20df4c> │ │ │ │ + ldr r1, [pc, #220] @ 21a2bc <__cxa_atexit@plt+0x20df70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #204] @ 223478 <__cxa_atexit@plt+0x21712c> │ │ │ │ + ldr lr, [pc, #204] @ 21a2c0 <__cxa_atexit@plt+0x20df74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 22346c <__cxa_atexit@plt+0x217120> │ │ │ │ + bhi 21a2b4 <__cxa_atexit@plt+0x20df68> │ │ │ │ add r6, r2, #48 @ 0x30 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 223464 <__cxa_atexit@plt+0x217118> │ │ │ │ - ldr ip, [pc, #160] @ 22347c <__cxa_atexit@plt+0x217130> │ │ │ │ + bcc 21a2ac <__cxa_atexit@plt+0x20df60> │ │ │ │ + ldr ip, [pc, #160] @ 21a2c4 <__cxa_atexit@plt+0x20df78> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r3, [pc, #156] @ 223480 <__cxa_atexit@plt+0x217134> │ │ │ │ + ldr r3, [pc, #156] @ 21a2c8 <__cxa_atexit@plt+0x20df7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ sub r9, r6, #6 │ │ │ │ str ip, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r3, [r2, #16]! │ │ │ │ - ldr r3, [pc, #120] @ 223484 <__cxa_atexit@plt+0x217138> │ │ │ │ + ldr r3, [pc, #120] @ 21a2cc <__cxa_atexit@plt+0x20df80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r1, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ - ldr r1, [pc, #96] @ 223488 <__cxa_atexit@plt+0x21713c> │ │ │ │ + ldr r1, [pc, #96] @ 21a2d0 <__cxa_atexit@plt+0x20df84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 223444 <__cxa_atexit@plt+0x2170f8> │ │ │ │ + beq 21a28c <__cxa_atexit@plt+0x20df40> │ │ │ │ mov r8, r7 │ │ │ │ - b 3064f4 <__cxa_atexit@plt+0x2fa1a8> │ │ │ │ + b 2fd33c <__cxa_atexit@plt+0x2f0ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f9fd0 │ │ │ │ - tsteq pc, r0, asr #31 │ │ │ │ + smlawbeq r0, r8, r1, r3 │ │ │ │ + @ instruction: 0x01203178 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq pc, r0, ror pc @ │ │ │ │ - tsteq pc, r4, asr #30 │ │ │ │ + @ instruction: 0x01203128 │ │ │ │ + strdeq r3, [r0, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2234ec <__cxa_atexit@plt+0x2171a0> │ │ │ │ + bhi 21a334 <__cxa_atexit@plt+0x20dfe8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2234f8 <__cxa_atexit@plt+0x2171ac> │ │ │ │ - ldr r2, [pc, #76] @ 223508 <__cxa_atexit@plt+0x2171bc> │ │ │ │ + bcc 21a340 <__cxa_atexit@plt+0x20dff4> │ │ │ │ + ldr r2, [pc, #76] @ 21a350 <__cxa_atexit@plt+0x20e004> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22350c <__cxa_atexit@plt+0x2171c0> │ │ │ │ + ldr r1, [pc, #72] @ 21a354 <__cxa_atexit@plt+0x20e008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 223510 <__cxa_atexit@plt+0x2171c4> │ │ │ │ + ldr r8, [pc, #56] @ 21a358 <__cxa_atexit@plt+0x20e00c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq pc, ip, lsr #29 │ │ │ │ - rscseq fp, r5, r1, lsl #1 │ │ │ │ + @ instruction: 0x01203064 │ │ │ │ + rscseq r4, r6, ip, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 223578 <__cxa_atexit@plt+0x21722c> │ │ │ │ - ldr r2, [pc, #76] @ 223588 <__cxa_atexit@plt+0x21723c> │ │ │ │ + bcc 21a3c0 <__cxa_atexit@plt+0x20e074> │ │ │ │ + ldr r2, [pc, #76] @ 21a3d0 <__cxa_atexit@plt+0x20e084> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22358c <__cxa_atexit@plt+0x217240> │ │ │ │ + ldr r1, [pc, #72] @ 21a3d4 <__cxa_atexit@plt+0x20e088> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 223590 <__cxa_atexit@plt+0x217244> │ │ │ │ + ldr r2, [pc, #52] @ 21a3d8 <__cxa_atexit@plt+0x20e08c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, lsr lr @ │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ + strdeq r2, [r0, -r4]! │ │ │ │ + smlawteq r0, r8, pc, r2 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2235d4 <__cxa_atexit@plt+0x217288> │ │ │ │ + bhi 21a41c <__cxa_atexit@plt+0x20e0d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2235dc <__cxa_atexit@plt+0x217290> │ │ │ │ + ldr r1, [pc, #36] @ 21a424 <__cxa_atexit@plt+0x20e0d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2235e0 <__cxa_atexit@plt+0x217294> │ │ │ │ + ldr r7, [pc, #28] @ 21a428 <__cxa_atexit@plt+0x20e0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f9db8 │ │ │ │ - @ instruction: 0x011f9db0 │ │ │ │ + @ instruction: 0x01202f70 │ │ │ │ + @ instruction: 0x01202f68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223624 <__cxa_atexit@plt+0x2172d8> │ │ │ │ + bhi 21a46c <__cxa_atexit@plt+0x20e120> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 22362c <__cxa_atexit@plt+0x2172e0> │ │ │ │ + ldr r1, [pc, #36] @ 21a474 <__cxa_atexit@plt+0x20e128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 223630 <__cxa_atexit@plt+0x2172e4> │ │ │ │ + ldr r7, [pc, #28] @ 21a478 <__cxa_atexit@plt+0x20e12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ - tsteq pc, r0, ror #26 │ │ │ │ + @ instruction: 0x01202f20 │ │ │ │ + @ instruction: 0x01202f18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223684 <__cxa_atexit@plt+0x217338> │ │ │ │ + bhi 21a4cc <__cxa_atexit@plt+0x20e180> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22368c <__cxa_atexit@plt+0x217340> │ │ │ │ + ldr lr, [pc, #52] @ 21a4d4 <__cxa_atexit@plt+0x20e188> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 223690 <__cxa_atexit@plt+0x217344> │ │ │ │ + ldr r0, [pc, #48] @ 21a4d8 <__cxa_atexit@plt+0x20e18c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 223694 <__cxa_atexit@plt+0x217348> │ │ │ │ + ldr r1, [pc, #40] @ 21a4dc <__cxa_atexit@plt+0x20e190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl sp @ │ │ │ │ - tsteq pc, r4, lsl sp @ │ │ │ │ - tsteq pc, r0, asr #27 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + smlawteq r0, ip, lr, r2 │ │ │ │ + @ instruction: 0x01202f78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2236cc <__cxa_atexit@plt+0x217380> │ │ │ │ + bhi 21a514 <__cxa_atexit@plt+0x20e1c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2236d4 <__cxa_atexit@plt+0x217388> │ │ │ │ + ldr r1, [pc, #24] @ 21a51c <__cxa_atexit@plt+0x20e1d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f9cb4 │ │ │ │ + @ instruction: 0x01202e6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 223758 <__cxa_atexit@plt+0x21740c> │ │ │ │ + bhi 21a5a0 <__cxa_atexit@plt+0x20e254> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223760 <__cxa_atexit@plt+0x217414> │ │ │ │ - ldr r1, [pc, #104] @ 223774 <__cxa_atexit@plt+0x217428> │ │ │ │ + bcc 21a5a8 <__cxa_atexit@plt+0x20e25c> │ │ │ │ + ldr r1, [pc, #104] @ 21a5bc <__cxa_atexit@plt+0x20e270> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 223778 <__cxa_atexit@plt+0x21742c> │ │ │ │ + ldr r0, [pc, #100] @ 21a5c0 <__cxa_atexit@plt+0x20e274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22377c <__cxa_atexit@plt+0x217430> │ │ │ │ + ldr r1, [pc, #76] @ 21a5c4 <__cxa_atexit@plt+0x20e278> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 223780 <__cxa_atexit@plt+0x217434> │ │ │ │ + ldr lr, [pc, #68] @ 21a5c8 <__cxa_atexit@plt+0x20e27c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 223768 <__cxa_atexit@plt+0x21741c> │ │ │ │ + b 21a5b0 <__cxa_atexit@plt+0x20e264> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, ip, asr ip @ │ │ │ │ - tsteq pc, ip, asr #24 │ │ │ │ - tsteq pc, r0, lsr ip @ │ │ │ │ + @ instruction: 0x01202e14 │ │ │ │ + @ instruction: 0x01202e04 │ │ │ │ + @ instruction: 0x01202de8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2237f0 <__cxa_atexit@plt+0x2174a4> │ │ │ │ - ldr lr, [pc, #88] @ 223800 <__cxa_atexit@plt+0x2174b4> │ │ │ │ + bcc 21a638 <__cxa_atexit@plt+0x20e2ec> │ │ │ │ + ldr lr, [pc, #88] @ 21a648 <__cxa_atexit@plt+0x20e2fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 223804 <__cxa_atexit@plt+0x2174b8> │ │ │ │ + ldr r0, [pc, #64] @ 21a64c <__cxa_atexit@plt+0x20e300> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 223808 <__cxa_atexit@plt+0x2174bc> │ │ │ │ + ldr lr, [pc, #56] @ 21a650 <__cxa_atexit@plt+0x20e304> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011f9bb8 │ │ │ │ - @ instruction: 0x011f9b9c │ │ │ │ + @ instruction: 0x01202d70 │ │ │ │ + @ instruction: 0x01202d54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 223864 <__cxa_atexit@plt+0x217518> │ │ │ │ - ldr r2, [pc, #64] @ 223874 <__cxa_atexit@plt+0x217528> │ │ │ │ + bcc 21a6ac <__cxa_atexit@plt+0x20e360> │ │ │ │ + ldr r2, [pc, #64] @ 21a6bc <__cxa_atexit@plt+0x20e370> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 223878 <__cxa_atexit@plt+0x21752c> │ │ │ │ + ldr lr, [pc, #48] @ 21a6c0 <__cxa_atexit@plt+0x20e374> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq sl, r5, r7, lsr #19 │ │ │ │ + rscseq r3, r6, r2, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2238e0 <__cxa_atexit@plt+0x217594> │ │ │ │ + bhi 21a728 <__cxa_atexit@plt+0x20e3dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2238ec <__cxa_atexit@plt+0x2175a0> │ │ │ │ - ldr r1, [pc, #80] @ 2238fc <__cxa_atexit@plt+0x2175b0> │ │ │ │ + bcc 21a734 <__cxa_atexit@plt+0x20e3e8> │ │ │ │ + ldr r1, [pc, #80] @ 21a744 <__cxa_atexit@plt+0x20e3f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 223900 <__cxa_atexit@plt+0x2175b4> │ │ │ │ + ldr r5, [pc, #72] @ 21a748 <__cxa_atexit@plt+0x20e3fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 223904 <__cxa_atexit@plt+0x2175b8> │ │ │ │ + ldr r0, [pc, #56] @ 21a74c <__cxa_atexit@plt+0x20e400> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr #21 │ │ │ │ - @ instruction: 0x011f9ab0 │ │ │ │ - tsteq pc, r0, lsr #21 │ │ │ │ + @ instruction: 0x01202c7c │ │ │ │ + @ instruction: 0x01202c68 │ │ │ │ + @ instruction: 0x01202c58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 223988 <__cxa_atexit@plt+0x21763c> │ │ │ │ + bhi 21a7d0 <__cxa_atexit@plt+0x20e484> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223990 <__cxa_atexit@plt+0x217644> │ │ │ │ - ldr r1, [pc, #104] @ 2239a4 <__cxa_atexit@plt+0x217658> │ │ │ │ + bcc 21a7d8 <__cxa_atexit@plt+0x20e48c> │ │ │ │ + ldr r1, [pc, #104] @ 21a7ec <__cxa_atexit@plt+0x20e4a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 2239a8 <__cxa_atexit@plt+0x21765c> │ │ │ │ + ldr r0, [pc, #100] @ 21a7f0 <__cxa_atexit@plt+0x20e4a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2239ac <__cxa_atexit@plt+0x217660> │ │ │ │ + ldr r1, [pc, #76] @ 21a7f4 <__cxa_atexit@plt+0x20e4a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2239b0 <__cxa_atexit@plt+0x217664> │ │ │ │ + ldr lr, [pc, #68] @ 21a7f8 <__cxa_atexit@plt+0x20e4ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 223998 <__cxa_atexit@plt+0x21764c> │ │ │ │ + b 21a7e0 <__cxa_atexit@plt+0x20e494> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, lsr #20 │ │ │ │ - tsteq pc, ip, lsl sl @ │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ + @ instruction: 0x01202be4 │ │ │ │ + ldrdeq r2, [r0, -r4]! │ │ │ │ + @ instruction: 0x01202bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 223a20 <__cxa_atexit@plt+0x2176d4> │ │ │ │ - ldr lr, [pc, #88] @ 223a30 <__cxa_atexit@plt+0x2176e4> │ │ │ │ + bcc 21a868 <__cxa_atexit@plt+0x20e51c> │ │ │ │ + ldr lr, [pc, #88] @ 21a878 <__cxa_atexit@plt+0x20e52c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 223a34 <__cxa_atexit@plt+0x2176e8> │ │ │ │ + ldr r0, [pc, #64] @ 21a87c <__cxa_atexit@plt+0x20e530> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 223a38 <__cxa_atexit@plt+0x2176ec> │ │ │ │ + ldr lr, [pc, #56] @ 21a880 <__cxa_atexit@plt+0x20e534> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq pc, r8, lsl #19 │ │ │ │ - tsteq pc, ip, ror #18 │ │ │ │ + @ instruction: 0x01202b40 │ │ │ │ + @ instruction: 0x01202b24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223aac <__cxa_atexit@plt+0x217760> │ │ │ │ + bhi 21a8f4 <__cxa_atexit@plt+0x20e5a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 223ab8 <__cxa_atexit@plt+0x21776c> │ │ │ │ - ldr lr, [pc, #92] @ 223ac8 <__cxa_atexit@plt+0x21777c> │ │ │ │ + bcc 21a900 <__cxa_atexit@plt+0x20e5b4> │ │ │ │ + ldr lr, [pc, #92] @ 21a910 <__cxa_atexit@plt+0x20e5c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 223acc <__cxa_atexit@plt+0x217780> │ │ │ │ + ldr r1, [pc, #88] @ 21a914 <__cxa_atexit@plt+0x20e5c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 223ad0 <__cxa_atexit@plt+0x217784> │ │ │ │ + ldr r8, [pc, #64] @ 21a918 <__cxa_atexit@plt+0x20e5cc> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -548317,393 +538991,393 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x011f98fc │ │ │ │ - rscseq sl, r5, pc, asr r7 │ │ │ │ + @ instruction: 0x01202ab4 │ │ │ │ + rscseq r3, r6, sl, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 223b44 <__cxa_atexit@plt+0x2177f8> │ │ │ │ - ldr lr, [pc, #88] @ 223b54 <__cxa_atexit@plt+0x217808> │ │ │ │ + bcc 21a98c <__cxa_atexit@plt+0x20e640> │ │ │ │ + ldr lr, [pc, #88] @ 21a99c <__cxa_atexit@plt+0x20e650> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 223b58 <__cxa_atexit@plt+0x21780c> │ │ │ │ + ldr r1, [pc, #84] @ 21a9a0 <__cxa_atexit@plt+0x20e654> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 223b5c <__cxa_atexit@plt+0x217810> │ │ │ │ + ldr lr, [pc, #56] @ 21a9a4 <__cxa_atexit@plt+0x20e658> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, ror r8 @ │ │ │ │ - tsteq pc, r8, asr #16 │ │ │ │ + @ instruction: 0x01202a34 │ │ │ │ + @ instruction: 0x01202a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223ba0 <__cxa_atexit@plt+0x217854> │ │ │ │ + bhi 21a9e8 <__cxa_atexit@plt+0x20e69c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 223ba8 <__cxa_atexit@plt+0x21785c> │ │ │ │ + ldr r1, [pc, #36] @ 21a9f0 <__cxa_atexit@plt+0x20e6a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 223bac <__cxa_atexit@plt+0x217860> │ │ │ │ + ldr r7, [pc, #28] @ 21a9f4 <__cxa_atexit@plt+0x20e6a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #15 │ │ │ │ - tsteq pc, r4, ror #15 │ │ │ │ + @ instruction: 0x012029a4 │ │ │ │ + @ instruction: 0x0120299c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223c00 <__cxa_atexit@plt+0x2178b4> │ │ │ │ + bhi 21aa48 <__cxa_atexit@plt+0x20e6fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 223c08 <__cxa_atexit@plt+0x2178bc> │ │ │ │ + ldr lr, [pc, #52] @ 21aa50 <__cxa_atexit@plt+0x20e704> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 223c0c <__cxa_atexit@plt+0x2178c0> │ │ │ │ + ldr r0, [pc, #48] @ 21aa54 <__cxa_atexit@plt+0x20e708> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 223c10 <__cxa_atexit@plt+0x2178c4> │ │ │ │ + ldr r1, [pc, #40] @ 21aa58 <__cxa_atexit@plt+0x20e70c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f979c │ │ │ │ - @ instruction: 0x011f9798 │ │ │ │ - tsteq pc, r4, asr #16 │ │ │ │ + @ instruction: 0x01202954 │ │ │ │ + @ instruction: 0x01202950 │ │ │ │ + strdeq r2, [r0, -ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 223c48 <__cxa_atexit@plt+0x2178fc> │ │ │ │ + bhi 21aa90 <__cxa_atexit@plt+0x20e744> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 223c50 <__cxa_atexit@plt+0x217904> │ │ │ │ + ldr r1, [pc, #24] @ 21aa98 <__cxa_atexit@plt+0x20e74c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr r7 @ │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 223cd4 <__cxa_atexit@plt+0x217988> │ │ │ │ + bhi 21ab1c <__cxa_atexit@plt+0x20e7d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223cdc <__cxa_atexit@plt+0x217990> │ │ │ │ - ldr r1, [pc, #104] @ 223cf0 <__cxa_atexit@plt+0x2179a4> │ │ │ │ + bcc 21ab24 <__cxa_atexit@plt+0x20e7d8> │ │ │ │ + ldr r1, [pc, #104] @ 21ab38 <__cxa_atexit@plt+0x20e7ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 223cf4 <__cxa_atexit@plt+0x2179a8> │ │ │ │ + ldr r0, [pc, #100] @ 21ab3c <__cxa_atexit@plt+0x20e7f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 223cf8 <__cxa_atexit@plt+0x2179ac> │ │ │ │ + ldr r1, [pc, #76] @ 21ab40 <__cxa_atexit@plt+0x20e7f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 223cfc <__cxa_atexit@plt+0x2179b0> │ │ │ │ + ldr lr, [pc, #68] @ 21ab44 <__cxa_atexit@plt+0x20e7f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 223ce4 <__cxa_atexit@plt+0x217998> │ │ │ │ + b 21ab2c <__cxa_atexit@plt+0x20e7e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r0, ror #13 │ │ │ │ - @ instruction: 0x011f96d0 │ │ │ │ - @ instruction: 0x011f96b4 │ │ │ │ + @ instruction: 0x01202898 │ │ │ │ + smlawbeq r0, r8, r8, r2 │ │ │ │ + @ instruction: 0x0120286c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 223d9c <__cxa_atexit@plt+0x217a50> │ │ │ │ + bhi 21abe4 <__cxa_atexit@plt+0x20e898> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223da8 <__cxa_atexit@plt+0x217a5c> │ │ │ │ - ldr r8, [pc, #136] @ 223db8 <__cxa_atexit@plt+0x217a6c> │ │ │ │ + bcc 21abf0 <__cxa_atexit@plt+0x20e8a4> │ │ │ │ + ldr r8, [pc, #136] @ 21ac00 <__cxa_atexit@plt+0x20e8b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 223dbc <__cxa_atexit@plt+0x217a70> │ │ │ │ + ldr lr, [pc, #132] @ 21ac04 <__cxa_atexit@plt+0x20e8b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ sub r0, r6, #6 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #100] @ 223dc0 <__cxa_atexit@plt+0x217a74> │ │ │ │ + ldr r0, [pc, #100] @ 21ac08 <__cxa_atexit@plt+0x20e8bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #92] @ 223dc4 <__cxa_atexit@plt+0x217a78> │ │ │ │ + ldr lr, [pc, #92] @ 21ac0c <__cxa_atexit@plt+0x20e8c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str sl, [r3, #8] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 223d90 <__cxa_atexit@plt+0x217a44> │ │ │ │ + beq 21abd8 <__cxa_atexit@plt+0x20e88c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 307568 <__cxa_atexit@plt+0x2fb21c> │ │ │ │ + b 2fe3b0 <__cxa_atexit@plt+0x2f2064> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq pc, r0, lsr #12 │ │ │ │ - tsteq pc, r4, lsl #12 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x012027bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 307568 <__cxa_atexit@plt+0x2fb21c> │ │ │ │ + b 2fe3b0 <__cxa_atexit@plt+0x2f2064> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 223e38 <__cxa_atexit@plt+0x217aec> │ │ │ │ - ldr r2, [pc, #64] @ 223e48 <__cxa_atexit@plt+0x217afc> │ │ │ │ + bcc 21ac80 <__cxa_atexit@plt+0x20e934> │ │ │ │ + ldr r2, [pc, #64] @ 21ac90 <__cxa_atexit@plt+0x20e944> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 223e4c <__cxa_atexit@plt+0x217b00> │ │ │ │ + ldr lr, [pc, #48] @ 21ac94 <__cxa_atexit@plt+0x20e948> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrsbteq sl, [r5], #58 @ 0x3a │ │ │ │ + rscseq r3, r6, r5, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 223eb4 <__cxa_atexit@plt+0x217b68> │ │ │ │ + bhi 21acfc <__cxa_atexit@plt+0x20e9b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223ec0 <__cxa_atexit@plt+0x217b74> │ │ │ │ - ldr r1, [pc, #80] @ 223ed0 <__cxa_atexit@plt+0x217b84> │ │ │ │ + bcc 21ad08 <__cxa_atexit@plt+0x20e9bc> │ │ │ │ + ldr r1, [pc, #80] @ 21ad18 <__cxa_atexit@plt+0x20e9cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 223ed4 <__cxa_atexit@plt+0x217b88> │ │ │ │ + ldr r5, [pc, #72] @ 21ad1c <__cxa_atexit@plt+0x20e9d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 223ed8 <__cxa_atexit@plt+0x217b8c> │ │ │ │ + ldr r0, [pc, #56] @ 21ad20 <__cxa_atexit@plt+0x20e9d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f94f0 │ │ │ │ - @ instruction: 0x011f94dc │ │ │ │ - tsteq pc, ip, asr #9 │ │ │ │ + @ instruction: 0x012026a8 │ │ │ │ + @ instruction: 0x01202694 │ │ │ │ + smlawbeq r0, r4, r6, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 223f5c <__cxa_atexit@plt+0x217c10> │ │ │ │ + bhi 21ada4 <__cxa_atexit@plt+0x20ea58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 223f64 <__cxa_atexit@plt+0x217c18> │ │ │ │ - ldr r1, [pc, #104] @ 223f78 <__cxa_atexit@plt+0x217c2c> │ │ │ │ + bcc 21adac <__cxa_atexit@plt+0x20ea60> │ │ │ │ + ldr r1, [pc, #104] @ 21adc0 <__cxa_atexit@plt+0x20ea74> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 223f7c <__cxa_atexit@plt+0x217c30> │ │ │ │ + ldr r0, [pc, #100] @ 21adc4 <__cxa_atexit@plt+0x20ea78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 223f80 <__cxa_atexit@plt+0x217c34> │ │ │ │ + ldr r1, [pc, #76] @ 21adc8 <__cxa_atexit@plt+0x20ea7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 223f84 <__cxa_atexit@plt+0x217c38> │ │ │ │ + ldr lr, [pc, #68] @ 21adcc <__cxa_atexit@plt+0x20ea80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 223f6c <__cxa_atexit@plt+0x217c20> │ │ │ │ + b 21adb4 <__cxa_atexit@plt+0x20ea68> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, asr r4 @ │ │ │ │ - tsteq pc, r8, asr #8 │ │ │ │ - tsteq pc, ip, lsr #8 │ │ │ │ + @ instruction: 0x01202610 │ │ │ │ + @ instruction: 0x01202600 │ │ │ │ + @ instruction: 0x012025e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 224024 <__cxa_atexit@plt+0x217cd8> │ │ │ │ + bhi 21ae6c <__cxa_atexit@plt+0x20eb20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 224030 <__cxa_atexit@plt+0x217ce4> │ │ │ │ - ldr r8, [pc, #136] @ 224040 <__cxa_atexit@plt+0x217cf4> │ │ │ │ + bcc 21ae78 <__cxa_atexit@plt+0x20eb2c> │ │ │ │ + ldr r8, [pc, #136] @ 21ae88 <__cxa_atexit@plt+0x20eb3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 224044 <__cxa_atexit@plt+0x217cf8> │ │ │ │ + ldr lr, [pc, #132] @ 21ae8c <__cxa_atexit@plt+0x20eb40> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ sub r0, r6, #6 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #100] @ 224048 <__cxa_atexit@plt+0x217cfc> │ │ │ │ + ldr r0, [pc, #100] @ 21ae90 <__cxa_atexit@plt+0x20eb44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #92] @ 22404c <__cxa_atexit@plt+0x217d00> │ │ │ │ + ldr lr, [pc, #92] @ 21ae94 <__cxa_atexit@plt+0x20eb48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str sl, [r3, #8] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 224018 <__cxa_atexit@plt+0x217ccc> │ │ │ │ + beq 21ae60 <__cxa_atexit@plt+0x20eb14> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 307568 <__cxa_atexit@plt+0x2fb21c> │ │ │ │ + b 2fe3b0 <__cxa_atexit@plt+0x2f2064> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x011f9398 │ │ │ │ - tsteq pc, ip, ror r3 @ │ │ │ │ + @ instruction: 0x01202550 │ │ │ │ + @ instruction: 0x01202534 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 307568 <__cxa_atexit@plt+0x2fb21c> │ │ │ │ + b 2fe3b0 <__cxa_atexit@plt+0x2f2064> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2240d8 <__cxa_atexit@plt+0x217d8c> │ │ │ │ + bhi 21af20 <__cxa_atexit@plt+0x20ebd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2240e4 <__cxa_atexit@plt+0x217d98> │ │ │ │ - ldr lr, [pc, #92] @ 2240f4 <__cxa_atexit@plt+0x217da8> │ │ │ │ + bcc 21af2c <__cxa_atexit@plt+0x20ebe0> │ │ │ │ + ldr lr, [pc, #92] @ 21af3c <__cxa_atexit@plt+0x20ebf0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 2240f8 <__cxa_atexit@plt+0x217dac> │ │ │ │ + ldr r1, [pc, #88] @ 21af40 <__cxa_atexit@plt+0x20ebf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 2240fc <__cxa_atexit@plt+0x217db0> │ │ │ │ + ldr r8, [pc, #64] @ 21af44 <__cxa_atexit@plt+0x20ebf8> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -548712,256 +539386,256 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x011f92d0 │ │ │ │ - rscseq sl, r5, sl, lsr r1 │ │ │ │ + smlawbeq r0, r8, r4, r2 │ │ │ │ + rscseq r3, r6, r5, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224170 <__cxa_atexit@plt+0x217e24> │ │ │ │ - ldr lr, [pc, #88] @ 224180 <__cxa_atexit@plt+0x217e34> │ │ │ │ + bcc 21afb8 <__cxa_atexit@plt+0x20ec6c> │ │ │ │ + ldr lr, [pc, #88] @ 21afc8 <__cxa_atexit@plt+0x20ec7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 224184 <__cxa_atexit@plt+0x217e38> │ │ │ │ + ldr r1, [pc, #84] @ 21afcc <__cxa_atexit@plt+0x20ec80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 224188 <__cxa_atexit@plt+0x217e3c> │ │ │ │ + ldr lr, [pc, #56] @ 21afd0 <__cxa_atexit@plt+0x20ec84> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r0, asr r2 @ │ │ │ │ - tsteq pc, ip, lsl r2 @ │ │ │ │ + @ instruction: 0x01202408 │ │ │ │ + ldrdeq r2, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2241cc <__cxa_atexit@plt+0x217e80> │ │ │ │ + bhi 21b014 <__cxa_atexit@plt+0x20ecc8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2241d4 <__cxa_atexit@plt+0x217e88> │ │ │ │ + ldr r1, [pc, #36] @ 21b01c <__cxa_atexit@plt+0x20ecd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2241d8 <__cxa_atexit@plt+0x217e8c> │ │ │ │ + ldr r7, [pc, #28] @ 21b020 <__cxa_atexit@plt+0x20ecd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #3 │ │ │ │ - @ instruction: 0x011f91b8 │ │ │ │ + @ instruction: 0x01202378 │ │ │ │ + @ instruction: 0x01202370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22422c <__cxa_atexit@plt+0x217ee0> │ │ │ │ + bhi 21b074 <__cxa_atexit@plt+0x20ed28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 224234 <__cxa_atexit@plt+0x217ee8> │ │ │ │ + ldr lr, [pc, #52] @ 21b07c <__cxa_atexit@plt+0x20ed30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 224238 <__cxa_atexit@plt+0x217eec> │ │ │ │ + ldr r0, [pc, #48] @ 21b080 <__cxa_atexit@plt+0x20ed34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22423c <__cxa_atexit@plt+0x217ef0> │ │ │ │ + ldr r1, [pc, #40] @ 21b084 <__cxa_atexit@plt+0x20ed38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r1 @ │ │ │ │ - tsteq pc, ip, ror #2 │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x01202328 │ │ │ │ + @ instruction: 0x01202324 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224274 <__cxa_atexit@plt+0x217f28> │ │ │ │ + bhi 21b0bc <__cxa_atexit@plt+0x20ed70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22427c <__cxa_atexit@plt+0x217f30> │ │ │ │ + ldr r1, [pc, #24] @ 21b0c4 <__cxa_atexit@plt+0x20ed78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #2 │ │ │ │ + smlawteq r0, r4, r2, r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2242e4 <__cxa_atexit@plt+0x217f98> │ │ │ │ - ldr r1, [pc, #80] @ 2242f4 <__cxa_atexit@plt+0x217fa8> │ │ │ │ + bcc 21b12c <__cxa_atexit@plt+0x20ede0> │ │ │ │ + ldr r1, [pc, #80] @ 21b13c <__cxa_atexit@plt+0x20edf0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2242f8 <__cxa_atexit@plt+0x217fac> │ │ │ │ + ldr r1, [pc, #60] @ 21b140 <__cxa_atexit@plt+0x20edf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2242fc <__cxa_atexit@plt+0x217fb0> │ │ │ │ + ldr lr, [pc, #52] @ 21b144 <__cxa_atexit@plt+0x20edf8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #1 │ │ │ │ - tsteq pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x01202278 │ │ │ │ + @ instruction: 0x0120225c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 224350 <__cxa_atexit@plt+0x218004> │ │ │ │ - ldr r2, [pc, #56] @ 224360 <__cxa_atexit@plt+0x218014> │ │ │ │ + bcc 21b198 <__cxa_atexit@plt+0x20ee4c> │ │ │ │ + ldr r2, [pc, #56] @ 21b1a8 <__cxa_atexit@plt+0x20ee5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 224364 <__cxa_atexit@plt+0x218018> │ │ │ │ + ldr r3, [pc, #44] @ 21b1ac <__cxa_atexit@plt+0x20ee60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq sl, r5, sl, lsr #4 │ │ │ │ + ldrsbteq r3, [r6], #37 @ 0x25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2243cc <__cxa_atexit@plt+0x218080> │ │ │ │ + bhi 21b214 <__cxa_atexit@plt+0x20eec8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2243d8 <__cxa_atexit@plt+0x21808c> │ │ │ │ - ldr r1, [pc, #80] @ 2243e8 <__cxa_atexit@plt+0x21809c> │ │ │ │ + bcc 21b220 <__cxa_atexit@plt+0x20eed4> │ │ │ │ + ldr r1, [pc, #80] @ 21b230 <__cxa_atexit@plt+0x20eee4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2243ec <__cxa_atexit@plt+0x2180a0> │ │ │ │ + ldr r5, [pc, #72] @ 21b234 <__cxa_atexit@plt+0x20eee8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2243f0 <__cxa_atexit@plt+0x2180a4> │ │ │ │ + ldr r0, [pc, #56] @ 21b238 <__cxa_atexit@plt+0x20eeec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f8fd8 │ │ │ │ - tsteq pc, r4, asr #31 │ │ │ │ - @ instruction: 0x011f8fb4 │ │ │ │ + @ instruction: 0x01202190 │ │ │ │ + @ instruction: 0x0120217c │ │ │ │ + @ instruction: 0x0120216c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224458 <__cxa_atexit@plt+0x21810c> │ │ │ │ - ldr r2, [pc, #80] @ 224468 <__cxa_atexit@plt+0x21811c> │ │ │ │ + bcc 21b2a0 <__cxa_atexit@plt+0x20ef54> │ │ │ │ + ldr r2, [pc, #80] @ 21b2b0 <__cxa_atexit@plt+0x20ef64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22446c <__cxa_atexit@plt+0x218120> │ │ │ │ + ldr r2, [pc, #60] @ 21b2b4 <__cxa_atexit@plt+0x20ef68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 224470 <__cxa_atexit@plt+0x218124> │ │ │ │ + ldr lr, [pc, #52] @ 21b2b8 <__cxa_atexit@plt+0x20ef6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #30 │ │ │ │ - tsteq pc, r0, lsr pc @ │ │ │ │ + @ instruction: 0x01202104 │ │ │ │ + @ instruction: 0x012020e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2244dc <__cxa_atexit@plt+0x218190> │ │ │ │ + bhi 21b324 <__cxa_atexit@plt+0x20efd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2244e8 <__cxa_atexit@plt+0x21819c> │ │ │ │ - ldr r2, [pc, #84] @ 2244f8 <__cxa_atexit@plt+0x2181ac> │ │ │ │ + bcc 21b330 <__cxa_atexit@plt+0x20efe4> │ │ │ │ + ldr r2, [pc, #84] @ 21b340 <__cxa_atexit@plt+0x20eff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2244fc <__cxa_atexit@plt+0x2181b0> │ │ │ │ + ldr r1, [pc, #80] @ 21b344 <__cxa_atexit@plt+0x20eff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 224500 <__cxa_atexit@plt+0x2181b4> │ │ │ │ + ldr r8, [pc, #60] @ 21b348 <__cxa_atexit@plt+0x20effc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -548969,255 +539643,255 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #29 │ │ │ │ - smlalseq sl, r5, lr, r0 │ │ │ │ + @ instruction: 0x0120207c │ │ │ │ + rscseq r3, r6, r9, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224570 <__cxa_atexit@plt+0x218224> │ │ │ │ - ldr lr, [pc, #84] @ 224580 <__cxa_atexit@plt+0x218234> │ │ │ │ + bcc 21b3b8 <__cxa_atexit@plt+0x20f06c> │ │ │ │ + ldr lr, [pc, #84] @ 21b3c8 <__cxa_atexit@plt+0x20f07c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 224584 <__cxa_atexit@plt+0x218238> │ │ │ │ + ldr r1, [pc, #80] @ 21b3cc <__cxa_atexit@plt+0x20f080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 224588 <__cxa_atexit@plt+0x21823c> │ │ │ │ + ldr lr, [pc, #56] @ 21b3d0 <__cxa_atexit@plt+0x20f084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #28 │ │ │ │ - tsteq pc, ip, lsl lr @ │ │ │ │ + @ instruction: 0x01202004 │ │ │ │ + ldrdeq r1, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2245cc <__cxa_atexit@plt+0x218280> │ │ │ │ + bhi 21b414 <__cxa_atexit@plt+0x20f0c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2245d4 <__cxa_atexit@plt+0x218288> │ │ │ │ + ldr r1, [pc, #36] @ 21b41c <__cxa_atexit@plt+0x20f0d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2245d8 <__cxa_atexit@plt+0x21828c> │ │ │ │ + ldr r7, [pc, #28] @ 21b420 <__cxa_atexit@plt+0x20f0d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #27 │ │ │ │ - @ instruction: 0x011f8db8 │ │ │ │ + @ instruction: 0x01201f78 │ │ │ │ + @ instruction: 0x01201f70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22462c <__cxa_atexit@plt+0x2182e0> │ │ │ │ + bhi 21b474 <__cxa_atexit@plt+0x20f128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 224634 <__cxa_atexit@plt+0x2182e8> │ │ │ │ + ldr lr, [pc, #52] @ 21b47c <__cxa_atexit@plt+0x20f130> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 224638 <__cxa_atexit@plt+0x2182ec> │ │ │ │ + ldr r0, [pc, #48] @ 21b480 <__cxa_atexit@plt+0x20f134> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22463c <__cxa_atexit@plt+0x2182f0> │ │ │ │ + ldr r1, [pc, #40] @ 21b484 <__cxa_atexit@plt+0x20f138> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror sp @ │ │ │ │ - tsteq pc, ip, ror #26 │ │ │ │ - tsteq pc, r8, lsl lr @ │ │ │ │ + @ instruction: 0x01201f28 │ │ │ │ + @ instruction: 0x01201f24 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224674 <__cxa_atexit@plt+0x218328> │ │ │ │ + bhi 21b4bc <__cxa_atexit@plt+0x20f170> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22467c <__cxa_atexit@plt+0x218330> │ │ │ │ + ldr r1, [pc, #24] @ 21b4c4 <__cxa_atexit@plt+0x20f178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #26 │ │ │ │ + smlawteq r0, r4, lr, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2246e4 <__cxa_atexit@plt+0x218398> │ │ │ │ - ldr r1, [pc, #80] @ 2246f4 <__cxa_atexit@plt+0x2183a8> │ │ │ │ + bcc 21b52c <__cxa_atexit@plt+0x20f1e0> │ │ │ │ + ldr r1, [pc, #80] @ 21b53c <__cxa_atexit@plt+0x20f1f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2246f8 <__cxa_atexit@plt+0x2183ac> │ │ │ │ + ldr r1, [pc, #60] @ 21b540 <__cxa_atexit@plt+0x20f1f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2246fc <__cxa_atexit@plt+0x2183b0> │ │ │ │ + ldr lr, [pc, #52] @ 21b544 <__cxa_atexit@plt+0x20f1f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - tsteq pc, r4, lsr #25 │ │ │ │ + @ instruction: 0x01201e78 │ │ │ │ + @ instruction: 0x01201e5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 224750 <__cxa_atexit@plt+0x218404> │ │ │ │ - ldr r2, [pc, #56] @ 224760 <__cxa_atexit@plt+0x218414> │ │ │ │ + bcc 21b598 <__cxa_atexit@plt+0x20f24c> │ │ │ │ + ldr r2, [pc, #56] @ 21b5a8 <__cxa_atexit@plt+0x20f25c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 224764 <__cxa_atexit@plt+0x218418> │ │ │ │ + ldr r3, [pc, #44] @ 21b5ac <__cxa_atexit@plt+0x20f260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r5, r7, lsr lr │ │ │ │ + rscseq r2, r6, r2, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2247cc <__cxa_atexit@plt+0x218480> │ │ │ │ + bhi 21b614 <__cxa_atexit@plt+0x20f2c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2247d8 <__cxa_atexit@plt+0x21848c> │ │ │ │ - ldr r1, [pc, #80] @ 2247e8 <__cxa_atexit@plt+0x21849c> │ │ │ │ + bcc 21b620 <__cxa_atexit@plt+0x20f2d4> │ │ │ │ + ldr r1, [pc, #80] @ 21b630 <__cxa_atexit@plt+0x20f2e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2247ec <__cxa_atexit@plt+0x2184a0> │ │ │ │ + ldr r5, [pc, #72] @ 21b634 <__cxa_atexit@plt+0x20f2e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2247f0 <__cxa_atexit@plt+0x2184a4> │ │ │ │ + ldr r0, [pc, #56] @ 21b638 <__cxa_atexit@plt+0x20f2ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f8bd8 │ │ │ │ - tsteq pc, r4, asr #23 │ │ │ │ - @ instruction: 0x011f8bb4 │ │ │ │ + @ instruction: 0x01201d90 │ │ │ │ + @ instruction: 0x01201d7c │ │ │ │ + @ instruction: 0x01201d6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224858 <__cxa_atexit@plt+0x21850c> │ │ │ │ - ldr r2, [pc, #80] @ 224868 <__cxa_atexit@plt+0x21851c> │ │ │ │ + bcc 21b6a0 <__cxa_atexit@plt+0x20f354> │ │ │ │ + ldr r2, [pc, #80] @ 21b6b0 <__cxa_atexit@plt+0x20f364> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22486c <__cxa_atexit@plt+0x218520> │ │ │ │ + ldr r2, [pc, #60] @ 21b6b4 <__cxa_atexit@plt+0x20f368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 224870 <__cxa_atexit@plt+0x218524> │ │ │ │ + ldr lr, [pc, #52] @ 21b6b8 <__cxa_atexit@plt+0x20f36c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #22 │ │ │ │ - tsteq pc, r0, lsr fp @ │ │ │ │ + @ instruction: 0x01201d04 │ │ │ │ + @ instruction: 0x01201ce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2248dc <__cxa_atexit@plt+0x218590> │ │ │ │ + bhi 21b724 <__cxa_atexit@plt+0x20f3d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2248e8 <__cxa_atexit@plt+0x21859c> │ │ │ │ - ldr r2, [pc, #84] @ 2248f8 <__cxa_atexit@plt+0x2185ac> │ │ │ │ + bcc 21b730 <__cxa_atexit@plt+0x20f3e4> │ │ │ │ + ldr r2, [pc, #84] @ 21b740 <__cxa_atexit@plt+0x20f3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2248fc <__cxa_atexit@plt+0x2185b0> │ │ │ │ + ldr r1, [pc, #80] @ 21b744 <__cxa_atexit@plt+0x20f3f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 224900 <__cxa_atexit@plt+0x2185b4> │ │ │ │ + ldr r8, [pc, #60] @ 21b748 <__cxa_atexit@plt+0x20f3fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -549225,255 +539899,255 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #21 │ │ │ │ - rscseq r9, r5, fp, lsr #25 │ │ │ │ + @ instruction: 0x01201c7c │ │ │ │ + rscseq r2, r6, r6, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224970 <__cxa_atexit@plt+0x218624> │ │ │ │ - ldr lr, [pc, #84] @ 224980 <__cxa_atexit@plt+0x218634> │ │ │ │ + bcc 21b7b8 <__cxa_atexit@plt+0x20f46c> │ │ │ │ + ldr lr, [pc, #84] @ 21b7c8 <__cxa_atexit@plt+0x20f47c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 224984 <__cxa_atexit@plt+0x218638> │ │ │ │ + ldr r1, [pc, #80] @ 21b7cc <__cxa_atexit@plt+0x20f480> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 224988 <__cxa_atexit@plt+0x21863c> │ │ │ │ + ldr lr, [pc, #56] @ 21b7d0 <__cxa_atexit@plt+0x20f484> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - tsteq pc, ip, lsl sl @ │ │ │ │ + @ instruction: 0x01201c04 │ │ │ │ + ldrdeq r1, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2249cc <__cxa_atexit@plt+0x218680> │ │ │ │ + bhi 21b814 <__cxa_atexit@plt+0x20f4c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2249d4 <__cxa_atexit@plt+0x218688> │ │ │ │ + ldr r1, [pc, #36] @ 21b81c <__cxa_atexit@plt+0x20f4d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2249d8 <__cxa_atexit@plt+0x21868c> │ │ │ │ + ldr r7, [pc, #28] @ 21b820 <__cxa_atexit@plt+0x20f4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #19 │ │ │ │ - @ instruction: 0x011f89b8 │ │ │ │ + @ instruction: 0x01201b78 │ │ │ │ + @ instruction: 0x01201b70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224a2c <__cxa_atexit@plt+0x2186e0> │ │ │ │ + bhi 21b874 <__cxa_atexit@plt+0x20f528> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 224a34 <__cxa_atexit@plt+0x2186e8> │ │ │ │ + ldr lr, [pc, #52] @ 21b87c <__cxa_atexit@plt+0x20f530> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 224a38 <__cxa_atexit@plt+0x2186ec> │ │ │ │ + ldr r0, [pc, #48] @ 21b880 <__cxa_atexit@plt+0x20f534> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 224a3c <__cxa_atexit@plt+0x2186f0> │ │ │ │ + ldr r1, [pc, #40] @ 21b884 <__cxa_atexit@plt+0x20f538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r9 @ │ │ │ │ - tsteq pc, ip, ror #18 │ │ │ │ - tsteq pc, r8, lsl sl @ │ │ │ │ + @ instruction: 0x01201b28 │ │ │ │ + @ instruction: 0x01201b24 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224a74 <__cxa_atexit@plt+0x218728> │ │ │ │ + bhi 21b8bc <__cxa_atexit@plt+0x20f570> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 224a7c <__cxa_atexit@plt+0x218730> │ │ │ │ + ldr r1, [pc, #24] @ 21b8c4 <__cxa_atexit@plt+0x20f578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #18 │ │ │ │ + smlawteq r0, r4, sl, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224ae4 <__cxa_atexit@plt+0x218798> │ │ │ │ - ldr r1, [pc, #80] @ 224af4 <__cxa_atexit@plt+0x2187a8> │ │ │ │ + bcc 21b92c <__cxa_atexit@plt+0x20f5e0> │ │ │ │ + ldr r1, [pc, #80] @ 21b93c <__cxa_atexit@plt+0x20f5f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 224af8 <__cxa_atexit@plt+0x2187ac> │ │ │ │ + ldr r1, [pc, #60] @ 21b940 <__cxa_atexit@plt+0x20f5f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 224afc <__cxa_atexit@plt+0x2187b0> │ │ │ │ + ldr lr, [pc, #52] @ 21b944 <__cxa_atexit@plt+0x20f5f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #17 │ │ │ │ - tsteq pc, r4, lsr #17 │ │ │ │ + @ instruction: 0x01201a78 │ │ │ │ + @ instruction: 0x01201a5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 224b50 <__cxa_atexit@plt+0x218804> │ │ │ │ - ldr r2, [pc, #56] @ 224b60 <__cxa_atexit@plt+0x218814> │ │ │ │ + bcc 21b998 <__cxa_atexit@plt+0x20f64c> │ │ │ │ + ldr r2, [pc, #56] @ 21b9a8 <__cxa_atexit@plt+0x20f65c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 224b64 <__cxa_atexit@plt+0x218818> │ │ │ │ + ldr r3, [pc, #44] @ 21b9ac <__cxa_atexit@plt+0x20f660> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r5, r4, asr #20 │ │ │ │ + rscseq r2, r6, pc, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 224bcc <__cxa_atexit@plt+0x218880> │ │ │ │ + bhi 21ba14 <__cxa_atexit@plt+0x20f6c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 224bd8 <__cxa_atexit@plt+0x21888c> │ │ │ │ - ldr r1, [pc, #80] @ 224be8 <__cxa_atexit@plt+0x21889c> │ │ │ │ + bcc 21ba20 <__cxa_atexit@plt+0x20f6d4> │ │ │ │ + ldr r1, [pc, #80] @ 21ba30 <__cxa_atexit@plt+0x20f6e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 224bec <__cxa_atexit@plt+0x2188a0> │ │ │ │ + ldr r5, [pc, #72] @ 21ba34 <__cxa_atexit@plt+0x20f6e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 224bf0 <__cxa_atexit@plt+0x2188a4> │ │ │ │ + ldr r0, [pc, #56] @ 21ba38 <__cxa_atexit@plt+0x20f6ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f87d8 │ │ │ │ - tsteq pc, r4, asr #15 │ │ │ │ - @ instruction: 0x011f87b4 │ │ │ │ + @ instruction: 0x01201990 │ │ │ │ + @ instruction: 0x0120197c │ │ │ │ + @ instruction: 0x0120196c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224c58 <__cxa_atexit@plt+0x21890c> │ │ │ │ - ldr r2, [pc, #80] @ 224c68 <__cxa_atexit@plt+0x21891c> │ │ │ │ + bcc 21baa0 <__cxa_atexit@plt+0x20f754> │ │ │ │ + ldr r2, [pc, #80] @ 21bab0 <__cxa_atexit@plt+0x20f764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 224c6c <__cxa_atexit@plt+0x218920> │ │ │ │ + ldr r2, [pc, #60] @ 21bab4 <__cxa_atexit@plt+0x20f768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 224c70 <__cxa_atexit@plt+0x218924> │ │ │ │ + ldr lr, [pc, #52] @ 21bab8 <__cxa_atexit@plt+0x20f76c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #14 │ │ │ │ - tsteq pc, r0, lsr r7 @ │ │ │ │ + @ instruction: 0x01201904 │ │ │ │ + @ instruction: 0x012018e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224cdc <__cxa_atexit@plt+0x218990> │ │ │ │ + bhi 21bb24 <__cxa_atexit@plt+0x20f7d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224ce8 <__cxa_atexit@plt+0x21899c> │ │ │ │ - ldr r2, [pc, #84] @ 224cf8 <__cxa_atexit@plt+0x2189ac> │ │ │ │ + bcc 21bb30 <__cxa_atexit@plt+0x20f7e4> │ │ │ │ + ldr r2, [pc, #84] @ 21bb40 <__cxa_atexit@plt+0x20f7f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 224cfc <__cxa_atexit@plt+0x2189b0> │ │ │ │ + ldr r1, [pc, #80] @ 21bb44 <__cxa_atexit@plt+0x20f7f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 224d00 <__cxa_atexit@plt+0x2189b4> │ │ │ │ + ldr r8, [pc, #60] @ 21bb48 <__cxa_atexit@plt+0x20f7fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -549481,255 +540155,255 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #13 │ │ │ │ - ldrhteq r9, [r5], #136 @ 0x88 │ │ │ │ + @ instruction: 0x0120187c │ │ │ │ + rscseq r2, r6, r3, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224d70 <__cxa_atexit@plt+0x218a24> │ │ │ │ - ldr lr, [pc, #84] @ 224d80 <__cxa_atexit@plt+0x218a34> │ │ │ │ + bcc 21bbb8 <__cxa_atexit@plt+0x20f86c> │ │ │ │ + ldr lr, [pc, #84] @ 21bbc8 <__cxa_atexit@plt+0x20f87c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 224d84 <__cxa_atexit@plt+0x218a38> │ │ │ │ + ldr r1, [pc, #80] @ 21bbcc <__cxa_atexit@plt+0x20f880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 224d88 <__cxa_atexit@plt+0x218a3c> │ │ │ │ + ldr lr, [pc, #56] @ 21bbd0 <__cxa_atexit@plt+0x20f884> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #12 │ │ │ │ - tsteq pc, ip, lsl r6 @ │ │ │ │ + @ instruction: 0x01201804 │ │ │ │ + ldrdeq r1, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224dcc <__cxa_atexit@plt+0x218a80> │ │ │ │ + bhi 21bc14 <__cxa_atexit@plt+0x20f8c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 224dd4 <__cxa_atexit@plt+0x218a88> │ │ │ │ + ldr r1, [pc, #36] @ 21bc1c <__cxa_atexit@plt+0x20f8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 224dd8 <__cxa_atexit@plt+0x218a8c> │ │ │ │ + ldr r7, [pc, #28] @ 21bc20 <__cxa_atexit@plt+0x20f8d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #11 │ │ │ │ - @ instruction: 0x011f85b8 │ │ │ │ + @ instruction: 0x01201778 │ │ │ │ + @ instruction: 0x01201770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224e2c <__cxa_atexit@plt+0x218ae0> │ │ │ │ + bhi 21bc74 <__cxa_atexit@plt+0x20f928> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 224e34 <__cxa_atexit@plt+0x218ae8> │ │ │ │ + ldr lr, [pc, #52] @ 21bc7c <__cxa_atexit@plt+0x20f930> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 224e38 <__cxa_atexit@plt+0x218aec> │ │ │ │ + ldr r0, [pc, #48] @ 21bc80 <__cxa_atexit@plt+0x20f934> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 224e3c <__cxa_atexit@plt+0x218af0> │ │ │ │ + ldr r1, [pc, #40] @ 21bc84 <__cxa_atexit@plt+0x20f938> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r5 @ │ │ │ │ - tsteq pc, ip, ror #10 │ │ │ │ - tsteq pc, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x01201728 │ │ │ │ + @ instruction: 0x01201724 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 224e74 <__cxa_atexit@plt+0x218b28> │ │ │ │ + bhi 21bcbc <__cxa_atexit@plt+0x20f970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 224e7c <__cxa_atexit@plt+0x218b30> │ │ │ │ + ldr r1, [pc, #24] @ 21bcc4 <__cxa_atexit@plt+0x20f978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #10 │ │ │ │ + smlawteq r0, r4, r6, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 224ee4 <__cxa_atexit@plt+0x218b98> │ │ │ │ - ldr r1, [pc, #80] @ 224ef4 <__cxa_atexit@plt+0x218ba8> │ │ │ │ + bcc 21bd2c <__cxa_atexit@plt+0x20f9e0> │ │ │ │ + ldr r1, [pc, #80] @ 21bd3c <__cxa_atexit@plt+0x20f9f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 224ef8 <__cxa_atexit@plt+0x218bac> │ │ │ │ + ldr r1, [pc, #60] @ 21bd40 <__cxa_atexit@plt+0x20f9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 224efc <__cxa_atexit@plt+0x218bb0> │ │ │ │ + ldr lr, [pc, #52] @ 21bd44 <__cxa_atexit@plt+0x20f9f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #9 │ │ │ │ - tsteq pc, r4, lsr #9 │ │ │ │ + @ instruction: 0x01201678 │ │ │ │ + @ instruction: 0x0120165c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 224f50 <__cxa_atexit@plt+0x218c04> │ │ │ │ - ldr r2, [pc, #56] @ 224f60 <__cxa_atexit@plt+0x218c14> │ │ │ │ + bcc 21bd98 <__cxa_atexit@plt+0x20fa4c> │ │ │ │ + ldr r2, [pc, #56] @ 21bda8 <__cxa_atexit@plt+0x20fa5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 224f64 <__cxa_atexit@plt+0x218c18> │ │ │ │ + ldr r3, [pc, #44] @ 21bdac <__cxa_atexit@plt+0x20fa60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r5, r2, asr r6 │ │ │ │ + ldrshteq r2, [r6], #109 @ 0x6d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 224fcc <__cxa_atexit@plt+0x218c80> │ │ │ │ + bhi 21be14 <__cxa_atexit@plt+0x20fac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 224fd8 <__cxa_atexit@plt+0x218c8c> │ │ │ │ - ldr r1, [pc, #80] @ 224fe8 <__cxa_atexit@plt+0x218c9c> │ │ │ │ + bcc 21be20 <__cxa_atexit@plt+0x20fad4> │ │ │ │ + ldr r1, [pc, #80] @ 21be30 <__cxa_atexit@plt+0x20fae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 224fec <__cxa_atexit@plt+0x218ca0> │ │ │ │ + ldr r5, [pc, #72] @ 21be34 <__cxa_atexit@plt+0x20fae8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 224ff0 <__cxa_atexit@plt+0x218ca4> │ │ │ │ + ldr r0, [pc, #56] @ 21be38 <__cxa_atexit@plt+0x20faec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f83d8 │ │ │ │ - tsteq pc, r4, asr #7 │ │ │ │ - @ instruction: 0x011f83b4 │ │ │ │ + @ instruction: 0x01201590 │ │ │ │ + @ instruction: 0x0120157c │ │ │ │ + @ instruction: 0x0120156c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225058 <__cxa_atexit@plt+0x218d0c> │ │ │ │ - ldr r2, [pc, #80] @ 225068 <__cxa_atexit@plt+0x218d1c> │ │ │ │ + bcc 21bea0 <__cxa_atexit@plt+0x20fb54> │ │ │ │ + ldr r2, [pc, #80] @ 21beb0 <__cxa_atexit@plt+0x20fb64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22506c <__cxa_atexit@plt+0x218d20> │ │ │ │ + ldr r2, [pc, #60] @ 21beb4 <__cxa_atexit@plt+0x20fb68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 225070 <__cxa_atexit@plt+0x218d24> │ │ │ │ + ldr lr, [pc, #52] @ 21beb8 <__cxa_atexit@plt+0x20fb6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #6 │ │ │ │ - tsteq pc, r0, lsr r3 @ │ │ │ │ + @ instruction: 0x01201504 │ │ │ │ + @ instruction: 0x012014e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2250dc <__cxa_atexit@plt+0x218d90> │ │ │ │ + bhi 21bf24 <__cxa_atexit@plt+0x20fbd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2250e8 <__cxa_atexit@plt+0x218d9c> │ │ │ │ - ldr r2, [pc, #84] @ 2250f8 <__cxa_atexit@plt+0x218dac> │ │ │ │ + bcc 21bf30 <__cxa_atexit@plt+0x20fbe4> │ │ │ │ + ldr r2, [pc, #84] @ 21bf40 <__cxa_atexit@plt+0x20fbf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2250fc <__cxa_atexit@plt+0x218db0> │ │ │ │ + ldr r1, [pc, #80] @ 21bf44 <__cxa_atexit@plt+0x20fbf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 225100 <__cxa_atexit@plt+0x218db4> │ │ │ │ + ldr r8, [pc, #60] @ 21bf48 <__cxa_atexit@plt+0x20fbfc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -549737,255 +540411,255 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #5 │ │ │ │ - rscseq r9, r5, r6, asr #9 │ │ │ │ + @ instruction: 0x0120147c │ │ │ │ + rscseq r2, r6, r1, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225170 <__cxa_atexit@plt+0x218e24> │ │ │ │ - ldr lr, [pc, #84] @ 225180 <__cxa_atexit@plt+0x218e34> │ │ │ │ + bcc 21bfb8 <__cxa_atexit@plt+0x20fc6c> │ │ │ │ + ldr lr, [pc, #84] @ 21bfc8 <__cxa_atexit@plt+0x20fc7c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 225184 <__cxa_atexit@plt+0x218e38> │ │ │ │ + ldr r1, [pc, #80] @ 21bfcc <__cxa_atexit@plt+0x20fc80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 225188 <__cxa_atexit@plt+0x218e3c> │ │ │ │ + ldr lr, [pc, #56] @ 21bfd0 <__cxa_atexit@plt+0x20fc84> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #4 │ │ │ │ - tsteq pc, ip, lsl r2 @ │ │ │ │ + @ instruction: 0x01201404 │ │ │ │ + ldrdeq r1, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2251cc <__cxa_atexit@plt+0x218e80> │ │ │ │ + bhi 21c014 <__cxa_atexit@plt+0x20fcc8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2251d4 <__cxa_atexit@plt+0x218e88> │ │ │ │ + ldr r1, [pc, #36] @ 21c01c <__cxa_atexit@plt+0x20fcd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2251d8 <__cxa_atexit@plt+0x218e8c> │ │ │ │ + ldr r7, [pc, #28] @ 21c020 <__cxa_atexit@plt+0x20fcd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #3 │ │ │ │ - @ instruction: 0x011f81b8 │ │ │ │ + @ instruction: 0x01201378 │ │ │ │ + @ instruction: 0x01201370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22522c <__cxa_atexit@plt+0x218ee0> │ │ │ │ + bhi 21c074 <__cxa_atexit@plt+0x20fd28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 225234 <__cxa_atexit@plt+0x218ee8> │ │ │ │ + ldr lr, [pc, #52] @ 21c07c <__cxa_atexit@plt+0x20fd30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 225238 <__cxa_atexit@plt+0x218eec> │ │ │ │ + ldr r0, [pc, #48] @ 21c080 <__cxa_atexit@plt+0x20fd34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22523c <__cxa_atexit@plt+0x218ef0> │ │ │ │ + ldr r1, [pc, #40] @ 21c084 <__cxa_atexit@plt+0x20fd38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r1 @ │ │ │ │ - tsteq pc, ip, ror #2 │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ + @ instruction: 0x01201328 │ │ │ │ + @ instruction: 0x01201324 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225274 <__cxa_atexit@plt+0x218f28> │ │ │ │ + bhi 21c0bc <__cxa_atexit@plt+0x20fd70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22527c <__cxa_atexit@plt+0x218f30> │ │ │ │ + ldr r1, [pc, #24] @ 21c0c4 <__cxa_atexit@plt+0x20fd78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #2 │ │ │ │ + smlawteq r0, r4, r2, r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2252e4 <__cxa_atexit@plt+0x218f98> │ │ │ │ - ldr r1, [pc, #80] @ 2252f4 <__cxa_atexit@plt+0x218fa8> │ │ │ │ + bcc 21c12c <__cxa_atexit@plt+0x20fde0> │ │ │ │ + ldr r1, [pc, #80] @ 21c13c <__cxa_atexit@plt+0x20fdf0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2252f8 <__cxa_atexit@plt+0x218fac> │ │ │ │ + ldr r1, [pc, #60] @ 21c140 <__cxa_atexit@plt+0x20fdf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2252fc <__cxa_atexit@plt+0x218fb0> │ │ │ │ + ldr lr, [pc, #52] @ 21c144 <__cxa_atexit@plt+0x20fdf8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #1 │ │ │ │ - tsteq pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x01201278 │ │ │ │ + @ instruction: 0x0120125c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 225350 <__cxa_atexit@plt+0x219004> │ │ │ │ - ldr r2, [pc, #56] @ 225360 <__cxa_atexit@plt+0x219014> │ │ │ │ + bcc 21c198 <__cxa_atexit@plt+0x20fe4c> │ │ │ │ + ldr r2, [pc, #56] @ 21c1a8 <__cxa_atexit@plt+0x20fe5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 225364 <__cxa_atexit@plt+0x219018> │ │ │ │ + ldr r3, [pc, #44] @ 21c1ac <__cxa_atexit@plt+0x20fe60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r5, r0, ror #4 │ │ │ │ + rscseq r2, r6, fp, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2253cc <__cxa_atexit@plt+0x219080> │ │ │ │ + bhi 21c214 <__cxa_atexit@plt+0x20fec8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2253d8 <__cxa_atexit@plt+0x21908c> │ │ │ │ - ldr r1, [pc, #80] @ 2253e8 <__cxa_atexit@plt+0x21909c> │ │ │ │ + bcc 21c220 <__cxa_atexit@plt+0x20fed4> │ │ │ │ + ldr r1, [pc, #80] @ 21c230 <__cxa_atexit@plt+0x20fee4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2253ec <__cxa_atexit@plt+0x2190a0> │ │ │ │ + ldr r5, [pc, #72] @ 21c234 <__cxa_atexit@plt+0x20fee8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2253f0 <__cxa_atexit@plt+0x2190a4> │ │ │ │ + ldr r0, [pc, #56] @ 21c238 <__cxa_atexit@plt+0x20feec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f7fd8 │ │ │ │ - tsteq pc, r4, asr #31 │ │ │ │ - @ instruction: 0x011f7fb4 │ │ │ │ + @ instruction: 0x01201190 │ │ │ │ + @ instruction: 0x0120117c │ │ │ │ + @ instruction: 0x0120116c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225458 <__cxa_atexit@plt+0x21910c> │ │ │ │ - ldr r2, [pc, #80] @ 225468 <__cxa_atexit@plt+0x21911c> │ │ │ │ + bcc 21c2a0 <__cxa_atexit@plt+0x20ff54> │ │ │ │ + ldr r2, [pc, #80] @ 21c2b0 <__cxa_atexit@plt+0x20ff64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22546c <__cxa_atexit@plt+0x219120> │ │ │ │ + ldr r2, [pc, #60] @ 21c2b4 <__cxa_atexit@plt+0x20ff68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 225470 <__cxa_atexit@plt+0x219124> │ │ │ │ + ldr lr, [pc, #52] @ 21c2b8 <__cxa_atexit@plt+0x20ff6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #30 │ │ │ │ - tsteq pc, r0, lsr pc @ │ │ │ │ + @ instruction: 0x01201104 │ │ │ │ + @ instruction: 0x012010e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2254dc <__cxa_atexit@plt+0x219190> │ │ │ │ + bhi 21c324 <__cxa_atexit@plt+0x20ffd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2254e8 <__cxa_atexit@plt+0x21919c> │ │ │ │ - ldr r2, [pc, #84] @ 2254f8 <__cxa_atexit@plt+0x2191ac> │ │ │ │ + bcc 21c330 <__cxa_atexit@plt+0x20ffe4> │ │ │ │ + ldr r2, [pc, #84] @ 21c340 <__cxa_atexit@plt+0x20fff4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2254fc <__cxa_atexit@plt+0x2191b0> │ │ │ │ + ldr r1, [pc, #80] @ 21c344 <__cxa_atexit@plt+0x20fff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 225500 <__cxa_atexit@plt+0x2191b4> │ │ │ │ + ldr r8, [pc, #60] @ 21c348 <__cxa_atexit@plt+0x20fffc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -549993,255 +540667,255 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #29 │ │ │ │ - ldrsbteq r9, [r5], #4 │ │ │ │ + @ instruction: 0x0120107c │ │ │ │ + rscseq r2, r6, pc, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225570 <__cxa_atexit@plt+0x219224> │ │ │ │ - ldr lr, [pc, #84] @ 225580 <__cxa_atexit@plt+0x219234> │ │ │ │ + bcc 21c3b8 <__cxa_atexit@plt+0x21006c> │ │ │ │ + ldr lr, [pc, #84] @ 21c3c8 <__cxa_atexit@plt+0x21007c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 225584 <__cxa_atexit@plt+0x219238> │ │ │ │ + ldr r1, [pc, #80] @ 21c3cc <__cxa_atexit@plt+0x210080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 225588 <__cxa_atexit@plt+0x21923c> │ │ │ │ + ldr lr, [pc, #56] @ 21c3d0 <__cxa_atexit@plt+0x210084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #28 │ │ │ │ - tsteq pc, ip, lsl lr @ │ │ │ │ + @ instruction: 0x01201004 │ │ │ │ + ldrdeq r0, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2255cc <__cxa_atexit@plt+0x219280> │ │ │ │ + bhi 21c414 <__cxa_atexit@plt+0x2100c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2255d4 <__cxa_atexit@plt+0x219288> │ │ │ │ + ldr r1, [pc, #36] @ 21c41c <__cxa_atexit@plt+0x2100d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2255d8 <__cxa_atexit@plt+0x21928c> │ │ │ │ + ldr r7, [pc, #28] @ 21c420 <__cxa_atexit@plt+0x2100d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #27 │ │ │ │ - @ instruction: 0x011f7db8 │ │ │ │ + @ instruction: 0x01200f78 │ │ │ │ + @ instruction: 0x01200f70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22562c <__cxa_atexit@plt+0x2192e0> │ │ │ │ + bhi 21c474 <__cxa_atexit@plt+0x210128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 225634 <__cxa_atexit@plt+0x2192e8> │ │ │ │ + ldr lr, [pc, #52] @ 21c47c <__cxa_atexit@plt+0x210130> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 225638 <__cxa_atexit@plt+0x2192ec> │ │ │ │ + ldr r0, [pc, #48] @ 21c480 <__cxa_atexit@plt+0x210134> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22563c <__cxa_atexit@plt+0x2192f0> │ │ │ │ + ldr r1, [pc, #40] @ 21c484 <__cxa_atexit@plt+0x210138> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror sp @ │ │ │ │ - tsteq pc, ip, ror #26 │ │ │ │ - tsteq pc, r8, lsl lr @ │ │ │ │ + @ instruction: 0x01200f28 │ │ │ │ + @ instruction: 0x01200f24 │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225674 <__cxa_atexit@plt+0x219328> │ │ │ │ + bhi 21c4bc <__cxa_atexit@plt+0x210170> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22567c <__cxa_atexit@plt+0x219330> │ │ │ │ + ldr r1, [pc, #24] @ 21c4c4 <__cxa_atexit@plt+0x210178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #26 │ │ │ │ + smlawteq r0, r4, lr, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2256e4 <__cxa_atexit@plt+0x219398> │ │ │ │ - ldr r1, [pc, #80] @ 2256f4 <__cxa_atexit@plt+0x2193a8> │ │ │ │ + bcc 21c52c <__cxa_atexit@plt+0x2101e0> │ │ │ │ + ldr r1, [pc, #80] @ 21c53c <__cxa_atexit@plt+0x2101f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2256f8 <__cxa_atexit@plt+0x2193ac> │ │ │ │ + ldr r1, [pc, #60] @ 21c540 <__cxa_atexit@plt+0x2101f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2256fc <__cxa_atexit@plt+0x2193b0> │ │ │ │ + ldr lr, [pc, #52] @ 21c544 <__cxa_atexit@plt+0x2101f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - tsteq pc, r4, lsr #25 │ │ │ │ + @ instruction: 0x01200e78 │ │ │ │ + @ instruction: 0x01200e5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 225750 <__cxa_atexit@plt+0x219404> │ │ │ │ - ldr r2, [pc, #56] @ 225760 <__cxa_atexit@plt+0x219414> │ │ │ │ + bcc 21c598 <__cxa_atexit@plt+0x21024c> │ │ │ │ + ldr r2, [pc, #56] @ 21c5a8 <__cxa_atexit@plt+0x21025c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 225764 <__cxa_atexit@plt+0x219418> │ │ │ │ + ldr r3, [pc, #44] @ 21c5ac <__cxa_atexit@plt+0x210260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r8, r5, lr, ror #28 │ │ │ │ + rscseq r1, r6, r9, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2257cc <__cxa_atexit@plt+0x219480> │ │ │ │ + bhi 21c614 <__cxa_atexit@plt+0x2102c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2257d8 <__cxa_atexit@plt+0x21948c> │ │ │ │ - ldr r1, [pc, #80] @ 2257e8 <__cxa_atexit@plt+0x21949c> │ │ │ │ + bcc 21c620 <__cxa_atexit@plt+0x2102d4> │ │ │ │ + ldr r1, [pc, #80] @ 21c630 <__cxa_atexit@plt+0x2102e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2257ec <__cxa_atexit@plt+0x2194a0> │ │ │ │ + ldr r5, [pc, #72] @ 21c634 <__cxa_atexit@plt+0x2102e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2257f0 <__cxa_atexit@plt+0x2194a4> │ │ │ │ + ldr r0, [pc, #56] @ 21c638 <__cxa_atexit@plt+0x2102ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f7bd8 │ │ │ │ - tsteq pc, r4, asr #23 │ │ │ │ - @ instruction: 0x011f7bb4 │ │ │ │ + @ instruction: 0x01200d90 │ │ │ │ + @ instruction: 0x01200d7c │ │ │ │ + @ instruction: 0x01200d6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225858 <__cxa_atexit@plt+0x21950c> │ │ │ │ - ldr r2, [pc, #80] @ 225868 <__cxa_atexit@plt+0x21951c> │ │ │ │ + bcc 21c6a0 <__cxa_atexit@plt+0x210354> │ │ │ │ + ldr r2, [pc, #80] @ 21c6b0 <__cxa_atexit@plt+0x210364> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22586c <__cxa_atexit@plt+0x219520> │ │ │ │ + ldr r2, [pc, #60] @ 21c6b4 <__cxa_atexit@plt+0x210368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 225870 <__cxa_atexit@plt+0x219524> │ │ │ │ + ldr lr, [pc, #52] @ 21c6b8 <__cxa_atexit@plt+0x21036c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr #22 │ │ │ │ - tsteq pc, r0, lsr fp @ │ │ │ │ + @ instruction: 0x01200d04 │ │ │ │ + smulwteq r0, r8, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2258dc <__cxa_atexit@plt+0x219590> │ │ │ │ + bhi 21c724 <__cxa_atexit@plt+0x2103d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2258e8 <__cxa_atexit@plt+0x21959c> │ │ │ │ - ldr r2, [pc, #84] @ 2258f8 <__cxa_atexit@plt+0x2195ac> │ │ │ │ + bcc 21c730 <__cxa_atexit@plt+0x2103e4> │ │ │ │ + ldr r2, [pc, #84] @ 21c740 <__cxa_atexit@plt+0x2103f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2258fc <__cxa_atexit@plt+0x2195b0> │ │ │ │ + ldr r1, [pc, #80] @ 21c744 <__cxa_atexit@plt+0x2103f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 225900 <__cxa_atexit@plt+0x2195b4> │ │ │ │ + ldr r8, [pc, #60] @ 21c748 <__cxa_atexit@plt+0x2103fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -550249,368 +540923,368 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, asr #21 │ │ │ │ - rscseq r8, r5, r2, ror #25 │ │ │ │ + @ instruction: 0x01200c7c │ │ │ │ + rscseq r1, r6, sp, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225970 <__cxa_atexit@plt+0x219624> │ │ │ │ - ldr lr, [pc, #84] @ 225980 <__cxa_atexit@plt+0x219634> │ │ │ │ + bcc 21c7b8 <__cxa_atexit@plt+0x21046c> │ │ │ │ + ldr lr, [pc, #84] @ 21c7c8 <__cxa_atexit@plt+0x21047c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 225984 <__cxa_atexit@plt+0x219638> │ │ │ │ + ldr r1, [pc, #80] @ 21c7cc <__cxa_atexit@plt+0x210480> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 225988 <__cxa_atexit@plt+0x21963c> │ │ │ │ + ldr lr, [pc, #56] @ 21c7d0 <__cxa_atexit@plt+0x210484> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - tsteq pc, ip, lsl sl @ │ │ │ │ + @ instruction: 0x01200c04 │ │ │ │ + ldrdeq r0, [r0, -r4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2259cc <__cxa_atexit@plt+0x219680> │ │ │ │ + bhi 21c814 <__cxa_atexit@plt+0x2104c8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2259d4 <__cxa_atexit@plt+0x219688> │ │ │ │ + ldr r1, [pc, #36] @ 21c81c <__cxa_atexit@plt+0x2104d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2259d8 <__cxa_atexit@plt+0x21968c> │ │ │ │ + ldr r7, [pc, #28] @ 21c820 <__cxa_atexit@plt+0x2104d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #19 │ │ │ │ - @ instruction: 0x011f79b8 │ │ │ │ + @ instruction: 0x01200b78 │ │ │ │ + @ instruction: 0x01200b70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225a1c <__cxa_atexit@plt+0x2196d0> │ │ │ │ + bhi 21c864 <__cxa_atexit@plt+0x210518> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 225a24 <__cxa_atexit@plt+0x2196d8> │ │ │ │ + ldr r1, [pc, #36] @ 21c86c <__cxa_atexit@plt+0x210520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 225a28 <__cxa_atexit@plt+0x2196dc> │ │ │ │ + ldr r7, [pc, #28] @ 21c870 <__cxa_atexit@plt+0x210524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r9 @ │ │ │ │ - tsteq pc, r8, ror #18 │ │ │ │ + @ instruction: 0x01200b28 │ │ │ │ + @ instruction: 0x01200b20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225a7c <__cxa_atexit@plt+0x219730> │ │ │ │ + bhi 21c8c4 <__cxa_atexit@plt+0x210578> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 225a84 <__cxa_atexit@plt+0x219738> │ │ │ │ + ldr lr, [pc, #52] @ 21c8cc <__cxa_atexit@plt+0x210580> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 225a88 <__cxa_atexit@plt+0x21973c> │ │ │ │ + ldr r0, [pc, #48] @ 21c8d0 <__cxa_atexit@plt+0x210584> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 225a8c <__cxa_atexit@plt+0x219740> │ │ │ │ + ldr r1, [pc, #40] @ 21c8d4 <__cxa_atexit@plt+0x210588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #18 │ │ │ │ - tsteq pc, ip, lsl r9 @ │ │ │ │ - tsteq pc, r8, asr #19 │ │ │ │ + ldrdeq r0, [r0, -r8]! │ │ │ │ + ldrdeq r0, [r0, -r4]! │ │ │ │ + smlawbeq r0, r0, fp, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225ac4 <__cxa_atexit@plt+0x219778> │ │ │ │ + bhi 21c90c <__cxa_atexit@plt+0x2105c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 225acc <__cxa_atexit@plt+0x219780> │ │ │ │ + ldr r1, [pc, #24] @ 21c914 <__cxa_atexit@plt+0x2105c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f78bc │ │ │ │ + @ instruction: 0x01200a74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 225b50 <__cxa_atexit@plt+0x219804> │ │ │ │ + bhi 21c998 <__cxa_atexit@plt+0x21064c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 225b58 <__cxa_atexit@plt+0x21980c> │ │ │ │ - ldr r1, [pc, #104] @ 225b6c <__cxa_atexit@plt+0x219820> │ │ │ │ + bcc 21c9a0 <__cxa_atexit@plt+0x210654> │ │ │ │ + ldr r1, [pc, #104] @ 21c9b4 <__cxa_atexit@plt+0x210668> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 225b70 <__cxa_atexit@plt+0x219824> │ │ │ │ + ldr r0, [pc, #100] @ 21c9b8 <__cxa_atexit@plt+0x21066c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 225b74 <__cxa_atexit@plt+0x219828> │ │ │ │ + ldr r1, [pc, #76] @ 21c9bc <__cxa_atexit@plt+0x210670> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 225b78 <__cxa_atexit@plt+0x21982c> │ │ │ │ + ldr lr, [pc, #68] @ 21c9c0 <__cxa_atexit@plt+0x210674> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 225b60 <__cxa_atexit@plt+0x219814> │ │ │ │ + b 21c9a8 <__cxa_atexit@plt+0x21065c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, ror #16 │ │ │ │ - tsteq pc, r4, asr r8 @ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ + @ instruction: 0x01200a1c │ │ │ │ + @ instruction: 0x01200a0c │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225be8 <__cxa_atexit@plt+0x21989c> │ │ │ │ - ldr lr, [pc, #88] @ 225bf8 <__cxa_atexit@plt+0x2198ac> │ │ │ │ + bcc 21ca30 <__cxa_atexit@plt+0x2106e4> │ │ │ │ + ldr lr, [pc, #88] @ 21ca40 <__cxa_atexit@plt+0x2106f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 225bfc <__cxa_atexit@plt+0x2198b0> │ │ │ │ + ldr r0, [pc, #64] @ 21ca44 <__cxa_atexit@plt+0x2106f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 225c00 <__cxa_atexit@plt+0x2198b4> │ │ │ │ + ldr lr, [pc, #56] @ 21ca48 <__cxa_atexit@plt+0x2106fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq pc, r0, asr #15 │ │ │ │ - tsteq pc, r4, lsr #15 │ │ │ │ + @ instruction: 0x01200978 │ │ │ │ + @ instruction: 0x0120095c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 225c5c <__cxa_atexit@plt+0x219910> │ │ │ │ - ldr r2, [pc, #64] @ 225c6c <__cxa_atexit@plt+0x219920> │ │ │ │ + bcc 21caa4 <__cxa_atexit@plt+0x210758> │ │ │ │ + ldr r2, [pc, #64] @ 21cab4 <__cxa_atexit@plt+0x210768> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 225c70 <__cxa_atexit@plt+0x219924> │ │ │ │ + ldr lr, [pc, #48] @ 21cab8 <__cxa_atexit@plt+0x21076c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrhteq r8, [r5], #94 @ 0x5e │ │ │ │ + rscseq r1, r6, r9, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 225cd8 <__cxa_atexit@plt+0x21998c> │ │ │ │ + bhi 21cb20 <__cxa_atexit@plt+0x2107d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 225ce4 <__cxa_atexit@plt+0x219998> │ │ │ │ - ldr r1, [pc, #80] @ 225cf4 <__cxa_atexit@plt+0x2199a8> │ │ │ │ + bcc 21cb2c <__cxa_atexit@plt+0x2107e0> │ │ │ │ + ldr r1, [pc, #80] @ 21cb3c <__cxa_atexit@plt+0x2107f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 225cf8 <__cxa_atexit@plt+0x2199ac> │ │ │ │ + ldr r5, [pc, #72] @ 21cb40 <__cxa_atexit@plt+0x2107f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 225cfc <__cxa_atexit@plt+0x2199b0> │ │ │ │ + ldr r0, [pc, #56] @ 21cb44 <__cxa_atexit@plt+0x2107f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #13 │ │ │ │ - @ instruction: 0x011f76b8 │ │ │ │ - tsteq pc, r8, lsr #13 │ │ │ │ + smlawbeq r0, r4, r8, r0 │ │ │ │ + @ instruction: 0x01200870 │ │ │ │ + @ instruction: 0x01200860 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 225d80 <__cxa_atexit@plt+0x219a34> │ │ │ │ + bhi 21cbc8 <__cxa_atexit@plt+0x21087c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 225d88 <__cxa_atexit@plt+0x219a3c> │ │ │ │ - ldr r1, [pc, #104] @ 225d9c <__cxa_atexit@plt+0x219a50> │ │ │ │ + bcc 21cbd0 <__cxa_atexit@plt+0x210884> │ │ │ │ + ldr r1, [pc, #104] @ 21cbe4 <__cxa_atexit@plt+0x210898> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 225da0 <__cxa_atexit@plt+0x219a54> │ │ │ │ + ldr r0, [pc, #100] @ 21cbe8 <__cxa_atexit@plt+0x21089c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 225da4 <__cxa_atexit@plt+0x219a58> │ │ │ │ + ldr r1, [pc, #76] @ 21cbec <__cxa_atexit@plt+0x2108a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 225da8 <__cxa_atexit@plt+0x219a5c> │ │ │ │ + ldr lr, [pc, #68] @ 21cbf0 <__cxa_atexit@plt+0x2108a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 225d90 <__cxa_atexit@plt+0x219a44> │ │ │ │ + b 21cbd8 <__cxa_atexit@plt+0x21088c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r4, lsr r6 @ │ │ │ │ - tsteq pc, r4, lsr #12 │ │ │ │ - tsteq pc, r8, lsl #12 │ │ │ │ + smulwteq r0, ip, r7 │ │ │ │ + ldrdeq r0, [r0, -ip]! │ │ │ │ + smlawteq r0, r0, r7, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225e18 <__cxa_atexit@plt+0x219acc> │ │ │ │ - ldr lr, [pc, #88] @ 225e28 <__cxa_atexit@plt+0x219adc> │ │ │ │ + bcc 21cc60 <__cxa_atexit@plt+0x210914> │ │ │ │ + ldr lr, [pc, #88] @ 21cc70 <__cxa_atexit@plt+0x210924> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 225e2c <__cxa_atexit@plt+0x219ae0> │ │ │ │ + ldr r0, [pc, #64] @ 21cc74 <__cxa_atexit@plt+0x210928> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 225e30 <__cxa_atexit@plt+0x219ae4> │ │ │ │ + ldr lr, [pc, #56] @ 21cc78 <__cxa_atexit@plt+0x21092c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011f7590 │ │ │ │ - tsteq pc, r4, ror r5 @ │ │ │ │ + @ instruction: 0x01200748 │ │ │ │ + @ instruction: 0x0120072c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225ea4 <__cxa_atexit@plt+0x219b58> │ │ │ │ + bhi 21ccec <__cxa_atexit@plt+0x2109a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225eb0 <__cxa_atexit@plt+0x219b64> │ │ │ │ - ldr lr, [pc, #92] @ 225ec0 <__cxa_atexit@plt+0x219b74> │ │ │ │ + bcc 21ccf8 <__cxa_atexit@plt+0x2109ac> │ │ │ │ + ldr lr, [pc, #92] @ 21cd08 <__cxa_atexit@plt+0x2109bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 225ec4 <__cxa_atexit@plt+0x219b78> │ │ │ │ + ldr r1, [pc, #88] @ 21cd0c <__cxa_atexit@plt+0x2109c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 225ec8 <__cxa_atexit@plt+0x219b7c> │ │ │ │ + ldr r8, [pc, #64] @ 21cd10 <__cxa_atexit@plt+0x2109c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -550619,392 +541293,392 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, r4, lsl #10 │ │ │ │ - rscseq r8, r5, r6, ror r3 │ │ │ │ + @ instruction: 0x012006bc │ │ │ │ + rscseq r1, r6, r1, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 225f3c <__cxa_atexit@plt+0x219bf0> │ │ │ │ - ldr lr, [pc, #88] @ 225f4c <__cxa_atexit@plt+0x219c00> │ │ │ │ + bcc 21cd84 <__cxa_atexit@plt+0x210a38> │ │ │ │ + ldr lr, [pc, #88] @ 21cd94 <__cxa_atexit@plt+0x210a48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 225f50 <__cxa_atexit@plt+0x219c04> │ │ │ │ + ldr r1, [pc, #84] @ 21cd98 <__cxa_atexit@plt+0x210a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 225f54 <__cxa_atexit@plt+0x219c08> │ │ │ │ + ldr lr, [pc, #56] @ 21cd9c <__cxa_atexit@plt+0x210a50> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r4, lsl #9 │ │ │ │ - tsteq pc, r0, asr r4 @ │ │ │ │ + @ instruction: 0x0120063c │ │ │ │ + @ instruction: 0x01200608 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225f98 <__cxa_atexit@plt+0x219c4c> │ │ │ │ + bhi 21cde0 <__cxa_atexit@plt+0x210a94> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 225fa0 <__cxa_atexit@plt+0x219c54> │ │ │ │ + ldr r1, [pc, #36] @ 21cde8 <__cxa_atexit@plt+0x210a9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 225fa4 <__cxa_atexit@plt+0x219c58> │ │ │ │ + ldr r7, [pc, #28] @ 21cdec <__cxa_atexit@plt+0x210aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f73f4 │ │ │ │ - tsteq pc, ip, ror #7 │ │ │ │ + smulwbeq r0, ip, r5 │ │ │ │ + smulwbeq r0, r4, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 225ff8 <__cxa_atexit@plt+0x219cac> │ │ │ │ + bhi 21ce40 <__cxa_atexit@plt+0x210af4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 226000 <__cxa_atexit@plt+0x219cb4> │ │ │ │ + ldr lr, [pc, #52] @ 21ce48 <__cxa_atexit@plt+0x210afc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 226004 <__cxa_atexit@plt+0x219cb8> │ │ │ │ + ldr r0, [pc, #48] @ 21ce4c <__cxa_atexit@plt+0x210b00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 226008 <__cxa_atexit@plt+0x219cbc> │ │ │ │ + ldr r1, [pc, #40] @ 21ce50 <__cxa_atexit@plt+0x210b04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #7 │ │ │ │ - tsteq pc, r0, lsr #7 │ │ │ │ - tsteq pc, ip, asr #8 │ │ │ │ + @ instruction: 0x0120055c │ │ │ │ + @ instruction: 0x01200558 │ │ │ │ + @ instruction: 0x01200604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226040 <__cxa_atexit@plt+0x219cf4> │ │ │ │ + bhi 21ce88 <__cxa_atexit@plt+0x210b3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 226048 <__cxa_atexit@plt+0x219cfc> │ │ │ │ + ldr r1, [pc, #24] @ 21ce90 <__cxa_atexit@plt+0x210b44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #6 │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2260d0 <__cxa_atexit@plt+0x219d84> │ │ │ │ + bhi 21cf18 <__cxa_atexit@plt+0x210bcc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2260d8 <__cxa_atexit@plt+0x219d8c> │ │ │ │ - ldr r1, [pc, #108] @ 2260ec <__cxa_atexit@plt+0x219da0> │ │ │ │ + bcc 21cf20 <__cxa_atexit@plt+0x210bd4> │ │ │ │ + ldr r1, [pc, #108] @ 21cf34 <__cxa_atexit@plt+0x210be8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 2260f0 <__cxa_atexit@plt+0x219da4> │ │ │ │ + ldr r0, [pc, #104] @ 21cf38 <__cxa_atexit@plt+0x210bec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2260f4 <__cxa_atexit@plt+0x219da8> │ │ │ │ + ldr r1, [pc, #76] @ 21cf3c <__cxa_atexit@plt+0x210bf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2260f8 <__cxa_atexit@plt+0x219dac> │ │ │ │ + ldr lr, [pc, #68] @ 21cf40 <__cxa_atexit@plt+0x210bf4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 2260e0 <__cxa_atexit@plt+0x219d94> │ │ │ │ + b 21cf28 <__cxa_atexit@plt+0x210bdc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r8, ror #5 │ │ │ │ - @ instruction: 0x011f72d4 │ │ │ │ - @ instruction: 0x011f72b8 │ │ │ │ + smulwbeq r0, r0, r4 │ │ │ │ + smlawbeq r0, ip, r4, r0 │ │ │ │ + @ instruction: 0x01200470 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22616c <__cxa_atexit@plt+0x219e20> │ │ │ │ - ldr lr, [pc, #92] @ 22617c <__cxa_atexit@plt+0x219e30> │ │ │ │ + bcc 21cfb4 <__cxa_atexit@plt+0x210c68> │ │ │ │ + ldr lr, [pc, #92] @ 21cfc4 <__cxa_atexit@plt+0x210c78> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 226180 <__cxa_atexit@plt+0x219e34> │ │ │ │ + ldr r0, [pc, #64] @ 21cfc8 <__cxa_atexit@plt+0x210c7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 226184 <__cxa_atexit@plt+0x219e38> │ │ │ │ + ldr lr, [pc, #56] @ 21cfcc <__cxa_atexit@plt+0x210c80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, ip, lsr r2 @ │ │ │ │ - tsteq pc, r0, lsr #4 │ │ │ │ + strdeq r0, [r0, -r4]! │ │ │ │ + ldrdeq r0, [r0, -r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2261e8 <__cxa_atexit@plt+0x219e9c> │ │ │ │ - ldr sl, [pc, #72] @ 2261f8 <__cxa_atexit@plt+0x219eac> │ │ │ │ + bcc 21d030 <__cxa_atexit@plt+0x210ce4> │ │ │ │ + ldr sl, [pc, #72] @ 21d040 <__cxa_atexit@plt+0x210cf4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 2261fc <__cxa_atexit@plt+0x219eb0> │ │ │ │ + ldr lr, [pc, #52] @ 21d044 <__cxa_atexit@plt+0x210cf8> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r8, r5, lr, lsr r0 │ │ │ │ + rscseq r1, r6, r9, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 226264 <__cxa_atexit@plt+0x219f18> │ │ │ │ + bhi 21d0ac <__cxa_atexit@plt+0x210d60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 226270 <__cxa_atexit@plt+0x219f24> │ │ │ │ - ldr r1, [pc, #80] @ 226280 <__cxa_atexit@plt+0x219f34> │ │ │ │ + bcc 21d0b8 <__cxa_atexit@plt+0x210d6c> │ │ │ │ + ldr r1, [pc, #80] @ 21d0c8 <__cxa_atexit@plt+0x210d7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 226284 <__cxa_atexit@plt+0x219f38> │ │ │ │ + ldr r5, [pc, #72] @ 21d0cc <__cxa_atexit@plt+0x210d80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 226288 <__cxa_atexit@plt+0x219f3c> │ │ │ │ + ldr r0, [pc, #56] @ 21d0d0 <__cxa_atexit@plt+0x210d84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, asr #2 │ │ │ │ - tsteq pc, ip, lsr #2 │ │ │ │ - tsteq pc, ip, lsl r1 @ │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ + smulwteq r0, r4, r2 │ │ │ │ + ldrdeq r0, [r0, -r4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 226310 <__cxa_atexit@plt+0x219fc4> │ │ │ │ + bhi 21d158 <__cxa_atexit@plt+0x210e0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 226318 <__cxa_atexit@plt+0x219fcc> │ │ │ │ - ldr r1, [pc, #108] @ 22632c <__cxa_atexit@plt+0x219fe0> │ │ │ │ + bcc 21d160 <__cxa_atexit@plt+0x210e14> │ │ │ │ + ldr r1, [pc, #108] @ 21d174 <__cxa_atexit@plt+0x210e28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 226330 <__cxa_atexit@plt+0x219fe4> │ │ │ │ + ldr r0, [pc, #104] @ 21d178 <__cxa_atexit@plt+0x210e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 226334 <__cxa_atexit@plt+0x219fe8> │ │ │ │ + ldr r1, [pc, #76] @ 21d17c <__cxa_atexit@plt+0x210e30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 226338 <__cxa_atexit@plt+0x219fec> │ │ │ │ + ldr lr, [pc, #68] @ 21d180 <__cxa_atexit@plt+0x210e34> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 226320 <__cxa_atexit@plt+0x219fd4> │ │ │ │ + b 21d168 <__cxa_atexit@plt+0x210e1c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, lsr #1 │ │ │ │ - @ instruction: 0x011f7094 │ │ │ │ - tsteq pc, r8, ror r0 @ │ │ │ │ + @ instruction: 0x01200260 │ │ │ │ + @ instruction: 0x0120024c │ │ │ │ + @ instruction: 0x01200230 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2263ac <__cxa_atexit@plt+0x21a060> │ │ │ │ - ldr lr, [pc, #92] @ 2263bc <__cxa_atexit@plt+0x21a070> │ │ │ │ + bcc 21d1f4 <__cxa_atexit@plt+0x210ea8> │ │ │ │ + ldr lr, [pc, #92] @ 21d204 <__cxa_atexit@plt+0x210eb8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 2263c0 <__cxa_atexit@plt+0x21a074> │ │ │ │ + ldr r0, [pc, #64] @ 21d208 <__cxa_atexit@plt+0x210ebc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 2263c4 <__cxa_atexit@plt+0x21a078> │ │ │ │ + ldr lr, [pc, #56] @ 21d20c <__cxa_atexit@plt+0x210ec0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011f6ffc │ │ │ │ - tsteq pc, r0, ror #31 │ │ │ │ + @ instruction: 0x012001b4 │ │ │ │ + @ instruction: 0x01200198 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 226438 <__cxa_atexit@plt+0x21a0ec> │ │ │ │ + bhi 21d280 <__cxa_atexit@plt+0x210f34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226440 <__cxa_atexit@plt+0x21a0f4> │ │ │ │ - ldr lr, [pc, #88] @ 226454 <__cxa_atexit@plt+0x21a108> │ │ │ │ + bcc 21d288 <__cxa_atexit@plt+0x210f3c> │ │ │ │ + ldr lr, [pc, #88] @ 21d29c <__cxa_atexit@plt+0x210f50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 226458 <__cxa_atexit@plt+0x21a10c> │ │ │ │ + ldr r1, [pc, #84] @ 21d2a0 <__cxa_atexit@plt+0x210f54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 22645c <__cxa_atexit@plt+0x21a110> │ │ │ │ + ldr r8, [pc, #56] @ 21d2a4 <__cxa_atexit@plt+0x210f58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 226448 <__cxa_atexit@plt+0x21a0fc> │ │ │ │ + b 21d290 <__cxa_atexit@plt+0x210f44> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, ror #30 │ │ │ │ - rscseq r7, r5, r2, ror #27 │ │ │ │ + @ instruction: 0x01200124 │ │ │ │ + rscseq r0, r6, sp, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2264d4 <__cxa_atexit@plt+0x21a188> │ │ │ │ - ldr lr, [pc, #92] @ 2264e4 <__cxa_atexit@plt+0x21a198> │ │ │ │ + bcc 21d31c <__cxa_atexit@plt+0x210fd0> │ │ │ │ + ldr lr, [pc, #92] @ 21d32c <__cxa_atexit@plt+0x210fe0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 2264e8 <__cxa_atexit@plt+0x21a19c> │ │ │ │ + ldr r7, [pc, #68] @ 21d330 <__cxa_atexit@plt+0x210fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 2264ec <__cxa_atexit@plt+0x21a1a0> │ │ │ │ + ldr lr, [pc, #60] @ 21d334 <__cxa_atexit@plt+0x210fe8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -551012,821 +541686,821 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011f6edc │ │ │ │ - @ instruction: 0x011f6ebc │ │ │ │ + @ instruction: 0x01200094 │ │ │ │ + @ instruction: 0x01200074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226530 <__cxa_atexit@plt+0x21a1e4> │ │ │ │ + bhi 21d378 <__cxa_atexit@plt+0x21102c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 226538 <__cxa_atexit@plt+0x21a1ec> │ │ │ │ + ldr r1, [pc, #36] @ 21d380 <__cxa_atexit@plt+0x211034> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 22653c <__cxa_atexit@plt+0x21a1f0> │ │ │ │ + ldr r7, [pc, #28] @ 21d384 <__cxa_atexit@plt+0x211038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr lr @ │ │ │ │ - tsteq pc, r4, asr lr @ │ │ │ │ + @ instruction: 0x01200014 │ │ │ │ + @ instruction: 0x0120000c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226590 <__cxa_atexit@plt+0x21a244> │ │ │ │ + bhi 21d3d8 <__cxa_atexit@plt+0x21108c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 226598 <__cxa_atexit@plt+0x21a24c> │ │ │ │ + ldr lr, [pc, #52] @ 21d3e0 <__cxa_atexit@plt+0x211094> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22659c <__cxa_atexit@plt+0x21a250> │ │ │ │ + ldr r0, [pc, #48] @ 21d3e4 <__cxa_atexit@plt+0x211098> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2265a0 <__cxa_atexit@plt+0x21a254> │ │ │ │ + ldr r1, [pc, #40] @ 21d3e8 <__cxa_atexit@plt+0x21109c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #28 │ │ │ │ - tsteq pc, r8, lsl #28 │ │ │ │ - @ instruction: 0x011f6eb4 │ │ │ │ + tstpeq pc, r4, asr #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0120006c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2265d8 <__cxa_atexit@plt+0x21a28c> │ │ │ │ + bhi 21d420 <__cxa_atexit@plt+0x2110d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2265e0 <__cxa_atexit@plt+0x21a294> │ │ │ │ + ldr r1, [pc, #24] @ 21d428 <__cxa_atexit@plt+0x2110dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #27 │ │ │ │ + tstpeq pc, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226618 <__cxa_atexit@plt+0x21a2cc> │ │ │ │ + bhi 21d460 <__cxa_atexit@plt+0x211114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 226620 <__cxa_atexit@plt+0x21a2d4> │ │ │ │ + ldr r1, [pc, #24] @ 21d468 <__cxa_atexit@plt+0x21111c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ + tstpeq pc, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22673c <__cxa_atexit@plt+0x21a3f0> │ │ │ │ - ldr lr, [pc, #280] @ 22675c <__cxa_atexit@plt+0x21a410> │ │ │ │ + bhi 21d584 <__cxa_atexit@plt+0x211238> │ │ │ │ + ldr lr, [pc, #280] @ 21d5a4 <__cxa_atexit@plt+0x211258> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #268] @ 226760 <__cxa_atexit@plt+0x21a414> │ │ │ │ + ldr r8, [pc, #268] @ 21d5a8 <__cxa_atexit@plt+0x21125c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 2266dc <__cxa_atexit@plt+0x21a390> │ │ │ │ + beq 21d524 <__cxa_atexit@plt+0x2111d8> │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 2266e8 <__cxa_atexit@plt+0x21a39c> │ │ │ │ + bne 21d530 <__cxa_atexit@plt+0x2111e4> │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 226748 <__cxa_atexit@plt+0x21a3fc> │ │ │ │ - ldr r0, [pc, #204] @ 226764 <__cxa_atexit@plt+0x21a418> │ │ │ │ + bcc 21d590 <__cxa_atexit@plt+0x211244> │ │ │ │ + ldr r0, [pc, #204] @ 21d5ac <__cxa_atexit@plt+0x211260> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #196] @ 226768 <__cxa_atexit@plt+0x21a41c> │ │ │ │ + ldr r0, [pc, #196] @ 21d5b0 <__cxa_atexit@plt+0x211264> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #188] @ 22676c <__cxa_atexit@plt+0x21a420> │ │ │ │ + ldr r1, [pc, #188] @ 21d5b4 <__cxa_atexit@plt+0x211268> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #156] @ 226770 <__cxa_atexit@plt+0x21a424> │ │ │ │ + ldr r8, [pc, #156] @ 21d5b8 <__cxa_atexit@plt+0x21126c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 226748 <__cxa_atexit@plt+0x21a3fc> │ │ │ │ - ldr r0, [pc, #124] @ 226774 <__cxa_atexit@plt+0x21a428> │ │ │ │ + bcc 21d590 <__cxa_atexit@plt+0x211244> │ │ │ │ + ldr r0, [pc, #124] @ 21d5bc <__cxa_atexit@plt+0x211270> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #116] @ 226778 <__cxa_atexit@plt+0x21a42c> │ │ │ │ + ldr r0, [pc, #116] @ 21d5c0 <__cxa_atexit@plt+0x211274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #108] @ 22677c <__cxa_atexit@plt+0x21a430> │ │ │ │ + ldr r1, [pc, #108] @ 21d5c4 <__cxa_atexit@plt+0x211278> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #76] @ 226780 <__cxa_atexit@plt+0x21a434> │ │ │ │ + ldr r8, [pc, #76] @ 21d5c8 <__cxa_atexit@plt+0x21127c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq pc, ip, lsl sp @ │ │ │ │ + @ instruction: 0x011ffed4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x011f6cd8 │ │ │ │ - @ instruction: 0x011f6cbc │ │ │ │ - tsteq pc, ip, asr #25 │ │ │ │ + @ instruction: 0x011ffe90 │ │ │ │ + tstpeq pc, r4, ror lr @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, lsl #29 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq pc, r8, ror ip @ │ │ │ │ - tsteq pc, ip, asr ip @ │ │ │ │ - tsteq pc, r0, ror ip @ │ │ │ │ + tstpeq pc, r0, lsr lr @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, lsl lr @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2267fc <__cxa_atexit@plt+0x21a4b0> │ │ │ │ + bne 21d644 <__cxa_atexit@plt+0x2112f8> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 22684c <__cxa_atexit@plt+0x21a500> │ │ │ │ - ldr r0, [pc, #156] @ 226858 <__cxa_atexit@plt+0x21a50c> │ │ │ │ + bcc 21d694 <__cxa_atexit@plt+0x211348> │ │ │ │ + ldr r0, [pc, #156] @ 21d6a0 <__cxa_atexit@plt+0x211354> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #148] @ 22685c <__cxa_atexit@plt+0x21a510> │ │ │ │ + ldr r0, [pc, #148] @ 21d6a4 <__cxa_atexit@plt+0x211358> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #140] @ 226860 <__cxa_atexit@plt+0x21a514> │ │ │ │ + ldr r2, [pc, #140] @ 21d6a8 <__cxa_atexit@plt+0x21135c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #108] @ 226864 <__cxa_atexit@plt+0x21a518> │ │ │ │ + ldr r8, [pc, #108] @ 21d6ac <__cxa_atexit@plt+0x211360> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 22684c <__cxa_atexit@plt+0x21a500> │ │ │ │ - ldr r0, [pc, #92] @ 226868 <__cxa_atexit@plt+0x21a51c> │ │ │ │ + bcc 21d694 <__cxa_atexit@plt+0x211348> │ │ │ │ + ldr r0, [pc, #92] @ 21d6b0 <__cxa_atexit@plt+0x211364> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 22686c <__cxa_atexit@plt+0x21a520> │ │ │ │ + ldr r0, [pc, #84] @ 21d6b4 <__cxa_atexit@plt+0x211368> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #76] @ 226870 <__cxa_atexit@plt+0x21a524> │ │ │ │ + ldr r2, [pc, #76] @ 21d6b8 <__cxa_atexit@plt+0x21136c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #44] @ 226874 <__cxa_atexit@plt+0x21a528> │ │ │ │ + ldr r8, [pc, #44] @ 21d6bc <__cxa_atexit@plt+0x211370> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x011f6bb4 │ │ │ │ - @ instruction: 0x011f6b98 │ │ │ │ - tsteq pc, r8, lsr #23 │ │ │ │ + tstpeq pc, ip, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, asr sp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq pc, r4, ror #22 │ │ │ │ - tsteq pc, r8, asr #22 │ │ │ │ - tsteq pc, ip, asr fp @ │ │ │ │ - qaddeq r2, r8, lr │ │ │ │ + tstpeq pc, ip, lsl sp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsl sp @ p-variant is OBSOLETE @ │ │ │ │ + smlabbeq lr, r0, fp, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 226950 <__cxa_atexit@plt+0x21a604> │ │ │ │ - ldr lr, [pc, #212] @ 226970 <__cxa_atexit@plt+0x21a624> │ │ │ │ + bhi 21d798 <__cxa_atexit@plt+0x21144c> │ │ │ │ + ldr lr, [pc, #212] @ 21d7b8 <__cxa_atexit@plt+0x21146c> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #200] @ 226974 <__cxa_atexit@plt+0x21a628> │ │ │ │ + ldr r9, [pc, #200] @ 21d7bc <__cxa_atexit@plt+0x211470> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 226944 <__cxa_atexit@plt+0x21a5f8> │ │ │ │ + beq 21d78c <__cxa_atexit@plt+0x211440> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22695c <__cxa_atexit@plt+0x21a610> │ │ │ │ + bcc 21d7a4 <__cxa_atexit@plt+0x211458> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-16]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr ip, [pc, #120] @ 226978 <__cxa_atexit@plt+0x21a62c> │ │ │ │ + ldr ip, [pc, #120] @ 21d7c0 <__cxa_atexit@plt+0x211474> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str ip, [r6, #4]! │ │ │ │ - ldr r0, [pc, #104] @ 22697c <__cxa_atexit@plt+0x21a630> │ │ │ │ + ldr r0, [pc, #104] @ 21d7c4 <__cxa_atexit@plt+0x211478> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #96] @ 226980 <__cxa_atexit@plt+0x21a634> │ │ │ │ + ldr r2, [pc, #96] @ 21d7c8 <__cxa_atexit@plt+0x21147c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq pc, r4, asr #21 │ │ │ │ + tstpeq pc, ip, ror ip @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - tsteq lr, ip, asr #30 │ │ │ │ + tstpeq pc, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r4, ror sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226a08 <__cxa_atexit@plt+0x21a6bc> │ │ │ │ + bcc 21d850 <__cxa_atexit@plt+0x211504> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #8]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr ip, [pc, #76] @ 226a14 <__cxa_atexit@plt+0x21a6c8> │ │ │ │ + ldr ip, [pc, #76] @ 21d85c <__cxa_atexit@plt+0x211510> │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str ip, [r3, #4]! │ │ │ │ - ldr r0, [pc, #60] @ 226a18 <__cxa_atexit@plt+0x21a6cc> │ │ │ │ + ldr r0, [pc, #60] @ 21d860 <__cxa_atexit@plt+0x211514> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #52] @ 226a1c <__cxa_atexit@plt+0x21a6d0> │ │ │ │ + ldr r2, [pc, #52] @ 21d864 <__cxa_atexit@plt+0x211518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - tsteq pc, r0, lsr #19 │ │ │ │ - tsteq pc, r4, lsl #19 │ │ │ │ - @ instruction: 0x010e1eb0 │ │ │ │ + tstpeq pc, r8, asr fp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, ip, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ + ldrdeq sl, [lr, -r8] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226a94 <__cxa_atexit@plt+0x21a748> │ │ │ │ - ldr lr, [pc, #92] @ 226aa4 <__cxa_atexit@plt+0x21a758> │ │ │ │ + bcc 21d8dc <__cxa_atexit@plt+0x211590> │ │ │ │ + ldr lr, [pc, #92] @ 21d8ec <__cxa_atexit@plt+0x2115a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 226aa8 <__cxa_atexit@plt+0x21a75c> │ │ │ │ + ldr r0, [pc, #64] @ 21d8f0 <__cxa_atexit@plt+0x2115a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 226aac <__cxa_atexit@plt+0x21a760> │ │ │ │ + ldr lr, [pc, #56] @ 21d8f4 <__cxa_atexit@plt+0x2115a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq pc, r4, lsl r9 @ │ │ │ │ - @ instruction: 0x011f68f8 │ │ │ │ - tsteq lr, ip, lsl lr │ │ │ │ + tstpeq pc, ip, asr #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ffab0 │ │ │ │ + tsteq lr, r4, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 226b14 <__cxa_atexit@plt+0x21a7c8> │ │ │ │ - ldr sl, [pc, #72] @ 226b24 <__cxa_atexit@plt+0x21a7d8> │ │ │ │ + bcc 21d95c <__cxa_atexit@plt+0x211610> │ │ │ │ + ldr sl, [pc, #72] @ 21d96c <__cxa_atexit@plt+0x211620> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 226b28 <__cxa_atexit@plt+0x21a7dc> │ │ │ │ + ldr lr, [pc, #52] @ 21d970 <__cxa_atexit@plt+0x211624> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rscseq r7, r5, r9, lsl r7 │ │ │ │ - smlatbeq lr, r4, sp, r1 │ │ │ │ + rscseq r0, r6, r4, asr #15 │ │ │ │ + smlabteq lr, ip, r8, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 226bdc <__cxa_atexit@plt+0x21a890> │ │ │ │ + bhi 21da24 <__cxa_atexit@plt+0x2116d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226be4 <__cxa_atexit@plt+0x21a898> │ │ │ │ - ldr r1, [pc, #164] @ 226c0c <__cxa_atexit@plt+0x21a8c0> │ │ │ │ + bcc 21da2c <__cxa_atexit@plt+0x2116e0> │ │ │ │ + ldr r1, [pc, #164] @ 21da54 <__cxa_atexit@plt+0x211708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 226c10 <__cxa_atexit@plt+0x21a8c4> │ │ │ │ + ldr r1, [pc, #156] @ 21da58 <__cxa_atexit@plt+0x21170c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 226c14 <__cxa_atexit@plt+0x21a8c8> │ │ │ │ + ldr r0, [pc, #140] @ 21da5c <__cxa_atexit@plt+0x211710> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226bfc <__cxa_atexit@plt+0x21a8b0> │ │ │ │ - ldr sl, [pc, #116] @ 226c18 <__cxa_atexit@plt+0x21a8cc> │ │ │ │ + bcc 21da44 <__cxa_atexit@plt+0x2116f8> │ │ │ │ + ldr sl, [pc, #116] @ 21da60 <__cxa_atexit@plt+0x211714> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 226c1c <__cxa_atexit@plt+0x21a8d0> │ │ │ │ + ldr lr, [pc, #96] @ 21da64 <__cxa_atexit@plt+0x211718> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 226bec <__cxa_atexit@plt+0x21a8a0> │ │ │ │ + b 21da34 <__cxa_atexit@plt+0x2116e8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl #16 │ │ │ │ - @ instruction: 0x011f67f4 │ │ │ │ - tsteq pc, r4, ror #15 │ │ │ │ + tstpeq pc, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, lsr #19 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ff99c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - rscseq r7, r5, r1, asr r6 │ │ │ │ - smlatbeq lr, ip, ip, r1 │ │ │ │ + ldrshteq r0, [r6], #108 @ 0x6c │ │ │ │ + ldrdeq sl, [lr, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226c88 <__cxa_atexit@plt+0x21a93c> │ │ │ │ - ldr r2, [pc, #76] @ 226c98 <__cxa_atexit@plt+0x21a94c> │ │ │ │ + bcc 21dad0 <__cxa_atexit@plt+0x211784> │ │ │ │ + ldr r2, [pc, #76] @ 21dae0 <__cxa_atexit@plt+0x211794> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 226c9c <__cxa_atexit@plt+0x21a950> │ │ │ │ + ldr r1, [pc, #72] @ 21dae4 <__cxa_atexit@plt+0x211798> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 226ca0 <__cxa_atexit@plt+0x21a954> │ │ │ │ + ldr r2, [pc, #52] @ 21dae8 <__cxa_atexit@plt+0x21179c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq pc, ip, lsr #14 │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + tstpeq pc, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ff8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226cf4 <__cxa_atexit@plt+0x21a9a8> │ │ │ │ + bhi 21db3c <__cxa_atexit@plt+0x2117f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 226cfc <__cxa_atexit@plt+0x21a9b0> │ │ │ │ + ldr lr, [pc, #52] @ 21db44 <__cxa_atexit@plt+0x2117f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 226d00 <__cxa_atexit@plt+0x21a9b4> │ │ │ │ + ldr r0, [pc, #48] @ 21db48 <__cxa_atexit@plt+0x2117fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 226d04 <__cxa_atexit@plt+0x21a9b8> │ │ │ │ + ldr r1, [pc, #40] @ 21db4c <__cxa_atexit@plt+0x211800> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #13 │ │ │ │ - tsteq pc, r4, lsr #13 │ │ │ │ - tsteq pc, r0, asr r7 @ │ │ │ │ + tstpeq pc, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, asr r8 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 226d3c <__cxa_atexit@plt+0x21a9f0> │ │ │ │ + bhi 21db84 <__cxa_atexit@plt+0x211838> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 226d44 <__cxa_atexit@plt+0x21a9f8> │ │ │ │ + ldr r1, [pc, #24] @ 21db8c <__cxa_atexit@plt+0x211840> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr #12 │ │ │ │ - smlabbeq lr, r8, fp, r1 │ │ │ │ + @ instruction: 0x011ff7fc │ │ │ │ + @ instruction: 0x010ea6b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 226e00 <__cxa_atexit@plt+0x21aab4> │ │ │ │ - ldr r3, [pc, #180] @ 226e1c <__cxa_atexit@plt+0x21aad0> │ │ │ │ + bhi 21dc48 <__cxa_atexit@plt+0x2118fc> │ │ │ │ + ldr r3, [pc, #180] @ 21dc64 <__cxa_atexit@plt+0x211918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 226df4 <__cxa_atexit@plt+0x21aaa8> │ │ │ │ + beq 21dc3c <__cxa_atexit@plt+0x2118f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 226e08 <__cxa_atexit@plt+0x21aabc> │ │ │ │ + bcc 21dc50 <__cxa_atexit@plt+0x211904> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #108] @ 226e20 <__cxa_atexit@plt+0x21aad4> │ │ │ │ + ldr r8, [pc, #108] @ 21dc68 <__cxa_atexit@plt+0x21191c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r0, [pc, #92] @ 226e24 <__cxa_atexit@plt+0x21aad8> │ │ │ │ + ldr r0, [pc, #92] @ 21dc6c <__cxa_atexit@plt+0x211920> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 226e28 <__cxa_atexit@plt+0x21aadc> │ │ │ │ + ldr r2, [pc, #84] @ 21dc70 <__cxa_atexit@plt+0x211924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x011f65b4 │ │ │ │ - @ instruction: 0x011f6598 │ │ │ │ - smlatbeq lr, r4, sl, r1 │ │ │ │ + tstpeq pc, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, asr r7 @ p-variant is OBSOLETE @ │ │ │ │ + smlabteq lr, ip, r5, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 226ea8 <__cxa_atexit@plt+0x21ab5c> │ │ │ │ + bcc 21dcf0 <__cxa_atexit@plt+0x2119a4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #72] @ 226eb4 <__cxa_atexit@plt+0x21ab68> │ │ │ │ + ldr r8, [pc, #72] @ 21dcfc <__cxa_atexit@plt+0x2119b0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 226eb8 <__cxa_atexit@plt+0x21ab6c> │ │ │ │ + ldr r0, [pc, #56] @ 21dd00 <__cxa_atexit@plt+0x2119b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ 226ebc <__cxa_atexit@plt+0x21ab70> │ │ │ │ + ldr r2, [pc, #48] @ 21dd04 <__cxa_atexit@plt+0x2119b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x011f64fc │ │ │ │ - tsteq pc, r0, ror #9 │ │ │ │ - tsteq lr, ip, lsl #20 │ │ │ │ + @ instruction: 0x011ff6b4 │ │ │ │ + @ instruction: 0x011ff698 │ │ │ │ + tsteq lr, r4, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 226f14 <__cxa_atexit@plt+0x21abc8> │ │ │ │ - ldr r2, [pc, #56] @ 226f24 <__cxa_atexit@plt+0x21abd8> │ │ │ │ + bcc 21dd5c <__cxa_atexit@plt+0x211a10> │ │ │ │ + ldr r2, [pc, #56] @ 21dd6c <__cxa_atexit@plt+0x211a20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 226f28 <__cxa_atexit@plt+0x21abdc> │ │ │ │ + ldr r3, [pc, #44] @ 21dd70 <__cxa_atexit@plt+0x211a24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r7, r5, sl, lsl r3 │ │ │ │ + rscseq r0, r6, r5, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 226f90 <__cxa_atexit@plt+0x21ac44> │ │ │ │ + bhi 21ddd8 <__cxa_atexit@plt+0x211a8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 226f9c <__cxa_atexit@plt+0x21ac50> │ │ │ │ - ldr r1, [pc, #80] @ 226fac <__cxa_atexit@plt+0x21ac60> │ │ │ │ + bcc 21dde4 <__cxa_atexit@plt+0x211a98> │ │ │ │ + ldr r1, [pc, #80] @ 21ddf4 <__cxa_atexit@plt+0x211aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 226fb0 <__cxa_atexit@plt+0x21ac64> │ │ │ │ + ldr r5, [pc, #72] @ 21ddf8 <__cxa_atexit@plt+0x211aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 226fb4 <__cxa_atexit@plt+0x21ac68> │ │ │ │ + ldr r0, [pc, #56] @ 21ddfc <__cxa_atexit@plt+0x211ab0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl r4 @ │ │ │ │ - tsteq pc, r0, lsl #8 │ │ │ │ - @ instruction: 0x011f63f0 │ │ │ │ - tsteq lr, r8, lsl r9 │ │ │ │ + tstpeq pc, ip, asr #11 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ff5b8 │ │ │ │ + tstpeq pc, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 227074 <__cxa_atexit@plt+0x21ad28> │ │ │ │ - ldr r3, [pc, #184] @ 227090 <__cxa_atexit@plt+0x21ad44> │ │ │ │ + bhi 21debc <__cxa_atexit@plt+0x211b70> │ │ │ │ + ldr r3, [pc, #184] @ 21ded8 <__cxa_atexit@plt+0x211b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 227068 <__cxa_atexit@plt+0x21ad1c> │ │ │ │ + beq 21deb0 <__cxa_atexit@plt+0x211b64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 22707c <__cxa_atexit@plt+0x21ad30> │ │ │ │ + bcc 21dec4 <__cxa_atexit@plt+0x211b78> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #116] @ 227094 <__cxa_atexit@plt+0x21ad48> │ │ │ │ + ldr r0, [pc, #116] @ 21dedc <__cxa_atexit@plt+0x211b90> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r2, r3, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #92] @ 227098 <__cxa_atexit@plt+0x21ad4c> │ │ │ │ + ldr r2, [pc, #92] @ 21dee0 <__cxa_atexit@plt+0x211b94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ 22709c <__cxa_atexit@plt+0x21ad50> │ │ │ │ + ldr lr, [pc, #84] @ 21dee4 <__cxa_atexit@plt+0x211b98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq pc, r0, asr #6 │ │ │ │ - tsteq pc, r4, lsr #6 │ │ │ │ - tsteq lr, r0, lsr r8 │ │ │ │ + @ instruction: 0x011ff4f8 │ │ │ │ + @ instruction: 0x011ff4dc │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22711c <__cxa_atexit@plt+0x21add0> │ │ │ │ + bcc 21df64 <__cxa_atexit@plt+0x211c18> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 227128 <__cxa_atexit@plt+0x21addc> │ │ │ │ + ldr r0, [pc, #80] @ 21df70 <__cxa_atexit@plt+0x211c24> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #56] @ 22712c <__cxa_atexit@plt+0x21ade0> │ │ │ │ + ldr r2, [pc, #56] @ 21df74 <__cxa_atexit@plt+0x211c28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 227130 <__cxa_atexit@plt+0x21ade4> │ │ │ │ + ldr lr, [pc, #48] @ 21df78 <__cxa_atexit@plt+0x211c2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq pc, r8, lsl #5 │ │ │ │ - tsteq pc, ip, ror #4 │ │ │ │ - @ instruction: 0x010e179c │ │ │ │ + tstpeq pc, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + smlabteq lr, r4, r2, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2271a0 <__cxa_atexit@plt+0x21ae54> │ │ │ │ + bhi 21dfe8 <__cxa_atexit@plt+0x211c9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2271ac <__cxa_atexit@plt+0x21ae60> │ │ │ │ - ldr r2, [pc, #84] @ 2271bc <__cxa_atexit@plt+0x21ae70> │ │ │ │ + bcc 21dff4 <__cxa_atexit@plt+0x211ca8> │ │ │ │ + ldr r2, [pc, #84] @ 21e004 <__cxa_atexit@plt+0x211cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2271c0 <__cxa_atexit@plt+0x21ae74> │ │ │ │ + ldr r1, [pc, #80] @ 21e008 <__cxa_atexit@plt+0x211cbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2271c4 <__cxa_atexit@plt+0x21ae78> │ │ │ │ + ldr r8, [pc, #60] @ 21e00c <__cxa_atexit@plt+0x211cc0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -551834,548 +542508,548 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq pc, r0, lsl #4 │ │ │ │ - rscseq r7, r5, lr, lsl #1 │ │ │ │ - tsteq lr, r4, lsl #14 │ │ │ │ + @ instruction: 0x011ff3b8 │ │ │ │ + rscseq r0, r6, r9, lsr r1 │ │ │ │ + tsteq lr, ip, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227238 <__cxa_atexit@plt+0x21aeec> │ │ │ │ - ldr lr, [pc, #84] @ 227248 <__cxa_atexit@plt+0x21aefc> │ │ │ │ + bcc 21e080 <__cxa_atexit@plt+0x211d34> │ │ │ │ + ldr lr, [pc, #84] @ 21e090 <__cxa_atexit@plt+0x211d44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22724c <__cxa_atexit@plt+0x21af00> │ │ │ │ + ldr r1, [pc, #80] @ 21e094 <__cxa_atexit@plt+0x211d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 227250 <__cxa_atexit@plt+0x21af04> │ │ │ │ + ldr lr, [pc, #56] @ 21e098 <__cxa_atexit@plt+0x211d4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, r4, lsl #3 │ │ │ │ - tsteq pc, r4, asr r1 @ │ │ │ │ - strdeq r1, [lr, -r4] │ │ │ │ + tstpeq pc, ip, lsr r3 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2272b8 <__cxa_atexit@plt+0x21af6c> │ │ │ │ - ldr r2, [pc, #76] @ 2272c0 <__cxa_atexit@plt+0x21af74> │ │ │ │ + bhi 21e100 <__cxa_atexit@plt+0x211db4> │ │ │ │ + ldr r2, [pc, #76] @ 21e108 <__cxa_atexit@plt+0x211dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 2272c4 <__cxa_atexit@plt+0x21af78> │ │ │ │ + ldr r0, [pc, #64] @ 21e10c <__cxa_atexit@plt+0x211dc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 2272a8 <__cxa_atexit@plt+0x21af5c> │ │ │ │ + beq 21e0f0 <__cxa_atexit@plt+0x211da4> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq pc, ip, ror #1 │ │ │ │ - smlabbeq lr, r0, r1, r1 │ │ │ │ + tstpeq pc, r4, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq lr, r8, ip, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fe590 <__cxa_atexit@plt+0x1f2244> │ │ │ │ + b 1f53d8 <__cxa_atexit@plt+0x1e908c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 227344 <__cxa_atexit@plt+0x21aff8> │ │ │ │ - ldr r2, [pc, #48] @ 227354 <__cxa_atexit@plt+0x21b008> │ │ │ │ + bcc 21e18c <__cxa_atexit@plt+0x211e40> │ │ │ │ + ldr r2, [pc, #48] @ 21e19c <__cxa_atexit@plt+0x211e50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 227358 <__cxa_atexit@plt+0x21b00c> │ │ │ │ + ldr r3, [pc, #44] @ 21e1a0 <__cxa_atexit@plt+0x211e54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r7, r5, r8, lsl #5 │ │ │ │ + rscseq r0, r6, r3, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2273a4 <__cxa_atexit@plt+0x21b058> │ │ │ │ - ldr r1, [pc, #52] @ 2273b4 <__cxa_atexit@plt+0x21b068> │ │ │ │ + bcc 21e1ec <__cxa_atexit@plt+0x211ea0> │ │ │ │ + ldr r1, [pc, #52] @ 21e1fc <__cxa_atexit@plt+0x211eb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 2273b8 <__cxa_atexit@plt+0x21b06c> │ │ │ │ + ldr r0, [pc, #36] @ 21e200 <__cxa_atexit@plt+0x211eb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #31 │ │ │ │ - @ instruction: 0x011f5fd8 │ │ │ │ + tstpeq pc, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ff190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22741c <__cxa_atexit@plt+0x21b0d0> │ │ │ │ + bhi 21e264 <__cxa_atexit@plt+0x211f18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227428 <__cxa_atexit@plt+0x21b0dc> │ │ │ │ - ldr r2, [pc, #76] @ 227438 <__cxa_atexit@plt+0x21b0ec> │ │ │ │ + bcc 21e270 <__cxa_atexit@plt+0x211f24> │ │ │ │ + ldr r2, [pc, #76] @ 21e280 <__cxa_atexit@plt+0x211f34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22743c <__cxa_atexit@plt+0x21b0f0> │ │ │ │ + ldr r1, [pc, #72] @ 21e284 <__cxa_atexit@plt+0x211f38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 227440 <__cxa_atexit@plt+0x21b0f4> │ │ │ │ + ldr r8, [pc, #56] @ 21e288 <__cxa_atexit@plt+0x211f3c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq pc, ip, ror pc @ │ │ │ │ - rscseq r7, r5, ip, lsr #3 │ │ │ │ + tstpeq pc, r4, lsr r1 @ p-variant is OBSOLETE @ │ │ │ │ + rscseq r0, r6, r7, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2274a8 <__cxa_atexit@plt+0x21b15c> │ │ │ │ - ldr r2, [pc, #76] @ 2274b8 <__cxa_atexit@plt+0x21b16c> │ │ │ │ + bcc 21e2f0 <__cxa_atexit@plt+0x211fa4> │ │ │ │ + ldr r2, [pc, #76] @ 21e300 <__cxa_atexit@plt+0x211fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2274bc <__cxa_atexit@plt+0x21b170> │ │ │ │ + ldr r1, [pc, #72] @ 21e304 <__cxa_atexit@plt+0x211fb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2274c0 <__cxa_atexit@plt+0x21b174> │ │ │ │ + ldr r2, [pc, #52] @ 21e308 <__cxa_atexit@plt+0x211fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, lsl #30 │ │ │ │ - tsteq pc, r0, ror #29 │ │ │ │ + tstpeq pc, r4, asr #1 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 227504 <__cxa_atexit@plt+0x21b1b8> │ │ │ │ + bhi 21e34c <__cxa_atexit@plt+0x212000> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 22750c <__cxa_atexit@plt+0x21b1c0> │ │ │ │ + ldr r1, [pc, #36] @ 21e354 <__cxa_atexit@plt+0x212008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 227510 <__cxa_atexit@plt+0x21b1c4> │ │ │ │ + ldr r7, [pc, #28] @ 21e358 <__cxa_atexit@plt+0x21200c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl #29 │ │ │ │ - tsteq pc, r0, lsl #29 │ │ │ │ + tstpeq pc, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 227564 <__cxa_atexit@plt+0x21b218> │ │ │ │ + bhi 21e3ac <__cxa_atexit@plt+0x212060> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22756c <__cxa_atexit@plt+0x21b220> │ │ │ │ + ldr lr, [pc, #52] @ 21e3b4 <__cxa_atexit@plt+0x212068> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 227570 <__cxa_atexit@plt+0x21b224> │ │ │ │ + ldr r0, [pc, #48] @ 21e3b8 <__cxa_atexit@plt+0x21206c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 227574 <__cxa_atexit@plt+0x21b228> │ │ │ │ + ldr r1, [pc, #40] @ 21e3bc <__cxa_atexit@plt+0x212070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr lr @ │ │ │ │ - tsteq pc, r4, lsr lr @ │ │ │ │ - tsteq pc, r0, ror #29 │ │ │ │ + @ instruction: 0x011feff0 │ │ │ │ + tsteq pc, ip, ror #31 │ │ │ │ + @ instruction: 0x011ff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2275ac <__cxa_atexit@plt+0x21b260> │ │ │ │ + bhi 21e3f4 <__cxa_atexit@plt+0x2120a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2275b4 <__cxa_atexit@plt+0x21b268> │ │ │ │ + ldr r1, [pc, #24] @ 21e3fc <__cxa_atexit@plt+0x2120b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f5dd4 │ │ │ │ + tsteq pc, ip, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22763c <__cxa_atexit@plt+0x21b2f0> │ │ │ │ + bhi 21e484 <__cxa_atexit@plt+0x212138> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 227644 <__cxa_atexit@plt+0x21b2f8> │ │ │ │ - ldr r1, [pc, #108] @ 227658 <__cxa_atexit@plt+0x21b30c> │ │ │ │ + bcc 21e48c <__cxa_atexit@plt+0x212140> │ │ │ │ + ldr r1, [pc, #108] @ 21e4a0 <__cxa_atexit@plt+0x212154> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 22765c <__cxa_atexit@plt+0x21b310> │ │ │ │ + ldr r0, [pc, #104] @ 21e4a4 <__cxa_atexit@plt+0x212158> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 227660 <__cxa_atexit@plt+0x21b314> │ │ │ │ + ldr r1, [pc, #76] @ 21e4a8 <__cxa_atexit@plt+0x21215c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 227664 <__cxa_atexit@plt+0x21b318> │ │ │ │ + ldr lr, [pc, #68] @ 21e4ac <__cxa_atexit@plt+0x212160> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 22764c <__cxa_atexit@plt+0x21b300> │ │ │ │ + b 21e494 <__cxa_atexit@plt+0x212148> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, ip, ror sp @ │ │ │ │ - tsteq pc, r8, ror #26 │ │ │ │ - tsteq pc, ip, asr #26 │ │ │ │ + tsteq pc, r4, lsr pc @ │ │ │ │ + tsteq pc, r0, lsr #30 │ │ │ │ + tsteq pc, r4, lsl #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2276d8 <__cxa_atexit@plt+0x21b38c> │ │ │ │ - ldr lr, [pc, #92] @ 2276e8 <__cxa_atexit@plt+0x21b39c> │ │ │ │ + bcc 21e520 <__cxa_atexit@plt+0x2121d4> │ │ │ │ + ldr lr, [pc, #92] @ 21e530 <__cxa_atexit@plt+0x2121e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 2276ec <__cxa_atexit@plt+0x21b3a0> │ │ │ │ + ldr r0, [pc, #64] @ 21e534 <__cxa_atexit@plt+0x2121e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 2276f0 <__cxa_atexit@plt+0x21b3a4> │ │ │ │ + ldr lr, [pc, #56] @ 21e538 <__cxa_atexit@plt+0x2121ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011f5cd0 │ │ │ │ - @ instruction: 0x011f5cb4 │ │ │ │ + tsteq pc, r8, lsl #29 │ │ │ │ + tsteq pc, ip, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 227754 <__cxa_atexit@plt+0x21b408> │ │ │ │ - ldr sl, [pc, #72] @ 227764 <__cxa_atexit@plt+0x21b418> │ │ │ │ + bcc 21e59c <__cxa_atexit@plt+0x212250> │ │ │ │ + ldr sl, [pc, #72] @ 21e5ac <__cxa_atexit@plt+0x212260> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 227768 <__cxa_atexit@plt+0x21b41c> │ │ │ │ + ldr lr, [pc, #52] @ 21e5b0 <__cxa_atexit@plt+0x212264> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r6, r5, r8, ror #21 │ │ │ │ + smlalseq pc, r5, r3, fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2277d0 <__cxa_atexit@plt+0x21b484> │ │ │ │ + bhi 21e618 <__cxa_atexit@plt+0x2122cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2277dc <__cxa_atexit@plt+0x21b490> │ │ │ │ - ldr r1, [pc, #80] @ 2277ec <__cxa_atexit@plt+0x21b4a0> │ │ │ │ + bcc 21e624 <__cxa_atexit@plt+0x2122d8> │ │ │ │ + ldr r1, [pc, #80] @ 21e634 <__cxa_atexit@plt+0x2122e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2277f0 <__cxa_atexit@plt+0x21b4a4> │ │ │ │ + ldr r5, [pc, #72] @ 21e638 <__cxa_atexit@plt+0x2122ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2277f4 <__cxa_atexit@plt+0x21b4a8> │ │ │ │ + ldr r0, [pc, #56] @ 21e63c <__cxa_atexit@plt+0x2122f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f5bd4 │ │ │ │ - tsteq pc, r0, asr #23 │ │ │ │ - @ instruction: 0x011f5bb0 │ │ │ │ + tsteq pc, ip, lsl #27 │ │ │ │ + tsteq pc, r8, ror sp @ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22787c <__cxa_atexit@plt+0x21b530> │ │ │ │ + bhi 21e6c4 <__cxa_atexit@plt+0x212378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 227884 <__cxa_atexit@plt+0x21b538> │ │ │ │ - ldr r1, [pc, #108] @ 227898 <__cxa_atexit@plt+0x21b54c> │ │ │ │ + bcc 21e6cc <__cxa_atexit@plt+0x212380> │ │ │ │ + ldr r1, [pc, #108] @ 21e6e0 <__cxa_atexit@plt+0x212394> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 22789c <__cxa_atexit@plt+0x21b550> │ │ │ │ + ldr r0, [pc, #104] @ 21e6e4 <__cxa_atexit@plt+0x212398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2278a0 <__cxa_atexit@plt+0x21b554> │ │ │ │ + ldr r1, [pc, #76] @ 21e6e8 <__cxa_atexit@plt+0x21239c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2278a4 <__cxa_atexit@plt+0x21b558> │ │ │ │ + ldr lr, [pc, #68] @ 21e6ec <__cxa_atexit@plt+0x2123a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 22788c <__cxa_atexit@plt+0x21b540> │ │ │ │ + b 21e6d4 <__cxa_atexit@plt+0x212388> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, lsr fp @ │ │ │ │ - tsteq pc, r8, lsr #22 │ │ │ │ - tsteq pc, ip, lsl #22 │ │ │ │ + @ instruction: 0x011fecf4 │ │ │ │ + tsteq pc, r0, ror #25 │ │ │ │ + tsteq pc, r4, asr #25 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227918 <__cxa_atexit@plt+0x21b5cc> │ │ │ │ - ldr lr, [pc, #92] @ 227928 <__cxa_atexit@plt+0x21b5dc> │ │ │ │ + bcc 21e760 <__cxa_atexit@plt+0x212414> │ │ │ │ + ldr lr, [pc, #92] @ 21e770 <__cxa_atexit@plt+0x212424> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22792c <__cxa_atexit@plt+0x21b5e0> │ │ │ │ + ldr r0, [pc, #64] @ 21e774 <__cxa_atexit@plt+0x212428> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 227930 <__cxa_atexit@plt+0x21b5e4> │ │ │ │ + ldr lr, [pc, #56] @ 21e778 <__cxa_atexit@plt+0x21242c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011f5a90 │ │ │ │ - tsteq pc, r4, ror sl @ │ │ │ │ + tsteq pc, r8, asr #24 │ │ │ │ + tsteq pc, ip, lsr #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2279a4 <__cxa_atexit@plt+0x21b658> │ │ │ │ + bhi 21e7ec <__cxa_atexit@plt+0x2124a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2279ac <__cxa_atexit@plt+0x21b660> │ │ │ │ - ldr lr, [pc, #88] @ 2279c0 <__cxa_atexit@plt+0x21b674> │ │ │ │ + bcc 21e7f4 <__cxa_atexit@plt+0x2124a8> │ │ │ │ + ldr lr, [pc, #88] @ 21e808 <__cxa_atexit@plt+0x2124bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 2279c4 <__cxa_atexit@plt+0x21b678> │ │ │ │ + ldr r1, [pc, #84] @ 21e80c <__cxa_atexit@plt+0x2124c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 2279c8 <__cxa_atexit@plt+0x21b67c> │ │ │ │ + ldr r8, [pc, #56] @ 21e810 <__cxa_atexit@plt+0x2124c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 2279b4 <__cxa_atexit@plt+0x21b668> │ │ │ │ + b 21e7fc <__cxa_atexit@plt+0x2124b0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ - rscseq r6, r5, ip, lsl #17 │ │ │ │ + @ instruction: 0x011febb8 │ │ │ │ + rscseq pc, r5, r7, lsr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227a40 <__cxa_atexit@plt+0x21b6f4> │ │ │ │ - ldr lr, [pc, #92] @ 227a50 <__cxa_atexit@plt+0x21b704> │ │ │ │ + bcc 21e888 <__cxa_atexit@plt+0x21253c> │ │ │ │ + ldr lr, [pc, #92] @ 21e898 <__cxa_atexit@plt+0x21254c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 227a54 <__cxa_atexit@plt+0x21b708> │ │ │ │ + ldr r7, [pc, #68] @ 21e89c <__cxa_atexit@plt+0x212550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 227a58 <__cxa_atexit@plt+0x21b70c> │ │ │ │ + ldr lr, [pc, #60] @ 21e8a0 <__cxa_atexit@plt+0x212554> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -552383,357 +543057,357 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r0, ror r9 @ │ │ │ │ - tsteq pc, r0, asr r9 @ │ │ │ │ + tsteq pc, r8, lsr #22 │ │ │ │ + tsteq pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 227a9c <__cxa_atexit@plt+0x21b750> │ │ │ │ + bhi 21e8e4 <__cxa_atexit@plt+0x212598> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 227aa4 <__cxa_atexit@plt+0x21b758> │ │ │ │ + ldr r1, [pc, #36] @ 21e8ec <__cxa_atexit@plt+0x2125a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 227aa8 <__cxa_atexit@plt+0x21b75c> │ │ │ │ + ldr r7, [pc, #28] @ 21e8f0 <__cxa_atexit@plt+0x2125a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f58f0 │ │ │ │ - tsteq pc, r8, ror #17 │ │ │ │ + tsteq pc, r8, lsr #21 │ │ │ │ + tsteq pc, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 227afc <__cxa_atexit@plt+0x21b7b0> │ │ │ │ + bhi 21e944 <__cxa_atexit@plt+0x2125f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 227b04 <__cxa_atexit@plt+0x21b7b8> │ │ │ │ + ldr lr, [pc, #52] @ 21e94c <__cxa_atexit@plt+0x212600> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 227b08 <__cxa_atexit@plt+0x21b7bc> │ │ │ │ + ldr r0, [pc, #48] @ 21e950 <__cxa_atexit@plt+0x212604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 227b0c <__cxa_atexit@plt+0x21b7c0> │ │ │ │ + ldr r1, [pc, #40] @ 21e954 <__cxa_atexit@plt+0x212608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #17 │ │ │ │ - @ instruction: 0x011f589c │ │ │ │ - tsteq pc, r8, asr #18 │ │ │ │ + tsteq pc, r8, asr sl @ │ │ │ │ + tsteq pc, r4, asr sl @ │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 227b44 <__cxa_atexit@plt+0x21b7f8> │ │ │ │ + bhi 21e98c <__cxa_atexit@plt+0x212640> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 227b4c <__cxa_atexit@plt+0x21b800> │ │ │ │ + ldr r1, [pc, #24] @ 21e994 <__cxa_atexit@plt+0x212648> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x011fe9f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 227bd4 <__cxa_atexit@plt+0x21b888> │ │ │ │ + bhi 21ea1c <__cxa_atexit@plt+0x2126d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 227bdc <__cxa_atexit@plt+0x21b890> │ │ │ │ - ldr r1, [pc, #108] @ 227bf0 <__cxa_atexit@plt+0x21b8a4> │ │ │ │ + bcc 21ea24 <__cxa_atexit@plt+0x2126d8> │ │ │ │ + ldr r1, [pc, #108] @ 21ea38 <__cxa_atexit@plt+0x2126ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 227bf4 <__cxa_atexit@plt+0x21b8a8> │ │ │ │ + ldr r0, [pc, #104] @ 21ea3c <__cxa_atexit@plt+0x2126f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 227bf8 <__cxa_atexit@plt+0x21b8ac> │ │ │ │ + ldr r1, [pc, #76] @ 21ea40 <__cxa_atexit@plt+0x2126f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 227bfc <__cxa_atexit@plt+0x21b8b0> │ │ │ │ + ldr lr, [pc, #68] @ 21ea44 <__cxa_atexit@plt+0x2126f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 227be4 <__cxa_atexit@plt+0x21b898> │ │ │ │ + b 21ea2c <__cxa_atexit@plt+0x2126e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq pc, r4, ror #15 │ │ │ │ - @ instruction: 0x011f57d0 │ │ │ │ - @ instruction: 0x011f57b4 │ │ │ │ + @ instruction: 0x011fe99c │ │ │ │ + tsteq pc, r8, lsl #19 │ │ │ │ + tsteq pc, ip, ror #18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227c70 <__cxa_atexit@plt+0x21b924> │ │ │ │ - ldr lr, [pc, #92] @ 227c80 <__cxa_atexit@plt+0x21b934> │ │ │ │ + bcc 21eab8 <__cxa_atexit@plt+0x21276c> │ │ │ │ + ldr lr, [pc, #92] @ 21eac8 <__cxa_atexit@plt+0x21277c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 227c84 <__cxa_atexit@plt+0x21b938> │ │ │ │ + ldr r0, [pc, #64] @ 21eacc <__cxa_atexit@plt+0x212780> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 227c88 <__cxa_atexit@plt+0x21b93c> │ │ │ │ + ldr lr, [pc, #56] @ 21ead0 <__cxa_atexit@plt+0x212784> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, r8, lsr r7 @ │ │ │ │ - tsteq pc, ip, lsl r7 @ │ │ │ │ + @ instruction: 0x011fe8f0 │ │ │ │ + @ instruction: 0x011fe8d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 227cec <__cxa_atexit@plt+0x21b9a0> │ │ │ │ - ldr sl, [pc, #72] @ 227cfc <__cxa_atexit@plt+0x21b9b0> │ │ │ │ + bcc 21eb34 <__cxa_atexit@plt+0x2127e8> │ │ │ │ + ldr sl, [pc, #72] @ 21eb44 <__cxa_atexit@plt+0x2127f8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 227d00 <__cxa_atexit@plt+0x21b9b4> │ │ │ │ + ldr lr, [pc, #52] @ 21eb48 <__cxa_atexit@plt+0x2127fc> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r6, r5, lr, asr r5 │ │ │ │ + rscseq pc, r5, r9, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 227d68 <__cxa_atexit@plt+0x21ba1c> │ │ │ │ + bhi 21ebb0 <__cxa_atexit@plt+0x212864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 227d74 <__cxa_atexit@plt+0x21ba28> │ │ │ │ - ldr r1, [pc, #80] @ 227d84 <__cxa_atexit@plt+0x21ba38> │ │ │ │ + bcc 21ebbc <__cxa_atexit@plt+0x212870> │ │ │ │ + ldr r1, [pc, #80] @ 21ebcc <__cxa_atexit@plt+0x212880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 227d88 <__cxa_atexit@plt+0x21ba3c> │ │ │ │ + ldr r5, [pc, #72] @ 21ebd0 <__cxa_atexit@plt+0x212884> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 227d8c <__cxa_atexit@plt+0x21ba40> │ │ │ │ + ldr r0, [pc, #56] @ 21ebd4 <__cxa_atexit@plt+0x212888> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr r6 @ │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ - tsteq pc, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x011fe7f4 │ │ │ │ + tsteq pc, r0, ror #15 │ │ │ │ + @ instruction: 0x011fe7d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 227e14 <__cxa_atexit@plt+0x21bac8> │ │ │ │ + bhi 21ec5c <__cxa_atexit@plt+0x212910> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 227e1c <__cxa_atexit@plt+0x21bad0> │ │ │ │ - ldr r1, [pc, #108] @ 227e30 <__cxa_atexit@plt+0x21bae4> │ │ │ │ + bcc 21ec64 <__cxa_atexit@plt+0x212918> │ │ │ │ + ldr r1, [pc, #108] @ 21ec78 <__cxa_atexit@plt+0x21292c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 227e34 <__cxa_atexit@plt+0x21bae8> │ │ │ │ + ldr r0, [pc, #104] @ 21ec7c <__cxa_atexit@plt+0x212930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 227e38 <__cxa_atexit@plt+0x21baec> │ │ │ │ + ldr r1, [pc, #76] @ 21ec80 <__cxa_atexit@plt+0x212934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 227e3c <__cxa_atexit@plt+0x21baf0> │ │ │ │ + ldr lr, [pc, #68] @ 21ec84 <__cxa_atexit@plt+0x212938> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 227e24 <__cxa_atexit@plt+0x21bad8> │ │ │ │ + b 21ec6c <__cxa_atexit@plt+0x212920> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r4, lsr #11 │ │ │ │ - @ instruction: 0x011f5590 │ │ │ │ - tsteq pc, r4, ror r5 @ │ │ │ │ + tsteq pc, ip, asr r7 @ │ │ │ │ + tsteq pc, r8, asr #14 │ │ │ │ + tsteq pc, ip, lsr #14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227eb0 <__cxa_atexit@plt+0x21bb64> │ │ │ │ - ldr lr, [pc, #92] @ 227ec0 <__cxa_atexit@plt+0x21bb74> │ │ │ │ + bcc 21ecf8 <__cxa_atexit@plt+0x2129ac> │ │ │ │ + ldr lr, [pc, #92] @ 21ed08 <__cxa_atexit@plt+0x2129bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 227ec4 <__cxa_atexit@plt+0x21bb78> │ │ │ │ + ldr r0, [pc, #64] @ 21ed0c <__cxa_atexit@plt+0x2129c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 227ec8 <__cxa_atexit@plt+0x21bb7c> │ │ │ │ + ldr lr, [pc, #56] @ 21ed10 <__cxa_atexit@plt+0x2129c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011f54f8 │ │ │ │ - @ instruction: 0x011f54dc │ │ │ │ + @ instruction: 0x011fe6b0 │ │ │ │ + @ instruction: 0x011fe694 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 227f3c <__cxa_atexit@plt+0x21bbf0> │ │ │ │ + bhi 21ed84 <__cxa_atexit@plt+0x212a38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227f44 <__cxa_atexit@plt+0x21bbf8> │ │ │ │ - ldr lr, [pc, #88] @ 227f58 <__cxa_atexit@plt+0x21bc0c> │ │ │ │ + bcc 21ed8c <__cxa_atexit@plt+0x212a40> │ │ │ │ + ldr lr, [pc, #88] @ 21eda0 <__cxa_atexit@plt+0x212a54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 227f5c <__cxa_atexit@plt+0x21bc10> │ │ │ │ + ldr r1, [pc, #84] @ 21eda4 <__cxa_atexit@plt+0x212a58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 227f60 <__cxa_atexit@plt+0x21bc14> │ │ │ │ + ldr r8, [pc, #56] @ 21eda8 <__cxa_atexit@plt+0x212a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 227f4c <__cxa_atexit@plt+0x21bc00> │ │ │ │ + b 21ed94 <__cxa_atexit@plt+0x212a48> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ - rscseq r6, r5, r2, lsl #6 │ │ │ │ + tsteq pc, r0, lsr #12 │ │ │ │ + rscseq pc, r5, sp, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 227fd8 <__cxa_atexit@plt+0x21bc8c> │ │ │ │ - ldr lr, [pc, #92] @ 227fe8 <__cxa_atexit@plt+0x21bc9c> │ │ │ │ + bcc 21ee20 <__cxa_atexit@plt+0x212ad4> │ │ │ │ + ldr lr, [pc, #92] @ 21ee30 <__cxa_atexit@plt+0x212ae4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 227fec <__cxa_atexit@plt+0x21bca0> │ │ │ │ + ldr r7, [pc, #68] @ 21ee34 <__cxa_atexit@plt+0x212ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 227ff0 <__cxa_atexit@plt+0x21bca4> │ │ │ │ + ldr lr, [pc, #60] @ 21ee38 <__cxa_atexit@plt+0x212aec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -552741,221 +543415,221 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011f53d8 │ │ │ │ - @ instruction: 0x011f53b8 │ │ │ │ + @ instruction: 0x011fe590 │ │ │ │ + tsteq pc, r0, ror r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228034 <__cxa_atexit@plt+0x21bce8> │ │ │ │ + bhi 21ee7c <__cxa_atexit@plt+0x212b30> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 22803c <__cxa_atexit@plt+0x21bcf0> │ │ │ │ + ldr r1, [pc, #36] @ 21ee84 <__cxa_atexit@plt+0x212b38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 228040 <__cxa_atexit@plt+0x21bcf4> │ │ │ │ + ldr r7, [pc, #28] @ 21ee88 <__cxa_atexit@plt+0x212b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr r3 @ │ │ │ │ - tsteq pc, r0, asr r3 @ │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ + tsteq pc, r8, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228094 <__cxa_atexit@plt+0x21bd48> │ │ │ │ + bhi 21eedc <__cxa_atexit@plt+0x212b90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22809c <__cxa_atexit@plt+0x21bd50> │ │ │ │ + ldr lr, [pc, #52] @ 21eee4 <__cxa_atexit@plt+0x212b98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2280a0 <__cxa_atexit@plt+0x21bd54> │ │ │ │ + ldr r0, [pc, #48] @ 21eee8 <__cxa_atexit@plt+0x212b9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2280a4 <__cxa_atexit@plt+0x21bd58> │ │ │ │ + ldr r1, [pc, #40] @ 21eeec <__cxa_atexit@plt+0x212ba0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl #6 │ │ │ │ - tsteq pc, r4, lsl #6 │ │ │ │ - @ instruction: 0x011f53b0 │ │ │ │ + tsteq pc, r0, asr #9 │ │ │ │ + @ instruction: 0x011fe4bc │ │ │ │ + tsteq pc, r8, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2280dc <__cxa_atexit@plt+0x21bd90> │ │ │ │ + bhi 21ef24 <__cxa_atexit@plt+0x212bd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2280e4 <__cxa_atexit@plt+0x21bd98> │ │ │ │ + ldr r1, [pc, #24] @ 21ef2c <__cxa_atexit@plt+0x212be0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #5 │ │ │ │ + tsteq pc, ip, asr r4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22814c <__cxa_atexit@plt+0x21be00> │ │ │ │ - ldr r1, [pc, #80] @ 22815c <__cxa_atexit@plt+0x21be10> │ │ │ │ + bcc 21ef94 <__cxa_atexit@plt+0x212c48> │ │ │ │ + ldr r1, [pc, #80] @ 21efa4 <__cxa_atexit@plt+0x212c58> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 228160 <__cxa_atexit@plt+0x21be14> │ │ │ │ + ldr r1, [pc, #60] @ 21efa8 <__cxa_atexit@plt+0x212c5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 228164 <__cxa_atexit@plt+0x21be18> │ │ │ │ + ldr lr, [pc, #52] @ 21efac <__cxa_atexit@plt+0x212c60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r8, asr r2 @ │ │ │ │ - tsteq pc, ip, lsr r2 @ │ │ │ │ + tsteq pc, r0, lsl r4 @ │ │ │ │ + @ instruction: 0x011fe3f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2281b8 <__cxa_atexit@plt+0x21be6c> │ │ │ │ - ldr r2, [pc, #56] @ 2281c8 <__cxa_atexit@plt+0x21be7c> │ │ │ │ + bcc 21f000 <__cxa_atexit@plt+0x212cb4> │ │ │ │ + ldr r2, [pc, #56] @ 21f010 <__cxa_atexit@plt+0x212cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 2281cc <__cxa_atexit@plt+0x21be80> │ │ │ │ + ldr r3, [pc, #44] @ 21f014 <__cxa_atexit@plt+0x212cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r6, r5, ip, lsl r4 │ │ │ │ + rscseq pc, r5, r7, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 228234 <__cxa_atexit@plt+0x21bee8> │ │ │ │ + bhi 21f07c <__cxa_atexit@plt+0x212d30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 228240 <__cxa_atexit@plt+0x21bef4> │ │ │ │ - ldr r1, [pc, #80] @ 228250 <__cxa_atexit@plt+0x21bf04> │ │ │ │ + bcc 21f088 <__cxa_atexit@plt+0x212d3c> │ │ │ │ + ldr r1, [pc, #80] @ 21f098 <__cxa_atexit@plt+0x212d4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 228254 <__cxa_atexit@plt+0x21bf08> │ │ │ │ + ldr r5, [pc, #72] @ 21f09c <__cxa_atexit@plt+0x212d50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 228258 <__cxa_atexit@plt+0x21bf0c> │ │ │ │ + ldr r0, [pc, #56] @ 21f0a0 <__cxa_atexit@plt+0x212d54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r1 @ │ │ │ │ - tsteq pc, ip, asr r1 @ │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ + tsteq pc, r8, lsr #6 │ │ │ │ + tsteq pc, r4, lsl r3 @ │ │ │ │ + tsteq pc, r4, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2282c0 <__cxa_atexit@plt+0x21bf74> │ │ │ │ - ldr r2, [pc, #80] @ 2282d0 <__cxa_atexit@plt+0x21bf84> │ │ │ │ + bcc 21f108 <__cxa_atexit@plt+0x212dbc> │ │ │ │ + ldr r2, [pc, #80] @ 21f118 <__cxa_atexit@plt+0x212dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 2282d4 <__cxa_atexit@plt+0x21bf88> │ │ │ │ + ldr r2, [pc, #60] @ 21f11c <__cxa_atexit@plt+0x212dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2282d8 <__cxa_atexit@plt+0x21bf8c> │ │ │ │ + ldr lr, [pc, #52] @ 21f120 <__cxa_atexit@plt+0x212dd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r4, ror #1 │ │ │ │ - tsteq pc, r8, asr #1 │ │ │ │ + @ instruction: 0x011fe29c │ │ │ │ + tsteq pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228344 <__cxa_atexit@plt+0x21bff8> │ │ │ │ + bhi 21f18c <__cxa_atexit@plt+0x212e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 228350 <__cxa_atexit@plt+0x21c004> │ │ │ │ - ldr r2, [pc, #84] @ 228360 <__cxa_atexit@plt+0x21c014> │ │ │ │ + bcc 21f198 <__cxa_atexit@plt+0x212e4c> │ │ │ │ + ldr r2, [pc, #84] @ 21f1a8 <__cxa_atexit@plt+0x212e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 228364 <__cxa_atexit@plt+0x21c018> │ │ │ │ + ldr r1, [pc, #80] @ 21f1ac <__cxa_atexit@plt+0x212e60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 228368 <__cxa_atexit@plt+0x21c01c> │ │ │ │ + ldr r8, [pc, #60] @ 21f1b0 <__cxa_atexit@plt+0x212e64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -552963,362 +543637,362 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, ip, asr r0 @ │ │ │ │ - smlalseq r6, r5, r0, r2 │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ + rscseq pc, r5, fp, lsr r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2283d8 <__cxa_atexit@plt+0x21c08c> │ │ │ │ - ldr lr, [pc, #84] @ 2283e8 <__cxa_atexit@plt+0x21c09c> │ │ │ │ + bcc 21f220 <__cxa_atexit@plt+0x212ed4> │ │ │ │ + ldr lr, [pc, #84] @ 21f230 <__cxa_atexit@plt+0x212ee4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2283ec <__cxa_atexit@plt+0x21c0a0> │ │ │ │ + ldr r1, [pc, #80] @ 21f234 <__cxa_atexit@plt+0x212ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2283f0 <__cxa_atexit@plt+0x21c0a4> │ │ │ │ + ldr lr, [pc, #56] @ 21f238 <__cxa_atexit@plt+0x212eec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, r4, ror #31 │ │ │ │ - @ instruction: 0x011f4fb4 │ │ │ │ + @ instruction: 0x011fe19c │ │ │ │ + tsteq pc, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228444 <__cxa_atexit@plt+0x21c0f8> │ │ │ │ + bhi 21f28c <__cxa_atexit@plt+0x212f40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22844c <__cxa_atexit@plt+0x21c100> │ │ │ │ + ldr lr, [pc, #52] @ 21f294 <__cxa_atexit@plt+0x212f48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 228450 <__cxa_atexit@plt+0x21c104> │ │ │ │ + ldr r0, [pc, #48] @ 21f298 <__cxa_atexit@plt+0x212f4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 228454 <__cxa_atexit@plt+0x21c108> │ │ │ │ + ldr r1, [pc, #40] @ 21f29c <__cxa_atexit@plt+0x212f50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr pc @ │ │ │ │ - tsteq pc, r4, asr pc @ │ │ │ │ - tsteq pc, r0 │ │ │ │ + tsteq pc, r0, lsl r1 @ │ │ │ │ + tsteq pc, ip, lsl #2 │ │ │ │ + @ instruction: 0x011fe1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22848c <__cxa_atexit@plt+0x21c140> │ │ │ │ + bhi 21f2d4 <__cxa_atexit@plt+0x212f88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 228494 <__cxa_atexit@plt+0x21c148> │ │ │ │ + ldr r1, [pc, #24] @ 21f2dc <__cxa_atexit@plt+0x212f90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f4ef4 │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ + tsteq pc, ip, lsr #1 │ │ │ │ + tsteq lr, r0, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 228550 <__cxa_atexit@plt+0x21c204> │ │ │ │ - ldr r3, [pc, #180] @ 22856c <__cxa_atexit@plt+0x21c220> │ │ │ │ + bhi 21f398 <__cxa_atexit@plt+0x21304c> │ │ │ │ + ldr r3, [pc, #180] @ 21f3b4 <__cxa_atexit@plt+0x213068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 228544 <__cxa_atexit@plt+0x21c1f8> │ │ │ │ + beq 21f38c <__cxa_atexit@plt+0x213040> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 228558 <__cxa_atexit@plt+0x21c20c> │ │ │ │ + bcc 21f3a0 <__cxa_atexit@plt+0x213054> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #108] @ 228570 <__cxa_atexit@plt+0x21c224> │ │ │ │ + ldr r8, [pc, #108] @ 21f3b8 <__cxa_atexit@plt+0x21306c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r0, [pc, #92] @ 228574 <__cxa_atexit@plt+0x21c228> │ │ │ │ + ldr r0, [pc, #92] @ 21f3bc <__cxa_atexit@plt+0x213070> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 228578 <__cxa_atexit@plt+0x21c22c> │ │ │ │ + ldr r2, [pc, #84] @ 21f3c0 <__cxa_atexit@plt+0x213074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq pc, r4, ror #28 │ │ │ │ - tsteq pc, r8, asr #28 │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ + tsteq pc, ip, lsl r0 @ │ │ │ │ + tsteq pc, r0 │ │ │ │ + tsteq lr, ip, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2285f8 <__cxa_atexit@plt+0x21c2ac> │ │ │ │ + bcc 21f440 <__cxa_atexit@plt+0x2130f4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #72] @ 228604 <__cxa_atexit@plt+0x21c2b8> │ │ │ │ + ldr r8, [pc, #72] @ 21f44c <__cxa_atexit@plt+0x213100> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 228608 <__cxa_atexit@plt+0x21c2bc> │ │ │ │ + ldr r0, [pc, #56] @ 21f450 <__cxa_atexit@plt+0x213104> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ 22860c <__cxa_atexit@plt+0x21c2c0> │ │ │ │ + ldr r2, [pc, #48] @ 21f454 <__cxa_atexit@plt+0x213108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq pc, ip, lsr #27 │ │ │ │ - @ instruction: 0x011f4d90 │ │ │ │ - @ instruction: 0x010e02bc │ │ │ │ + tsteq pc, r4, ror #30 │ │ │ │ + tsteq pc, r8, asr #30 │ │ │ │ + smlatteq lr, r4, sp, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 228664 <__cxa_atexit@plt+0x21c318> │ │ │ │ - ldr r2, [pc, #56] @ 228674 <__cxa_atexit@plt+0x21c328> │ │ │ │ + bcc 21f4ac <__cxa_atexit@plt+0x213160> │ │ │ │ + ldr r2, [pc, #56] @ 21f4bc <__cxa_atexit@plt+0x213170> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 228678 <__cxa_atexit@plt+0x21c32c> │ │ │ │ + ldr r3, [pc, #44] @ 21f4c0 <__cxa_atexit@plt+0x213174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrshteq r5, [r5], #177 @ 0xb1 │ │ │ │ + smlalseq lr, r5, ip, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2286e0 <__cxa_atexit@plt+0x21c394> │ │ │ │ + bhi 21f528 <__cxa_atexit@plt+0x2131dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2286ec <__cxa_atexit@plt+0x21c3a0> │ │ │ │ - ldr r1, [pc, #80] @ 2286fc <__cxa_atexit@plt+0x21c3b0> │ │ │ │ + bcc 21f534 <__cxa_atexit@plt+0x2131e8> │ │ │ │ + ldr r1, [pc, #80] @ 21f544 <__cxa_atexit@plt+0x2131f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 228700 <__cxa_atexit@plt+0x21c3b4> │ │ │ │ + ldr r5, [pc, #72] @ 21f548 <__cxa_atexit@plt+0x2131fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 228704 <__cxa_atexit@plt+0x21c3b8> │ │ │ │ + ldr r0, [pc, #56] @ 21f54c <__cxa_atexit@plt+0x213200> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr #25 │ │ │ │ - @ instruction: 0x011f4cb0 │ │ │ │ - tsteq pc, r0, lsr #25 │ │ │ │ - smlabteq lr, r8, r1, r0 │ │ │ │ + tsteq pc, ip, ror lr @ │ │ │ │ + tsteq pc, r8, ror #28 │ │ │ │ + tsteq pc, r8, asr lr @ │ │ │ │ + strdeq r8, [lr, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2287c4 <__cxa_atexit@plt+0x21c478> │ │ │ │ - ldr r3, [pc, #184] @ 2287e0 <__cxa_atexit@plt+0x21c494> │ │ │ │ + bhi 21f60c <__cxa_atexit@plt+0x2132c0> │ │ │ │ + ldr r3, [pc, #184] @ 21f628 <__cxa_atexit@plt+0x2132dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2287b8 <__cxa_atexit@plt+0x21c46c> │ │ │ │ + beq 21f600 <__cxa_atexit@plt+0x2132b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2287cc <__cxa_atexit@plt+0x21c480> │ │ │ │ + bcc 21f614 <__cxa_atexit@plt+0x2132c8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #116] @ 2287e4 <__cxa_atexit@plt+0x21c498> │ │ │ │ + ldr r0, [pc, #116] @ 21f62c <__cxa_atexit@plt+0x2132e0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r2, r3, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #92] @ 2287e8 <__cxa_atexit@plt+0x21c49c> │ │ │ │ + ldr r2, [pc, #92] @ 21f630 <__cxa_atexit@plt+0x2132e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ 2287ec <__cxa_atexit@plt+0x21c4a0> │ │ │ │ + ldr lr, [pc, #84] @ 21f634 <__cxa_atexit@plt+0x2132e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x011f4bf0 │ │ │ │ - @ instruction: 0x011f4bd4 │ │ │ │ - smlatteq lr, r0, r0, r0 │ │ │ │ + tsteq pc, r8, lsr #27 │ │ │ │ + tsteq pc, ip, lsl #27 │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22886c <__cxa_atexit@plt+0x21c520> │ │ │ │ + bcc 21f6b4 <__cxa_atexit@plt+0x213368> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 228878 <__cxa_atexit@plt+0x21c52c> │ │ │ │ + ldr r0, [pc, #80] @ 21f6c0 <__cxa_atexit@plt+0x213374> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #56] @ 22887c <__cxa_atexit@plt+0x21c530> │ │ │ │ + ldr r2, [pc, #56] @ 21f6c4 <__cxa_atexit@plt+0x213378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 228880 <__cxa_atexit@plt+0x21c534> │ │ │ │ + ldr lr, [pc, #48] @ 21f6c8 <__cxa_atexit@plt+0x21337c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq pc, r8, lsr fp @ │ │ │ │ - tsteq pc, ip, lsl fp @ │ │ │ │ - tsteq lr, ip, asr #32 │ │ │ │ + @ instruction: 0x011fdcf0 │ │ │ │ + @ instruction: 0x011fdcd4 │ │ │ │ + tsteq lr, r4, ror fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2288f0 <__cxa_atexit@plt+0x21c5a4> │ │ │ │ + bhi 21f738 <__cxa_atexit@plt+0x2133ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2288fc <__cxa_atexit@plt+0x21c5b0> │ │ │ │ - ldr r2, [pc, #84] @ 22890c <__cxa_atexit@plt+0x21c5c0> │ │ │ │ + bcc 21f744 <__cxa_atexit@plt+0x2133f8> │ │ │ │ + ldr r2, [pc, #84] @ 21f754 <__cxa_atexit@plt+0x213408> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 228910 <__cxa_atexit@plt+0x21c5c4> │ │ │ │ + ldr r1, [pc, #80] @ 21f758 <__cxa_atexit@plt+0x21340c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 228914 <__cxa_atexit@plt+0x21c5c8> │ │ │ │ + ldr r8, [pc, #60] @ 21f75c <__cxa_atexit@plt+0x213410> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -553326,216 +544000,216 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0x011f4ab0 │ │ │ │ - rscseq r5, r5, r5, ror #18 │ │ │ │ - @ instruction: 0x010dffb4 │ │ │ │ + tsteq pc, r8, ror #24 │ │ │ │ + rscseq lr, r5, r0, lsl sl │ │ │ │ + ldrdeq r8, [lr, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 228988 <__cxa_atexit@plt+0x21c63c> │ │ │ │ - ldr lr, [pc, #84] @ 228998 <__cxa_atexit@plt+0x21c64c> │ │ │ │ + bcc 21f7d0 <__cxa_atexit@plt+0x213484> │ │ │ │ + ldr lr, [pc, #84] @ 21f7e0 <__cxa_atexit@plt+0x213494> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22899c <__cxa_atexit@plt+0x21c650> │ │ │ │ + ldr r1, [pc, #80] @ 21f7e4 <__cxa_atexit@plt+0x213498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2289a0 <__cxa_atexit@plt+0x21c654> │ │ │ │ + ldr lr, [pc, #56] @ 21f7e8 <__cxa_atexit@plt+0x21349c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, r4, lsr sl @ │ │ │ │ - tsteq pc, r4, lsl #20 │ │ │ │ - tstpeq sp, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, ip, ror #23 │ │ │ │ + @ instruction: 0x011fdbbc │ │ │ │ + smlabbeq lr, r4, sl, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228a08 <__cxa_atexit@plt+0x21c6bc> │ │ │ │ - ldr r2, [pc, #76] @ 228a10 <__cxa_atexit@plt+0x21c6c4> │ │ │ │ + bhi 21f850 <__cxa_atexit@plt+0x213504> │ │ │ │ + ldr r2, [pc, #76] @ 21f858 <__cxa_atexit@plt+0x21350c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 228a14 <__cxa_atexit@plt+0x21c6c8> │ │ │ │ + ldr r0, [pc, #64] @ 21f85c <__cxa_atexit@plt+0x213510> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 2289f8 <__cxa_atexit@plt+0x21c6ac> │ │ │ │ + beq 21f840 <__cxa_atexit@plt+0x2134f4> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 240480 <__cxa_atexit@plt+0x234134> │ │ │ │ + b 2372c8 <__cxa_atexit@plt+0x22af7c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x011f499c │ │ │ │ - smlatteq sp, r8, lr, pc @ │ │ │ │ + tsteq pc, r4, asr fp @ │ │ │ │ + tsteq lr, r0, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 240480 <__cxa_atexit@plt+0x234134> │ │ │ │ + b 2372c8 <__cxa_atexit@plt+0x22af7c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 228a94 <__cxa_atexit@plt+0x21c748> │ │ │ │ - ldr r2, [pc, #48] @ 228aa4 <__cxa_atexit@plt+0x21c758> │ │ │ │ + bcc 21f8dc <__cxa_atexit@plt+0x213590> │ │ │ │ + ldr r2, [pc, #48] @ 21f8ec <__cxa_atexit@plt+0x2135a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 228aa8 <__cxa_atexit@plt+0x21c75c> │ │ │ │ + ldr r3, [pc, #44] @ 21f8f0 <__cxa_atexit@plt+0x2135a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r5, r5, fp, asr #22 │ │ │ │ + ldrshteq lr, [r5], #182 @ 0xb6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 228af4 <__cxa_atexit@plt+0x21c7a8> │ │ │ │ - ldr r1, [pc, #52] @ 228b04 <__cxa_atexit@plt+0x21c7b8> │ │ │ │ + bcc 21f93c <__cxa_atexit@plt+0x2135f0> │ │ │ │ + ldr r1, [pc, #52] @ 21f94c <__cxa_atexit@plt+0x213600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 228b08 <__cxa_atexit@plt+0x21c7bc> │ │ │ │ + ldr r0, [pc, #36] @ 21f950 <__cxa_atexit@plt+0x213604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f4898 │ │ │ │ - tsteq pc, r8, lsl #17 │ │ │ │ + tsteq pc, r0, asr sl @ │ │ │ │ + tsteq pc, r0, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 228b6c <__cxa_atexit@plt+0x21c820> │ │ │ │ + bhi 21f9b4 <__cxa_atexit@plt+0x213668> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 228b78 <__cxa_atexit@plt+0x21c82c> │ │ │ │ - ldr r2, [pc, #76] @ 228b88 <__cxa_atexit@plt+0x21c83c> │ │ │ │ + bcc 21f9c0 <__cxa_atexit@plt+0x213674> │ │ │ │ + ldr r2, [pc, #76] @ 21f9d0 <__cxa_atexit@plt+0x213684> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 228b8c <__cxa_atexit@plt+0x21c840> │ │ │ │ + ldr r1, [pc, #72] @ 21f9d4 <__cxa_atexit@plt+0x213688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 228b90 <__cxa_atexit@plt+0x21c844> │ │ │ │ + ldr r8, [pc, #56] @ 21f9d8 <__cxa_atexit@plt+0x21368c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq pc, ip, lsr #16 │ │ │ │ - rscseq r5, r5, pc, ror #20 │ │ │ │ + tsteq pc, r4, ror #19 │ │ │ │ + rscseq lr, r5, sl, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 228bf8 <__cxa_atexit@plt+0x21c8ac> │ │ │ │ - ldr r2, [pc, #76] @ 228c08 <__cxa_atexit@plt+0x21c8bc> │ │ │ │ + bcc 21fa40 <__cxa_atexit@plt+0x2136f4> │ │ │ │ + ldr r2, [pc, #76] @ 21fa50 <__cxa_atexit@plt+0x213704> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 228c0c <__cxa_atexit@plt+0x21c8c0> │ │ │ │ + ldr r1, [pc, #72] @ 21fa54 <__cxa_atexit@plt+0x213708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 228c10 <__cxa_atexit@plt+0x21c8c4> │ │ │ │ + ldr r2, [pc, #52] @ 21fa58 <__cxa_atexit@plt+0x21370c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011f47bc │ │ │ │ - @ instruction: 0x011f4790 │ │ │ │ - smlatteq sp, r8, ip, pc @ │ │ │ │ + tsteq pc, r4, ror r9 @ │ │ │ │ + tsteq pc, r8, asr #18 │ │ │ │ + tsteq lr, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 228c98 <__cxa_atexit@plt+0x21c94c> │ │ │ │ - ldr lr, [pc, #104] @ 228ca4 <__cxa_atexit@plt+0x21c958> │ │ │ │ + bhi 21fae0 <__cxa_atexit@plt+0x213794> │ │ │ │ + ldr lr, [pc, #104] @ 21faec <__cxa_atexit@plt+0x2137a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr ip, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ ldr r1, [r7, #14] │ │ │ │ str r8, [r3, #-4] │ │ │ │ ldr r0, [r7, #30] │ │ │ │ @@ -553546,40 +544220,40 @@ │ │ │ │ ldr r7, [r7, #22] │ │ │ │ str r7, [r3, #-12] │ │ │ │ str r0, [r3, #-16] │ │ │ │ sub r0, r3, #32 │ │ │ │ stm r0, {r1, r2, ip, lr} │ │ │ │ str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ tst r9, #3 │ │ │ │ - beq 228c8c <__cxa_atexit@plt+0x21c940> │ │ │ │ + beq 21fad4 <__cxa_atexit@plt+0x213788> │ │ │ │ mov r7, r9 │ │ │ │ - b 228cb4 <__cxa_atexit@plt+0x21c968> │ │ │ │ + b 21fafc <__cxa_atexit@plt+0x2137b0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tstpeq sp, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ + smlabbeq lr, r0, r7, r8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 228d74 <__cxa_atexit@plt+0x21ca28> │ │ │ │ + beq 21fbbc <__cxa_atexit@plt+0x213870> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 228da8 <__cxa_atexit@plt+0x21ca5c> │ │ │ │ + bne 21fbf0 <__cxa_atexit@plt+0x2138a4> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ sub r2, r2, #3 │ │ │ │ cmp r2, #18 │ │ │ │ - bhi 229138 <__cxa_atexit@plt+0x21cdec> │ │ │ │ + bhi 21ff80 <__cxa_atexit@plt+0x213c34> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r2, [r1, r2, lsl #2] │ │ │ │ add pc, r1, r2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ @@ -553594,281 +544268,281 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ - ldr lr, [pc, #1108] @ 22919c <__cxa_atexit@plt+0x21ce50> │ │ │ │ + ldr lr, [pc, #1108] @ 21ffe4 <__cxa_atexit@plt+0x213c98> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #1] │ │ │ │ add r3, r3, #5 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229f4c <__cxa_atexit@plt+0x21dc00> │ │ │ │ - ldr lr, [pc, #1048] @ 229194 <__cxa_atexit@plt+0x21ce48> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220d94 <__cxa_atexit@plt+0x214a48> │ │ │ │ + ldr lr, [pc, #1048] @ 21ffdc <__cxa_atexit@plt+0x213c90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #2] │ │ │ │ add r3, r3, #6 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 22a14c <__cxa_atexit@plt+0x21de00> │ │ │ │ - ldr r1, [pc, #980] @ 229184 <__cxa_atexit@plt+0x21ce38> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220f94 <__cxa_atexit@plt+0x214c48> │ │ │ │ + ldr r1, [pc, #980] @ 21ffcc <__cxa_atexit@plt+0x213c80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #32 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 229174 <__cxa_atexit@plt+0x21ce28> │ │ │ │ - ldr r8, [pc, #932] @ 229188 <__cxa_atexit@plt+0x21ce3c> │ │ │ │ + bcc 21ffbc <__cxa_atexit@plt+0x213c70> │ │ │ │ + ldr r8, [pc, #932] @ 21ffd0 <__cxa_atexit@plt+0x213c84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r1, #4]! │ │ │ │ str r3, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r9, #11 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 228e18 <__cxa_atexit@plt+0x21cacc> │ │ │ │ - ldr r0, [pc, #892] @ 229190 <__cxa_atexit@plt+0x21ce44> │ │ │ │ + ble 21fc60 <__cxa_atexit@plt+0x213914> │ │ │ │ + ldr r0, [pc, #892] @ 21ffd8 <__cxa_atexit@plt+0x213c8c> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 228e20 <__cxa_atexit@plt+0x21cad4> │ │ │ │ - ldr r0, [pc, #876] @ 22918c <__cxa_atexit@plt+0x21ce40> │ │ │ │ + b 21fc68 <__cxa_atexit@plt+0x21391c> │ │ │ │ + ldr r0, [pc, #876] @ 21ffd4 <__cxa_atexit@plt+0x213c88> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ bx r3 │ │ │ │ - ldr r2, [pc, #920] @ 2291dc <__cxa_atexit@plt+0x21ce90> │ │ │ │ + ldr r2, [pc, #920] @ 220024 <__cxa_atexit@plt+0x213cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229318 <__cxa_atexit@plt+0x21cfcc> │ │ │ │ - ldr r2, [pc, #872] @ 2291d4 <__cxa_atexit@plt+0x21ce88> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220160 <__cxa_atexit@plt+0x213e14> │ │ │ │ + ldr r2, [pc, #872] @ 22001c <__cxa_atexit@plt+0x213cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 22949c <__cxa_atexit@plt+0x21d150> │ │ │ │ - ldr lr, [pc, #812] @ 2291c8 <__cxa_atexit@plt+0x21ce7c> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2202e4 <__cxa_atexit@plt+0x213f98> │ │ │ │ + ldr lr, [pc, #812] @ 220010 <__cxa_atexit@plt+0x213cc4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #1] │ │ │ │ add r3, r3, #5 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 22968c <__cxa_atexit@plt+0x21d340> │ │ │ │ - ldr r2, [pc, #732] @ 2291ac <__cxa_atexit@plt+0x21ce60> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2204d4 <__cxa_atexit@plt+0x214188> │ │ │ │ + ldr r2, [pc, #732] @ 21fff4 <__cxa_atexit@plt+0x213ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229c10 <__cxa_atexit@plt+0x21d8c4> │ │ │ │ - ldr r2, [pc, #724] @ 2291cc <__cxa_atexit@plt+0x21ce80> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220a58 <__cxa_atexit@plt+0x21470c> │ │ │ │ + ldr r2, [pc, #724] @ 220014 <__cxa_atexit@plt+0x213cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 2295f4 <__cxa_atexit@plt+0x21d2a8> │ │ │ │ - ldr r2, [pc, #672] @ 2291c0 <__cxa_atexit@plt+0x21ce74> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 22043c <__cxa_atexit@plt+0x2140f0> │ │ │ │ + ldr r2, [pc, #672] @ 220008 <__cxa_atexit@plt+0x213cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229818 <__cxa_atexit@plt+0x21d4cc> │ │ │ │ - ldr r2, [pc, #596] @ 2291a4 <__cxa_atexit@plt+0x21ce58> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220660 <__cxa_atexit@plt+0x214314> │ │ │ │ + ldr r2, [pc, #596] @ 21ffec <__cxa_atexit@plt+0x213ca0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229d98 <__cxa_atexit@plt+0x21da4c> │ │ │ │ - ldr r2, [pc, #600] @ 2291d8 <__cxa_atexit@plt+0x21ce8c> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220be0 <__cxa_atexit@plt+0x214894> │ │ │ │ + ldr r2, [pc, #600] @ 220020 <__cxa_atexit@plt+0x213cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 2293dc <__cxa_atexit@plt+0x21d090> │ │ │ │ - ldr r2, [pc, #504] @ 2291a8 <__cxa_atexit@plt+0x21ce5c> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220224 <__cxa_atexit@plt+0x213ed8> │ │ │ │ + ldr r2, [pc, #504] @ 21fff0 <__cxa_atexit@plt+0x213ca4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229cd4 <__cxa_atexit@plt+0x21d988> │ │ │ │ - ldr r2, [pc, #480] @ 2291b8 <__cxa_atexit@plt+0x21ce6c> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220b1c <__cxa_atexit@plt+0x2147d0> │ │ │ │ + ldr r2, [pc, #480] @ 220000 <__cxa_atexit@plt+0x213cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 2299c4 <__cxa_atexit@plt+0x21d678> │ │ │ │ - ldr r2, [pc, #416] @ 2291a0 <__cxa_atexit@plt+0x21ce54> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 22080c <__cxa_atexit@plt+0x2144c0> │ │ │ │ + ldr r2, [pc, #416] @ 21ffe8 <__cxa_atexit@plt+0x213c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229e60 <__cxa_atexit@plt+0x21db14> │ │ │ │ - ldr r2, [pc, #432] @ 2291e0 <__cxa_atexit@plt+0x21ce94> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220ca8 <__cxa_atexit@plt+0x21495c> │ │ │ │ + ldr r2, [pc, #432] @ 220028 <__cxa_atexit@plt+0x213cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229284 <__cxa_atexit@plt+0x21cf38> │ │ │ │ - ldr r2, [pc, #344] @ 2291b0 <__cxa_atexit@plt+0x21ce64> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2200cc <__cxa_atexit@plt+0x213d80> │ │ │ │ + ldr r2, [pc, #344] @ 21fff8 <__cxa_atexit@plt+0x213cac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229b4c <__cxa_atexit@plt+0x21d800> │ │ │ │ - ldr r2, [pc, #336] @ 2291d0 <__cxa_atexit@plt+0x21ce84> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220994 <__cxa_atexit@plt+0x214648> │ │ │ │ + ldr r2, [pc, #336] @ 220018 <__cxa_atexit@plt+0x213ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229564 <__cxa_atexit@plt+0x21d218> │ │ │ │ - ldr r2, [pc, #276] @ 2291b4 <__cxa_atexit@plt+0x21ce68> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2203ac <__cxa_atexit@plt+0x214060> │ │ │ │ + ldr r2, [pc, #276] @ 21fffc <__cxa_atexit@plt+0x213cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229a88 <__cxa_atexit@plt+0x21d73c> │ │ │ │ - ldr r2, [pc, #284] @ 2291e4 <__cxa_atexit@plt+0x21ce98> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2208d0 <__cxa_atexit@plt+0x214584> │ │ │ │ + ldr r2, [pc, #284] @ 22002c <__cxa_atexit@plt+0x213ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 2291f4 <__cxa_atexit@plt+0x21cea8> │ │ │ │ - ldr r2, [pc, #220] @ 2291c4 <__cxa_atexit@plt+0x21ce78> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 22003c <__cxa_atexit@plt+0x213cf0> │ │ │ │ + ldr r2, [pc, #220] @ 22000c <__cxa_atexit@plt+0x213cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229758 <__cxa_atexit@plt+0x21d40c> │ │ │ │ - ldr r2, [pc, #164] @ 2291bc <__cxa_atexit@plt+0x21ce70> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 2205a0 <__cxa_atexit@plt+0x214254> │ │ │ │ + ldr r2, [pc, #164] @ 220004 <__cxa_atexit@plt+0x213cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ ldr r3, [r3, #5] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 229900 <__cxa_atexit@plt+0x21d5b4> │ │ │ │ - ldr lr, [pc, #88] @ 229198 <__cxa_atexit@plt+0x21ce4c> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220748 <__cxa_atexit@plt+0x2143fc> │ │ │ │ + ldr lr, [pc, #88] @ 21ffe0 <__cxa_atexit@plt+0x213c94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #1] │ │ │ │ add r3, r3, #5 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 22916c <__cxa_atexit@plt+0x21ce20> │ │ │ │ - b 22a040 <__cxa_atexit@plt+0x21dcf4> │ │ │ │ + beq 21ffb4 <__cxa_atexit@plt+0x213c68> │ │ │ │ + b 220e88 <__cxa_atexit@plt+0x214b3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ @@ -553892,76 +544566,76 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tstpeq sp, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, asr #4 │ │ │ │ andeq r1, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229260 <__cxa_atexit@plt+0x21cf14> │ │ │ │ - ldr lr, [pc, #92] @ 22926c <__cxa_atexit@plt+0x21cf20> │ │ │ │ + bcc 2200a8 <__cxa_atexit@plt+0x213d5c> │ │ │ │ + ldr lr, [pc, #92] @ 2200b4 <__cxa_atexit@plt+0x213d68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229248 <__cxa_atexit@plt+0x21cefc> │ │ │ │ - ldr r1, [pc, #48] @ 229274 <__cxa_atexit@plt+0x21cf28> │ │ │ │ + ble 220090 <__cxa_atexit@plt+0x213d44> │ │ │ │ + ldr r1, [pc, #48] @ 2200bc <__cxa_atexit@plt+0x213d70> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 229250 <__cxa_atexit@plt+0x21cf04> │ │ │ │ - ldr r1, [pc, #32] @ 229270 <__cxa_atexit@plt+0x21cf24> │ │ │ │ + b 220098 <__cxa_atexit@plt+0x213d4c> │ │ │ │ + ldr r1, [pc, #32] @ 2200b8 <__cxa_atexit@plt+0x213d6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - tstpeq sp, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq lr, r0, r1, r8 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2292f8 <__cxa_atexit@plt+0x21cfac> │ │ │ │ - ldr lr, [pc, #100] @ 229304 <__cxa_atexit@plt+0x21cfb8> │ │ │ │ + bcc 220140 <__cxa_atexit@plt+0x213df4> │ │ │ │ + ldr lr, [pc, #100] @ 22014c <__cxa_atexit@plt+0x213e00> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2292dc <__cxa_atexit@plt+0x21cf90> │ │ │ │ - ldr r2, [pc, #52] @ 22930c <__cxa_atexit@plt+0x21cfc0> │ │ │ │ + ble 220124 <__cxa_atexit@plt+0x213dd8> │ │ │ │ + ldr r2, [pc, #52] @ 220154 <__cxa_atexit@plt+0x213e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 2292e4 <__cxa_atexit@plt+0x21cf98> │ │ │ │ - ldr r2, [pc, #36] @ 229308 <__cxa_atexit@plt+0x21cfbc> │ │ │ │ + b 22012c <__cxa_atexit@plt+0x213de0> │ │ │ │ + ldr r2, [pc, #36] @ 220150 <__cxa_atexit@plt+0x213e04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ @@ -553972,44 +544646,44 @@ │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2293b8 <__cxa_atexit@plt+0x21d06c> │ │ │ │ - ldr lr, [pc, #144] @ 2293c4 <__cxa_atexit@plt+0x21d078> │ │ │ │ + bcc 220200 <__cxa_atexit@plt+0x213eb4> │ │ │ │ + ldr lr, [pc, #144] @ 22020c <__cxa_atexit@plt+0x213ec0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 2293c8 <__cxa_atexit@plt+0x21d07c> │ │ │ │ + ldr lr, [pc, #112] @ 220210 <__cxa_atexit@plt+0x213ec4> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 22939c <__cxa_atexit@plt+0x21d050> │ │ │ │ - ldr lr, [pc, #68] @ 2293cc <__cxa_atexit@plt+0x21d080> │ │ │ │ + ble 2201e4 <__cxa_atexit@plt+0x213e98> │ │ │ │ + ldr lr, [pc, #68] @ 220214 <__cxa_atexit@plt+0x213ec8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 2293d0 <__cxa_atexit@plt+0x21d084> │ │ │ │ + ldr lr, [pc, #44] @ 220218 <__cxa_atexit@plt+0x213ecc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554021,41 +544695,41 @@ │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229478 <__cxa_atexit@plt+0x21d12c> │ │ │ │ - ldr r9, [pc, #140] @ 229484 <__cxa_atexit@plt+0x21d138> │ │ │ │ + bcc 2202c0 <__cxa_atexit@plt+0x213f74> │ │ │ │ + ldr r9, [pc, #140] @ 2202cc <__cxa_atexit@plt+0x213f80> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add lr, r5, #24 │ │ │ │ ldm lr, {r8, ip, lr} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r9, [r3, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r9, [pc, #104] @ 229488 <__cxa_atexit@plt+0x21d13c> │ │ │ │ + ldr r9, [pc, #104] @ 2202d0 <__cxa_atexit@plt+0x213f84> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ mov r0, r3 │ │ │ │ str r9, [r0, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 229454 <__cxa_atexit@plt+0x21d108> │ │ │ │ - ldr r1, [pc, #64] @ 229490 <__cxa_atexit@plt+0x21d144> │ │ │ │ + ble 22029c <__cxa_atexit@plt+0x213f50> │ │ │ │ + ldr r1, [pc, #64] @ 2202d8 <__cxa_atexit@plt+0x213f8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22945c <__cxa_atexit@plt+0x21d110> │ │ │ │ - ldr r1, [pc, #48] @ 22948c <__cxa_atexit@plt+0x21d140> │ │ │ │ + b 2202a4 <__cxa_atexit@plt+0x213f58> │ │ │ │ + ldr r1, [pc, #48] @ 2202d4 <__cxa_atexit@plt+0x213f88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ str r8, [r2, #40] @ 0x28 │ │ │ │ str lr, [r2, #44] @ 0x2c │ │ │ │ str r0, [r2, #48] @ 0x30 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ @@ -554069,42 +544743,42 @@ │ │ │ │ @ instruction: 0xffffeb1c │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22953c <__cxa_atexit@plt+0x21d1f0> │ │ │ │ - ldr r9, [pc, #144] @ 229548 <__cxa_atexit@plt+0x21d1fc> │ │ │ │ + bcc 220384 <__cxa_atexit@plt+0x214038> │ │ │ │ + ldr r9, [pc, #144] @ 220390 <__cxa_atexit@plt+0x214044> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr ip, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r9, [r3, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #104] @ 22954c <__cxa_atexit@plt+0x21d200> │ │ │ │ + ldr r9, [pc, #104] @ 220394 <__cxa_atexit@plt+0x214048> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str r9, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 229518 <__cxa_atexit@plt+0x21d1cc> │ │ │ │ - ldr r0, [pc, #64] @ 229554 <__cxa_atexit@plt+0x21d208> │ │ │ │ + ble 220360 <__cxa_atexit@plt+0x214014> │ │ │ │ + ldr r0, [pc, #64] @ 22039c <__cxa_atexit@plt+0x214050> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 229520 <__cxa_atexit@plt+0x21d1d4> │ │ │ │ - ldr r0, [pc, #48] @ 229550 <__cxa_atexit@plt+0x21d204> │ │ │ │ + b 220368 <__cxa_atexit@plt+0x21401c> │ │ │ │ + ldr r0, [pc, #48] @ 220398 <__cxa_atexit@plt+0x21404c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [r5] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ str r8, [r2, #40] @ 0x28 │ │ │ │ str lr, [r2, #44] @ 0x2c │ │ │ │ str r1, [r2, #48] @ 0x30 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ @@ -554112,124 +544786,124 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe010 │ │ │ │ @ instruction: 0xffffe034 │ │ │ │ @ instruction: 0xffffe1dc │ │ │ │ @ instruction: 0xffffe4c0 │ │ │ │ - strdeq lr, [sp, -r0] │ │ │ │ + tsteq lr, r8, lsl sl │ │ │ │ andeq r1, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2295d0 <__cxa_atexit@plt+0x21d284> │ │ │ │ - ldr lr, [pc, #92] @ 2295dc <__cxa_atexit@plt+0x21d290> │ │ │ │ + bcc 220418 <__cxa_atexit@plt+0x2140cc> │ │ │ │ + ldr lr, [pc, #92] @ 220424 <__cxa_atexit@plt+0x2140d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 2295b8 <__cxa_atexit@plt+0x21d26c> │ │ │ │ - ldr r1, [pc, #48] @ 2295e4 <__cxa_atexit@plt+0x21d298> │ │ │ │ + ble 220400 <__cxa_atexit@plt+0x2140b4> │ │ │ │ + ldr r1, [pc, #48] @ 22042c <__cxa_atexit@plt+0x2140e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2295c0 <__cxa_atexit@plt+0x21d274> │ │ │ │ - ldr r1, [pc, #32] @ 2295e0 <__cxa_atexit@plt+0x21d294> │ │ │ │ + b 220408 <__cxa_atexit@plt+0x2140bc> │ │ │ │ + ldr r1, [pc, #32] @ 220428 <__cxa_atexit@plt+0x2140dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffdcdc │ │ │ │ @ instruction: 0xffffdd44 │ │ │ │ @ instruction: 0xffffde98 │ │ │ │ - smlatteq sp, r8, r2, pc @ │ │ │ │ + tsteq lr, r0, lsl lr │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229668 <__cxa_atexit@plt+0x21d31c> │ │ │ │ - ldr lr, [pc, #100] @ 229674 <__cxa_atexit@plt+0x21d328> │ │ │ │ + bcc 2204b0 <__cxa_atexit@plt+0x214164> │ │ │ │ + ldr lr, [pc, #100] @ 2204bc <__cxa_atexit@plt+0x214170> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 22964c <__cxa_atexit@plt+0x21d300> │ │ │ │ - ldr r2, [pc, #52] @ 22967c <__cxa_atexit@plt+0x21d330> │ │ │ │ + ble 220494 <__cxa_atexit@plt+0x214148> │ │ │ │ + ldr r2, [pc, #52] @ 2204c4 <__cxa_atexit@plt+0x214178> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 229654 <__cxa_atexit@plt+0x21d308> │ │ │ │ - ldr r2, [pc, #36] @ 229678 <__cxa_atexit@plt+0x21d32c> │ │ │ │ + b 22049c <__cxa_atexit@plt+0x214150> │ │ │ │ + ldr r2, [pc, #36] @ 2204c0 <__cxa_atexit@plt+0x214174> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffd698 │ │ │ │ @ instruction: 0xffffd878 │ │ │ │ @ instruction: 0xffffdb8c │ │ │ │ - tstpeq sp, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, ror sp │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229734 <__cxa_atexit@plt+0x21d3e8> │ │ │ │ - ldr lr, [pc, #152] @ 229740 <__cxa_atexit@plt+0x21d3f4> │ │ │ │ + bcc 22057c <__cxa_atexit@plt+0x214230> │ │ │ │ + ldr lr, [pc, #152] @ 220588 <__cxa_atexit@plt+0x21423c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add sl, r5, #24 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 229744 <__cxa_atexit@plt+0x21d3f8> │ │ │ │ + ldr lr, [pc, #116] @ 22058c <__cxa_atexit@plt+0x214240> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r1, [pc, #104] @ 229748 <__cxa_atexit@plt+0x21d3fc> │ │ │ │ + ldr r1, [pc, #104] @ 220590 <__cxa_atexit@plt+0x214244> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #16]! │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r7, r9, sl} │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #23 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229728 <__cxa_atexit@plt+0x21d3dc> │ │ │ │ - ldr r3, [pc, #56] @ 22974c <__cxa_atexit@plt+0x21d400> │ │ │ │ + ble 220570 <__cxa_atexit@plt+0x214224> │ │ │ │ + ldr r3, [pc, #56] @ 220594 <__cxa_atexit@plt+0x214248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r3, [r2, #56] @ 0x38 │ │ │ │ str r7, [r2, #60] @ 0x3c │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ @@ -554244,41 +544918,41 @@ │ │ │ │ @ instruction: 0xffffd518 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2297f4 <__cxa_atexit@plt+0x21d4a8> │ │ │ │ - ldr r8, [pc, #140] @ 229800 <__cxa_atexit@plt+0x21d4b4> │ │ │ │ + bcc 22063c <__cxa_atexit@plt+0x2142f0> │ │ │ │ + ldr r8, [pc, #140] @ 220648 <__cxa_atexit@plt+0x2142fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr ip, [pc, #104] @ 229804 <__cxa_atexit@plt+0x21d4b8> │ │ │ │ + ldr ip, [pc, #104] @ 22064c <__cxa_atexit@plt+0x214300> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2297d0 <__cxa_atexit@plt+0x21d484> │ │ │ │ - ldr r0, [pc, #64] @ 22980c <__cxa_atexit@plt+0x21d4c0> │ │ │ │ + ble 220618 <__cxa_atexit@plt+0x2142cc> │ │ │ │ + ldr r0, [pc, #64] @ 220654 <__cxa_atexit@plt+0x214308> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 2297d8 <__cxa_atexit@plt+0x21d48c> │ │ │ │ - ldr r0, [pc, #48] @ 229808 <__cxa_atexit@plt+0x21d4bc> │ │ │ │ + b 220620 <__cxa_atexit@plt+0x2142d4> │ │ │ │ + ldr r0, [pc, #48] @ 220650 <__cxa_atexit@plt+0x214304> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [r5] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ str r8, [r2, #40] @ 0x28 │ │ │ │ str lr, [r2, #44] @ 0x2c │ │ │ │ str r1, [r2, #48] @ 0x30 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ @@ -554292,52 +544966,52 @@ │ │ │ │ @ instruction: 0xffffcc9c │ │ │ │ andeq r0, r0, r9, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2298d8 <__cxa_atexit@plt+0x21d58c> │ │ │ │ - ldr r8, [pc, #176] @ 2298e4 <__cxa_atexit@plt+0x21d598> │ │ │ │ + bcc 220720 <__cxa_atexit@plt+0x2143d4> │ │ │ │ + ldr r8, [pc, #176] @ 22072c <__cxa_atexit@plt+0x2143e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r8, [pc, #140] @ 2298e8 <__cxa_atexit@plt+0x21d59c> │ │ │ │ + ldr r8, [pc, #140] @ 220730 <__cxa_atexit@plt+0x2143e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr ip, [pc, #128] @ 2298ec <__cxa_atexit@plt+0x21d5a0> │ │ │ │ + ldr ip, [pc, #128] @ 220734 <__cxa_atexit@plt+0x2143e8> │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str ip, [r0, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 2298bc <__cxa_atexit@plt+0x21d570> │ │ │ │ - ldr lr, [pc, #76] @ 2298f0 <__cxa_atexit@plt+0x21d5a4> │ │ │ │ + ble 220704 <__cxa_atexit@plt+0x2143b8> │ │ │ │ + ldr lr, [pc, #76] @ 220738 <__cxa_atexit@plt+0x2143ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #48] @ 2298f4 <__cxa_atexit@plt+0x21d5a8> │ │ │ │ + ldr lr, [pc, #48] @ 22073c <__cxa_atexit@plt+0x2143f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -554350,44 +545024,44 @@ │ │ │ │ @ instruction: 0xffffc348 │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2299a0 <__cxa_atexit@plt+0x21d654> │ │ │ │ - ldr lr, [pc, #144] @ 2299ac <__cxa_atexit@plt+0x21d660> │ │ │ │ + bcc 2207e8 <__cxa_atexit@plt+0x21449c> │ │ │ │ + ldr lr, [pc, #144] @ 2207f4 <__cxa_atexit@plt+0x2144a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 2299b0 <__cxa_atexit@plt+0x21d664> │ │ │ │ + ldr lr, [pc, #112] @ 2207f8 <__cxa_atexit@plt+0x2144ac> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229984 <__cxa_atexit@plt+0x21d638> │ │ │ │ - ldr lr, [pc, #68] @ 2299b4 <__cxa_atexit@plt+0x21d668> │ │ │ │ + ble 2207cc <__cxa_atexit@plt+0x214480> │ │ │ │ + ldr lr, [pc, #68] @ 2207fc <__cxa_atexit@plt+0x2144b0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 2299b8 <__cxa_atexit@plt+0x21d66c> │ │ │ │ + ldr lr, [pc, #44] @ 220800 <__cxa_atexit@plt+0x2144b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554399,44 +545073,44 @@ │ │ │ │ @ instruction: 0xffffbd7c │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229a64 <__cxa_atexit@plt+0x21d718> │ │ │ │ - ldr lr, [pc, #144] @ 229a70 <__cxa_atexit@plt+0x21d724> │ │ │ │ + bcc 2208ac <__cxa_atexit@plt+0x214560> │ │ │ │ + ldr lr, [pc, #144] @ 2208b8 <__cxa_atexit@plt+0x21456c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 229a74 <__cxa_atexit@plt+0x21d728> │ │ │ │ + ldr lr, [pc, #112] @ 2208bc <__cxa_atexit@plt+0x214570> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229a48 <__cxa_atexit@plt+0x21d6fc> │ │ │ │ - ldr lr, [pc, #68] @ 229a78 <__cxa_atexit@plt+0x21d72c> │ │ │ │ + ble 220890 <__cxa_atexit@plt+0x214544> │ │ │ │ + ldr lr, [pc, #68] @ 2208c0 <__cxa_atexit@plt+0x214574> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 229a7c <__cxa_atexit@plt+0x21d730> │ │ │ │ + ldr lr, [pc, #44] @ 2208c4 <__cxa_atexit@plt+0x214578> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554448,44 +545122,44 @@ │ │ │ │ @ instruction: 0xffffb8b8 │ │ │ │ andeq r0, r0, r9, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229b28 <__cxa_atexit@plt+0x21d7dc> │ │ │ │ - ldr lr, [pc, #144] @ 229b34 <__cxa_atexit@plt+0x21d7e8> │ │ │ │ + bcc 220970 <__cxa_atexit@plt+0x214624> │ │ │ │ + ldr lr, [pc, #144] @ 22097c <__cxa_atexit@plt+0x214630> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 229b38 <__cxa_atexit@plt+0x21d7ec> │ │ │ │ + ldr lr, [pc, #112] @ 220980 <__cxa_atexit@plt+0x214634> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229b0c <__cxa_atexit@plt+0x21d7c0> │ │ │ │ - ldr lr, [pc, #68] @ 229b3c <__cxa_atexit@plt+0x21d7f0> │ │ │ │ + ble 220954 <__cxa_atexit@plt+0x214608> │ │ │ │ + ldr lr, [pc, #68] @ 220984 <__cxa_atexit@plt+0x214638> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 229b40 <__cxa_atexit@plt+0x21d7f4> │ │ │ │ + ldr lr, [pc, #44] @ 220988 <__cxa_atexit@plt+0x21463c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554497,44 +545171,44 @@ │ │ │ │ @ instruction: 0xffffb3f4 │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229bec <__cxa_atexit@plt+0x21d8a0> │ │ │ │ - ldr lr, [pc, #144] @ 229bf8 <__cxa_atexit@plt+0x21d8ac> │ │ │ │ + bcc 220a34 <__cxa_atexit@plt+0x2146e8> │ │ │ │ + ldr lr, [pc, #144] @ 220a40 <__cxa_atexit@plt+0x2146f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 229bfc <__cxa_atexit@plt+0x21d8b0> │ │ │ │ + ldr lr, [pc, #112] @ 220a44 <__cxa_atexit@plt+0x2146f8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229bd0 <__cxa_atexit@plt+0x21d884> │ │ │ │ - ldr lr, [pc, #68] @ 229c00 <__cxa_atexit@plt+0x21d8b4> │ │ │ │ + ble 220a18 <__cxa_atexit@plt+0x2146cc> │ │ │ │ + ldr lr, [pc, #68] @ 220a48 <__cxa_atexit@plt+0x2146fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 229c04 <__cxa_atexit@plt+0x21d8b8> │ │ │ │ + ldr lr, [pc, #44] @ 220a4c <__cxa_atexit@plt+0x214700> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554546,44 +545220,44 @@ │ │ │ │ @ instruction: 0xffffaf30 │ │ │ │ andeq r0, r0, r9, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229cb0 <__cxa_atexit@plt+0x21d964> │ │ │ │ - ldr lr, [pc, #144] @ 229cbc <__cxa_atexit@plt+0x21d970> │ │ │ │ + bcc 220af8 <__cxa_atexit@plt+0x2147ac> │ │ │ │ + ldr lr, [pc, #144] @ 220b04 <__cxa_atexit@plt+0x2147b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 229cc0 <__cxa_atexit@plt+0x21d974> │ │ │ │ + ldr lr, [pc, #112] @ 220b08 <__cxa_atexit@plt+0x2147bc> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229c94 <__cxa_atexit@plt+0x21d948> │ │ │ │ - ldr lr, [pc, #68] @ 229cc4 <__cxa_atexit@plt+0x21d978> │ │ │ │ + ble 220adc <__cxa_atexit@plt+0x214790> │ │ │ │ + ldr lr, [pc, #68] @ 220b0c <__cxa_atexit@plt+0x2147c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 229cc8 <__cxa_atexit@plt+0x21d97c> │ │ │ │ + ldr lr, [pc, #44] @ 220b10 <__cxa_atexit@plt+0x2147c4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554595,44 +545269,44 @@ │ │ │ │ @ instruction: 0xffffaa6c │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229d74 <__cxa_atexit@plt+0x21da28> │ │ │ │ - ldr lr, [pc, #144] @ 229d80 <__cxa_atexit@plt+0x21da34> │ │ │ │ + bcc 220bbc <__cxa_atexit@plt+0x214870> │ │ │ │ + ldr lr, [pc, #144] @ 220bc8 <__cxa_atexit@plt+0x21487c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 229d84 <__cxa_atexit@plt+0x21da38> │ │ │ │ + ldr lr, [pc, #112] @ 220bcc <__cxa_atexit@plt+0x214880> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 229d58 <__cxa_atexit@plt+0x21da0c> │ │ │ │ - ldr lr, [pc, #68] @ 229d88 <__cxa_atexit@plt+0x21da3c> │ │ │ │ + ble 220ba0 <__cxa_atexit@plt+0x214854> │ │ │ │ + ldr lr, [pc, #68] @ 220bd0 <__cxa_atexit@plt+0x214884> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #44] @ 229d8c <__cxa_atexit@plt+0x21da40> │ │ │ │ + ldr lr, [pc, #44] @ 220bd4 <__cxa_atexit@plt+0x214888> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ @@ -554644,44 +545318,44 @@ │ │ │ │ @ instruction: 0xffffa5a8 │ │ │ │ andeq r0, r0, r9, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229e3c <__cxa_atexit@plt+0x21daf0> │ │ │ │ - ldr r8, [pc, #148] @ 229e48 <__cxa_atexit@plt+0x21dafc> │ │ │ │ + bcc 220c84 <__cxa_atexit@plt+0x214938> │ │ │ │ + ldr r8, [pc, #148] @ 220c90 <__cxa_atexit@plt+0x214944> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add lr, r5, #28 │ │ │ │ ldm lr, {r2, r7, lr} │ │ │ │ mov r3, r1 │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 229e4c <__cxa_atexit@plt+0x21db00> │ │ │ │ + ldr r8, [pc, #116] @ 220c94 <__cxa_atexit@plt+0x214948> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ mov r0, r3 │ │ │ │ str r8, [r0, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 229e1c <__cxa_atexit@plt+0x21dad0> │ │ │ │ - ldr r8, [pc, #72] @ 229e50 <__cxa_atexit@plt+0x21db04> │ │ │ │ + ble 220c64 <__cxa_atexit@plt+0x214918> │ │ │ │ + ldr r8, [pc, #72] @ 220c98 <__cxa_atexit@plt+0x21494c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ str r8, [r1, #36] @ 0x24 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ bx r2 │ │ │ │ - ldr r8, [pc, #48] @ 229e54 <__cxa_atexit@plt+0x21db08> │ │ │ │ + ldr r8, [pc, #48] @ 220c9c <__cxa_atexit@plt+0x214950> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ str r8, [r1, #36] @ 0x24 │ │ │ │ str r3, [r1, #40] @ 0x28 │ │ │ │ str r0, [r1, #44] @ 0x2c │ │ │ │ str lr, [r1, #48] @ 0x30 │ │ │ │ bx r2 │ │ │ │ @@ -554694,53 +545368,53 @@ │ │ │ │ @ instruction: 0xffff9fc4 │ │ │ │ andeq r0, r0, r9, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 229f24 <__cxa_atexit@plt+0x21dbd8> │ │ │ │ - ldr r8, [pc, #180] @ 229f30 <__cxa_atexit@plt+0x21dbe4> │ │ │ │ + bcc 220d6c <__cxa_atexit@plt+0x214a20> │ │ │ │ + ldr r8, [pc, #180] @ 220d78 <__cxa_atexit@plt+0x214a2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #132] @ 229f34 <__cxa_atexit@plt+0x21dbe8> │ │ │ │ + ldr r0, [pc, #132] @ 220d7c <__cxa_atexit@plt+0x214a30> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #128] @ 229f38 <__cxa_atexit@plt+0x21dbec> │ │ │ │ + ldr ip, [pc, #128] @ 220d80 <__cxa_atexit@plt+0x214a34> │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str ip, [r0, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 229f08 <__cxa_atexit@plt+0x21dbbc> │ │ │ │ - ldr lr, [pc, #76] @ 229f3c <__cxa_atexit@plt+0x21dbf0> │ │ │ │ + ble 220d50 <__cxa_atexit@plt+0x214a04> │ │ │ │ + ldr lr, [pc, #76] @ 220d84 <__cxa_atexit@plt+0x214a38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #48] @ 229f40 <__cxa_atexit@plt+0x21dbf4> │ │ │ │ + ldr lr, [pc, #48] @ 220d88 <__cxa_atexit@plt+0x214a3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -554753,34 +545427,34 @@ │ │ │ │ @ instruction: 0xffff9904 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22a014 <__cxa_atexit@plt+0x21dcc8> │ │ │ │ - ldr r1, [pc, #184] @ 22a020 <__cxa_atexit@plt+0x21dcd4> │ │ │ │ + bcc 220e5c <__cxa_atexit@plt+0x214b10> │ │ │ │ + ldr r1, [pc, #184] @ 220e68 <__cxa_atexit@plt+0x214b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r3, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr sl, [pc, #148] @ 22a024 <__cxa_atexit@plt+0x21dcd8> │ │ │ │ + ldr sl, [pc, #148] @ 220e6c <__cxa_atexit@plt+0x214b20> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r7, [pc, #136] @ 22a028 <__cxa_atexit@plt+0x21dcdc> │ │ │ │ + ldr r7, [pc, #136] @ 220e70 <__cxa_atexit@plt+0x214b24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - ldr r1, [pc, #124] @ 22a02c <__cxa_atexit@plt+0x21dce0> │ │ │ │ + ldr r1, [pc, #124] @ 220e74 <__cxa_atexit@plt+0x214b28> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [r2, #32]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #16]! │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ add ip, r3, #40 @ 0x28 │ │ │ │ @@ -554789,19 +545463,19 @@ │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r1, r6, #23 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 229ffc <__cxa_atexit@plt+0x21dcb0> │ │ │ │ - ldr r3, [pc, #60] @ 22a034 <__cxa_atexit@plt+0x21dce8> │ │ │ │ + ble 220e44 <__cxa_atexit@plt+0x214af8> │ │ │ │ + ldr r3, [pc, #60] @ 220e7c <__cxa_atexit@plt+0x214b30> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 22a004 <__cxa_atexit@plt+0x21dcb8> │ │ │ │ - ldr r3, [pc, #44] @ 22a030 <__cxa_atexit@plt+0x21dce4> │ │ │ │ + b 220e4c <__cxa_atexit@plt+0x214b00> │ │ │ │ + ldr r3, [pc, #44] @ 220e78 <__cxa_atexit@plt+0x214b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5] │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ bx r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -554814,58 +545488,58 @@ │ │ │ │ @ instruction: 0xffff9524 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22a120 <__cxa_atexit@plt+0x21ddd4> │ │ │ │ - ldr r8, [pc, #208] @ 22a12c <__cxa_atexit@plt+0x21dde0> │ │ │ │ + bcc 220f68 <__cxa_atexit@plt+0x214c1c> │ │ │ │ + ldr r8, [pc, #208] @ 220f74 <__cxa_atexit@plt+0x214c28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ add ip, r5, #24 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #160] @ 22a130 <__cxa_atexit@plt+0x21dde4> │ │ │ │ + ldr r1, [pc, #160] @ 220f78 <__cxa_atexit@plt+0x214c2c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ - ldr ip, [pc, #148] @ 22a134 <__cxa_atexit@plt+0x21dde8> │ │ │ │ + ldr ip, [pc, #148] @ 220f7c <__cxa_atexit@plt+0x214c30> │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #136] @ 22a138 <__cxa_atexit@plt+0x21ddec> │ │ │ │ + ldr r7, [pc, #136] @ 220f80 <__cxa_atexit@plt+0x214c34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r3, #56] @ 0x38 │ │ │ │ str r9, [r3, #60] @ 0x3c │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r8, #48]! @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str ip, [r0, #32]! │ │ │ │ mov r1, r3 │ │ │ │ str r7, [r1, #16]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 22a0fc <__cxa_atexit@plt+0x21ddb0> │ │ │ │ - ldr lr, [pc, #88] @ 22a140 <__cxa_atexit@plt+0x21ddf4> │ │ │ │ + ble 220f44 <__cxa_atexit@plt+0x214bf8> │ │ │ │ + ldr lr, [pc, #88] @ 220f88 <__cxa_atexit@plt+0x214c3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #68] @ 0x44 │ │ │ │ str r8, [r2, #72] @ 0x48 │ │ │ │ str r0, [r2, #76] @ 0x4c │ │ │ │ - b 22a114 <__cxa_atexit@plt+0x21ddc8> │ │ │ │ - ldr lr, [pc, #56] @ 22a13c <__cxa_atexit@plt+0x21ddf0> │ │ │ │ + b 220f5c <__cxa_atexit@plt+0x214c10> │ │ │ │ + ldr lr, [pc, #56] @ 220f84 <__cxa_atexit@plt+0x214c38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #68] @ 0x44 │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ str r8, [r2, #76] @ 0x4c │ │ │ │ str r1, [r2, #80] @ 0x50 │ │ │ │ str r3, [r2, #84] @ 0x54 │ │ │ │ @@ -554881,34 +545555,34 @@ │ │ │ │ @ instruction: 0xffff8d34 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22a214 <__cxa_atexit@plt+0x21dec8> │ │ │ │ - ldr r1, [pc, #184] @ 22a220 <__cxa_atexit@plt+0x21ded4> │ │ │ │ + bcc 22105c <__cxa_atexit@plt+0x214d10> │ │ │ │ + ldr r1, [pc, #184] @ 221068 <__cxa_atexit@plt+0x214d1c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r3, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ - ldr sl, [pc, #148] @ 22a224 <__cxa_atexit@plt+0x21ded8> │ │ │ │ + ldr sl, [pc, #148] @ 22106c <__cxa_atexit@plt+0x214d20> │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r7, [pc, #136] @ 22a228 <__cxa_atexit@plt+0x21dedc> │ │ │ │ + ldr r7, [pc, #136] @ 221070 <__cxa_atexit@plt+0x214d24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - ldr r1, [pc, #124] @ 22a22c <__cxa_atexit@plt+0x21dee0> │ │ │ │ + ldr r1, [pc, #124] @ 221074 <__cxa_atexit@plt+0x214d28> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [r2, #32]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #16]! │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ add ip, r3, #40 @ 0x28 │ │ │ │ @@ -554917,19 +545591,19 @@ │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r1, r6, #23 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 22a1fc <__cxa_atexit@plt+0x21deb0> │ │ │ │ - ldr r3, [pc, #60] @ 22a234 <__cxa_atexit@plt+0x21dee8> │ │ │ │ + ble 221044 <__cxa_atexit@plt+0x214cf8> │ │ │ │ + ldr r3, [pc, #60] @ 22107c <__cxa_atexit@plt+0x214d30> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 22a204 <__cxa_atexit@plt+0x21deb8> │ │ │ │ - ldr r3, [pc, #44] @ 22a230 <__cxa_atexit@plt+0x21dee4> │ │ │ │ + b 22104c <__cxa_atexit@plt+0x214d00> │ │ │ │ + ldr r3, [pc, #44] @ 221078 <__cxa_atexit@plt+0x214d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5] │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ bx r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -554942,33 +545616,33 @@ │ │ │ │ @ instruction: 0xffff84a0 │ │ │ │ andeq r0, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22a2b8 <__cxa_atexit@plt+0x21df6c> │ │ │ │ - ldr lr, [pc, #104] @ 22a2c4 <__cxa_atexit@plt+0x21df78> │ │ │ │ + bcc 221100 <__cxa_atexit@plt+0x214db4> │ │ │ │ + ldr lr, [pc, #104] @ 22110c <__cxa_atexit@plt+0x214dc0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 22a298 <__cxa_atexit@plt+0x21df4c> │ │ │ │ - ldr r1, [pc, #56] @ 22a2cc <__cxa_atexit@plt+0x21df80> │ │ │ │ + ble 2210e0 <__cxa_atexit@plt+0x214d94> │ │ │ │ + ldr r1, [pc, #56] @ 221114 <__cxa_atexit@plt+0x214dc8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22a2a0 <__cxa_atexit@plt+0x21df54> │ │ │ │ - ldr r1, [pc, #40] @ 22a2c8 <__cxa_atexit@plt+0x21df7c> │ │ │ │ + b 2210e8 <__cxa_atexit@plt+0x214d9c> │ │ │ │ + ldr r1, [pc, #40] @ 221110 <__cxa_atexit@plt+0x214dc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ str r8, [r2, #28] │ │ │ │ str r3, [r2, #32] │ │ │ │ bx r0 │ │ │ │ @@ -554980,36 +545654,36 @@ │ │ │ │ @ instruction: 0xffff7d10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #144 @ 0x90 │ │ │ │ cmp r3, ip │ │ │ │ - bcc 22a3f0 <__cxa_atexit@plt+0x21e0a4> │ │ │ │ - ldr r1, [pc, #280] @ 22a40c <__cxa_atexit@plt+0x21e0c0> │ │ │ │ + bcc 221238 <__cxa_atexit@plt+0x214eec> │ │ │ │ + ldr r1, [pc, #280] @ 221254 <__cxa_atexit@plt+0x214f08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #276] @ 22a410 <__cxa_atexit@plt+0x21e0c4> │ │ │ │ + ldr r0, [pc, #276] @ 221258 <__cxa_atexit@plt+0x214f0c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #272] @ 22a414 <__cxa_atexit@plt+0x21e0c8> │ │ │ │ + ldr r7, [pc, #272] @ 22125c <__cxa_atexit@plt+0x214f10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #268] @ 22a418 <__cxa_atexit@plt+0x21e0cc> │ │ │ │ + ldr r9, [pc, #268] @ 221260 <__cxa_atexit@plt+0x214f14> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r6, #4]! │ │ │ │ sub r1, ip, #78 @ 0x4e │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ sub r1, ip, #50 @ 0x32 │ │ │ │ str r1, [r6, #132] @ 0x84 │ │ │ │ str r0, [r6, #108] @ 0x6c │ │ │ │ sub r1, ip, #61 @ 0x3d │ │ │ │ - ldr r3, [pc, #236] @ 22a41c <__cxa_atexit@plt+0x21e0d0> │ │ │ │ + ldr r3, [pc, #236] @ 221264 <__cxa_atexit@plt+0x214f18> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, ip, #71 @ 0x47 │ │ │ │ - ldr r2, [pc, #228] @ 22a420 <__cxa_atexit@plt+0x21e0d4> │ │ │ │ + ldr r2, [pc, #228] @ 221268 <__cxa_atexit@plt+0x214f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #224] @ 22a424 <__cxa_atexit@plt+0x21e0d8> │ │ │ │ + ldr sl, [pc, #224] @ 22126c <__cxa_atexit@plt+0x214f20> │ │ │ │ add sl, pc, sl │ │ │ │ sub r0, ip, #89 @ 0x59 │ │ │ │ str r8, [r6, #112] @ 0x70 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r9, [r6, #76] @ 0x4c │ │ │ │ str r8, [r6, #80] @ 0x50 │ │ │ │ str lr, [r6, #84] @ 0x54 │ │ │ │ @@ -555024,37 +545698,37 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r2, [r7, #36]! @ 0x24 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [r3, #12]! │ │ │ │ str r3, [r6, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #136] @ 22a428 <__cxa_atexit@plt+0x21e0dc> │ │ │ │ + ldr r2, [pc, #136] @ 221270 <__cxa_atexit@plt+0x214f24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ str r3, [r6, #116] @ 0x74 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #120] @ 22a42c <__cxa_atexit@plt+0x21e0e0> │ │ │ │ + ldr r2, [pc, #120] @ 221274 <__cxa_atexit@plt+0x214f28> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #48 @ 0x30 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ - ldr r7, [pc, #108] @ 22a430 <__cxa_atexit@plt+0x21e0e4> │ │ │ │ + ldr r7, [pc, #108] @ 221278 <__cxa_atexit@plt+0x214f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #96] @ 22a434 <__cxa_atexit@plt+0x21e0e8> │ │ │ │ + ldr r7, [pc, #96] @ 22127c <__cxa_atexit@plt+0x214f30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ str r8, [r6, #72] @ 0x48 │ │ │ │ str r6, [r6, #124] @ 0x7c │ │ │ │ sub r7, ip, #30 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 22a438 <__cxa_atexit@plt+0x21e0ec> │ │ │ │ + ldr r7, [pc, #64] @ 221280 <__cxa_atexit@plt+0x214f34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6b44 │ │ │ │ @@ -555064,220 +545738,220 @@ │ │ │ │ @ instruction: 0xffff7828 │ │ │ │ @ instruction: 0xffff6c74 │ │ │ │ @ instruction: 0xffff6b58 │ │ │ │ @ instruction: 0xffff6bd0 │ │ │ │ @ instruction: 0xffff7118 │ │ │ │ @ instruction: 0xffff7194 │ │ │ │ @ instruction: 0xffff7308 │ │ │ │ - tsteq sp, r0, lsl r5 │ │ │ │ - smlabteq sp, r0, r4, lr │ │ │ │ + tsteq lr, r8, lsr r0 │ │ │ │ + smlatteq lr, r8, pc, r6 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22a484 <__cxa_atexit@plt+0x21e138> │ │ │ │ - ldr r2, [pc, #40] @ 22a49c <__cxa_atexit@plt+0x21e150> │ │ │ │ + bcc 2212cc <__cxa_atexit@plt+0x214f80> │ │ │ │ + ldr r2, [pc, #40] @ 2212e4 <__cxa_atexit@plt+0x214f98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 22a4a0 <__cxa_atexit@plt+0x21e154> │ │ │ │ + ldr r7, [pc, #20] @ 2212e8 <__cxa_atexit@plt+0x214f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6904 │ │ │ │ - tsteq sp, r4, ror r4 │ │ │ │ - tsteq sp, r8, asr r4 │ │ │ │ + @ instruction: 0x010e6f9c │ │ │ │ + smlabbeq lr, r0, pc, r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22a4fc <__cxa_atexit@plt+0x21e1b0> │ │ │ │ - ldr r3, [pc, #60] @ 22a50c <__cxa_atexit@plt+0x21e1c0> │ │ │ │ + bhi 221344 <__cxa_atexit@plt+0x214ff8> │ │ │ │ + ldr r3, [pc, #60] @ 221354 <__cxa_atexit@plt+0x215008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #52] @ 22a510 <__cxa_atexit@plt+0x21e1c4> │ │ │ │ + ldr r2, [pc, #52] @ 221358 <__cxa_atexit@plt+0x21500c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #44] @ 22a514 <__cxa_atexit@plt+0x21e1c8> │ │ │ │ + ldr r1, [pc, #44] @ 22135c <__cxa_atexit@plt+0x215010> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ - ldr r7, [pc, #20] @ 22a518 <__cxa_atexit@plt+0x21e1cc> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ + ldr r7, [pc, #20] @ 221360 <__cxa_atexit@plt+0x215014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f2eb4 │ │ │ │ - @ instruction: 0x011f2e98 │ │ │ │ - tsteq pc, r4, ror #9 │ │ │ │ - smlabteq sp, r4, r4, lr │ │ │ │ - smlatteq sp, r4, r3, lr │ │ │ │ + tsteq pc, ip, rrx │ │ │ │ + tsteq pc, r0, asr r0 @ │ │ │ │ + @ instruction: 0x011fc890 │ │ │ │ + smlatteq lr, ip, pc, r6 @ │ │ │ │ + tsteq lr, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22a550 <__cxa_atexit@plt+0x21e204> │ │ │ │ + bhi 221398 <__cxa_atexit@plt+0x21504c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 22a558 <__cxa_atexit@plt+0x21e20c> │ │ │ │ + ldr r2, [pc, #24] @ 2213a0 <__cxa_atexit@plt+0x215054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr lr @ │ │ │ │ - smlatbeq sp, r0, r3, lr │ │ │ │ + tsteq pc, r8, ror #31 │ │ │ │ + smlabteq lr, r8, lr, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22a5dc <__cxa_atexit@plt+0x21e290> │ │ │ │ - ldr r3, [pc, #108] @ 22a5f4 <__cxa_atexit@plt+0x21e2a8> │ │ │ │ + bcc 221424 <__cxa_atexit@plt+0x2150d8> │ │ │ │ + ldr r3, [pc, #108] @ 22143c <__cxa_atexit@plt+0x2150f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 22a5f8 <__cxa_atexit@plt+0x21e2ac> │ │ │ │ + ldr lr, [pc, #104] @ 221440 <__cxa_atexit@plt+0x2150f4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #100] @ 22a5fc <__cxa_atexit@plt+0x21e2b0> │ │ │ │ + ldr r9, [pc, #100] @ 221444 <__cxa_atexit@plt+0x2150f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #20]! │ │ │ │ sub r3, r6, #38 @ 0x26 │ │ │ │ sub r2, r6, #31 │ │ │ │ - ldr r1, [pc, #80] @ 22a600 <__cxa_atexit@plt+0x21e2b4> │ │ │ │ + ldr r1, [pc, #80] @ 221448 <__cxa_atexit@plt+0x2150fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r7, #-16] │ │ │ │ str r8, [r7, #-12] │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r8, [r7, #-4] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r2, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 22a604 <__cxa_atexit@plt+0x21e2b8> │ │ │ │ + ldr r7, [pc, #32] @ 22144c <__cxa_atexit@plt+0x215100> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq pc, r4, lsl #29 │ │ │ │ - ldrdeq lr, [sp, -ip] │ │ │ │ - strdeq lr, [sp, -r4] │ │ │ │ + tsteq pc, ip, lsr r0 @ │ │ │ │ + tsteq lr, r4, lsl #30 │ │ │ │ + tsteq lr, ip, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22a658 <__cxa_atexit@plt+0x21e30c> │ │ │ │ - ldr r3, [pc, #60] @ 22a668 <__cxa_atexit@plt+0x21e31c> │ │ │ │ + bhi 2214a0 <__cxa_atexit@plt+0x215154> │ │ │ │ + ldr r3, [pc, #60] @ 2214b0 <__cxa_atexit@plt+0x215164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #52] @ 22a66c <__cxa_atexit@plt+0x21e320> │ │ │ │ + ldr r2, [pc, #52] @ 2214b4 <__cxa_atexit@plt+0x215168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #44] @ 22a670 <__cxa_atexit@plt+0x21e324> │ │ │ │ + ldr r1, [pc, #44] @ 2214b8 <__cxa_atexit@plt+0x21516c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ - ldr r7, [pc, #20] @ 22a674 <__cxa_atexit@plt+0x21e328> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ + ldr r7, [pc, #20] @ 2214bc <__cxa_atexit@plt+0x215170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr sp @ │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ - tsteq pc, r8, lsl #7 │ │ │ │ - tsteq sp, r8, ror #6 │ │ │ │ - smlabbeq sp, r4, r2, lr │ │ │ │ + tsteq pc, r0, lsl pc @ │ │ │ │ + @ instruction: 0x011fbef4 │ │ │ │ + tsteq pc, r4, lsr r7 @ │ │ │ │ + @ instruction: 0x010e6e90 │ │ │ │ + smlatbeq lr, ip, sp, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22a6d8 <__cxa_atexit@plt+0x21e38c> │ │ │ │ - ldr r2, [pc, #68] @ 22a6e4 <__cxa_atexit@plt+0x21e398> │ │ │ │ + bhi 221520 <__cxa_atexit@plt+0x2151d4> │ │ │ │ + ldr r2, [pc, #68] @ 22152c <__cxa_atexit@plt+0x2151e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22a6c8 <__cxa_atexit@plt+0x21e37c> │ │ │ │ + beq 221510 <__cxa_atexit@plt+0x2151c4> │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 22a6e8 <__cxa_atexit@plt+0x21e39c> │ │ │ │ + ldr r7, [pc, #44] @ 221530 <__cxa_atexit@plt+0x2151e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 22f2bc <__cxa_atexit@plt+0x222f70> │ │ │ │ + b 226104 <__cxa_atexit@plt+0x219db8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq pc, r0, lsl #27 │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ + tsteq pc, r8, lsr pc @ │ │ │ │ + tsteq lr, ip, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 22a714 <__cxa_atexit@plt+0x21e3c8> │ │ │ │ + ldr r3, [pc, #16] @ 22155c <__cxa_atexit@plt+0x215210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22f2bc <__cxa_atexit@plt+0x222f70> │ │ │ │ - tsteq pc, r8, lsr sp @ │ │ │ │ - smlatteq sp, r8, r1, lr │ │ │ │ + b 226104 <__cxa_atexit@plt+0x219db8> │ │ │ │ + @ instruction: 0x011fbef0 │ │ │ │ + tsteq lr, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22a7ac <__cxa_atexit@plt+0x21e460> │ │ │ │ - ldr r2, [pc, #152] @ 22a7d4 <__cxa_atexit@plt+0x21e488> │ │ │ │ + bhi 2215f4 <__cxa_atexit@plt+0x2152a8> │ │ │ │ + ldr r2, [pc, #152] @ 22161c <__cxa_atexit@plt+0x2152d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 22a7b8 <__cxa_atexit@plt+0x21e46c> │ │ │ │ - ldr r7, [pc, #128] @ 22a7dc <__cxa_atexit@plt+0x21e490> │ │ │ │ + bcc 221600 <__cxa_atexit@plt+0x2152b4> │ │ │ │ + ldr r7, [pc, #128] @ 221624 <__cxa_atexit@plt+0x2152d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 22a7e0 <__cxa_atexit@plt+0x21e494> │ │ │ │ + ldr r2, [pc, #124] @ 221628 <__cxa_atexit@plt+0x2152dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 22a7e4 <__cxa_atexit@plt+0x21e498> │ │ │ │ + ldr r9, [pc, #120] @ 22162c <__cxa_atexit@plt+0x2152e0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #116] @ 22a7e8 <__cxa_atexit@plt+0x21e49c> │ │ │ │ + ldr lr, [pc, #116] @ 221630 <__cxa_atexit@plt+0x2152e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ sub r1, r3, #27 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ sub r0, r3, #18 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ @@ -555288,52 +545962,52 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 22a7d8 <__cxa_atexit@plt+0x21e48c> │ │ │ │ + ldr r7, [pc, #24] @ 221620 <__cxa_atexit@plt+0x2152d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr ip @ │ │ │ │ - tsteq sp, r8, lsl r2 │ │ │ │ + tsteq pc, ip, ror #27 │ │ │ │ + tsteq lr, r0, asr #26 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ - tsteq pc, r0, asr #25 │ │ │ │ - tsteq sp, r4, lsl r1 │ │ │ │ + tsteq pc, r8, ror lr @ │ │ │ │ + tsteq lr, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22a880 <__cxa_atexit@plt+0x21e534> │ │ │ │ - ldr r2, [pc, #152] @ 22a8a8 <__cxa_atexit@plt+0x21e55c> │ │ │ │ + bhi 2216c8 <__cxa_atexit@plt+0x21537c> │ │ │ │ + ldr r2, [pc, #152] @ 2216f0 <__cxa_atexit@plt+0x2153a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 22a88c <__cxa_atexit@plt+0x21e540> │ │ │ │ - ldr r7, [pc, #128] @ 22a8b0 <__cxa_atexit@plt+0x21e564> │ │ │ │ + bcc 2216d4 <__cxa_atexit@plt+0x215388> │ │ │ │ + ldr r7, [pc, #128] @ 2216f8 <__cxa_atexit@plt+0x2153ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 22a8b4 <__cxa_atexit@plt+0x21e568> │ │ │ │ + ldr lr, [pc, #124] @ 2216fc <__cxa_atexit@plt+0x2153b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 22a8b8 <__cxa_atexit@plt+0x21e56c> │ │ │ │ + ldr r1, [pc, #120] @ 221700 <__cxa_atexit@plt+0x2153b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 22a8bc <__cxa_atexit@plt+0x21e570> │ │ │ │ + ldr r2, [pc, #104] @ 221704 <__cxa_atexit@plt+0x2153b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -555341,336 +546015,336 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 22a8ac <__cxa_atexit@plt+0x21e560> │ │ │ │ + ldr r7, [pc, #24] @ 2216f4 <__cxa_atexit@plt+0x2153a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror #22 │ │ │ │ - tsteq sp, ip, lsr #2 │ │ │ │ + tsteq pc, r8, lsl sp @ │ │ │ │ + tsteq lr, r4, asr ip │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - tsteq pc, r0, ror #23 │ │ │ │ - tsteq sp, r0, asr #32 │ │ │ │ + @ instruction: 0x011fbd98 │ │ │ │ + tsteq lr, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22a8f4 <__cxa_atexit@plt+0x21e5a8> │ │ │ │ + bhi 22173c <__cxa_atexit@plt+0x2153f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 22a8fc <__cxa_atexit@plt+0x21e5b0> │ │ │ │ + ldr r2, [pc, #24] @ 221744 <__cxa_atexit@plt+0x2153f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 23bb04 <__cxa_atexit@plt+0x22f7b8> │ │ │ │ + b 23294c <__cxa_atexit@plt+0x226600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsl #21 │ │ │ │ + tsteq pc, r4, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22a93c <__cxa_atexit@plt+0x21e5f0> │ │ │ │ + bhi 221784 <__cxa_atexit@plt+0x215438> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 22a944 <__cxa_atexit@plt+0x21e5f8> │ │ │ │ + ldr r2, [pc, #32] @ 22178c <__cxa_atexit@plt+0x215440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 22a948 <__cxa_atexit@plt+0x21e5fc> │ │ │ │ + ldr r5, [pc, #24] @ 221790 <__cxa_atexit@plt+0x215444> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - @ instruction: 0x011f2af8 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ + @ instruction: 0x011fbcb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22aa14 <__cxa_atexit@plt+0x21e6c8> │ │ │ │ + bhi 22185c <__cxa_atexit@plt+0x215510> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22aa1c <__cxa_atexit@plt+0x21e6d0> │ │ │ │ + bcc 221864 <__cxa_atexit@plt+0x215518> │ │ │ │ str r7, [r2, #-4] │ │ │ │ - ldr r1, [pc, #172] @ 22aa30 <__cxa_atexit@plt+0x21e6e4> │ │ │ │ + ldr r1, [pc, #172] @ 221878 <__cxa_atexit@plt+0x21552c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr lr, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r1, [r2, #-12] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ str r1, [r2, #-16] │ │ │ │ - ldr r1, [pc, #128] @ 22aa34 <__cxa_atexit@plt+0x21e6e8> │ │ │ │ + ldr r1, [pc, #128] @ 22187c <__cxa_atexit@plt+0x215530> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #124] @ 22aa38 <__cxa_atexit@plt+0x21e6ec> │ │ │ │ + ldr ip, [pc, #124] @ 221880 <__cxa_atexit@plt+0x215534> │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r2, #-20] @ 0xffffffec │ │ │ │ str ip, [r3, #16]! │ │ │ │ - ldr r1, [pc, #112] @ 22aa3c <__cxa_atexit@plt+0x21e6f0> │ │ │ │ + ldr r1, [pc, #112] @ 221884 <__cxa_atexit@plt+0x215538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #104] @ 22aa40 <__cxa_atexit@plt+0x21e6f4> │ │ │ │ + ldr ip, [pc, #104] @ 221888 <__cxa_atexit@plt+0x21553c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #100] @ 22aa44 <__cxa_atexit@plt+0x21e6f8> │ │ │ │ + ldr r2, [pc, #100] @ 22188c <__cxa_atexit@plt+0x215540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str ip, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - ldr r3, [pc, #60] @ 22aa48 <__cxa_atexit@plt+0x21e6fc> │ │ │ │ + ldr r3, [pc, #60] @ 221890 <__cxa_atexit@plt+0x215544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ mov r6, r3 │ │ │ │ - b 22aa24 <__cxa_atexit@plt+0x21e6d8> │ │ │ │ + b 22186c <__cxa_atexit@plt+0x215520> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #19 │ │ │ │ + tsteq pc, r4, lsr #23 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x011f29b8 │ │ │ │ - @ instruction: 0x011f2994 │ │ │ │ - tsteq pc, r8, lsl #19 │ │ │ │ - tsteq pc, ip, lsl sl @ │ │ │ │ + tsteq pc, r0, ror fp @ │ │ │ │ + tsteq pc, ip, asr #22 │ │ │ │ + tsteq pc, r0, asr #22 │ │ │ │ + @ instruction: 0x011fbbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22aac0 <__cxa_atexit@plt+0x21e774> │ │ │ │ - ldr r1, [pc, #68] @ 22aad0 <__cxa_atexit@plt+0x21e784> │ │ │ │ + bcc 221908 <__cxa_atexit@plt+0x2155bc> │ │ │ │ + ldr r1, [pc, #68] @ 221918 <__cxa_atexit@plt+0x2155cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #48] @ 22aad4 <__cxa_atexit@plt+0x21e788> │ │ │ │ + ldr r0, [pc, #48] @ 22191c <__cxa_atexit@plt+0x2155d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 22aad8 <__cxa_atexit@plt+0x21e78c> │ │ │ │ + ldr r7, [pc, #40] @ 221920 <__cxa_atexit@plt+0x2155d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 11580a8 <__cxa_atexit@plt+0x114bd5c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #19 │ │ │ │ - tsteq pc, r8, asr #17 │ │ │ │ - tsteq pc, r4, lsr #2 │ │ │ │ + tsteq pc, ip, asr fp @ │ │ │ │ + tsteq pc, r0, lsl #21 │ │ │ │ + tsteq pc, r0, asr #5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 22ab74 <__cxa_atexit@plt+0x21e828> │ │ │ │ + bhi 2219bc <__cxa_atexit@plt+0x215670> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22ab80 <__cxa_atexit@plt+0x21e834> │ │ │ │ + bcc 2219c8 <__cxa_atexit@plt+0x21567c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 22ab90 <__cxa_atexit@plt+0x21e844> │ │ │ │ + ldr r1, [pc, #128] @ 2219d8 <__cxa_atexit@plt+0x21568c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r3, r8, r9, sl} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r0, [pc, #100] @ 22ab94 <__cxa_atexit@plt+0x21e848> │ │ │ │ + ldr r0, [pc, #100] @ 2219dc <__cxa_atexit@plt+0x215690> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #92] @ 22ab98 <__cxa_atexit@plt+0x21e84c> │ │ │ │ + ldr r0, [pc, #92] @ 2219e0 <__cxa_atexit@plt+0x215694> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r2, #8] │ │ │ │ str ip, [r2, #12] │ │ │ │ add r0, r2, #16 │ │ │ │ stm r0, {r3, r8, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22ab68 <__cxa_atexit@plt+0x21e81c> │ │ │ │ + beq 2219b0 <__cxa_atexit@plt+0x215664> │ │ │ │ mov r5, lr │ │ │ │ - b 22aba4 <__cxa_atexit@plt+0x21e858> │ │ │ │ + b 2219ec <__cxa_atexit@plt+0x2156a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror #16 │ │ │ │ + tsteq pc, r8, lsl sl @ │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 22abf4 <__cxa_atexit@plt+0x21e8a8> │ │ │ │ + bne 221a3c <__cxa_atexit@plt+0x2156f0> │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ac2c <__cxa_atexit@plt+0x21e8e0> │ │ │ │ - ldr r2, [pc, #128] @ 22ac50 <__cxa_atexit@plt+0x21e904> │ │ │ │ + bcc 221a74 <__cxa_atexit@plt+0x215728> │ │ │ │ + ldr r2, [pc, #128] @ 221a98 <__cxa_atexit@plt+0x21574c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #100] @ 22ac54 <__cxa_atexit@plt+0x21e908> │ │ │ │ + ldr r8, [pc, #100] @ 221a9c <__cxa_atexit@plt+0x215750> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ac38 <__cxa_atexit@plt+0x21e8ec> │ │ │ │ - ldr r2, [pc, #60] @ 22ac44 <__cxa_atexit@plt+0x21e8f8> │ │ │ │ + bcc 221a80 <__cxa_atexit@plt+0x215734> │ │ │ │ + ldr r2, [pc, #60] @ 221a8c <__cxa_atexit@plt+0x215740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ 22ac48 <__cxa_atexit@plt+0x21e8fc> │ │ │ │ + ldr r1, [pc, #52] @ 221a90 <__cxa_atexit@plt+0x215744> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r9, {r1, r2, r3} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #36] @ 22ac4c <__cxa_atexit@plt+0x21e900> │ │ │ │ + ldr r8, [pc, #36] @ 221a94 <__cxa_atexit@plt+0x215748> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tsteq pc, r8, lsr #16 │ │ │ │ - tsteq pc, r8, asr r7 @ │ │ │ │ - @ instruction: 0x011f2fb0 │ │ │ │ + tsteq pc, r0, ror #19 │ │ │ │ + tsteq pc, r0, lsl r9 @ │ │ │ │ + tsteq pc, ip, asr #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq pc, ip, lsr sp @ │ │ │ │ + @ instruction: 0x011fbef4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ace4 <__cxa_atexit@plt+0x21e998> │ │ │ │ + bcc 221b2c <__cxa_atexit@plt+0x2157e0> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ ldr r5, [r5] │ │ │ │ - ldr r7, [pc, #92] @ 22acf4 <__cxa_atexit@plt+0x21e9a8> │ │ │ │ + ldr r7, [pc, #92] @ 221b3c <__cxa_atexit@plt+0x2157f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #84] @ 22acf8 <__cxa_atexit@plt+0x21e9ac> │ │ │ │ + ldr r7, [pc, #84] @ 221b40 <__cxa_atexit@plt+0x2157f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ - ldr r5, [pc, #48] @ 22acfc <__cxa_atexit@plt+0x21e9b0> │ │ │ │ + ldr r5, [pc, #48] @ 221b44 <__cxa_atexit@plt+0x2157f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x011f26dc │ │ │ │ - tsteq pc, r0, lsr #13 │ │ │ │ + @ instruction: 0x011fb894 │ │ │ │ + tsteq pc, r8, asr r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22adc0 <__cxa_atexit@plt+0x21ea74> │ │ │ │ - ldr r2, [pc, #192] @ 22ade0 <__cxa_atexit@plt+0x21ea94> │ │ │ │ + bhi 221c08 <__cxa_atexit@plt+0x2158bc> │ │ │ │ + ldr r2, [pc, #192] @ 221c28 <__cxa_atexit@plt+0x2158dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 22adb0 <__cxa_atexit@plt+0x21ea64> │ │ │ │ + beq 221bf8 <__cxa_atexit@plt+0x2158ac> │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22adc8 <__cxa_atexit@plt+0x21ea7c> │ │ │ │ - ldr r0, [pc, #136] @ 22ade4 <__cxa_atexit@plt+0x21ea98> │ │ │ │ + bcc 221c10 <__cxa_atexit@plt+0x2158c4> │ │ │ │ + ldr r0, [pc, #136] @ 221c2c <__cxa_atexit@plt+0x2158e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldmib r7, {r1, r2, lr} │ │ │ │ str r0, [r6, #4]! │ │ │ │ ldmda r5, {r0, ip} │ │ │ │ - ldr r7, [pc, #120] @ 22ade8 <__cxa_atexit@plt+0x21ea9c> │ │ │ │ + ldr r7, [pc, #120] @ 221c30 <__cxa_atexit@plt+0x2158e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - ldr r2, [pc, #84] @ 22adec <__cxa_atexit@plt+0x21eaa0> │ │ │ │ + ldr r2, [pc, #84] @ 221c34 <__cxa_atexit@plt+0x2158e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ @@ -555684,396 +546358,396 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ - @ instruction: 0x011f25d4 │ │ │ │ + tsteq pc, r8, asr #15 │ │ │ │ + tsteq pc, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ae74 <__cxa_atexit@plt+0x21eb28> │ │ │ │ - ldr r0, [pc, #104] @ 22ae88 <__cxa_atexit@plt+0x21eb3c> │ │ │ │ + bcc 221cbc <__cxa_atexit@plt+0x215970> │ │ │ │ + ldr r0, [pc, #104] @ 221cd0 <__cxa_atexit@plt+0x215984> │ │ │ │ add r0, pc, r0 │ │ │ │ ldmib r7, {r1, r2, lr} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #84] @ 22ae8c <__cxa_atexit@plt+0x21eb40> │ │ │ │ + ldr r7, [pc, #84] @ 221cd4 <__cxa_atexit@plt+0x215988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ - ldr r2, [pc, #48] @ 22ae90 <__cxa_atexit@plt+0x21eb44> │ │ │ │ + ldr r2, [pc, #48] @ 221cd8 <__cxa_atexit@plt+0x21598c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - tsteq pc, r8, asr #10 │ │ │ │ - tsteq pc, ip, lsl #10 │ │ │ │ - tsteq sp, ip, ror #20 │ │ │ │ + tsteq pc, r0, lsl #14 │ │ │ │ + tsteq pc, r4, asr #13 │ │ │ │ + @ instruction: 0x010e6594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22aec8 <__cxa_atexit@plt+0x21eb7c> │ │ │ │ + bhi 221d10 <__cxa_atexit@plt+0x2159c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 22aed0 <__cxa_atexit@plt+0x21eb84> │ │ │ │ + ldr r2, [pc, #24] @ 221d18 <__cxa_atexit@plt+0x2159cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f24b8 │ │ │ │ + tsteq pc, r0, ror r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22af24 <__cxa_atexit@plt+0x21ebd8> │ │ │ │ + bhi 221d6c <__cxa_atexit@plt+0x215a20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22af2c <__cxa_atexit@plt+0x21ebe0> │ │ │ │ + ldr lr, [pc, #52] @ 221d74 <__cxa_atexit@plt+0x215a28> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22af30 <__cxa_atexit@plt+0x21ebe4> │ │ │ │ + ldr r0, [pc, #48] @ 221d78 <__cxa_atexit@plt+0x215a2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22af34 <__cxa_atexit@plt+0x21ebe8> │ │ │ │ + ldr r1, [pc, #40] @ 221d7c <__cxa_atexit@plt+0x215a30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror r4 @ │ │ │ │ - tsteq pc, r4, ror r4 @ │ │ │ │ - tsteq pc, r0, lsr #10 │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ + tsteq pc, ip, lsr #12 │ │ │ │ + @ instruction: 0x011fb6d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22af6c <__cxa_atexit@plt+0x21ec20> │ │ │ │ + bhi 221db4 <__cxa_atexit@plt+0x215a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22af74 <__cxa_atexit@plt+0x21ec28> │ │ │ │ + ldr r1, [pc, #24] @ 221dbc <__cxa_atexit@plt+0x215a70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl r4 @ │ │ │ │ + tsteq pc, ip, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22affc <__cxa_atexit@plt+0x21ecb0> │ │ │ │ + bhi 221e44 <__cxa_atexit@plt+0x215af8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b004 <__cxa_atexit@plt+0x21ecb8> │ │ │ │ - ldr r1, [pc, #108] @ 22b018 <__cxa_atexit@plt+0x21eccc> │ │ │ │ + bcc 221e4c <__cxa_atexit@plt+0x215b00> │ │ │ │ + ldr r1, [pc, #108] @ 221e60 <__cxa_atexit@plt+0x215b14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 22b01c <__cxa_atexit@plt+0x21ecd0> │ │ │ │ + ldr r0, [pc, #104] @ 221e64 <__cxa_atexit@plt+0x215b18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22b020 <__cxa_atexit@plt+0x21ecd4> │ │ │ │ + ldr r1, [pc, #76] @ 221e68 <__cxa_atexit@plt+0x215b1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22b024 <__cxa_atexit@plt+0x21ecd8> │ │ │ │ + ldr lr, [pc, #68] @ 221e6c <__cxa_atexit@plt+0x215b20> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 22b00c <__cxa_atexit@plt+0x21ecc0> │ │ │ │ + b 221e54 <__cxa_atexit@plt+0x215b08> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011f23bc │ │ │ │ - tsteq pc, r8, lsr #7 │ │ │ │ - tsteq pc, ip, lsl #7 │ │ │ │ + tsteq pc, r4, ror r5 @ │ │ │ │ + tsteq pc, r0, ror #10 │ │ │ │ + tsteq pc, r4, asr #10 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b09c <__cxa_atexit@plt+0x21ed50> │ │ │ │ - ldr lr, [pc, #96] @ 22b0ac <__cxa_atexit@plt+0x21ed60> │ │ │ │ + bcc 221ee4 <__cxa_atexit@plt+0x215b98> │ │ │ │ + ldr lr, [pc, #96] @ 221ef4 <__cxa_atexit@plt+0x215ba8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22b0b0 <__cxa_atexit@plt+0x21ed64> │ │ │ │ + ldr r0, [pc, #64] @ 221ef8 <__cxa_atexit@plt+0x215bac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22b0b4 <__cxa_atexit@plt+0x21ed68> │ │ │ │ + ldr lr, [pc, #56] @ 221efc <__cxa_atexit@plt+0x215bb0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, sl, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, ip, lsl #6 │ │ │ │ - @ instruction: 0x011f22f0 │ │ │ │ + tsteq pc, r4, asr #9 │ │ │ │ + tsteq pc, r8, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22b118 <__cxa_atexit@plt+0x21edcc> │ │ │ │ - ldr lr, [pc, #72] @ 22b128 <__cxa_atexit@plt+0x21eddc> │ │ │ │ + bcc 221f60 <__cxa_atexit@plt+0x215c14> │ │ │ │ + ldr lr, [pc, #72] @ 221f70 <__cxa_atexit@plt+0x215c24> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 22b12c <__cxa_atexit@plt+0x21ede0> │ │ │ │ + ldr lr, [pc, #48] @ 221f74 <__cxa_atexit@plt+0x215c28> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rscseq r3, r5, r4, lsr #8 │ │ │ │ + rscseq ip, r5, pc, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22b194 <__cxa_atexit@plt+0x21ee48> │ │ │ │ + bhi 221fdc <__cxa_atexit@plt+0x215c90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b1a0 <__cxa_atexit@plt+0x21ee54> │ │ │ │ - ldr r1, [pc, #80] @ 22b1b0 <__cxa_atexit@plt+0x21ee64> │ │ │ │ + bcc 221fe8 <__cxa_atexit@plt+0x215c9c> │ │ │ │ + ldr r1, [pc, #80] @ 221ff8 <__cxa_atexit@plt+0x215cac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22b1b4 <__cxa_atexit@plt+0x21ee68> │ │ │ │ + ldr r5, [pc, #72] @ 221ffc <__cxa_atexit@plt+0x215cb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22b1b8 <__cxa_atexit@plt+0x21ee6c> │ │ │ │ + ldr r0, [pc, #56] @ 222000 <__cxa_atexit@plt+0x215cb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl r2 @ │ │ │ │ - @ instruction: 0x011f21fc │ │ │ │ - tsteq pc, ip, ror #3 │ │ │ │ + tsteq pc, r8, asr #7 │ │ │ │ + @ instruction: 0x011fb3b4 │ │ │ │ + tsteq pc, r4, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22b240 <__cxa_atexit@plt+0x21eef4> │ │ │ │ + bhi 222088 <__cxa_atexit@plt+0x215d3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b248 <__cxa_atexit@plt+0x21eefc> │ │ │ │ - ldr r1, [pc, #108] @ 22b25c <__cxa_atexit@plt+0x21ef10> │ │ │ │ + bcc 222090 <__cxa_atexit@plt+0x215d44> │ │ │ │ + ldr r1, [pc, #108] @ 2220a4 <__cxa_atexit@plt+0x215d58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 22b260 <__cxa_atexit@plt+0x21ef14> │ │ │ │ + ldr r0, [pc, #104] @ 2220a8 <__cxa_atexit@plt+0x215d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22b264 <__cxa_atexit@plt+0x21ef18> │ │ │ │ + ldr r1, [pc, #76] @ 2220ac <__cxa_atexit@plt+0x215d60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22b268 <__cxa_atexit@plt+0x21ef1c> │ │ │ │ + ldr lr, [pc, #68] @ 2220b0 <__cxa_atexit@plt+0x215d64> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 22b250 <__cxa_atexit@plt+0x21ef04> │ │ │ │ + b 222098 <__cxa_atexit@plt+0x215d4c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, ror r1 @ │ │ │ │ - tsteq pc, r4, ror #2 │ │ │ │ - tsteq pc, r8, asr #2 │ │ │ │ + tsteq pc, r0, lsr r3 @ │ │ │ │ + tsteq pc, ip, lsl r3 @ │ │ │ │ + tsteq pc, r0, lsl #6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b2e0 <__cxa_atexit@plt+0x21ef94> │ │ │ │ - ldr lr, [pc, #96] @ 22b2f0 <__cxa_atexit@plt+0x21efa4> │ │ │ │ + bcc 222128 <__cxa_atexit@plt+0x215ddc> │ │ │ │ + ldr lr, [pc, #96] @ 222138 <__cxa_atexit@plt+0x215dec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ ldr r8, [r7, #24] │ │ │ │ ldr r9, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22b2f4 <__cxa_atexit@plt+0x21efa8> │ │ │ │ + ldr r0, [pc, #64] @ 22213c <__cxa_atexit@plt+0x215df0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22b2f8 <__cxa_atexit@plt+0x21efac> │ │ │ │ + ldr lr, [pc, #56] @ 222140 <__cxa_atexit@plt+0x215df4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, sl, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq pc, r8, asr #1 │ │ │ │ - tsteq pc, ip, lsr #1 │ │ │ │ + tsteq pc, r0, lsl #5 │ │ │ │ + tsteq pc, r4, ror #4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22b36c <__cxa_atexit@plt+0x21f020> │ │ │ │ + bhi 2221b4 <__cxa_atexit@plt+0x215e68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b374 <__cxa_atexit@plt+0x21f028> │ │ │ │ - ldr lr, [pc, #88] @ 22b388 <__cxa_atexit@plt+0x21f03c> │ │ │ │ + bcc 2221bc <__cxa_atexit@plt+0x215e70> │ │ │ │ + ldr lr, [pc, #88] @ 2221d0 <__cxa_atexit@plt+0x215e84> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 22b38c <__cxa_atexit@plt+0x21f040> │ │ │ │ + ldr r1, [pc, #84] @ 2221d4 <__cxa_atexit@plt+0x215e88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 22b390 <__cxa_atexit@plt+0x21f044> │ │ │ │ + ldr r8, [pc, #56] @ 2221d8 <__cxa_atexit@plt+0x215e8c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 22b37c <__cxa_atexit@plt+0x21f030> │ │ │ │ + b 2221c4 <__cxa_atexit@plt+0x215e78> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ - rscseq r3, r5, r8, asr #3 │ │ │ │ + @ instruction: 0x011fb1f0 │ │ │ │ + rscseq ip, r5, r3, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b408 <__cxa_atexit@plt+0x21f0bc> │ │ │ │ - ldr lr, [pc, #92] @ 22b418 <__cxa_atexit@plt+0x21f0cc> │ │ │ │ + bcc 222250 <__cxa_atexit@plt+0x215f04> │ │ │ │ + ldr lr, [pc, #92] @ 222260 <__cxa_atexit@plt+0x215f14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 22b41c <__cxa_atexit@plt+0x21f0d0> │ │ │ │ + ldr r7, [pc, #68] @ 222264 <__cxa_atexit@plt+0x215f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 22b420 <__cxa_atexit@plt+0x21f0d4> │ │ │ │ + ldr lr, [pc, #60] @ 222268 <__cxa_atexit@plt+0x215f1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, sl, lr} │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ @@ -556081,63 +546755,63 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, lsr #31 │ │ │ │ - tsteq pc, r8, lsl #31 │ │ │ │ + tsteq pc, r0, ror #2 │ │ │ │ + tsteq pc, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22b464 <__cxa_atexit@plt+0x21f118> │ │ │ │ + bhi 2222ac <__cxa_atexit@plt+0x215f60> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 22b46c <__cxa_atexit@plt+0x21f120> │ │ │ │ + ldr r1, [pc, #36] @ 2222b4 <__cxa_atexit@plt+0x215f68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 22b470 <__cxa_atexit@plt+0x21f124> │ │ │ │ + ldr r7, [pc, #28] @ 2222b8 <__cxa_atexit@plt+0x215f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr #30 │ │ │ │ - tsteq pc, r0, lsr #30 │ │ │ │ - tsteq sp, r0, rrx │ │ │ │ + tsteq pc, r0, ror #1 │ │ │ │ + ldrsbeq fp, [pc, -r8] │ │ │ │ + smlabbeq lr, r8, fp, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22b518 <__cxa_atexit@plt+0x21f1cc> │ │ │ │ - ldr lr, [pc, #184] @ 22b54c <__cxa_atexit@plt+0x21f200> │ │ │ │ + bhi 222360 <__cxa_atexit@plt+0x216014> │ │ │ │ + ldr lr, [pc, #184] @ 222394 <__cxa_atexit@plt+0x216048> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #172] @ 22b550 <__cxa_atexit@plt+0x21f204> │ │ │ │ + ldr r1, [pc, #172] @ 222398 <__cxa_atexit@plt+0x21604c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - beq 22b508 <__cxa_atexit@plt+0x21f1bc> │ │ │ │ + beq 222350 <__cxa_atexit@plt+0x216004> │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r7, [r2, #7] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 22b520 <__cxa_atexit@plt+0x21f1d4> │ │ │ │ - ldr lr, [pc, #124] @ 22b558 <__cxa_atexit@plt+0x21f20c> │ │ │ │ + bcc 222368 <__cxa_atexit@plt+0x21601c> │ │ │ │ + ldr lr, [pc, #124] @ 2223a0 <__cxa_atexit@plt+0x216054> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #120] @ 22b55c <__cxa_atexit@plt+0x21f210> │ │ │ │ + ldr r8, [pc, #120] @ 2223a4 <__cxa_atexit@plt+0x216058> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ @@ -556146,345 +546820,345 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 22b554 <__cxa_atexit@plt+0x21f208> │ │ │ │ + ldr r7, [pc, #44] @ 22239c <__cxa_atexit@plt+0x216050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #11 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq pc, ip, asr #29 │ │ │ │ - @ instruction: 0x010dcfb4 │ │ │ │ + tsteq pc, r4, lsl #1 │ │ │ │ + ldrdeq r5, [lr, -ip] │ │ │ │ @ instruction: 0xfffd44d0 │ │ │ │ @ instruction: 0xfffd4a94 │ │ │ │ - tsteq sp, r4, ror pc │ │ │ │ + @ instruction: 0x010e5a9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 22b5c0 <__cxa_atexit@plt+0x21f274> │ │ │ │ - ldr lr, [pc, #80] @ 22b5e8 <__cxa_atexit@plt+0x21f29c> │ │ │ │ + bcc 222408 <__cxa_atexit@plt+0x2160bc> │ │ │ │ + ldr lr, [pc, #80] @ 222430 <__cxa_atexit@plt+0x2160e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 22b5ec <__cxa_atexit@plt+0x21f2a0> │ │ │ │ + ldr r8, [pc, #76] @ 222434 <__cxa_atexit@plt+0x2160e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 22b5f0 <__cxa_atexit@plt+0x21f2a4> │ │ │ │ + ldr r7, [pc, #40] @ 222438 <__cxa_atexit@plt+0x2160ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #11 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffd4414 │ │ │ │ @ instruction: 0xfffd49d8 │ │ │ │ - tsteq sp, r4, lsl pc │ │ │ │ + tsteq lr, ip, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22b644 <__cxa_atexit@plt+0x21f2f8> │ │ │ │ + bhi 22248c <__cxa_atexit@plt+0x216140> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22b64c <__cxa_atexit@plt+0x21f300> │ │ │ │ + ldr lr, [pc, #52] @ 222494 <__cxa_atexit@plt+0x216148> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22b650 <__cxa_atexit@plt+0x21f304> │ │ │ │ + ldr r0, [pc, #48] @ 222498 <__cxa_atexit@plt+0x21614c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22b654 <__cxa_atexit@plt+0x21f308> │ │ │ │ + ldr r1, [pc, #40] @ 22249c <__cxa_atexit@plt+0x216150> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr sp @ │ │ │ │ - tsteq pc, r4, asr sp @ │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ + tsteq pc, r0, lsl pc @ │ │ │ │ + tsteq pc, ip, lsl #30 │ │ │ │ + @ instruction: 0x011fafb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22b68c <__cxa_atexit@plt+0x21f340> │ │ │ │ + bhi 2224d4 <__cxa_atexit@plt+0x216188> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22b694 <__cxa_atexit@plt+0x21f348> │ │ │ │ + ldr r1, [pc, #24] @ 2224dc <__cxa_atexit@plt+0x216190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f1cf4 │ │ │ │ + tsteq pc, ip, lsr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22b718 <__cxa_atexit@plt+0x21f3cc> │ │ │ │ + bhi 222560 <__cxa_atexit@plt+0x216214> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b720 <__cxa_atexit@plt+0x21f3d4> │ │ │ │ - ldr r1, [pc, #104] @ 22b734 <__cxa_atexit@plt+0x21f3e8> │ │ │ │ + bcc 222568 <__cxa_atexit@plt+0x21621c> │ │ │ │ + ldr r1, [pc, #104] @ 22257c <__cxa_atexit@plt+0x216230> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 22b738 <__cxa_atexit@plt+0x21f3ec> │ │ │ │ + ldr r0, [pc, #100] @ 222580 <__cxa_atexit@plt+0x216234> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22b73c <__cxa_atexit@plt+0x21f3f0> │ │ │ │ + ldr r1, [pc, #76] @ 222584 <__cxa_atexit@plt+0x216238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22b740 <__cxa_atexit@plt+0x21f3f4> │ │ │ │ + ldr lr, [pc, #68] @ 222588 <__cxa_atexit@plt+0x21623c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 22b728 <__cxa_atexit@plt+0x21f3dc> │ │ │ │ + b 222570 <__cxa_atexit@plt+0x216224> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011f1c9c │ │ │ │ - tsteq pc, ip, lsl #25 │ │ │ │ - tsteq pc, r0, ror ip @ │ │ │ │ + tsteq pc, r4, asr lr @ │ │ │ │ + tsteq pc, r4, asr #28 │ │ │ │ + tsteq pc, r8, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b7b0 <__cxa_atexit@plt+0x21f464> │ │ │ │ - ldr lr, [pc, #88] @ 22b7c0 <__cxa_atexit@plt+0x21f474> │ │ │ │ + bcc 2225f8 <__cxa_atexit@plt+0x2162ac> │ │ │ │ + ldr lr, [pc, #88] @ 222608 <__cxa_atexit@plt+0x2162bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22b7c4 <__cxa_atexit@plt+0x21f478> │ │ │ │ + ldr r0, [pc, #64] @ 22260c <__cxa_atexit@plt+0x2162c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22b7c8 <__cxa_atexit@plt+0x21f47c> │ │ │ │ + ldr lr, [pc, #56] @ 222610 <__cxa_atexit@plt+0x2162c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011f1bf8 │ │ │ │ - @ instruction: 0x011f1bdc │ │ │ │ + @ instruction: 0x011fadb0 │ │ │ │ + @ instruction: 0x011fad94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22b824 <__cxa_atexit@plt+0x21f4d8> │ │ │ │ - ldr r2, [pc, #64] @ 22b834 <__cxa_atexit@plt+0x21f4e8> │ │ │ │ + bcc 22266c <__cxa_atexit@plt+0x216320> │ │ │ │ + ldr r2, [pc, #64] @ 22267c <__cxa_atexit@plt+0x216330> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 22b838 <__cxa_atexit@plt+0x21f4ec> │ │ │ │ + ldr lr, [pc, #48] @ 222680 <__cxa_atexit@plt+0x216334> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrsbteq r2, [r5], #145 @ 0x91 │ │ │ │ + rscseq fp, r5, ip, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22b8a0 <__cxa_atexit@plt+0x21f554> │ │ │ │ + bhi 2226e8 <__cxa_atexit@plt+0x21639c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b8ac <__cxa_atexit@plt+0x21f560> │ │ │ │ - ldr r1, [pc, #80] @ 22b8bc <__cxa_atexit@plt+0x21f570> │ │ │ │ + bcc 2226f4 <__cxa_atexit@plt+0x2163a8> │ │ │ │ + ldr r1, [pc, #80] @ 222704 <__cxa_atexit@plt+0x2163b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22b8c0 <__cxa_atexit@plt+0x21f574> │ │ │ │ + ldr r5, [pc, #72] @ 222708 <__cxa_atexit@plt+0x2163bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22b8c4 <__cxa_atexit@plt+0x21f578> │ │ │ │ + ldr r0, [pc, #56] @ 22270c <__cxa_atexit@plt+0x2163c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl #22 │ │ │ │ - @ instruction: 0x011f1af0 │ │ │ │ - tsteq pc, r0, ror #21 │ │ │ │ + @ instruction: 0x011facbc │ │ │ │ + tsteq pc, r8, lsr #25 │ │ │ │ + @ instruction: 0x011fac98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22b948 <__cxa_atexit@plt+0x21f5fc> │ │ │ │ + bhi 222790 <__cxa_atexit@plt+0x216444> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22b950 <__cxa_atexit@plt+0x21f604> │ │ │ │ - ldr r1, [pc, #104] @ 22b964 <__cxa_atexit@plt+0x21f618> │ │ │ │ + bcc 222798 <__cxa_atexit@plt+0x21644c> │ │ │ │ + ldr r1, [pc, #104] @ 2227ac <__cxa_atexit@plt+0x216460> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 22b968 <__cxa_atexit@plt+0x21f61c> │ │ │ │ + ldr r0, [pc, #100] @ 2227b0 <__cxa_atexit@plt+0x216464> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22b96c <__cxa_atexit@plt+0x21f620> │ │ │ │ + ldr r1, [pc, #76] @ 2227b4 <__cxa_atexit@plt+0x216468> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22b970 <__cxa_atexit@plt+0x21f624> │ │ │ │ + ldr lr, [pc, #68] @ 2227b8 <__cxa_atexit@plt+0x21646c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 22b958 <__cxa_atexit@plt+0x21f60c> │ │ │ │ + b 2227a0 <__cxa_atexit@plt+0x216454> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, ip, ror #20 │ │ │ │ - tsteq pc, ip, asr sl @ │ │ │ │ - tsteq pc, r0, asr #20 │ │ │ │ + tsteq pc, r4, lsr #24 │ │ │ │ + tsteq pc, r4, lsl ip @ │ │ │ │ + @ instruction: 0x011fabf8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22b9e0 <__cxa_atexit@plt+0x21f694> │ │ │ │ - ldr lr, [pc, #88] @ 22b9f0 <__cxa_atexit@plt+0x21f6a4> │ │ │ │ + bcc 222828 <__cxa_atexit@plt+0x2164dc> │ │ │ │ + ldr lr, [pc, #88] @ 222838 <__cxa_atexit@plt+0x2164ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22b9f4 <__cxa_atexit@plt+0x21f6a8> │ │ │ │ + ldr r0, [pc, #64] @ 22283c <__cxa_atexit@plt+0x2164f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22b9f8 <__cxa_atexit@plt+0x21f6ac> │ │ │ │ + ldr lr, [pc, #56] @ 222840 <__cxa_atexit@plt+0x2164f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq pc, r8, asr #19 │ │ │ │ - tsteq pc, ip, lsr #19 │ │ │ │ + tsteq pc, r0, lsl #23 │ │ │ │ + tsteq pc, r4, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ba6c <__cxa_atexit@plt+0x21f720> │ │ │ │ + bhi 2228b4 <__cxa_atexit@plt+0x216568> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ba78 <__cxa_atexit@plt+0x21f72c> │ │ │ │ - ldr lr, [pc, #92] @ 22ba88 <__cxa_atexit@plt+0x21f73c> │ │ │ │ + bcc 2228c0 <__cxa_atexit@plt+0x216574> │ │ │ │ + ldr lr, [pc, #92] @ 2228d0 <__cxa_atexit@plt+0x216584> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 22ba8c <__cxa_atexit@plt+0x21f740> │ │ │ │ + ldr r1, [pc, #88] @ 2228d4 <__cxa_atexit@plt+0x216588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 22ba90 <__cxa_atexit@plt+0x21f744> │ │ │ │ + ldr r8, [pc, #64] @ 2228d8 <__cxa_atexit@plt+0x21658c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -556493,157 +547167,157 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, ip, lsr r9 @ │ │ │ │ - rscseq r2, r5, r9, lsl #15 │ │ │ │ + @ instruction: 0x011faaf4 │ │ │ │ + rscseq fp, r5, r4, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22bb04 <__cxa_atexit@plt+0x21f7b8> │ │ │ │ - ldr lr, [pc, #88] @ 22bb14 <__cxa_atexit@plt+0x21f7c8> │ │ │ │ + bcc 22294c <__cxa_atexit@plt+0x216600> │ │ │ │ + ldr lr, [pc, #88] @ 22295c <__cxa_atexit@plt+0x216610> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 22bb18 <__cxa_atexit@plt+0x21f7cc> │ │ │ │ + ldr r1, [pc, #84] @ 222960 <__cxa_atexit@plt+0x216614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22bb1c <__cxa_atexit@plt+0x21f7d0> │ │ │ │ + ldr lr, [pc, #56] @ 222964 <__cxa_atexit@plt+0x216618> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011f18bc │ │ │ │ - tsteq pc, r8, lsl #17 │ │ │ │ - @ instruction: 0x010dc9b0 │ │ │ │ + tsteq pc, r4, ror sl @ │ │ │ │ + tsteq pc, r0, asr #20 │ │ │ │ + ldrdeq r5, [lr, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22bb80 <__cxa_atexit@plt+0x21f834> │ │ │ │ - ldr r3, [pc, #68] @ 22bb88 <__cxa_atexit@plt+0x21f83c> │ │ │ │ + bhi 2229c8 <__cxa_atexit@plt+0x21667c> │ │ │ │ + ldr r3, [pc, #68] @ 2229d0 <__cxa_atexit@plt+0x216684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ ldr r7, [r7, #14] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 22bb74 <__cxa_atexit@plt+0x21f828> │ │ │ │ + beq 2229bc <__cxa_atexit@plt+0x216670> │ │ │ │ mov r7, r9 │ │ │ │ - b 22bb98 <__cxa_atexit@plt+0x21f84c> │ │ │ │ + b 2229e0 <__cxa_atexit@plt+0x216694> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, r8, asr #18 │ │ │ │ + tsteq lr, r0, ror r4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 22bbdc <__cxa_atexit@plt+0x21f890> │ │ │ │ - ldr lr, [pc, #96] @ 22bc18 <__cxa_atexit@plt+0x21f8cc> │ │ │ │ + bne 222a24 <__cxa_atexit@plt+0x2166d8> │ │ │ │ + ldr lr, [pc, #96] @ 222a60 <__cxa_atexit@plt+0x216714> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r3, #2 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 22bc0c <__cxa_atexit@plt+0x21f8c0> │ │ │ │ - b 22bc28 <__cxa_atexit@plt+0x21f8dc> │ │ │ │ + beq 222a54 <__cxa_atexit@plt+0x216708> │ │ │ │ + b 222a70 <__cxa_atexit@plt+0x216724> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr lr, [pc, #36] @ 22bc14 <__cxa_atexit@plt+0x21f8c8> │ │ │ │ + ldr lr, [pc, #36] @ 222a5c <__cxa_atexit@plt+0x216710> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ cmp r2, #0 │ │ │ │ - beq 22bc0c <__cxa_atexit@plt+0x21f8c0> │ │ │ │ - b 22bd08 <__cxa_atexit@plt+0x21f9bc> │ │ │ │ + beq 222a54 <__cxa_atexit@plt+0x216708> │ │ │ │ + b 222b50 <__cxa_atexit@plt+0x216804> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x010dc8b8 │ │ │ │ + smlatteq lr, r0, r3, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22bce0 <__cxa_atexit@plt+0x21f994> │ │ │ │ - ldr r8, [pc, #168] @ 22bcec <__cxa_atexit@plt+0x21f9a0> │ │ │ │ + bcc 222b28 <__cxa_atexit@plt+0x2167dc> │ │ │ │ + ldr r8, [pc, #168] @ 222b34 <__cxa_atexit@plt+0x2167e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldmib r5, {r0, r9, sl} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #140] @ 22bcf0 <__cxa_atexit@plt+0x21f9a4> │ │ │ │ + ldr r8, [pc, #140] @ 222b38 <__cxa_atexit@plt+0x2167ec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #128] @ 22bcf4 <__cxa_atexit@plt+0x21f9a8> │ │ │ │ + ldr r7, [pc, #128] @ 222b3c <__cxa_atexit@plt+0x2167f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r0, #16]! │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 22bcc4 <__cxa_atexit@plt+0x21f978> │ │ │ │ - ldr lr, [pc, #76] @ 22bcf8 <__cxa_atexit@plt+0x21f9ac> │ │ │ │ + ble 222b0c <__cxa_atexit@plt+0x2167c0> │ │ │ │ + ldr lr, [pc, #76] @ 222b40 <__cxa_atexit@plt+0x2167f4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #48] @ 22bcfc <__cxa_atexit@plt+0x21f9b0> │ │ │ │ + ldr lr, [pc, #48] @ 222b44 <__cxa_atexit@plt+0x2167f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -556656,16 +547330,16 @@ │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22bd94 <__cxa_atexit@plt+0x21fa48> │ │ │ │ - ldr r9, [pc, #124] @ 22bda0 <__cxa_atexit@plt+0x21fa54> │ │ │ │ + bcc 222bdc <__cxa_atexit@plt+0x216890> │ │ │ │ + ldr r9, [pc, #124] @ 222be8 <__cxa_atexit@plt+0x21689c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -556673,19 +547347,19 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r9, [r0, #4]! │ │ │ │ str r1, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #19 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 22bd6c <__cxa_atexit@plt+0x21fa20> │ │ │ │ - ldr r2, [pc, #64] @ 22bda8 <__cxa_atexit@plt+0x21fa5c> │ │ │ │ + ble 222bb4 <__cxa_atexit@plt+0x216868> │ │ │ │ + ldr r2, [pc, #64] @ 222bf0 <__cxa_atexit@plt+0x2168a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 22bd74 <__cxa_atexit@plt+0x21fa28> │ │ │ │ - ldr r2, [pc, #48] @ 22bda4 <__cxa_atexit@plt+0x21fa58> │ │ │ │ + b 222bbc <__cxa_atexit@plt+0x216870> │ │ │ │ + ldr r2, [pc, #48] @ 222bec <__cxa_atexit@plt+0x2168a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ @@ -556693,39 +547367,39 @@ │ │ │ │ bx r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ - tsteq sp, r0, asr fp │ │ │ │ + tsteq lr, r8, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22be80 <__cxa_atexit@plt+0x21fb34> │ │ │ │ - ldr r2, [pc, #192] @ 22be98 <__cxa_atexit@plt+0x21fb4c> │ │ │ │ + bcc 222cc8 <__cxa_atexit@plt+0x21697c> │ │ │ │ + ldr r2, [pc, #192] @ 222ce0 <__cxa_atexit@plt+0x216994> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #188] @ 22be9c <__cxa_atexit@plt+0x21fb50> │ │ │ │ + ldr sl, [pc, #188] @ 222ce4 <__cxa_atexit@plt+0x216998> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #184] @ 22bea0 <__cxa_atexit@plt+0x21fb54> │ │ │ │ + ldr r0, [pc, #184] @ 222ce8 <__cxa_atexit@plt+0x21699c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #180] @ 22bea4 <__cxa_atexit@plt+0x21fb58> │ │ │ │ + ldr r3, [pc, #180] @ 222cec <__cxa_atexit@plt+0x2169a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #176] @ 22bea8 <__cxa_atexit@plt+0x21fb5c> │ │ │ │ + ldr r9, [pc, #176] @ 222cf0 <__cxa_atexit@plt+0x2169a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r7, #12]! │ │ │ │ sub r2, r6, #94 @ 0x5e │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #160] @ 22beac <__cxa_atexit@plt+0x21fb60> │ │ │ │ + ldr ip, [pc, #160] @ 222cf4 <__cxa_atexit@plt+0x2169a8> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #156] @ 22beb0 <__cxa_atexit@plt+0x21fb64> │ │ │ │ + ldr lr, [pc, #156] @ 222cf8 <__cxa_atexit@plt+0x2169ac> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r7, #32] │ │ │ │ str r8, [r7, #20] │ │ │ │ str r8, [r7, #8] │ │ │ │ stmdb r7, {r0, r8} │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r0, #60]! @ 0x3c │ │ │ │ @@ -556739,121 +547413,121 @@ │ │ │ │ mov r1, r7 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r7 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r7, [r7, #40] @ 0x28 │ │ │ │ str r2, [r7, #44] @ 0x2c │ │ │ │ str r1, [r7, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #72] @ 22beb4 <__cxa_atexit@plt+0x21fb68> │ │ │ │ + ldr r3, [pc, #72] @ 222cfc <__cxa_atexit@plt+0x2169b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ str r0, [r7, #56] @ 0x38 │ │ │ │ sub r7, r6, #14 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 22beb8 <__cxa_atexit@plt+0x21fb6c> │ │ │ │ + ldr r7, [pc, #48] @ 222d00 <__cxa_atexit@plt+0x2169b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xffffe89c │ │ │ │ @ instruction: 0xfffff0ac │ │ │ │ @ instruction: 0xffffee68 │ │ │ │ @ instruction: 0xffffeabc │ │ │ │ @ instruction: 0xffffe9e0 │ │ │ │ @ instruction: 0xffffee9c │ │ │ │ - tsteq sp, r8, asr #22 │ │ │ │ - tsteq sp, r0, asr #20 │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ + tsteq lr, r8, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22bf00 <__cxa_atexit@plt+0x21fbb4> │ │ │ │ - ldr r2, [pc, #36] @ 22bf18 <__cxa_atexit@plt+0x21fbcc> │ │ │ │ + bcc 222d48 <__cxa_atexit@plt+0x2169fc> │ │ │ │ + ldr r2, [pc, #36] @ 222d60 <__cxa_atexit@plt+0x216a14> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 22bf1c <__cxa_atexit@plt+0x21fbd0> │ │ │ │ + ldr r7, [pc, #20] @ 222d64 <__cxa_atexit@plt+0x216a18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - strdeq ip, [sp, -r0] │ │ │ │ - ldrdeq ip, [sp, -ip] │ │ │ │ + tsteq lr, r8, lsl r6 │ │ │ │ + tsteq lr, r4, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22bf8c <__cxa_atexit@plt+0x21fc40> │ │ │ │ - ldr r3, [pc, #84] @ 22bfa0 <__cxa_atexit@plt+0x21fc54> │ │ │ │ + bhi 222dd4 <__cxa_atexit@plt+0x216a88> │ │ │ │ + ldr r3, [pc, #84] @ 222de8 <__cxa_atexit@plt+0x216a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22bf7c <__cxa_atexit@plt+0x21fc30> │ │ │ │ - ldr r3, [pc, #68] @ 22bfa4 <__cxa_atexit@plt+0x21fc58> │ │ │ │ + beq 222dc4 <__cxa_atexit@plt+0x216a78> │ │ │ │ + ldr r3, [pc, #68] @ 222dec <__cxa_atexit@plt+0x216aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 22bfa8 <__cxa_atexit@plt+0x21fc5c> │ │ │ │ + ldr r2, [pc, #60] @ 222df0 <__cxa_atexit@plt+0x216aa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 22bfac <__cxa_atexit@plt+0x21fc60> │ │ │ │ + ldr r7, [pc, #24] @ 222df4 <__cxa_atexit@plt+0x216aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r2, r0, r8, lsl #14 │ │ │ │ - tsteq pc, r4, lsr #8 │ │ │ │ - @ instruction: 0x011f14d0 │ │ │ │ - tsteq sp, ip, ror #20 │ │ │ │ - tsteq sp, ip, asr #18 │ │ │ │ + @ instruction: 0x011fa5dc │ │ │ │ + tsteq pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x010e5594 │ │ │ │ + tsteq lr, r4, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 22c088 <__cxa_atexit@plt+0x21fd3c> │ │ │ │ - tsteq sp, ip, lsr #18 │ │ │ │ + b 222ed0 <__cxa_atexit@plt+0x216b84> │ │ │ │ + tsteq lr, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22c04c <__cxa_atexit@plt+0x21fd00> │ │ │ │ - ldr sl, [pc, #104] @ 22c064 <__cxa_atexit@plt+0x21fd18> │ │ │ │ + bcc 222e94 <__cxa_atexit@plt+0x216b48> │ │ │ │ + ldr sl, [pc, #104] @ 222eac <__cxa_atexit@plt+0x216b60> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 22c068 <__cxa_atexit@plt+0x21fd1c> │ │ │ │ + ldr r2, [pc, #100] @ 222eb0 <__cxa_atexit@plt+0x216b64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 22c06c <__cxa_atexit@plt+0x21fd20> │ │ │ │ + ldr r9, [pc, #96] @ 222eb4 <__cxa_atexit@plt+0x216b68> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 22c070 <__cxa_atexit@plt+0x21fd24> │ │ │ │ + ldr lr, [pc, #92] @ 222eb8 <__cxa_atexit@plt+0x216b6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -556861,298 +547535,298 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 22c074 <__cxa_atexit@plt+0x21fd28> │ │ │ │ + ldr r7, [pc, #32] @ 222ebc <__cxa_atexit@plt+0x216b70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq pc, r0, lsr #8 │ │ │ │ - smlabbeq sp, r4, r9, ip │ │ │ │ - smlabbeq sp, r4, r8, ip │ │ │ │ + @ instruction: 0x011fa5d8 │ │ │ │ + smlatbeq lr, ip, r4, r5 │ │ │ │ + smlatbeq lr, ip, r3, r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22c0f0 <__cxa_atexit@plt+0x21fda4> │ │ │ │ - ldr r3, [pc, #100] @ 22c100 <__cxa_atexit@plt+0x21fdb4> │ │ │ │ + bhi 222f38 <__cxa_atexit@plt+0x216bec> │ │ │ │ + ldr r3, [pc, #100] @ 222f48 <__cxa_atexit@plt+0x216bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 22c0d0 <__cxa_atexit@plt+0x21fd84> │ │ │ │ - ldr r3, [pc, #84] @ 22c104 <__cxa_atexit@plt+0x21fdb8> │ │ │ │ + beq 222f18 <__cxa_atexit@plt+0x216bcc> │ │ │ │ + ldr r3, [pc, #84] @ 222f4c <__cxa_atexit@plt+0x216c00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r9, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-4] │ │ │ │ tst sl, #3 │ │ │ │ - beq 22c0e0 <__cxa_atexit@plt+0x21fd94> │ │ │ │ + beq 222f28 <__cxa_atexit@plt+0x216bdc> │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 22c108 <__cxa_atexit@plt+0x21fdbc> │ │ │ │ + ldr r7, [pc, #16] @ 222f50 <__cxa_atexit@plt+0x216c04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatteq sp, r8, r8, ip │ │ │ │ - strdeq ip, [sp, -r4] │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ + tsteq lr, ip, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 22c150 <__cxa_atexit@plt+0x21fe04> │ │ │ │ + ldr r3, [pc, #48] @ 222f98 <__cxa_atexit@plt+0x216c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ - beq 22c144 <__cxa_atexit@plt+0x21fdf8> │ │ │ │ + beq 222f8c <__cxa_atexit@plt+0x216c40> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatbeq sp, ip, r7, ip │ │ │ │ + ldrdeq r5, [lr, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ - @ instruction: 0x010dc790 │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ + @ instruction: 0x010e52b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c1c4 <__cxa_atexit@plt+0x21fe78> │ │ │ │ + bhi 22300c <__cxa_atexit@plt+0x216cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22c1cc <__cxa_atexit@plt+0x21fe80> │ │ │ │ + ldr lr, [pc, #52] @ 223014 <__cxa_atexit@plt+0x216cc8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22c1d0 <__cxa_atexit@plt+0x21fe84> │ │ │ │ + ldr r0, [pc, #48] @ 223018 <__cxa_atexit@plt+0x216ccc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22c1d4 <__cxa_atexit@plt+0x21fe88> │ │ │ │ + ldr r1, [pc, #40] @ 22301c <__cxa_atexit@plt+0x216cd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f11d8 │ │ │ │ - @ instruction: 0x011f11d4 │ │ │ │ - tsteq pc, r0, lsl #5 │ │ │ │ + @ instruction: 0x011fa390 │ │ │ │ + tsteq pc, ip, lsl #7 │ │ │ │ + tsteq pc, r8, lsr r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c228 <__cxa_atexit@plt+0x21fedc> │ │ │ │ + bhi 223070 <__cxa_atexit@plt+0x216d24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22c230 <__cxa_atexit@plt+0x21fee4> │ │ │ │ + ldr lr, [pc, #52] @ 223078 <__cxa_atexit@plt+0x216d2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22c234 <__cxa_atexit@plt+0x21fee8> │ │ │ │ + ldr r0, [pc, #48] @ 22307c <__cxa_atexit@plt+0x216d30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22c238 <__cxa_atexit@plt+0x21feec> │ │ │ │ + ldr r1, [pc, #40] @ 223080 <__cxa_atexit@plt+0x216d34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror r1 @ │ │ │ │ - tsteq pc, r0, ror r1 @ │ │ │ │ - tsteq pc, ip, lsl r2 @ │ │ │ │ + tsteq pc, ip, lsr #6 │ │ │ │ + tsteq pc, r8, lsr #6 │ │ │ │ + @ instruction: 0x011fa3d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c270 <__cxa_atexit@plt+0x21ff24> │ │ │ │ + bhi 2230b8 <__cxa_atexit@plt+0x216d6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22c278 <__cxa_atexit@plt+0x21ff2c> │ │ │ │ + ldr r1, [pc, #24] @ 2230c0 <__cxa_atexit@plt+0x216d74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl r1 @ │ │ │ │ + tsteq pc, r8, asr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c2e0 <__cxa_atexit@plt+0x21ff94> │ │ │ │ - ldr r1, [pc, #80] @ 22c2f0 <__cxa_atexit@plt+0x21ffa4> │ │ │ │ + bcc 223128 <__cxa_atexit@plt+0x216ddc> │ │ │ │ + ldr r1, [pc, #80] @ 223138 <__cxa_atexit@plt+0x216dec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 22c2f4 <__cxa_atexit@plt+0x21ffa8> │ │ │ │ + ldr r1, [pc, #60] @ 22313c <__cxa_atexit@plt+0x216df0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22c2f8 <__cxa_atexit@plt+0x21ffac> │ │ │ │ + ldr lr, [pc, #52] @ 223140 <__cxa_atexit@plt+0x216df4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r4, asr #1 │ │ │ │ - tsteq pc, r8, lsr #1 │ │ │ │ + tsteq pc, ip, ror r2 @ │ │ │ │ + tsteq pc, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22c34c <__cxa_atexit@plt+0x220000> │ │ │ │ - ldr r2, [pc, #56] @ 22c35c <__cxa_atexit@plt+0x220010> │ │ │ │ + bcc 223194 <__cxa_atexit@plt+0x216e48> │ │ │ │ + ldr r2, [pc, #56] @ 2231a4 <__cxa_atexit@plt+0x216e58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 22c360 <__cxa_atexit@plt+0x220014> │ │ │ │ + ldr r3, [pc, #44] @ 2231a8 <__cxa_atexit@plt+0x216e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrshteq r2, [r5], #19 │ │ │ │ + smlalseq fp, r5, lr, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22c3c8 <__cxa_atexit@plt+0x22007c> │ │ │ │ + bhi 223210 <__cxa_atexit@plt+0x216ec4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22c3d4 <__cxa_atexit@plt+0x220088> │ │ │ │ - ldr r1, [pc, #80] @ 22c3e4 <__cxa_atexit@plt+0x220098> │ │ │ │ + bcc 22321c <__cxa_atexit@plt+0x216ed0> │ │ │ │ + ldr r1, [pc, #80] @ 22322c <__cxa_atexit@plt+0x216ee0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22c3e8 <__cxa_atexit@plt+0x22009c> │ │ │ │ + ldr r5, [pc, #72] @ 223230 <__cxa_atexit@plt+0x216ee4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22c3ec <__cxa_atexit@plt+0x2200a0> │ │ │ │ + ldr r0, [pc, #56] @ 223234 <__cxa_atexit@plt+0x216ee8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f0fdc │ │ │ │ - tsteq pc, r8, asr #31 │ │ │ │ - @ instruction: 0x011f0fb8 │ │ │ │ + @ instruction: 0x011fa194 │ │ │ │ + tsteq pc, r0, lsl #3 │ │ │ │ + tsteq pc, r0, ror r1 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c454 <__cxa_atexit@plt+0x220108> │ │ │ │ - ldr r2, [pc, #80] @ 22c464 <__cxa_atexit@plt+0x220118> │ │ │ │ + bcc 22329c <__cxa_atexit@plt+0x216f50> │ │ │ │ + ldr r2, [pc, #80] @ 2232ac <__cxa_atexit@plt+0x216f60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22c468 <__cxa_atexit@plt+0x22011c> │ │ │ │ + ldr r2, [pc, #60] @ 2232b0 <__cxa_atexit@plt+0x216f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22c46c <__cxa_atexit@plt+0x220120> │ │ │ │ + ldr lr, [pc, #52] @ 2232b4 <__cxa_atexit@plt+0x216f68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ - tsteq pc, r4, lsr pc @ │ │ │ │ + tsteq pc, r8, lsl #2 │ │ │ │ + tsteq pc, ip, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c4d8 <__cxa_atexit@plt+0x22018c> │ │ │ │ + bhi 223320 <__cxa_atexit@plt+0x216fd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c4e4 <__cxa_atexit@plt+0x220198> │ │ │ │ - ldr r2, [pc, #84] @ 22c4f4 <__cxa_atexit@plt+0x2201a8> │ │ │ │ + bcc 22332c <__cxa_atexit@plt+0x216fe0> │ │ │ │ + ldr r2, [pc, #84] @ 22333c <__cxa_atexit@plt+0x216ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 22c4f8 <__cxa_atexit@plt+0x2201ac> │ │ │ │ + ldr r1, [pc, #80] @ 223340 <__cxa_atexit@plt+0x216ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 22c4fc <__cxa_atexit@plt+0x2201b0> │ │ │ │ + ldr r8, [pc, #60] @ 223344 <__cxa_atexit@plt+0x216ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -557160,272 +547834,272 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r8, asr #29 │ │ │ │ - rscseq r2, r5, r7, rrx │ │ │ │ + tsteq pc, r0, lsl #1 │ │ │ │ + rscseq fp, r5, r2, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c56c <__cxa_atexit@plt+0x220220> │ │ │ │ - ldr lr, [pc, #84] @ 22c57c <__cxa_atexit@plt+0x220230> │ │ │ │ + bcc 2233b4 <__cxa_atexit@plt+0x217068> │ │ │ │ + ldr lr, [pc, #84] @ 2233c4 <__cxa_atexit@plt+0x217078> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22c580 <__cxa_atexit@plt+0x220234> │ │ │ │ + ldr r1, [pc, #80] @ 2233c8 <__cxa_atexit@plt+0x21707c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22c584 <__cxa_atexit@plt+0x220238> │ │ │ │ + ldr lr, [pc, #56] @ 2233cc <__cxa_atexit@plt+0x217080> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq pc, r0, asr lr @ │ │ │ │ - tsteq pc, r0, lsr #28 │ │ │ │ - tsteq sp, r4, ror r3 │ │ │ │ + tsteq pc, r8 │ │ │ │ + @ instruction: 0x011f9fd8 │ │ │ │ + @ instruction: 0x010e4e9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c5dc <__cxa_atexit@plt+0x220290> │ │ │ │ - ldr r2, [pc, #56] @ 22c5e8 <__cxa_atexit@plt+0x22029c> │ │ │ │ + bhi 223424 <__cxa_atexit@plt+0x2170d8> │ │ │ │ + ldr r2, [pc, #56] @ 223430 <__cxa_atexit@plt+0x2170e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22c5cc <__cxa_atexit@plt+0x220280> │ │ │ │ + beq 223414 <__cxa_atexit@plt+0x2170c8> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sp, r4, lsl r3 │ │ │ │ + tsteq lr, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ - strdeq ip, [sp, -r4] │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ + tsteq lr, ip, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 22c6c0 <__cxa_atexit@plt+0x220374> │ │ │ │ + bhi 223508 <__cxa_atexit@plt+0x2171bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22c6cc <__cxa_atexit@plt+0x220380> │ │ │ │ - ldr lr, [pc, #156] @ 22c6dc <__cxa_atexit@plt+0x220390> │ │ │ │ + bcc 223514 <__cxa_atexit@plt+0x2171c8> │ │ │ │ + ldr lr, [pc, #156] @ 223524 <__cxa_atexit@plt+0x2171d8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #148] @ 22c6e0 <__cxa_atexit@plt+0x220394> │ │ │ │ + ldr r0, [pc, #148] @ 223528 <__cxa_atexit@plt+0x2171dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #140] @ 22c6e4 <__cxa_atexit@plt+0x220398> │ │ │ │ + ldr r0, [pc, #140] @ 22352c <__cxa_atexit@plt+0x2171e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ 22c6e8 <__cxa_atexit@plt+0x22039c> │ │ │ │ + ldr r8, [pc, #120] @ 223530 <__cxa_atexit@plt+0x2171e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ tst sl, #3 │ │ │ │ - beq 22c6b0 <__cxa_atexit@plt+0x220364> │ │ │ │ - ldr r7, [pc, #80] @ 22c6ec <__cxa_atexit@plt+0x2203a0> │ │ │ │ + beq 2234f8 <__cxa_atexit@plt+0x2171ac> │ │ │ │ + ldr r7, [pc, #80] @ 223534 <__cxa_atexit@plt+0x2171e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq pc, r4, lsr #26 │ │ │ │ - tsteq pc, r0, lsl sp @ │ │ │ │ - @ instruction: 0x011f0cfc │ │ │ │ + @ instruction: 0x011f9edc │ │ │ │ + tsteq pc, r8, asr #29 │ │ │ │ + @ instruction: 0x011f9eb4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sp, r0, lsl r2 │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 22c718 <__cxa_atexit@plt+0x2203cc> │ │ │ │ + ldr r3, [pc, #20] @ 223560 <__cxa_atexit@plt+0x217214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 22c740 <__cxa_atexit@plt+0x2203f4> │ │ │ │ + ldr r3, [pc, #20] @ 223588 <__cxa_atexit@plt+0x21723c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b f328fc <__cxa_atexit@plt+0xf265b0> │ │ │ │ - tsteq pc, r8, asr ip @ │ │ │ │ - @ instruction: 0x010dc1bc │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ + smlatteq lr, r4, ip, r4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22c7d0 <__cxa_atexit@plt+0x220484> │ │ │ │ + bhi 223618 <__cxa_atexit@plt+0x2172cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22c7d8 <__cxa_atexit@plt+0x22048c> │ │ │ │ - ldr lr, [pc, #112] @ 22c7ec <__cxa_atexit@plt+0x2204a0> │ │ │ │ + bcc 223620 <__cxa_atexit@plt+0x2172d4> │ │ │ │ + ldr lr, [pc, #112] @ 223634 <__cxa_atexit@plt+0x2172e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 22c7f0 <__cxa_atexit@plt+0x2204a4> │ │ │ │ + ldr r0, [pc, #108] @ 223638 <__cxa_atexit@plt+0x2172ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 22c7f4 <__cxa_atexit@plt+0x2204a8> │ │ │ │ + ldr r0, [pc, #80] @ 22363c <__cxa_atexit@plt+0x2172f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 22c7f8 <__cxa_atexit@plt+0x2204ac> │ │ │ │ + ldr lr, [pc, #72] @ 223640 <__cxa_atexit@plt+0x2172f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 22c7e0 <__cxa_atexit@plt+0x220494> │ │ │ │ + b 223628 <__cxa_atexit@plt+0x2172dc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq pc, ip, ror #23 │ │ │ │ - tsteq pc, ip, lsl #25 │ │ │ │ - @ instruction: 0x011f0bbc │ │ │ │ - mrseq ip, (UNDEF: 29) │ │ │ │ + tsteq pc, r4, lsr #27 │ │ │ │ + tsteq pc, r4, asr #28 │ │ │ │ + tsteq pc, r4, ror sp @ │ │ │ │ + tsteq lr, r8, lsr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c86c <__cxa_atexit@plt+0x220520> │ │ │ │ - ldr lr, [pc, #84] @ 22c87c <__cxa_atexit@plt+0x220530> │ │ │ │ + bcc 2236b4 <__cxa_atexit@plt+0x217368> │ │ │ │ + ldr lr, [pc, #84] @ 2236c4 <__cxa_atexit@plt+0x217378> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22c880 <__cxa_atexit@plt+0x220534> │ │ │ │ + ldr r1, [pc, #80] @ 2236c8 <__cxa_atexit@plt+0x21737c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22c884 <__cxa_atexit@plt+0x220538> │ │ │ │ + ldr lr, [pc, #56] @ 2236cc <__cxa_atexit@plt+0x217380> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq pc, r0, asr fp @ │ │ │ │ - tsteq pc, r0, lsr #22 │ │ │ │ - tsteq sp, r4, ror r0 │ │ │ │ + tsteq pc, r8, lsl #26 │ │ │ │ + @ instruction: 0x011f9cd8 │ │ │ │ + @ instruction: 0x010e4b9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22c938 <__cxa_atexit@plt+0x2205ec> │ │ │ │ - ldr r2, [pc, #172] @ 22c958 <__cxa_atexit@plt+0x22060c> │ │ │ │ + bhi 223780 <__cxa_atexit@plt+0x217434> │ │ │ │ + ldr r2, [pc, #172] @ 2237a0 <__cxa_atexit@plt+0x217454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 22c928 <__cxa_atexit@plt+0x2205dc> │ │ │ │ + beq 223770 <__cxa_atexit@plt+0x217424> │ │ │ │ ldmdb r5, {r7, sl} │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 22c940 <__cxa_atexit@plt+0x2205f4> │ │ │ │ - ldr lr, [pc, #124] @ 22c95c <__cxa_atexit@plt+0x220610> │ │ │ │ + bcc 223788 <__cxa_atexit@plt+0x21743c> │ │ │ │ + ldr lr, [pc, #124] @ 2237a4 <__cxa_atexit@plt+0x217458> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 22c960 <__cxa_atexit@plt+0x220614> │ │ │ │ + ldr r0, [pc, #120] @ 2237a8 <__cxa_atexit@plt+0x21745c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 22c964 <__cxa_atexit@plt+0x220618> │ │ │ │ + ldr lr, [pc, #96] @ 2237ac <__cxa_atexit@plt+0x217460> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r3, r9, sl} │ │ │ │ add r3, r6, #20 │ │ │ │ stm r3, {r7, ip, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ @@ -557442,246 +548116,246 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x011f0a98 │ │ │ │ - tsteq pc, r8, ror #20 │ │ │ │ - @ instruction: 0x010dbf98 │ │ │ │ + tsteq pc, r0, asr ip @ │ │ │ │ + tsteq pc, r0, lsr #24 │ │ │ │ + smlabteq lr, r0, sl, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r7, sl} │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22c9ec <__cxa_atexit@plt+0x2206a0> │ │ │ │ - ldr lr, [pc, #84] @ 22c9fc <__cxa_atexit@plt+0x2206b0> │ │ │ │ + bcc 223834 <__cxa_atexit@plt+0x2174e8> │ │ │ │ + ldr lr, [pc, #84] @ 223844 <__cxa_atexit@plt+0x2174f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22ca00 <__cxa_atexit@plt+0x2206b4> │ │ │ │ + ldr r1, [pc, #80] @ 223848 <__cxa_atexit@plt+0x2174fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22ca04 <__cxa_atexit@plt+0x2206b8> │ │ │ │ + ldr lr, [pc, #56] @ 22384c <__cxa_atexit@plt+0x217500> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r7, r8, lr} │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x011f09d0 │ │ │ │ - tsteq pc, r0, lsr #19 │ │ │ │ + tsteq pc, r8, lsl #23 │ │ │ │ + tsteq pc, r8, asr fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ca58 <__cxa_atexit@plt+0x22070c> │ │ │ │ + bhi 2238a0 <__cxa_atexit@plt+0x217554> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22ca60 <__cxa_atexit@plt+0x220714> │ │ │ │ + ldr lr, [pc, #52] @ 2238a8 <__cxa_atexit@plt+0x21755c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22ca64 <__cxa_atexit@plt+0x220718> │ │ │ │ + ldr r0, [pc, #48] @ 2238ac <__cxa_atexit@plt+0x217560> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22ca68 <__cxa_atexit@plt+0x22071c> │ │ │ │ + ldr r1, [pc, #40] @ 2238b0 <__cxa_atexit@plt+0x217564> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr #18 │ │ │ │ - tsteq pc, r0, asr #18 │ │ │ │ - tsteq pc, ip, ror #19 │ │ │ │ + @ instruction: 0x011f9afc │ │ │ │ + @ instruction: 0x011f9af8 │ │ │ │ + tsteq pc, r4, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22caa0 <__cxa_atexit@plt+0x220754> │ │ │ │ + bhi 2238e8 <__cxa_atexit@plt+0x21759c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22caa8 <__cxa_atexit@plt+0x22075c> │ │ │ │ + ldr r1, [pc, #24] @ 2238f0 <__cxa_atexit@plt+0x2175a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror #17 │ │ │ │ + @ instruction: 0x011f9a98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22cb14 <__cxa_atexit@plt+0x2207c8> │ │ │ │ - ldr r2, [pc, #84] @ 22cb24 <__cxa_atexit@plt+0x2207d8> │ │ │ │ + bcc 22395c <__cxa_atexit@plt+0x217610> │ │ │ │ + ldr r2, [pc, #84] @ 22396c <__cxa_atexit@plt+0x217620> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22cb28 <__cxa_atexit@plt+0x2207dc> │ │ │ │ + ldr r2, [pc, #60] @ 223970 <__cxa_atexit@plt+0x217624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22cb2c <__cxa_atexit@plt+0x2207e0> │ │ │ │ + ldr lr, [pc, #52] @ 223974 <__cxa_atexit@plt+0x217628> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x011f0890 │ │ │ │ - tsteq pc, r4, ror r8 @ │ │ │ │ + tsteq pc, r8, asr #20 │ │ │ │ + tsteq pc, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22cb88 <__cxa_atexit@plt+0x22083c> │ │ │ │ - ldr r2, [pc, #64] @ 22cb98 <__cxa_atexit@plt+0x22084c> │ │ │ │ + bcc 2239d0 <__cxa_atexit@plt+0x217684> │ │ │ │ + ldr r2, [pc, #64] @ 2239e0 <__cxa_atexit@plt+0x217694> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 22cb9c <__cxa_atexit@plt+0x220850> │ │ │ │ + ldr lr, [pc, #48] @ 2239e4 <__cxa_atexit@plt+0x217698> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rscseq r1, r5, r6, asr #19 │ │ │ │ + rscseq sl, r5, r1, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22cc04 <__cxa_atexit@plt+0x2208b8> │ │ │ │ + bhi 223a4c <__cxa_atexit@plt+0x217700> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22cc10 <__cxa_atexit@plt+0x2208c4> │ │ │ │ - ldr r1, [pc, #80] @ 22cc20 <__cxa_atexit@plt+0x2208d4> │ │ │ │ + bcc 223a58 <__cxa_atexit@plt+0x21770c> │ │ │ │ + ldr r1, [pc, #80] @ 223a68 <__cxa_atexit@plt+0x21771c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22cc24 <__cxa_atexit@plt+0x2208d8> │ │ │ │ + ldr r5, [pc, #72] @ 223a6c <__cxa_atexit@plt+0x217720> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22cc28 <__cxa_atexit@plt+0x2208dc> │ │ │ │ + ldr r0, [pc, #56] @ 223a70 <__cxa_atexit@plt+0x217724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #15 │ │ │ │ - tsteq pc, ip, lsl #15 │ │ │ │ - tsteq pc, ip, ror r7 @ │ │ │ │ + tsteq pc, r8, asr r9 @ │ │ │ │ + tsteq pc, r4, asr #18 │ │ │ │ + tsteq pc, r4, lsr r9 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22cc94 <__cxa_atexit@plt+0x220948> │ │ │ │ - ldr r2, [pc, #84] @ 22cca4 <__cxa_atexit@plt+0x220958> │ │ │ │ + bcc 223adc <__cxa_atexit@plt+0x217790> │ │ │ │ + ldr r2, [pc, #84] @ 223aec <__cxa_atexit@plt+0x2177a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22cca8 <__cxa_atexit@plt+0x22095c> │ │ │ │ + ldr r2, [pc, #60] @ 223af0 <__cxa_atexit@plt+0x2177a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22ccac <__cxa_atexit@plt+0x220960> │ │ │ │ + ldr lr, [pc, #52] @ 223af4 <__cxa_atexit@plt+0x2177a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq pc, r0, lsl r7 @ │ │ │ │ - @ instruction: 0x011f06f4 │ │ │ │ + tsteq pc, r8, asr #17 │ │ │ │ + tsteq pc, ip, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22cd20 <__cxa_atexit@plt+0x2209d4> │ │ │ │ + bhi 223b68 <__cxa_atexit@plt+0x21781c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22cd2c <__cxa_atexit@plt+0x2209e0> │ │ │ │ - ldr lr, [pc, #92] @ 22cd3c <__cxa_atexit@plt+0x2209f0> │ │ │ │ + bcc 223b74 <__cxa_atexit@plt+0x217828> │ │ │ │ + ldr lr, [pc, #92] @ 223b84 <__cxa_atexit@plt+0x217838> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 22cd40 <__cxa_atexit@plt+0x2209f4> │ │ │ │ + ldr r1, [pc, #88] @ 223b88 <__cxa_atexit@plt+0x21783c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 22cd44 <__cxa_atexit@plt+0x2209f8> │ │ │ │ + ldr r8, [pc, #64] @ 223b8c <__cxa_atexit@plt+0x217840> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -557690,200 +548364,200 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq pc, r8, lsl #13 │ │ │ │ - rscseq r1, r5, lr, lsr #16 │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ + ldrsbteq sl, [r5], #137 @ 0x89 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22cdb4 <__cxa_atexit@plt+0x220a68> │ │ │ │ - ldr lr, [pc, #84] @ 22cdc4 <__cxa_atexit@plt+0x220a78> │ │ │ │ + bcc 223bfc <__cxa_atexit@plt+0x2178b0> │ │ │ │ + ldr lr, [pc, #84] @ 223c0c <__cxa_atexit@plt+0x2178c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22cdc8 <__cxa_atexit@plt+0x220a7c> │ │ │ │ + ldr r1, [pc, #80] @ 223c10 <__cxa_atexit@plt+0x2178c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 22cdcc <__cxa_atexit@plt+0x220a80> │ │ │ │ + ldr lr, [pc, #52] @ 223c14 <__cxa_atexit@plt+0x2178c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r7, r8, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq pc, r8, lsl #12 │ │ │ │ - @ instruction: 0x011f05d4 │ │ │ │ - tsteq sp, ip, lsr #22 │ │ │ │ + tsteq pc, r0, asr #15 │ │ │ │ + tsteq pc, ip, lsl #15 │ │ │ │ + tsteq lr, r4, asr r6 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22ceac <__cxa_atexit@plt+0x220b60> │ │ │ │ + bhi 223cf4 <__cxa_atexit@plt+0x2179a8> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-12]! │ │ │ │ stmib r7, {r9, sl} │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 22ce10 <__cxa_atexit@plt+0x220ac4> │ │ │ │ + bne 223c58 <__cxa_atexit@plt+0x21790c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 22cef0 <__cxa_atexit@plt+0x220ba4> │ │ │ │ + b 223d38 <__cxa_atexit@plt+0x2179ec> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #44 @ 0x2c │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 22cebc <__cxa_atexit@plt+0x220b70> │ │ │ │ - ldr r1, [pc, #172] @ 22ced8 <__cxa_atexit@plt+0x220b8c> │ │ │ │ + bcc 223d04 <__cxa_atexit@plt+0x2179b8> │ │ │ │ + ldr r1, [pc, #172] @ 223d20 <__cxa_atexit@plt+0x2179d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #168] @ 22cedc <__cxa_atexit@plt+0x220b90> │ │ │ │ + ldr lr, [pc, #168] @ 223d24 <__cxa_atexit@plt+0x2179d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #24] │ │ │ │ str r7, [r2, #28] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r1, r2 │ │ │ │ str lr, [r1, #16]! │ │ │ │ sub r7, r9, #7 │ │ │ │ cmp r3, #10 │ │ │ │ - ble 22ce8c <__cxa_atexit@plt+0x220b40> │ │ │ │ - ldr r3, [pc, #108] @ 22cee0 <__cxa_atexit@plt+0x220b94> │ │ │ │ + ble 223cd4 <__cxa_atexit@plt+0x217988> │ │ │ │ + ldr r3, [pc, #108] @ 223d28 <__cxa_atexit@plt+0x2179dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #88] @ 22ceec <__cxa_atexit@plt+0x220ba0> │ │ │ │ + ldr r3, [pc, #88] @ 223d34 <__cxa_atexit@plt+0x2179e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 22cee8 <__cxa_atexit@plt+0x220b9c> │ │ │ │ + ldr r7, [pc, #52] @ 223d30 <__cxa_atexit@plt+0x2179e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 22cee4 <__cxa_atexit@plt+0x220b98> │ │ │ │ + ldr r6, [pc, #32] @ 223d2c <__cxa_atexit@plt+0x2179e0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq sp, r4, lsr fp │ │ │ │ + tsteq lr, ip, asr r6 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ mov fp, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22cfa8 <__cxa_atexit@plt+0x220c5c> │ │ │ │ - ldr r0, [pc, #172] @ 22cfc0 <__cxa_atexit@plt+0x220c74> │ │ │ │ + bcc 223df0 <__cxa_atexit@plt+0x217aa4> │ │ │ │ + ldr r0, [pc, #172] @ 223e08 <__cxa_atexit@plt+0x217abc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #168] @ 22cfc4 <__cxa_atexit@plt+0x220c78> │ │ │ │ + ldr lr, [pc, #168] @ 223e0c <__cxa_atexit@plt+0x217ac0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r8, [pc, #156] @ 22cfc8 <__cxa_atexit@plt+0x220c7c> │ │ │ │ + ldr r8, [pc, #156] @ 223e10 <__cxa_atexit@plt+0x217ac4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r1 │ │ │ │ str r0, [r3, #32]! │ │ │ │ ldm r5, {r0, sl} │ │ │ │ sub r2, r6, #45 @ 0x2d │ │ │ │ - ldr ip, [pc, #136] @ 22cfcc <__cxa_atexit@plt+0x220c80> │ │ │ │ + ldr ip, [pc, #136] @ 223e14 <__cxa_atexit@plt+0x217ac8> │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r3, #-20] @ 0xffffffec │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ str r2, [r3, #-4] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ sub r0, r6, #34 @ 0x22 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 22cf88 <__cxa_atexit@plt+0x220c3c> │ │ │ │ - ldr lr, [pc, #80] @ 22cfd4 <__cxa_atexit@plt+0x220c88> │ │ │ │ + ble 223dd0 <__cxa_atexit@plt+0x217a84> │ │ │ │ + ldr lr, [pc, #80] @ 223e1c <__cxa_atexit@plt+0x217ad0> │ │ │ │ add lr, pc, lr │ │ │ │ - b 22cf90 <__cxa_atexit@plt+0x220c44> │ │ │ │ - ldr lr, [pc, #64] @ 22cfd0 <__cxa_atexit@plt+0x220c84> │ │ │ │ + b 223dd8 <__cxa_atexit@plt+0x217a8c> │ │ │ │ + ldr lr, [pc, #64] @ 223e18 <__cxa_atexit@plt+0x217acc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5] │ │ │ │ str lr, [r1, #48] @ 0x30 │ │ │ │ str r0, [r1, #52] @ 0x34 │ │ │ │ str r9, [r1, #56] @ 0x38 │ │ │ │ str r3, [r1, #60] @ 0x3c │ │ │ │ bx r2 │ │ │ │ - ldr r3, [pc, #40] @ 22cfd8 <__cxa_atexit@plt+0x220c8c> │ │ │ │ + ldr r3, [pc, #40] @ 223e20 <__cxa_atexit@plt+0x217ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq sp, r4, lsr #18 │ │ │ │ + tsteq lr, ip, asr #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 22cef0 <__cxa_atexit@plt+0x220ba4> │ │ │ │ - tsteq sp, r8, lsl #18 │ │ │ │ + b 223d38 <__cxa_atexit@plt+0x2179ec> │ │ │ │ + tsteq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22d0a0 <__cxa_atexit@plt+0x220d54> │ │ │ │ - ldr r8, [pc, #148] @ 22d0b8 <__cxa_atexit@plt+0x220d6c> │ │ │ │ + bcc 223ee8 <__cxa_atexit@plt+0x217b9c> │ │ │ │ + ldr r8, [pc, #148] @ 223f00 <__cxa_atexit@plt+0x217bb4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 22d0bc <__cxa_atexit@plt+0x220d70> │ │ │ │ + ldr lr, [pc, #144] @ 223f04 <__cxa_atexit@plt+0x217bb8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -557891,251 +548565,251 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 22d084 <__cxa_atexit@plt+0x220d38> │ │ │ │ - ldr lr, [pc, #80] @ 22d0c0 <__cxa_atexit@plt+0x220d74> │ │ │ │ + ble 223ecc <__cxa_atexit@plt+0x217b80> │ │ │ │ + ldr lr, [pc, #80] @ 223f08 <__cxa_atexit@plt+0x217bbc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 22d0c8 <__cxa_atexit@plt+0x220d7c> │ │ │ │ + ldr lr, [pc, #60] @ 223f10 <__cxa_atexit@plt+0x217bc4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22d0c4 <__cxa_atexit@plt+0x220d78> │ │ │ │ + ldr r3, [pc, #28] @ 223f0c <__cxa_atexit@plt+0x217bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff154 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - tsteq sp, r4, lsr r8 │ │ │ │ + tsteq lr, ip, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d120 <__cxa_atexit@plt+0x220dd4> │ │ │ │ + bhi 223f68 <__cxa_atexit@plt+0x217c1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22d128 <__cxa_atexit@plt+0x220ddc> │ │ │ │ + ldr lr, [pc, #52] @ 223f70 <__cxa_atexit@plt+0x217c24> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22d12c <__cxa_atexit@plt+0x220de0> │ │ │ │ + ldr r0, [pc, #48] @ 223f74 <__cxa_atexit@plt+0x217c28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22d130 <__cxa_atexit@plt+0x220de4> │ │ │ │ + ldr r1, [pc, #40] @ 223f78 <__cxa_atexit@plt+0x217c2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror r2 @ │ │ │ │ - tsteq pc, r8, ror r2 @ │ │ │ │ - tsteq pc, r4, lsr #6 │ │ │ │ + tsteq pc, r4, lsr r4 @ │ │ │ │ + tsteq pc, r0, lsr r4 @ │ │ │ │ + @ instruction: 0x011f94dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d184 <__cxa_atexit@plt+0x220e38> │ │ │ │ + bhi 223fcc <__cxa_atexit@plt+0x217c80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22d18c <__cxa_atexit@plt+0x220e40> │ │ │ │ + ldr lr, [pc, #52] @ 223fd4 <__cxa_atexit@plt+0x217c88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22d190 <__cxa_atexit@plt+0x220e44> │ │ │ │ + ldr r0, [pc, #48] @ 223fd8 <__cxa_atexit@plt+0x217c8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22d194 <__cxa_atexit@plt+0x220e48> │ │ │ │ + ldr r1, [pc, #40] @ 223fdc <__cxa_atexit@plt+0x217c90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsl r2 @ │ │ │ │ - tsteq pc, r4, lsl r2 @ │ │ │ │ - tsteq pc, r0, asr #5 │ │ │ │ + @ instruction: 0x011f93d0 │ │ │ │ + tsteq pc, ip, asr #7 │ │ │ │ + tsteq pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d1cc <__cxa_atexit@plt+0x220e80> │ │ │ │ + bhi 224014 <__cxa_atexit@plt+0x217cc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22d1d4 <__cxa_atexit@plt+0x220e88> │ │ │ │ + ldr r1, [pc, #24] @ 22401c <__cxa_atexit@plt+0x217cd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011f01b4 │ │ │ │ + tsteq pc, ip, ror #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d23c <__cxa_atexit@plt+0x220ef0> │ │ │ │ - ldr r1, [pc, #80] @ 22d24c <__cxa_atexit@plt+0x220f00> │ │ │ │ + bcc 224084 <__cxa_atexit@plt+0x217d38> │ │ │ │ + ldr r1, [pc, #80] @ 224094 <__cxa_atexit@plt+0x217d48> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 22d250 <__cxa_atexit@plt+0x220f04> │ │ │ │ + ldr r1, [pc, #60] @ 224098 <__cxa_atexit@plt+0x217d4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22d254 <__cxa_atexit@plt+0x220f08> │ │ │ │ + ldr lr, [pc, #52] @ 22409c <__cxa_atexit@plt+0x217d50> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq pc, r8, ror #2 │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ + tsteq pc, r0, lsr #6 │ │ │ │ + tsteq pc, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22d2a8 <__cxa_atexit@plt+0x220f5c> │ │ │ │ - ldr r2, [pc, #56] @ 22d2b8 <__cxa_atexit@plt+0x220f6c> │ │ │ │ + bcc 2240f0 <__cxa_atexit@plt+0x217da4> │ │ │ │ + ldr r2, [pc, #56] @ 224100 <__cxa_atexit@plt+0x217db4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 22d2bc <__cxa_atexit@plt+0x220f70> │ │ │ │ + ldr r3, [pc, #44] @ 224104 <__cxa_atexit@plt+0x217db8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r1, r5, sp, lsr #5 │ │ │ │ + rscseq sl, r5, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22d324 <__cxa_atexit@plt+0x220fd8> │ │ │ │ + bhi 22416c <__cxa_atexit@plt+0x217e20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22d330 <__cxa_atexit@plt+0x220fe4> │ │ │ │ - ldr r1, [pc, #80] @ 22d340 <__cxa_atexit@plt+0x220ff4> │ │ │ │ + bcc 224178 <__cxa_atexit@plt+0x217e2c> │ │ │ │ + ldr r1, [pc, #80] @ 224188 <__cxa_atexit@plt+0x217e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22d344 <__cxa_atexit@plt+0x220ff8> │ │ │ │ + ldr r5, [pc, #72] @ 22418c <__cxa_atexit@plt+0x217e40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22d348 <__cxa_atexit@plt+0x220ffc> │ │ │ │ + ldr r0, [pc, #56] @ 224190 <__cxa_atexit@plt+0x217e44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl #1 │ │ │ │ - tsteq pc, ip, rrx │ │ │ │ - tsteq pc, ip, asr r0 @ │ │ │ │ + tsteq pc, r8, lsr r2 @ │ │ │ │ + tsteq pc, r4, lsr #4 │ │ │ │ + tsteq pc, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d3b0 <__cxa_atexit@plt+0x221064> │ │ │ │ - ldr r2, [pc, #80] @ 22d3c0 <__cxa_atexit@plt+0x221074> │ │ │ │ + bcc 2241f8 <__cxa_atexit@plt+0x217eac> │ │ │ │ + ldr r2, [pc, #80] @ 224208 <__cxa_atexit@plt+0x217ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22d3c4 <__cxa_atexit@plt+0x221078> │ │ │ │ + ldr r2, [pc, #60] @ 22420c <__cxa_atexit@plt+0x217ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22d3c8 <__cxa_atexit@plt+0x22107c> │ │ │ │ + ldr lr, [pc, #52] @ 224210 <__cxa_atexit@plt+0x217ec4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011efff4 │ │ │ │ - @ instruction: 0x011effd8 │ │ │ │ + tsteq pc, ip, lsr #3 │ │ │ │ + @ instruction: 0x011f9190 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d434 <__cxa_atexit@plt+0x2210e8> │ │ │ │ + bhi 22427c <__cxa_atexit@plt+0x217f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d440 <__cxa_atexit@plt+0x2210f4> │ │ │ │ - ldr r2, [pc, #84] @ 22d450 <__cxa_atexit@plt+0x221104> │ │ │ │ + bcc 224288 <__cxa_atexit@plt+0x217f3c> │ │ │ │ + ldr r2, [pc, #84] @ 224298 <__cxa_atexit@plt+0x217f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 22d454 <__cxa_atexit@plt+0x221108> │ │ │ │ + ldr r1, [pc, #80] @ 22429c <__cxa_atexit@plt+0x217f50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 22d458 <__cxa_atexit@plt+0x22110c> │ │ │ │ + ldr r8, [pc, #60] @ 2242a0 <__cxa_atexit@plt+0x217f54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -558143,362 +548817,362 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq lr, ip, ror #30 @ p-variant is OBSOLETE │ │ │ │ - rscseq r1, r5, r1, lsr #2 │ │ │ │ + tsteq pc, r4, lsr #2 │ │ │ │ + rscseq sl, r5, ip, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d4c8 <__cxa_atexit@plt+0x22117c> │ │ │ │ - ldr lr, [pc, #84] @ 22d4d8 <__cxa_atexit@plt+0x22118c> │ │ │ │ + bcc 224310 <__cxa_atexit@plt+0x217fc4> │ │ │ │ + ldr lr, [pc, #84] @ 224320 <__cxa_atexit@plt+0x217fd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22d4dc <__cxa_atexit@plt+0x221190> │ │ │ │ + ldr r1, [pc, #80] @ 224324 <__cxa_atexit@plt+0x217fd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22d4e0 <__cxa_atexit@plt+0x221194> │ │ │ │ + ldr lr, [pc, #56] @ 224328 <__cxa_atexit@plt+0x217fdc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x011efef4 │ │ │ │ - tstpeq lr, r4, asr #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, ip, lsr #1 │ │ │ │ + tsteq pc, ip, ror r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d534 <__cxa_atexit@plt+0x2211e8> │ │ │ │ + bhi 22437c <__cxa_atexit@plt+0x218030> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22d53c <__cxa_atexit@plt+0x2211f0> │ │ │ │ + ldr lr, [pc, #52] @ 224384 <__cxa_atexit@plt+0x218038> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22d540 <__cxa_atexit@plt+0x2211f4> │ │ │ │ + ldr r0, [pc, #48] @ 224388 <__cxa_atexit@plt+0x21803c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22d544 <__cxa_atexit@plt+0x2211f8> │ │ │ │ + ldr r1, [pc, #40] @ 22438c <__cxa_atexit@plt+0x218040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r0, lsr #32 │ │ │ │ + tsteq pc, ip, lsl r0 @ │ │ │ │ + tsteq pc, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d57c <__cxa_atexit@plt+0x221230> │ │ │ │ + bhi 2243c4 <__cxa_atexit@plt+0x218078> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22d584 <__cxa_atexit@plt+0x221238> │ │ │ │ + ldr r1, [pc, #24] @ 2243cc <__cxa_atexit@plt+0x218080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r8, asr #6 │ │ │ │ + @ instruction: 0x011f8fbc │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22d640 <__cxa_atexit@plt+0x2212f4> │ │ │ │ - ldr r3, [pc, #180] @ 22d65c <__cxa_atexit@plt+0x221310> │ │ │ │ + bhi 224488 <__cxa_atexit@plt+0x21813c> │ │ │ │ + ldr r3, [pc, #180] @ 2244a4 <__cxa_atexit@plt+0x218158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 22d634 <__cxa_atexit@plt+0x2212e8> │ │ │ │ + beq 22447c <__cxa_atexit@plt+0x218130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 22d648 <__cxa_atexit@plt+0x2212fc> │ │ │ │ + bcc 224490 <__cxa_atexit@plt+0x218144> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #108] @ 22d660 <__cxa_atexit@plt+0x221314> │ │ │ │ + ldr r8, [pc, #108] @ 2244a8 <__cxa_atexit@plt+0x21815c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r0, [pc, #92] @ 22d664 <__cxa_atexit@plt+0x221318> │ │ │ │ + ldr r0, [pc, #92] @ 2244ac <__cxa_atexit@plt+0x218160> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 22d668 <__cxa_atexit@plt+0x22131c> │ │ │ │ + ldr r2, [pc, #84] @ 2244b0 <__cxa_atexit@plt+0x218164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tstpeq lr, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r4, ror #4 │ │ │ │ + tsteq pc, ip, lsr #30 │ │ │ │ + tsteq pc, r0, lsl pc @ │ │ │ │ + smlabbeq lr, ip, sp, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d6e8 <__cxa_atexit@plt+0x22139c> │ │ │ │ + bcc 224530 <__cxa_atexit@plt+0x2181e4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #72] @ 22d6f4 <__cxa_atexit@plt+0x2213a8> │ │ │ │ + ldr r8, [pc, #72] @ 22453c <__cxa_atexit@plt+0x2181f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 22d6f8 <__cxa_atexit@plt+0x2213ac> │ │ │ │ + ldr r0, [pc, #56] @ 224540 <__cxa_atexit@plt+0x2181f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ 22d6fc <__cxa_atexit@plt+0x2213b0> │ │ │ │ + ldr r2, [pc, #48] @ 224544 <__cxa_atexit@plt+0x2181f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x011efcbc │ │ │ │ - tstpeq lr, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ - smlabteq sp, ip, r1, fp │ │ │ │ + tsteq pc, r4, ror lr @ │ │ │ │ + tsteq pc, r8, asr lr @ │ │ │ │ + strdeq r3, [lr, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22d754 <__cxa_atexit@plt+0x221408> │ │ │ │ - ldr r2, [pc, #56] @ 22d764 <__cxa_atexit@plt+0x221418> │ │ │ │ + bcc 22459c <__cxa_atexit@plt+0x218250> │ │ │ │ + ldr r2, [pc, #56] @ 2245ac <__cxa_atexit@plt+0x218260> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 22d768 <__cxa_atexit@plt+0x22141c> │ │ │ │ + ldr r3, [pc, #44] @ 2245b0 <__cxa_atexit@plt+0x218264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r0, r5, pc, lsl #22 │ │ │ │ + ldrhteq r9, [r5], #186 @ 0xba │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22d7d0 <__cxa_atexit@plt+0x221484> │ │ │ │ + bhi 224618 <__cxa_atexit@plt+0x2182cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22d7dc <__cxa_atexit@plt+0x221490> │ │ │ │ - ldr r1, [pc, #80] @ 22d7ec <__cxa_atexit@plt+0x2214a0> │ │ │ │ + bcc 224624 <__cxa_atexit@plt+0x2182d8> │ │ │ │ + ldr r1, [pc, #80] @ 224634 <__cxa_atexit@plt+0x2182e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22d7f0 <__cxa_atexit@plt+0x2214a4> │ │ │ │ + ldr r5, [pc, #72] @ 224638 <__cxa_atexit@plt+0x2182ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22d7f4 <__cxa_atexit@plt+0x2214a8> │ │ │ │ + ldr r0, [pc, #56] @ 22463c <__cxa_atexit@plt+0x2182f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011efbd4 │ │ │ │ - tstpeq lr, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011efbb0 │ │ │ │ - ldrdeq fp, [sp, -r8] │ │ │ │ + tsteq pc, ip, lsl #27 │ │ │ │ + tsteq pc, r8, ror sp @ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ + tsteq lr, r0, lsl #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22d8b4 <__cxa_atexit@plt+0x221568> │ │ │ │ - ldr r3, [pc, #184] @ 22d8d0 <__cxa_atexit@plt+0x221584> │ │ │ │ + bhi 2246fc <__cxa_atexit@plt+0x2183b0> │ │ │ │ + ldr r3, [pc, #184] @ 224718 <__cxa_atexit@plt+0x2183cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 22d8a8 <__cxa_atexit@plt+0x22155c> │ │ │ │ + beq 2246f0 <__cxa_atexit@plt+0x2183a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 22d8bc <__cxa_atexit@plt+0x221570> │ │ │ │ + bcc 224704 <__cxa_atexit@plt+0x2183b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #116] @ 22d8d4 <__cxa_atexit@plt+0x221588> │ │ │ │ + ldr r0, [pc, #116] @ 22471c <__cxa_atexit@plt+0x2183d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r2, r3, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #92] @ 22d8d8 <__cxa_atexit@plt+0x22158c> │ │ │ │ + ldr r2, [pc, #92] @ 224720 <__cxa_atexit@plt+0x2183d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ 22d8dc <__cxa_atexit@plt+0x221590> │ │ │ │ + ldr lr, [pc, #84] @ 224724 <__cxa_atexit@plt+0x2183d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tstpeq lr, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, ror #21 @ p-variant is OBSOLETE │ │ │ │ - strdeq sl, [sp, -r0] │ │ │ │ + @ instruction: 0x011f8cb8 │ │ │ │ + @ instruction: 0x011f8c9c │ │ │ │ + tsteq lr, r8, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d95c <__cxa_atexit@plt+0x221610> │ │ │ │ + bcc 2247a4 <__cxa_atexit@plt+0x218458> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 22d968 <__cxa_atexit@plt+0x22161c> │ │ │ │ + ldr r0, [pc, #80] @ 2247b0 <__cxa_atexit@plt+0x218464> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #56] @ 22d96c <__cxa_atexit@plt+0x221620> │ │ │ │ + ldr r2, [pc, #56] @ 2247b4 <__cxa_atexit@plt+0x218468> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 22d970 <__cxa_atexit@plt+0x221624> │ │ │ │ + ldr lr, [pc, #48] @ 2247b8 <__cxa_atexit@plt+0x21846c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq lr, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, ip, lsr #20 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, ip, asr pc │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ + tsteq pc, r4, ror #23 │ │ │ │ + smlabbeq lr, r4, sl, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22d9e0 <__cxa_atexit@plt+0x221694> │ │ │ │ + bhi 224828 <__cxa_atexit@plt+0x2184dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22d9ec <__cxa_atexit@plt+0x2216a0> │ │ │ │ - ldr r2, [pc, #84] @ 22d9fc <__cxa_atexit@plt+0x2216b0> │ │ │ │ + bcc 224834 <__cxa_atexit@plt+0x2184e8> │ │ │ │ + ldr r2, [pc, #84] @ 224844 <__cxa_atexit@plt+0x2184f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 22da00 <__cxa_atexit@plt+0x2216b4> │ │ │ │ + ldr r1, [pc, #80] @ 224848 <__cxa_atexit@plt+0x2184fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 22da04 <__cxa_atexit@plt+0x2216b8> │ │ │ │ + ldr r8, [pc, #60] @ 22484c <__cxa_atexit@plt+0x218500> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -558506,381 +549180,381 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tstpeq lr, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ - rscseq r0, r5, r3, lsl #17 │ │ │ │ - smlabteq sp, r4, lr, sl │ │ │ │ + tsteq pc, r8, ror fp @ │ │ │ │ + rscseq r9, r5, lr, lsr #18 │ │ │ │ + smlatteq lr, ip, r9, r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22da78 <__cxa_atexit@plt+0x22172c> │ │ │ │ - ldr lr, [pc, #84] @ 22da88 <__cxa_atexit@plt+0x22173c> │ │ │ │ + bcc 2248c0 <__cxa_atexit@plt+0x218574> │ │ │ │ + ldr lr, [pc, #84] @ 2248d0 <__cxa_atexit@plt+0x218584> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22da8c <__cxa_atexit@plt+0x221740> │ │ │ │ + ldr r1, [pc, #80] @ 2248d4 <__cxa_atexit@plt+0x218588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22da90 <__cxa_atexit@plt+0x221744> │ │ │ │ + ldr lr, [pc, #56] @ 2248d8 <__cxa_atexit@plt+0x21858c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tstpeq lr, r4, asr #18 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, ip, ror #28 │ │ │ │ + @ instruction: 0x011f8afc │ │ │ │ + tsteq pc, ip, asr #21 │ │ │ │ + @ instruction: 0x010e3994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22dae8 <__cxa_atexit@plt+0x22179c> │ │ │ │ + bhi 224930 <__cxa_atexit@plt+0x2185e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22daf0 <__cxa_atexit@plt+0x2217a4> │ │ │ │ + ldr lr, [pc, #52] @ 224938 <__cxa_atexit@plt+0x2185ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22daf4 <__cxa_atexit@plt+0x2217a8> │ │ │ │ + ldr r0, [pc, #48] @ 22493c <__cxa_atexit@plt+0x2185f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22daf8 <__cxa_atexit@plt+0x2217ac> │ │ │ │ + ldr r1, [pc, #40] @ 224940 <__cxa_atexit@plt+0x2185f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ef8b4 │ │ │ │ - @ instruction: 0x011ef8b0 │ │ │ │ - tstpeq lr, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, r4, lsl #28 │ │ │ │ + tsteq pc, ip, ror #20 │ │ │ │ + tsteq pc, r8, ror #20 │ │ │ │ + tsteq pc, r4, lsl fp @ │ │ │ │ + tsteq lr, ip, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22db50 <__cxa_atexit@plt+0x221804> │ │ │ │ + bhi 224998 <__cxa_atexit@plt+0x21864c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22db58 <__cxa_atexit@plt+0x22180c> │ │ │ │ + ldr lr, [pc, #52] @ 2249a0 <__cxa_atexit@plt+0x218654> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22db5c <__cxa_atexit@plt+0x221810> │ │ │ │ + ldr r0, [pc, #48] @ 2249a4 <__cxa_atexit@plt+0x218658> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22db60 <__cxa_atexit@plt+0x221814> │ │ │ │ + ldr r1, [pc, #40] @ 2249a8 <__cxa_atexit@plt+0x21865c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011ef8f4 │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ + tsteq pc, r0, lsl #20 │ │ │ │ + tsteq pc, ip, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22dbb4 <__cxa_atexit@plt+0x221868> │ │ │ │ + bhi 2249fc <__cxa_atexit@plt+0x2186b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22dbbc <__cxa_atexit@plt+0x221870> │ │ │ │ + ldr lr, [pc, #52] @ 224a04 <__cxa_atexit@plt+0x2186b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22dbc0 <__cxa_atexit@plt+0x221874> │ │ │ │ + ldr r0, [pc, #48] @ 224a08 <__cxa_atexit@plt+0x2186bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22dbc4 <__cxa_atexit@plt+0x221878> │ │ │ │ + ldr r1, [pc, #40] @ 224a0c <__cxa_atexit@plt+0x2186c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011ef890 │ │ │ │ + tsteq pc, r0, lsr #19 │ │ │ │ + @ instruction: 0x011f899c │ │ │ │ + tsteq pc, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22dbfc <__cxa_atexit@plt+0x2218b0> │ │ │ │ + bhi 224a44 <__cxa_atexit@plt+0x2186f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22dc04 <__cxa_atexit@plt+0x2218b8> │ │ │ │ + ldr r1, [pc, #24] @ 224a4c <__cxa_atexit@plt+0x218700> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, r4, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, ip, lsr r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22dc88 <__cxa_atexit@plt+0x22193c> │ │ │ │ + bhi 224ad0 <__cxa_atexit@plt+0x218784> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22dc90 <__cxa_atexit@plt+0x221944> │ │ │ │ - ldr r1, [pc, #104] @ 22dca4 <__cxa_atexit@plt+0x221958> │ │ │ │ + bcc 224ad8 <__cxa_atexit@plt+0x21878c> │ │ │ │ + ldr r1, [pc, #104] @ 224aec <__cxa_atexit@plt+0x2187a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 22dca8 <__cxa_atexit@plt+0x22195c> │ │ │ │ + ldr r0, [pc, #100] @ 224af0 <__cxa_atexit@plt+0x2187a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22dcac <__cxa_atexit@plt+0x221960> │ │ │ │ + ldr r1, [pc, #76] @ 224af4 <__cxa_atexit@plt+0x2187a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22dcb0 <__cxa_atexit@plt+0x221964> │ │ │ │ + ldr lr, [pc, #68] @ 224af8 <__cxa_atexit@plt+0x2187ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 22dc98 <__cxa_atexit@plt+0x22194c> │ │ │ │ + b 224ae0 <__cxa_atexit@plt+0x218794> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tstpeq lr, ip, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r0, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r4, ror #17 │ │ │ │ + @ instruction: 0x011f88d4 │ │ │ │ + @ instruction: 0x011f88b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22dd20 <__cxa_atexit@plt+0x2219d4> │ │ │ │ - ldr lr, [pc, #88] @ 22dd30 <__cxa_atexit@plt+0x2219e4> │ │ │ │ + bcc 224b68 <__cxa_atexit@plt+0x21881c> │ │ │ │ + ldr lr, [pc, #88] @ 224b78 <__cxa_atexit@plt+0x21882c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22dd34 <__cxa_atexit@plt+0x2219e8> │ │ │ │ + ldr r0, [pc, #64] @ 224b7c <__cxa_atexit@plt+0x218830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22dd38 <__cxa_atexit@plt+0x2219ec> │ │ │ │ + ldr lr, [pc, #56] @ 224b80 <__cxa_atexit@plt+0x218834> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tstpeq lr, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ + tsteq pc, r4, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22dd94 <__cxa_atexit@plt+0x221a48> │ │ │ │ - ldr r2, [pc, #64] @ 22dda4 <__cxa_atexit@plt+0x221a58> │ │ │ │ + bcc 224bdc <__cxa_atexit@plt+0x218890> │ │ │ │ + ldr r2, [pc, #64] @ 224bec <__cxa_atexit@plt+0x2188a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 22dda8 <__cxa_atexit@plt+0x221a5c> │ │ │ │ + ldr lr, [pc, #48] @ 224bf0 <__cxa_atexit@plt+0x2188a4> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r0, r5, r1, ror #9 │ │ │ │ + rscseq r9, r5, ip, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22de10 <__cxa_atexit@plt+0x221ac4> │ │ │ │ + bhi 224c58 <__cxa_atexit@plt+0x21890c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22de1c <__cxa_atexit@plt+0x221ad0> │ │ │ │ - ldr r1, [pc, #80] @ 22de2c <__cxa_atexit@plt+0x221ae0> │ │ │ │ + bcc 224c64 <__cxa_atexit@plt+0x218918> │ │ │ │ + ldr r1, [pc, #80] @ 224c74 <__cxa_atexit@plt+0x218928> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22de30 <__cxa_atexit@plt+0x221ae4> │ │ │ │ + ldr r5, [pc, #72] @ 224c78 <__cxa_atexit@plt+0x21892c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22de34 <__cxa_atexit@plt+0x221ae8> │ │ │ │ + ldr r0, [pc, #56] @ 224c7c <__cxa_atexit@plt+0x218930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ef594 │ │ │ │ - tstpeq lr, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r0, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + tsteq pc, r8, lsr r7 @ │ │ │ │ + tsteq pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22deb8 <__cxa_atexit@plt+0x221b6c> │ │ │ │ + bhi 224d00 <__cxa_atexit@plt+0x2189b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22dec0 <__cxa_atexit@plt+0x221b74> │ │ │ │ - ldr r1, [pc, #104] @ 22ded4 <__cxa_atexit@plt+0x221b88> │ │ │ │ + bcc 224d08 <__cxa_atexit@plt+0x2189bc> │ │ │ │ + ldr r1, [pc, #104] @ 224d1c <__cxa_atexit@plt+0x2189d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 22ded8 <__cxa_atexit@plt+0x221b8c> │ │ │ │ + ldr r0, [pc, #100] @ 224d20 <__cxa_atexit@plt+0x2189d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 22dedc <__cxa_atexit@plt+0x221b90> │ │ │ │ + ldr r1, [pc, #76] @ 224d24 <__cxa_atexit@plt+0x2189d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 22dee0 <__cxa_atexit@plt+0x221b94> │ │ │ │ + ldr lr, [pc, #68] @ 224d28 <__cxa_atexit@plt+0x2189dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 22dec8 <__cxa_atexit@plt+0x221b7c> │ │ │ │ + b 224d10 <__cxa_atexit@plt+0x2189c4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011ef4fc │ │ │ │ - tstpeq lr, ip, ror #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011ef4d0 │ │ │ │ + @ instruction: 0x011f86b4 │ │ │ │ + tsteq pc, r4, lsr #13 │ │ │ │ + tsteq pc, r8, lsl #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22df50 <__cxa_atexit@plt+0x221c04> │ │ │ │ - ldr lr, [pc, #88] @ 22df60 <__cxa_atexit@plt+0x221c14> │ │ │ │ + bcc 224d98 <__cxa_atexit@plt+0x218a4c> │ │ │ │ + ldr lr, [pc, #88] @ 224da8 <__cxa_atexit@plt+0x218a5c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 22df64 <__cxa_atexit@plt+0x221c18> │ │ │ │ + ldr r0, [pc, #64] @ 224dac <__cxa_atexit@plt+0x218a60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 22df68 <__cxa_atexit@plt+0x221c1c> │ │ │ │ + ldr lr, [pc, #56] @ 224db0 <__cxa_atexit@plt+0x218a64> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tstpeq lr, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ + @ instruction: 0x011f85f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22dfdc <__cxa_atexit@plt+0x221c90> │ │ │ │ + bhi 224e24 <__cxa_atexit@plt+0x218ad8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22dfe8 <__cxa_atexit@plt+0x221c9c> │ │ │ │ - ldr lr, [pc, #92] @ 22dff8 <__cxa_atexit@plt+0x221cac> │ │ │ │ + bcc 224e30 <__cxa_atexit@plt+0x218ae4> │ │ │ │ + ldr lr, [pc, #92] @ 224e40 <__cxa_atexit@plt+0x218af4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 22dffc <__cxa_atexit@plt+0x221cb0> │ │ │ │ + ldr r1, [pc, #88] @ 224e44 <__cxa_atexit@plt+0x218af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 22e000 <__cxa_atexit@plt+0x221cb4> │ │ │ │ + ldr r8, [pc, #64] @ 224e48 <__cxa_atexit@plt+0x218afc> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -558889,285 +549563,285 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tstpeq lr, ip, asr #7 @ p-variant is OBSOLETE │ │ │ │ - smlalseq r0, r5, r9, r2 │ │ │ │ + tsteq pc, r4, lsl #11 │ │ │ │ + rscseq r9, r5, r4, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e074 <__cxa_atexit@plt+0x221d28> │ │ │ │ - ldr lr, [pc, #88] @ 22e084 <__cxa_atexit@plt+0x221d38> │ │ │ │ + bcc 224ebc <__cxa_atexit@plt+0x218b70> │ │ │ │ + ldr lr, [pc, #88] @ 224ecc <__cxa_atexit@plt+0x218b80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 22e088 <__cxa_atexit@plt+0x221d3c> │ │ │ │ + ldr r1, [pc, #84] @ 224ed0 <__cxa_atexit@plt+0x218b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22e08c <__cxa_atexit@plt+0x221d40> │ │ │ │ + ldr lr, [pc, #56] @ 224ed4 <__cxa_atexit@plt+0x218b88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tstpeq lr, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tsteq sp, ip, ror #16 │ │ │ │ + tsteq pc, r4, lsl #10 │ │ │ │ + @ instruction: 0x011f84d0 │ │ │ │ + @ instruction: 0x010e3394 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22e1e4 <__cxa_atexit@plt+0x221e98> │ │ │ │ + bhi 22502c <__cxa_atexit@plt+0x218ce0> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-12]! │ │ │ │ stmib r7, {r9, sl} │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 22e0d8 <__cxa_atexit@plt+0x221d8c> │ │ │ │ + beq 224f20 <__cxa_atexit@plt+0x218bd4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 22e128 <__cxa_atexit@plt+0x221ddc> │ │ │ │ + bne 224f70 <__cxa_atexit@plt+0x218c24> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 22e254 <__cxa_atexit@plt+0x221f08> │ │ │ │ + b 22509c <__cxa_atexit@plt+0x218d50> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22e1f4 <__cxa_atexit@plt+0x221ea8> │ │ │ │ - ldr lr, [pc, #328] @ 22e23c <__cxa_atexit@plt+0x221ef0> │ │ │ │ + bcc 22503c <__cxa_atexit@plt+0x218cf0> │ │ │ │ + ldr lr, [pc, #328] @ 225084 <__cxa_atexit@plt+0x218d38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r1, #4]! │ │ │ │ str r8, [r1, #8] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 22e1a4 <__cxa_atexit@plt+0x221e58> │ │ │ │ - ldr lr, [pc, #288] @ 22e244 <__cxa_atexit@plt+0x221ef8> │ │ │ │ + ble 224fec <__cxa_atexit@plt+0x218ca0> │ │ │ │ + ldr lr, [pc, #288] @ 22508c <__cxa_atexit@plt+0x218d40> │ │ │ │ add lr, pc, lr │ │ │ │ - b 22e1ac <__cxa_atexit@plt+0x221e60> │ │ │ │ + b 224ff4 <__cxa_atexit@plt+0x218ca8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #44 @ 0x2c │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 22e210 <__cxa_atexit@plt+0x221ec4> │ │ │ │ - ldr r1, [pc, #232] @ 22e22c <__cxa_atexit@plt+0x221ee0> │ │ │ │ + bcc 225058 <__cxa_atexit@plt+0x218d0c> │ │ │ │ + ldr r1, [pc, #232] @ 225074 <__cxa_atexit@plt+0x218d28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #228] @ 22e230 <__cxa_atexit@plt+0x221ee4> │ │ │ │ + ldr lr, [pc, #228] @ 225078 <__cxa_atexit@plt+0x218d2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #24] │ │ │ │ str r7, [r2, #28] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r1, r2 │ │ │ │ str lr, [r1, #16]! │ │ │ │ sub r7, r9, #7 │ │ │ │ cmp r3, #10 │ │ │ │ - ble 22e1c4 <__cxa_atexit@plt+0x221e78> │ │ │ │ - ldr r3, [pc, #168] @ 22e234 <__cxa_atexit@plt+0x221ee8> │ │ │ │ + ble 22500c <__cxa_atexit@plt+0x218cc0> │ │ │ │ + ldr r3, [pc, #168] @ 22507c <__cxa_atexit@plt+0x218d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #148] @ 22e240 <__cxa_atexit@plt+0x221ef4> │ │ │ │ + ldr lr, [pc, #148] @ 225088 <__cxa_atexit@plt+0x218d3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #132] @ 22e250 <__cxa_atexit@plt+0x221f04> │ │ │ │ + ldr r3, [pc, #132] @ 225098 <__cxa_atexit@plt+0x218d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 22e24c <__cxa_atexit@plt+0x221f00> │ │ │ │ + ldr r7, [pc, #96] @ 225094 <__cxa_atexit@plt+0x218d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #76] @ 22e248 <__cxa_atexit@plt+0x221efc> │ │ │ │ + ldr r6, [pc, #76] @ 225090 <__cxa_atexit@plt+0x218d44> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r6, [pc, #32] @ 22e238 <__cxa_atexit@plt+0x221eec> │ │ │ │ + ldr r6, [pc, #32] @ 225080 <__cxa_atexit@plt+0x218d34> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r9 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffef90 │ │ │ │ @ instruction: 0xffffefec │ │ │ │ @ instruction: 0xfffff2d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq sp, r4, lsl #16 │ │ │ │ + tsteq lr, ip, lsr #6 │ │ │ │ @ instruction: 0xfffff094 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22e314 <__cxa_atexit@plt+0x221fc8> │ │ │ │ - ldr lr, [pc, #180] @ 22e32c <__cxa_atexit@plt+0x221fe0> │ │ │ │ + bcc 22515c <__cxa_atexit@plt+0x218e10> │ │ │ │ + ldr lr, [pc, #180] @ 225174 <__cxa_atexit@plt+0x218e28> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r8, [pc, #164] @ 22e330 <__cxa_atexit@plt+0x221fe4> │ │ │ │ + ldr r8, [pc, #164] @ 225178 <__cxa_atexit@plt+0x218e2c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldm r5, {r0, lr} │ │ │ │ - ldr sl, [pc, #148] @ 22e334 <__cxa_atexit@plt+0x221fe8> │ │ │ │ + ldr sl, [pc, #148] @ 22517c <__cxa_atexit@plt+0x218e30> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 22e2f8 <__cxa_atexit@plt+0x221fac> │ │ │ │ - ldr lr, [pc, #88] @ 22e338 <__cxa_atexit@plt+0x221fec> │ │ │ │ + ble 225140 <__cxa_atexit@plt+0x218df4> │ │ │ │ + ldr lr, [pc, #88] @ 225180 <__cxa_atexit@plt+0x218e34> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #64] @ 22e340 <__cxa_atexit@plt+0x221ff4> │ │ │ │ + ldr lr, [pc, #64] @ 225188 <__cxa_atexit@plt+0x218e3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 22e33c <__cxa_atexit@plt+0x221ff0> │ │ │ │ + ldr r3, [pc, #32] @ 225184 <__cxa_atexit@plt+0x218e38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - @ instruction: 0x010da5bc │ │ │ │ + smlatteq lr, r4, r0, r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 22e254 <__cxa_atexit@plt+0x221f08> │ │ │ │ - tsteq sp, r0, ror r5 │ │ │ │ + b 22509c <__cxa_atexit@plt+0x218d50> │ │ │ │ + swpeq r3, r8, [lr] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22e3e0 <__cxa_atexit@plt+0x222094> │ │ │ │ - ldr lr, [pc, #108] @ 22e3f8 <__cxa_atexit@plt+0x2220ac> │ │ │ │ + bcc 225228 <__cxa_atexit@plt+0x218edc> │ │ │ │ + ldr lr, [pc, #108] @ 225240 <__cxa_atexit@plt+0x218ef4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 22e3c4 <__cxa_atexit@plt+0x222078> │ │ │ │ - ldr r2, [pc, #64] @ 22e400 <__cxa_atexit@plt+0x2220b4> │ │ │ │ + ble 22520c <__cxa_atexit@plt+0x218ec0> │ │ │ │ + ldr r2, [pc, #64] @ 225248 <__cxa_atexit@plt+0x218efc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 22e3cc <__cxa_atexit@plt+0x222080> │ │ │ │ - ldr r2, [pc, #48] @ 22e3fc <__cxa_atexit@plt+0x2220b0> │ │ │ │ + b 225214 <__cxa_atexit@plt+0x218ec8> │ │ │ │ + ldr r2, [pc, #48] @ 225244 <__cxa_atexit@plt+0x218ef8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22e404 <__cxa_atexit@plt+0x2220b8> │ │ │ │ + ldr r3, [pc, #28] @ 22524c <__cxa_atexit@plt+0x218f00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff15c │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strdeq sl, [sp, -r8] │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22e4b0 <__cxa_atexit@plt+0x222164> │ │ │ │ - ldr r8, [pc, #148] @ 22e4c8 <__cxa_atexit@plt+0x22217c> │ │ │ │ + bcc 2252f8 <__cxa_atexit@plt+0x218fac> │ │ │ │ + ldr r8, [pc, #148] @ 225310 <__cxa_atexit@plt+0x218fc4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 22e4cc <__cxa_atexit@plt+0x222180> │ │ │ │ + ldr lr, [pc, #144] @ 225314 <__cxa_atexit@plt+0x218fc8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -559175,1078 +549849,1078 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 22e494 <__cxa_atexit@plt+0x222148> │ │ │ │ - ldr lr, [pc, #80] @ 22e4d0 <__cxa_atexit@plt+0x222184> │ │ │ │ + ble 2252dc <__cxa_atexit@plt+0x218f90> │ │ │ │ + ldr lr, [pc, #80] @ 225318 <__cxa_atexit@plt+0x218fcc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 22e4d8 <__cxa_atexit@plt+0x22218c> │ │ │ │ + ldr lr, [pc, #60] @ 225320 <__cxa_atexit@plt+0x218fd4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22e4d4 <__cxa_atexit@plt+0x222188> │ │ │ │ + ldr r3, [pc, #28] @ 22531c <__cxa_atexit@plt+0x218fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ - tsteq sp, r0, lsr #8 │ │ │ │ + tsteq lr, r8, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22e530 <__cxa_atexit@plt+0x2221e4> │ │ │ │ - ldr r2, [pc, #56] @ 22e53c <__cxa_atexit@plt+0x2221f0> │ │ │ │ + bhi 225378 <__cxa_atexit@plt+0x21902c> │ │ │ │ + ldr r2, [pc, #56] @ 225384 <__cxa_atexit@plt+0x219038> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22e520 <__cxa_atexit@plt+0x2221d4> │ │ │ │ + beq 225368 <__cxa_atexit@plt+0x21901c> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq sp, r0, r3, sl │ │ │ │ + smlatteq lr, r8, lr, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ - @ instruction: 0x010da39c │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ + smlabteq lr, r4, lr, r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e598 <__cxa_atexit@plt+0x22224c> │ │ │ │ - ldr r2, [pc, #36] @ 22e5b0 <__cxa_atexit@plt+0x222264> │ │ │ │ + bcc 2253e0 <__cxa_atexit@plt+0x219094> │ │ │ │ + ldr r2, [pc, #36] @ 2253f8 <__cxa_atexit@plt+0x2190ac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 22e5b4 <__cxa_atexit@plt+0x222268> │ │ │ │ + ldr r7, [pc, #20] @ 2253fc <__cxa_atexit@plt+0x2190b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq sp, r8, asr r4 │ │ │ │ - tsteq sp, r4, asr #6 │ │ │ │ + smlabbeq lr, r0, pc, r2 @ │ │ │ │ + tsteq lr, ip, ror #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22e624 <__cxa_atexit@plt+0x2222d8> │ │ │ │ - ldr r7, [pc, #88] @ 22e63c <__cxa_atexit@plt+0x2222f0> │ │ │ │ + bhi 22546c <__cxa_atexit@plt+0x219120> │ │ │ │ + ldr r7, [pc, #88] @ 225484 <__cxa_atexit@plt+0x219138> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22e618 <__cxa_atexit@plt+0x2222cc> │ │ │ │ - ldr r7, [pc, #72] @ 22e640 <__cxa_atexit@plt+0x2222f4> │ │ │ │ + beq 225460 <__cxa_atexit@plt+0x219114> │ │ │ │ + ldr r7, [pc, #72] @ 225488 <__cxa_atexit@plt+0x21913c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 22e644 <__cxa_atexit@plt+0x2222f8> │ │ │ │ + ldr r7, [pc, #64] @ 22548c <__cxa_atexit@plt+0x219140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 22e648 <__cxa_atexit@plt+0x2222fc> │ │ │ │ + ldr r7, [pc, #28] @ 225490 <__cxa_atexit@plt+0x219144> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r4, asr #28 │ │ │ │ - tsteq lr, r0, lsl #27 │ │ │ │ - ldrdeq sl, [sp, -r4] │ │ │ │ - @ instruction: 0x010da2b4 │ │ │ │ + @ instruction: 0x011f7ffc │ │ │ │ + tsteq pc, r8, lsr pc @ │ │ │ │ + strdeq r2, [lr, -ip] │ │ │ │ + ldrdeq r2, [lr, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 22e684 <__cxa_atexit@plt+0x222338> │ │ │ │ + ldr r3, [pc, #36] @ 2254cc <__cxa_atexit@plt+0x219180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 22e688 <__cxa_atexit@plt+0x22233c> │ │ │ │ + ldr r3, [pc, #28] @ 2254d0 <__cxa_atexit@plt+0x219184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22cde0 <__cxa_atexit@plt+0x220a94> │ │ │ │ - @ instruction: 0x011eeddc │ │ │ │ - tsteq lr, r8, lsl sp │ │ │ │ + b 223c28 <__cxa_atexit@plt+0x2178dc> │ │ │ │ + @ instruction: 0x011f7f94 │ │ │ │ + @ instruction: 0x011f7ed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22e6ec <__cxa_atexit@plt+0x2223a0> │ │ │ │ - ldr r2, [pc, #76] @ 22e6f4 <__cxa_atexit@plt+0x2223a8> │ │ │ │ + bhi 225534 <__cxa_atexit@plt+0x2191e8> │ │ │ │ + ldr r2, [pc, #76] @ 22553c <__cxa_atexit@plt+0x2191f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 22e6f8 <__cxa_atexit@plt+0x2223ac> │ │ │ │ + ldr r0, [pc, #64] @ 225540 <__cxa_atexit@plt+0x2191f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22e6dc <__cxa_atexit@plt+0x222390> │ │ │ │ + beq 225524 <__cxa_atexit@plt+0x2191d8> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x011eecb8 │ │ │ │ + tsteq pc, r0, ror lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 1f8734 <__cxa_atexit@plt+0x1ec3e8> │ │ │ │ + b 1ef57c <__cxa_atexit@plt+0x1e3230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22e774 <__cxa_atexit@plt+0x222428> │ │ │ │ - ldr r2, [pc, #48] @ 22e784 <__cxa_atexit@plt+0x222438> │ │ │ │ + bcc 2255bc <__cxa_atexit@plt+0x219270> │ │ │ │ + ldr r2, [pc, #48] @ 2255cc <__cxa_atexit@plt+0x219280> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22e788 <__cxa_atexit@plt+0x22243c> │ │ │ │ + ldr r3, [pc, #44] @ 2255d0 <__cxa_atexit@plt+0x219284> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq pc, r4, r0, lsl #26 │ │ │ │ + rscseq r8, r5, fp, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e7d4 <__cxa_atexit@plt+0x222488> │ │ │ │ - ldr r1, [pc, #52] @ 22e7e4 <__cxa_atexit@plt+0x222498> │ │ │ │ + bcc 22561c <__cxa_atexit@plt+0x2192d0> │ │ │ │ + ldr r1, [pc, #52] @ 22562c <__cxa_atexit@plt+0x2192e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 22e7e8 <__cxa_atexit@plt+0x22249c> │ │ │ │ + ldr r0, [pc, #36] @ 225630 <__cxa_atexit@plt+0x2192e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011eebb8 │ │ │ │ - tsteq lr, r8, lsr #23 │ │ │ │ + tsteq pc, r0, ror sp @ │ │ │ │ + tsteq pc, r0, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22e84c <__cxa_atexit@plt+0x222500> │ │ │ │ + bhi 225694 <__cxa_atexit@plt+0x219348> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e858 <__cxa_atexit@plt+0x22250c> │ │ │ │ - ldr r2, [pc, #76] @ 22e868 <__cxa_atexit@plt+0x22251c> │ │ │ │ + bcc 2256a0 <__cxa_atexit@plt+0x219354> │ │ │ │ + ldr r2, [pc, #76] @ 2256b0 <__cxa_atexit@plt+0x219364> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22e86c <__cxa_atexit@plt+0x222520> │ │ │ │ + ldr r1, [pc, #72] @ 2256b4 <__cxa_atexit@plt+0x219368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22e870 <__cxa_atexit@plt+0x222524> │ │ │ │ + ldr r8, [pc, #56] @ 2256b8 <__cxa_atexit@plt+0x21936c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, ip, asr #22 │ │ │ │ - rscseq pc, r4, r4, lsr #24 │ │ │ │ + tsteq pc, r4, lsl #26 │ │ │ │ + rscseq r8, r5, pc, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e8d8 <__cxa_atexit@plt+0x22258c> │ │ │ │ - ldr r2, [pc, #76] @ 22e8e8 <__cxa_atexit@plt+0x22259c> │ │ │ │ + bcc 225720 <__cxa_atexit@plt+0x2193d4> │ │ │ │ + ldr r2, [pc, #76] @ 225730 <__cxa_atexit@plt+0x2193e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22e8ec <__cxa_atexit@plt+0x2225a0> │ │ │ │ + ldr r1, [pc, #72] @ 225734 <__cxa_atexit@plt+0x2193e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22e8f0 <__cxa_atexit@plt+0x2225a4> │ │ │ │ + ldr r2, [pc, #52] @ 225738 <__cxa_atexit@plt+0x2193ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011eeadc │ │ │ │ - @ instruction: 0x011eeab0 │ │ │ │ - tsteq sp, ip │ │ │ │ + @ instruction: 0x011f7c94 │ │ │ │ + tsteq pc, r8, ror #24 │ │ │ │ + tsteq lr, r4, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22e958 <__cxa_atexit@plt+0x22260c> │ │ │ │ - ldr r2, [pc, #76] @ 22e960 <__cxa_atexit@plt+0x222614> │ │ │ │ + bhi 2257a0 <__cxa_atexit@plt+0x219454> │ │ │ │ + ldr r2, [pc, #76] @ 2257a8 <__cxa_atexit@plt+0x21945c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 22e964 <__cxa_atexit@plt+0x222618> │ │ │ │ + ldr r0, [pc, #64] @ 2257ac <__cxa_atexit@plt+0x219460> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22e948 <__cxa_atexit@plt+0x2225fc> │ │ │ │ + beq 225790 <__cxa_atexit@plt+0x219444> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 234854 <__cxa_atexit@plt+0x228508> │ │ │ │ + b 22b69c <__cxa_atexit@plt+0x21f350> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq lr, ip, asr #20 │ │ │ │ - @ instruction: 0x010d9f98 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ + smlabteq lr, r0, sl, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 234854 <__cxa_atexit@plt+0x228508> │ │ │ │ + b 22b69c <__cxa_atexit@plt+0x21f350> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22e9e4 <__cxa_atexit@plt+0x222698> │ │ │ │ - ldr r2, [pc, #48] @ 22e9f4 <__cxa_atexit@plt+0x2226a8> │ │ │ │ + bcc 22582c <__cxa_atexit@plt+0x2194e0> │ │ │ │ + ldr r2, [pc, #48] @ 22583c <__cxa_atexit@plt+0x2194f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22e9f8 <__cxa_atexit@plt+0x2226ac> │ │ │ │ + ldr r3, [pc, #44] @ 225840 <__cxa_atexit@plt+0x2194f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlalseq pc, r4, lr, sl @ │ │ │ │ + rscseq r8, r5, r9, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ea44 <__cxa_atexit@plt+0x2226f8> │ │ │ │ - ldr r1, [pc, #52] @ 22ea54 <__cxa_atexit@plt+0x222708> │ │ │ │ + bcc 22588c <__cxa_atexit@plt+0x219540> │ │ │ │ + ldr r1, [pc, #52] @ 22589c <__cxa_atexit@plt+0x219550> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 22ea58 <__cxa_atexit@plt+0x22270c> │ │ │ │ + ldr r0, [pc, #36] @ 2258a0 <__cxa_atexit@plt+0x219554> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ - tsteq lr, r8, lsr r9 │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ + @ instruction: 0x011f7af0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22eabc <__cxa_atexit@plt+0x222770> │ │ │ │ + bhi 225904 <__cxa_atexit@plt+0x2195b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22eac8 <__cxa_atexit@plt+0x22277c> │ │ │ │ - ldr r2, [pc, #76] @ 22ead8 <__cxa_atexit@plt+0x22278c> │ │ │ │ + bcc 225910 <__cxa_atexit@plt+0x2195c4> │ │ │ │ + ldr r2, [pc, #76] @ 225920 <__cxa_atexit@plt+0x2195d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22eadc <__cxa_atexit@plt+0x222790> │ │ │ │ + ldr r1, [pc, #72] @ 225924 <__cxa_atexit@plt+0x2195d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22eae0 <__cxa_atexit@plt+0x222794> │ │ │ │ + ldr r8, [pc, #56] @ 225928 <__cxa_atexit@plt+0x2195dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ee8dc │ │ │ │ - rscseq pc, r4, r2, asr #19 │ │ │ │ + @ instruction: 0x011f7a94 │ │ │ │ + rscseq r8, r5, sp, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22eb48 <__cxa_atexit@plt+0x2227fc> │ │ │ │ - ldr r2, [pc, #76] @ 22eb58 <__cxa_atexit@plt+0x22280c> │ │ │ │ + bcc 225990 <__cxa_atexit@plt+0x219644> │ │ │ │ + ldr r2, [pc, #76] @ 2259a0 <__cxa_atexit@plt+0x219654> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22eb5c <__cxa_atexit@plt+0x222810> │ │ │ │ + ldr r1, [pc, #72] @ 2259a4 <__cxa_atexit@plt+0x219658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22eb60 <__cxa_atexit@plt+0x222814> │ │ │ │ + ldr r2, [pc, #52] @ 2259a8 <__cxa_atexit@plt+0x21965c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, ror #16 │ │ │ │ - tsteq lr, r0, asr #16 │ │ │ │ - @ instruction: 0x010d9d9c │ │ │ │ + tsteq pc, r4, lsr #20 │ │ │ │ + @ instruction: 0x011f79f8 │ │ │ │ + smlabteq lr, r4, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ebc8 <__cxa_atexit@plt+0x22287c> │ │ │ │ - ldr r2, [pc, #76] @ 22ebd0 <__cxa_atexit@plt+0x222884> │ │ │ │ + bhi 225a10 <__cxa_atexit@plt+0x2196c4> │ │ │ │ + ldr r2, [pc, #76] @ 225a18 <__cxa_atexit@plt+0x2196cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 22ebd4 <__cxa_atexit@plt+0x222888> │ │ │ │ + ldr r0, [pc, #64] @ 225a1c <__cxa_atexit@plt+0x2196d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22ebb8 <__cxa_atexit@plt+0x22286c> │ │ │ │ + beq 225a00 <__cxa_atexit@plt+0x2196b4> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 23a2b4 <__cxa_atexit@plt+0x22df68> │ │ │ │ + b 2310fc <__cxa_atexit@plt+0x224db0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x011ee7dc │ │ │ │ - tsteq sp, r8, lsr #26 │ │ │ │ + @ instruction: 0x011f7994 │ │ │ │ + tsteq lr, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 23a2b4 <__cxa_atexit@plt+0x22df68> │ │ │ │ + b 2310fc <__cxa_atexit@plt+0x224db0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22ec54 <__cxa_atexit@plt+0x222908> │ │ │ │ - ldr r2, [pc, #48] @ 22ec64 <__cxa_atexit@plt+0x222918> │ │ │ │ + bcc 225a9c <__cxa_atexit@plt+0x219750> │ │ │ │ + ldr r2, [pc, #48] @ 225aac <__cxa_atexit@plt+0x219760> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22ec68 <__cxa_atexit@plt+0x22291c> │ │ │ │ + ldr r3, [pc, #44] @ 225ab0 <__cxa_atexit@plt+0x219764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq pc, r4, r9, lsr r8 @ │ │ │ │ + rscseq r8, r5, r4, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ecb4 <__cxa_atexit@plt+0x222968> │ │ │ │ - ldr r1, [pc, #52] @ 22ecc4 <__cxa_atexit@plt+0x222978> │ │ │ │ + bcc 225afc <__cxa_atexit@plt+0x2197b0> │ │ │ │ + ldr r1, [pc, #52] @ 225b0c <__cxa_atexit@plt+0x2197c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 22ecc8 <__cxa_atexit@plt+0x22297c> │ │ │ │ + ldr r0, [pc, #36] @ 225b10 <__cxa_atexit@plt+0x2197c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ee6d8 │ │ │ │ - tsteq lr, r8, asr #13 │ │ │ │ + @ instruction: 0x011f7890 │ │ │ │ + tsteq pc, r0, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ed2c <__cxa_atexit@plt+0x2229e0> │ │ │ │ + bhi 225b74 <__cxa_atexit@plt+0x219828> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ed38 <__cxa_atexit@plt+0x2229ec> │ │ │ │ - ldr r2, [pc, #76] @ 22ed48 <__cxa_atexit@plt+0x2229fc> │ │ │ │ + bcc 225b80 <__cxa_atexit@plt+0x219834> │ │ │ │ + ldr r2, [pc, #76] @ 225b90 <__cxa_atexit@plt+0x219844> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22ed4c <__cxa_atexit@plt+0x222a00> │ │ │ │ + ldr r1, [pc, #72] @ 225b94 <__cxa_atexit@plt+0x219848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22ed50 <__cxa_atexit@plt+0x222a04> │ │ │ │ + ldr r8, [pc, #56] @ 225b98 <__cxa_atexit@plt+0x21984c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, ip, ror #12 │ │ │ │ - rscseq pc, r4, sp, asr r7 @ │ │ │ │ + tsteq pc, r4, lsr #16 │ │ │ │ + rscseq r8, r5, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22edb8 <__cxa_atexit@plt+0x222a6c> │ │ │ │ - ldr r2, [pc, #76] @ 22edc8 <__cxa_atexit@plt+0x222a7c> │ │ │ │ + bcc 225c00 <__cxa_atexit@plt+0x2198b4> │ │ │ │ + ldr r2, [pc, #76] @ 225c10 <__cxa_atexit@plt+0x2198c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22edcc <__cxa_atexit@plt+0x222a80> │ │ │ │ + ldr r1, [pc, #72] @ 225c14 <__cxa_atexit@plt+0x2198c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22edd0 <__cxa_atexit@plt+0x222a84> │ │ │ │ + ldr r2, [pc, #52] @ 225c18 <__cxa_atexit@plt+0x2198cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011ee5fc │ │ │ │ - @ instruction: 0x011ee5d0 │ │ │ │ + @ instruction: 0x011f77b4 │ │ │ │ + tsteq pc, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ee34 <__cxa_atexit@plt+0x222ae8> │ │ │ │ - ldr r2, [pc, #76] @ 22ee3c <__cxa_atexit@plt+0x222af0> │ │ │ │ + bhi 225c7c <__cxa_atexit@plt+0x219930> │ │ │ │ + ldr r2, [pc, #76] @ 225c84 <__cxa_atexit@plt+0x219938> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 22ee40 <__cxa_atexit@plt+0x222af4> │ │ │ │ + ldr r0, [pc, #64] @ 225c88 <__cxa_atexit@plt+0x21993c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22ee24 <__cxa_atexit@plt+0x222ad8> │ │ │ │ + beq 225c6c <__cxa_atexit@plt+0x219920> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r0, ror r5 │ │ │ │ + tsteq pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 1fa4a4 <__cxa_atexit@plt+0x1ee158> │ │ │ │ + b 1f12ec <__cxa_atexit@plt+0x1e4fa0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22eebc <__cxa_atexit@plt+0x222b70> │ │ │ │ - ldr r2, [pc, #48] @ 22eecc <__cxa_atexit@plt+0x222b80> │ │ │ │ + bcc 225d04 <__cxa_atexit@plt+0x2199b8> │ │ │ │ + ldr r2, [pc, #48] @ 225d14 <__cxa_atexit@plt+0x2199c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22eed0 <__cxa_atexit@plt+0x222b84> │ │ │ │ + ldr r3, [pc, #44] @ 225d18 <__cxa_atexit@plt+0x2199cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrsbteq pc, [r4], #92 @ 0x5c @ │ │ │ │ + rscseq r8, r5, r7, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ef1c <__cxa_atexit@plt+0x222bd0> │ │ │ │ - ldr r1, [pc, #52] @ 22ef2c <__cxa_atexit@plt+0x222be0> │ │ │ │ + bcc 225d64 <__cxa_atexit@plt+0x219a18> │ │ │ │ + ldr r1, [pc, #52] @ 225d74 <__cxa_atexit@plt+0x219a28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 22ef30 <__cxa_atexit@plt+0x222be4> │ │ │ │ + ldr r0, [pc, #36] @ 225d78 <__cxa_atexit@plt+0x219a2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror r4 │ │ │ │ - tsteq lr, r0, ror #8 │ │ │ │ + tsteq pc, r8, lsr #12 │ │ │ │ + tsteq pc, r8, lsl r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22ef94 <__cxa_atexit@plt+0x222c48> │ │ │ │ + bhi 225ddc <__cxa_atexit@plt+0x219a90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22efa0 <__cxa_atexit@plt+0x222c54> │ │ │ │ - ldr r2, [pc, #76] @ 22efb0 <__cxa_atexit@plt+0x222c64> │ │ │ │ + bcc 225de8 <__cxa_atexit@plt+0x219a9c> │ │ │ │ + ldr r2, [pc, #76] @ 225df8 <__cxa_atexit@plt+0x219aac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22efb4 <__cxa_atexit@plt+0x222c68> │ │ │ │ + ldr r1, [pc, #72] @ 225dfc <__cxa_atexit@plt+0x219ab0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22efb8 <__cxa_atexit@plt+0x222c6c> │ │ │ │ + ldr r8, [pc, #56] @ 225e00 <__cxa_atexit@plt+0x219ab4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r4, lsl #8 │ │ │ │ - rscseq pc, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x011f75bc │ │ │ │ + rscseq r8, r5, fp, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22f020 <__cxa_atexit@plt+0x222cd4> │ │ │ │ - ldr r2, [pc, #76] @ 22f030 <__cxa_atexit@plt+0x222ce4> │ │ │ │ + bcc 225e68 <__cxa_atexit@plt+0x219b1c> │ │ │ │ + ldr r2, [pc, #76] @ 225e78 <__cxa_atexit@plt+0x219b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22f034 <__cxa_atexit@plt+0x222ce8> │ │ │ │ + ldr r1, [pc, #72] @ 225e7c <__cxa_atexit@plt+0x219b30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22f038 <__cxa_atexit@plt+0x222cec> │ │ │ │ + ldr r2, [pc, #52] @ 225e80 <__cxa_atexit@plt+0x219b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011ee394 │ │ │ │ - tsteq lr, r8, ror #6 │ │ │ │ - smlabteq sp, r4, r8, r9 │ │ │ │ + tsteq pc, ip, asr #10 │ │ │ │ + tsteq pc, r0, lsr #10 │ │ │ │ + smlatteq lr, ip, r3, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22f0a0 <__cxa_atexit@plt+0x222d54> │ │ │ │ - ldr r2, [pc, #76] @ 22f0a8 <__cxa_atexit@plt+0x222d5c> │ │ │ │ + bhi 225ee8 <__cxa_atexit@plt+0x219b9c> │ │ │ │ + ldr r2, [pc, #76] @ 225ef0 <__cxa_atexit@plt+0x219ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 22f0ac <__cxa_atexit@plt+0x222d60> │ │ │ │ + ldr r0, [pc, #64] @ 225ef4 <__cxa_atexit@plt+0x219ba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 22f090 <__cxa_atexit@plt+0x222d44> │ │ │ │ + beq 225ed8 <__cxa_atexit@plt+0x219b8c> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 2301d8 <__cxa_atexit@plt+0x223e8c> │ │ │ │ + b 227020 <__cxa_atexit@plt+0x21acd4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq lr, r4, lsl #6 │ │ │ │ - tsteq sp, r0, asr r8 │ │ │ │ + @ instruction: 0x011f74bc │ │ │ │ + tsteq lr, r8, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 2301d8 <__cxa_atexit@plt+0x223e8c> │ │ │ │ + b 227020 <__cxa_atexit@plt+0x21acd4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f12c <__cxa_atexit@plt+0x222de0> │ │ │ │ - ldr r2, [pc, #48] @ 22f13c <__cxa_atexit@plt+0x222df0> │ │ │ │ + bcc 225f74 <__cxa_atexit@plt+0x219c28> │ │ │ │ + ldr r2, [pc, #48] @ 225f84 <__cxa_atexit@plt+0x219c38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 22f140 <__cxa_atexit@plt+0x222df4> │ │ │ │ + ldr r3, [pc, #44] @ 225f88 <__cxa_atexit@plt+0x219c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq pc, r4, r6, ror r3 @ │ │ │ │ + rscseq r8, r5, r1, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22f18c <__cxa_atexit@plt+0x222e40> │ │ │ │ - ldr r1, [pc, #52] @ 22f19c <__cxa_atexit@plt+0x222e50> │ │ │ │ + bcc 225fd4 <__cxa_atexit@plt+0x219c88> │ │ │ │ + ldr r1, [pc, #52] @ 225fe4 <__cxa_atexit@plt+0x219c98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 22f1a0 <__cxa_atexit@plt+0x222e54> │ │ │ │ + ldr r0, [pc, #36] @ 225fe8 <__cxa_atexit@plt+0x219c9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl #4 │ │ │ │ - @ instruction: 0x011ee1f0 │ │ │ │ + @ instruction: 0x011f73b8 │ │ │ │ + tsteq pc, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22f204 <__cxa_atexit@plt+0x222eb8> │ │ │ │ + bhi 22604c <__cxa_atexit@plt+0x219d00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22f210 <__cxa_atexit@plt+0x222ec4> │ │ │ │ - ldr r2, [pc, #76] @ 22f220 <__cxa_atexit@plt+0x222ed4> │ │ │ │ + bcc 226058 <__cxa_atexit@plt+0x219d0c> │ │ │ │ + ldr r2, [pc, #76] @ 226068 <__cxa_atexit@plt+0x219d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22f224 <__cxa_atexit@plt+0x222ed8> │ │ │ │ + ldr r1, [pc, #72] @ 22606c <__cxa_atexit@plt+0x219d20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 22f228 <__cxa_atexit@plt+0x222edc> │ │ │ │ + ldr r8, [pc, #56] @ 226070 <__cxa_atexit@plt+0x219d24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ee194 │ │ │ │ - smlalseq pc, r4, sl, r2 @ │ │ │ │ + tsteq pc, ip, asr #6 │ │ │ │ + rscseq r8, r5, r5, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22f290 <__cxa_atexit@plt+0x222f44> │ │ │ │ - ldr r2, [pc, #76] @ 22f2a0 <__cxa_atexit@plt+0x222f54> │ │ │ │ + bcc 2260d8 <__cxa_atexit@plt+0x219d8c> │ │ │ │ + ldr r2, [pc, #76] @ 2260e8 <__cxa_atexit@plt+0x219d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 22f2a4 <__cxa_atexit@plt+0x222f58> │ │ │ │ + ldr r1, [pc, #72] @ 2260ec <__cxa_atexit@plt+0x219da0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 22f2a8 <__cxa_atexit@plt+0x222f5c> │ │ │ │ + ldr r2, [pc, #52] @ 2260f0 <__cxa_atexit@plt+0x219da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r4, lsr #2 │ │ │ │ - ldrsheq lr, [lr, -r8] │ │ │ │ - tsteq sp, r0, asr r6 │ │ │ │ + @ instruction: 0x011f72dc │ │ │ │ + @ instruction: 0x011f72b0 │ │ │ │ + tsteq lr, r8, ror r1 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22f4bc <__cxa_atexit@plt+0x223170> │ │ │ │ + bhi 226304 <__cxa_atexit@plt+0x219fb8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 22f348 <__cxa_atexit@plt+0x222ffc> │ │ │ │ + beq 226190 <__cxa_atexit@plt+0x219e44> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 22f394 <__cxa_atexit@plt+0x223048> │ │ │ │ + bne 2261dc <__cxa_atexit@plt+0x219e90> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 22f3f8 <__cxa_atexit@plt+0x2230ac> │ │ │ │ + beq 226240 <__cxa_atexit@plt+0x219ef4> │ │ │ │ cmp r7, #4 │ │ │ │ - bne 22f440 <__cxa_atexit@plt+0x2230f4> │ │ │ │ + bne 226288 <__cxa_atexit@plt+0x219f3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22f4f8 <__cxa_atexit@plt+0x2231ac> │ │ │ │ - ldr r1, [pc, #596] @ 22f56c <__cxa_atexit@plt+0x223220> │ │ │ │ + bcc 226340 <__cxa_atexit@plt+0x219ff4> │ │ │ │ + ldr r1, [pc, #596] @ 2263b4 <__cxa_atexit@plt+0x21a068> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 22f488 <__cxa_atexit@plt+0x22313c> │ │ │ │ - ldr r1, [pc, #560] @ 22f574 <__cxa_atexit@plt+0x223228> │ │ │ │ + ble 2262d0 <__cxa_atexit@plt+0x219f84> │ │ │ │ + ldr r1, [pc, #560] @ 2263bc <__cxa_atexit@plt+0x21a070> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 22f4cc <__cxa_atexit@plt+0x223180> │ │ │ │ - ldr r7, [pc, #472] @ 22f53c <__cxa_atexit@plt+0x2231f0> │ │ │ │ + bcc 226314 <__cxa_atexit@plt+0x219fc8> │ │ │ │ + ldr r7, [pc, #472] @ 226384 <__cxa_atexit@plt+0x21a038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [sl, #2] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f3e0 <__cxa_atexit@plt+0x223094> │ │ │ │ - ldr r1, [pc, #436] @ 22f544 <__cxa_atexit@plt+0x2231f8> │ │ │ │ + ble 226228 <__cxa_atexit@plt+0x219edc> │ │ │ │ + ldr r1, [pc, #436] @ 22638c <__cxa_atexit@plt+0x21a040> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 22f4d8 <__cxa_atexit@plt+0x22318c> │ │ │ │ - ldr r7, [pc, #380] @ 22f52c <__cxa_atexit@plt+0x2231e0> │ │ │ │ + bcc 226320 <__cxa_atexit@plt+0x219fd4> │ │ │ │ + ldr r7, [pc, #380] @ 226374 <__cxa_atexit@plt+0x21a028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [sl, #3] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f3ec <__cxa_atexit@plt+0x2230a0> │ │ │ │ - ldr r1, [pc, #344] @ 22f534 <__cxa_atexit@plt+0x2231e8> │ │ │ │ + ble 226234 <__cxa_atexit@plt+0x219ee8> │ │ │ │ + ldr r1, [pc, #344] @ 22637c <__cxa_atexit@plt+0x21a030> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ - ldr r1, [pc, #344] @ 22f540 <__cxa_atexit@plt+0x2231f4> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ + ldr r1, [pc, #344] @ 226388 <__cxa_atexit@plt+0x21a03c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ - ldr r1, [pc, #316] @ 22f530 <__cxa_atexit@plt+0x2231e4> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ + ldr r1, [pc, #316] @ 226378 <__cxa_atexit@plt+0x21a02c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22f504 <__cxa_atexit@plt+0x2231b8> │ │ │ │ - ldr r1, [pc, #332] @ 22f55c <__cxa_atexit@plt+0x223210> │ │ │ │ + bcc 22634c <__cxa_atexit@plt+0x21a000> │ │ │ │ + ldr r1, [pc, #332] @ 2263a4 <__cxa_atexit@plt+0x21a058> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 22f494 <__cxa_atexit@plt+0x223148> │ │ │ │ - ldr r1, [pc, #296] @ 22f564 <__cxa_atexit@plt+0x223218> │ │ │ │ + ble 2262dc <__cxa_atexit@plt+0x219f90> │ │ │ │ + ldr r1, [pc, #296] @ 2263ac <__cxa_atexit@plt+0x21a060> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 22f510 <__cxa_atexit@plt+0x2231c4> │ │ │ │ - ldr r1, [pc, #244] @ 22f54c <__cxa_atexit@plt+0x223200> │ │ │ │ + bcc 226358 <__cxa_atexit@plt+0x21a00c> │ │ │ │ + ldr r1, [pc, #244] @ 226394 <__cxa_atexit@plt+0x21a048> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 22f4a0 <__cxa_atexit@plt+0x223154> │ │ │ │ - ldr r1, [pc, #208] @ 22f554 <__cxa_atexit@plt+0x223208> │ │ │ │ + ble 2262e8 <__cxa_atexit@plt+0x219f9c> │ │ │ │ + ldr r1, [pc, #208] @ 22639c <__cxa_atexit@plt+0x21a050> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ - ldr r1, [pc, #224] @ 22f570 <__cxa_atexit@plt+0x223224> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ + ldr r1, [pc, #224] @ 2263b8 <__cxa_atexit@plt+0x21a06c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ - ldr r1, [pc, #196] @ 22f560 <__cxa_atexit@plt+0x223214> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ + ldr r1, [pc, #196] @ 2263a8 <__cxa_atexit@plt+0x21a05c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f4a8 <__cxa_atexit@plt+0x22315c> │ │ │ │ - ldr r1, [pc, #168] @ 22f550 <__cxa_atexit@plt+0x223204> │ │ │ │ + b 2262f0 <__cxa_atexit@plt+0x219fa4> │ │ │ │ + ldr r1, [pc, #168] @ 226398 <__cxa_atexit@plt+0x21a04c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #184] @ 22f57c <__cxa_atexit@plt+0x223230> │ │ │ │ + ldr r7, [pc, #184] @ 2263c4 <__cxa_atexit@plt+0x21a078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 22f548 <__cxa_atexit@plt+0x2231fc> │ │ │ │ + ldr r7, [pc, #116] @ 226390 <__cxa_atexit@plt+0x21a044> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 22f4e0 <__cxa_atexit@plt+0x223194> │ │ │ │ - ldr r7, [pc, #88] @ 22f538 <__cxa_atexit@plt+0x2231ec> │ │ │ │ + b 226328 <__cxa_atexit@plt+0x219fdc> │ │ │ │ + ldr r7, [pc, #88] @ 226380 <__cxa_atexit@plt+0x21a034> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r6, [pc, #120] @ 22f578 <__cxa_atexit@plt+0x22322c> │ │ │ │ + ldr r6, [pc, #120] @ 2263c0 <__cxa_atexit@plt+0x21a074> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 22f518 <__cxa_atexit@plt+0x2231cc> │ │ │ │ - ldr r6, [pc, #92] @ 22f568 <__cxa_atexit@plt+0x22321c> │ │ │ │ + b 226360 <__cxa_atexit@plt+0x21a014> │ │ │ │ + ldr r6, [pc, #92] @ 2263b0 <__cxa_atexit@plt+0x21a064> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 22f518 <__cxa_atexit@plt+0x2231cc> │ │ │ │ - ldr r6, [pc, #64] @ 22f558 <__cxa_atexit@plt+0x22320c> │ │ │ │ + b 226360 <__cxa_atexit@plt+0x21a014> │ │ │ │ + ldr r6, [pc, #64] @ 2263a0 <__cxa_atexit@plt+0x21a054> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ @@ -560265,46 +550939,46 @@ │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq sp, r4, asr #10 │ │ │ │ - smlabbeq sp, r0, r3, r9 │ │ │ │ + tsteq lr, ip, rrx │ │ │ │ + smlatbeq lr, r8, lr, r1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f5f8 <__cxa_atexit@plt+0x2232ac> │ │ │ │ - ldr lr, [pc, #100] @ 22f610 <__cxa_atexit@plt+0x2232c4> │ │ │ │ + bcc 226440 <__cxa_atexit@plt+0x21a0f4> │ │ │ │ + ldr lr, [pc, #100] @ 226458 <__cxa_atexit@plt+0x21a10c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f5e0 <__cxa_atexit@plt+0x223294> │ │ │ │ - ldr r1, [pc, #60] @ 22f618 <__cxa_atexit@plt+0x2232cc> │ │ │ │ + ble 226428 <__cxa_atexit@plt+0x21a0dc> │ │ │ │ + ldr r1, [pc, #60] @ 226460 <__cxa_atexit@plt+0x21a114> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f5e8 <__cxa_atexit@plt+0x22329c> │ │ │ │ - ldr r1, [pc, #44] @ 22f614 <__cxa_atexit@plt+0x2232c8> │ │ │ │ + b 226430 <__cxa_atexit@plt+0x21a0e4> │ │ │ │ + ldr r1, [pc, #44] @ 22645c <__cxa_atexit@plt+0x21a110> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22f61c <__cxa_atexit@plt+0x2232d0> │ │ │ │ + ldr r3, [pc, #28] @ 226464 <__cxa_atexit@plt+0x21a118> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @@ -560313,117 +550987,117 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f694 <__cxa_atexit@plt+0x223348> │ │ │ │ - ldr lr, [pc, #100] @ 22f6ac <__cxa_atexit@plt+0x223360> │ │ │ │ + bcc 2264dc <__cxa_atexit@plt+0x21a190> │ │ │ │ + ldr lr, [pc, #100] @ 2264f4 <__cxa_atexit@plt+0x21a1a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f67c <__cxa_atexit@plt+0x223330> │ │ │ │ - ldr r1, [pc, #60] @ 22f6b4 <__cxa_atexit@plt+0x223368> │ │ │ │ + ble 2264c4 <__cxa_atexit@plt+0x21a178> │ │ │ │ + ldr r1, [pc, #60] @ 2264fc <__cxa_atexit@plt+0x21a1b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f684 <__cxa_atexit@plt+0x223338> │ │ │ │ - ldr r1, [pc, #44] @ 22f6b0 <__cxa_atexit@plt+0x223364> │ │ │ │ + b 2264cc <__cxa_atexit@plt+0x21a180> │ │ │ │ + ldr r1, [pc, #44] @ 2264f8 <__cxa_atexit@plt+0x21a1ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22f6b8 <__cxa_atexit@plt+0x22336c> │ │ │ │ + ldr r3, [pc, #28] @ 226500 <__cxa_atexit@plt+0x21a1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq sp, r4, asr #4 │ │ │ │ + tsteq lr, ip, ror #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f734 <__cxa_atexit@plt+0x2233e8> │ │ │ │ - ldr lr, [pc, #100] @ 22f74c <__cxa_atexit@plt+0x223400> │ │ │ │ + bcc 22657c <__cxa_atexit@plt+0x21a230> │ │ │ │ + ldr lr, [pc, #100] @ 226594 <__cxa_atexit@plt+0x21a248> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f71c <__cxa_atexit@plt+0x2233d0> │ │ │ │ - ldr r1, [pc, #60] @ 22f754 <__cxa_atexit@plt+0x223408> │ │ │ │ + ble 226564 <__cxa_atexit@plt+0x21a218> │ │ │ │ + ldr r1, [pc, #60] @ 22659c <__cxa_atexit@plt+0x21a250> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f724 <__cxa_atexit@plt+0x2233d8> │ │ │ │ - ldr r1, [pc, #44] @ 22f750 <__cxa_atexit@plt+0x223404> │ │ │ │ + b 22656c <__cxa_atexit@plt+0x21a220> │ │ │ │ + ldr r1, [pc, #44] @ 226598 <__cxa_atexit@plt+0x21a24c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22f758 <__cxa_atexit@plt+0x22340c> │ │ │ │ + ldr r3, [pc, #28] @ 2265a0 <__cxa_atexit@plt+0x21a254> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlatbeq sp, r4, r1, r9 │ │ │ │ + smlabteq lr, ip, ip, r1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f7d4 <__cxa_atexit@plt+0x223488> │ │ │ │ - ldr lr, [pc, #100] @ 22f7ec <__cxa_atexit@plt+0x2234a0> │ │ │ │ + bcc 22661c <__cxa_atexit@plt+0x21a2d0> │ │ │ │ + ldr lr, [pc, #100] @ 226634 <__cxa_atexit@plt+0x21a2e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f7bc <__cxa_atexit@plt+0x223470> │ │ │ │ - ldr r1, [pc, #60] @ 22f7f4 <__cxa_atexit@plt+0x2234a8> │ │ │ │ + ble 226604 <__cxa_atexit@plt+0x21a2b8> │ │ │ │ + ldr r1, [pc, #60] @ 22663c <__cxa_atexit@plt+0x21a2f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f7c4 <__cxa_atexit@plt+0x223478> │ │ │ │ - ldr r1, [pc, #44] @ 22f7f0 <__cxa_atexit@plt+0x2234a4> │ │ │ │ + b 22660c <__cxa_atexit@plt+0x21a2c0> │ │ │ │ + ldr r1, [pc, #44] @ 226638 <__cxa_atexit@plt+0x21a2ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22f7f8 <__cxa_atexit@plt+0x2234ac> │ │ │ │ + ldr r3, [pc, #28] @ 226640 <__cxa_atexit@plt+0x21a2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @@ -560432,86 +551106,86 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22f870 <__cxa_atexit@plt+0x223524> │ │ │ │ - ldr lr, [pc, #100] @ 22f888 <__cxa_atexit@plt+0x22353c> │ │ │ │ + bcc 2266b8 <__cxa_atexit@plt+0x21a36c> │ │ │ │ + ldr lr, [pc, #100] @ 2266d0 <__cxa_atexit@plt+0x21a384> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 22f858 <__cxa_atexit@plt+0x22350c> │ │ │ │ - ldr r1, [pc, #60] @ 22f890 <__cxa_atexit@plt+0x223544> │ │ │ │ + ble 2266a0 <__cxa_atexit@plt+0x21a354> │ │ │ │ + ldr r1, [pc, #60] @ 2266d8 <__cxa_atexit@plt+0x21a38c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 22f860 <__cxa_atexit@plt+0x223514> │ │ │ │ - ldr r1, [pc, #44] @ 22f88c <__cxa_atexit@plt+0x223540> │ │ │ │ + b 2266a8 <__cxa_atexit@plt+0x21a35c> │ │ │ │ + ldr r1, [pc, #44] @ 2266d4 <__cxa_atexit@plt+0x21a388> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 22f894 <__cxa_atexit@plt+0x223548> │ │ │ │ + ldr r3, [pc, #28] @ 2266dc <__cxa_atexit@plt+0x21a390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq sp, r8, rrx │ │ │ │ + @ instruction: 0x010e1b90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 22f9a8 <__cxa_atexit@plt+0x22365c> │ │ │ │ + bhi 2267f0 <__cxa_atexit@plt+0x21a4a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 22f9d0 <__cxa_atexit@plt+0x223684> │ │ │ │ + ldr lr, [pc, #268] @ 226818 <__cxa_atexit@plt+0x21a4cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 22f9d4 <__cxa_atexit@plt+0x223688> │ │ │ │ + ldr r0, [pc, #264] @ 22681c <__cxa_atexit@plt+0x21a4d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 22f9d8 <__cxa_atexit@plt+0x22368c> │ │ │ │ + ldr r9, [pc, #256] @ 226820 <__cxa_atexit@plt+0x21a4d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 22f9b4 <__cxa_atexit@plt+0x223668> │ │ │ │ - ldr r2, [pc, #224] @ 22f9e0 <__cxa_atexit@plt+0x223694> │ │ │ │ + bcc 2267fc <__cxa_atexit@plt+0x21a4b0> │ │ │ │ + ldr r2, [pc, #224] @ 226828 <__cxa_atexit@plt+0x21a4dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 22f9e4 <__cxa_atexit@plt+0x223698> │ │ │ │ + ldr sl, [pc, #220] @ 22682c <__cxa_atexit@plt+0x21a4e0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 22f9e8 <__cxa_atexit@plt+0x22369c> │ │ │ │ + ldr r0, [pc, #216] @ 226830 <__cxa_atexit@plt+0x21a4e4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 22f9ec <__cxa_atexit@plt+0x2236a0> │ │ │ │ + ldr r7, [pc, #212] @ 226834 <__cxa_atexit@plt+0x21a4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 22f9f0 <__cxa_atexit@plt+0x2236a4> │ │ │ │ + ldr r9, [pc, #208] @ 226838 <__cxa_atexit@plt+0x21a4ec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 22f9f4 <__cxa_atexit@plt+0x2236a8> │ │ │ │ + ldr ip, [pc, #192] @ 22683c <__cxa_atexit@plt+0x21a4f0> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 22f9f8 <__cxa_atexit@plt+0x2236ac> │ │ │ │ + ldr lr, [pc, #188] @ 226840 <__cxa_atexit@plt+0x21a4f4> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -560525,228 +551199,228 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 22f9fc <__cxa_atexit@plt+0x2236b0> │ │ │ │ + ldr r7, [pc, #104] @ 226844 <__cxa_atexit@plt+0x21a4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 22f9dc <__cxa_atexit@plt+0x223690> │ │ │ │ + ldr r7, [pc, #32] @ 226824 <__cxa_atexit@plt+0x21a4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #21 │ │ │ │ - tsteq lr, r8, lsr #21 │ │ │ │ - tsteq lr, r4, asr fp │ │ │ │ - tsteq sp, r4, lsl r0 │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ + tsteq pc, r0, ror #24 │ │ │ │ + tsteq pc, ip, lsl #26 │ │ │ │ + tsteq lr, ip, lsr fp │ │ │ │ @ instruction: 0xffffae20 │ │ │ │ @ instruction: 0xffffc224 │ │ │ │ @ instruction: 0xffffad74 │ │ │ │ @ instruction: 0xffffb584 │ │ │ │ @ instruction: 0xffffb340 │ │ │ │ @ instruction: 0xffffaf94 │ │ │ │ @ instruction: 0xffffaeb8 │ │ │ │ @ instruction: 0xffffb374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22fa50 <__cxa_atexit@plt+0x223704> │ │ │ │ + bhi 226898 <__cxa_atexit@plt+0x21a54c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22fa58 <__cxa_atexit@plt+0x22370c> │ │ │ │ + ldr lr, [pc, #52] @ 2268a0 <__cxa_atexit@plt+0x21a554> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22fa5c <__cxa_atexit@plt+0x223710> │ │ │ │ + ldr r0, [pc, #48] @ 2268a4 <__cxa_atexit@plt+0x21a558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22fa60 <__cxa_atexit@plt+0x223714> │ │ │ │ + ldr r1, [pc, #40] @ 2268a8 <__cxa_atexit@plt+0x21a55c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr #18 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ - @ instruction: 0x011ed9f4 │ │ │ │ + tsteq pc, r4, lsl #22 │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ + tsteq pc, ip, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22fa98 <__cxa_atexit@plt+0x22374c> │ │ │ │ + bhi 2268e0 <__cxa_atexit@plt+0x21a594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22faa0 <__cxa_atexit@plt+0x223754> │ │ │ │ + ldr r1, [pc, #24] @ 2268e8 <__cxa_atexit@plt+0x21a59c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #17 │ │ │ │ + tsteq pc, r0, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22fb08 <__cxa_atexit@plt+0x2237bc> │ │ │ │ - ldr r1, [pc, #80] @ 22fb18 <__cxa_atexit@plt+0x2237cc> │ │ │ │ + bcc 226950 <__cxa_atexit@plt+0x21a604> │ │ │ │ + ldr r1, [pc, #80] @ 226960 <__cxa_atexit@plt+0x21a614> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 22fb1c <__cxa_atexit@plt+0x2237d0> │ │ │ │ + ldr r1, [pc, #60] @ 226964 <__cxa_atexit@plt+0x21a618> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22fb20 <__cxa_atexit@plt+0x2237d4> │ │ │ │ + ldr lr, [pc, #52] @ 226968 <__cxa_atexit@plt+0x21a61c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x011ed89c │ │ │ │ - tsteq lr, r0, lsl #17 │ │ │ │ + tsteq pc, r4, asr sl @ │ │ │ │ + tsteq pc, r8, lsr sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22fb74 <__cxa_atexit@plt+0x223828> │ │ │ │ - ldr r2, [pc, #56] @ 22fb84 <__cxa_atexit@plt+0x223838> │ │ │ │ + bcc 2269bc <__cxa_atexit@plt+0x21a670> │ │ │ │ + ldr r2, [pc, #56] @ 2269cc <__cxa_atexit@plt+0x21a680> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 22fb88 <__cxa_atexit@plt+0x22383c> │ │ │ │ + ldr r3, [pc, #44] @ 2269d0 <__cxa_atexit@plt+0x21a684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq lr, r4, r4, ror #17 │ │ │ │ + rscseq r7, r5, pc, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 22fbf0 <__cxa_atexit@plt+0x2238a4> │ │ │ │ + bhi 226a38 <__cxa_atexit@plt+0x21a6ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 22fbfc <__cxa_atexit@plt+0x2238b0> │ │ │ │ - ldr r1, [pc, #80] @ 22fc0c <__cxa_atexit@plt+0x2238c0> │ │ │ │ + bcc 226a44 <__cxa_atexit@plt+0x21a6f8> │ │ │ │ + ldr r1, [pc, #80] @ 226a54 <__cxa_atexit@plt+0x21a708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 22fc10 <__cxa_atexit@plt+0x2238c4> │ │ │ │ + ldr r5, [pc, #72] @ 226a58 <__cxa_atexit@plt+0x21a70c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 22fc14 <__cxa_atexit@plt+0x2238c8> │ │ │ │ + ldr r0, [pc, #56] @ 226a5c <__cxa_atexit@plt+0x21a710> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ed7b4 │ │ │ │ - tsteq lr, r0, lsr #15 │ │ │ │ - @ instruction: 0x011ed790 │ │ │ │ + tsteq pc, ip, ror #18 │ │ │ │ + tsteq pc, r8, asr r9 @ │ │ │ │ + tsteq pc, r8, asr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22fc7c <__cxa_atexit@plt+0x223930> │ │ │ │ - ldr r2, [pc, #80] @ 22fc8c <__cxa_atexit@plt+0x223940> │ │ │ │ + bcc 226ac4 <__cxa_atexit@plt+0x21a778> │ │ │ │ + ldr r2, [pc, #80] @ 226ad4 <__cxa_atexit@plt+0x21a788> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 22fc90 <__cxa_atexit@plt+0x223944> │ │ │ │ + ldr r2, [pc, #60] @ 226ad8 <__cxa_atexit@plt+0x21a78c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22fc94 <__cxa_atexit@plt+0x223948> │ │ │ │ + ldr lr, [pc, #52] @ 226adc <__cxa_atexit@plt+0x21a790> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsr #14 │ │ │ │ - tsteq lr, ip, lsl #14 │ │ │ │ + tsteq pc, r0, ror #17 │ │ │ │ + tsteq pc, r4, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22fd00 <__cxa_atexit@plt+0x2239b4> │ │ │ │ + bhi 226b48 <__cxa_atexit@plt+0x21a7fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22fd0c <__cxa_atexit@plt+0x2239c0> │ │ │ │ - ldr r2, [pc, #84] @ 22fd1c <__cxa_atexit@plt+0x2239d0> │ │ │ │ + bcc 226b54 <__cxa_atexit@plt+0x21a808> │ │ │ │ + ldr r2, [pc, #84] @ 226b64 <__cxa_atexit@plt+0x21a818> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 22fd20 <__cxa_atexit@plt+0x2239d4> │ │ │ │ + ldr r1, [pc, #80] @ 226b68 <__cxa_atexit@plt+0x21a81c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 22fd24 <__cxa_atexit@plt+0x2239d8> │ │ │ │ + ldr r8, [pc, #60] @ 226b6c <__cxa_atexit@plt+0x21a820> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -560754,261 +551428,261 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r0, lsr #13 │ │ │ │ - rscseq lr, r4, r8, asr r7 │ │ │ │ + tsteq pc, r8, asr r8 @ │ │ │ │ + rscseq r7, r5, r3, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22fd94 <__cxa_atexit@plt+0x223a48> │ │ │ │ - ldr lr, [pc, #84] @ 22fda4 <__cxa_atexit@plt+0x223a58> │ │ │ │ + bcc 226bdc <__cxa_atexit@plt+0x21a890> │ │ │ │ + ldr lr, [pc, #84] @ 226bec <__cxa_atexit@plt+0x21a8a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22fda8 <__cxa_atexit@plt+0x223a5c> │ │ │ │ + ldr r1, [pc, #80] @ 226bf0 <__cxa_atexit@plt+0x21a8a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 22fdac <__cxa_atexit@plt+0x223a60> │ │ │ │ + ldr lr, [pc, #56] @ 226bf4 <__cxa_atexit@plt+0x21a8a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, r8, lsr #12 │ │ │ │ - @ instruction: 0x011ed5f8 │ │ │ │ - tsteq sp, r0, asr fp │ │ │ │ + tsteq pc, r0, ror #15 │ │ │ │ + @ instruction: 0x011f67b0 │ │ │ │ + tsteq lr, r8, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22fe04 <__cxa_atexit@plt+0x223ab8> │ │ │ │ + bhi 226c4c <__cxa_atexit@plt+0x21a900> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22fe0c <__cxa_atexit@plt+0x223ac0> │ │ │ │ + ldr lr, [pc, #52] @ 226c54 <__cxa_atexit@plt+0x21a908> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22fe10 <__cxa_atexit@plt+0x223ac4> │ │ │ │ + ldr r0, [pc, #48] @ 226c58 <__cxa_atexit@plt+0x21a90c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22fe14 <__cxa_atexit@plt+0x223ac8> │ │ │ │ + ldr r1, [pc, #40] @ 226c5c <__cxa_atexit@plt+0x21a910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ed598 │ │ │ │ - @ instruction: 0x011ed594 │ │ │ │ - tsteq lr, r0, asr #12 │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + @ instruction: 0x011f67f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22fe68 <__cxa_atexit@plt+0x223b1c> │ │ │ │ + bhi 226cb0 <__cxa_atexit@plt+0x21a964> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 22fe70 <__cxa_atexit@plt+0x223b24> │ │ │ │ + ldr lr, [pc, #52] @ 226cb8 <__cxa_atexit@plt+0x21a96c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 22fe74 <__cxa_atexit@plt+0x223b28> │ │ │ │ + ldr r0, [pc, #48] @ 226cbc <__cxa_atexit@plt+0x21a970> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 22fe78 <__cxa_atexit@plt+0x223b2c> │ │ │ │ + ldr r1, [pc, #40] @ 226cc0 <__cxa_atexit@plt+0x21a974> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr r5 │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ - @ instruction: 0x011ed5dc │ │ │ │ + tsteq pc, ip, ror #13 │ │ │ │ + tsteq pc, r8, ror #13 │ │ │ │ + @ instruction: 0x011f6794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22feb0 <__cxa_atexit@plt+0x223b64> │ │ │ │ + bhi 226cf8 <__cxa_atexit@plt+0x21a9ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22feb8 <__cxa_atexit@plt+0x223b6c> │ │ │ │ + ldr r1, [pc, #24] @ 226d00 <__cxa_atexit@plt+0x21a9b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ed4d0 │ │ │ │ + tsteq pc, r8, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22ff20 <__cxa_atexit@plt+0x223bd4> │ │ │ │ - ldr r1, [pc, #80] @ 22ff30 <__cxa_atexit@plt+0x223be4> │ │ │ │ + bcc 226d68 <__cxa_atexit@plt+0x21aa1c> │ │ │ │ + ldr r1, [pc, #80] @ 226d78 <__cxa_atexit@plt+0x21aa2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 22ff34 <__cxa_atexit@plt+0x223be8> │ │ │ │ + ldr r1, [pc, #60] @ 226d7c <__cxa_atexit@plt+0x21aa30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 22ff38 <__cxa_atexit@plt+0x223bec> │ │ │ │ + ldr lr, [pc, #52] @ 226d80 <__cxa_atexit@plt+0x21aa34> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r4, lsl #9 │ │ │ │ - tsteq lr, r8, ror #8 │ │ │ │ + tsteq pc, ip, lsr r6 @ │ │ │ │ + tsteq pc, r0, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 22ff8c <__cxa_atexit@plt+0x223c40> │ │ │ │ - ldr r2, [pc, #56] @ 22ff9c <__cxa_atexit@plt+0x223c50> │ │ │ │ + bcc 226dd4 <__cxa_atexit@plt+0x21aa88> │ │ │ │ + ldr r2, [pc, #56] @ 226de4 <__cxa_atexit@plt+0x21aa98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 22ffa0 <__cxa_atexit@plt+0x223c54> │ │ │ │ + ldr r3, [pc, #44] @ 226de8 <__cxa_atexit@plt+0x21aa9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrsbteq lr, [r4], #74 @ 0x4a │ │ │ │ + rscseq r7, r5, r5, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 230008 <__cxa_atexit@plt+0x223cbc> │ │ │ │ + bhi 226e50 <__cxa_atexit@plt+0x21ab04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 230014 <__cxa_atexit@plt+0x223cc8> │ │ │ │ - ldr r1, [pc, #80] @ 230024 <__cxa_atexit@plt+0x223cd8> │ │ │ │ + bcc 226e5c <__cxa_atexit@plt+0x21ab10> │ │ │ │ + ldr r1, [pc, #80] @ 226e6c <__cxa_atexit@plt+0x21ab20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 230028 <__cxa_atexit@plt+0x223cdc> │ │ │ │ + ldr r5, [pc, #72] @ 226e70 <__cxa_atexit@plt+0x21ab24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23002c <__cxa_atexit@plt+0x223ce0> │ │ │ │ + ldr r0, [pc, #56] @ 226e74 <__cxa_atexit@plt+0x21ab28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ed39c │ │ │ │ - tsteq lr, r8, lsl #7 │ │ │ │ - tsteq lr, r8, ror r3 │ │ │ │ + tsteq pc, r4, asr r5 @ │ │ │ │ + tsteq pc, r0, asr #10 │ │ │ │ + tsteq pc, r0, lsr r5 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230094 <__cxa_atexit@plt+0x223d48> │ │ │ │ - ldr r2, [pc, #80] @ 2300a4 <__cxa_atexit@plt+0x223d58> │ │ │ │ + bcc 226edc <__cxa_atexit@plt+0x21ab90> │ │ │ │ + ldr r2, [pc, #80] @ 226eec <__cxa_atexit@plt+0x21aba0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 2300a8 <__cxa_atexit@plt+0x223d5c> │ │ │ │ + ldr r2, [pc, #60] @ 226ef0 <__cxa_atexit@plt+0x21aba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2300ac <__cxa_atexit@plt+0x223d60> │ │ │ │ + ldr lr, [pc, #52] @ 226ef4 <__cxa_atexit@plt+0x21aba8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r0, lsl r3 │ │ │ │ - @ instruction: 0x011ed2f4 │ │ │ │ + tsteq pc, r8, asr #9 │ │ │ │ + tsteq pc, ip, lsr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230118 <__cxa_atexit@plt+0x223dcc> │ │ │ │ + bhi 226f60 <__cxa_atexit@plt+0x21ac14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230124 <__cxa_atexit@plt+0x223dd8> │ │ │ │ - ldr r2, [pc, #84] @ 230134 <__cxa_atexit@plt+0x223de8> │ │ │ │ + bcc 226f6c <__cxa_atexit@plt+0x21ac20> │ │ │ │ + ldr r2, [pc, #84] @ 226f7c <__cxa_atexit@plt+0x21ac30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 230138 <__cxa_atexit@plt+0x223dec> │ │ │ │ + ldr r1, [pc, #80] @ 226f80 <__cxa_atexit@plt+0x21ac34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 23013c <__cxa_atexit@plt+0x223df0> │ │ │ │ + ldr r8, [pc, #60] @ 226f84 <__cxa_atexit@plt+0x21ac38> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -561016,136 +551690,136 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #5 │ │ │ │ - rscseq lr, r4, lr, asr #6 │ │ │ │ + tsteq pc, r0, asr #8 │ │ │ │ + ldrshteq r7, [r5], #57 @ 0x39 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2301ac <__cxa_atexit@plt+0x223e60> │ │ │ │ - ldr lr, [pc, #84] @ 2301bc <__cxa_atexit@plt+0x223e70> │ │ │ │ + bcc 226ff4 <__cxa_atexit@plt+0x21aca8> │ │ │ │ + ldr lr, [pc, #84] @ 227004 <__cxa_atexit@plt+0x21acb8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2301c0 <__cxa_atexit@plt+0x223e74> │ │ │ │ + ldr r1, [pc, #80] @ 227008 <__cxa_atexit@plt+0x21acbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2301c4 <__cxa_atexit@plt+0x223e78> │ │ │ │ + ldr lr, [pc, #56] @ 22700c <__cxa_atexit@plt+0x21acc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, r0, lsl r2 │ │ │ │ - tsteq lr, r0, ror #3 │ │ │ │ - tsteq sp, r4, lsr r7 │ │ │ │ + tsteq pc, r8, asr #7 │ │ │ │ + @ instruction: 0x011f6398 │ │ │ │ + tsteq lr, ip, asr r2 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2302fc <__cxa_atexit@plt+0x223fb0> │ │ │ │ + bhi 227144 <__cxa_atexit@plt+0x21adf8> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r6, r1, #44 @ 0x2c │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 230260 <__cxa_atexit@plt+0x223f14> │ │ │ │ + bne 2270a8 <__cxa_atexit@plt+0x21ad5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230310 <__cxa_atexit@plt+0x223fc4> │ │ │ │ - ldr r3, [pc, #308] @ 230348 <__cxa_atexit@plt+0x223ffc> │ │ │ │ + bcc 227158 <__cxa_atexit@plt+0x21ae0c> │ │ │ │ + ldr r3, [pc, #308] @ 227190 <__cxa_atexit@plt+0x21ae44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #304] @ 23034c <__cxa_atexit@plt+0x224000> │ │ │ │ + ldr lr, [pc, #304] @ 227194 <__cxa_atexit@plt+0x21ae48> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r8, [r2, #24] │ │ │ │ str r7, [r2, #28] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #16]! │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2302c4 <__cxa_atexit@plt+0x223f78> │ │ │ │ - ldr lr, [pc, #248] @ 230354 <__cxa_atexit@plt+0x224008> │ │ │ │ + ble 22710c <__cxa_atexit@plt+0x21adc0> │ │ │ │ + ldr lr, [pc, #248] @ 22719c <__cxa_atexit@plt+0x21ae50> │ │ │ │ add lr, pc, lr │ │ │ │ - b 2302e8 <__cxa_atexit@plt+0x223f9c> │ │ │ │ + b 227130 <__cxa_atexit@plt+0x21ade4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23031c <__cxa_atexit@plt+0x223fd0> │ │ │ │ - ldr r2, [pc, #188] @ 230334 <__cxa_atexit@plt+0x223fe8> │ │ │ │ + bcc 227164 <__cxa_atexit@plt+0x21ae18> │ │ │ │ + ldr r2, [pc, #188] @ 22717c <__cxa_atexit@plt+0x21ae30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #184] @ 230338 <__cxa_atexit@plt+0x223fec> │ │ │ │ + ldr lr, [pc, #184] @ 227180 <__cxa_atexit@plt+0x21ae34> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r2, r3 │ │ │ │ str lr, [r2, #16]! │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2302e0 <__cxa_atexit@plt+0x223f94> │ │ │ │ - ldr lr, [pc, #128] @ 230340 <__cxa_atexit@plt+0x223ff4> │ │ │ │ + ble 227128 <__cxa_atexit@plt+0x21addc> │ │ │ │ + ldr lr, [pc, #128] @ 227188 <__cxa_atexit@plt+0x21ae3c> │ │ │ │ add lr, pc, lr │ │ │ │ - b 2302cc <__cxa_atexit@plt+0x223f80> │ │ │ │ - ldr lr, [pc, #132] @ 230350 <__cxa_atexit@plt+0x224004> │ │ │ │ + b 227114 <__cxa_atexit@plt+0x21adc8> │ │ │ │ + ldr lr, [pc, #132] @ 227198 <__cxa_atexit@plt+0x21ae4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r1, #36] @ 0x24 │ │ │ │ str r2, [r1, #40] @ 0x28 │ │ │ │ str r3, [r1, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #84] @ 23033c <__cxa_atexit@plt+0x223ff0> │ │ │ │ + ldr lr, [pc, #84] @ 227184 <__cxa_atexit@plt+0x21ae38> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r1, #36] @ 0x24 │ │ │ │ str r3, [r1, #40] @ 0x28 │ │ │ │ str r2, [r1, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 23035c <__cxa_atexit@plt+0x224010> │ │ │ │ + ldr r7, [pc, #88] @ 2271a4 <__cxa_atexit@plt+0x21ae58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 230358 <__cxa_atexit@plt+0x22400c> │ │ │ │ + ldr r3, [pc, #64] @ 2271a0 <__cxa_atexit@plt+0x21ae54> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 230324 <__cxa_atexit@plt+0x223fd8> │ │ │ │ - ldr r3, [pc, #32] @ 230344 <__cxa_atexit@plt+0x223ff8> │ │ │ │ + b 22716c <__cxa_atexit@plt+0x21ae20> │ │ │ │ + ldr r3, [pc, #32] @ 22718c <__cxa_atexit@plt+0x21ae40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @@ -561153,27 +551827,27 @@ │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq sp, ip, lsl #14 │ │ │ │ - smlatbeq sp, r0, r5, r8 │ │ │ │ + tsteq lr, r4, lsr r2 │ │ │ │ + smlabteq lr, r8, r0, r1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230408 <__cxa_atexit@plt+0x2240bc> │ │ │ │ - ldr r8, [pc, #148] @ 230420 <__cxa_atexit@plt+0x2240d4> │ │ │ │ + bcc 227250 <__cxa_atexit@plt+0x21af04> │ │ │ │ + ldr r8, [pc, #148] @ 227268 <__cxa_atexit@plt+0x21af1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 230424 <__cxa_atexit@plt+0x2240d8> │ │ │ │ + ldr lr, [pc, #144] @ 22726c <__cxa_atexit@plt+0x21af20> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -561181,52 +551855,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2303ec <__cxa_atexit@plt+0x2240a0> │ │ │ │ - ldr lr, [pc, #80] @ 230428 <__cxa_atexit@plt+0x2240dc> │ │ │ │ + ble 227234 <__cxa_atexit@plt+0x21aee8> │ │ │ │ + ldr lr, [pc, #80] @ 227270 <__cxa_atexit@plt+0x21af24> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 230430 <__cxa_atexit@plt+0x2240e4> │ │ │ │ + ldr lr, [pc, #60] @ 227278 <__cxa_atexit@plt+0x21af2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23042c <__cxa_atexit@plt+0x2240e0> │ │ │ │ + ldr r3, [pc, #28] @ 227274 <__cxa_atexit@plt+0x21af28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - smlabteq sp, ip, r4, r8 │ │ │ │ + strdeq r0, [lr, -r4] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2304dc <__cxa_atexit@plt+0x224190> │ │ │ │ - ldr r8, [pc, #148] @ 2304f4 <__cxa_atexit@plt+0x2241a8> │ │ │ │ + bcc 227324 <__cxa_atexit@plt+0x21afd8> │ │ │ │ + ldr r8, [pc, #148] @ 22733c <__cxa_atexit@plt+0x21aff0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 2304f8 <__cxa_atexit@plt+0x2241ac> │ │ │ │ + ldr lr, [pc, #144] @ 227340 <__cxa_atexit@plt+0x21aff4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -561234,2291 +551908,2291 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2304c0 <__cxa_atexit@plt+0x224174> │ │ │ │ - ldr lr, [pc, #80] @ 2304fc <__cxa_atexit@plt+0x2241b0> │ │ │ │ + ble 227308 <__cxa_atexit@plt+0x21afbc> │ │ │ │ + ldr lr, [pc, #80] @ 227344 <__cxa_atexit@plt+0x21aff8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 230504 <__cxa_atexit@plt+0x2241b8> │ │ │ │ + ldr lr, [pc, #60] @ 22734c <__cxa_atexit@plt+0x21b000> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 230500 <__cxa_atexit@plt+0x2241b4> │ │ │ │ + ldr r3, [pc, #28] @ 227348 <__cxa_atexit@plt+0x21affc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230558 <__cxa_atexit@plt+0x22420c> │ │ │ │ + bhi 2273a0 <__cxa_atexit@plt+0x21b054> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 230560 <__cxa_atexit@plt+0x224214> │ │ │ │ + ldr lr, [pc, #52] @ 2273a8 <__cxa_atexit@plt+0x21b05c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 230564 <__cxa_atexit@plt+0x224218> │ │ │ │ + ldr r0, [pc, #48] @ 2273ac <__cxa_atexit@plt+0x21b060> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 230568 <__cxa_atexit@plt+0x22421c> │ │ │ │ + ldr r1, [pc, #40] @ 2273b0 <__cxa_atexit@plt+0x21b064> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #28 │ │ │ │ - tsteq lr, r0, asr #28 │ │ │ │ - tsteq lr, ip, ror #29 │ │ │ │ + @ instruction: 0x011f5ffc │ │ │ │ + @ instruction: 0x011f5ff8 │ │ │ │ + tsteq pc, r4, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2305c8 <__cxa_atexit@plt+0x22427c> │ │ │ │ - ldr r2, [pc, #48] @ 2305d8 <__cxa_atexit@plt+0x22428c> │ │ │ │ + bcc 227410 <__cxa_atexit@plt+0x21b0c4> │ │ │ │ + ldr r2, [pc, #48] @ 227420 <__cxa_atexit@plt+0x21b0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 2305dc <__cxa_atexit@plt+0x224290> │ │ │ │ + ldr r3, [pc, #44] @ 227424 <__cxa_atexit@plt+0x21b0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, r9, lsr #27 │ │ │ │ + rscseq r6, r5, r4, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230628 <__cxa_atexit@plt+0x2242dc> │ │ │ │ - ldr r1, [pc, #52] @ 230638 <__cxa_atexit@plt+0x2242ec> │ │ │ │ + bcc 227470 <__cxa_atexit@plt+0x21b124> │ │ │ │ + ldr r1, [pc, #52] @ 227480 <__cxa_atexit@plt+0x21b134> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23063c <__cxa_atexit@plt+0x2242f0> │ │ │ │ + ldr r0, [pc, #36] @ 227484 <__cxa_atexit@plt+0x21b138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #26 │ │ │ │ - tsteq lr, r4, asr sp │ │ │ │ + tsteq pc, ip, lsl pc @ │ │ │ │ + tsteq pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2306a0 <__cxa_atexit@plt+0x224354> │ │ │ │ + bhi 2274e8 <__cxa_atexit@plt+0x21b19c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2306ac <__cxa_atexit@plt+0x224360> │ │ │ │ - ldr r2, [pc, #76] @ 2306bc <__cxa_atexit@plt+0x224370> │ │ │ │ + bcc 2274f4 <__cxa_atexit@plt+0x21b1a8> │ │ │ │ + ldr r2, [pc, #76] @ 227504 <__cxa_atexit@plt+0x21b1b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2306c0 <__cxa_atexit@plt+0x224374> │ │ │ │ + ldr r1, [pc, #72] @ 227508 <__cxa_atexit@plt+0x21b1bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2306c4 <__cxa_atexit@plt+0x224378> │ │ │ │ + ldr r8, [pc, #56] @ 22750c <__cxa_atexit@plt+0x21b1c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011eccf8 │ │ │ │ - rscseq sp, r4, sp, asr #25 │ │ │ │ + @ instruction: 0x011f5eb0 │ │ │ │ + rscseq r6, r5, r8, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23072c <__cxa_atexit@plt+0x2243e0> │ │ │ │ - ldr r2, [pc, #76] @ 23073c <__cxa_atexit@plt+0x2243f0> │ │ │ │ + bcc 227574 <__cxa_atexit@plt+0x21b228> │ │ │ │ + ldr r2, [pc, #76] @ 227584 <__cxa_atexit@plt+0x21b238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230740 <__cxa_atexit@plt+0x2243f4> │ │ │ │ + ldr r1, [pc, #72] @ 227588 <__cxa_atexit@plt+0x21b23c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 230744 <__cxa_atexit@plt+0x2243f8> │ │ │ │ + ldr r2, [pc, #52] @ 22758c <__cxa_atexit@plt+0x21b240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #25 │ │ │ │ - tsteq lr, ip, asr ip │ │ │ │ + tsteq pc, r0, asr #28 │ │ │ │ + tsteq pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230798 <__cxa_atexit@plt+0x22444c> │ │ │ │ + bhi 2275e0 <__cxa_atexit@plt+0x21b294> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2307a0 <__cxa_atexit@plt+0x224454> │ │ │ │ + ldr lr, [pc, #52] @ 2275e8 <__cxa_atexit@plt+0x21b29c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2307a4 <__cxa_atexit@plt+0x224458> │ │ │ │ + ldr r0, [pc, #48] @ 2275ec <__cxa_atexit@plt+0x21b2a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2307a8 <__cxa_atexit@plt+0x22445c> │ │ │ │ + ldr r1, [pc, #40] @ 2275f0 <__cxa_atexit@plt+0x21b2a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #24 │ │ │ │ - tsteq lr, r0, lsl #24 │ │ │ │ - tsteq lr, ip, lsr #25 │ │ │ │ + @ instruction: 0x011f5dbc │ │ │ │ + @ instruction: 0x011f5db8 │ │ │ │ + tsteq pc, r4, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230808 <__cxa_atexit@plt+0x2244bc> │ │ │ │ - ldr r2, [pc, #48] @ 230818 <__cxa_atexit@plt+0x2244cc> │ │ │ │ + bcc 227650 <__cxa_atexit@plt+0x21b304> │ │ │ │ + ldr r2, [pc, #48] @ 227660 <__cxa_atexit@plt+0x21b314> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23081c <__cxa_atexit@plt+0x2244d0> │ │ │ │ + ldr r3, [pc, #44] @ 227664 <__cxa_atexit@plt+0x21b318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, r4, ror fp │ │ │ │ + rscseq r6, r5, pc, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230868 <__cxa_atexit@plt+0x22451c> │ │ │ │ - ldr r1, [pc, #52] @ 230878 <__cxa_atexit@plt+0x22452c> │ │ │ │ + bcc 2276b0 <__cxa_atexit@plt+0x21b364> │ │ │ │ + ldr r1, [pc, #52] @ 2276c0 <__cxa_atexit@plt+0x21b374> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23087c <__cxa_atexit@plt+0x224530> │ │ │ │ + ldr r0, [pc, #36] @ 2276c4 <__cxa_atexit@plt+0x21b378> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #22 │ │ │ │ - tsteq lr, r4, lsl fp │ │ │ │ + @ instruction: 0x011f5cdc │ │ │ │ + tsteq pc, ip, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2308e0 <__cxa_atexit@plt+0x224594> │ │ │ │ + bhi 227728 <__cxa_atexit@plt+0x21b3dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2308ec <__cxa_atexit@plt+0x2245a0> │ │ │ │ - ldr r2, [pc, #76] @ 2308fc <__cxa_atexit@plt+0x2245b0> │ │ │ │ + bcc 227734 <__cxa_atexit@plt+0x21b3e8> │ │ │ │ + ldr r2, [pc, #76] @ 227744 <__cxa_atexit@plt+0x21b3f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230900 <__cxa_atexit@plt+0x2245b4> │ │ │ │ + ldr r1, [pc, #72] @ 227748 <__cxa_atexit@plt+0x21b3fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 230904 <__cxa_atexit@plt+0x2245b8> │ │ │ │ + ldr r8, [pc, #56] @ 22774c <__cxa_atexit@plt+0x21b400> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ecab8 │ │ │ │ - smlalseq sp, r4, r8, sl │ │ │ │ + tsteq pc, r0, ror ip @ │ │ │ │ + rscseq r6, r5, r3, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23096c <__cxa_atexit@plt+0x224620> │ │ │ │ - ldr r2, [pc, #76] @ 23097c <__cxa_atexit@plt+0x224630> │ │ │ │ + bcc 2277b4 <__cxa_atexit@plt+0x21b468> │ │ │ │ + ldr r2, [pc, #76] @ 2277c4 <__cxa_atexit@plt+0x21b478> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230980 <__cxa_atexit@plt+0x224634> │ │ │ │ + ldr r1, [pc, #72] @ 2277c8 <__cxa_atexit@plt+0x21b47c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 230984 <__cxa_atexit@plt+0x224638> │ │ │ │ + ldr r2, [pc, #52] @ 2277cc <__cxa_atexit@plt+0x21b480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #20 │ │ │ │ - tsteq lr, ip, lsl sl │ │ │ │ + tsteq pc, r0, lsl #24 │ │ │ │ + @ instruction: 0x011f5bd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2309d8 <__cxa_atexit@plt+0x22468c> │ │ │ │ + bhi 227820 <__cxa_atexit@plt+0x21b4d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2309e0 <__cxa_atexit@plt+0x224694> │ │ │ │ + ldr lr, [pc, #52] @ 227828 <__cxa_atexit@plt+0x21b4dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2309e4 <__cxa_atexit@plt+0x224698> │ │ │ │ + ldr r0, [pc, #48] @ 22782c <__cxa_atexit@plt+0x21b4e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2309e8 <__cxa_atexit@plt+0x22469c> │ │ │ │ + ldr r1, [pc, #40] @ 227830 <__cxa_atexit@plt+0x21b4e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #19 │ │ │ │ - tsteq lr, r0, asr #19 │ │ │ │ - tsteq lr, ip, ror #20 │ │ │ │ + tsteq pc, ip, ror fp @ │ │ │ │ + tsteq pc, r8, ror fp @ │ │ │ │ + tsteq pc, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230a48 <__cxa_atexit@plt+0x2246fc> │ │ │ │ - ldr r2, [pc, #48] @ 230a58 <__cxa_atexit@plt+0x22470c> │ │ │ │ + bcc 227890 <__cxa_atexit@plt+0x21b544> │ │ │ │ + ldr r2, [pc, #48] @ 2278a0 <__cxa_atexit@plt+0x21b554> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 230a5c <__cxa_atexit@plt+0x224710> │ │ │ │ + ldr r3, [pc, #44] @ 2278a4 <__cxa_atexit@plt+0x21b558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, pc, lsr r9 │ │ │ │ + rscseq r6, r5, sl, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230aa8 <__cxa_atexit@plt+0x22475c> │ │ │ │ - ldr r1, [pc, #52] @ 230ab8 <__cxa_atexit@plt+0x22476c> │ │ │ │ + bcc 2278f0 <__cxa_atexit@plt+0x21b5a4> │ │ │ │ + ldr r1, [pc, #52] @ 227900 <__cxa_atexit@plt+0x21b5b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 230abc <__cxa_atexit@plt+0x224770> │ │ │ │ + ldr r0, [pc, #36] @ 227904 <__cxa_atexit@plt+0x21b5b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #17 │ │ │ │ - @ instruction: 0x011ec8d4 │ │ │ │ + @ instruction: 0x011f5a9c │ │ │ │ + tsteq pc, ip, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230b20 <__cxa_atexit@plt+0x2247d4> │ │ │ │ + bhi 227968 <__cxa_atexit@plt+0x21b61c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230b2c <__cxa_atexit@plt+0x2247e0> │ │ │ │ - ldr r2, [pc, #76] @ 230b3c <__cxa_atexit@plt+0x2247f0> │ │ │ │ + bcc 227974 <__cxa_atexit@plt+0x21b628> │ │ │ │ + ldr r2, [pc, #76] @ 227984 <__cxa_atexit@plt+0x21b638> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230b40 <__cxa_atexit@plt+0x2247f4> │ │ │ │ + ldr r1, [pc, #72] @ 227988 <__cxa_atexit@plt+0x21b63c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 230b44 <__cxa_atexit@plt+0x2247f8> │ │ │ │ + ldr r8, [pc, #56] @ 22798c <__cxa_atexit@plt+0x21b640> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, ror r8 │ │ │ │ - rscseq sp, r4, r3, ror #16 │ │ │ │ + tsteq pc, r0, lsr sl @ │ │ │ │ + rscseq r6, r5, lr, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230bac <__cxa_atexit@plt+0x224860> │ │ │ │ - ldr r2, [pc, #76] @ 230bbc <__cxa_atexit@plt+0x224870> │ │ │ │ + bcc 2279f4 <__cxa_atexit@plt+0x21b6a8> │ │ │ │ + ldr r2, [pc, #76] @ 227a04 <__cxa_atexit@plt+0x21b6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230bc0 <__cxa_atexit@plt+0x224874> │ │ │ │ + ldr r1, [pc, #72] @ 227a08 <__cxa_atexit@plt+0x21b6bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 230bc4 <__cxa_atexit@plt+0x224878> │ │ │ │ + ldr r2, [pc, #52] @ 227a0c <__cxa_atexit@plt+0x21b6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #16 │ │ │ │ - @ instruction: 0x011ec7dc │ │ │ │ + tsteq pc, r0, asr #19 │ │ │ │ + @ instruction: 0x011f5994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230c18 <__cxa_atexit@plt+0x2248cc> │ │ │ │ + bhi 227a60 <__cxa_atexit@plt+0x21b714> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 230c20 <__cxa_atexit@plt+0x2248d4> │ │ │ │ + ldr lr, [pc, #52] @ 227a68 <__cxa_atexit@plt+0x21b71c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 230c24 <__cxa_atexit@plt+0x2248d8> │ │ │ │ + ldr r0, [pc, #48] @ 227a6c <__cxa_atexit@plt+0x21b720> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 230c28 <__cxa_atexit@plt+0x2248dc> │ │ │ │ + ldr r1, [pc, #40] @ 227a70 <__cxa_atexit@plt+0x21b724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #15 │ │ │ │ - tsteq lr, r0, lsl #15 │ │ │ │ - tsteq lr, ip, lsr #16 │ │ │ │ + tsteq pc, ip, lsr r9 @ │ │ │ │ + tsteq pc, r8, lsr r9 @ │ │ │ │ + tsteq pc, r4, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230c88 <__cxa_atexit@plt+0x22493c> │ │ │ │ - ldr r2, [pc, #48] @ 230c98 <__cxa_atexit@plt+0x22494c> │ │ │ │ + bcc 227ad0 <__cxa_atexit@plt+0x21b784> │ │ │ │ + ldr r2, [pc, #48] @ 227ae0 <__cxa_atexit@plt+0x21b794> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 230c9c <__cxa_atexit@plt+0x224950> │ │ │ │ + ldr r3, [pc, #44] @ 227ae4 <__cxa_atexit@plt+0x21b798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, fp, lsl #14 │ │ │ │ + ldrhteq r6, [r5], #118 @ 0x76 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230ce8 <__cxa_atexit@plt+0x22499c> │ │ │ │ - ldr r1, [pc, #52] @ 230cf8 <__cxa_atexit@plt+0x2249ac> │ │ │ │ + bcc 227b30 <__cxa_atexit@plt+0x21b7e4> │ │ │ │ + ldr r1, [pc, #52] @ 227b40 <__cxa_atexit@plt+0x21b7f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 230cfc <__cxa_atexit@plt+0x2249b0> │ │ │ │ + ldr r0, [pc, #36] @ 227b44 <__cxa_atexit@plt+0x21b7f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #13 │ │ │ │ - @ instruction: 0x011ec694 │ │ │ │ + tsteq pc, ip, asr r8 @ │ │ │ │ + tsteq pc, ip, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230d60 <__cxa_atexit@plt+0x224a14> │ │ │ │ + bhi 227ba8 <__cxa_atexit@plt+0x21b85c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230d6c <__cxa_atexit@plt+0x224a20> │ │ │ │ - ldr r2, [pc, #76] @ 230d7c <__cxa_atexit@plt+0x224a30> │ │ │ │ + bcc 227bb4 <__cxa_atexit@plt+0x21b868> │ │ │ │ + ldr r2, [pc, #76] @ 227bc4 <__cxa_atexit@plt+0x21b878> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230d80 <__cxa_atexit@plt+0x224a34> │ │ │ │ + ldr r1, [pc, #72] @ 227bc8 <__cxa_atexit@plt+0x21b87c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 230d84 <__cxa_atexit@plt+0x224a38> │ │ │ │ + ldr r8, [pc, #56] @ 227bcc <__cxa_atexit@plt+0x21b880> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, lsr r6 │ │ │ │ - rscseq sp, r4, pc, lsr #12 │ │ │ │ + @ instruction: 0x011f57f0 │ │ │ │ + ldrsbteq r6, [r5], #106 @ 0x6a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230dec <__cxa_atexit@plt+0x224aa0> │ │ │ │ - ldr r2, [pc, #76] @ 230dfc <__cxa_atexit@plt+0x224ab0> │ │ │ │ + bcc 227c34 <__cxa_atexit@plt+0x21b8e8> │ │ │ │ + ldr r2, [pc, #76] @ 227c44 <__cxa_atexit@plt+0x21b8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230e00 <__cxa_atexit@plt+0x224ab4> │ │ │ │ + ldr r1, [pc, #72] @ 227c48 <__cxa_atexit@plt+0x21b8fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 230e04 <__cxa_atexit@plt+0x224ab8> │ │ │ │ + ldr r2, [pc, #52] @ 227c4c <__cxa_atexit@plt+0x21b900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #11 │ │ │ │ - @ instruction: 0x011ec59c │ │ │ │ + tsteq pc, r0, lsl #15 │ │ │ │ + tsteq pc, r4, asr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230e58 <__cxa_atexit@plt+0x224b0c> │ │ │ │ + bhi 227ca0 <__cxa_atexit@plt+0x21b954> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 230e60 <__cxa_atexit@plt+0x224b14> │ │ │ │ + ldr lr, [pc, #52] @ 227ca8 <__cxa_atexit@plt+0x21b95c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 230e64 <__cxa_atexit@plt+0x224b18> │ │ │ │ + ldr r0, [pc, #48] @ 227cac <__cxa_atexit@plt+0x21b960> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 230e68 <__cxa_atexit@plt+0x224b1c> │ │ │ │ + ldr r1, [pc, #40] @ 227cb0 <__cxa_atexit@plt+0x21b964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #10 │ │ │ │ - tsteq lr, r0, asr #10 │ │ │ │ - tsteq lr, ip, ror #11 │ │ │ │ + @ instruction: 0x011f56fc │ │ │ │ + @ instruction: 0x011f56f8 │ │ │ │ + tsteq pc, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 230ec8 <__cxa_atexit@plt+0x224b7c> │ │ │ │ - ldr r2, [pc, #48] @ 230ed8 <__cxa_atexit@plt+0x224b8c> │ │ │ │ + bcc 227d10 <__cxa_atexit@plt+0x21b9c4> │ │ │ │ + ldr r2, [pc, #48] @ 227d20 <__cxa_atexit@plt+0x21b9d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 230edc <__cxa_atexit@plt+0x224b90> │ │ │ │ + ldr r3, [pc, #44] @ 227d24 <__cxa_atexit@plt+0x21b9d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrsbteq sp, [r4], #69 @ 0x45 │ │ │ │ + rscseq r6, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230f28 <__cxa_atexit@plt+0x224bdc> │ │ │ │ - ldr r1, [pc, #52] @ 230f38 <__cxa_atexit@plt+0x224bec> │ │ │ │ + bcc 227d70 <__cxa_atexit@plt+0x21ba24> │ │ │ │ + ldr r1, [pc, #52] @ 227d80 <__cxa_atexit@plt+0x21ba34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 230f3c <__cxa_atexit@plt+0x224bf0> │ │ │ │ + ldr r0, [pc, #36] @ 227d84 <__cxa_atexit@plt+0x21ba38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #8 │ │ │ │ - tsteq lr, r4, asr r4 │ │ │ │ + tsteq pc, ip, lsl r6 @ │ │ │ │ + tsteq pc, ip, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 230fa0 <__cxa_atexit@plt+0x224c54> │ │ │ │ + bhi 227de8 <__cxa_atexit@plt+0x21ba9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 230fac <__cxa_atexit@plt+0x224c60> │ │ │ │ - ldr r2, [pc, #76] @ 230fbc <__cxa_atexit@plt+0x224c70> │ │ │ │ + bcc 227df4 <__cxa_atexit@plt+0x21baa8> │ │ │ │ + ldr r2, [pc, #76] @ 227e04 <__cxa_atexit@plt+0x21bab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 230fc0 <__cxa_atexit@plt+0x224c74> │ │ │ │ + ldr r1, [pc, #72] @ 227e08 <__cxa_atexit@plt+0x21babc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 230fc4 <__cxa_atexit@plt+0x224c78> │ │ │ │ + ldr r8, [pc, #56] @ 227e0c <__cxa_atexit@plt+0x21bac0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ec3f8 │ │ │ │ - ldrshteq sp, [r4], #57 @ 0x39 │ │ │ │ + @ instruction: 0x011f55b0 │ │ │ │ + rscseq r6, r5, r4, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23102c <__cxa_atexit@plt+0x224ce0> │ │ │ │ - ldr r2, [pc, #76] @ 23103c <__cxa_atexit@plt+0x224cf0> │ │ │ │ + bcc 227e74 <__cxa_atexit@plt+0x21bb28> │ │ │ │ + ldr r2, [pc, #76] @ 227e84 <__cxa_atexit@plt+0x21bb38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231040 <__cxa_atexit@plt+0x224cf4> │ │ │ │ + ldr r1, [pc, #72] @ 227e88 <__cxa_atexit@plt+0x21bb3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231044 <__cxa_atexit@plt+0x224cf8> │ │ │ │ + ldr r2, [pc, #52] @ 227e8c <__cxa_atexit@plt+0x21bb40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #7 │ │ │ │ - tsteq lr, ip, asr r3 │ │ │ │ + tsteq pc, r0, asr #10 │ │ │ │ + tsteq pc, r4, lsl r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231098 <__cxa_atexit@plt+0x224d4c> │ │ │ │ + bhi 227ee0 <__cxa_atexit@plt+0x21bb94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2310a0 <__cxa_atexit@plt+0x224d54> │ │ │ │ + ldr lr, [pc, #52] @ 227ee8 <__cxa_atexit@plt+0x21bb9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2310a4 <__cxa_atexit@plt+0x224d58> │ │ │ │ + ldr r0, [pc, #48] @ 227eec <__cxa_atexit@plt+0x21bba0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2310a8 <__cxa_atexit@plt+0x224d5c> │ │ │ │ + ldr r1, [pc, #40] @ 227ef0 <__cxa_atexit@plt+0x21bba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #6 │ │ │ │ - tsteq lr, r0, lsl #6 │ │ │ │ - tsteq lr, ip, lsr #7 │ │ │ │ + @ instruction: 0x011f54bc │ │ │ │ + @ instruction: 0x011f54b8 │ │ │ │ + tsteq pc, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231108 <__cxa_atexit@plt+0x224dbc> │ │ │ │ - ldr r2, [pc, #48] @ 231118 <__cxa_atexit@plt+0x224dcc> │ │ │ │ + bcc 227f50 <__cxa_atexit@plt+0x21bc04> │ │ │ │ + ldr r2, [pc, #48] @ 227f60 <__cxa_atexit@plt+0x21bc14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23111c <__cxa_atexit@plt+0x224dd0> │ │ │ │ + ldr r3, [pc, #44] @ 227f64 <__cxa_atexit@plt+0x21bc18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, r0, lsr #5 │ │ │ │ + rscseq r6, r5, fp, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231168 <__cxa_atexit@plt+0x224e1c> │ │ │ │ - ldr r1, [pc, #52] @ 231178 <__cxa_atexit@plt+0x224e2c> │ │ │ │ + bcc 227fb0 <__cxa_atexit@plt+0x21bc64> │ │ │ │ + ldr r1, [pc, #52] @ 227fc0 <__cxa_atexit@plt+0x21bc74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23117c <__cxa_atexit@plt+0x224e30> │ │ │ │ + ldr r0, [pc, #36] @ 227fc4 <__cxa_atexit@plt+0x21bc78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #4 │ │ │ │ - tsteq lr, r4, lsl r2 │ │ │ │ + @ instruction: 0x011f53dc │ │ │ │ + tsteq pc, ip, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2311e0 <__cxa_atexit@plt+0x224e94> │ │ │ │ + bhi 228028 <__cxa_atexit@plt+0x21bcdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2311ec <__cxa_atexit@plt+0x224ea0> │ │ │ │ - ldr r2, [pc, #76] @ 2311fc <__cxa_atexit@plt+0x224eb0> │ │ │ │ + bcc 228034 <__cxa_atexit@plt+0x21bce8> │ │ │ │ + ldr r2, [pc, #76] @ 228044 <__cxa_atexit@plt+0x21bcf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231200 <__cxa_atexit@plt+0x224eb4> │ │ │ │ + ldr r1, [pc, #72] @ 228048 <__cxa_atexit@plt+0x21bcfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231204 <__cxa_atexit@plt+0x224eb8> │ │ │ │ + ldr r8, [pc, #56] @ 22804c <__cxa_atexit@plt+0x21bd00> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ec1b8 │ │ │ │ - rscseq sp, r4, r4, asr #3 │ │ │ │ + tsteq pc, r0, ror r3 @ │ │ │ │ + rscseq r6, r5, pc, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23126c <__cxa_atexit@plt+0x224f20> │ │ │ │ - ldr r2, [pc, #76] @ 23127c <__cxa_atexit@plt+0x224f30> │ │ │ │ + bcc 2280b4 <__cxa_atexit@plt+0x21bd68> │ │ │ │ + ldr r2, [pc, #76] @ 2280c4 <__cxa_atexit@plt+0x21bd78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231280 <__cxa_atexit@plt+0x224f34> │ │ │ │ + ldr r1, [pc, #72] @ 2280c8 <__cxa_atexit@plt+0x21bd7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231284 <__cxa_atexit@plt+0x224f38> │ │ │ │ + ldr r2, [pc, #52] @ 2280cc <__cxa_atexit@plt+0x21bd80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #2 │ │ │ │ - tsteq lr, ip, lsl r1 │ │ │ │ + tsteq pc, r0, lsl #6 │ │ │ │ + @ instruction: 0x011f52d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2312d8 <__cxa_atexit@plt+0x224f8c> │ │ │ │ + bhi 228120 <__cxa_atexit@plt+0x21bdd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2312e0 <__cxa_atexit@plt+0x224f94> │ │ │ │ + ldr lr, [pc, #52] @ 228128 <__cxa_atexit@plt+0x21bddc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2312e4 <__cxa_atexit@plt+0x224f98> │ │ │ │ + ldr r0, [pc, #48] @ 22812c <__cxa_atexit@plt+0x21bde0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2312e8 <__cxa_atexit@plt+0x224f9c> │ │ │ │ + ldr r1, [pc, #40] @ 228130 <__cxa_atexit@plt+0x21bde4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #1 │ │ │ │ - tsteq lr, r0, asr #1 │ │ │ │ - tsteq lr, ip, ror #2 │ │ │ │ + tsteq pc, ip, ror r2 @ │ │ │ │ + tsteq pc, r8, ror r2 @ │ │ │ │ + tsteq pc, r4, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231348 <__cxa_atexit@plt+0x224ffc> │ │ │ │ - ldr r2, [pc, #48] @ 231358 <__cxa_atexit@plt+0x22500c> │ │ │ │ + bcc 228190 <__cxa_atexit@plt+0x21be44> │ │ │ │ + ldr r2, [pc, #48] @ 2281a0 <__cxa_atexit@plt+0x21be54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23135c <__cxa_atexit@plt+0x225010> │ │ │ │ + ldr r3, [pc, #44] @ 2281a4 <__cxa_atexit@plt+0x21be58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq sp, r4, ip, rrx │ │ │ │ + rscseq r6, r5, r7, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2313a8 <__cxa_atexit@plt+0x22505c> │ │ │ │ - ldr r1, [pc, #52] @ 2313b8 <__cxa_atexit@plt+0x22506c> │ │ │ │ + bcc 2281f0 <__cxa_atexit@plt+0x21bea4> │ │ │ │ + ldr r1, [pc, #52] @ 228200 <__cxa_atexit@plt+0x21beb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 2313bc <__cxa_atexit@plt+0x225070> │ │ │ │ + ldr r0, [pc, #36] @ 228204 <__cxa_atexit@plt+0x21beb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #31 │ │ │ │ - @ instruction: 0x011ebfd4 │ │ │ │ + @ instruction: 0x011f519c │ │ │ │ + tsteq pc, ip, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231420 <__cxa_atexit@plt+0x2250d4> │ │ │ │ + bhi 228268 <__cxa_atexit@plt+0x21bf1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23142c <__cxa_atexit@plt+0x2250e0> │ │ │ │ - ldr r2, [pc, #76] @ 23143c <__cxa_atexit@plt+0x2250f0> │ │ │ │ + bcc 228274 <__cxa_atexit@plt+0x21bf28> │ │ │ │ + ldr r2, [pc, #76] @ 228284 <__cxa_atexit@plt+0x21bf38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231440 <__cxa_atexit@plt+0x2250f4> │ │ │ │ + ldr r1, [pc, #72] @ 228288 <__cxa_atexit@plt+0x21bf3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231444 <__cxa_atexit@plt+0x2250f8> │ │ │ │ + ldr r8, [pc, #56] @ 22828c <__cxa_atexit@plt+0x21bf40> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, ror pc │ │ │ │ - smlalseq ip, r4, r0, pc @ │ │ │ │ + tsteq pc, r0, lsr r1 @ │ │ │ │ + rscseq r6, r5, fp, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2314ac <__cxa_atexit@plt+0x225160> │ │ │ │ - ldr r2, [pc, #76] @ 2314bc <__cxa_atexit@plt+0x225170> │ │ │ │ + bcc 2282f4 <__cxa_atexit@plt+0x21bfa8> │ │ │ │ + ldr r2, [pc, #76] @ 228304 <__cxa_atexit@plt+0x21bfb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2314c0 <__cxa_atexit@plt+0x225174> │ │ │ │ + ldr r1, [pc, #72] @ 228308 <__cxa_atexit@plt+0x21bfbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2314c4 <__cxa_atexit@plt+0x225178> │ │ │ │ + ldr r2, [pc, #52] @ 22830c <__cxa_atexit@plt+0x21bfc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #30 │ │ │ │ - @ instruction: 0x011ebedc │ │ │ │ + tsteq pc, r0, asr #1 │ │ │ │ + @ instruction: 0x011f5094 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231518 <__cxa_atexit@plt+0x2251cc> │ │ │ │ + bhi 228360 <__cxa_atexit@plt+0x21c014> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 231520 <__cxa_atexit@plt+0x2251d4> │ │ │ │ + ldr lr, [pc, #52] @ 228368 <__cxa_atexit@plt+0x21c01c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 231524 <__cxa_atexit@plt+0x2251d8> │ │ │ │ + ldr r0, [pc, #48] @ 22836c <__cxa_atexit@plt+0x21c020> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 231528 <__cxa_atexit@plt+0x2251dc> │ │ │ │ + ldr r1, [pc, #40] @ 228370 <__cxa_atexit@plt+0x21c024> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #29 │ │ │ │ - tsteq lr, r0, lsl #29 │ │ │ │ - tsteq lr, ip, lsr #30 │ │ │ │ + tsteq pc, ip, lsr r0 @ │ │ │ │ + tsteq pc, r8, lsr r0 @ │ │ │ │ + tsteq pc, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231588 <__cxa_atexit@plt+0x22523c> │ │ │ │ - ldr r2, [pc, #48] @ 231598 <__cxa_atexit@plt+0x22524c> │ │ │ │ + bcc 2283d0 <__cxa_atexit@plt+0x21c084> │ │ │ │ + ldr r2, [pc, #48] @ 2283e0 <__cxa_atexit@plt+0x21c094> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23159c <__cxa_atexit@plt+0x225250> │ │ │ │ + ldr r3, [pc, #44] @ 2283e4 <__cxa_atexit@plt+0x21c098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq ip, r4, r9, lsr lr │ │ │ │ + rscseq r5, r5, r4, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2315e8 <__cxa_atexit@plt+0x22529c> │ │ │ │ - ldr r1, [pc, #52] @ 2315f8 <__cxa_atexit@plt+0x2252ac> │ │ │ │ + bcc 228430 <__cxa_atexit@plt+0x21c0e4> │ │ │ │ + ldr r1, [pc, #52] @ 228440 <__cxa_atexit@plt+0x21c0f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 2315fc <__cxa_atexit@plt+0x2252b0> │ │ │ │ + ldr r0, [pc, #36] @ 228444 <__cxa_atexit@plt+0x21c0f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #27 │ │ │ │ - @ instruction: 0x011ebd94 │ │ │ │ + tsteq pc, ip, asr pc @ │ │ │ │ + tsteq pc, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231660 <__cxa_atexit@plt+0x225314> │ │ │ │ + bhi 2284a8 <__cxa_atexit@plt+0x21c15c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23166c <__cxa_atexit@plt+0x225320> │ │ │ │ - ldr r2, [pc, #76] @ 23167c <__cxa_atexit@plt+0x225330> │ │ │ │ + bcc 2284b4 <__cxa_atexit@plt+0x21c168> │ │ │ │ + ldr r2, [pc, #76] @ 2284c4 <__cxa_atexit@plt+0x21c178> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231680 <__cxa_atexit@plt+0x225334> │ │ │ │ + ldr r1, [pc, #72] @ 2284c8 <__cxa_atexit@plt+0x21c17c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231684 <__cxa_atexit@plt+0x225338> │ │ │ │ + ldr r8, [pc, #56] @ 2284cc <__cxa_atexit@plt+0x21c180> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, lsr sp │ │ │ │ - rscseq ip, r4, sp, asr sp │ │ │ │ + @ instruction: 0x011f4ef0 │ │ │ │ + rscseq r5, r5, r8, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2316ec <__cxa_atexit@plt+0x2253a0> │ │ │ │ - ldr r2, [pc, #76] @ 2316fc <__cxa_atexit@plt+0x2253b0> │ │ │ │ + bcc 228534 <__cxa_atexit@plt+0x21c1e8> │ │ │ │ + ldr r2, [pc, #76] @ 228544 <__cxa_atexit@plt+0x21c1f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231700 <__cxa_atexit@plt+0x2253b4> │ │ │ │ + ldr r1, [pc, #72] @ 228548 <__cxa_atexit@plt+0x21c1fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231704 <__cxa_atexit@plt+0x2253b8> │ │ │ │ + ldr r2, [pc, #52] @ 22854c <__cxa_atexit@plt+0x21c200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #25 │ │ │ │ - @ instruction: 0x011ebc9c │ │ │ │ + tsteq pc, r0, lsl #29 │ │ │ │ + tsteq pc, r4, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231758 <__cxa_atexit@plt+0x22540c> │ │ │ │ + bhi 2285a0 <__cxa_atexit@plt+0x21c254> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 231760 <__cxa_atexit@plt+0x225414> │ │ │ │ + ldr lr, [pc, #52] @ 2285a8 <__cxa_atexit@plt+0x21c25c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 231764 <__cxa_atexit@plt+0x225418> │ │ │ │ + ldr r0, [pc, #48] @ 2285ac <__cxa_atexit@plt+0x21c260> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 231768 <__cxa_atexit@plt+0x22541c> │ │ │ │ + ldr r1, [pc, #40] @ 2285b0 <__cxa_atexit@plt+0x21c264> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #24 │ │ │ │ - tsteq lr, r0, asr #24 │ │ │ │ - tsteq lr, ip, ror #25 │ │ │ │ + @ instruction: 0x011f4dfc │ │ │ │ + @ instruction: 0x011f4df8 │ │ │ │ + tsteq pc, r4, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2317c8 <__cxa_atexit@plt+0x22547c> │ │ │ │ - ldr r2, [pc, #48] @ 2317d8 <__cxa_atexit@plt+0x22548c> │ │ │ │ + bcc 228610 <__cxa_atexit@plt+0x21c2c4> │ │ │ │ + ldr r2, [pc, #48] @ 228620 <__cxa_atexit@plt+0x21c2d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 2317dc <__cxa_atexit@plt+0x225490> │ │ │ │ + ldr r3, [pc, #44] @ 228624 <__cxa_atexit@plt+0x21c2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq ip, r4, r6, lsl #24 │ │ │ │ + ldrhteq r5, [r5], #193 @ 0xc1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231828 <__cxa_atexit@plt+0x2254dc> │ │ │ │ - ldr r1, [pc, #52] @ 231838 <__cxa_atexit@plt+0x2254ec> │ │ │ │ + bcc 228670 <__cxa_atexit@plt+0x21c324> │ │ │ │ + ldr r1, [pc, #52] @ 228680 <__cxa_atexit@plt+0x21c334> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23183c <__cxa_atexit@plt+0x2254f0> │ │ │ │ + ldr r0, [pc, #36] @ 228684 <__cxa_atexit@plt+0x21c338> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #22 │ │ │ │ - tsteq lr, r4, asr fp │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ + tsteq pc, ip, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2318a0 <__cxa_atexit@plt+0x225554> │ │ │ │ + bhi 2286e8 <__cxa_atexit@plt+0x21c39c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2318ac <__cxa_atexit@plt+0x225560> │ │ │ │ - ldr r2, [pc, #76] @ 2318bc <__cxa_atexit@plt+0x225570> │ │ │ │ + bcc 2286f4 <__cxa_atexit@plt+0x21c3a8> │ │ │ │ + ldr r2, [pc, #76] @ 228704 <__cxa_atexit@plt+0x21c3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2318c0 <__cxa_atexit@plt+0x225574> │ │ │ │ + ldr r1, [pc, #72] @ 228708 <__cxa_atexit@plt+0x21c3bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2318c4 <__cxa_atexit@plt+0x225578> │ │ │ │ + ldr r8, [pc, #56] @ 22870c <__cxa_atexit@plt+0x21c3c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011ebaf8 │ │ │ │ - rscseq ip, r4, sl, lsr #22 │ │ │ │ + @ instruction: 0x011f4cb0 │ │ │ │ + ldrsbteq r5, [r5], #181 @ 0xb5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23192c <__cxa_atexit@plt+0x2255e0> │ │ │ │ - ldr r2, [pc, #76] @ 23193c <__cxa_atexit@plt+0x2255f0> │ │ │ │ + bcc 228774 <__cxa_atexit@plt+0x21c428> │ │ │ │ + ldr r2, [pc, #76] @ 228784 <__cxa_atexit@plt+0x21c438> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231940 <__cxa_atexit@plt+0x2255f4> │ │ │ │ + ldr r1, [pc, #72] @ 228788 <__cxa_atexit@plt+0x21c43c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231944 <__cxa_atexit@plt+0x2255f8> │ │ │ │ + ldr r2, [pc, #52] @ 22878c <__cxa_atexit@plt+0x21c440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #21 │ │ │ │ - tsteq lr, ip, asr sl │ │ │ │ + tsteq pc, r0, asr #24 │ │ │ │ + tsteq pc, r4, lsl ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231998 <__cxa_atexit@plt+0x22564c> │ │ │ │ + bhi 2287e0 <__cxa_atexit@plt+0x21c494> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2319a0 <__cxa_atexit@plt+0x225654> │ │ │ │ + ldr lr, [pc, #52] @ 2287e8 <__cxa_atexit@plt+0x21c49c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2319a4 <__cxa_atexit@plt+0x225658> │ │ │ │ + ldr r0, [pc, #48] @ 2287ec <__cxa_atexit@plt+0x21c4a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2319a8 <__cxa_atexit@plt+0x22565c> │ │ │ │ + ldr r1, [pc, #40] @ 2287f0 <__cxa_atexit@plt+0x21c4a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #20 │ │ │ │ - tsteq lr, r0, lsl #20 │ │ │ │ - tsteq lr, ip, lsr #21 │ │ │ │ + @ instruction: 0x011f4bbc │ │ │ │ + @ instruction: 0x011f4bb8 │ │ │ │ + tsteq pc, r4, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231a08 <__cxa_atexit@plt+0x2256bc> │ │ │ │ - ldr r2, [pc, #48] @ 231a18 <__cxa_atexit@plt+0x2256cc> │ │ │ │ + bcc 228850 <__cxa_atexit@plt+0x21c504> │ │ │ │ + ldr r2, [pc, #48] @ 228860 <__cxa_atexit@plt+0x21c514> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 231a1c <__cxa_atexit@plt+0x2256d0> │ │ │ │ + ldr r3, [pc, #44] @ 228864 <__cxa_atexit@plt+0x21c518> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrsbteq ip, [r4], #146 @ 0x92 │ │ │ │ + rscseq r5, r5, sp, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231a68 <__cxa_atexit@plt+0x22571c> │ │ │ │ - ldr r1, [pc, #52] @ 231a78 <__cxa_atexit@plt+0x22572c> │ │ │ │ + bcc 2288b0 <__cxa_atexit@plt+0x21c564> │ │ │ │ + ldr r1, [pc, #52] @ 2288c0 <__cxa_atexit@plt+0x21c574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 231a7c <__cxa_atexit@plt+0x225730> │ │ │ │ + ldr r0, [pc, #36] @ 2288c4 <__cxa_atexit@plt+0x21c578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #18 │ │ │ │ - tsteq lr, r4, lsl r9 │ │ │ │ + @ instruction: 0x011f4adc │ │ │ │ + tsteq pc, ip, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231ae0 <__cxa_atexit@plt+0x225794> │ │ │ │ + bhi 228928 <__cxa_atexit@plt+0x21c5dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231aec <__cxa_atexit@plt+0x2257a0> │ │ │ │ - ldr r2, [pc, #76] @ 231afc <__cxa_atexit@plt+0x2257b0> │ │ │ │ + bcc 228934 <__cxa_atexit@plt+0x21c5e8> │ │ │ │ + ldr r2, [pc, #76] @ 228944 <__cxa_atexit@plt+0x21c5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231b00 <__cxa_atexit@plt+0x2257b4> │ │ │ │ + ldr r1, [pc, #72] @ 228948 <__cxa_atexit@plt+0x21c5fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231b04 <__cxa_atexit@plt+0x2257b8> │ │ │ │ + ldr r8, [pc, #56] @ 22894c <__cxa_atexit@plt+0x21c600> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011eb8b8 │ │ │ │ - ldrshteq ip, [r4], #134 @ 0x86 │ │ │ │ + tsteq pc, r0, ror sl @ │ │ │ │ + rscseq r5, r5, r1, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231b6c <__cxa_atexit@plt+0x225820> │ │ │ │ - ldr r2, [pc, #76] @ 231b7c <__cxa_atexit@plt+0x225830> │ │ │ │ + bcc 2289b4 <__cxa_atexit@plt+0x21c668> │ │ │ │ + ldr r2, [pc, #76] @ 2289c4 <__cxa_atexit@plt+0x21c678> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231b80 <__cxa_atexit@plt+0x225834> │ │ │ │ + ldr r1, [pc, #72] @ 2289c8 <__cxa_atexit@plt+0x21c67c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231b84 <__cxa_atexit@plt+0x225838> │ │ │ │ + ldr r2, [pc, #52] @ 2289cc <__cxa_atexit@plt+0x21c680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ - tsteq lr, ip, lsl r8 │ │ │ │ + tsteq pc, r0, lsl #20 │ │ │ │ + @ instruction: 0x011f49d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231bd8 <__cxa_atexit@plt+0x22588c> │ │ │ │ + bhi 228a20 <__cxa_atexit@plt+0x21c6d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 231be0 <__cxa_atexit@plt+0x225894> │ │ │ │ + ldr lr, [pc, #52] @ 228a28 <__cxa_atexit@plt+0x21c6dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 231be4 <__cxa_atexit@plt+0x225898> │ │ │ │ + ldr r0, [pc, #48] @ 228a2c <__cxa_atexit@plt+0x21c6e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 231be8 <__cxa_atexit@plt+0x22589c> │ │ │ │ + ldr r1, [pc, #40] @ 228a30 <__cxa_atexit@plt+0x21c6e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #15 │ │ │ │ - tsteq lr, r0, asr #15 │ │ │ │ - tsteq lr, ip, ror #16 │ │ │ │ + tsteq pc, ip, ror r9 @ │ │ │ │ + tsteq pc, r8, ror r9 @ │ │ │ │ + tsteq pc, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231c48 <__cxa_atexit@plt+0x2258fc> │ │ │ │ - ldr r2, [pc, #48] @ 231c58 <__cxa_atexit@plt+0x22590c> │ │ │ │ + bcc 228a90 <__cxa_atexit@plt+0x21c744> │ │ │ │ + ldr r2, [pc, #48] @ 228aa0 <__cxa_atexit@plt+0x21c754> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 231c5c <__cxa_atexit@plt+0x225910> │ │ │ │ + ldr r3, [pc, #44] @ 228aa4 <__cxa_atexit@plt+0x21c758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlalseq ip, r4, sp, r7 │ │ │ │ + rscseq r5, r5, r8, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231ca8 <__cxa_atexit@plt+0x22595c> │ │ │ │ - ldr r1, [pc, #52] @ 231cb8 <__cxa_atexit@plt+0x22596c> │ │ │ │ + bcc 228af0 <__cxa_atexit@plt+0x21c7a4> │ │ │ │ + ldr r1, [pc, #52] @ 228b00 <__cxa_atexit@plt+0x21c7b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 231cbc <__cxa_atexit@plt+0x225970> │ │ │ │ + ldr r0, [pc, #36] @ 228b04 <__cxa_atexit@plt+0x21c7b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #13 │ │ │ │ - @ instruction: 0x011eb6d4 │ │ │ │ + @ instruction: 0x011f489c │ │ │ │ + tsteq pc, ip, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231d20 <__cxa_atexit@plt+0x2259d4> │ │ │ │ + bhi 228b68 <__cxa_atexit@plt+0x21c81c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231d2c <__cxa_atexit@plt+0x2259e0> │ │ │ │ - ldr r2, [pc, #76] @ 231d3c <__cxa_atexit@plt+0x2259f0> │ │ │ │ + bcc 228b74 <__cxa_atexit@plt+0x21c828> │ │ │ │ + ldr r2, [pc, #76] @ 228b84 <__cxa_atexit@plt+0x21c838> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231d40 <__cxa_atexit@plt+0x2259f4> │ │ │ │ + ldr r1, [pc, #72] @ 228b88 <__cxa_atexit@plt+0x21c83c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231d44 <__cxa_atexit@plt+0x2259f8> │ │ │ │ + ldr r8, [pc, #56] @ 228b8c <__cxa_atexit@plt+0x21c840> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ - rscseq ip, r4, r1, asr #13 │ │ │ │ + tsteq pc, r0, lsr r8 @ │ │ │ │ + rscseq r5, r5, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231dac <__cxa_atexit@plt+0x225a60> │ │ │ │ - ldr r2, [pc, #76] @ 231dbc <__cxa_atexit@plt+0x225a70> │ │ │ │ + bcc 228bf4 <__cxa_atexit@plt+0x21c8a8> │ │ │ │ + ldr r2, [pc, #76] @ 228c04 <__cxa_atexit@plt+0x21c8b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231dc0 <__cxa_atexit@plt+0x225a74> │ │ │ │ + ldr r1, [pc, #72] @ 228c08 <__cxa_atexit@plt+0x21c8bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 231dc4 <__cxa_atexit@plt+0x225a78> │ │ │ │ + ldr r2, [pc, #52] @ 228c0c <__cxa_atexit@plt+0x21c8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #12 │ │ │ │ - @ instruction: 0x011eb5dc │ │ │ │ + tsteq pc, r0, asr #15 │ │ │ │ + @ instruction: 0x011f4794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231e18 <__cxa_atexit@plt+0x225acc> │ │ │ │ + bhi 228c60 <__cxa_atexit@plt+0x21c914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 231e20 <__cxa_atexit@plt+0x225ad4> │ │ │ │ + ldr lr, [pc, #52] @ 228c68 <__cxa_atexit@plt+0x21c91c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 231e24 <__cxa_atexit@plt+0x225ad8> │ │ │ │ + ldr r0, [pc, #48] @ 228c6c <__cxa_atexit@plt+0x21c920> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 231e28 <__cxa_atexit@plt+0x225adc> │ │ │ │ + ldr r1, [pc, #40] @ 228c70 <__cxa_atexit@plt+0x21c924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #11 │ │ │ │ - tsteq lr, r0, lsl #11 │ │ │ │ - tsteq lr, ip, lsr #12 │ │ │ │ + tsteq pc, ip, lsr r7 @ │ │ │ │ + tsteq pc, r8, lsr r7 @ │ │ │ │ + tsteq pc, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 231e88 <__cxa_atexit@plt+0x225b3c> │ │ │ │ - ldr r2, [pc, #48] @ 231e98 <__cxa_atexit@plt+0x225b4c> │ │ │ │ + bcc 228cd0 <__cxa_atexit@plt+0x21c984> │ │ │ │ + ldr r2, [pc, #48] @ 228ce0 <__cxa_atexit@plt+0x21c994> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 231e9c <__cxa_atexit@plt+0x225b50> │ │ │ │ + ldr r3, [pc, #44] @ 228ce4 <__cxa_atexit@plt+0x21c998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq ip, r4, fp, ror #10 │ │ │ │ + rscseq r5, r5, r6, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231ee8 <__cxa_atexit@plt+0x225b9c> │ │ │ │ - ldr r1, [pc, #52] @ 231ef8 <__cxa_atexit@plt+0x225bac> │ │ │ │ + bcc 228d30 <__cxa_atexit@plt+0x21c9e4> │ │ │ │ + ldr r1, [pc, #52] @ 228d40 <__cxa_atexit@plt+0x21c9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 231efc <__cxa_atexit@plt+0x225bb0> │ │ │ │ + ldr r0, [pc, #36] @ 228d44 <__cxa_atexit@plt+0x21c9f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #9 │ │ │ │ - @ instruction: 0x011eb494 │ │ │ │ + tsteq pc, ip, asr r6 @ │ │ │ │ + tsteq pc, ip, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 231f60 <__cxa_atexit@plt+0x225c14> │ │ │ │ + bhi 228da8 <__cxa_atexit@plt+0x21ca5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231f6c <__cxa_atexit@plt+0x225c20> │ │ │ │ - ldr r2, [pc, #76] @ 231f7c <__cxa_atexit@plt+0x225c30> │ │ │ │ + bcc 228db4 <__cxa_atexit@plt+0x21ca68> │ │ │ │ + ldr r2, [pc, #76] @ 228dc4 <__cxa_atexit@plt+0x21ca78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 231f80 <__cxa_atexit@plt+0x225c34> │ │ │ │ + ldr r1, [pc, #72] @ 228dc8 <__cxa_atexit@plt+0x21ca7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 231f84 <__cxa_atexit@plt+0x225c38> │ │ │ │ + ldr r8, [pc, #56] @ 228dcc <__cxa_atexit@plt+0x21ca80> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ - rscseq ip, r4, pc, lsl #9 │ │ │ │ + @ instruction: 0x011f45f0 │ │ │ │ + rscseq r5, r5, sl, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 231fec <__cxa_atexit@plt+0x225ca0> │ │ │ │ - ldr r2, [pc, #76] @ 231ffc <__cxa_atexit@plt+0x225cb0> │ │ │ │ + bcc 228e34 <__cxa_atexit@plt+0x21cae8> │ │ │ │ + ldr r2, [pc, #76] @ 228e44 <__cxa_atexit@plt+0x21caf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 232000 <__cxa_atexit@plt+0x225cb4> │ │ │ │ + ldr r1, [pc, #72] @ 228e48 <__cxa_atexit@plt+0x21cafc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 232004 <__cxa_atexit@plt+0x225cb8> │ │ │ │ + ldr r2, [pc, #52] @ 228e4c <__cxa_atexit@plt+0x21cb00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #7 │ │ │ │ - @ instruction: 0x011eb39c │ │ │ │ + tsteq pc, r0, lsl #11 │ │ │ │ + tsteq pc, r4, asr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232058 <__cxa_atexit@plt+0x225d0c> │ │ │ │ + bhi 228ea0 <__cxa_atexit@plt+0x21cb54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 232060 <__cxa_atexit@plt+0x225d14> │ │ │ │ + ldr lr, [pc, #52] @ 228ea8 <__cxa_atexit@plt+0x21cb5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 232064 <__cxa_atexit@plt+0x225d18> │ │ │ │ + ldr r0, [pc, #48] @ 228eac <__cxa_atexit@plt+0x21cb60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 232068 <__cxa_atexit@plt+0x225d1c> │ │ │ │ + ldr r1, [pc, #40] @ 228eb0 <__cxa_atexit@plt+0x21cb64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #6 │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ - tsteq lr, ip, ror #7 │ │ │ │ + @ instruction: 0x011f44fc │ │ │ │ + @ instruction: 0x011f44f8 │ │ │ │ + tsteq pc, r4, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2320c8 <__cxa_atexit@plt+0x225d7c> │ │ │ │ - ldr r2, [pc, #48] @ 2320d8 <__cxa_atexit@plt+0x225d8c> │ │ │ │ + bcc 228f10 <__cxa_atexit@plt+0x21cbc4> │ │ │ │ + ldr r2, [pc, #48] @ 228f20 <__cxa_atexit@plt+0x21cbd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 2320dc <__cxa_atexit@plt+0x225d90> │ │ │ │ + ldr r3, [pc, #44] @ 228f24 <__cxa_atexit@plt+0x21cbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq ip, r4, r8, lsr r3 │ │ │ │ + rscseq r5, r5, r3, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232128 <__cxa_atexit@plt+0x225ddc> │ │ │ │ - ldr r1, [pc, #52] @ 232138 <__cxa_atexit@plt+0x225dec> │ │ │ │ + bcc 228f70 <__cxa_atexit@plt+0x21cc24> │ │ │ │ + ldr r1, [pc, #52] @ 228f80 <__cxa_atexit@plt+0x21cc34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23213c <__cxa_atexit@plt+0x225df0> │ │ │ │ + ldr r0, [pc, #36] @ 228f84 <__cxa_atexit@plt+0x21cc38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #4 │ │ │ │ - tsteq lr, r4, asr r2 │ │ │ │ + tsteq pc, ip, lsl r4 @ │ │ │ │ + tsteq pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2321a0 <__cxa_atexit@plt+0x225e54> │ │ │ │ + bhi 228fe8 <__cxa_atexit@plt+0x21cc9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2321ac <__cxa_atexit@plt+0x225e60> │ │ │ │ - ldr r2, [pc, #76] @ 2321bc <__cxa_atexit@plt+0x225e70> │ │ │ │ + bcc 228ff4 <__cxa_atexit@plt+0x21cca8> │ │ │ │ + ldr r2, [pc, #76] @ 229004 <__cxa_atexit@plt+0x21ccb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2321c0 <__cxa_atexit@plt+0x225e74> │ │ │ │ + ldr r1, [pc, #72] @ 229008 <__cxa_atexit@plt+0x21ccbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2321c4 <__cxa_atexit@plt+0x225e78> │ │ │ │ + ldr r8, [pc, #56] @ 22900c <__cxa_atexit@plt+0x21ccc0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011eb1f8 │ │ │ │ - rscseq ip, r4, ip, asr r2 │ │ │ │ + @ instruction: 0x011f43b0 │ │ │ │ + rscseq r5, r5, r7, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23222c <__cxa_atexit@plt+0x225ee0> │ │ │ │ - ldr r2, [pc, #76] @ 23223c <__cxa_atexit@plt+0x225ef0> │ │ │ │ + bcc 229074 <__cxa_atexit@plt+0x21cd28> │ │ │ │ + ldr r2, [pc, #76] @ 229084 <__cxa_atexit@plt+0x21cd38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 232240 <__cxa_atexit@plt+0x225ef4> │ │ │ │ + ldr r1, [pc, #72] @ 229088 <__cxa_atexit@plt+0x21cd3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 232244 <__cxa_atexit@plt+0x225ef8> │ │ │ │ + ldr r2, [pc, #52] @ 22908c <__cxa_atexit@plt+0x21cd40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #3 │ │ │ │ - tsteq lr, ip, asr r1 │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ + tsteq pc, r4, lsl r3 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232298 <__cxa_atexit@plt+0x225f4c> │ │ │ │ + bhi 2290e0 <__cxa_atexit@plt+0x21cd94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2322a0 <__cxa_atexit@plt+0x225f54> │ │ │ │ + ldr lr, [pc, #52] @ 2290e8 <__cxa_atexit@plt+0x21cd9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2322a4 <__cxa_atexit@plt+0x225f58> │ │ │ │ + ldr r0, [pc, #48] @ 2290ec <__cxa_atexit@plt+0x21cda0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2322a8 <__cxa_atexit@plt+0x225f5c> │ │ │ │ + ldr r1, [pc, #40] @ 2290f0 <__cxa_atexit@plt+0x21cda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #2 │ │ │ │ - tsteq lr, r0, lsl #2 │ │ │ │ - tsteq lr, ip, lsr #3 │ │ │ │ + @ instruction: 0x011f42bc │ │ │ │ + @ instruction: 0x011f42b8 │ │ │ │ + tsteq pc, r4, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 232308 <__cxa_atexit@plt+0x225fbc> │ │ │ │ - ldr r2, [pc, #48] @ 232318 <__cxa_atexit@plt+0x225fcc> │ │ │ │ + bcc 229150 <__cxa_atexit@plt+0x21ce04> │ │ │ │ + ldr r2, [pc, #48] @ 229160 <__cxa_atexit@plt+0x21ce14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23231c <__cxa_atexit@plt+0x225fd0> │ │ │ │ + ldr r3, [pc, #44] @ 229164 <__cxa_atexit@plt+0x21ce18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq ip, r4, r6, lsl #2 │ │ │ │ + ldrhteq r5, [r5], #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232368 <__cxa_atexit@plt+0x22601c> │ │ │ │ - ldr r1, [pc, #52] @ 232378 <__cxa_atexit@plt+0x22602c> │ │ │ │ + bcc 2291b0 <__cxa_atexit@plt+0x21ce64> │ │ │ │ + ldr r1, [pc, #52] @ 2291c0 <__cxa_atexit@plt+0x21ce74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23237c <__cxa_atexit@plt+0x226030> │ │ │ │ + ldr r0, [pc, #36] @ 2291c4 <__cxa_atexit@plt+0x21ce78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #32 │ │ │ │ - tsteq lr, r4, lsl r0 │ │ │ │ + @ instruction: 0x011f41dc │ │ │ │ + tsteq pc, ip, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2323e0 <__cxa_atexit@plt+0x226094> │ │ │ │ + bhi 229228 <__cxa_atexit@plt+0x21cedc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2323ec <__cxa_atexit@plt+0x2260a0> │ │ │ │ - ldr r2, [pc, #76] @ 2323fc <__cxa_atexit@plt+0x2260b0> │ │ │ │ + bcc 229234 <__cxa_atexit@plt+0x21cee8> │ │ │ │ + ldr r2, [pc, #76] @ 229244 <__cxa_atexit@plt+0x21cef8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 232400 <__cxa_atexit@plt+0x2260b4> │ │ │ │ + ldr r1, [pc, #72] @ 229248 <__cxa_atexit@plt+0x21cefc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 232404 <__cxa_atexit@plt+0x2260b8> │ │ │ │ + ldr r8, [pc, #56] @ 22924c <__cxa_atexit@plt+0x21cf00> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011eafb8 │ │ │ │ - rscseq ip, r4, sl, lsr #32 │ │ │ │ + tsteq pc, r0, ror r1 @ │ │ │ │ + ldrsbteq r5, [r5], #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23246c <__cxa_atexit@plt+0x226120> │ │ │ │ - ldr r2, [pc, #76] @ 23247c <__cxa_atexit@plt+0x226130> │ │ │ │ + bcc 2292b4 <__cxa_atexit@plt+0x21cf68> │ │ │ │ + ldr r2, [pc, #76] @ 2292c4 <__cxa_atexit@plt+0x21cf78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 232480 <__cxa_atexit@plt+0x226134> │ │ │ │ + ldr r1, [pc, #72] @ 2292c8 <__cxa_atexit@plt+0x21cf7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 232484 <__cxa_atexit@plt+0x226138> │ │ │ │ + ldr r2, [pc, #52] @ 2292cc <__cxa_atexit@plt+0x21cf80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ - tsteq lr, ip, lsl pc │ │ │ │ + tsteq pc, r0, lsl #2 │ │ │ │ + ldrsbeq r4, [pc, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2324d8 <__cxa_atexit@plt+0x22618c> │ │ │ │ + bhi 229320 <__cxa_atexit@plt+0x21cfd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2324e0 <__cxa_atexit@plt+0x226194> │ │ │ │ + ldr lr, [pc, #52] @ 229328 <__cxa_atexit@plt+0x21cfdc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2324e4 <__cxa_atexit@plt+0x226198> │ │ │ │ + ldr r0, [pc, #48] @ 22932c <__cxa_atexit@plt+0x21cfe0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2324e8 <__cxa_atexit@plt+0x22619c> │ │ │ │ + ldr r1, [pc, #40] @ 229330 <__cxa_atexit@plt+0x21cfe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #29 │ │ │ │ - tsteq lr, r0, asr #29 │ │ │ │ - tsteq lr, ip, ror #30 │ │ │ │ + tsteq pc, ip, ror r0 @ │ │ │ │ + tsteq pc, r8, ror r0 @ │ │ │ │ + tsteq pc, r4, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232520 <__cxa_atexit@plt+0x2261d4> │ │ │ │ + bhi 229368 <__cxa_atexit@plt+0x21d01c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 232528 <__cxa_atexit@plt+0x2261dc> │ │ │ │ + ldr r1, [pc, #24] @ 229370 <__cxa_atexit@plt+0x21d024> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror #28 │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232560 <__cxa_atexit@plt+0x226214> │ │ │ │ + bhi 2293a8 <__cxa_atexit@plt+0x21d05c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 232568 <__cxa_atexit@plt+0x22621c> │ │ │ │ + ldr r1, [pc, #24] @ 2293b0 <__cxa_atexit@plt+0x21d064> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr #28 │ │ │ │ + @ instruction: 0x011f3fd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 232684 <__cxa_atexit@plt+0x226338> │ │ │ │ - ldr lr, [pc, #280] @ 2326a4 <__cxa_atexit@plt+0x226358> │ │ │ │ + bhi 2294cc <__cxa_atexit@plt+0x21d180> │ │ │ │ + ldr lr, [pc, #280] @ 2294ec <__cxa_atexit@plt+0x21d1a0> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #268] @ 2326a8 <__cxa_atexit@plt+0x22635c> │ │ │ │ + ldr r8, [pc, #268] @ 2294f0 <__cxa_atexit@plt+0x21d1a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 232624 <__cxa_atexit@plt+0x2262d8> │ │ │ │ + beq 22946c <__cxa_atexit@plt+0x21d120> │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 232630 <__cxa_atexit@plt+0x2262e4> │ │ │ │ + bne 229478 <__cxa_atexit@plt+0x21d12c> │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 232690 <__cxa_atexit@plt+0x226344> │ │ │ │ - ldr r0, [pc, #204] @ 2326ac <__cxa_atexit@plt+0x226360> │ │ │ │ + bcc 2294d8 <__cxa_atexit@plt+0x21d18c> │ │ │ │ + ldr r0, [pc, #204] @ 2294f4 <__cxa_atexit@plt+0x21d1a8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #196] @ 2326b0 <__cxa_atexit@plt+0x226364> │ │ │ │ + ldr r0, [pc, #196] @ 2294f8 <__cxa_atexit@plt+0x21d1ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #188] @ 2326b4 <__cxa_atexit@plt+0x226368> │ │ │ │ + ldr r1, [pc, #188] @ 2294fc <__cxa_atexit@plt+0x21d1b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #156] @ 2326b8 <__cxa_atexit@plt+0x22636c> │ │ │ │ + ldr r8, [pc, #156] @ 229500 <__cxa_atexit@plt+0x21d1b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 232690 <__cxa_atexit@plt+0x226344> │ │ │ │ - ldr r0, [pc, #124] @ 2326bc <__cxa_atexit@plt+0x226370> │ │ │ │ + bcc 2294d8 <__cxa_atexit@plt+0x21d18c> │ │ │ │ + ldr r0, [pc, #124] @ 229504 <__cxa_atexit@plt+0x21d1b8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #116] @ 2326c0 <__cxa_atexit@plt+0x226374> │ │ │ │ + ldr r0, [pc, #116] @ 229508 <__cxa_atexit@plt+0x21d1bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #108] @ 2326c4 <__cxa_atexit@plt+0x226378> │ │ │ │ + ldr r1, [pc, #108] @ 22950c <__cxa_atexit@plt+0x21d1c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #76] @ 2326c8 <__cxa_atexit@plt+0x22637c> │ │ │ │ + ldr r8, [pc, #76] @ 229510 <__cxa_atexit@plt+0x21d1c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x011eadd4 │ │ │ │ + tsteq pc, ip, lsl #31 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x011ead90 │ │ │ │ - tsteq lr, r4, ror sp │ │ │ │ - tsteq lr, r4, lsl #27 │ │ │ │ + tsteq pc, r8, asr #30 │ │ │ │ + tsteq pc, ip, lsr #30 │ │ │ │ + tsteq pc, ip, lsr pc @ │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq lr, r0, lsr sp │ │ │ │ - tsteq lr, r4, lsl sp │ │ │ │ - tsteq lr, r8, lsr #26 │ │ │ │ + tsteq pc, r8, ror #29 │ │ │ │ + tsteq pc, ip, asr #29 │ │ │ │ + tsteq pc, r0, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 232744 <__cxa_atexit@plt+0x2263f8> │ │ │ │ + bne 22958c <__cxa_atexit@plt+0x21d240> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 232794 <__cxa_atexit@plt+0x226448> │ │ │ │ - ldr r0, [pc, #156] @ 2327a0 <__cxa_atexit@plt+0x226454> │ │ │ │ + bcc 2295dc <__cxa_atexit@plt+0x21d290> │ │ │ │ + ldr r0, [pc, #156] @ 2295e8 <__cxa_atexit@plt+0x21d29c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #148] @ 2327a4 <__cxa_atexit@plt+0x226458> │ │ │ │ + ldr r0, [pc, #148] @ 2295ec <__cxa_atexit@plt+0x21d2a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #140] @ 2327a8 <__cxa_atexit@plt+0x22645c> │ │ │ │ + ldr r2, [pc, #140] @ 2295f0 <__cxa_atexit@plt+0x21d2a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #108] @ 2327ac <__cxa_atexit@plt+0x226460> │ │ │ │ + ldr r8, [pc, #108] @ 2295f4 <__cxa_atexit@plt+0x21d2a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 232794 <__cxa_atexit@plt+0x226448> │ │ │ │ - ldr r0, [pc, #92] @ 2327b0 <__cxa_atexit@plt+0x226464> │ │ │ │ + bcc 2295dc <__cxa_atexit@plt+0x21d290> │ │ │ │ + ldr r0, [pc, #92] @ 2295f8 <__cxa_atexit@plt+0x21d2ac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 2327b4 <__cxa_atexit@plt+0x226468> │ │ │ │ + ldr r0, [pc, #84] @ 2295fc <__cxa_atexit@plt+0x21d2b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #76] @ 2327b8 <__cxa_atexit@plt+0x22646c> │ │ │ │ + ldr r2, [pc, #76] @ 229600 <__cxa_atexit@plt+0x21d2b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #44] @ 2327bc <__cxa_atexit@plt+0x226470> │ │ │ │ + ldr r8, [pc, #44] @ 229604 <__cxa_atexit@plt+0x21d2b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq lr, ip, ror #24 │ │ │ │ - tsteq lr, r0, asr ip │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ + tsteq pc, r4, lsr #28 │ │ │ │ + tsteq pc, r8, lsl #28 │ │ │ │ + tsteq pc, r8, lsl lr @ │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq lr, ip, lsl ip │ │ │ │ - tsteq lr, r0, lsl #24 │ │ │ │ - tsteq lr, r4, lsl ip │ │ │ │ + @ instruction: 0x011f3dd4 │ │ │ │ + @ instruction: 0x011f3db8 │ │ │ │ + tsteq pc, ip, asr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232868 <__cxa_atexit@plt+0x22651c> │ │ │ │ - ldr lr, [pc, #168] @ 232884 <__cxa_atexit@plt+0x226538> │ │ │ │ + bhi 2296b0 <__cxa_atexit@plt+0x21d364> │ │ │ │ + ldr lr, [pc, #168] @ 2296cc <__cxa_atexit@plt+0x21d380> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 23285c <__cxa_atexit@plt+0x226510> │ │ │ │ + beq 2296a4 <__cxa_atexit@plt+0x21d358> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 232870 <__cxa_atexit@plt+0x226524> │ │ │ │ - ldr lr, [pc, #116] @ 232888 <__cxa_atexit@plt+0x22653c> │ │ │ │ + bcc 2296b8 <__cxa_atexit@plt+0x21d36c> │ │ │ │ + ldr lr, [pc, #116] @ 2296d0 <__cxa_atexit@plt+0x21d384> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r3} │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 23288c <__cxa_atexit@plt+0x226540> │ │ │ │ + ldr r1, [pc, #96] @ 2296d4 <__cxa_atexit@plt+0x21d388> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 232890 <__cxa_atexit@plt+0x226544> │ │ │ │ + ldr lr, [pc, #88] @ 2296d8 <__cxa_atexit@plt+0x21d38c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ add r3, r6, #12 │ │ │ │ stm r3, {r0, r8, lr} │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub sl, r2, #6 │ │ │ │ @@ -563533,200 +554207,200 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ - tsteq lr, r4, lsr fp │ │ │ │ + tsteq pc, r8, lsl #26 │ │ │ │ + tsteq pc, ip, ror #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232904 <__cxa_atexit@plt+0x2265b8> │ │ │ │ - ldr lr, [pc, #88] @ 232910 <__cxa_atexit@plt+0x2265c4> │ │ │ │ + bcc 22974c <__cxa_atexit@plt+0x21d400> │ │ │ │ + ldr lr, [pc, #88] @ 229758 <__cxa_atexit@plt+0x21d40c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 232914 <__cxa_atexit@plt+0x2265c8> │ │ │ │ + ldr r1, [pc, #64] @ 22975c <__cxa_atexit@plt+0x21d410> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #56] @ 232918 <__cxa_atexit@plt+0x2265cc> │ │ │ │ + ldr lr, [pc, #56] @ 229760 <__cxa_atexit@plt+0x21d414> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ b f325d0 <__cxa_atexit@plt+0xf26284> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq lr, r8, lsr #21 │ │ │ │ - tsteq lr, ip, lsl #21 │ │ │ │ + tsteq pc, r0, ror #24 │ │ │ │ + tsteq pc, r4, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 232974 <__cxa_atexit@plt+0x226628> │ │ │ │ - ldr r2, [pc, #64] @ 232984 <__cxa_atexit@plt+0x226638> │ │ │ │ + bcc 2297bc <__cxa_atexit@plt+0x21d470> │ │ │ │ + ldr r2, [pc, #64] @ 2297cc <__cxa_atexit@plt+0x21d480> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 232988 <__cxa_atexit@plt+0x22663c> │ │ │ │ + ldr lr, [pc, #48] @ 2297d0 <__cxa_atexit@plt+0x21d484> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rscseq fp, r4, r4, asr r8 │ │ │ │ + ldrshteq r4, [r5], #143 @ 0x8f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 232a30 <__cxa_atexit@plt+0x2266e4> │ │ │ │ + bhi 229878 <__cxa_atexit@plt+0x21d52c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232a38 <__cxa_atexit@plt+0x2266ec> │ │ │ │ - ldr r1, [pc, #156] @ 232a60 <__cxa_atexit@plt+0x226714> │ │ │ │ + bcc 229880 <__cxa_atexit@plt+0x21d534> │ │ │ │ + ldr r1, [pc, #156] @ 2298a8 <__cxa_atexit@plt+0x21d55c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #148] @ 232a64 <__cxa_atexit@plt+0x226718> │ │ │ │ + ldr r1, [pc, #148] @ 2298ac <__cxa_atexit@plt+0x21d560> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #132] @ 232a68 <__cxa_atexit@plt+0x22671c> │ │ │ │ + ldr r0, [pc, #132] @ 2298b0 <__cxa_atexit@plt+0x21d564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232a50 <__cxa_atexit@plt+0x226704> │ │ │ │ - ldr r2, [pc, #108] @ 232a6c <__cxa_atexit@plt+0x226720> │ │ │ │ + bcc 229898 <__cxa_atexit@plt+0x21d54c> │ │ │ │ + ldr r2, [pc, #108] @ 2298b4 <__cxa_atexit@plt+0x21d568> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #92] @ 232a70 <__cxa_atexit@plt+0x226724> │ │ │ │ + ldr lr, [pc, #92] @ 2298b8 <__cxa_atexit@plt+0x21d56c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 232a40 <__cxa_atexit@plt+0x2266f4> │ │ │ │ + b 229888 <__cxa_atexit@plt+0x21d53c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #19 │ │ │ │ - @ instruction: 0x011ea998 │ │ │ │ - tsteq lr, r8, lsl #19 │ │ │ │ + tsteq pc, r4, ror #22 │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ + tsteq pc, r0, asr #22 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - smlalseq fp, r4, r8, r7 │ │ │ │ + rscseq r4, r5, r3, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232ad8 <__cxa_atexit@plt+0x22678c> │ │ │ │ - ldr r2, [pc, #76] @ 232ae8 <__cxa_atexit@plt+0x22679c> │ │ │ │ + bcc 229920 <__cxa_atexit@plt+0x21d5d4> │ │ │ │ + ldr r2, [pc, #76] @ 229930 <__cxa_atexit@plt+0x21d5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 232aec <__cxa_atexit@plt+0x2267a0> │ │ │ │ + ldr r1, [pc, #72] @ 229934 <__cxa_atexit@plt+0x21d5e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 232af0 <__cxa_atexit@plt+0x2267a4> │ │ │ │ + ldr r2, [pc, #52] @ 229938 <__cxa_atexit@plt+0x21d5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x011ea8dc │ │ │ │ - @ instruction: 0x011ea8b0 │ │ │ │ - tsteq sp, ip, lsl #28 │ │ │ │ + @ instruction: 0x011f3a94 │ │ │ │ + tsteq pc, r8, ror #20 │ │ │ │ + tsteq sp, r4, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 232ba4 <__cxa_atexit@plt+0x226858> │ │ │ │ + bhi 2299ec <__cxa_atexit@plt+0x21d6a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r6, [r7, #12] │ │ │ │ - ldr lr, [pc, #180] @ 232bd4 <__cxa_atexit@plt+0x226888> │ │ │ │ + ldr lr, [pc, #180] @ 229a1c <__cxa_atexit@plt+0x21d6d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #176] @ 232bd8 <__cxa_atexit@plt+0x22688c> │ │ │ │ + ldr r0, [pc, #176] @ 229a20 <__cxa_atexit@plt+0x21d6d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #168] @ 232bdc <__cxa_atexit@plt+0x226890> │ │ │ │ + ldr r1, [pc, #168] @ 229a24 <__cxa_atexit@plt+0x21d6d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r6, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 232bb0 <__cxa_atexit@plt+0x226864> │ │ │ │ + bhi 2299f8 <__cxa_atexit@plt+0x21d6ac> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 232bb8 <__cxa_atexit@plt+0x22686c> │ │ │ │ - ldr r2, [pc, #124] @ 232be4 <__cxa_atexit@plt+0x226898> │ │ │ │ + bcc 229a00 <__cxa_atexit@plt+0x21d6b4> │ │ │ │ + ldr r2, [pc, #124] @ 229a2c <__cxa_atexit@plt+0x21d6e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 232be8 <__cxa_atexit@plt+0x22689c> │ │ │ │ + ldr r9, [pc, #120] @ 229a30 <__cxa_atexit@plt+0x21d6e4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #116] @ 232bec <__cxa_atexit@plt+0x2268a0> │ │ │ │ + ldr lr, [pc, #116] @ 229a34 <__cxa_atexit@plt+0x21d6e8> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #14 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r8, [r3, #8] │ │ │ │ @@ -563735,214 +554409,214 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 232bc0 <__cxa_atexit@plt+0x226874> │ │ │ │ + b 229a08 <__cxa_atexit@plt+0x21d6bc> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 232be0 <__cxa_atexit@plt+0x226894> │ │ │ │ + ldr r7, [pc, #24] @ 229a28 <__cxa_atexit@plt+0x21d6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, asr r8 │ │ │ │ - tsteq lr, ip, asr #16 │ │ │ │ - @ instruction: 0x011ea8f8 │ │ │ │ - tsteq sp, r8, ror #28 │ │ │ │ + tsteq pc, r8, lsl #20 │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ + @ instruction: 0x011f3ab0 │ │ │ │ + @ instruction: 0x010de990 │ │ │ │ muleq r0, r4, fp │ │ │ │ muleq r0, r4, ip │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232c40 <__cxa_atexit@plt+0x2268f4> │ │ │ │ + bhi 229a88 <__cxa_atexit@plt+0x21d73c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 232c48 <__cxa_atexit@plt+0x2268fc> │ │ │ │ + ldr lr, [pc, #52] @ 229a90 <__cxa_atexit@plt+0x21d744> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 232c4c <__cxa_atexit@plt+0x226900> │ │ │ │ + ldr r0, [pc, #48] @ 229a94 <__cxa_atexit@plt+0x21d748> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 232c50 <__cxa_atexit@plt+0x226904> │ │ │ │ + ldr r1, [pc, #40] @ 229a98 <__cxa_atexit@plt+0x21d74c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr r7 │ │ │ │ - tsteq lr, r8, asr r7 │ │ │ │ - tsteq lr, r4, lsl #16 │ │ │ │ + tsteq pc, r4, lsl r9 @ │ │ │ │ + tsteq pc, r0, lsl r9 @ │ │ │ │ + @ instruction: 0x011f39bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232c88 <__cxa_atexit@plt+0x22693c> │ │ │ │ + bhi 229ad0 <__cxa_atexit@plt+0x21d784> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 232c90 <__cxa_atexit@plt+0x226944> │ │ │ │ + ldr r1, [pc, #24] @ 229ad8 <__cxa_atexit@plt+0x21d78c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ea6f8 │ │ │ │ + @ instruction: 0x011f38b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232cf8 <__cxa_atexit@plt+0x2269ac> │ │ │ │ - ldr r1, [pc, #80] @ 232d08 <__cxa_atexit@plt+0x2269bc> │ │ │ │ + bcc 229b40 <__cxa_atexit@plt+0x21d7f4> │ │ │ │ + ldr r1, [pc, #80] @ 229b50 <__cxa_atexit@plt+0x21d804> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 232d0c <__cxa_atexit@plt+0x2269c0> │ │ │ │ + ldr r1, [pc, #60] @ 229b54 <__cxa_atexit@plt+0x21d808> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 232d10 <__cxa_atexit@plt+0x2269c4> │ │ │ │ + ldr lr, [pc, #52] @ 229b58 <__cxa_atexit@plt+0x21d80c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, ip, lsr #13 │ │ │ │ - @ instruction: 0x011ea690 │ │ │ │ + tsteq pc, r4, ror #16 │ │ │ │ + tsteq pc, r8, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 232d64 <__cxa_atexit@plt+0x226a18> │ │ │ │ - ldr r2, [pc, #56] @ 232d74 <__cxa_atexit@plt+0x226a28> │ │ │ │ + bcc 229bac <__cxa_atexit@plt+0x21d860> │ │ │ │ + ldr r2, [pc, #56] @ 229bbc <__cxa_atexit@plt+0x21d870> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 232d78 <__cxa_atexit@plt+0x226a2c> │ │ │ │ + ldr r3, [pc, #44] @ 229bc0 <__cxa_atexit@plt+0x21d874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrhteq fp, [r4], #105 @ 0x69 │ │ │ │ + rscseq r4, r5, r4, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 232de0 <__cxa_atexit@plt+0x226a94> │ │ │ │ + bhi 229c28 <__cxa_atexit@plt+0x21d8dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 232dec <__cxa_atexit@plt+0x226aa0> │ │ │ │ - ldr r1, [pc, #80] @ 232dfc <__cxa_atexit@plt+0x226ab0> │ │ │ │ + bcc 229c34 <__cxa_atexit@plt+0x21d8e8> │ │ │ │ + ldr r1, [pc, #80] @ 229c44 <__cxa_atexit@plt+0x21d8f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 232e00 <__cxa_atexit@plt+0x226ab4> │ │ │ │ + ldr r5, [pc, #72] @ 229c48 <__cxa_atexit@plt+0x21d8fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 232e04 <__cxa_atexit@plt+0x226ab8> │ │ │ │ + ldr r0, [pc, #56] @ 229c4c <__cxa_atexit@plt+0x21d900> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #11 │ │ │ │ - @ instruction: 0x011ea5b0 │ │ │ │ - tsteq lr, r0, lsr #11 │ │ │ │ + tsteq pc, ip, ror r7 @ │ │ │ │ + tsteq pc, r8, ror #14 │ │ │ │ + tsteq pc, r8, asr r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232e6c <__cxa_atexit@plt+0x226b20> │ │ │ │ - ldr r2, [pc, #80] @ 232e7c <__cxa_atexit@plt+0x226b30> │ │ │ │ + bcc 229cb4 <__cxa_atexit@plt+0x21d968> │ │ │ │ + ldr r2, [pc, #80] @ 229cc4 <__cxa_atexit@plt+0x21d978> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 232e80 <__cxa_atexit@plt+0x226b34> │ │ │ │ + ldr r2, [pc, #60] @ 229cc8 <__cxa_atexit@plt+0x21d97c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 232e84 <__cxa_atexit@plt+0x226b38> │ │ │ │ + ldr lr, [pc, #52] @ 229ccc <__cxa_atexit@plt+0x21d980> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ - tsteq lr, ip, lsl r5 │ │ │ │ + @ instruction: 0x011f36f0 │ │ │ │ + @ instruction: 0x011f36d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 232ef0 <__cxa_atexit@plt+0x226ba4> │ │ │ │ + bhi 229d38 <__cxa_atexit@plt+0x21d9ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232efc <__cxa_atexit@plt+0x226bb0> │ │ │ │ - ldr r2, [pc, #84] @ 232f0c <__cxa_atexit@plt+0x226bc0> │ │ │ │ + bcc 229d44 <__cxa_atexit@plt+0x21d9f8> │ │ │ │ + ldr r2, [pc, #84] @ 229d54 <__cxa_atexit@plt+0x21da08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 232f10 <__cxa_atexit@plt+0x226bc4> │ │ │ │ + ldr r1, [pc, #80] @ 229d58 <__cxa_atexit@plt+0x21da0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 232f14 <__cxa_atexit@plt+0x226bc8> │ │ │ │ + ldr r8, [pc, #60] @ 229d5c <__cxa_atexit@plt+0x21da10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -563950,82 +554624,82 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011ea4b0 │ │ │ │ - rscseq fp, r4, sp, lsr #10 │ │ │ │ + tsteq pc, r8, ror #12 │ │ │ │ + ldrsbteq r4, [r5], #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 232f84 <__cxa_atexit@plt+0x226c38> │ │ │ │ - ldr lr, [pc, #84] @ 232f94 <__cxa_atexit@plt+0x226c48> │ │ │ │ + bcc 229dcc <__cxa_atexit@plt+0x21da80> │ │ │ │ + ldr lr, [pc, #84] @ 229ddc <__cxa_atexit@plt+0x21da90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 232f98 <__cxa_atexit@plt+0x226c4c> │ │ │ │ + ldr r1, [pc, #80] @ 229de0 <__cxa_atexit@plt+0x21da94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 232f9c <__cxa_atexit@plt+0x226c50> │ │ │ │ + ldr lr, [pc, #56] @ 229de4 <__cxa_atexit@plt+0x21da98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ - tsteq lr, r8, lsl #8 │ │ │ │ - tsteq sp, r0, ror #18 │ │ │ │ + @ instruction: 0x011f35f0 │ │ │ │ + tsteq pc, r0, asr #11 │ │ │ │ + smlabbeq sp, r8, r4, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 233050 <__cxa_atexit@plt+0x226d04> │ │ │ │ + bhi 229e98 <__cxa_atexit@plt+0x21db4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r6, [r7, #12] │ │ │ │ - ldr lr, [pc, #180] @ 233080 <__cxa_atexit@plt+0x226d34> │ │ │ │ + ldr lr, [pc, #180] @ 229ec8 <__cxa_atexit@plt+0x21db7c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #176] @ 233084 <__cxa_atexit@plt+0x226d38> │ │ │ │ + ldr r0, [pc, #176] @ 229ecc <__cxa_atexit@plt+0x21db80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #168] @ 233088 <__cxa_atexit@plt+0x226d3c> │ │ │ │ + ldr r1, [pc, #168] @ 229ed0 <__cxa_atexit@plt+0x21db84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r6, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 23305c <__cxa_atexit@plt+0x226d10> │ │ │ │ + bhi 229ea4 <__cxa_atexit@plt+0x21db58> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 233064 <__cxa_atexit@plt+0x226d18> │ │ │ │ - ldr r2, [pc, #124] @ 233090 <__cxa_atexit@plt+0x226d44> │ │ │ │ + bcc 229eac <__cxa_atexit@plt+0x21db60> │ │ │ │ + ldr r2, [pc, #124] @ 229ed8 <__cxa_atexit@plt+0x21db8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #120] @ 233094 <__cxa_atexit@plt+0x226d48> │ │ │ │ + ldr r9, [pc, #120] @ 229edc <__cxa_atexit@plt+0x21db90> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #116] @ 233098 <__cxa_atexit@plt+0x226d4c> │ │ │ │ + ldr lr, [pc, #116] @ 229ee0 <__cxa_atexit@plt+0x21db94> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #14 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r8, [r3, #8] │ │ │ │ @@ -564034,214 +554708,214 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ b f4ab60 <__cxa_atexit@plt+0xf3e814> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 23306c <__cxa_atexit@plt+0x226d20> │ │ │ │ + b 229eb4 <__cxa_atexit@plt+0x21db68> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 23308c <__cxa_atexit@plt+0x226d40> │ │ │ │ + ldr r7, [pc, #24] @ 229ed4 <__cxa_atexit@plt+0x21db88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #7 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ - tsteq lr, ip, asr #8 │ │ │ │ - smlatbeq sp, ip, r9, r5 │ │ │ │ + tsteq pc, ip, asr r5 @ │ │ │ │ + tsteq pc, r8, asr r5 @ │ │ │ │ + tsteq pc, r4, lsl #12 │ │ │ │ + ldrdeq lr, [sp, -r4] │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2330ec <__cxa_atexit@plt+0x226da0> │ │ │ │ + bhi 229f34 <__cxa_atexit@plt+0x21dbe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2330f4 <__cxa_atexit@plt+0x226da8> │ │ │ │ + ldr lr, [pc, #52] @ 229f3c <__cxa_atexit@plt+0x21dbf0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2330f8 <__cxa_atexit@plt+0x226dac> │ │ │ │ + ldr r0, [pc, #48] @ 229f40 <__cxa_atexit@plt+0x21dbf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2330fc <__cxa_atexit@plt+0x226db0> │ │ │ │ + ldr r1, [pc, #40] @ 229f44 <__cxa_atexit@plt+0x21dbf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ea2b0 │ │ │ │ - tsteq lr, ip, lsr #5 │ │ │ │ - tsteq lr, r8, asr r3 │ │ │ │ + tsteq pc, r8, ror #8 │ │ │ │ + tsteq pc, r4, ror #8 │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233134 <__cxa_atexit@plt+0x226de8> │ │ │ │ + bhi 229f7c <__cxa_atexit@plt+0x21dc30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23313c <__cxa_atexit@plt+0x226df0> │ │ │ │ + ldr r1, [pc, #24] @ 229f84 <__cxa_atexit@plt+0x21dc38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr #4 │ │ │ │ + tsteq pc, r4, lsl #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2331a4 <__cxa_atexit@plt+0x226e58> │ │ │ │ - ldr r1, [pc, #80] @ 2331b4 <__cxa_atexit@plt+0x226e68> │ │ │ │ + bcc 229fec <__cxa_atexit@plt+0x21dca0> │ │ │ │ + ldr r1, [pc, #80] @ 229ffc <__cxa_atexit@plt+0x21dcb0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2331b8 <__cxa_atexit@plt+0x226e6c> │ │ │ │ + ldr r1, [pc, #60] @ 22a000 <__cxa_atexit@plt+0x21dcb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2331bc <__cxa_atexit@plt+0x226e70> │ │ │ │ + ldr lr, [pc, #52] @ 22a004 <__cxa_atexit@plt+0x21dcb8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r0, lsl #4 │ │ │ │ - tsteq lr, r4, ror #3 │ │ │ │ + @ instruction: 0x011f33b8 │ │ │ │ + @ instruction: 0x011f339c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 233210 <__cxa_atexit@plt+0x226ec4> │ │ │ │ - ldr r2, [pc, #56] @ 233220 <__cxa_atexit@plt+0x226ed4> │ │ │ │ + bcc 22a058 <__cxa_atexit@plt+0x21dd0c> │ │ │ │ + ldr r2, [pc, #56] @ 22a068 <__cxa_atexit@plt+0x21dd1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 233224 <__cxa_atexit@plt+0x226ed8> │ │ │ │ + ldr r3, [pc, #44] @ 22a06c <__cxa_atexit@plt+0x21dd20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq fp, r4, r6, lsl r2 │ │ │ │ + rscseq r4, r5, r1, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23328c <__cxa_atexit@plt+0x226f40> │ │ │ │ + bhi 22a0d4 <__cxa_atexit@plt+0x21dd88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 233298 <__cxa_atexit@plt+0x226f4c> │ │ │ │ - ldr r1, [pc, #80] @ 2332a8 <__cxa_atexit@plt+0x226f5c> │ │ │ │ + bcc 22a0e0 <__cxa_atexit@plt+0x21dd94> │ │ │ │ + ldr r1, [pc, #80] @ 22a0f0 <__cxa_atexit@plt+0x21dda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2332ac <__cxa_atexit@plt+0x226f60> │ │ │ │ + ldr r5, [pc, #72] @ 22a0f4 <__cxa_atexit@plt+0x21dda8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2332b0 <__cxa_atexit@plt+0x226f64> │ │ │ │ + ldr r0, [pc, #56] @ 22a0f8 <__cxa_atexit@plt+0x21ddac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ - tsteq lr, r4, lsl #2 │ │ │ │ - ldrsheq sl, [lr, -r4] │ │ │ │ + @ instruction: 0x011f32d0 │ │ │ │ + @ instruction: 0x011f32bc │ │ │ │ + tsteq pc, ip, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233318 <__cxa_atexit@plt+0x226fcc> │ │ │ │ - ldr r2, [pc, #80] @ 233328 <__cxa_atexit@plt+0x226fdc> │ │ │ │ + bcc 22a160 <__cxa_atexit@plt+0x21de14> │ │ │ │ + ldr r2, [pc, #80] @ 22a170 <__cxa_atexit@plt+0x21de24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 23332c <__cxa_atexit@plt+0x226fe0> │ │ │ │ + ldr r2, [pc, #60] @ 22a174 <__cxa_atexit@plt+0x21de28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 233330 <__cxa_atexit@plt+0x226fe4> │ │ │ │ + ldr lr, [pc, #52] @ 22a178 <__cxa_atexit@plt+0x21de2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsl #1 │ │ │ │ - tsteq lr, r0, ror r0 │ │ │ │ + tsteq pc, r4, asr #4 │ │ │ │ + tsteq pc, r8, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23339c <__cxa_atexit@plt+0x227050> │ │ │ │ + bhi 22a1e4 <__cxa_atexit@plt+0x21de98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2333a8 <__cxa_atexit@plt+0x22705c> │ │ │ │ - ldr r2, [pc, #84] @ 2333b8 <__cxa_atexit@plt+0x22706c> │ │ │ │ + bcc 22a1f0 <__cxa_atexit@plt+0x21dea4> │ │ │ │ + ldr r2, [pc, #84] @ 22a200 <__cxa_atexit@plt+0x21deb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2333bc <__cxa_atexit@plt+0x227070> │ │ │ │ + ldr r1, [pc, #80] @ 22a204 <__cxa_atexit@plt+0x21deb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2333c0 <__cxa_atexit@plt+0x227074> │ │ │ │ + ldr r8, [pc, #60] @ 22a208 <__cxa_atexit@plt+0x21debc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -564249,362 +554923,362 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r4 │ │ │ │ - rscseq fp, r4, sl, lsl #1 │ │ │ │ + @ instruction: 0x011f31bc │ │ │ │ + rscseq r4, r5, r5, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233430 <__cxa_atexit@plt+0x2270e4> │ │ │ │ - ldr lr, [pc, #84] @ 233440 <__cxa_atexit@plt+0x2270f4> │ │ │ │ + bcc 22a278 <__cxa_atexit@plt+0x21df2c> │ │ │ │ + ldr lr, [pc, #84] @ 22a288 <__cxa_atexit@plt+0x21df3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 233444 <__cxa_atexit@plt+0x2270f8> │ │ │ │ + ldr r1, [pc, #80] @ 22a28c <__cxa_atexit@plt+0x21df40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 233448 <__cxa_atexit@plt+0x2270fc> │ │ │ │ + ldr lr, [pc, #56] @ 22a290 <__cxa_atexit@plt+0x21df44> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, ip, lsl #31 │ │ │ │ - tsteq lr, ip, asr pc │ │ │ │ + tsteq pc, r4, asr #2 │ │ │ │ + tsteq pc, r4, lsl r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23349c <__cxa_atexit@plt+0x227150> │ │ │ │ + bhi 22a2e4 <__cxa_atexit@plt+0x21df98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2334a4 <__cxa_atexit@plt+0x227158> │ │ │ │ + ldr lr, [pc, #52] @ 22a2ec <__cxa_atexit@plt+0x21dfa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2334a8 <__cxa_atexit@plt+0x22715c> │ │ │ │ + ldr r0, [pc, #48] @ 22a2f0 <__cxa_atexit@plt+0x21dfa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2334ac <__cxa_atexit@plt+0x227160> │ │ │ │ + ldr r1, [pc, #40] @ 22a2f4 <__cxa_atexit@plt+0x21dfa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl #30 │ │ │ │ - @ instruction: 0x011e9efc │ │ │ │ - tsteq lr, r8, lsr #31 │ │ │ │ + ldrheq r3, [pc, -r8] │ │ │ │ + ldrheq r3, [pc, -r4] │ │ │ │ + tsteq pc, r0, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2334e4 <__cxa_atexit@plt+0x227198> │ │ │ │ + bhi 22a32c <__cxa_atexit@plt+0x21dfe0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2334ec <__cxa_atexit@plt+0x2271a0> │ │ │ │ + ldr r1, [pc, #24] @ 22a334 <__cxa_atexit@plt+0x21dfe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e9e9c │ │ │ │ - smlatteq sp, r0, r3, r5 │ │ │ │ + tsteq pc, r4, asr r0 @ │ │ │ │ + tsteq sp, r8, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2335a8 <__cxa_atexit@plt+0x22725c> │ │ │ │ - ldr r3, [pc, #180] @ 2335c4 <__cxa_atexit@plt+0x227278> │ │ │ │ + bhi 22a3f0 <__cxa_atexit@plt+0x21e0a4> │ │ │ │ + ldr r3, [pc, #180] @ 22a40c <__cxa_atexit@plt+0x21e0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 23359c <__cxa_atexit@plt+0x227250> │ │ │ │ + beq 22a3e4 <__cxa_atexit@plt+0x21e098> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2335b0 <__cxa_atexit@plt+0x227264> │ │ │ │ + bcc 22a3f8 <__cxa_atexit@plt+0x21e0ac> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #108] @ 2335c8 <__cxa_atexit@plt+0x22727c> │ │ │ │ + ldr r8, [pc, #108] @ 22a410 <__cxa_atexit@plt+0x21e0c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r0, [pc, #92] @ 2335cc <__cxa_atexit@plt+0x227280> │ │ │ │ + ldr r0, [pc, #92] @ 22a414 <__cxa_atexit@plt+0x21e0c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 2335d0 <__cxa_atexit@plt+0x227284> │ │ │ │ + ldr r2, [pc, #84] @ 22a418 <__cxa_atexit@plt+0x21e0cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq lr, ip, lsl #28 │ │ │ │ - @ instruction: 0x011e9df0 │ │ │ │ - strdeq r5, [sp, -ip] │ │ │ │ + tsteq pc, r4, asr #31 │ │ │ │ + tsteq pc, r8, lsr #31 │ │ │ │ + tsteq sp, r4, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233650 <__cxa_atexit@plt+0x227304> │ │ │ │ + bcc 22a498 <__cxa_atexit@plt+0x21e14c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #72] @ 23365c <__cxa_atexit@plt+0x227310> │ │ │ │ + ldr r8, [pc, #72] @ 22a4a4 <__cxa_atexit@plt+0x21e158> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 233660 <__cxa_atexit@plt+0x227314> │ │ │ │ + ldr r0, [pc, #56] @ 22a4a8 <__cxa_atexit@plt+0x21e15c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ 233664 <__cxa_atexit@plt+0x227318> │ │ │ │ + ldr r2, [pc, #48] @ 22a4ac <__cxa_atexit@plt+0x21e160> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq lr, r4, asr sp │ │ │ │ - tsteq lr, r8, lsr sp │ │ │ │ - tsteq sp, r4, ror #4 │ │ │ │ + tsteq pc, ip, lsl #30 │ │ │ │ + @ instruction: 0x011f2ef0 │ │ │ │ + smlabbeq sp, ip, sp, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2336bc <__cxa_atexit@plt+0x227370> │ │ │ │ - ldr r2, [pc, #56] @ 2336cc <__cxa_atexit@plt+0x227380> │ │ │ │ + bcc 22a504 <__cxa_atexit@plt+0x21e1b8> │ │ │ │ + ldr r2, [pc, #56] @ 22a514 <__cxa_atexit@plt+0x21e1c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 2336d0 <__cxa_atexit@plt+0x227384> │ │ │ │ + ldr r3, [pc, #44] @ 22a518 <__cxa_atexit@plt+0x21e1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq sl, r4, r5, lsl fp │ │ │ │ + rscseq r3, r5, r0, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 233738 <__cxa_atexit@plt+0x2273ec> │ │ │ │ + bhi 22a580 <__cxa_atexit@plt+0x21e234> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 233744 <__cxa_atexit@plt+0x2273f8> │ │ │ │ - ldr r1, [pc, #80] @ 233754 <__cxa_atexit@plt+0x227408> │ │ │ │ + bcc 22a58c <__cxa_atexit@plt+0x21e240> │ │ │ │ + ldr r1, [pc, #80] @ 22a59c <__cxa_atexit@plt+0x21e250> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 233758 <__cxa_atexit@plt+0x22740c> │ │ │ │ + ldr r5, [pc, #72] @ 22a5a0 <__cxa_atexit@plt+0x21e254> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23375c <__cxa_atexit@plt+0x227410> │ │ │ │ + ldr r0, [pc, #56] @ 22a5a4 <__cxa_atexit@plt+0x21e258> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror #24 │ │ │ │ - tsteq lr, r8, asr ip │ │ │ │ - tsteq lr, r8, asr #24 │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ + tsteq pc, r4, lsr #28 │ │ │ │ + tsteq pc, r0, lsl lr @ │ │ │ │ + tsteq pc, r0, lsl #28 │ │ │ │ + @ instruction: 0x010ddc98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23381c <__cxa_atexit@plt+0x2274d0> │ │ │ │ - ldr r3, [pc, #184] @ 233838 <__cxa_atexit@plt+0x2274ec> │ │ │ │ + bhi 22a664 <__cxa_atexit@plt+0x21e318> │ │ │ │ + ldr r3, [pc, #184] @ 22a680 <__cxa_atexit@plt+0x21e334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 233810 <__cxa_atexit@plt+0x2274c4> │ │ │ │ + beq 22a658 <__cxa_atexit@plt+0x21e30c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 233824 <__cxa_atexit@plt+0x2274d8> │ │ │ │ + bcc 22a66c <__cxa_atexit@plt+0x21e320> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #116] @ 23383c <__cxa_atexit@plt+0x2274f0> │ │ │ │ + ldr r0, [pc, #116] @ 22a684 <__cxa_atexit@plt+0x21e338> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r2, r3, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #92] @ 233840 <__cxa_atexit@plt+0x2274f4> │ │ │ │ + ldr r2, [pc, #92] @ 22a688 <__cxa_atexit@plt+0x21e33c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ 233844 <__cxa_atexit@plt+0x2274f8> │ │ │ │ + ldr lr, [pc, #84] @ 22a68c <__cxa_atexit@plt+0x21e340> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0x011e9b98 │ │ │ │ - tsteq lr, ip, ror fp │ │ │ │ - smlabbeq sp, r8, r0, r5 │ │ │ │ + tsteq pc, r0, asr sp @ │ │ │ │ + tsteq pc, r4, lsr sp @ │ │ │ │ + @ instruction: 0x010ddbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2338c4 <__cxa_atexit@plt+0x227578> │ │ │ │ + bcc 22a70c <__cxa_atexit@plt+0x21e3c0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 2338d0 <__cxa_atexit@plt+0x227584> │ │ │ │ + ldr r0, [pc, #80] @ 22a718 <__cxa_atexit@plt+0x21e3cc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #56] @ 2338d4 <__cxa_atexit@plt+0x227588> │ │ │ │ + ldr r2, [pc, #56] @ 22a71c <__cxa_atexit@plt+0x21e3d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 2338d8 <__cxa_atexit@plt+0x22758c> │ │ │ │ + ldr lr, [pc, #48] @ 22a720 <__cxa_atexit@plt+0x21e3d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq lr, r0, ror #21 │ │ │ │ - tsteq lr, r4, asr #21 │ │ │ │ - strdeq r4, [sp, -r4] │ │ │ │ + @ instruction: 0x011f2c98 │ │ │ │ + tsteq pc, ip, ror ip @ │ │ │ │ + tsteq sp, ip, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233948 <__cxa_atexit@plt+0x2275fc> │ │ │ │ + bhi 22a790 <__cxa_atexit@plt+0x21e444> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233954 <__cxa_atexit@plt+0x227608> │ │ │ │ - ldr r2, [pc, #84] @ 233964 <__cxa_atexit@plt+0x227618> │ │ │ │ + bcc 22a79c <__cxa_atexit@plt+0x21e450> │ │ │ │ + ldr r2, [pc, #84] @ 22a7ac <__cxa_atexit@plt+0x21e460> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 233968 <__cxa_atexit@plt+0x22761c> │ │ │ │ + ldr r1, [pc, #80] @ 22a7b0 <__cxa_atexit@plt+0x21e464> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 23396c <__cxa_atexit@plt+0x227620> │ │ │ │ + ldr r8, [pc, #60] @ 22a7b4 <__cxa_atexit@plt+0x21e468> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -564612,262 +555286,262 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq lr, r8, asr sl │ │ │ │ - rscseq sl, r4, r9, lsl #17 │ │ │ │ - tsteq sp, ip, asr pc │ │ │ │ + tsteq pc, r0, lsl ip @ │ │ │ │ + rscseq r3, r5, r4, lsr r9 │ │ │ │ + smlabbeq sp, r4, sl, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2339e0 <__cxa_atexit@plt+0x227694> │ │ │ │ - ldr lr, [pc, #84] @ 2339f0 <__cxa_atexit@plt+0x2276a4> │ │ │ │ + bcc 22a828 <__cxa_atexit@plt+0x21e4dc> │ │ │ │ + ldr lr, [pc, #84] @ 22a838 <__cxa_atexit@plt+0x21e4ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2339f4 <__cxa_atexit@plt+0x2276a8> │ │ │ │ + ldr r1, [pc, #80] @ 22a83c <__cxa_atexit@plt+0x21e4f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2339f8 <__cxa_atexit@plt+0x2276ac> │ │ │ │ + ldr lr, [pc, #56] @ 22a840 <__cxa_atexit@plt+0x21e4f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x011e99dc │ │ │ │ - tsteq lr, ip, lsr #19 │ │ │ │ - tsteq sp, r4, lsl #30 │ │ │ │ + @ instruction: 0x011f2b94 │ │ │ │ + tsteq pc, r4, ror #22 │ │ │ │ + tsteq sp, ip, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233a50 <__cxa_atexit@plt+0x227704> │ │ │ │ + bhi 22a898 <__cxa_atexit@plt+0x21e54c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 233a58 <__cxa_atexit@plt+0x22770c> │ │ │ │ + ldr lr, [pc, #52] @ 22a8a0 <__cxa_atexit@plt+0x21e554> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 233a5c <__cxa_atexit@plt+0x227710> │ │ │ │ + ldr r0, [pc, #48] @ 22a8a4 <__cxa_atexit@plt+0x21e558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 233a60 <__cxa_atexit@plt+0x227714> │ │ │ │ + ldr r1, [pc, #40] @ 22a8a8 <__cxa_atexit@plt+0x21e55c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr #18 │ │ │ │ - tsteq lr, r8, asr #18 │ │ │ │ - @ instruction: 0x011e99f4 │ │ │ │ + tsteq pc, r4, lsl #22 │ │ │ │ + tsteq pc, r0, lsl #22 │ │ │ │ + tsteq pc, ip, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233ab4 <__cxa_atexit@plt+0x227768> │ │ │ │ + bhi 22a8fc <__cxa_atexit@plt+0x21e5b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 233abc <__cxa_atexit@plt+0x227770> │ │ │ │ + ldr lr, [pc, #52] @ 22a904 <__cxa_atexit@plt+0x21e5b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 233ac0 <__cxa_atexit@plt+0x227774> │ │ │ │ + ldr r0, [pc, #48] @ 22a908 <__cxa_atexit@plt+0x21e5bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 233ac4 <__cxa_atexit@plt+0x227778> │ │ │ │ + ldr r1, [pc, #40] @ 22a90c <__cxa_atexit@plt+0x21e5c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #17 │ │ │ │ - tsteq lr, r4, ror #17 │ │ │ │ - @ instruction: 0x011e9990 │ │ │ │ + tsteq pc, r0, lsr #21 │ │ │ │ + @ instruction: 0x011f2a9c │ │ │ │ + tsteq pc, r8, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233afc <__cxa_atexit@plt+0x2277b0> │ │ │ │ + bhi 22a944 <__cxa_atexit@plt+0x21e5f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 233b04 <__cxa_atexit@plt+0x2277b8> │ │ │ │ + ldr r1, [pc, #24] @ 22a94c <__cxa_atexit@plt+0x21e600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #17 │ │ │ │ + tsteq pc, ip, lsr sl @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233b6c <__cxa_atexit@plt+0x227820> │ │ │ │ - ldr r1, [pc, #80] @ 233b7c <__cxa_atexit@plt+0x227830> │ │ │ │ + bcc 22a9b4 <__cxa_atexit@plt+0x21e668> │ │ │ │ + ldr r1, [pc, #80] @ 22a9c4 <__cxa_atexit@plt+0x21e678> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 233b80 <__cxa_atexit@plt+0x227834> │ │ │ │ + ldr r1, [pc, #60] @ 22a9c8 <__cxa_atexit@plt+0x21e67c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 233b84 <__cxa_atexit@plt+0x227838> │ │ │ │ + ldr lr, [pc, #52] @ 22a9cc <__cxa_atexit@plt+0x21e680> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r8, lsr r8 │ │ │ │ - tsteq lr, ip, lsl r8 │ │ │ │ + @ instruction: 0x011f29f0 │ │ │ │ + @ instruction: 0x011f29d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 233bd8 <__cxa_atexit@plt+0x22788c> │ │ │ │ - ldr r2, [pc, #56] @ 233be8 <__cxa_atexit@plt+0x22789c> │ │ │ │ + bcc 22aa20 <__cxa_atexit@plt+0x21e6d4> │ │ │ │ + ldr r2, [pc, #56] @ 22aa30 <__cxa_atexit@plt+0x21e6e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 233bec <__cxa_atexit@plt+0x2278a0> │ │ │ │ + ldr r3, [pc, #44] @ 22aa34 <__cxa_atexit@plt+0x21e6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq sl, r4, r9, asr r8 │ │ │ │ + rscseq r3, r5, r4, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 233c54 <__cxa_atexit@plt+0x227908> │ │ │ │ + bhi 22aa9c <__cxa_atexit@plt+0x21e750> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 233c60 <__cxa_atexit@plt+0x227914> │ │ │ │ - ldr r1, [pc, #80] @ 233c70 <__cxa_atexit@plt+0x227924> │ │ │ │ + bcc 22aaa8 <__cxa_atexit@plt+0x21e75c> │ │ │ │ + ldr r1, [pc, #80] @ 22aab8 <__cxa_atexit@plt+0x21e76c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 233c74 <__cxa_atexit@plt+0x227928> │ │ │ │ + ldr r5, [pc, #72] @ 22aabc <__cxa_atexit@plt+0x21e770> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 233c78 <__cxa_atexit@plt+0x22792c> │ │ │ │ + ldr r0, [pc, #56] @ 22aac0 <__cxa_atexit@plt+0x21e774> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, asr r7 │ │ │ │ - tsteq lr, ip, lsr r7 │ │ │ │ - tsteq lr, ip, lsr #14 │ │ │ │ + tsteq pc, r8, lsl #18 │ │ │ │ + @ instruction: 0x011f28f4 │ │ │ │ + tsteq pc, r4, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233ce0 <__cxa_atexit@plt+0x227994> │ │ │ │ - ldr r2, [pc, #80] @ 233cf0 <__cxa_atexit@plt+0x2279a4> │ │ │ │ + bcc 22ab28 <__cxa_atexit@plt+0x21e7dc> │ │ │ │ + ldr r2, [pc, #80] @ 22ab38 <__cxa_atexit@plt+0x21e7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 233cf4 <__cxa_atexit@plt+0x2279a8> │ │ │ │ + ldr r2, [pc, #60] @ 22ab3c <__cxa_atexit@plt+0x21e7f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 233cf8 <__cxa_atexit@plt+0x2279ac> │ │ │ │ + ldr lr, [pc, #52] @ 22ab40 <__cxa_atexit@plt+0x21e7f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r4, asr #13 │ │ │ │ - tsteq lr, r8, lsr #13 │ │ │ │ + tsteq pc, ip, ror r8 @ │ │ │ │ + tsteq pc, r0, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233d64 <__cxa_atexit@plt+0x227a18> │ │ │ │ + bhi 22abac <__cxa_atexit@plt+0x21e860> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233d70 <__cxa_atexit@plt+0x227a24> │ │ │ │ - ldr r2, [pc, #84] @ 233d80 <__cxa_atexit@plt+0x227a34> │ │ │ │ + bcc 22abb8 <__cxa_atexit@plt+0x21e86c> │ │ │ │ + ldr r2, [pc, #84] @ 22abc8 <__cxa_atexit@plt+0x21e87c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 233d84 <__cxa_atexit@plt+0x227a38> │ │ │ │ + ldr r1, [pc, #80] @ 22abcc <__cxa_atexit@plt+0x21e880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 233d88 <__cxa_atexit@plt+0x227a3c> │ │ │ │ + ldr r8, [pc, #60] @ 22abd0 <__cxa_atexit@plt+0x21e884> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -564875,90 +555549,90 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsr r6 │ │ │ │ - rscseq sl, r4, sp, asr #13 │ │ │ │ + @ instruction: 0x011f27f4 │ │ │ │ + rscseq r3, r5, r8, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 233df8 <__cxa_atexit@plt+0x227aac> │ │ │ │ - ldr lr, [pc, #84] @ 233e08 <__cxa_atexit@plt+0x227abc> │ │ │ │ + bcc 22ac40 <__cxa_atexit@plt+0x21e8f4> │ │ │ │ + ldr lr, [pc, #84] @ 22ac50 <__cxa_atexit@plt+0x21e904> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 233e0c <__cxa_atexit@plt+0x227ac0> │ │ │ │ + ldr r1, [pc, #80] @ 22ac54 <__cxa_atexit@plt+0x21e908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 233e10 <__cxa_atexit@plt+0x227ac4> │ │ │ │ + ldr lr, [pc, #56] @ 22ac58 <__cxa_atexit@plt+0x21e90c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, r4, asr #11 │ │ │ │ - @ instruction: 0x011e9594 │ │ │ │ - smlatteq sp, ip, sl, r4 │ │ │ │ + tsteq pc, ip, ror r7 @ │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + tsteq sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 233f24 <__cxa_atexit@plt+0x227bd8> │ │ │ │ + bhi 22ad6c <__cxa_atexit@plt+0x21ea20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 233f4c <__cxa_atexit@plt+0x227c00> │ │ │ │ + ldr lr, [pc, #268] @ 22ad94 <__cxa_atexit@plt+0x21ea48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 233f50 <__cxa_atexit@plt+0x227c04> │ │ │ │ + ldr r0, [pc, #264] @ 22ad98 <__cxa_atexit@plt+0x21ea4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 233f54 <__cxa_atexit@plt+0x227c08> │ │ │ │ + ldr r9, [pc, #256] @ 22ad9c <__cxa_atexit@plt+0x21ea50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 233f30 <__cxa_atexit@plt+0x227be4> │ │ │ │ - ldr r2, [pc, #224] @ 233f5c <__cxa_atexit@plt+0x227c10> │ │ │ │ + bcc 22ad78 <__cxa_atexit@plt+0x21ea2c> │ │ │ │ + ldr r2, [pc, #224] @ 22ada4 <__cxa_atexit@plt+0x21ea58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 233f60 <__cxa_atexit@plt+0x227c14> │ │ │ │ + ldr sl, [pc, #220] @ 22ada8 <__cxa_atexit@plt+0x21ea5c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 233f64 <__cxa_atexit@plt+0x227c18> │ │ │ │ + ldr r0, [pc, #216] @ 22adac <__cxa_atexit@plt+0x21ea60> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 233f68 <__cxa_atexit@plt+0x227c1c> │ │ │ │ + ldr r7, [pc, #212] @ 22adb0 <__cxa_atexit@plt+0x21ea64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 233f6c <__cxa_atexit@plt+0x227c20> │ │ │ │ + ldr r9, [pc, #208] @ 22adb4 <__cxa_atexit@plt+0x21ea68> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 233f70 <__cxa_atexit@plt+0x227c24> │ │ │ │ + ldr ip, [pc, #192] @ 22adb8 <__cxa_atexit@plt+0x21ea6c> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 233f74 <__cxa_atexit@plt+0x227c28> │ │ │ │ + ldr lr, [pc, #188] @ 22adbc <__cxa_atexit@plt+0x21ea70> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -564972,228 +555646,228 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 233f78 <__cxa_atexit@plt+0x227c2c> │ │ │ │ + ldr r7, [pc, #104] @ 22adc0 <__cxa_atexit@plt+0x21ea74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 233f58 <__cxa_atexit@plt+0x227c0c> │ │ │ │ + ldr r7, [pc, #32] @ 22ada0 <__cxa_atexit@plt+0x21ea54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr r5 │ │ │ │ - tsteq lr, ip, lsr #10 │ │ │ │ - @ instruction: 0x011e95d8 │ │ │ │ - @ instruction: 0x010d4a98 │ │ │ │ + tsteq pc, r8, ror #13 │ │ │ │ + tsteq pc, r4, ror #13 │ │ │ │ + @ instruction: 0x011f2790 │ │ │ │ + smlabteq sp, r0, r5, sp │ │ │ │ @ instruction: 0xffff68a4 │ │ │ │ @ instruction: 0xffff7ca8 │ │ │ │ @ instruction: 0xffff67f8 │ │ │ │ @ instruction: 0xffff7008 │ │ │ │ @ instruction: 0xffff6dc4 │ │ │ │ @ instruction: 0xffff6a18 │ │ │ │ @ instruction: 0xffff693c │ │ │ │ @ instruction: 0xffff6df8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 233fcc <__cxa_atexit@plt+0x227c80> │ │ │ │ + bhi 22ae14 <__cxa_atexit@plt+0x21eac8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 233fd4 <__cxa_atexit@plt+0x227c88> │ │ │ │ + ldr lr, [pc, #52] @ 22ae1c <__cxa_atexit@plt+0x21ead0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 233fd8 <__cxa_atexit@plt+0x227c8c> │ │ │ │ + ldr r0, [pc, #48] @ 22ae20 <__cxa_atexit@plt+0x21ead4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 233fdc <__cxa_atexit@plt+0x227c90> │ │ │ │ + ldr r1, [pc, #40] @ 22ae24 <__cxa_atexit@plt+0x21ead8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e93d0 │ │ │ │ - tsteq lr, ip, asr #7 │ │ │ │ - tsteq lr, r8, ror r4 │ │ │ │ + tsteq pc, r8, lsl #11 │ │ │ │ + tsteq pc, r4, lsl #11 │ │ │ │ + tsteq pc, r0, lsr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 234014 <__cxa_atexit@plt+0x227cc8> │ │ │ │ + bhi 22ae5c <__cxa_atexit@plt+0x21eb10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23401c <__cxa_atexit@plt+0x227cd0> │ │ │ │ + ldr r1, [pc, #24] @ 22ae64 <__cxa_atexit@plt+0x21eb18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror #6 │ │ │ │ + tsteq pc, r4, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 234084 <__cxa_atexit@plt+0x227d38> │ │ │ │ - ldr r1, [pc, #80] @ 234094 <__cxa_atexit@plt+0x227d48> │ │ │ │ + bcc 22aecc <__cxa_atexit@plt+0x21eb80> │ │ │ │ + ldr r1, [pc, #80] @ 22aedc <__cxa_atexit@plt+0x21eb90> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 234098 <__cxa_atexit@plt+0x227d4c> │ │ │ │ + ldr r1, [pc, #60] @ 22aee0 <__cxa_atexit@plt+0x21eb94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 23409c <__cxa_atexit@plt+0x227d50> │ │ │ │ + ldr lr, [pc, #52] @ 22aee4 <__cxa_atexit@plt+0x21eb98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r0, lsr #6 │ │ │ │ - tsteq lr, r4, lsl #6 │ │ │ │ + @ instruction: 0x011f24d8 │ │ │ │ + @ instruction: 0x011f24bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2340f0 <__cxa_atexit@plt+0x227da4> │ │ │ │ - ldr r2, [pc, #56] @ 234100 <__cxa_atexit@plt+0x227db4> │ │ │ │ + bcc 22af38 <__cxa_atexit@plt+0x21ebec> │ │ │ │ + ldr r2, [pc, #56] @ 22af48 <__cxa_atexit@plt+0x21ebfc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 234104 <__cxa_atexit@plt+0x227db8> │ │ │ │ + ldr r3, [pc, #44] @ 22af4c <__cxa_atexit@plt+0x21ec00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq sl, r4, lr, asr #6 │ │ │ │ + ldrshteq r3, [r5], #57 @ 0x39 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23416c <__cxa_atexit@plt+0x227e20> │ │ │ │ + bhi 22afb4 <__cxa_atexit@plt+0x21ec68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 234178 <__cxa_atexit@plt+0x227e2c> │ │ │ │ - ldr r1, [pc, #80] @ 234188 <__cxa_atexit@plt+0x227e3c> │ │ │ │ + bcc 22afc0 <__cxa_atexit@plt+0x21ec74> │ │ │ │ + ldr r1, [pc, #80] @ 22afd0 <__cxa_atexit@plt+0x21ec84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23418c <__cxa_atexit@plt+0x227e40> │ │ │ │ + ldr r5, [pc, #72] @ 22afd4 <__cxa_atexit@plt+0x21ec88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 234190 <__cxa_atexit@plt+0x227e44> │ │ │ │ + ldr r0, [pc, #56] @ 22afd8 <__cxa_atexit@plt+0x21ec8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr r2 │ │ │ │ - tsteq lr, r4, lsr #4 │ │ │ │ - tsteq lr, r4, lsl r2 │ │ │ │ + @ instruction: 0x011f23f0 │ │ │ │ + @ instruction: 0x011f23dc │ │ │ │ + tsteq pc, ip, asr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2341f8 <__cxa_atexit@plt+0x227eac> │ │ │ │ - ldr r2, [pc, #80] @ 234208 <__cxa_atexit@plt+0x227ebc> │ │ │ │ + bcc 22b040 <__cxa_atexit@plt+0x21ecf4> │ │ │ │ + ldr r2, [pc, #80] @ 22b050 <__cxa_atexit@plt+0x21ed04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 23420c <__cxa_atexit@plt+0x227ec0> │ │ │ │ + ldr r2, [pc, #60] @ 22b054 <__cxa_atexit@plt+0x21ed08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 234210 <__cxa_atexit@plt+0x227ec4> │ │ │ │ + ldr lr, [pc, #52] @ 22b058 <__cxa_atexit@plt+0x21ed0c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x011e9190 │ │ │ │ + tsteq pc, r4, ror #6 │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23427c <__cxa_atexit@plt+0x227f30> │ │ │ │ + bhi 22b0c4 <__cxa_atexit@plt+0x21ed78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 234288 <__cxa_atexit@plt+0x227f3c> │ │ │ │ - ldr r2, [pc, #84] @ 234298 <__cxa_atexit@plt+0x227f4c> │ │ │ │ + bcc 22b0d0 <__cxa_atexit@plt+0x21ed84> │ │ │ │ + ldr r2, [pc, #84] @ 22b0e0 <__cxa_atexit@plt+0x21ed94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 23429c <__cxa_atexit@plt+0x227f50> │ │ │ │ + ldr r1, [pc, #80] @ 22b0e4 <__cxa_atexit@plt+0x21ed98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2342a0 <__cxa_atexit@plt+0x227f54> │ │ │ │ + ldr r8, [pc, #60] @ 22b0e8 <__cxa_atexit@plt+0x21ed9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -565201,90 +555875,90 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r4, lsr #2 │ │ │ │ - rscseq sl, r4, r2, asr #3 │ │ │ │ + @ instruction: 0x011f22dc │ │ │ │ + rscseq r3, r5, sp, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 234310 <__cxa_atexit@plt+0x227fc4> │ │ │ │ - ldr lr, [pc, #84] @ 234320 <__cxa_atexit@plt+0x227fd4> │ │ │ │ + bcc 22b158 <__cxa_atexit@plt+0x21ee0c> │ │ │ │ + ldr lr, [pc, #84] @ 22b168 <__cxa_atexit@plt+0x21ee1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 234324 <__cxa_atexit@plt+0x227fd8> │ │ │ │ + ldr r1, [pc, #80] @ 22b16c <__cxa_atexit@plt+0x21ee20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 234328 <__cxa_atexit@plt+0x227fdc> │ │ │ │ + ldr lr, [pc, #56] @ 22b170 <__cxa_atexit@plt+0x21ee24> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq lr, ip, lsr #1 │ │ │ │ - tsteq lr, ip, ror r0 │ │ │ │ - ldrdeq r4, [sp, -r4] │ │ │ │ + tsteq pc, r4, ror #4 │ │ │ │ + tsteq pc, r4, lsr r2 @ │ │ │ │ + strdeq sp, [sp, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23443c <__cxa_atexit@plt+0x2280f0> │ │ │ │ + bhi 22b284 <__cxa_atexit@plt+0x21ef38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 234464 <__cxa_atexit@plt+0x228118> │ │ │ │ + ldr lr, [pc, #268] @ 22b2ac <__cxa_atexit@plt+0x21ef60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 234468 <__cxa_atexit@plt+0x22811c> │ │ │ │ + ldr r0, [pc, #264] @ 22b2b0 <__cxa_atexit@plt+0x21ef64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23446c <__cxa_atexit@plt+0x228120> │ │ │ │ + ldr r9, [pc, #256] @ 22b2b4 <__cxa_atexit@plt+0x21ef68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 234448 <__cxa_atexit@plt+0x2280fc> │ │ │ │ - ldr r2, [pc, #224] @ 234474 <__cxa_atexit@plt+0x228128> │ │ │ │ + bcc 22b290 <__cxa_atexit@plt+0x21ef44> │ │ │ │ + ldr r2, [pc, #224] @ 22b2bc <__cxa_atexit@plt+0x21ef70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 234478 <__cxa_atexit@plt+0x22812c> │ │ │ │ + ldr sl, [pc, #220] @ 22b2c0 <__cxa_atexit@plt+0x21ef74> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23447c <__cxa_atexit@plt+0x228130> │ │ │ │ + ldr r0, [pc, #216] @ 22b2c4 <__cxa_atexit@plt+0x21ef78> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 234480 <__cxa_atexit@plt+0x228134> │ │ │ │ + ldr r7, [pc, #212] @ 22b2c8 <__cxa_atexit@plt+0x21ef7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 234484 <__cxa_atexit@plt+0x228138> │ │ │ │ + ldr r9, [pc, #208] @ 22b2cc <__cxa_atexit@plt+0x21ef80> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 234488 <__cxa_atexit@plt+0x22813c> │ │ │ │ + ldr ip, [pc, #192] @ 22b2d0 <__cxa_atexit@plt+0x21ef84> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23448c <__cxa_atexit@plt+0x228140> │ │ │ │ + ldr lr, [pc, #188] @ 22b2d4 <__cxa_atexit@plt+0x21ef88> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -565298,228 +555972,228 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 234490 <__cxa_atexit@plt+0x228144> │ │ │ │ + ldr r7, [pc, #104] @ 22b2d8 <__cxa_atexit@plt+0x21ef8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 234470 <__cxa_atexit@plt+0x228124> │ │ │ │ + ldr r7, [pc, #32] @ 22b2b8 <__cxa_atexit@plt+0x21ef6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl r0 │ │ │ │ - tsteq lr, r4, lsl r0 │ │ │ │ - tsteq lr, r0, asr #1 │ │ │ │ - smlabbeq sp, r0, r5, r4 │ │ │ │ + @ instruction: 0x011f21d0 │ │ │ │ + tsteq pc, ip, asr #3 │ │ │ │ + tsteq pc, r8, ror r2 @ │ │ │ │ + smlatbeq sp, r8, r0, sp │ │ │ │ @ instruction: 0xffff638c │ │ │ │ @ instruction: 0xffff7790 │ │ │ │ @ instruction: 0xffff62e0 │ │ │ │ @ instruction: 0xffff6af0 │ │ │ │ @ instruction: 0xffff68ac │ │ │ │ @ instruction: 0xffff6500 │ │ │ │ @ instruction: 0xffff6424 │ │ │ │ @ instruction: 0xffff68e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2344e4 <__cxa_atexit@plt+0x228198> │ │ │ │ + bhi 22b32c <__cxa_atexit@plt+0x21efe0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2344ec <__cxa_atexit@plt+0x2281a0> │ │ │ │ + ldr lr, [pc, #52] @ 22b334 <__cxa_atexit@plt+0x21efe8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2344f0 <__cxa_atexit@plt+0x2281a4> │ │ │ │ + ldr r0, [pc, #48] @ 22b338 <__cxa_atexit@plt+0x21efec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2344f4 <__cxa_atexit@plt+0x2281a8> │ │ │ │ + ldr r1, [pc, #40] @ 22b33c <__cxa_atexit@plt+0x21eff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e8eb8 │ │ │ │ - @ instruction: 0x011e8eb4 │ │ │ │ - tsteq lr, r0, ror #30 │ │ │ │ + tsteq pc, r0, ror r0 @ │ │ │ │ + tsteq pc, ip, rrx │ │ │ │ + tsteq pc, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23452c <__cxa_atexit@plt+0x2281e0> │ │ │ │ + bhi 22b374 <__cxa_atexit@plt+0x21f028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 234534 <__cxa_atexit@plt+0x2281e8> │ │ │ │ + ldr r1, [pc, #24] @ 22b37c <__cxa_atexit@plt+0x21f030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr lr │ │ │ │ + tsteq pc, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23459c <__cxa_atexit@plt+0x228250> │ │ │ │ - ldr r1, [pc, #80] @ 2345ac <__cxa_atexit@plt+0x228260> │ │ │ │ + bcc 22b3e4 <__cxa_atexit@plt+0x21f098> │ │ │ │ + ldr r1, [pc, #80] @ 22b3f4 <__cxa_atexit@plt+0x21f0a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2345b0 <__cxa_atexit@plt+0x228264> │ │ │ │ + ldr r1, [pc, #60] @ 22b3f8 <__cxa_atexit@plt+0x21f0ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2345b4 <__cxa_atexit@plt+0x228268> │ │ │ │ + ldr lr, [pc, #52] @ 22b3fc <__cxa_atexit@plt+0x21f0b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r8, lsl #28 │ │ │ │ - tsteq lr, ip, ror #27 │ │ │ │ + tsteq pc, r0, asr #31 │ │ │ │ + tsteq pc, r4, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234608 <__cxa_atexit@plt+0x2282bc> │ │ │ │ - ldr r2, [pc, #56] @ 234618 <__cxa_atexit@plt+0x2282cc> │ │ │ │ + bcc 22b450 <__cxa_atexit@plt+0x21f104> │ │ │ │ + ldr r2, [pc, #56] @ 22b460 <__cxa_atexit@plt+0x21f114> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 23461c <__cxa_atexit@plt+0x2282d0> │ │ │ │ + ldr r3, [pc, #44] @ 22b464 <__cxa_atexit@plt+0x21f118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r4, r3, asr #28 │ │ │ │ + rscseq r2, r5, lr, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 234684 <__cxa_atexit@plt+0x228338> │ │ │ │ + bhi 22b4cc <__cxa_atexit@plt+0x21f180> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 234690 <__cxa_atexit@plt+0x228344> │ │ │ │ - ldr r1, [pc, #80] @ 2346a0 <__cxa_atexit@plt+0x228354> │ │ │ │ + bcc 22b4d8 <__cxa_atexit@plt+0x21f18c> │ │ │ │ + ldr r1, [pc, #80] @ 22b4e8 <__cxa_atexit@plt+0x21f19c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2346a4 <__cxa_atexit@plt+0x228358> │ │ │ │ + ldr r5, [pc, #72] @ 22b4ec <__cxa_atexit@plt+0x21f1a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2346a8 <__cxa_atexit@plt+0x22835c> │ │ │ │ + ldr r0, [pc, #56] @ 22b4f0 <__cxa_atexit@plt+0x21f1a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr #26 │ │ │ │ - tsteq lr, ip, lsl #26 │ │ │ │ - @ instruction: 0x011e8cfc │ │ │ │ + @ instruction: 0x011f1ed8 │ │ │ │ + tsteq pc, r4, asr #29 │ │ │ │ + @ instruction: 0x011f1eb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 234710 <__cxa_atexit@plt+0x2283c4> │ │ │ │ - ldr r2, [pc, #80] @ 234720 <__cxa_atexit@plt+0x2283d4> │ │ │ │ + bcc 22b558 <__cxa_atexit@plt+0x21f20c> │ │ │ │ + ldr r2, [pc, #80] @ 22b568 <__cxa_atexit@plt+0x21f21c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 234724 <__cxa_atexit@plt+0x2283d8> │ │ │ │ + ldr r2, [pc, #60] @ 22b56c <__cxa_atexit@plt+0x21f220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 234728 <__cxa_atexit@plt+0x2283dc> │ │ │ │ + ldr lr, [pc, #52] @ 22b570 <__cxa_atexit@plt+0x21f224> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011e8c94 │ │ │ │ - tsteq lr, r8, ror ip │ │ │ │ + tsteq pc, ip, asr #28 │ │ │ │ + tsteq pc, r0, lsr lr @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 234794 <__cxa_atexit@plt+0x228448> │ │ │ │ + bhi 22b5dc <__cxa_atexit@plt+0x21f290> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2347a0 <__cxa_atexit@plt+0x228454> │ │ │ │ - ldr r2, [pc, #84] @ 2347b0 <__cxa_atexit@plt+0x228464> │ │ │ │ + bcc 22b5e8 <__cxa_atexit@plt+0x21f29c> │ │ │ │ + ldr r2, [pc, #84] @ 22b5f8 <__cxa_atexit@plt+0x21f2ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2347b4 <__cxa_atexit@plt+0x228468> │ │ │ │ + ldr r1, [pc, #80] @ 22b5fc <__cxa_atexit@plt+0x21f2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2347b8 <__cxa_atexit@plt+0x22846c> │ │ │ │ + ldr r8, [pc, #60] @ 22b600 <__cxa_atexit@plt+0x21f2b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -565527,70 +556201,70 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsl #24 │ │ │ │ - ldrhteq r9, [r4], #199 @ 0xc7 │ │ │ │ + tsteq pc, r4, asr #27 │ │ │ │ + rscseq r2, r5, r2, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 234828 <__cxa_atexit@plt+0x2284dc> │ │ │ │ - ldr lr, [pc, #84] @ 234838 <__cxa_atexit@plt+0x2284ec> │ │ │ │ + bcc 22b670 <__cxa_atexit@plt+0x21f324> │ │ │ │ + ldr lr, [pc, #84] @ 22b680 <__cxa_atexit@plt+0x21f334> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 23483c <__cxa_atexit@plt+0x2284f0> │ │ │ │ + ldr r1, [pc, #80] @ 22b684 <__cxa_atexit@plt+0x21f338> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 234840 <__cxa_atexit@plt+0x2284f4> │ │ │ │ + ldr lr, [pc, #56] @ 22b688 <__cxa_atexit@plt+0x21f33c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x011e8b94 │ │ │ │ - tsteq lr, r4, ror #22 │ │ │ │ - strheq r4, [sp, -r8] │ │ │ │ + tsteq pc, ip, asr #26 │ │ │ │ + tsteq pc, ip, lsl sp @ │ │ │ │ + smlatteq sp, r0, fp, ip │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 234a40 <__cxa_atexit@plt+0x2286f4> │ │ │ │ + bhi 22b888 <__cxa_atexit@plt+0x21f53c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 2348f0 <__cxa_atexit@plt+0x2285a4> │ │ │ │ + beq 22b738 <__cxa_atexit@plt+0x21f3ec> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 23493c <__cxa_atexit@plt+0x2285f0> │ │ │ │ + bne 22b784 <__cxa_atexit@plt+0x21f438> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #17 │ │ │ │ - bhi 234a28 <__cxa_atexit@plt+0x2286dc> │ │ │ │ + bhi 22b870 <__cxa_atexit@plt+0x21f524> │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ add pc, r3, r7 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @@ -565605,107 +556279,107 @@ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ mov r7, fp │ │ │ │ - b 23617c <__cxa_atexit@plt+0x229e30> │ │ │ │ + b 22cfc4 <__cxa_atexit@plt+0x220c78> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 234a50 <__cxa_atexit@plt+0x228704> │ │ │ │ - ldr r7, [pc, #384] @ 234a8c <__cxa_atexit@plt+0x228740> │ │ │ │ + bcc 22b898 <__cxa_atexit@plt+0x21f54c> │ │ │ │ + ldr r7, [pc, #384] @ 22b8d4 <__cxa_atexit@plt+0x21f588> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [sl, #2] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 234988 <__cxa_atexit@plt+0x22863c> │ │ │ │ - ldr r1, [pc, #348] @ 234a94 <__cxa_atexit@plt+0x228748> │ │ │ │ + ble 22b7d0 <__cxa_atexit@plt+0x21f484> │ │ │ │ + ldr r1, [pc, #348] @ 22b8dc <__cxa_atexit@plt+0x21f590> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23499c <__cxa_atexit@plt+0x228650> │ │ │ │ + b 22b7e4 <__cxa_atexit@plt+0x21f498> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 234a5c <__cxa_atexit@plt+0x228710> │ │ │ │ - ldr r7, [pc, #292] @ 234a7c <__cxa_atexit@plt+0x228730> │ │ │ │ + bcc 22b8a4 <__cxa_atexit@plt+0x21f558> │ │ │ │ + ldr r7, [pc, #292] @ 22b8c4 <__cxa_atexit@plt+0x21f578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [sl, #3] │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 234994 <__cxa_atexit@plt+0x228648> │ │ │ │ - ldr r1, [pc, #256] @ 234a84 <__cxa_atexit@plt+0x228738> │ │ │ │ + ble 22b7dc <__cxa_atexit@plt+0x21f490> │ │ │ │ + ldr r1, [pc, #256] @ 22b8cc <__cxa_atexit@plt+0x21f580> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23499c <__cxa_atexit@plt+0x228650> │ │ │ │ - ldr r1, [pc, #256] @ 234a90 <__cxa_atexit@plt+0x228744> │ │ │ │ + b 22b7e4 <__cxa_atexit@plt+0x21f498> │ │ │ │ + ldr r1, [pc, #256] @ 22b8d8 <__cxa_atexit@plt+0x21f58c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23499c <__cxa_atexit@plt+0x228650> │ │ │ │ - ldr r1, [pc, #228] @ 234a80 <__cxa_atexit@plt+0x228734> │ │ │ │ + b 22b7e4 <__cxa_atexit@plt+0x21f498> │ │ │ │ + ldr r1, [pc, #228] @ 22b8c8 <__cxa_atexit@plt+0x21f57c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, fp │ │ │ │ - b 234c40 <__cxa_atexit@plt+0x2288f4> │ │ │ │ + b 22ba88 <__cxa_atexit@plt+0x21f73c> │ │ │ │ mov r7, fp │ │ │ │ - b 234f80 <__cxa_atexit@plt+0x228c34> │ │ │ │ + b 22bdc8 <__cxa_atexit@plt+0x21fa7c> │ │ │ │ mov r7, fp │ │ │ │ - b 235408 <__cxa_atexit@plt+0x2290bc> │ │ │ │ + b 22c250 <__cxa_atexit@plt+0x21ff04> │ │ │ │ mov r7, fp │ │ │ │ - b 235cac <__cxa_atexit@plt+0x229960> │ │ │ │ + b 22caf4 <__cxa_atexit@plt+0x2207a8> │ │ │ │ mov r7, fp │ │ │ │ - b 235268 <__cxa_atexit@plt+0x228f1c> │ │ │ │ + b 22c0b0 <__cxa_atexit@plt+0x21fd64> │ │ │ │ mov r7, fp │ │ │ │ - b 2356a8 <__cxa_atexit@plt+0x22935c> │ │ │ │ + b 22c4f0 <__cxa_atexit@plt+0x2201a4> │ │ │ │ mov r7, fp │ │ │ │ - b 235f14 <__cxa_atexit@plt+0x229bc8> │ │ │ │ + b 22cd5c <__cxa_atexit@plt+0x220a10> │ │ │ │ mov r7, fp │ │ │ │ - b 234de0 <__cxa_atexit@plt+0x228a94> │ │ │ │ + b 22bc28 <__cxa_atexit@plt+0x21f8dc> │ │ │ │ mov r7, fp │ │ │ │ - b 235de0 <__cxa_atexit@plt+0x229a94> │ │ │ │ + b 22cc28 <__cxa_atexit@plt+0x2208dc> │ │ │ │ mov r7, fp │ │ │ │ - b 235910 <__cxa_atexit@plt+0x2295c4> │ │ │ │ + b 22c758 <__cxa_atexit@plt+0x22040c> │ │ │ │ mov r7, fp │ │ │ │ - b 236048 <__cxa_atexit@plt+0x229cfc> │ │ │ │ + b 22ce90 <__cxa_atexit@plt+0x220b44> │ │ │ │ mov r7, fp │ │ │ │ - b 234aa0 <__cxa_atexit@plt+0x228754> │ │ │ │ + b 22b8e8 <__cxa_atexit@plt+0x21f59c> │ │ │ │ mov r7, fp │ │ │ │ - b 235b78 <__cxa_atexit@plt+0x22982c> │ │ │ │ + b 22c9c0 <__cxa_atexit@plt+0x220674> │ │ │ │ mov r7, fp │ │ │ │ - b 2350c8 <__cxa_atexit@plt+0x228d7c> │ │ │ │ + b 22bf10 <__cxa_atexit@plt+0x21fbc4> │ │ │ │ mov r7, fp │ │ │ │ - b 235a44 <__cxa_atexit@plt+0x2296f8> │ │ │ │ + b 22c88c <__cxa_atexit@plt+0x220540> │ │ │ │ mov r7, fp │ │ │ │ - b 2362b0 <__cxa_atexit@plt+0x229f64> │ │ │ │ + b 22d0f8 <__cxa_atexit@plt+0x220dac> │ │ │ │ mov r7, fp │ │ │ │ - b 235574 <__cxa_atexit@plt+0x229228> │ │ │ │ + b 22c3bc <__cxa_atexit@plt+0x220070> │ │ │ │ mov r7, fp │ │ │ │ - b 2357dc <__cxa_atexit@plt+0x229490> │ │ │ │ - ldr r7, [pc, #84] @ 234a9c <__cxa_atexit@plt+0x228750> │ │ │ │ + b 22c624 <__cxa_atexit@plt+0x2202d8> │ │ │ │ + ldr r7, [pc, #84] @ 22b8e4 <__cxa_atexit@plt+0x21f598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 234a98 <__cxa_atexit@plt+0x22874c> │ │ │ │ + ldr r7, [pc, #64] @ 22b8e0 <__cxa_atexit@plt+0x21f594> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 234a64 <__cxa_atexit@plt+0x228718> │ │ │ │ - ldr r7, [pc, #36] @ 234a88 <__cxa_atexit@plt+0x22873c> │ │ │ │ + b 22b8ac <__cxa_atexit@plt+0x21f560> │ │ │ │ + ldr r7, [pc, #36] @ 22b8d0 <__cxa_atexit@plt+0x21f584> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @@ -565713,25 +556387,25 @@ │ │ │ │ @ instruction: 0xffffbbec │ │ │ │ @ instruction: 0xffffbd4c │ │ │ │ andeq r1, r0, r0, lsr #20 │ │ │ │ @ instruction: 0xffffbe40 │ │ │ │ @ instruction: 0xffffbe38 │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - ldrdeq r3, [sp, -r0] │ │ │ │ + strdeq ip, [sp, -r8] │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234b40 <__cxa_atexit@plt+0x2287f4> │ │ │ │ - ldr r8, [pc, #148] @ 234b58 <__cxa_atexit@plt+0x22880c> │ │ │ │ + bcc 22b988 <__cxa_atexit@plt+0x21f63c> │ │ │ │ + ldr r8, [pc, #148] @ 22b9a0 <__cxa_atexit@plt+0x21f654> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234b5c <__cxa_atexit@plt+0x228810> │ │ │ │ + ldr lr, [pc, #144] @ 22b9a4 <__cxa_atexit@plt+0x21f658> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -565739,52 +556413,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234b24 <__cxa_atexit@plt+0x2287d8> │ │ │ │ - ldr lr, [pc, #80] @ 234b60 <__cxa_atexit@plt+0x228814> │ │ │ │ + ble 22b96c <__cxa_atexit@plt+0x21f620> │ │ │ │ + ldr lr, [pc, #80] @ 22b9a8 <__cxa_atexit@plt+0x21f65c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234b68 <__cxa_atexit@plt+0x22881c> │ │ │ │ + ldr lr, [pc, #60] @ 22b9b0 <__cxa_atexit@plt+0x21f664> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234b64 <__cxa_atexit@plt+0x228818> │ │ │ │ + ldr r3, [pc, #28] @ 22b9ac <__cxa_atexit@plt+0x21f660> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0x010d3d94 │ │ │ │ + @ instruction: 0x010dc8bc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234c14 <__cxa_atexit@plt+0x2288c8> │ │ │ │ - ldr r8, [pc, #148] @ 234c2c <__cxa_atexit@plt+0x2288e0> │ │ │ │ + bcc 22ba5c <__cxa_atexit@plt+0x21f710> │ │ │ │ + ldr r8, [pc, #148] @ 22ba74 <__cxa_atexit@plt+0x21f728> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234c30 <__cxa_atexit@plt+0x2288e4> │ │ │ │ + ldr lr, [pc, #144] @ 22ba78 <__cxa_atexit@plt+0x21f72c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -565792,30 +556466,30 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234bf8 <__cxa_atexit@plt+0x2288ac> │ │ │ │ - ldr lr, [pc, #80] @ 234c34 <__cxa_atexit@plt+0x2288e8> │ │ │ │ + ble 22ba40 <__cxa_atexit@plt+0x21f6f4> │ │ │ │ + ldr lr, [pc, #80] @ 22ba7c <__cxa_atexit@plt+0x21f730> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234c3c <__cxa_atexit@plt+0x2288f0> │ │ │ │ + ldr lr, [pc, #60] @ 22ba84 <__cxa_atexit@plt+0x21f738> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234c38 <__cxa_atexit@plt+0x2288ec> │ │ │ │ + ldr r3, [pc, #28] @ 22ba80 <__cxa_atexit@plt+0x21f734> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @@ -565824,18 +556498,18 @@ │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234ce0 <__cxa_atexit@plt+0x228994> │ │ │ │ - ldr r8, [pc, #148] @ 234cf8 <__cxa_atexit@plt+0x2289ac> │ │ │ │ + bcc 22bb28 <__cxa_atexit@plt+0x21f7dc> │ │ │ │ + ldr r8, [pc, #148] @ 22bb40 <__cxa_atexit@plt+0x21f7f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234cfc <__cxa_atexit@plt+0x2289b0> │ │ │ │ + ldr lr, [pc, #144] @ 22bb44 <__cxa_atexit@plt+0x21f7f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -565843,52 +556517,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234cc4 <__cxa_atexit@plt+0x228978> │ │ │ │ - ldr lr, [pc, #80] @ 234d00 <__cxa_atexit@plt+0x2289b4> │ │ │ │ + ble 22bb0c <__cxa_atexit@plt+0x21f7c0> │ │ │ │ + ldr lr, [pc, #80] @ 22bb48 <__cxa_atexit@plt+0x21f7fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234d08 <__cxa_atexit@plt+0x2289bc> │ │ │ │ + ldr lr, [pc, #60] @ 22bb50 <__cxa_atexit@plt+0x21f804> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234d04 <__cxa_atexit@plt+0x2289b8> │ │ │ │ + ldr r3, [pc, #28] @ 22bb4c <__cxa_atexit@plt+0x21f800> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ - strdeq r3, [sp, -r4] │ │ │ │ + tsteq sp, ip, lsl r7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234db4 <__cxa_atexit@plt+0x228a68> │ │ │ │ - ldr r8, [pc, #148] @ 234dcc <__cxa_atexit@plt+0x228a80> │ │ │ │ + bcc 22bbfc <__cxa_atexit@plt+0x21f8b0> │ │ │ │ + ldr r8, [pc, #148] @ 22bc14 <__cxa_atexit@plt+0x21f8c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234dd0 <__cxa_atexit@plt+0x228a84> │ │ │ │ + ldr lr, [pc, #144] @ 22bc18 <__cxa_atexit@plt+0x21f8cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -565896,30 +556570,30 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234d98 <__cxa_atexit@plt+0x228a4c> │ │ │ │ - ldr lr, [pc, #80] @ 234dd4 <__cxa_atexit@plt+0x228a88> │ │ │ │ + ble 22bbe0 <__cxa_atexit@plt+0x21f894> │ │ │ │ + ldr lr, [pc, #80] @ 22bc1c <__cxa_atexit@plt+0x21f8d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234ddc <__cxa_atexit@plt+0x228a90> │ │ │ │ + ldr lr, [pc, #60] @ 22bc24 <__cxa_atexit@plt+0x21f8d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234dd8 <__cxa_atexit@plt+0x228a8c> │ │ │ │ + ldr r3, [pc, #28] @ 22bc20 <__cxa_atexit@plt+0x21f8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ @@ -565928,18 +556602,18 @@ │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234e80 <__cxa_atexit@plt+0x228b34> │ │ │ │ - ldr r8, [pc, #148] @ 234e98 <__cxa_atexit@plt+0x228b4c> │ │ │ │ + bcc 22bcc8 <__cxa_atexit@plt+0x21f97c> │ │ │ │ + ldr r8, [pc, #148] @ 22bce0 <__cxa_atexit@plt+0x21f994> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234e9c <__cxa_atexit@plt+0x228b50> │ │ │ │ + ldr lr, [pc, #144] @ 22bce4 <__cxa_atexit@plt+0x21f998> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -565947,52 +556621,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234e64 <__cxa_atexit@plt+0x228b18> │ │ │ │ - ldr lr, [pc, #80] @ 234ea0 <__cxa_atexit@plt+0x228b54> │ │ │ │ + ble 22bcac <__cxa_atexit@plt+0x21f960> │ │ │ │ + ldr lr, [pc, #80] @ 22bce8 <__cxa_atexit@plt+0x21f99c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234ea8 <__cxa_atexit@plt+0x228b5c> │ │ │ │ + ldr lr, [pc, #60] @ 22bcf0 <__cxa_atexit@plt+0x21f9a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234ea4 <__cxa_atexit@plt+0x228b58> │ │ │ │ + ldr r3, [pc, #28] @ 22bcec <__cxa_atexit@plt+0x21f9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ @ instruction: 0xffffec5c │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ - tsteq sp, r4, asr sl │ │ │ │ + tsteq sp, ip, ror r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234f54 <__cxa_atexit@plt+0x228c08> │ │ │ │ - ldr r8, [pc, #148] @ 234f6c <__cxa_atexit@plt+0x228c20> │ │ │ │ + bcc 22bd9c <__cxa_atexit@plt+0x21fa50> │ │ │ │ + ldr r8, [pc, #148] @ 22bdb4 <__cxa_atexit@plt+0x21fa68> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 234f70 <__cxa_atexit@plt+0x228c24> │ │ │ │ + ldr lr, [pc, #144] @ 22bdb8 <__cxa_atexit@plt+0x21fa6c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -566000,30 +556674,30 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 234f38 <__cxa_atexit@plt+0x228bec> │ │ │ │ - ldr lr, [pc, #80] @ 234f74 <__cxa_atexit@plt+0x228c28> │ │ │ │ + ble 22bd80 <__cxa_atexit@plt+0x21fa34> │ │ │ │ + ldr lr, [pc, #80] @ 22bdbc <__cxa_atexit@plt+0x21fa70> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 234f7c <__cxa_atexit@plt+0x228c30> │ │ │ │ + ldr lr, [pc, #60] @ 22bdc4 <__cxa_atexit@plt+0x21fa78> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 234f78 <__cxa_atexit@plt+0x228c2c> │ │ │ │ + ldr r3, [pc, #28] @ 22bdc0 <__cxa_atexit@plt+0x21fa74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffeb2c │ │ │ │ @ instruction: 0xffffeb88 │ │ │ │ @@ -566032,81 +556706,81 @@ │ │ │ │ @ instruction: 0xffffec50 │ │ │ │ mov fp, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 234ff8 <__cxa_atexit@plt+0x228cac> │ │ │ │ - ldr lr, [pc, #108] @ 235010 <__cxa_atexit@plt+0x228cc4> │ │ │ │ + bcc 22be40 <__cxa_atexit@plt+0x21faf4> │ │ │ │ + ldr lr, [pc, #108] @ 22be58 <__cxa_atexit@plt+0x21fb0c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 234fdc <__cxa_atexit@plt+0x228c90> │ │ │ │ - ldr r2, [pc, #64] @ 235018 <__cxa_atexit@plt+0x228ccc> │ │ │ │ + ble 22be24 <__cxa_atexit@plt+0x21fad8> │ │ │ │ + ldr r2, [pc, #64] @ 22be60 <__cxa_atexit@plt+0x21fb14> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 234fe4 <__cxa_atexit@plt+0x228c98> │ │ │ │ - ldr r2, [pc, #48] @ 235014 <__cxa_atexit@plt+0x228cc8> │ │ │ │ + b 22be2c <__cxa_atexit@plt+0x21fae0> │ │ │ │ + ldr r2, [pc, #48] @ 22be5c <__cxa_atexit@plt+0x21fb10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23501c <__cxa_atexit@plt+0x228cd0> │ │ │ │ + ldr r3, [pc, #28] @ 22be64 <__cxa_atexit@plt+0x21fb18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ @ instruction: 0xffffe690 │ │ │ │ @ instruction: 0xffffe9a4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x010d38b0 │ │ │ │ + ldrdeq ip, [sp, -r8] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2350a0 <__cxa_atexit@plt+0x228d54> │ │ │ │ - ldr lr, [pc, #108] @ 2350b8 <__cxa_atexit@plt+0x228d6c> │ │ │ │ + bcc 22bee8 <__cxa_atexit@plt+0x21fb9c> │ │ │ │ + ldr lr, [pc, #108] @ 22bf00 <__cxa_atexit@plt+0x21fbb4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ mov r3, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 235084 <__cxa_atexit@plt+0x228d38> │ │ │ │ - ldr r2, [pc, #64] @ 2350c0 <__cxa_atexit@plt+0x228d74> │ │ │ │ + ble 22becc <__cxa_atexit@plt+0x21fb80> │ │ │ │ + ldr r2, [pc, #64] @ 22bf08 <__cxa_atexit@plt+0x21fbbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23508c <__cxa_atexit@plt+0x228d40> │ │ │ │ - ldr r2, [pc, #48] @ 2350bc <__cxa_atexit@plt+0x228d70> │ │ │ │ + b 22bed4 <__cxa_atexit@plt+0x21fb88> │ │ │ │ + ldr r2, [pc, #48] @ 22bf04 <__cxa_atexit@plt+0x21fbb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ str r8, [r1, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2350c4 <__cxa_atexit@plt+0x228d78> │ │ │ │ + ldr r3, [pc, #28] @ 22bf0c <__cxa_atexit@plt+0x21fbc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ @ instruction: 0xffffe5e8 │ │ │ │ @@ -566114,18 +556788,18 @@ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235168 <__cxa_atexit@plt+0x228e1c> │ │ │ │ - ldr r8, [pc, #148] @ 235180 <__cxa_atexit@plt+0x228e34> │ │ │ │ + bcc 22bfb0 <__cxa_atexit@plt+0x21fc64> │ │ │ │ + ldr r8, [pc, #148] @ 22bfc8 <__cxa_atexit@plt+0x21fc7c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 235184 <__cxa_atexit@plt+0x228e38> │ │ │ │ + ldr lr, [pc, #144] @ 22bfcc <__cxa_atexit@plt+0x21fc80> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -566133,52 +556807,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 23514c <__cxa_atexit@plt+0x228e00> │ │ │ │ - ldr lr, [pc, #80] @ 235188 <__cxa_atexit@plt+0x228e3c> │ │ │ │ + ble 22bf94 <__cxa_atexit@plt+0x21fc48> │ │ │ │ + ldr lr, [pc, #80] @ 22bfd0 <__cxa_atexit@plt+0x21fc84> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 235190 <__cxa_atexit@plt+0x228e44> │ │ │ │ + ldr lr, [pc, #60] @ 22bfd8 <__cxa_atexit@plt+0x21fc8c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23518c <__cxa_atexit@plt+0x228e40> │ │ │ │ + ldr r3, [pc, #28] @ 22bfd4 <__cxa_atexit@plt+0x21fc88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffdebc │ │ │ │ @ instruction: 0xffffdfac │ │ │ │ @ instruction: 0xffffe294 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ - tsteq sp, ip, ror #14 │ │ │ │ + @ instruction: 0x010dc294 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23523c <__cxa_atexit@plt+0x228ef0> │ │ │ │ - ldr r8, [pc, #148] @ 235254 <__cxa_atexit@plt+0x228f08> │ │ │ │ + bcc 22c084 <__cxa_atexit@plt+0x21fd38> │ │ │ │ + ldr r8, [pc, #148] @ 22c09c <__cxa_atexit@plt+0x21fd50> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 235258 <__cxa_atexit@plt+0x228f0c> │ │ │ │ + ldr lr, [pc, #144] @ 22c0a0 <__cxa_atexit@plt+0x21fd54> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -566186,30 +556860,30 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 235220 <__cxa_atexit@plt+0x228ed4> │ │ │ │ - ldr lr, [pc, #80] @ 23525c <__cxa_atexit@plt+0x228f10> │ │ │ │ + ble 22c068 <__cxa_atexit@plt+0x21fd1c> │ │ │ │ + ldr lr, [pc, #80] @ 22c0a4 <__cxa_atexit@plt+0x21fd58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 235264 <__cxa_atexit@plt+0x228f18> │ │ │ │ + ldr lr, [pc, #60] @ 22c0ac <__cxa_atexit@plt+0x21fd60> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235260 <__cxa_atexit@plt+0x228f14> │ │ │ │ + ldr r3, [pc, #28] @ 22c0a8 <__cxa_atexit@plt+0x21fd5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffdde8 │ │ │ │ @ instruction: 0xffffded8 │ │ │ │ @@ -566218,18 +556892,18 @@ │ │ │ │ @ instruction: 0xffffdfa0 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235308 <__cxa_atexit@plt+0x228fbc> │ │ │ │ - ldr r8, [pc, #148] @ 235320 <__cxa_atexit@plt+0x228fd4> │ │ │ │ + bcc 22c150 <__cxa_atexit@plt+0x21fe04> │ │ │ │ + ldr r8, [pc, #148] @ 22c168 <__cxa_atexit@plt+0x21fe1c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 235324 <__cxa_atexit@plt+0x228fd8> │ │ │ │ + ldr lr, [pc, #144] @ 22c16c <__cxa_atexit@plt+0x21fe20> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldm r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -566237,52 +556911,52 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2352ec <__cxa_atexit@plt+0x228fa0> │ │ │ │ - ldr lr, [pc, #80] @ 235328 <__cxa_atexit@plt+0x228fdc> │ │ │ │ + ble 22c134 <__cxa_atexit@plt+0x21fde8> │ │ │ │ + ldr lr, [pc, #80] @ 22c170 <__cxa_atexit@plt+0x21fe24> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 235330 <__cxa_atexit@plt+0x228fe4> │ │ │ │ + ldr lr, [pc, #60] @ 22c178 <__cxa_atexit@plt+0x21fe2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23532c <__cxa_atexit@plt+0x228fe0> │ │ │ │ + ldr r3, [pc, #28] @ 22c174 <__cxa_atexit@plt+0x21fe28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffd870 │ │ │ │ @ instruction: 0xffffd960 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffda28 │ │ │ │ - smlabteq sp, ip, r5, r3 │ │ │ │ + strdeq ip, [sp, -r4] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2353dc <__cxa_atexit@plt+0x229090> │ │ │ │ - ldr r8, [pc, #148] @ 2353f4 <__cxa_atexit@plt+0x2290a8> │ │ │ │ + bcc 22c224 <__cxa_atexit@plt+0x21fed8> │ │ │ │ + ldr r8, [pc, #148] @ 22c23c <__cxa_atexit@plt+0x21fef0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #144] @ 2353f8 <__cxa_atexit@plt+0x2290ac> │ │ │ │ + ldr lr, [pc, #144] @ 22c240 <__cxa_atexit@plt+0x21fef4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r1, [r3, #24] │ │ │ │ @@ -566290,30 +556964,30 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str lr, [r1, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2353c0 <__cxa_atexit@plt+0x229074> │ │ │ │ - ldr lr, [pc, #80] @ 2353fc <__cxa_atexit@plt+0x2290b0> │ │ │ │ + ble 22c208 <__cxa_atexit@plt+0x21febc> │ │ │ │ + ldr lr, [pc, #80] @ 22c244 <__cxa_atexit@plt+0x21fef8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r1, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 235404 <__cxa_atexit@plt+0x2290b8> │ │ │ │ + ldr lr, [pc, #60] @ 22c24c <__cxa_atexit@plt+0x21ff00> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235400 <__cxa_atexit@plt+0x2290b4> │ │ │ │ + ldr r3, [pc, #28] @ 22c248 <__cxa_atexit@plt+0x21fefc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffd88c │ │ │ │ @@ -566322,44 +556996,44 @@ │ │ │ │ @ instruction: 0xffffd954 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235494 <__cxa_atexit@plt+0x229148> │ │ │ │ - ldr r8, [pc, #128] @ 2354ac <__cxa_atexit@plt+0x229160> │ │ │ │ + bcc 22c2dc <__cxa_atexit@plt+0x21ff90> │ │ │ │ + ldr r8, [pc, #128] @ 22c2f4 <__cxa_atexit@plt+0x21ffa8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #124] @ 2354b0 <__cxa_atexit@plt+0x229164> │ │ │ │ + ldr lr, [pc, #124] @ 22c2f8 <__cxa_atexit@plt+0x21ffac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldm r5, {r0, sl} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28]! │ │ │ │ sub r7, r6, #19 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 235488 <__cxa_atexit@plt+0x22913c> │ │ │ │ - ldr r3, [pc, #64] @ 2354b4 <__cxa_atexit@plt+0x229168> │ │ │ │ + ble 22c2d0 <__cxa_atexit@plt+0x21ff84> │ │ │ │ + ldr r3, [pc, #64] @ 22c2fc <__cxa_atexit@plt+0x21ffb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str r7, [r2, #40] @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2354b8 <__cxa_atexit@plt+0x22916c> │ │ │ │ + ldr r3, [pc, #28] @ 22c300 <__cxa_atexit@plt+0x21ffb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffd060 │ │ │ │ @ instruction: 0xffffd4f0 │ │ │ │ @@ -566368,44 +557042,44 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23554c <__cxa_atexit@plt+0x229200> │ │ │ │ - ldr r8, [pc, #128] @ 235564 <__cxa_atexit@plt+0x229218> │ │ │ │ + bcc 22c394 <__cxa_atexit@plt+0x220048> │ │ │ │ + ldr r8, [pc, #128] @ 22c3ac <__cxa_atexit@plt+0x220060> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #124] @ 235568 <__cxa_atexit@plt+0x22921c> │ │ │ │ + ldr lr, [pc, #124] @ 22c3b0 <__cxa_atexit@plt+0x220064> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ ldmib r5, {r0, sl} │ │ │ │ mov r3, r2 │ │ │ │ str r8, [r3, #4]! │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28]! │ │ │ │ sub r7, r6, #19 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 235540 <__cxa_atexit@plt+0x2291f4> │ │ │ │ - ldr r3, [pc, #64] @ 23556c <__cxa_atexit@plt+0x229220> │ │ │ │ + ble 22c388 <__cxa_atexit@plt+0x22003c> │ │ │ │ + ldr r3, [pc, #64] @ 22c3b4 <__cxa_atexit@plt+0x220068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str r7, [r2, #40] @ 0x28 │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235570 <__cxa_atexit@plt+0x229224> │ │ │ │ + ldr r3, [pc, #28] @ 22c3b8 <__cxa_atexit@plt+0x22006c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffcfa8 │ │ │ │ @ instruction: 0xffffd438 │ │ │ │ @@ -566413,37 +557087,37 @@ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2355e4 <__cxa_atexit@plt+0x229298> │ │ │ │ - ldr lr, [pc, #100] @ 2355fc <__cxa_atexit@plt+0x2292b0> │ │ │ │ + bcc 22c42c <__cxa_atexit@plt+0x2200e0> │ │ │ │ + ldr lr, [pc, #100] @ 22c444 <__cxa_atexit@plt+0x2200f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2355cc <__cxa_atexit@plt+0x229280> │ │ │ │ - ldr r1, [pc, #60] @ 235604 <__cxa_atexit@plt+0x2292b8> │ │ │ │ + ble 22c414 <__cxa_atexit@plt+0x2200c8> │ │ │ │ + ldr r1, [pc, #60] @ 22c44c <__cxa_atexit@plt+0x220100> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2355d4 <__cxa_atexit@plt+0x229288> │ │ │ │ - ldr r1, [pc, #44] @ 235600 <__cxa_atexit@plt+0x2292b4> │ │ │ │ + b 22c41c <__cxa_atexit@plt+0x2200d0> │ │ │ │ + ldr r1, [pc, #44] @ 22c448 <__cxa_atexit@plt+0x2200fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235608 <__cxa_atexit@plt+0x2292bc> │ │ │ │ + ldr r3, [pc, #28] @ 22c450 <__cxa_atexit@plt+0x220104> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffccb4 │ │ │ │ @ instruction: 0xffffccf4 │ │ │ │ @@ -566452,37 +557126,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235680 <__cxa_atexit@plt+0x229334> │ │ │ │ - ldr lr, [pc, #100] @ 235698 <__cxa_atexit@plt+0x22934c> │ │ │ │ + bcc 22c4c8 <__cxa_atexit@plt+0x22017c> │ │ │ │ + ldr lr, [pc, #100] @ 22c4e0 <__cxa_atexit@plt+0x220194> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235668 <__cxa_atexit@plt+0x22931c> │ │ │ │ - ldr r1, [pc, #60] @ 2356a0 <__cxa_atexit@plt+0x229354> │ │ │ │ + ble 22c4b0 <__cxa_atexit@plt+0x220164> │ │ │ │ + ldr r1, [pc, #60] @ 22c4e8 <__cxa_atexit@plt+0x22019c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235670 <__cxa_atexit@plt+0x229324> │ │ │ │ - ldr r1, [pc, #44] @ 23569c <__cxa_atexit@plt+0x229350> │ │ │ │ + b 22c4b8 <__cxa_atexit@plt+0x22016c> │ │ │ │ + ldr r1, [pc, #44] @ 22c4e4 <__cxa_atexit@plt+0x220198> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2356a4 <__cxa_atexit@plt+0x229358> │ │ │ │ + ldr r3, [pc, #28] @ 22c4ec <__cxa_atexit@plt+0x2201a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffcc18 │ │ │ │ @ instruction: 0xffffcc58 │ │ │ │ @@ -566490,37 +557164,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235718 <__cxa_atexit@plt+0x2293cc> │ │ │ │ - ldr lr, [pc, #100] @ 235730 <__cxa_atexit@plt+0x2293e4> │ │ │ │ + bcc 22c560 <__cxa_atexit@plt+0x220214> │ │ │ │ + ldr lr, [pc, #100] @ 22c578 <__cxa_atexit@plt+0x22022c> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235700 <__cxa_atexit@plt+0x2293b4> │ │ │ │ - ldr r1, [pc, #60] @ 235738 <__cxa_atexit@plt+0x2293ec> │ │ │ │ + ble 22c548 <__cxa_atexit@plt+0x2201fc> │ │ │ │ + ldr r1, [pc, #60] @ 22c580 <__cxa_atexit@plt+0x220234> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235708 <__cxa_atexit@plt+0x2293bc> │ │ │ │ - ldr r1, [pc, #44] @ 235734 <__cxa_atexit@plt+0x2293e8> │ │ │ │ + b 22c550 <__cxa_atexit@plt+0x220204> │ │ │ │ + ldr r1, [pc, #44] @ 22c57c <__cxa_atexit@plt+0x220230> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23573c <__cxa_atexit@plt+0x2293f0> │ │ │ │ + ldr r3, [pc, #28] @ 22c584 <__cxa_atexit@plt+0x220238> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc940 │ │ │ │ @ instruction: 0xffffc980 │ │ │ │ @@ -566529,37 +557203,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2357b4 <__cxa_atexit@plt+0x229468> │ │ │ │ - ldr lr, [pc, #100] @ 2357cc <__cxa_atexit@plt+0x229480> │ │ │ │ + bcc 22c5fc <__cxa_atexit@plt+0x2202b0> │ │ │ │ + ldr lr, [pc, #100] @ 22c614 <__cxa_atexit@plt+0x2202c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23579c <__cxa_atexit@plt+0x229450> │ │ │ │ - ldr r1, [pc, #60] @ 2357d4 <__cxa_atexit@plt+0x229488> │ │ │ │ + ble 22c5e4 <__cxa_atexit@plt+0x220298> │ │ │ │ + ldr r1, [pc, #60] @ 22c61c <__cxa_atexit@plt+0x2202d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2357a4 <__cxa_atexit@plt+0x229458> │ │ │ │ - ldr r1, [pc, #44] @ 2357d0 <__cxa_atexit@plt+0x229484> │ │ │ │ + b 22c5ec <__cxa_atexit@plt+0x2202a0> │ │ │ │ + ldr r1, [pc, #44] @ 22c618 <__cxa_atexit@plt+0x2202cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2357d8 <__cxa_atexit@plt+0x22948c> │ │ │ │ + ldr r3, [pc, #28] @ 22c620 <__cxa_atexit@plt+0x2202d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc8a4 │ │ │ │ @ instruction: 0xffffc8e4 │ │ │ │ @@ -566567,37 +557241,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23584c <__cxa_atexit@plt+0x229500> │ │ │ │ - ldr lr, [pc, #100] @ 235864 <__cxa_atexit@plt+0x229518> │ │ │ │ + bcc 22c694 <__cxa_atexit@plt+0x220348> │ │ │ │ + ldr lr, [pc, #100] @ 22c6ac <__cxa_atexit@plt+0x220360> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235834 <__cxa_atexit@plt+0x2294e8> │ │ │ │ - ldr r1, [pc, #60] @ 23586c <__cxa_atexit@plt+0x229520> │ │ │ │ + ble 22c67c <__cxa_atexit@plt+0x220330> │ │ │ │ + ldr r1, [pc, #60] @ 22c6b4 <__cxa_atexit@plt+0x220368> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23583c <__cxa_atexit@plt+0x2294f0> │ │ │ │ - ldr r1, [pc, #44] @ 235868 <__cxa_atexit@plt+0x22951c> │ │ │ │ + b 22c684 <__cxa_atexit@plt+0x220338> │ │ │ │ + ldr r1, [pc, #44] @ 22c6b0 <__cxa_atexit@plt+0x220364> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235870 <__cxa_atexit@plt+0x229524> │ │ │ │ + ldr r3, [pc, #28] @ 22c6b8 <__cxa_atexit@plt+0x22036c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc5cc │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ @@ -566606,37 +557280,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2358e8 <__cxa_atexit@plt+0x22959c> │ │ │ │ - ldr lr, [pc, #100] @ 235900 <__cxa_atexit@plt+0x2295b4> │ │ │ │ + bcc 22c730 <__cxa_atexit@plt+0x2203e4> │ │ │ │ + ldr lr, [pc, #100] @ 22c748 <__cxa_atexit@plt+0x2203fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2358d0 <__cxa_atexit@plt+0x229584> │ │ │ │ - ldr r1, [pc, #60] @ 235908 <__cxa_atexit@plt+0x2295bc> │ │ │ │ + ble 22c718 <__cxa_atexit@plt+0x2203cc> │ │ │ │ + ldr r1, [pc, #60] @ 22c750 <__cxa_atexit@plt+0x220404> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2358d8 <__cxa_atexit@plt+0x22958c> │ │ │ │ - ldr r1, [pc, #44] @ 235904 <__cxa_atexit@plt+0x2295b8> │ │ │ │ + b 22c720 <__cxa_atexit@plt+0x2203d4> │ │ │ │ + ldr r1, [pc, #44] @ 22c74c <__cxa_atexit@plt+0x220400> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23590c <__cxa_atexit@plt+0x2295c0> │ │ │ │ + ldr r3, [pc, #28] @ 22c754 <__cxa_atexit@plt+0x220408> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc530 │ │ │ │ @ instruction: 0xffffc570 │ │ │ │ @@ -566644,37 +557318,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235980 <__cxa_atexit@plt+0x229634> │ │ │ │ - ldr lr, [pc, #100] @ 235998 <__cxa_atexit@plt+0x22964c> │ │ │ │ + bcc 22c7c8 <__cxa_atexit@plt+0x22047c> │ │ │ │ + ldr lr, [pc, #100] @ 22c7e0 <__cxa_atexit@plt+0x220494> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235968 <__cxa_atexit@plt+0x22961c> │ │ │ │ - ldr r1, [pc, #60] @ 2359a0 <__cxa_atexit@plt+0x229654> │ │ │ │ + ble 22c7b0 <__cxa_atexit@plt+0x220464> │ │ │ │ + ldr r1, [pc, #60] @ 22c7e8 <__cxa_atexit@plt+0x22049c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235970 <__cxa_atexit@plt+0x229624> │ │ │ │ - ldr r1, [pc, #44] @ 23599c <__cxa_atexit@plt+0x229650> │ │ │ │ + b 22c7b8 <__cxa_atexit@plt+0x22046c> │ │ │ │ + ldr r1, [pc, #44] @ 22c7e4 <__cxa_atexit@plt+0x220498> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2359a4 <__cxa_atexit@plt+0x229658> │ │ │ │ + ldr r3, [pc, #28] @ 22c7ec <__cxa_atexit@plt+0x2204a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc258 │ │ │ │ @ instruction: 0xffffc298 │ │ │ │ @@ -566683,37 +557357,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235a1c <__cxa_atexit@plt+0x2296d0> │ │ │ │ - ldr lr, [pc, #100] @ 235a34 <__cxa_atexit@plt+0x2296e8> │ │ │ │ + bcc 22c864 <__cxa_atexit@plt+0x220518> │ │ │ │ + ldr lr, [pc, #100] @ 22c87c <__cxa_atexit@plt+0x220530> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235a04 <__cxa_atexit@plt+0x2296b8> │ │ │ │ - ldr r1, [pc, #60] @ 235a3c <__cxa_atexit@plt+0x2296f0> │ │ │ │ + ble 22c84c <__cxa_atexit@plt+0x220500> │ │ │ │ + ldr r1, [pc, #60] @ 22c884 <__cxa_atexit@plt+0x220538> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235a0c <__cxa_atexit@plt+0x2296c0> │ │ │ │ - ldr r1, [pc, #44] @ 235a38 <__cxa_atexit@plt+0x2296ec> │ │ │ │ + b 22c854 <__cxa_atexit@plt+0x220508> │ │ │ │ + ldr r1, [pc, #44] @ 22c880 <__cxa_atexit@plt+0x220534> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235a40 <__cxa_atexit@plt+0x2296f4> │ │ │ │ + ldr r3, [pc, #28] @ 22c888 <__cxa_atexit@plt+0x22053c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffc1bc │ │ │ │ @ instruction: 0xffffc1fc │ │ │ │ @@ -566721,37 +557395,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235ab4 <__cxa_atexit@plt+0x229768> │ │ │ │ - ldr lr, [pc, #100] @ 235acc <__cxa_atexit@plt+0x229780> │ │ │ │ + bcc 22c8fc <__cxa_atexit@plt+0x2205b0> │ │ │ │ + ldr lr, [pc, #100] @ 22c914 <__cxa_atexit@plt+0x2205c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235a9c <__cxa_atexit@plt+0x229750> │ │ │ │ - ldr r1, [pc, #60] @ 235ad4 <__cxa_atexit@plt+0x229788> │ │ │ │ + ble 22c8e4 <__cxa_atexit@plt+0x220598> │ │ │ │ + ldr r1, [pc, #60] @ 22c91c <__cxa_atexit@plt+0x2205d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235aa4 <__cxa_atexit@plt+0x229758> │ │ │ │ - ldr r1, [pc, #44] @ 235ad0 <__cxa_atexit@plt+0x229784> │ │ │ │ + b 22c8ec <__cxa_atexit@plt+0x2205a0> │ │ │ │ + ldr r1, [pc, #44] @ 22c918 <__cxa_atexit@plt+0x2205cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235ad8 <__cxa_atexit@plt+0x22978c> │ │ │ │ + ldr r3, [pc, #28] @ 22c920 <__cxa_atexit@plt+0x2205d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffbee4 │ │ │ │ @ instruction: 0xffffbf24 │ │ │ │ @@ -566760,37 +557434,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235b50 <__cxa_atexit@plt+0x229804> │ │ │ │ - ldr lr, [pc, #100] @ 235b68 <__cxa_atexit@plt+0x22981c> │ │ │ │ + bcc 22c998 <__cxa_atexit@plt+0x22064c> │ │ │ │ + ldr lr, [pc, #100] @ 22c9b0 <__cxa_atexit@plt+0x220664> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235b38 <__cxa_atexit@plt+0x2297ec> │ │ │ │ - ldr r1, [pc, #60] @ 235b70 <__cxa_atexit@plt+0x229824> │ │ │ │ + ble 22c980 <__cxa_atexit@plt+0x220634> │ │ │ │ + ldr r1, [pc, #60] @ 22c9b8 <__cxa_atexit@plt+0x22066c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235b40 <__cxa_atexit@plt+0x2297f4> │ │ │ │ - ldr r1, [pc, #44] @ 235b6c <__cxa_atexit@plt+0x229820> │ │ │ │ + b 22c988 <__cxa_atexit@plt+0x22063c> │ │ │ │ + ldr r1, [pc, #44] @ 22c9b4 <__cxa_atexit@plt+0x220668> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235b74 <__cxa_atexit@plt+0x229828> │ │ │ │ + ldr r3, [pc, #28] @ 22c9bc <__cxa_atexit@plt+0x220670> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffbe48 │ │ │ │ @ instruction: 0xffffbe88 │ │ │ │ @@ -566798,37 +557472,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235be8 <__cxa_atexit@plt+0x22989c> │ │ │ │ - ldr lr, [pc, #100] @ 235c00 <__cxa_atexit@plt+0x2298b4> │ │ │ │ + bcc 22ca30 <__cxa_atexit@plt+0x2206e4> │ │ │ │ + ldr lr, [pc, #100] @ 22ca48 <__cxa_atexit@plt+0x2206fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235bd0 <__cxa_atexit@plt+0x229884> │ │ │ │ - ldr r1, [pc, #60] @ 235c08 <__cxa_atexit@plt+0x2298bc> │ │ │ │ + ble 22ca18 <__cxa_atexit@plt+0x2206cc> │ │ │ │ + ldr r1, [pc, #60] @ 22ca50 <__cxa_atexit@plt+0x220704> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235bd8 <__cxa_atexit@plt+0x22988c> │ │ │ │ - ldr r1, [pc, #44] @ 235c04 <__cxa_atexit@plt+0x2298b8> │ │ │ │ + b 22ca20 <__cxa_atexit@plt+0x2206d4> │ │ │ │ + ldr r1, [pc, #44] @ 22ca4c <__cxa_atexit@plt+0x220700> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235c0c <__cxa_atexit@plt+0x2298c0> │ │ │ │ + ldr r3, [pc, #28] @ 22ca54 <__cxa_atexit@plt+0x220708> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffbb70 │ │ │ │ @ instruction: 0xffffbbb0 │ │ │ │ @@ -566837,37 +557511,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235c84 <__cxa_atexit@plt+0x229938> │ │ │ │ - ldr lr, [pc, #100] @ 235c9c <__cxa_atexit@plt+0x229950> │ │ │ │ + bcc 22cacc <__cxa_atexit@plt+0x220780> │ │ │ │ + ldr lr, [pc, #100] @ 22cae4 <__cxa_atexit@plt+0x220798> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235c6c <__cxa_atexit@plt+0x229920> │ │ │ │ - ldr r1, [pc, #60] @ 235ca4 <__cxa_atexit@plt+0x229958> │ │ │ │ + ble 22cab4 <__cxa_atexit@plt+0x220768> │ │ │ │ + ldr r1, [pc, #60] @ 22caec <__cxa_atexit@plt+0x2207a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235c74 <__cxa_atexit@plt+0x229928> │ │ │ │ - ldr r1, [pc, #44] @ 235ca0 <__cxa_atexit@plt+0x229954> │ │ │ │ + b 22cabc <__cxa_atexit@plt+0x220770> │ │ │ │ + ldr r1, [pc, #44] @ 22cae8 <__cxa_atexit@plt+0x22079c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235ca8 <__cxa_atexit@plt+0x22995c> │ │ │ │ + ldr r3, [pc, #28] @ 22caf0 <__cxa_atexit@plt+0x2207a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffbad4 │ │ │ │ @ instruction: 0xffffbb14 │ │ │ │ @@ -566875,37 +557549,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235d1c <__cxa_atexit@plt+0x2299d0> │ │ │ │ - ldr lr, [pc, #100] @ 235d34 <__cxa_atexit@plt+0x2299e8> │ │ │ │ + bcc 22cb64 <__cxa_atexit@plt+0x220818> │ │ │ │ + ldr lr, [pc, #100] @ 22cb7c <__cxa_atexit@plt+0x220830> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235d04 <__cxa_atexit@plt+0x2299b8> │ │ │ │ - ldr r1, [pc, #60] @ 235d3c <__cxa_atexit@plt+0x2299f0> │ │ │ │ + ble 22cb4c <__cxa_atexit@plt+0x220800> │ │ │ │ + ldr r1, [pc, #60] @ 22cb84 <__cxa_atexit@plt+0x220838> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235d0c <__cxa_atexit@plt+0x2299c0> │ │ │ │ - ldr r1, [pc, #44] @ 235d38 <__cxa_atexit@plt+0x2299ec> │ │ │ │ + b 22cb54 <__cxa_atexit@plt+0x220808> │ │ │ │ + ldr r1, [pc, #44] @ 22cb80 <__cxa_atexit@plt+0x220834> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235d40 <__cxa_atexit@plt+0x2299f4> │ │ │ │ + ldr r3, [pc, #28] @ 22cb88 <__cxa_atexit@plt+0x22083c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb7fc │ │ │ │ @ instruction: 0xffffb83c │ │ │ │ @@ -566914,37 +557588,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235db8 <__cxa_atexit@plt+0x229a6c> │ │ │ │ - ldr lr, [pc, #100] @ 235dd0 <__cxa_atexit@plt+0x229a84> │ │ │ │ + bcc 22cc00 <__cxa_atexit@plt+0x2208b4> │ │ │ │ + ldr lr, [pc, #100] @ 22cc18 <__cxa_atexit@plt+0x2208cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235da0 <__cxa_atexit@plt+0x229a54> │ │ │ │ - ldr r1, [pc, #60] @ 235dd8 <__cxa_atexit@plt+0x229a8c> │ │ │ │ + ble 22cbe8 <__cxa_atexit@plt+0x22089c> │ │ │ │ + ldr r1, [pc, #60] @ 22cc20 <__cxa_atexit@plt+0x2208d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235da8 <__cxa_atexit@plt+0x229a5c> │ │ │ │ - ldr r1, [pc, #44] @ 235dd4 <__cxa_atexit@plt+0x229a88> │ │ │ │ + b 22cbf0 <__cxa_atexit@plt+0x2208a4> │ │ │ │ + ldr r1, [pc, #44] @ 22cc1c <__cxa_atexit@plt+0x2208d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235ddc <__cxa_atexit@plt+0x229a90> │ │ │ │ + ldr r3, [pc, #28] @ 22cc24 <__cxa_atexit@plt+0x2208d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb760 │ │ │ │ @ instruction: 0xffffb7a0 │ │ │ │ @@ -566952,37 +557626,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235e50 <__cxa_atexit@plt+0x229b04> │ │ │ │ - ldr lr, [pc, #100] @ 235e68 <__cxa_atexit@plt+0x229b1c> │ │ │ │ + bcc 22cc98 <__cxa_atexit@plt+0x22094c> │ │ │ │ + ldr lr, [pc, #100] @ 22ccb0 <__cxa_atexit@plt+0x220964> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235e38 <__cxa_atexit@plt+0x229aec> │ │ │ │ - ldr r1, [pc, #60] @ 235e70 <__cxa_atexit@plt+0x229b24> │ │ │ │ + ble 22cc80 <__cxa_atexit@plt+0x220934> │ │ │ │ + ldr r1, [pc, #60] @ 22ccb8 <__cxa_atexit@plt+0x22096c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235e40 <__cxa_atexit@plt+0x229af4> │ │ │ │ - ldr r1, [pc, #44] @ 235e6c <__cxa_atexit@plt+0x229b20> │ │ │ │ + b 22cc88 <__cxa_atexit@plt+0x22093c> │ │ │ │ + ldr r1, [pc, #44] @ 22ccb4 <__cxa_atexit@plt+0x220968> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235e74 <__cxa_atexit@plt+0x229b28> │ │ │ │ + ldr r3, [pc, #28] @ 22ccbc <__cxa_atexit@plt+0x220970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb488 │ │ │ │ @ instruction: 0xffffb4c8 │ │ │ │ @@ -566991,37 +557665,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235eec <__cxa_atexit@plt+0x229ba0> │ │ │ │ - ldr lr, [pc, #100] @ 235f04 <__cxa_atexit@plt+0x229bb8> │ │ │ │ + bcc 22cd34 <__cxa_atexit@plt+0x2209e8> │ │ │ │ + ldr lr, [pc, #100] @ 22cd4c <__cxa_atexit@plt+0x220a00> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235ed4 <__cxa_atexit@plt+0x229b88> │ │ │ │ - ldr r1, [pc, #60] @ 235f0c <__cxa_atexit@plt+0x229bc0> │ │ │ │ + ble 22cd1c <__cxa_atexit@plt+0x2209d0> │ │ │ │ + ldr r1, [pc, #60] @ 22cd54 <__cxa_atexit@plt+0x220a08> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235edc <__cxa_atexit@plt+0x229b90> │ │ │ │ - ldr r1, [pc, #44] @ 235f08 <__cxa_atexit@plt+0x229bbc> │ │ │ │ + b 22cd24 <__cxa_atexit@plt+0x2209d8> │ │ │ │ + ldr r1, [pc, #44] @ 22cd50 <__cxa_atexit@plt+0x220a04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235f10 <__cxa_atexit@plt+0x229bc4> │ │ │ │ + ldr r3, [pc, #28] @ 22cd58 <__cxa_atexit@plt+0x220a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb3ec │ │ │ │ @ instruction: 0xffffb42c │ │ │ │ @@ -567029,37 +557703,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 235f84 <__cxa_atexit@plt+0x229c38> │ │ │ │ - ldr lr, [pc, #100] @ 235f9c <__cxa_atexit@plt+0x229c50> │ │ │ │ + bcc 22cdcc <__cxa_atexit@plt+0x220a80> │ │ │ │ + ldr lr, [pc, #100] @ 22cde4 <__cxa_atexit@plt+0x220a98> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 235f6c <__cxa_atexit@plt+0x229c20> │ │ │ │ - ldr r1, [pc, #60] @ 235fa4 <__cxa_atexit@plt+0x229c58> │ │ │ │ + ble 22cdb4 <__cxa_atexit@plt+0x220a68> │ │ │ │ + ldr r1, [pc, #60] @ 22cdec <__cxa_atexit@plt+0x220aa0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 235f74 <__cxa_atexit@plt+0x229c28> │ │ │ │ - ldr r1, [pc, #44] @ 235fa0 <__cxa_atexit@plt+0x229c54> │ │ │ │ + b 22cdbc <__cxa_atexit@plt+0x220a70> │ │ │ │ + ldr r1, [pc, #44] @ 22cde8 <__cxa_atexit@plt+0x220a9c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 235fa8 <__cxa_atexit@plt+0x229c5c> │ │ │ │ + ldr r3, [pc, #28] @ 22cdf0 <__cxa_atexit@plt+0x220aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb114 │ │ │ │ @ instruction: 0xffffb154 │ │ │ │ @@ -567068,37 +557742,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236020 <__cxa_atexit@plt+0x229cd4> │ │ │ │ - ldr lr, [pc, #100] @ 236038 <__cxa_atexit@plt+0x229cec> │ │ │ │ + bcc 22ce68 <__cxa_atexit@plt+0x220b1c> │ │ │ │ + ldr lr, [pc, #100] @ 22ce80 <__cxa_atexit@plt+0x220b34> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 236008 <__cxa_atexit@plt+0x229cbc> │ │ │ │ - ldr r1, [pc, #60] @ 236040 <__cxa_atexit@plt+0x229cf4> │ │ │ │ + ble 22ce50 <__cxa_atexit@plt+0x220b04> │ │ │ │ + ldr r1, [pc, #60] @ 22ce88 <__cxa_atexit@plt+0x220b3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 236010 <__cxa_atexit@plt+0x229cc4> │ │ │ │ - ldr r1, [pc, #44] @ 23603c <__cxa_atexit@plt+0x229cf0> │ │ │ │ + b 22ce58 <__cxa_atexit@plt+0x220b0c> │ │ │ │ + ldr r1, [pc, #44] @ 22ce84 <__cxa_atexit@plt+0x220b38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 236044 <__cxa_atexit@plt+0x229cf8> │ │ │ │ + ldr r3, [pc, #28] @ 22ce8c <__cxa_atexit@plt+0x220b40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffb078 │ │ │ │ @ instruction: 0xffffb0b8 │ │ │ │ @@ -567106,37 +557780,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2360b8 <__cxa_atexit@plt+0x229d6c> │ │ │ │ - ldr lr, [pc, #100] @ 2360d0 <__cxa_atexit@plt+0x229d84> │ │ │ │ + bcc 22cf00 <__cxa_atexit@plt+0x220bb4> │ │ │ │ + ldr lr, [pc, #100] @ 22cf18 <__cxa_atexit@plt+0x220bcc> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2360a0 <__cxa_atexit@plt+0x229d54> │ │ │ │ - ldr r1, [pc, #60] @ 2360d8 <__cxa_atexit@plt+0x229d8c> │ │ │ │ + ble 22cee8 <__cxa_atexit@plt+0x220b9c> │ │ │ │ + ldr r1, [pc, #60] @ 22cf20 <__cxa_atexit@plt+0x220bd4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2360a8 <__cxa_atexit@plt+0x229d5c> │ │ │ │ - ldr r1, [pc, #44] @ 2360d4 <__cxa_atexit@plt+0x229d88> │ │ │ │ + b 22cef0 <__cxa_atexit@plt+0x220ba4> │ │ │ │ + ldr r1, [pc, #44] @ 22cf1c <__cxa_atexit@plt+0x220bd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2360dc <__cxa_atexit@plt+0x229d90> │ │ │ │ + ldr r3, [pc, #28] @ 22cf24 <__cxa_atexit@plt+0x220bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffada0 │ │ │ │ @ instruction: 0xffffade0 │ │ │ │ @@ -567145,37 +557819,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236154 <__cxa_atexit@plt+0x229e08> │ │ │ │ - ldr lr, [pc, #100] @ 23616c <__cxa_atexit@plt+0x229e20> │ │ │ │ + bcc 22cf9c <__cxa_atexit@plt+0x220c50> │ │ │ │ + ldr lr, [pc, #100] @ 22cfb4 <__cxa_atexit@plt+0x220c68> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23613c <__cxa_atexit@plt+0x229df0> │ │ │ │ - ldr r1, [pc, #60] @ 236174 <__cxa_atexit@plt+0x229e28> │ │ │ │ + ble 22cf84 <__cxa_atexit@plt+0x220c38> │ │ │ │ + ldr r1, [pc, #60] @ 22cfbc <__cxa_atexit@plt+0x220c70> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 236144 <__cxa_atexit@plt+0x229df8> │ │ │ │ - ldr r1, [pc, #44] @ 236170 <__cxa_atexit@plt+0x229e24> │ │ │ │ + b 22cf8c <__cxa_atexit@plt+0x220c40> │ │ │ │ + ldr r1, [pc, #44] @ 22cfb8 <__cxa_atexit@plt+0x220c6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 236178 <__cxa_atexit@plt+0x229e2c> │ │ │ │ + ldr r3, [pc, #28] @ 22cfc0 <__cxa_atexit@plt+0x220c74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffad04 │ │ │ │ @ instruction: 0xffffad44 │ │ │ │ @@ -567183,37 +557857,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2361ec <__cxa_atexit@plt+0x229ea0> │ │ │ │ - ldr lr, [pc, #100] @ 236204 <__cxa_atexit@plt+0x229eb8> │ │ │ │ + bcc 22d034 <__cxa_atexit@plt+0x220ce8> │ │ │ │ + ldr lr, [pc, #100] @ 22d04c <__cxa_atexit@plt+0x220d00> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2361d4 <__cxa_atexit@plt+0x229e88> │ │ │ │ - ldr r1, [pc, #60] @ 23620c <__cxa_atexit@plt+0x229ec0> │ │ │ │ + ble 22d01c <__cxa_atexit@plt+0x220cd0> │ │ │ │ + ldr r1, [pc, #60] @ 22d054 <__cxa_atexit@plt+0x220d08> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2361dc <__cxa_atexit@plt+0x229e90> │ │ │ │ - ldr r1, [pc, #44] @ 236208 <__cxa_atexit@plt+0x229ebc> │ │ │ │ + b 22d024 <__cxa_atexit@plt+0x220cd8> │ │ │ │ + ldr r1, [pc, #44] @ 22d050 <__cxa_atexit@plt+0x220d04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 236210 <__cxa_atexit@plt+0x229ec4> │ │ │ │ + ldr r3, [pc, #28] @ 22d058 <__cxa_atexit@plt+0x220d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffaa2c │ │ │ │ @ instruction: 0xffffaa6c │ │ │ │ @@ -567222,37 +557896,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236288 <__cxa_atexit@plt+0x229f3c> │ │ │ │ - ldr lr, [pc, #100] @ 2362a0 <__cxa_atexit@plt+0x229f54> │ │ │ │ + bcc 22d0d0 <__cxa_atexit@plt+0x220d84> │ │ │ │ + ldr lr, [pc, #100] @ 22d0e8 <__cxa_atexit@plt+0x220d9c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 236270 <__cxa_atexit@plt+0x229f24> │ │ │ │ - ldr r1, [pc, #60] @ 2362a8 <__cxa_atexit@plt+0x229f5c> │ │ │ │ + ble 22d0b8 <__cxa_atexit@plt+0x220d6c> │ │ │ │ + ldr r1, [pc, #60] @ 22d0f0 <__cxa_atexit@plt+0x220da4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 236278 <__cxa_atexit@plt+0x229f2c> │ │ │ │ - ldr r1, [pc, #44] @ 2362a4 <__cxa_atexit@plt+0x229f58> │ │ │ │ + b 22d0c0 <__cxa_atexit@plt+0x220d74> │ │ │ │ + ldr r1, [pc, #44] @ 22d0ec <__cxa_atexit@plt+0x220da0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2362ac <__cxa_atexit@plt+0x229f60> │ │ │ │ + ldr r3, [pc, #28] @ 22d0f4 <__cxa_atexit@plt+0x220da8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffa990 │ │ │ │ @ instruction: 0xffffa9d0 │ │ │ │ @@ -567260,37 +557934,37 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236320 <__cxa_atexit@plt+0x229fd4> │ │ │ │ - ldr lr, [pc, #100] @ 236338 <__cxa_atexit@plt+0x229fec> │ │ │ │ + bcc 22d168 <__cxa_atexit@plt+0x220e1c> │ │ │ │ + ldr lr, [pc, #100] @ 22d180 <__cxa_atexit@plt+0x220e34> │ │ │ │ add lr, pc, lr │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 236308 <__cxa_atexit@plt+0x229fbc> │ │ │ │ - ldr r1, [pc, #60] @ 236340 <__cxa_atexit@plt+0x229ff4> │ │ │ │ + ble 22d150 <__cxa_atexit@plt+0x220e04> │ │ │ │ + ldr r1, [pc, #60] @ 22d188 <__cxa_atexit@plt+0x220e3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 236310 <__cxa_atexit@plt+0x229fc4> │ │ │ │ - ldr r1, [pc, #44] @ 23633c <__cxa_atexit@plt+0x229ff0> │ │ │ │ + b 22d158 <__cxa_atexit@plt+0x220e0c> │ │ │ │ + ldr r1, [pc, #44] @ 22d184 <__cxa_atexit@plt+0x220e38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 236344 <__cxa_atexit@plt+0x229ff8> │ │ │ │ + ldr r3, [pc, #28] @ 22d18c <__cxa_atexit@plt+0x220e40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffa6b8 │ │ │ │ @ instruction: 0xffffa6f8 │ │ │ │ @@ -567299,37 +557973,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2363bc <__cxa_atexit@plt+0x22a070> │ │ │ │ - ldr lr, [pc, #100] @ 2363d4 <__cxa_atexit@plt+0x22a088> │ │ │ │ + bcc 22d204 <__cxa_atexit@plt+0x220eb8> │ │ │ │ + ldr lr, [pc, #100] @ 22d21c <__cxa_atexit@plt+0x220ed0> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2363a4 <__cxa_atexit@plt+0x22a058> │ │ │ │ - ldr r1, [pc, #60] @ 2363dc <__cxa_atexit@plt+0x22a090> │ │ │ │ + ble 22d1ec <__cxa_atexit@plt+0x220ea0> │ │ │ │ + ldr r1, [pc, #60] @ 22d224 <__cxa_atexit@plt+0x220ed8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2363ac <__cxa_atexit@plt+0x22a060> │ │ │ │ - ldr r1, [pc, #44] @ 2363d8 <__cxa_atexit@plt+0x22a08c> │ │ │ │ + b 22d1f4 <__cxa_atexit@plt+0x220ea8> │ │ │ │ + ldr r1, [pc, #44] @ 22d220 <__cxa_atexit@plt+0x220ed4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2363e0 <__cxa_atexit@plt+0x22a094> │ │ │ │ + ldr r3, [pc, #28] @ 22d228 <__cxa_atexit@plt+0x220edc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffa61c │ │ │ │ @ instruction: 0xffffa65c │ │ │ │ @@ -567338,37 +558012,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236458 <__cxa_atexit@plt+0x22a10c> │ │ │ │ - ldr lr, [pc, #100] @ 236470 <__cxa_atexit@plt+0x22a124> │ │ │ │ + bcc 22d2a0 <__cxa_atexit@plt+0x220f54> │ │ │ │ + ldr lr, [pc, #100] @ 22d2b8 <__cxa_atexit@plt+0x220f6c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 236440 <__cxa_atexit@plt+0x22a0f4> │ │ │ │ - ldr r1, [pc, #60] @ 236478 <__cxa_atexit@plt+0x22a12c> │ │ │ │ + ble 22d288 <__cxa_atexit@plt+0x220f3c> │ │ │ │ + ldr r1, [pc, #60] @ 22d2c0 <__cxa_atexit@plt+0x220f74> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 236448 <__cxa_atexit@plt+0x22a0fc> │ │ │ │ - ldr r1, [pc, #44] @ 236474 <__cxa_atexit@plt+0x22a128> │ │ │ │ + b 22d290 <__cxa_atexit@plt+0x220f44> │ │ │ │ + ldr r1, [pc, #44] @ 22d2bc <__cxa_atexit@plt+0x220f70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23647c <__cxa_atexit@plt+0x22a130> │ │ │ │ + ldr r3, [pc, #28] @ 22d2c4 <__cxa_atexit@plt+0x220f78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffa340 │ │ │ │ @ instruction: 0xffffa380 │ │ │ │ @@ -567377,76 +558051,76 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2364f4 <__cxa_atexit@plt+0x22a1a8> │ │ │ │ - ldr lr, [pc, #100] @ 23650c <__cxa_atexit@plt+0x22a1c0> │ │ │ │ + bcc 22d33c <__cxa_atexit@plt+0x220ff0> │ │ │ │ + ldr lr, [pc, #100] @ 22d354 <__cxa_atexit@plt+0x221008> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 2364dc <__cxa_atexit@plt+0x22a190> │ │ │ │ - ldr r1, [pc, #60] @ 236514 <__cxa_atexit@plt+0x22a1c8> │ │ │ │ + ble 22d324 <__cxa_atexit@plt+0x220fd8> │ │ │ │ + ldr r1, [pc, #60] @ 22d35c <__cxa_atexit@plt+0x221010> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 2364e4 <__cxa_atexit@plt+0x22a198> │ │ │ │ - ldr r1, [pc, #44] @ 236510 <__cxa_atexit@plt+0x22a1c4> │ │ │ │ + b 22d32c <__cxa_atexit@plt+0x220fe0> │ │ │ │ + ldr r1, [pc, #44] @ 22d358 <__cxa_atexit@plt+0x22100c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 236518 <__cxa_atexit@plt+0x22a1cc> │ │ │ │ + ldr r3, [pc, #28] @ 22d360 <__cxa_atexit@plt+0x221014> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffa064 │ │ │ │ @ instruction: 0xffffa0a4 │ │ │ │ @ instruction: 0xffffa1f8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlatteq sp, r0, r3, r2 │ │ │ │ + tsteq sp, r8, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2365dc <__cxa_atexit@plt+0x22a290> │ │ │ │ - ldr r2, [pc, #196] @ 236608 <__cxa_atexit@plt+0x22a2bc> │ │ │ │ + bhi 22d424 <__cxa_atexit@plt+0x2210d8> │ │ │ │ + ldr r2, [pc, #196] @ 22d450 <__cxa_atexit@plt+0x221104> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 2365cc <__cxa_atexit@plt+0x22a280> │ │ │ │ - ldr r7, [pc, #176] @ 23660c <__cxa_atexit@plt+0x22a2c0> │ │ │ │ + beq 22d414 <__cxa_atexit@plt+0x2210c8> │ │ │ │ + ldr r7, [pc, #176] @ 22d454 <__cxa_atexit@plt+0x221108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2365e8 <__cxa_atexit@plt+0x22a29c> │ │ │ │ - ldr r9, [pc, #152] @ 236614 <__cxa_atexit@plt+0x22a2c8> │ │ │ │ + bcc 22d430 <__cxa_atexit@plt+0x2210e4> │ │ │ │ + ldr r9, [pc, #152] @ 22d45c <__cxa_atexit@plt+0x221110> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 236618 <__cxa_atexit@plt+0x22a2cc> │ │ │ │ + ldr lr, [pc, #148] @ 22d460 <__cxa_atexit@plt+0x221114> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #132] @ 23661c <__cxa_atexit@plt+0x22a2d0> │ │ │ │ + ldr sl, [pc, #132] @ 22d464 <__cxa_atexit@plt+0x221118> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -567460,100 +558134,100 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 236610 <__cxa_atexit@plt+0x22a2c4> │ │ │ │ + ldr r7, [pc, #32] @ 22d458 <__cxa_atexit@plt+0x22110c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r0, ror #29 │ │ │ │ - tsteq sp, r8, lsr r4 │ │ │ │ + @ instruction: 0x011f0098 │ │ │ │ + tsteq sp, r0, ror #30 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ - smlatteq sp, r0, r2, r2 │ │ │ │ + tsteq sp, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 2366c8 <__cxa_atexit@plt+0x22a37c> │ │ │ │ + ldr r7, [pc, #144] @ 22d510 <__cxa_atexit@plt+0x2211c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2366a8 <__cxa_atexit@plt+0x22a35c> │ │ │ │ - ldr r9, [pc, #116] @ 2366cc <__cxa_atexit@plt+0x22a380> │ │ │ │ + bcc 22d4f0 <__cxa_atexit@plt+0x2211a4> │ │ │ │ + ldr r9, [pc, #116] @ 22d514 <__cxa_atexit@plt+0x2211c8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 2366d0 <__cxa_atexit@plt+0x22a384> │ │ │ │ + ldr lr, [pc, #112] @ 22d518 <__cxa_atexit@plt+0x2211cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #96] @ 2366d4 <__cxa_atexit@plt+0x22a388> │ │ │ │ + ldr sl, [pc, #96] @ 22d51c <__cxa_atexit@plt+0x2211d0> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44]! @ 0x2c │ │ │ │ sub r7, r3, #23 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r7, [pc, #40] @ 2366d8 <__cxa_atexit@plt+0x22a38c> │ │ │ │ + ldr r7, [pc, #40] @ 22d520 <__cxa_atexit@plt+0x2211d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #28 │ │ │ │ + @ instruction: 0x011effbc │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ - tsteq sp, r8, ror r3 │ │ │ │ - tsteq sp, r4, lsr #4 │ │ │ │ + smlatbeq sp, r0, lr, sl │ │ │ │ + tsteq sp, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 236770 <__cxa_atexit@plt+0x22a424> │ │ │ │ - ldr r2, [pc, #152] @ 236798 <__cxa_atexit@plt+0x22a44c> │ │ │ │ + bhi 22d5b8 <__cxa_atexit@plt+0x22126c> │ │ │ │ + ldr r2, [pc, #152] @ 22d5e0 <__cxa_atexit@plt+0x221294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 23677c <__cxa_atexit@plt+0x22a430> │ │ │ │ - ldr r7, [pc, #128] @ 2367a0 <__cxa_atexit@plt+0x22a454> │ │ │ │ + bcc 22d5c4 <__cxa_atexit@plt+0x221278> │ │ │ │ + ldr r7, [pc, #128] @ 22d5e8 <__cxa_atexit@plt+0x22129c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 2367a4 <__cxa_atexit@plt+0x22a458> │ │ │ │ + ldr lr, [pc, #124] @ 22d5ec <__cxa_atexit@plt+0x2212a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 2367a8 <__cxa_atexit@plt+0x22a45c> │ │ │ │ + ldr r1, [pc, #120] @ 22d5f0 <__cxa_atexit@plt+0x2212a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 2367ac <__cxa_atexit@plt+0x22a460> │ │ │ │ + ldr r2, [pc, #104] @ 22d5f4 <__cxa_atexit@plt+0x2212a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -567561,464 +558235,464 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 23679c <__cxa_atexit@plt+0x22a450> │ │ │ │ + ldr r7, [pc, #24] @ 22d5e4 <__cxa_atexit@plt+0x221298> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror ip │ │ │ │ - tsteq sp, ip, lsr r2 │ │ │ │ + tstpeq lr, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, r4, ror #26 │ │ │ │ @ instruction: 0xffff3e04 │ │ │ │ @ instruction: 0xffff3d88 │ │ │ │ @ instruction: 0xffff3d18 │ │ │ │ - @ instruction: 0x011e6cf0 │ │ │ │ - @ instruction: 0x010d14bc │ │ │ │ + tstpeq lr, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + smlatteq sp, r4, pc, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2367f8 <__cxa_atexit@plt+0x22a4ac> │ │ │ │ - ldr r2, [pc, #48] @ 236804 <__cxa_atexit@plt+0x22a4b8> │ │ │ │ + bhi 22d640 <__cxa_atexit@plt+0x2212f4> │ │ │ │ + ldr r2, [pc, #48] @ 22d64c <__cxa_atexit@plt+0x221300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 236808 <__cxa_atexit@plt+0x22a4bc> │ │ │ │ + ldr r3, [pc, #40] @ 22d650 <__cxa_atexit@plt+0x221304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 23680c <__cxa_atexit@plt+0x22a4c0> │ │ │ │ + ldr r3, [pc, #32] @ 22d654 <__cxa_atexit@plt+0x221308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e6b9c │ │ │ │ - tsteq lr, r0, lsr #25 │ │ │ │ - tsteq lr, r8, lsl #23 │ │ │ │ + tstpeq lr, r4, asr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23684c <__cxa_atexit@plt+0x22a500> │ │ │ │ + bhi 22d694 <__cxa_atexit@plt+0x221348> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 236854 <__cxa_atexit@plt+0x22a508> │ │ │ │ + ldr r2, [pc, #32] @ 22d69c <__cxa_atexit@plt+0x221350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 236858 <__cxa_atexit@plt+0x22a50c> │ │ │ │ + ldr r5, [pc, #24] @ 22d6a0 <__cxa_atexit@plt+0x221354> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr fp │ │ │ │ - tsteq lr, r4, lsr fp │ │ │ │ + @ instruction: 0x011efcf4 │ │ │ │ + tstpeq lr, ip, ror #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2368ac <__cxa_atexit@plt+0x22a560> │ │ │ │ + bhi 22d6f4 <__cxa_atexit@plt+0x2213a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2368b4 <__cxa_atexit@plt+0x22a568> │ │ │ │ + ldr lr, [pc, #52] @ 22d6fc <__cxa_atexit@plt+0x2213b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2368b8 <__cxa_atexit@plt+0x22a56c> │ │ │ │ + ldr r0, [pc, #48] @ 22d700 <__cxa_atexit@plt+0x2213b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2368bc <__cxa_atexit@plt+0x22a570> │ │ │ │ + ldr r1, [pc, #40] @ 22d704 <__cxa_atexit@plt+0x2213b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e6af0 │ │ │ │ - tsteq lr, ip, ror #21 │ │ │ │ - @ instruction: 0x011e6b98 │ │ │ │ + tstpeq lr, r8, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2368f4 <__cxa_atexit@plt+0x22a5a8> │ │ │ │ + bhi 22d73c <__cxa_atexit@plt+0x2213f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2368fc <__cxa_atexit@plt+0x22a5b0> │ │ │ │ + ldr r1, [pc, #24] @ 22d744 <__cxa_atexit@plt+0x2213f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsl #21 │ │ │ │ + tstpeq lr, r4, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 236984 <__cxa_atexit@plt+0x22a638> │ │ │ │ + bhi 22d7cc <__cxa_atexit@plt+0x221480> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23698c <__cxa_atexit@plt+0x22a640> │ │ │ │ - ldr r1, [pc, #108] @ 2369a0 <__cxa_atexit@plt+0x22a654> │ │ │ │ + bcc 22d7d4 <__cxa_atexit@plt+0x221488> │ │ │ │ + ldr r1, [pc, #108] @ 22d7e8 <__cxa_atexit@plt+0x22149c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 2369a4 <__cxa_atexit@plt+0x22a658> │ │ │ │ + ldr r0, [pc, #104] @ 22d7ec <__cxa_atexit@plt+0x2214a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2369a8 <__cxa_atexit@plt+0x22a65c> │ │ │ │ + ldr r1, [pc, #76] @ 22d7f0 <__cxa_atexit@plt+0x2214a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2369ac <__cxa_atexit@plt+0x22a660> │ │ │ │ + ldr lr, [pc, #68] @ 22d7f4 <__cxa_atexit@plt+0x2214a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 236994 <__cxa_atexit@plt+0x22a648> │ │ │ │ + b 22d7dc <__cxa_atexit@plt+0x221490> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r4, lsr sl │ │ │ │ - tsteq lr, r0, lsr #20 │ │ │ │ - tsteq lr, r4, lsl #20 │ │ │ │ + tstpeq lr, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011efbd8 │ │ │ │ + @ instruction: 0x011efbbc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 236a3c <__cxa_atexit@plt+0x22a6f0> │ │ │ │ + bhi 22d884 <__cxa_atexit@plt+0x221538> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 236a44 <__cxa_atexit@plt+0x22a6f8> │ │ │ │ - ldr lr, [pc, #116] @ 236a58 <__cxa_atexit@plt+0x22a70c> │ │ │ │ + bcc 22d88c <__cxa_atexit@plt+0x221540> │ │ │ │ + ldr lr, [pc, #116] @ 22d8a0 <__cxa_atexit@plt+0x221554> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 236a5c <__cxa_atexit@plt+0x22a710> │ │ │ │ + ldr r0, [pc, #112] @ 22d8a4 <__cxa_atexit@plt+0x221558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 236a60 <__cxa_atexit@plt+0x22a714> │ │ │ │ + ldr r0, [pc, #80] @ 22d8a8 <__cxa_atexit@plt+0x22155c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 236a64 <__cxa_atexit@plt+0x22a718> │ │ │ │ + ldr lr, [pc, #72] @ 22d8ac <__cxa_atexit@plt+0x221560> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 236a4c <__cxa_atexit@plt+0x22a700> │ │ │ │ + b 22d894 <__cxa_atexit@plt+0x221548> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq lr, r4, lsl #19 │ │ │ │ - tsteq lr, ip, ror #18 │ │ │ │ - tsteq lr, r0, asr r9 │ │ │ │ + tstpeq lr, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 236ad8 <__cxa_atexit@plt+0x22a78c> │ │ │ │ - ldr lr, [pc, #92] @ 236ae8 <__cxa_atexit@plt+0x22a79c> │ │ │ │ + bcc 22d920 <__cxa_atexit@plt+0x2215d4> │ │ │ │ + ldr lr, [pc, #92] @ 22d930 <__cxa_atexit@plt+0x2215e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 236aec <__cxa_atexit@plt+0x22a7a0> │ │ │ │ + ldr r0, [pc, #64] @ 22d934 <__cxa_atexit@plt+0x2215e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 236af0 <__cxa_atexit@plt+0x22a7a4> │ │ │ │ + ldr lr, [pc, #56] @ 22d938 <__cxa_atexit@plt+0x2215ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x011e68d0 │ │ │ │ - @ instruction: 0x011e68b4 │ │ │ │ + tstpeq lr, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, ip, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236b54 <__cxa_atexit@plt+0x22a808> │ │ │ │ - ldr lr, [pc, #72] @ 236b64 <__cxa_atexit@plt+0x22a818> │ │ │ │ + bcc 22d99c <__cxa_atexit@plt+0x221650> │ │ │ │ + ldr lr, [pc, #72] @ 22d9ac <__cxa_atexit@plt+0x221660> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 236b68 <__cxa_atexit@plt+0x22a81c> │ │ │ │ + ldr lr, [pc, #48] @ 22d9b0 <__cxa_atexit@plt+0x221664> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r7, r4, sp, ror #12 │ │ │ │ + rscseq r0, r5, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 236c18 <__cxa_atexit@plt+0x22a8cc> │ │ │ │ + bhi 22da60 <__cxa_atexit@plt+0x221714> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 236c20 <__cxa_atexit@plt+0x22a8d4> │ │ │ │ - ldr r1, [pc, #164] @ 236c48 <__cxa_atexit@plt+0x22a8fc> │ │ │ │ + bcc 22da68 <__cxa_atexit@plt+0x22171c> │ │ │ │ + ldr r1, [pc, #164] @ 22da90 <__cxa_atexit@plt+0x221744> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 236c4c <__cxa_atexit@plt+0x22a900> │ │ │ │ + ldr r1, [pc, #156] @ 22da94 <__cxa_atexit@plt+0x221748> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 236c50 <__cxa_atexit@plt+0x22a904> │ │ │ │ + ldr r0, [pc, #140] @ 22da98 <__cxa_atexit@plt+0x22174c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 236c38 <__cxa_atexit@plt+0x22a8ec> │ │ │ │ - ldr lr, [pc, #116] @ 236c54 <__cxa_atexit@plt+0x22a908> │ │ │ │ + bcc 22da80 <__cxa_atexit@plt+0x221734> │ │ │ │ + ldr lr, [pc, #116] @ 22da9c <__cxa_atexit@plt+0x221750> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r9, #16]! │ │ │ │ - ldr lr, [pc, #92] @ 236c58 <__cxa_atexit@plt+0x22a90c> │ │ │ │ + ldr lr, [pc, #92] @ 22daa0 <__cxa_atexit@plt+0x221754> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 236c28 <__cxa_atexit@plt+0x22a8dc> │ │ │ │ + b 22da70 <__cxa_atexit@plt+0x221724> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr #15 │ │ │ │ - @ instruction: 0x011e67b8 │ │ │ │ - tsteq lr, r8, lsr #15 │ │ │ │ + tstpeq lr, r4, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r7, r4, r9, lsr #11 │ │ │ │ + rscseq r0, r5, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 236cc0 <__cxa_atexit@plt+0x22a974> │ │ │ │ - ldr r2, [pc, #76] @ 236cd0 <__cxa_atexit@plt+0x22a984> │ │ │ │ + bcc 22db08 <__cxa_atexit@plt+0x2217bc> │ │ │ │ + ldr r2, [pc, #76] @ 22db18 <__cxa_atexit@plt+0x2217cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 236cd4 <__cxa_atexit@plt+0x22a988> │ │ │ │ + ldr r1, [pc, #72] @ 22db1c <__cxa_atexit@plt+0x2217d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 236cd8 <__cxa_atexit@plt+0x22a98c> │ │ │ │ + ldr r2, [pc, #52] @ 22db20 <__cxa_atexit@plt+0x2217d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x011e66f4 │ │ │ │ - tsteq lr, r8, asr #13 │ │ │ │ - smlabbeq sp, ip, pc, r0 @ │ │ │ │ + tstpeq lr, ip, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010d9ab4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 236d7c <__cxa_atexit@plt+0x22aa30> │ │ │ │ - ldr r3, [pc, #132] @ 236d84 <__cxa_atexit@plt+0x22aa38> │ │ │ │ + bhi 22dbc4 <__cxa_atexit@plt+0x221878> │ │ │ │ + ldr r3, [pc, #132] @ 22dbcc <__cxa_atexit@plt+0x221880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r1, r2} │ │ │ │ str r0, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ tst r9, #3 │ │ │ │ - beq 236d64 <__cxa_atexit@plt+0x22aa18> │ │ │ │ - ldr r7, [pc, #88] @ 236d88 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ + beq 22dbac <__cxa_atexit@plt+0x221860> │ │ │ │ + ldr r7, [pc, #88] @ 22dbd0 <__cxa_atexit@plt+0x221884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 236d74 <__cxa_atexit@plt+0x22aa28> │ │ │ │ - b 236de8 <__cxa_atexit@plt+0x22aa9c> │ │ │ │ + beq 22dbbc <__cxa_atexit@plt+0x221870> │ │ │ │ + b 22dc30 <__cxa_atexit@plt+0x2218e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlatteq sp, r0, lr, r0 │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 236dd8 <__cxa_atexit@plt+0x22aa8c> │ │ │ │ + ldr lr, [pc, #40] @ 22dc20 <__cxa_atexit@plt+0x2218d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 236dd0 <__cxa_atexit@plt+0x22aa84> │ │ │ │ - b 236de8 <__cxa_atexit@plt+0x22aa9c> │ │ │ │ + beq 22dc18 <__cxa_atexit@plt+0x2218cc> │ │ │ │ + b 22dc30 <__cxa_atexit@plt+0x2218e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x010d0e90 │ │ │ │ + @ instruction: 0x010d99b8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 236eb0 <__cxa_atexit@plt+0x22ab64> │ │ │ │ + bcc 22dcf8 <__cxa_atexit@plt+0x2219ac> │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #180] @ 236ebc <__cxa_atexit@plt+0x22ab70> │ │ │ │ + ldr fp, [pc, #180] @ 22dd04 <__cxa_atexit@plt+0x2219b8> │ │ │ │ add fp, pc, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add ip, r5, #12 │ │ │ │ ldm ip, {r2, r7, ip} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ mov r3, r1 │ │ │ │ str fp, [r3, #4]! │ │ │ │ str lr, [r3, #8] │ │ │ │ - ldr lr, [pc, #140] @ 236ec0 <__cxa_atexit@plt+0x22ab74> │ │ │ │ + ldr lr, [pc, #140] @ 22dd08 <__cxa_atexit@plt+0x2219bc> │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - ldr r0, [pc, #128] @ 236ec4 <__cxa_atexit@plt+0x22ab78> │ │ │ │ + ldr r0, [pc, #128] @ 22dd0c <__cxa_atexit@plt+0x2219c0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr fp, [pc, #124] @ 236ec8 <__cxa_atexit@plt+0x22ab7c> │ │ │ │ + ldr fp, [pc, #124] @ 22dd10 <__cxa_atexit@plt+0x2219c4> │ │ │ │ add fp, pc, fp │ │ │ │ mov r2, r3 │ │ │ │ str r0, [r2, #12]! │ │ │ │ mov r0, r3 │ │ │ │ str fp, [r0, #28]! │ │ │ │ add fp, r3, #36 @ 0x24 │ │ │ │ stm fp, {r7, sl, lr} │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ str r9, [r3, #52] @ 0x34 │ │ │ │ add lr, r3, #56 @ 0x38 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ sub r7, r6, #27 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 236ea0 <__cxa_atexit@plt+0x22ab54> │ │ │ │ - ldr r3, [pc, #68] @ 236ecc <__cxa_atexit@plt+0x22ab80> │ │ │ │ + ble 22dce8 <__cxa_atexit@plt+0x22199c> │ │ │ │ + ldr r3, [pc, #68] @ 22dd14 <__cxa_atexit@plt+0x2219c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r3, [r1, #72] @ 0x48 │ │ │ │ str r7, [r1, #76] @ 0x4c │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ @@ -568030,519 +558704,519 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - tsteq sp, ip, lsr #20 │ │ │ │ + tsteq sp, r4, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 236f40 <__cxa_atexit@plt+0x22abf4> │ │ │ │ + bhi 22dd88 <__cxa_atexit@plt+0x221a3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 236f48 <__cxa_atexit@plt+0x22abfc> │ │ │ │ - ldr r1, [pc, #92] @ 236f64 <__cxa_atexit@plt+0x22ac18> │ │ │ │ + bcc 22dd90 <__cxa_atexit@plt+0x221a44> │ │ │ │ + ldr r1, [pc, #92] @ 22ddac <__cxa_atexit@plt+0x221a60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #88] @ 236f68 <__cxa_atexit@plt+0x22ac1c> │ │ │ │ + ldr r9, [pc, #88] @ 22ddb0 <__cxa_atexit@plt+0x221a64> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #84] @ 236f6c <__cxa_atexit@plt+0x22ac20> │ │ │ │ + ldr lr, [pc, #84] @ 22ddb4 <__cxa_atexit@plt+0x221a68> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #14 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ b f4ab60 <__cxa_atexit@plt+0xf3e814> │ │ │ │ mov r6, r3 │ │ │ │ - b 236f50 <__cxa_atexit@plt+0x22ac04> │ │ │ │ + b 22dd98 <__cxa_atexit@plt+0x221a4c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 236f60 <__cxa_atexit@plt+0x22ac14> │ │ │ │ + ldr r7, [pc, #8] @ 22dda8 <__cxa_atexit@plt+0x221a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlabteq sp, r8, sl, r1 │ │ │ │ + strdeq sl, [sp, -r0] │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - strdeq r0, [sp, -ip] │ │ │ │ + tsteq sp, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 236f9c <__cxa_atexit@plt+0x22ac50> │ │ │ │ + ldr r3, [pc, #24] @ 22dde4 <__cxa_atexit@plt+0x221a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 236fa0 <__cxa_atexit@plt+0x22ac54> │ │ │ │ + ldr r3, [pc, #16] @ 22dde8 <__cxa_atexit@plt+0x221a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b f44a58 <__cxa_atexit@plt+0xf3870c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x011e64f0 │ │ │ │ - smlabteq sp, r8, ip, r0 │ │ │ │ + tstpeq lr, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ + strdeq r9, [sp, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 236fc4 <__cxa_atexit@plt+0x22ac78> │ │ │ │ + ldr r3, [pc, #12] @ 22de0c <__cxa_atexit@plt+0x221ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlatbeq sp, r4, ip, r0 │ │ │ │ + smlabteq sp, ip, r7, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23700c <__cxa_atexit@plt+0x22acc0> │ │ │ │ + bcc 22de54 <__cxa_atexit@plt+0x221b08> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ 237018 <__cxa_atexit@plt+0x22accc> │ │ │ │ + ldr lr, [pc, #36] @ 22de60 <__cxa_atexit@plt+0x221b14> │ │ │ │ add lr, pc, lr │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - smlatteq sp, r4, r8, r1 │ │ │ │ + tsteq sp, ip, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23706c <__cxa_atexit@plt+0x22ad20> │ │ │ │ + bhi 22deb4 <__cxa_atexit@plt+0x221b68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 237074 <__cxa_atexit@plt+0x22ad28> │ │ │ │ + ldr r2, [pc, #52] @ 22debc <__cxa_atexit@plt+0x221b70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 237078 <__cxa_atexit@plt+0x22ad2c> │ │ │ │ + ldr r2, [pc, #44] @ 22dec0 <__cxa_atexit@plt+0x221b74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 23707c <__cxa_atexit@plt+0x22ad30> │ │ │ │ + ldr r2, [pc, #32] @ 22dec4 <__cxa_atexit@plt+0x221b78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsr r3 │ │ │ │ - tsteq lr, r8, lsr #6 │ │ │ │ - tsteq lr, r0, ror #7 │ │ │ │ + tstpeq lr, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, ror #9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ef598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2370d0 <__cxa_atexit@plt+0x22ad84> │ │ │ │ + bhi 22df18 <__cxa_atexit@plt+0x221bcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2370d8 <__cxa_atexit@plt+0x22ad8c> │ │ │ │ + ldr lr, [pc, #52] @ 22df20 <__cxa_atexit@plt+0x221bd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2370dc <__cxa_atexit@plt+0x22ad90> │ │ │ │ + ldr r0, [pc, #48] @ 22df24 <__cxa_atexit@plt+0x221bd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2370e0 <__cxa_atexit@plt+0x22ad94> │ │ │ │ + ldr r1, [pc, #40] @ 22df28 <__cxa_atexit@plt+0x221bdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, asr #5 │ │ │ │ - tsteq lr, r8, asr #5 │ │ │ │ - tsteq lr, r4, ror r3 │ │ │ │ + tstpeq lr, r4, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, lsl #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 237118 <__cxa_atexit@plt+0x22adcc> │ │ │ │ + bhi 22df60 <__cxa_atexit@plt+0x221c14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 237120 <__cxa_atexit@plt+0x22add4> │ │ │ │ + ldr r1, [pc, #24] @ 22df68 <__cxa_atexit@plt+0x221c1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #4 │ │ │ │ + tstpeq lr, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2371a8 <__cxa_atexit@plt+0x22ae5c> │ │ │ │ + bhi 22dff0 <__cxa_atexit@plt+0x221ca4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2371b0 <__cxa_atexit@plt+0x22ae64> │ │ │ │ - ldr r1, [pc, #108] @ 2371c4 <__cxa_atexit@plt+0x22ae78> │ │ │ │ + bcc 22dff8 <__cxa_atexit@plt+0x221cac> │ │ │ │ + ldr r1, [pc, #108] @ 22e00c <__cxa_atexit@plt+0x221cc0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 2371c8 <__cxa_atexit@plt+0x22ae7c> │ │ │ │ + ldr r0, [pc, #104] @ 22e010 <__cxa_atexit@plt+0x221cc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2371cc <__cxa_atexit@plt+0x22ae80> │ │ │ │ + ldr r1, [pc, #76] @ 22e014 <__cxa_atexit@plt+0x221cc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2371d0 <__cxa_atexit@plt+0x22ae84> │ │ │ │ + ldr lr, [pc, #68] @ 22e018 <__cxa_atexit@plt+0x221ccc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 2371b8 <__cxa_atexit@plt+0x22ae6c> │ │ │ │ + b 22e000 <__cxa_atexit@plt+0x221cb4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r0, lsl r2 │ │ │ │ - @ instruction: 0x011e61fc │ │ │ │ - tsteq lr, r0, ror #3 │ │ │ │ - strdeq r1, [sp, -ip] │ │ │ │ + tstpeq lr, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ef3b4 │ │ │ │ + @ instruction: 0x011ef398 │ │ │ │ + tsteq sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 2372a4 <__cxa_atexit@plt+0x22af58> │ │ │ │ - ldr lr, [pc, #204] @ 2372c0 <__cxa_atexit@plt+0x22af74> │ │ │ │ + bhi 22e0ec <__cxa_atexit@plt+0x221da0> │ │ │ │ + ldr lr, [pc, #204] @ 22e108 <__cxa_atexit@plt+0x221dbc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 237298 <__cxa_atexit@plt+0x22af4c> │ │ │ │ + beq 22e0e0 <__cxa_atexit@plt+0x221d94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2372ac <__cxa_atexit@plt+0x22af60> │ │ │ │ + bcc 22e0f4 <__cxa_atexit@plt+0x221da8> │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r1, r3, #6 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #108] @ 2372c4 <__cxa_atexit@plt+0x22af78> │ │ │ │ + ldr r1, [pc, #108] @ 22e10c <__cxa_atexit@plt+0x221dc0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #100] @ 2372c8 <__cxa_atexit@plt+0x22af7c> │ │ │ │ + ldr r1, [pc, #100] @ 22e110 <__cxa_atexit@plt+0x221dc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #92] @ 2372cc <__cxa_atexit@plt+0x22af80> │ │ │ │ + ldr ip, [pc, #92] @ 22e114 <__cxa_atexit@plt+0x221dc8> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq lr, r8, lsl r1 │ │ │ │ - ldrsheq r6, [lr, -ip] │ │ │ │ - tsteq sp, r0, lsl #12 │ │ │ │ + @ instruction: 0x011ef2d0 │ │ │ │ + @ instruction: 0x011ef2b4 │ │ │ │ + tsteq sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 237358 <__cxa_atexit@plt+0x22b00c> │ │ │ │ + bcc 22e1a0 <__cxa_atexit@plt+0x221e54> │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ sub r1, r6, #6 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - ldr r0, [pc, #72] @ 237364 <__cxa_atexit@plt+0x22b018> │ │ │ │ + ldr r0, [pc, #72] @ 22e1ac <__cxa_atexit@plt+0x221e60> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 237368 <__cxa_atexit@plt+0x22b01c> │ │ │ │ + ldr r0, [pc, #64] @ 22e1b0 <__cxa_atexit@plt+0x221e64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #56] @ 23736c <__cxa_atexit@plt+0x22b020> │ │ │ │ + ldr r1, [pc, #56] @ 22e1b4 <__cxa_atexit@plt+0x221e68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - tsteq lr, r4, asr r0 │ │ │ │ - tsteq lr, r8, lsr r0 │ │ │ │ - tsteq sp, ip, asr r5 │ │ │ │ + tstpeq lr, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ef1f0 │ │ │ │ + smlabbeq sp, r4, r0, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2373d4 <__cxa_atexit@plt+0x22b088> │ │ │ │ - ldr sl, [pc, #72] @ 2373e4 <__cxa_atexit@plt+0x22b098> │ │ │ │ + bcc 22e21c <__cxa_atexit@plt+0x221ed0> │ │ │ │ + ldr sl, [pc, #72] @ 22e22c <__cxa_atexit@plt+0x221ee0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 2373e8 <__cxa_atexit@plt+0x22b09c> │ │ │ │ + ldr lr, [pc, #52] @ 22e230 <__cxa_atexit@plt+0x221ee4> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldrsbteq r6, [r4], #222 @ 0xde │ │ │ │ - smlatteq sp, r4, r4, r1 │ │ │ │ + rscseq pc, r4, r9, lsl #29 │ │ │ │ + tsteq sp, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23749c <__cxa_atexit@plt+0x22b150> │ │ │ │ + bhi 22e2e4 <__cxa_atexit@plt+0x221f98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2374a4 <__cxa_atexit@plt+0x22b158> │ │ │ │ - ldr r1, [pc, #164] @ 2374cc <__cxa_atexit@plt+0x22b180> │ │ │ │ + bcc 22e2ec <__cxa_atexit@plt+0x221fa0> │ │ │ │ + ldr r1, [pc, #164] @ 22e314 <__cxa_atexit@plt+0x221fc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 2374d0 <__cxa_atexit@plt+0x22b184> │ │ │ │ + ldr r1, [pc, #156] @ 22e318 <__cxa_atexit@plt+0x221fcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 2374d4 <__cxa_atexit@plt+0x22b188> │ │ │ │ + ldr r0, [pc, #140] @ 22e31c <__cxa_atexit@plt+0x221fd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2374bc <__cxa_atexit@plt+0x22b170> │ │ │ │ - ldr sl, [pc, #116] @ 2374d8 <__cxa_atexit@plt+0x22b18c> │ │ │ │ + bcc 22e304 <__cxa_atexit@plt+0x221fb8> │ │ │ │ + ldr sl, [pc, #116] @ 22e320 <__cxa_atexit@plt+0x221fd4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 2374dc <__cxa_atexit@plt+0x22b190> │ │ │ │ + ldr lr, [pc, #96] @ 22e324 <__cxa_atexit@plt+0x221fd8> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 2374ac <__cxa_atexit@plt+0x22b160> │ │ │ │ + b 22e2f4 <__cxa_atexit@plt+0x221fa8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #30 │ │ │ │ - tsteq lr, r4, lsr pc │ │ │ │ - tsteq lr, r4, lsr #30 │ │ │ │ + tstpeq lr, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, ip, ror #1 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq pc, [lr, -ip] @ │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - rscseq r6, r4, r6, lsl sp │ │ │ │ - smlatteq sp, ip, r3, r1 │ │ │ │ + rscseq pc, r4, r1, asr #27 │ │ │ │ + tsteq sp, r4, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 237548 <__cxa_atexit@plt+0x22b1fc> │ │ │ │ - ldr r2, [pc, #76] @ 237558 <__cxa_atexit@plt+0x22b20c> │ │ │ │ + bcc 22e390 <__cxa_atexit@plt+0x222044> │ │ │ │ + ldr r2, [pc, #76] @ 22e3a0 <__cxa_atexit@plt+0x222054> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23755c <__cxa_atexit@plt+0x22b210> │ │ │ │ + ldr r1, [pc, #72] @ 22e3a4 <__cxa_atexit@plt+0x222058> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 237560 <__cxa_atexit@plt+0x22b214> │ │ │ │ + ldr r2, [pc, #52] @ 22e3a8 <__cxa_atexit@plt+0x22205c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq lr, ip, ror #28 │ │ │ │ - tsteq lr, r0, asr #28 │ │ │ │ - @ instruction: 0x010d1398 │ │ │ │ + tstpeq lr, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011eeff8 │ │ │ │ + smlabteq sp, r0, lr, r9 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #56 @ 0x38 │ │ │ │ cmp r7, lr │ │ │ │ - bcc 23760c <__cxa_atexit@plt+0x22b2c0> │ │ │ │ - ldr ip, [pc, #156] @ 237628 <__cxa_atexit@plt+0x22b2dc> │ │ │ │ + bcc 22e454 <__cxa_atexit@plt+0x222108> │ │ │ │ + ldr ip, [pc, #156] @ 22e470 <__cxa_atexit@plt+0x222124> │ │ │ │ add ip, pc, ip │ │ │ │ add r7, sl, #3 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #144] @ 23762c <__cxa_atexit@plt+0x22b2e0> │ │ │ │ + ldr sl, [pc, #144] @ 22e474 <__cxa_atexit@plt+0x222128> │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, r6 │ │ │ │ str ip, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r2, r3 │ │ │ │ str sl, [r2, #12]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #112] @ 237630 <__cxa_atexit@plt+0x22b2e4> │ │ │ │ + ldr r7, [pc, #112] @ 22e478 <__cxa_atexit@plt+0x22212c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44]! @ 0x2c │ │ │ │ sub r7, lr, #23 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 237600 <__cxa_atexit@plt+0x22b2b4> │ │ │ │ - ldr r0, [pc, #76] @ 237634 <__cxa_atexit@plt+0x22b2e8> │ │ │ │ + ble 22e448 <__cxa_atexit@plt+0x2220fc> │ │ │ │ + ldr r0, [pc, #76] @ 22e47c <__cxa_atexit@plt+0x222130> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r5] │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ sub r7, lr, #3 │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 237638 <__cxa_atexit@plt+0x22b2ec> │ │ │ │ + ldr r7, [pc, #36] @ 22e480 <__cxa_atexit@plt+0x222134> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tsteq sp, r4, lsl r4 │ │ │ │ - smlabteq sp, r0, r2, r1 │ │ │ │ + tsteq sp, ip, lsr pc │ │ │ │ + smlatteq sp, r8, sp, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2376fc <__cxa_atexit@plt+0x22b3b0> │ │ │ │ - ldr r2, [pc, #196] @ 237728 <__cxa_atexit@plt+0x22b3dc> │ │ │ │ + bhi 22e544 <__cxa_atexit@plt+0x2221f8> │ │ │ │ + ldr r2, [pc, #196] @ 22e570 <__cxa_atexit@plt+0x222224> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 2376ec <__cxa_atexit@plt+0x22b3a0> │ │ │ │ - ldr r7, [pc, #176] @ 23772c <__cxa_atexit@plt+0x22b3e0> │ │ │ │ + beq 22e534 <__cxa_atexit@plt+0x2221e8> │ │ │ │ + ldr r7, [pc, #176] @ 22e574 <__cxa_atexit@plt+0x222228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 237708 <__cxa_atexit@plt+0x22b3bc> │ │ │ │ - ldr r9, [pc, #152] @ 237734 <__cxa_atexit@plt+0x22b3e8> │ │ │ │ + bcc 22e550 <__cxa_atexit@plt+0x222204> │ │ │ │ + ldr r9, [pc, #152] @ 22e57c <__cxa_atexit@plt+0x222230> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 237738 <__cxa_atexit@plt+0x22b3ec> │ │ │ │ + ldr lr, [pc, #148] @ 22e580 <__cxa_atexit@plt+0x222234> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #132] @ 23773c <__cxa_atexit@plt+0x22b3f0> │ │ │ │ + ldr sl, [pc, #132] @ 22e584 <__cxa_atexit@plt+0x222238> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -568556,100 +559230,100 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 237730 <__cxa_atexit@plt+0x22b3e4> │ │ │ │ + ldr r7, [pc, #32] @ 22e578 <__cxa_atexit@plt+0x22222c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r0, asr #27 │ │ │ │ - tsteq sp, r8, lsl r3 │ │ │ │ + tsteq lr, r8, ror pc │ │ │ │ + tsteq sp, r0, asr #28 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - smlabteq sp, r0, r1, r1 │ │ │ │ + smlatteq sp, r8, ip, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 2377e8 <__cxa_atexit@plt+0x22b49c> │ │ │ │ + ldr r7, [pc, #144] @ 22e630 <__cxa_atexit@plt+0x2222e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2377c8 <__cxa_atexit@plt+0x22b47c> │ │ │ │ - ldr r9, [pc, #116] @ 2377ec <__cxa_atexit@plt+0x22b4a0> │ │ │ │ + bcc 22e610 <__cxa_atexit@plt+0x2222c4> │ │ │ │ + ldr r9, [pc, #116] @ 22e634 <__cxa_atexit@plt+0x2222e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 2377f0 <__cxa_atexit@plt+0x22b4a4> │ │ │ │ + ldr lr, [pc, #112] @ 22e638 <__cxa_atexit@plt+0x2222ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #96] @ 2377f4 <__cxa_atexit@plt+0x22b4a8> │ │ │ │ + ldr sl, [pc, #96] @ 22e63c <__cxa_atexit@plt+0x2222f0> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44]! @ 0x2c │ │ │ │ sub r7, r3, #23 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r7, [pc, #40] @ 2377f8 <__cxa_atexit@plt+0x22b4ac> │ │ │ │ + ldr r7, [pc, #40] @ 22e640 <__cxa_atexit@plt+0x2222f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror #25 │ │ │ │ + @ instruction: 0x011eee9c │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - tsteq sp, r8, asr r2 │ │ │ │ - tsteq sp, r4, lsl #2 │ │ │ │ + smlabbeq sp, r0, sp, r9 │ │ │ │ + tsteq sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237890 <__cxa_atexit@plt+0x22b544> │ │ │ │ - ldr r2, [pc, #152] @ 2378b8 <__cxa_atexit@plt+0x22b56c> │ │ │ │ + bhi 22e6d8 <__cxa_atexit@plt+0x22238c> │ │ │ │ + ldr r2, [pc, #152] @ 22e700 <__cxa_atexit@plt+0x2223b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 23789c <__cxa_atexit@plt+0x22b550> │ │ │ │ - ldr r7, [pc, #128] @ 2378c0 <__cxa_atexit@plt+0x22b574> │ │ │ │ + bcc 22e6e4 <__cxa_atexit@plt+0x222398> │ │ │ │ + ldr r7, [pc, #128] @ 22e708 <__cxa_atexit@plt+0x2223bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 2378c4 <__cxa_atexit@plt+0x22b578> │ │ │ │ + ldr lr, [pc, #124] @ 22e70c <__cxa_atexit@plt+0x2223c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 2378c8 <__cxa_atexit@plt+0x22b57c> │ │ │ │ + ldr r1, [pc, #120] @ 22e710 <__cxa_atexit@plt+0x2223c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 2378cc <__cxa_atexit@plt+0x22b580> │ │ │ │ + ldr r2, [pc, #104] @ 22e714 <__cxa_atexit@plt+0x2223c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -568657,744 +559331,744 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2378bc <__cxa_atexit@plt+0x22b570> │ │ │ │ + ldr r7, [pc, #24] @ 22e704 <__cxa_atexit@plt+0x2223b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, asr fp │ │ │ │ - @ instruction: 0x010d1194 │ │ │ │ + tsteq lr, r8, lsl #26 │ │ │ │ + @ instruction: 0x010d9cbc │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r0, r0, r4, ror pc │ │ │ │ andeq r0, r0, r4, lsl #30 │ │ │ │ - @ instruction: 0x011e5bd0 │ │ │ │ - @ instruction: 0x010d039c │ │ │ │ + tsteq lr, r8, lsl #27 │ │ │ │ + smlabteq sp, r4, lr, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237918 <__cxa_atexit@plt+0x22b5cc> │ │ │ │ - ldr r2, [pc, #48] @ 237924 <__cxa_atexit@plt+0x22b5d8> │ │ │ │ + bhi 22e760 <__cxa_atexit@plt+0x222414> │ │ │ │ + ldr r2, [pc, #48] @ 22e76c <__cxa_atexit@plt+0x222420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 237928 <__cxa_atexit@plt+0x22b5dc> │ │ │ │ + ldr r3, [pc, #40] @ 22e770 <__cxa_atexit@plt+0x222424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 23792c <__cxa_atexit@plt+0x22b5e0> │ │ │ │ + ldr r3, [pc, #32] @ 22e774 <__cxa_atexit@plt+0x222428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror sl │ │ │ │ - tsteq lr, r0, lsl #23 │ │ │ │ - tsteq lr, r8, ror #20 │ │ │ │ + tsteq lr, r4, lsr ip │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ + tsteq lr, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23796c <__cxa_atexit@plt+0x22b620> │ │ │ │ + bhi 22e7b4 <__cxa_atexit@plt+0x222468> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 237974 <__cxa_atexit@plt+0x22b628> │ │ │ │ + ldr r2, [pc, #32] @ 22e7bc <__cxa_atexit@plt+0x222470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 237978 <__cxa_atexit@plt+0x22b62c> │ │ │ │ + ldr r5, [pc, #24] @ 22e7c0 <__cxa_atexit@plt+0x222474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsl sl │ │ │ │ - tsteq lr, r4, lsl sl │ │ │ │ + @ instruction: 0x011eebd4 │ │ │ │ + tsteq lr, ip, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2379cc <__cxa_atexit@plt+0x22b680> │ │ │ │ + bhi 22e814 <__cxa_atexit@plt+0x2224c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2379d4 <__cxa_atexit@plt+0x22b688> │ │ │ │ + ldr lr, [pc, #52] @ 22e81c <__cxa_atexit@plt+0x2224d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2379d8 <__cxa_atexit@plt+0x22b68c> │ │ │ │ + ldr r0, [pc, #48] @ 22e820 <__cxa_atexit@plt+0x2224d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2379dc <__cxa_atexit@plt+0x22b690> │ │ │ │ + ldr r1, [pc, #40] @ 22e824 <__cxa_atexit@plt+0x2224d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e59d0 │ │ │ │ - tsteq lr, ip, asr #19 │ │ │ │ - tsteq lr, r8, ror sl │ │ │ │ + tsteq lr, r8, lsl #23 │ │ │ │ + tsteq lr, r4, lsl #23 │ │ │ │ + tsteq lr, r0, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 237a14 <__cxa_atexit@plt+0x22b6c8> │ │ │ │ + bhi 22e85c <__cxa_atexit@plt+0x222510> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 237a1c <__cxa_atexit@plt+0x22b6d0> │ │ │ │ + ldr r1, [pc, #24] @ 22e864 <__cxa_atexit@plt+0x222518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror #18 │ │ │ │ + tsteq lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237aa4 <__cxa_atexit@plt+0x22b758> │ │ │ │ + bhi 22e8ec <__cxa_atexit@plt+0x2225a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237aac <__cxa_atexit@plt+0x22b760> │ │ │ │ - ldr r1, [pc, #108] @ 237ac0 <__cxa_atexit@plt+0x22b774> │ │ │ │ + bcc 22e8f4 <__cxa_atexit@plt+0x2225a8> │ │ │ │ + ldr r1, [pc, #108] @ 22e908 <__cxa_atexit@plt+0x2225bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 237ac4 <__cxa_atexit@plt+0x22b778> │ │ │ │ + ldr r0, [pc, #104] @ 22e90c <__cxa_atexit@plt+0x2225c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 237ac8 <__cxa_atexit@plt+0x22b77c> │ │ │ │ + ldr r1, [pc, #76] @ 22e910 <__cxa_atexit@plt+0x2225c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 237acc <__cxa_atexit@plt+0x22b780> │ │ │ │ + ldr lr, [pc, #68] @ 22e914 <__cxa_atexit@plt+0x2225c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 237ab4 <__cxa_atexit@plt+0x22b768> │ │ │ │ + b 22e8fc <__cxa_atexit@plt+0x2225b0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r4, lsl r9 │ │ │ │ - tsteq lr, r0, lsl #18 │ │ │ │ - tsteq lr, r4, ror #17 │ │ │ │ + tsteq lr, ip, asr #21 │ │ │ │ + @ instruction: 0x011eeab8 │ │ │ │ + @ instruction: 0x011eea9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237b5c <__cxa_atexit@plt+0x22b810> │ │ │ │ + bhi 22e9a4 <__cxa_atexit@plt+0x222658> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237b64 <__cxa_atexit@plt+0x22b818> │ │ │ │ - ldr lr, [pc, #116] @ 237b78 <__cxa_atexit@plt+0x22b82c> │ │ │ │ + bcc 22e9ac <__cxa_atexit@plt+0x222660> │ │ │ │ + ldr lr, [pc, #116] @ 22e9c0 <__cxa_atexit@plt+0x222674> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 237b7c <__cxa_atexit@plt+0x22b830> │ │ │ │ + ldr r0, [pc, #112] @ 22e9c4 <__cxa_atexit@plt+0x222678> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 237b80 <__cxa_atexit@plt+0x22b834> │ │ │ │ + ldr r0, [pc, #80] @ 22e9c8 <__cxa_atexit@plt+0x22267c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 237b84 <__cxa_atexit@plt+0x22b838> │ │ │ │ + ldr lr, [pc, #72] @ 22e9cc <__cxa_atexit@plt+0x222680> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 237b6c <__cxa_atexit@plt+0x22b820> │ │ │ │ + b 22e9b4 <__cxa_atexit@plt+0x222668> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq lr, r4, ror #16 │ │ │ │ - tsteq lr, ip, asr #16 │ │ │ │ - tsteq lr, r0, lsr r8 │ │ │ │ + tsteq lr, ip, lsl sl │ │ │ │ + tsteq lr, r4, lsl #20 │ │ │ │ + tsteq lr, r8, ror #19 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237c14 <__cxa_atexit@plt+0x22b8c8> │ │ │ │ + bhi 22ea5c <__cxa_atexit@plt+0x222710> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237c1c <__cxa_atexit@plt+0x22b8d0> │ │ │ │ - ldr lr, [pc, #116] @ 237c30 <__cxa_atexit@plt+0x22b8e4> │ │ │ │ + bcc 22ea64 <__cxa_atexit@plt+0x222718> │ │ │ │ + ldr lr, [pc, #116] @ 22ea78 <__cxa_atexit@plt+0x22272c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 237c34 <__cxa_atexit@plt+0x22b8e8> │ │ │ │ + ldr r0, [pc, #112] @ 22ea7c <__cxa_atexit@plt+0x222730> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 237c38 <__cxa_atexit@plt+0x22b8ec> │ │ │ │ + ldr r0, [pc, #80] @ 22ea80 <__cxa_atexit@plt+0x222734> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 237c3c <__cxa_atexit@plt+0x22b8f0> │ │ │ │ + ldr lr, [pc, #72] @ 22ea84 <__cxa_atexit@plt+0x222738> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 237c24 <__cxa_atexit@plt+0x22b8d8> │ │ │ │ + b 22ea6c <__cxa_atexit@plt+0x222720> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq lr, ip, lsr #15 │ │ │ │ - @ instruction: 0x011e5794 │ │ │ │ - tsteq lr, r8, ror r7 │ │ │ │ + tsteq lr, r4, ror #18 │ │ │ │ + tsteq lr, ip, asr #18 │ │ │ │ + tsteq lr, r0, lsr r9 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov lr, r6 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 237d3c <__cxa_atexit@plt+0x22b9f0> │ │ │ │ + bhi 22eb84 <__cxa_atexit@plt+0x222838> │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r8, lr, #32 │ │ │ │ cmp r9, r8 │ │ │ │ - bcc 237d44 <__cxa_atexit@plt+0x22b9f8> │ │ │ │ + bcc 22eb8c <__cxa_atexit@plt+0x222840> │ │ │ │ stm sp, {r0, r4, fp} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add ip, r7, #20 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r4, [pc, #232] @ 237d74 <__cxa_atexit@plt+0x22ba28> │ │ │ │ + ldr r4, [pc, #232] @ 22ebbc <__cxa_atexit@plt+0x222870> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr fp, [pc, #228] @ 237d78 <__cxa_atexit@plt+0x22ba2c> │ │ │ │ + ldr fp, [pc, #228] @ 22ebc0 <__cxa_atexit@plt+0x222874> │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, lr │ │ │ │ str fp, [r6, #4]! │ │ │ │ stmdb r5, {r4, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r1, sl, ip} │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 237ce0 <__cxa_atexit@plt+0x22b994> │ │ │ │ + beq 22eb28 <__cxa_atexit@plt+0x2227dc> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, lr, #44 @ 0x2c │ │ │ │ cmp r0, #2 │ │ │ │ - bne 237cf8 <__cxa_atexit@plt+0x22b9ac> │ │ │ │ + bne 22eb40 <__cxa_atexit@plt+0x2227f4> │ │ │ │ cmp r9, r2 │ │ │ │ - bcc 237d58 <__cxa_atexit@plt+0x22ba0c> │ │ │ │ - ldr r8, [pc, #172] @ 237d88 <__cxa_atexit@plt+0x22ba3c> │ │ │ │ + bcc 22eba0 <__cxa_atexit@plt+0x222854> │ │ │ │ + ldr r8, [pc, #172] @ 22ebd0 <__cxa_atexit@plt+0x222884> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 237d08 <__cxa_atexit@plt+0x22b9bc> │ │ │ │ + b 22eb50 <__cxa_atexit@plt+0x222804> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ cmp r9, r2 │ │ │ │ - bcc 237d58 <__cxa_atexit@plt+0x22ba0c> │ │ │ │ - ldr r8, [pc, #116] @ 237d7c <__cxa_atexit@plt+0x22ba30> │ │ │ │ + bcc 22eba0 <__cxa_atexit@plt+0x222854> │ │ │ │ + ldr r8, [pc, #116] @ 22ebc4 <__cxa_atexit@plt+0x222878> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #112] @ 237d80 <__cxa_atexit@plt+0x22ba34> │ │ │ │ + ldr r0, [pc, #112] @ 22ebc8 <__cxa_atexit@plt+0x22287c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r3, [pc, #104] @ 237d84 <__cxa_atexit@plt+0x22ba38> │ │ │ │ + ldr r3, [pc, #104] @ 22ebcc <__cxa_atexit@plt+0x222880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [lr, #36] @ 0x24 │ │ │ │ str r0, [lr, #40] @ 0x28 │ │ │ │ str r1, [lr, #44] @ 0x2c │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r8, lr │ │ │ │ - b 237d4c <__cxa_atexit@plt+0x22ba00> │ │ │ │ + b 22eb94 <__cxa_atexit@plt+0x222848> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq r6, r4, r4, lsr sl │ │ │ │ - tsteq lr, ip, ror #12 │ │ │ │ - tsteq lr, r0, asr r6 │ │ │ │ - rscseq r6, r4, r8, ror r9 │ │ │ │ + ldrsbteq pc, [r4], #175 @ 0xaf @ │ │ │ │ + tsteq lr, r4, lsr #16 │ │ │ │ + tsteq lr, r8, lsl #16 │ │ │ │ + rscseq pc, r4, r3, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 237dc4 <__cxa_atexit@plt+0x22ba78> │ │ │ │ + bne 22ec0c <__cxa_atexit@plt+0x2228c0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237e00 <__cxa_atexit@plt+0x22bab4> │ │ │ │ - ldr r8, [pc, #88] @ 237e18 <__cxa_atexit@plt+0x22bacc> │ │ │ │ + bcc 22ec48 <__cxa_atexit@plt+0x2228fc> │ │ │ │ + ldr r8, [pc, #88] @ 22ec60 <__cxa_atexit@plt+0x222914> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 237dd4 <__cxa_atexit@plt+0x22ba88> │ │ │ │ + b 22ec1c <__cxa_atexit@plt+0x2228d0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237e00 <__cxa_atexit@plt+0x22bab4> │ │ │ │ - ldr r8, [pc, #56] @ 237e0c <__cxa_atexit@plt+0x22bac0> │ │ │ │ + bcc 22ec48 <__cxa_atexit@plt+0x2228fc> │ │ │ │ + ldr r8, [pc, #56] @ 22ec54 <__cxa_atexit@plt+0x222908> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #52] @ 237e10 <__cxa_atexit@plt+0x22bac4> │ │ │ │ + ldr r1, [pc, #52] @ 22ec58 <__cxa_atexit@plt+0x22290c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 237e14 <__cxa_atexit@plt+0x22bac8> │ │ │ │ + ldr r0, [pc, #44] @ 22ec5c <__cxa_atexit@plt+0x222910> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - rscseq r6, r4, r8, ror #18 │ │ │ │ - tsteq lr, r0, lsr #11 │ │ │ │ - tsteq lr, r4, lsl #11 │ │ │ │ - smlalseq r6, r4, r4, r8 │ │ │ │ + rscseq pc, r4, r3, lsl sl @ │ │ │ │ + tsteq lr, r8, asr r7 │ │ │ │ + tsteq lr, ip, lsr r7 │ │ │ │ + rscseq pc, r4, pc, lsr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 237e7c <__cxa_atexit@plt+0x22bb30> │ │ │ │ - ldr lr, [pc, #72] @ 237e8c <__cxa_atexit@plt+0x22bb40> │ │ │ │ + bcc 22ecc4 <__cxa_atexit@plt+0x222978> │ │ │ │ + ldr lr, [pc, #72] @ 22ecd4 <__cxa_atexit@plt+0x222988> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add ip, r7, #11 │ │ │ │ ldm ip, {r0, r3, sl, ip} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 237e90 <__cxa_atexit@plt+0x22bb44> │ │ │ │ + ldr lr, [pc, #48] @ 22ecd8 <__cxa_atexit@plt+0x22298c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldrshteq r6, [r4], #64 @ 0x40 │ │ │ │ + smlalseq pc, r4, fp, r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 237ef8 <__cxa_atexit@plt+0x22bbac> │ │ │ │ + bhi 22ed40 <__cxa_atexit@plt+0x2229f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237f04 <__cxa_atexit@plt+0x22bbb8> │ │ │ │ - ldr r1, [pc, #80] @ 237f14 <__cxa_atexit@plt+0x22bbc8> │ │ │ │ + bcc 22ed4c <__cxa_atexit@plt+0x222a00> │ │ │ │ + ldr r1, [pc, #80] @ 22ed5c <__cxa_atexit@plt+0x222a10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 237f18 <__cxa_atexit@plt+0x22bbcc> │ │ │ │ + ldr r5, [pc, #72] @ 22ed60 <__cxa_atexit@plt+0x222a14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 237f1c <__cxa_atexit@plt+0x22bbd0> │ │ │ │ + ldr r0, [pc, #56] @ 22ed64 <__cxa_atexit@plt+0x222a18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #9 │ │ │ │ - @ instruction: 0x011e5498 │ │ │ │ - tsteq lr, r8, lsl #9 │ │ │ │ + tsteq lr, r4, ror #12 │ │ │ │ + tsteq lr, r0, asr r6 │ │ │ │ + tsteq lr, r0, asr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 237fa4 <__cxa_atexit@plt+0x22bc58> │ │ │ │ + bhi 22edec <__cxa_atexit@plt+0x222aa0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 237fac <__cxa_atexit@plt+0x22bc60> │ │ │ │ - ldr r1, [pc, #108] @ 237fc0 <__cxa_atexit@plt+0x22bc74> │ │ │ │ + bcc 22edf4 <__cxa_atexit@plt+0x222aa8> │ │ │ │ + ldr r1, [pc, #108] @ 22ee08 <__cxa_atexit@plt+0x222abc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 237fc4 <__cxa_atexit@plt+0x22bc78> │ │ │ │ + ldr r0, [pc, #104] @ 22ee0c <__cxa_atexit@plt+0x222ac0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 237fc8 <__cxa_atexit@plt+0x22bc7c> │ │ │ │ + ldr r1, [pc, #76] @ 22ee10 <__cxa_atexit@plt+0x222ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 237fcc <__cxa_atexit@plt+0x22bc80> │ │ │ │ + ldr lr, [pc, #68] @ 22ee14 <__cxa_atexit@plt+0x222ac8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 237fb4 <__cxa_atexit@plt+0x22bc68> │ │ │ │ + b 22edfc <__cxa_atexit@plt+0x222ab0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r4, lsl r4 │ │ │ │ - tsteq lr, r0, lsl #8 │ │ │ │ - tsteq lr, r4, ror #7 │ │ │ │ + tsteq lr, ip, asr #11 │ │ │ │ + @ instruction: 0x011ee5b8 │ │ │ │ + @ instruction: 0x011ee59c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23805c <__cxa_atexit@plt+0x22bd10> │ │ │ │ + bhi 22eea4 <__cxa_atexit@plt+0x222b58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 238064 <__cxa_atexit@plt+0x22bd18> │ │ │ │ - ldr lr, [pc, #116] @ 238078 <__cxa_atexit@plt+0x22bd2c> │ │ │ │ + bcc 22eeac <__cxa_atexit@plt+0x222b60> │ │ │ │ + ldr lr, [pc, #116] @ 22eec0 <__cxa_atexit@plt+0x222b74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 23807c <__cxa_atexit@plt+0x22bd30> │ │ │ │ + ldr r0, [pc, #112] @ 22eec4 <__cxa_atexit@plt+0x222b78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 238080 <__cxa_atexit@plt+0x22bd34> │ │ │ │ + ldr r0, [pc, #80] @ 22eec8 <__cxa_atexit@plt+0x222b7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 238084 <__cxa_atexit@plt+0x22bd38> │ │ │ │ + ldr lr, [pc, #72] @ 22eecc <__cxa_atexit@plt+0x222b80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23806c <__cxa_atexit@plt+0x22bd20> │ │ │ │ + b 22eeb4 <__cxa_atexit@plt+0x222b68> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq lr, r4, ror #6 │ │ │ │ - tsteq lr, ip, asr #6 │ │ │ │ - tsteq lr, r0, lsr r3 │ │ │ │ + tsteq lr, ip, lsl r5 │ │ │ │ + tsteq lr, r4, lsl #10 │ │ │ │ + tsteq lr, r8, ror #9 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 238114 <__cxa_atexit@plt+0x22bdc8> │ │ │ │ + bhi 22ef5c <__cxa_atexit@plt+0x222c10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23811c <__cxa_atexit@plt+0x22bdd0> │ │ │ │ - ldr lr, [pc, #116] @ 238130 <__cxa_atexit@plt+0x22bde4> │ │ │ │ + bcc 22ef64 <__cxa_atexit@plt+0x222c18> │ │ │ │ + ldr lr, [pc, #116] @ 22ef78 <__cxa_atexit@plt+0x222c2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 238134 <__cxa_atexit@plt+0x22bde8> │ │ │ │ + ldr r0, [pc, #112] @ 22ef7c <__cxa_atexit@plt+0x222c30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 238138 <__cxa_atexit@plt+0x22bdec> │ │ │ │ + ldr r0, [pc, #80] @ 22ef80 <__cxa_atexit@plt+0x222c34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 23813c <__cxa_atexit@plt+0x22bdf0> │ │ │ │ + ldr lr, [pc, #72] @ 22ef84 <__cxa_atexit@plt+0x222c38> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 238124 <__cxa_atexit@plt+0x22bdd8> │ │ │ │ + b 22ef6c <__cxa_atexit@plt+0x222c20> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - tsteq lr, ip, lsr #5 │ │ │ │ - @ instruction: 0x011e5294 │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ + tsteq lr, r4, ror #8 │ │ │ │ + tsteq lr, ip, asr #8 │ │ │ │ + tsteq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov lr, r6 │ │ │ │ sub r0, r5, #8 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 23823c <__cxa_atexit@plt+0x22bef0> │ │ │ │ + bhi 22f084 <__cxa_atexit@plt+0x222d38> │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r8, lr, #32 │ │ │ │ cmp r9, r8 │ │ │ │ - bcc 238244 <__cxa_atexit@plt+0x22bef8> │ │ │ │ + bcc 22f08c <__cxa_atexit@plt+0x222d40> │ │ │ │ stm sp, {r0, r4, fp} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add ip, r7, #20 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r7, [r7, #32] │ │ │ │ - ldr r4, [pc, #232] @ 238274 <__cxa_atexit@plt+0x22bf28> │ │ │ │ + ldr r4, [pc, #232] @ 22f0bc <__cxa_atexit@plt+0x222d70> │ │ │ │ add r4, pc, r4 │ │ │ │ - ldr fp, [pc, #228] @ 238278 <__cxa_atexit@plt+0x22bf2c> │ │ │ │ + ldr fp, [pc, #228] @ 22f0c0 <__cxa_atexit@plt+0x222d74> │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, lr │ │ │ │ str fp, [r6, #4]! │ │ │ │ stmdb r5, {r4, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r1, sl, ip} │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 2381e0 <__cxa_atexit@plt+0x22be94> │ │ │ │ + beq 22f028 <__cxa_atexit@plt+0x222cdc> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, lr, #44 @ 0x2c │ │ │ │ cmp r0, #2 │ │ │ │ - bne 2381f8 <__cxa_atexit@plt+0x22beac> │ │ │ │ + bne 22f040 <__cxa_atexit@plt+0x222cf4> │ │ │ │ cmp r9, r2 │ │ │ │ - bcc 238258 <__cxa_atexit@plt+0x22bf0c> │ │ │ │ - ldr r8, [pc, #172] @ 238288 <__cxa_atexit@plt+0x22bf3c> │ │ │ │ + bcc 22f0a0 <__cxa_atexit@plt+0x222d54> │ │ │ │ + ldr r8, [pc, #172] @ 22f0d0 <__cxa_atexit@plt+0x222d84> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 238208 <__cxa_atexit@plt+0x22bebc> │ │ │ │ + b 22f050 <__cxa_atexit@plt+0x222d04> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ cmp r9, r2 │ │ │ │ - bcc 238258 <__cxa_atexit@plt+0x22bf0c> │ │ │ │ - ldr r8, [pc, #116] @ 23827c <__cxa_atexit@plt+0x22bf30> │ │ │ │ + bcc 22f0a0 <__cxa_atexit@plt+0x222d54> │ │ │ │ + ldr r8, [pc, #116] @ 22f0c4 <__cxa_atexit@plt+0x222d78> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #112] @ 238280 <__cxa_atexit@plt+0x22bf34> │ │ │ │ + ldr r0, [pc, #112] @ 22f0c8 <__cxa_atexit@plt+0x222d7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r3, [pc, #104] @ 238284 <__cxa_atexit@plt+0x22bf38> │ │ │ │ + ldr r3, [pc, #104] @ 22f0cc <__cxa_atexit@plt+0x222d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [lr, #36] @ 0x24 │ │ │ │ str r0, [lr, #40] @ 0x28 │ │ │ │ str r1, [lr, #44] @ 0x2c │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r8, lr │ │ │ │ - b 23824c <__cxa_atexit@plt+0x22bf00> │ │ │ │ + b 22f094 <__cxa_atexit@plt+0x222d48> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq r6, r4, r4, lsr r5 │ │ │ │ - tsteq lr, ip, ror #2 │ │ │ │ - tsteq lr, r0, asr r1 │ │ │ │ - rscseq r6, r4, r8, ror r4 │ │ │ │ + ldrsbteq pc, [r4], #95 @ 0x5f @ │ │ │ │ + tsteq lr, r4, lsr #6 │ │ │ │ + tsteq lr, r8, lsl #6 │ │ │ │ + rscseq pc, r4, r3, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 2382c4 <__cxa_atexit@plt+0x22bf78> │ │ │ │ + bne 22f10c <__cxa_atexit@plt+0x222dc0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 238300 <__cxa_atexit@plt+0x22bfb4> │ │ │ │ - ldr r8, [pc, #88] @ 238318 <__cxa_atexit@plt+0x22bfcc> │ │ │ │ + bcc 22f148 <__cxa_atexit@plt+0x222dfc> │ │ │ │ + ldr r8, [pc, #88] @ 22f160 <__cxa_atexit@plt+0x222e14> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2382d4 <__cxa_atexit@plt+0x22bf88> │ │ │ │ + b 22f11c <__cxa_atexit@plt+0x222dd0> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 238300 <__cxa_atexit@plt+0x22bfb4> │ │ │ │ - ldr r8, [pc, #56] @ 23830c <__cxa_atexit@plt+0x22bfc0> │ │ │ │ + bcc 22f148 <__cxa_atexit@plt+0x222dfc> │ │ │ │ + ldr r8, [pc, #56] @ 22f154 <__cxa_atexit@plt+0x222e08> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #52] @ 238310 <__cxa_atexit@plt+0x22bfc4> │ │ │ │ + ldr r1, [pc, #52] @ 22f158 <__cxa_atexit@plt+0x222e0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 238314 <__cxa_atexit@plt+0x22bfc8> │ │ │ │ + ldr r0, [pc, #44] @ 22f15c <__cxa_atexit@plt+0x222e10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - rscseq r6, r4, r8, ror #8 │ │ │ │ - tsteq lr, r0, lsr #1 │ │ │ │ - tsteq lr, r4, lsl #1 │ │ │ │ - smlalseq r6, r4, r4, r3 │ │ │ │ + rscseq pc, r4, r3, lsl r5 @ │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ + tsteq lr, ip, lsr r2 │ │ │ │ + rscseq pc, r4, pc, lsr r4 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23838c <__cxa_atexit@plt+0x22c040> │ │ │ │ + bhi 22f1d4 <__cxa_atexit@plt+0x222e88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238394 <__cxa_atexit@plt+0x22c048> │ │ │ │ - ldr r8, [pc, #88] @ 2383a8 <__cxa_atexit@plt+0x22c05c> │ │ │ │ + bcc 22f1dc <__cxa_atexit@plt+0x222e90> │ │ │ │ + ldr r8, [pc, #88] @ 22f1f0 <__cxa_atexit@plt+0x222ea4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #84] @ 2383ac <__cxa_atexit@plt+0x22c060> │ │ │ │ + ldr r1, [pc, #84] @ 22f1f4 <__cxa_atexit@plt+0x222ea8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r0, r2, sl, ip, lr} │ │ │ │ str r8, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 2383b0 <__cxa_atexit@plt+0x22c064> │ │ │ │ + ldr r8, [pc, #56] @ 22f1f8 <__cxa_atexit@plt+0x222eac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 23839c <__cxa_atexit@plt+0x22c050> │ │ │ │ + b 22f1e4 <__cxa_atexit@plt+0x222e98> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - tsteq lr, r8, lsl r0 │ │ │ │ - ldrsbteq r5, [r4], #248 @ 0xf8 │ │ │ │ + @ instruction: 0x011ee1d0 │ │ │ │ + rscseq pc, r4, r3, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23842c <__cxa_atexit@plt+0x22c0e0> │ │ │ │ - ldr ip, [pc, #96] @ 23843c <__cxa_atexit@plt+0x22c0f0> │ │ │ │ + bcc 22f274 <__cxa_atexit@plt+0x222f28> │ │ │ │ + ldr ip, [pc, #96] @ 22f284 <__cxa_atexit@plt+0x222f38> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add lr, r7, #11 │ │ │ │ ldm lr, {r0, r9, sl, lr} │ │ │ │ str ip, [r3, #4]! │ │ │ │ - ldr r7, [pc, #72] @ 238440 <__cxa_atexit@plt+0x22c0f4> │ │ │ │ + ldr r7, [pc, #72] @ 22f288 <__cxa_atexit@plt+0x222f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #60] @ 238444 <__cxa_atexit@plt+0x22c0f8> │ │ │ │ + ldr r7, [pc, #60] @ 22f28c <__cxa_atexit@plt+0x222f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, sl, lr} │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ @@ -569402,127 +560076,127 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r8, lsl #31 │ │ │ │ - tsteq lr, r4, ror #30 │ │ │ │ - tstpeq ip, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ + tsteq lr, ip, lsl r1 │ │ │ │ + tsteq sp, r8, asr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2384f0 <__cxa_atexit@plt+0x22c1a4> │ │ │ │ - ldr r3, [pc, #140] @ 2384f8 <__cxa_atexit@plt+0x22c1ac> │ │ │ │ + bhi 22f338 <__cxa_atexit@plt+0x222fec> │ │ │ │ + ldr r3, [pc, #140] @ 22f340 <__cxa_atexit@plt+0x222ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r1, r2} │ │ │ │ str r0, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ tst r9, #3 │ │ │ │ - beq 2384d8 <__cxa_atexit@plt+0x22c18c> │ │ │ │ - ldr r7, [pc, #96] @ 2384fc <__cxa_atexit@plt+0x22c1b0> │ │ │ │ + beq 22f320 <__cxa_atexit@plt+0x222fd4> │ │ │ │ + ldr r7, [pc, #96] @ 22f344 <__cxa_atexit@plt+0x222ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr lr, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ ldr r3, [r9, #19] │ │ │ │ str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2384e8 <__cxa_atexit@plt+0x22c19c> │ │ │ │ - b 238564 <__cxa_atexit@plt+0x22c218> │ │ │ │ + beq 22f330 <__cxa_atexit@plt+0x222fe4> │ │ │ │ + b 22f3ac <__cxa_atexit@plt+0x223060> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tstpeq ip, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010d8294 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 238554 <__cxa_atexit@plt+0x22c208> │ │ │ │ + ldr lr, [pc, #64] @ 22f39c <__cxa_atexit@plt+0x223050> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23854c <__cxa_atexit@plt+0x22c200> │ │ │ │ - b 238564 <__cxa_atexit@plt+0x22c218> │ │ │ │ + beq 22f394 <__cxa_atexit@plt+0x223048> │ │ │ │ + b 22f3ac <__cxa_atexit@plt+0x223060> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tstpeq ip, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, ip, lsr r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 238634 <__cxa_atexit@plt+0x22c2e8> │ │ │ │ + bcc 22f47c <__cxa_atexit@plt+0x223130> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr ip, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ - ldr fp, [pc, #148] @ 238640 <__cxa_atexit@plt+0x22c2f4> │ │ │ │ + ldr fp, [pc, #148] @ 22f488 <__cxa_atexit@plt+0x22313c> │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #136] @ 238644 <__cxa_atexit@plt+0x22c2f8> │ │ │ │ + ldr r1, [pc, #136] @ 22f48c <__cxa_atexit@plt+0x223140> │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - ldr ip, [pc, #124] @ 238648 <__cxa_atexit@plt+0x22c2fc> │ │ │ │ + ldr ip, [pc, #124] @ 22f490 <__cxa_atexit@plt+0x223144> │ │ │ │ add ip, pc, ip │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [r2, #28]! │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r1, #12]! │ │ │ │ sub r7, r6, #23 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 238600 <__cxa_atexit@plt+0x22c2b4> │ │ │ │ - ldr lr, [pc, #84] @ 238650 <__cxa_atexit@plt+0x22c304> │ │ │ │ + ble 22f448 <__cxa_atexit@plt+0x2230fc> │ │ │ │ + ldr lr, [pc, #84] @ 22f498 <__cxa_atexit@plt+0x22314c> │ │ │ │ add lr, pc, lr │ │ │ │ - b 238608 <__cxa_atexit@plt+0x22c2bc> │ │ │ │ - ldr lr, [pc, #68] @ 23864c <__cxa_atexit@plt+0x22c300> │ │ │ │ + b 22f450 <__cxa_atexit@plt+0x223104> │ │ │ │ + ldr lr, [pc, #68] @ 22f494 <__cxa_atexit@plt+0x223148> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r0, #48] @ 0x30 │ │ │ │ str r9, [r0, #52] @ 0x34 │ │ │ │ str r8, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ @@ -569535,139 +560209,139 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xfffff3c4 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - smlatbeq sp, r8, r2, r0 │ │ │ │ + ldrdeq r8, [sp, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2386c4 <__cxa_atexit@plt+0x22c378> │ │ │ │ + bhi 22f50c <__cxa_atexit@plt+0x2231c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2386cc <__cxa_atexit@plt+0x22c380> │ │ │ │ - ldr r1, [pc, #92] @ 2386e8 <__cxa_atexit@plt+0x22c39c> │ │ │ │ + bcc 22f514 <__cxa_atexit@plt+0x2231c8> │ │ │ │ + ldr r1, [pc, #92] @ 22f530 <__cxa_atexit@plt+0x2231e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #88] @ 2386ec <__cxa_atexit@plt+0x22c3a0> │ │ │ │ + ldr r9, [pc, #88] @ 22f534 <__cxa_atexit@plt+0x2231e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #84] @ 2386f0 <__cxa_atexit@plt+0x22c3a4> │ │ │ │ + ldr lr, [pc, #84] @ 22f538 <__cxa_atexit@plt+0x2231ec> │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #14 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ mov r6, r3 │ │ │ │ - b 2386d4 <__cxa_atexit@plt+0x22c388> │ │ │ │ + b 22f51c <__cxa_atexit@plt+0x2231d0> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 2386e4 <__cxa_atexit@plt+0x22c398> │ │ │ │ + ldr r7, [pc, #8] @ 22f52c <__cxa_atexit@plt+0x2231e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr r3 │ │ │ │ + tsteq sp, ip, ror lr │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ @ instruction: 0xffffefac │ │ │ │ - tstpeq ip, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq sp, r0, r0, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238738 <__cxa_atexit@plt+0x22c3ec> │ │ │ │ + bcc 22f580 <__cxa_atexit@plt+0x223234> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ 238744 <__cxa_atexit@plt+0x22c3f8> │ │ │ │ + ldr lr, [pc, #36] @ 22f58c <__cxa_atexit@plt+0x223240> │ │ │ │ add lr, pc, lr │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0x010d01b4 │ │ │ │ + ldrdeq r8, [sp, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238790 <__cxa_atexit@plt+0x22c444> │ │ │ │ - ldr r2, [pc, #40] @ 2387a8 <__cxa_atexit@plt+0x22c45c> │ │ │ │ + bcc 22f5d8 <__cxa_atexit@plt+0x22328c> │ │ │ │ + ldr r2, [pc, #40] @ 22f5f0 <__cxa_atexit@plt+0x2232a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 2387ac <__cxa_atexit@plt+0x22c460> │ │ │ │ + ldr r7, [pc, #20] @ 22f5f4 <__cxa_atexit@plt+0x2232a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x010d02b0 │ │ │ │ - tsteq sp, ip, asr #2 │ │ │ │ + ldrdeq r8, [sp, -r8] │ │ │ │ + tsteq sp, r4, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 2389c4 <__cxa_atexit@plt+0x22c678> │ │ │ │ - tsteq sp, r4, lsr r1 │ │ │ │ + b 22f80c <__cxa_atexit@plt+0x2234c0> │ │ │ │ + tsteq sp, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2388b8 <__cxa_atexit@plt+0x22c56c> │ │ │ │ - ldr r2, [pc, #240] @ 2388e0 <__cxa_atexit@plt+0x22c594> │ │ │ │ + bhi 22f700 <__cxa_atexit@plt+0x2233b4> │ │ │ │ + ldr r2, [pc, #240] @ 22f728 <__cxa_atexit@plt+0x2233dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2388c4 <__cxa_atexit@plt+0x22c578> │ │ │ │ - ldr r2, [pc, #216] @ 2388e8 <__cxa_atexit@plt+0x22c59c> │ │ │ │ + bcc 22f70c <__cxa_atexit@plt+0x2233c0> │ │ │ │ + ldr r2, [pc, #216] @ 22f730 <__cxa_atexit@plt+0x2233e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #212] @ 2388ec <__cxa_atexit@plt+0x22c5a0> │ │ │ │ + ldr sl, [pc, #212] @ 22f734 <__cxa_atexit@plt+0x2233e8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #208] @ 2388f0 <__cxa_atexit@plt+0x22c5a4> │ │ │ │ + ldr r0, [pc, #208] @ 22f738 <__cxa_atexit@plt+0x2233ec> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #204] @ 2388f4 <__cxa_atexit@plt+0x22c5a8> │ │ │ │ + ldr r7, [pc, #204] @ 22f73c <__cxa_atexit@plt+0x2233f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #200] @ 2388f8 <__cxa_atexit@plt+0x22c5ac> │ │ │ │ + ldr r9, [pc, #200] @ 22f740 <__cxa_atexit@plt+0x2233f4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #184] @ 2388fc <__cxa_atexit@plt+0x22c5b0> │ │ │ │ + ldr ip, [pc, #184] @ 22f744 <__cxa_atexit@plt+0x2233f8> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #180] @ 238900 <__cxa_atexit@plt+0x22c5b4> │ │ │ │ + ldr lr, [pc, #180] @ 22f748 <__cxa_atexit@plt+0x2233fc> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -569681,123 +560355,123 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #96] @ 238904 <__cxa_atexit@plt+0x22c5b8> │ │ │ │ + ldr r7, [pc, #96] @ 22f74c <__cxa_atexit@plt+0x223400> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2388e4 <__cxa_atexit@plt+0x22c598> │ │ │ │ + ldr r7, [pc, #24] @ 22f72c <__cxa_atexit@plt+0x2233e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl #23 │ │ │ │ - tsteq sp, r4, lsl #2 │ │ │ │ + tsteq lr, r8, lsr sp │ │ │ │ + tsteq sp, ip, lsr #24 │ │ │ │ @ instruction: 0xffff1f10 │ │ │ │ @ instruction: 0xffff3314 │ │ │ │ @ instruction: 0xffff1e64 │ │ │ │ @ instruction: 0xffff2674 │ │ │ │ @ instruction: 0xffff2430 │ │ │ │ @ instruction: 0xffff2084 │ │ │ │ @ instruction: 0xffff1fa8 │ │ │ │ @ instruction: 0xffff2464 │ │ │ │ - strdeq pc, [ip, -r4] │ │ │ │ + tsteq sp, ip, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 238988 <__cxa_atexit@plt+0x22c63c> │ │ │ │ - ldr r3, [pc, #108] @ 2389a0 <__cxa_atexit@plt+0x22c654> │ │ │ │ + bcc 22f7d0 <__cxa_atexit@plt+0x223484> │ │ │ │ + ldr r3, [pc, #108] @ 22f7e8 <__cxa_atexit@plt+0x22349c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #104] @ 2389a4 <__cxa_atexit@plt+0x22c658> │ │ │ │ + ldr lr, [pc, #104] @ 22f7ec <__cxa_atexit@plt+0x2234a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #100] @ 2389a8 <__cxa_atexit@plt+0x22c65c> │ │ │ │ + ldr r9, [pc, #100] @ 22f7f0 <__cxa_atexit@plt+0x2234a4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #20]! │ │ │ │ sub r3, r6, #38 @ 0x26 │ │ │ │ sub r2, r6, #31 │ │ │ │ - ldr r1, [pc, #80] @ 2389ac <__cxa_atexit@plt+0x22c660> │ │ │ │ + ldr r1, [pc, #80] @ 22f7f4 <__cxa_atexit@plt+0x2234a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r7, #-16] │ │ │ │ str r8, [r7, #-12] │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r8, [r7, #-4] │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r2, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2389b0 <__cxa_atexit@plt+0x22c664> │ │ │ │ + ldr r7, [pc, #32] @ 22f7f8 <__cxa_atexit@plt+0x2234ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x011e4ad8 │ │ │ │ - smlatbeq sp, r8, r0, r0 │ │ │ │ - tstpeq ip, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011edc90 │ │ │ │ + ldrdeq r8, [sp, -r0] │ │ │ │ + tsteq sp, r0, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 238ac0 <__cxa_atexit@plt+0x22c774> │ │ │ │ - ldr r7, [pc, #276] @ 238af0 <__cxa_atexit@plt+0x22c7a4> │ │ │ │ + bhi 22f908 <__cxa_atexit@plt+0x2235bc> │ │ │ │ + ldr r7, [pc, #276] @ 22f938 <__cxa_atexit@plt+0x2235ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #268] @ 238af4 <__cxa_atexit@plt+0x22c7a8> │ │ │ │ + ldr r2, [pc, #268] @ 22f93c <__cxa_atexit@plt+0x2235f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #260] @ 238af8 <__cxa_atexit@plt+0x22c7ac> │ │ │ │ + ldr r1, [pc, #260] @ 22f940 <__cxa_atexit@plt+0x2235f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r3, #16 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 238ad4 <__cxa_atexit@plt+0x22c788> │ │ │ │ - ldr r2, [pc, #236] @ 238b04 <__cxa_atexit@plt+0x22c7b8> │ │ │ │ + bcc 22f91c <__cxa_atexit@plt+0x2235d0> │ │ │ │ + ldr r2, [pc, #236] @ 22f94c <__cxa_atexit@plt+0x223600> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #232] @ 238b08 <__cxa_atexit@plt+0x22c7bc> │ │ │ │ + ldr sl, [pc, #232] @ 22f950 <__cxa_atexit@plt+0x223604> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #228] @ 238b0c <__cxa_atexit@plt+0x22c7c0> │ │ │ │ + ldr r0, [pc, #228] @ 22f954 <__cxa_atexit@plt+0x223608> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #224] @ 238b10 <__cxa_atexit@plt+0x22c7c4> │ │ │ │ + ldr r7, [pc, #224] @ 22f958 <__cxa_atexit@plt+0x22360c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #220] @ 238b14 <__cxa_atexit@plt+0x22c7c8> │ │ │ │ + ldr r9, [pc, #220] @ 22f95c <__cxa_atexit@plt+0x223610> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #204] @ 238b18 <__cxa_atexit@plt+0x22c7cc> │ │ │ │ + ldr ip, [pc, #204] @ 22f960 <__cxa_atexit@plt+0x223614> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #200] @ 238b1c <__cxa_atexit@plt+0x22c7d0> │ │ │ │ + ldr lr, [pc, #200] @ 22f964 <__cxa_atexit@plt+0x223618> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -569811,82 +560485,82 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #116] @ 238b20 <__cxa_atexit@plt+0x22c7d4> │ │ │ │ + ldr r7, [pc, #116] @ 22f968 <__cxa_atexit@plt+0x22361c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 11555d8 <__cxa_atexit@plt+0x114928c> │ │ │ │ - ldr r7, [pc, #56] @ 238b00 <__cxa_atexit@plt+0x22c7b4> │ │ │ │ + ldr r7, [pc, #56] @ 22f948 <__cxa_atexit@plt+0x2235fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 238afc <__cxa_atexit@plt+0x22c7b0> │ │ │ │ + ldr r7, [pc, #32] @ 22f944 <__cxa_atexit@plt+0x2235f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr #19 │ │ │ │ - tsteq lr, ip, lsl #19 │ │ │ │ - @ instruction: 0x011e4fd8 │ │ │ │ - strdeq pc, [ip, -r4] │ │ │ │ - tstpeq ip, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, ror #22 │ │ │ │ + tsteq lr, r4, asr #22 │ │ │ │ + tsteq lr, r4, lsl #7 │ │ │ │ + tsteq sp, ip, lsl sl │ │ │ │ + smlatbeq sp, r0, sl, r8 │ │ │ │ @ instruction: 0xffff1d08 │ │ │ │ @ instruction: 0xffff310c │ │ │ │ @ instruction: 0xffff1c5c │ │ │ │ @ instruction: 0xffff246c │ │ │ │ @ instruction: 0xffff2228 │ │ │ │ @ instruction: 0xffff1e7c │ │ │ │ @ instruction: 0xffff1da0 │ │ │ │ @ instruction: 0xffff225c │ │ │ │ - ldrdeq pc, [ip, -ip] │ │ │ │ + tsteq sp, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 238c24 <__cxa_atexit@plt+0x22c8d8> │ │ │ │ - ldr r2, [pc, #260] @ 238c4c <__cxa_atexit@plt+0x22c900> │ │ │ │ + bhi 22fa6c <__cxa_atexit@plt+0x223720> │ │ │ │ + ldr r2, [pc, #260] @ 22fa94 <__cxa_atexit@plt+0x223748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #256] @ 238c50 <__cxa_atexit@plt+0x22c904> │ │ │ │ + ldr r1, [pc, #256] @ 22fa98 <__cxa_atexit@plt+0x22374c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ - ldr r0, [pc, #248] @ 238c54 <__cxa_atexit@plt+0x22c908> │ │ │ │ + ldr r0, [pc, #248] @ 22fa9c <__cxa_atexit@plt+0x223750> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 238c30 <__cxa_atexit@plt+0x22c8e4> │ │ │ │ - ldr r2, [pc, #224] @ 238c5c <__cxa_atexit@plt+0x22c910> │ │ │ │ + bcc 22fa78 <__cxa_atexit@plt+0x22372c> │ │ │ │ + ldr r2, [pc, #224] @ 22faa4 <__cxa_atexit@plt+0x223758> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 238c60 <__cxa_atexit@plt+0x22c914> │ │ │ │ + ldr sl, [pc, #220] @ 22faa8 <__cxa_atexit@plt+0x22375c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 238c64 <__cxa_atexit@plt+0x22c918> │ │ │ │ + ldr r0, [pc, #216] @ 22faac <__cxa_atexit@plt+0x223760> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 238c68 <__cxa_atexit@plt+0x22c91c> │ │ │ │ + ldr r7, [pc, #212] @ 22fab0 <__cxa_atexit@plt+0x223764> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 238c6c <__cxa_atexit@plt+0x22c920> │ │ │ │ + ldr r9, [pc, #208] @ 22fab4 <__cxa_atexit@plt+0x223768> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 238c70 <__cxa_atexit@plt+0x22c924> │ │ │ │ + ldr ip, [pc, #192] @ 22fab8 <__cxa_atexit@plt+0x22376c> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 238c74 <__cxa_atexit@plt+0x22c928> │ │ │ │ + ldr lr, [pc, #188] @ 22fabc <__cxa_atexit@plt+0x223770> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -569900,679 +560574,679 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 238c78 <__cxa_atexit@plt+0x22c92c> │ │ │ │ + ldr r7, [pc, #104] @ 22fac0 <__cxa_atexit@plt+0x223774> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 238c58 <__cxa_atexit@plt+0x22c90c> │ │ │ │ + ldr r7, [pc, #32] @ 22faa0 <__cxa_atexit@plt+0x223754> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr #16 │ │ │ │ - tsteq lr, r4, lsr #16 │ │ │ │ - tsteq lr, r0, ror #17 │ │ │ │ - @ instruction: 0x010cfd98 │ │ │ │ + tsteq lr, r0, ror #19 │ │ │ │ + @ instruction: 0x011ed9dc │ │ │ │ + @ instruction: 0x011eda98 │ │ │ │ + smlabteq sp, r0, r8, r8 │ │ │ │ @ instruction: 0xffff1ba4 │ │ │ │ @ instruction: 0xffff2fa8 │ │ │ │ @ instruction: 0xffff1af8 │ │ │ │ @ instruction: 0xffff2308 │ │ │ │ @ instruction: 0xffff20c4 │ │ │ │ @ instruction: 0xffff1d18 │ │ │ │ @ instruction: 0xffff1c3c │ │ │ │ @ instruction: 0xffff20f8 │ │ │ │ - smlabbeq ip, r0, ip, pc @ │ │ │ │ + smlatbeq sp, r8, r7, r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238cb8 <__cxa_atexit@plt+0x22c96c> │ │ │ │ - ldr r2, [pc, #40] @ 238cd0 <__cxa_atexit@plt+0x22c984> │ │ │ │ + bcc 22fb00 <__cxa_atexit@plt+0x2237b4> │ │ │ │ + ldr r2, [pc, #40] @ 22fb18 <__cxa_atexit@plt+0x2237cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ - ldr r7, [pc, #20] @ 238cd4 <__cxa_atexit@plt+0x22c988> │ │ │ │ + ldr r7, [pc, #20] @ 22fb1c <__cxa_atexit@plt+0x2237d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - smlabbeq ip, r8, sp, pc @ │ │ │ │ + @ instruction: 0x010d88b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 238d28 <__cxa_atexit@plt+0x22c9dc> │ │ │ │ + bhi 22fb70 <__cxa_atexit@plt+0x223824> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 238d30 <__cxa_atexit@plt+0x22c9e4> │ │ │ │ + ldr lr, [pc, #52] @ 22fb78 <__cxa_atexit@plt+0x22382c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 238d34 <__cxa_atexit@plt+0x22c9e8> │ │ │ │ + ldr r0, [pc, #48] @ 22fb7c <__cxa_atexit@plt+0x223830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 238d38 <__cxa_atexit@plt+0x22c9ec> │ │ │ │ + ldr r1, [pc, #40] @ 22fb80 <__cxa_atexit@plt+0x223834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, ror r6 │ │ │ │ - tsteq lr, r0, ror r6 │ │ │ │ - tsteq lr, ip, lsl r7 │ │ │ │ + tsteq lr, ip, lsr #16 │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ + @ instruction: 0x011ed8d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 238d98 <__cxa_atexit@plt+0x22ca4c> │ │ │ │ - ldr r2, [pc, #48] @ 238da8 <__cxa_atexit@plt+0x22ca5c> │ │ │ │ + bcc 22fbe0 <__cxa_atexit@plt+0x223894> │ │ │ │ + ldr r2, [pc, #48] @ 22fbf0 <__cxa_atexit@plt+0x2238a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 238dac <__cxa_atexit@plt+0x22ca60> │ │ │ │ + ldr r3, [pc, #44] @ 22fbf4 <__cxa_atexit@plt+0x2238a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r5, r4, r6, lsl r7 │ │ │ │ + rscseq lr, r4, r1, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238df8 <__cxa_atexit@plt+0x22caac> │ │ │ │ - ldr r1, [pc, #52] @ 238e08 <__cxa_atexit@plt+0x22cabc> │ │ │ │ + bcc 22fc40 <__cxa_atexit@plt+0x2238f4> │ │ │ │ + ldr r1, [pc, #52] @ 22fc50 <__cxa_atexit@plt+0x223904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 238e0c <__cxa_atexit@plt+0x22cac0> │ │ │ │ + ldr r0, [pc, #36] @ 22fc54 <__cxa_atexit@plt+0x223908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e4594 │ │ │ │ - tsteq lr, r4, lsl #11 │ │ │ │ + tsteq lr, ip, asr #14 │ │ │ │ + tsteq lr, ip, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 238e70 <__cxa_atexit@plt+0x22cb24> │ │ │ │ + bhi 22fcb8 <__cxa_atexit@plt+0x22396c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238e7c <__cxa_atexit@plt+0x22cb30> │ │ │ │ - ldr r2, [pc, #76] @ 238e8c <__cxa_atexit@plt+0x22cb40> │ │ │ │ + bcc 22fcc4 <__cxa_atexit@plt+0x223978> │ │ │ │ + ldr r2, [pc, #76] @ 22fcd4 <__cxa_atexit@plt+0x223988> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 238e90 <__cxa_atexit@plt+0x22cb44> │ │ │ │ + ldr r1, [pc, #72] @ 22fcd8 <__cxa_atexit@plt+0x22398c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 238e94 <__cxa_atexit@plt+0x22cb48> │ │ │ │ + ldr r8, [pc, #56] @ 22fcdc <__cxa_atexit@plt+0x223990> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ - rscseq r5, r4, sl, lsr r6 │ │ │ │ + tsteq lr, r0, ror #13 │ │ │ │ + rscseq lr, r4, r5, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 238efc <__cxa_atexit@plt+0x22cbb0> │ │ │ │ - ldr r2, [pc, #76] @ 238f0c <__cxa_atexit@plt+0x22cbc0> │ │ │ │ + bcc 22fd44 <__cxa_atexit@plt+0x2239f8> │ │ │ │ + ldr r2, [pc, #76] @ 22fd54 <__cxa_atexit@plt+0x223a08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 238f10 <__cxa_atexit@plt+0x22cbc4> │ │ │ │ + ldr r1, [pc, #72] @ 22fd58 <__cxa_atexit@plt+0x223a0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 238f14 <__cxa_atexit@plt+0x22cbc8> │ │ │ │ + ldr r2, [pc, #52] @ 22fd5c <__cxa_atexit@plt+0x223a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011e44b8 │ │ │ │ - tsteq lr, ip, lsl #9 │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ + tsteq lr, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 238f68 <__cxa_atexit@plt+0x22cc1c> │ │ │ │ + bhi 22fdb0 <__cxa_atexit@plt+0x223a64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 238f70 <__cxa_atexit@plt+0x22cc24> │ │ │ │ + ldr lr, [pc, #52] @ 22fdb8 <__cxa_atexit@plt+0x223a6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 238f74 <__cxa_atexit@plt+0x22cc28> │ │ │ │ + ldr r0, [pc, #48] @ 22fdbc <__cxa_atexit@plt+0x223a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 238f78 <__cxa_atexit@plt+0x22cc2c> │ │ │ │ + ldr r1, [pc, #40] @ 22fdc0 <__cxa_atexit@plt+0x223a74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr r4 │ │ │ │ - tsteq lr, r0, lsr r4 │ │ │ │ - @ instruction: 0x011e44dc │ │ │ │ + tsteq lr, ip, ror #11 │ │ │ │ + tsteq lr, r8, ror #11 │ │ │ │ + @ instruction: 0x011ed694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 238fd8 <__cxa_atexit@plt+0x22cc8c> │ │ │ │ - ldr r2, [pc, #48] @ 238fe8 <__cxa_atexit@plt+0x22cc9c> │ │ │ │ + bcc 22fe20 <__cxa_atexit@plt+0x223ad4> │ │ │ │ + ldr r2, [pc, #48] @ 22fe30 <__cxa_atexit@plt+0x223ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 238fec <__cxa_atexit@plt+0x22cca0> │ │ │ │ + ldr r3, [pc, #44] @ 22fe34 <__cxa_atexit@plt+0x223ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r5, r4, r2, ror #9 │ │ │ │ + rscseq lr, r4, sp, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239038 <__cxa_atexit@plt+0x22ccec> │ │ │ │ - ldr r1, [pc, #52] @ 239048 <__cxa_atexit@plt+0x22ccfc> │ │ │ │ + bcc 22fe80 <__cxa_atexit@plt+0x223b34> │ │ │ │ + ldr r1, [pc, #52] @ 22fe90 <__cxa_atexit@plt+0x223b44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23904c <__cxa_atexit@plt+0x22cd00> │ │ │ │ + ldr r0, [pc, #36] @ 22fe94 <__cxa_atexit@plt+0x223b48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ - tsteq lr, r4, asr #6 │ │ │ │ + tsteq lr, ip, lsl #10 │ │ │ │ + @ instruction: 0x011ed4fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2390b0 <__cxa_atexit@plt+0x22cd64> │ │ │ │ + bhi 22fef8 <__cxa_atexit@plt+0x223bac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2390bc <__cxa_atexit@plt+0x22cd70> │ │ │ │ - ldr r2, [pc, #76] @ 2390cc <__cxa_atexit@plt+0x22cd80> │ │ │ │ + bcc 22ff04 <__cxa_atexit@plt+0x223bb8> │ │ │ │ + ldr r2, [pc, #76] @ 22ff14 <__cxa_atexit@plt+0x223bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2390d0 <__cxa_atexit@plt+0x22cd84> │ │ │ │ + ldr r1, [pc, #72] @ 22ff18 <__cxa_atexit@plt+0x223bcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2390d4 <__cxa_atexit@plt+0x22cd88> │ │ │ │ + ldr r8, [pc, #56] @ 22ff1c <__cxa_atexit@plt+0x223bd0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, ror #5 │ │ │ │ - rscseq r5, r4, r6, lsl #8 │ │ │ │ + tsteq lr, r0, lsr #9 │ │ │ │ + ldrhteq lr, [r4], #65 @ 0x41 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23913c <__cxa_atexit@plt+0x22cdf0> │ │ │ │ - ldr r2, [pc, #76] @ 23914c <__cxa_atexit@plt+0x22ce00> │ │ │ │ + bcc 22ff84 <__cxa_atexit@plt+0x223c38> │ │ │ │ + ldr r2, [pc, #76] @ 22ff94 <__cxa_atexit@plt+0x223c48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239150 <__cxa_atexit@plt+0x22ce04> │ │ │ │ + ldr r1, [pc, #72] @ 22ff98 <__cxa_atexit@plt+0x223c4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 239154 <__cxa_atexit@plt+0x22ce08> │ │ │ │ + ldr r2, [pc, #52] @ 22ff9c <__cxa_atexit@plt+0x223c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, ror r2 │ │ │ │ - tsteq lr, ip, asr #4 │ │ │ │ + tsteq lr, r0, lsr r4 │ │ │ │ + tsteq lr, r4, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2391a8 <__cxa_atexit@plt+0x22ce5c> │ │ │ │ + bhi 22fff0 <__cxa_atexit@plt+0x223ca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2391b0 <__cxa_atexit@plt+0x22ce64> │ │ │ │ + ldr lr, [pc, #52] @ 22fff8 <__cxa_atexit@plt+0x223cac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2391b4 <__cxa_atexit@plt+0x22ce68> │ │ │ │ + ldr r0, [pc, #48] @ 22fffc <__cxa_atexit@plt+0x223cb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2391b8 <__cxa_atexit@plt+0x22ce6c> │ │ │ │ + ldr r1, [pc, #40] @ 230000 <__cxa_atexit@plt+0x223cb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e41f4 │ │ │ │ - @ instruction: 0x011e41f0 │ │ │ │ - @ instruction: 0x011e429c │ │ │ │ + tsteq lr, ip, lsr #7 │ │ │ │ + tsteq lr, r8, lsr #7 │ │ │ │ + tsteq lr, r4, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239218 <__cxa_atexit@plt+0x22cecc> │ │ │ │ - ldr r2, [pc, #48] @ 239228 <__cxa_atexit@plt+0x22cedc> │ │ │ │ + bcc 230060 <__cxa_atexit@plt+0x223d14> │ │ │ │ + ldr r2, [pc, #48] @ 230070 <__cxa_atexit@plt+0x223d24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23922c <__cxa_atexit@plt+0x22cee0> │ │ │ │ + ldr r3, [pc, #44] @ 230074 <__cxa_atexit@plt+0x223d28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r5, r4, lr, lsr #5 │ │ │ │ + rscseq lr, r4, r9, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239278 <__cxa_atexit@plt+0x22cf2c> │ │ │ │ - ldr r1, [pc, #52] @ 239288 <__cxa_atexit@plt+0x22cf3c> │ │ │ │ + bcc 2300c0 <__cxa_atexit@plt+0x223d74> │ │ │ │ + ldr r1, [pc, #52] @ 2300d0 <__cxa_atexit@plt+0x223d84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23928c <__cxa_atexit@plt+0x22cf40> │ │ │ │ + ldr r0, [pc, #36] @ 2300d4 <__cxa_atexit@plt+0x223d88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl r1 │ │ │ │ - tsteq lr, r4, lsl #2 │ │ │ │ + tsteq lr, ip, asr #5 │ │ │ │ + @ instruction: 0x011ed2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2392f0 <__cxa_atexit@plt+0x22cfa4> │ │ │ │ + bhi 230138 <__cxa_atexit@plt+0x223dec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2392fc <__cxa_atexit@plt+0x22cfb0> │ │ │ │ - ldr r2, [pc, #76] @ 23930c <__cxa_atexit@plt+0x22cfc0> │ │ │ │ + bcc 230144 <__cxa_atexit@plt+0x223df8> │ │ │ │ + ldr r2, [pc, #76] @ 230154 <__cxa_atexit@plt+0x223e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239310 <__cxa_atexit@plt+0x22cfc4> │ │ │ │ + ldr r1, [pc, #72] @ 230158 <__cxa_atexit@plt+0x223e0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239314 <__cxa_atexit@plt+0x22cfc8> │ │ │ │ + ldr r8, [pc, #56] @ 23015c <__cxa_atexit@plt+0x223e10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, lsr #1 │ │ │ │ - ldrsbteq r5, [r4], #18 │ │ │ │ + tsteq lr, r0, ror #4 │ │ │ │ + rscseq lr, r4, sp, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23937c <__cxa_atexit@plt+0x22d030> │ │ │ │ - ldr r2, [pc, #76] @ 23938c <__cxa_atexit@plt+0x22d040> │ │ │ │ + bcc 2301c4 <__cxa_atexit@plt+0x223e78> │ │ │ │ + ldr r2, [pc, #76] @ 2301d4 <__cxa_atexit@plt+0x223e88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239390 <__cxa_atexit@plt+0x22d044> │ │ │ │ + ldr r1, [pc, #72] @ 2301d8 <__cxa_atexit@plt+0x223e8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 239394 <__cxa_atexit@plt+0x22d048> │ │ │ │ + ldr r2, [pc, #52] @ 2301dc <__cxa_atexit@plt+0x223e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsr r0 │ │ │ │ - tsteq lr, ip │ │ │ │ + @ instruction: 0x011ed1f0 │ │ │ │ + tsteq lr, r4, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2393e8 <__cxa_atexit@plt+0x22d09c> │ │ │ │ + bhi 230230 <__cxa_atexit@plt+0x223ee4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2393f0 <__cxa_atexit@plt+0x22d0a4> │ │ │ │ + ldr lr, [pc, #52] @ 230238 <__cxa_atexit@plt+0x223eec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2393f4 <__cxa_atexit@plt+0x22d0a8> │ │ │ │ + ldr r0, [pc, #48] @ 23023c <__cxa_atexit@plt+0x223ef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2393f8 <__cxa_atexit@plt+0x22d0ac> │ │ │ │ + ldr r1, [pc, #40] @ 230240 <__cxa_atexit@plt+0x223ef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e3fb4 │ │ │ │ - @ instruction: 0x011e3fb0 │ │ │ │ - tsteq lr, ip, asr r0 │ │ │ │ + tsteq lr, ip, ror #2 │ │ │ │ + tsteq lr, r8, ror #2 │ │ │ │ + tsteq lr, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239458 <__cxa_atexit@plt+0x22d10c> │ │ │ │ - ldr r2, [pc, #48] @ 239468 <__cxa_atexit@plt+0x22d11c> │ │ │ │ + bcc 2302a0 <__cxa_atexit@plt+0x223f54> │ │ │ │ + ldr r2, [pc, #48] @ 2302b0 <__cxa_atexit@plt+0x223f64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23946c <__cxa_atexit@plt+0x22d120> │ │ │ │ + ldr r3, [pc, #44] @ 2302b4 <__cxa_atexit@plt+0x223f68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r5, r4, sl, ror r0 │ │ │ │ + rscseq lr, r4, r5, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2394b8 <__cxa_atexit@plt+0x22d16c> │ │ │ │ - ldr r1, [pc, #52] @ 2394c8 <__cxa_atexit@plt+0x22d17c> │ │ │ │ + bcc 230300 <__cxa_atexit@plt+0x223fb4> │ │ │ │ + ldr r1, [pc, #52] @ 230310 <__cxa_atexit@plt+0x223fc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 2394cc <__cxa_atexit@plt+0x22d180> │ │ │ │ + ldr r0, [pc, #36] @ 230314 <__cxa_atexit@plt+0x223fc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e3ed4 │ │ │ │ - tsteq lr, r4, asr #29 │ │ │ │ + tsteq lr, ip, lsl #1 │ │ │ │ + tsteq lr, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239530 <__cxa_atexit@plt+0x22d1e4> │ │ │ │ + bhi 230378 <__cxa_atexit@plt+0x22402c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23953c <__cxa_atexit@plt+0x22d1f0> │ │ │ │ - ldr r2, [pc, #76] @ 23954c <__cxa_atexit@plt+0x22d200> │ │ │ │ + bcc 230384 <__cxa_atexit@plt+0x224038> │ │ │ │ + ldr r2, [pc, #76] @ 230394 <__cxa_atexit@plt+0x224048> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239550 <__cxa_atexit@plt+0x22d204> │ │ │ │ + ldr r1, [pc, #72] @ 230398 <__cxa_atexit@plt+0x22404c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239554 <__cxa_atexit@plt+0x22d208> │ │ │ │ + ldr r8, [pc, #56] @ 23039c <__cxa_atexit@plt+0x224050> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, r8, ror #28 │ │ │ │ - smlalseq r4, r4, lr, pc @ │ │ │ │ + tsteq lr, r0, lsr #32 │ │ │ │ + rscseq lr, r4, r9, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2395bc <__cxa_atexit@plt+0x22d270> │ │ │ │ - ldr r2, [pc, #76] @ 2395cc <__cxa_atexit@plt+0x22d280> │ │ │ │ + bcc 230404 <__cxa_atexit@plt+0x2240b8> │ │ │ │ + ldr r2, [pc, #76] @ 230414 <__cxa_atexit@plt+0x2240c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2395d0 <__cxa_atexit@plt+0x22d284> │ │ │ │ + ldr r1, [pc, #72] @ 230418 <__cxa_atexit@plt+0x2240cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2395d4 <__cxa_atexit@plt+0x22d288> │ │ │ │ + ldr r2, [pc, #52] @ 23041c <__cxa_atexit@plt+0x2240d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011e3df8 │ │ │ │ - tsteq lr, ip, asr #27 │ │ │ │ - tstpeq ip, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011ecfb0 │ │ │ │ + tsteq lr, r4, lsl #31 │ │ │ │ + tsteq sp, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2396b8 <__cxa_atexit@plt+0x22d36c> │ │ │ │ - ldr r2, [pc, #232] @ 2396e0 <__cxa_atexit@plt+0x22d394> │ │ │ │ + bhi 230500 <__cxa_atexit@plt+0x2241b4> │ │ │ │ + ldr r2, [pc, #232] @ 230528 <__cxa_atexit@plt+0x2241dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #220] @ 2396e4 <__cxa_atexit@plt+0x22d398> │ │ │ │ + ldr r0, [pc, #220] @ 23052c <__cxa_atexit@plt+0x2241e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 2396a8 <__cxa_atexit@plt+0x22d35c> │ │ │ │ + beq 2304f0 <__cxa_atexit@plt+0x2241a4> │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [r7, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2396c0 <__cxa_atexit@plt+0x22d374> │ │ │ │ - ldr r0, [pc, #172] @ 2396ec <__cxa_atexit@plt+0x22d3a0> │ │ │ │ + bcc 230508 <__cxa_atexit@plt+0x2241bc> │ │ │ │ + ldr r0, [pc, #172] @ 230534 <__cxa_atexit@plt+0x2241e8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #168] @ 2396f0 <__cxa_atexit@plt+0x22d3a4> │ │ │ │ + ldr lr, [pc, #168] @ 230538 <__cxa_atexit@plt+0x2241ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [sl, #3] │ │ │ │ ldr r2, [sl, #7] │ │ │ │ ldr r7, [sl, #11] │ │ │ │ - ldr r9, [pc, #152] @ 2396f4 <__cxa_atexit@plt+0x22d3a8> │ │ │ │ + ldr r9, [pc, #152] @ 23053c <__cxa_atexit@plt+0x2241f0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r0, r3, #23 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr sl, [pc, #136] @ 2396f8 <__cxa_atexit@plt+0x22d3ac> │ │ │ │ + ldr sl, [pc, #136] @ 230540 <__cxa_atexit@plt+0x2241f4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str sl, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ @@ -570586,1036 +561260,1036 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2396e8 <__cxa_atexit@plt+0x22d39c> │ │ │ │ + ldr r7, [pc, #32] @ 230530 <__cxa_atexit@plt+0x2241e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #11 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq lr, r8, ror #26 │ │ │ │ - tstpeq ip, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ + smlabbeq sp, r8, lr, r7 │ │ │ │ @ instruction: 0xffffd9e4 │ │ │ │ @ instruction: 0xffffdea4 │ │ │ │ @ instruction: 0xffffdd20 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ - tstpeq ip, r4, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + tsteq sp, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239798 <__cxa_atexit@plt+0x22d44c> │ │ │ │ - ldr r0, [pc, #128] @ 2397b4 <__cxa_atexit@plt+0x22d468> │ │ │ │ + bcc 2305e0 <__cxa_atexit@plt+0x224294> │ │ │ │ + ldr r0, [pc, #128] @ 2305fc <__cxa_atexit@plt+0x2242b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #124] @ 2397b8 <__cxa_atexit@plt+0x22d46c> │ │ │ │ + ldr lr, [pc, #124] @ 230600 <__cxa_atexit@plt+0x2242b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [sl, #3] │ │ │ │ ldr r2, [sl, #7] │ │ │ │ ldr r3, [sl, #11] │ │ │ │ - ldr r9, [pc, #108] @ 2397bc <__cxa_atexit@plt+0x22d470> │ │ │ │ + ldr r9, [pc, #108] @ 230604 <__cxa_atexit@plt+0x2242b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r7, #4]! │ │ │ │ sub r0, r6, #23 │ │ │ │ str r0, [r7, #52] @ 0x34 │ │ │ │ - ldr sl, [pc, #92] @ 2397c0 <__cxa_atexit@plt+0x22d474> │ │ │ │ + ldr sl, [pc, #92] @ 230608 <__cxa_atexit@plt+0x2242bc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r1, #12]! │ │ │ │ str r8, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ str r9, [r7, #28] │ │ │ │ str r7, [r7, #32] │ │ │ │ str r2, [r7, #36] @ 0x24 │ │ │ │ add r2, r7, #40 @ 0x28 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2397c4 <__cxa_atexit@plt+0x22d478> │ │ │ │ + ldr r7, [pc, #36] @ 23060c <__cxa_atexit@plt+0x2242c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd8f0 │ │ │ │ @ instruction: 0xffffddb0 │ │ │ │ @ instruction: 0xffffdc2c │ │ │ │ @ instruction: 0xffffd920 │ │ │ │ - smlabbeq ip, r8, r2, pc @ │ │ │ │ + @ instruction: 0x010d7db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239824 <__cxa_atexit@plt+0x22d4d8> │ │ │ │ - ldr r2, [pc, #48] @ 239834 <__cxa_atexit@plt+0x22d4e8> │ │ │ │ + bcc 23066c <__cxa_atexit@plt+0x224320> │ │ │ │ + ldr r2, [pc, #48] @ 23067c <__cxa_atexit@plt+0x224330> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 239838 <__cxa_atexit@plt+0x22d4ec> │ │ │ │ + ldr r3, [pc, #44] @ 230680 <__cxa_atexit@plt+0x224334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrhteq r4, [r4], #203 @ 0xcb │ │ │ │ + rscseq sp, r4, r6, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239884 <__cxa_atexit@plt+0x22d538> │ │ │ │ - ldr r1, [pc, #52] @ 239894 <__cxa_atexit@plt+0x22d548> │ │ │ │ + bcc 2306cc <__cxa_atexit@plt+0x224380> │ │ │ │ + ldr r1, [pc, #52] @ 2306dc <__cxa_atexit@plt+0x224390> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 239898 <__cxa_atexit@plt+0x22d54c> │ │ │ │ + ldr r0, [pc, #36] @ 2306e0 <__cxa_atexit@plt+0x224394> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl #22 │ │ │ │ - @ instruction: 0x011e3af8 │ │ │ │ + tsteq lr, r0, asr #25 │ │ │ │ + @ instruction: 0x011eccb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2398fc <__cxa_atexit@plt+0x22d5b0> │ │ │ │ + bhi 230744 <__cxa_atexit@plt+0x2243f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239908 <__cxa_atexit@plt+0x22d5bc> │ │ │ │ - ldr r2, [pc, #76] @ 239918 <__cxa_atexit@plt+0x22d5cc> │ │ │ │ + bcc 230750 <__cxa_atexit@plt+0x224404> │ │ │ │ + ldr r2, [pc, #76] @ 230760 <__cxa_atexit@plt+0x224414> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23991c <__cxa_atexit@plt+0x22d5d0> │ │ │ │ + ldr r1, [pc, #72] @ 230764 <__cxa_atexit@plt+0x224418> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239920 <__cxa_atexit@plt+0x22d5d4> │ │ │ │ + ldr r8, [pc, #56] @ 230768 <__cxa_atexit@plt+0x22441c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011e3a9c │ │ │ │ - ldrsbteq r4, [r4], #191 @ 0xbf │ │ │ │ + tsteq lr, r4, asr ip │ │ │ │ + rscseq sp, r4, sl, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239988 <__cxa_atexit@plt+0x22d63c> │ │ │ │ - ldr r2, [pc, #76] @ 239998 <__cxa_atexit@plt+0x22d64c> │ │ │ │ + bcc 2307d0 <__cxa_atexit@plt+0x224484> │ │ │ │ + ldr r2, [pc, #76] @ 2307e0 <__cxa_atexit@plt+0x224494> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23999c <__cxa_atexit@plt+0x22d650> │ │ │ │ + ldr r1, [pc, #72] @ 2307e4 <__cxa_atexit@plt+0x224498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2399a0 <__cxa_atexit@plt+0x22d654> │ │ │ │ + ldr r2, [pc, #52] @ 2307e8 <__cxa_atexit@plt+0x22449c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsr #20 │ │ │ │ - tsteq lr, r0, lsl #20 │ │ │ │ + tsteq lr, r4, ror #23 │ │ │ │ + @ instruction: 0x011ecbb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2399f4 <__cxa_atexit@plt+0x22d6a8> │ │ │ │ + bhi 23083c <__cxa_atexit@plt+0x2244f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2399fc <__cxa_atexit@plt+0x22d6b0> │ │ │ │ + ldr lr, [pc, #52] @ 230844 <__cxa_atexit@plt+0x2244f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 239a00 <__cxa_atexit@plt+0x22d6b4> │ │ │ │ + ldr r0, [pc, #48] @ 230848 <__cxa_atexit@plt+0x2244fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 239a04 <__cxa_atexit@plt+0x22d6b8> │ │ │ │ + ldr r1, [pc, #40] @ 23084c <__cxa_atexit@plt+0x224500> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr #19 │ │ │ │ - tsteq lr, r4, lsr #19 │ │ │ │ - tsteq lr, r0, asr sl │ │ │ │ + tsteq lr, r0, ror #22 │ │ │ │ + tsteq lr, ip, asr fp │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239a64 <__cxa_atexit@plt+0x22d718> │ │ │ │ - ldr r2, [pc, #48] @ 239a74 <__cxa_atexit@plt+0x22d728> │ │ │ │ + bcc 2308ac <__cxa_atexit@plt+0x224560> │ │ │ │ + ldr r2, [pc, #48] @ 2308bc <__cxa_atexit@plt+0x224570> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 239a78 <__cxa_atexit@plt+0x22d72c> │ │ │ │ + ldr r3, [pc, #44] @ 2308c0 <__cxa_atexit@plt+0x224574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r4, r4, r6, lsl #21 │ │ │ │ + rscseq sp, r4, r1, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239ac4 <__cxa_atexit@plt+0x22d778> │ │ │ │ - ldr r1, [pc, #52] @ 239ad4 <__cxa_atexit@plt+0x22d788> │ │ │ │ + bcc 23090c <__cxa_atexit@plt+0x2245c0> │ │ │ │ + ldr r1, [pc, #52] @ 23091c <__cxa_atexit@plt+0x2245d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 239ad8 <__cxa_atexit@plt+0x22d78c> │ │ │ │ + ldr r0, [pc, #36] @ 230920 <__cxa_atexit@plt+0x2245d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #17 │ │ │ │ - @ instruction: 0x011e38b8 │ │ │ │ + tsteq lr, r0, lsl #21 │ │ │ │ + tsteq lr, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239b3c <__cxa_atexit@plt+0x22d7f0> │ │ │ │ + bhi 230984 <__cxa_atexit@plt+0x224638> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239b48 <__cxa_atexit@plt+0x22d7fc> │ │ │ │ - ldr r2, [pc, #76] @ 239b58 <__cxa_atexit@plt+0x22d80c> │ │ │ │ + bcc 230990 <__cxa_atexit@plt+0x224644> │ │ │ │ + ldr r2, [pc, #76] @ 2309a0 <__cxa_atexit@plt+0x224654> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239b5c <__cxa_atexit@plt+0x22d810> │ │ │ │ + ldr r1, [pc, #72] @ 2309a4 <__cxa_atexit@plt+0x224658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239b60 <__cxa_atexit@plt+0x22d814> │ │ │ │ + ldr r8, [pc, #56] @ 2309a8 <__cxa_atexit@plt+0x22465c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, ip, asr r8 │ │ │ │ - rscseq r4, r4, sl, lsr #19 │ │ │ │ + tsteq lr, r4, lsl sl │ │ │ │ + rscseq sp, r4, r5, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239bc8 <__cxa_atexit@plt+0x22d87c> │ │ │ │ - ldr r2, [pc, #76] @ 239bd8 <__cxa_atexit@plt+0x22d88c> │ │ │ │ + bcc 230a10 <__cxa_atexit@plt+0x2246c4> │ │ │ │ + ldr r2, [pc, #76] @ 230a20 <__cxa_atexit@plt+0x2246d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239bdc <__cxa_atexit@plt+0x22d890> │ │ │ │ + ldr r1, [pc, #72] @ 230a24 <__cxa_atexit@plt+0x2246d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 239be0 <__cxa_atexit@plt+0x22d894> │ │ │ │ + ldr r2, [pc, #52] @ 230a28 <__cxa_atexit@plt+0x2246dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, ror #15 │ │ │ │ - tsteq lr, r0, asr #15 │ │ │ │ + tsteq lr, r4, lsr #19 │ │ │ │ + tsteq lr, r8, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239c34 <__cxa_atexit@plt+0x22d8e8> │ │ │ │ + bhi 230a7c <__cxa_atexit@plt+0x224730> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 239c3c <__cxa_atexit@plt+0x22d8f0> │ │ │ │ + ldr lr, [pc, #52] @ 230a84 <__cxa_atexit@plt+0x224738> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 239c40 <__cxa_atexit@plt+0x22d8f4> │ │ │ │ + ldr r0, [pc, #48] @ 230a88 <__cxa_atexit@plt+0x22473c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 239c44 <__cxa_atexit@plt+0x22d8f8> │ │ │ │ + ldr r1, [pc, #40] @ 230a8c <__cxa_atexit@plt+0x224740> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #14 │ │ │ │ - tsteq lr, r4, ror #14 │ │ │ │ - tsteq lr, r0, lsl r8 │ │ │ │ + tsteq lr, r0, lsr #18 │ │ │ │ + tsteq lr, ip, lsl r9 │ │ │ │ + tsteq lr, r8, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239ca4 <__cxa_atexit@plt+0x22d958> │ │ │ │ - ldr r2, [pc, #48] @ 239cb4 <__cxa_atexit@plt+0x22d968> │ │ │ │ + bcc 230aec <__cxa_atexit@plt+0x2247a0> │ │ │ │ + ldr r2, [pc, #48] @ 230afc <__cxa_atexit@plt+0x2247b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 239cb8 <__cxa_atexit@plt+0x22d96c> │ │ │ │ + ldr r3, [pc, #44] @ 230b00 <__cxa_atexit@plt+0x2247b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r4, r4, r5, asr r8 │ │ │ │ + rscseq sp, r4, r0, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239d04 <__cxa_atexit@plt+0x22d9b8> │ │ │ │ - ldr r1, [pc, #52] @ 239d14 <__cxa_atexit@plt+0x22d9c8> │ │ │ │ + bcc 230b4c <__cxa_atexit@plt+0x224800> │ │ │ │ + ldr r1, [pc, #52] @ 230b5c <__cxa_atexit@plt+0x224810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 239d18 <__cxa_atexit@plt+0x22d9cc> │ │ │ │ + ldr r0, [pc, #36] @ 230b60 <__cxa_atexit@plt+0x224814> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl #13 │ │ │ │ - tsteq lr, r8, ror r6 │ │ │ │ + tsteq lr, r0, asr #16 │ │ │ │ + tsteq lr, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239d7c <__cxa_atexit@plt+0x22da30> │ │ │ │ + bhi 230bc4 <__cxa_atexit@plt+0x224878> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239d88 <__cxa_atexit@plt+0x22da3c> │ │ │ │ - ldr r2, [pc, #76] @ 239d98 <__cxa_atexit@plt+0x22da4c> │ │ │ │ + bcc 230bd0 <__cxa_atexit@plt+0x224884> │ │ │ │ + ldr r2, [pc, #76] @ 230be0 <__cxa_atexit@plt+0x224894> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239d9c <__cxa_atexit@plt+0x22da50> │ │ │ │ + ldr r1, [pc, #72] @ 230be4 <__cxa_atexit@plt+0x224898> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239da0 <__cxa_atexit@plt+0x22da54> │ │ │ │ + ldr r8, [pc, #56] @ 230be8 <__cxa_atexit@plt+0x22489c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq lr, ip, lsl r6 │ │ │ │ - rscseq r4, r4, r9, ror r7 │ │ │ │ + @ instruction: 0x011ec7d4 │ │ │ │ + rscseq sp, r4, r4, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239e08 <__cxa_atexit@plt+0x22dabc> │ │ │ │ - ldr r2, [pc, #76] @ 239e18 <__cxa_atexit@plt+0x22dacc> │ │ │ │ + bcc 230c50 <__cxa_atexit@plt+0x224904> │ │ │ │ + ldr r2, [pc, #76] @ 230c60 <__cxa_atexit@plt+0x224914> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239e1c <__cxa_atexit@plt+0x22dad0> │ │ │ │ + ldr r1, [pc, #72] @ 230c64 <__cxa_atexit@plt+0x224918> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 239e20 <__cxa_atexit@plt+0x22dad4> │ │ │ │ + ldr r2, [pc, #52] @ 230c68 <__cxa_atexit@plt+0x22491c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsr #11 │ │ │ │ - tsteq lr, r0, lsl #11 │ │ │ │ + tsteq lr, r4, ror #14 │ │ │ │ + tsteq lr, r8, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239e74 <__cxa_atexit@plt+0x22db28> │ │ │ │ + bhi 230cbc <__cxa_atexit@plt+0x224970> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 239e7c <__cxa_atexit@plt+0x22db30> │ │ │ │ + ldr lr, [pc, #52] @ 230cc4 <__cxa_atexit@plt+0x224978> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 239e80 <__cxa_atexit@plt+0x22db34> │ │ │ │ + ldr r0, [pc, #48] @ 230cc8 <__cxa_atexit@plt+0x22497c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 239e84 <__cxa_atexit@plt+0x22db38> │ │ │ │ + ldr r1, [pc, #40] @ 230ccc <__cxa_atexit@plt+0x224980> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr #10 │ │ │ │ - tsteq lr, r4, lsr #10 │ │ │ │ - @ instruction: 0x011e35d0 │ │ │ │ + tsteq lr, r0, ror #13 │ │ │ │ + @ instruction: 0x011ec6dc │ │ │ │ + tsteq lr, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 239ee4 <__cxa_atexit@plt+0x22db98> │ │ │ │ - ldr r2, [pc, #48] @ 239ef4 <__cxa_atexit@plt+0x22dba8> │ │ │ │ + bcc 230d2c <__cxa_atexit@plt+0x2249e0> │ │ │ │ + ldr r2, [pc, #48] @ 230d3c <__cxa_atexit@plt+0x2249f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 239ef8 <__cxa_atexit@plt+0x22dbac> │ │ │ │ + ldr r3, [pc, #44] @ 230d40 <__cxa_atexit@plt+0x2249f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r4, r4, r3, lsr #12 │ │ │ │ + rscseq sp, r4, lr, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239f44 <__cxa_atexit@plt+0x22dbf8> │ │ │ │ - ldr r1, [pc, #52] @ 239f54 <__cxa_atexit@plt+0x22dc08> │ │ │ │ + bcc 230d8c <__cxa_atexit@plt+0x224a40> │ │ │ │ + ldr r1, [pc, #52] @ 230d9c <__cxa_atexit@plt+0x224a50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 239f58 <__cxa_atexit@plt+0x22dc0c> │ │ │ │ + ldr r0, [pc, #36] @ 230da0 <__cxa_atexit@plt+0x224a54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, asr #8 │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ + tsteq lr, r0, lsl #12 │ │ │ │ + @ instruction: 0x011ec5f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 239fbc <__cxa_atexit@plt+0x22dc70> │ │ │ │ + bhi 230e04 <__cxa_atexit@plt+0x224ab8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 239fc8 <__cxa_atexit@plt+0x22dc7c> │ │ │ │ - ldr r2, [pc, #76] @ 239fd8 <__cxa_atexit@plt+0x22dc8c> │ │ │ │ + bcc 230e10 <__cxa_atexit@plt+0x224ac4> │ │ │ │ + ldr r2, [pc, #76] @ 230e20 <__cxa_atexit@plt+0x224ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 239fdc <__cxa_atexit@plt+0x22dc90> │ │ │ │ + ldr r1, [pc, #72] @ 230e24 <__cxa_atexit@plt+0x224ad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 239fe0 <__cxa_atexit@plt+0x22dc94> │ │ │ │ + ldr r8, [pc, #56] @ 230e28 <__cxa_atexit@plt+0x224adc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011e33dc │ │ │ │ - rscseq r4, r4, r7, asr #10 │ │ │ │ + @ instruction: 0x011ec594 │ │ │ │ + ldrshteq sp, [r4], #82 @ 0x52 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23a048 <__cxa_atexit@plt+0x22dcfc> │ │ │ │ - ldr r2, [pc, #76] @ 23a058 <__cxa_atexit@plt+0x22dd0c> │ │ │ │ + bcc 230e90 <__cxa_atexit@plt+0x224b44> │ │ │ │ + ldr r2, [pc, #76] @ 230ea0 <__cxa_atexit@plt+0x224b54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23a05c <__cxa_atexit@plt+0x22dd10> │ │ │ │ + ldr r1, [pc, #72] @ 230ea4 <__cxa_atexit@plt+0x224b58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 23a060 <__cxa_atexit@plt+0x22dd14> │ │ │ │ + ldr r2, [pc, #52] @ 230ea8 <__cxa_atexit@plt+0x224b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, ror #6 │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ + tsteq lr, r4, lsr #10 │ │ │ │ + @ instruction: 0x011ec4f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23a0b4 <__cxa_atexit@plt+0x22dd68> │ │ │ │ + bhi 230efc <__cxa_atexit@plt+0x224bb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23a0bc <__cxa_atexit@plt+0x22dd70> │ │ │ │ + ldr lr, [pc, #52] @ 230f04 <__cxa_atexit@plt+0x224bb8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23a0c0 <__cxa_atexit@plt+0x22dd74> │ │ │ │ + ldr r0, [pc, #48] @ 230f08 <__cxa_atexit@plt+0x224bbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23a0c4 <__cxa_atexit@plt+0x22dd78> │ │ │ │ + ldr r1, [pc, #40] @ 230f0c <__cxa_atexit@plt+0x224bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, ror #5 │ │ │ │ - tsteq lr, r4, ror #5 │ │ │ │ - @ instruction: 0x011e3390 │ │ │ │ + tsteq lr, r0, lsr #9 │ │ │ │ + @ instruction: 0x011ec49c │ │ │ │ + tsteq lr, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a124 <__cxa_atexit@plt+0x22ddd8> │ │ │ │ - ldr r2, [pc, #48] @ 23a134 <__cxa_atexit@plt+0x22dde8> │ │ │ │ + bcc 230f6c <__cxa_atexit@plt+0x224c20> │ │ │ │ + ldr r2, [pc, #48] @ 230f7c <__cxa_atexit@plt+0x224c30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23a138 <__cxa_atexit@plt+0x22ddec> │ │ │ │ + ldr r3, [pc, #44] @ 230f80 <__cxa_atexit@plt+0x224c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrshteq r4, [r4], #50 @ 0x32 │ │ │ │ + smlalseq sp, r4, sp, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23a184 <__cxa_atexit@plt+0x22de38> │ │ │ │ - ldr r1, [pc, #52] @ 23a194 <__cxa_atexit@plt+0x22de48> │ │ │ │ + bcc 230fcc <__cxa_atexit@plt+0x224c80> │ │ │ │ + ldr r1, [pc, #52] @ 230fdc <__cxa_atexit@plt+0x224c90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23a198 <__cxa_atexit@plt+0x22de4c> │ │ │ │ + ldr r0, [pc, #36] @ 230fe0 <__cxa_atexit@plt+0x224c94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl #4 │ │ │ │ - @ instruction: 0x011e31f8 │ │ │ │ + tsteq lr, r0, asr #7 │ │ │ │ + @ instruction: 0x011ec3b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23a1fc <__cxa_atexit@plt+0x22deb0> │ │ │ │ + bhi 231044 <__cxa_atexit@plt+0x224cf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23a208 <__cxa_atexit@plt+0x22debc> │ │ │ │ - ldr r2, [pc, #76] @ 23a218 <__cxa_atexit@plt+0x22decc> │ │ │ │ + bcc 231050 <__cxa_atexit@plt+0x224d04> │ │ │ │ + ldr r2, [pc, #76] @ 231060 <__cxa_atexit@plt+0x224d14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23a21c <__cxa_atexit@plt+0x22ded0> │ │ │ │ + ldr r1, [pc, #72] @ 231064 <__cxa_atexit@plt+0x224d18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 23a220 <__cxa_atexit@plt+0x22ded4> │ │ │ │ + ldr r8, [pc, #56] @ 231068 <__cxa_atexit@plt+0x224d1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011e319c │ │ │ │ - rscseq r4, r4, r6, lsl r3 │ │ │ │ + tsteq lr, r4, asr r3 │ │ │ │ + rscseq sp, r4, r1, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23a288 <__cxa_atexit@plt+0x22df3c> │ │ │ │ - ldr r2, [pc, #76] @ 23a298 <__cxa_atexit@plt+0x22df4c> │ │ │ │ + bcc 2310d0 <__cxa_atexit@plt+0x224d84> │ │ │ │ + ldr r2, [pc, #76] @ 2310e0 <__cxa_atexit@plt+0x224d94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23a29c <__cxa_atexit@plt+0x22df50> │ │ │ │ + ldr r1, [pc, #72] @ 2310e4 <__cxa_atexit@plt+0x224d98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 23a2a0 <__cxa_atexit@plt+0x22df54> │ │ │ │ + ldr r2, [pc, #52] @ 2310e8 <__cxa_atexit@plt+0x224d9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, ip, lsr #2 │ │ │ │ - tsteq lr, r0, lsl #2 │ │ │ │ - tsteq ip, r8, asr r6 │ │ │ │ + tsteq lr, r4, ror #5 │ │ │ │ + @ instruction: 0x011ec2b8 │ │ │ │ + smlabbeq sp, r0, r1, r7 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23a630 <__cxa_atexit@plt+0x22e2e4> │ │ │ │ + bhi 231478 <__cxa_atexit@plt+0x22512c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 23a364 <__cxa_atexit@plt+0x22e018> │ │ │ │ + beq 2311ac <__cxa_atexit@plt+0x224e60> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 23a3b0 <__cxa_atexit@plt+0x22e064> │ │ │ │ + bne 2311f8 <__cxa_atexit@plt+0x224eac> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r6, r1, #24 │ │ │ │ sub r7, r7, #3 │ │ │ │ cmp r7, #5 │ │ │ │ - bhi 23a594 <__cxa_atexit@plt+0x22e248> │ │ │ │ + bhi 2313dc <__cxa_atexit@plt+0x225090> │ │ │ │ add r3, pc, #4 │ │ │ │ ldr r7, [r3, r7, lsl #2] │ │ │ │ add pc, r3, r7 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a690 <__cxa_atexit@plt+0x22e344> │ │ │ │ - ldr r2, [pc, #968] @ 23a6fc <__cxa_atexit@plt+0x22e3b0> │ │ │ │ + bcc 2314d8 <__cxa_atexit@plt+0x22518c> │ │ │ │ + ldr r2, [pc, #968] @ 231544 <__cxa_atexit@plt+0x2251f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a600 <__cxa_atexit@plt+0x22e2b4> │ │ │ │ - ldr r2, [pc, #932] @ 23a704 <__cxa_atexit@plt+0x22e3b8> │ │ │ │ + ble 231448 <__cxa_atexit@plt+0x2250fc> │ │ │ │ + ldr r2, [pc, #932] @ 23154c <__cxa_atexit@plt+0x225200> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 23a644 <__cxa_atexit@plt+0x22e2f8> │ │ │ │ - ldr r7, [pc, #860] @ 23a6dc <__cxa_atexit@plt+0x22e390> │ │ │ │ + bcc 23148c <__cxa_atexit@plt+0x225140> │ │ │ │ + ldr r7, [pc, #860] @ 231524 <__cxa_atexit@plt+0x2251d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r0, [sl, #2] │ │ │ │ mov r2, r1 │ │ │ │ str r7, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r3, #10 │ │ │ │ - ble 23a3fc <__cxa_atexit@plt+0x22e0b0> │ │ │ │ - ldr r3, [pc, #824] @ 23a6e4 <__cxa_atexit@plt+0x22e398> │ │ │ │ + ble 231244 <__cxa_atexit@plt+0x224ef8> │ │ │ │ + ldr r3, [pc, #824] @ 23152c <__cxa_atexit@plt+0x2251e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a404 <__cxa_atexit@plt+0x22e0b8> │ │ │ │ + b 23124c <__cxa_atexit@plt+0x224f00> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 23a650 <__cxa_atexit@plt+0x22e304> │ │ │ │ - ldr r7, [pc, #768] @ 23a6cc <__cxa_atexit@plt+0x22e380> │ │ │ │ + bcc 231498 <__cxa_atexit@plt+0x22514c> │ │ │ │ + ldr r7, [pc, #768] @ 231514 <__cxa_atexit@plt+0x2251c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [sl, #3] │ │ │ │ mov r3, r1 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 23a414 <__cxa_atexit@plt+0x22e0c8> │ │ │ │ - ldr r2, [pc, #732] @ 23a6d4 <__cxa_atexit@plt+0x22e388> │ │ │ │ + ble 23125c <__cxa_atexit@plt+0x224f10> │ │ │ │ + ldr r2, [pc, #732] @ 23151c <__cxa_atexit@plt+0x2251d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r3, [pc, #732] @ 23a6e0 <__cxa_atexit@plt+0x22e394> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r3, [pc, #732] @ 231528 <__cxa_atexit@plt+0x2251dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r1, #20] │ │ │ │ str r2, [r1, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #692] @ 23a6d0 <__cxa_atexit@plt+0x22e384> │ │ │ │ + ldr r2, [pc, #692] @ 231518 <__cxa_atexit@plt+0x2251cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r1, #20] │ │ │ │ str r3, [r1, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a66c <__cxa_atexit@plt+0x22e320> │ │ │ │ - ldr r2, [pc, #760] @ 23a73c <__cxa_atexit@plt+0x22e3f0> │ │ │ │ + bcc 2314b4 <__cxa_atexit@plt+0x225168> │ │ │ │ + ldr r2, [pc, #760] @ 231584 <__cxa_atexit@plt+0x225238> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a5dc <__cxa_atexit@plt+0x22e290> │ │ │ │ - ldr r2, [pc, #724] @ 23a744 <__cxa_atexit@plt+0x22e3f8> │ │ │ │ + ble 231424 <__cxa_atexit@plt+0x2250d8> │ │ │ │ + ldr r2, [pc, #724] @ 23158c <__cxa_atexit@plt+0x225240> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a678 <__cxa_atexit@plt+0x22e32c> │ │ │ │ - ldr r2, [pc, #656] @ 23a71c <__cxa_atexit@plt+0x22e3d0> │ │ │ │ + bcc 2314c0 <__cxa_atexit@plt+0x225174> │ │ │ │ + ldr r2, [pc, #656] @ 231564 <__cxa_atexit@plt+0x225218> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a5e8 <__cxa_atexit@plt+0x22e29c> │ │ │ │ - ldr r2, [pc, #620] @ 23a724 <__cxa_atexit@plt+0x22e3d8> │ │ │ │ + ble 231430 <__cxa_atexit@plt+0x2250e4> │ │ │ │ + ldr r2, [pc, #620] @ 23156c <__cxa_atexit@plt+0x225220> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a684 <__cxa_atexit@plt+0x22e338> │ │ │ │ - ldr r2, [pc, #600] @ 23a72c <__cxa_atexit@plt+0x22e3e0> │ │ │ │ + bcc 2314cc <__cxa_atexit@plt+0x225180> │ │ │ │ + ldr r2, [pc, #600] @ 231574 <__cxa_atexit@plt+0x225228> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a5f4 <__cxa_atexit@plt+0x22e2a8> │ │ │ │ - ldr r2, [pc, #564] @ 23a734 <__cxa_atexit@plt+0x22e3e8> │ │ │ │ + ble 23143c <__cxa_atexit@plt+0x2250f0> │ │ │ │ + ldr r2, [pc, #564] @ 23157c <__cxa_atexit@plt+0x225230> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a69c <__cxa_atexit@plt+0x22e350> │ │ │ │ - ldr r2, [pc, #496] @ 23a70c <__cxa_atexit@plt+0x22e3c0> │ │ │ │ + bcc 2314e4 <__cxa_atexit@plt+0x225198> │ │ │ │ + ldr r2, [pc, #496] @ 231554 <__cxa_atexit@plt+0x225208> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a60c <__cxa_atexit@plt+0x22e2c0> │ │ │ │ - ldr r2, [pc, #460] @ 23a714 <__cxa_atexit@plt+0x22e3c8> │ │ │ │ + ble 231454 <__cxa_atexit@plt+0x225108> │ │ │ │ + ldr r2, [pc, #460] @ 23155c <__cxa_atexit@plt+0x225210> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a6a8 <__cxa_atexit@plt+0x22e35c> │ │ │ │ - ldr r2, [pc, #488] @ 23a74c <__cxa_atexit@plt+0x22e400> │ │ │ │ + bcc 2314f0 <__cxa_atexit@plt+0x2251a4> │ │ │ │ + ldr r2, [pc, #488] @ 231594 <__cxa_atexit@plt+0x225248> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a618 <__cxa_atexit@plt+0x22e2cc> │ │ │ │ - ldr r2, [pc, #452] @ 23a754 <__cxa_atexit@plt+0x22e408> │ │ │ │ + ble 231460 <__cxa_atexit@plt+0x225114> │ │ │ │ + ldr r2, [pc, #452] @ 23159c <__cxa_atexit@plt+0x225250> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a6b4 <__cxa_atexit@plt+0x22e368> │ │ │ │ - ldr r2, [pc, #320] @ 23a6ec <__cxa_atexit@plt+0x22e3a0> │ │ │ │ + bcc 2314fc <__cxa_atexit@plt+0x2251b0> │ │ │ │ + ldr r2, [pc, #320] @ 231534 <__cxa_atexit@plt+0x2251e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23a624 <__cxa_atexit@plt+0x22e2d8> │ │ │ │ - ldr r2, [pc, #284] @ 23a6f4 <__cxa_atexit@plt+0x22e3a8> │ │ │ │ + ble 23146c <__cxa_atexit@plt+0x225120> │ │ │ │ + ldr r2, [pc, #284] @ 23153c <__cxa_atexit@plt+0x2251f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #348] @ 23a740 <__cxa_atexit@plt+0x22e3f4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #348] @ 231588 <__cxa_atexit@plt+0x22523c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #304] @ 23a720 <__cxa_atexit@plt+0x22e3d4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #304] @ 231568 <__cxa_atexit@plt+0x22521c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #308] @ 23a730 <__cxa_atexit@plt+0x22e3e4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #308] @ 231578 <__cxa_atexit@plt+0x22522c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #248] @ 23a700 <__cxa_atexit@plt+0x22e3b4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #248] @ 231548 <__cxa_atexit@plt+0x2251fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #252] @ 23a710 <__cxa_atexit@plt+0x22e3c4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #252] @ 231558 <__cxa_atexit@plt+0x22520c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #304] @ 23a750 <__cxa_atexit@plt+0x22e404> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #304] @ 231598 <__cxa_atexit@plt+0x22524c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r2, [pc, #196] @ 23a6f0 <__cxa_atexit@plt+0x22e3a4> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r2, [pc, #196] @ 231538 <__cxa_atexit@plt+0x2251ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23a41c <__cxa_atexit@plt+0x22e0d0> │ │ │ │ - ldr r7, [pc, #292] @ 23a75c <__cxa_atexit@plt+0x22e410> │ │ │ │ + b 231264 <__cxa_atexit@plt+0x224f18> │ │ │ │ + ldr r7, [pc, #292] @ 2315a4 <__cxa_atexit@plt+0x225258> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 23a6e8 <__cxa_atexit@plt+0x22e39c> │ │ │ │ + ldr r7, [pc, #156] @ 231530 <__cxa_atexit@plt+0x2251e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 23a658 <__cxa_atexit@plt+0x22e30c> │ │ │ │ - ldr r7, [pc, #128] @ 23a6d8 <__cxa_atexit@plt+0x22e38c> │ │ │ │ + b 2314a0 <__cxa_atexit@plt+0x225154> │ │ │ │ + ldr r7, [pc, #128] @ 231520 <__cxa_atexit@plt+0x2251d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - ldr r3, [pc, #212] @ 23a748 <__cxa_atexit@plt+0x22e3fc> │ │ │ │ + ldr r3, [pc, #212] @ 231590 <__cxa_atexit@plt+0x225244> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #168] @ 23a728 <__cxa_atexit@plt+0x22e3dc> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #168] @ 231570 <__cxa_atexit@plt+0x225224> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #172] @ 23a738 <__cxa_atexit@plt+0x22e3ec> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #172] @ 231580 <__cxa_atexit@plt+0x225234> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #112] @ 23a708 <__cxa_atexit@plt+0x22e3bc> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #112] @ 231550 <__cxa_atexit@plt+0x225204> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #116] @ 23a718 <__cxa_atexit@plt+0x22e3cc> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #116] @ 231560 <__cxa_atexit@plt+0x225214> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #168] @ 23a758 <__cxa_atexit@plt+0x22e40c> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #168] @ 2315a0 <__cxa_atexit@plt+0x225254> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23a6bc <__cxa_atexit@plt+0x22e370> │ │ │ │ - ldr r3, [pc, #60] @ 23a6f8 <__cxa_atexit@plt+0x22e3ac> │ │ │ │ + b 231504 <__cxa_atexit@plt+0x2251b8> │ │ │ │ + ldr r3, [pc, #60] @ 231540 <__cxa_atexit@plt+0x2251f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ @ instruction: 0xffffe93c │ │ │ │ @@ -571649,45 +562323,45 @@ │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq ip, r8, lsl r4 │ │ │ │ + tsteq sp, r0, asr #30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a7d4 <__cxa_atexit@plt+0x22e488> │ │ │ │ - ldr lr, [pc, #100] @ 23a7ec <__cxa_atexit@plt+0x22e4a0> │ │ │ │ + bcc 23161c <__cxa_atexit@plt+0x2252d0> │ │ │ │ + ldr lr, [pc, #100] @ 231634 <__cxa_atexit@plt+0x2252e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23a7bc <__cxa_atexit@plt+0x22e470> │ │ │ │ - ldr r1, [pc, #60] @ 23a7f4 <__cxa_atexit@plt+0x22e4a8> │ │ │ │ + ble 231604 <__cxa_atexit@plt+0x2252b8> │ │ │ │ + ldr r1, [pc, #60] @ 23163c <__cxa_atexit@plt+0x2252f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23a7c4 <__cxa_atexit@plt+0x22e478> │ │ │ │ - ldr r1, [pc, #44] @ 23a7f0 <__cxa_atexit@plt+0x22e4a4> │ │ │ │ + b 23160c <__cxa_atexit@plt+0x2252c0> │ │ │ │ + ldr r1, [pc, #44] @ 231638 <__cxa_atexit@plt+0x2252ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23a7f8 <__cxa_atexit@plt+0x22e4ac> │ │ │ │ + ldr r3, [pc, #28] @ 231640 <__cxa_atexit@plt+0x2252f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @@ -571696,37 +562370,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a870 <__cxa_atexit@plt+0x22e524> │ │ │ │ - ldr lr, [pc, #100] @ 23a888 <__cxa_atexit@plt+0x22e53c> │ │ │ │ + bcc 2316b8 <__cxa_atexit@plt+0x22536c> │ │ │ │ + ldr lr, [pc, #100] @ 2316d0 <__cxa_atexit@plt+0x225384> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23a858 <__cxa_atexit@plt+0x22e50c> │ │ │ │ - ldr r1, [pc, #60] @ 23a890 <__cxa_atexit@plt+0x22e544> │ │ │ │ + ble 2316a0 <__cxa_atexit@plt+0x225354> │ │ │ │ + ldr r1, [pc, #60] @ 2316d8 <__cxa_atexit@plt+0x22538c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23a860 <__cxa_atexit@plt+0x22e514> │ │ │ │ - ldr r1, [pc, #44] @ 23a88c <__cxa_atexit@plt+0x22e540> │ │ │ │ + b 2316a8 <__cxa_atexit@plt+0x22535c> │ │ │ │ + ldr r1, [pc, #44] @ 2316d4 <__cxa_atexit@plt+0x225388> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23a894 <__cxa_atexit@plt+0x22e548> │ │ │ │ + ldr r3, [pc, #28] @ 2316dc <__cxa_atexit@plt+0x225390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @@ -571735,37 +562409,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a90c <__cxa_atexit@plt+0x22e5c0> │ │ │ │ - ldr lr, [pc, #100] @ 23a924 <__cxa_atexit@plt+0x22e5d8> │ │ │ │ + bcc 231754 <__cxa_atexit@plt+0x225408> │ │ │ │ + ldr lr, [pc, #100] @ 23176c <__cxa_atexit@plt+0x225420> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23a8f4 <__cxa_atexit@plt+0x22e5a8> │ │ │ │ - ldr r1, [pc, #60] @ 23a92c <__cxa_atexit@plt+0x22e5e0> │ │ │ │ + ble 23173c <__cxa_atexit@plt+0x2253f0> │ │ │ │ + ldr r1, [pc, #60] @ 231774 <__cxa_atexit@plt+0x225428> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23a8fc <__cxa_atexit@plt+0x22e5b0> │ │ │ │ - ldr r1, [pc, #44] @ 23a928 <__cxa_atexit@plt+0x22e5dc> │ │ │ │ + b 231744 <__cxa_atexit@plt+0x2253f8> │ │ │ │ + ldr r1, [pc, #44] @ 231770 <__cxa_atexit@plt+0x225424> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23a930 <__cxa_atexit@plt+0x22e5e4> │ │ │ │ + ldr r3, [pc, #28] @ 231778 <__cxa_atexit@plt+0x22542c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @@ -571774,77 +562448,77 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23a9a8 <__cxa_atexit@plt+0x22e65c> │ │ │ │ - ldr lr, [pc, #100] @ 23a9c0 <__cxa_atexit@plt+0x22e674> │ │ │ │ + bcc 2317f0 <__cxa_atexit@plt+0x2254a4> │ │ │ │ + ldr lr, [pc, #100] @ 231808 <__cxa_atexit@plt+0x2254bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23a990 <__cxa_atexit@plt+0x22e644> │ │ │ │ - ldr r1, [pc, #60] @ 23a9c8 <__cxa_atexit@plt+0x22e67c> │ │ │ │ + ble 2317d8 <__cxa_atexit@plt+0x22548c> │ │ │ │ + ldr r1, [pc, #60] @ 231810 <__cxa_atexit@plt+0x2254c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23a998 <__cxa_atexit@plt+0x22e64c> │ │ │ │ - ldr r1, [pc, #44] @ 23a9c4 <__cxa_atexit@plt+0x22e678> │ │ │ │ + b 2317e0 <__cxa_atexit@plt+0x225494> │ │ │ │ + ldr r1, [pc, #44] @ 23180c <__cxa_atexit@plt+0x2254c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23a9cc <__cxa_atexit@plt+0x22e680> │ │ │ │ + ldr r3, [pc, #28] @ 231814 <__cxa_atexit@plt+0x2254c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, r0, lsr pc │ │ │ │ + tsteq sp, r8, asr sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23aa48 <__cxa_atexit@plt+0x22e6fc> │ │ │ │ - ldr lr, [pc, #100] @ 23aa60 <__cxa_atexit@plt+0x22e714> │ │ │ │ + bcc 231890 <__cxa_atexit@plt+0x225544> │ │ │ │ + ldr lr, [pc, #100] @ 2318a8 <__cxa_atexit@plt+0x22555c> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23aa30 <__cxa_atexit@plt+0x22e6e4> │ │ │ │ - ldr r1, [pc, #60] @ 23aa68 <__cxa_atexit@plt+0x22e71c> │ │ │ │ + ble 231878 <__cxa_atexit@plt+0x22552c> │ │ │ │ + ldr r1, [pc, #60] @ 2318b0 <__cxa_atexit@plt+0x225564> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23aa38 <__cxa_atexit@plt+0x22e6ec> │ │ │ │ - ldr r1, [pc, #44] @ 23aa64 <__cxa_atexit@plt+0x22e718> │ │ │ │ + b 231880 <__cxa_atexit@plt+0x225534> │ │ │ │ + ldr r1, [pc, #44] @ 2318ac <__cxa_atexit@plt+0x225560> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23aa6c <__cxa_atexit@plt+0x22e720> │ │ │ │ + ldr r3, [pc, #28] @ 2318b4 <__cxa_atexit@plt+0x225568> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffebe4 │ │ │ │ @ instruction: 0xffffedac │ │ │ │ @@ -571853,37 +562527,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23aae4 <__cxa_atexit@plt+0x22e798> │ │ │ │ - ldr lr, [pc, #100] @ 23aafc <__cxa_atexit@plt+0x22e7b0> │ │ │ │ + bcc 23192c <__cxa_atexit@plt+0x2255e0> │ │ │ │ + ldr lr, [pc, #100] @ 231944 <__cxa_atexit@plt+0x2255f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23aacc <__cxa_atexit@plt+0x22e780> │ │ │ │ - ldr r1, [pc, #60] @ 23ab04 <__cxa_atexit@plt+0x22e7b8> │ │ │ │ + ble 231914 <__cxa_atexit@plt+0x2255c8> │ │ │ │ + ldr r1, [pc, #60] @ 23194c <__cxa_atexit@plt+0x225600> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23aad4 <__cxa_atexit@plt+0x22e788> │ │ │ │ - ldr r1, [pc, #44] @ 23ab00 <__cxa_atexit@plt+0x22e7b4> │ │ │ │ + b 23191c <__cxa_atexit@plt+0x2255d0> │ │ │ │ + ldr r1, [pc, #44] @ 231948 <__cxa_atexit@plt+0x2255fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23ab08 <__cxa_atexit@plt+0x22e7bc> │ │ │ │ + ldr r3, [pc, #28] @ 231950 <__cxa_atexit@plt+0x225604> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ @ instruction: 0xffffe944 │ │ │ │ @@ -571892,37 +562566,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23ab80 <__cxa_atexit@plt+0x22e834> │ │ │ │ - ldr lr, [pc, #100] @ 23ab98 <__cxa_atexit@plt+0x22e84c> │ │ │ │ + bcc 2319c8 <__cxa_atexit@plt+0x22567c> │ │ │ │ + ldr lr, [pc, #100] @ 2319e0 <__cxa_atexit@plt+0x225694> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23ab68 <__cxa_atexit@plt+0x22e81c> │ │ │ │ - ldr r1, [pc, #60] @ 23aba0 <__cxa_atexit@plt+0x22e854> │ │ │ │ + ble 2319b0 <__cxa_atexit@plt+0x225664> │ │ │ │ + ldr r1, [pc, #60] @ 2319e8 <__cxa_atexit@plt+0x22569c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23ab70 <__cxa_atexit@plt+0x22e824> │ │ │ │ - ldr r1, [pc, #44] @ 23ab9c <__cxa_atexit@plt+0x22e850> │ │ │ │ + b 2319b8 <__cxa_atexit@plt+0x22566c> │ │ │ │ + ldr r1, [pc, #44] @ 2319e4 <__cxa_atexit@plt+0x225698> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23aba4 <__cxa_atexit@plt+0x22e858> │ │ │ │ + ldr r3, [pc, #28] @ 2319ec <__cxa_atexit@plt+0x2256a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe668 │ │ │ │ @@ -571931,37 +562605,37 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23ac1c <__cxa_atexit@plt+0x22e8d0> │ │ │ │ - ldr lr, [pc, #100] @ 23ac34 <__cxa_atexit@plt+0x22e8e8> │ │ │ │ + bcc 231a64 <__cxa_atexit@plt+0x225718> │ │ │ │ + ldr lr, [pc, #100] @ 231a7c <__cxa_atexit@plt+0x225730> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23ac04 <__cxa_atexit@plt+0x22e8b8> │ │ │ │ - ldr r1, [pc, #60] @ 23ac3c <__cxa_atexit@plt+0x22e8f0> │ │ │ │ + ble 231a4c <__cxa_atexit@plt+0x225700> │ │ │ │ + ldr r1, [pc, #60] @ 231a84 <__cxa_atexit@plt+0x225738> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23ac0c <__cxa_atexit@plt+0x22e8c0> │ │ │ │ - ldr r1, [pc, #44] @ 23ac38 <__cxa_atexit@plt+0x22e8ec> │ │ │ │ + b 231a54 <__cxa_atexit@plt+0x225708> │ │ │ │ + ldr r1, [pc, #44] @ 231a80 <__cxa_atexit@plt+0x225734> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23ac40 <__cxa_atexit@plt+0x22e8f4> │ │ │ │ + ldr r3, [pc, #28] @ 231a88 <__cxa_atexit@plt+0x22573c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe34c │ │ │ │ @ instruction: 0xffffe38c │ │ │ │ @@ -571970,76 +562644,76 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23acb8 <__cxa_atexit@plt+0x22e96c> │ │ │ │ - ldr lr, [pc, #100] @ 23acd0 <__cxa_atexit@plt+0x22e984> │ │ │ │ + bcc 231b00 <__cxa_atexit@plt+0x2257b4> │ │ │ │ + ldr lr, [pc, #100] @ 231b18 <__cxa_atexit@plt+0x2257cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r1, #10 │ │ │ │ - ble 23aca0 <__cxa_atexit@plt+0x22e954> │ │ │ │ - ldr r1, [pc, #60] @ 23acd8 <__cxa_atexit@plt+0x22e98c> │ │ │ │ + ble 231ae8 <__cxa_atexit@plt+0x22579c> │ │ │ │ + ldr r1, [pc, #60] @ 231b20 <__cxa_atexit@plt+0x2257d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23aca8 <__cxa_atexit@plt+0x22e95c> │ │ │ │ - ldr r1, [pc, #44] @ 23acd4 <__cxa_atexit@plt+0x22e988> │ │ │ │ + b 231af0 <__cxa_atexit@plt+0x2257a4> │ │ │ │ + ldr r1, [pc, #44] @ 231b1c <__cxa_atexit@plt+0x2257d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 23acdc <__cxa_atexit@plt+0x22e990> │ │ │ │ + ldr r3, [pc, #28] @ 231b24 <__cxa_atexit@plt+0x2257d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe070 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffe204 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq ip, r0, lsr #24 │ │ │ │ + tsteq sp, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23ad98 <__cxa_atexit@plt+0x22ea4c> │ │ │ │ - ldr r6, [pc, #196] @ 23adc8 <__cxa_atexit@plt+0x22ea7c> │ │ │ │ + bhi 231be0 <__cxa_atexit@plt+0x225894> │ │ │ │ + ldr r6, [pc, #196] @ 231c10 <__cxa_atexit@plt+0x2258c4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r1, [pc, #192] @ 23adcc <__cxa_atexit@plt+0x22ea80> │ │ │ │ + ldr r1, [pc, #192] @ 231c14 <__cxa_atexit@plt+0x2258c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ - ldr r0, [pc, #184] @ 23add0 <__cxa_atexit@plt+0x22ea84> │ │ │ │ + ldr r0, [pc, #184] @ 231c18 <__cxa_atexit@plt+0x2258cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1, r6, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 23ada4 <__cxa_atexit@plt+0x22ea58> │ │ │ │ + bhi 231bec <__cxa_atexit@plt+0x2258a0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 23adac <__cxa_atexit@plt+0x22ea60> │ │ │ │ - ldr ip, [pc, #148] @ 23add8 <__cxa_atexit@plt+0x22ea8c> │ │ │ │ + bcc 231bf4 <__cxa_atexit@plt+0x2258a8> │ │ │ │ + ldr ip, [pc, #148] @ 231c20 <__cxa_atexit@plt+0x2258d4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr sl, [pc, #144] @ 23addc <__cxa_atexit@plt+0x22ea90> │ │ │ │ + ldr sl, [pc, #144] @ 231c24 <__cxa_atexit@plt+0x2258d8> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #140] @ 23ade0 <__cxa_atexit@plt+0x22ea94> │ │ │ │ + ldr lr, [pc, #140] @ 231c28 <__cxa_atexit@plt+0x2258dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 23ade4 <__cxa_atexit@plt+0x22ea98> │ │ │ │ + ldr r9, [pc, #136] @ 231c2c <__cxa_atexit@plt+0x2258e0> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r0, r6, #14 │ │ │ │ sub r2, r6, #22 │ │ │ │ str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -572052,60 +562726,60 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 23adb4 <__cxa_atexit@plt+0x22ea68> │ │ │ │ + b 231bfc <__cxa_atexit@plt+0x2258b0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 23add4 <__cxa_atexit@plt+0x22ea88> │ │ │ │ + ldr r7, [pc, #24] @ 231c1c <__cxa_atexit@plt+0x2258d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror #12 │ │ │ │ - tsteq lr, r8, ror #12 │ │ │ │ - tsteq lr, r4, lsr #14 │ │ │ │ - smlatbeq ip, r4, ip, sp │ │ │ │ + tsteq lr, r4, lsr #16 │ │ │ │ + tsteq lr, r0, lsr #16 │ │ │ │ + @ instruction: 0x011eb8dc │ │ │ │ + smlabteq sp, ip, r7, r6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl #31 │ │ │ │ - tsteq ip, r4, lsl fp │ │ │ │ + tsteq sp, ip, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23aea8 <__cxa_atexit@plt+0x22eb5c> │ │ │ │ - ldr r2, [pc, #196] @ 23aed4 <__cxa_atexit@plt+0x22eb88> │ │ │ │ + bhi 231cf0 <__cxa_atexit@plt+0x2259a4> │ │ │ │ + ldr r2, [pc, #196] @ 231d1c <__cxa_atexit@plt+0x2259d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23ae98 <__cxa_atexit@plt+0x22eb4c> │ │ │ │ - ldr r7, [pc, #176] @ 23aed8 <__cxa_atexit@plt+0x22eb8c> │ │ │ │ + beq 231ce0 <__cxa_atexit@plt+0x225994> │ │ │ │ + ldr r7, [pc, #176] @ 231d20 <__cxa_atexit@plt+0x2259d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 23aeb4 <__cxa_atexit@plt+0x22eb68> │ │ │ │ - ldr r9, [pc, #152] @ 23aee0 <__cxa_atexit@plt+0x22eb94> │ │ │ │ + bcc 231cfc <__cxa_atexit@plt+0x2259b0> │ │ │ │ + ldr r9, [pc, #152] @ 231d28 <__cxa_atexit@plt+0x2259dc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 23aee4 <__cxa_atexit@plt+0x22eb98> │ │ │ │ + ldr lr, [pc, #148] @ 231d2c <__cxa_atexit@plt+0x2259e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #132] @ 23aee8 <__cxa_atexit@plt+0x22eb9c> │ │ │ │ + ldr sl, [pc, #132] @ 231d30 <__cxa_atexit@plt+0x2259e4> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -572119,318 +562793,318 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23aedc <__cxa_atexit@plt+0x22eb90> │ │ │ │ + ldr r7, [pc, #32] @ 231d24 <__cxa_atexit@plt+0x2259d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r4, lsl r6 │ │ │ │ - tsteq ip, ip, ror #22 │ │ │ │ + tsteq lr, ip, asr #15 │ │ │ │ + @ instruction: 0x010d6694 │ │ │ │ @ instruction: 0xffffc1dc │ │ │ │ @ instruction: 0xffffc52c │ │ │ │ @ instruction: 0xffffc220 │ │ │ │ - tsteq ip, r4, lsl sl │ │ │ │ + tsteq sp, ip, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 23af94 <__cxa_atexit@plt+0x22ec48> │ │ │ │ + ldr r7, [pc, #144] @ 231ddc <__cxa_atexit@plt+0x225a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 23af74 <__cxa_atexit@plt+0x22ec28> │ │ │ │ - ldr r9, [pc, #116] @ 23af98 <__cxa_atexit@plt+0x22ec4c> │ │ │ │ + bcc 231dbc <__cxa_atexit@plt+0x225a70> │ │ │ │ + ldr r9, [pc, #116] @ 231de0 <__cxa_atexit@plt+0x225a94> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 23af9c <__cxa_atexit@plt+0x22ec50> │ │ │ │ + ldr lr, [pc, #112] @ 231de4 <__cxa_atexit@plt+0x225a98> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #96] @ 23afa0 <__cxa_atexit@plt+0x22ec54> │ │ │ │ + ldr sl, [pc, #96] @ 231de8 <__cxa_atexit@plt+0x225a9c> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44]! @ 0x2c │ │ │ │ sub r7, r3, #23 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r7, [pc, #40] @ 23afa4 <__cxa_atexit@plt+0x22ec58> │ │ │ │ + ldr r7, [pc, #40] @ 231dec <__cxa_atexit@plt+0x225aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ + @ instruction: 0x011eb6f0 │ │ │ │ @ instruction: 0xffffc100 │ │ │ │ @ instruction: 0xffffc450 │ │ │ │ @ instruction: 0xffffc144 │ │ │ │ - smlatbeq ip, ip, sl, sp │ │ │ │ - smlabteq ip, r4, ip, ip │ │ │ │ + ldrdeq r6, [sp, -r4] │ │ │ │ + smlatteq sp, ip, r7, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23aff0 <__cxa_atexit@plt+0x22eca4> │ │ │ │ - ldr r2, [pc, #48] @ 23affc <__cxa_atexit@plt+0x22ecb0> │ │ │ │ + bhi 231e38 <__cxa_atexit@plt+0x225aec> │ │ │ │ + ldr r2, [pc, #48] @ 231e44 <__cxa_atexit@plt+0x225af8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 23b000 <__cxa_atexit@plt+0x22ecb4> │ │ │ │ + ldr r3, [pc, #40] @ 231e48 <__cxa_atexit@plt+0x225afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 23b004 <__cxa_atexit@plt+0x22ecb8> │ │ │ │ + ldr r3, [pc, #32] @ 231e4c <__cxa_atexit@plt+0x225b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #7 │ │ │ │ - tsteq lr, r8, lsr #9 │ │ │ │ - @ instruction: 0x011e2390 │ │ │ │ + tsteq lr, ip, asr r5 │ │ │ │ + tsteq lr, r0, ror #12 │ │ │ │ + tsteq lr, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23b044 <__cxa_atexit@plt+0x22ecf8> │ │ │ │ + bhi 231e8c <__cxa_atexit@plt+0x225b40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 23b04c <__cxa_atexit@plt+0x22ed00> │ │ │ │ + ldr r2, [pc, #32] @ 231e94 <__cxa_atexit@plt+0x225b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 23b050 <__cxa_atexit@plt+0x22ed04> │ │ │ │ + ldr r5, [pc, #24] @ 231e98 <__cxa_atexit@plt+0x225b4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, asr #6 │ │ │ │ - tsteq lr, ip, lsr r3 │ │ │ │ + @ instruction: 0x011eb4fc │ │ │ │ + @ instruction: 0x011eb4f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23b0a4 <__cxa_atexit@plt+0x22ed58> │ │ │ │ + bhi 231eec <__cxa_atexit@plt+0x225ba0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23b0ac <__cxa_atexit@plt+0x22ed60> │ │ │ │ + ldr lr, [pc, #52] @ 231ef4 <__cxa_atexit@plt+0x225ba8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23b0b0 <__cxa_atexit@plt+0x22ed64> │ │ │ │ + ldr r0, [pc, #48] @ 231ef8 <__cxa_atexit@plt+0x225bac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23b0b4 <__cxa_atexit@plt+0x22ed68> │ │ │ │ + ldr r1, [pc, #40] @ 231efc <__cxa_atexit@plt+0x225bb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e22f8 │ │ │ │ - @ instruction: 0x011e22f4 │ │ │ │ - tsteq lr, r0, lsr #7 │ │ │ │ + @ instruction: 0x011eb4b0 │ │ │ │ + tsteq lr, ip, lsr #9 │ │ │ │ + tsteq lr, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23b0ec <__cxa_atexit@plt+0x22eda0> │ │ │ │ + bhi 231f34 <__cxa_atexit@plt+0x225be8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23b0f4 <__cxa_atexit@plt+0x22eda8> │ │ │ │ + ldr r1, [pc, #24] @ 231f3c <__cxa_atexit@plt+0x225bf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e2294 │ │ │ │ + tsteq lr, ip, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b17c <__cxa_atexit@plt+0x22ee30> │ │ │ │ + bhi 231fc4 <__cxa_atexit@plt+0x225c78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b184 <__cxa_atexit@plt+0x22ee38> │ │ │ │ - ldr r1, [pc, #108] @ 23b198 <__cxa_atexit@plt+0x22ee4c> │ │ │ │ + bcc 231fcc <__cxa_atexit@plt+0x225c80> │ │ │ │ + ldr r1, [pc, #108] @ 231fe0 <__cxa_atexit@plt+0x225c94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23b19c <__cxa_atexit@plt+0x22ee50> │ │ │ │ + ldr r0, [pc, #104] @ 231fe4 <__cxa_atexit@plt+0x225c98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23b1a0 <__cxa_atexit@plt+0x22ee54> │ │ │ │ + ldr r1, [pc, #76] @ 231fe8 <__cxa_atexit@plt+0x225c9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23b1a4 <__cxa_atexit@plt+0x22ee58> │ │ │ │ + ldr lr, [pc, #68] @ 231fec <__cxa_atexit@plt+0x225ca0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b18c <__cxa_atexit@plt+0x22ee40> │ │ │ │ + b 231fd4 <__cxa_atexit@plt+0x225c88> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, ip, lsr r2 │ │ │ │ - tsteq lr, r8, lsr #4 │ │ │ │ - tsteq lr, ip, lsl #4 │ │ │ │ + @ instruction: 0x011eb3f4 │ │ │ │ + tsteq lr, r0, ror #7 │ │ │ │ + tsteq lr, r4, asr #7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b234 <__cxa_atexit@plt+0x22eee8> │ │ │ │ + bhi 23207c <__cxa_atexit@plt+0x225d30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b23c <__cxa_atexit@plt+0x22eef0> │ │ │ │ - ldr lr, [pc, #116] @ 23b250 <__cxa_atexit@plt+0x22ef04> │ │ │ │ + bcc 232084 <__cxa_atexit@plt+0x225d38> │ │ │ │ + ldr lr, [pc, #116] @ 232098 <__cxa_atexit@plt+0x225d4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 23b254 <__cxa_atexit@plt+0x22ef08> │ │ │ │ + ldr r0, [pc, #112] @ 23209c <__cxa_atexit@plt+0x225d50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 23b258 <__cxa_atexit@plt+0x22ef0c> │ │ │ │ + ldr r0, [pc, #80] @ 2320a0 <__cxa_atexit@plt+0x225d54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 23b25c <__cxa_atexit@plt+0x22ef10> │ │ │ │ + ldr lr, [pc, #72] @ 2320a4 <__cxa_atexit@plt+0x225d58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b244 <__cxa_atexit@plt+0x22eef8> │ │ │ │ + b 23208c <__cxa_atexit@plt+0x225d40> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq lr, ip, lsl #3 │ │ │ │ - tsteq lr, r4, ror r1 │ │ │ │ - tsteq lr, r8, asr r1 │ │ │ │ + tsteq lr, r4, asr #6 │ │ │ │ + tsteq lr, ip, lsr #6 │ │ │ │ + tsteq lr, r0, lsl r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b2f4 <__cxa_atexit@plt+0x22efa8> │ │ │ │ + bhi 23213c <__cxa_atexit@plt+0x225df0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b2fc <__cxa_atexit@plt+0x22efb0> │ │ │ │ - ldr r0, [pc, #124] @ 23b310 <__cxa_atexit@plt+0x22efc4> │ │ │ │ + bcc 232144 <__cxa_atexit@plt+0x225df8> │ │ │ │ + ldr r0, [pc, #124] @ 232158 <__cxa_atexit@plt+0x225e0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ - ldr r0, [pc, #92] @ 23b314 <__cxa_atexit@plt+0x22efc8> │ │ │ │ + ldr r0, [pc, #92] @ 23215c <__cxa_atexit@plt+0x225e10> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 23b318 <__cxa_atexit@plt+0x22efcc> │ │ │ │ + ldr r0, [pc, #84] @ 232160 <__cxa_atexit@plt+0x225e14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ - ldr r2, [pc, #60] @ 23b31c <__cxa_atexit@plt+0x22efd0> │ │ │ │ + ldr r2, [pc, #60] @ 232164 <__cxa_atexit@plt+0x225e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b304 <__cxa_atexit@plt+0x22efb8> │ │ │ │ + b 23214c <__cxa_atexit@plt+0x225e00> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [lr, -ip] │ │ │ │ + @ instruction: 0x011eb294 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrheq r2, [lr, -r8] │ │ │ │ - tsteq lr, ip, lsl #1 │ │ │ │ + tsteq lr, r0, ror r2 │ │ │ │ + tsteq lr, r4, asr #4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23b39c <__cxa_atexit@plt+0x22f050> │ │ │ │ + bcc 2321e4 <__cxa_atexit@plt+0x225e98> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #24 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #80] @ 23b3ac <__cxa_atexit@plt+0x22f060> │ │ │ │ + ldr r0, [pc, #80] @ 2321f4 <__cxa_atexit@plt+0x225ea8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ 23b3b0 <__cxa_atexit@plt+0x22f064> │ │ │ │ + ldr r0, [pc, #72] @ 2321f8 <__cxa_atexit@plt+0x225eac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #60] @ 23b3b4 <__cxa_atexit@plt+0x22f068> │ │ │ │ + ldr r0, [pc, #60] @ 2321fc <__cxa_atexit@plt+0x225eb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ @@ -572438,245 +563112,245 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq lr, r4, lsl r0 │ │ │ │ - @ instruction: 0x011e1ff4 │ │ │ │ + tsteq lr, ip, asr #3 │ │ │ │ + tsteq lr, ip, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23b42c <__cxa_atexit@plt+0x22f0e0> │ │ │ │ + bcc 232274 <__cxa_atexit@plt+0x225f28> │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add ip, r7, #11 │ │ │ │ ldm ip, {r0, r3, sl, ip} │ │ │ │ mov fp, r5 │ │ │ │ ldr r5, [r7, #27] │ │ │ │ - ldr lr, [pc, #64] @ 23b43c <__cxa_atexit@plt+0x22f0f0> │ │ │ │ + ldr lr, [pc, #64] @ 232284 <__cxa_atexit@plt+0x225f38> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ - ldr r8, [pc, #28] @ 23b440 <__cxa_atexit@plt+0x22f0f4> │ │ │ │ + ldr r8, [pc, #28] @ 232288 <__cxa_atexit@plt+0x225f3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrshteq r3, [r4], #4 │ │ │ │ + smlalseq ip, r4, pc, r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23b4a8 <__cxa_atexit@plt+0x22f15c> │ │ │ │ + bhi 2322f0 <__cxa_atexit@plt+0x225fa4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b4b4 <__cxa_atexit@plt+0x22f168> │ │ │ │ - ldr r1, [pc, #80] @ 23b4c4 <__cxa_atexit@plt+0x22f178> │ │ │ │ + bcc 2322fc <__cxa_atexit@plt+0x225fb0> │ │ │ │ + ldr r1, [pc, #80] @ 23230c <__cxa_atexit@plt+0x225fc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23b4c8 <__cxa_atexit@plt+0x22f17c> │ │ │ │ + ldr r5, [pc, #72] @ 232310 <__cxa_atexit@plt+0x225fc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23b4cc <__cxa_atexit@plt+0x22f180> │ │ │ │ + ldr r0, [pc, #56] @ 232314 <__cxa_atexit@plt+0x225fc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e1efc │ │ │ │ - tsteq lr, r8, ror #29 │ │ │ │ - @ instruction: 0x011e1ed8 │ │ │ │ + ldrheq fp, [lr, -r4] │ │ │ │ + tsteq lr, r0, lsr #1 │ │ │ │ + @ instruction: 0x011eb090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b554 <__cxa_atexit@plt+0x22f208> │ │ │ │ + bhi 23239c <__cxa_atexit@plt+0x226050> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b55c <__cxa_atexit@plt+0x22f210> │ │ │ │ - ldr r1, [pc, #108] @ 23b570 <__cxa_atexit@plt+0x22f224> │ │ │ │ + bcc 2323a4 <__cxa_atexit@plt+0x226058> │ │ │ │ + ldr r1, [pc, #108] @ 2323b8 <__cxa_atexit@plt+0x22606c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23b574 <__cxa_atexit@plt+0x22f228> │ │ │ │ + ldr r0, [pc, #104] @ 2323bc <__cxa_atexit@plt+0x226070> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23b578 <__cxa_atexit@plt+0x22f22c> │ │ │ │ + ldr r1, [pc, #76] @ 2323c0 <__cxa_atexit@plt+0x226074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23b57c <__cxa_atexit@plt+0x22f230> │ │ │ │ + ldr lr, [pc, #68] @ 2323c4 <__cxa_atexit@plt+0x226078> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b564 <__cxa_atexit@plt+0x22f218> │ │ │ │ + b 2323ac <__cxa_atexit@plt+0x226060> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r4, ror #28 │ │ │ │ - tsteq lr, r0, asr lr │ │ │ │ - tsteq lr, r4, lsr lr │ │ │ │ + tsteq lr, ip, lsl r0 │ │ │ │ + tsteq lr, r8 │ │ │ │ + tsteq lr, ip, ror #31 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b60c <__cxa_atexit@plt+0x22f2c0> │ │ │ │ + bhi 232454 <__cxa_atexit@plt+0x226108> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b614 <__cxa_atexit@plt+0x22f2c8> │ │ │ │ - ldr lr, [pc, #116] @ 23b628 <__cxa_atexit@plt+0x22f2dc> │ │ │ │ + bcc 23245c <__cxa_atexit@plt+0x226110> │ │ │ │ + ldr lr, [pc, #116] @ 232470 <__cxa_atexit@plt+0x226124> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 23b62c <__cxa_atexit@plt+0x22f2e0> │ │ │ │ + ldr r0, [pc, #112] @ 232474 <__cxa_atexit@plt+0x226128> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 23b630 <__cxa_atexit@plt+0x22f2e4> │ │ │ │ + ldr r0, [pc, #80] @ 232478 <__cxa_atexit@plt+0x22612c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 23b634 <__cxa_atexit@plt+0x22f2e8> │ │ │ │ + ldr lr, [pc, #72] @ 23247c <__cxa_atexit@plt+0x226130> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b61c <__cxa_atexit@plt+0x22f2d0> │ │ │ │ + b 232464 <__cxa_atexit@plt+0x226118> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x011e1db4 │ │ │ │ - @ instruction: 0x011e1d9c │ │ │ │ - tsteq lr, r0, lsl #27 │ │ │ │ + tsteq lr, ip, ror #30 │ │ │ │ + tsteq lr, r4, asr pc │ │ │ │ + tsteq lr, r8, lsr pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b6cc <__cxa_atexit@plt+0x22f380> │ │ │ │ + bhi 232514 <__cxa_atexit@plt+0x2261c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23b6d4 <__cxa_atexit@plt+0x22f388> │ │ │ │ - ldr r0, [pc, #124] @ 23b6e8 <__cxa_atexit@plt+0x22f39c> │ │ │ │ + bcc 23251c <__cxa_atexit@plt+0x2261d0> │ │ │ │ + ldr r0, [pc, #124] @ 232530 <__cxa_atexit@plt+0x2261e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r1, sl, ip} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r9, [r7, #32] │ │ │ │ - ldr r0, [pc, #92] @ 23b6ec <__cxa_atexit@plt+0x22f3a0> │ │ │ │ + ldr r0, [pc, #92] @ 232534 <__cxa_atexit@plt+0x2261e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 23b6f0 <__cxa_atexit@plt+0x22f3a4> │ │ │ │ + ldr r0, [pc, #84] @ 232538 <__cxa_atexit@plt+0x2261ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ - ldr r2, [pc, #60] @ 23b6f4 <__cxa_atexit@plt+0x22f3a8> │ │ │ │ + ldr r2, [pc, #60] @ 23253c <__cxa_atexit@plt+0x2261f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23b6dc <__cxa_atexit@plt+0x22f390> │ │ │ │ + b 232524 <__cxa_atexit@plt+0x2261d8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #26 │ │ │ │ + @ instruction: 0x011eaebc │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq lr, r0, ror #25 │ │ │ │ - @ instruction: 0x011e1cb4 │ │ │ │ + @ instruction: 0x011eae98 │ │ │ │ + tsteq lr, ip, ror #28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23b774 <__cxa_atexit@plt+0x22f428> │ │ │ │ + bcc 2325bc <__cxa_atexit@plt+0x226270> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add lr, r7, #12 │ │ │ │ ldm lr, {r1, ip, lr} │ │ │ │ add sl, r7, #24 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #80] @ 23b784 <__cxa_atexit@plt+0x22f438> │ │ │ │ + ldr r0, [pc, #80] @ 2325cc <__cxa_atexit@plt+0x226280> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ 23b788 <__cxa_atexit@plt+0x22f43c> │ │ │ │ + ldr r0, [pc, #72] @ 2325d0 <__cxa_atexit@plt+0x226284> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #60] @ 23b78c <__cxa_atexit@plt+0x22f440> │ │ │ │ + ldr r0, [pc, #60] @ 2325d4 <__cxa_atexit@plt+0x226288> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r1, ip, lr} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ @@ -572684,176 +563358,176 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - tsteq lr, ip, lsr ip │ │ │ │ - tsteq lr, ip, lsl ip │ │ │ │ + @ instruction: 0x011eadf4 │ │ │ │ + @ instruction: 0x011eadd4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23b810 <__cxa_atexit@plt+0x22f4c4> │ │ │ │ + bhi 232658 <__cxa_atexit@plt+0x22630c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23b818 <__cxa_atexit@plt+0x22f4cc> │ │ │ │ - ldr r8, [pc, #104] @ 23b82c <__cxa_atexit@plt+0x22f4e0> │ │ │ │ + bcc 232660 <__cxa_atexit@plt+0x226314> │ │ │ │ + ldr r8, [pc, #104] @ 232674 <__cxa_atexit@plt+0x226328> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #100] @ 23b830 <__cxa_atexit@plt+0x22f4e4> │ │ │ │ + ldr r1, [pc, #100] @ 232678 <__cxa_atexit@plt+0x22632c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add lr, r7, #16 │ │ │ │ ldm lr, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ str r8, [r9, #4]! │ │ │ │ - ldr r8, [pc, #64] @ 23b834 <__cxa_atexit@plt+0x22f4e8> │ │ │ │ + ldr r8, [pc, #64] @ 23267c <__cxa_atexit@plt+0x226330> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 23b820 <__cxa_atexit@plt+0x22f4d4> │ │ │ │ + b 232668 <__cxa_atexit@plt+0x22631c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq lr, r4, lsr #23 │ │ │ │ - rscseq r2, r4, r4, lsr #26 │ │ │ │ + tsteq lr, ip, asr sp │ │ │ │ + rscseq fp, r4, pc, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23b8c0 <__cxa_atexit@plt+0x22f574> │ │ │ │ + bcc 232708 <__cxa_atexit@plt+0x2263bc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #15] │ │ │ │ add ip, r7, #19 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ - ldr r7, [pc, #88] @ 23b8d0 <__cxa_atexit@plt+0x22f584> │ │ │ │ + ldr r7, [pc, #88] @ 232718 <__cxa_atexit@plt+0x2263cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #80] @ 23b8d4 <__cxa_atexit@plt+0x22f588> │ │ │ │ + ldr r7, [pc, #80] @ 23271c <__cxa_atexit@plt+0x2263d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ - ldr r2, [pc, #48] @ 23b8d8 <__cxa_atexit@plt+0x22f58c> │ │ │ │ + ldr r2, [pc, #48] @ 232720 <__cxa_atexit@plt+0x2263d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x011e1afc │ │ │ │ - tsteq lr, r4, asr #21 │ │ │ │ - smlabbeq ip, ip, r3, ip │ │ │ │ + @ instruction: 0x011eacb4 │ │ │ │ + tsteq lr, ip, ror ip │ │ │ │ + @ instruction: 0x010d4eb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23b980 <__cxa_atexit@plt+0x22f634> │ │ │ │ - ldr lr, [pc, #136] @ 23b988 <__cxa_atexit@plt+0x22f63c> │ │ │ │ + bhi 2327c8 <__cxa_atexit@plt+0x22647c> │ │ │ │ + ldr lr, [pc, #136] @ 2327d0 <__cxa_atexit@plt+0x226484> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ ldr r3, [r7, #14] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-24]! @ 0xffffffe8 │ │ │ │ stmib r7, {r0, r1, r2, r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23b968 <__cxa_atexit@plt+0x22f61c> │ │ │ │ - ldr r7, [pc, #96] @ 23b98c <__cxa_atexit@plt+0x22f640> │ │ │ │ + beq 2327b0 <__cxa_atexit@plt+0x226464> │ │ │ │ + ldr r7, [pc, #96] @ 2327d4 <__cxa_atexit@plt+0x226488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr lr, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ ldr r3, [r9, #19] │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - beq 23b978 <__cxa_atexit@plt+0x22f62c> │ │ │ │ - b 23b9f4 <__cxa_atexit@plt+0x22f6a8> │ │ │ │ + beq 2327c0 <__cxa_atexit@plt+0x226474> │ │ │ │ + b 23283c <__cxa_atexit@plt+0x2264f0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq ip, [ip, -ip] │ │ │ │ + tsteq sp, r4, lsl #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 23b9e4 <__cxa_atexit@plt+0x22f698> │ │ │ │ + ldr lr, [pc, #64] @ 23282c <__cxa_atexit@plt+0x2264e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23b9dc <__cxa_atexit@plt+0x22f690> │ │ │ │ - b 23b9f4 <__cxa_atexit@plt+0x22f6a8> │ │ │ │ + beq 232824 <__cxa_atexit@plt+0x2264d8> │ │ │ │ + b 23283c <__cxa_atexit@plt+0x2264f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabbeq ip, r4, r2, ip │ │ │ │ + smlatbeq sp, ip, sp, r4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23bad4 <__cxa_atexit@plt+0x22f788> │ │ │ │ + bcc 23291c <__cxa_atexit@plt+0x2265d0> │ │ │ │ str fp, [sp, #8] │ │ │ │ - ldr r0, [pc, #204] @ 23bae0 <__cxa_atexit@plt+0x22f794> │ │ │ │ + ldr r0, [pc, #204] @ 232928 <__cxa_atexit@plt+0x2265dc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ @@ -572863,32 +563537,32 @@ │ │ │ │ ldr fp, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ mov r3, r1 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str fp, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - ldr r2, [pc, #136] @ 23bae4 <__cxa_atexit@plt+0x22f798> │ │ │ │ + ldr r2, [pc, #136] @ 23292c <__cxa_atexit@plt+0x2265e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #132] @ 23bae8 <__cxa_atexit@plt+0x22f79c> │ │ │ │ + ldr r8, [pc, #132] @ 232930 <__cxa_atexit@plt+0x2265e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [r0, #28]! │ │ │ │ mov r2, r3 │ │ │ │ str r8, [r2, #12]! │ │ │ │ sub r7, r6, #27 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ cmp ip, #10 │ │ │ │ - ble 23ba98 <__cxa_atexit@plt+0x22f74c> │ │ │ │ - ldr lr, [pc, #92] @ 23baf0 <__cxa_atexit@plt+0x22f7a4> │ │ │ │ + ble 2328e0 <__cxa_atexit@plt+0x226594> │ │ │ │ + ldr lr, [pc, #92] @ 232938 <__cxa_atexit@plt+0x2265ec> │ │ │ │ add lr, pc, lr │ │ │ │ - b 23baa0 <__cxa_atexit@plt+0x22f754> │ │ │ │ - ldr lr, [pc, #76] @ 23baec <__cxa_atexit@plt+0x22f7a0> │ │ │ │ + b 2328e8 <__cxa_atexit@plt+0x22659c> │ │ │ │ + ldr lr, [pc, #76] @ 232934 <__cxa_atexit@plt+0x2265e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r1, #48] @ 0x30 │ │ │ │ str sl, [r1, #52] @ 0x34 │ │ │ │ str r9, [r1, #56] @ 0x38 │ │ │ │ str r0, [r1, #60] @ 0x3c │ │ │ │ str r2, [r1, #64] @ 0x40 │ │ │ │ @@ -572903,49 +563577,49 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq ip, r8, lsl #28 │ │ │ │ + tsteq sp, r0, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 23bbf8 <__cxa_atexit@plt+0x22f8ac> │ │ │ │ + bhi 232a40 <__cxa_atexit@plt+0x2266f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23bc00 <__cxa_atexit@plt+0x22f8b4> │ │ │ │ - ldr r7, [pc, #296] @ 23bc50 <__cxa_atexit@plt+0x22f904> │ │ │ │ + bcc 232a48 <__cxa_atexit@plt+0x2266fc> │ │ │ │ + ldr r7, [pc, #296] @ 232a98 <__cxa_atexit@plt+0x22674c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #292] @ 23bc54 <__cxa_atexit@plt+0x22f908> │ │ │ │ + ldr r0, [pc, #292] @ 232a9c <__cxa_atexit@plt+0x226750> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #288] @ 23bc58 <__cxa_atexit@plt+0x22f90c> │ │ │ │ + ldr r9, [pc, #288] @ 232aa0 <__cxa_atexit@plt+0x226754> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r3, r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r2, r3, r8} │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ add r3, r2, #56 @ 0x38 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23bc1c <__cxa_atexit@plt+0x22f8d0> │ │ │ │ - ldr sl, [pc, #240] @ 23bc5c <__cxa_atexit@plt+0x22f910> │ │ │ │ + bcc 232a64 <__cxa_atexit@plt+0x226718> │ │ │ │ + ldr sl, [pc, #240] @ 232aa4 <__cxa_atexit@plt+0x226758> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #236] @ 23bc60 <__cxa_atexit@plt+0x22f914> │ │ │ │ + ldr r2, [pc, #236] @ 232aa8 <__cxa_atexit@plt+0x22675c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #232] @ 23bc64 <__cxa_atexit@plt+0x22f918> │ │ │ │ + ldr ip, [pc, #232] @ 232aac <__cxa_atexit@plt+0x226760> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r9, [pc, #228] @ 23bc68 <__cxa_atexit@plt+0x22f91c> │ │ │ │ + ldr r9, [pc, #228] @ 232ab0 <__cxa_atexit@plt+0x226764> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ sub r7, r3, #27 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ sub r0, r3, #18 │ │ │ │ add r7, r6, #24 │ │ │ │ @@ -572954,38 +563628,38 @@ │ │ │ │ str ip, [r6, #40] @ 0x28 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r9, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #11 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23bc3c <__cxa_atexit@plt+0x22f8f0> │ │ │ │ - ldr lr, [pc, #168] @ 23bc74 <__cxa_atexit@plt+0x22f928> │ │ │ │ + bcc 232a84 <__cxa_atexit@plt+0x226738> │ │ │ │ + ldr lr, [pc, #168] @ 232abc <__cxa_atexit@plt+0x226770> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldmda r5, {r0, ip} │ │ │ │ str lr, [r6, #64] @ 0x40 │ │ │ │ str r2, [r6, #68] @ 0x44 │ │ │ │ str r1, [r6, #72] @ 0x48 │ │ │ │ str r0, [r6, #76] @ 0x4c │ │ │ │ str r7, [r6, #80] @ 0x50 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r3, r6 │ │ │ │ - b 23bc08 <__cxa_atexit@plt+0x22f8bc> │ │ │ │ + b 232a50 <__cxa_atexit@plt+0x226704> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #96] @ 23bc70 <__cxa_atexit@plt+0x22f924> │ │ │ │ + ldr r7, [pc, #96] @ 232ab8 <__cxa_atexit@plt+0x22676c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 23bc6c <__cxa_atexit@plt+0x22f920> │ │ │ │ + ldr r7, [pc, #72] @ 232ab4 <__cxa_atexit@plt+0x226768> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ @@ -572996,28 +563670,28 @@ │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ @ instruction: 0xfffff2bc │ │ │ │ @ instruction: 0xfffc4b2c │ │ │ │ @ instruction: 0xfffc4ac0 │ │ │ │ @ instruction: 0xfffc4b38 │ │ │ │ - @ instruction: 0x011e18b0 │ │ │ │ - smlatteq ip, r0, r8, ip │ │ │ │ - tsteq ip, r8, asr #28 │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ + tsteq sp, r8, lsl #8 │ │ │ │ + tsteq sp, r0, ror r9 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strdeq fp, [ip, -r4] │ │ │ │ + tsteq sp, ip, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23bccc <__cxa_atexit@plt+0x22f980> │ │ │ │ + bcc 232b14 <__cxa_atexit@plt+0x2267c8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 23bcd8 <__cxa_atexit@plt+0x22f98c> │ │ │ │ + ldr lr, [pc, #52] @ 232b20 <__cxa_atexit@plt+0x2267d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ @@ -573025,84 +563699,84 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq ip, r0, lsr #24 │ │ │ │ + tsteq sp, r8, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23bd3c <__cxa_atexit@plt+0x22f9f0> │ │ │ │ - ldr r2, [pc, #68] @ 23bd48 <__cxa_atexit@plt+0x22f9fc> │ │ │ │ + bhi 232b84 <__cxa_atexit@plt+0x226838> │ │ │ │ + ldr r2, [pc, #68] @ 232b90 <__cxa_atexit@plt+0x226844> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23bd2c <__cxa_atexit@plt+0x22f9e0> │ │ │ │ + beq 232b74 <__cxa_atexit@plt+0x226828> │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 23bd4c <__cxa_atexit@plt+0x22fa00> │ │ │ │ + ldr r7, [pc, #44] @ 232b94 <__cxa_atexit@plt+0x226848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 23a2b4 <__cxa_atexit@plt+0x22df68> │ │ │ │ + b 2310fc <__cxa_atexit@plt+0x224db0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, ip, lsl r7 │ │ │ │ - @ instruction: 0x010ccbb0 │ │ │ │ + @ instruction: 0x011ea8d4 │ │ │ │ + ldrdeq r5, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 23bd78 <__cxa_atexit@plt+0x22fa2c> │ │ │ │ + ldr r3, [pc, #16] @ 232bc0 <__cxa_atexit@plt+0x226874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 23a2b4 <__cxa_atexit@plt+0x22df68> │ │ │ │ - @ instruction: 0x011e16d4 │ │ │ │ - smlabbeq ip, r0, fp, ip │ │ │ │ + b 2310fc <__cxa_atexit@plt+0x224db0> │ │ │ │ + tsteq lr, ip, lsl #17 │ │ │ │ + smlatbeq sp, r8, r6, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23be3c <__cxa_atexit@plt+0x22faf0> │ │ │ │ - ldr r2, [pc, #196] @ 23be68 <__cxa_atexit@plt+0x22fb1c> │ │ │ │ + bhi 232c84 <__cxa_atexit@plt+0x226938> │ │ │ │ + ldr r2, [pc, #196] @ 232cb0 <__cxa_atexit@plt+0x226964> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23be2c <__cxa_atexit@plt+0x22fae0> │ │ │ │ - ldr r7, [pc, #176] @ 23be6c <__cxa_atexit@plt+0x22fb20> │ │ │ │ + beq 232c74 <__cxa_atexit@plt+0x226928> │ │ │ │ + ldr r7, [pc, #176] @ 232cb4 <__cxa_atexit@plt+0x226968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 23be48 <__cxa_atexit@plt+0x22fafc> │ │ │ │ - ldr r9, [pc, #152] @ 23be74 <__cxa_atexit@plt+0x22fb28> │ │ │ │ + bcc 232c90 <__cxa_atexit@plt+0x226944> │ │ │ │ + ldr r9, [pc, #152] @ 232cbc <__cxa_atexit@plt+0x226970> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 23be78 <__cxa_atexit@plt+0x22fb2c> │ │ │ │ + ldr lr, [pc, #148] @ 232cc0 <__cxa_atexit@plt+0x226974> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #132] @ 23be7c <__cxa_atexit@plt+0x22fb30> │ │ │ │ + ldr sl, [pc, #132] @ 232cc4 <__cxa_atexit@plt+0x226978> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -573116,100 +563790,100 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23be70 <__cxa_atexit@plt+0x22fb24> │ │ │ │ + ldr r7, [pc, #32] @ 232cb8 <__cxa_atexit@plt+0x22696c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq lr, r0, lsl #13 │ │ │ │ - ldrdeq ip, [ip, -r8] │ │ │ │ + tsteq lr, r8, lsr r8 │ │ │ │ + tsteq sp, r0, lsl #14 │ │ │ │ @ instruction: 0xffffb248 │ │ │ │ @ instruction: 0xffffb598 │ │ │ │ @ instruction: 0xffffb28c │ │ │ │ - smlabbeq ip, r0, sl, ip │ │ │ │ + smlatbeq sp, r8, r5, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 23bf28 <__cxa_atexit@plt+0x22fbdc> │ │ │ │ + ldr r7, [pc, #144] @ 232d70 <__cxa_atexit@plt+0x226a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 23bf08 <__cxa_atexit@plt+0x22fbbc> │ │ │ │ - ldr r9, [pc, #116] @ 23bf2c <__cxa_atexit@plt+0x22fbe0> │ │ │ │ + bcc 232d50 <__cxa_atexit@plt+0x226a04> │ │ │ │ + ldr r9, [pc, #116] @ 232d74 <__cxa_atexit@plt+0x226a28> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 23bf30 <__cxa_atexit@plt+0x22fbe4> │ │ │ │ + ldr lr, [pc, #112] @ 232d78 <__cxa_atexit@plt+0x226a2c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #96] @ 23bf34 <__cxa_atexit@plt+0x22fbe8> │ │ │ │ + ldr sl, [pc, #96] @ 232d7c <__cxa_atexit@plt+0x226a30> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44]! @ 0x2c │ │ │ │ sub r7, r3, #23 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r7, [pc, #40] @ 23bf38 <__cxa_atexit@plt+0x22fbec> │ │ │ │ + ldr r7, [pc, #40] @ 232d80 <__cxa_atexit@plt+0x226a34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsr #11 │ │ │ │ + tsteq lr, ip, asr r7 │ │ │ │ @ instruction: 0xffffb16c │ │ │ │ @ instruction: 0xffffb4bc │ │ │ │ @ instruction: 0xffffb1b0 │ │ │ │ - tsteq ip, r8, lsl fp │ │ │ │ - smlabteq ip, r4, r9, ip │ │ │ │ + tsteq sp, r0, asr #12 │ │ │ │ + smlatteq sp, ip, r4, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23bfd0 <__cxa_atexit@plt+0x22fc84> │ │ │ │ - ldr r2, [pc, #152] @ 23bff8 <__cxa_atexit@plt+0x22fcac> │ │ │ │ + bhi 232e18 <__cxa_atexit@plt+0x226acc> │ │ │ │ + ldr r2, [pc, #152] @ 232e40 <__cxa_atexit@plt+0x226af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 23bfdc <__cxa_atexit@plt+0x22fc90> │ │ │ │ - ldr r7, [pc, #128] @ 23c000 <__cxa_atexit@plt+0x22fcb4> │ │ │ │ + bcc 232e24 <__cxa_atexit@plt+0x226ad8> │ │ │ │ + ldr r7, [pc, #128] @ 232e48 <__cxa_atexit@plt+0x226afc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 23c004 <__cxa_atexit@plt+0x22fcb8> │ │ │ │ + ldr lr, [pc, #124] @ 232e4c <__cxa_atexit@plt+0x226b00> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 23c008 <__cxa_atexit@plt+0x22fcbc> │ │ │ │ + ldr r1, [pc, #120] @ 232e50 <__cxa_atexit@plt+0x226b04> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 23c00c <__cxa_atexit@plt+0x22fcc0> │ │ │ │ + ldr r2, [pc, #104] @ 232e54 <__cxa_atexit@plt+0x226b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -573217,217 +563891,217 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 23bffc <__cxa_atexit@plt+0x22fcb0> │ │ │ │ + ldr r7, [pc, #24] @ 232e44 <__cxa_atexit@plt+0x226af8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ - tsteq ip, r4, asr sl │ │ │ │ + tsteq lr, r8, asr #11 │ │ │ │ + tsteq sp, ip, ror r5 │ │ │ │ @ instruction: 0xffffc854 │ │ │ │ @ instruction: 0xffffc834 │ │ │ │ @ instruction: 0xffffc7c4 │ │ │ │ - @ instruction: 0x011e1490 │ │ │ │ + tsteq lr, r8, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c060 <__cxa_atexit@plt+0x22fd14> │ │ │ │ + bhi 232ea8 <__cxa_atexit@plt+0x226b5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23c068 <__cxa_atexit@plt+0x22fd1c> │ │ │ │ + ldr lr, [pc, #52] @ 232eb0 <__cxa_atexit@plt+0x226b64> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23c06c <__cxa_atexit@plt+0x22fd20> │ │ │ │ + ldr r0, [pc, #48] @ 232eb4 <__cxa_atexit@plt+0x226b68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23c070 <__cxa_atexit@plt+0x22fd24> │ │ │ │ + ldr r1, [pc, #40] @ 232eb8 <__cxa_atexit@plt+0x226b6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr r3 │ │ │ │ - tsteq lr, r8, lsr r3 │ │ │ │ - tsteq lr, r4, ror #7 │ │ │ │ + @ instruction: 0x011ea4f4 │ │ │ │ + @ instruction: 0x011ea4f0 │ │ │ │ + @ instruction: 0x011ea59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c0a8 <__cxa_atexit@plt+0x22fd5c> │ │ │ │ + bhi 232ef0 <__cxa_atexit@plt+0x226ba4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23c0b0 <__cxa_atexit@plt+0x22fd64> │ │ │ │ + ldr r1, [pc, #24] @ 232ef8 <__cxa_atexit@plt+0x226bac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e12d8 │ │ │ │ + @ instruction: 0x011ea490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c11c <__cxa_atexit@plt+0x22fdd0> │ │ │ │ - ldr r2, [pc, #84] @ 23c12c <__cxa_atexit@plt+0x22fde0> │ │ │ │ + bcc 232f64 <__cxa_atexit@plt+0x226c18> │ │ │ │ + ldr r2, [pc, #84] @ 232f74 <__cxa_atexit@plt+0x226c28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 23c130 <__cxa_atexit@plt+0x22fde4> │ │ │ │ + ldr r2, [pc, #60] @ 232f78 <__cxa_atexit@plt+0x226c2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 23c134 <__cxa_atexit@plt+0x22fde8> │ │ │ │ + ldr lr, [pc, #52] @ 232f7c <__cxa_atexit@plt+0x226c30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq lr, r8, lsl #5 │ │ │ │ - tsteq lr, ip, ror #4 │ │ │ │ + tsteq lr, r0, asr #8 │ │ │ │ + tsteq lr, r4, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23c190 <__cxa_atexit@plt+0x22fe44> │ │ │ │ - ldr r2, [pc, #64] @ 23c1a0 <__cxa_atexit@plt+0x22fe54> │ │ │ │ + bcc 232fd8 <__cxa_atexit@plt+0x226c8c> │ │ │ │ + ldr r2, [pc, #64] @ 232fe8 <__cxa_atexit@plt+0x226c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 23c1a4 <__cxa_atexit@plt+0x22fe58> │ │ │ │ + ldr lr, [pc, #48] @ 232fec <__cxa_atexit@plt+0x226ca0> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - smlalseq r2, r4, r9, r3 │ │ │ │ + rscseq fp, r4, r4, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23c20c <__cxa_atexit@plt+0x22fec0> │ │ │ │ + bhi 233054 <__cxa_atexit@plt+0x226d08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23c218 <__cxa_atexit@plt+0x22fecc> │ │ │ │ - ldr r1, [pc, #80] @ 23c228 <__cxa_atexit@plt+0x22fedc> │ │ │ │ + bcc 233060 <__cxa_atexit@plt+0x226d14> │ │ │ │ + ldr r1, [pc, #80] @ 233070 <__cxa_atexit@plt+0x226d24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23c22c <__cxa_atexit@plt+0x22fee0> │ │ │ │ + ldr r5, [pc, #72] @ 233074 <__cxa_atexit@plt+0x226d28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23c230 <__cxa_atexit@plt+0x22fee4> │ │ │ │ + ldr r0, [pc, #56] @ 233078 <__cxa_atexit@plt+0x226d2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e1198 │ │ │ │ - tsteq lr, r4, lsl #3 │ │ │ │ - tsteq lr, r4, ror r1 │ │ │ │ + tsteq lr, r0, asr r3 │ │ │ │ + tsteq lr, ip, lsr r3 │ │ │ │ + tsteq lr, ip, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c29c <__cxa_atexit@plt+0x22ff50> │ │ │ │ - ldr r2, [pc, #84] @ 23c2ac <__cxa_atexit@plt+0x22ff60> │ │ │ │ + bcc 2330e4 <__cxa_atexit@plt+0x226d98> │ │ │ │ + ldr r2, [pc, #84] @ 2330f4 <__cxa_atexit@plt+0x226da8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 23c2b0 <__cxa_atexit@plt+0x22ff64> │ │ │ │ + ldr r2, [pc, #60] @ 2330f8 <__cxa_atexit@plt+0x226dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 23c2b4 <__cxa_atexit@plt+0x22ff68> │ │ │ │ + ldr lr, [pc, #52] @ 2330fc <__cxa_atexit@plt+0x226db0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq lr, r8, lsl #2 │ │ │ │ - tsteq lr, ip, ror #1 │ │ │ │ + tsteq lr, r0, asr #5 │ │ │ │ + tsteq lr, r4, lsr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c328 <__cxa_atexit@plt+0x22ffdc> │ │ │ │ + bhi 233170 <__cxa_atexit@plt+0x226e24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c334 <__cxa_atexit@plt+0x22ffe8> │ │ │ │ - ldr lr, [pc, #92] @ 23c344 <__cxa_atexit@plt+0x22fff8> │ │ │ │ + bcc 23317c <__cxa_atexit@plt+0x226e30> │ │ │ │ + ldr lr, [pc, #92] @ 23318c <__cxa_atexit@plt+0x226e40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 23c348 <__cxa_atexit@plt+0x22fffc> │ │ │ │ + ldr r1, [pc, #88] @ 233190 <__cxa_atexit@plt+0x226e44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 23c34c <__cxa_atexit@plt+0x230000> │ │ │ │ + ldr r8, [pc, #64] @ 233194 <__cxa_atexit@plt+0x226e48> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -573436,403 +564110,403 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq lr, r0, lsl #1 │ │ │ │ - rscseq r2, r4, r1, lsl #4 │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ + rscseq fp, r4, ip, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c3bc <__cxa_atexit@plt+0x230070> │ │ │ │ - ldr lr, [pc, #84] @ 23c3cc <__cxa_atexit@plt+0x230080> │ │ │ │ + bcc 233204 <__cxa_atexit@plt+0x226eb8> │ │ │ │ + ldr lr, [pc, #84] @ 233214 <__cxa_atexit@plt+0x226ec8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 23c3d0 <__cxa_atexit@plt+0x230084> │ │ │ │ + ldr r1, [pc, #80] @ 233218 <__cxa_atexit@plt+0x226ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 23c3d4 <__cxa_atexit@plt+0x230088> │ │ │ │ + ldr lr, [pc, #52] @ 23321c <__cxa_atexit@plt+0x226ed0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r7, r8, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r0 │ │ │ │ - tsteq lr, ip, asr #31 │ │ │ │ - tsteq ip, r8, lsr #10 │ │ │ │ + @ instruction: 0x011ea1b8 │ │ │ │ + tsteq lr, r4, lsl #3 │ │ │ │ + qaddeq r5, r0, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c43c <__cxa_atexit@plt+0x2300f0> │ │ │ │ - ldr r2, [pc, #76] @ 23c444 <__cxa_atexit@plt+0x2300f8> │ │ │ │ + bhi 233284 <__cxa_atexit@plt+0x226f38> │ │ │ │ + ldr r2, [pc, #76] @ 23328c <__cxa_atexit@plt+0x226f40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 23c448 <__cxa_atexit@plt+0x2300fc> │ │ │ │ + ldr r0, [pc, #64] @ 233290 <__cxa_atexit@plt+0x226f44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23c42c <__cxa_atexit@plt+0x2300e0> │ │ │ │ + beq 233274 <__cxa_atexit@plt+0x226f28> │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ - b 23dd98 <__cxa_atexit@plt+0x231a4c> │ │ │ │ + b 234be0 <__cxa_atexit@plt+0x228894> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq lr, r8, ror #30 │ │ │ │ - @ instruction: 0x010cc4b4 │ │ │ │ + tsteq lr, r0, lsr #2 │ │ │ │ + ldrdeq r4, [sp, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, r7 │ │ │ │ - b 23dd98 <__cxa_atexit@plt+0x231a4c> │ │ │ │ + b 234be0 <__cxa_atexit@plt+0x228894> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c4bc <__cxa_atexit@plt+0x230170> │ │ │ │ + bhi 233304 <__cxa_atexit@plt+0x226fb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23c4c4 <__cxa_atexit@plt+0x230178> │ │ │ │ + ldr lr, [pc, #52] @ 23330c <__cxa_atexit@plt+0x226fc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23c4c8 <__cxa_atexit@plt+0x23017c> │ │ │ │ + ldr r0, [pc, #48] @ 233310 <__cxa_atexit@plt+0x226fc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23c4cc <__cxa_atexit@plt+0x230180> │ │ │ │ + ldr r1, [pc, #40] @ 233314 <__cxa_atexit@plt+0x226fc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, ror #29 │ │ │ │ - @ instruction: 0x011e0edc │ │ │ │ - tsteq lr, r8, lsl #31 │ │ │ │ + @ instruction: 0x011ea098 │ │ │ │ + @ instruction: 0x011ea094 │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23c504 <__cxa_atexit@plt+0x2301b8> │ │ │ │ + bhi 23334c <__cxa_atexit@plt+0x227000> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23c50c <__cxa_atexit@plt+0x2301c0> │ │ │ │ + ldr r1, [pc, #24] @ 233354 <__cxa_atexit@plt+0x227008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, ror lr │ │ │ │ + tsteq lr, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23c590 <__cxa_atexit@plt+0x230244> │ │ │ │ + bhi 2333d8 <__cxa_atexit@plt+0x22708c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23c598 <__cxa_atexit@plt+0x23024c> │ │ │ │ - ldr r1, [pc, #104] @ 23c5ac <__cxa_atexit@plt+0x230260> │ │ │ │ + bcc 2333e0 <__cxa_atexit@plt+0x227094> │ │ │ │ + ldr r1, [pc, #104] @ 2333f4 <__cxa_atexit@plt+0x2270a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23c5b0 <__cxa_atexit@plt+0x230264> │ │ │ │ + ldr r0, [pc, #100] @ 2333f8 <__cxa_atexit@plt+0x2270ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23c5b4 <__cxa_atexit@plt+0x230268> │ │ │ │ + ldr r1, [pc, #76] @ 2333fc <__cxa_atexit@plt+0x2270b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23c5b8 <__cxa_atexit@plt+0x23026c> │ │ │ │ + ldr lr, [pc, #68] @ 233400 <__cxa_atexit@plt+0x2270b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23c5a0 <__cxa_atexit@plt+0x230254> │ │ │ │ + b 2333e8 <__cxa_atexit@plt+0x22709c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r4, lsr #28 │ │ │ │ - tsteq lr, r4, lsl lr │ │ │ │ - @ instruction: 0x011e0df8 │ │ │ │ + @ instruction: 0x011e9fdc │ │ │ │ + tsteq lr, ip, asr #31 │ │ │ │ + @ instruction: 0x011e9fb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c628 <__cxa_atexit@plt+0x2302dc> │ │ │ │ - ldr lr, [pc, #88] @ 23c638 <__cxa_atexit@plt+0x2302ec> │ │ │ │ + bcc 233470 <__cxa_atexit@plt+0x227124> │ │ │ │ + ldr lr, [pc, #88] @ 233480 <__cxa_atexit@plt+0x227134> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23c63c <__cxa_atexit@plt+0x2302f0> │ │ │ │ + ldr r0, [pc, #64] @ 233484 <__cxa_atexit@plt+0x227138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23c640 <__cxa_atexit@plt+0x2302f4> │ │ │ │ + ldr lr, [pc, #56] @ 233488 <__cxa_atexit@plt+0x22713c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq lr, r0, lsl #27 │ │ │ │ - tsteq lr, r4, ror #26 │ │ │ │ + tsteq lr, r8, lsr pc │ │ │ │ + tsteq lr, ip, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23c6a4 <__cxa_atexit@plt+0x230358> │ │ │ │ - ldr sl, [pc, #72] @ 23c6b4 <__cxa_atexit@plt+0x230368> │ │ │ │ + bcc 2334ec <__cxa_atexit@plt+0x2271a0> │ │ │ │ + ldr sl, [pc, #72] @ 2334fc <__cxa_atexit@plt+0x2271b0> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 23c6b8 <__cxa_atexit@plt+0x23036c> │ │ │ │ + ldr lr, [pc, #52] @ 233500 <__cxa_atexit@plt+0x2271b4> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r1, r4, pc, lsr fp │ │ │ │ + rscseq sl, r4, sl, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23c720 <__cxa_atexit@plt+0x2303d4> │ │ │ │ + bhi 233568 <__cxa_atexit@plt+0x22721c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23c72c <__cxa_atexit@plt+0x2303e0> │ │ │ │ - ldr r1, [pc, #80] @ 23c73c <__cxa_atexit@plt+0x2303f0> │ │ │ │ + bcc 233574 <__cxa_atexit@plt+0x227228> │ │ │ │ + ldr r1, [pc, #80] @ 233584 <__cxa_atexit@plt+0x227238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23c740 <__cxa_atexit@plt+0x2303f4> │ │ │ │ + ldr r5, [pc, #72] @ 233588 <__cxa_atexit@plt+0x22723c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23c744 <__cxa_atexit@plt+0x2303f8> │ │ │ │ + ldr r0, [pc, #56] @ 23358c <__cxa_atexit@plt+0x227240> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r4, lsl #25 │ │ │ │ - tsteq lr, r0, ror ip │ │ │ │ - tsteq lr, r0, ror #24 │ │ │ │ + tsteq lr, ip, lsr lr │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23c7c8 <__cxa_atexit@plt+0x23047c> │ │ │ │ + bhi 233610 <__cxa_atexit@plt+0x2272c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23c7d0 <__cxa_atexit@plt+0x230484> │ │ │ │ - ldr r1, [pc, #104] @ 23c7e4 <__cxa_atexit@plt+0x230498> │ │ │ │ + bcc 233618 <__cxa_atexit@plt+0x2272cc> │ │ │ │ + ldr r1, [pc, #104] @ 23362c <__cxa_atexit@plt+0x2272e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23c7e8 <__cxa_atexit@plt+0x23049c> │ │ │ │ + ldr r0, [pc, #100] @ 233630 <__cxa_atexit@plt+0x2272e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23c7ec <__cxa_atexit@plt+0x2304a0> │ │ │ │ + ldr r1, [pc, #76] @ 233634 <__cxa_atexit@plt+0x2272e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23c7f0 <__cxa_atexit@plt+0x2304a4> │ │ │ │ + ldr lr, [pc, #68] @ 233638 <__cxa_atexit@plt+0x2272ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23c7d8 <__cxa_atexit@plt+0x23048c> │ │ │ │ + b 233620 <__cxa_atexit@plt+0x2272d4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, ip, ror #23 │ │ │ │ - @ instruction: 0x011e0bdc │ │ │ │ - tsteq lr, r0, asr #23 │ │ │ │ + tsteq lr, r4, lsr #27 │ │ │ │ + @ instruction: 0x011e9d94 │ │ │ │ + tsteq lr, r8, ror sp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c860 <__cxa_atexit@plt+0x230514> │ │ │ │ - ldr lr, [pc, #88] @ 23c870 <__cxa_atexit@plt+0x230524> │ │ │ │ + bcc 2336a8 <__cxa_atexit@plt+0x22735c> │ │ │ │ + ldr lr, [pc, #88] @ 2336b8 <__cxa_atexit@plt+0x22736c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23c874 <__cxa_atexit@plt+0x230528> │ │ │ │ + ldr r0, [pc, #64] @ 2336bc <__cxa_atexit@plt+0x227370> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23c878 <__cxa_atexit@plt+0x23052c> │ │ │ │ + ldr lr, [pc, #56] @ 2336c0 <__cxa_atexit@plt+0x227374> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq lr, r8, asr #22 │ │ │ │ - tsteq lr, ip, lsr #22 │ │ │ │ + tsteq lr, r0, lsl #26 │ │ │ │ + tsteq lr, r4, ror #25 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23c8ec <__cxa_atexit@plt+0x2305a0> │ │ │ │ + bhi 233734 <__cxa_atexit@plt+0x2273e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c8f4 <__cxa_atexit@plt+0x2305a8> │ │ │ │ - ldr lr, [pc, #88] @ 23c908 <__cxa_atexit@plt+0x2305bc> │ │ │ │ + bcc 23373c <__cxa_atexit@plt+0x2273f0> │ │ │ │ + ldr lr, [pc, #88] @ 233750 <__cxa_atexit@plt+0x227404> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23c90c <__cxa_atexit@plt+0x2305c0> │ │ │ │ + ldr r1, [pc, #84] @ 233754 <__cxa_atexit@plt+0x227408> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 23c910 <__cxa_atexit@plt+0x2305c4> │ │ │ │ + ldr r8, [pc, #56] @ 233758 <__cxa_atexit@plt+0x22740c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 23c8fc <__cxa_atexit@plt+0x2305b0> │ │ │ │ + b 233744 <__cxa_atexit@plt+0x2273f8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x011e0ab8 │ │ │ │ - rscseq r1, r4, fp, ror #17 │ │ │ │ + tsteq lr, r0, ror ip │ │ │ │ + smlalseq sl, r4, r6, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23c98c <__cxa_atexit@plt+0x230640> │ │ │ │ - ldr lr, [pc, #96] @ 23c99c <__cxa_atexit@plt+0x230650> │ │ │ │ + bcc 2337d4 <__cxa_atexit@plt+0x227488> │ │ │ │ + ldr lr, [pc, #96] @ 2337e4 <__cxa_atexit@plt+0x227498> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 23c9a0 <__cxa_atexit@plt+0x230654> │ │ │ │ + ldr r0, [pc, #76] @ 2337e8 <__cxa_atexit@plt+0x22749c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23c9a4 <__cxa_atexit@plt+0x230658> │ │ │ │ + ldr lr, [pc, #68] @ 2337ec <__cxa_atexit@plt+0x2274a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -573842,379 +564516,379 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, ip, lsr #20 │ │ │ │ - tsteq lr, ip, lsl #20 │ │ │ │ - ldrdeq fp, [ip, -r0] │ │ │ │ + tsteq lr, r4, ror #23 │ │ │ │ + tsteq lr, r4, asr #23 │ │ │ │ + strdeq r3, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23ca10 <__cxa_atexit@plt+0x2306c4> │ │ │ │ - ldr lr, [pc, #80] @ 23ca1c <__cxa_atexit@plt+0x2306d0> │ │ │ │ + bhi 233858 <__cxa_atexit@plt+0x22750c> │ │ │ │ + ldr lr, [pc, #80] @ 233864 <__cxa_atexit@plt+0x227518> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #68] @ 23ca20 <__cxa_atexit@plt+0x2306d4> │ │ │ │ + ldr r1, [pc, #68] @ 233868 <__cxa_atexit@plt+0x22751c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 23ca04 <__cxa_atexit@plt+0x2306b8> │ │ │ │ + beq 23384c <__cxa_atexit@plt+0x227500> │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #44] @ 23ca24 <__cxa_atexit@plt+0x2306d8> │ │ │ │ + ldr r8, [pc, #44] @ 23386c <__cxa_atexit@plt+0x227520> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov sl, #11 │ │ │ │ b b7c3ac <__cxa_atexit@plt+0xb70060> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011e0994 │ │ │ │ - smlabbeq ip, r8, r2, fp │ │ │ │ - tsteq ip, r0, asr r2 │ │ │ │ + tsteq lr, ip, asr #22 │ │ │ │ + @ instruction: 0x010d3db0 │ │ │ │ + tsteq sp, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [pc, #12] @ 23ca4c <__cxa_atexit@plt+0x230700> │ │ │ │ + ldr r8, [pc, #12] @ 233894 <__cxa_atexit@plt+0x227548> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov sl, #11 │ │ │ │ b b7c3ac <__cxa_atexit@plt+0xb70060> │ │ │ │ - tsteq ip, r0, asr #4 │ │ │ │ + tsteq sp, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23caa0 <__cxa_atexit@plt+0x230754> │ │ │ │ + bhi 2338e8 <__cxa_atexit@plt+0x22759c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23caa8 <__cxa_atexit@plt+0x23075c> │ │ │ │ + ldr lr, [pc, #52] @ 2338f0 <__cxa_atexit@plt+0x2275a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23caac <__cxa_atexit@plt+0x230760> │ │ │ │ + ldr r0, [pc, #48] @ 2338f4 <__cxa_atexit@plt+0x2275a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23cab0 <__cxa_atexit@plt+0x230764> │ │ │ │ + ldr r1, [pc, #40] @ 2338f8 <__cxa_atexit@plt+0x2275ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e08fc │ │ │ │ - @ instruction: 0x011e08f8 │ │ │ │ - tsteq lr, r4, lsr #19 │ │ │ │ + @ instruction: 0x011e9ab4 │ │ │ │ + @ instruction: 0x011e9ab0 │ │ │ │ + tsteq lr, ip, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23cae8 <__cxa_atexit@plt+0x23079c> │ │ │ │ + bhi 233930 <__cxa_atexit@plt+0x2275e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23caf0 <__cxa_atexit@plt+0x2307a4> │ │ │ │ + ldr r1, [pc, #24] @ 233938 <__cxa_atexit@plt+0x2275ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e0898 │ │ │ │ + tsteq lr, r0, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23cb78 <__cxa_atexit@plt+0x23082c> │ │ │ │ + bhi 2339c0 <__cxa_atexit@plt+0x227674> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23cb80 <__cxa_atexit@plt+0x230834> │ │ │ │ - ldr r1, [pc, #108] @ 23cb94 <__cxa_atexit@plt+0x230848> │ │ │ │ + bcc 2339c8 <__cxa_atexit@plt+0x22767c> │ │ │ │ + ldr r1, [pc, #108] @ 2339dc <__cxa_atexit@plt+0x227690> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23cb98 <__cxa_atexit@plt+0x23084c> │ │ │ │ + ldr r0, [pc, #104] @ 2339e0 <__cxa_atexit@plt+0x227694> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23cb9c <__cxa_atexit@plt+0x230850> │ │ │ │ + ldr r1, [pc, #76] @ 2339e4 <__cxa_atexit@plt+0x227698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23cba0 <__cxa_atexit@plt+0x230854> │ │ │ │ + ldr lr, [pc, #68] @ 2339e8 <__cxa_atexit@plt+0x22769c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23cb88 <__cxa_atexit@plt+0x23083c> │ │ │ │ + b 2339d0 <__cxa_atexit@plt+0x227684> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq lr, r0, asr #16 │ │ │ │ - tsteq lr, ip, lsr #16 │ │ │ │ - tsteq lr, r0, lsl r8 │ │ │ │ + @ instruction: 0x011e99f8 │ │ │ │ + tsteq lr, r4, ror #19 │ │ │ │ + tsteq lr, r8, asr #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23cc14 <__cxa_atexit@plt+0x2308c8> │ │ │ │ - ldr lr, [pc, #92] @ 23cc24 <__cxa_atexit@plt+0x2308d8> │ │ │ │ + bcc 233a5c <__cxa_atexit@plt+0x227710> │ │ │ │ + ldr lr, [pc, #92] @ 233a6c <__cxa_atexit@plt+0x227720> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23cc28 <__cxa_atexit@plt+0x2308dc> │ │ │ │ + ldr r0, [pc, #64] @ 233a70 <__cxa_atexit@plt+0x227724> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23cc2c <__cxa_atexit@plt+0x2308e0> │ │ │ │ + ldr lr, [pc, #56] @ 233a74 <__cxa_atexit@plt+0x227728> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011e0794 │ │ │ │ - tsteq lr, r8, ror r7 │ │ │ │ + tsteq lr, ip, asr #18 │ │ │ │ + tsteq lr, r0, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23cc90 <__cxa_atexit@plt+0x230944> │ │ │ │ - ldr sl, [pc, #72] @ 23cca0 <__cxa_atexit@plt+0x230954> │ │ │ │ + bcc 233ad8 <__cxa_atexit@plt+0x22778c> │ │ │ │ + ldr sl, [pc, #72] @ 233ae8 <__cxa_atexit@plt+0x22779c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 23cca4 <__cxa_atexit@plt+0x230958> │ │ │ │ + ldr lr, [pc, #52] @ 233aec <__cxa_atexit@plt+0x2277a0> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r1, r4, lr, asr r5 │ │ │ │ + rscseq sl, r4, r9, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23cd0c <__cxa_atexit@plt+0x2309c0> │ │ │ │ + bhi 233b54 <__cxa_atexit@plt+0x227808> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23cd18 <__cxa_atexit@plt+0x2309cc> │ │ │ │ - ldr r1, [pc, #80] @ 23cd28 <__cxa_atexit@plt+0x2309dc> │ │ │ │ + bcc 233b60 <__cxa_atexit@plt+0x227814> │ │ │ │ + ldr r1, [pc, #80] @ 233b70 <__cxa_atexit@plt+0x227824> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23cd2c <__cxa_atexit@plt+0x2309e0> │ │ │ │ + ldr r5, [pc, #72] @ 233b74 <__cxa_atexit@plt+0x227828> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23cd30 <__cxa_atexit@plt+0x2309e4> │ │ │ │ + ldr r0, [pc, #56] @ 233b78 <__cxa_atexit@plt+0x22782c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011e0698 │ │ │ │ - tsteq lr, r4, lsl #13 │ │ │ │ - tsteq lr, r4, ror r6 │ │ │ │ + tsteq lr, r0, asr r8 │ │ │ │ + tsteq lr, ip, lsr r8 │ │ │ │ + tsteq lr, ip, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23cdb8 <__cxa_atexit@plt+0x230a6c> │ │ │ │ + bhi 233c00 <__cxa_atexit@plt+0x2278b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23cdc0 <__cxa_atexit@plt+0x230a74> │ │ │ │ - ldr r1, [pc, #108] @ 23cdd4 <__cxa_atexit@plt+0x230a88> │ │ │ │ + bcc 233c08 <__cxa_atexit@plt+0x2278bc> │ │ │ │ + ldr r1, [pc, #108] @ 233c1c <__cxa_atexit@plt+0x2278d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23cdd8 <__cxa_atexit@plt+0x230a8c> │ │ │ │ + ldr r0, [pc, #104] @ 233c20 <__cxa_atexit@plt+0x2278d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23cddc <__cxa_atexit@plt+0x230a90> │ │ │ │ + ldr r1, [pc, #76] @ 233c24 <__cxa_atexit@plt+0x2278d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23cde0 <__cxa_atexit@plt+0x230a94> │ │ │ │ + ldr lr, [pc, #68] @ 233c28 <__cxa_atexit@plt+0x2278dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23cdc8 <__cxa_atexit@plt+0x230a7c> │ │ │ │ + b 233c10 <__cxa_atexit@plt+0x2278c4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r0, lsl #12 │ │ │ │ - tsteq lr, ip, ror #11 │ │ │ │ - @ instruction: 0x011e05d0 │ │ │ │ + @ instruction: 0x011e97b8 │ │ │ │ + tsteq lr, r4, lsr #15 │ │ │ │ + tsteq lr, r8, lsl #15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23ce54 <__cxa_atexit@plt+0x230b08> │ │ │ │ - ldr lr, [pc, #92] @ 23ce64 <__cxa_atexit@plt+0x230b18> │ │ │ │ + bcc 233c9c <__cxa_atexit@plt+0x227950> │ │ │ │ + ldr lr, [pc, #92] @ 233cac <__cxa_atexit@plt+0x227960> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23ce68 <__cxa_atexit@plt+0x230b1c> │ │ │ │ + ldr r0, [pc, #64] @ 233cb0 <__cxa_atexit@plt+0x227964> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23ce6c <__cxa_atexit@plt+0x230b20> │ │ │ │ + ldr lr, [pc, #56] @ 233cb4 <__cxa_atexit@plt+0x227968> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq lr, r4, asr r5 │ │ │ │ - tsteq lr, r8, lsr r5 │ │ │ │ + tsteq lr, ip, lsl #14 │ │ │ │ + @ instruction: 0x011e96f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23cee0 <__cxa_atexit@plt+0x230b94> │ │ │ │ + bhi 233d28 <__cxa_atexit@plt+0x2279dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23cee8 <__cxa_atexit@plt+0x230b9c> │ │ │ │ - ldr lr, [pc, #88] @ 23cefc <__cxa_atexit@plt+0x230bb0> │ │ │ │ + bcc 233d30 <__cxa_atexit@plt+0x2279e4> │ │ │ │ + ldr lr, [pc, #88] @ 233d44 <__cxa_atexit@plt+0x2279f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23cf00 <__cxa_atexit@plt+0x230bb4> │ │ │ │ + ldr r1, [pc, #84] @ 233d48 <__cxa_atexit@plt+0x2279fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 23cf04 <__cxa_atexit@plt+0x230bb8> │ │ │ │ + ldr r8, [pc, #56] @ 233d4c <__cxa_atexit@plt+0x227a00> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 23cef0 <__cxa_atexit@plt+0x230ba4> │ │ │ │ + b 233d38 <__cxa_atexit@plt+0x2279ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r4, asr #9 │ │ │ │ - rscseq r1, r4, r2, lsl #6 │ │ │ │ + tsteq lr, ip, ror r6 │ │ │ │ + rscseq sl, r4, sp, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23cf7c <__cxa_atexit@plt+0x230c30> │ │ │ │ - ldr lr, [pc, #92] @ 23cf8c <__cxa_atexit@plt+0x230c40> │ │ │ │ + bcc 233dc4 <__cxa_atexit@plt+0x227a78> │ │ │ │ + ldr lr, [pc, #92] @ 233dd4 <__cxa_atexit@plt+0x227a88> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 23cf90 <__cxa_atexit@plt+0x230c44> │ │ │ │ + ldr r7, [pc, #68] @ 233dd8 <__cxa_atexit@plt+0x227a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 23cf94 <__cxa_atexit@plt+0x230c48> │ │ │ │ + ldr lr, [pc, #60] @ 233ddc <__cxa_atexit@plt+0x227a90> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -574222,108 +564896,108 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq lr, r4, lsr r4 │ │ │ │ - tsteq lr, r4, lsl r4 │ │ │ │ - tsteq ip, r4, ror #18 │ │ │ │ + tsteq lr, ip, ror #11 │ │ │ │ + tsteq lr, ip, asr #11 │ │ │ │ + smlabbeq sp, ip, r4, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23cff8 <__cxa_atexit@plt+0x230cac> │ │ │ │ - ldr r3, [pc, #68] @ 23d000 <__cxa_atexit@plt+0x230cb4> │ │ │ │ + bhi 233e40 <__cxa_atexit@plt+0x227af4> │ │ │ │ + ldr r3, [pc, #68] @ 233e48 <__cxa_atexit@plt+0x227afc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ ldr r7, [r7, #14] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ tst r9, #3 │ │ │ │ - beq 23cfec <__cxa_atexit@plt+0x230ca0> │ │ │ │ + beq 233e34 <__cxa_atexit@plt+0x227ae8> │ │ │ │ mov r7, r9 │ │ │ │ - b 23d010 <__cxa_atexit@plt+0x230cc4> │ │ │ │ + b 233e58 <__cxa_atexit@plt+0x227b0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq fp, [ip, -ip] │ │ │ │ + tsteq sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 23d05c <__cxa_atexit@plt+0x230d10> │ │ │ │ + beq 233ea4 <__cxa_atexit@plt+0x227b58> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 23d08c <__cxa_atexit@plt+0x230d40> │ │ │ │ + bne 233ed4 <__cxa_atexit@plt+0x227b88> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r3, [r3, #9] │ │ │ │ - ldr r0, [pc, #268] @ 23d14c <__cxa_atexit@plt+0x230e00> │ │ │ │ + ldr r0, [pc, #268] @ 233f94 <__cxa_atexit@plt+0x227c48> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23d0fc <__cxa_atexit@plt+0x230db0> │ │ │ │ - b 23d15c <__cxa_atexit@plt+0x230e10> │ │ │ │ - ldr r2, [pc, #228] @ 23d148 <__cxa_atexit@plt+0x230dfc> │ │ │ │ + beq 233f44 <__cxa_atexit@plt+0x227bf8> │ │ │ │ + b 233fa4 <__cxa_atexit@plt+0x227c58> │ │ │ │ + ldr r2, [pc, #228] @ 233f90 <__cxa_atexit@plt+0x227c44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r0, [r3, #6] │ │ │ │ ldr r3, [r3, #10] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23d0fc <__cxa_atexit@plt+0x230db0> │ │ │ │ - b 23d224 <__cxa_atexit@plt+0x230ed8> │ │ │ │ - ldr r1, [pc, #164] @ 23d138 <__cxa_atexit@plt+0x230dec> │ │ │ │ + beq 233f44 <__cxa_atexit@plt+0x227bf8> │ │ │ │ + b 23406c <__cxa_atexit@plt+0x227d20> │ │ │ │ + ldr r1, [pc, #164] @ 233f80 <__cxa_atexit@plt+0x227c34> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23d0fc <__cxa_atexit@plt+0x230db0> │ │ │ │ + beq 233f44 <__cxa_atexit@plt+0x227bf8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #32 │ │ │ │ cmp r1, r9 │ │ │ │ - bcc 23d128 <__cxa_atexit@plt+0x230ddc> │ │ │ │ - ldr r8, [pc, #116] @ 23d13c <__cxa_atexit@plt+0x230df0> │ │ │ │ + bcc 233f70 <__cxa_atexit@plt+0x227c24> │ │ │ │ + ldr r8, [pc, #116] @ 233f84 <__cxa_atexit@plt+0x227c38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r1, #4]! │ │ │ │ str r3, [r1, #8] │ │ │ │ str r0, [r1, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r9, #11 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 23d104 <__cxa_atexit@plt+0x230db8> │ │ │ │ - ldr r0, [pc, #76] @ 23d144 <__cxa_atexit@plt+0x230df8> │ │ │ │ + ble 233f4c <__cxa_atexit@plt+0x227c00> │ │ │ │ + ldr r0, [pc, #76] @ 233f8c <__cxa_atexit@plt+0x227c40> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 23d10c <__cxa_atexit@plt+0x230dc0> │ │ │ │ + b 233f54 <__cxa_atexit@plt+0x227c08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #52] @ 23d140 <__cxa_atexit@plt+0x230df4> │ │ │ │ + ldr r0, [pc, #52] @ 233f88 <__cxa_atexit@plt+0x227c3c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r5] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ @@ -574334,49 +565008,49 @@ │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq ip, r8, lsr #22 │ │ │ │ + tsteq sp, r0, asr r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23d1fc <__cxa_atexit@plt+0x230eb0> │ │ │ │ - ldr r9, [pc, #144] @ 23d208 <__cxa_atexit@plt+0x230ebc> │ │ │ │ + bcc 234044 <__cxa_atexit@plt+0x227cf8> │ │ │ │ + ldr r9, [pc, #144] @ 234050 <__cxa_atexit@plt+0x227d04> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r2 │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #96] @ 23d20c <__cxa_atexit@plt+0x230ec0> │ │ │ │ + ldr r0, [pc, #96] @ 234054 <__cxa_atexit@plt+0x227d08> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r1, #16]! │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 23d1d8 <__cxa_atexit@plt+0x230e8c> │ │ │ │ - ldr r0, [pc, #64] @ 23d214 <__cxa_atexit@plt+0x230ec8> │ │ │ │ + ble 234020 <__cxa_atexit@plt+0x227cd4> │ │ │ │ + ldr r0, [pc, #64] @ 23405c <__cxa_atexit@plt+0x227d10> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 23d1e0 <__cxa_atexit@plt+0x230e94> │ │ │ │ - ldr r0, [pc, #48] @ 23d210 <__cxa_atexit@plt+0x230ec4> │ │ │ │ + b 234028 <__cxa_atexit@plt+0x227cdc> │ │ │ │ + ldr r0, [pc, #48] @ 234058 <__cxa_atexit@plt+0x227d0c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [r5] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ str r8, [r2, #40] @ 0x28 │ │ │ │ str lr, [r2, #44] @ 0x2c │ │ │ │ str r1, [r2, #48] @ 0x30 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ @@ -574384,50 +565058,50 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - smlatteq ip, r8, r6, fp │ │ │ │ + tsteq sp, r0, lsl r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23d2c8 <__cxa_atexit@plt+0x230f7c> │ │ │ │ - ldr r9, [pc, #148] @ 23d2d4 <__cxa_atexit@plt+0x230f88> │ │ │ │ + bcc 234110 <__cxa_atexit@plt+0x227dc4> │ │ │ │ + ldr r9, [pc, #148] @ 23411c <__cxa_atexit@plt+0x227dd0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldmib r5, {r7, lr} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ mov r3, r0 │ │ │ │ str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #116] @ 23d2d8 <__cxa_atexit@plt+0x230f8c> │ │ │ │ + ldr r9, [pc, #116] @ 234120 <__cxa_atexit@plt+0x227dd4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [r2, #16]! │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r6, #15 │ │ │ │ cmp sl, #10 │ │ │ │ - ble 23d2a4 <__cxa_atexit@plt+0x230f58> │ │ │ │ - ldr r1, [pc, #76] @ 23d2e0 <__cxa_atexit@plt+0x230f94> │ │ │ │ + ble 2340ec <__cxa_atexit@plt+0x227da0> │ │ │ │ + ldr r1, [pc, #76] @ 234128 <__cxa_atexit@plt+0x227ddc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r5] │ │ │ │ add r9, r0, #36 @ 0x24 │ │ │ │ stm r9, {r1, r2, r3} │ │ │ │ - b 23d2bc <__cxa_atexit@plt+0x230f70> │ │ │ │ - ldr r1, [pc, #48] @ 23d2dc <__cxa_atexit@plt+0x230f90> │ │ │ │ + b 234104 <__cxa_atexit@plt+0x227db8> │ │ │ │ + ldr r1, [pc, #48] @ 234124 <__cxa_atexit@plt+0x227dd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ str lr, [r0, #48] @ 0x30 │ │ │ │ str r8, [r0, #52] @ 0x34 │ │ │ │ @@ -574441,65 +565115,65 @@ │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23d364 <__cxa_atexit@plt+0x231018> │ │ │ │ - ldr lr, [pc, #104] @ 23d370 <__cxa_atexit@plt+0x231024> │ │ │ │ + bcc 2341ac <__cxa_atexit@plt+0x227e60> │ │ │ │ + ldr lr, [pc, #104] @ 2341b8 <__cxa_atexit@plt+0x227e6c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp r0, #10 │ │ │ │ - ble 23d344 <__cxa_atexit@plt+0x230ff8> │ │ │ │ - ldr r1, [pc, #56] @ 23d378 <__cxa_atexit@plt+0x23102c> │ │ │ │ + ble 23418c <__cxa_atexit@plt+0x227e40> │ │ │ │ + ldr r1, [pc, #56] @ 2341c0 <__cxa_atexit@plt+0x227e74> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23d34c <__cxa_atexit@plt+0x231000> │ │ │ │ - ldr r1, [pc, #40] @ 23d374 <__cxa_atexit@plt+0x231028> │ │ │ │ + b 234194 <__cxa_atexit@plt+0x227e48> │ │ │ │ + ldr r1, [pc, #40] @ 2341bc <__cxa_atexit@plt+0x227e70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ str r8, [r2, #28] │ │ │ │ str r3, [r2, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffed0c │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ - smlabbeq ip, r0, r5, fp │ │ │ │ + smlatbeq sp, r8, r0, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23d404 <__cxa_atexit@plt+0x2310b8> │ │ │ │ + bhi 23424c <__cxa_atexit@plt+0x227f00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23d40c <__cxa_atexit@plt+0x2310c0> │ │ │ │ - ldr ip, [pc, #116] @ 23d428 <__cxa_atexit@plt+0x2310dc> │ │ │ │ + bcc 234254 <__cxa_atexit@plt+0x227f08> │ │ │ │ + ldr ip, [pc, #116] @ 234270 <__cxa_atexit@plt+0x227f24> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr sl, [pc, #112] @ 23d42c <__cxa_atexit@plt+0x2310e0> │ │ │ │ + ldr sl, [pc, #112] @ 234274 <__cxa_atexit@plt+0x227f28> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr lr, [pc, #108] @ 23d430 <__cxa_atexit@plt+0x2310e4> │ │ │ │ + ldr lr, [pc, #108] @ 234278 <__cxa_atexit@plt+0x227f2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #104] @ 23d434 <__cxa_atexit@plt+0x2310e8> │ │ │ │ + ldr r9, [pc, #104] @ 23427c <__cxa_atexit@plt+0x227f30> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r0, r6, #14 │ │ │ │ sub r1, r6, #22 │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str sl, [r3, #20]! │ │ │ │ @@ -574508,49 +565182,49 @@ │ │ │ │ str r8, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ b f45d20 <__cxa_atexit@plt+0xf399d4> │ │ │ │ mov r6, r3 │ │ │ │ - b 23d414 <__cxa_atexit@plt+0x2310c8> │ │ │ │ + b 23425c <__cxa_atexit@plt+0x227f10> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 23d424 <__cxa_atexit@plt+0x2310d8> │ │ │ │ + ldr r7, [pc, #8] @ 23426c <__cxa_atexit@plt+0x227f20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, r4, asr #12 │ │ │ │ + tsteq sp, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffeb88 │ │ │ │ @ instruction: 0xffffe9c4 │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ - smlabteq ip, r8, r4, fp │ │ │ │ + strdeq r3, [sp, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 23d464 <__cxa_atexit@plt+0x231118> │ │ │ │ + ldr r3, [pc, #24] @ 2342ac <__cxa_atexit@plt+0x227f60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 23d468 <__cxa_atexit@plt+0x23111c> │ │ │ │ + ldr r3, [pc, #16] @ 2342b0 <__cxa_atexit@plt+0x227f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b f44a58 <__cxa_atexit@plt+0xf3870c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq lr, r4, lsl #15 │ │ │ │ - @ instruction: 0x010cb494 │ │ │ │ + tsteq lr, r4, lsr #18 │ │ │ │ + @ instruction: 0x010d3fbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23d4bc <__cxa_atexit@plt+0x231170> │ │ │ │ + bcc 234304 <__cxa_atexit@plt+0x227fb8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #48] @ 23d4c8 <__cxa_atexit@plt+0x23117c> │ │ │ │ + ldr lr, [pc, #48] @ 234310 <__cxa_atexit@plt+0x227fc4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ @@ -574561,642 +565235,642 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23d528 <__cxa_atexit@plt+0x2311dc> │ │ │ │ - ldr r2, [pc, #72] @ 23d530 <__cxa_atexit@plt+0x2311e4> │ │ │ │ + bhi 234370 <__cxa_atexit@plt+0x228024> │ │ │ │ + ldr r2, [pc, #72] @ 234378 <__cxa_atexit@plt+0x22802c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 23d51c <__cxa_atexit@plt+0x2311d0> │ │ │ │ + beq 234364 <__cxa_atexit@plt+0x228018> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 23d538 <__cxa_atexit@plt+0x2311ec> │ │ │ │ + ldrne r8, [pc, #40] @ 234380 <__cxa_atexit@plt+0x228034> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #28] @ 23d534 <__cxa_atexit@plt+0x2311e8> │ │ │ │ + ldreq r8, [pc, #28] @ 23437c <__cxa_atexit@plt+0x228030> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tstpeq sp, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011dfe94 │ │ │ │ + tsteq lr, r0, asr #32 │ │ │ │ + tsteq lr, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 23d570 <__cxa_atexit@plt+0x231224> │ │ │ │ + ldr r2, [pc, #24] @ 2343b8 <__cxa_atexit@plt+0x22806c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 23d574 <__cxa_atexit@plt+0x231228> │ │ │ │ + ldr r8, [pc, #16] @ 2343bc <__cxa_atexit@plt+0x228070> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ - tstpeq sp, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0 │ │ │ │ + @ instruction: 0x011e8ff8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23d5c0 <__cxa_atexit@plt+0x231274> │ │ │ │ - ldr r2, [pc, #48] @ 23d5d0 <__cxa_atexit@plt+0x231284> │ │ │ │ + bcc 234408 <__cxa_atexit@plt+0x2280bc> │ │ │ │ + ldr r2, [pc, #48] @ 234418 <__cxa_atexit@plt+0x2280cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23d5d4 <__cxa_atexit@plt+0x231288> │ │ │ │ + ldr r3, [pc, #44] @ 23441c <__cxa_atexit@plt+0x2280d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrshteq r0, [r4], #177 @ 0xb1 │ │ │ │ + smlalseq r9, r4, ip, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23d6a4 <__cxa_atexit@plt+0x231358> │ │ │ │ - ldr r3, [pc, #204] @ 23d6c0 <__cxa_atexit@plt+0x231374> │ │ │ │ + bhi 2344ec <__cxa_atexit@plt+0x2281a0> │ │ │ │ + ldr r3, [pc, #204] @ 234508 <__cxa_atexit@plt+0x2281bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 23d65c <__cxa_atexit@plt+0x231310> │ │ │ │ + beq 2344a4 <__cxa_atexit@plt+0x228158> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #-4] │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 23d668 <__cxa_atexit@plt+0x23131c> │ │ │ │ + bne 2344b0 <__cxa_atexit@plt+0x228164> │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 23d6ac <__cxa_atexit@plt+0x231360> │ │ │ │ - ldr r0, [pc, #148] @ 23d6c4 <__cxa_atexit@plt+0x231378> │ │ │ │ + bcc 2344f4 <__cxa_atexit@plt+0x2281a8> │ │ │ │ + ldr r0, [pc, #148] @ 23450c <__cxa_atexit@plt+0x2281c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #140] @ 23d6c8 <__cxa_atexit@plt+0x23137c> │ │ │ │ + ldr r1, [pc, #140] @ 234510 <__cxa_atexit@plt+0x2281c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #120] @ 23d6cc <__cxa_atexit@plt+0x231380> │ │ │ │ + ldr r8, [pc, #120] @ 234514 <__cxa_atexit@plt+0x2281c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 23d6ac <__cxa_atexit@plt+0x231360> │ │ │ │ - ldr r0, [pc, #88] @ 23d6d0 <__cxa_atexit@plt+0x231384> │ │ │ │ + bcc 2344f4 <__cxa_atexit@plt+0x2281a8> │ │ │ │ + ldr r0, [pc, #88] @ 234518 <__cxa_atexit@plt+0x2281cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #80] @ 23d6d4 <__cxa_atexit@plt+0x231388> │ │ │ │ + ldr r1, [pc, #80] @ 23451c <__cxa_atexit@plt+0x2281d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #60] @ 23d6d8 <__cxa_atexit@plt+0x23138c> │ │ │ │ + ldr r8, [pc, #60] @ 234520 <__cxa_atexit@plt+0x2281d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tstpeq sp, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, asr #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011dfcf0 │ │ │ │ - tstpeq sp, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011e8ef0 │ │ │ │ + tsteq lr, r8, ror #29 │ │ │ │ + tsteq lr, r4, lsl #30 │ │ │ │ + tsteq lr, r8, lsr #29 │ │ │ │ + tsteq lr, r0, lsr #29 │ │ │ │ + tsteq lr, r0, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 23d734 <__cxa_atexit@plt+0x2313e8> │ │ │ │ + bne 23457c <__cxa_atexit@plt+0x228230> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23d768 <__cxa_atexit@plt+0x23141c> │ │ │ │ - ldr r1, [pc, #100] @ 23d774 <__cxa_atexit@plt+0x231428> │ │ │ │ + bcc 2345b0 <__cxa_atexit@plt+0x228264> │ │ │ │ + ldr r1, [pc, #100] @ 2345bc <__cxa_atexit@plt+0x228270> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #92] @ 23d778 <__cxa_atexit@plt+0x23142c> │ │ │ │ + ldr r0, [pc, #92] @ 2345c0 <__cxa_atexit@plt+0x228274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #76] @ 23d77c <__cxa_atexit@plt+0x231430> │ │ │ │ + ldr r8, [pc, #76] @ 2345c4 <__cxa_atexit@plt+0x228278> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23d768 <__cxa_atexit@plt+0x23141c> │ │ │ │ - ldr r1, [pc, #60] @ 23d780 <__cxa_atexit@plt+0x231434> │ │ │ │ + bcc 2345b0 <__cxa_atexit@plt+0x228264> │ │ │ │ + ldr r1, [pc, #60] @ 2345c8 <__cxa_atexit@plt+0x22827c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #52] @ 23d784 <__cxa_atexit@plt+0x231438> │ │ │ │ + ldr r0, [pc, #52] @ 2345cc <__cxa_atexit@plt+0x228280> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #36] @ 23d788 <__cxa_atexit@plt+0x23143c> │ │ │ │ + ldr r8, [pc, #36] @ 2345d0 <__cxa_atexit@plt+0x228284> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ - tstpeq sp, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, ror ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, lsl ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, lsl lr │ │ │ │ + tsteq lr, r8, lsl #28 │ │ │ │ + tsteq lr, r8, lsr #28 │ │ │ │ + @ instruction: 0x011e8ddc │ │ │ │ + @ instruction: 0x011e8dd4 │ │ │ │ + @ instruction: 0x011e8df8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23d7ec <__cxa_atexit@plt+0x2314a0> │ │ │ │ + bhi 234634 <__cxa_atexit@plt+0x2282e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23d7f8 <__cxa_atexit@plt+0x2314ac> │ │ │ │ - ldr r2, [pc, #76] @ 23d808 <__cxa_atexit@plt+0x2314bc> │ │ │ │ + bcc 234640 <__cxa_atexit@plt+0x2282f4> │ │ │ │ + ldr r2, [pc, #76] @ 234650 <__cxa_atexit@plt+0x228304> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23d80c <__cxa_atexit@plt+0x2314c0> │ │ │ │ + ldr r1, [pc, #72] @ 234654 <__cxa_atexit@plt+0x228308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 23d810 <__cxa_atexit@plt+0x2314c4> │ │ │ │ + ldr r8, [pc, #56] @ 234658 <__cxa_atexit@plt+0x22830c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tstpeq sp, ip, lsr #23 @ p-variant is OBSOLETE │ │ │ │ - rscseq r0, r4, r1, asr #19 │ │ │ │ + tsteq lr, r4, ror #26 │ │ │ │ + rscseq r9, r4, ip, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23d878 <__cxa_atexit@plt+0x23152c> │ │ │ │ - ldr r2, [pc, #76] @ 23d888 <__cxa_atexit@plt+0x23153c> │ │ │ │ + bcc 2346c0 <__cxa_atexit@plt+0x228374> │ │ │ │ + ldr r2, [pc, #76] @ 2346d0 <__cxa_atexit@plt+0x228384> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23d88c <__cxa_atexit@plt+0x231540> │ │ │ │ + ldr r1, [pc, #72] @ 2346d4 <__cxa_atexit@plt+0x228388> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 23d890 <__cxa_atexit@plt+0x231544> │ │ │ │ + ldr r2, [pc, #52] @ 2346d8 <__cxa_atexit@plt+0x22838c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq sp, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, ip, rrx │ │ │ │ + @ instruction: 0x011e8cf4 │ │ │ │ + tsteq lr, r8, asr #25 │ │ │ │ + @ instruction: 0x010d3b94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23d8e8 <__cxa_atexit@plt+0x23159c> │ │ │ │ + bhi 234730 <__cxa_atexit@plt+0x2283e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23d8f0 <__cxa_atexit@plt+0x2315a4> │ │ │ │ + ldr lr, [pc, #52] @ 234738 <__cxa_atexit@plt+0x2283ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23d8f4 <__cxa_atexit@plt+0x2315a8> │ │ │ │ + ldr r0, [pc, #48] @ 23473c <__cxa_atexit@plt+0x2283f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23d8f8 <__cxa_atexit@plt+0x2315ac> │ │ │ │ + ldr r1, [pc, #40] @ 234740 <__cxa_atexit@plt+0x2283f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dfab4 │ │ │ │ - @ instruction: 0x011dfab0 │ │ │ │ - tstpeq sp, ip, asr fp @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, ror #24 │ │ │ │ + tsteq lr, r8, ror #24 │ │ │ │ + tsteq lr, r4, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23d930 <__cxa_atexit@plt+0x2315e4> │ │ │ │ + bhi 234778 <__cxa_atexit@plt+0x22842c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23d938 <__cxa_atexit@plt+0x2315ec> │ │ │ │ + ldr r1, [pc, #24] @ 234780 <__cxa_atexit@plt+0x228434> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23d970 <__cxa_atexit@plt+0x231624> │ │ │ │ + bhi 2347b8 <__cxa_atexit@plt+0x22846c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23d978 <__cxa_atexit@plt+0x23162c> │ │ │ │ + ldr r1, [pc, #24] @ 2347c0 <__cxa_atexit@plt+0x228474> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23da78 <__cxa_atexit@plt+0x23172c> │ │ │ │ - ldr r3, [pc, #248] @ 23da94 <__cxa_atexit@plt+0x231748> │ │ │ │ + bhi 2348c0 <__cxa_atexit@plt+0x228574> │ │ │ │ + ldr r3, [pc, #248] @ 2348dc <__cxa_atexit@plt+0x228590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 23da1c <__cxa_atexit@plt+0x2316d0> │ │ │ │ + beq 234864 <__cxa_atexit@plt+0x228518> │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 23da28 <__cxa_atexit@plt+0x2316dc> │ │ │ │ + bne 234870 <__cxa_atexit@plt+0x228524> │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 23da80 <__cxa_atexit@plt+0x231734> │ │ │ │ - ldr r0, [pc, #188] @ 23da98 <__cxa_atexit@plt+0x23174c> │ │ │ │ + bcc 2348c8 <__cxa_atexit@plt+0x22857c> │ │ │ │ + ldr r0, [pc, #188] @ 2348e0 <__cxa_atexit@plt+0x228594> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #180] @ 23da9c <__cxa_atexit@plt+0x231750> │ │ │ │ + ldr r0, [pc, #180] @ 2348e4 <__cxa_atexit@plt+0x228598> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #172] @ 23daa0 <__cxa_atexit@plt+0x231754> │ │ │ │ + ldr r1, [pc, #172] @ 2348e8 <__cxa_atexit@plt+0x22859c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #144] @ 23daa4 <__cxa_atexit@plt+0x231758> │ │ │ │ + ldr r8, [pc, #144] @ 2348ec <__cxa_atexit@plt+0x2285a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 23da80 <__cxa_atexit@plt+0x231734> │ │ │ │ - ldr r0, [pc, #112] @ 23daa8 <__cxa_atexit@plt+0x23175c> │ │ │ │ + bcc 2348c8 <__cxa_atexit@plt+0x22857c> │ │ │ │ + ldr r0, [pc, #112] @ 2348f0 <__cxa_atexit@plt+0x2285a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #104] @ 23daac <__cxa_atexit@plt+0x231760> │ │ │ │ + ldr r0, [pc, #104] @ 2348f4 <__cxa_atexit@plt+0x2285a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #96] @ 23dab0 <__cxa_atexit@plt+0x231764> │ │ │ │ + ldr r1, [pc, #96] @ 2348f8 <__cxa_atexit@plt+0x2285ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #68] @ 23dab4 <__cxa_atexit@plt+0x231768> │ │ │ │ + ldr r8, [pc, #68] @ 2348fc <__cxa_atexit@plt+0x2285b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x011df994 │ │ │ │ - tstpeq sp, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, ip, asr #22 │ │ │ │ + tsteq lr, r0, lsr fp │ │ │ │ + tsteq lr, r4, asr #22 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tstpeq sp, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011e8af0 │ │ │ │ + @ instruction: 0x011e8ad4 │ │ │ │ + tsteq lr, ip, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 23db30 <__cxa_atexit@plt+0x2317e4> │ │ │ │ + bne 234978 <__cxa_atexit@plt+0x22862c> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 23db80 <__cxa_atexit@plt+0x231834> │ │ │ │ - ldr r0, [pc, #156] @ 23db8c <__cxa_atexit@plt+0x231840> │ │ │ │ + bcc 2349c8 <__cxa_atexit@plt+0x22867c> │ │ │ │ + ldr r0, [pc, #156] @ 2349d4 <__cxa_atexit@plt+0x228688> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #148] @ 23db90 <__cxa_atexit@plt+0x231844> │ │ │ │ + ldr r0, [pc, #148] @ 2349d8 <__cxa_atexit@plt+0x22868c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #140] @ 23db94 <__cxa_atexit@plt+0x231848> │ │ │ │ + ldr r2, [pc, #140] @ 2349dc <__cxa_atexit@plt+0x228690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #108] @ 23db98 <__cxa_atexit@plt+0x23184c> │ │ │ │ + ldr r8, [pc, #108] @ 2349e0 <__cxa_atexit@plt+0x228694> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 23db80 <__cxa_atexit@plt+0x231834> │ │ │ │ - ldr r0, [pc, #92] @ 23db9c <__cxa_atexit@plt+0x231850> │ │ │ │ + bcc 2349c8 <__cxa_atexit@plt+0x22867c> │ │ │ │ + ldr r0, [pc, #92] @ 2349e4 <__cxa_atexit@plt+0x228698> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 23dba0 <__cxa_atexit@plt+0x231854> │ │ │ │ + ldr r0, [pc, #84] @ 2349e8 <__cxa_atexit@plt+0x22869c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #76] @ 23dba4 <__cxa_atexit@plt+0x231858> │ │ │ │ + ldr r2, [pc, #76] @ 2349ec <__cxa_atexit@plt+0x2286a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #44] @ 23dba8 <__cxa_atexit@plt+0x23185c> │ │ │ │ + ldr r8, [pc, #44] @ 2349f0 <__cxa_atexit@plt+0x2286a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tstpeq sp, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, ror r8 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, lsr sl │ │ │ │ + tsteq lr, ip, lsl sl │ │ │ │ + tsteq lr, ip, lsr #20 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - tstpeq sp, r0, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, ror #19 │ │ │ │ + tsteq lr, ip, asr #19 │ │ │ │ + tsteq lr, r0, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 23d988 <__cxa_atexit@plt+0x23163c> │ │ │ │ + b 2347d0 <__cxa_atexit@plt+0x228484> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23dc08 <__cxa_atexit@plt+0x2318bc> │ │ │ │ - ldr r2, [pc, #48] @ 23dc18 <__cxa_atexit@plt+0x2318cc> │ │ │ │ + bcc 234a50 <__cxa_atexit@plt+0x228704> │ │ │ │ + ldr r2, [pc, #48] @ 234a60 <__cxa_atexit@plt+0x228714> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 23dc1c <__cxa_atexit@plt+0x2318d0> │ │ │ │ + ldr r3, [pc, #44] @ 234a64 <__cxa_atexit@plt+0x228718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r0, r4, r6, lsr #14 │ │ │ │ + ldrsbteq r9, [r4], #113 @ 0x71 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23dc68 <__cxa_atexit@plt+0x23191c> │ │ │ │ - ldr r1, [pc, #52] @ 23dc78 <__cxa_atexit@plt+0x23192c> │ │ │ │ + bcc 234ab0 <__cxa_atexit@plt+0x228764> │ │ │ │ + ldr r1, [pc, #52] @ 234ac0 <__cxa_atexit@plt+0x228774> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 23dc7c <__cxa_atexit@plt+0x231930> │ │ │ │ + ldr r0, [pc, #36] @ 234ac4 <__cxa_atexit@plt+0x228778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 23d988 <__cxa_atexit@plt+0x23163c> │ │ │ │ + b 2347d0 <__cxa_atexit@plt+0x228484> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, r4, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011e88dc │ │ │ │ + tsteq lr, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23dce0 <__cxa_atexit@plt+0x231994> │ │ │ │ + bhi 234b28 <__cxa_atexit@plt+0x2287dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23dcec <__cxa_atexit@plt+0x2319a0> │ │ │ │ - ldr r2, [pc, #76] @ 23dcfc <__cxa_atexit@plt+0x2319b0> │ │ │ │ + bcc 234b34 <__cxa_atexit@plt+0x2287e8> │ │ │ │ + ldr r2, [pc, #76] @ 234b44 <__cxa_atexit@plt+0x2287f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23dd00 <__cxa_atexit@plt+0x2319b4> │ │ │ │ + ldr r1, [pc, #72] @ 234b48 <__cxa_atexit@plt+0x2287fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 23dd04 <__cxa_atexit@plt+0x2319b8> │ │ │ │ + ldr r8, [pc, #56] @ 234b4c <__cxa_atexit@plt+0x228800> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011df6b8 │ │ │ │ - rscseq r0, r4, sl, asr #12 │ │ │ │ + tsteq lr, r0, ror r8 │ │ │ │ + ldrshteq r9, [r4], #101 @ 0x65 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23dd6c <__cxa_atexit@plt+0x231a20> │ │ │ │ - ldr r2, [pc, #76] @ 23dd7c <__cxa_atexit@plt+0x231a30> │ │ │ │ + bcc 234bb4 <__cxa_atexit@plt+0x228868> │ │ │ │ + ldr r2, [pc, #76] @ 234bc4 <__cxa_atexit@plt+0x228878> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 23dd80 <__cxa_atexit@plt+0x231a34> │ │ │ │ + ldr r1, [pc, #72] @ 234bc8 <__cxa_atexit@plt+0x22887c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 23dd84 <__cxa_atexit@plt+0x231a38> │ │ │ │ + ldr r2, [pc, #52] @ 234bcc <__cxa_atexit@plt+0x228880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tstpeq sp, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, r4, ror fp │ │ │ │ + tsteq lr, r0, lsl #16 │ │ │ │ + @ instruction: 0x011e87d4 │ │ │ │ + @ instruction: 0x010d369c │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23de80 <__cxa_atexit@plt+0x231b34> │ │ │ │ + bhi 234cc8 <__cxa_atexit@plt+0x22897c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 23de18 <__cxa_atexit@plt+0x231acc> │ │ │ │ + bne 234c60 <__cxa_atexit@plt+0x228914> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 23de90 <__cxa_atexit@plt+0x231b44> │ │ │ │ - ldr r9, [pc, #264] @ 23ded4 <__cxa_atexit@plt+0x231b88> │ │ │ │ + bcc 234cd8 <__cxa_atexit@plt+0x22898c> │ │ │ │ + ldr r9, [pc, #264] @ 234d1c <__cxa_atexit@plt+0x2289d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #260] @ 23ded8 <__cxa_atexit@plt+0x231b8c> │ │ │ │ + ldr lr, [pc, #260] @ 234d20 <__cxa_atexit@plt+0x2289d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #2] │ │ │ │ ldr r0, [sl, #6] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ mov r7, r6 │ │ │ │ str r9, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ str r0, [r7, #12] │ │ │ │ str lr, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r1, [r7, #24] │ │ │ │ sub r7, r3, #3 │ │ │ │ sub r1, r3, #15 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 23de48 <__cxa_atexit@plt+0x231afc> │ │ │ │ - ldr r2, [pc, #204] @ 23dee0 <__cxa_atexit@plt+0x231b94> │ │ │ │ + ble 234c90 <__cxa_atexit@plt+0x228944> │ │ │ │ + ldr r2, [pc, #204] @ 234d28 <__cxa_atexit@plt+0x2289dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23de50 <__cxa_atexit@plt+0x231b04> │ │ │ │ + b 234c98 <__cxa_atexit@plt+0x22894c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 23dea8 <__cxa_atexit@plt+0x231b5c> │ │ │ │ + bcc 234cf0 <__cxa_atexit@plt+0x2289a4> │ │ │ │ ldr r2, [sl, #3] │ │ │ │ sub r7, r3, #3 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 23de64 <__cxa_atexit@plt+0x231b18> │ │ │ │ - ldr r1, [pc, #136] @ 23decc <__cxa_atexit@plt+0x231b80> │ │ │ │ + ble 234cac <__cxa_atexit@plt+0x228960> │ │ │ │ + ldr r1, [pc, #136] @ 234d14 <__cxa_atexit@plt+0x2289c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 23de6c <__cxa_atexit@plt+0x231b20> │ │ │ │ - ldr r2, [pc, #140] @ 23dedc <__cxa_atexit@plt+0x231b90> │ │ │ │ + b 234cb4 <__cxa_atexit@plt+0x228968> │ │ │ │ + ldr r2, [pc, #140] @ 234d24 <__cxa_atexit@plt+0x2289d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #92] @ 23dec8 <__cxa_atexit@plt+0x231b7c> │ │ │ │ + ldr r1, [pc, #92] @ 234d10 <__cxa_atexit@plt+0x2289c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 23dee8 <__cxa_atexit@plt+0x231b9c> │ │ │ │ + ldr r7, [pc, #96] @ 234d30 <__cxa_atexit@plt+0x2289e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 23dee4 <__cxa_atexit@plt+0x231b98> │ │ │ │ + ldr r7, [pc, #76] @ 234d2c <__cxa_atexit@plt+0x2289e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - b 23debc <__cxa_atexit@plt+0x231b70> │ │ │ │ - ldr r7, [pc, #32] @ 23ded0 <__cxa_atexit@plt+0x231b84> │ │ │ │ + b 234d04 <__cxa_atexit@plt+0x2289b8> │ │ │ │ + ldr r7, [pc, #32] @ 234d18 <__cxa_atexit@plt+0x2289cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @@ -575204,52 +565878,52 @@ │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlatteq ip, r0, fp, sl │ │ │ │ - tsteq ip, r4, lsl sl │ │ │ │ + tsteq sp, r8, lsl #14 │ │ │ │ + tsteq sp, ip, lsr r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23df7c <__cxa_atexit@plt+0x231c30> │ │ │ │ - ldr r8, [pc, #124] @ 23df94 <__cxa_atexit@plt+0x231c48> │ │ │ │ + bcc 234dc4 <__cxa_atexit@plt+0x228a78> │ │ │ │ + ldr r8, [pc, #124] @ 234ddc <__cxa_atexit@plt+0x228a90> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #120] @ 23df98 <__cxa_atexit@plt+0x231c4c> │ │ │ │ + ldr lr, [pc, #120] @ 234de0 <__cxa_atexit@plt+0x228a94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r3, #4]! │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r1, r6, #15 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 23df64 <__cxa_atexit@plt+0x231c18> │ │ │ │ - ldr r3, [pc, #64] @ 23dfa0 <__cxa_atexit@plt+0x231c54> │ │ │ │ + ble 234dac <__cxa_atexit@plt+0x228a60> │ │ │ │ + ldr r3, [pc, #64] @ 234de8 <__cxa_atexit@plt+0x228a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 23df6c <__cxa_atexit@plt+0x231c20> │ │ │ │ - ldr r3, [pc, #48] @ 23df9c <__cxa_atexit@plt+0x231c50> │ │ │ │ + b 234db4 <__cxa_atexit@plt+0x228a68> │ │ │ │ + ldr r3, [pc, #48] @ 234de4 <__cxa_atexit@plt+0x228a98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5] │ │ │ │ str r3, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ bx r2 │ │ │ │ - ldr r3, [pc, #32] @ 23dfa4 <__cxa_atexit@plt+0x231c58> │ │ │ │ + ldr r3, [pc, #32] @ 234dec <__cxa_atexit@plt+0x228aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @@ -575260,106 +565934,106 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r5, r6 │ │ │ │ - bcc 23e008 <__cxa_atexit@plt+0x231cbc> │ │ │ │ + bcc 234e50 <__cxa_atexit@plt+0x228b04> │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 23dff0 <__cxa_atexit@plt+0x231ca4> │ │ │ │ - ldr r2, [pc, #60] @ 23e028 <__cxa_atexit@plt+0x231cdc> │ │ │ │ + ble 234e38 <__cxa_atexit@plt+0x228aec> │ │ │ │ + ldr r2, [pc, #60] @ 234e70 <__cxa_atexit@plt+0x228b24> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 23dff8 <__cxa_atexit@plt+0x231cac> │ │ │ │ - ldr r2, [pc, #44] @ 23e024 <__cxa_atexit@plt+0x231cd8> │ │ │ │ + b 234e40 <__cxa_atexit@plt+0x228af4> │ │ │ │ + ldr r2, [pc, #44] @ 234e6c <__cxa_atexit@plt+0x228b20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 23e02c <__cxa_atexit@plt+0x231ce0> │ │ │ │ + ldr r5, [pc, #28] @ 234e74 <__cxa_atexit@plt+0x228b28> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldrdeq sl, [ip, -r0] │ │ │ │ + strdeq r3, [sp, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e084 <__cxa_atexit@plt+0x231d38> │ │ │ │ + bhi 234ecc <__cxa_atexit@plt+0x228b80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23e08c <__cxa_atexit@plt+0x231d40> │ │ │ │ + ldr lr, [pc, #52] @ 234ed4 <__cxa_atexit@plt+0x228b88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23e090 <__cxa_atexit@plt+0x231d44> │ │ │ │ + ldr r0, [pc, #48] @ 234ed8 <__cxa_atexit@plt+0x228b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23e094 <__cxa_atexit@plt+0x231d48> │ │ │ │ + ldr r1, [pc, #40] @ 234edc <__cxa_atexit@plt+0x228b90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r0, asr #7 @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, r8, ror #16 │ │ │ │ + @ instruction: 0x011e84d0 │ │ │ │ + tsteq lr, ip, asr #9 │ │ │ │ + tsteq lr, r8, ror r5 │ │ │ │ + @ instruction: 0x010d3390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23e1a8 <__cxa_atexit@plt+0x231e5c> │ │ │ │ + bhi 234ff0 <__cxa_atexit@plt+0x228ca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23e1d0 <__cxa_atexit@plt+0x231e84> │ │ │ │ + ldr lr, [pc, #268] @ 235018 <__cxa_atexit@plt+0x228ccc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23e1d4 <__cxa_atexit@plt+0x231e88> │ │ │ │ + ldr r0, [pc, #264] @ 23501c <__cxa_atexit@plt+0x228cd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23e1d8 <__cxa_atexit@plt+0x231e8c> │ │ │ │ + ldr r9, [pc, #256] @ 235020 <__cxa_atexit@plt+0x228cd4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23e1b4 <__cxa_atexit@plt+0x231e68> │ │ │ │ - ldr r2, [pc, #224] @ 23e1e0 <__cxa_atexit@plt+0x231e94> │ │ │ │ + bcc 234ffc <__cxa_atexit@plt+0x228cb0> │ │ │ │ + ldr r2, [pc, #224] @ 235028 <__cxa_atexit@plt+0x228cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23e1e4 <__cxa_atexit@plt+0x231e98> │ │ │ │ + ldr sl, [pc, #220] @ 23502c <__cxa_atexit@plt+0x228ce0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23e1e8 <__cxa_atexit@plt+0x231e9c> │ │ │ │ + ldr r0, [pc, #216] @ 235030 <__cxa_atexit@plt+0x228ce4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23e1ec <__cxa_atexit@plt+0x231ea0> │ │ │ │ + ldr r7, [pc, #212] @ 235034 <__cxa_atexit@plt+0x228ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23e1f0 <__cxa_atexit@plt+0x231ea4> │ │ │ │ + ldr r9, [pc, #208] @ 235038 <__cxa_atexit@plt+0x228cec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23e1f4 <__cxa_atexit@plt+0x231ea8> │ │ │ │ + ldr ip, [pc, #192] @ 23503c <__cxa_atexit@plt+0x228cf0> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23e1f8 <__cxa_atexit@plt+0x231eac> │ │ │ │ + ldr lr, [pc, #188] @ 235040 <__cxa_atexit@plt+0x228cf4> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -575373,321 +566047,321 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23e1fc <__cxa_atexit@plt+0x231eb0> │ │ │ │ + ldr r7, [pc, #104] @ 235044 <__cxa_atexit@plt+0x228cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23e1dc <__cxa_atexit@plt+0x231e90> │ │ │ │ + ldr r7, [pc, #32] @ 235024 <__cxa_atexit@plt+0x228cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, ip, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, asr r3 @ p-variant is OBSOLETE │ │ │ │ - tsteq ip, r4, lsl r8 │ │ │ │ + tsteq lr, r4, ror #8 │ │ │ │ + tsteq lr, r0, ror #8 │ │ │ │ + tsteq lr, ip, lsl #10 │ │ │ │ + tsteq sp, ip, lsr r3 │ │ │ │ @ instruction: 0xfffec620 │ │ │ │ @ instruction: 0xfffeda24 │ │ │ │ @ instruction: 0xfffec574 │ │ │ │ @ instruction: 0xfffecd84 │ │ │ │ @ instruction: 0xfffecb40 │ │ │ │ @ instruction: 0xfffec794 │ │ │ │ @ instruction: 0xfffec6b8 │ │ │ │ @ instruction: 0xfffecb74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e250 <__cxa_atexit@plt+0x231f04> │ │ │ │ + bhi 235098 <__cxa_atexit@plt+0x228d4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23e258 <__cxa_atexit@plt+0x231f0c> │ │ │ │ + ldr lr, [pc, #52] @ 2350a0 <__cxa_atexit@plt+0x228d54> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23e25c <__cxa_atexit@plt+0x231f10> │ │ │ │ + ldr r0, [pc, #48] @ 2350a4 <__cxa_atexit@plt+0x228d58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23e260 <__cxa_atexit@plt+0x231f14> │ │ │ │ + ldr r1, [pc, #40] @ 2350a8 <__cxa_atexit@plt+0x228d5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, ip, asr #2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011df1f4 │ │ │ │ + tsteq lr, r4, lsl #6 │ │ │ │ + tsteq lr, r0, lsl #6 │ │ │ │ + tsteq lr, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e298 <__cxa_atexit@plt+0x231f4c> │ │ │ │ + bhi 2350e0 <__cxa_atexit@plt+0x228d94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23e2a0 <__cxa_atexit@plt+0x231f54> │ │ │ │ + ldr r1, [pc, #24] @ 2350e8 <__cxa_atexit@plt+0x228d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq sp, r8, ror #1 @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r0, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23e324 <__cxa_atexit@plt+0x231fd8> │ │ │ │ + bhi 23516c <__cxa_atexit@plt+0x228e20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23e32c <__cxa_atexit@plt+0x231fe0> │ │ │ │ - ldr r1, [pc, #104] @ 23e340 <__cxa_atexit@plt+0x231ff4> │ │ │ │ + bcc 235174 <__cxa_atexit@plt+0x228e28> │ │ │ │ + ldr r1, [pc, #104] @ 235188 <__cxa_atexit@plt+0x228e3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23e344 <__cxa_atexit@plt+0x231ff8> │ │ │ │ + ldr r0, [pc, #100] @ 23518c <__cxa_atexit@plt+0x228e40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23e348 <__cxa_atexit@plt+0x231ffc> │ │ │ │ + ldr r1, [pc, #76] @ 235190 <__cxa_atexit@plt+0x228e44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23e34c <__cxa_atexit@plt+0x232000> │ │ │ │ + ldr lr, [pc, #68] @ 235194 <__cxa_atexit@plt+0x228e48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23e334 <__cxa_atexit@plt+0x231fe8> │ │ │ │ + b 23517c <__cxa_atexit@plt+0x228e30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011df090 │ │ │ │ - tstpeq sp, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sp, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + tsteq lr, r8, asr #4 │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ + tsteq lr, ip, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23e3bc <__cxa_atexit@plt+0x232070> │ │ │ │ - ldr lr, [pc, #88] @ 23e3cc <__cxa_atexit@plt+0x232080> │ │ │ │ + bcc 235204 <__cxa_atexit@plt+0x228eb8> │ │ │ │ + ldr lr, [pc, #88] @ 235214 <__cxa_atexit@plt+0x228ec8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23e3d0 <__cxa_atexit@plt+0x232084> │ │ │ │ + ldr r0, [pc, #64] @ 235218 <__cxa_atexit@plt+0x228ecc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23e3d4 <__cxa_atexit@plt+0x232088> │ │ │ │ + ldr lr, [pc, #56] @ 23521c <__cxa_atexit@plt+0x228ed0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, ip, ror #31 │ │ │ │ - @ instruction: 0x011defd0 │ │ │ │ + tsteq lr, r4, lsr #3 │ │ │ │ + tsteq lr, r8, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23e430 <__cxa_atexit@plt+0x2320e4> │ │ │ │ - ldr r2, [pc, #64] @ 23e440 <__cxa_atexit@plt+0x2320f4> │ │ │ │ + bcc 235278 <__cxa_atexit@plt+0x228f2c> │ │ │ │ + ldr r2, [pc, #64] @ 235288 <__cxa_atexit@plt+0x228f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 23e444 <__cxa_atexit@plt+0x2320f8> │ │ │ │ + ldr lr, [pc, #48] @ 23528c <__cxa_atexit@plt+0x228f40> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq pc, r3, r2, asr lr @ │ │ │ │ + ldrshteq r8, [r4], #237 @ 0xed │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23e4ac <__cxa_atexit@plt+0x232160> │ │ │ │ + bhi 2352f4 <__cxa_atexit@plt+0x228fa8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23e4b8 <__cxa_atexit@plt+0x23216c> │ │ │ │ - ldr r1, [pc, #80] @ 23e4c8 <__cxa_atexit@plt+0x23217c> │ │ │ │ + bcc 235300 <__cxa_atexit@plt+0x228fb4> │ │ │ │ + ldr r1, [pc, #80] @ 235310 <__cxa_atexit@plt+0x228fc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23e4cc <__cxa_atexit@plt+0x232180> │ │ │ │ + ldr r5, [pc, #72] @ 235314 <__cxa_atexit@plt+0x228fc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23e4d0 <__cxa_atexit@plt+0x232184> │ │ │ │ + ldr r0, [pc, #56] @ 235318 <__cxa_atexit@plt+0x228fcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011deef8 │ │ │ │ - tsteq sp, r4, ror #29 │ │ │ │ - @ instruction: 0x011deed4 │ │ │ │ + ldrheq r8, [lr, -r0] │ │ │ │ + @ instruction: 0x011e809c │ │ │ │ + tsteq lr, ip, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23e554 <__cxa_atexit@plt+0x232208> │ │ │ │ + bhi 23539c <__cxa_atexit@plt+0x229050> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23e55c <__cxa_atexit@plt+0x232210> │ │ │ │ - ldr r1, [pc, #104] @ 23e570 <__cxa_atexit@plt+0x232224> │ │ │ │ + bcc 2353a4 <__cxa_atexit@plt+0x229058> │ │ │ │ + ldr r1, [pc, #104] @ 2353b8 <__cxa_atexit@plt+0x22906c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23e574 <__cxa_atexit@plt+0x232228> │ │ │ │ + ldr r0, [pc, #100] @ 2353bc <__cxa_atexit@plt+0x229070> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23e578 <__cxa_atexit@plt+0x23222c> │ │ │ │ + ldr r1, [pc, #76] @ 2353c0 <__cxa_atexit@plt+0x229074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23e57c <__cxa_atexit@plt+0x232230> │ │ │ │ + ldr lr, [pc, #68] @ 2353c4 <__cxa_atexit@plt+0x229078> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23e564 <__cxa_atexit@plt+0x232218> │ │ │ │ + b 2353ac <__cxa_atexit@plt+0x229060> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r0, ror #28 │ │ │ │ - tsteq sp, r0, asr lr │ │ │ │ - tsteq sp, r4, lsr lr │ │ │ │ + tsteq lr, r8, lsl r0 │ │ │ │ + tsteq lr, r8 │ │ │ │ + tsteq lr, ip, ror #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23e5ec <__cxa_atexit@plt+0x2322a0> │ │ │ │ - ldr lr, [pc, #88] @ 23e5fc <__cxa_atexit@plt+0x2322b0> │ │ │ │ + bcc 235434 <__cxa_atexit@plt+0x2290e8> │ │ │ │ + ldr lr, [pc, #88] @ 235444 <__cxa_atexit@plt+0x2290f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23e600 <__cxa_atexit@plt+0x2322b4> │ │ │ │ + ldr r0, [pc, #64] @ 235448 <__cxa_atexit@plt+0x2290fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23e604 <__cxa_atexit@plt+0x2322b8> │ │ │ │ + ldr lr, [pc, #56] @ 23544c <__cxa_atexit@plt+0x229100> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011dedbc │ │ │ │ - tsteq sp, r0, lsr #27 │ │ │ │ + tsteq lr, r4, ror pc │ │ │ │ + tsteq lr, r8, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e678 <__cxa_atexit@plt+0x23232c> │ │ │ │ + bhi 2354c0 <__cxa_atexit@plt+0x229174> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23e684 <__cxa_atexit@plt+0x232338> │ │ │ │ - ldr lr, [pc, #92] @ 23e694 <__cxa_atexit@plt+0x232348> │ │ │ │ + bcc 2354cc <__cxa_atexit@plt+0x229180> │ │ │ │ + ldr lr, [pc, #92] @ 2354dc <__cxa_atexit@plt+0x229190> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 23e698 <__cxa_atexit@plt+0x23234c> │ │ │ │ + ldr r1, [pc, #88] @ 2354e0 <__cxa_atexit@plt+0x229194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 23e69c <__cxa_atexit@plt+0x232350> │ │ │ │ + ldr r8, [pc, #64] @ 2354e4 <__cxa_atexit@plt+0x229198> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -575696,131 +566370,131 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, r0, lsr sp │ │ │ │ - rscseq pc, r3, sl, lsl #24 │ │ │ │ + tsteq lr, r8, ror #29 │ │ │ │ + ldrhteq r8, [r4], #197 @ 0xc5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23e710 <__cxa_atexit@plt+0x2323c4> │ │ │ │ - ldr lr, [pc, #88] @ 23e720 <__cxa_atexit@plt+0x2323d4> │ │ │ │ + bcc 235558 <__cxa_atexit@plt+0x22920c> │ │ │ │ + ldr lr, [pc, #88] @ 235568 <__cxa_atexit@plt+0x22921c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23e724 <__cxa_atexit@plt+0x2323d8> │ │ │ │ + ldr r1, [pc, #84] @ 23556c <__cxa_atexit@plt+0x229220> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 23e728 <__cxa_atexit@plt+0x2323dc> │ │ │ │ + ldr lr, [pc, #56] @ 235570 <__cxa_atexit@plt+0x229224> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011decb0 │ │ │ │ - tsteq sp, ip, ror ip │ │ │ │ - ldrdeq sl, [ip, -r0] │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ + tsteq lr, r4, lsr lr │ │ │ │ + strdeq r2, [sp, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e78c <__cxa_atexit@plt+0x232440> │ │ │ │ - ldr r2, [pc, #68] @ 23e798 <__cxa_atexit@plt+0x23244c> │ │ │ │ + bhi 2355d4 <__cxa_atexit@plt+0x229288> │ │ │ │ + ldr r2, [pc, #68] @ 2355e0 <__cxa_atexit@plt+0x229294> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 23e77c <__cxa_atexit@plt+0x232430> │ │ │ │ + beq 2355c4 <__cxa_atexit@plt+0x229278> │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 23e79c <__cxa_atexit@plt+0x232450> │ │ │ │ + ldr r7, [pc, #44] @ 2355e4 <__cxa_atexit@plt+0x229298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq sp, ip, asr #25 │ │ │ │ - tsteq ip, r0, ror #2 │ │ │ │ + tsteq lr, r4, lsl #29 │ │ │ │ + smlabbeq sp, r8, ip, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 23e7c8 <__cxa_atexit@plt+0x23247c> │ │ │ │ + ldr r3, [pc, #16] @ 235610 <__cxa_atexit@plt+0x2292c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 22e0a0 <__cxa_atexit@plt+0x221d54> │ │ │ │ - tsteq sp, r4, lsl #25 │ │ │ │ - tsteq ip, r4, lsr r1 │ │ │ │ + b 224ee8 <__cxa_atexit@plt+0x218b9c> │ │ │ │ + tsteq lr, ip, lsr lr │ │ │ │ + tsteq sp, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23e8dc <__cxa_atexit@plt+0x232590> │ │ │ │ + bhi 235724 <__cxa_atexit@plt+0x2293d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23e904 <__cxa_atexit@plt+0x2325b8> │ │ │ │ + ldr lr, [pc, #268] @ 23574c <__cxa_atexit@plt+0x229400> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23e908 <__cxa_atexit@plt+0x2325bc> │ │ │ │ + ldr r0, [pc, #264] @ 235750 <__cxa_atexit@plt+0x229404> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23e90c <__cxa_atexit@plt+0x2325c0> │ │ │ │ + ldr r9, [pc, #256] @ 235754 <__cxa_atexit@plt+0x229408> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23e8e8 <__cxa_atexit@plt+0x23259c> │ │ │ │ - ldr r2, [pc, #224] @ 23e914 <__cxa_atexit@plt+0x2325c8> │ │ │ │ + bcc 235730 <__cxa_atexit@plt+0x2293e4> │ │ │ │ + ldr r2, [pc, #224] @ 23575c <__cxa_atexit@plt+0x229410> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23e918 <__cxa_atexit@plt+0x2325cc> │ │ │ │ + ldr sl, [pc, #220] @ 235760 <__cxa_atexit@plt+0x229414> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23e91c <__cxa_atexit@plt+0x2325d0> │ │ │ │ + ldr r0, [pc, #216] @ 235764 <__cxa_atexit@plt+0x229418> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23e920 <__cxa_atexit@plt+0x2325d4> │ │ │ │ + ldr r7, [pc, #212] @ 235768 <__cxa_atexit@plt+0x22941c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23e924 <__cxa_atexit@plt+0x2325d8> │ │ │ │ + ldr r9, [pc, #208] @ 23576c <__cxa_atexit@plt+0x229420> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23e928 <__cxa_atexit@plt+0x2325dc> │ │ │ │ + ldr ip, [pc, #192] @ 235770 <__cxa_atexit@plt+0x229424> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23e92c <__cxa_atexit@plt+0x2325e0> │ │ │ │ + ldr lr, [pc, #188] @ 235774 <__cxa_atexit@plt+0x229428> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -575834,364 +566508,364 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23e930 <__cxa_atexit@plt+0x2325e4> │ │ │ │ + ldr r7, [pc, #104] @ 235778 <__cxa_atexit@plt+0x22942c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23e910 <__cxa_atexit@plt+0x2325c4> │ │ │ │ + ldr r7, [pc, #32] @ 235758 <__cxa_atexit@plt+0x22940c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror fp │ │ │ │ - tsteq sp, r4, ror fp │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ - smlatteq ip, r0, r0, sl │ │ │ │ + tsteq lr, r0, lsr sp │ │ │ │ + tsteq lr, ip, lsr #26 │ │ │ │ + @ instruction: 0x011e7dd8 │ │ │ │ + tsteq sp, r8, lsl #24 │ │ │ │ @ instruction: 0xfffebeec │ │ │ │ @ instruction: 0xfffed2f0 │ │ │ │ @ instruction: 0xfffebe40 │ │ │ │ @ instruction: 0xfffec650 │ │ │ │ @ instruction: 0xfffec40c │ │ │ │ @ instruction: 0xfffec060 │ │ │ │ @ instruction: 0xfffebf84 │ │ │ │ @ instruction: 0xfffec440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e984 <__cxa_atexit@plt+0x232638> │ │ │ │ + bhi 2357cc <__cxa_atexit@plt+0x229480> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23e98c <__cxa_atexit@plt+0x232640> │ │ │ │ + ldr lr, [pc, #52] @ 2357d4 <__cxa_atexit@plt+0x229488> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23e990 <__cxa_atexit@plt+0x232644> │ │ │ │ + ldr r0, [pc, #48] @ 2357d8 <__cxa_atexit@plt+0x22948c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23e994 <__cxa_atexit@plt+0x232648> │ │ │ │ + ldr r1, [pc, #40] @ 2357dc <__cxa_atexit@plt+0x229490> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ - tsteq sp, r4, lsl sl │ │ │ │ - tsteq sp, r0, asr #21 │ │ │ │ + @ instruction: 0x011e7bd0 │ │ │ │ + tsteq lr, ip, asr #23 │ │ │ │ + tsteq lr, r8, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23e9cc <__cxa_atexit@plt+0x232680> │ │ │ │ + bhi 235814 <__cxa_atexit@plt+0x2294c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23e9d4 <__cxa_atexit@plt+0x232688> │ │ │ │ + ldr r1, [pc, #24] @ 23581c <__cxa_atexit@plt+0x2294d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011de9b4 │ │ │ │ + tsteq lr, ip, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23ea5c <__cxa_atexit@plt+0x232710> │ │ │ │ + bhi 2358a4 <__cxa_atexit@plt+0x229558> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23ea64 <__cxa_atexit@plt+0x232718> │ │ │ │ - ldr r1, [pc, #108] @ 23ea78 <__cxa_atexit@plt+0x23272c> │ │ │ │ + bcc 2358ac <__cxa_atexit@plt+0x229560> │ │ │ │ + ldr r1, [pc, #108] @ 2358c0 <__cxa_atexit@plt+0x229574> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23ea7c <__cxa_atexit@plt+0x232730> │ │ │ │ + ldr r0, [pc, #104] @ 2358c4 <__cxa_atexit@plt+0x229578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23ea80 <__cxa_atexit@plt+0x232734> │ │ │ │ + ldr r1, [pc, #76] @ 2358c8 <__cxa_atexit@plt+0x22957c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23ea84 <__cxa_atexit@plt+0x232738> │ │ │ │ + ldr lr, [pc, #68] @ 2358cc <__cxa_atexit@plt+0x229580> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23ea6c <__cxa_atexit@plt+0x232720> │ │ │ │ + b 2358b4 <__cxa_atexit@plt+0x229568> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, ip, asr r9 │ │ │ │ - tsteq sp, r8, asr #18 │ │ │ │ - tsteq sp, ip, lsr #18 │ │ │ │ + tsteq lr, r4, lsl fp │ │ │ │ + tsteq lr, r0, lsl #22 │ │ │ │ + tsteq lr, r4, ror #21 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23eaf8 <__cxa_atexit@plt+0x2327ac> │ │ │ │ - ldr lr, [pc, #92] @ 23eb08 <__cxa_atexit@plt+0x2327bc> │ │ │ │ + bcc 235940 <__cxa_atexit@plt+0x2295f4> │ │ │ │ + ldr lr, [pc, #92] @ 235950 <__cxa_atexit@plt+0x229604> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23eb0c <__cxa_atexit@plt+0x2327c0> │ │ │ │ + ldr r0, [pc, #64] @ 235954 <__cxa_atexit@plt+0x229608> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23eb10 <__cxa_atexit@plt+0x2327c4> │ │ │ │ + ldr lr, [pc, #56] @ 235958 <__cxa_atexit@plt+0x22960c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x011de8b0 │ │ │ │ - @ instruction: 0x011de894 │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ + tsteq lr, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23eb74 <__cxa_atexit@plt+0x232828> │ │ │ │ - ldr sl, [pc, #72] @ 23eb84 <__cxa_atexit@plt+0x232838> │ │ │ │ + bcc 2359bc <__cxa_atexit@plt+0x229670> │ │ │ │ + ldr sl, [pc, #72] @ 2359cc <__cxa_atexit@plt+0x229680> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 23eb88 <__cxa_atexit@plt+0x23283c> │ │ │ │ + ldr lr, [pc, #52] @ 2359d0 <__cxa_atexit@plt+0x229684> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq pc, r3, r1, lsr #14 │ │ │ │ + rscseq r8, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23ebf0 <__cxa_atexit@plt+0x2328a4> │ │ │ │ + bhi 235a38 <__cxa_atexit@plt+0x2296ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23ebfc <__cxa_atexit@plt+0x2328b0> │ │ │ │ - ldr r1, [pc, #80] @ 23ec0c <__cxa_atexit@plt+0x2328c0> │ │ │ │ + bcc 235a44 <__cxa_atexit@plt+0x2296f8> │ │ │ │ + ldr r1, [pc, #80] @ 235a54 <__cxa_atexit@plt+0x229708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23ec10 <__cxa_atexit@plt+0x2328c4> │ │ │ │ + ldr r5, [pc, #72] @ 235a58 <__cxa_atexit@plt+0x22970c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23ec14 <__cxa_atexit@plt+0x2328c8> │ │ │ │ + ldr r0, [pc, #56] @ 235a5c <__cxa_atexit@plt+0x229710> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011de7b4 │ │ │ │ - tsteq sp, r0, lsr #15 │ │ │ │ - @ instruction: 0x011de790 │ │ │ │ + tsteq lr, ip, ror #18 │ │ │ │ + tsteq lr, r8, asr r9 │ │ │ │ + tsteq lr, r8, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23ec9c <__cxa_atexit@plt+0x232950> │ │ │ │ + bhi 235ae4 <__cxa_atexit@plt+0x229798> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23eca4 <__cxa_atexit@plt+0x232958> │ │ │ │ - ldr r1, [pc, #108] @ 23ecb8 <__cxa_atexit@plt+0x23296c> │ │ │ │ + bcc 235aec <__cxa_atexit@plt+0x2297a0> │ │ │ │ + ldr r1, [pc, #108] @ 235b00 <__cxa_atexit@plt+0x2297b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 23ecbc <__cxa_atexit@plt+0x232970> │ │ │ │ + ldr r0, [pc, #104] @ 235b04 <__cxa_atexit@plt+0x2297b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23ecc0 <__cxa_atexit@plt+0x232974> │ │ │ │ + ldr r1, [pc, #76] @ 235b08 <__cxa_atexit@plt+0x2297bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23ecc4 <__cxa_atexit@plt+0x232978> │ │ │ │ + ldr lr, [pc, #68] @ 235b0c <__cxa_atexit@plt+0x2297c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 23ecac <__cxa_atexit@plt+0x232960> │ │ │ │ + b 235af4 <__cxa_atexit@plt+0x2297a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, lsl r7 │ │ │ │ - tsteq sp, r8, lsl #14 │ │ │ │ - tsteq sp, ip, ror #13 │ │ │ │ + @ instruction: 0x011e78d4 │ │ │ │ + tsteq lr, r0, asr #17 │ │ │ │ + tsteq lr, r4, lsr #17 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23ed38 <__cxa_atexit@plt+0x2329ec> │ │ │ │ - ldr lr, [pc, #92] @ 23ed48 <__cxa_atexit@plt+0x2329fc> │ │ │ │ + bcc 235b80 <__cxa_atexit@plt+0x229834> │ │ │ │ + ldr lr, [pc, #92] @ 235b90 <__cxa_atexit@plt+0x229844> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23ed4c <__cxa_atexit@plt+0x232a00> │ │ │ │ + ldr r0, [pc, #64] @ 235b94 <__cxa_atexit@plt+0x229848> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23ed50 <__cxa_atexit@plt+0x232a04> │ │ │ │ + ldr lr, [pc, #56] @ 235b98 <__cxa_atexit@plt+0x22984c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq sp, r0, ror r6 │ │ │ │ - tsteq sp, r4, asr r6 │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ + tsteq lr, ip, lsl #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23edc4 <__cxa_atexit@plt+0x232a78> │ │ │ │ + bhi 235c0c <__cxa_atexit@plt+0x2298c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23edcc <__cxa_atexit@plt+0x232a80> │ │ │ │ - ldr lr, [pc, #88] @ 23ede0 <__cxa_atexit@plt+0x232a94> │ │ │ │ + bcc 235c14 <__cxa_atexit@plt+0x2298c8> │ │ │ │ + ldr lr, [pc, #88] @ 235c28 <__cxa_atexit@plt+0x2298dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23ede4 <__cxa_atexit@plt+0x232a98> │ │ │ │ + ldr r1, [pc, #84] @ 235c2c <__cxa_atexit@plt+0x2298e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 23ede8 <__cxa_atexit@plt+0x232a9c> │ │ │ │ + ldr r8, [pc, #56] @ 235c30 <__cxa_atexit@plt+0x2298e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 23edd4 <__cxa_atexit@plt+0x232a88> │ │ │ │ + b 235c1c <__cxa_atexit@plt+0x2298d0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r0, ror #11 │ │ │ │ - rscseq pc, r3, r5, asr #9 │ │ │ │ + @ instruction: 0x011e7798 │ │ │ │ + rscseq r8, r4, r0, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23ee60 <__cxa_atexit@plt+0x232b14> │ │ │ │ - ldr lr, [pc, #92] @ 23ee70 <__cxa_atexit@plt+0x232b24> │ │ │ │ + bcc 235ca8 <__cxa_atexit@plt+0x22995c> │ │ │ │ + ldr lr, [pc, #92] @ 235cb8 <__cxa_atexit@plt+0x22996c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 23ee74 <__cxa_atexit@plt+0x232b28> │ │ │ │ + ldr r7, [pc, #68] @ 235cbc <__cxa_atexit@plt+0x229970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #60] @ 23ee78 <__cxa_atexit@plt+0x232b2c> │ │ │ │ + ldr lr, [pc, #60] @ 235cc0 <__cxa_atexit@plt+0x229974> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, r9, lr} │ │ │ │ str r7, [r3, #32] │ │ │ │ @@ -576199,56 +566873,56 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r0, asr r5 │ │ │ │ - tsteq sp, r0, lsr r5 │ │ │ │ - smlabbeq ip, r4, sl, r9 │ │ │ │ + tsteq lr, r8, lsl #14 │ │ │ │ + tsteq lr, r8, ror #13 │ │ │ │ + smlatbeq sp, ip, r5, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23ef8c <__cxa_atexit@plt+0x232c40> │ │ │ │ + bhi 235dd4 <__cxa_atexit@plt+0x229a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23efb4 <__cxa_atexit@plt+0x232c68> │ │ │ │ + ldr lr, [pc, #268] @ 235dfc <__cxa_atexit@plt+0x229ab0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23efb8 <__cxa_atexit@plt+0x232c6c> │ │ │ │ + ldr r0, [pc, #264] @ 235e00 <__cxa_atexit@plt+0x229ab4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23efbc <__cxa_atexit@plt+0x232c70> │ │ │ │ + ldr r9, [pc, #256] @ 235e04 <__cxa_atexit@plt+0x229ab8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23ef98 <__cxa_atexit@plt+0x232c4c> │ │ │ │ - ldr r2, [pc, #224] @ 23efc4 <__cxa_atexit@plt+0x232c78> │ │ │ │ + bcc 235de0 <__cxa_atexit@plt+0x229a94> │ │ │ │ + ldr r2, [pc, #224] @ 235e0c <__cxa_atexit@plt+0x229ac0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23efc8 <__cxa_atexit@plt+0x232c7c> │ │ │ │ + ldr sl, [pc, #220] @ 235e10 <__cxa_atexit@plt+0x229ac4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23efcc <__cxa_atexit@plt+0x232c80> │ │ │ │ + ldr r0, [pc, #216] @ 235e14 <__cxa_atexit@plt+0x229ac8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23efd0 <__cxa_atexit@plt+0x232c84> │ │ │ │ + ldr r7, [pc, #212] @ 235e18 <__cxa_atexit@plt+0x229acc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23efd4 <__cxa_atexit@plt+0x232c88> │ │ │ │ + ldr r9, [pc, #208] @ 235e1c <__cxa_atexit@plt+0x229ad0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23efd8 <__cxa_atexit@plt+0x232c8c> │ │ │ │ + ldr ip, [pc, #192] @ 235e20 <__cxa_atexit@plt+0x229ad4> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23efdc <__cxa_atexit@plt+0x232c90> │ │ │ │ + ldr lr, [pc, #188] @ 235e24 <__cxa_atexit@plt+0x229ad8> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -576262,83 +566936,83 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23efe0 <__cxa_atexit@plt+0x232c94> │ │ │ │ + ldr r7, [pc, #104] @ 235e28 <__cxa_atexit@plt+0x229adc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23efc0 <__cxa_atexit@plt+0x232c74> │ │ │ │ + ldr r7, [pc, #32] @ 235e08 <__cxa_atexit@plt+0x229abc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, asr #9 │ │ │ │ - tsteq sp, r4, asr #9 │ │ │ │ - tsteq sp, r0, ror r5 │ │ │ │ - tsteq ip, r0, lsr sl │ │ │ │ + tsteq lr, r0, lsl #13 │ │ │ │ + tsteq lr, ip, ror r6 │ │ │ │ + tsteq lr, r8, lsr #14 │ │ │ │ + tsteq sp, r8, asr r5 │ │ │ │ @ instruction: 0xfffeb83c │ │ │ │ @ instruction: 0xfffecc40 │ │ │ │ @ instruction: 0xfffeb790 │ │ │ │ @ instruction: 0xfffebfa0 │ │ │ │ @ instruction: 0xfffebd5c │ │ │ │ @ instruction: 0xfffeb9b0 │ │ │ │ @ instruction: 0xfffeb8d4 │ │ │ │ @ instruction: 0xfffebd90 │ │ │ │ - tsteq ip, ip, lsl r9 │ │ │ │ + tsteq sp, r4, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23f0f4 <__cxa_atexit@plt+0x232da8> │ │ │ │ + bhi 235f3c <__cxa_atexit@plt+0x229bf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23f11c <__cxa_atexit@plt+0x232dd0> │ │ │ │ + ldr lr, [pc, #268] @ 235f64 <__cxa_atexit@plt+0x229c18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23f120 <__cxa_atexit@plt+0x232dd4> │ │ │ │ + ldr r0, [pc, #264] @ 235f68 <__cxa_atexit@plt+0x229c1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23f124 <__cxa_atexit@plt+0x232dd8> │ │ │ │ + ldr r9, [pc, #256] @ 235f6c <__cxa_atexit@plt+0x229c20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23f100 <__cxa_atexit@plt+0x232db4> │ │ │ │ - ldr r2, [pc, #224] @ 23f12c <__cxa_atexit@plt+0x232de0> │ │ │ │ + bcc 235f48 <__cxa_atexit@plt+0x229bfc> │ │ │ │ + ldr r2, [pc, #224] @ 235f74 <__cxa_atexit@plt+0x229c28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23f130 <__cxa_atexit@plt+0x232de4> │ │ │ │ + ldr sl, [pc, #220] @ 235f78 <__cxa_atexit@plt+0x229c2c> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23f134 <__cxa_atexit@plt+0x232de8> │ │ │ │ + ldr r0, [pc, #216] @ 235f7c <__cxa_atexit@plt+0x229c30> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23f138 <__cxa_atexit@plt+0x232dec> │ │ │ │ + ldr r7, [pc, #212] @ 235f80 <__cxa_atexit@plt+0x229c34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23f13c <__cxa_atexit@plt+0x232df0> │ │ │ │ + ldr r9, [pc, #208] @ 235f84 <__cxa_atexit@plt+0x229c38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23f140 <__cxa_atexit@plt+0x232df4> │ │ │ │ + ldr ip, [pc, #192] @ 235f88 <__cxa_atexit@plt+0x229c3c> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23f144 <__cxa_atexit@plt+0x232df8> │ │ │ │ + ldr lr, [pc, #188] @ 235f8c <__cxa_atexit@plt+0x229c40> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -576352,321 +567026,321 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23f148 <__cxa_atexit@plt+0x232dfc> │ │ │ │ + ldr r7, [pc, #104] @ 235f90 <__cxa_atexit@plt+0x229c44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23f128 <__cxa_atexit@plt+0x232ddc> │ │ │ │ + ldr r7, [pc, #32] @ 235f70 <__cxa_atexit@plt+0x229c24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ - tsteq sp, ip, asr r3 │ │ │ │ - tsteq sp, r8, lsl #8 │ │ │ │ - smlabteq ip, r8, r8, r9 │ │ │ │ + tsteq lr, r8, lsl r5 │ │ │ │ + tsteq lr, r4, lsl r5 │ │ │ │ + tsteq lr, r0, asr #11 │ │ │ │ + strdeq r2, [sp, -r0] │ │ │ │ @ instruction: 0xfffeb6d4 │ │ │ │ @ instruction: 0xfffecad8 │ │ │ │ @ instruction: 0xfffeb628 │ │ │ │ @ instruction: 0xfffebe38 │ │ │ │ @ instruction: 0xfffebbf4 │ │ │ │ @ instruction: 0xfffeb848 │ │ │ │ @ instruction: 0xfffeb76c │ │ │ │ @ instruction: 0xfffebc28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f19c <__cxa_atexit@plt+0x232e50> │ │ │ │ + bhi 235fe4 <__cxa_atexit@plt+0x229c98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23f1a4 <__cxa_atexit@plt+0x232e58> │ │ │ │ + ldr lr, [pc, #52] @ 235fec <__cxa_atexit@plt+0x229ca0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23f1a8 <__cxa_atexit@plt+0x232e5c> │ │ │ │ + ldr r0, [pc, #48] @ 235ff0 <__cxa_atexit@plt+0x229ca4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23f1ac <__cxa_atexit@plt+0x232e60> │ │ │ │ + ldr r1, [pc, #40] @ 235ff4 <__cxa_atexit@plt+0x229ca8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsl #4 │ │ │ │ - @ instruction: 0x011de1fc │ │ │ │ - tsteq sp, r8, lsr #5 │ │ │ │ + @ instruction: 0x011e73b8 │ │ │ │ + @ instruction: 0x011e73b4 │ │ │ │ + tsteq lr, r0, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f1e4 <__cxa_atexit@plt+0x232e98> │ │ │ │ + bhi 23602c <__cxa_atexit@plt+0x229ce0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23f1ec <__cxa_atexit@plt+0x232ea0> │ │ │ │ + ldr r1, [pc, #24] @ 236034 <__cxa_atexit@plt+0x229ce8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011de19c │ │ │ │ + tsteq lr, r4, asr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23f270 <__cxa_atexit@plt+0x232f24> │ │ │ │ + bhi 2360b8 <__cxa_atexit@plt+0x229d6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23f278 <__cxa_atexit@plt+0x232f2c> │ │ │ │ - ldr r1, [pc, #104] @ 23f28c <__cxa_atexit@plt+0x232f40> │ │ │ │ + bcc 2360c0 <__cxa_atexit@plt+0x229d74> │ │ │ │ + ldr r1, [pc, #104] @ 2360d4 <__cxa_atexit@plt+0x229d88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23f290 <__cxa_atexit@plt+0x232f44> │ │ │ │ + ldr r0, [pc, #100] @ 2360d8 <__cxa_atexit@plt+0x229d8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23f294 <__cxa_atexit@plt+0x232f48> │ │ │ │ + ldr r1, [pc, #76] @ 2360dc <__cxa_atexit@plt+0x229d90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23f298 <__cxa_atexit@plt+0x232f4c> │ │ │ │ + ldr lr, [pc, #68] @ 2360e0 <__cxa_atexit@plt+0x229d94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23f280 <__cxa_atexit@plt+0x232f34> │ │ │ │ + b 2360c8 <__cxa_atexit@plt+0x229d7c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r4, asr #2 │ │ │ │ - tsteq sp, r4, lsr r1 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ + @ instruction: 0x011e72fc │ │ │ │ + tsteq lr, ip, ror #5 │ │ │ │ + @ instruction: 0x011e72d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23f308 <__cxa_atexit@plt+0x232fbc> │ │ │ │ - ldr lr, [pc, #88] @ 23f318 <__cxa_atexit@plt+0x232fcc> │ │ │ │ + bcc 236150 <__cxa_atexit@plt+0x229e04> │ │ │ │ + ldr lr, [pc, #88] @ 236160 <__cxa_atexit@plt+0x229e14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23f31c <__cxa_atexit@plt+0x232fd0> │ │ │ │ + ldr r0, [pc, #64] @ 236164 <__cxa_atexit@plt+0x229e18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23f320 <__cxa_atexit@plt+0x232fd4> │ │ │ │ + ldr lr, [pc, #56] @ 236168 <__cxa_atexit@plt+0x229e1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r0, lsr #1 │ │ │ │ - tsteq sp, r4, lsl #1 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ + tsteq lr, ip, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23f37c <__cxa_atexit@plt+0x233030> │ │ │ │ - ldr r2, [pc, #64] @ 23f38c <__cxa_atexit@plt+0x233040> │ │ │ │ + bcc 2361c4 <__cxa_atexit@plt+0x229e78> │ │ │ │ + ldr r2, [pc, #64] @ 2361d4 <__cxa_atexit@plt+0x229e88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 23f390 <__cxa_atexit@plt+0x233044> │ │ │ │ + ldr lr, [pc, #48] @ 2361d8 <__cxa_atexit@plt+0x229e8c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r3, r7, lsr #30 │ │ │ │ + ldrsbteq r7, [r4], #242 @ 0xf2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23f3f8 <__cxa_atexit@plt+0x2330ac> │ │ │ │ + bhi 236240 <__cxa_atexit@plt+0x229ef4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23f404 <__cxa_atexit@plt+0x2330b8> │ │ │ │ - ldr r1, [pc, #80] @ 23f414 <__cxa_atexit@plt+0x2330c8> │ │ │ │ + bcc 23624c <__cxa_atexit@plt+0x229f00> │ │ │ │ + ldr r1, [pc, #80] @ 23625c <__cxa_atexit@plt+0x229f10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23f418 <__cxa_atexit@plt+0x2330cc> │ │ │ │ + ldr r5, [pc, #72] @ 236260 <__cxa_atexit@plt+0x229f14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23f41c <__cxa_atexit@plt+0x2330d0> │ │ │ │ + ldr r0, [pc, #56] @ 236264 <__cxa_atexit@plt+0x229f18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsr #31 │ │ │ │ - @ instruction: 0x011ddf98 │ │ │ │ - tsteq sp, r8, lsl #31 │ │ │ │ + tsteq lr, r4, ror #2 │ │ │ │ + tsteq lr, r0, asr r1 │ │ │ │ + tsteq lr, r0, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23f4a0 <__cxa_atexit@plt+0x233154> │ │ │ │ + bhi 2362e8 <__cxa_atexit@plt+0x229f9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23f4a8 <__cxa_atexit@plt+0x23315c> │ │ │ │ - ldr r1, [pc, #104] @ 23f4bc <__cxa_atexit@plt+0x233170> │ │ │ │ + bcc 2362f0 <__cxa_atexit@plt+0x229fa4> │ │ │ │ + ldr r1, [pc, #104] @ 236304 <__cxa_atexit@plt+0x229fb8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23f4c0 <__cxa_atexit@plt+0x233174> │ │ │ │ + ldr r0, [pc, #100] @ 236308 <__cxa_atexit@plt+0x229fbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23f4c4 <__cxa_atexit@plt+0x233178> │ │ │ │ + ldr r1, [pc, #76] @ 23630c <__cxa_atexit@plt+0x229fc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23f4c8 <__cxa_atexit@plt+0x23317c> │ │ │ │ + ldr lr, [pc, #68] @ 236310 <__cxa_atexit@plt+0x229fc4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23f4b0 <__cxa_atexit@plt+0x233164> │ │ │ │ + b 2362f8 <__cxa_atexit@plt+0x229fac> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r4, lsl pc │ │ │ │ - tsteq sp, r4, lsl #30 │ │ │ │ - tsteq sp, r8, ror #29 │ │ │ │ + tsteq lr, ip, asr #1 │ │ │ │ + ldrheq r7, [lr, -ip] │ │ │ │ + tsteq lr, r0, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23f538 <__cxa_atexit@plt+0x2331ec> │ │ │ │ - ldr lr, [pc, #88] @ 23f548 <__cxa_atexit@plt+0x2331fc> │ │ │ │ + bcc 236380 <__cxa_atexit@plt+0x22a034> │ │ │ │ + ldr lr, [pc, #88] @ 236390 <__cxa_atexit@plt+0x22a044> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23f54c <__cxa_atexit@plt+0x233200> │ │ │ │ + ldr r0, [pc, #64] @ 236394 <__cxa_atexit@plt+0x22a048> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23f550 <__cxa_atexit@plt+0x233204> │ │ │ │ + ldr lr, [pc, #56] @ 236398 <__cxa_atexit@plt+0x22a04c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r0, ror lr │ │ │ │ - tsteq sp, r4, asr lr │ │ │ │ + tsteq lr, r8, lsr #32 │ │ │ │ + tsteq lr, ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f5c4 <__cxa_atexit@plt+0x233278> │ │ │ │ + bhi 23640c <__cxa_atexit@plt+0x22a0c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23f5d0 <__cxa_atexit@plt+0x233284> │ │ │ │ - ldr lr, [pc, #92] @ 23f5e0 <__cxa_atexit@plt+0x233294> │ │ │ │ + bcc 236418 <__cxa_atexit@plt+0x22a0cc> │ │ │ │ + ldr lr, [pc, #92] @ 236428 <__cxa_atexit@plt+0x22a0dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 23f5e4 <__cxa_atexit@plt+0x233298> │ │ │ │ + ldr r1, [pc, #88] @ 23642c <__cxa_atexit@plt+0x22a0e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 23f5e8 <__cxa_atexit@plt+0x23329c> │ │ │ │ + ldr r8, [pc, #64] @ 236430 <__cxa_atexit@plt+0x22a0e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -576675,117 +567349,117 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, r4, ror #27 │ │ │ │ - ldrsbteq lr, [r3], #207 @ 0xcf │ │ │ │ + @ instruction: 0x011e6f9c │ │ │ │ + rscseq r7, r4, sl, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23f65c <__cxa_atexit@plt+0x233310> │ │ │ │ - ldr lr, [pc, #88] @ 23f66c <__cxa_atexit@plt+0x233320> │ │ │ │ + bcc 2364a4 <__cxa_atexit@plt+0x22a158> │ │ │ │ + ldr lr, [pc, #88] @ 2364b4 <__cxa_atexit@plt+0x22a168> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23f670 <__cxa_atexit@plt+0x233324> │ │ │ │ + ldr r1, [pc, #84] @ 2364b8 <__cxa_atexit@plt+0x22a16c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 23f674 <__cxa_atexit@plt+0x233328> │ │ │ │ + ldr lr, [pc, #56] @ 2364bc <__cxa_atexit@plt+0x22a170> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r4, ror #26 │ │ │ │ - tsteq sp, r0, lsr sp │ │ │ │ - smlabbeq ip, r8, r2, r9 │ │ │ │ + tsteq lr, ip, lsl pc │ │ │ │ + tsteq lr, r8, ror #29 │ │ │ │ + @ instruction: 0x010d1db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f6cc <__cxa_atexit@plt+0x233380> │ │ │ │ + bhi 236514 <__cxa_atexit@plt+0x22a1c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23f6d4 <__cxa_atexit@plt+0x233388> │ │ │ │ + ldr lr, [pc, #52] @ 23651c <__cxa_atexit@plt+0x22a1d0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23f6d8 <__cxa_atexit@plt+0x23338c> │ │ │ │ + ldr r0, [pc, #48] @ 236520 <__cxa_atexit@plt+0x22a1d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23f6dc <__cxa_atexit@plt+0x233390> │ │ │ │ + ldr r1, [pc, #40] @ 236524 <__cxa_atexit@plt+0x22a1d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011ddcd0 │ │ │ │ - tsteq sp, ip, asr #25 │ │ │ │ - tsteq sp, r8, ror sp │ │ │ │ - tsteq ip, r0, lsr #4 │ │ │ │ + tsteq lr, r8, lsl #29 │ │ │ │ + tsteq lr, r4, lsl #29 │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ + tsteq sp, r8, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23f7f0 <__cxa_atexit@plt+0x2334a4> │ │ │ │ + bhi 236638 <__cxa_atexit@plt+0x22a2ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23f818 <__cxa_atexit@plt+0x2334cc> │ │ │ │ + ldr lr, [pc, #268] @ 236660 <__cxa_atexit@plt+0x22a314> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23f81c <__cxa_atexit@plt+0x2334d0> │ │ │ │ + ldr r0, [pc, #264] @ 236664 <__cxa_atexit@plt+0x22a318> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23f820 <__cxa_atexit@plt+0x2334d4> │ │ │ │ + ldr r9, [pc, #256] @ 236668 <__cxa_atexit@plt+0x22a31c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23f7fc <__cxa_atexit@plt+0x2334b0> │ │ │ │ - ldr r2, [pc, #224] @ 23f828 <__cxa_atexit@plt+0x2334dc> │ │ │ │ + bcc 236644 <__cxa_atexit@plt+0x22a2f8> │ │ │ │ + ldr r2, [pc, #224] @ 236670 <__cxa_atexit@plt+0x22a324> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23f82c <__cxa_atexit@plt+0x2334e0> │ │ │ │ + ldr sl, [pc, #220] @ 236674 <__cxa_atexit@plt+0x22a328> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23f830 <__cxa_atexit@plt+0x2334e4> │ │ │ │ + ldr r0, [pc, #216] @ 236678 <__cxa_atexit@plt+0x22a32c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23f834 <__cxa_atexit@plt+0x2334e8> │ │ │ │ + ldr r7, [pc, #212] @ 23667c <__cxa_atexit@plt+0x22a330> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23f838 <__cxa_atexit@plt+0x2334ec> │ │ │ │ + ldr r9, [pc, #208] @ 236680 <__cxa_atexit@plt+0x22a334> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23f83c <__cxa_atexit@plt+0x2334f0> │ │ │ │ + ldr ip, [pc, #192] @ 236684 <__cxa_atexit@plt+0x22a338> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23f840 <__cxa_atexit@plt+0x2334f4> │ │ │ │ + ldr lr, [pc, #188] @ 236688 <__cxa_atexit@plt+0x22a33c> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -576799,321 +567473,321 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23f844 <__cxa_atexit@plt+0x2334f8> │ │ │ │ + ldr r7, [pc, #104] @ 23668c <__cxa_atexit@plt+0x22a340> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23f824 <__cxa_atexit@plt+0x2334d8> │ │ │ │ + ldr r7, [pc, #32] @ 23666c <__cxa_atexit@plt+0x22a320> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, ror #24 │ │ │ │ - tsteq sp, r0, ror #24 │ │ │ │ - tsteq sp, ip, lsl #26 │ │ │ │ - smlabteq ip, ip, r1, r9 │ │ │ │ + tsteq lr, ip, lsl lr │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ + tsteq lr, r4, asr #29 │ │ │ │ + strdeq r1, [sp, -r4] │ │ │ │ @ instruction: 0xfffeafd8 │ │ │ │ @ instruction: 0xfffec3dc │ │ │ │ @ instruction: 0xfffeaf2c │ │ │ │ @ instruction: 0xfffeb73c │ │ │ │ @ instruction: 0xfffeb4f8 │ │ │ │ @ instruction: 0xfffeb14c │ │ │ │ @ instruction: 0xfffeb070 │ │ │ │ @ instruction: 0xfffeb52c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f898 <__cxa_atexit@plt+0x23354c> │ │ │ │ + bhi 2366e0 <__cxa_atexit@plt+0x22a394> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23f8a0 <__cxa_atexit@plt+0x233554> │ │ │ │ + ldr lr, [pc, #52] @ 2366e8 <__cxa_atexit@plt+0x22a39c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23f8a4 <__cxa_atexit@plt+0x233558> │ │ │ │ + ldr r0, [pc, #48] @ 2366ec <__cxa_atexit@plt+0x22a3a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23f8a8 <__cxa_atexit@plt+0x23355c> │ │ │ │ + ldr r1, [pc, #40] @ 2366f0 <__cxa_atexit@plt+0x22a3a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl #22 │ │ │ │ - tsteq sp, r0, lsl #22 │ │ │ │ - tsteq sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x011e6cbc │ │ │ │ + @ instruction: 0x011e6cb8 │ │ │ │ + tsteq lr, r4, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23f8e0 <__cxa_atexit@plt+0x233594> │ │ │ │ + bhi 236728 <__cxa_atexit@plt+0x22a3dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23f8e8 <__cxa_atexit@plt+0x23359c> │ │ │ │ + ldr r1, [pc, #24] @ 236730 <__cxa_atexit@plt+0x22a3e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #21 │ │ │ │ + tsteq lr, r8, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23f96c <__cxa_atexit@plt+0x233620> │ │ │ │ + bhi 2367b4 <__cxa_atexit@plt+0x22a468> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23f974 <__cxa_atexit@plt+0x233628> │ │ │ │ - ldr r1, [pc, #104] @ 23f988 <__cxa_atexit@plt+0x23363c> │ │ │ │ + bcc 2367bc <__cxa_atexit@plt+0x22a470> │ │ │ │ + ldr r1, [pc, #104] @ 2367d0 <__cxa_atexit@plt+0x22a484> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23f98c <__cxa_atexit@plt+0x233640> │ │ │ │ + ldr r0, [pc, #100] @ 2367d4 <__cxa_atexit@plt+0x22a488> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23f990 <__cxa_atexit@plt+0x233644> │ │ │ │ + ldr r1, [pc, #76] @ 2367d8 <__cxa_atexit@plt+0x22a48c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23f994 <__cxa_atexit@plt+0x233648> │ │ │ │ + ldr lr, [pc, #68] @ 2367dc <__cxa_atexit@plt+0x22a490> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23f97c <__cxa_atexit@plt+0x233630> │ │ │ │ + b 2367c4 <__cxa_atexit@plt+0x22a478> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r8, asr #20 │ │ │ │ - tsteq sp, r8, lsr sl │ │ │ │ - tsteq sp, ip, lsl sl │ │ │ │ + tsteq lr, r0, lsl #24 │ │ │ │ + @ instruction: 0x011e6bf0 │ │ │ │ + @ instruction: 0x011e6bd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23fa04 <__cxa_atexit@plt+0x2336b8> │ │ │ │ - ldr lr, [pc, #88] @ 23fa14 <__cxa_atexit@plt+0x2336c8> │ │ │ │ + bcc 23684c <__cxa_atexit@plt+0x22a500> │ │ │ │ + ldr lr, [pc, #88] @ 23685c <__cxa_atexit@plt+0x22a510> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23fa18 <__cxa_atexit@plt+0x2336cc> │ │ │ │ + ldr r0, [pc, #64] @ 236860 <__cxa_atexit@plt+0x22a514> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23fa1c <__cxa_atexit@plt+0x2336d0> │ │ │ │ + ldr lr, [pc, #56] @ 236864 <__cxa_atexit@plt+0x22a518> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r4, lsr #19 │ │ │ │ - tsteq sp, r8, lsl #19 │ │ │ │ + tsteq lr, ip, asr fp │ │ │ │ + tsteq lr, r0, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 23fa78 <__cxa_atexit@plt+0x23372c> │ │ │ │ - ldr r2, [pc, #64] @ 23fa88 <__cxa_atexit@plt+0x23373c> │ │ │ │ + bcc 2368c0 <__cxa_atexit@plt+0x22a574> │ │ │ │ + ldr r2, [pc, #64] @ 2368d0 <__cxa_atexit@plt+0x22a584> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 23fa8c <__cxa_atexit@plt+0x233740> │ │ │ │ + ldr lr, [pc, #48] @ 2368d4 <__cxa_atexit@plt+0x22a588> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r3, r4, asr #16 │ │ │ │ + rscseq r7, r4, pc, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 23faf4 <__cxa_atexit@plt+0x2337a8> │ │ │ │ + bhi 23693c <__cxa_atexit@plt+0x22a5f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23fb00 <__cxa_atexit@plt+0x2337b4> │ │ │ │ - ldr r1, [pc, #80] @ 23fb10 <__cxa_atexit@plt+0x2337c4> │ │ │ │ + bcc 236948 <__cxa_atexit@plt+0x22a5fc> │ │ │ │ + ldr r1, [pc, #80] @ 236958 <__cxa_atexit@plt+0x22a60c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 23fb14 <__cxa_atexit@plt+0x2337c8> │ │ │ │ + ldr r5, [pc, #72] @ 23695c <__cxa_atexit@plt+0x22a610> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 23fb18 <__cxa_atexit@plt+0x2337cc> │ │ │ │ + ldr r0, [pc, #56] @ 236960 <__cxa_atexit@plt+0x22a614> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dd8b0 │ │ │ │ - @ instruction: 0x011dd89c │ │ │ │ - tsteq sp, ip, lsl #17 │ │ │ │ + tsteq lr, r8, ror #20 │ │ │ │ + tsteq lr, r4, asr sl │ │ │ │ + tsteq lr, r4, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23fb9c <__cxa_atexit@plt+0x233850> │ │ │ │ + bhi 2369e4 <__cxa_atexit@plt+0x22a698> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 23fba4 <__cxa_atexit@plt+0x233858> │ │ │ │ - ldr r1, [pc, #104] @ 23fbb8 <__cxa_atexit@plt+0x23386c> │ │ │ │ + bcc 2369ec <__cxa_atexit@plt+0x22a6a0> │ │ │ │ + ldr r1, [pc, #104] @ 236a00 <__cxa_atexit@plt+0x22a6b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 23fbbc <__cxa_atexit@plt+0x233870> │ │ │ │ + ldr r0, [pc, #100] @ 236a04 <__cxa_atexit@plt+0x22a6b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23fbc0 <__cxa_atexit@plt+0x233874> │ │ │ │ + ldr r1, [pc, #76] @ 236a08 <__cxa_atexit@plt+0x22a6bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 23fbc4 <__cxa_atexit@plt+0x233878> │ │ │ │ + ldr lr, [pc, #68] @ 236a0c <__cxa_atexit@plt+0x22a6c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 23fbac <__cxa_atexit@plt+0x233860> │ │ │ │ + b 2369f4 <__cxa_atexit@plt+0x22a6a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r8, lsl r8 │ │ │ │ - tsteq sp, r8, lsl #16 │ │ │ │ - tsteq sp, ip, ror #15 │ │ │ │ + @ instruction: 0x011e69d0 │ │ │ │ + tsteq lr, r0, asr #19 │ │ │ │ + tsteq lr, r4, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23fc34 <__cxa_atexit@plt+0x2338e8> │ │ │ │ - ldr lr, [pc, #88] @ 23fc44 <__cxa_atexit@plt+0x2338f8> │ │ │ │ + bcc 236a7c <__cxa_atexit@plt+0x22a730> │ │ │ │ + ldr lr, [pc, #88] @ 236a8c <__cxa_atexit@plt+0x22a740> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 23fc48 <__cxa_atexit@plt+0x2338fc> │ │ │ │ + ldr r0, [pc, #64] @ 236a90 <__cxa_atexit@plt+0x22a744> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 23fc4c <__cxa_atexit@plt+0x233900> │ │ │ │ + ldr lr, [pc, #56] @ 236a94 <__cxa_atexit@plt+0x22a748> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r4, ror r7 │ │ │ │ - tsteq sp, r8, asr r7 │ │ │ │ + tsteq lr, ip, lsr #18 │ │ │ │ + tsteq lr, r0, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23fcc0 <__cxa_atexit@plt+0x233974> │ │ │ │ + bhi 236b08 <__cxa_atexit@plt+0x22a7bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23fccc <__cxa_atexit@plt+0x233980> │ │ │ │ - ldr lr, [pc, #92] @ 23fcdc <__cxa_atexit@plt+0x233990> │ │ │ │ + bcc 236b14 <__cxa_atexit@plt+0x22a7c8> │ │ │ │ + ldr lr, [pc, #92] @ 236b24 <__cxa_atexit@plt+0x22a7d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 23fce0 <__cxa_atexit@plt+0x233994> │ │ │ │ + ldr r1, [pc, #88] @ 236b28 <__cxa_atexit@plt+0x22a7dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 23fce4 <__cxa_atexit@plt+0x233998> │ │ │ │ + ldr r8, [pc, #64] @ 236b2c <__cxa_atexit@plt+0x22a7e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -577122,91 +567796,91 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, r8, ror #13 │ │ │ │ - ldrshteq lr, [r3], #92 @ 0x5c │ │ │ │ + tsteq lr, r0, lsr #17 │ │ │ │ + rscseq r7, r4, r7, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 23fd58 <__cxa_atexit@plt+0x233a0c> │ │ │ │ - ldr lr, [pc, #88] @ 23fd68 <__cxa_atexit@plt+0x233a1c> │ │ │ │ + bcc 236ba0 <__cxa_atexit@plt+0x22a854> │ │ │ │ + ldr lr, [pc, #88] @ 236bb0 <__cxa_atexit@plt+0x22a864> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 23fd6c <__cxa_atexit@plt+0x233a20> │ │ │ │ + ldr r1, [pc, #84] @ 236bb4 <__cxa_atexit@plt+0x22a868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 23fd70 <__cxa_atexit@plt+0x233a24> │ │ │ │ + ldr lr, [pc, #56] @ 236bb8 <__cxa_atexit@plt+0x22a86c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r8, ror #12 │ │ │ │ - tsteq sp, r4, lsr r6 │ │ │ │ - smlabbeq ip, ip, fp, r8 │ │ │ │ + tsteq lr, r0, lsr #16 │ │ │ │ + tsteq lr, ip, ror #15 │ │ │ │ + @ instruction: 0x010d16b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 23fe84 <__cxa_atexit@plt+0x233b38> │ │ │ │ + bhi 236ccc <__cxa_atexit@plt+0x22a980> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #268] @ 23feac <__cxa_atexit@plt+0x233b60> │ │ │ │ + ldr lr, [pc, #268] @ 236cf4 <__cxa_atexit@plt+0x22a9a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #264] @ 23feb0 <__cxa_atexit@plt+0x233b64> │ │ │ │ + ldr r0, [pc, #264] @ 236cf8 <__cxa_atexit@plt+0x22a9ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r9, [pc, #256] @ 23feb4 <__cxa_atexit@plt+0x233b68> │ │ │ │ + ldr r9, [pc, #256] @ 236cfc <__cxa_atexit@plt+0x22a9b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ sub r9, r3, #16 │ │ │ │ stm r9, {r0, r2, lr} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 23fe90 <__cxa_atexit@plt+0x233b44> │ │ │ │ - ldr r2, [pc, #224] @ 23febc <__cxa_atexit@plt+0x233b70> │ │ │ │ + bcc 236cd8 <__cxa_atexit@plt+0x22a98c> │ │ │ │ + ldr r2, [pc, #224] @ 236d04 <__cxa_atexit@plt+0x22a9b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #220] @ 23fec0 <__cxa_atexit@plt+0x233b74> │ │ │ │ + ldr sl, [pc, #220] @ 236d08 <__cxa_atexit@plt+0x22a9bc> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #216] @ 23fec4 <__cxa_atexit@plt+0x233b78> │ │ │ │ + ldr r0, [pc, #216] @ 236d0c <__cxa_atexit@plt+0x22a9c0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #212] @ 23fec8 <__cxa_atexit@plt+0x233b7c> │ │ │ │ + ldr r7, [pc, #212] @ 236d10 <__cxa_atexit@plt+0x22a9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #208] @ 23fecc <__cxa_atexit@plt+0x233b80> │ │ │ │ + ldr r9, [pc, #208] @ 236d14 <__cxa_atexit@plt+0x22a9c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #12]! │ │ │ │ sub r2, r3, #94 @ 0x5e │ │ │ │ sub r1, r3, #34 @ 0x22 │ │ │ │ - ldr ip, [pc, #192] @ 23fed0 <__cxa_atexit@plt+0x233b84> │ │ │ │ + ldr ip, [pc, #192] @ 236d18 <__cxa_atexit@plt+0x22a9cc> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #188] @ 23fed4 <__cxa_atexit@plt+0x233b88> │ │ │ │ + ldr lr, [pc, #188] @ 236d1c <__cxa_atexit@plt+0x22a9d0> │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r6, #32] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r0, #60]! @ 0x3c │ │ │ │ @@ -577220,347 +567894,347 @@ │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r1, #24]! │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 23fed8 <__cxa_atexit@plt+0x233b8c> │ │ │ │ + ldr r7, [pc, #104] @ 236d20 <__cxa_atexit@plt+0x22a9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1154e4c <__cxa_atexit@plt+0x1148b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23feb8 <__cxa_atexit@plt+0x233b6c> │ │ │ │ + ldr r7, [pc, #32] @ 236d00 <__cxa_atexit@plt+0x22a9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dd5d0 │ │ │ │ - tsteq sp, ip, asr #11 │ │ │ │ - tsteq sp, r8, ror r6 │ │ │ │ - tsteq ip, r8, lsr fp │ │ │ │ + tsteq lr, r8, lsl #15 │ │ │ │ + tsteq lr, r4, lsl #15 │ │ │ │ + tsteq lr, r0, lsr r8 │ │ │ │ + tsteq sp, r0, ror #12 │ │ │ │ @ instruction: 0xfffea944 │ │ │ │ @ instruction: 0xfffebd48 │ │ │ │ @ instruction: 0xfffea898 │ │ │ │ @ instruction: 0xfffeb0a8 │ │ │ │ @ instruction: 0xfffeae64 │ │ │ │ @ instruction: 0xfffeaab8 │ │ │ │ @ instruction: 0xfffea9dc │ │ │ │ @ instruction: 0xfffeae98 │ │ │ │ - tsteq ip, r4, lsr #20 │ │ │ │ + tsteq sp, ip, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23ff30 <__cxa_atexit@plt+0x233be4> │ │ │ │ + bhi 236d78 <__cxa_atexit@plt+0x22aa2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23ff38 <__cxa_atexit@plt+0x233bec> │ │ │ │ + ldr lr, [pc, #52] @ 236d80 <__cxa_atexit@plt+0x22aa34> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23ff3c <__cxa_atexit@plt+0x233bf0> │ │ │ │ + ldr r0, [pc, #48] @ 236d84 <__cxa_atexit@plt+0x22aa38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23ff40 <__cxa_atexit@plt+0x233bf4> │ │ │ │ + ldr r1, [pc, #40] @ 236d88 <__cxa_atexit@plt+0x22aa3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, ror #8 │ │ │ │ - tsteq sp, r8, ror #8 │ │ │ │ - tsteq sp, r4, lsl r5 │ │ │ │ + tsteq lr, r4, lsr #12 │ │ │ │ + tsteq lr, r0, lsr #12 │ │ │ │ + tsteq lr, ip, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23ff94 <__cxa_atexit@plt+0x233c48> │ │ │ │ + bhi 236ddc <__cxa_atexit@plt+0x22aa90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 23ff9c <__cxa_atexit@plt+0x233c50> │ │ │ │ + ldr lr, [pc, #52] @ 236de4 <__cxa_atexit@plt+0x22aa98> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 23ffa0 <__cxa_atexit@plt+0x233c54> │ │ │ │ + ldr r0, [pc, #48] @ 236de8 <__cxa_atexit@plt+0x22aa9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 23ffa4 <__cxa_atexit@plt+0x233c58> │ │ │ │ + ldr r1, [pc, #40] @ 236dec <__cxa_atexit@plt+0x22aaa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #8 │ │ │ │ - tsteq sp, r4, lsl #8 │ │ │ │ - @ instruction: 0x011dd4b0 │ │ │ │ + tsteq lr, r0, asr #11 │ │ │ │ + @ instruction: 0x011e65bc │ │ │ │ + tsteq lr, r8, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23ffdc <__cxa_atexit@plt+0x233c90> │ │ │ │ + bhi 236e24 <__cxa_atexit@plt+0x22aad8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23ffe4 <__cxa_atexit@plt+0x233c98> │ │ │ │ + ldr r1, [pc, #24] @ 236e2c <__cxa_atexit@plt+0x22aae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #7 │ │ │ │ + tsteq lr, ip, asr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240068 <__cxa_atexit@plt+0x233d1c> │ │ │ │ + bhi 236eb0 <__cxa_atexit@plt+0x22ab64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 240070 <__cxa_atexit@plt+0x233d24> │ │ │ │ - ldr r1, [pc, #104] @ 240084 <__cxa_atexit@plt+0x233d38> │ │ │ │ + bcc 236eb8 <__cxa_atexit@plt+0x22ab6c> │ │ │ │ + ldr r1, [pc, #104] @ 236ecc <__cxa_atexit@plt+0x22ab80> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 240088 <__cxa_atexit@plt+0x233d3c> │ │ │ │ + ldr r0, [pc, #100] @ 236ed0 <__cxa_atexit@plt+0x22ab84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 24008c <__cxa_atexit@plt+0x233d40> │ │ │ │ + ldr r1, [pc, #76] @ 236ed4 <__cxa_atexit@plt+0x22ab88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 240090 <__cxa_atexit@plt+0x233d44> │ │ │ │ + ldr lr, [pc, #68] @ 236ed8 <__cxa_atexit@plt+0x22ab8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 240078 <__cxa_atexit@plt+0x233d2c> │ │ │ │ + b 236ec0 <__cxa_atexit@plt+0x22ab74> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, ip, asr #6 │ │ │ │ - tsteq sp, ip, lsr r3 │ │ │ │ - tsteq sp, r0, lsr #6 │ │ │ │ + tsteq lr, r4, lsl #10 │ │ │ │ + @ instruction: 0x011e64f4 │ │ │ │ + @ instruction: 0x011e64d8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 240100 <__cxa_atexit@plt+0x233db4> │ │ │ │ - ldr lr, [pc, #88] @ 240110 <__cxa_atexit@plt+0x233dc4> │ │ │ │ + bcc 236f48 <__cxa_atexit@plt+0x22abfc> │ │ │ │ + ldr lr, [pc, #88] @ 236f58 <__cxa_atexit@plt+0x22ac0c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 240114 <__cxa_atexit@plt+0x233dc8> │ │ │ │ + ldr r0, [pc, #64] @ 236f5c <__cxa_atexit@plt+0x22ac10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 240118 <__cxa_atexit@plt+0x233dcc> │ │ │ │ + ldr lr, [pc, #56] @ 236f60 <__cxa_atexit@plt+0x22ac14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r8, lsr #5 │ │ │ │ - tsteq sp, ip, lsl #5 │ │ │ │ + tsteq lr, r0, ror #8 │ │ │ │ + tsteq lr, r4, asr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 240174 <__cxa_atexit@plt+0x233e28> │ │ │ │ - ldr r2, [pc, #64] @ 240184 <__cxa_atexit@plt+0x233e38> │ │ │ │ + bcc 236fbc <__cxa_atexit@plt+0x22ac70> │ │ │ │ + ldr r2, [pc, #64] @ 236fcc <__cxa_atexit@plt+0x22ac80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 240188 <__cxa_atexit@plt+0x233e3c> │ │ │ │ + ldr lr, [pc, #48] @ 236fd0 <__cxa_atexit@plt+0x22ac84> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r3, pc, asr r1 │ │ │ │ + rscseq r7, r4, sl, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2401f0 <__cxa_atexit@plt+0x233ea4> │ │ │ │ + bhi 237038 <__cxa_atexit@plt+0x22acec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2401fc <__cxa_atexit@plt+0x233eb0> │ │ │ │ - ldr r1, [pc, #80] @ 24020c <__cxa_atexit@plt+0x233ec0> │ │ │ │ + bcc 237044 <__cxa_atexit@plt+0x22acf8> │ │ │ │ + ldr r1, [pc, #80] @ 237054 <__cxa_atexit@plt+0x22ad08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 240210 <__cxa_atexit@plt+0x233ec4> │ │ │ │ + ldr r5, [pc, #72] @ 237058 <__cxa_atexit@plt+0x22ad0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 240214 <__cxa_atexit@plt+0x233ec8> │ │ │ │ + ldr r0, [pc, #56] @ 23705c <__cxa_atexit@plt+0x22ad10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dd1b4 │ │ │ │ - tsteq sp, r0, lsr #3 │ │ │ │ - @ instruction: 0x011dd190 │ │ │ │ + tsteq lr, ip, ror #6 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240298 <__cxa_atexit@plt+0x233f4c> │ │ │ │ + bhi 2370e0 <__cxa_atexit@plt+0x22ad94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2402a0 <__cxa_atexit@plt+0x233f54> │ │ │ │ - ldr r1, [pc, #104] @ 2402b4 <__cxa_atexit@plt+0x233f68> │ │ │ │ + bcc 2370e8 <__cxa_atexit@plt+0x22ad9c> │ │ │ │ + ldr r1, [pc, #104] @ 2370fc <__cxa_atexit@plt+0x22adb0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 2402b8 <__cxa_atexit@plt+0x233f6c> │ │ │ │ + ldr r0, [pc, #100] @ 237100 <__cxa_atexit@plt+0x22adb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2402bc <__cxa_atexit@plt+0x233f70> │ │ │ │ + ldr r1, [pc, #76] @ 237104 <__cxa_atexit@plt+0x22adb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2402c0 <__cxa_atexit@plt+0x233f74> │ │ │ │ + ldr lr, [pc, #68] @ 237108 <__cxa_atexit@plt+0x22adbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2402a8 <__cxa_atexit@plt+0x233f5c> │ │ │ │ + b 2370f0 <__cxa_atexit@plt+0x22ada4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, lsl r1 │ │ │ │ - tsteq sp, ip, lsl #2 │ │ │ │ - ldrsheq sp, [sp, -r0] │ │ │ │ + @ instruction: 0x011e62d4 │ │ │ │ + tsteq lr, r4, asr #5 │ │ │ │ + tsteq lr, r8, lsr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 240330 <__cxa_atexit@plt+0x233fe4> │ │ │ │ - ldr lr, [pc, #88] @ 240340 <__cxa_atexit@plt+0x233ff4> │ │ │ │ + bcc 237178 <__cxa_atexit@plt+0x22ae2c> │ │ │ │ + ldr lr, [pc, #88] @ 237188 <__cxa_atexit@plt+0x22ae3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 240344 <__cxa_atexit@plt+0x233ff8> │ │ │ │ + ldr r0, [pc, #64] @ 23718c <__cxa_atexit@plt+0x22ae40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 240348 <__cxa_atexit@plt+0x233ffc> │ │ │ │ + ldr lr, [pc, #56] @ 237190 <__cxa_atexit@plt+0x22ae44> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r8, ror r0 │ │ │ │ - tsteq sp, ip, asr r0 │ │ │ │ + tsteq lr, r0, lsr r2 │ │ │ │ + tsteq lr, r4, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2403bc <__cxa_atexit@plt+0x234070> │ │ │ │ + bhi 237204 <__cxa_atexit@plt+0x22aeb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2403c8 <__cxa_atexit@plt+0x23407c> │ │ │ │ - ldr lr, [pc, #92] @ 2403d8 <__cxa_atexit@plt+0x23408c> │ │ │ │ + bcc 237210 <__cxa_atexit@plt+0x22aec4> │ │ │ │ + ldr lr, [pc, #92] @ 237220 <__cxa_atexit@plt+0x22aed4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 2403dc <__cxa_atexit@plt+0x234090> │ │ │ │ + ldr r1, [pc, #88] @ 237224 <__cxa_atexit@plt+0x22aed8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 2403e0 <__cxa_atexit@plt+0x234094> │ │ │ │ + ldr r8, [pc, #64] @ 237228 <__cxa_atexit@plt+0x22aedc> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -577569,452 +568243,452 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, ip, ror #31 │ │ │ │ - rscseq sp, r3, r7, lsl pc │ │ │ │ + tsteq lr, r4, lsr #3 │ │ │ │ + rscseq r6, r4, r2, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 240454 <__cxa_atexit@plt+0x234108> │ │ │ │ - ldr lr, [pc, #88] @ 240464 <__cxa_atexit@plt+0x234118> │ │ │ │ + bcc 23729c <__cxa_atexit@plt+0x22af50> │ │ │ │ + ldr lr, [pc, #88] @ 2372ac <__cxa_atexit@plt+0x22af60> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 240468 <__cxa_atexit@plt+0x23411c> │ │ │ │ + ldr r1, [pc, #84] @ 2372b0 <__cxa_atexit@plt+0x22af64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 24046c <__cxa_atexit@plt+0x234120> │ │ │ │ + ldr lr, [pc, #56] @ 2372b4 <__cxa_atexit@plt+0x22af68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, ror #30 │ │ │ │ - tsteq sp, r8, lsr pc │ │ │ │ - smlabbeq ip, ip, r4, r8 │ │ │ │ + tsteq lr, r4, lsr #2 │ │ │ │ + ldrsheq r6, [lr, -r0] │ │ │ │ + @ instruction: 0x010d0fb4 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2404fc <__cxa_atexit@plt+0x2341b0> │ │ │ │ + bhi 237344 <__cxa_atexit@plt+0x22aff8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 2404cc <__cxa_atexit@plt+0x234180> │ │ │ │ + beq 237314 <__cxa_atexit@plt+0x22afc8> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 2404dc <__cxa_atexit@plt+0x234190> │ │ │ │ + bne 237324 <__cxa_atexit@plt+0x22afd8> │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ cmp r7, #3 │ │ │ │ - beq 2404ec <__cxa_atexit@plt+0x2341a0> │ │ │ │ + beq 237334 <__cxa_atexit@plt+0x22afe8> │ │ │ │ cmp r7, #4 │ │ │ │ - bne 2404f4 <__cxa_atexit@plt+0x2341a8> │ │ │ │ + bne 23733c <__cxa_atexit@plt+0x22aff0> │ │ │ │ mov r7, fp │ │ │ │ - b 240510 <__cxa_atexit@plt+0x2341c4> │ │ │ │ + b 237358 <__cxa_atexit@plt+0x22b00c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 240834 <__cxa_atexit@plt+0x2344e8> │ │ │ │ + b 23767c <__cxa_atexit@plt+0x22b330> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 240930 <__cxa_atexit@plt+0x2345e4> │ │ │ │ + b 237778 <__cxa_atexit@plt+0x22b42c> │ │ │ │ mov r7, fp │ │ │ │ - b 24061c <__cxa_atexit@plt+0x2342d0> │ │ │ │ + b 237464 <__cxa_atexit@plt+0x22b118> │ │ │ │ mov r7, fp │ │ │ │ - b 240728 <__cxa_atexit@plt+0x2343dc> │ │ │ │ - ldr r7, [pc, #8] @ 24050c <__cxa_atexit@plt+0x2341c0> │ │ │ │ + b 237570 <__cxa_atexit@plt+0x22b224> │ │ │ │ + ldr r7, [pc, #8] @ 237354 <__cxa_atexit@plt+0x22b008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq ip, ip, ror #10 │ │ │ │ + swpeq r1, r4, [sp] │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2405d0 <__cxa_atexit@plt+0x234284> │ │ │ │ - ldr lr, [pc, #180] @ 2405e8 <__cxa_atexit@plt+0x23429c> │ │ │ │ + bcc 237418 <__cxa_atexit@plt+0x22b0cc> │ │ │ │ + ldr lr, [pc, #180] @ 237430 <__cxa_atexit@plt+0x22b0e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r8, [pc, #164] @ 2405ec <__cxa_atexit@plt+0x2342a0> │ │ │ │ + ldr r8, [pc, #164] @ 237434 <__cxa_atexit@plt+0x22b0e8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldm r5, {r0, lr} │ │ │ │ - ldr sl, [pc, #148] @ 2405f0 <__cxa_atexit@plt+0x2342a4> │ │ │ │ + ldr sl, [pc, #148] @ 237438 <__cxa_atexit@plt+0x22b0ec> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 2405b4 <__cxa_atexit@plt+0x234268> │ │ │ │ - ldr lr, [pc, #88] @ 2405f4 <__cxa_atexit@plt+0x2342a8> │ │ │ │ + ble 2373fc <__cxa_atexit@plt+0x22b0b0> │ │ │ │ + ldr lr, [pc, #88] @ 23743c <__cxa_atexit@plt+0x22b0f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #64] @ 2405fc <__cxa_atexit@plt+0x2342b0> │ │ │ │ + ldr lr, [pc, #64] @ 237444 <__cxa_atexit@plt+0x22b0f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 2405f8 <__cxa_atexit@plt+0x2342ac> │ │ │ │ + ldr r3, [pc, #32] @ 237440 <__cxa_atexit@plt+0x22b0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - mrseq r8, LR_mon │ │ │ │ + tsteq sp, r8, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 240510 <__cxa_atexit@plt+0x2341c4> │ │ │ │ + b 237358 <__cxa_atexit@plt+0x22b00c> │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2406dc <__cxa_atexit@plt+0x234390> │ │ │ │ - ldr lr, [pc, #180] @ 2406f4 <__cxa_atexit@plt+0x2343a8> │ │ │ │ + bcc 237524 <__cxa_atexit@plt+0x22b1d8> │ │ │ │ + ldr lr, [pc, #180] @ 23753c <__cxa_atexit@plt+0x22b1f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r8, [pc, #164] @ 2406f8 <__cxa_atexit@plt+0x2343ac> │ │ │ │ + ldr r8, [pc, #164] @ 237540 <__cxa_atexit@plt+0x22b1f4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldm r5, {r0, lr} │ │ │ │ - ldr sl, [pc, #148] @ 2406fc <__cxa_atexit@plt+0x2343b0> │ │ │ │ + ldr sl, [pc, #148] @ 237544 <__cxa_atexit@plt+0x22b1f8> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 2406c0 <__cxa_atexit@plt+0x234374> │ │ │ │ - ldr lr, [pc, #88] @ 240700 <__cxa_atexit@plt+0x2343b4> │ │ │ │ + ble 237508 <__cxa_atexit@plt+0x22b1bc> │ │ │ │ + ldr lr, [pc, #88] @ 237548 <__cxa_atexit@plt+0x22b1fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #64] @ 240708 <__cxa_atexit@plt+0x2343bc> │ │ │ │ + ldr lr, [pc, #64] @ 237550 <__cxa_atexit@plt+0x22b204> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 240704 <__cxa_atexit@plt+0x2343b8> │ │ │ │ + ldr r3, [pc, #32] @ 23754c <__cxa_atexit@plt+0x22b200> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ - strdeq r8, [ip, -r4] │ │ │ │ + tsteq sp, ip, lsl sp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 24061c <__cxa_atexit@plt+0x2342d0> │ │ │ │ + b 237464 <__cxa_atexit@plt+0x22b118> │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2407e8 <__cxa_atexit@plt+0x23449c> │ │ │ │ - ldr lr, [pc, #180] @ 240800 <__cxa_atexit@plt+0x2344b4> │ │ │ │ + bcc 237630 <__cxa_atexit@plt+0x22b2e4> │ │ │ │ + ldr lr, [pc, #180] @ 237648 <__cxa_atexit@plt+0x22b2fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r8, [pc, #164] @ 240804 <__cxa_atexit@plt+0x2344b8> │ │ │ │ + ldr r8, [pc, #164] @ 23764c <__cxa_atexit@plt+0x22b300> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldm r5, {r0, lr} │ │ │ │ - ldr sl, [pc, #148] @ 240808 <__cxa_atexit@plt+0x2344bc> │ │ │ │ + ldr sl, [pc, #148] @ 237650 <__cxa_atexit@plt+0x22b304> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 2407cc <__cxa_atexit@plt+0x234480> │ │ │ │ - ldr lr, [pc, #88] @ 24080c <__cxa_atexit@plt+0x2344c0> │ │ │ │ + ble 237614 <__cxa_atexit@plt+0x22b2c8> │ │ │ │ + ldr lr, [pc, #88] @ 237654 <__cxa_atexit@plt+0x22b308> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #64] @ 240814 <__cxa_atexit@plt+0x2344c8> │ │ │ │ + ldr lr, [pc, #64] @ 23765c <__cxa_atexit@plt+0x22b310> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 240810 <__cxa_atexit@plt+0x2344c4> │ │ │ │ + ldr r3, [pc, #32] @ 237658 <__cxa_atexit@plt+0x22b30c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffe738 │ │ │ │ @ instruction: 0xffffe9f0 │ │ │ │ @ instruction: 0xffffe878 │ │ │ │ @ instruction: 0xffffee40 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffeb58 │ │ │ │ - smlatteq ip, r8, r0, r8 │ │ │ │ + tsteq sp, r0, lsl ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 240728 <__cxa_atexit@plt+0x2343dc> │ │ │ │ + b 237570 <__cxa_atexit@plt+0x22b224> │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2408e4 <__cxa_atexit@plt+0x234598> │ │ │ │ - ldr r0, [pc, #164] @ 2408fc <__cxa_atexit@plt+0x2345b0> │ │ │ │ + bcc 23772c <__cxa_atexit@plt+0x22b3e0> │ │ │ │ + ldr r0, [pc, #164] @ 237744 <__cxa_atexit@plt+0x22b3f8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr lr, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ - ldr r8, [pc, #148] @ 240900 <__cxa_atexit@plt+0x2345b4> │ │ │ │ + ldr r8, [pc, #148] @ 237748 <__cxa_atexit@plt+0x22b3fc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str r0, [r3, #12]! │ │ │ │ ldm r5, {r0, r9} │ │ │ │ - ldr sl, [pc, #132] @ 240904 <__cxa_atexit@plt+0x2345b8> │ │ │ │ + ldr sl, [pc, #132] @ 23774c <__cxa_atexit@plt+0x22b400> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #15 │ │ │ │ sub r1, r6, #54 @ 0x36 │ │ │ │ cmp r9, #10 │ │ │ │ - ble 2408c0 <__cxa_atexit@plt+0x234574> │ │ │ │ - ldr r8, [pc, #80] @ 24090c <__cxa_atexit@plt+0x2345c0> │ │ │ │ + ble 237708 <__cxa_atexit@plt+0x22b3bc> │ │ │ │ + ldr r8, [pc, #80] @ 237754 <__cxa_atexit@plt+0x22b408> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2408c8 <__cxa_atexit@plt+0x23457c> │ │ │ │ - ldr r8, [pc, #64] @ 240908 <__cxa_atexit@plt+0x2345bc> │ │ │ │ + b 237710 <__cxa_atexit@plt+0x22b3c4> │ │ │ │ + ldr r8, [pc, #64] @ 237750 <__cxa_atexit@plt+0x22b404> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr ip, [r5] │ │ │ │ str r8, [r2, #44] @ 0x2c │ │ │ │ str r1, [r2, #48] @ 0x30 │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ str r3, [r2, #60] @ 0x3c │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ 240910 <__cxa_atexit@plt+0x2345c4> │ │ │ │ + ldr r3, [pc, #36] @ 237758 <__cxa_atexit@plt+0x22b40c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffdf7c │ │ │ │ @ instruction: 0xffffdecc │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ @ instruction: 0xffffe254 │ │ │ │ @ instruction: 0xffffe538 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq ip, ip, pc, r7 @ │ │ │ │ + tsteq sp, r4, lsl fp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 240834 <__cxa_atexit@plt+0x2344e8> │ │ │ │ + b 23767c <__cxa_atexit@plt+0x22b330> │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2409f0 <__cxa_atexit@plt+0x2346a4> │ │ │ │ - ldr lr, [pc, #180] @ 240a08 <__cxa_atexit@plt+0x2346bc> │ │ │ │ + bcc 237838 <__cxa_atexit@plt+0x22b4ec> │ │ │ │ + ldr lr, [pc, #180] @ 237850 <__cxa_atexit@plt+0x22b504> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #164] @ 240a0c <__cxa_atexit@plt+0x2346c0> │ │ │ │ + ldr r8, [pc, #164] @ 237854 <__cxa_atexit@plt+0x22b508> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldm r5, {r0, lr} │ │ │ │ - ldr sl, [pc, #148] @ 240a10 <__cxa_atexit@plt+0x2346c4> │ │ │ │ + ldr sl, [pc, #148] @ 237858 <__cxa_atexit@plt+0x22b50c> │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r1, r3 │ │ │ │ str r8, [r1, #32]! │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #11 │ │ │ │ cmp lr, #10 │ │ │ │ - ble 2409d4 <__cxa_atexit@plt+0x234688> │ │ │ │ - ldr lr, [pc, #88] @ 240a14 <__cxa_atexit@plt+0x2346c8> │ │ │ │ + ble 23781c <__cxa_atexit@plt+0x22b4d0> │ │ │ │ + ldr lr, [pc, #88] @ 23785c <__cxa_atexit@plt+0x22b510> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - ldr lr, [pc, #64] @ 240a1c <__cxa_atexit@plt+0x2346d0> │ │ │ │ + ldr lr, [pc, #64] @ 237864 <__cxa_atexit@plt+0x22b518> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r2, #52] @ 0x34 │ │ │ │ add lr, r2, #56 @ 0x38 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 240a18 <__cxa_atexit@plt+0x2346cc> │ │ │ │ + ldr r3, [pc, #32] @ 237860 <__cxa_atexit@plt+0x22b514> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xffffd6e4 │ │ │ │ @ instruction: 0xffffd89c │ │ │ │ @ instruction: 0xffffd724 │ │ │ │ @ instruction: 0xffffdcec │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffda04 │ │ │ │ - smlatteq ip, r0, lr, r7 │ │ │ │ + tsteq sp, r8, lsl #20 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 240930 <__cxa_atexit@plt+0x2345e4> │ │ │ │ - smlabteq ip, r0, lr, r7 │ │ │ │ + b 237778 <__cxa_atexit@plt+0x22b42c> │ │ │ │ + smlatteq sp, r8, r9, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 240afc <__cxa_atexit@plt+0x2347b0> │ │ │ │ - ldr r2, [pc, #196] @ 240b28 <__cxa_atexit@plt+0x2347dc> │ │ │ │ + bhi 237944 <__cxa_atexit@plt+0x22b5f8> │ │ │ │ + ldr r2, [pc, #196] @ 237970 <__cxa_atexit@plt+0x22b624> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 240aec <__cxa_atexit@plt+0x2347a0> │ │ │ │ - ldr r7, [pc, #176] @ 240b2c <__cxa_atexit@plt+0x2347e0> │ │ │ │ + beq 237934 <__cxa_atexit@plt+0x22b5e8> │ │ │ │ + ldr r7, [pc, #176] @ 237974 <__cxa_atexit@plt+0x22b628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 240b08 <__cxa_atexit@plt+0x2347bc> │ │ │ │ - ldr r9, [pc, #152] @ 240b34 <__cxa_atexit@plt+0x2347e8> │ │ │ │ + bcc 237950 <__cxa_atexit@plt+0x22b604> │ │ │ │ + ldr r9, [pc, #152] @ 23797c <__cxa_atexit@plt+0x22b630> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #148] @ 240b38 <__cxa_atexit@plt+0x2347ec> │ │ │ │ + ldr lr, [pc, #148] @ 237980 <__cxa_atexit@plt+0x22b634> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #132] @ 240b3c <__cxa_atexit@plt+0x2347f0> │ │ │ │ + ldr sl, [pc, #132] @ 237984 <__cxa_atexit@plt+0x22b638> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ @@ -578028,140 +568702,140 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 240b30 <__cxa_atexit@plt+0x2347e4> │ │ │ │ + ldr r7, [pc, #32] @ 237978 <__cxa_atexit@plt+0x22b62c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq sp, r0, asr #19 │ │ │ │ - tsteq ip, r8, lsl pc │ │ │ │ + tsteq lr, r8, ror fp │ │ │ │ + tsteq sp, r0, asr #20 │ │ │ │ @ instruction: 0xffff6588 │ │ │ │ @ instruction: 0xffff68d8 │ │ │ │ @ instruction: 0xffff65cc │ │ │ │ - smlabteq ip, r0, sp, r7 │ │ │ │ + smlatteq sp, r8, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 240be8 <__cxa_atexit@plt+0x23489c> │ │ │ │ + ldr r7, [pc, #144] @ 237a30 <__cxa_atexit@plt+0x22b6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 240bc8 <__cxa_atexit@plt+0x23487c> │ │ │ │ - ldr r9, [pc, #116] @ 240bec <__cxa_atexit@plt+0x2348a0> │ │ │ │ + bcc 237a10 <__cxa_atexit@plt+0x22b6c4> │ │ │ │ + ldr r9, [pc, #116] @ 237a34 <__cxa_atexit@plt+0x22b6e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 240bf0 <__cxa_atexit@plt+0x2348a4> │ │ │ │ + ldr lr, [pc, #112] @ 237a38 <__cxa_atexit@plt+0x22b6ec> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [sl, #3] │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ - ldr sl, [pc, #96] @ 240bf4 <__cxa_atexit@plt+0x2348a8> │ │ │ │ + ldr sl, [pc, #96] @ 237a3c <__cxa_atexit@plt+0x22b6f0> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str sl, [r7, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44]! @ 0x2c │ │ │ │ sub r7, r3, #23 │ │ │ │ b 11547dc <__cxa_atexit@plt+0x1148490> │ │ │ │ - ldr r7, [pc, #40] @ 240bf8 <__cxa_atexit@plt+0x2348ac> │ │ │ │ + ldr r7, [pc, #40] @ 237a40 <__cxa_atexit@plt+0x22b6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, ror #17 │ │ │ │ + @ instruction: 0x011e5a9c │ │ │ │ @ instruction: 0xffff64ac │ │ │ │ @ instruction: 0xffff67fc │ │ │ │ @ instruction: 0xffff64f0 │ │ │ │ - tsteq ip, r8, asr lr │ │ │ │ - tsteq ip, r0, lsl #26 │ │ │ │ + smlabbeq sp, r0, r9, r0 │ │ │ │ + tsteq sp, r8, lsr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 240c5c <__cxa_atexit@plt+0x234910> │ │ │ │ - ldr r2, [pc, #68] @ 240c68 <__cxa_atexit@plt+0x23491c> │ │ │ │ + bhi 237aa4 <__cxa_atexit@plt+0x22b758> │ │ │ │ + ldr r2, [pc, #68] @ 237ab0 <__cxa_atexit@plt+0x22b764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 240c4c <__cxa_atexit@plt+0x234900> │ │ │ │ + beq 237a94 <__cxa_atexit@plt+0x22b748> │ │ │ │ ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 240c6c <__cxa_atexit@plt+0x234920> │ │ │ │ + ldr r7, [pc, #44] @ 237ab4 <__cxa_atexit@plt+0x22b768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 24a110 <__cxa_atexit@plt+0x23ddc4> │ │ │ │ + b 240f58 <__cxa_atexit@plt+0x234c0c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011dc7fc │ │ │ │ - @ instruction: 0x010c7c90 │ │ │ │ + @ instruction: 0x011e59b4 │ │ │ │ + @ instruction: 0x010d07b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 240c98 <__cxa_atexit@plt+0x23494c> │ │ │ │ + ldr r3, [pc, #16] @ 237ae0 <__cxa_atexit@plt+0x22b794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 24a110 <__cxa_atexit@plt+0x23ddc4> │ │ │ │ - @ instruction: 0x011dc7b4 │ │ │ │ - tsteq ip, r4, ror #24 │ │ │ │ + b 240f58 <__cxa_atexit@plt+0x234c0c> │ │ │ │ + tsteq lr, ip, ror #18 │ │ │ │ + smlabbeq sp, ip, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240d30 <__cxa_atexit@plt+0x2349e4> │ │ │ │ - ldr r2, [pc, #152] @ 240d58 <__cxa_atexit@plt+0x234a0c> │ │ │ │ + bhi 237b78 <__cxa_atexit@plt+0x22b82c> │ │ │ │ + ldr r2, [pc, #152] @ 237ba0 <__cxa_atexit@plt+0x22b854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 240d3c <__cxa_atexit@plt+0x2349f0> │ │ │ │ - ldr r7, [pc, #128] @ 240d60 <__cxa_atexit@plt+0x234a14> │ │ │ │ + bcc 237b84 <__cxa_atexit@plt+0x22b838> │ │ │ │ + ldr r7, [pc, #128] @ 237ba8 <__cxa_atexit@plt+0x22b85c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 240d64 <__cxa_atexit@plt+0x234a18> │ │ │ │ + ldr lr, [pc, #124] @ 237bac <__cxa_atexit@plt+0x22b860> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 240d68 <__cxa_atexit@plt+0x234a1c> │ │ │ │ + ldr r1, [pc, #120] @ 237bb0 <__cxa_atexit@plt+0x22b864> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 240d6c <__cxa_atexit@plt+0x234a20> │ │ │ │ + ldr r2, [pc, #104] @ 237bb4 <__cxa_atexit@plt+0x22b868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -578169,52 +568843,52 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 240d5c <__cxa_atexit@plt+0x234a10> │ │ │ │ + ldr r7, [pc, #24] @ 237ba4 <__cxa_atexit@plt+0x22b858> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dc6b0 │ │ │ │ - tsteq ip, ip, ror sp │ │ │ │ + tsteq lr, r8, ror #16 │ │ │ │ + smlatbeq sp, r4, r8, r0 │ │ │ │ andeq sl, r0, r4, lsl #18 │ │ │ │ @ instruction: 0x0000a7b8 │ │ │ │ andeq sl, r0, r8, asr #14 │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ - @ instruction: 0x010c7b90 │ │ │ │ + tsteq lr, r8, ror #17 │ │ │ │ + @ instruction: 0x010d06b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240e04 <__cxa_atexit@plt+0x234ab8> │ │ │ │ - ldr r2, [pc, #152] @ 240e2c <__cxa_atexit@plt+0x234ae0> │ │ │ │ + bhi 237c4c <__cxa_atexit@plt+0x22b900> │ │ │ │ + ldr r2, [pc, #152] @ 237c74 <__cxa_atexit@plt+0x22b928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 240e10 <__cxa_atexit@plt+0x234ac4> │ │ │ │ - ldr r7, [pc, #128] @ 240e34 <__cxa_atexit@plt+0x234ae8> │ │ │ │ + bcc 237c58 <__cxa_atexit@plt+0x22b90c> │ │ │ │ + ldr r7, [pc, #128] @ 237c7c <__cxa_atexit@plt+0x22b930> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 240e38 <__cxa_atexit@plt+0x234aec> │ │ │ │ + ldr lr, [pc, #124] @ 237c80 <__cxa_atexit@plt+0x22b934> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 240e3c <__cxa_atexit@plt+0x234af0> │ │ │ │ + ldr r1, [pc, #120] @ 237c84 <__cxa_atexit@plt+0x22b938> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 240e40 <__cxa_atexit@plt+0x234af4> │ │ │ │ + ldr r2, [pc, #104] @ 237c88 <__cxa_atexit@plt+0x22b93c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -578222,52 +568896,52 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 240e30 <__cxa_atexit@plt+0x234ae4> │ │ │ │ + ldr r7, [pc, #24] @ 237c78 <__cxa_atexit@plt+0x22b92c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dc5dc │ │ │ │ - smlatbeq ip, r8, fp, r7 │ │ │ │ + @ instruction: 0x011e5794 │ │ │ │ + ldrdeq r0, [sp, -r0] │ │ │ │ @ instruction: 0xfffe9770 │ │ │ │ @ instruction: 0xfffe96f4 │ │ │ │ @ instruction: 0xfffe9684 │ │ │ │ - tsteq sp, ip, asr r6 │ │ │ │ - @ instruction: 0x010c7abc │ │ │ │ + tsteq lr, r4, lsl r8 │ │ │ │ + smlatteq sp, r4, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240ed8 <__cxa_atexit@plt+0x234b8c> │ │ │ │ - ldr r2, [pc, #152] @ 240f00 <__cxa_atexit@plt+0x234bb4> │ │ │ │ + bhi 237d20 <__cxa_atexit@plt+0x22b9d4> │ │ │ │ + ldr r2, [pc, #152] @ 237d48 <__cxa_atexit@plt+0x22b9fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 240ee4 <__cxa_atexit@plt+0x234b98> │ │ │ │ - ldr r7, [pc, #128] @ 240f08 <__cxa_atexit@plt+0x234bbc> │ │ │ │ + bcc 237d2c <__cxa_atexit@plt+0x22b9e0> │ │ │ │ + ldr r7, [pc, #128] @ 237d50 <__cxa_atexit@plt+0x22ba04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 240f0c <__cxa_atexit@plt+0x234bc0> │ │ │ │ + ldr lr, [pc, #124] @ 237d54 <__cxa_atexit@plt+0x22ba08> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 240f10 <__cxa_atexit@plt+0x234bc4> │ │ │ │ + ldr r1, [pc, #120] @ 237d58 <__cxa_atexit@plt+0x22ba0c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #38 @ 0x26 │ │ │ │ sub r0, r3, #31 │ │ │ │ - ldr r2, [pc, #104] @ 240f14 <__cxa_atexit@plt+0x234bc8> │ │ │ │ + ldr r2, [pc, #104] @ 237d5c <__cxa_atexit@plt+0x22ba10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r9, r6, #16 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r8, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ @@ -578275,49 +568949,49 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 240f04 <__cxa_atexit@plt+0x234bb8> │ │ │ │ + ldr r7, [pc, #24] @ 237d4c <__cxa_atexit@plt+0x22ba00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #10 │ │ │ │ - tsteq ip, ip, asr #22 │ │ │ │ + tsteq lr, r0, asr #13 │ │ │ │ + tsteq sp, r4, ror r6 │ │ │ │ @ instruction: 0xffff794c │ │ │ │ @ instruction: 0xffff792c │ │ │ │ @ instruction: 0xffff78bc │ │ │ │ - tsteq sp, r8, lsl #11 │ │ │ │ - smlatteq ip, r8, r9, r7 │ │ │ │ + tsteq lr, r0, asr #14 │ │ │ │ + tsteq sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 240fac <__cxa_atexit@plt+0x234c60> │ │ │ │ - ldr r2, [pc, #152] @ 240fd4 <__cxa_atexit@plt+0x234c88> │ │ │ │ + bhi 237df4 <__cxa_atexit@plt+0x22baa8> │ │ │ │ + ldr r2, [pc, #152] @ 237e1c <__cxa_atexit@plt+0x22bad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 240fb8 <__cxa_atexit@plt+0x234c6c> │ │ │ │ - ldr r7, [pc, #128] @ 240fdc <__cxa_atexit@plt+0x234c90> │ │ │ │ + bcc 237e00 <__cxa_atexit@plt+0x22bab4> │ │ │ │ + ldr r7, [pc, #128] @ 237e24 <__cxa_atexit@plt+0x22bad8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 240fe0 <__cxa_atexit@plt+0x234c94> │ │ │ │ + ldr lr, [pc, #124] @ 237e28 <__cxa_atexit@plt+0x22badc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 240fe4 <__cxa_atexit@plt+0x234c98> │ │ │ │ + ldr r1, [pc, #120] @ 237e2c <__cxa_atexit@plt+0x22bae0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ 240fe8 <__cxa_atexit@plt+0x234c9c> │ │ │ │ + ldr r0, [pc, #116] @ 237e30 <__cxa_atexit@plt+0x22bae4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #42 @ 0x2a │ │ │ │ sub r2, r3, #34 @ 0x22 │ │ │ │ str r0, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ stmdb r6, {r1, r8} │ │ │ │ @@ -578328,815 +569002,815 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ b 1152c14 <__cxa_atexit@plt+0x11468c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 240fd8 <__cxa_atexit@plt+0x234c8c> │ │ │ │ + ldr r7, [pc, #24] @ 237e20 <__cxa_atexit@plt+0x22bad4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr r4 │ │ │ │ - smlabteq ip, r0, sl, r7 │ │ │ │ + tsteq lr, ip, ror #11 │ │ │ │ + smlatteq sp, r8, r5, r0 │ │ │ │ andeq r6, r0, r8, lsl #25 │ │ │ │ @ instruction: 0x000075b4 │ │ │ │ andeq r6, r0, r8, ror #21 │ │ │ │ andeq r6, r0, ip, lsr #17 │ │ │ │ - tsteq ip, r4, lsl r9 │ │ │ │ + tsteq sp, ip, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241020 <__cxa_atexit@plt+0x234cd4> │ │ │ │ + bhi 237e68 <__cxa_atexit@plt+0x22bb1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 241028 <__cxa_atexit@plt+0x234cdc> │ │ │ │ + ldr r2, [pc, #24] @ 237e70 <__cxa_atexit@plt+0x22bb24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 22a2dc <__cxa_atexit@plt+0x21df90> │ │ │ │ + b 221124 <__cxa_atexit@plt+0x214dd8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror #6 │ │ │ │ - ldrdeq r7, [ip, -r4] │ │ │ │ + tsteq lr, r8, lsl r5 │ │ │ │ + strdeq r0, [sp, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 2410ec <__cxa_atexit@plt+0x234da0> │ │ │ │ - ldr r3, [pc, #208] @ 24111c <__cxa_atexit@plt+0x234dd0> │ │ │ │ + bhi 237f34 <__cxa_atexit@plt+0x22bbe8> │ │ │ │ + ldr r3, [pc, #208] @ 237f64 <__cxa_atexit@plt+0x22bc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2410f4 <__cxa_atexit@plt+0x234da8> │ │ │ │ + bhi 237f3c <__cxa_atexit@plt+0x22bbf0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 2410fc <__cxa_atexit@plt+0x234db0> │ │ │ │ - ldr r1, [pc, #172] @ 241124 <__cxa_atexit@plt+0x234dd8> │ │ │ │ + bcc 237f44 <__cxa_atexit@plt+0x22bbf8> │ │ │ │ + ldr r1, [pc, #172] @ 237f6c <__cxa_atexit@plt+0x22bc20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #168] @ 241128 <__cxa_atexit@plt+0x234ddc> │ │ │ │ + ldr r9, [pc, #168] @ 237f70 <__cxa_atexit@plt+0x22bc24> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #164] @ 24112c <__cxa_atexit@plt+0x234de0> │ │ │ │ + ldr ip, [pc, #164] @ 237f74 <__cxa_atexit@plt+0x22bc28> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r0, [pc, #160] @ 241130 <__cxa_atexit@plt+0x234de4> │ │ │ │ + ldr r0, [pc, #160] @ 237f78 <__cxa_atexit@plt+0x22bc2c> │ │ │ │ add r0, pc, r0 │ │ │ │ sub sl, r3, #26 │ │ │ │ sub lr, r3, #34 @ 0x22 │ │ │ │ str r1, [r6, #20]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str ip, [r6, #-16] │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r9, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r1, #12]! │ │ │ │ - ldr r0, [pc, #112] @ 241134 <__cxa_atexit@plt+0x234de8> │ │ │ │ + ldr r0, [pc, #112] @ 237f7c <__cxa_atexit@plt+0x22bc30> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ b f4ab60 <__cxa_atexit@plt+0xf3e814> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 241104 <__cxa_atexit@plt+0x234db8> │ │ │ │ + b 237f4c <__cxa_atexit@plt+0x22bc00> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 241120 <__cxa_atexit@plt+0x234dd4> │ │ │ │ + ldr r7, [pc, #20] @ 237f68 <__cxa_atexit@plt+0x22bc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #6 │ │ │ │ - tsteq ip, ip, ror #18 │ │ │ │ + @ instruction: 0x011e54dc │ │ │ │ + @ instruction: 0x010d0494 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r6, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241178 <__cxa_atexit@plt+0x234e2c> │ │ │ │ + bhi 237fc0 <__cxa_atexit@plt+0x22bc74> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 241180 <__cxa_atexit@plt+0x234e34> │ │ │ │ + ldr r1, [pc, #36] @ 237fc8 <__cxa_atexit@plt+0x22bc7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 241184 <__cxa_atexit@plt+0x234e38> │ │ │ │ + ldr r7, [pc, #28] @ 237fcc <__cxa_atexit@plt+0x22bc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ - tsteq sp, ip, lsl #4 │ │ │ │ + tsteq lr, ip, asr #7 │ │ │ │ + tsteq lr, r4, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2411d8 <__cxa_atexit@plt+0x234e8c> │ │ │ │ + bhi 238020 <__cxa_atexit@plt+0x22bcd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2411e0 <__cxa_atexit@plt+0x234e94> │ │ │ │ + ldr lr, [pc, #52] @ 238028 <__cxa_atexit@plt+0x22bcdc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2411e4 <__cxa_atexit@plt+0x234e98> │ │ │ │ + ldr r0, [pc, #48] @ 23802c <__cxa_atexit@plt+0x22bce0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2411e8 <__cxa_atexit@plt+0x234e9c> │ │ │ │ + ldr r1, [pc, #40] @ 238030 <__cxa_atexit@plt+0x22bce4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr #3 │ │ │ │ - tsteq sp, r0, asr #3 │ │ │ │ - tsteq sp, ip, ror #4 │ │ │ │ + tsteq lr, ip, ror r3 │ │ │ │ + tsteq lr, r8, ror r3 │ │ │ │ + tsteq lr, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241220 <__cxa_atexit@plt+0x234ed4> │ │ │ │ + bhi 238068 <__cxa_atexit@plt+0x22bd1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 241228 <__cxa_atexit@plt+0x234edc> │ │ │ │ + ldr r1, [pc, #24] @ 238070 <__cxa_atexit@plt+0x22bd24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror #2 │ │ │ │ + tsteq lr, r8, lsl r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2412b0 <__cxa_atexit@plt+0x234f64> │ │ │ │ + bhi 2380f8 <__cxa_atexit@plt+0x22bdac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2412b8 <__cxa_atexit@plt+0x234f6c> │ │ │ │ - ldr r1, [pc, #108] @ 2412cc <__cxa_atexit@plt+0x234f80> │ │ │ │ + bcc 238100 <__cxa_atexit@plt+0x22bdb4> │ │ │ │ + ldr r1, [pc, #108] @ 238114 <__cxa_atexit@plt+0x22bdc8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 2412d0 <__cxa_atexit@plt+0x234f84> │ │ │ │ + ldr r0, [pc, #104] @ 238118 <__cxa_atexit@plt+0x22bdcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2412d4 <__cxa_atexit@plt+0x234f88> │ │ │ │ + ldr r1, [pc, #76] @ 23811c <__cxa_atexit@plt+0x22bdd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2412d8 <__cxa_atexit@plt+0x234f8c> │ │ │ │ + ldr lr, [pc, #68] @ 238120 <__cxa_atexit@plt+0x22bdd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 2412c0 <__cxa_atexit@plt+0x234f74> │ │ │ │ + b 238108 <__cxa_atexit@plt+0x22bdbc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r8, lsl #2 │ │ │ │ - ldrsheq ip, [sp, -r4] │ │ │ │ - ldrsbeq ip, [sp, -r8] │ │ │ │ + tsteq lr, r0, asr #5 │ │ │ │ + tsteq lr, ip, lsr #5 │ │ │ │ + @ instruction: 0x011e5290 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 241368 <__cxa_atexit@plt+0x23501c> │ │ │ │ + bhi 2381b0 <__cxa_atexit@plt+0x22be64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241370 <__cxa_atexit@plt+0x235024> │ │ │ │ - ldr lr, [pc, #116] @ 241384 <__cxa_atexit@plt+0x235038> │ │ │ │ + bcc 2381b8 <__cxa_atexit@plt+0x22be6c> │ │ │ │ + ldr lr, [pc, #116] @ 2381cc <__cxa_atexit@plt+0x22be80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 241388 <__cxa_atexit@plt+0x23503c> │ │ │ │ + ldr r0, [pc, #112] @ 2381d0 <__cxa_atexit@plt+0x22be84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 24138c <__cxa_atexit@plt+0x235040> │ │ │ │ + ldr r0, [pc, #80] @ 2381d4 <__cxa_atexit@plt+0x22be88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 241390 <__cxa_atexit@plt+0x235044> │ │ │ │ + ldr lr, [pc, #72] @ 2381d8 <__cxa_atexit@plt+0x22be8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 241378 <__cxa_atexit@plt+0x23502c> │ │ │ │ + b 2381c0 <__cxa_atexit@plt+0x22be74> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq sp, r8, asr r0 │ │ │ │ - tsteq sp, r0, asr #32 │ │ │ │ - tsteq sp, r4, lsr #32 │ │ │ │ - tsteq ip, r8, lsr r5 │ │ │ │ + tsteq lr, r0, lsl r2 │ │ │ │ + @ instruction: 0x011e51f8 │ │ │ │ + @ instruction: 0x011e51dc │ │ │ │ + tsteq sp, r0, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 241478 <__cxa_atexit@plt+0x23512c> │ │ │ │ - ldr lr, [pc, #220] @ 241494 <__cxa_atexit@plt+0x235148> │ │ │ │ + bhi 2382c0 <__cxa_atexit@plt+0x22bf74> │ │ │ │ + ldr lr, [pc, #220] @ 2382dc <__cxa_atexit@plt+0x22bf90> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 24146c <__cxa_atexit@plt+0x235120> │ │ │ │ + beq 2382b4 <__cxa_atexit@plt+0x22bf68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 241480 <__cxa_atexit@plt+0x235134> │ │ │ │ + bcc 2382c8 <__cxa_atexit@plt+0x22bf7c> │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r1, r3, #6 │ │ │ │ ldr ip, [r5, #-12] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r1, [r5] │ │ │ │ - ldr r1, [pc, #112] @ 241498 <__cxa_atexit@plt+0x23514c> │ │ │ │ + ldr r1, [pc, #112] @ 2382e0 <__cxa_atexit@plt+0x22bf94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 24149c <__cxa_atexit@plt+0x235150> │ │ │ │ + ldr r1, [pc, #104] @ 2382e4 <__cxa_atexit@plt+0x22bf98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str ip, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ - ldr r2, [pc, #76] @ 2414a0 <__cxa_atexit@plt+0x235154> │ │ │ │ + ldr r2, [pc, #76] @ 2382e8 <__cxa_atexit@plt+0x22bf9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - tsteq sp, r8, asr #30 │ │ │ │ - tsteq sp, r8, lsl pc │ │ │ │ - tsteq ip, ip, lsr #8 │ │ │ │ + tsteq lr, r0, lsl #2 │ │ │ │ + ldrsbeq r5, [lr, -r0] │ │ │ │ + tstpeq ip, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24153c <__cxa_atexit@plt+0x2351f0> │ │ │ │ + bcc 238384 <__cxa_atexit@plt+0x22c038> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #16]! │ │ │ │ sub r1, r6, #6 │ │ │ │ ldr ip, [r5, #-12] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - ldr r1, [pc, #80] @ 241548 <__cxa_atexit@plt+0x2351fc> │ │ │ │ + ldr r1, [pc, #80] @ 238390 <__cxa_atexit@plt+0x22c044> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 24154c <__cxa_atexit@plt+0x235200> │ │ │ │ + ldr r1, [pc, #72] @ 238394 <__cxa_atexit@plt+0x22c048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #64] @ 241550 <__cxa_atexit@plt+0x235204> │ │ │ │ + ldr lr, [pc, #64] @ 238398 <__cxa_atexit@plt+0x22c04c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str fp, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ mov r8, #11 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq sp, r8, ror lr │ │ │ │ - tsteq sp, ip, asr lr │ │ │ │ - tsteq ip, ip, ror r3 │ │ │ │ + tsteq lr, r0, lsr r0 │ │ │ │ + tsteq lr, r4, lsl r0 │ │ │ │ + smlatbeq ip, r4, lr, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 2413a4 <__cxa_atexit@plt+0x235058> │ │ │ │ - tsteq ip, r0, ror #6 │ │ │ │ + b 2381ec <__cxa_atexit@plt+0x22bea0> │ │ │ │ + smlabbeq ip, r8, lr, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2415b8 <__cxa_atexit@plt+0x23526c> │ │ │ │ - ldr r2, [pc, #48] @ 2415c8 <__cxa_atexit@plt+0x23527c> │ │ │ │ + bcc 238400 <__cxa_atexit@plt+0x22c0b4> │ │ │ │ + ldr r2, [pc, #48] @ 238410 <__cxa_atexit@plt+0x22c0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 2415cc <__cxa_atexit@plt+0x235280> │ │ │ │ + ldr r3, [pc, #44] @ 238414 <__cxa_atexit@plt+0x22c0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - rscseq sp, r3, r5, lsr r0 │ │ │ │ - mrseq r7, LR_mon │ │ │ │ + rscseq r6, r4, r0, ror #1 │ │ │ │ + tstpeq ip, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24161c <__cxa_atexit@plt+0x2352d0> │ │ │ │ - ldr r1, [pc, #52] @ 24162c <__cxa_atexit@plt+0x2352e0> │ │ │ │ + bcc 238464 <__cxa_atexit@plt+0x22c118> │ │ │ │ + ldr r1, [pc, #52] @ 238474 <__cxa_atexit@plt+0x22c128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 241630 <__cxa_atexit@plt+0x2352e4> │ │ │ │ + ldr r0, [pc, #36] @ 238478 <__cxa_atexit@plt+0x22c12c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 2413a4 <__cxa_atexit@plt+0x235058> │ │ │ │ + b 2381ec <__cxa_atexit@plt+0x22bea0> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror sp │ │ │ │ - tsteq sp, r0, ror #26 │ │ │ │ - @ instruction: 0x010c729c │ │ │ │ + tsteq lr, r8, lsr #30 │ │ │ │ + tsteq lr, r8, lsl pc │ │ │ │ + smlabteq ip, r4, sp, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241698 <__cxa_atexit@plt+0x23534c> │ │ │ │ + bhi 2384e0 <__cxa_atexit@plt+0x22c194> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2416a4 <__cxa_atexit@plt+0x235358> │ │ │ │ - ldr r2, [pc, #76] @ 2416b4 <__cxa_atexit@plt+0x235368> │ │ │ │ + bcc 2384ec <__cxa_atexit@plt+0x22c1a0> │ │ │ │ + ldr r2, [pc, #76] @ 2384fc <__cxa_atexit@plt+0x22c1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2416b8 <__cxa_atexit@plt+0x23536c> │ │ │ │ + ldr r1, [pc, #72] @ 238500 <__cxa_atexit@plt+0x22c1b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2416bc <__cxa_atexit@plt+0x235370> │ │ │ │ + ldr r8, [pc, #56] @ 238504 <__cxa_atexit@plt+0x22c1b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq sp, r0, lsl #26 │ │ │ │ - rscseq ip, r3, r1, asr pc │ │ │ │ - tsteq ip, ip, lsl #4 │ │ │ │ + @ instruction: 0x011e4eb8 │ │ │ │ + ldrshteq r5, [r4], #252 @ 0xfc │ │ │ │ + tstpeq ip, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 241728 <__cxa_atexit@plt+0x2353dc> │ │ │ │ - ldr r2, [pc, #76] @ 241738 <__cxa_atexit@plt+0x2353ec> │ │ │ │ + bcc 238570 <__cxa_atexit@plt+0x22c224> │ │ │ │ + ldr r2, [pc, #76] @ 238580 <__cxa_atexit@plt+0x22c234> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 24173c <__cxa_atexit@plt+0x2353f0> │ │ │ │ + ldr r1, [pc, #72] @ 238584 <__cxa_atexit@plt+0x22c238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 241740 <__cxa_atexit@plt+0x2353f4> │ │ │ │ + ldr r2, [pc, #52] @ 238588 <__cxa_atexit@plt+0x22c23c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq sp, ip, lsl #25 │ │ │ │ - tsteq sp, r0, ror #24 │ │ │ │ + tsteq lr, r4, asr #28 │ │ │ │ + tsteq lr, r8, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241784 <__cxa_atexit@plt+0x235438> │ │ │ │ + bhi 2385cc <__cxa_atexit@plt+0x22c280> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 24178c <__cxa_atexit@plt+0x235440> │ │ │ │ + ldr r1, [pc, #36] @ 2385d4 <__cxa_atexit@plt+0x22c288> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 241790 <__cxa_atexit@plt+0x235444> │ │ │ │ + ldr r7, [pc, #28] @ 2385d8 <__cxa_atexit@plt+0x22c28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #24 │ │ │ │ - tsteq sp, r0, lsl #24 │ │ │ │ + tsteq lr, r0, asr #27 │ │ │ │ + @ instruction: 0x011e4db8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2417d4 <__cxa_atexit@plt+0x235488> │ │ │ │ + bhi 23861c <__cxa_atexit@plt+0x22c2d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2417dc <__cxa_atexit@plt+0x235490> │ │ │ │ + ldr r1, [pc, #36] @ 238624 <__cxa_atexit@plt+0x22c2d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2417e0 <__cxa_atexit@plt+0x235494> │ │ │ │ + ldr r7, [pc, #28] @ 238628 <__cxa_atexit@plt+0x22c2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dbbb8 │ │ │ │ - @ instruction: 0x011dbbb0 │ │ │ │ + tsteq lr, r0, ror sp │ │ │ │ + tsteq lr, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241834 <__cxa_atexit@plt+0x2354e8> │ │ │ │ + bhi 23867c <__cxa_atexit@plt+0x22c330> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 24183c <__cxa_atexit@plt+0x2354f0> │ │ │ │ + ldr lr, [pc, #52] @ 238684 <__cxa_atexit@plt+0x22c338> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 241840 <__cxa_atexit@plt+0x2354f4> │ │ │ │ + ldr r0, [pc, #48] @ 238688 <__cxa_atexit@plt+0x22c33c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 241844 <__cxa_atexit@plt+0x2354f8> │ │ │ │ + ldr r1, [pc, #40] @ 23868c <__cxa_atexit@plt+0x22c340> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror #22 │ │ │ │ - tsteq sp, r4, ror #22 │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ + tsteq lr, r0, lsr #26 │ │ │ │ + tsteq lr, ip, lsl sp │ │ │ │ + tsteq lr, r8, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24187c <__cxa_atexit@plt+0x235530> │ │ │ │ + bhi 2386c4 <__cxa_atexit@plt+0x22c378> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 241884 <__cxa_atexit@plt+0x235538> │ │ │ │ + ldr r1, [pc, #24] @ 2386cc <__cxa_atexit@plt+0x22c380> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl #22 │ │ │ │ + @ instruction: 0x011e4cbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 241908 <__cxa_atexit@plt+0x2355bc> │ │ │ │ + bhi 238750 <__cxa_atexit@plt+0x22c404> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241910 <__cxa_atexit@plt+0x2355c4> │ │ │ │ - ldr r1, [pc, #104] @ 241924 <__cxa_atexit@plt+0x2355d8> │ │ │ │ + bcc 238758 <__cxa_atexit@plt+0x22c40c> │ │ │ │ + ldr r1, [pc, #104] @ 23876c <__cxa_atexit@plt+0x22c420> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 241928 <__cxa_atexit@plt+0x2355dc> │ │ │ │ + ldr r0, [pc, #100] @ 238770 <__cxa_atexit@plt+0x22c424> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 24192c <__cxa_atexit@plt+0x2355e0> │ │ │ │ + ldr r1, [pc, #76] @ 238774 <__cxa_atexit@plt+0x22c428> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 241930 <__cxa_atexit@plt+0x2355e4> │ │ │ │ + ldr lr, [pc, #68] @ 238778 <__cxa_atexit@plt+0x22c42c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 241918 <__cxa_atexit@plt+0x2355cc> │ │ │ │ + b 238760 <__cxa_atexit@plt+0x22c414> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, ip, lsr #21 │ │ │ │ - @ instruction: 0x011dba9c │ │ │ │ - tsteq sp, r0, lsl #21 │ │ │ │ + tsteq lr, r4, ror #24 │ │ │ │ + tsteq lr, r4, asr ip │ │ │ │ + tsteq lr, r8, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2419a0 <__cxa_atexit@plt+0x235654> │ │ │ │ - ldr lr, [pc, #88] @ 2419b0 <__cxa_atexit@plt+0x235664> │ │ │ │ + bcc 2387e8 <__cxa_atexit@plt+0x22c49c> │ │ │ │ + ldr lr, [pc, #88] @ 2387f8 <__cxa_atexit@plt+0x22c4ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 2419b4 <__cxa_atexit@plt+0x235668> │ │ │ │ + ldr r0, [pc, #64] @ 2387fc <__cxa_atexit@plt+0x22c4b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 2419b8 <__cxa_atexit@plt+0x23566c> │ │ │ │ + ldr lr, [pc, #56] @ 238800 <__cxa_atexit@plt+0x22c4b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r8, lsl #20 │ │ │ │ - tsteq sp, ip, ror #19 │ │ │ │ + tsteq lr, r0, asr #23 │ │ │ │ + tsteq lr, r4, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 241a14 <__cxa_atexit@plt+0x2356c8> │ │ │ │ - ldr r2, [pc, #64] @ 241a24 <__cxa_atexit@plt+0x2356d8> │ │ │ │ + bcc 23885c <__cxa_atexit@plt+0x22c510> │ │ │ │ + ldr r2, [pc, #64] @ 23886c <__cxa_atexit@plt+0x22c520> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 241a28 <__cxa_atexit@plt+0x2356dc> │ │ │ │ + ldr lr, [pc, #48] @ 238870 <__cxa_atexit@plt+0x22c524> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq ip, r3, r7, ror #17 │ │ │ │ + smlalseq r5, r4, r2, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 241a90 <__cxa_atexit@plt+0x235744> │ │ │ │ + bhi 2388d8 <__cxa_atexit@plt+0x22c58c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241a9c <__cxa_atexit@plt+0x235750> │ │ │ │ - ldr r1, [pc, #80] @ 241aac <__cxa_atexit@plt+0x235760> │ │ │ │ + bcc 2388e4 <__cxa_atexit@plt+0x22c598> │ │ │ │ + ldr r1, [pc, #80] @ 2388f4 <__cxa_atexit@plt+0x22c5a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 241ab0 <__cxa_atexit@plt+0x235764> │ │ │ │ + ldr r5, [pc, #72] @ 2388f8 <__cxa_atexit@plt+0x22c5ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 241ab4 <__cxa_atexit@plt+0x235768> │ │ │ │ + ldr r0, [pc, #56] @ 2388fc <__cxa_atexit@plt+0x22c5b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsl r9 │ │ │ │ - tsteq sp, r0, lsl #18 │ │ │ │ - @ instruction: 0x011db8f0 │ │ │ │ + tsteq lr, ip, asr #21 │ │ │ │ + @ instruction: 0x011e4ab8 │ │ │ │ + tsteq lr, r8, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 241b38 <__cxa_atexit@plt+0x2357ec> │ │ │ │ + bhi 238980 <__cxa_atexit@plt+0x22c634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241b40 <__cxa_atexit@plt+0x2357f4> │ │ │ │ - ldr r1, [pc, #104] @ 241b54 <__cxa_atexit@plt+0x235808> │ │ │ │ + bcc 238988 <__cxa_atexit@plt+0x22c63c> │ │ │ │ + ldr r1, [pc, #104] @ 23899c <__cxa_atexit@plt+0x22c650> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 241b58 <__cxa_atexit@plt+0x23580c> │ │ │ │ + ldr r0, [pc, #100] @ 2389a0 <__cxa_atexit@plt+0x22c654> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 241b5c <__cxa_atexit@plt+0x235810> │ │ │ │ + ldr r1, [pc, #76] @ 2389a4 <__cxa_atexit@plt+0x22c658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 241b60 <__cxa_atexit@plt+0x235814> │ │ │ │ + ldr lr, [pc, #68] @ 2389a8 <__cxa_atexit@plt+0x22c65c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 241b48 <__cxa_atexit@plt+0x2357fc> │ │ │ │ + b 238990 <__cxa_atexit@plt+0x22c644> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, ror r8 │ │ │ │ - tsteq sp, ip, ror #16 │ │ │ │ - tsteq sp, r0, asr r8 │ │ │ │ + tsteq lr, r4, lsr sl │ │ │ │ + tsteq lr, r4, lsr #20 │ │ │ │ + tsteq lr, r8, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 241bd0 <__cxa_atexit@plt+0x235884> │ │ │ │ - ldr lr, [pc, #88] @ 241be0 <__cxa_atexit@plt+0x235894> │ │ │ │ + bcc 238a18 <__cxa_atexit@plt+0x22c6cc> │ │ │ │ + ldr lr, [pc, #88] @ 238a28 <__cxa_atexit@plt+0x22c6dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 241be4 <__cxa_atexit@plt+0x235898> │ │ │ │ + ldr r0, [pc, #64] @ 238a2c <__cxa_atexit@plt+0x22c6e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 241be8 <__cxa_atexit@plt+0x23589c> │ │ │ │ + ldr lr, [pc, #56] @ 238a30 <__cxa_atexit@plt+0x22c6e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011db7d8 │ │ │ │ - @ instruction: 0x011db7bc │ │ │ │ + @ instruction: 0x011e4990 │ │ │ │ + tsteq lr, r4, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241c5c <__cxa_atexit@plt+0x235910> │ │ │ │ + bhi 238aa4 <__cxa_atexit@plt+0x22c758> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 241c68 <__cxa_atexit@plt+0x23591c> │ │ │ │ - ldr lr, [pc, #92] @ 241c78 <__cxa_atexit@plt+0x23592c> │ │ │ │ + bcc 238ab0 <__cxa_atexit@plt+0x22c764> │ │ │ │ + ldr lr, [pc, #92] @ 238ac0 <__cxa_atexit@plt+0x22c774> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 241c7c <__cxa_atexit@plt+0x235930> │ │ │ │ + ldr r1, [pc, #88] @ 238ac4 <__cxa_atexit@plt+0x22c778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 241c80 <__cxa_atexit@plt+0x235934> │ │ │ │ + ldr r8, [pc, #64] @ 238ac8 <__cxa_atexit@plt+0x22c77c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -579145,519 +569819,519 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, ip, asr #14 │ │ │ │ - smlalseq ip, r3, pc, r6 @ │ │ │ │ + tsteq lr, r4, lsl #18 │ │ │ │ + rscseq r5, r4, sl, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 241cf4 <__cxa_atexit@plt+0x2359a8> │ │ │ │ - ldr lr, [pc, #88] @ 241d04 <__cxa_atexit@plt+0x2359b8> │ │ │ │ + bcc 238b3c <__cxa_atexit@plt+0x22c7f0> │ │ │ │ + ldr lr, [pc, #88] @ 238b4c <__cxa_atexit@plt+0x22c800> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 241d08 <__cxa_atexit@plt+0x2359bc> │ │ │ │ + ldr r1, [pc, #84] @ 238b50 <__cxa_atexit@plt+0x22c804> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 241d0c <__cxa_atexit@plt+0x2359c0> │ │ │ │ + ldr lr, [pc, #56] @ 238b54 <__cxa_atexit@plt+0x22c808> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, asr #13 │ │ │ │ - @ instruction: 0x011db698 │ │ │ │ + tsteq lr, r4, lsl #17 │ │ │ │ + tsteq lr, r0, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241d50 <__cxa_atexit@plt+0x235a04> │ │ │ │ + bhi 238b98 <__cxa_atexit@plt+0x22c84c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 241d58 <__cxa_atexit@plt+0x235a0c> │ │ │ │ + ldr r1, [pc, #36] @ 238ba0 <__cxa_atexit@plt+0x22c854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 241d5c <__cxa_atexit@plt+0x235a10> │ │ │ │ + ldr r7, [pc, #28] @ 238ba4 <__cxa_atexit@plt+0x22c858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsr r6 │ │ │ │ - tsteq sp, r4, lsr r6 │ │ │ │ + @ instruction: 0x011e47f4 │ │ │ │ + tsteq lr, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241da0 <__cxa_atexit@plt+0x235a54> │ │ │ │ + bhi 238be8 <__cxa_atexit@plt+0x22c89c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 241da8 <__cxa_atexit@plt+0x235a5c> │ │ │ │ + ldr r1, [pc, #36] @ 238bf0 <__cxa_atexit@plt+0x22c8a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 241dac <__cxa_atexit@plt+0x235a60> │ │ │ │ + ldr r7, [pc, #28] @ 238bf4 <__cxa_atexit@plt+0x22c8a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, ror #11 │ │ │ │ - tsteq sp, r4, ror #11 │ │ │ │ + tsteq lr, r4, lsr #15 │ │ │ │ + @ instruction: 0x011e479c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241df0 <__cxa_atexit@plt+0x235aa4> │ │ │ │ + bhi 238c38 <__cxa_atexit@plt+0x22c8ec> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 241df8 <__cxa_atexit@plt+0x235aac> │ │ │ │ + ldr r1, [pc, #36] @ 238c40 <__cxa_atexit@plt+0x22c8f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 241dfc <__cxa_atexit@plt+0x235ab0> │ │ │ │ + ldr r7, [pc, #28] @ 238c44 <__cxa_atexit@plt+0x22c8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011db59c │ │ │ │ - @ instruction: 0x011db594 │ │ │ │ + tsteq lr, r4, asr r7 │ │ │ │ + tsteq lr, ip, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241e50 <__cxa_atexit@plt+0x235b04> │ │ │ │ + bhi 238c98 <__cxa_atexit@plt+0x22c94c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 241e58 <__cxa_atexit@plt+0x235b0c> │ │ │ │ + ldr lr, [pc, #52] @ 238ca0 <__cxa_atexit@plt+0x22c954> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 241e5c <__cxa_atexit@plt+0x235b10> │ │ │ │ + ldr r0, [pc, #48] @ 238ca4 <__cxa_atexit@plt+0x22c958> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 241e60 <__cxa_atexit@plt+0x235b14> │ │ │ │ + ldr r1, [pc, #40] @ 238ca8 <__cxa_atexit@plt+0x22c95c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, asr #10 │ │ │ │ - tsteq sp, r8, asr #10 │ │ │ │ - @ instruction: 0x011db5f4 │ │ │ │ + tsteq lr, r4, lsl #14 │ │ │ │ + tsteq lr, r0, lsl #14 │ │ │ │ + tsteq lr, ip, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 241e98 <__cxa_atexit@plt+0x235b4c> │ │ │ │ + bhi 238ce0 <__cxa_atexit@plt+0x22c994> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 241ea0 <__cxa_atexit@plt+0x235b54> │ │ │ │ + ldr r1, [pc, #24] @ 238ce8 <__cxa_atexit@plt+0x22c99c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror #9 │ │ │ │ + tsteq lr, r0, lsr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 241f24 <__cxa_atexit@plt+0x235bd8> │ │ │ │ + bhi 238d6c <__cxa_atexit@plt+0x22ca20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241f2c <__cxa_atexit@plt+0x235be0> │ │ │ │ - ldr r1, [pc, #104] @ 241f40 <__cxa_atexit@plt+0x235bf4> │ │ │ │ + bcc 238d74 <__cxa_atexit@plt+0x22ca28> │ │ │ │ + ldr r1, [pc, #104] @ 238d88 <__cxa_atexit@plt+0x22ca3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 241f44 <__cxa_atexit@plt+0x235bf8> │ │ │ │ + ldr r0, [pc, #100] @ 238d8c <__cxa_atexit@plt+0x22ca40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 241f48 <__cxa_atexit@plt+0x235bfc> │ │ │ │ + ldr r1, [pc, #76] @ 238d90 <__cxa_atexit@plt+0x22ca44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 241f4c <__cxa_atexit@plt+0x235c00> │ │ │ │ + ldr lr, [pc, #68] @ 238d94 <__cxa_atexit@plt+0x22ca48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 241f34 <__cxa_atexit@plt+0x235be8> │ │ │ │ + b 238d7c <__cxa_atexit@plt+0x22ca30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x011db490 │ │ │ │ - tsteq sp, r0, lsl #9 │ │ │ │ - tsteq sp, r4, ror #8 │ │ │ │ + tsteq lr, r8, asr #12 │ │ │ │ + tsteq lr, r8, lsr r6 │ │ │ │ + tsteq lr, ip, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 241fd8 <__cxa_atexit@plt+0x235c8c> │ │ │ │ + bhi 238e20 <__cxa_atexit@plt+0x22cad4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 241fe0 <__cxa_atexit@plt+0x235c94> │ │ │ │ - ldr lr, [pc, #112] @ 241ff4 <__cxa_atexit@plt+0x235ca8> │ │ │ │ + bcc 238e28 <__cxa_atexit@plt+0x22cadc> │ │ │ │ + ldr lr, [pc, #112] @ 238e3c <__cxa_atexit@plt+0x22caf0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 241ff8 <__cxa_atexit@plt+0x235cac> │ │ │ │ + ldr r0, [pc, #108] @ 238e40 <__cxa_atexit@plt+0x22caf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 241ffc <__cxa_atexit@plt+0x235cb0> │ │ │ │ + ldr r0, [pc, #80] @ 238e44 <__cxa_atexit@plt+0x22caf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 242000 <__cxa_atexit@plt+0x235cb4> │ │ │ │ + ldr lr, [pc, #72] @ 238e48 <__cxa_atexit@plt+0x22cafc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 241fe8 <__cxa_atexit@plt+0x235c9c> │ │ │ │ + b 238e30 <__cxa_atexit@plt+0x22cae4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq sp, r4, ror #7 │ │ │ │ - @ instruction: 0x011db3d0 │ │ │ │ - @ instruction: 0x011db3b4 │ │ │ │ + @ instruction: 0x011e459c │ │ │ │ + tsteq lr, r8, lsl #11 │ │ │ │ + tsteq lr, ip, ror #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242074 <__cxa_atexit@plt+0x235d28> │ │ │ │ - ldr lr, [pc, #92] @ 242084 <__cxa_atexit@plt+0x235d38> │ │ │ │ + bcc 238ebc <__cxa_atexit@plt+0x22cb70> │ │ │ │ + ldr lr, [pc, #92] @ 238ecc <__cxa_atexit@plt+0x22cb80> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 242088 <__cxa_atexit@plt+0x235d3c> │ │ │ │ + ldr r0, [pc, #64] @ 238ed0 <__cxa_atexit@plt+0x22cb84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 24208c <__cxa_atexit@plt+0x235d40> │ │ │ │ + ldr lr, [pc, #56] @ 238ed4 <__cxa_atexit@plt+0x22cb88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sp, r4, lsr r3 │ │ │ │ - tsteq sp, r8, lsl r3 │ │ │ │ + tsteq lr, ip, ror #9 │ │ │ │ + @ instruction: 0x011e44d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2420f0 <__cxa_atexit@plt+0x235da4> │ │ │ │ - ldr sl, [pc, #72] @ 242100 <__cxa_atexit@plt+0x235db4> │ │ │ │ + bcc 238f38 <__cxa_atexit@plt+0x22cbec> │ │ │ │ + ldr sl, [pc, #72] @ 238f48 <__cxa_atexit@plt+0x22cbfc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 242104 <__cxa_atexit@plt+0x235db8> │ │ │ │ + ldr lr, [pc, #52] @ 238f4c <__cxa_atexit@plt+0x22cc00> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq ip, r3, r6, lsl r2 │ │ │ │ + rscseq r5, r4, r1, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 24216c <__cxa_atexit@plt+0x235e20> │ │ │ │ + bhi 238fb4 <__cxa_atexit@plt+0x22cc68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 242178 <__cxa_atexit@plt+0x235e2c> │ │ │ │ - ldr r1, [pc, #80] @ 242188 <__cxa_atexit@plt+0x235e3c> │ │ │ │ + bcc 238fc0 <__cxa_atexit@plt+0x22cc74> │ │ │ │ + ldr r1, [pc, #80] @ 238fd0 <__cxa_atexit@plt+0x22cc84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 24218c <__cxa_atexit@plt+0x235e40> │ │ │ │ + ldr r5, [pc, #72] @ 238fd4 <__cxa_atexit@plt+0x22cc88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 242190 <__cxa_atexit@plt+0x235e44> │ │ │ │ + ldr r0, [pc, #56] @ 238fd8 <__cxa_atexit@plt+0x22cc8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsr r2 │ │ │ │ - tsteq sp, r4, lsr #4 │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ + @ instruction: 0x011e43f0 │ │ │ │ + @ instruction: 0x011e43dc │ │ │ │ + tsteq lr, ip, asr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 242214 <__cxa_atexit@plt+0x235ec8> │ │ │ │ + bhi 23905c <__cxa_atexit@plt+0x22cd10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 24221c <__cxa_atexit@plt+0x235ed0> │ │ │ │ - ldr r1, [pc, #104] @ 242230 <__cxa_atexit@plt+0x235ee4> │ │ │ │ + bcc 239064 <__cxa_atexit@plt+0x22cd18> │ │ │ │ + ldr r1, [pc, #104] @ 239078 <__cxa_atexit@plt+0x22cd2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 242234 <__cxa_atexit@plt+0x235ee8> │ │ │ │ + ldr r0, [pc, #100] @ 23907c <__cxa_atexit@plt+0x22cd30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 242238 <__cxa_atexit@plt+0x235eec> │ │ │ │ + ldr r1, [pc, #76] @ 239080 <__cxa_atexit@plt+0x22cd34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 24223c <__cxa_atexit@plt+0x235ef0> │ │ │ │ + ldr lr, [pc, #68] @ 239084 <__cxa_atexit@plt+0x22cd38> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 242224 <__cxa_atexit@plt+0x235ed8> │ │ │ │ + b 23906c <__cxa_atexit@plt+0x22cd20> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r0, lsr #3 │ │ │ │ - @ instruction: 0x011db190 │ │ │ │ - tsteq sp, r4, ror r1 │ │ │ │ + tsteq lr, r8, asr r3 │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ + tsteq lr, ip, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2422c8 <__cxa_atexit@plt+0x235f7c> │ │ │ │ + bhi 239110 <__cxa_atexit@plt+0x22cdc4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2422d0 <__cxa_atexit@plt+0x235f84> │ │ │ │ - ldr lr, [pc, #112] @ 2422e4 <__cxa_atexit@plt+0x235f98> │ │ │ │ + bcc 239118 <__cxa_atexit@plt+0x22cdcc> │ │ │ │ + ldr lr, [pc, #112] @ 23912c <__cxa_atexit@plt+0x22cde0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 2422e8 <__cxa_atexit@plt+0x235f9c> │ │ │ │ + ldr r0, [pc, #108] @ 239130 <__cxa_atexit@plt+0x22cde4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 2422ec <__cxa_atexit@plt+0x235fa0> │ │ │ │ + ldr r0, [pc, #80] @ 239134 <__cxa_atexit@plt+0x22cde8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 2422f0 <__cxa_atexit@plt+0x235fa4> │ │ │ │ + ldr lr, [pc, #72] @ 239138 <__cxa_atexit@plt+0x22cdec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2422d8 <__cxa_atexit@plt+0x235f8c> │ │ │ │ + b 239120 <__cxa_atexit@plt+0x22cdd4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrsheq fp, [sp, -r4] │ │ │ │ - tsteq sp, r0, ror #1 │ │ │ │ - tsteq sp, r4, asr #1 │ │ │ │ + tsteq lr, ip, lsr #5 │ │ │ │ + @ instruction: 0x011e4298 │ │ │ │ + tsteq lr, ip, ror r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242364 <__cxa_atexit@plt+0x236018> │ │ │ │ - ldr lr, [pc, #92] @ 242374 <__cxa_atexit@plt+0x236028> │ │ │ │ + bcc 2391ac <__cxa_atexit@plt+0x22ce60> │ │ │ │ + ldr lr, [pc, #92] @ 2391bc <__cxa_atexit@plt+0x22ce70> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 242378 <__cxa_atexit@plt+0x23602c> │ │ │ │ + ldr r0, [pc, #64] @ 2391c0 <__cxa_atexit@plt+0x22ce74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 24237c <__cxa_atexit@plt+0x236030> │ │ │ │ + ldr lr, [pc, #56] @ 2391c4 <__cxa_atexit@plt+0x22ce78> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sp, r4, asr #32 │ │ │ │ - tsteq sp, r8, lsr #32 │ │ │ │ + @ instruction: 0x011e41fc │ │ │ │ + tsteq lr, r0, ror #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2423f0 <__cxa_atexit@plt+0x2360a4> │ │ │ │ + bhi 239238 <__cxa_atexit@plt+0x22ceec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2423f8 <__cxa_atexit@plt+0x2360ac> │ │ │ │ - ldr lr, [pc, #88] @ 24240c <__cxa_atexit@plt+0x2360c0> │ │ │ │ + bcc 239240 <__cxa_atexit@plt+0x22cef4> │ │ │ │ + ldr lr, [pc, #88] @ 239254 <__cxa_atexit@plt+0x22cf08> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 242410 <__cxa_atexit@plt+0x2360c4> │ │ │ │ + ldr r1, [pc, #84] @ 239258 <__cxa_atexit@plt+0x22cf0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 242414 <__cxa_atexit@plt+0x2360c8> │ │ │ │ + ldr r8, [pc, #56] @ 23925c <__cxa_atexit@plt+0x22cf10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 242400 <__cxa_atexit@plt+0x2360b4> │ │ │ │ + b 239248 <__cxa_atexit@plt+0x22cefc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011dafb4 │ │ │ │ - rscseq fp, r3, sl, lsl #30 │ │ │ │ + tsteq lr, ip, ror #2 │ │ │ │ + ldrhteq r4, [r4], #245 @ 0xf5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242490 <__cxa_atexit@plt+0x236144> │ │ │ │ - ldr lr, [pc, #96] @ 2424a0 <__cxa_atexit@plt+0x236154> │ │ │ │ + bcc 2392d8 <__cxa_atexit@plt+0x22cf8c> │ │ │ │ + ldr lr, [pc, #96] @ 2392e8 <__cxa_atexit@plt+0x22cf9c> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 2424a4 <__cxa_atexit@plt+0x236158> │ │ │ │ + ldr r0, [pc, #76] @ 2392ec <__cxa_atexit@plt+0x22cfa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2424a8 <__cxa_atexit@plt+0x23615c> │ │ │ │ + ldr lr, [pc, #68] @ 2392f0 <__cxa_atexit@plt+0x22cfa4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -579667,221 +570341,221 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r8, lsr #30 │ │ │ │ - tsteq sp, r8, lsl #30 │ │ │ │ + tsteq lr, r0, ror #1 │ │ │ │ + tsteq lr, r0, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2424ec <__cxa_atexit@plt+0x2361a0> │ │ │ │ + bhi 239334 <__cxa_atexit@plt+0x22cfe8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2424f4 <__cxa_atexit@plt+0x2361a8> │ │ │ │ + ldr r1, [pc, #36] @ 23933c <__cxa_atexit@plt+0x22cff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2424f8 <__cxa_atexit@plt+0x2361ac> │ │ │ │ + ldr r7, [pc, #28] @ 239340 <__cxa_atexit@plt+0x22cff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #29 │ │ │ │ - @ instruction: 0x011dae98 │ │ │ │ + tsteq lr, r8, asr r0 │ │ │ │ + tsteq lr, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24254c <__cxa_atexit@plt+0x236200> │ │ │ │ + bhi 239394 <__cxa_atexit@plt+0x22d048> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 242554 <__cxa_atexit@plt+0x236208> │ │ │ │ + ldr lr, [pc, #52] @ 23939c <__cxa_atexit@plt+0x22d050> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 242558 <__cxa_atexit@plt+0x23620c> │ │ │ │ + ldr r0, [pc, #48] @ 2393a0 <__cxa_atexit@plt+0x22d054> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 24255c <__cxa_atexit@plt+0x236210> │ │ │ │ + ldr r1, [pc, #40] @ 2393a4 <__cxa_atexit@plt+0x22d058> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, asr lr │ │ │ │ - tsteq sp, ip, asr #28 │ │ │ │ - @ instruction: 0x011daef8 │ │ │ │ + tsteq lr, r8 │ │ │ │ + tsteq lr, r4 │ │ │ │ + ldrheq r4, [lr, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242594 <__cxa_atexit@plt+0x236248> │ │ │ │ + bhi 2393dc <__cxa_atexit@plt+0x22d090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 24259c <__cxa_atexit@plt+0x236250> │ │ │ │ + ldr r1, [pc, #24] @ 2393e4 <__cxa_atexit@plt+0x22d098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, ror #27 │ │ │ │ + tsteq lr, r4, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242604 <__cxa_atexit@plt+0x2362b8> │ │ │ │ - ldr r1, [pc, #80] @ 242614 <__cxa_atexit@plt+0x2362c8> │ │ │ │ + bcc 23944c <__cxa_atexit@plt+0x22d100> │ │ │ │ + ldr r1, [pc, #80] @ 23945c <__cxa_atexit@plt+0x22d110> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 242618 <__cxa_atexit@plt+0x2362cc> │ │ │ │ + ldr r1, [pc, #60] @ 239460 <__cxa_atexit@plt+0x22d114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 24261c <__cxa_atexit@plt+0x2362d0> │ │ │ │ + ldr lr, [pc, #52] @ 239464 <__cxa_atexit@plt+0x22d118> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq sp, r0, lsr #27 │ │ │ │ - tsteq sp, r4, lsl #27 │ │ │ │ + tsteq lr, r8, asr pc │ │ │ │ + tsteq lr, ip, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 242670 <__cxa_atexit@plt+0x236324> │ │ │ │ - ldr r2, [pc, #56] @ 242680 <__cxa_atexit@plt+0x236334> │ │ │ │ + bcc 2394b8 <__cxa_atexit@plt+0x22d16c> │ │ │ │ + ldr r2, [pc, #56] @ 2394c8 <__cxa_atexit@plt+0x22d17c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 242684 <__cxa_atexit@plt+0x236338> │ │ │ │ + ldr r3, [pc, #44] @ 2394cc <__cxa_atexit@plt+0x22d180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq fp, r3, r5, lsl #31 │ │ │ │ + rscseq r5, r4, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2426ec <__cxa_atexit@plt+0x2363a0> │ │ │ │ + bhi 239534 <__cxa_atexit@plt+0x22d1e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2426f8 <__cxa_atexit@plt+0x2363ac> │ │ │ │ - ldr r1, [pc, #80] @ 242708 <__cxa_atexit@plt+0x2363bc> │ │ │ │ + bcc 239540 <__cxa_atexit@plt+0x22d1f4> │ │ │ │ + ldr r1, [pc, #80] @ 239550 <__cxa_atexit@plt+0x22d204> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 24270c <__cxa_atexit@plt+0x2363c0> │ │ │ │ + ldr r5, [pc, #72] @ 239554 <__cxa_atexit@plt+0x22d208> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 242710 <__cxa_atexit@plt+0x2363c4> │ │ │ │ + ldr r0, [pc, #56] @ 239558 <__cxa_atexit@plt+0x22d20c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011dacb8 │ │ │ │ - tsteq sp, r4, lsr #25 │ │ │ │ - @ instruction: 0x011dac94 │ │ │ │ + tsteq lr, r0, ror lr │ │ │ │ + tsteq lr, ip, asr lr │ │ │ │ + tsteq lr, ip, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242778 <__cxa_atexit@plt+0x23642c> │ │ │ │ - ldr r2, [pc, #80] @ 242788 <__cxa_atexit@plt+0x23643c> │ │ │ │ + bcc 2395c0 <__cxa_atexit@plt+0x22d274> │ │ │ │ + ldr r2, [pc, #80] @ 2395d0 <__cxa_atexit@plt+0x22d284> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 24278c <__cxa_atexit@plt+0x236440> │ │ │ │ + ldr r2, [pc, #60] @ 2395d4 <__cxa_atexit@plt+0x22d288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 242790 <__cxa_atexit@plt+0x236444> │ │ │ │ + ldr lr, [pc, #52] @ 2395d8 <__cxa_atexit@plt+0x22d28c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, lsr #24 │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ + tsteq lr, r4, ror #27 │ │ │ │ + tsteq lr, r8, asr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2427fc <__cxa_atexit@plt+0x2364b0> │ │ │ │ + bhi 239644 <__cxa_atexit@plt+0x22d2f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242808 <__cxa_atexit@plt+0x2364bc> │ │ │ │ - ldr r2, [pc, #84] @ 242818 <__cxa_atexit@plt+0x2364cc> │ │ │ │ + bcc 239650 <__cxa_atexit@plt+0x22d304> │ │ │ │ + ldr r2, [pc, #84] @ 239660 <__cxa_atexit@plt+0x22d314> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 24281c <__cxa_atexit@plt+0x2364d0> │ │ │ │ + ldr r1, [pc, #80] @ 239664 <__cxa_atexit@plt+0x22d318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 242820 <__cxa_atexit@plt+0x2364d4> │ │ │ │ + ldr r8, [pc, #60] @ 239668 <__cxa_atexit@plt+0x22d31c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -579889,254 +570563,254 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, r4, lsr #23 │ │ │ │ - ldrshteq fp, [r3], #217 @ 0xd9 │ │ │ │ + tsteq lr, ip, asr sp │ │ │ │ + rscseq r4, r4, r4, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242890 <__cxa_atexit@plt+0x236544> │ │ │ │ - ldr lr, [pc, #84] @ 2428a0 <__cxa_atexit@plt+0x236554> │ │ │ │ + bcc 2396d8 <__cxa_atexit@plt+0x22d38c> │ │ │ │ + ldr lr, [pc, #84] @ 2396e8 <__cxa_atexit@plt+0x22d39c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2428a4 <__cxa_atexit@plt+0x236558> │ │ │ │ + ldr r1, [pc, #80] @ 2396ec <__cxa_atexit@plt+0x22d3a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 2428a8 <__cxa_atexit@plt+0x23655c> │ │ │ │ + ldr lr, [pc, #56] @ 2396f0 <__cxa_atexit@plt+0x22d3a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, ip, lsr #22 │ │ │ │ - @ instruction: 0x011daafc │ │ │ │ + tsteq lr, r4, ror #25 │ │ │ │ + @ instruction: 0x011e3cb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2428e8 <__cxa_atexit@plt+0x23659c> │ │ │ │ + bhi 239730 <__cxa_atexit@plt+0x22d3e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 2428f0 <__cxa_atexit@plt+0x2365a4> │ │ │ │ + ldr r2, [pc, #32] @ 239738 <__cxa_atexit@plt+0x22d3ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 2428f4 <__cxa_atexit@plt+0x2365a8> │ │ │ │ + ldr r5, [pc, #24] @ 23973c <__cxa_atexit@plt+0x22d3f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #21 │ │ │ │ - @ instruction: 0x011daa98 │ │ │ │ + tsteq lr, r8, asr ip │ │ │ │ + tsteq lr, r0, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242948 <__cxa_atexit@plt+0x2365fc> │ │ │ │ + bhi 239790 <__cxa_atexit@plt+0x22d444> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 242950 <__cxa_atexit@plt+0x236604> │ │ │ │ + ldr lr, [pc, #52] @ 239798 <__cxa_atexit@plt+0x22d44c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 242954 <__cxa_atexit@plt+0x236608> │ │ │ │ + ldr r0, [pc, #48] @ 23979c <__cxa_atexit@plt+0x22d450> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 242958 <__cxa_atexit@plt+0x23660c> │ │ │ │ + ldr r1, [pc, #40] @ 2397a0 <__cxa_atexit@plt+0x22d454> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr sl │ │ │ │ - tsteq sp, r0, asr sl │ │ │ │ - @ instruction: 0x011daafc │ │ │ │ + tsteq lr, ip, lsl #24 │ │ │ │ + tsteq lr, r8, lsl #24 │ │ │ │ + @ instruction: 0x011e3cb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242990 <__cxa_atexit@plt+0x236644> │ │ │ │ + bhi 2397d8 <__cxa_atexit@plt+0x22d48c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 242998 <__cxa_atexit@plt+0x23664c> │ │ │ │ + ldr r1, [pc, #24] @ 2397e0 <__cxa_atexit@plt+0x22d494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011da9f0 │ │ │ │ + tsteq lr, r8, lsr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242a00 <__cxa_atexit@plt+0x2366b4> │ │ │ │ - ldr r1, [pc, #80] @ 242a10 <__cxa_atexit@plt+0x2366c4> │ │ │ │ + bcc 239848 <__cxa_atexit@plt+0x22d4fc> │ │ │ │ + ldr r1, [pc, #80] @ 239858 <__cxa_atexit@plt+0x22d50c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 242a14 <__cxa_atexit@plt+0x2366c8> │ │ │ │ + ldr r1, [pc, #60] @ 23985c <__cxa_atexit@plt+0x22d510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 242a18 <__cxa_atexit@plt+0x2366cc> │ │ │ │ + ldr lr, [pc, #52] @ 239860 <__cxa_atexit@plt+0x22d514> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq sp, r4, lsr #19 │ │ │ │ - tsteq sp, r8, lsl #19 │ │ │ │ + tsteq lr, ip, asr fp │ │ │ │ + tsteq lr, r0, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 242a6c <__cxa_atexit@plt+0x236720> │ │ │ │ - ldr r2, [pc, #56] @ 242a7c <__cxa_atexit@plt+0x236730> │ │ │ │ + bcc 2398b4 <__cxa_atexit@plt+0x22d568> │ │ │ │ + ldr r2, [pc, #56] @ 2398c4 <__cxa_atexit@plt+0x22d578> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 242a80 <__cxa_atexit@plt+0x236734> │ │ │ │ + ldr r3, [pc, #44] @ 2398c8 <__cxa_atexit@plt+0x22d57c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlalseq fp, r3, r3, fp │ │ │ │ + rscseq r4, r4, lr, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 242ae8 <__cxa_atexit@plt+0x23679c> │ │ │ │ + bhi 239930 <__cxa_atexit@plt+0x22d5e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 242af4 <__cxa_atexit@plt+0x2367a8> │ │ │ │ - ldr r1, [pc, #80] @ 242b04 <__cxa_atexit@plt+0x2367b8> │ │ │ │ + bcc 23993c <__cxa_atexit@plt+0x22d5f0> │ │ │ │ + ldr r1, [pc, #80] @ 23994c <__cxa_atexit@plt+0x22d600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 242b08 <__cxa_atexit@plt+0x2367bc> │ │ │ │ + ldr r5, [pc, #72] @ 239950 <__cxa_atexit@plt+0x22d604> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 242b0c <__cxa_atexit@plt+0x2367c0> │ │ │ │ + ldr r0, [pc, #56] @ 239954 <__cxa_atexit@plt+0x22d608> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011da8bc │ │ │ │ - tsteq sp, r8, lsr #17 │ │ │ │ - @ instruction: 0x011da898 │ │ │ │ + tsteq lr, r4, ror sl │ │ │ │ + tsteq lr, r0, ror #20 │ │ │ │ + tsteq lr, r0, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242b74 <__cxa_atexit@plt+0x236828> │ │ │ │ - ldr r2, [pc, #80] @ 242b84 <__cxa_atexit@plt+0x236838> │ │ │ │ + bcc 2399bc <__cxa_atexit@plt+0x22d670> │ │ │ │ + ldr r2, [pc, #80] @ 2399cc <__cxa_atexit@plt+0x22d680> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 242b88 <__cxa_atexit@plt+0x23683c> │ │ │ │ + ldr r2, [pc, #60] @ 2399d0 <__cxa_atexit@plt+0x22d684> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 242b8c <__cxa_atexit@plt+0x236840> │ │ │ │ + ldr lr, [pc, #52] @ 2399d4 <__cxa_atexit@plt+0x22d688> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, r0, lsr r8 │ │ │ │ - tsteq sp, r4, lsl r8 │ │ │ │ + tsteq lr, r8, ror #19 │ │ │ │ + tsteq lr, ip, asr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242bf8 <__cxa_atexit@plt+0x2368ac> │ │ │ │ + bhi 239a40 <__cxa_atexit@plt+0x22d6f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242c04 <__cxa_atexit@plt+0x2368b8> │ │ │ │ - ldr r2, [pc, #84] @ 242c14 <__cxa_atexit@plt+0x2368c8> │ │ │ │ + bcc 239a4c <__cxa_atexit@plt+0x22d700> │ │ │ │ + ldr r2, [pc, #84] @ 239a5c <__cxa_atexit@plt+0x22d710> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 242c18 <__cxa_atexit@plt+0x2368cc> │ │ │ │ + ldr r1, [pc, #80] @ 239a60 <__cxa_atexit@plt+0x22d714> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 242c1c <__cxa_atexit@plt+0x2368d0> │ │ │ │ + ldr r8, [pc, #60] @ 239a64 <__cxa_atexit@plt+0x22d718> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -580144,766 +570818,766 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, r8, lsr #15 │ │ │ │ - rscseq fp, r3, r7, lsl #20 │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ + ldrhteq r4, [r4], #162 @ 0xa2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242c8c <__cxa_atexit@plt+0x236940> │ │ │ │ - ldr lr, [pc, #84] @ 242c9c <__cxa_atexit@plt+0x236950> │ │ │ │ + bcc 239ad4 <__cxa_atexit@plt+0x22d788> │ │ │ │ + ldr lr, [pc, #84] @ 239ae4 <__cxa_atexit@plt+0x22d798> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 242ca0 <__cxa_atexit@plt+0x236954> │ │ │ │ + ldr r1, [pc, #80] @ 239ae8 <__cxa_atexit@plt+0x22d79c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 242ca4 <__cxa_atexit@plt+0x236958> │ │ │ │ + ldr lr, [pc, #56] @ 239aec <__cxa_atexit@plt+0x22d7a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, r0, lsr r7 │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ + tsteq lr, r8, ror #17 │ │ │ │ + @ instruction: 0x011e38b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242cf8 <__cxa_atexit@plt+0x2369ac> │ │ │ │ + bhi 239b40 <__cxa_atexit@plt+0x22d7f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 242d00 <__cxa_atexit@plt+0x2369b4> │ │ │ │ + ldr lr, [pc, #52] @ 239b48 <__cxa_atexit@plt+0x22d7fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 242d04 <__cxa_atexit@plt+0x2369b8> │ │ │ │ + ldr r0, [pc, #48] @ 239b4c <__cxa_atexit@plt+0x22d800> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 242d08 <__cxa_atexit@plt+0x2369bc> │ │ │ │ + ldr r1, [pc, #40] @ 239b50 <__cxa_atexit@plt+0x22d804> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #13 │ │ │ │ - tsteq sp, r0, lsr #13 │ │ │ │ - tsteq sp, ip, asr #14 │ │ │ │ + tsteq lr, ip, asr r8 │ │ │ │ + tsteq lr, r8, asr r8 │ │ │ │ + tsteq lr, r4, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242d40 <__cxa_atexit@plt+0x2369f4> │ │ │ │ + bhi 239b88 <__cxa_atexit@plt+0x22d83c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 242d48 <__cxa_atexit@plt+0x2369fc> │ │ │ │ + ldr r1, [pc, #24] @ 239b90 <__cxa_atexit@plt+0x22d844> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, asr #12 │ │ │ │ + @ instruction: 0x011e37f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 242dd0 <__cxa_atexit@plt+0x236a84> │ │ │ │ + bhi 239c18 <__cxa_atexit@plt+0x22d8cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 242dd8 <__cxa_atexit@plt+0x236a8c> │ │ │ │ - ldr r1, [pc, #108] @ 242dec <__cxa_atexit@plt+0x236aa0> │ │ │ │ + bcc 239c20 <__cxa_atexit@plt+0x22d8d4> │ │ │ │ + ldr r1, [pc, #108] @ 239c34 <__cxa_atexit@plt+0x22d8e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 242df0 <__cxa_atexit@plt+0x236aa4> │ │ │ │ + ldr r0, [pc, #104] @ 239c38 <__cxa_atexit@plt+0x22d8ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 242df4 <__cxa_atexit@plt+0x236aa8> │ │ │ │ + ldr r1, [pc, #76] @ 239c3c <__cxa_atexit@plt+0x22d8f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 242df8 <__cxa_atexit@plt+0x236aac> │ │ │ │ + ldr lr, [pc, #68] @ 239c40 <__cxa_atexit@plt+0x22d8f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r6, r3 │ │ │ │ - b 242de0 <__cxa_atexit@plt+0x236a94> │ │ │ │ + b 239c28 <__cxa_atexit@plt+0x22d8dc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r8, ror #11 │ │ │ │ - @ instruction: 0x011da5d4 │ │ │ │ - @ instruction: 0x011da5b8 │ │ │ │ - smlatteq ip, r0, sl, r5 │ │ │ │ + tsteq lr, r0, lsr #15 │ │ │ │ + tsteq lr, ip, lsl #15 │ │ │ │ + tsteq lr, r0, ror r7 │ │ │ │ + tsteq ip, r8, lsl #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242e78 <__cxa_atexit@plt+0x236b2c> │ │ │ │ - ldr lr, [pc, #100] @ 242e88 <__cxa_atexit@plt+0x236b3c> │ │ │ │ + bcc 239cc0 <__cxa_atexit@plt+0x22d974> │ │ │ │ + ldr lr, [pc, #100] @ 239cd0 <__cxa_atexit@plt+0x22d984> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 242e8c <__cxa_atexit@plt+0x236b40> │ │ │ │ + ldr r0, [pc, #76] @ 239cd4 <__cxa_atexit@plt+0x22d988> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 242e90 <__cxa_atexit@plt+0x236b44> │ │ │ │ + ldr lr, [pc, #68] @ 239cd8 <__cxa_atexit@plt+0x22d98c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #40] @ 242e94 <__cxa_atexit@plt+0x236b48> │ │ │ │ + ldr r3, [pc, #40] @ 239cdc <__cxa_atexit@plt+0x22d990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #6 │ │ │ │ b f2c4b8 <__cxa_atexit@plt+0xf2016c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sp, ip, lsr r5 │ │ │ │ - tsteq sp, r0, lsr #10 │ │ │ │ - tsteq sp, r4, lsr #17 │ │ │ │ - tsteq ip, r0, asr #20 │ │ │ │ + @ instruction: 0x011e36f4 │ │ │ │ + @ instruction: 0x011e36d8 │ │ │ │ + tsteq lr, ip, asr sl │ │ │ │ + tsteq ip, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 242efc <__cxa_atexit@plt+0x236bb0> │ │ │ │ - ldr sl, [pc, #72] @ 242f0c <__cxa_atexit@plt+0x236bc0> │ │ │ │ + bcc 239d44 <__cxa_atexit@plt+0x22d9f8> │ │ │ │ + ldr sl, [pc, #72] @ 239d54 <__cxa_atexit@plt+0x22da08> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 242f10 <__cxa_atexit@plt+0x236bc4> │ │ │ │ + ldr lr, [pc, #52] @ 239d58 <__cxa_atexit@plt+0x22da0c> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq fp, r3, r2, lsl r4 │ │ │ │ - smlabteq ip, r8, r9, r5 │ │ │ │ + ldrhteq r4, [r4], #77 @ 0x4d │ │ │ │ + strdeq lr, [ip, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 242fc4 <__cxa_atexit@plt+0x236c78> │ │ │ │ + bhi 239e0c <__cxa_atexit@plt+0x22dac0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242fcc <__cxa_atexit@plt+0x236c80> │ │ │ │ - ldr r1, [pc, #164] @ 242ff4 <__cxa_atexit@plt+0x236ca8> │ │ │ │ + bcc 239e14 <__cxa_atexit@plt+0x22dac8> │ │ │ │ + ldr r1, [pc, #164] @ 239e3c <__cxa_atexit@plt+0x22daf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 242ff8 <__cxa_atexit@plt+0x236cac> │ │ │ │ + ldr r1, [pc, #156] @ 239e40 <__cxa_atexit@plt+0x22daf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 242ffc <__cxa_atexit@plt+0x236cb0> │ │ │ │ + ldr r0, [pc, #140] @ 239e44 <__cxa_atexit@plt+0x22daf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 242fe4 <__cxa_atexit@plt+0x236c98> │ │ │ │ - ldr sl, [pc, #116] @ 243000 <__cxa_atexit@plt+0x236cb4> │ │ │ │ + bcc 239e2c <__cxa_atexit@plt+0x22dae0> │ │ │ │ + ldr sl, [pc, #116] @ 239e48 <__cxa_atexit@plt+0x22dafc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 243004 <__cxa_atexit@plt+0x236cb8> │ │ │ │ + ldr lr, [pc, #96] @ 239e4c <__cxa_atexit@plt+0x22db00> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 242fd4 <__cxa_atexit@plt+0x236c88> │ │ │ │ + b 239e1c <__cxa_atexit@plt+0x22dad0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #8 │ │ │ │ - tsteq sp, ip, lsl #8 │ │ │ │ - @ instruction: 0x011da3fc │ │ │ │ + @ instruction: 0x011e35d8 │ │ │ │ + tsteq lr, r4, asr #11 │ │ │ │ + @ instruction: 0x011e35b4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq fp, r3, sl, asr #6 │ │ │ │ - ldrdeq r5, [ip, -r0] │ │ │ │ + ldrshteq r4, [r4], #53 @ 0x35 │ │ │ │ + strdeq lr, [ip, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243070 <__cxa_atexit@plt+0x236d24> │ │ │ │ - ldr r2, [pc, #76] @ 243080 <__cxa_atexit@plt+0x236d34> │ │ │ │ + bcc 239eb8 <__cxa_atexit@plt+0x22db6c> │ │ │ │ + ldr r2, [pc, #76] @ 239ec8 <__cxa_atexit@plt+0x22db7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 243084 <__cxa_atexit@plt+0x236d38> │ │ │ │ + ldr r1, [pc, #72] @ 239ecc <__cxa_atexit@plt+0x22db80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 243088 <__cxa_atexit@plt+0x236d3c> │ │ │ │ + ldr r2, [pc, #52] @ 239ed0 <__cxa_atexit@plt+0x22db84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq sp, r4, asr #6 │ │ │ │ - tsteq sp, r8, lsl r3 │ │ │ │ + @ instruction: 0x011e34fc │ │ │ │ + @ instruction: 0x011e34d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2430cc <__cxa_atexit@plt+0x236d80> │ │ │ │ + bhi 239f14 <__cxa_atexit@plt+0x22dbc8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2430d4 <__cxa_atexit@plt+0x236d88> │ │ │ │ + ldr r1, [pc, #36] @ 239f1c <__cxa_atexit@plt+0x22dbd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2430d8 <__cxa_atexit@plt+0x236d8c> │ │ │ │ + ldr r7, [pc, #28] @ 239f20 <__cxa_atexit@plt+0x22dbd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, asr #5 │ │ │ │ - @ instruction: 0x011da2b8 │ │ │ │ + tsteq lr, r8, ror r4 │ │ │ │ + tsteq lr, r0, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24311c <__cxa_atexit@plt+0x236dd0> │ │ │ │ + bhi 239f64 <__cxa_atexit@plt+0x22dc18> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 243124 <__cxa_atexit@plt+0x236dd8> │ │ │ │ + ldr r1, [pc, #36] @ 239f6c <__cxa_atexit@plt+0x22dc20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 243128 <__cxa_atexit@plt+0x236ddc> │ │ │ │ + ldr r7, [pc, #28] @ 239f70 <__cxa_atexit@plt+0x22dc24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror r2 │ │ │ │ - tsteq sp, r8, ror #4 │ │ │ │ + tsteq lr, r8, lsr #8 │ │ │ │ + tsteq lr, r0, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243168 <__cxa_atexit@plt+0x236e1c> │ │ │ │ + bhi 239fb0 <__cxa_atexit@plt+0x22dc64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 243170 <__cxa_atexit@plt+0x236e24> │ │ │ │ + ldr r2, [pc, #32] @ 239fb8 <__cxa_atexit@plt+0x22dc6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 243174 <__cxa_atexit@plt+0x236e28> │ │ │ │ + ldr r5, [pc, #24] @ 239fbc <__cxa_atexit@plt+0x22dc70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #4 │ │ │ │ - tsteq sp, r8, lsl r2 │ │ │ │ + @ instruction: 0x011e33d8 │ │ │ │ + @ instruction: 0x011e33d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2431c8 <__cxa_atexit@plt+0x236e7c> │ │ │ │ + bhi 23a010 <__cxa_atexit@plt+0x22dcc4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2431d0 <__cxa_atexit@plt+0x236e84> │ │ │ │ + ldr lr, [pc, #52] @ 23a018 <__cxa_atexit@plt+0x22dccc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2431d4 <__cxa_atexit@plt+0x236e88> │ │ │ │ + ldr r0, [pc, #48] @ 23a01c <__cxa_atexit@plt+0x22dcd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2431d8 <__cxa_atexit@plt+0x236e8c> │ │ │ │ + ldr r1, [pc, #40] @ 23a020 <__cxa_atexit@plt+0x22dcd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011da1d4 │ │ │ │ - @ instruction: 0x011da1d0 │ │ │ │ - tsteq sp, ip, ror r2 │ │ │ │ + tsteq lr, ip, lsl #7 │ │ │ │ + tsteq lr, r8, lsl #7 │ │ │ │ + tsteq lr, r4, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243210 <__cxa_atexit@plt+0x236ec4> │ │ │ │ + bhi 23a058 <__cxa_atexit@plt+0x22dd0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 243218 <__cxa_atexit@plt+0x236ecc> │ │ │ │ + ldr r1, [pc, #24] @ 23a060 <__cxa_atexit@plt+0x22dd14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, ror r1 │ │ │ │ + tsteq lr, r8, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 24329c <__cxa_atexit@plt+0x236f50> │ │ │ │ + bhi 23a0e4 <__cxa_atexit@plt+0x22dd98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2432a4 <__cxa_atexit@plt+0x236f58> │ │ │ │ - ldr r1, [pc, #104] @ 2432b8 <__cxa_atexit@plt+0x236f6c> │ │ │ │ + bcc 23a0ec <__cxa_atexit@plt+0x22dda0> │ │ │ │ + ldr r1, [pc, #104] @ 23a100 <__cxa_atexit@plt+0x22ddb4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 2432bc <__cxa_atexit@plt+0x236f70> │ │ │ │ + ldr r0, [pc, #100] @ 23a104 <__cxa_atexit@plt+0x22ddb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2432c0 <__cxa_atexit@plt+0x236f74> │ │ │ │ + ldr r1, [pc, #76] @ 23a108 <__cxa_atexit@plt+0x22ddbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2432c4 <__cxa_atexit@plt+0x236f78> │ │ │ │ + ldr lr, [pc, #68] @ 23a10c <__cxa_atexit@plt+0x22ddc0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2432ac <__cxa_atexit@plt+0x236f60> │ │ │ │ + b 23a0f4 <__cxa_atexit@plt+0x22dda8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r8, lsl r1 │ │ │ │ - tsteq sp, r8, lsl #2 │ │ │ │ - tsteq sp, ip, ror #1 │ │ │ │ + @ instruction: 0x011e32d0 │ │ │ │ + tsteq lr, r0, asr #5 │ │ │ │ + tsteq lr, r4, lsr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 243350 <__cxa_atexit@plt+0x237004> │ │ │ │ + bhi 23a198 <__cxa_atexit@plt+0x22de4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 243358 <__cxa_atexit@plt+0x23700c> │ │ │ │ - ldr lr, [pc, #112] @ 24336c <__cxa_atexit@plt+0x237020> │ │ │ │ + bcc 23a1a0 <__cxa_atexit@plt+0x22de54> │ │ │ │ + ldr lr, [pc, #112] @ 23a1b4 <__cxa_atexit@plt+0x22de68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 243370 <__cxa_atexit@plt+0x237024> │ │ │ │ + ldr r0, [pc, #108] @ 23a1b8 <__cxa_atexit@plt+0x22de6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 243374 <__cxa_atexit@plt+0x237028> │ │ │ │ + ldr r0, [pc, #80] @ 23a1bc <__cxa_atexit@plt+0x22de70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 243378 <__cxa_atexit@plt+0x23702c> │ │ │ │ + ldr lr, [pc, #72] @ 23a1c0 <__cxa_atexit@plt+0x22de74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 243360 <__cxa_atexit@plt+0x237014> │ │ │ │ + b 23a1a8 <__cxa_atexit@plt+0x22de5c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq sp, ip, rrx │ │ │ │ - tsteq sp, r8, asr r0 │ │ │ │ - tsteq sp, ip, lsr r0 │ │ │ │ + tsteq lr, r4, lsr #4 │ │ │ │ + tsteq lr, r0, lsl r2 │ │ │ │ + @ instruction: 0x011e31f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2433ec <__cxa_atexit@plt+0x2370a0> │ │ │ │ - ldr lr, [pc, #92] @ 2433fc <__cxa_atexit@plt+0x2370b0> │ │ │ │ + bcc 23a234 <__cxa_atexit@plt+0x22dee8> │ │ │ │ + ldr lr, [pc, #92] @ 23a244 <__cxa_atexit@plt+0x22def8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 243400 <__cxa_atexit@plt+0x2370b4> │ │ │ │ + ldr r0, [pc, #64] @ 23a248 <__cxa_atexit@plt+0x22defc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 243404 <__cxa_atexit@plt+0x2370b8> │ │ │ │ + ldr lr, [pc, #56] @ 23a24c <__cxa_atexit@plt+0x22df00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x011d9fbc │ │ │ │ - tsteq sp, r0, lsr #31 │ │ │ │ + tsteq lr, r4, ror r1 │ │ │ │ + tsteq lr, r8, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 243468 <__cxa_atexit@plt+0x23711c> │ │ │ │ - ldr sl, [pc, #72] @ 243478 <__cxa_atexit@plt+0x23712c> │ │ │ │ + bcc 23a2b0 <__cxa_atexit@plt+0x22df64> │ │ │ │ + ldr sl, [pc, #72] @ 23a2c0 <__cxa_atexit@plt+0x22df74> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 24347c <__cxa_atexit@plt+0x237130> │ │ │ │ + ldr lr, [pc, #52] @ 23a2c4 <__cxa_atexit@plt+0x22df78> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrhteq sl, [r3], #225 @ 0xe1 │ │ │ │ + rscseq r3, r4, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2434e4 <__cxa_atexit@plt+0x237198> │ │ │ │ + bhi 23a32c <__cxa_atexit@plt+0x22dfe0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2434f0 <__cxa_atexit@plt+0x2371a4> │ │ │ │ - ldr r1, [pc, #80] @ 243500 <__cxa_atexit@plt+0x2371b4> │ │ │ │ + bcc 23a338 <__cxa_atexit@plt+0x22dfec> │ │ │ │ + ldr r1, [pc, #80] @ 23a348 <__cxa_atexit@plt+0x22dffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 243504 <__cxa_atexit@plt+0x2371b8> │ │ │ │ + ldr r5, [pc, #72] @ 23a34c <__cxa_atexit@plt+0x22e000> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 243508 <__cxa_atexit@plt+0x2371bc> │ │ │ │ + ldr r0, [pc, #56] @ 23a350 <__cxa_atexit@plt+0x22e004> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, asr #29 │ │ │ │ - tsteq sp, ip, lsr #29 │ │ │ │ - @ instruction: 0x011d9e9c │ │ │ │ + tsteq lr, r8, ror r0 │ │ │ │ + tsteq lr, r4, rrx │ │ │ │ + tsteq lr, r4, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 24358c <__cxa_atexit@plt+0x237240> │ │ │ │ + bhi 23a3d4 <__cxa_atexit@plt+0x22e088> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 243594 <__cxa_atexit@plt+0x237248> │ │ │ │ - ldr r1, [pc, #104] @ 2435a8 <__cxa_atexit@plt+0x23725c> │ │ │ │ + bcc 23a3dc <__cxa_atexit@plt+0x22e090> │ │ │ │ + ldr r1, [pc, #104] @ 23a3f0 <__cxa_atexit@plt+0x22e0a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 2435ac <__cxa_atexit@plt+0x237260> │ │ │ │ + ldr r0, [pc, #100] @ 23a3f4 <__cxa_atexit@plt+0x22e0a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2435b0 <__cxa_atexit@plt+0x237264> │ │ │ │ + ldr r1, [pc, #76] @ 23a3f8 <__cxa_atexit@plt+0x22e0ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2435b4 <__cxa_atexit@plt+0x237268> │ │ │ │ + ldr lr, [pc, #68] @ 23a3fc <__cxa_atexit@plt+0x22e0b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 24359c <__cxa_atexit@plt+0x237250> │ │ │ │ + b 23a3e4 <__cxa_atexit@plt+0x22e098> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r8, lsr #28 │ │ │ │ - tsteq sp, r8, lsl lr │ │ │ │ - @ instruction: 0x011d9dfc │ │ │ │ + tsteq lr, r0, ror #31 │ │ │ │ + @ instruction: 0x011e2fd0 │ │ │ │ + @ instruction: 0x011e2fb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 243640 <__cxa_atexit@plt+0x2372f4> │ │ │ │ + bhi 23a488 <__cxa_atexit@plt+0x22e13c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 243648 <__cxa_atexit@plt+0x2372fc> │ │ │ │ - ldr lr, [pc, #112] @ 24365c <__cxa_atexit@plt+0x237310> │ │ │ │ + bcc 23a490 <__cxa_atexit@plt+0x22e144> │ │ │ │ + ldr lr, [pc, #112] @ 23a4a4 <__cxa_atexit@plt+0x22e158> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 243660 <__cxa_atexit@plt+0x237314> │ │ │ │ + ldr r0, [pc, #108] @ 23a4a8 <__cxa_atexit@plt+0x22e15c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 243664 <__cxa_atexit@plt+0x237318> │ │ │ │ + ldr r0, [pc, #80] @ 23a4ac <__cxa_atexit@plt+0x22e160> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 243668 <__cxa_atexit@plt+0x23731c> │ │ │ │ + ldr lr, [pc, #72] @ 23a4b0 <__cxa_atexit@plt+0x22e164> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 243650 <__cxa_atexit@plt+0x237304> │ │ │ │ + b 23a498 <__cxa_atexit@plt+0x22e14c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq sp, ip, ror sp │ │ │ │ - tsteq sp, r8, ror #26 │ │ │ │ - tsteq sp, ip, asr #26 │ │ │ │ + tsteq lr, r4, lsr pc │ │ │ │ + tsteq lr, r0, lsr #30 │ │ │ │ + tsteq lr, r4, lsl #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2436dc <__cxa_atexit@plt+0x237390> │ │ │ │ - ldr lr, [pc, #92] @ 2436ec <__cxa_atexit@plt+0x2373a0> │ │ │ │ + bcc 23a524 <__cxa_atexit@plt+0x22e1d8> │ │ │ │ + ldr lr, [pc, #92] @ 23a534 <__cxa_atexit@plt+0x22e1e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 2436f0 <__cxa_atexit@plt+0x2373a4> │ │ │ │ + ldr r0, [pc, #64] @ 23a538 <__cxa_atexit@plt+0x22e1ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 2436f4 <__cxa_atexit@plt+0x2373a8> │ │ │ │ + ldr lr, [pc, #56] @ 23a53c <__cxa_atexit@plt+0x22e1f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq sp, ip, asr #25 │ │ │ │ - @ instruction: 0x011d9cb0 │ │ │ │ + tsteq lr, r4, lsl #29 │ │ │ │ + tsteq lr, r8, ror #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 243768 <__cxa_atexit@plt+0x23741c> │ │ │ │ + bhi 23a5b0 <__cxa_atexit@plt+0x22e264> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243770 <__cxa_atexit@plt+0x237424> │ │ │ │ - ldr lr, [pc, #88] @ 243784 <__cxa_atexit@plt+0x237438> │ │ │ │ + bcc 23a5b8 <__cxa_atexit@plt+0x22e26c> │ │ │ │ + ldr lr, [pc, #88] @ 23a5cc <__cxa_atexit@plt+0x22e280> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 243788 <__cxa_atexit@plt+0x23743c> │ │ │ │ + ldr r1, [pc, #84] @ 23a5d0 <__cxa_atexit@plt+0x22e284> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add sl, r7, #16 │ │ │ │ ldm sl, {r0, r2, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 24378c <__cxa_atexit@plt+0x237440> │ │ │ │ + ldr r8, [pc, #56] @ 23a5d4 <__cxa_atexit@plt+0x22e288> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 243778 <__cxa_atexit@plt+0x23742c> │ │ │ │ + b 23a5c0 <__cxa_atexit@plt+0x22e274> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, lsr ip │ │ │ │ - rscseq sl, r3, r5, lsr #23 │ │ │ │ + @ instruction: 0x011e2df4 │ │ │ │ + rscseq r3, r4, r0, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243808 <__cxa_atexit@plt+0x2374bc> │ │ │ │ - ldr lr, [pc, #96] @ 243818 <__cxa_atexit@plt+0x2374cc> │ │ │ │ + bcc 23a650 <__cxa_atexit@plt+0x22e304> │ │ │ │ + ldr lr, [pc, #96] @ 23a660 <__cxa_atexit@plt+0x22e314> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r7, #3 │ │ │ │ ldm r9, {r1, r2, r9} │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 24381c <__cxa_atexit@plt+0x2374d0> │ │ │ │ + ldr r0, [pc, #76] @ 23a664 <__cxa_atexit@plt+0x22e318> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 243820 <__cxa_atexit@plt+0x2374d4> │ │ │ │ + ldr lr, [pc, #68] @ 23a668 <__cxa_atexit@plt+0x22e31c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -580913,334 +571587,334 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011d9bb0 │ │ │ │ - @ instruction: 0x011d9b90 │ │ │ │ + tsteq lr, r8, ror #26 │ │ │ │ + tsteq lr, r8, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243864 <__cxa_atexit@plt+0x237518> │ │ │ │ + bhi 23a6ac <__cxa_atexit@plt+0x22e360> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 24386c <__cxa_atexit@plt+0x237520> │ │ │ │ + ldr r1, [pc, #36] @ 23a6b4 <__cxa_atexit@plt+0x22e368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 243870 <__cxa_atexit@plt+0x237524> │ │ │ │ + ldr r7, [pc, #28] @ 23a6b8 <__cxa_atexit@plt+0x22e36c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsr #22 │ │ │ │ - tsteq sp, r0, lsr #22 │ │ │ │ + tsteq lr, r0, ror #25 │ │ │ │ + @ instruction: 0x011e2cd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2438b4 <__cxa_atexit@plt+0x237568> │ │ │ │ + bhi 23a6fc <__cxa_atexit@plt+0x22e3b0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 2438bc <__cxa_atexit@plt+0x237570> │ │ │ │ + ldr r1, [pc, #36] @ 23a704 <__cxa_atexit@plt+0x22e3b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 2438c0 <__cxa_atexit@plt+0x237574> │ │ │ │ + ldr r7, [pc, #28] @ 23a708 <__cxa_atexit@plt+0x22e3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d9ad8 │ │ │ │ - @ instruction: 0x011d9ad0 │ │ │ │ + @ instruction: 0x011e2c90 │ │ │ │ + tsteq lr, r8, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243914 <__cxa_atexit@plt+0x2375c8> │ │ │ │ + bhi 23a75c <__cxa_atexit@plt+0x22e410> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 24391c <__cxa_atexit@plt+0x2375d0> │ │ │ │ + ldr lr, [pc, #52] @ 23a764 <__cxa_atexit@plt+0x22e418> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 243920 <__cxa_atexit@plt+0x2375d4> │ │ │ │ + ldr r0, [pc, #48] @ 23a768 <__cxa_atexit@plt+0x22e41c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 243924 <__cxa_atexit@plt+0x2375d8> │ │ │ │ + ldr r1, [pc, #40] @ 23a76c <__cxa_atexit@plt+0x22e420> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #21 │ │ │ │ - tsteq sp, r4, lsl #21 │ │ │ │ - tsteq sp, r0, lsr fp │ │ │ │ + tsteq lr, r0, asr #24 │ │ │ │ + tsteq lr, ip, lsr ip │ │ │ │ + tsteq lr, r8, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24395c <__cxa_atexit@plt+0x237610> │ │ │ │ + bhi 23a7a4 <__cxa_atexit@plt+0x22e458> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 243964 <__cxa_atexit@plt+0x237618> │ │ │ │ + ldr r1, [pc, #24] @ 23a7ac <__cxa_atexit@plt+0x22e460> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #20 │ │ │ │ + @ instruction: 0x011e2bdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2439e8 <__cxa_atexit@plt+0x23769c> │ │ │ │ + bhi 23a830 <__cxa_atexit@plt+0x22e4e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2439f0 <__cxa_atexit@plt+0x2376a4> │ │ │ │ - ldr r1, [pc, #104] @ 243a04 <__cxa_atexit@plt+0x2376b8> │ │ │ │ + bcc 23a838 <__cxa_atexit@plt+0x22e4ec> │ │ │ │ + ldr r1, [pc, #104] @ 23a84c <__cxa_atexit@plt+0x22e500> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 243a08 <__cxa_atexit@plt+0x2376bc> │ │ │ │ + ldr r0, [pc, #100] @ 23a850 <__cxa_atexit@plt+0x22e504> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 243a0c <__cxa_atexit@plt+0x2376c0> │ │ │ │ + ldr r1, [pc, #76] @ 23a854 <__cxa_atexit@plt+0x22e508> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 243a10 <__cxa_atexit@plt+0x2376c4> │ │ │ │ + ldr lr, [pc, #68] @ 23a858 <__cxa_atexit@plt+0x22e50c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2439f8 <__cxa_atexit@plt+0x2376ac> │ │ │ │ + b 23a840 <__cxa_atexit@plt+0x22e4f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, ip, asr #19 │ │ │ │ - @ instruction: 0x011d99bc │ │ │ │ - tsteq sp, r0, lsr #19 │ │ │ │ + tsteq lr, r4, lsl #23 │ │ │ │ + tsteq lr, r4, ror fp │ │ │ │ + tsteq lr, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243a80 <__cxa_atexit@plt+0x237734> │ │ │ │ - ldr lr, [pc, #88] @ 243a90 <__cxa_atexit@plt+0x237744> │ │ │ │ + bcc 23a8c8 <__cxa_atexit@plt+0x22e57c> │ │ │ │ + ldr lr, [pc, #88] @ 23a8d8 <__cxa_atexit@plt+0x22e58c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 243a94 <__cxa_atexit@plt+0x237748> │ │ │ │ + ldr r0, [pc, #64] @ 23a8dc <__cxa_atexit@plt+0x22e590> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 243a98 <__cxa_atexit@plt+0x23774c> │ │ │ │ + ldr lr, [pc, #56] @ 23a8e0 <__cxa_atexit@plt+0x22e594> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sp, r8, lsr #18 │ │ │ │ - tsteq sp, ip, lsl #18 │ │ │ │ + tsteq lr, r0, ror #21 │ │ │ │ + tsteq lr, r4, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 243af4 <__cxa_atexit@plt+0x2377a8> │ │ │ │ - ldr r2, [pc, #64] @ 243b04 <__cxa_atexit@plt+0x2377b8> │ │ │ │ + bcc 23a93c <__cxa_atexit@plt+0x22e5f0> │ │ │ │ + ldr r2, [pc, #64] @ 23a94c <__cxa_atexit@plt+0x22e600> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 243b08 <__cxa_atexit@plt+0x2377bc> │ │ │ │ + ldr lr, [pc, #48] @ 23a950 <__cxa_atexit@plt+0x22e604> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq sl, r3, r6, lsr #16 │ │ │ │ + ldrsbteq r3, [r4], #129 @ 0x81 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 243b70 <__cxa_atexit@plt+0x237824> │ │ │ │ + bhi 23a9b8 <__cxa_atexit@plt+0x22e66c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 243b7c <__cxa_atexit@plt+0x237830> │ │ │ │ - ldr r1, [pc, #80] @ 243b8c <__cxa_atexit@plt+0x237840> │ │ │ │ + bcc 23a9c4 <__cxa_atexit@plt+0x22e678> │ │ │ │ + ldr r1, [pc, #80] @ 23a9d4 <__cxa_atexit@plt+0x22e688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 243b90 <__cxa_atexit@plt+0x237844> │ │ │ │ + ldr r5, [pc, #72] @ 23a9d8 <__cxa_atexit@plt+0x22e68c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 243b94 <__cxa_atexit@plt+0x237848> │ │ │ │ + ldr r0, [pc, #56] @ 23a9dc <__cxa_atexit@plt+0x22e690> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr r8 │ │ │ │ - tsteq sp, r0, lsr #16 │ │ │ │ - tsteq sp, r0, lsl r8 │ │ │ │ + tsteq lr, ip, ror #19 │ │ │ │ + @ instruction: 0x011e29d8 │ │ │ │ + tsteq lr, r8, asr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 243c18 <__cxa_atexit@plt+0x2378cc> │ │ │ │ + bhi 23aa60 <__cxa_atexit@plt+0x22e714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 243c20 <__cxa_atexit@plt+0x2378d4> │ │ │ │ - ldr r1, [pc, #104] @ 243c34 <__cxa_atexit@plt+0x2378e8> │ │ │ │ + bcc 23aa68 <__cxa_atexit@plt+0x22e71c> │ │ │ │ + ldr r1, [pc, #104] @ 23aa7c <__cxa_atexit@plt+0x22e730> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 243c38 <__cxa_atexit@plt+0x2378ec> │ │ │ │ + ldr r0, [pc, #100] @ 23aa80 <__cxa_atexit@plt+0x22e734> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 243c3c <__cxa_atexit@plt+0x2378f0> │ │ │ │ + ldr r1, [pc, #76] @ 23aa84 <__cxa_atexit@plt+0x22e738> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 243c40 <__cxa_atexit@plt+0x2378f4> │ │ │ │ + ldr lr, [pc, #68] @ 23aa88 <__cxa_atexit@plt+0x22e73c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 243c28 <__cxa_atexit@plt+0x2378dc> │ │ │ │ + b 23aa70 <__cxa_atexit@plt+0x22e724> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011d979c │ │ │ │ - tsteq sp, ip, lsl #15 │ │ │ │ - tsteq sp, r0, ror r7 │ │ │ │ + tsteq lr, r4, asr r9 │ │ │ │ + tsteq lr, r4, asr #18 │ │ │ │ + tsteq lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243cb0 <__cxa_atexit@plt+0x237964> │ │ │ │ - ldr lr, [pc, #88] @ 243cc0 <__cxa_atexit@plt+0x237974> │ │ │ │ + bcc 23aaf8 <__cxa_atexit@plt+0x22e7ac> │ │ │ │ + ldr lr, [pc, #88] @ 23ab08 <__cxa_atexit@plt+0x22e7bc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 243cc4 <__cxa_atexit@plt+0x237978> │ │ │ │ + ldr r0, [pc, #64] @ 23ab0c <__cxa_atexit@plt+0x22e7c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 243cc8 <__cxa_atexit@plt+0x23797c> │ │ │ │ + ldr lr, [pc, #56] @ 23ab10 <__cxa_atexit@plt+0x22e7c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x011d96f8 │ │ │ │ - @ instruction: 0x011d96dc │ │ │ │ + @ instruction: 0x011e28b0 │ │ │ │ + @ instruction: 0x011e2894 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243d3c <__cxa_atexit@plt+0x2379f0> │ │ │ │ + bhi 23ab84 <__cxa_atexit@plt+0x22e838> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243d48 <__cxa_atexit@plt+0x2379fc> │ │ │ │ - ldr lr, [pc, #92] @ 243d58 <__cxa_atexit@plt+0x237a0c> │ │ │ │ + bcc 23ab90 <__cxa_atexit@plt+0x22e844> │ │ │ │ + ldr lr, [pc, #92] @ 23aba0 <__cxa_atexit@plt+0x22e854> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 243d5c <__cxa_atexit@plt+0x237a10> │ │ │ │ + ldr r1, [pc, #88] @ 23aba4 <__cxa_atexit@plt+0x22e858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 243d60 <__cxa_atexit@plt+0x237a14> │ │ │ │ + ldr r8, [pc, #64] @ 23aba8 <__cxa_atexit@plt+0x22e85c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ @@ -581249,1096 +571923,1096 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq sp, ip, ror #12 │ │ │ │ - ldrsbteq sl, [r3], #94 @ 0x5e │ │ │ │ + tsteq lr, r4, lsr #16 │ │ │ │ + rscseq r3, r4, r9, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 243dd4 <__cxa_atexit@plt+0x237a88> │ │ │ │ - ldr lr, [pc, #88] @ 243de4 <__cxa_atexit@plt+0x237a98> │ │ │ │ + bcc 23ac1c <__cxa_atexit@plt+0x22e8d0> │ │ │ │ + ldr lr, [pc, #88] @ 23ac2c <__cxa_atexit@plt+0x22e8e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 243de8 <__cxa_atexit@plt+0x237a9c> │ │ │ │ + ldr r1, [pc, #84] @ 23ac30 <__cxa_atexit@plt+0x22e8e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 243dec <__cxa_atexit@plt+0x237aa0> │ │ │ │ + ldr lr, [pc, #56] @ 23ac34 <__cxa_atexit@plt+0x22e8e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, ip, ror #11 │ │ │ │ - @ instruction: 0x011d95b8 │ │ │ │ + tsteq lr, r4, lsr #15 │ │ │ │ + tsteq lr, r0, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243e30 <__cxa_atexit@plt+0x237ae4> │ │ │ │ + bhi 23ac78 <__cxa_atexit@plt+0x22e92c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 243e38 <__cxa_atexit@plt+0x237aec> │ │ │ │ + ldr r1, [pc, #36] @ 23ac80 <__cxa_atexit@plt+0x22e934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 243e3c <__cxa_atexit@plt+0x237af0> │ │ │ │ + ldr r7, [pc, #28] @ 23ac84 <__cxa_atexit@plt+0x22e938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, asr r5 │ │ │ │ - tsteq sp, r4, asr r5 │ │ │ │ + tsteq lr, r4, lsl r7 │ │ │ │ + tsteq lr, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243e80 <__cxa_atexit@plt+0x237b34> │ │ │ │ + bhi 23acc8 <__cxa_atexit@plt+0x22e97c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 243e88 <__cxa_atexit@plt+0x237b3c> │ │ │ │ + ldr r1, [pc, #36] @ 23acd0 <__cxa_atexit@plt+0x22e984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 243e8c <__cxa_atexit@plt+0x237b40> │ │ │ │ + ldr r7, [pc, #28] @ 23acd4 <__cxa_atexit@plt+0x22e988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsl #10 │ │ │ │ - tsteq sp, r4, lsl #10 │ │ │ │ + tsteq lr, r4, asr #13 │ │ │ │ + @ instruction: 0x011e26bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243ee0 <__cxa_atexit@plt+0x237b94> │ │ │ │ + bhi 23ad28 <__cxa_atexit@plt+0x22e9dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 243ee8 <__cxa_atexit@plt+0x237b9c> │ │ │ │ + ldr lr, [pc, #52] @ 23ad30 <__cxa_atexit@plt+0x22e9e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 243eec <__cxa_atexit@plt+0x237ba0> │ │ │ │ + ldr r0, [pc, #48] @ 23ad34 <__cxa_atexit@plt+0x22e9e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 243ef0 <__cxa_atexit@plt+0x237ba4> │ │ │ │ + ldr r1, [pc, #40] @ 23ad38 <__cxa_atexit@plt+0x22e9ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d94bc │ │ │ │ - @ instruction: 0x011d94b8 │ │ │ │ - tsteq sp, r4, ror #10 │ │ │ │ + tsteq lr, r4, ror r6 │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ + tsteq lr, ip, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243f28 <__cxa_atexit@plt+0x237bdc> │ │ │ │ + bhi 23ad70 <__cxa_atexit@plt+0x22ea24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 243f30 <__cxa_atexit@plt+0x237be4> │ │ │ │ + ldr r1, [pc, #24] @ 23ad78 <__cxa_atexit@plt+0x22ea2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, asr r4 │ │ │ │ + tsteq lr, r0, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 243f68 <__cxa_atexit@plt+0x237c1c> │ │ │ │ + bhi 23adb0 <__cxa_atexit@plt+0x22ea64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 243f70 <__cxa_atexit@plt+0x237c24> │ │ │ │ + ldr r1, [pc, #24] @ 23adb8 <__cxa_atexit@plt+0x22ea6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl r4 │ │ │ │ + @ instruction: 0x011e25d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 24408c <__cxa_atexit@plt+0x237d40> │ │ │ │ - ldr lr, [pc, #280] @ 2440ac <__cxa_atexit@plt+0x237d60> │ │ │ │ + bhi 23aed4 <__cxa_atexit@plt+0x22eb88> │ │ │ │ + ldr lr, [pc, #280] @ 23aef4 <__cxa_atexit@plt+0x22eba8> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #268] @ 2440b0 <__cxa_atexit@plt+0x237d64> │ │ │ │ + ldr r8, [pc, #268] @ 23aef8 <__cxa_atexit@plt+0x22ebac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 24402c <__cxa_atexit@plt+0x237ce0> │ │ │ │ + beq 23ae74 <__cxa_atexit@plt+0x22eb28> │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 244038 <__cxa_atexit@plt+0x237cec> │ │ │ │ + bne 23ae80 <__cxa_atexit@plt+0x22eb34> │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 244098 <__cxa_atexit@plt+0x237d4c> │ │ │ │ - ldr r0, [pc, #204] @ 2440b4 <__cxa_atexit@plt+0x237d68> │ │ │ │ + bcc 23aee0 <__cxa_atexit@plt+0x22eb94> │ │ │ │ + ldr r0, [pc, #204] @ 23aefc <__cxa_atexit@plt+0x22ebb0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #196] @ 2440b8 <__cxa_atexit@plt+0x237d6c> │ │ │ │ + ldr r0, [pc, #196] @ 23af00 <__cxa_atexit@plt+0x22ebb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #188] @ 2440bc <__cxa_atexit@plt+0x237d70> │ │ │ │ + ldr r1, [pc, #188] @ 23af04 <__cxa_atexit@plt+0x22ebb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #156] @ 2440c0 <__cxa_atexit@plt+0x237d74> │ │ │ │ + ldr r8, [pc, #156] @ 23af08 <__cxa_atexit@plt+0x22ebbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 244098 <__cxa_atexit@plt+0x237d4c> │ │ │ │ - ldr r0, [pc, #124] @ 2440c4 <__cxa_atexit@plt+0x237d78> │ │ │ │ + bcc 23aee0 <__cxa_atexit@plt+0x22eb94> │ │ │ │ + ldr r0, [pc, #124] @ 23af0c <__cxa_atexit@plt+0x22ebc0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #116] @ 2440c8 <__cxa_atexit@plt+0x237d7c> │ │ │ │ + ldr r0, [pc, #116] @ 23af10 <__cxa_atexit@plt+0x22ebc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #108] @ 2440cc <__cxa_atexit@plt+0x237d80> │ │ │ │ + ldr r1, [pc, #108] @ 23af14 <__cxa_atexit@plt+0x22ebc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ - ldr r8, [pc, #76] @ 2440d0 <__cxa_atexit@plt+0x237d84> │ │ │ │ + ldr r8, [pc, #76] @ 23af18 <__cxa_atexit@plt+0x22ebcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq sp, ip, asr #7 │ │ │ │ + tsteq lr, r4, lsl #11 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq sp, r8, lsl #7 │ │ │ │ - tsteq sp, ip, ror #6 │ │ │ │ - tsteq sp, ip, ror r3 │ │ │ │ + tsteq lr, r0, asr #10 │ │ │ │ + tsteq lr, r4, lsr #10 │ │ │ │ + tsteq lr, r4, lsr r5 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq sp, r8, lsr #6 │ │ │ │ - tsteq sp, ip, lsl #6 │ │ │ │ - tsteq sp, r0, lsr #6 │ │ │ │ + tsteq lr, r0, ror #9 │ │ │ │ + tsteq lr, r4, asr #9 │ │ │ │ + @ instruction: 0x011e24d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 24414c <__cxa_atexit@plt+0x237e00> │ │ │ │ + bne 23af94 <__cxa_atexit@plt+0x22ec48> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 24419c <__cxa_atexit@plt+0x237e50> │ │ │ │ - ldr r0, [pc, #156] @ 2441a8 <__cxa_atexit@plt+0x237e5c> │ │ │ │ + bcc 23afe4 <__cxa_atexit@plt+0x22ec98> │ │ │ │ + ldr r0, [pc, #156] @ 23aff0 <__cxa_atexit@plt+0x22eca4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #148] @ 2441ac <__cxa_atexit@plt+0x237e60> │ │ │ │ + ldr r0, [pc, #148] @ 23aff4 <__cxa_atexit@plt+0x22eca8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #140] @ 2441b0 <__cxa_atexit@plt+0x237e64> │ │ │ │ + ldr r2, [pc, #140] @ 23aff8 <__cxa_atexit@plt+0x22ecac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #108] @ 2441b4 <__cxa_atexit@plt+0x237e68> │ │ │ │ + ldr r8, [pc, #108] @ 23affc <__cxa_atexit@plt+0x22ecb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 24419c <__cxa_atexit@plt+0x237e50> │ │ │ │ - ldr r0, [pc, #92] @ 2441b8 <__cxa_atexit@plt+0x237e6c> │ │ │ │ + bcc 23afe4 <__cxa_atexit@plt+0x22ec98> │ │ │ │ + ldr r0, [pc, #92] @ 23b000 <__cxa_atexit@plt+0x22ecb4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 2441bc <__cxa_atexit@plt+0x237e70> │ │ │ │ + ldr r0, [pc, #84] @ 23b004 <__cxa_atexit@plt+0x22ecb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #76] @ 2441c0 <__cxa_atexit@plt+0x237e74> │ │ │ │ + ldr r2, [pc, #76] @ 23b008 <__cxa_atexit@plt+0x22ecbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ - ldr r8, [pc, #44] @ 2441c4 <__cxa_atexit@plt+0x237e78> │ │ │ │ + ldr r8, [pc, #44] @ 23b00c <__cxa_atexit@plt+0x22ecc0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq sp, r4, ror #4 │ │ │ │ - tsteq sp, r8, asr #4 │ │ │ │ - tsteq sp, r8, asr r2 │ │ │ │ + tsteq lr, ip, lsl r4 │ │ │ │ + tsteq lr, r0, lsl #8 │ │ │ │ + tsteq lr, r0, lsl r4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq sp, r4, lsl r2 │ │ │ │ - @ instruction: 0x011d91f8 │ │ │ │ - tsteq sp, ip, lsl #4 │ │ │ │ + tsteq lr, ip, asr #7 │ │ │ │ + @ instruction: 0x011e23b0 │ │ │ │ + tsteq lr, r4, asr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244250 <__cxa_atexit@plt+0x237f04> │ │ │ │ + bhi 23b098 <__cxa_atexit@plt+0x22ed4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244258 <__cxa_atexit@plt+0x237f0c> │ │ │ │ - ldr lr, [pc, #112] @ 24426c <__cxa_atexit@plt+0x237f20> │ │ │ │ + bcc 23b0a0 <__cxa_atexit@plt+0x22ed54> │ │ │ │ + ldr lr, [pc, #112] @ 23b0b4 <__cxa_atexit@plt+0x22ed68> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 244270 <__cxa_atexit@plt+0x237f24> │ │ │ │ + ldr r0, [pc, #108] @ 23b0b8 <__cxa_atexit@plt+0x22ed6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 244274 <__cxa_atexit@plt+0x237f28> │ │ │ │ + ldr r0, [pc, #80] @ 23b0bc <__cxa_atexit@plt+0x22ed70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244278 <__cxa_atexit@plt+0x237f2c> │ │ │ │ + ldr lr, [pc, #72] @ 23b0c0 <__cxa_atexit@plt+0x22ed74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244260 <__cxa_atexit@plt+0x237f14> │ │ │ │ + b 23b0a8 <__cxa_atexit@plt+0x22ed5c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - tsteq sp, ip, ror #2 │ │ │ │ - tsteq sp, r8, asr r1 │ │ │ │ - tsteq sp, ip, lsr r1 │ │ │ │ + tsteq lr, r4, lsr #6 │ │ │ │ + tsteq lr, r0, lsl r3 │ │ │ │ + @ instruction: 0x011e22f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2442ec <__cxa_atexit@plt+0x237fa0> │ │ │ │ - ldr lr, [pc, #92] @ 2442fc <__cxa_atexit@plt+0x237fb0> │ │ │ │ + bcc 23b134 <__cxa_atexit@plt+0x22ede8> │ │ │ │ + ldr lr, [pc, #92] @ 23b144 <__cxa_atexit@plt+0x22edf8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 244300 <__cxa_atexit@plt+0x237fb4> │ │ │ │ + ldr r0, [pc, #64] @ 23b148 <__cxa_atexit@plt+0x22edfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 244304 <__cxa_atexit@plt+0x237fb8> │ │ │ │ + ldr lr, [pc, #56] @ 23b14c <__cxa_atexit@plt+0x22ee00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrheq r9, [sp, -ip] │ │ │ │ - tsteq sp, r0, lsr #1 │ │ │ │ + tsteq lr, r4, ror r2 │ │ │ │ + tsteq lr, r8, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 244368 <__cxa_atexit@plt+0x23801c> │ │ │ │ - ldr sl, [pc, #72] @ 244378 <__cxa_atexit@plt+0x23802c> │ │ │ │ + bcc 23b1b0 <__cxa_atexit@plt+0x22ee64> │ │ │ │ + ldr sl, [pc, #72] @ 23b1c0 <__cxa_atexit@plt+0x22ee74> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 24437c <__cxa_atexit@plt+0x238030> │ │ │ │ + ldr lr, [pc, #52] @ 23b1c4 <__cxa_atexit@plt+0x22ee78> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrhteq r9, [r3], #255 @ 0xff │ │ │ │ + rscseq r3, r4, sl, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 24442c <__cxa_atexit@plt+0x2380e0> │ │ │ │ + bhi 23b274 <__cxa_atexit@plt+0x22ef28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 244434 <__cxa_atexit@plt+0x2380e8> │ │ │ │ - ldr r1, [pc, #164] @ 24445c <__cxa_atexit@plt+0x238110> │ │ │ │ + bcc 23b27c <__cxa_atexit@plt+0x22ef30> │ │ │ │ + ldr r1, [pc, #164] @ 23b2a4 <__cxa_atexit@plt+0x22ef58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 244460 <__cxa_atexit@plt+0x238114> │ │ │ │ + ldr r1, [pc, #156] @ 23b2a8 <__cxa_atexit@plt+0x22ef5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 244464 <__cxa_atexit@plt+0x238118> │ │ │ │ + ldr r0, [pc, #140] @ 23b2ac <__cxa_atexit@plt+0x22ef60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24444c <__cxa_atexit@plt+0x238100> │ │ │ │ - ldr sl, [pc, #116] @ 244468 <__cxa_atexit@plt+0x23811c> │ │ │ │ + bcc 23b294 <__cxa_atexit@plt+0x22ef48> │ │ │ │ + ldr sl, [pc, #116] @ 23b2b0 <__cxa_atexit@plt+0x22ef64> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 24446c <__cxa_atexit@plt+0x238120> │ │ │ │ + ldr lr, [pc, #96] @ 23b2b4 <__cxa_atexit@plt+0x22ef68> │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 24443c <__cxa_atexit@plt+0x2380f0> │ │ │ │ + b 23b284 <__cxa_atexit@plt+0x22ef38> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d8fb8 │ │ │ │ - tsteq sp, r4, lsr #31 │ │ │ │ - @ instruction: 0x011d8f94 │ │ │ │ + tsteq lr, r0, ror r1 │ │ │ │ + tsteq lr, ip, asr r1 │ │ │ │ + tsteq lr, ip, asr #2 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrshteq r9, [r3], #235 @ 0xeb │ │ │ │ + rscseq r2, r4, r6, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2444d4 <__cxa_atexit@plt+0x238188> │ │ │ │ - ldr r2, [pc, #76] @ 2444e4 <__cxa_atexit@plt+0x238198> │ │ │ │ + bcc 23b31c <__cxa_atexit@plt+0x22efd0> │ │ │ │ + ldr r2, [pc, #76] @ 23b32c <__cxa_atexit@plt+0x22efe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2444e8 <__cxa_atexit@plt+0x23819c> │ │ │ │ + ldr r1, [pc, #72] @ 23b330 <__cxa_atexit@plt+0x22efe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2444ec <__cxa_atexit@plt+0x2381a0> │ │ │ │ + ldr r2, [pc, #52] @ 23b334 <__cxa_atexit@plt+0x22efe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - tsteq sp, r0, ror #29 │ │ │ │ - @ instruction: 0x011d8eb4 │ │ │ │ + @ instruction: 0x011e2098 │ │ │ │ + tsteq lr, ip, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 244558 <__cxa_atexit@plt+0x23820c> │ │ │ │ - ldr lr, [pc, #84] @ 244564 <__cxa_atexit@plt+0x238218> │ │ │ │ + bhi 23b3a0 <__cxa_atexit@plt+0x22f054> │ │ │ │ + ldr lr, [pc, #84] @ 23b3ac <__cxa_atexit@plt+0x22f060> │ │ │ │ add lr, pc, lr │ │ │ │ add r7, r3, #8 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #72] @ 244568 <__cxa_atexit@plt+0x23821c> │ │ │ │ + ldr r8, [pc, #72] @ 23b3b0 <__cxa_atexit@plt+0x22f064> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 24454c <__cxa_atexit@plt+0x238200> │ │ │ │ + beq 23b394 <__cxa_atexit@plt+0x22f048> │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, #11 │ │ │ │ b b7c3ac <__cxa_atexit@plt+0xb70060> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq sp, r0, asr lr │ │ │ │ + tsteq lr, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, #11 │ │ │ │ b b7c3ac <__cxa_atexit@plt+0xb70060> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2445c4 <__cxa_atexit@plt+0x238278> │ │ │ │ + bhi 23b40c <__cxa_atexit@plt+0x22f0c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 2445cc <__cxa_atexit@plt+0x238280> │ │ │ │ + ldr r2, [pc, #32] @ 23b414 <__cxa_atexit@plt+0x22f0c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 2445d0 <__cxa_atexit@plt+0x238284> │ │ │ │ + ldr r5, [pc, #24] @ 23b418 <__cxa_atexit@plt+0x22f0cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr #27 │ │ │ │ - @ instruction: 0x011d8dbc │ │ │ │ + tsteq lr, ip, ror pc │ │ │ │ + tsteq lr, r4, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244610 <__cxa_atexit@plt+0x2382c4> │ │ │ │ + bhi 23b458 <__cxa_atexit@plt+0x22f10c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 244618 <__cxa_atexit@plt+0x2382cc> │ │ │ │ + ldr r2, [pc, #32] @ 23b460 <__cxa_atexit@plt+0x22f114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 24461c <__cxa_atexit@plt+0x2382d0> │ │ │ │ + ldr r5, [pc, #24] @ 23b464 <__cxa_atexit@plt+0x22f118> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b f4a5a4 <__cxa_atexit@plt+0xf3e258> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror sp │ │ │ │ - tsteq sp, r0, ror sp │ │ │ │ + tsteq lr, r0, lsr pc │ │ │ │ + tsteq lr, r8, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244660 <__cxa_atexit@plt+0x238314> │ │ │ │ + bhi 23b4a8 <__cxa_atexit@plt+0x22f15c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 244668 <__cxa_atexit@plt+0x23831c> │ │ │ │ + ldr r1, [pc, #36] @ 23b4b0 <__cxa_atexit@plt+0x22f164> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 24466c <__cxa_atexit@plt+0x238320> │ │ │ │ + ldr r7, [pc, #28] @ 23b4b4 <__cxa_atexit@plt+0x22f168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, ip, lsr #26 │ │ │ │ - tsteq sp, r4, lsr #26 │ │ │ │ + tsteq lr, r4, ror #29 │ │ │ │ + @ instruction: 0x011e1edc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2446c0 <__cxa_atexit@plt+0x238374> │ │ │ │ + bhi 23b508 <__cxa_atexit@plt+0x22f1bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2446c8 <__cxa_atexit@plt+0x23837c> │ │ │ │ + ldr lr, [pc, #52] @ 23b510 <__cxa_atexit@plt+0x22f1c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2446cc <__cxa_atexit@plt+0x238380> │ │ │ │ + ldr r0, [pc, #48] @ 23b514 <__cxa_atexit@plt+0x22f1c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2446d0 <__cxa_atexit@plt+0x238384> │ │ │ │ + ldr r1, [pc, #40] @ 23b518 <__cxa_atexit@plt+0x22f1cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d8cdc │ │ │ │ - @ instruction: 0x011d8cd8 │ │ │ │ - tsteq sp, r4, lsl #27 │ │ │ │ + @ instruction: 0x011e1e94 │ │ │ │ + @ instruction: 0x011e1e90 │ │ │ │ + tsteq lr, ip, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244708 <__cxa_atexit@plt+0x2383bc> │ │ │ │ + bhi 23b550 <__cxa_atexit@plt+0x22f204> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 244710 <__cxa_atexit@plt+0x2383c4> │ │ │ │ + ldr r1, [pc, #24] @ 23b558 <__cxa_atexit@plt+0x22f20c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror ip │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244794 <__cxa_atexit@plt+0x238448> │ │ │ │ + bhi 23b5dc <__cxa_atexit@plt+0x22f290> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 24479c <__cxa_atexit@plt+0x238450> │ │ │ │ - ldr r1, [pc, #104] @ 2447b0 <__cxa_atexit@plt+0x238464> │ │ │ │ + bcc 23b5e4 <__cxa_atexit@plt+0x22f298> │ │ │ │ + ldr r1, [pc, #104] @ 23b5f8 <__cxa_atexit@plt+0x22f2ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 2447b4 <__cxa_atexit@plt+0x238468> │ │ │ │ + ldr r0, [pc, #100] @ 23b5fc <__cxa_atexit@plt+0x22f2b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 2447b8 <__cxa_atexit@plt+0x23846c> │ │ │ │ + ldr r1, [pc, #76] @ 23b600 <__cxa_atexit@plt+0x22f2b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 2447bc <__cxa_atexit@plt+0x238470> │ │ │ │ + ldr lr, [pc, #68] @ 23b604 <__cxa_atexit@plt+0x22f2b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 2447a4 <__cxa_atexit@plt+0x238458> │ │ │ │ + b 23b5ec <__cxa_atexit@plt+0x22f2a0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq sp, r0, lsr #24 │ │ │ │ - tsteq sp, r0, lsl ip │ │ │ │ - @ instruction: 0x011d8bf4 │ │ │ │ + @ instruction: 0x011e1dd8 │ │ │ │ + tsteq lr, r8, asr #27 │ │ │ │ + tsteq lr, ip, lsr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244848 <__cxa_atexit@plt+0x2384fc> │ │ │ │ + bhi 23b690 <__cxa_atexit@plt+0x22f344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244850 <__cxa_atexit@plt+0x238504> │ │ │ │ - ldr lr, [pc, #112] @ 244864 <__cxa_atexit@plt+0x238518> │ │ │ │ + bcc 23b698 <__cxa_atexit@plt+0x22f34c> │ │ │ │ + ldr lr, [pc, #112] @ 23b6ac <__cxa_atexit@plt+0x22f360> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 244868 <__cxa_atexit@plt+0x23851c> │ │ │ │ + ldr r0, [pc, #108] @ 23b6b0 <__cxa_atexit@plt+0x22f364> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 24486c <__cxa_atexit@plt+0x238520> │ │ │ │ + ldr r0, [pc, #80] @ 23b6b4 <__cxa_atexit@plt+0x22f368> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244870 <__cxa_atexit@plt+0x238524> │ │ │ │ + ldr lr, [pc, #72] @ 23b6b8 <__cxa_atexit@plt+0x22f36c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244858 <__cxa_atexit@plt+0x23850c> │ │ │ │ + b 23b6a0 <__cxa_atexit@plt+0x22f354> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq sp, r4, ror fp │ │ │ │ - tsteq sp, r0, ror #22 │ │ │ │ - tsteq sp, r4, asr #22 │ │ │ │ + tsteq lr, ip, lsr #26 │ │ │ │ + tsteq lr, r8, lsl sp │ │ │ │ + @ instruction: 0x011e1cfc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244900 <__cxa_atexit@plt+0x2385b4> │ │ │ │ + bhi 23b748 <__cxa_atexit@plt+0x22f3fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244908 <__cxa_atexit@plt+0x2385bc> │ │ │ │ - ldr lr, [pc, #116] @ 24491c <__cxa_atexit@plt+0x2385d0> │ │ │ │ + bcc 23b750 <__cxa_atexit@plt+0x22f404> │ │ │ │ + ldr lr, [pc, #116] @ 23b764 <__cxa_atexit@plt+0x22f418> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 244920 <__cxa_atexit@plt+0x2385d4> │ │ │ │ + ldr r0, [pc, #112] @ 23b768 <__cxa_atexit@plt+0x22f41c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 244924 <__cxa_atexit@plt+0x2385d8> │ │ │ │ + ldr r0, [pc, #80] @ 23b76c <__cxa_atexit@plt+0x22f420> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244928 <__cxa_atexit@plt+0x2385dc> │ │ │ │ + ldr lr, [pc, #72] @ 23b770 <__cxa_atexit@plt+0x22f424> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244910 <__cxa_atexit@plt+0x2385c4> │ │ │ │ + b 23b758 <__cxa_atexit@plt+0x22f40c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq sp, r0, asr #21 │ │ │ │ - tsteq sp, r8, lsr #21 │ │ │ │ - tsteq sp, ip, lsl #21 │ │ │ │ + tsteq lr, r8, ror ip │ │ │ │ + tsteq lr, r0, ror #24 │ │ │ │ + tsteq lr, r4, asr #24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24499c <__cxa_atexit@plt+0x238650> │ │ │ │ - ldr lr, [pc, #92] @ 2449ac <__cxa_atexit@plt+0x238660> │ │ │ │ + bcc 23b7e4 <__cxa_atexit@plt+0x22f498> │ │ │ │ + ldr lr, [pc, #92] @ 23b7f4 <__cxa_atexit@plt+0x22f4a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 2449b0 <__cxa_atexit@plt+0x238664> │ │ │ │ + ldr r0, [pc, #64] @ 23b7f8 <__cxa_atexit@plt+0x22f4ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 2449b4 <__cxa_atexit@plt+0x238668> │ │ │ │ + ldr lr, [pc, #56] @ 23b7fc <__cxa_atexit@plt+0x22f4b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq sp, ip, lsl #20 │ │ │ │ - @ instruction: 0x011d89f0 │ │ │ │ + tsteq lr, r4, asr #23 │ │ │ │ + tsteq lr, r8, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 244a18 <__cxa_atexit@plt+0x2386cc> │ │ │ │ - ldr lr, [pc, #72] @ 244a28 <__cxa_atexit@plt+0x2386dc> │ │ │ │ + bcc 23b860 <__cxa_atexit@plt+0x22f514> │ │ │ │ + ldr lr, [pc, #72] @ 23b870 <__cxa_atexit@plt+0x22f524> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r7, #11 │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 244a2c <__cxa_atexit@plt+0x2386e0> │ │ │ │ + ldr lr, [pc, #48] @ 23b874 <__cxa_atexit@plt+0x22f528> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ mov r8, lr │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrshteq r9, [r3], #178 @ 0xb2 │ │ │ │ + smlalseq r2, r4, sp, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 244a94 <__cxa_atexit@plt+0x238748> │ │ │ │ + bhi 23b8dc <__cxa_atexit@plt+0x22f590> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244aa0 <__cxa_atexit@plt+0x238754> │ │ │ │ - ldr r1, [pc, #80] @ 244ab0 <__cxa_atexit@plt+0x238764> │ │ │ │ + bcc 23b8e8 <__cxa_atexit@plt+0x22f59c> │ │ │ │ + ldr r1, [pc, #80] @ 23b8f8 <__cxa_atexit@plt+0x22f5ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 244ab4 <__cxa_atexit@plt+0x238768> │ │ │ │ + ldr r5, [pc, #72] @ 23b8fc <__cxa_atexit@plt+0x22f5b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 244ab8 <__cxa_atexit@plt+0x23876c> │ │ │ │ + ldr r0, [pc, #56] @ 23b900 <__cxa_atexit@plt+0x22f5b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsl r9 │ │ │ │ - @ instruction: 0x011d88fc │ │ │ │ - tsteq sp, ip, ror #17 │ │ │ │ + tsteq lr, r8, asr #21 │ │ │ │ + @ instruction: 0x011e1ab4 │ │ │ │ + tsteq lr, r4, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244b3c <__cxa_atexit@plt+0x2387f0> │ │ │ │ + bhi 23b984 <__cxa_atexit@plt+0x22f638> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244b44 <__cxa_atexit@plt+0x2387f8> │ │ │ │ - ldr r1, [pc, #104] @ 244b58 <__cxa_atexit@plt+0x23880c> │ │ │ │ + bcc 23b98c <__cxa_atexit@plt+0x22f640> │ │ │ │ + ldr r1, [pc, #104] @ 23b9a0 <__cxa_atexit@plt+0x22f654> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 244b5c <__cxa_atexit@plt+0x238810> │ │ │ │ + ldr r0, [pc, #100] @ 23b9a4 <__cxa_atexit@plt+0x22f658> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 244b60 <__cxa_atexit@plt+0x238814> │ │ │ │ + ldr r1, [pc, #76] @ 23b9a8 <__cxa_atexit@plt+0x22f65c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #68] @ 244b64 <__cxa_atexit@plt+0x238818> │ │ │ │ + ldr lr, [pc, #68] @ 23b9ac <__cxa_atexit@plt+0x22f660> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244b4c <__cxa_atexit@plt+0x238800> │ │ │ │ + b 23b994 <__cxa_atexit@plt+0x22f648> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r8, ror r8 │ │ │ │ - tsteq sp, r8, ror #16 │ │ │ │ - tsteq sp, ip, asr #16 │ │ │ │ + tsteq lr, r0, lsr sl │ │ │ │ + tsteq lr, r0, lsr #20 │ │ │ │ + tsteq lr, r4, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244bf0 <__cxa_atexit@plt+0x2388a4> │ │ │ │ + bhi 23ba38 <__cxa_atexit@plt+0x22f6ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244bf8 <__cxa_atexit@plt+0x2388ac> │ │ │ │ - ldr lr, [pc, #112] @ 244c0c <__cxa_atexit@plt+0x2388c0> │ │ │ │ + bcc 23ba40 <__cxa_atexit@plt+0x22f6f4> │ │ │ │ + ldr lr, [pc, #112] @ 23ba54 <__cxa_atexit@plt+0x22f708> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 244c10 <__cxa_atexit@plt+0x2388c4> │ │ │ │ + ldr r0, [pc, #108] @ 23ba58 <__cxa_atexit@plt+0x22f70c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 244c14 <__cxa_atexit@plt+0x2388c8> │ │ │ │ + ldr r0, [pc, #80] @ 23ba5c <__cxa_atexit@plt+0x22f710> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244c18 <__cxa_atexit@plt+0x2388cc> │ │ │ │ + ldr lr, [pc, #72] @ 23ba60 <__cxa_atexit@plt+0x22f714> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244c00 <__cxa_atexit@plt+0x2388b4> │ │ │ │ + b 23ba48 <__cxa_atexit@plt+0x22f6fc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq sp, ip, asr #15 │ │ │ │ - @ instruction: 0x011d87b8 │ │ │ │ - @ instruction: 0x011d879c │ │ │ │ + tsteq lr, r4, lsl #19 │ │ │ │ + tsteq lr, r0, ror r9 │ │ │ │ + tsteq lr, r4, asr r9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244ca8 <__cxa_atexit@plt+0x23895c> │ │ │ │ + bhi 23baf0 <__cxa_atexit@plt+0x22f7a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 244cb0 <__cxa_atexit@plt+0x238964> │ │ │ │ - ldr lr, [pc, #116] @ 244cc4 <__cxa_atexit@plt+0x238978> │ │ │ │ + bcc 23baf8 <__cxa_atexit@plt+0x22f7ac> │ │ │ │ + ldr lr, [pc, #116] @ 23bb0c <__cxa_atexit@plt+0x22f7c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 244cc8 <__cxa_atexit@plt+0x23897c> │ │ │ │ + ldr r0, [pc, #112] @ 23bb10 <__cxa_atexit@plt+0x22f7c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 244ccc <__cxa_atexit@plt+0x238980> │ │ │ │ + ldr r0, [pc, #80] @ 23bb14 <__cxa_atexit@plt+0x22f7c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244cd0 <__cxa_atexit@plt+0x238984> │ │ │ │ + ldr lr, [pc, #72] @ 23bb18 <__cxa_atexit@plt+0x22f7cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ - b 244cb8 <__cxa_atexit@plt+0x23896c> │ │ │ │ + b 23bb00 <__cxa_atexit@plt+0x22f7b4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq sp, r8, lsl r7 │ │ │ │ - tsteq sp, r0, lsl #14 │ │ │ │ - tsteq sp, r4, ror #13 │ │ │ │ + @ instruction: 0x011e18d0 │ │ │ │ + @ instruction: 0x011e18b8 │ │ │ │ + @ instruction: 0x011e189c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 244d44 <__cxa_atexit@plt+0x2389f8> │ │ │ │ - ldr lr, [pc, #92] @ 244d54 <__cxa_atexit@plt+0x238a08> │ │ │ │ + bcc 23bb8c <__cxa_atexit@plt+0x22f840> │ │ │ │ + ldr lr, [pc, #92] @ 23bb9c <__cxa_atexit@plt+0x22f850> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ add r9, r7, #16 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 244d58 <__cxa_atexit@plt+0x238a0c> │ │ │ │ + ldr r0, [pc, #64] @ 23bba0 <__cxa_atexit@plt+0x22f854> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #56] @ 244d5c <__cxa_atexit@plt+0x238a10> │ │ │ │ + ldr lr, [pc, #56] @ 23bba4 <__cxa_atexit@plt+0x22f858> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r8, r9, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq sp, r4, ror #12 │ │ │ │ - tsteq sp, r8, asr #12 │ │ │ │ + tsteq lr, ip, lsl r8 │ │ │ │ + tsteq lr, r0, lsl #16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 244dd0 <__cxa_atexit@plt+0x238a84> │ │ │ │ + bhi 23bc18 <__cxa_atexit@plt+0x22f8cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 244dd8 <__cxa_atexit@plt+0x238a8c> │ │ │ │ - ldr lr, [pc, #88] @ 244dec <__cxa_atexit@plt+0x238aa0> │ │ │ │ + bcc 23bc20 <__cxa_atexit@plt+0x22f8d4> │ │ │ │ + ldr lr, [pc, #88] @ 23bc34 <__cxa_atexit@plt+0x22f8e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 244df0 <__cxa_atexit@plt+0x238aa4> │ │ │ │ + ldr r1, [pc, #84] @ 23bc38 <__cxa_atexit@plt+0x22f8ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add ip, r7, #16 │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 244df4 <__cxa_atexit@plt+0x238aa8> │ │ │ │ + ldr r8, [pc, #56] @ 23bc3c <__cxa_atexit@plt+0x22f8f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ - b 244de0 <__cxa_atexit@plt+0x238a94> │ │ │ │ + b 23bc28 <__cxa_atexit@plt+0x22f8dc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011d85d4 │ │ │ │ - rscseq r9, r3, r2, lsr r8 │ │ │ │ + tsteq lr, ip, lsl #15 │ │ │ │ + ldrsbteq r2, [r4], #141 @ 0x8d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 244e78 <__cxa_atexit@plt+0x238b2c> │ │ │ │ - ldr lr, [pc, #104] @ 244e88 <__cxa_atexit@plt+0x238b3c> │ │ │ │ + bcc 23bcc0 <__cxa_atexit@plt+0x22f974> │ │ │ │ + ldr lr, [pc, #104] @ 23bcd0 <__cxa_atexit@plt+0x22f984> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r1, r2, sl} │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 244e8c <__cxa_atexit@plt+0x238b40> │ │ │ │ + ldr r0, [pc, #80] @ 23bcd4 <__cxa_atexit@plt+0x22f988> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 244e90 <__cxa_atexit@plt+0x238b44> │ │ │ │ + ldr lr, [pc, #72] @ 23bcd8 <__cxa_atexit@plt+0x22f98c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ @@ -582349,328 +573023,328 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq sp, r4, asr #10 │ │ │ │ - tsteq sp, r4, lsr #10 │ │ │ │ + @ instruction: 0x011e16fc │ │ │ │ + @ instruction: 0x011e16dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244ee4 <__cxa_atexit@plt+0x238b98> │ │ │ │ + bhi 23bd2c <__cxa_atexit@plt+0x22f9e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 244eec <__cxa_atexit@plt+0x238ba0> │ │ │ │ + ldr lr, [pc, #52] @ 23bd34 <__cxa_atexit@plt+0x22f9e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 244ef0 <__cxa_atexit@plt+0x238ba4> │ │ │ │ + ldr r0, [pc, #48] @ 23bd38 <__cxa_atexit@plt+0x22f9ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 244ef4 <__cxa_atexit@plt+0x238ba8> │ │ │ │ + ldr r1, [pc, #40] @ 23bd3c <__cxa_atexit@plt+0x22f9f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d84b8 │ │ │ │ - @ instruction: 0x011d84b4 │ │ │ │ - tsteq sp, r0, ror #10 │ │ │ │ + tsteq lr, r0, ror r6 │ │ │ │ + tsteq lr, ip, ror #12 │ │ │ │ + tsteq lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244f2c <__cxa_atexit@plt+0x238be0> │ │ │ │ + bhi 23bd74 <__cxa_atexit@plt+0x22fa28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 244f34 <__cxa_atexit@plt+0x238be8> │ │ │ │ + ldr r1, [pc, #24] @ 23bd7c <__cxa_atexit@plt+0x22fa30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr r4 │ │ │ │ - @ instruction: 0x010c3998 │ │ │ │ + tsteq lr, ip, lsl #12 │ │ │ │ + smlabteq ip, r0, r4, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 244ff0 <__cxa_atexit@plt+0x238ca4> │ │ │ │ - ldr r3, [pc, #180] @ 24500c <__cxa_atexit@plt+0x238cc0> │ │ │ │ + bhi 23be38 <__cxa_atexit@plt+0x22faec> │ │ │ │ + ldr r3, [pc, #180] @ 23be54 <__cxa_atexit@plt+0x22fb08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 244fe4 <__cxa_atexit@plt+0x238c98> │ │ │ │ + beq 23be2c <__cxa_atexit@plt+0x22fae0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 244ff8 <__cxa_atexit@plt+0x238cac> │ │ │ │ + bcc 23be40 <__cxa_atexit@plt+0x22faf4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #-8]! │ │ │ │ sub r0, r3, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #108] @ 245010 <__cxa_atexit@plt+0x238cc4> │ │ │ │ + ldr r8, [pc, #108] @ 23be58 <__cxa_atexit@plt+0x22fb0c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r6, #4]! │ │ │ │ - ldr r0, [pc, #92] @ 245014 <__cxa_atexit@plt+0x238cc8> │ │ │ │ + ldr r0, [pc, #92] @ 23be5c <__cxa_atexit@plt+0x22fb10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 245018 <__cxa_atexit@plt+0x238ccc> │ │ │ │ + ldr r2, [pc, #84] @ 23be60 <__cxa_atexit@plt+0x22fb14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq sp, r4, asr #7 │ │ │ │ - tsteq sp, r8, lsr #7 │ │ │ │ - @ instruction: 0x010c38b4 │ │ │ │ + tsteq lr, ip, ror r5 │ │ │ │ + tsteq lr, r0, ror #10 │ │ │ │ + ldrdeq ip, [ip, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245098 <__cxa_atexit@plt+0x238d4c> │ │ │ │ + bcc 23bee0 <__cxa_atexit@plt+0x22fb94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ sub r0, r6, #6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #72] @ 2450a4 <__cxa_atexit@plt+0x238d58> │ │ │ │ + ldr r8, [pc, #72] @ 23beec <__cxa_atexit@plt+0x22fba0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 2450a8 <__cxa_atexit@plt+0x238d5c> │ │ │ │ + ldr r0, [pc, #56] @ 23bef0 <__cxa_atexit@plt+0x22fba4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #48] @ 2450ac <__cxa_atexit@plt+0x238d60> │ │ │ │ + ldr r2, [pc, #48] @ 23bef4 <__cxa_atexit@plt+0x22fba8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq sp, ip, lsl #6 │ │ │ │ - @ instruction: 0x011d82f0 │ │ │ │ - tsteq ip, ip, lsl r8 │ │ │ │ + tsteq lr, r4, asr #9 │ │ │ │ + tsteq lr, r8, lsr #9 │ │ │ │ + tsteq ip, r4, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 245104 <__cxa_atexit@plt+0x238db8> │ │ │ │ - ldr r2, [pc, #56] @ 245114 <__cxa_atexit@plt+0x238dc8> │ │ │ │ + bcc 23bf4c <__cxa_atexit@plt+0x22fc00> │ │ │ │ + ldr r2, [pc, #56] @ 23bf5c <__cxa_atexit@plt+0x22fc10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 245118 <__cxa_atexit@plt+0x238dcc> │ │ │ │ + ldr r3, [pc, #44] @ 23bf60 <__cxa_atexit@plt+0x22fc14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r9, r3, r3, lsr #4 │ │ │ │ + rscseq r2, r4, lr, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 245180 <__cxa_atexit@plt+0x238e34> │ │ │ │ + bhi 23bfc8 <__cxa_atexit@plt+0x22fc7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 24518c <__cxa_atexit@plt+0x238e40> │ │ │ │ - ldr r1, [pc, #80] @ 24519c <__cxa_atexit@plt+0x238e50> │ │ │ │ + bcc 23bfd4 <__cxa_atexit@plt+0x22fc88> │ │ │ │ + ldr r1, [pc, #80] @ 23bfe4 <__cxa_atexit@plt+0x22fc98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2451a0 <__cxa_atexit@plt+0x238e54> │ │ │ │ + ldr r5, [pc, #72] @ 23bfe8 <__cxa_atexit@plt+0x22fc9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2451a4 <__cxa_atexit@plt+0x238e58> │ │ │ │ + ldr r0, [pc, #56] @ 23bfec <__cxa_atexit@plt+0x22fca0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, lsr #4 │ │ │ │ - tsteq sp, r0, lsl r2 │ │ │ │ - tsteq sp, r0, lsl #4 │ │ │ │ - tsteq ip, r8, lsr #14 │ │ │ │ + @ instruction: 0x011e13dc │ │ │ │ + tsteq lr, r8, asr #7 │ │ │ │ + @ instruction: 0x011e13b8 │ │ │ │ + tsteq ip, r0, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 245264 <__cxa_atexit@plt+0x238f18> │ │ │ │ - ldr r3, [pc, #184] @ 245280 <__cxa_atexit@plt+0x238f34> │ │ │ │ + bhi 23c0ac <__cxa_atexit@plt+0x22fd60> │ │ │ │ + ldr r3, [pc, #184] @ 23c0c8 <__cxa_atexit@plt+0x22fd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 245258 <__cxa_atexit@plt+0x238f0c> │ │ │ │ + beq 23c0a0 <__cxa_atexit@plt+0x22fd54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 24526c <__cxa_atexit@plt+0x238f20> │ │ │ │ + bcc 23c0b4 <__cxa_atexit@plt+0x22fd68> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #116] @ 245284 <__cxa_atexit@plt+0x238f38> │ │ │ │ + ldr r0, [pc, #116] @ 23c0cc <__cxa_atexit@plt+0x22fd80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #4]! │ │ │ │ sub r2, r3, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #92] @ 245288 <__cxa_atexit@plt+0x238f3c> │ │ │ │ + ldr r2, [pc, #92] @ 23c0d0 <__cxa_atexit@plt+0x22fd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #84] @ 24528c <__cxa_atexit@plt+0x238f40> │ │ │ │ + ldr lr, [pc, #84] @ 23c0d4 <__cxa_atexit@plt+0x22fd88> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - tsteq sp, r0, asr r1 │ │ │ │ - tsteq sp, r4, lsr r1 │ │ │ │ - tsteq ip, r0, asr #12 │ │ │ │ + tsteq lr, r8, lsl #6 │ │ │ │ + tsteq lr, ip, ror #5 │ │ │ │ + tsteq ip, r8, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24530c <__cxa_atexit@plt+0x238fc0> │ │ │ │ + bcc 23c154 <__cxa_atexit@plt+0x22fe08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 245318 <__cxa_atexit@plt+0x238fcc> │ │ │ │ + ldr r0, [pc, #80] @ 23c160 <__cxa_atexit@plt+0x22fe14> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r6, #6 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #56] @ 24531c <__cxa_atexit@plt+0x238fd0> │ │ │ │ + ldr r2, [pc, #56] @ 23c164 <__cxa_atexit@plt+0x22fe18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #48] @ 245320 <__cxa_atexit@plt+0x238fd4> │ │ │ │ + ldr lr, [pc, #48] @ 23c168 <__cxa_atexit@plt+0x22fe1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r8, #11 │ │ │ │ - b 1c5db0 <__cxa_atexit@plt+0x1b9a64> │ │ │ │ + b 1bcbf8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1149aa4 <__cxa_atexit@plt+0x113d758> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0x011d8098 │ │ │ │ - tsteq sp, ip, ror r0 │ │ │ │ - smlatbeq ip, ip, r5, r3 │ │ │ │ + tsteq lr, r0, asr r2 │ │ │ │ + tsteq lr, r4, lsr r2 │ │ │ │ + ldrdeq ip, [ip, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245390 <__cxa_atexit@plt+0x239044> │ │ │ │ + bhi 23c1d8 <__cxa_atexit@plt+0x22fe8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24539c <__cxa_atexit@plt+0x239050> │ │ │ │ - ldr r2, [pc, #84] @ 2453ac <__cxa_atexit@plt+0x239060> │ │ │ │ + bcc 23c1e4 <__cxa_atexit@plt+0x22fe98> │ │ │ │ + ldr r2, [pc, #84] @ 23c1f4 <__cxa_atexit@plt+0x22fea8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2453b0 <__cxa_atexit@plt+0x239064> │ │ │ │ + ldr r1, [pc, #80] @ 23c1f8 <__cxa_atexit@plt+0x22feac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2453b4 <__cxa_atexit@plt+0x239068> │ │ │ │ + ldr r8, [pc, #60] @ 23c1fc <__cxa_atexit@plt+0x22feb0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -582678,256 +573352,256 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - tsteq sp, r0, lsl r0 │ │ │ │ - smlalseq r8, r3, r7, pc @ │ │ │ │ - tsteq ip, r4, lsl r5 │ │ │ │ + tsteq lr, r8, asr #3 │ │ │ │ + rscseq r2, r4, r2, asr #32 │ │ │ │ + tsteq ip, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245428 <__cxa_atexit@plt+0x2390dc> │ │ │ │ - ldr lr, [pc, #84] @ 245438 <__cxa_atexit@plt+0x2390ec> │ │ │ │ + bcc 23c270 <__cxa_atexit@plt+0x22ff24> │ │ │ │ + ldr lr, [pc, #84] @ 23c280 <__cxa_atexit@plt+0x22ff34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 24543c <__cxa_atexit@plt+0x2390f0> │ │ │ │ + ldr r1, [pc, #80] @ 23c284 <__cxa_atexit@plt+0x22ff38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 245440 <__cxa_atexit@plt+0x2390f4> │ │ │ │ + ldr lr, [pc, #56] @ 23c288 <__cxa_atexit@plt+0x22ff3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x011d7f94 │ │ │ │ - tsteq sp, r4, ror #30 │ │ │ │ + tsteq lr, ip, asr #2 │ │ │ │ + tsteq lr, ip, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245484 <__cxa_atexit@plt+0x239138> │ │ │ │ + bhi 23c2cc <__cxa_atexit@plt+0x22ff80> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 24548c <__cxa_atexit@plt+0x239140> │ │ │ │ + ldr r1, [pc, #36] @ 23c2d4 <__cxa_atexit@plt+0x22ff88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 245490 <__cxa_atexit@plt+0x239144> │ │ │ │ + ldr r7, [pc, #28] @ 23c2d8 <__cxa_atexit@plt+0x22ff8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157e20 <__cxa_atexit@plt+0x114bad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #30 │ │ │ │ - tsteq sp, r0, lsl #30 │ │ │ │ + tsteq lr, r0, asr #1 │ │ │ │ + ldrheq r1, [lr, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2454e4 <__cxa_atexit@plt+0x239198> │ │ │ │ + bhi 23c32c <__cxa_atexit@plt+0x22ffe0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 2454ec <__cxa_atexit@plt+0x2391a0> │ │ │ │ + ldr lr, [pc, #52] @ 23c334 <__cxa_atexit@plt+0x22ffe8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2454f0 <__cxa_atexit@plt+0x2391a4> │ │ │ │ + ldr r0, [pc, #48] @ 23c338 <__cxa_atexit@plt+0x22ffec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2454f4 <__cxa_atexit@plt+0x2391a8> │ │ │ │ + ldr r1, [pc, #40] @ 23c33c <__cxa_atexit@plt+0x22fff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011d7eb8 │ │ │ │ - @ instruction: 0x011d7eb4 │ │ │ │ - tsteq sp, r0, ror #30 │ │ │ │ + tsteq lr, r0, ror r0 │ │ │ │ + tsteq lr, ip, rrx │ │ │ │ + tsteq lr, r8, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24552c <__cxa_atexit@plt+0x2391e0> │ │ │ │ + bhi 23c374 <__cxa_atexit@plt+0x230028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 245534 <__cxa_atexit@plt+0x2391e8> │ │ │ │ + ldr r1, [pc, #24] @ 23c37c <__cxa_atexit@plt+0x230030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r4, asr lr │ │ │ │ + tsteq lr, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 24559c <__cxa_atexit@plt+0x239250> │ │ │ │ - ldr r1, [pc, #80] @ 2455ac <__cxa_atexit@plt+0x239260> │ │ │ │ + bcc 23c3e4 <__cxa_atexit@plt+0x230098> │ │ │ │ + ldr r1, [pc, #80] @ 23c3f4 <__cxa_atexit@plt+0x2300a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 2455b0 <__cxa_atexit@plt+0x239264> │ │ │ │ + ldr r1, [pc, #60] @ 23c3f8 <__cxa_atexit@plt+0x2300ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 2455b4 <__cxa_atexit@plt+0x239268> │ │ │ │ + ldr lr, [pc, #52] @ 23c3fc <__cxa_atexit@plt+0x2300b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq sp, r8, lsl #28 │ │ │ │ - tsteq sp, ip, ror #27 │ │ │ │ + tsteq lr, r0, asr #31 │ │ │ │ + tsteq lr, r4, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 245608 <__cxa_atexit@plt+0x2392bc> │ │ │ │ - ldr r2, [pc, #56] @ 245618 <__cxa_atexit@plt+0x2392cc> │ │ │ │ + bcc 23c450 <__cxa_atexit@plt+0x230104> │ │ │ │ + ldr r2, [pc, #56] @ 23c460 <__cxa_atexit@plt+0x230114> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 24561c <__cxa_atexit@plt+0x2392d0> │ │ │ │ + ldr r3, [pc, #44] @ 23c464 <__cxa_atexit@plt+0x230118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r9, r3, r4 │ │ │ │ + rscseq r2, r4, pc, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 245684 <__cxa_atexit@plt+0x239338> │ │ │ │ + bhi 23c4cc <__cxa_atexit@plt+0x230180> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 245690 <__cxa_atexit@plt+0x239344> │ │ │ │ - ldr r1, [pc, #80] @ 2456a0 <__cxa_atexit@plt+0x239354> │ │ │ │ + bcc 23c4d8 <__cxa_atexit@plt+0x23018c> │ │ │ │ + ldr r1, [pc, #80] @ 23c4e8 <__cxa_atexit@plt+0x23019c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 2456a4 <__cxa_atexit@plt+0x239358> │ │ │ │ + ldr r5, [pc, #72] @ 23c4ec <__cxa_atexit@plt+0x2301a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 2456a8 <__cxa_atexit@plt+0x23935c> │ │ │ │ + ldr r0, [pc, #56] @ 23c4f0 <__cxa_atexit@plt+0x2301a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r0, lsr #26 │ │ │ │ - tsteq sp, ip, lsl #26 │ │ │ │ - @ instruction: 0x011d7cfc │ │ │ │ + @ instruction: 0x011e0ed8 │ │ │ │ + tsteq lr, r4, asr #29 │ │ │ │ + @ instruction: 0x011e0eb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245710 <__cxa_atexit@plt+0x2393c4> │ │ │ │ - ldr r2, [pc, #80] @ 245720 <__cxa_atexit@plt+0x2393d4> │ │ │ │ + bcc 23c558 <__cxa_atexit@plt+0x23020c> │ │ │ │ + ldr r2, [pc, #80] @ 23c568 <__cxa_atexit@plt+0x23021c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 245724 <__cxa_atexit@plt+0x2393d8> │ │ │ │ + ldr r2, [pc, #60] @ 23c56c <__cxa_atexit@plt+0x230220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 245728 <__cxa_atexit@plt+0x2393dc> │ │ │ │ + ldr lr, [pc, #52] @ 23c570 <__cxa_atexit@plt+0x230224> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x011d7c94 │ │ │ │ - tsteq sp, r8, ror ip │ │ │ │ + tsteq lr, ip, asr #28 │ │ │ │ + tsteq lr, r0, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245794 <__cxa_atexit@plt+0x239448> │ │ │ │ + bhi 23c5dc <__cxa_atexit@plt+0x230290> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2457a0 <__cxa_atexit@plt+0x239454> │ │ │ │ - ldr r2, [pc, #84] @ 2457b0 <__cxa_atexit@plt+0x239464> │ │ │ │ + bcc 23c5e8 <__cxa_atexit@plt+0x23029c> │ │ │ │ + ldr r2, [pc, #84] @ 23c5f8 <__cxa_atexit@plt+0x2302ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2457b4 <__cxa_atexit@plt+0x239468> │ │ │ │ + ldr r1, [pc, #80] @ 23c5fc <__cxa_atexit@plt+0x2302b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2457b8 <__cxa_atexit@plt+0x23946c> │ │ │ │ + ldr r8, [pc, #60] @ 23c600 <__cxa_atexit@plt+0x2302b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ @@ -582935,542 +573609,542 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, lsl #24 │ │ │ │ - rscseq r8, r3, r8, ror lr │ │ │ │ + tsteq lr, r4, asr #27 │ │ │ │ + rscseq r1, r4, r3, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245828 <__cxa_atexit@plt+0x2394dc> │ │ │ │ - ldr lr, [pc, #84] @ 245838 <__cxa_atexit@plt+0x2394ec> │ │ │ │ + bcc 23c670 <__cxa_atexit@plt+0x230324> │ │ │ │ + ldr lr, [pc, #84] @ 23c680 <__cxa_atexit@plt+0x230334> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 24583c <__cxa_atexit@plt+0x2394f0> │ │ │ │ + ldr r1, [pc, #80] @ 23c684 <__cxa_atexit@plt+0x230338> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 245840 <__cxa_atexit@plt+0x2394f4> │ │ │ │ + ldr lr, [pc, #56] @ 23c688 <__cxa_atexit@plt+0x23033c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x011d7b94 │ │ │ │ - tsteq sp, r4, ror #22 │ │ │ │ + tsteq lr, ip, asr #26 │ │ │ │ + tsteq lr, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245894 <__cxa_atexit@plt+0x239548> │ │ │ │ + bhi 23c6dc <__cxa_atexit@plt+0x230390> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 24589c <__cxa_atexit@plt+0x239550> │ │ │ │ + ldr lr, [pc, #52] @ 23c6e4 <__cxa_atexit@plt+0x230398> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 2458a0 <__cxa_atexit@plt+0x239554> │ │ │ │ + ldr r0, [pc, #48] @ 23c6e8 <__cxa_atexit@plt+0x23039c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 2458a4 <__cxa_atexit@plt+0x239558> │ │ │ │ + ldr r1, [pc, #40] @ 23c6ec <__cxa_atexit@plt+0x2303a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsl #22 │ │ │ │ - tsteq sp, r4, lsl #22 │ │ │ │ - @ instruction: 0x011d7bb0 │ │ │ │ + tsteq lr, r0, asr #25 │ │ │ │ + @ instruction: 0x011e0cbc │ │ │ │ + tsteq lr, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 245904 <__cxa_atexit@plt+0x2395b8> │ │ │ │ - ldr r2, [pc, #48] @ 245914 <__cxa_atexit@plt+0x2395c8> │ │ │ │ + bcc 23c74c <__cxa_atexit@plt+0x230400> │ │ │ │ + ldr r2, [pc, #48] @ 23c75c <__cxa_atexit@plt+0x230410> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 245918 <__cxa_atexit@plt+0x2395cc> │ │ │ │ + ldr r3, [pc, #44] @ 23c760 <__cxa_atexit@plt+0x230414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rscseq r8, r3, r2, lsl sp │ │ │ │ + ldrhteq r1, [r4], #221 @ 0xdd │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245964 <__cxa_atexit@plt+0x239618> │ │ │ │ - ldr r1, [pc, #52] @ 245974 <__cxa_atexit@plt+0x239628> │ │ │ │ + bcc 23c7ac <__cxa_atexit@plt+0x230460> │ │ │ │ + ldr r1, [pc, #52] @ 23c7bc <__cxa_atexit@plt+0x230470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 245978 <__cxa_atexit@plt+0x23962c> │ │ │ │ + ldr r0, [pc, #36] @ 23c7c0 <__cxa_atexit@plt+0x230474> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, lsr #20 │ │ │ │ - tsteq sp, r8, lsl sl │ │ │ │ + tsteq lr, r0, ror #23 │ │ │ │ + @ instruction: 0x011e0bd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2459dc <__cxa_atexit@plt+0x239690> │ │ │ │ + bhi 23c824 <__cxa_atexit@plt+0x2304d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2459e8 <__cxa_atexit@plt+0x23969c> │ │ │ │ - ldr r2, [pc, #76] @ 2459f8 <__cxa_atexit@plt+0x2396ac> │ │ │ │ + bcc 23c830 <__cxa_atexit@plt+0x2304e4> │ │ │ │ + ldr r2, [pc, #76] @ 23c840 <__cxa_atexit@plt+0x2304f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2459fc <__cxa_atexit@plt+0x2396b0> │ │ │ │ + ldr r1, [pc, #72] @ 23c844 <__cxa_atexit@plt+0x2304f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 245a00 <__cxa_atexit@plt+0x2396b4> │ │ │ │ + ldr r8, [pc, #56] @ 23c848 <__cxa_atexit@plt+0x2304fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011d79bc │ │ │ │ - rscseq r8, r3, r6, lsr ip │ │ │ │ + tsteq lr, r4, ror fp │ │ │ │ + rscseq r1, r4, r1, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245a68 <__cxa_atexit@plt+0x23971c> │ │ │ │ - ldr r2, [pc, #76] @ 245a78 <__cxa_atexit@plt+0x23972c> │ │ │ │ + bcc 23c8b0 <__cxa_atexit@plt+0x230564> │ │ │ │ + ldr r2, [pc, #76] @ 23c8c0 <__cxa_atexit@plt+0x230574> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 245a7c <__cxa_atexit@plt+0x239730> │ │ │ │ + ldr r1, [pc, #72] @ 23c8c4 <__cxa_atexit@plt+0x230578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 245a80 <__cxa_atexit@plt+0x239734> │ │ │ │ + ldr r2, [pc, #52] @ 23c8c8 <__cxa_atexit@plt+0x23057c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, asr #18 │ │ │ │ - tsteq sp, r0, lsr #18 │ │ │ │ + tsteq lr, r4, lsl #22 │ │ │ │ + @ instruction: 0x011e0ad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245ad4 <__cxa_atexit@plt+0x239788> │ │ │ │ + bhi 23c91c <__cxa_atexit@plt+0x2305d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 245adc <__cxa_atexit@plt+0x239790> │ │ │ │ + ldr lr, [pc, #52] @ 23c924 <__cxa_atexit@plt+0x2305d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 245ae0 <__cxa_atexit@plt+0x239794> │ │ │ │ + ldr r0, [pc, #48] @ 23c928 <__cxa_atexit@plt+0x2305dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 245ae4 <__cxa_atexit@plt+0x239798> │ │ │ │ + ldr r1, [pc, #40] @ 23c92c <__cxa_atexit@plt+0x2305e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f2bef8 <__cxa_atexit@plt+0xf1fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, asr #17 │ │ │ │ - tsteq sp, r4, asr #17 │ │ │ │ - tsteq sp, r0, ror r9 │ │ │ │ + tsteq lr, r0, lsl #21 │ │ │ │ + tsteq lr, ip, ror sl │ │ │ │ + tsteq lr, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 245b44 <__cxa_atexit@plt+0x2397f8> │ │ │ │ - ldr r2, [pc, #48] @ 245b54 <__cxa_atexit@plt+0x239808> │ │ │ │ + bcc 23c98c <__cxa_atexit@plt+0x230640> │ │ │ │ + ldr r2, [pc, #48] @ 23c99c <__cxa_atexit@plt+0x230650> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 245b58 <__cxa_atexit@plt+0x23980c> │ │ │ │ + ldr r3, [pc, #44] @ 23c9a0 <__cxa_atexit@plt+0x230654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldrsbteq r8, [r3], #169 @ 0xa9 │ │ │ │ + rscseq r1, r4, r4, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245ba4 <__cxa_atexit@plt+0x239858> │ │ │ │ - ldr r1, [pc, #52] @ 245bb4 <__cxa_atexit@plt+0x239868> │ │ │ │ + bcc 23c9ec <__cxa_atexit@plt+0x2306a0> │ │ │ │ + ldr r1, [pc, #52] @ 23c9fc <__cxa_atexit@plt+0x2306b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 245bb8 <__cxa_atexit@plt+0x23986c> │ │ │ │ + ldr r0, [pc, #36] @ 23ca00 <__cxa_atexit@plt+0x2306b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1157bf8 <__cxa_atexit@plt+0x114b8ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sp, r8, ror #15 │ │ │ │ - @ instruction: 0x011d77d8 │ │ │ │ + tsteq lr, r0, lsr #19 │ │ │ │ + @ instruction: 0x011e0990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245c1c <__cxa_atexit@plt+0x2398d0> │ │ │ │ + bhi 23ca64 <__cxa_atexit@plt+0x230718> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245c28 <__cxa_atexit@plt+0x2398dc> │ │ │ │ - ldr r2, [pc, #76] @ 245c38 <__cxa_atexit@plt+0x2398ec> │ │ │ │ + bcc 23ca70 <__cxa_atexit@plt+0x230724> │ │ │ │ + ldr r2, [pc, #76] @ 23ca80 <__cxa_atexit@plt+0x230734> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 245c3c <__cxa_atexit@plt+0x2398f0> │ │ │ │ + ldr r1, [pc, #72] @ 23ca84 <__cxa_atexit@plt+0x230738> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 245c40 <__cxa_atexit@plt+0x2398f4> │ │ │ │ + ldr r8, [pc, #56] @ 23ca88 <__cxa_atexit@plt+0x23073c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 109f3e4 <__cxa_atexit@plt+0x1093098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq sp, ip, ror r7 │ │ │ │ - ldrshteq r8, [r3], #157 @ 0x9d │ │ │ │ + tsteq lr, r4, lsr r9 │ │ │ │ + rscseq r1, r4, r8, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 245ca8 <__cxa_atexit@plt+0x23995c> │ │ │ │ - ldr r2, [pc, #76] @ 245cb8 <__cxa_atexit@plt+0x23996c> │ │ │ │ + bcc 23caf0 <__cxa_atexit@plt+0x2307a4> │ │ │ │ + ldr r2, [pc, #76] @ 23cb00 <__cxa_atexit@plt+0x2307b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 245cbc <__cxa_atexit@plt+0x239970> │ │ │ │ + ldr r1, [pc, #72] @ 23cb04 <__cxa_atexit@plt+0x2307b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 245cc0 <__cxa_atexit@plt+0x239974> │ │ │ │ + ldr r2, [pc, #52] @ 23cb08 <__cxa_atexit@plt+0x2307bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq sp, ip, lsl #14 │ │ │ │ - tsteq sp, r0, ror #13 │ │ │ │ + tsteq lr, r4, asr #17 │ │ │ │ + @ instruction: 0x011e0898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 245d00 <__cxa_atexit@plt+0x2399b4> │ │ │ │ + bhi 23cb48 <__cxa_atexit@plt+0x2307fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 245d0 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes